Index: lib/Target/WebAssembly/WebAssemblyInstrSIMD.td =================================================================== --- lib/Target/WebAssembly/WebAssemblyInstrSIMD.td +++ lib/Target/WebAssembly/WebAssemblyInstrSIMD.td @@ -400,6 +400,9 @@ defm "" : SIMDBinary; } +// Integer vector negation +def ivneg : PatFrag<(ops node:$in), (sub immAllZerosV, node:$in)>; + // Integer addition: add let isCommutable = 1 in defm ADD : SIMDBinaryInt; @@ -411,29 +414,18 @@ defm MUL : SIMDBinaryIntNoI64x2; // Integer negation: neg -multiclass SIMDNeg simdop> { - defm NEG_#vec_t : SIMD_I<(outs V128:$dst), (ins V128:$vec), - (outs), (ins), - [(set - (vec_t V128:$dst), - (vec_t (node - (vec_t (splat_pat lane)), - (vec_t V128:$vec) - )) +multiclass SIMDNeg simdop> { + defm NEG_#vec_t : SIMD_I<(outs V128:$dst), (ins V128:$vec), (outs), (ins), + [(set (vec_t V128:$dst), + (vec_t (neg (vec_t V128:$vec))) )], vec#".neg\t$dst, $vec", vec#".neg", simdop>; } -multiclass SIMDNegInt simdop> { - defm "" : SIMDNeg; -} - -defm "" : SIMDNegInt; -defm "" : SIMDNegInt; -defm "" : SIMDNegInt; -defm "" : SIMDNegInt; +defm "" : SIMDNeg; +defm "" : SIMDNeg; +defm "" : SIMDNeg; +defm "" : SIMDNeg; //===----------------------------------------------------------------------===// // Saturating integer arithmetic @@ -718,15 +710,8 @@ //===----------------------------------------------------------------------===// // Negation: neg -def fpimm0 : FPImmLeaf; -multiclass SIMDNegFP simdop> { - defm "" : SIMDNeg; -} - -defm "" : SIMDNegFP; -defm "" : SIMDNegFP; +defm "" : SIMDNeg; +defm "" : SIMDNeg; // Absolute value: abs multiclass SIMDAbs simdop> { Index: test/CodeGen/WebAssembly/simd-arith.ll =================================================================== --- test/CodeGen/WebAssembly/simd-arith.ll +++ test/CodeGen/WebAssembly/simd-arith.ll @@ -744,7 +744,7 @@ ; SIMD128-NEXT: f32x4.neg $push[[R:[0-9]+]]=, $0{{$}} ; SIMD128-NEXT: return $pop[[R]]{{$}} define <4 x float> @neg_v4f32(<4 x float> %x) { - %a = fsub <4 x float> , %x + %a = fsub fast <4 x float> , %x ret <4 x float> %a } @@ -826,7 +826,7 @@ ; SIMD128-NEXT: f64x2.neg $push[[R:[0-9]+]]=, $0{{$}} ; SIMD128-NEXT: return $pop[[R]]{{$}} define <2 x double> @neg_v2f64(<2 x double> %x) { - %a = fsub <2 x double> , %x + %a = fsub fast <2 x double> , %x ret <2 x double> %a }