diff --git a/clang/lib/Support/RISCVVIntrinsicUtils.cpp b/clang/lib/Support/RISCVVIntrinsicUtils.cpp --- a/clang/lib/Support/RISCVVIntrinsicUtils.cpp +++ b/clang/lib/Support/RISCVVIntrinsicUtils.cpp @@ -1002,6 +1002,10 @@ OverloadedName += suffix; }; + // This follows the naming guideline under riscv-c-api-doc to add the + // `__riscv_` suffix for all RVV intrinsics. + Name = "__riscv_" + Name; + if (IsMasked) { if (PolicyAttrs.isTUMUPolicy()) appendPolicySuffix("_tumu"); diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vaadd.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vaadd.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vaadd.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vaadd.c @@ -12,7 +12,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vaadd_vv_i8mf8(vint8mf8_t op1, vint8mf8_t op2, size_t vl) { - return vaadd_vv_i8mf8(op1, op2, vl); + return __riscv_vaadd_vv_i8mf8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaadd_vx_i8mf8( @@ -21,7 +21,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vaadd_vx_i8mf8(vint8mf8_t op1, int8_t op2, size_t vl) { - return vaadd_vx_i8mf8(op1, op2, vl); + return __riscv_vaadd_vx_i8mf8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaadd_vv_i8mf4( @@ -30,7 +30,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vaadd_vv_i8mf4(vint8mf4_t op1, vint8mf4_t op2, size_t vl) { - return vaadd_vv_i8mf4(op1, op2, vl); + return __riscv_vaadd_vv_i8mf4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaadd_vx_i8mf4( @@ -39,7 +39,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vaadd_vx_i8mf4(vint8mf4_t op1, int8_t op2, size_t vl) { - return vaadd_vx_i8mf4(op1, op2, vl); + return __riscv_vaadd_vx_i8mf4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaadd_vv_i8mf2( @@ -48,7 +48,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vaadd_vv_i8mf2(vint8mf2_t op1, vint8mf2_t op2, size_t vl) { - return vaadd_vv_i8mf2(op1, op2, vl); + return __riscv_vaadd_vv_i8mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaadd_vx_i8mf2( @@ -57,7 +57,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vaadd_vx_i8mf2(vint8mf2_t op1, int8_t op2, size_t vl) { - return vaadd_vx_i8mf2(op1, op2, vl); + return __riscv_vaadd_vx_i8mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaadd_vv_i8m1( @@ -66,7 +66,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vaadd_vv_i8m1(vint8m1_t op1, vint8m1_t op2, size_t vl) { - return vaadd_vv_i8m1(op1, op2, vl); + return __riscv_vaadd_vv_i8m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaadd_vx_i8m1( @@ -75,7 +75,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vaadd_vx_i8m1(vint8m1_t op1, int8_t op2, size_t vl) { - return vaadd_vx_i8m1(op1, op2, vl); + return __riscv_vaadd_vx_i8m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaadd_vv_i8m2( @@ -84,7 +84,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m2_t test_vaadd_vv_i8m2(vint8m2_t op1, vint8m2_t op2, size_t vl) { - return vaadd_vv_i8m2(op1, op2, vl); + return __riscv_vaadd_vv_i8m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaadd_vx_i8m2( @@ -93,7 +93,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m2_t test_vaadd_vx_i8m2(vint8m2_t op1, int8_t op2, size_t vl) { - return vaadd_vx_i8m2(op1, op2, vl); + return __riscv_vaadd_vx_i8m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaadd_vv_i8m4( @@ -102,7 +102,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m4_t test_vaadd_vv_i8m4(vint8m4_t op1, vint8m4_t op2, size_t vl) { - return vaadd_vv_i8m4(op1, op2, vl); + return __riscv_vaadd_vv_i8m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaadd_vx_i8m4( @@ -111,7 +111,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m4_t test_vaadd_vx_i8m4(vint8m4_t op1, int8_t op2, size_t vl) { - return vaadd_vx_i8m4(op1, op2, vl); + return __riscv_vaadd_vx_i8m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaadd_vv_i8m8( @@ -120,7 +120,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m8_t test_vaadd_vv_i8m8(vint8m8_t op1, vint8m8_t op2, size_t vl) { - return vaadd_vv_i8m8(op1, op2, vl); + return __riscv_vaadd_vv_i8m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaadd_vx_i8m8( @@ -129,7 +129,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m8_t test_vaadd_vx_i8m8(vint8m8_t op1, int8_t op2, size_t vl) { - return vaadd_vx_i8m8(op1, op2, vl); + return __riscv_vaadd_vx_i8m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaadd_vv_i16mf4( @@ -138,7 +138,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vaadd_vv_i16mf4(vint16mf4_t op1, vint16mf4_t op2, size_t vl) { - return vaadd_vv_i16mf4(op1, op2, vl); + return __riscv_vaadd_vv_i16mf4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaadd_vx_i16mf4( @@ -147,7 +147,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vaadd_vx_i16mf4(vint16mf4_t op1, int16_t op2, size_t vl) { - return vaadd_vx_i16mf4(op1, op2, vl); + return __riscv_vaadd_vx_i16mf4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaadd_vv_i16mf2( @@ -156,7 +156,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vaadd_vv_i16mf2(vint16mf2_t op1, vint16mf2_t op2, size_t vl) { - return vaadd_vv_i16mf2(op1, op2, vl); + return __riscv_vaadd_vv_i16mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaadd_vx_i16mf2( @@ -165,7 +165,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vaadd_vx_i16mf2(vint16mf2_t op1, int16_t op2, size_t vl) { - return vaadd_vx_i16mf2(op1, op2, vl); + return __riscv_vaadd_vx_i16mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaadd_vv_i16m1( @@ -174,7 +174,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vaadd_vv_i16m1(vint16m1_t op1, vint16m1_t op2, size_t vl) { - return vaadd_vv_i16m1(op1, op2, vl); + return __riscv_vaadd_vv_i16m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaadd_vx_i16m1( @@ -183,7 +183,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vaadd_vx_i16m1(vint16m1_t op1, int16_t op2, size_t vl) { - return vaadd_vx_i16m1(op1, op2, vl); + return __riscv_vaadd_vx_i16m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaadd_vv_i16m2( @@ -192,7 +192,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vaadd_vv_i16m2(vint16m2_t op1, vint16m2_t op2, size_t vl) { - return vaadd_vv_i16m2(op1, op2, vl); + return __riscv_vaadd_vv_i16m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaadd_vx_i16m2( @@ -201,7 +201,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vaadd_vx_i16m2(vint16m2_t op1, int16_t op2, size_t vl) { - return vaadd_vx_i16m2(op1, op2, vl); + return __riscv_vaadd_vx_i16m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaadd_vv_i16m4( @@ -210,7 +210,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vaadd_vv_i16m4(vint16m4_t op1, vint16m4_t op2, size_t vl) { - return vaadd_vv_i16m4(op1, op2, vl); + return __riscv_vaadd_vv_i16m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaadd_vx_i16m4( @@ -219,7 +219,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vaadd_vx_i16m4(vint16m4_t op1, int16_t op2, size_t vl) { - return vaadd_vx_i16m4(op1, op2, vl); + return __riscv_vaadd_vx_i16m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaadd_vv_i16m8( @@ -228,7 +228,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m8_t test_vaadd_vv_i16m8(vint16m8_t op1, vint16m8_t op2, size_t vl) { - return vaadd_vv_i16m8(op1, op2, vl); + return __riscv_vaadd_vv_i16m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaadd_vx_i16m8( @@ -237,7 +237,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m8_t test_vaadd_vx_i16m8(vint16m8_t op1, int16_t op2, size_t vl) { - return vaadd_vx_i16m8(op1, op2, vl); + return __riscv_vaadd_vx_i16m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaadd_vv_i32mf2( @@ -246,7 +246,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vaadd_vv_i32mf2(vint32mf2_t op1, vint32mf2_t op2, size_t vl) { - return vaadd_vv_i32mf2(op1, op2, vl); + return __riscv_vaadd_vv_i32mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaadd_vx_i32mf2( @@ -255,7 +255,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vaadd_vx_i32mf2(vint32mf2_t op1, int32_t op2, size_t vl) { - return vaadd_vx_i32mf2(op1, op2, vl); + return __riscv_vaadd_vx_i32mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaadd_vv_i32m1( @@ -264,7 +264,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vaadd_vv_i32m1(vint32m1_t op1, vint32m1_t op2, size_t vl) { - return vaadd_vv_i32m1(op1, op2, vl); + return __riscv_vaadd_vv_i32m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaadd_vx_i32m1( @@ -273,7 +273,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vaadd_vx_i32m1(vint32m1_t op1, int32_t op2, size_t vl) { - return vaadd_vx_i32m1(op1, op2, vl); + return __riscv_vaadd_vx_i32m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaadd_vv_i32m2( @@ -282,7 +282,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vaadd_vv_i32m2(vint32m2_t op1, vint32m2_t op2, size_t vl) { - return vaadd_vv_i32m2(op1, op2, vl); + return __riscv_vaadd_vv_i32m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaadd_vx_i32m2( @@ -291,7 +291,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vaadd_vx_i32m2(vint32m2_t op1, int32_t op2, size_t vl) { - return vaadd_vx_i32m2(op1, op2, vl); + return __riscv_vaadd_vx_i32m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaadd_vv_i32m4( @@ -300,7 +300,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vaadd_vv_i32m4(vint32m4_t op1, vint32m4_t op2, size_t vl) { - return vaadd_vv_i32m4(op1, op2, vl); + return __riscv_vaadd_vv_i32m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaadd_vx_i32m4( @@ -309,7 +309,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vaadd_vx_i32m4(vint32m4_t op1, int32_t op2, size_t vl) { - return vaadd_vx_i32m4(op1, op2, vl); + return __riscv_vaadd_vx_i32m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaadd_vv_i32m8( @@ -318,7 +318,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m8_t test_vaadd_vv_i32m8(vint32m8_t op1, vint32m8_t op2, size_t vl) { - return vaadd_vv_i32m8(op1, op2, vl); + return __riscv_vaadd_vv_i32m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaadd_vx_i32m8( @@ -327,7 +327,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m8_t test_vaadd_vx_i32m8(vint32m8_t op1, int32_t op2, size_t vl) { - return vaadd_vx_i32m8(op1, op2, vl); + return __riscv_vaadd_vx_i32m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaadd_vv_i64m1( @@ -336,7 +336,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vaadd_vv_i64m1(vint64m1_t op1, vint64m1_t op2, size_t vl) { - return vaadd_vv_i64m1(op1, op2, vl); + return __riscv_vaadd_vv_i64m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaadd_vx_i64m1( @@ -345,7 +345,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vaadd_vx_i64m1(vint64m1_t op1, int64_t op2, size_t vl) { - return vaadd_vx_i64m1(op1, op2, vl); + return __riscv_vaadd_vx_i64m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaadd_vv_i64m2( @@ -354,7 +354,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m2_t test_vaadd_vv_i64m2(vint64m2_t op1, vint64m2_t op2, size_t vl) { - return vaadd_vv_i64m2(op1, op2, vl); + return __riscv_vaadd_vv_i64m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaadd_vx_i64m2( @@ -363,7 +363,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m2_t test_vaadd_vx_i64m2(vint64m2_t op1, int64_t op2, size_t vl) { - return vaadd_vx_i64m2(op1, op2, vl); + return __riscv_vaadd_vx_i64m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaadd_vv_i64m4( @@ -372,7 +372,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m4_t test_vaadd_vv_i64m4(vint64m4_t op1, vint64m4_t op2, size_t vl) { - return vaadd_vv_i64m4(op1, op2, vl); + return __riscv_vaadd_vv_i64m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaadd_vx_i64m4( @@ -381,7 +381,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m4_t test_vaadd_vx_i64m4(vint64m4_t op1, int64_t op2, size_t vl) { - return vaadd_vx_i64m4(op1, op2, vl); + return __riscv_vaadd_vx_i64m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaadd_vv_i64m8( @@ -390,7 +390,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m8_t test_vaadd_vv_i64m8(vint64m8_t op1, vint64m8_t op2, size_t vl) { - return vaadd_vv_i64m8(op1, op2, vl); + return __riscv_vaadd_vv_i64m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaadd_vx_i64m8( @@ -399,7 +399,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m8_t test_vaadd_vx_i64m8(vint64m8_t op1, int64_t op2, size_t vl) { - return vaadd_vx_i64m8(op1, op2, vl); + return __riscv_vaadd_vx_i64m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaadd_vv_i8mf8_m( @@ -408,7 +408,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vaadd_vv_i8mf8_m(vbool64_t mask, vint8mf8_t op1, vint8mf8_t op2, size_t vl) { - return vaadd_vv_i8mf8_m(mask, op1, op2, vl); + return __riscv_vaadd_vv_i8mf8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaadd_vx_i8mf8_m( @@ -417,7 +417,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vaadd_vx_i8mf8_m(vbool64_t mask, vint8mf8_t op1, int8_t op2, size_t vl) { - return vaadd_vx_i8mf8_m(mask, op1, op2, vl); + return __riscv_vaadd_vx_i8mf8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaadd_vv_i8mf4_m( @@ -426,7 +426,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vaadd_vv_i8mf4_m(vbool32_t mask, vint8mf4_t op1, vint8mf4_t op2, size_t vl) { - return vaadd_vv_i8mf4_m(mask, op1, op2, vl); + return __riscv_vaadd_vv_i8mf4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaadd_vx_i8mf4_m( @@ -435,7 +435,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vaadd_vx_i8mf4_m(vbool32_t mask, vint8mf4_t op1, int8_t op2, size_t vl) { - return vaadd_vx_i8mf4_m(mask, op1, op2, vl); + return __riscv_vaadd_vx_i8mf4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaadd_vv_i8mf2_m( @@ -444,7 +444,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vaadd_vv_i8mf2_m(vbool16_t mask, vint8mf2_t op1, vint8mf2_t op2, size_t vl) { - return vaadd_vv_i8mf2_m(mask, op1, op2, vl); + return __riscv_vaadd_vv_i8mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaadd_vx_i8mf2_m( @@ -453,7 +453,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vaadd_vx_i8mf2_m(vbool16_t mask, vint8mf2_t op1, int8_t op2, size_t vl) { - return vaadd_vx_i8mf2_m(mask, op1, op2, vl); + return __riscv_vaadd_vx_i8mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaadd_vv_i8m1_m( @@ -462,7 +462,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vaadd_vv_i8m1_m(vbool8_t mask, vint8m1_t op1, vint8m1_t op2, size_t vl) { - return vaadd_vv_i8m1_m(mask, op1, op2, vl); + return __riscv_vaadd_vv_i8m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaadd_vx_i8m1_m( @@ -471,7 +471,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vaadd_vx_i8m1_m(vbool8_t mask, vint8m1_t op1, int8_t op2, size_t vl) { - return vaadd_vx_i8m1_m(mask, op1, op2, vl); + return __riscv_vaadd_vx_i8m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaadd_vv_i8m2_m( @@ -480,7 +480,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m2_t test_vaadd_vv_i8m2_m(vbool4_t mask, vint8m2_t op1, vint8m2_t op2, size_t vl) { - return vaadd_vv_i8m2_m(mask, op1, op2, vl); + return __riscv_vaadd_vv_i8m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaadd_vx_i8m2_m( @@ -489,7 +489,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m2_t test_vaadd_vx_i8m2_m(vbool4_t mask, vint8m2_t op1, int8_t op2, size_t vl) { - return vaadd_vx_i8m2_m(mask, op1, op2, vl); + return __riscv_vaadd_vx_i8m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaadd_vv_i8m4_m( @@ -498,7 +498,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m4_t test_vaadd_vv_i8m4_m(vbool2_t mask, vint8m4_t op1, vint8m4_t op2, size_t vl) { - return vaadd_vv_i8m4_m(mask, op1, op2, vl); + return __riscv_vaadd_vv_i8m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaadd_vx_i8m4_m( @@ -507,7 +507,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m4_t test_vaadd_vx_i8m4_m(vbool2_t mask, vint8m4_t op1, int8_t op2, size_t vl) { - return vaadd_vx_i8m4_m(mask, op1, op2, vl); + return __riscv_vaadd_vx_i8m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaadd_vv_i8m8_m( @@ -516,7 +516,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m8_t test_vaadd_vv_i8m8_m(vbool1_t mask, vint8m8_t op1, vint8m8_t op2, size_t vl) { - return vaadd_vv_i8m8_m(mask, op1, op2, vl); + return __riscv_vaadd_vv_i8m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaadd_vx_i8m8_m( @@ -525,7 +525,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m8_t test_vaadd_vx_i8m8_m(vbool1_t mask, vint8m8_t op1, int8_t op2, size_t vl) { - return vaadd_vx_i8m8_m(mask, op1, op2, vl); + return __riscv_vaadd_vx_i8m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaadd_vv_i16mf4_m( @@ -534,7 +534,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vaadd_vv_i16mf4_m(vbool64_t mask, vint16mf4_t op1, vint16mf4_t op2, size_t vl) { - return vaadd_vv_i16mf4_m(mask, op1, op2, vl); + return __riscv_vaadd_vv_i16mf4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaadd_vx_i16mf4_m( @@ -543,7 +543,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vaadd_vx_i16mf4_m(vbool64_t mask, vint16mf4_t op1, int16_t op2, size_t vl) { - return vaadd_vx_i16mf4_m(mask, op1, op2, vl); + return __riscv_vaadd_vx_i16mf4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaadd_vv_i16mf2_m( @@ -552,7 +552,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vaadd_vv_i16mf2_m(vbool32_t mask, vint16mf2_t op1, vint16mf2_t op2, size_t vl) { - return vaadd_vv_i16mf2_m(mask, op1, op2, vl); + return __riscv_vaadd_vv_i16mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaadd_vx_i16mf2_m( @@ -561,7 +561,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vaadd_vx_i16mf2_m(vbool32_t mask, vint16mf2_t op1, int16_t op2, size_t vl) { - return vaadd_vx_i16mf2_m(mask, op1, op2, vl); + return __riscv_vaadd_vx_i16mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaadd_vv_i16m1_m( @@ -570,7 +570,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vaadd_vv_i16m1_m(vbool16_t mask, vint16m1_t op1, vint16m1_t op2, size_t vl) { - return vaadd_vv_i16m1_m(mask, op1, op2, vl); + return __riscv_vaadd_vv_i16m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaadd_vx_i16m1_m( @@ -579,7 +579,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vaadd_vx_i16m1_m(vbool16_t mask, vint16m1_t op1, int16_t op2, size_t vl) { - return vaadd_vx_i16m1_m(mask, op1, op2, vl); + return __riscv_vaadd_vx_i16m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaadd_vv_i16m2_m( @@ -588,7 +588,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vaadd_vv_i16m2_m(vbool8_t mask, vint16m2_t op1, vint16m2_t op2, size_t vl) { - return vaadd_vv_i16m2_m(mask, op1, op2, vl); + return __riscv_vaadd_vv_i16m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaadd_vx_i16m2_m( @@ -597,7 +597,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vaadd_vx_i16m2_m(vbool8_t mask, vint16m2_t op1, int16_t op2, size_t vl) { - return vaadd_vx_i16m2_m(mask, op1, op2, vl); + return __riscv_vaadd_vx_i16m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaadd_vv_i16m4_m( @@ -606,7 +606,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vaadd_vv_i16m4_m(vbool4_t mask, vint16m4_t op1, vint16m4_t op2, size_t vl) { - return vaadd_vv_i16m4_m(mask, op1, op2, vl); + return __riscv_vaadd_vv_i16m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaadd_vx_i16m4_m( @@ -615,7 +615,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vaadd_vx_i16m4_m(vbool4_t mask, vint16m4_t op1, int16_t op2, size_t vl) { - return vaadd_vx_i16m4_m(mask, op1, op2, vl); + return __riscv_vaadd_vx_i16m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaadd_vv_i16m8_m( @@ -624,7 +624,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m8_t test_vaadd_vv_i16m8_m(vbool2_t mask, vint16m8_t op1, vint16m8_t op2, size_t vl) { - return vaadd_vv_i16m8_m(mask, op1, op2, vl); + return __riscv_vaadd_vv_i16m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaadd_vx_i16m8_m( @@ -633,7 +633,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m8_t test_vaadd_vx_i16m8_m(vbool2_t mask, vint16m8_t op1, int16_t op2, size_t vl) { - return vaadd_vx_i16m8_m(mask, op1, op2, vl); + return __riscv_vaadd_vx_i16m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaadd_vv_i32mf2_m( @@ -642,7 +642,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vaadd_vv_i32mf2_m(vbool64_t mask, vint32mf2_t op1, vint32mf2_t op2, size_t vl) { - return vaadd_vv_i32mf2_m(mask, op1, op2, vl); + return __riscv_vaadd_vv_i32mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaadd_vx_i32mf2_m( @@ -651,7 +651,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vaadd_vx_i32mf2_m(vbool64_t mask, vint32mf2_t op1, int32_t op2, size_t vl) { - return vaadd_vx_i32mf2_m(mask, op1, op2, vl); + return __riscv_vaadd_vx_i32mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaadd_vv_i32m1_m( @@ -660,7 +660,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vaadd_vv_i32m1_m(vbool32_t mask, vint32m1_t op1, vint32m1_t op2, size_t vl) { - return vaadd_vv_i32m1_m(mask, op1, op2, vl); + return __riscv_vaadd_vv_i32m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaadd_vx_i32m1_m( @@ -669,7 +669,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vaadd_vx_i32m1_m(vbool32_t mask, vint32m1_t op1, int32_t op2, size_t vl) { - return vaadd_vx_i32m1_m(mask, op1, op2, vl); + return __riscv_vaadd_vx_i32m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaadd_vv_i32m2_m( @@ -678,7 +678,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vaadd_vv_i32m2_m(vbool16_t mask, vint32m2_t op1, vint32m2_t op2, size_t vl) { - return vaadd_vv_i32m2_m(mask, op1, op2, vl); + return __riscv_vaadd_vv_i32m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaadd_vx_i32m2_m( @@ -687,7 +687,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vaadd_vx_i32m2_m(vbool16_t mask, vint32m2_t op1, int32_t op2, size_t vl) { - return vaadd_vx_i32m2_m(mask, op1, op2, vl); + return __riscv_vaadd_vx_i32m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaadd_vv_i32m4_m( @@ -696,7 +696,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vaadd_vv_i32m4_m(vbool8_t mask, vint32m4_t op1, vint32m4_t op2, size_t vl) { - return vaadd_vv_i32m4_m(mask, op1, op2, vl); + return __riscv_vaadd_vv_i32m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaadd_vx_i32m4_m( @@ -705,7 +705,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vaadd_vx_i32m4_m(vbool8_t mask, vint32m4_t op1, int32_t op2, size_t vl) { - return vaadd_vx_i32m4_m(mask, op1, op2, vl); + return __riscv_vaadd_vx_i32m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaadd_vv_i32m8_m( @@ -714,7 +714,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m8_t test_vaadd_vv_i32m8_m(vbool4_t mask, vint32m8_t op1, vint32m8_t op2, size_t vl) { - return vaadd_vv_i32m8_m(mask, op1, op2, vl); + return __riscv_vaadd_vv_i32m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaadd_vx_i32m8_m( @@ -723,7 +723,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m8_t test_vaadd_vx_i32m8_m(vbool4_t mask, vint32m8_t op1, int32_t op2, size_t vl) { - return vaadd_vx_i32m8_m(mask, op1, op2, vl); + return __riscv_vaadd_vx_i32m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaadd_vv_i64m1_m( @@ -732,7 +732,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vaadd_vv_i64m1_m(vbool64_t mask, vint64m1_t op1, vint64m1_t op2, size_t vl) { - return vaadd_vv_i64m1_m(mask, op1, op2, vl); + return __riscv_vaadd_vv_i64m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaadd_vx_i64m1_m( @@ -741,7 +741,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vaadd_vx_i64m1_m(vbool64_t mask, vint64m1_t op1, int64_t op2, size_t vl) { - return vaadd_vx_i64m1_m(mask, op1, op2, vl); + return __riscv_vaadd_vx_i64m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaadd_vv_i64m2_m( @@ -750,7 +750,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m2_t test_vaadd_vv_i64m2_m(vbool32_t mask, vint64m2_t op1, vint64m2_t op2, size_t vl) { - return vaadd_vv_i64m2_m(mask, op1, op2, vl); + return __riscv_vaadd_vv_i64m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaadd_vx_i64m2_m( @@ -759,7 +759,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m2_t test_vaadd_vx_i64m2_m(vbool32_t mask, vint64m2_t op1, int64_t op2, size_t vl) { - return vaadd_vx_i64m2_m(mask, op1, op2, vl); + return __riscv_vaadd_vx_i64m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaadd_vv_i64m4_m( @@ -768,7 +768,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m4_t test_vaadd_vv_i64m4_m(vbool16_t mask, vint64m4_t op1, vint64m4_t op2, size_t vl) { - return vaadd_vv_i64m4_m(mask, op1, op2, vl); + return __riscv_vaadd_vv_i64m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaadd_vx_i64m4_m( @@ -777,7 +777,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m4_t test_vaadd_vx_i64m4_m(vbool16_t mask, vint64m4_t op1, int64_t op2, size_t vl) { - return vaadd_vx_i64m4_m(mask, op1, op2, vl); + return __riscv_vaadd_vx_i64m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaadd_vv_i64m8_m( @@ -786,7 +786,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m8_t test_vaadd_vv_i64m8_m(vbool8_t mask, vint64m8_t op1, vint64m8_t op2, size_t vl) { - return vaadd_vv_i64m8_m(mask, op1, op2, vl); + return __riscv_vaadd_vv_i64m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaadd_vx_i64m8_m( @@ -795,6 +795,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m8_t test_vaadd_vx_i64m8_m(vbool8_t mask, vint64m8_t op1, int64_t op2, size_t vl) { - return vaadd_vx_i64m8_m(mask, op1, op2, vl); + return __riscv_vaadd_vx_i64m8_m(mask, op1, op2, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vaaddu.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vaaddu.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vaaddu.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vaaddu.c @@ -12,7 +12,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf8_t test_vaaddu_vv_u8mf8(vuint8mf8_t op1, vuint8mf8_t op2, size_t vl) { - return vaaddu_vv_u8mf8(op1, op2, vl); + return __riscv_vaaddu_vv_u8mf8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaaddu_vx_u8mf8( @@ -21,7 +21,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf8_t test_vaaddu_vx_u8mf8(vuint8mf8_t op1, uint8_t op2, size_t vl) { - return vaaddu_vx_u8mf8(op1, op2, vl); + return __riscv_vaaddu_vx_u8mf8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaaddu_vv_u8mf4( @@ -30,7 +30,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf4_t test_vaaddu_vv_u8mf4(vuint8mf4_t op1, vuint8mf4_t op2, size_t vl) { - return vaaddu_vv_u8mf4(op1, op2, vl); + return __riscv_vaaddu_vv_u8mf4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaaddu_vx_u8mf4( @@ -39,7 +39,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf4_t test_vaaddu_vx_u8mf4(vuint8mf4_t op1, uint8_t op2, size_t vl) { - return vaaddu_vx_u8mf4(op1, op2, vl); + return __riscv_vaaddu_vx_u8mf4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaaddu_vv_u8mf2( @@ -48,7 +48,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf2_t test_vaaddu_vv_u8mf2(vuint8mf2_t op1, vuint8mf2_t op2, size_t vl) { - return vaaddu_vv_u8mf2(op1, op2, vl); + return __riscv_vaaddu_vv_u8mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaaddu_vx_u8mf2( @@ -57,7 +57,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf2_t test_vaaddu_vx_u8mf2(vuint8mf2_t op1, uint8_t op2, size_t vl) { - return vaaddu_vx_u8mf2(op1, op2, vl); + return __riscv_vaaddu_vx_u8mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaaddu_vv_u8m1( @@ -66,7 +66,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vaaddu_vv_u8m1(vuint8m1_t op1, vuint8m1_t op2, size_t vl) { - return vaaddu_vv_u8m1(op1, op2, vl); + return __riscv_vaaddu_vv_u8m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaaddu_vx_u8m1( @@ -75,7 +75,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vaaddu_vx_u8m1(vuint8m1_t op1, uint8_t op2, size_t vl) { - return vaaddu_vx_u8m1(op1, op2, vl); + return __riscv_vaaddu_vx_u8m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaaddu_vv_u8m2( @@ -84,7 +84,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m2_t test_vaaddu_vv_u8m2(vuint8m2_t op1, vuint8m2_t op2, size_t vl) { - return vaaddu_vv_u8m2(op1, op2, vl); + return __riscv_vaaddu_vv_u8m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaaddu_vx_u8m2( @@ -93,7 +93,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m2_t test_vaaddu_vx_u8m2(vuint8m2_t op1, uint8_t op2, size_t vl) { - return vaaddu_vx_u8m2(op1, op2, vl); + return __riscv_vaaddu_vx_u8m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaaddu_vv_u8m4( @@ -102,7 +102,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m4_t test_vaaddu_vv_u8m4(vuint8m4_t op1, vuint8m4_t op2, size_t vl) { - return vaaddu_vv_u8m4(op1, op2, vl); + return __riscv_vaaddu_vv_u8m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaaddu_vx_u8m4( @@ -111,7 +111,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m4_t test_vaaddu_vx_u8m4(vuint8m4_t op1, uint8_t op2, size_t vl) { - return vaaddu_vx_u8m4(op1, op2, vl); + return __riscv_vaaddu_vx_u8m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaaddu_vv_u8m8( @@ -120,7 +120,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m8_t test_vaaddu_vv_u8m8(vuint8m8_t op1, vuint8m8_t op2, size_t vl) { - return vaaddu_vv_u8m8(op1, op2, vl); + return __riscv_vaaddu_vv_u8m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaaddu_vx_u8m8( @@ -129,7 +129,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m8_t test_vaaddu_vx_u8m8(vuint8m8_t op1, uint8_t op2, size_t vl) { - return vaaddu_vx_u8m8(op1, op2, vl); + return __riscv_vaaddu_vx_u8m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaaddu_vv_u16mf4( @@ -138,7 +138,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vaaddu_vv_u16mf4(vuint16mf4_t op1, vuint16mf4_t op2, size_t vl) { - return vaaddu_vv_u16mf4(op1, op2, vl); + return __riscv_vaaddu_vv_u16mf4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaaddu_vx_u16mf4( @@ -147,7 +147,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vaaddu_vx_u16mf4(vuint16mf4_t op1, uint16_t op2, size_t vl) { - return vaaddu_vx_u16mf4(op1, op2, vl); + return __riscv_vaaddu_vx_u16mf4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaaddu_vv_u16mf2( @@ -156,7 +156,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vaaddu_vv_u16mf2(vuint16mf2_t op1, vuint16mf2_t op2, size_t vl) { - return vaaddu_vv_u16mf2(op1, op2, vl); + return __riscv_vaaddu_vv_u16mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaaddu_vx_u16mf2( @@ -165,7 +165,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vaaddu_vx_u16mf2(vuint16mf2_t op1, uint16_t op2, size_t vl) { - return vaaddu_vx_u16mf2(op1, op2, vl); + return __riscv_vaaddu_vx_u16mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaaddu_vv_u16m1( @@ -174,7 +174,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vaaddu_vv_u16m1(vuint16m1_t op1, vuint16m1_t op2, size_t vl) { - return vaaddu_vv_u16m1(op1, op2, vl); + return __riscv_vaaddu_vv_u16m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaaddu_vx_u16m1( @@ -183,7 +183,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vaaddu_vx_u16m1(vuint16m1_t op1, uint16_t op2, size_t vl) { - return vaaddu_vx_u16m1(op1, op2, vl); + return __riscv_vaaddu_vx_u16m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaaddu_vv_u16m2( @@ -192,7 +192,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vaaddu_vv_u16m2(vuint16m2_t op1, vuint16m2_t op2, size_t vl) { - return vaaddu_vv_u16m2(op1, op2, vl); + return __riscv_vaaddu_vv_u16m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaaddu_vx_u16m2( @@ -201,7 +201,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vaaddu_vx_u16m2(vuint16m2_t op1, uint16_t op2, size_t vl) { - return vaaddu_vx_u16m2(op1, op2, vl); + return __riscv_vaaddu_vx_u16m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaaddu_vv_u16m4( @@ -210,7 +210,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_vaaddu_vv_u16m4(vuint16m4_t op1, vuint16m4_t op2, size_t vl) { - return vaaddu_vv_u16m4(op1, op2, vl); + return __riscv_vaaddu_vv_u16m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaaddu_vx_u16m4( @@ -219,7 +219,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_vaaddu_vx_u16m4(vuint16m4_t op1, uint16_t op2, size_t vl) { - return vaaddu_vx_u16m4(op1, op2, vl); + return __riscv_vaaddu_vx_u16m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaaddu_vv_u16m8( @@ -228,7 +228,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m8_t test_vaaddu_vv_u16m8(vuint16m8_t op1, vuint16m8_t op2, size_t vl) { - return vaaddu_vv_u16m8(op1, op2, vl); + return __riscv_vaaddu_vv_u16m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaaddu_vx_u16m8( @@ -237,7 +237,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m8_t test_vaaddu_vx_u16m8(vuint16m8_t op1, uint16_t op2, size_t vl) { - return vaaddu_vx_u16m8(op1, op2, vl); + return __riscv_vaaddu_vx_u16m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaaddu_vv_u32mf2( @@ -246,7 +246,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vaaddu_vv_u32mf2(vuint32mf2_t op1, vuint32mf2_t op2, size_t vl) { - return vaaddu_vv_u32mf2(op1, op2, vl); + return __riscv_vaaddu_vv_u32mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaaddu_vx_u32mf2( @@ -255,7 +255,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vaaddu_vx_u32mf2(vuint32mf2_t op1, uint32_t op2, size_t vl) { - return vaaddu_vx_u32mf2(op1, op2, vl); + return __riscv_vaaddu_vx_u32mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaaddu_vv_u32m1( @@ -264,7 +264,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vaaddu_vv_u32m1(vuint32m1_t op1, vuint32m1_t op2, size_t vl) { - return vaaddu_vv_u32m1(op1, op2, vl); + return __riscv_vaaddu_vv_u32m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaaddu_vx_u32m1( @@ -273,7 +273,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vaaddu_vx_u32m1(vuint32m1_t op1, uint32_t op2, size_t vl) { - return vaaddu_vx_u32m1(op1, op2, vl); + return __riscv_vaaddu_vx_u32m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaaddu_vv_u32m2( @@ -282,7 +282,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vaaddu_vv_u32m2(vuint32m2_t op1, vuint32m2_t op2, size_t vl) { - return vaaddu_vv_u32m2(op1, op2, vl); + return __riscv_vaaddu_vv_u32m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaaddu_vx_u32m2( @@ -291,7 +291,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vaaddu_vx_u32m2(vuint32m2_t op1, uint32_t op2, size_t vl) { - return vaaddu_vx_u32m2(op1, op2, vl); + return __riscv_vaaddu_vx_u32m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaaddu_vv_u32m4( @@ -300,7 +300,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vaaddu_vv_u32m4(vuint32m4_t op1, vuint32m4_t op2, size_t vl) { - return vaaddu_vv_u32m4(op1, op2, vl); + return __riscv_vaaddu_vv_u32m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaaddu_vx_u32m4( @@ -309,7 +309,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vaaddu_vx_u32m4(vuint32m4_t op1, uint32_t op2, size_t vl) { - return vaaddu_vx_u32m4(op1, op2, vl); + return __riscv_vaaddu_vx_u32m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaaddu_vv_u32m8( @@ -318,7 +318,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m8_t test_vaaddu_vv_u32m8(vuint32m8_t op1, vuint32m8_t op2, size_t vl) { - return vaaddu_vv_u32m8(op1, op2, vl); + return __riscv_vaaddu_vv_u32m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaaddu_vx_u32m8( @@ -327,7 +327,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m8_t test_vaaddu_vx_u32m8(vuint32m8_t op1, uint32_t op2, size_t vl) { - return vaaddu_vx_u32m8(op1, op2, vl); + return __riscv_vaaddu_vx_u32m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaaddu_vv_u64m1( @@ -336,7 +336,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m1_t test_vaaddu_vv_u64m1(vuint64m1_t op1, vuint64m1_t op2, size_t vl) { - return vaaddu_vv_u64m1(op1, op2, vl); + return __riscv_vaaddu_vv_u64m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaaddu_vx_u64m1( @@ -345,7 +345,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m1_t test_vaaddu_vx_u64m1(vuint64m1_t op1, uint64_t op2, size_t vl) { - return vaaddu_vx_u64m1(op1, op2, vl); + return __riscv_vaaddu_vx_u64m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaaddu_vv_u64m2( @@ -354,7 +354,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m2_t test_vaaddu_vv_u64m2(vuint64m2_t op1, vuint64m2_t op2, size_t vl) { - return vaaddu_vv_u64m2(op1, op2, vl); + return __riscv_vaaddu_vv_u64m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaaddu_vx_u64m2( @@ -363,7 +363,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m2_t test_vaaddu_vx_u64m2(vuint64m2_t op1, uint64_t op2, size_t vl) { - return vaaddu_vx_u64m2(op1, op2, vl); + return __riscv_vaaddu_vx_u64m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaaddu_vv_u64m4( @@ -372,7 +372,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m4_t test_vaaddu_vv_u64m4(vuint64m4_t op1, vuint64m4_t op2, size_t vl) { - return vaaddu_vv_u64m4(op1, op2, vl); + return __riscv_vaaddu_vv_u64m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaaddu_vx_u64m4( @@ -381,7 +381,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m4_t test_vaaddu_vx_u64m4(vuint64m4_t op1, uint64_t op2, size_t vl) { - return vaaddu_vx_u64m4(op1, op2, vl); + return __riscv_vaaddu_vx_u64m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaaddu_vv_u64m8( @@ -390,7 +390,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m8_t test_vaaddu_vv_u64m8(vuint64m8_t op1, vuint64m8_t op2, size_t vl) { - return vaaddu_vv_u64m8(op1, op2, vl); + return __riscv_vaaddu_vv_u64m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaaddu_vx_u64m8( @@ -399,7 +399,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m8_t test_vaaddu_vx_u64m8(vuint64m8_t op1, uint64_t op2, size_t vl) { - return vaaddu_vx_u64m8(op1, op2, vl); + return __riscv_vaaddu_vx_u64m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaaddu_vv_u8mf8_m( @@ -408,7 +408,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf8_t test_vaaddu_vv_u8mf8_m(vbool64_t mask, vuint8mf8_t op1, vuint8mf8_t op2, size_t vl) { - return vaaddu_vv_u8mf8_m(mask, op1, op2, vl); + return __riscv_vaaddu_vv_u8mf8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaaddu_vx_u8mf8_m( @@ -417,7 +417,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf8_t test_vaaddu_vx_u8mf8_m(vbool64_t mask, vuint8mf8_t op1, uint8_t op2, size_t vl) { - return vaaddu_vx_u8mf8_m(mask, op1, op2, vl); + return __riscv_vaaddu_vx_u8mf8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaaddu_vv_u8mf4_m( @@ -426,7 +426,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf4_t test_vaaddu_vv_u8mf4_m(vbool32_t mask, vuint8mf4_t op1, vuint8mf4_t op2, size_t vl) { - return vaaddu_vv_u8mf4_m(mask, op1, op2, vl); + return __riscv_vaaddu_vv_u8mf4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaaddu_vx_u8mf4_m( @@ -435,7 +435,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf4_t test_vaaddu_vx_u8mf4_m(vbool32_t mask, vuint8mf4_t op1, uint8_t op2, size_t vl) { - return vaaddu_vx_u8mf4_m(mask, op1, op2, vl); + return __riscv_vaaddu_vx_u8mf4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaaddu_vv_u8mf2_m( @@ -444,7 +444,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf2_t test_vaaddu_vv_u8mf2_m(vbool16_t mask, vuint8mf2_t op1, vuint8mf2_t op2, size_t vl) { - return vaaddu_vv_u8mf2_m(mask, op1, op2, vl); + return __riscv_vaaddu_vv_u8mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaaddu_vx_u8mf2_m( @@ -453,7 +453,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf2_t test_vaaddu_vx_u8mf2_m(vbool16_t mask, vuint8mf2_t op1, uint8_t op2, size_t vl) { - return vaaddu_vx_u8mf2_m(mask, op1, op2, vl); + return __riscv_vaaddu_vx_u8mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaaddu_vv_u8m1_m( @@ -462,7 +462,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vaaddu_vv_u8m1_m(vbool8_t mask, vuint8m1_t op1, vuint8m1_t op2, size_t vl) { - return vaaddu_vv_u8m1_m(mask, op1, op2, vl); + return __riscv_vaaddu_vv_u8m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaaddu_vx_u8m1_m( @@ -471,7 +471,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vaaddu_vx_u8m1_m(vbool8_t mask, vuint8m1_t op1, uint8_t op2, size_t vl) { - return vaaddu_vx_u8m1_m(mask, op1, op2, vl); + return __riscv_vaaddu_vx_u8m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaaddu_vv_u8m2_m( @@ -480,7 +480,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m2_t test_vaaddu_vv_u8m2_m(vbool4_t mask, vuint8m2_t op1, vuint8m2_t op2, size_t vl) { - return vaaddu_vv_u8m2_m(mask, op1, op2, vl); + return __riscv_vaaddu_vv_u8m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaaddu_vx_u8m2_m( @@ -489,7 +489,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m2_t test_vaaddu_vx_u8m2_m(vbool4_t mask, vuint8m2_t op1, uint8_t op2, size_t vl) { - return vaaddu_vx_u8m2_m(mask, op1, op2, vl); + return __riscv_vaaddu_vx_u8m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaaddu_vv_u8m4_m( @@ -498,7 +498,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m4_t test_vaaddu_vv_u8m4_m(vbool2_t mask, vuint8m4_t op1, vuint8m4_t op2, size_t vl) { - return vaaddu_vv_u8m4_m(mask, op1, op2, vl); + return __riscv_vaaddu_vv_u8m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaaddu_vx_u8m4_m( @@ -507,7 +507,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m4_t test_vaaddu_vx_u8m4_m(vbool2_t mask, vuint8m4_t op1, uint8_t op2, size_t vl) { - return vaaddu_vx_u8m4_m(mask, op1, op2, vl); + return __riscv_vaaddu_vx_u8m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaaddu_vv_u8m8_m( @@ -516,7 +516,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m8_t test_vaaddu_vv_u8m8_m(vbool1_t mask, vuint8m8_t op1, vuint8m8_t op2, size_t vl) { - return vaaddu_vv_u8m8_m(mask, op1, op2, vl); + return __riscv_vaaddu_vv_u8m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaaddu_vx_u8m8_m( @@ -525,7 +525,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m8_t test_vaaddu_vx_u8m8_m(vbool1_t mask, vuint8m8_t op1, uint8_t op2, size_t vl) { - return vaaddu_vx_u8m8_m(mask, op1, op2, vl); + return __riscv_vaaddu_vx_u8m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaaddu_vv_u16mf4_m( @@ -534,7 +534,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vaaddu_vv_u16mf4_m(vbool64_t mask, vuint16mf4_t op1, vuint16mf4_t op2, size_t vl) { - return vaaddu_vv_u16mf4_m(mask, op1, op2, vl); + return __riscv_vaaddu_vv_u16mf4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaaddu_vx_u16mf4_m( @@ -543,7 +543,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vaaddu_vx_u16mf4_m(vbool64_t mask, vuint16mf4_t op1, uint16_t op2, size_t vl) { - return vaaddu_vx_u16mf4_m(mask, op1, op2, vl); + return __riscv_vaaddu_vx_u16mf4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaaddu_vv_u16mf2_m( @@ -552,7 +552,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vaaddu_vv_u16mf2_m(vbool32_t mask, vuint16mf2_t op1, vuint16mf2_t op2, size_t vl) { - return vaaddu_vv_u16mf2_m(mask, op1, op2, vl); + return __riscv_vaaddu_vv_u16mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaaddu_vx_u16mf2_m( @@ -561,7 +561,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vaaddu_vx_u16mf2_m(vbool32_t mask, vuint16mf2_t op1, uint16_t op2, size_t vl) { - return vaaddu_vx_u16mf2_m(mask, op1, op2, vl); + return __riscv_vaaddu_vx_u16mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaaddu_vv_u16m1_m( @@ -570,7 +570,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vaaddu_vv_u16m1_m(vbool16_t mask, vuint16m1_t op1, vuint16m1_t op2, size_t vl) { - return vaaddu_vv_u16m1_m(mask, op1, op2, vl); + return __riscv_vaaddu_vv_u16m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaaddu_vx_u16m1_m( @@ -579,7 +579,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vaaddu_vx_u16m1_m(vbool16_t mask, vuint16m1_t op1, uint16_t op2, size_t vl) { - return vaaddu_vx_u16m1_m(mask, op1, op2, vl); + return __riscv_vaaddu_vx_u16m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaaddu_vv_u16m2_m( @@ -588,7 +588,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vaaddu_vv_u16m2_m(vbool8_t mask, vuint16m2_t op1, vuint16m2_t op2, size_t vl) { - return vaaddu_vv_u16m2_m(mask, op1, op2, vl); + return __riscv_vaaddu_vv_u16m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaaddu_vx_u16m2_m( @@ -597,7 +597,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vaaddu_vx_u16m2_m(vbool8_t mask, vuint16m2_t op1, uint16_t op2, size_t vl) { - return vaaddu_vx_u16m2_m(mask, op1, op2, vl); + return __riscv_vaaddu_vx_u16m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaaddu_vv_u16m4_m( @@ -606,7 +606,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_vaaddu_vv_u16m4_m(vbool4_t mask, vuint16m4_t op1, vuint16m4_t op2, size_t vl) { - return vaaddu_vv_u16m4_m(mask, op1, op2, vl); + return __riscv_vaaddu_vv_u16m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaaddu_vx_u16m4_m( @@ -615,7 +615,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_vaaddu_vx_u16m4_m(vbool4_t mask, vuint16m4_t op1, uint16_t op2, size_t vl) { - return vaaddu_vx_u16m4_m(mask, op1, op2, vl); + return __riscv_vaaddu_vx_u16m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaaddu_vv_u16m8_m( @@ -624,7 +624,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m8_t test_vaaddu_vv_u16m8_m(vbool2_t mask, vuint16m8_t op1, vuint16m8_t op2, size_t vl) { - return vaaddu_vv_u16m8_m(mask, op1, op2, vl); + return __riscv_vaaddu_vv_u16m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaaddu_vx_u16m8_m( @@ -633,7 +633,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m8_t test_vaaddu_vx_u16m8_m(vbool2_t mask, vuint16m8_t op1, uint16_t op2, size_t vl) { - return vaaddu_vx_u16m8_m(mask, op1, op2, vl); + return __riscv_vaaddu_vx_u16m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaaddu_vv_u32mf2_m( @@ -642,7 +642,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vaaddu_vv_u32mf2_m(vbool64_t mask, vuint32mf2_t op1, vuint32mf2_t op2, size_t vl) { - return vaaddu_vv_u32mf2_m(mask, op1, op2, vl); + return __riscv_vaaddu_vv_u32mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaaddu_vx_u32mf2_m( @@ -651,7 +651,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vaaddu_vx_u32mf2_m(vbool64_t mask, vuint32mf2_t op1, uint32_t op2, size_t vl) { - return vaaddu_vx_u32mf2_m(mask, op1, op2, vl); + return __riscv_vaaddu_vx_u32mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaaddu_vv_u32m1_m( @@ -660,7 +660,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vaaddu_vv_u32m1_m(vbool32_t mask, vuint32m1_t op1, vuint32m1_t op2, size_t vl) { - return vaaddu_vv_u32m1_m(mask, op1, op2, vl); + return __riscv_vaaddu_vv_u32m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaaddu_vx_u32m1_m( @@ -669,7 +669,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vaaddu_vx_u32m1_m(vbool32_t mask, vuint32m1_t op1, uint32_t op2, size_t vl) { - return vaaddu_vx_u32m1_m(mask, op1, op2, vl); + return __riscv_vaaddu_vx_u32m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaaddu_vv_u32m2_m( @@ -678,7 +678,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vaaddu_vv_u32m2_m(vbool16_t mask, vuint32m2_t op1, vuint32m2_t op2, size_t vl) { - return vaaddu_vv_u32m2_m(mask, op1, op2, vl); + return __riscv_vaaddu_vv_u32m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaaddu_vx_u32m2_m( @@ -687,7 +687,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vaaddu_vx_u32m2_m(vbool16_t mask, vuint32m2_t op1, uint32_t op2, size_t vl) { - return vaaddu_vx_u32m2_m(mask, op1, op2, vl); + return __riscv_vaaddu_vx_u32m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaaddu_vv_u32m4_m( @@ -696,7 +696,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vaaddu_vv_u32m4_m(vbool8_t mask, vuint32m4_t op1, vuint32m4_t op2, size_t vl) { - return vaaddu_vv_u32m4_m(mask, op1, op2, vl); + return __riscv_vaaddu_vv_u32m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaaddu_vx_u32m4_m( @@ -705,7 +705,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vaaddu_vx_u32m4_m(vbool8_t mask, vuint32m4_t op1, uint32_t op2, size_t vl) { - return vaaddu_vx_u32m4_m(mask, op1, op2, vl); + return __riscv_vaaddu_vx_u32m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaaddu_vv_u32m8_m( @@ -714,7 +714,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m8_t test_vaaddu_vv_u32m8_m(vbool4_t mask, vuint32m8_t op1, vuint32m8_t op2, size_t vl) { - return vaaddu_vv_u32m8_m(mask, op1, op2, vl); + return __riscv_vaaddu_vv_u32m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaaddu_vx_u32m8_m( @@ -723,7 +723,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m8_t test_vaaddu_vx_u32m8_m(vbool4_t mask, vuint32m8_t op1, uint32_t op2, size_t vl) { - return vaaddu_vx_u32m8_m(mask, op1, op2, vl); + return __riscv_vaaddu_vx_u32m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaaddu_vv_u64m1_m( @@ -732,7 +732,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m1_t test_vaaddu_vv_u64m1_m(vbool64_t mask, vuint64m1_t op1, vuint64m1_t op2, size_t vl) { - return vaaddu_vv_u64m1_m(mask, op1, op2, vl); + return __riscv_vaaddu_vv_u64m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaaddu_vx_u64m1_m( @@ -741,7 +741,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m1_t test_vaaddu_vx_u64m1_m(vbool64_t mask, vuint64m1_t op1, uint64_t op2, size_t vl) { - return vaaddu_vx_u64m1_m(mask, op1, op2, vl); + return __riscv_vaaddu_vx_u64m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaaddu_vv_u64m2_m( @@ -750,7 +750,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m2_t test_vaaddu_vv_u64m2_m(vbool32_t mask, vuint64m2_t op1, vuint64m2_t op2, size_t vl) { - return vaaddu_vv_u64m2_m(mask, op1, op2, vl); + return __riscv_vaaddu_vv_u64m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaaddu_vx_u64m2_m( @@ -759,7 +759,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m2_t test_vaaddu_vx_u64m2_m(vbool32_t mask, vuint64m2_t op1, uint64_t op2, size_t vl) { - return vaaddu_vx_u64m2_m(mask, op1, op2, vl); + return __riscv_vaaddu_vx_u64m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaaddu_vv_u64m4_m( @@ -768,7 +768,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m4_t test_vaaddu_vv_u64m4_m(vbool16_t mask, vuint64m4_t op1, vuint64m4_t op2, size_t vl) { - return vaaddu_vv_u64m4_m(mask, op1, op2, vl); + return __riscv_vaaddu_vv_u64m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaaddu_vx_u64m4_m( @@ -777,7 +777,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m4_t test_vaaddu_vx_u64m4_m(vbool16_t mask, vuint64m4_t op1, uint64_t op2, size_t vl) { - return vaaddu_vx_u64m4_m(mask, op1, op2, vl); + return __riscv_vaaddu_vx_u64m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaaddu_vv_u64m8_m( @@ -786,7 +786,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m8_t test_vaaddu_vv_u64m8_m(vbool8_t mask, vuint64m8_t op1, vuint64m8_t op2, size_t vl) { - return vaaddu_vv_u64m8_m(mask, op1, op2, vl); + return __riscv_vaaddu_vv_u64m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vaaddu_vx_u64m8_m( @@ -795,6 +795,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m8_t test_vaaddu_vx_u64m8_m(vbool8_t mask, vuint64m8_t op1, uint64_t op2, size_t vl) { - return vaaddu_vx_u64m8_m(mask, op1, op2, vl); + return __riscv_vaaddu_vx_u64m8_m(mask, op1, op2, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vadc.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vadc.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vadc.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vadc.c @@ -12,7 +12,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vadc_vvm_i8mf8(vint8mf8_t op1, vint8mf8_t op2, vbool64_t carryin, size_t vl) { - return vadc_vvm_i8mf8(op1, op2, carryin, vl); + return __riscv_vadc_vvm_i8mf8(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vadc_vxm_i8mf8( @@ -21,7 +21,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vadc_vxm_i8mf8(vint8mf8_t op1, int8_t op2, vbool64_t carryin, size_t vl) { - return vadc_vxm_i8mf8(op1, op2, carryin, vl); + return __riscv_vadc_vxm_i8mf8(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vadc_vvm_i8mf4( @@ -30,7 +30,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vadc_vvm_i8mf4(vint8mf4_t op1, vint8mf4_t op2, vbool32_t carryin, size_t vl) { - return vadc_vvm_i8mf4(op1, op2, carryin, vl); + return __riscv_vadc_vvm_i8mf4(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vadc_vxm_i8mf4( @@ -39,7 +39,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vadc_vxm_i8mf4(vint8mf4_t op1, int8_t op2, vbool32_t carryin, size_t vl) { - return vadc_vxm_i8mf4(op1, op2, carryin, vl); + return __riscv_vadc_vxm_i8mf4(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vadc_vvm_i8mf2( @@ -48,7 +48,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vadc_vvm_i8mf2(vint8mf2_t op1, vint8mf2_t op2, vbool16_t carryin, size_t vl) { - return vadc_vvm_i8mf2(op1, op2, carryin, vl); + return __riscv_vadc_vvm_i8mf2(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vadc_vxm_i8mf2( @@ -57,7 +57,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vadc_vxm_i8mf2(vint8mf2_t op1, int8_t op2, vbool16_t carryin, size_t vl) { - return vadc_vxm_i8mf2(op1, op2, carryin, vl); + return __riscv_vadc_vxm_i8mf2(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vadc_vvm_i8m1( @@ -66,7 +66,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vadc_vvm_i8m1(vint8m1_t op1, vint8m1_t op2, vbool8_t carryin, size_t vl) { - return vadc_vvm_i8m1(op1, op2, carryin, vl); + return __riscv_vadc_vvm_i8m1(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vadc_vxm_i8m1( @@ -75,7 +75,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vadc_vxm_i8m1(vint8m1_t op1, int8_t op2, vbool8_t carryin, size_t vl) { - return vadc_vxm_i8m1(op1, op2, carryin, vl); + return __riscv_vadc_vxm_i8m1(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vadc_vvm_i8m2( @@ -84,7 +84,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m2_t test_vadc_vvm_i8m2(vint8m2_t op1, vint8m2_t op2, vbool4_t carryin, size_t vl) { - return vadc_vvm_i8m2(op1, op2, carryin, vl); + return __riscv_vadc_vvm_i8m2(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vadc_vxm_i8m2( @@ -93,7 +93,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m2_t test_vadc_vxm_i8m2(vint8m2_t op1, int8_t op2, vbool4_t carryin, size_t vl) { - return vadc_vxm_i8m2(op1, op2, carryin, vl); + return __riscv_vadc_vxm_i8m2(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vadc_vvm_i8m4( @@ -102,7 +102,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m4_t test_vadc_vvm_i8m4(vint8m4_t op1, vint8m4_t op2, vbool2_t carryin, size_t vl) { - return vadc_vvm_i8m4(op1, op2, carryin, vl); + return __riscv_vadc_vvm_i8m4(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vadc_vxm_i8m4( @@ -111,7 +111,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m4_t test_vadc_vxm_i8m4(vint8m4_t op1, int8_t op2, vbool2_t carryin, size_t vl) { - return vadc_vxm_i8m4(op1, op2, carryin, vl); + return __riscv_vadc_vxm_i8m4(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vadc_vvm_i8m8( @@ -120,7 +120,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m8_t test_vadc_vvm_i8m8(vint8m8_t op1, vint8m8_t op2, vbool1_t carryin, size_t vl) { - return vadc_vvm_i8m8(op1, op2, carryin, vl); + return __riscv_vadc_vvm_i8m8(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vadc_vxm_i8m8( @@ -129,7 +129,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m8_t test_vadc_vxm_i8m8(vint8m8_t op1, int8_t op2, vbool1_t carryin, size_t vl) { - return vadc_vxm_i8m8(op1, op2, carryin, vl); + return __riscv_vadc_vxm_i8m8(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vadc_vvm_i16mf4( @@ -138,7 +138,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vadc_vvm_i16mf4(vint16mf4_t op1, vint16mf4_t op2, vbool64_t carryin, size_t vl) { - return vadc_vvm_i16mf4(op1, op2, carryin, vl); + return __riscv_vadc_vvm_i16mf4(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vadc_vxm_i16mf4( @@ -147,7 +147,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vadc_vxm_i16mf4(vint16mf4_t op1, int16_t op2, vbool64_t carryin, size_t vl) { - return vadc_vxm_i16mf4(op1, op2, carryin, vl); + return __riscv_vadc_vxm_i16mf4(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vadc_vvm_i16mf2( @@ -156,7 +156,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vadc_vvm_i16mf2(vint16mf2_t op1, vint16mf2_t op2, vbool32_t carryin, size_t vl) { - return vadc_vvm_i16mf2(op1, op2, carryin, vl); + return __riscv_vadc_vvm_i16mf2(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vadc_vxm_i16mf2( @@ -165,7 +165,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vadc_vxm_i16mf2(vint16mf2_t op1, int16_t op2, vbool32_t carryin, size_t vl) { - return vadc_vxm_i16mf2(op1, op2, carryin, vl); + return __riscv_vadc_vxm_i16mf2(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vadc_vvm_i16m1( @@ -174,7 +174,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vadc_vvm_i16m1(vint16m1_t op1, vint16m1_t op2, vbool16_t carryin, size_t vl) { - return vadc_vvm_i16m1(op1, op2, carryin, vl); + return __riscv_vadc_vvm_i16m1(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vadc_vxm_i16m1( @@ -183,7 +183,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vadc_vxm_i16m1(vint16m1_t op1, int16_t op2, vbool16_t carryin, size_t vl) { - return vadc_vxm_i16m1(op1, op2, carryin, vl); + return __riscv_vadc_vxm_i16m1(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vadc_vvm_i16m2( @@ -192,7 +192,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vadc_vvm_i16m2(vint16m2_t op1, vint16m2_t op2, vbool8_t carryin, size_t vl) { - return vadc_vvm_i16m2(op1, op2, carryin, vl); + return __riscv_vadc_vvm_i16m2(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vadc_vxm_i16m2( @@ -201,7 +201,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vadc_vxm_i16m2(vint16m2_t op1, int16_t op2, vbool8_t carryin, size_t vl) { - return vadc_vxm_i16m2(op1, op2, carryin, vl); + return __riscv_vadc_vxm_i16m2(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vadc_vvm_i16m4( @@ -210,7 +210,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vadc_vvm_i16m4(vint16m4_t op1, vint16m4_t op2, vbool4_t carryin, size_t vl) { - return vadc_vvm_i16m4(op1, op2, carryin, vl); + return __riscv_vadc_vvm_i16m4(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vadc_vxm_i16m4( @@ -219,7 +219,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vadc_vxm_i16m4(vint16m4_t op1, int16_t op2, vbool4_t carryin, size_t vl) { - return vadc_vxm_i16m4(op1, op2, carryin, vl); + return __riscv_vadc_vxm_i16m4(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vadc_vvm_i16m8( @@ -228,7 +228,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m8_t test_vadc_vvm_i16m8(vint16m8_t op1, vint16m8_t op2, vbool2_t carryin, size_t vl) { - return vadc_vvm_i16m8(op1, op2, carryin, vl); + return __riscv_vadc_vvm_i16m8(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vadc_vxm_i16m8( @@ -237,7 +237,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m8_t test_vadc_vxm_i16m8(vint16m8_t op1, int16_t op2, vbool2_t carryin, size_t vl) { - return vadc_vxm_i16m8(op1, op2, carryin, vl); + return __riscv_vadc_vxm_i16m8(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vadc_vvm_i32mf2( @@ -246,7 +246,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vadc_vvm_i32mf2(vint32mf2_t op1, vint32mf2_t op2, vbool64_t carryin, size_t vl) { - return vadc_vvm_i32mf2(op1, op2, carryin, vl); + return __riscv_vadc_vvm_i32mf2(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vadc_vxm_i32mf2( @@ -255,7 +255,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vadc_vxm_i32mf2(vint32mf2_t op1, int32_t op2, vbool64_t carryin, size_t vl) { - return vadc_vxm_i32mf2(op1, op2, carryin, vl); + return __riscv_vadc_vxm_i32mf2(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vadc_vvm_i32m1( @@ -264,7 +264,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vadc_vvm_i32m1(vint32m1_t op1, vint32m1_t op2, vbool32_t carryin, size_t vl) { - return vadc_vvm_i32m1(op1, op2, carryin, vl); + return __riscv_vadc_vvm_i32m1(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vadc_vxm_i32m1( @@ -273,7 +273,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vadc_vxm_i32m1(vint32m1_t op1, int32_t op2, vbool32_t carryin, size_t vl) { - return vadc_vxm_i32m1(op1, op2, carryin, vl); + return __riscv_vadc_vxm_i32m1(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vadc_vvm_i32m2( @@ -282,7 +282,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vadc_vvm_i32m2(vint32m2_t op1, vint32m2_t op2, vbool16_t carryin, size_t vl) { - return vadc_vvm_i32m2(op1, op2, carryin, vl); + return __riscv_vadc_vvm_i32m2(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vadc_vxm_i32m2( @@ -291,7 +291,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vadc_vxm_i32m2(vint32m2_t op1, int32_t op2, vbool16_t carryin, size_t vl) { - return vadc_vxm_i32m2(op1, op2, carryin, vl); + return __riscv_vadc_vxm_i32m2(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vadc_vvm_i32m4( @@ -300,7 +300,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vadc_vvm_i32m4(vint32m4_t op1, vint32m4_t op2, vbool8_t carryin, size_t vl) { - return vadc_vvm_i32m4(op1, op2, carryin, vl); + return __riscv_vadc_vvm_i32m4(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vadc_vxm_i32m4( @@ -309,7 +309,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vadc_vxm_i32m4(vint32m4_t op1, int32_t op2, vbool8_t carryin, size_t vl) { - return vadc_vxm_i32m4(op1, op2, carryin, vl); + return __riscv_vadc_vxm_i32m4(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vadc_vvm_i32m8( @@ -318,7 +318,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m8_t test_vadc_vvm_i32m8(vint32m8_t op1, vint32m8_t op2, vbool4_t carryin, size_t vl) { - return vadc_vvm_i32m8(op1, op2, carryin, vl); + return __riscv_vadc_vvm_i32m8(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vadc_vxm_i32m8( @@ -327,7 +327,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m8_t test_vadc_vxm_i32m8(vint32m8_t op1, int32_t op2, vbool4_t carryin, size_t vl) { - return vadc_vxm_i32m8(op1, op2, carryin, vl); + return __riscv_vadc_vxm_i32m8(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vadc_vvm_i64m1( @@ -336,7 +336,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vadc_vvm_i64m1(vint64m1_t op1, vint64m1_t op2, vbool64_t carryin, size_t vl) { - return vadc_vvm_i64m1(op1, op2, carryin, vl); + return __riscv_vadc_vvm_i64m1(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vadc_vxm_i64m1( @@ -345,7 +345,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vadc_vxm_i64m1(vint64m1_t op1, int64_t op2, vbool64_t carryin, size_t vl) { - return vadc_vxm_i64m1(op1, op2, carryin, vl); + return __riscv_vadc_vxm_i64m1(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vadc_vvm_i64m2( @@ -354,7 +354,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m2_t test_vadc_vvm_i64m2(vint64m2_t op1, vint64m2_t op2, vbool32_t carryin, size_t vl) { - return vadc_vvm_i64m2(op1, op2, carryin, vl); + return __riscv_vadc_vvm_i64m2(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vadc_vxm_i64m2( @@ -363,7 +363,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m2_t test_vadc_vxm_i64m2(vint64m2_t op1, int64_t op2, vbool32_t carryin, size_t vl) { - return vadc_vxm_i64m2(op1, op2, carryin, vl); + return __riscv_vadc_vxm_i64m2(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vadc_vvm_i64m4( @@ -372,7 +372,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m4_t test_vadc_vvm_i64m4(vint64m4_t op1, vint64m4_t op2, vbool16_t carryin, size_t vl) { - return vadc_vvm_i64m4(op1, op2, carryin, vl); + return __riscv_vadc_vvm_i64m4(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vadc_vxm_i64m4( @@ -381,7 +381,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m4_t test_vadc_vxm_i64m4(vint64m4_t op1, int64_t op2, vbool16_t carryin, size_t vl) { - return vadc_vxm_i64m4(op1, op2, carryin, vl); + return __riscv_vadc_vxm_i64m4(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vadc_vvm_i64m8( @@ -390,7 +390,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m8_t test_vadc_vvm_i64m8(vint64m8_t op1, vint64m8_t op2, vbool8_t carryin, size_t vl) { - return vadc_vvm_i64m8(op1, op2, carryin, vl); + return __riscv_vadc_vvm_i64m8(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vadc_vxm_i64m8( @@ -399,7 +399,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m8_t test_vadc_vxm_i64m8(vint64m8_t op1, int64_t op2, vbool8_t carryin, size_t vl) { - return vadc_vxm_i64m8(op1, op2, carryin, vl); + return __riscv_vadc_vxm_i64m8(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vadc_vvm_u8mf8( @@ -408,7 +408,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf8_t test_vadc_vvm_u8mf8(vuint8mf8_t op1, vuint8mf8_t op2, vbool64_t carryin, size_t vl) { - return vadc_vvm_u8mf8(op1, op2, carryin, vl); + return __riscv_vadc_vvm_u8mf8(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vadc_vxm_u8mf8( @@ -417,7 +417,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf8_t test_vadc_vxm_u8mf8(vuint8mf8_t op1, uint8_t op2, vbool64_t carryin, size_t vl) { - return vadc_vxm_u8mf8(op1, op2, carryin, vl); + return __riscv_vadc_vxm_u8mf8(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vadc_vvm_u8mf4( @@ -426,7 +426,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf4_t test_vadc_vvm_u8mf4(vuint8mf4_t op1, vuint8mf4_t op2, vbool32_t carryin, size_t vl) { - return vadc_vvm_u8mf4(op1, op2, carryin, vl); + return __riscv_vadc_vvm_u8mf4(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vadc_vxm_u8mf4( @@ -435,7 +435,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf4_t test_vadc_vxm_u8mf4(vuint8mf4_t op1, uint8_t op2, vbool32_t carryin, size_t vl) { - return vadc_vxm_u8mf4(op1, op2, carryin, vl); + return __riscv_vadc_vxm_u8mf4(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vadc_vvm_u8mf2( @@ -444,7 +444,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf2_t test_vadc_vvm_u8mf2(vuint8mf2_t op1, vuint8mf2_t op2, vbool16_t carryin, size_t vl) { - return vadc_vvm_u8mf2(op1, op2, carryin, vl); + return __riscv_vadc_vvm_u8mf2(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vadc_vxm_u8mf2( @@ -453,7 +453,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf2_t test_vadc_vxm_u8mf2(vuint8mf2_t op1, uint8_t op2, vbool16_t carryin, size_t vl) { - return vadc_vxm_u8mf2(op1, op2, carryin, vl); + return __riscv_vadc_vxm_u8mf2(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vadc_vvm_u8m1( @@ -462,7 +462,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vadc_vvm_u8m1(vuint8m1_t op1, vuint8m1_t op2, vbool8_t carryin, size_t vl) { - return vadc_vvm_u8m1(op1, op2, carryin, vl); + return __riscv_vadc_vvm_u8m1(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vadc_vxm_u8m1( @@ -471,7 +471,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vadc_vxm_u8m1(vuint8m1_t op1, uint8_t op2, vbool8_t carryin, size_t vl) { - return vadc_vxm_u8m1(op1, op2, carryin, vl); + return __riscv_vadc_vxm_u8m1(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vadc_vvm_u8m2( @@ -480,7 +480,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m2_t test_vadc_vvm_u8m2(vuint8m2_t op1, vuint8m2_t op2, vbool4_t carryin, size_t vl) { - return vadc_vvm_u8m2(op1, op2, carryin, vl); + return __riscv_vadc_vvm_u8m2(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vadc_vxm_u8m2( @@ -489,7 +489,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m2_t test_vadc_vxm_u8m2(vuint8m2_t op1, uint8_t op2, vbool4_t carryin, size_t vl) { - return vadc_vxm_u8m2(op1, op2, carryin, vl); + return __riscv_vadc_vxm_u8m2(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vadc_vvm_u8m4( @@ -498,7 +498,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m4_t test_vadc_vvm_u8m4(vuint8m4_t op1, vuint8m4_t op2, vbool2_t carryin, size_t vl) { - return vadc_vvm_u8m4(op1, op2, carryin, vl); + return __riscv_vadc_vvm_u8m4(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vadc_vxm_u8m4( @@ -507,7 +507,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m4_t test_vadc_vxm_u8m4(vuint8m4_t op1, uint8_t op2, vbool2_t carryin, size_t vl) { - return vadc_vxm_u8m4(op1, op2, carryin, vl); + return __riscv_vadc_vxm_u8m4(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vadc_vvm_u8m8( @@ -516,7 +516,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m8_t test_vadc_vvm_u8m8(vuint8m8_t op1, vuint8m8_t op2, vbool1_t carryin, size_t vl) { - return vadc_vvm_u8m8(op1, op2, carryin, vl); + return __riscv_vadc_vvm_u8m8(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vadc_vxm_u8m8( @@ -525,7 +525,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m8_t test_vadc_vxm_u8m8(vuint8m8_t op1, uint8_t op2, vbool1_t carryin, size_t vl) { - return vadc_vxm_u8m8(op1, op2, carryin, vl); + return __riscv_vadc_vxm_u8m8(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vadc_vvm_u16mf4( @@ -534,7 +534,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vadc_vvm_u16mf4(vuint16mf4_t op1, vuint16mf4_t op2, vbool64_t carryin, size_t vl) { - return vadc_vvm_u16mf4(op1, op2, carryin, vl); + return __riscv_vadc_vvm_u16mf4(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vadc_vxm_u16mf4( @@ -543,7 +543,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vadc_vxm_u16mf4(vuint16mf4_t op1, uint16_t op2, vbool64_t carryin, size_t vl) { - return vadc_vxm_u16mf4(op1, op2, carryin, vl); + return __riscv_vadc_vxm_u16mf4(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vadc_vvm_u16mf2( @@ -552,7 +552,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vadc_vvm_u16mf2(vuint16mf2_t op1, vuint16mf2_t op2, vbool32_t carryin, size_t vl) { - return vadc_vvm_u16mf2(op1, op2, carryin, vl); + return __riscv_vadc_vvm_u16mf2(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vadc_vxm_u16mf2( @@ -561,7 +561,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vadc_vxm_u16mf2(vuint16mf2_t op1, uint16_t op2, vbool32_t carryin, size_t vl) { - return vadc_vxm_u16mf2(op1, op2, carryin, vl); + return __riscv_vadc_vxm_u16mf2(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vadc_vvm_u16m1( @@ -570,7 +570,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vadc_vvm_u16m1(vuint16m1_t op1, vuint16m1_t op2, vbool16_t carryin, size_t vl) { - return vadc_vvm_u16m1(op1, op2, carryin, vl); + return __riscv_vadc_vvm_u16m1(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vadc_vxm_u16m1( @@ -579,7 +579,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vadc_vxm_u16m1(vuint16m1_t op1, uint16_t op2, vbool16_t carryin, size_t vl) { - return vadc_vxm_u16m1(op1, op2, carryin, vl); + return __riscv_vadc_vxm_u16m1(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vadc_vvm_u16m2( @@ -588,7 +588,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vadc_vvm_u16m2(vuint16m2_t op1, vuint16m2_t op2, vbool8_t carryin, size_t vl) { - return vadc_vvm_u16m2(op1, op2, carryin, vl); + return __riscv_vadc_vvm_u16m2(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vadc_vxm_u16m2( @@ -597,7 +597,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vadc_vxm_u16m2(vuint16m2_t op1, uint16_t op2, vbool8_t carryin, size_t vl) { - return vadc_vxm_u16m2(op1, op2, carryin, vl); + return __riscv_vadc_vxm_u16m2(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vadc_vvm_u16m4( @@ -606,7 +606,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_vadc_vvm_u16m4(vuint16m4_t op1, vuint16m4_t op2, vbool4_t carryin, size_t vl) { - return vadc_vvm_u16m4(op1, op2, carryin, vl); + return __riscv_vadc_vvm_u16m4(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vadc_vxm_u16m4( @@ -615,7 +615,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_vadc_vxm_u16m4(vuint16m4_t op1, uint16_t op2, vbool4_t carryin, size_t vl) { - return vadc_vxm_u16m4(op1, op2, carryin, vl); + return __riscv_vadc_vxm_u16m4(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vadc_vvm_u16m8( @@ -624,7 +624,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m8_t test_vadc_vvm_u16m8(vuint16m8_t op1, vuint16m8_t op2, vbool2_t carryin, size_t vl) { - return vadc_vvm_u16m8(op1, op2, carryin, vl); + return __riscv_vadc_vvm_u16m8(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vadc_vxm_u16m8( @@ -633,7 +633,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m8_t test_vadc_vxm_u16m8(vuint16m8_t op1, uint16_t op2, vbool2_t carryin, size_t vl) { - return vadc_vxm_u16m8(op1, op2, carryin, vl); + return __riscv_vadc_vxm_u16m8(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vadc_vvm_u32mf2( @@ -642,7 +642,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vadc_vvm_u32mf2(vuint32mf2_t op1, vuint32mf2_t op2, vbool64_t carryin, size_t vl) { - return vadc_vvm_u32mf2(op1, op2, carryin, vl); + return __riscv_vadc_vvm_u32mf2(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vadc_vxm_u32mf2( @@ -651,7 +651,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vadc_vxm_u32mf2(vuint32mf2_t op1, uint32_t op2, vbool64_t carryin, size_t vl) { - return vadc_vxm_u32mf2(op1, op2, carryin, vl); + return __riscv_vadc_vxm_u32mf2(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vadc_vvm_u32m1( @@ -660,7 +660,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vadc_vvm_u32m1(vuint32m1_t op1, vuint32m1_t op2, vbool32_t carryin, size_t vl) { - return vadc_vvm_u32m1(op1, op2, carryin, vl); + return __riscv_vadc_vvm_u32m1(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vadc_vxm_u32m1( @@ -669,7 +669,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vadc_vxm_u32m1(vuint32m1_t op1, uint32_t op2, vbool32_t carryin, size_t vl) { - return vadc_vxm_u32m1(op1, op2, carryin, vl); + return __riscv_vadc_vxm_u32m1(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vadc_vvm_u32m2( @@ -678,7 +678,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vadc_vvm_u32m2(vuint32m2_t op1, vuint32m2_t op2, vbool16_t carryin, size_t vl) { - return vadc_vvm_u32m2(op1, op2, carryin, vl); + return __riscv_vadc_vvm_u32m2(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vadc_vxm_u32m2( @@ -687,7 +687,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vadc_vxm_u32m2(vuint32m2_t op1, uint32_t op2, vbool16_t carryin, size_t vl) { - return vadc_vxm_u32m2(op1, op2, carryin, vl); + return __riscv_vadc_vxm_u32m2(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vadc_vvm_u32m4( @@ -696,7 +696,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vadc_vvm_u32m4(vuint32m4_t op1, vuint32m4_t op2, vbool8_t carryin, size_t vl) { - return vadc_vvm_u32m4(op1, op2, carryin, vl); + return __riscv_vadc_vvm_u32m4(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vadc_vxm_u32m4( @@ -705,7 +705,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vadc_vxm_u32m4(vuint32m4_t op1, uint32_t op2, vbool8_t carryin, size_t vl) { - return vadc_vxm_u32m4(op1, op2, carryin, vl); + return __riscv_vadc_vxm_u32m4(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vadc_vvm_u32m8( @@ -714,7 +714,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m8_t test_vadc_vvm_u32m8(vuint32m8_t op1, vuint32m8_t op2, vbool4_t carryin, size_t vl) { - return vadc_vvm_u32m8(op1, op2, carryin, vl); + return __riscv_vadc_vvm_u32m8(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vadc_vxm_u32m8( @@ -723,7 +723,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m8_t test_vadc_vxm_u32m8(vuint32m8_t op1, uint32_t op2, vbool4_t carryin, size_t vl) { - return vadc_vxm_u32m8(op1, op2, carryin, vl); + return __riscv_vadc_vxm_u32m8(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vadc_vvm_u64m1( @@ -732,7 +732,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m1_t test_vadc_vvm_u64m1(vuint64m1_t op1, vuint64m1_t op2, vbool64_t carryin, size_t vl) { - return vadc_vvm_u64m1(op1, op2, carryin, vl); + return __riscv_vadc_vvm_u64m1(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vadc_vxm_u64m1( @@ -741,7 +741,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m1_t test_vadc_vxm_u64m1(vuint64m1_t op1, uint64_t op2, vbool64_t carryin, size_t vl) { - return vadc_vxm_u64m1(op1, op2, carryin, vl); + return __riscv_vadc_vxm_u64m1(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vadc_vvm_u64m2( @@ -750,7 +750,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m2_t test_vadc_vvm_u64m2(vuint64m2_t op1, vuint64m2_t op2, vbool32_t carryin, size_t vl) { - return vadc_vvm_u64m2(op1, op2, carryin, vl); + return __riscv_vadc_vvm_u64m2(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vadc_vxm_u64m2( @@ -759,7 +759,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m2_t test_vadc_vxm_u64m2(vuint64m2_t op1, uint64_t op2, vbool32_t carryin, size_t vl) { - return vadc_vxm_u64m2(op1, op2, carryin, vl); + return __riscv_vadc_vxm_u64m2(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vadc_vvm_u64m4( @@ -768,7 +768,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m4_t test_vadc_vvm_u64m4(vuint64m4_t op1, vuint64m4_t op2, vbool16_t carryin, size_t vl) { - return vadc_vvm_u64m4(op1, op2, carryin, vl); + return __riscv_vadc_vvm_u64m4(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vadc_vxm_u64m4( @@ -777,7 +777,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m4_t test_vadc_vxm_u64m4(vuint64m4_t op1, uint64_t op2, vbool16_t carryin, size_t vl) { - return vadc_vxm_u64m4(op1, op2, carryin, vl); + return __riscv_vadc_vxm_u64m4(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vadc_vvm_u64m8( @@ -786,7 +786,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m8_t test_vadc_vvm_u64m8(vuint64m8_t op1, vuint64m8_t op2, vbool8_t carryin, size_t vl) { - return vadc_vvm_u64m8(op1, op2, carryin, vl); + return __riscv_vadc_vvm_u64m8(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vadc_vxm_u64m8( @@ -795,6 +795,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m8_t test_vadc_vxm_u64m8(vuint64m8_t op1, uint64_t op2, vbool8_t carryin, size_t vl) { - return vadc_vxm_u64m8(op1, op2, carryin, vl); + return __riscv_vadc_vxm_u64m8(op1, op2, carryin, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vadd.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vadd.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vadd.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vadd.c @@ -12,7 +12,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vadd_vv_i8mf8(vint8mf8_t op1, vint8mf8_t op2, size_t vl) { - return vadd_vv_i8mf8(op1, op2, vl); + return __riscv_vadd_vv_i8mf8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vx_i8mf8( @@ -21,7 +21,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vadd_vx_i8mf8(vint8mf8_t op1, int8_t op2, size_t vl) { - return vadd_vx_i8mf8(op1, op2, vl); + return __riscv_vadd_vx_i8mf8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vv_i8mf4( @@ -30,7 +30,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vadd_vv_i8mf4(vint8mf4_t op1, vint8mf4_t op2, size_t vl) { - return vadd_vv_i8mf4(op1, op2, vl); + return __riscv_vadd_vv_i8mf4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vx_i8mf4( @@ -39,7 +39,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vadd_vx_i8mf4(vint8mf4_t op1, int8_t op2, size_t vl) { - return vadd_vx_i8mf4(op1, op2, vl); + return __riscv_vadd_vx_i8mf4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vv_i8mf2( @@ -48,7 +48,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vadd_vv_i8mf2(vint8mf2_t op1, vint8mf2_t op2, size_t vl) { - return vadd_vv_i8mf2(op1, op2, vl); + return __riscv_vadd_vv_i8mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vx_i8mf2( @@ -57,7 +57,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vadd_vx_i8mf2(vint8mf2_t op1, int8_t op2, size_t vl) { - return vadd_vx_i8mf2(op1, op2, vl); + return __riscv_vadd_vx_i8mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vv_i8m1( @@ -66,7 +66,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vadd_vv_i8m1(vint8m1_t op1, vint8m1_t op2, size_t vl) { - return vadd_vv_i8m1(op1, op2, vl); + return __riscv_vadd_vv_i8m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vx_i8m1( @@ -75,7 +75,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vadd_vx_i8m1(vint8m1_t op1, int8_t op2, size_t vl) { - return vadd_vx_i8m1(op1, op2, vl); + return __riscv_vadd_vx_i8m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vv_i8m2( @@ -84,7 +84,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m2_t test_vadd_vv_i8m2(vint8m2_t op1, vint8m2_t op2, size_t vl) { - return vadd_vv_i8m2(op1, op2, vl); + return __riscv_vadd_vv_i8m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vx_i8m2( @@ -93,7 +93,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m2_t test_vadd_vx_i8m2(vint8m2_t op1, int8_t op2, size_t vl) { - return vadd_vx_i8m2(op1, op2, vl); + return __riscv_vadd_vx_i8m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vv_i8m4( @@ -102,7 +102,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m4_t test_vadd_vv_i8m4(vint8m4_t op1, vint8m4_t op2, size_t vl) { - return vadd_vv_i8m4(op1, op2, vl); + return __riscv_vadd_vv_i8m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vx_i8m4( @@ -111,7 +111,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m4_t test_vadd_vx_i8m4(vint8m4_t op1, int8_t op2, size_t vl) { - return vadd_vx_i8m4(op1, op2, vl); + return __riscv_vadd_vx_i8m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vv_i8m8( @@ -120,7 +120,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m8_t test_vadd_vv_i8m8(vint8m8_t op1, vint8m8_t op2, size_t vl) { - return vadd_vv_i8m8(op1, op2, vl); + return __riscv_vadd_vv_i8m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vx_i8m8( @@ -129,7 +129,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m8_t test_vadd_vx_i8m8(vint8m8_t op1, int8_t op2, size_t vl) { - return vadd_vx_i8m8(op1, op2, vl); + return __riscv_vadd_vx_i8m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vv_i16mf4( @@ -138,7 +138,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vadd_vv_i16mf4(vint16mf4_t op1, vint16mf4_t op2, size_t vl) { - return vadd_vv_i16mf4(op1, op2, vl); + return __riscv_vadd_vv_i16mf4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vx_i16mf4( @@ -147,7 +147,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vadd_vx_i16mf4(vint16mf4_t op1, int16_t op2, size_t vl) { - return vadd_vx_i16mf4(op1, op2, vl); + return __riscv_vadd_vx_i16mf4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vv_i16mf2( @@ -156,7 +156,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vadd_vv_i16mf2(vint16mf2_t op1, vint16mf2_t op2, size_t vl) { - return vadd_vv_i16mf2(op1, op2, vl); + return __riscv_vadd_vv_i16mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vx_i16mf2( @@ -165,7 +165,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vadd_vx_i16mf2(vint16mf2_t op1, int16_t op2, size_t vl) { - return vadd_vx_i16mf2(op1, op2, vl); + return __riscv_vadd_vx_i16mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vv_i16m1( @@ -174,7 +174,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vadd_vv_i16m1(vint16m1_t op1, vint16m1_t op2, size_t vl) { - return vadd_vv_i16m1(op1, op2, vl); + return __riscv_vadd_vv_i16m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vx_i16m1( @@ -183,7 +183,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vadd_vx_i16m1(vint16m1_t op1, int16_t op2, size_t vl) { - return vadd_vx_i16m1(op1, op2, vl); + return __riscv_vadd_vx_i16m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vv_i16m2( @@ -192,7 +192,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vadd_vv_i16m2(vint16m2_t op1, vint16m2_t op2, size_t vl) { - return vadd_vv_i16m2(op1, op2, vl); + return __riscv_vadd_vv_i16m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vx_i16m2( @@ -201,7 +201,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vadd_vx_i16m2(vint16m2_t op1, int16_t op2, size_t vl) { - return vadd_vx_i16m2(op1, op2, vl); + return __riscv_vadd_vx_i16m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vv_i16m4( @@ -210,7 +210,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vadd_vv_i16m4(vint16m4_t op1, vint16m4_t op2, size_t vl) { - return vadd_vv_i16m4(op1, op2, vl); + return __riscv_vadd_vv_i16m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vx_i16m4( @@ -219,7 +219,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vadd_vx_i16m4(vint16m4_t op1, int16_t op2, size_t vl) { - return vadd_vx_i16m4(op1, op2, vl); + return __riscv_vadd_vx_i16m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vv_i16m8( @@ -228,7 +228,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m8_t test_vadd_vv_i16m8(vint16m8_t op1, vint16m8_t op2, size_t vl) { - return vadd_vv_i16m8(op1, op2, vl); + return __riscv_vadd_vv_i16m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vx_i16m8( @@ -237,7 +237,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m8_t test_vadd_vx_i16m8(vint16m8_t op1, int16_t op2, size_t vl) { - return vadd_vx_i16m8(op1, op2, vl); + return __riscv_vadd_vx_i16m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vv_i32mf2( @@ -246,7 +246,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vadd_vv_i32mf2(vint32mf2_t op1, vint32mf2_t op2, size_t vl) { - return vadd_vv_i32mf2(op1, op2, vl); + return __riscv_vadd_vv_i32mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vx_i32mf2( @@ -255,7 +255,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vadd_vx_i32mf2(vint32mf2_t op1, int32_t op2, size_t vl) { - return vadd_vx_i32mf2(op1, op2, vl); + return __riscv_vadd_vx_i32mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vv_i32m1( @@ -264,7 +264,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vadd_vv_i32m1(vint32m1_t op1, vint32m1_t op2, size_t vl) { - return vadd_vv_i32m1(op1, op2, vl); + return __riscv_vadd_vv_i32m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vx_i32m1( @@ -273,7 +273,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vadd_vx_i32m1(vint32m1_t op1, int32_t op2, size_t vl) { - return vadd_vx_i32m1(op1, op2, vl); + return __riscv_vadd_vx_i32m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vv_i32m2( @@ -282,7 +282,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vadd_vv_i32m2(vint32m2_t op1, vint32m2_t op2, size_t vl) { - return vadd_vv_i32m2(op1, op2, vl); + return __riscv_vadd_vv_i32m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vx_i32m2( @@ -291,7 +291,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vadd_vx_i32m2(vint32m2_t op1, int32_t op2, size_t vl) { - return vadd_vx_i32m2(op1, op2, vl); + return __riscv_vadd_vx_i32m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vv_i32m4( @@ -300,7 +300,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vadd_vv_i32m4(vint32m4_t op1, vint32m4_t op2, size_t vl) { - return vadd_vv_i32m4(op1, op2, vl); + return __riscv_vadd_vv_i32m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vx_i32m4( @@ -309,7 +309,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vadd_vx_i32m4(vint32m4_t op1, int32_t op2, size_t vl) { - return vadd_vx_i32m4(op1, op2, vl); + return __riscv_vadd_vx_i32m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vv_i32m8( @@ -318,7 +318,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m8_t test_vadd_vv_i32m8(vint32m8_t op1, vint32m8_t op2, size_t vl) { - return vadd_vv_i32m8(op1, op2, vl); + return __riscv_vadd_vv_i32m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vx_i32m8( @@ -327,7 +327,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m8_t test_vadd_vx_i32m8(vint32m8_t op1, int32_t op2, size_t vl) { - return vadd_vx_i32m8(op1, op2, vl); + return __riscv_vadd_vx_i32m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vv_i64m1( @@ -336,7 +336,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vadd_vv_i64m1(vint64m1_t op1, vint64m1_t op2, size_t vl) { - return vadd_vv_i64m1(op1, op2, vl); + return __riscv_vadd_vv_i64m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vx_i64m1( @@ -345,7 +345,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vadd_vx_i64m1(vint64m1_t op1, int64_t op2, size_t vl) { - return vadd_vx_i64m1(op1, op2, vl); + return __riscv_vadd_vx_i64m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vv_i64m2( @@ -354,7 +354,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m2_t test_vadd_vv_i64m2(vint64m2_t op1, vint64m2_t op2, size_t vl) { - return vadd_vv_i64m2(op1, op2, vl); + return __riscv_vadd_vv_i64m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vx_i64m2( @@ -363,7 +363,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m2_t test_vadd_vx_i64m2(vint64m2_t op1, int64_t op2, size_t vl) { - return vadd_vx_i64m2(op1, op2, vl); + return __riscv_vadd_vx_i64m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vv_i64m4( @@ -372,7 +372,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m4_t test_vadd_vv_i64m4(vint64m4_t op1, vint64m4_t op2, size_t vl) { - return vadd_vv_i64m4(op1, op2, vl); + return __riscv_vadd_vv_i64m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vx_i64m4( @@ -381,7 +381,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m4_t test_vadd_vx_i64m4(vint64m4_t op1, int64_t op2, size_t vl) { - return vadd_vx_i64m4(op1, op2, vl); + return __riscv_vadd_vx_i64m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vv_i64m8( @@ -390,7 +390,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m8_t test_vadd_vv_i64m8(vint64m8_t op1, vint64m8_t op2, size_t vl) { - return vadd_vv_i64m8(op1, op2, vl); + return __riscv_vadd_vv_i64m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vx_i64m8( @@ -399,7 +399,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m8_t test_vadd_vx_i64m8(vint64m8_t op1, int64_t op2, size_t vl) { - return vadd_vx_i64m8(op1, op2, vl); + return __riscv_vadd_vx_i64m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vv_u8mf8( @@ -408,7 +408,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf8_t test_vadd_vv_u8mf8(vuint8mf8_t op1, vuint8mf8_t op2, size_t vl) { - return vadd_vv_u8mf8(op1, op2, vl); + return __riscv_vadd_vv_u8mf8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vx_u8mf8( @@ -417,7 +417,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf8_t test_vadd_vx_u8mf8(vuint8mf8_t op1, uint8_t op2, size_t vl) { - return vadd_vx_u8mf8(op1, op2, vl); + return __riscv_vadd_vx_u8mf8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vv_u8mf4( @@ -426,7 +426,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf4_t test_vadd_vv_u8mf4(vuint8mf4_t op1, vuint8mf4_t op2, size_t vl) { - return vadd_vv_u8mf4(op1, op2, vl); + return __riscv_vadd_vv_u8mf4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vx_u8mf4( @@ -435,7 +435,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf4_t test_vadd_vx_u8mf4(vuint8mf4_t op1, uint8_t op2, size_t vl) { - return vadd_vx_u8mf4(op1, op2, vl); + return __riscv_vadd_vx_u8mf4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vv_u8mf2( @@ -444,7 +444,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf2_t test_vadd_vv_u8mf2(vuint8mf2_t op1, vuint8mf2_t op2, size_t vl) { - return vadd_vv_u8mf2(op1, op2, vl); + return __riscv_vadd_vv_u8mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vx_u8mf2( @@ -453,7 +453,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf2_t test_vadd_vx_u8mf2(vuint8mf2_t op1, uint8_t op2, size_t vl) { - return vadd_vx_u8mf2(op1, op2, vl); + return __riscv_vadd_vx_u8mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vv_u8m1( @@ -462,7 +462,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vadd_vv_u8m1(vuint8m1_t op1, vuint8m1_t op2, size_t vl) { - return vadd_vv_u8m1(op1, op2, vl); + return __riscv_vadd_vv_u8m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vx_u8m1( @@ -471,7 +471,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vadd_vx_u8m1(vuint8m1_t op1, uint8_t op2, size_t vl) { - return vadd_vx_u8m1(op1, op2, vl); + return __riscv_vadd_vx_u8m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vv_u8m2( @@ -480,7 +480,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m2_t test_vadd_vv_u8m2(vuint8m2_t op1, vuint8m2_t op2, size_t vl) { - return vadd_vv_u8m2(op1, op2, vl); + return __riscv_vadd_vv_u8m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vx_u8m2( @@ -489,7 +489,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m2_t test_vadd_vx_u8m2(vuint8m2_t op1, uint8_t op2, size_t vl) { - return vadd_vx_u8m2(op1, op2, vl); + return __riscv_vadd_vx_u8m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vv_u8m4( @@ -498,7 +498,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m4_t test_vadd_vv_u8m4(vuint8m4_t op1, vuint8m4_t op2, size_t vl) { - return vadd_vv_u8m4(op1, op2, vl); + return __riscv_vadd_vv_u8m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vx_u8m4( @@ -507,7 +507,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m4_t test_vadd_vx_u8m4(vuint8m4_t op1, uint8_t op2, size_t vl) { - return vadd_vx_u8m4(op1, op2, vl); + return __riscv_vadd_vx_u8m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vv_u8m8( @@ -516,7 +516,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m8_t test_vadd_vv_u8m8(vuint8m8_t op1, vuint8m8_t op2, size_t vl) { - return vadd_vv_u8m8(op1, op2, vl); + return __riscv_vadd_vv_u8m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vx_u8m8( @@ -525,7 +525,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m8_t test_vadd_vx_u8m8(vuint8m8_t op1, uint8_t op2, size_t vl) { - return vadd_vx_u8m8(op1, op2, vl); + return __riscv_vadd_vx_u8m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vv_u16mf4( @@ -534,7 +534,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vadd_vv_u16mf4(vuint16mf4_t op1, vuint16mf4_t op2, size_t vl) { - return vadd_vv_u16mf4(op1, op2, vl); + return __riscv_vadd_vv_u16mf4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vx_u16mf4( @@ -543,7 +543,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vadd_vx_u16mf4(vuint16mf4_t op1, uint16_t op2, size_t vl) { - return vadd_vx_u16mf4(op1, op2, vl); + return __riscv_vadd_vx_u16mf4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vv_u16mf2( @@ -552,7 +552,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vadd_vv_u16mf2(vuint16mf2_t op1, vuint16mf2_t op2, size_t vl) { - return vadd_vv_u16mf2(op1, op2, vl); + return __riscv_vadd_vv_u16mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vx_u16mf2( @@ -561,7 +561,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vadd_vx_u16mf2(vuint16mf2_t op1, uint16_t op2, size_t vl) { - return vadd_vx_u16mf2(op1, op2, vl); + return __riscv_vadd_vx_u16mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vv_u16m1( @@ -570,7 +570,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vadd_vv_u16m1(vuint16m1_t op1, vuint16m1_t op2, size_t vl) { - return vadd_vv_u16m1(op1, op2, vl); + return __riscv_vadd_vv_u16m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vx_u16m1( @@ -579,7 +579,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vadd_vx_u16m1(vuint16m1_t op1, uint16_t op2, size_t vl) { - return vadd_vx_u16m1(op1, op2, vl); + return __riscv_vadd_vx_u16m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vv_u16m2( @@ -588,7 +588,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vadd_vv_u16m2(vuint16m2_t op1, vuint16m2_t op2, size_t vl) { - return vadd_vv_u16m2(op1, op2, vl); + return __riscv_vadd_vv_u16m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vx_u16m2( @@ -597,7 +597,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vadd_vx_u16m2(vuint16m2_t op1, uint16_t op2, size_t vl) { - return vadd_vx_u16m2(op1, op2, vl); + return __riscv_vadd_vx_u16m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vv_u16m4( @@ -606,7 +606,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_vadd_vv_u16m4(vuint16m4_t op1, vuint16m4_t op2, size_t vl) { - return vadd_vv_u16m4(op1, op2, vl); + return __riscv_vadd_vv_u16m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vx_u16m4( @@ -615,7 +615,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_vadd_vx_u16m4(vuint16m4_t op1, uint16_t op2, size_t vl) { - return vadd_vx_u16m4(op1, op2, vl); + return __riscv_vadd_vx_u16m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vv_u16m8( @@ -624,7 +624,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m8_t test_vadd_vv_u16m8(vuint16m8_t op1, vuint16m8_t op2, size_t vl) { - return vadd_vv_u16m8(op1, op2, vl); + return __riscv_vadd_vv_u16m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vx_u16m8( @@ -633,7 +633,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m8_t test_vadd_vx_u16m8(vuint16m8_t op1, uint16_t op2, size_t vl) { - return vadd_vx_u16m8(op1, op2, vl); + return __riscv_vadd_vx_u16m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vv_u32mf2( @@ -642,7 +642,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vadd_vv_u32mf2(vuint32mf2_t op1, vuint32mf2_t op2, size_t vl) { - return vadd_vv_u32mf2(op1, op2, vl); + return __riscv_vadd_vv_u32mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vx_u32mf2( @@ -651,7 +651,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vadd_vx_u32mf2(vuint32mf2_t op1, uint32_t op2, size_t vl) { - return vadd_vx_u32mf2(op1, op2, vl); + return __riscv_vadd_vx_u32mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vv_u32m1( @@ -660,7 +660,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vadd_vv_u32m1(vuint32m1_t op1, vuint32m1_t op2, size_t vl) { - return vadd_vv_u32m1(op1, op2, vl); + return __riscv_vadd_vv_u32m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vx_u32m1( @@ -669,7 +669,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vadd_vx_u32m1(vuint32m1_t op1, uint32_t op2, size_t vl) { - return vadd_vx_u32m1(op1, op2, vl); + return __riscv_vadd_vx_u32m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vv_u32m2( @@ -678,7 +678,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vadd_vv_u32m2(vuint32m2_t op1, vuint32m2_t op2, size_t vl) { - return vadd_vv_u32m2(op1, op2, vl); + return __riscv_vadd_vv_u32m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vx_u32m2( @@ -687,7 +687,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vadd_vx_u32m2(vuint32m2_t op1, uint32_t op2, size_t vl) { - return vadd_vx_u32m2(op1, op2, vl); + return __riscv_vadd_vx_u32m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vv_u32m4( @@ -696,7 +696,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vadd_vv_u32m4(vuint32m4_t op1, vuint32m4_t op2, size_t vl) { - return vadd_vv_u32m4(op1, op2, vl); + return __riscv_vadd_vv_u32m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vx_u32m4( @@ -705,7 +705,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vadd_vx_u32m4(vuint32m4_t op1, uint32_t op2, size_t vl) { - return vadd_vx_u32m4(op1, op2, vl); + return __riscv_vadd_vx_u32m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vv_u32m8( @@ -714,7 +714,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m8_t test_vadd_vv_u32m8(vuint32m8_t op1, vuint32m8_t op2, size_t vl) { - return vadd_vv_u32m8(op1, op2, vl); + return __riscv_vadd_vv_u32m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vx_u32m8( @@ -723,7 +723,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m8_t test_vadd_vx_u32m8(vuint32m8_t op1, uint32_t op2, size_t vl) { - return vadd_vx_u32m8(op1, op2, vl); + return __riscv_vadd_vx_u32m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vv_u64m1( @@ -732,7 +732,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m1_t test_vadd_vv_u64m1(vuint64m1_t op1, vuint64m1_t op2, size_t vl) { - return vadd_vv_u64m1(op1, op2, vl); + return __riscv_vadd_vv_u64m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vx_u64m1( @@ -741,7 +741,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m1_t test_vadd_vx_u64m1(vuint64m1_t op1, uint64_t op2, size_t vl) { - return vadd_vx_u64m1(op1, op2, vl); + return __riscv_vadd_vx_u64m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vv_u64m2( @@ -750,7 +750,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m2_t test_vadd_vv_u64m2(vuint64m2_t op1, vuint64m2_t op2, size_t vl) { - return vadd_vv_u64m2(op1, op2, vl); + return __riscv_vadd_vv_u64m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vx_u64m2( @@ -759,7 +759,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m2_t test_vadd_vx_u64m2(vuint64m2_t op1, uint64_t op2, size_t vl) { - return vadd_vx_u64m2(op1, op2, vl); + return __riscv_vadd_vx_u64m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vv_u64m4( @@ -768,7 +768,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m4_t test_vadd_vv_u64m4(vuint64m4_t op1, vuint64m4_t op2, size_t vl) { - return vadd_vv_u64m4(op1, op2, vl); + return __riscv_vadd_vv_u64m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vx_u64m4( @@ -777,7 +777,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m4_t test_vadd_vx_u64m4(vuint64m4_t op1, uint64_t op2, size_t vl) { - return vadd_vx_u64m4(op1, op2, vl); + return __riscv_vadd_vx_u64m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vv_u64m8( @@ -786,7 +786,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m8_t test_vadd_vv_u64m8(vuint64m8_t op1, vuint64m8_t op2, size_t vl) { - return vadd_vv_u64m8(op1, op2, vl); + return __riscv_vadd_vv_u64m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vx_u64m8( @@ -795,7 +795,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m8_t test_vadd_vx_u64m8(vuint64m8_t op1, uint64_t op2, size_t vl) { - return vadd_vx_u64m8(op1, op2, vl); + return __riscv_vadd_vx_u64m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vv_i8mf8_m( @@ -804,7 +804,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vadd_vv_i8mf8_m(vbool64_t mask, vint8mf8_t op1, vint8mf8_t op2, size_t vl) { - return vadd_vv_i8mf8_m(mask, op1, op2, vl); + return __riscv_vadd_vv_i8mf8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vx_i8mf8_m( @@ -813,7 +813,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vadd_vx_i8mf8_m(vbool64_t mask, vint8mf8_t op1, int8_t op2, size_t vl) { - return vadd_vx_i8mf8_m(mask, op1, op2, vl); + return __riscv_vadd_vx_i8mf8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vv_i8mf4_m( @@ -822,7 +822,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vadd_vv_i8mf4_m(vbool32_t mask, vint8mf4_t op1, vint8mf4_t op2, size_t vl) { - return vadd_vv_i8mf4_m(mask, op1, op2, vl); + return __riscv_vadd_vv_i8mf4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vx_i8mf4_m( @@ -831,7 +831,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vadd_vx_i8mf4_m(vbool32_t mask, vint8mf4_t op1, int8_t op2, size_t vl) { - return vadd_vx_i8mf4_m(mask, op1, op2, vl); + return __riscv_vadd_vx_i8mf4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vv_i8mf2_m( @@ -840,7 +840,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vadd_vv_i8mf2_m(vbool16_t mask, vint8mf2_t op1, vint8mf2_t op2, size_t vl) { - return vadd_vv_i8mf2_m(mask, op1, op2, vl); + return __riscv_vadd_vv_i8mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vx_i8mf2_m( @@ -849,7 +849,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vadd_vx_i8mf2_m(vbool16_t mask, vint8mf2_t op1, int8_t op2, size_t vl) { - return vadd_vx_i8mf2_m(mask, op1, op2, vl); + return __riscv_vadd_vx_i8mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vv_i8m1_m( @@ -858,7 +858,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vadd_vv_i8m1_m(vbool8_t mask, vint8m1_t op1, vint8m1_t op2, size_t vl) { - return vadd_vv_i8m1_m(mask, op1, op2, vl); + return __riscv_vadd_vv_i8m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vx_i8m1_m( @@ -867,7 +867,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vadd_vx_i8m1_m(vbool8_t mask, vint8m1_t op1, int8_t op2, size_t vl) { - return vadd_vx_i8m1_m(mask, op1, op2, vl); + return __riscv_vadd_vx_i8m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vv_i8m2_m( @@ -876,7 +876,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m2_t test_vadd_vv_i8m2_m(vbool4_t mask, vint8m2_t op1, vint8m2_t op2, size_t vl) { - return vadd_vv_i8m2_m(mask, op1, op2, vl); + return __riscv_vadd_vv_i8m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vx_i8m2_m( @@ -885,7 +885,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m2_t test_vadd_vx_i8m2_m(vbool4_t mask, vint8m2_t op1, int8_t op2, size_t vl) { - return vadd_vx_i8m2_m(mask, op1, op2, vl); + return __riscv_vadd_vx_i8m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vv_i8m4_m( @@ -894,7 +894,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m4_t test_vadd_vv_i8m4_m(vbool2_t mask, vint8m4_t op1, vint8m4_t op2, size_t vl) { - return vadd_vv_i8m4_m(mask, op1, op2, vl); + return __riscv_vadd_vv_i8m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vx_i8m4_m( @@ -903,7 +903,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m4_t test_vadd_vx_i8m4_m(vbool2_t mask, vint8m4_t op1, int8_t op2, size_t vl) { - return vadd_vx_i8m4_m(mask, op1, op2, vl); + return __riscv_vadd_vx_i8m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vv_i8m8_m( @@ -912,7 +912,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m8_t test_vadd_vv_i8m8_m(vbool1_t mask, vint8m8_t op1, vint8m8_t op2, size_t vl) { - return vadd_vv_i8m8_m(mask, op1, op2, vl); + return __riscv_vadd_vv_i8m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vx_i8m8_m( @@ -921,7 +921,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m8_t test_vadd_vx_i8m8_m(vbool1_t mask, vint8m8_t op1, int8_t op2, size_t vl) { - return vadd_vx_i8m8_m(mask, op1, op2, vl); + return __riscv_vadd_vx_i8m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vv_i16mf4_m( @@ -930,7 +930,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vadd_vv_i16mf4_m(vbool64_t mask, vint16mf4_t op1, vint16mf4_t op2, size_t vl) { - return vadd_vv_i16mf4_m(mask, op1, op2, vl); + return __riscv_vadd_vv_i16mf4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vx_i16mf4_m( @@ -939,7 +939,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vadd_vx_i16mf4_m(vbool64_t mask, vint16mf4_t op1, int16_t op2, size_t vl) { - return vadd_vx_i16mf4_m(mask, op1, op2, vl); + return __riscv_vadd_vx_i16mf4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vv_i16mf2_m( @@ -948,7 +948,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vadd_vv_i16mf2_m(vbool32_t mask, vint16mf2_t op1, vint16mf2_t op2, size_t vl) { - return vadd_vv_i16mf2_m(mask, op1, op2, vl); + return __riscv_vadd_vv_i16mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vx_i16mf2_m( @@ -957,7 +957,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vadd_vx_i16mf2_m(vbool32_t mask, vint16mf2_t op1, int16_t op2, size_t vl) { - return vadd_vx_i16mf2_m(mask, op1, op2, vl); + return __riscv_vadd_vx_i16mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vv_i16m1_m( @@ -966,7 +966,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vadd_vv_i16m1_m(vbool16_t mask, vint16m1_t op1, vint16m1_t op2, size_t vl) { - return vadd_vv_i16m1_m(mask, op1, op2, vl); + return __riscv_vadd_vv_i16m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vx_i16m1_m( @@ -975,7 +975,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vadd_vx_i16m1_m(vbool16_t mask, vint16m1_t op1, int16_t op2, size_t vl) { - return vadd_vx_i16m1_m(mask, op1, op2, vl); + return __riscv_vadd_vx_i16m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vv_i16m2_m( @@ -984,7 +984,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vadd_vv_i16m2_m(vbool8_t mask, vint16m2_t op1, vint16m2_t op2, size_t vl) { - return vadd_vv_i16m2_m(mask, op1, op2, vl); + return __riscv_vadd_vv_i16m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vx_i16m2_m( @@ -993,7 +993,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vadd_vx_i16m2_m(vbool8_t mask, vint16m2_t op1, int16_t op2, size_t vl) { - return vadd_vx_i16m2_m(mask, op1, op2, vl); + return __riscv_vadd_vx_i16m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vv_i16m4_m( @@ -1002,7 +1002,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vadd_vv_i16m4_m(vbool4_t mask, vint16m4_t op1, vint16m4_t op2, size_t vl) { - return vadd_vv_i16m4_m(mask, op1, op2, vl); + return __riscv_vadd_vv_i16m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vx_i16m4_m( @@ -1011,7 +1011,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vadd_vx_i16m4_m(vbool4_t mask, vint16m4_t op1, int16_t op2, size_t vl) { - return vadd_vx_i16m4_m(mask, op1, op2, vl); + return __riscv_vadd_vx_i16m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vv_i16m8_m( @@ -1020,7 +1020,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m8_t test_vadd_vv_i16m8_m(vbool2_t mask, vint16m8_t op1, vint16m8_t op2, size_t vl) { - return vadd_vv_i16m8_m(mask, op1, op2, vl); + return __riscv_vadd_vv_i16m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vx_i16m8_m( @@ -1029,7 +1029,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m8_t test_vadd_vx_i16m8_m(vbool2_t mask, vint16m8_t op1, int16_t op2, size_t vl) { - return vadd_vx_i16m8_m(mask, op1, op2, vl); + return __riscv_vadd_vx_i16m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vv_i32mf2_m( @@ -1038,7 +1038,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vadd_vv_i32mf2_m(vbool64_t mask, vint32mf2_t op1, vint32mf2_t op2, size_t vl) { - return vadd_vv_i32mf2_m(mask, op1, op2, vl); + return __riscv_vadd_vv_i32mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vx_i32mf2_m( @@ -1047,7 +1047,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vadd_vx_i32mf2_m(vbool64_t mask, vint32mf2_t op1, int32_t op2, size_t vl) { - return vadd_vx_i32mf2_m(mask, op1, op2, vl); + return __riscv_vadd_vx_i32mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vv_i32m1_m( @@ -1056,7 +1056,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vadd_vv_i32m1_m(vbool32_t mask, vint32m1_t op1, vint32m1_t op2, size_t vl) { - return vadd_vv_i32m1_m(mask, op1, op2, vl); + return __riscv_vadd_vv_i32m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vx_i32m1_m( @@ -1065,7 +1065,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vadd_vx_i32m1_m(vbool32_t mask, vint32m1_t op1, int32_t op2, size_t vl) { - return vadd_vx_i32m1_m(mask, op1, op2, vl); + return __riscv_vadd_vx_i32m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vv_i32m2_m( @@ -1074,7 +1074,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vadd_vv_i32m2_m(vbool16_t mask, vint32m2_t op1, vint32m2_t op2, size_t vl) { - return vadd_vv_i32m2_m(mask, op1, op2, vl); + return __riscv_vadd_vv_i32m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vx_i32m2_m( @@ -1083,7 +1083,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vadd_vx_i32m2_m(vbool16_t mask, vint32m2_t op1, int32_t op2, size_t vl) { - return vadd_vx_i32m2_m(mask, op1, op2, vl); + return __riscv_vadd_vx_i32m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vv_i32m4_m( @@ -1092,7 +1092,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vadd_vv_i32m4_m(vbool8_t mask, vint32m4_t op1, vint32m4_t op2, size_t vl) { - return vadd_vv_i32m4_m(mask, op1, op2, vl); + return __riscv_vadd_vv_i32m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vx_i32m4_m( @@ -1101,7 +1101,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vadd_vx_i32m4_m(vbool8_t mask, vint32m4_t op1, int32_t op2, size_t vl) { - return vadd_vx_i32m4_m(mask, op1, op2, vl); + return __riscv_vadd_vx_i32m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vv_i32m8_m( @@ -1110,7 +1110,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m8_t test_vadd_vv_i32m8_m(vbool4_t mask, vint32m8_t op1, vint32m8_t op2, size_t vl) { - return vadd_vv_i32m8_m(mask, op1, op2, vl); + return __riscv_vadd_vv_i32m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vx_i32m8_m( @@ -1119,7 +1119,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m8_t test_vadd_vx_i32m8_m(vbool4_t mask, vint32m8_t op1, int32_t op2, size_t vl) { - return vadd_vx_i32m8_m(mask, op1, op2, vl); + return __riscv_vadd_vx_i32m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vv_i64m1_m( @@ -1128,7 +1128,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vadd_vv_i64m1_m(vbool64_t mask, vint64m1_t op1, vint64m1_t op2, size_t vl) { - return vadd_vv_i64m1_m(mask, op1, op2, vl); + return __riscv_vadd_vv_i64m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vx_i64m1_m( @@ -1137,7 +1137,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vadd_vx_i64m1_m(vbool64_t mask, vint64m1_t op1, int64_t op2, size_t vl) { - return vadd_vx_i64m1_m(mask, op1, op2, vl); + return __riscv_vadd_vx_i64m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vv_i64m2_m( @@ -1146,7 +1146,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m2_t test_vadd_vv_i64m2_m(vbool32_t mask, vint64m2_t op1, vint64m2_t op2, size_t vl) { - return vadd_vv_i64m2_m(mask, op1, op2, vl); + return __riscv_vadd_vv_i64m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vx_i64m2_m( @@ -1155,7 +1155,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m2_t test_vadd_vx_i64m2_m(vbool32_t mask, vint64m2_t op1, int64_t op2, size_t vl) { - return vadd_vx_i64m2_m(mask, op1, op2, vl); + return __riscv_vadd_vx_i64m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vv_i64m4_m( @@ -1164,7 +1164,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m4_t test_vadd_vv_i64m4_m(vbool16_t mask, vint64m4_t op1, vint64m4_t op2, size_t vl) { - return vadd_vv_i64m4_m(mask, op1, op2, vl); + return __riscv_vadd_vv_i64m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vx_i64m4_m( @@ -1173,7 +1173,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m4_t test_vadd_vx_i64m4_m(vbool16_t mask, vint64m4_t op1, int64_t op2, size_t vl) { - return vadd_vx_i64m4_m(mask, op1, op2, vl); + return __riscv_vadd_vx_i64m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vv_i64m8_m( @@ -1182,7 +1182,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m8_t test_vadd_vv_i64m8_m(vbool8_t mask, vint64m8_t op1, vint64m8_t op2, size_t vl) { - return vadd_vv_i64m8_m(mask, op1, op2, vl); + return __riscv_vadd_vv_i64m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vx_i64m8_m( @@ -1191,7 +1191,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m8_t test_vadd_vx_i64m8_m(vbool8_t mask, vint64m8_t op1, int64_t op2, size_t vl) { - return vadd_vx_i64m8_m(mask, op1, op2, vl); + return __riscv_vadd_vx_i64m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vv_u8mf8_m( @@ -1200,7 +1200,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf8_t test_vadd_vv_u8mf8_m(vbool64_t mask, vuint8mf8_t op1, vuint8mf8_t op2, size_t vl) { - return vadd_vv_u8mf8_m(mask, op1, op2, vl); + return __riscv_vadd_vv_u8mf8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vx_u8mf8_m( @@ -1209,7 +1209,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf8_t test_vadd_vx_u8mf8_m(vbool64_t mask, vuint8mf8_t op1, uint8_t op2, size_t vl) { - return vadd_vx_u8mf8_m(mask, op1, op2, vl); + return __riscv_vadd_vx_u8mf8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vv_u8mf4_m( @@ -1218,7 +1218,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf4_t test_vadd_vv_u8mf4_m(vbool32_t mask, vuint8mf4_t op1, vuint8mf4_t op2, size_t vl) { - return vadd_vv_u8mf4_m(mask, op1, op2, vl); + return __riscv_vadd_vv_u8mf4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vx_u8mf4_m( @@ -1227,7 +1227,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf4_t test_vadd_vx_u8mf4_m(vbool32_t mask, vuint8mf4_t op1, uint8_t op2, size_t vl) { - return vadd_vx_u8mf4_m(mask, op1, op2, vl); + return __riscv_vadd_vx_u8mf4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vv_u8mf2_m( @@ -1236,7 +1236,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf2_t test_vadd_vv_u8mf2_m(vbool16_t mask, vuint8mf2_t op1, vuint8mf2_t op2, size_t vl) { - return vadd_vv_u8mf2_m(mask, op1, op2, vl); + return __riscv_vadd_vv_u8mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vx_u8mf2_m( @@ -1245,7 +1245,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf2_t test_vadd_vx_u8mf2_m(vbool16_t mask, vuint8mf2_t op1, uint8_t op2, size_t vl) { - return vadd_vx_u8mf2_m(mask, op1, op2, vl); + return __riscv_vadd_vx_u8mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vv_u8m1_m( @@ -1254,7 +1254,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vadd_vv_u8m1_m(vbool8_t mask, vuint8m1_t op1, vuint8m1_t op2, size_t vl) { - return vadd_vv_u8m1_m(mask, op1, op2, vl); + return __riscv_vadd_vv_u8m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vx_u8m1_m( @@ -1263,7 +1263,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vadd_vx_u8m1_m(vbool8_t mask, vuint8m1_t op1, uint8_t op2, size_t vl) { - return vadd_vx_u8m1_m(mask, op1, op2, vl); + return __riscv_vadd_vx_u8m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vv_u8m2_m( @@ -1272,7 +1272,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m2_t test_vadd_vv_u8m2_m(vbool4_t mask, vuint8m2_t op1, vuint8m2_t op2, size_t vl) { - return vadd_vv_u8m2_m(mask, op1, op2, vl); + return __riscv_vadd_vv_u8m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vx_u8m2_m( @@ -1281,7 +1281,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m2_t test_vadd_vx_u8m2_m(vbool4_t mask, vuint8m2_t op1, uint8_t op2, size_t vl) { - return vadd_vx_u8m2_m(mask, op1, op2, vl); + return __riscv_vadd_vx_u8m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vv_u8m4_m( @@ -1290,7 +1290,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m4_t test_vadd_vv_u8m4_m(vbool2_t mask, vuint8m4_t op1, vuint8m4_t op2, size_t vl) { - return vadd_vv_u8m4_m(mask, op1, op2, vl); + return __riscv_vadd_vv_u8m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vx_u8m4_m( @@ -1299,7 +1299,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m4_t test_vadd_vx_u8m4_m(vbool2_t mask, vuint8m4_t op1, uint8_t op2, size_t vl) { - return vadd_vx_u8m4_m(mask, op1, op2, vl); + return __riscv_vadd_vx_u8m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vv_u8m8_m( @@ -1308,7 +1308,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m8_t test_vadd_vv_u8m8_m(vbool1_t mask, vuint8m8_t op1, vuint8m8_t op2, size_t vl) { - return vadd_vv_u8m8_m(mask, op1, op2, vl); + return __riscv_vadd_vv_u8m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vx_u8m8_m( @@ -1317,7 +1317,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m8_t test_vadd_vx_u8m8_m(vbool1_t mask, vuint8m8_t op1, uint8_t op2, size_t vl) { - return vadd_vx_u8m8_m(mask, op1, op2, vl); + return __riscv_vadd_vx_u8m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vv_u16mf4_m( @@ -1326,7 +1326,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vadd_vv_u16mf4_m(vbool64_t mask, vuint16mf4_t op1, vuint16mf4_t op2, size_t vl) { - return vadd_vv_u16mf4_m(mask, op1, op2, vl); + return __riscv_vadd_vv_u16mf4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vx_u16mf4_m( @@ -1335,7 +1335,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vadd_vx_u16mf4_m(vbool64_t mask, vuint16mf4_t op1, uint16_t op2, size_t vl) { - return vadd_vx_u16mf4_m(mask, op1, op2, vl); + return __riscv_vadd_vx_u16mf4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vv_u16mf2_m( @@ -1344,7 +1344,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vadd_vv_u16mf2_m(vbool32_t mask, vuint16mf2_t op1, vuint16mf2_t op2, size_t vl) { - return vadd_vv_u16mf2_m(mask, op1, op2, vl); + return __riscv_vadd_vv_u16mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vx_u16mf2_m( @@ -1353,7 +1353,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vadd_vx_u16mf2_m(vbool32_t mask, vuint16mf2_t op1, uint16_t op2, size_t vl) { - return vadd_vx_u16mf2_m(mask, op1, op2, vl); + return __riscv_vadd_vx_u16mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vv_u16m1_m( @@ -1362,7 +1362,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vadd_vv_u16m1_m(vbool16_t mask, vuint16m1_t op1, vuint16m1_t op2, size_t vl) { - return vadd_vv_u16m1_m(mask, op1, op2, vl); + return __riscv_vadd_vv_u16m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vx_u16m1_m( @@ -1371,7 +1371,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vadd_vx_u16m1_m(vbool16_t mask, vuint16m1_t op1, uint16_t op2, size_t vl) { - return vadd_vx_u16m1_m(mask, op1, op2, vl); + return __riscv_vadd_vx_u16m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vv_u16m2_m( @@ -1380,7 +1380,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vadd_vv_u16m2_m(vbool8_t mask, vuint16m2_t op1, vuint16m2_t op2, size_t vl) { - return vadd_vv_u16m2_m(mask, op1, op2, vl); + return __riscv_vadd_vv_u16m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vx_u16m2_m( @@ -1389,7 +1389,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vadd_vx_u16m2_m(vbool8_t mask, vuint16m2_t op1, uint16_t op2, size_t vl) { - return vadd_vx_u16m2_m(mask, op1, op2, vl); + return __riscv_vadd_vx_u16m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vv_u16m4_m( @@ -1398,7 +1398,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_vadd_vv_u16m4_m(vbool4_t mask, vuint16m4_t op1, vuint16m4_t op2, size_t vl) { - return vadd_vv_u16m4_m(mask, op1, op2, vl); + return __riscv_vadd_vv_u16m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vx_u16m4_m( @@ -1407,7 +1407,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_vadd_vx_u16m4_m(vbool4_t mask, vuint16m4_t op1, uint16_t op2, size_t vl) { - return vadd_vx_u16m4_m(mask, op1, op2, vl); + return __riscv_vadd_vx_u16m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vv_u16m8_m( @@ -1416,7 +1416,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m8_t test_vadd_vv_u16m8_m(vbool2_t mask, vuint16m8_t op1, vuint16m8_t op2, size_t vl) { - return vadd_vv_u16m8_m(mask, op1, op2, vl); + return __riscv_vadd_vv_u16m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vx_u16m8_m( @@ -1425,7 +1425,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m8_t test_vadd_vx_u16m8_m(vbool2_t mask, vuint16m8_t op1, uint16_t op2, size_t vl) { - return vadd_vx_u16m8_m(mask, op1, op2, vl); + return __riscv_vadd_vx_u16m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vv_u32mf2_m( @@ -1434,7 +1434,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vadd_vv_u32mf2_m(vbool64_t mask, vuint32mf2_t op1, vuint32mf2_t op2, size_t vl) { - return vadd_vv_u32mf2_m(mask, op1, op2, vl); + return __riscv_vadd_vv_u32mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vx_u32mf2_m( @@ -1443,7 +1443,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vadd_vx_u32mf2_m(vbool64_t mask, vuint32mf2_t op1, uint32_t op2, size_t vl) { - return vadd_vx_u32mf2_m(mask, op1, op2, vl); + return __riscv_vadd_vx_u32mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vv_u32m1_m( @@ -1452,7 +1452,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vadd_vv_u32m1_m(vbool32_t mask, vuint32m1_t op1, vuint32m1_t op2, size_t vl) { - return vadd_vv_u32m1_m(mask, op1, op2, vl); + return __riscv_vadd_vv_u32m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vx_u32m1_m( @@ -1461,7 +1461,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vadd_vx_u32m1_m(vbool32_t mask, vuint32m1_t op1, uint32_t op2, size_t vl) { - return vadd_vx_u32m1_m(mask, op1, op2, vl); + return __riscv_vadd_vx_u32m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vv_u32m2_m( @@ -1470,7 +1470,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vadd_vv_u32m2_m(vbool16_t mask, vuint32m2_t op1, vuint32m2_t op2, size_t vl) { - return vadd_vv_u32m2_m(mask, op1, op2, vl); + return __riscv_vadd_vv_u32m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vx_u32m2_m( @@ -1479,7 +1479,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vadd_vx_u32m2_m(vbool16_t mask, vuint32m2_t op1, uint32_t op2, size_t vl) { - return vadd_vx_u32m2_m(mask, op1, op2, vl); + return __riscv_vadd_vx_u32m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vv_u32m4_m( @@ -1488,7 +1488,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vadd_vv_u32m4_m(vbool8_t mask, vuint32m4_t op1, vuint32m4_t op2, size_t vl) { - return vadd_vv_u32m4_m(mask, op1, op2, vl); + return __riscv_vadd_vv_u32m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vx_u32m4_m( @@ -1497,7 +1497,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vadd_vx_u32m4_m(vbool8_t mask, vuint32m4_t op1, uint32_t op2, size_t vl) { - return vadd_vx_u32m4_m(mask, op1, op2, vl); + return __riscv_vadd_vx_u32m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vv_u32m8_m( @@ -1506,7 +1506,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m8_t test_vadd_vv_u32m8_m(vbool4_t mask, vuint32m8_t op1, vuint32m8_t op2, size_t vl) { - return vadd_vv_u32m8_m(mask, op1, op2, vl); + return __riscv_vadd_vv_u32m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vx_u32m8_m( @@ -1515,7 +1515,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m8_t test_vadd_vx_u32m8_m(vbool4_t mask, vuint32m8_t op1, uint32_t op2, size_t vl) { - return vadd_vx_u32m8_m(mask, op1, op2, vl); + return __riscv_vadd_vx_u32m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vv_u64m1_m( @@ -1524,7 +1524,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m1_t test_vadd_vv_u64m1_m(vbool64_t mask, vuint64m1_t op1, vuint64m1_t op2, size_t vl) { - return vadd_vv_u64m1_m(mask, op1, op2, vl); + return __riscv_vadd_vv_u64m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vx_u64m1_m( @@ -1533,7 +1533,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m1_t test_vadd_vx_u64m1_m(vbool64_t mask, vuint64m1_t op1, uint64_t op2, size_t vl) { - return vadd_vx_u64m1_m(mask, op1, op2, vl); + return __riscv_vadd_vx_u64m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vv_u64m2_m( @@ -1542,7 +1542,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m2_t test_vadd_vv_u64m2_m(vbool32_t mask, vuint64m2_t op1, vuint64m2_t op2, size_t vl) { - return vadd_vv_u64m2_m(mask, op1, op2, vl); + return __riscv_vadd_vv_u64m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vx_u64m2_m( @@ -1551,7 +1551,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m2_t test_vadd_vx_u64m2_m(vbool32_t mask, vuint64m2_t op1, uint64_t op2, size_t vl) { - return vadd_vx_u64m2_m(mask, op1, op2, vl); + return __riscv_vadd_vx_u64m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vv_u64m4_m( @@ -1560,7 +1560,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m4_t test_vadd_vv_u64m4_m(vbool16_t mask, vuint64m4_t op1, vuint64m4_t op2, size_t vl) { - return vadd_vv_u64m4_m(mask, op1, op2, vl); + return __riscv_vadd_vv_u64m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vx_u64m4_m( @@ -1569,7 +1569,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m4_t test_vadd_vx_u64m4_m(vbool16_t mask, vuint64m4_t op1, uint64_t op2, size_t vl) { - return vadd_vx_u64m4_m(mask, op1, op2, vl); + return __riscv_vadd_vx_u64m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vv_u64m8_m( @@ -1578,7 +1578,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m8_t test_vadd_vv_u64m8_m(vbool8_t mask, vuint64m8_t op1, vuint64m8_t op2, size_t vl) { - return vadd_vv_u64m8_m(mask, op1, op2, vl); + return __riscv_vadd_vv_u64m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vadd_vx_u64m8_m( @@ -1587,6 +1587,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m8_t test_vadd_vx_u64m8_m(vbool8_t mask, vuint64m8_t op1, uint64_t op2, size_t vl) { - return vadd_vx_u64m8_m(mask, op1, op2, vl); + return __riscv_vadd_vx_u64m8_m(mask, op1, op2, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vand.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vand.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vand.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vand.c @@ -12,7 +12,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vand_vv_i8mf8(vint8mf8_t op1, vint8mf8_t op2, size_t vl) { - return vand_vv_i8mf8(op1, op2, vl); + return __riscv_vand_vv_i8mf8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vx_i8mf8( @@ -21,7 +21,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vand_vx_i8mf8(vint8mf8_t op1, int8_t op2, size_t vl) { - return vand_vx_i8mf8(op1, op2, vl); + return __riscv_vand_vx_i8mf8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vv_i8mf4( @@ -30,7 +30,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vand_vv_i8mf4(vint8mf4_t op1, vint8mf4_t op2, size_t vl) { - return vand_vv_i8mf4(op1, op2, vl); + return __riscv_vand_vv_i8mf4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vx_i8mf4( @@ -39,7 +39,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vand_vx_i8mf4(vint8mf4_t op1, int8_t op2, size_t vl) { - return vand_vx_i8mf4(op1, op2, vl); + return __riscv_vand_vx_i8mf4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vv_i8mf2( @@ -48,7 +48,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vand_vv_i8mf2(vint8mf2_t op1, vint8mf2_t op2, size_t vl) { - return vand_vv_i8mf2(op1, op2, vl); + return __riscv_vand_vv_i8mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vx_i8mf2( @@ -57,7 +57,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vand_vx_i8mf2(vint8mf2_t op1, int8_t op2, size_t vl) { - return vand_vx_i8mf2(op1, op2, vl); + return __riscv_vand_vx_i8mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vv_i8m1( @@ -66,7 +66,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vand_vv_i8m1(vint8m1_t op1, vint8m1_t op2, size_t vl) { - return vand_vv_i8m1(op1, op2, vl); + return __riscv_vand_vv_i8m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vx_i8m1( @@ -75,7 +75,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vand_vx_i8m1(vint8m1_t op1, int8_t op2, size_t vl) { - return vand_vx_i8m1(op1, op2, vl); + return __riscv_vand_vx_i8m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vv_i8m2( @@ -84,7 +84,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m2_t test_vand_vv_i8m2(vint8m2_t op1, vint8m2_t op2, size_t vl) { - return vand_vv_i8m2(op1, op2, vl); + return __riscv_vand_vv_i8m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vx_i8m2( @@ -93,7 +93,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m2_t test_vand_vx_i8m2(vint8m2_t op1, int8_t op2, size_t vl) { - return vand_vx_i8m2(op1, op2, vl); + return __riscv_vand_vx_i8m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vv_i8m4( @@ -102,7 +102,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m4_t test_vand_vv_i8m4(vint8m4_t op1, vint8m4_t op2, size_t vl) { - return vand_vv_i8m4(op1, op2, vl); + return __riscv_vand_vv_i8m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vx_i8m4( @@ -111,7 +111,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m4_t test_vand_vx_i8m4(vint8m4_t op1, int8_t op2, size_t vl) { - return vand_vx_i8m4(op1, op2, vl); + return __riscv_vand_vx_i8m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vv_i8m8( @@ -120,7 +120,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m8_t test_vand_vv_i8m8(vint8m8_t op1, vint8m8_t op2, size_t vl) { - return vand_vv_i8m8(op1, op2, vl); + return __riscv_vand_vv_i8m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vx_i8m8( @@ -129,7 +129,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m8_t test_vand_vx_i8m8(vint8m8_t op1, int8_t op2, size_t vl) { - return vand_vx_i8m8(op1, op2, vl); + return __riscv_vand_vx_i8m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vv_i16mf4( @@ -138,7 +138,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vand_vv_i16mf4(vint16mf4_t op1, vint16mf4_t op2, size_t vl) { - return vand_vv_i16mf4(op1, op2, vl); + return __riscv_vand_vv_i16mf4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vx_i16mf4( @@ -147,7 +147,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vand_vx_i16mf4(vint16mf4_t op1, int16_t op2, size_t vl) { - return vand_vx_i16mf4(op1, op2, vl); + return __riscv_vand_vx_i16mf4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vv_i16mf2( @@ -156,7 +156,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vand_vv_i16mf2(vint16mf2_t op1, vint16mf2_t op2, size_t vl) { - return vand_vv_i16mf2(op1, op2, vl); + return __riscv_vand_vv_i16mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vx_i16mf2( @@ -165,7 +165,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vand_vx_i16mf2(vint16mf2_t op1, int16_t op2, size_t vl) { - return vand_vx_i16mf2(op1, op2, vl); + return __riscv_vand_vx_i16mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vv_i16m1( @@ -174,7 +174,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vand_vv_i16m1(vint16m1_t op1, vint16m1_t op2, size_t vl) { - return vand_vv_i16m1(op1, op2, vl); + return __riscv_vand_vv_i16m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vx_i16m1( @@ -183,7 +183,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vand_vx_i16m1(vint16m1_t op1, int16_t op2, size_t vl) { - return vand_vx_i16m1(op1, op2, vl); + return __riscv_vand_vx_i16m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vv_i16m2( @@ -192,7 +192,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vand_vv_i16m2(vint16m2_t op1, vint16m2_t op2, size_t vl) { - return vand_vv_i16m2(op1, op2, vl); + return __riscv_vand_vv_i16m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vx_i16m2( @@ -201,7 +201,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vand_vx_i16m2(vint16m2_t op1, int16_t op2, size_t vl) { - return vand_vx_i16m2(op1, op2, vl); + return __riscv_vand_vx_i16m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vv_i16m4( @@ -210,7 +210,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vand_vv_i16m4(vint16m4_t op1, vint16m4_t op2, size_t vl) { - return vand_vv_i16m4(op1, op2, vl); + return __riscv_vand_vv_i16m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vx_i16m4( @@ -219,7 +219,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vand_vx_i16m4(vint16m4_t op1, int16_t op2, size_t vl) { - return vand_vx_i16m4(op1, op2, vl); + return __riscv_vand_vx_i16m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vv_i16m8( @@ -228,7 +228,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m8_t test_vand_vv_i16m8(vint16m8_t op1, vint16m8_t op2, size_t vl) { - return vand_vv_i16m8(op1, op2, vl); + return __riscv_vand_vv_i16m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vx_i16m8( @@ -237,7 +237,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m8_t test_vand_vx_i16m8(vint16m8_t op1, int16_t op2, size_t vl) { - return vand_vx_i16m8(op1, op2, vl); + return __riscv_vand_vx_i16m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vv_i32mf2( @@ -246,7 +246,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vand_vv_i32mf2(vint32mf2_t op1, vint32mf2_t op2, size_t vl) { - return vand_vv_i32mf2(op1, op2, vl); + return __riscv_vand_vv_i32mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vx_i32mf2( @@ -255,7 +255,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vand_vx_i32mf2(vint32mf2_t op1, int32_t op2, size_t vl) { - return vand_vx_i32mf2(op1, op2, vl); + return __riscv_vand_vx_i32mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vv_i32m1( @@ -264,7 +264,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vand_vv_i32m1(vint32m1_t op1, vint32m1_t op2, size_t vl) { - return vand_vv_i32m1(op1, op2, vl); + return __riscv_vand_vv_i32m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vx_i32m1( @@ -273,7 +273,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vand_vx_i32m1(vint32m1_t op1, int32_t op2, size_t vl) { - return vand_vx_i32m1(op1, op2, vl); + return __riscv_vand_vx_i32m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vv_i32m2( @@ -282,7 +282,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vand_vv_i32m2(vint32m2_t op1, vint32m2_t op2, size_t vl) { - return vand_vv_i32m2(op1, op2, vl); + return __riscv_vand_vv_i32m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vx_i32m2( @@ -291,7 +291,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vand_vx_i32m2(vint32m2_t op1, int32_t op2, size_t vl) { - return vand_vx_i32m2(op1, op2, vl); + return __riscv_vand_vx_i32m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vv_i32m4( @@ -300,7 +300,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vand_vv_i32m4(vint32m4_t op1, vint32m4_t op2, size_t vl) { - return vand_vv_i32m4(op1, op2, vl); + return __riscv_vand_vv_i32m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vx_i32m4( @@ -309,7 +309,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vand_vx_i32m4(vint32m4_t op1, int32_t op2, size_t vl) { - return vand_vx_i32m4(op1, op2, vl); + return __riscv_vand_vx_i32m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vv_i32m8( @@ -318,7 +318,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m8_t test_vand_vv_i32m8(vint32m8_t op1, vint32m8_t op2, size_t vl) { - return vand_vv_i32m8(op1, op2, vl); + return __riscv_vand_vv_i32m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vx_i32m8( @@ -327,7 +327,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m8_t test_vand_vx_i32m8(vint32m8_t op1, int32_t op2, size_t vl) { - return vand_vx_i32m8(op1, op2, vl); + return __riscv_vand_vx_i32m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vv_i64m1( @@ -336,7 +336,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vand_vv_i64m1(vint64m1_t op1, vint64m1_t op2, size_t vl) { - return vand_vv_i64m1(op1, op2, vl); + return __riscv_vand_vv_i64m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vx_i64m1( @@ -345,7 +345,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vand_vx_i64m1(vint64m1_t op1, int64_t op2, size_t vl) { - return vand_vx_i64m1(op1, op2, vl); + return __riscv_vand_vx_i64m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vv_i64m2( @@ -354,7 +354,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m2_t test_vand_vv_i64m2(vint64m2_t op1, vint64m2_t op2, size_t vl) { - return vand_vv_i64m2(op1, op2, vl); + return __riscv_vand_vv_i64m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vx_i64m2( @@ -363,7 +363,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m2_t test_vand_vx_i64m2(vint64m2_t op1, int64_t op2, size_t vl) { - return vand_vx_i64m2(op1, op2, vl); + return __riscv_vand_vx_i64m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vv_i64m4( @@ -372,7 +372,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m4_t test_vand_vv_i64m4(vint64m4_t op1, vint64m4_t op2, size_t vl) { - return vand_vv_i64m4(op1, op2, vl); + return __riscv_vand_vv_i64m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vx_i64m4( @@ -381,7 +381,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m4_t test_vand_vx_i64m4(vint64m4_t op1, int64_t op2, size_t vl) { - return vand_vx_i64m4(op1, op2, vl); + return __riscv_vand_vx_i64m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vv_i64m8( @@ -390,7 +390,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m8_t test_vand_vv_i64m8(vint64m8_t op1, vint64m8_t op2, size_t vl) { - return vand_vv_i64m8(op1, op2, vl); + return __riscv_vand_vv_i64m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vx_i64m8( @@ -399,7 +399,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m8_t test_vand_vx_i64m8(vint64m8_t op1, int64_t op2, size_t vl) { - return vand_vx_i64m8(op1, op2, vl); + return __riscv_vand_vx_i64m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vv_u8mf8( @@ -408,7 +408,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf8_t test_vand_vv_u8mf8(vuint8mf8_t op1, vuint8mf8_t op2, size_t vl) { - return vand_vv_u8mf8(op1, op2, vl); + return __riscv_vand_vv_u8mf8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vx_u8mf8( @@ -417,7 +417,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf8_t test_vand_vx_u8mf8(vuint8mf8_t op1, uint8_t op2, size_t vl) { - return vand_vx_u8mf8(op1, op2, vl); + return __riscv_vand_vx_u8mf8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vv_u8mf4( @@ -426,7 +426,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf4_t test_vand_vv_u8mf4(vuint8mf4_t op1, vuint8mf4_t op2, size_t vl) { - return vand_vv_u8mf4(op1, op2, vl); + return __riscv_vand_vv_u8mf4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vx_u8mf4( @@ -435,7 +435,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf4_t test_vand_vx_u8mf4(vuint8mf4_t op1, uint8_t op2, size_t vl) { - return vand_vx_u8mf4(op1, op2, vl); + return __riscv_vand_vx_u8mf4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vv_u8mf2( @@ -444,7 +444,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf2_t test_vand_vv_u8mf2(vuint8mf2_t op1, vuint8mf2_t op2, size_t vl) { - return vand_vv_u8mf2(op1, op2, vl); + return __riscv_vand_vv_u8mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vx_u8mf2( @@ -453,7 +453,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf2_t test_vand_vx_u8mf2(vuint8mf2_t op1, uint8_t op2, size_t vl) { - return vand_vx_u8mf2(op1, op2, vl); + return __riscv_vand_vx_u8mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vv_u8m1( @@ -462,7 +462,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vand_vv_u8m1(vuint8m1_t op1, vuint8m1_t op2, size_t vl) { - return vand_vv_u8m1(op1, op2, vl); + return __riscv_vand_vv_u8m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vx_u8m1( @@ -471,7 +471,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vand_vx_u8m1(vuint8m1_t op1, uint8_t op2, size_t vl) { - return vand_vx_u8m1(op1, op2, vl); + return __riscv_vand_vx_u8m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vv_u8m2( @@ -480,7 +480,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m2_t test_vand_vv_u8m2(vuint8m2_t op1, vuint8m2_t op2, size_t vl) { - return vand_vv_u8m2(op1, op2, vl); + return __riscv_vand_vv_u8m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vx_u8m2( @@ -489,7 +489,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m2_t test_vand_vx_u8m2(vuint8m2_t op1, uint8_t op2, size_t vl) { - return vand_vx_u8m2(op1, op2, vl); + return __riscv_vand_vx_u8m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vv_u8m4( @@ -498,7 +498,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m4_t test_vand_vv_u8m4(vuint8m4_t op1, vuint8m4_t op2, size_t vl) { - return vand_vv_u8m4(op1, op2, vl); + return __riscv_vand_vv_u8m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vx_u8m4( @@ -507,7 +507,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m4_t test_vand_vx_u8m4(vuint8m4_t op1, uint8_t op2, size_t vl) { - return vand_vx_u8m4(op1, op2, vl); + return __riscv_vand_vx_u8m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vv_u8m8( @@ -516,7 +516,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m8_t test_vand_vv_u8m8(vuint8m8_t op1, vuint8m8_t op2, size_t vl) { - return vand_vv_u8m8(op1, op2, vl); + return __riscv_vand_vv_u8m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vx_u8m8( @@ -525,7 +525,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m8_t test_vand_vx_u8m8(vuint8m8_t op1, uint8_t op2, size_t vl) { - return vand_vx_u8m8(op1, op2, vl); + return __riscv_vand_vx_u8m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vv_u16mf4( @@ -534,7 +534,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vand_vv_u16mf4(vuint16mf4_t op1, vuint16mf4_t op2, size_t vl) { - return vand_vv_u16mf4(op1, op2, vl); + return __riscv_vand_vv_u16mf4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vx_u16mf4( @@ -543,7 +543,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vand_vx_u16mf4(vuint16mf4_t op1, uint16_t op2, size_t vl) { - return vand_vx_u16mf4(op1, op2, vl); + return __riscv_vand_vx_u16mf4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vv_u16mf2( @@ -552,7 +552,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vand_vv_u16mf2(vuint16mf2_t op1, vuint16mf2_t op2, size_t vl) { - return vand_vv_u16mf2(op1, op2, vl); + return __riscv_vand_vv_u16mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vx_u16mf2( @@ -561,7 +561,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vand_vx_u16mf2(vuint16mf2_t op1, uint16_t op2, size_t vl) { - return vand_vx_u16mf2(op1, op2, vl); + return __riscv_vand_vx_u16mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vv_u16m1( @@ -570,7 +570,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vand_vv_u16m1(vuint16m1_t op1, vuint16m1_t op2, size_t vl) { - return vand_vv_u16m1(op1, op2, vl); + return __riscv_vand_vv_u16m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vx_u16m1( @@ -579,7 +579,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vand_vx_u16m1(vuint16m1_t op1, uint16_t op2, size_t vl) { - return vand_vx_u16m1(op1, op2, vl); + return __riscv_vand_vx_u16m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vv_u16m2( @@ -588,7 +588,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vand_vv_u16m2(vuint16m2_t op1, vuint16m2_t op2, size_t vl) { - return vand_vv_u16m2(op1, op2, vl); + return __riscv_vand_vv_u16m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vx_u16m2( @@ -597,7 +597,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vand_vx_u16m2(vuint16m2_t op1, uint16_t op2, size_t vl) { - return vand_vx_u16m2(op1, op2, vl); + return __riscv_vand_vx_u16m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vv_u16m4( @@ -606,7 +606,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_vand_vv_u16m4(vuint16m4_t op1, vuint16m4_t op2, size_t vl) { - return vand_vv_u16m4(op1, op2, vl); + return __riscv_vand_vv_u16m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vx_u16m4( @@ -615,7 +615,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_vand_vx_u16m4(vuint16m4_t op1, uint16_t op2, size_t vl) { - return vand_vx_u16m4(op1, op2, vl); + return __riscv_vand_vx_u16m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vv_u16m8( @@ -624,7 +624,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m8_t test_vand_vv_u16m8(vuint16m8_t op1, vuint16m8_t op2, size_t vl) { - return vand_vv_u16m8(op1, op2, vl); + return __riscv_vand_vv_u16m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vx_u16m8( @@ -633,7 +633,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m8_t test_vand_vx_u16m8(vuint16m8_t op1, uint16_t op2, size_t vl) { - return vand_vx_u16m8(op1, op2, vl); + return __riscv_vand_vx_u16m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vv_u32mf2( @@ -642,7 +642,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vand_vv_u32mf2(vuint32mf2_t op1, vuint32mf2_t op2, size_t vl) { - return vand_vv_u32mf2(op1, op2, vl); + return __riscv_vand_vv_u32mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vx_u32mf2( @@ -651,7 +651,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vand_vx_u32mf2(vuint32mf2_t op1, uint32_t op2, size_t vl) { - return vand_vx_u32mf2(op1, op2, vl); + return __riscv_vand_vx_u32mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vv_u32m1( @@ -660,7 +660,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vand_vv_u32m1(vuint32m1_t op1, vuint32m1_t op2, size_t vl) { - return vand_vv_u32m1(op1, op2, vl); + return __riscv_vand_vv_u32m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vx_u32m1( @@ -669,7 +669,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vand_vx_u32m1(vuint32m1_t op1, uint32_t op2, size_t vl) { - return vand_vx_u32m1(op1, op2, vl); + return __riscv_vand_vx_u32m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vv_u32m2( @@ -678,7 +678,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vand_vv_u32m2(vuint32m2_t op1, vuint32m2_t op2, size_t vl) { - return vand_vv_u32m2(op1, op2, vl); + return __riscv_vand_vv_u32m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vx_u32m2( @@ -687,7 +687,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vand_vx_u32m2(vuint32m2_t op1, uint32_t op2, size_t vl) { - return vand_vx_u32m2(op1, op2, vl); + return __riscv_vand_vx_u32m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vv_u32m4( @@ -696,7 +696,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vand_vv_u32m4(vuint32m4_t op1, vuint32m4_t op2, size_t vl) { - return vand_vv_u32m4(op1, op2, vl); + return __riscv_vand_vv_u32m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vx_u32m4( @@ -705,7 +705,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vand_vx_u32m4(vuint32m4_t op1, uint32_t op2, size_t vl) { - return vand_vx_u32m4(op1, op2, vl); + return __riscv_vand_vx_u32m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vv_u32m8( @@ -714,7 +714,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m8_t test_vand_vv_u32m8(vuint32m8_t op1, vuint32m8_t op2, size_t vl) { - return vand_vv_u32m8(op1, op2, vl); + return __riscv_vand_vv_u32m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vx_u32m8( @@ -723,7 +723,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m8_t test_vand_vx_u32m8(vuint32m8_t op1, uint32_t op2, size_t vl) { - return vand_vx_u32m8(op1, op2, vl); + return __riscv_vand_vx_u32m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vv_u64m1( @@ -732,7 +732,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m1_t test_vand_vv_u64m1(vuint64m1_t op1, vuint64m1_t op2, size_t vl) { - return vand_vv_u64m1(op1, op2, vl); + return __riscv_vand_vv_u64m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vx_u64m1( @@ -741,7 +741,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m1_t test_vand_vx_u64m1(vuint64m1_t op1, uint64_t op2, size_t vl) { - return vand_vx_u64m1(op1, op2, vl); + return __riscv_vand_vx_u64m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vv_u64m2( @@ -750,7 +750,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m2_t test_vand_vv_u64m2(vuint64m2_t op1, vuint64m2_t op2, size_t vl) { - return vand_vv_u64m2(op1, op2, vl); + return __riscv_vand_vv_u64m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vx_u64m2( @@ -759,7 +759,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m2_t test_vand_vx_u64m2(vuint64m2_t op1, uint64_t op2, size_t vl) { - return vand_vx_u64m2(op1, op2, vl); + return __riscv_vand_vx_u64m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vv_u64m4( @@ -768,7 +768,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m4_t test_vand_vv_u64m4(vuint64m4_t op1, vuint64m4_t op2, size_t vl) { - return vand_vv_u64m4(op1, op2, vl); + return __riscv_vand_vv_u64m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vx_u64m4( @@ -777,7 +777,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m4_t test_vand_vx_u64m4(vuint64m4_t op1, uint64_t op2, size_t vl) { - return vand_vx_u64m4(op1, op2, vl); + return __riscv_vand_vx_u64m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vv_u64m8( @@ -786,7 +786,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m8_t test_vand_vv_u64m8(vuint64m8_t op1, vuint64m8_t op2, size_t vl) { - return vand_vv_u64m8(op1, op2, vl); + return __riscv_vand_vv_u64m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vx_u64m8( @@ -795,7 +795,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m8_t test_vand_vx_u64m8(vuint64m8_t op1, uint64_t op2, size_t vl) { - return vand_vx_u64m8(op1, op2, vl); + return __riscv_vand_vx_u64m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vv_i8mf8_m( @@ -804,7 +804,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vand_vv_i8mf8_m(vbool64_t mask, vint8mf8_t op1, vint8mf8_t op2, size_t vl) { - return vand_vv_i8mf8_m(mask, op1, op2, vl); + return __riscv_vand_vv_i8mf8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vx_i8mf8_m( @@ -813,7 +813,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vand_vx_i8mf8_m(vbool64_t mask, vint8mf8_t op1, int8_t op2, size_t vl) { - return vand_vx_i8mf8_m(mask, op1, op2, vl); + return __riscv_vand_vx_i8mf8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vv_i8mf4_m( @@ -822,7 +822,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vand_vv_i8mf4_m(vbool32_t mask, vint8mf4_t op1, vint8mf4_t op2, size_t vl) { - return vand_vv_i8mf4_m(mask, op1, op2, vl); + return __riscv_vand_vv_i8mf4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vx_i8mf4_m( @@ -831,7 +831,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vand_vx_i8mf4_m(vbool32_t mask, vint8mf4_t op1, int8_t op2, size_t vl) { - return vand_vx_i8mf4_m(mask, op1, op2, vl); + return __riscv_vand_vx_i8mf4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vv_i8mf2_m( @@ -840,7 +840,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vand_vv_i8mf2_m(vbool16_t mask, vint8mf2_t op1, vint8mf2_t op2, size_t vl) { - return vand_vv_i8mf2_m(mask, op1, op2, vl); + return __riscv_vand_vv_i8mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vx_i8mf2_m( @@ -849,7 +849,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vand_vx_i8mf2_m(vbool16_t mask, vint8mf2_t op1, int8_t op2, size_t vl) { - return vand_vx_i8mf2_m(mask, op1, op2, vl); + return __riscv_vand_vx_i8mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vv_i8m1_m( @@ -858,7 +858,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vand_vv_i8m1_m(vbool8_t mask, vint8m1_t op1, vint8m1_t op2, size_t vl) { - return vand_vv_i8m1_m(mask, op1, op2, vl); + return __riscv_vand_vv_i8m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vx_i8m1_m( @@ -867,7 +867,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vand_vx_i8m1_m(vbool8_t mask, vint8m1_t op1, int8_t op2, size_t vl) { - return vand_vx_i8m1_m(mask, op1, op2, vl); + return __riscv_vand_vx_i8m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vv_i8m2_m( @@ -876,7 +876,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m2_t test_vand_vv_i8m2_m(vbool4_t mask, vint8m2_t op1, vint8m2_t op2, size_t vl) { - return vand_vv_i8m2_m(mask, op1, op2, vl); + return __riscv_vand_vv_i8m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vx_i8m2_m( @@ -885,7 +885,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m2_t test_vand_vx_i8m2_m(vbool4_t mask, vint8m2_t op1, int8_t op2, size_t vl) { - return vand_vx_i8m2_m(mask, op1, op2, vl); + return __riscv_vand_vx_i8m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vv_i8m4_m( @@ -894,7 +894,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m4_t test_vand_vv_i8m4_m(vbool2_t mask, vint8m4_t op1, vint8m4_t op2, size_t vl) { - return vand_vv_i8m4_m(mask, op1, op2, vl); + return __riscv_vand_vv_i8m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vx_i8m4_m( @@ -903,7 +903,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m4_t test_vand_vx_i8m4_m(vbool2_t mask, vint8m4_t op1, int8_t op2, size_t vl) { - return vand_vx_i8m4_m(mask, op1, op2, vl); + return __riscv_vand_vx_i8m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vv_i8m8_m( @@ -912,7 +912,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m8_t test_vand_vv_i8m8_m(vbool1_t mask, vint8m8_t op1, vint8m8_t op2, size_t vl) { - return vand_vv_i8m8_m(mask, op1, op2, vl); + return __riscv_vand_vv_i8m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vx_i8m8_m( @@ -921,7 +921,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m8_t test_vand_vx_i8m8_m(vbool1_t mask, vint8m8_t op1, int8_t op2, size_t vl) { - return vand_vx_i8m8_m(mask, op1, op2, vl); + return __riscv_vand_vx_i8m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vv_i16mf4_m( @@ -930,7 +930,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vand_vv_i16mf4_m(vbool64_t mask, vint16mf4_t op1, vint16mf4_t op2, size_t vl) { - return vand_vv_i16mf4_m(mask, op1, op2, vl); + return __riscv_vand_vv_i16mf4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vx_i16mf4_m( @@ -939,7 +939,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vand_vx_i16mf4_m(vbool64_t mask, vint16mf4_t op1, int16_t op2, size_t vl) { - return vand_vx_i16mf4_m(mask, op1, op2, vl); + return __riscv_vand_vx_i16mf4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vv_i16mf2_m( @@ -948,7 +948,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vand_vv_i16mf2_m(vbool32_t mask, vint16mf2_t op1, vint16mf2_t op2, size_t vl) { - return vand_vv_i16mf2_m(mask, op1, op2, vl); + return __riscv_vand_vv_i16mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vx_i16mf2_m( @@ -957,7 +957,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vand_vx_i16mf2_m(vbool32_t mask, vint16mf2_t op1, int16_t op2, size_t vl) { - return vand_vx_i16mf2_m(mask, op1, op2, vl); + return __riscv_vand_vx_i16mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vv_i16m1_m( @@ -966,7 +966,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vand_vv_i16m1_m(vbool16_t mask, vint16m1_t op1, vint16m1_t op2, size_t vl) { - return vand_vv_i16m1_m(mask, op1, op2, vl); + return __riscv_vand_vv_i16m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vx_i16m1_m( @@ -975,7 +975,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vand_vx_i16m1_m(vbool16_t mask, vint16m1_t op1, int16_t op2, size_t vl) { - return vand_vx_i16m1_m(mask, op1, op2, vl); + return __riscv_vand_vx_i16m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vv_i16m2_m( @@ -984,7 +984,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vand_vv_i16m2_m(vbool8_t mask, vint16m2_t op1, vint16m2_t op2, size_t vl) { - return vand_vv_i16m2_m(mask, op1, op2, vl); + return __riscv_vand_vv_i16m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vx_i16m2_m( @@ -993,7 +993,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vand_vx_i16m2_m(vbool8_t mask, vint16m2_t op1, int16_t op2, size_t vl) { - return vand_vx_i16m2_m(mask, op1, op2, vl); + return __riscv_vand_vx_i16m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vv_i16m4_m( @@ -1002,7 +1002,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vand_vv_i16m4_m(vbool4_t mask, vint16m4_t op1, vint16m4_t op2, size_t vl) { - return vand_vv_i16m4_m(mask, op1, op2, vl); + return __riscv_vand_vv_i16m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vx_i16m4_m( @@ -1011,7 +1011,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vand_vx_i16m4_m(vbool4_t mask, vint16m4_t op1, int16_t op2, size_t vl) { - return vand_vx_i16m4_m(mask, op1, op2, vl); + return __riscv_vand_vx_i16m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vv_i16m8_m( @@ -1020,7 +1020,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m8_t test_vand_vv_i16m8_m(vbool2_t mask, vint16m8_t op1, vint16m8_t op2, size_t vl) { - return vand_vv_i16m8_m(mask, op1, op2, vl); + return __riscv_vand_vv_i16m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vx_i16m8_m( @@ -1029,7 +1029,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m8_t test_vand_vx_i16m8_m(vbool2_t mask, vint16m8_t op1, int16_t op2, size_t vl) { - return vand_vx_i16m8_m(mask, op1, op2, vl); + return __riscv_vand_vx_i16m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vv_i32mf2_m( @@ -1038,7 +1038,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vand_vv_i32mf2_m(vbool64_t mask, vint32mf2_t op1, vint32mf2_t op2, size_t vl) { - return vand_vv_i32mf2_m(mask, op1, op2, vl); + return __riscv_vand_vv_i32mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vx_i32mf2_m( @@ -1047,7 +1047,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vand_vx_i32mf2_m(vbool64_t mask, vint32mf2_t op1, int32_t op2, size_t vl) { - return vand_vx_i32mf2_m(mask, op1, op2, vl); + return __riscv_vand_vx_i32mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vv_i32m1_m( @@ -1056,7 +1056,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vand_vv_i32m1_m(vbool32_t mask, vint32m1_t op1, vint32m1_t op2, size_t vl) { - return vand_vv_i32m1_m(mask, op1, op2, vl); + return __riscv_vand_vv_i32m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vx_i32m1_m( @@ -1065,7 +1065,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vand_vx_i32m1_m(vbool32_t mask, vint32m1_t op1, int32_t op2, size_t vl) { - return vand_vx_i32m1_m(mask, op1, op2, vl); + return __riscv_vand_vx_i32m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vv_i32m2_m( @@ -1074,7 +1074,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vand_vv_i32m2_m(vbool16_t mask, vint32m2_t op1, vint32m2_t op2, size_t vl) { - return vand_vv_i32m2_m(mask, op1, op2, vl); + return __riscv_vand_vv_i32m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vx_i32m2_m( @@ -1083,7 +1083,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vand_vx_i32m2_m(vbool16_t mask, vint32m2_t op1, int32_t op2, size_t vl) { - return vand_vx_i32m2_m(mask, op1, op2, vl); + return __riscv_vand_vx_i32m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vv_i32m4_m( @@ -1092,7 +1092,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vand_vv_i32m4_m(vbool8_t mask, vint32m4_t op1, vint32m4_t op2, size_t vl) { - return vand_vv_i32m4_m(mask, op1, op2, vl); + return __riscv_vand_vv_i32m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vx_i32m4_m( @@ -1101,7 +1101,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vand_vx_i32m4_m(vbool8_t mask, vint32m4_t op1, int32_t op2, size_t vl) { - return vand_vx_i32m4_m(mask, op1, op2, vl); + return __riscv_vand_vx_i32m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vv_i32m8_m( @@ -1110,7 +1110,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m8_t test_vand_vv_i32m8_m(vbool4_t mask, vint32m8_t op1, vint32m8_t op2, size_t vl) { - return vand_vv_i32m8_m(mask, op1, op2, vl); + return __riscv_vand_vv_i32m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vx_i32m8_m( @@ -1119,7 +1119,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m8_t test_vand_vx_i32m8_m(vbool4_t mask, vint32m8_t op1, int32_t op2, size_t vl) { - return vand_vx_i32m8_m(mask, op1, op2, vl); + return __riscv_vand_vx_i32m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vv_i64m1_m( @@ -1128,7 +1128,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vand_vv_i64m1_m(vbool64_t mask, vint64m1_t op1, vint64m1_t op2, size_t vl) { - return vand_vv_i64m1_m(mask, op1, op2, vl); + return __riscv_vand_vv_i64m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vx_i64m1_m( @@ -1137,7 +1137,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vand_vx_i64m1_m(vbool64_t mask, vint64m1_t op1, int64_t op2, size_t vl) { - return vand_vx_i64m1_m(mask, op1, op2, vl); + return __riscv_vand_vx_i64m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vv_i64m2_m( @@ -1146,7 +1146,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m2_t test_vand_vv_i64m2_m(vbool32_t mask, vint64m2_t op1, vint64m2_t op2, size_t vl) { - return vand_vv_i64m2_m(mask, op1, op2, vl); + return __riscv_vand_vv_i64m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vx_i64m2_m( @@ -1155,7 +1155,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m2_t test_vand_vx_i64m2_m(vbool32_t mask, vint64m2_t op1, int64_t op2, size_t vl) { - return vand_vx_i64m2_m(mask, op1, op2, vl); + return __riscv_vand_vx_i64m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vv_i64m4_m( @@ -1164,7 +1164,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m4_t test_vand_vv_i64m4_m(vbool16_t mask, vint64m4_t op1, vint64m4_t op2, size_t vl) { - return vand_vv_i64m4_m(mask, op1, op2, vl); + return __riscv_vand_vv_i64m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vx_i64m4_m( @@ -1173,7 +1173,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m4_t test_vand_vx_i64m4_m(vbool16_t mask, vint64m4_t op1, int64_t op2, size_t vl) { - return vand_vx_i64m4_m(mask, op1, op2, vl); + return __riscv_vand_vx_i64m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vv_i64m8_m( @@ -1182,7 +1182,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m8_t test_vand_vv_i64m8_m(vbool8_t mask, vint64m8_t op1, vint64m8_t op2, size_t vl) { - return vand_vv_i64m8_m(mask, op1, op2, vl); + return __riscv_vand_vv_i64m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vx_i64m8_m( @@ -1191,7 +1191,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m8_t test_vand_vx_i64m8_m(vbool8_t mask, vint64m8_t op1, int64_t op2, size_t vl) { - return vand_vx_i64m8_m(mask, op1, op2, vl); + return __riscv_vand_vx_i64m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vv_u8mf8_m( @@ -1200,7 +1200,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf8_t test_vand_vv_u8mf8_m(vbool64_t mask, vuint8mf8_t op1, vuint8mf8_t op2, size_t vl) { - return vand_vv_u8mf8_m(mask, op1, op2, vl); + return __riscv_vand_vv_u8mf8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vx_u8mf8_m( @@ -1209,7 +1209,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf8_t test_vand_vx_u8mf8_m(vbool64_t mask, vuint8mf8_t op1, uint8_t op2, size_t vl) { - return vand_vx_u8mf8_m(mask, op1, op2, vl); + return __riscv_vand_vx_u8mf8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vv_u8mf4_m( @@ -1218,7 +1218,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf4_t test_vand_vv_u8mf4_m(vbool32_t mask, vuint8mf4_t op1, vuint8mf4_t op2, size_t vl) { - return vand_vv_u8mf4_m(mask, op1, op2, vl); + return __riscv_vand_vv_u8mf4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vx_u8mf4_m( @@ -1227,7 +1227,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf4_t test_vand_vx_u8mf4_m(vbool32_t mask, vuint8mf4_t op1, uint8_t op2, size_t vl) { - return vand_vx_u8mf4_m(mask, op1, op2, vl); + return __riscv_vand_vx_u8mf4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vv_u8mf2_m( @@ -1236,7 +1236,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf2_t test_vand_vv_u8mf2_m(vbool16_t mask, vuint8mf2_t op1, vuint8mf2_t op2, size_t vl) { - return vand_vv_u8mf2_m(mask, op1, op2, vl); + return __riscv_vand_vv_u8mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vx_u8mf2_m( @@ -1245,7 +1245,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf2_t test_vand_vx_u8mf2_m(vbool16_t mask, vuint8mf2_t op1, uint8_t op2, size_t vl) { - return vand_vx_u8mf2_m(mask, op1, op2, vl); + return __riscv_vand_vx_u8mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vv_u8m1_m( @@ -1254,7 +1254,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vand_vv_u8m1_m(vbool8_t mask, vuint8m1_t op1, vuint8m1_t op2, size_t vl) { - return vand_vv_u8m1_m(mask, op1, op2, vl); + return __riscv_vand_vv_u8m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vx_u8m1_m( @@ -1263,7 +1263,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vand_vx_u8m1_m(vbool8_t mask, vuint8m1_t op1, uint8_t op2, size_t vl) { - return vand_vx_u8m1_m(mask, op1, op2, vl); + return __riscv_vand_vx_u8m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vv_u8m2_m( @@ -1272,7 +1272,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m2_t test_vand_vv_u8m2_m(vbool4_t mask, vuint8m2_t op1, vuint8m2_t op2, size_t vl) { - return vand_vv_u8m2_m(mask, op1, op2, vl); + return __riscv_vand_vv_u8m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vx_u8m2_m( @@ -1281,7 +1281,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m2_t test_vand_vx_u8m2_m(vbool4_t mask, vuint8m2_t op1, uint8_t op2, size_t vl) { - return vand_vx_u8m2_m(mask, op1, op2, vl); + return __riscv_vand_vx_u8m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vv_u8m4_m( @@ -1290,7 +1290,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m4_t test_vand_vv_u8m4_m(vbool2_t mask, vuint8m4_t op1, vuint8m4_t op2, size_t vl) { - return vand_vv_u8m4_m(mask, op1, op2, vl); + return __riscv_vand_vv_u8m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vx_u8m4_m( @@ -1299,7 +1299,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m4_t test_vand_vx_u8m4_m(vbool2_t mask, vuint8m4_t op1, uint8_t op2, size_t vl) { - return vand_vx_u8m4_m(mask, op1, op2, vl); + return __riscv_vand_vx_u8m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vv_u8m8_m( @@ -1308,7 +1308,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m8_t test_vand_vv_u8m8_m(vbool1_t mask, vuint8m8_t op1, vuint8m8_t op2, size_t vl) { - return vand_vv_u8m8_m(mask, op1, op2, vl); + return __riscv_vand_vv_u8m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vx_u8m8_m( @@ -1317,7 +1317,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m8_t test_vand_vx_u8m8_m(vbool1_t mask, vuint8m8_t op1, uint8_t op2, size_t vl) { - return vand_vx_u8m8_m(mask, op1, op2, vl); + return __riscv_vand_vx_u8m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vv_u16mf4_m( @@ -1326,7 +1326,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vand_vv_u16mf4_m(vbool64_t mask, vuint16mf4_t op1, vuint16mf4_t op2, size_t vl) { - return vand_vv_u16mf4_m(mask, op1, op2, vl); + return __riscv_vand_vv_u16mf4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vx_u16mf4_m( @@ -1335,7 +1335,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vand_vx_u16mf4_m(vbool64_t mask, vuint16mf4_t op1, uint16_t op2, size_t vl) { - return vand_vx_u16mf4_m(mask, op1, op2, vl); + return __riscv_vand_vx_u16mf4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vv_u16mf2_m( @@ -1344,7 +1344,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vand_vv_u16mf2_m(vbool32_t mask, vuint16mf2_t op1, vuint16mf2_t op2, size_t vl) { - return vand_vv_u16mf2_m(mask, op1, op2, vl); + return __riscv_vand_vv_u16mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vx_u16mf2_m( @@ -1353,7 +1353,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vand_vx_u16mf2_m(vbool32_t mask, vuint16mf2_t op1, uint16_t op2, size_t vl) { - return vand_vx_u16mf2_m(mask, op1, op2, vl); + return __riscv_vand_vx_u16mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vv_u16m1_m( @@ -1362,7 +1362,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vand_vv_u16m1_m(vbool16_t mask, vuint16m1_t op1, vuint16m1_t op2, size_t vl) { - return vand_vv_u16m1_m(mask, op1, op2, vl); + return __riscv_vand_vv_u16m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vx_u16m1_m( @@ -1371,7 +1371,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vand_vx_u16m1_m(vbool16_t mask, vuint16m1_t op1, uint16_t op2, size_t vl) { - return vand_vx_u16m1_m(mask, op1, op2, vl); + return __riscv_vand_vx_u16m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vv_u16m2_m( @@ -1380,7 +1380,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vand_vv_u16m2_m(vbool8_t mask, vuint16m2_t op1, vuint16m2_t op2, size_t vl) { - return vand_vv_u16m2_m(mask, op1, op2, vl); + return __riscv_vand_vv_u16m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vx_u16m2_m( @@ -1389,7 +1389,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vand_vx_u16m2_m(vbool8_t mask, vuint16m2_t op1, uint16_t op2, size_t vl) { - return vand_vx_u16m2_m(mask, op1, op2, vl); + return __riscv_vand_vx_u16m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vv_u16m4_m( @@ -1398,7 +1398,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_vand_vv_u16m4_m(vbool4_t mask, vuint16m4_t op1, vuint16m4_t op2, size_t vl) { - return vand_vv_u16m4_m(mask, op1, op2, vl); + return __riscv_vand_vv_u16m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vx_u16m4_m( @@ -1407,7 +1407,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_vand_vx_u16m4_m(vbool4_t mask, vuint16m4_t op1, uint16_t op2, size_t vl) { - return vand_vx_u16m4_m(mask, op1, op2, vl); + return __riscv_vand_vx_u16m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vv_u16m8_m( @@ -1416,7 +1416,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m8_t test_vand_vv_u16m8_m(vbool2_t mask, vuint16m8_t op1, vuint16m8_t op2, size_t vl) { - return vand_vv_u16m8_m(mask, op1, op2, vl); + return __riscv_vand_vv_u16m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vx_u16m8_m( @@ -1425,7 +1425,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m8_t test_vand_vx_u16m8_m(vbool2_t mask, vuint16m8_t op1, uint16_t op2, size_t vl) { - return vand_vx_u16m8_m(mask, op1, op2, vl); + return __riscv_vand_vx_u16m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vv_u32mf2_m( @@ -1434,7 +1434,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vand_vv_u32mf2_m(vbool64_t mask, vuint32mf2_t op1, vuint32mf2_t op2, size_t vl) { - return vand_vv_u32mf2_m(mask, op1, op2, vl); + return __riscv_vand_vv_u32mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vx_u32mf2_m( @@ -1443,7 +1443,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vand_vx_u32mf2_m(vbool64_t mask, vuint32mf2_t op1, uint32_t op2, size_t vl) { - return vand_vx_u32mf2_m(mask, op1, op2, vl); + return __riscv_vand_vx_u32mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vv_u32m1_m( @@ -1452,7 +1452,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vand_vv_u32m1_m(vbool32_t mask, vuint32m1_t op1, vuint32m1_t op2, size_t vl) { - return vand_vv_u32m1_m(mask, op1, op2, vl); + return __riscv_vand_vv_u32m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vx_u32m1_m( @@ -1461,7 +1461,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vand_vx_u32m1_m(vbool32_t mask, vuint32m1_t op1, uint32_t op2, size_t vl) { - return vand_vx_u32m1_m(mask, op1, op2, vl); + return __riscv_vand_vx_u32m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vv_u32m2_m( @@ -1470,7 +1470,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vand_vv_u32m2_m(vbool16_t mask, vuint32m2_t op1, vuint32m2_t op2, size_t vl) { - return vand_vv_u32m2_m(mask, op1, op2, vl); + return __riscv_vand_vv_u32m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vx_u32m2_m( @@ -1479,7 +1479,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vand_vx_u32m2_m(vbool16_t mask, vuint32m2_t op1, uint32_t op2, size_t vl) { - return vand_vx_u32m2_m(mask, op1, op2, vl); + return __riscv_vand_vx_u32m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vv_u32m4_m( @@ -1488,7 +1488,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vand_vv_u32m4_m(vbool8_t mask, vuint32m4_t op1, vuint32m4_t op2, size_t vl) { - return vand_vv_u32m4_m(mask, op1, op2, vl); + return __riscv_vand_vv_u32m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vx_u32m4_m( @@ -1497,7 +1497,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vand_vx_u32m4_m(vbool8_t mask, vuint32m4_t op1, uint32_t op2, size_t vl) { - return vand_vx_u32m4_m(mask, op1, op2, vl); + return __riscv_vand_vx_u32m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vv_u32m8_m( @@ -1506,7 +1506,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m8_t test_vand_vv_u32m8_m(vbool4_t mask, vuint32m8_t op1, vuint32m8_t op2, size_t vl) { - return vand_vv_u32m8_m(mask, op1, op2, vl); + return __riscv_vand_vv_u32m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vx_u32m8_m( @@ -1515,7 +1515,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m8_t test_vand_vx_u32m8_m(vbool4_t mask, vuint32m8_t op1, uint32_t op2, size_t vl) { - return vand_vx_u32m8_m(mask, op1, op2, vl); + return __riscv_vand_vx_u32m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vv_u64m1_m( @@ -1524,7 +1524,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m1_t test_vand_vv_u64m1_m(vbool64_t mask, vuint64m1_t op1, vuint64m1_t op2, size_t vl) { - return vand_vv_u64m1_m(mask, op1, op2, vl); + return __riscv_vand_vv_u64m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vx_u64m1_m( @@ -1533,7 +1533,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m1_t test_vand_vx_u64m1_m(vbool64_t mask, vuint64m1_t op1, uint64_t op2, size_t vl) { - return vand_vx_u64m1_m(mask, op1, op2, vl); + return __riscv_vand_vx_u64m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vv_u64m2_m( @@ -1542,7 +1542,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m2_t test_vand_vv_u64m2_m(vbool32_t mask, vuint64m2_t op1, vuint64m2_t op2, size_t vl) { - return vand_vv_u64m2_m(mask, op1, op2, vl); + return __riscv_vand_vv_u64m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vx_u64m2_m( @@ -1551,7 +1551,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m2_t test_vand_vx_u64m2_m(vbool32_t mask, vuint64m2_t op1, uint64_t op2, size_t vl) { - return vand_vx_u64m2_m(mask, op1, op2, vl); + return __riscv_vand_vx_u64m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vv_u64m4_m( @@ -1560,7 +1560,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m4_t test_vand_vv_u64m4_m(vbool16_t mask, vuint64m4_t op1, vuint64m4_t op2, size_t vl) { - return vand_vv_u64m4_m(mask, op1, op2, vl); + return __riscv_vand_vv_u64m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vx_u64m4_m( @@ -1569,7 +1569,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m4_t test_vand_vx_u64m4_m(vbool16_t mask, vuint64m4_t op1, uint64_t op2, size_t vl) { - return vand_vx_u64m4_m(mask, op1, op2, vl); + return __riscv_vand_vx_u64m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vv_u64m8_m( @@ -1578,7 +1578,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m8_t test_vand_vv_u64m8_m(vbool8_t mask, vuint64m8_t op1, vuint64m8_t op2, size_t vl) { - return vand_vv_u64m8_m(mask, op1, op2, vl); + return __riscv_vand_vv_u64m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vand_vx_u64m8_m( @@ -1587,6 +1587,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m8_t test_vand_vx_u64m8_m(vbool8_t mask, vuint64m8_t op1, uint64_t op2, size_t vl) { - return vand_vx_u64m8_m(mask, op1, op2, vl); + return __riscv_vand_vx_u64m8_m(mask, op1, op2, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vasub.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vasub.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vasub.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vasub.c @@ -12,7 +12,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vasub_vv_i8mf8(vint8mf8_t op1, vint8mf8_t op2, size_t vl) { - return vasub_vv_i8mf8(op1, op2, vl); + return __riscv_vasub_vv_i8mf8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasub_vx_i8mf8( @@ -21,7 +21,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vasub_vx_i8mf8(vint8mf8_t op1, int8_t op2, size_t vl) { - return vasub_vx_i8mf8(op1, op2, vl); + return __riscv_vasub_vx_i8mf8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasub_vv_i8mf4( @@ -30,7 +30,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vasub_vv_i8mf4(vint8mf4_t op1, vint8mf4_t op2, size_t vl) { - return vasub_vv_i8mf4(op1, op2, vl); + return __riscv_vasub_vv_i8mf4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasub_vx_i8mf4( @@ -39,7 +39,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vasub_vx_i8mf4(vint8mf4_t op1, int8_t op2, size_t vl) { - return vasub_vx_i8mf4(op1, op2, vl); + return __riscv_vasub_vx_i8mf4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasub_vv_i8mf2( @@ -48,7 +48,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vasub_vv_i8mf2(vint8mf2_t op1, vint8mf2_t op2, size_t vl) { - return vasub_vv_i8mf2(op1, op2, vl); + return __riscv_vasub_vv_i8mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasub_vx_i8mf2( @@ -57,7 +57,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vasub_vx_i8mf2(vint8mf2_t op1, int8_t op2, size_t vl) { - return vasub_vx_i8mf2(op1, op2, vl); + return __riscv_vasub_vx_i8mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasub_vv_i8m1( @@ -66,7 +66,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vasub_vv_i8m1(vint8m1_t op1, vint8m1_t op2, size_t vl) { - return vasub_vv_i8m1(op1, op2, vl); + return __riscv_vasub_vv_i8m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasub_vx_i8m1( @@ -75,7 +75,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vasub_vx_i8m1(vint8m1_t op1, int8_t op2, size_t vl) { - return vasub_vx_i8m1(op1, op2, vl); + return __riscv_vasub_vx_i8m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasub_vv_i8m2( @@ -84,7 +84,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m2_t test_vasub_vv_i8m2(vint8m2_t op1, vint8m2_t op2, size_t vl) { - return vasub_vv_i8m2(op1, op2, vl); + return __riscv_vasub_vv_i8m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasub_vx_i8m2( @@ -93,7 +93,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m2_t test_vasub_vx_i8m2(vint8m2_t op1, int8_t op2, size_t vl) { - return vasub_vx_i8m2(op1, op2, vl); + return __riscv_vasub_vx_i8m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasub_vv_i8m4( @@ -102,7 +102,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m4_t test_vasub_vv_i8m4(vint8m4_t op1, vint8m4_t op2, size_t vl) { - return vasub_vv_i8m4(op1, op2, vl); + return __riscv_vasub_vv_i8m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasub_vx_i8m4( @@ -111,7 +111,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m4_t test_vasub_vx_i8m4(vint8m4_t op1, int8_t op2, size_t vl) { - return vasub_vx_i8m4(op1, op2, vl); + return __riscv_vasub_vx_i8m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasub_vv_i8m8( @@ -120,7 +120,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m8_t test_vasub_vv_i8m8(vint8m8_t op1, vint8m8_t op2, size_t vl) { - return vasub_vv_i8m8(op1, op2, vl); + return __riscv_vasub_vv_i8m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasub_vx_i8m8( @@ -129,7 +129,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m8_t test_vasub_vx_i8m8(vint8m8_t op1, int8_t op2, size_t vl) { - return vasub_vx_i8m8(op1, op2, vl); + return __riscv_vasub_vx_i8m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasub_vv_i16mf4( @@ -138,7 +138,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vasub_vv_i16mf4(vint16mf4_t op1, vint16mf4_t op2, size_t vl) { - return vasub_vv_i16mf4(op1, op2, vl); + return __riscv_vasub_vv_i16mf4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasub_vx_i16mf4( @@ -147,7 +147,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vasub_vx_i16mf4(vint16mf4_t op1, int16_t op2, size_t vl) { - return vasub_vx_i16mf4(op1, op2, vl); + return __riscv_vasub_vx_i16mf4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasub_vv_i16mf2( @@ -156,7 +156,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vasub_vv_i16mf2(vint16mf2_t op1, vint16mf2_t op2, size_t vl) { - return vasub_vv_i16mf2(op1, op2, vl); + return __riscv_vasub_vv_i16mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasub_vx_i16mf2( @@ -165,7 +165,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vasub_vx_i16mf2(vint16mf2_t op1, int16_t op2, size_t vl) { - return vasub_vx_i16mf2(op1, op2, vl); + return __riscv_vasub_vx_i16mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasub_vv_i16m1( @@ -174,7 +174,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vasub_vv_i16m1(vint16m1_t op1, vint16m1_t op2, size_t vl) { - return vasub_vv_i16m1(op1, op2, vl); + return __riscv_vasub_vv_i16m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasub_vx_i16m1( @@ -183,7 +183,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vasub_vx_i16m1(vint16m1_t op1, int16_t op2, size_t vl) { - return vasub_vx_i16m1(op1, op2, vl); + return __riscv_vasub_vx_i16m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasub_vv_i16m2( @@ -192,7 +192,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vasub_vv_i16m2(vint16m2_t op1, vint16m2_t op2, size_t vl) { - return vasub_vv_i16m2(op1, op2, vl); + return __riscv_vasub_vv_i16m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasub_vx_i16m2( @@ -201,7 +201,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vasub_vx_i16m2(vint16m2_t op1, int16_t op2, size_t vl) { - return vasub_vx_i16m2(op1, op2, vl); + return __riscv_vasub_vx_i16m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasub_vv_i16m4( @@ -210,7 +210,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vasub_vv_i16m4(vint16m4_t op1, vint16m4_t op2, size_t vl) { - return vasub_vv_i16m4(op1, op2, vl); + return __riscv_vasub_vv_i16m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasub_vx_i16m4( @@ -219,7 +219,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vasub_vx_i16m4(vint16m4_t op1, int16_t op2, size_t vl) { - return vasub_vx_i16m4(op1, op2, vl); + return __riscv_vasub_vx_i16m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasub_vv_i16m8( @@ -228,7 +228,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m8_t test_vasub_vv_i16m8(vint16m8_t op1, vint16m8_t op2, size_t vl) { - return vasub_vv_i16m8(op1, op2, vl); + return __riscv_vasub_vv_i16m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasub_vx_i16m8( @@ -237,7 +237,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m8_t test_vasub_vx_i16m8(vint16m8_t op1, int16_t op2, size_t vl) { - return vasub_vx_i16m8(op1, op2, vl); + return __riscv_vasub_vx_i16m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasub_vv_i32mf2( @@ -246,7 +246,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vasub_vv_i32mf2(vint32mf2_t op1, vint32mf2_t op2, size_t vl) { - return vasub_vv_i32mf2(op1, op2, vl); + return __riscv_vasub_vv_i32mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasub_vx_i32mf2( @@ -255,7 +255,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vasub_vx_i32mf2(vint32mf2_t op1, int32_t op2, size_t vl) { - return vasub_vx_i32mf2(op1, op2, vl); + return __riscv_vasub_vx_i32mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasub_vv_i32m1( @@ -264,7 +264,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vasub_vv_i32m1(vint32m1_t op1, vint32m1_t op2, size_t vl) { - return vasub_vv_i32m1(op1, op2, vl); + return __riscv_vasub_vv_i32m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasub_vx_i32m1( @@ -273,7 +273,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vasub_vx_i32m1(vint32m1_t op1, int32_t op2, size_t vl) { - return vasub_vx_i32m1(op1, op2, vl); + return __riscv_vasub_vx_i32m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasub_vv_i32m2( @@ -282,7 +282,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vasub_vv_i32m2(vint32m2_t op1, vint32m2_t op2, size_t vl) { - return vasub_vv_i32m2(op1, op2, vl); + return __riscv_vasub_vv_i32m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasub_vx_i32m2( @@ -291,7 +291,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vasub_vx_i32m2(vint32m2_t op1, int32_t op2, size_t vl) { - return vasub_vx_i32m2(op1, op2, vl); + return __riscv_vasub_vx_i32m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasub_vv_i32m4( @@ -300,7 +300,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vasub_vv_i32m4(vint32m4_t op1, vint32m4_t op2, size_t vl) { - return vasub_vv_i32m4(op1, op2, vl); + return __riscv_vasub_vv_i32m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasub_vx_i32m4( @@ -309,7 +309,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vasub_vx_i32m4(vint32m4_t op1, int32_t op2, size_t vl) { - return vasub_vx_i32m4(op1, op2, vl); + return __riscv_vasub_vx_i32m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasub_vv_i32m8( @@ -318,7 +318,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m8_t test_vasub_vv_i32m8(vint32m8_t op1, vint32m8_t op2, size_t vl) { - return vasub_vv_i32m8(op1, op2, vl); + return __riscv_vasub_vv_i32m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasub_vx_i32m8( @@ -327,7 +327,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m8_t test_vasub_vx_i32m8(vint32m8_t op1, int32_t op2, size_t vl) { - return vasub_vx_i32m8(op1, op2, vl); + return __riscv_vasub_vx_i32m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasub_vv_i64m1( @@ -336,7 +336,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vasub_vv_i64m1(vint64m1_t op1, vint64m1_t op2, size_t vl) { - return vasub_vv_i64m1(op1, op2, vl); + return __riscv_vasub_vv_i64m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasub_vx_i64m1( @@ -345,7 +345,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vasub_vx_i64m1(vint64m1_t op1, int64_t op2, size_t vl) { - return vasub_vx_i64m1(op1, op2, vl); + return __riscv_vasub_vx_i64m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasub_vv_i64m2( @@ -354,7 +354,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m2_t test_vasub_vv_i64m2(vint64m2_t op1, vint64m2_t op2, size_t vl) { - return vasub_vv_i64m2(op1, op2, vl); + return __riscv_vasub_vv_i64m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasub_vx_i64m2( @@ -363,7 +363,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m2_t test_vasub_vx_i64m2(vint64m2_t op1, int64_t op2, size_t vl) { - return vasub_vx_i64m2(op1, op2, vl); + return __riscv_vasub_vx_i64m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasub_vv_i64m4( @@ -372,7 +372,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m4_t test_vasub_vv_i64m4(vint64m4_t op1, vint64m4_t op2, size_t vl) { - return vasub_vv_i64m4(op1, op2, vl); + return __riscv_vasub_vv_i64m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasub_vx_i64m4( @@ -381,7 +381,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m4_t test_vasub_vx_i64m4(vint64m4_t op1, int64_t op2, size_t vl) { - return vasub_vx_i64m4(op1, op2, vl); + return __riscv_vasub_vx_i64m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasub_vv_i64m8( @@ -390,7 +390,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m8_t test_vasub_vv_i64m8(vint64m8_t op1, vint64m8_t op2, size_t vl) { - return vasub_vv_i64m8(op1, op2, vl); + return __riscv_vasub_vv_i64m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasub_vx_i64m8( @@ -399,7 +399,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m8_t test_vasub_vx_i64m8(vint64m8_t op1, int64_t op2, size_t vl) { - return vasub_vx_i64m8(op1, op2, vl); + return __riscv_vasub_vx_i64m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasub_vv_i8mf8_m( @@ -408,7 +408,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vasub_vv_i8mf8_m(vbool64_t mask, vint8mf8_t op1, vint8mf8_t op2, size_t vl) { - return vasub_vv_i8mf8_m(mask, op1, op2, vl); + return __riscv_vasub_vv_i8mf8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasub_vx_i8mf8_m( @@ -417,7 +417,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vasub_vx_i8mf8_m(vbool64_t mask, vint8mf8_t op1, int8_t op2, size_t vl) { - return vasub_vx_i8mf8_m(mask, op1, op2, vl); + return __riscv_vasub_vx_i8mf8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasub_vv_i8mf4_m( @@ -426,7 +426,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vasub_vv_i8mf4_m(vbool32_t mask, vint8mf4_t op1, vint8mf4_t op2, size_t vl) { - return vasub_vv_i8mf4_m(mask, op1, op2, vl); + return __riscv_vasub_vv_i8mf4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasub_vx_i8mf4_m( @@ -435,7 +435,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vasub_vx_i8mf4_m(vbool32_t mask, vint8mf4_t op1, int8_t op2, size_t vl) { - return vasub_vx_i8mf4_m(mask, op1, op2, vl); + return __riscv_vasub_vx_i8mf4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasub_vv_i8mf2_m( @@ -444,7 +444,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vasub_vv_i8mf2_m(vbool16_t mask, vint8mf2_t op1, vint8mf2_t op2, size_t vl) { - return vasub_vv_i8mf2_m(mask, op1, op2, vl); + return __riscv_vasub_vv_i8mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasub_vx_i8mf2_m( @@ -453,7 +453,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vasub_vx_i8mf2_m(vbool16_t mask, vint8mf2_t op1, int8_t op2, size_t vl) { - return vasub_vx_i8mf2_m(mask, op1, op2, vl); + return __riscv_vasub_vx_i8mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasub_vv_i8m1_m( @@ -462,7 +462,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vasub_vv_i8m1_m(vbool8_t mask, vint8m1_t op1, vint8m1_t op2, size_t vl) { - return vasub_vv_i8m1_m(mask, op1, op2, vl); + return __riscv_vasub_vv_i8m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasub_vx_i8m1_m( @@ -471,7 +471,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vasub_vx_i8m1_m(vbool8_t mask, vint8m1_t op1, int8_t op2, size_t vl) { - return vasub_vx_i8m1_m(mask, op1, op2, vl); + return __riscv_vasub_vx_i8m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasub_vv_i8m2_m( @@ -480,7 +480,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m2_t test_vasub_vv_i8m2_m(vbool4_t mask, vint8m2_t op1, vint8m2_t op2, size_t vl) { - return vasub_vv_i8m2_m(mask, op1, op2, vl); + return __riscv_vasub_vv_i8m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasub_vx_i8m2_m( @@ -489,7 +489,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m2_t test_vasub_vx_i8m2_m(vbool4_t mask, vint8m2_t op1, int8_t op2, size_t vl) { - return vasub_vx_i8m2_m(mask, op1, op2, vl); + return __riscv_vasub_vx_i8m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasub_vv_i8m4_m( @@ -498,7 +498,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m4_t test_vasub_vv_i8m4_m(vbool2_t mask, vint8m4_t op1, vint8m4_t op2, size_t vl) { - return vasub_vv_i8m4_m(mask, op1, op2, vl); + return __riscv_vasub_vv_i8m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasub_vx_i8m4_m( @@ -507,7 +507,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m4_t test_vasub_vx_i8m4_m(vbool2_t mask, vint8m4_t op1, int8_t op2, size_t vl) { - return vasub_vx_i8m4_m(mask, op1, op2, vl); + return __riscv_vasub_vx_i8m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasub_vv_i8m8_m( @@ -516,7 +516,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m8_t test_vasub_vv_i8m8_m(vbool1_t mask, vint8m8_t op1, vint8m8_t op2, size_t vl) { - return vasub_vv_i8m8_m(mask, op1, op2, vl); + return __riscv_vasub_vv_i8m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasub_vx_i8m8_m( @@ -525,7 +525,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m8_t test_vasub_vx_i8m8_m(vbool1_t mask, vint8m8_t op1, int8_t op2, size_t vl) { - return vasub_vx_i8m8_m(mask, op1, op2, vl); + return __riscv_vasub_vx_i8m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasub_vv_i16mf4_m( @@ -534,7 +534,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vasub_vv_i16mf4_m(vbool64_t mask, vint16mf4_t op1, vint16mf4_t op2, size_t vl) { - return vasub_vv_i16mf4_m(mask, op1, op2, vl); + return __riscv_vasub_vv_i16mf4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasub_vx_i16mf4_m( @@ -543,7 +543,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vasub_vx_i16mf4_m(vbool64_t mask, vint16mf4_t op1, int16_t op2, size_t vl) { - return vasub_vx_i16mf4_m(mask, op1, op2, vl); + return __riscv_vasub_vx_i16mf4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasub_vv_i16mf2_m( @@ -552,7 +552,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vasub_vv_i16mf2_m(vbool32_t mask, vint16mf2_t op1, vint16mf2_t op2, size_t vl) { - return vasub_vv_i16mf2_m(mask, op1, op2, vl); + return __riscv_vasub_vv_i16mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasub_vx_i16mf2_m( @@ -561,7 +561,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vasub_vx_i16mf2_m(vbool32_t mask, vint16mf2_t op1, int16_t op2, size_t vl) { - return vasub_vx_i16mf2_m(mask, op1, op2, vl); + return __riscv_vasub_vx_i16mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasub_vv_i16m1_m( @@ -570,7 +570,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vasub_vv_i16m1_m(vbool16_t mask, vint16m1_t op1, vint16m1_t op2, size_t vl) { - return vasub_vv_i16m1_m(mask, op1, op2, vl); + return __riscv_vasub_vv_i16m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasub_vx_i16m1_m( @@ -579,7 +579,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vasub_vx_i16m1_m(vbool16_t mask, vint16m1_t op1, int16_t op2, size_t vl) { - return vasub_vx_i16m1_m(mask, op1, op2, vl); + return __riscv_vasub_vx_i16m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasub_vv_i16m2_m( @@ -588,7 +588,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vasub_vv_i16m2_m(vbool8_t mask, vint16m2_t op1, vint16m2_t op2, size_t vl) { - return vasub_vv_i16m2_m(mask, op1, op2, vl); + return __riscv_vasub_vv_i16m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasub_vx_i16m2_m( @@ -597,7 +597,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vasub_vx_i16m2_m(vbool8_t mask, vint16m2_t op1, int16_t op2, size_t vl) { - return vasub_vx_i16m2_m(mask, op1, op2, vl); + return __riscv_vasub_vx_i16m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasub_vv_i16m4_m( @@ -606,7 +606,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vasub_vv_i16m4_m(vbool4_t mask, vint16m4_t op1, vint16m4_t op2, size_t vl) { - return vasub_vv_i16m4_m(mask, op1, op2, vl); + return __riscv_vasub_vv_i16m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasub_vx_i16m4_m( @@ -615,7 +615,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vasub_vx_i16m4_m(vbool4_t mask, vint16m4_t op1, int16_t op2, size_t vl) { - return vasub_vx_i16m4_m(mask, op1, op2, vl); + return __riscv_vasub_vx_i16m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasub_vv_i16m8_m( @@ -624,7 +624,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m8_t test_vasub_vv_i16m8_m(vbool2_t mask, vint16m8_t op1, vint16m8_t op2, size_t vl) { - return vasub_vv_i16m8_m(mask, op1, op2, vl); + return __riscv_vasub_vv_i16m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasub_vx_i16m8_m( @@ -633,7 +633,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m8_t test_vasub_vx_i16m8_m(vbool2_t mask, vint16m8_t op1, int16_t op2, size_t vl) { - return vasub_vx_i16m8_m(mask, op1, op2, vl); + return __riscv_vasub_vx_i16m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasub_vv_i32mf2_m( @@ -642,7 +642,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vasub_vv_i32mf2_m(vbool64_t mask, vint32mf2_t op1, vint32mf2_t op2, size_t vl) { - return vasub_vv_i32mf2_m(mask, op1, op2, vl); + return __riscv_vasub_vv_i32mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasub_vx_i32mf2_m( @@ -651,7 +651,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vasub_vx_i32mf2_m(vbool64_t mask, vint32mf2_t op1, int32_t op2, size_t vl) { - return vasub_vx_i32mf2_m(mask, op1, op2, vl); + return __riscv_vasub_vx_i32mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasub_vv_i32m1_m( @@ -660,7 +660,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vasub_vv_i32m1_m(vbool32_t mask, vint32m1_t op1, vint32m1_t op2, size_t vl) { - return vasub_vv_i32m1_m(mask, op1, op2, vl); + return __riscv_vasub_vv_i32m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasub_vx_i32m1_m( @@ -669,7 +669,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vasub_vx_i32m1_m(vbool32_t mask, vint32m1_t op1, int32_t op2, size_t vl) { - return vasub_vx_i32m1_m(mask, op1, op2, vl); + return __riscv_vasub_vx_i32m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasub_vv_i32m2_m( @@ -678,7 +678,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vasub_vv_i32m2_m(vbool16_t mask, vint32m2_t op1, vint32m2_t op2, size_t vl) { - return vasub_vv_i32m2_m(mask, op1, op2, vl); + return __riscv_vasub_vv_i32m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasub_vx_i32m2_m( @@ -687,7 +687,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vasub_vx_i32m2_m(vbool16_t mask, vint32m2_t op1, int32_t op2, size_t vl) { - return vasub_vx_i32m2_m(mask, op1, op2, vl); + return __riscv_vasub_vx_i32m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasub_vv_i32m4_m( @@ -696,7 +696,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vasub_vv_i32m4_m(vbool8_t mask, vint32m4_t op1, vint32m4_t op2, size_t vl) { - return vasub_vv_i32m4_m(mask, op1, op2, vl); + return __riscv_vasub_vv_i32m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasub_vx_i32m4_m( @@ -705,7 +705,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vasub_vx_i32m4_m(vbool8_t mask, vint32m4_t op1, int32_t op2, size_t vl) { - return vasub_vx_i32m4_m(mask, op1, op2, vl); + return __riscv_vasub_vx_i32m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasub_vv_i32m8_m( @@ -714,7 +714,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m8_t test_vasub_vv_i32m8_m(vbool4_t mask, vint32m8_t op1, vint32m8_t op2, size_t vl) { - return vasub_vv_i32m8_m(mask, op1, op2, vl); + return __riscv_vasub_vv_i32m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasub_vx_i32m8_m( @@ -723,7 +723,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m8_t test_vasub_vx_i32m8_m(vbool4_t mask, vint32m8_t op1, int32_t op2, size_t vl) { - return vasub_vx_i32m8_m(mask, op1, op2, vl); + return __riscv_vasub_vx_i32m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasub_vv_i64m1_m( @@ -732,7 +732,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vasub_vv_i64m1_m(vbool64_t mask, vint64m1_t op1, vint64m1_t op2, size_t vl) { - return vasub_vv_i64m1_m(mask, op1, op2, vl); + return __riscv_vasub_vv_i64m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasub_vx_i64m1_m( @@ -741,7 +741,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vasub_vx_i64m1_m(vbool64_t mask, vint64m1_t op1, int64_t op2, size_t vl) { - return vasub_vx_i64m1_m(mask, op1, op2, vl); + return __riscv_vasub_vx_i64m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasub_vv_i64m2_m( @@ -750,7 +750,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m2_t test_vasub_vv_i64m2_m(vbool32_t mask, vint64m2_t op1, vint64m2_t op2, size_t vl) { - return vasub_vv_i64m2_m(mask, op1, op2, vl); + return __riscv_vasub_vv_i64m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasub_vx_i64m2_m( @@ -759,7 +759,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m2_t test_vasub_vx_i64m2_m(vbool32_t mask, vint64m2_t op1, int64_t op2, size_t vl) { - return vasub_vx_i64m2_m(mask, op1, op2, vl); + return __riscv_vasub_vx_i64m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasub_vv_i64m4_m( @@ -768,7 +768,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m4_t test_vasub_vv_i64m4_m(vbool16_t mask, vint64m4_t op1, vint64m4_t op2, size_t vl) { - return vasub_vv_i64m4_m(mask, op1, op2, vl); + return __riscv_vasub_vv_i64m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasub_vx_i64m4_m( @@ -777,7 +777,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m4_t test_vasub_vx_i64m4_m(vbool16_t mask, vint64m4_t op1, int64_t op2, size_t vl) { - return vasub_vx_i64m4_m(mask, op1, op2, vl); + return __riscv_vasub_vx_i64m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasub_vv_i64m8_m( @@ -786,7 +786,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m8_t test_vasub_vv_i64m8_m(vbool8_t mask, vint64m8_t op1, vint64m8_t op2, size_t vl) { - return vasub_vv_i64m8_m(mask, op1, op2, vl); + return __riscv_vasub_vv_i64m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasub_vx_i64m8_m( @@ -795,6 +795,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m8_t test_vasub_vx_i64m8_m(vbool8_t mask, vint64m8_t op1, int64_t op2, size_t vl) { - return vasub_vx_i64m8_m(mask, op1, op2, vl); + return __riscv_vasub_vx_i64m8_m(mask, op1, op2, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vasubu.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vasubu.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vasubu.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vasubu.c @@ -12,7 +12,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf8_t test_vasubu_vv_u8mf8(vuint8mf8_t op1, vuint8mf8_t op2, size_t vl) { - return vasubu_vv_u8mf8(op1, op2, vl); + return __riscv_vasubu_vv_u8mf8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasubu_vx_u8mf8( @@ -21,7 +21,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf8_t test_vasubu_vx_u8mf8(vuint8mf8_t op1, uint8_t op2, size_t vl) { - return vasubu_vx_u8mf8(op1, op2, vl); + return __riscv_vasubu_vx_u8mf8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasubu_vv_u8mf4( @@ -30,7 +30,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf4_t test_vasubu_vv_u8mf4(vuint8mf4_t op1, vuint8mf4_t op2, size_t vl) { - return vasubu_vv_u8mf4(op1, op2, vl); + return __riscv_vasubu_vv_u8mf4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasubu_vx_u8mf4( @@ -39,7 +39,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf4_t test_vasubu_vx_u8mf4(vuint8mf4_t op1, uint8_t op2, size_t vl) { - return vasubu_vx_u8mf4(op1, op2, vl); + return __riscv_vasubu_vx_u8mf4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasubu_vv_u8mf2( @@ -48,7 +48,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf2_t test_vasubu_vv_u8mf2(vuint8mf2_t op1, vuint8mf2_t op2, size_t vl) { - return vasubu_vv_u8mf2(op1, op2, vl); + return __riscv_vasubu_vv_u8mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasubu_vx_u8mf2( @@ -57,7 +57,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf2_t test_vasubu_vx_u8mf2(vuint8mf2_t op1, uint8_t op2, size_t vl) { - return vasubu_vx_u8mf2(op1, op2, vl); + return __riscv_vasubu_vx_u8mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasubu_vv_u8m1( @@ -66,7 +66,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vasubu_vv_u8m1(vuint8m1_t op1, vuint8m1_t op2, size_t vl) { - return vasubu_vv_u8m1(op1, op2, vl); + return __riscv_vasubu_vv_u8m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasubu_vx_u8m1( @@ -75,7 +75,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vasubu_vx_u8m1(vuint8m1_t op1, uint8_t op2, size_t vl) { - return vasubu_vx_u8m1(op1, op2, vl); + return __riscv_vasubu_vx_u8m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasubu_vv_u8m2( @@ -84,7 +84,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m2_t test_vasubu_vv_u8m2(vuint8m2_t op1, vuint8m2_t op2, size_t vl) { - return vasubu_vv_u8m2(op1, op2, vl); + return __riscv_vasubu_vv_u8m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasubu_vx_u8m2( @@ -93,7 +93,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m2_t test_vasubu_vx_u8m2(vuint8m2_t op1, uint8_t op2, size_t vl) { - return vasubu_vx_u8m2(op1, op2, vl); + return __riscv_vasubu_vx_u8m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasubu_vv_u8m4( @@ -102,7 +102,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m4_t test_vasubu_vv_u8m4(vuint8m4_t op1, vuint8m4_t op2, size_t vl) { - return vasubu_vv_u8m4(op1, op2, vl); + return __riscv_vasubu_vv_u8m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasubu_vx_u8m4( @@ -111,7 +111,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m4_t test_vasubu_vx_u8m4(vuint8m4_t op1, uint8_t op2, size_t vl) { - return vasubu_vx_u8m4(op1, op2, vl); + return __riscv_vasubu_vx_u8m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasubu_vv_u8m8( @@ -120,7 +120,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m8_t test_vasubu_vv_u8m8(vuint8m8_t op1, vuint8m8_t op2, size_t vl) { - return vasubu_vv_u8m8(op1, op2, vl); + return __riscv_vasubu_vv_u8m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasubu_vx_u8m8( @@ -129,7 +129,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m8_t test_vasubu_vx_u8m8(vuint8m8_t op1, uint8_t op2, size_t vl) { - return vasubu_vx_u8m8(op1, op2, vl); + return __riscv_vasubu_vx_u8m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasubu_vv_u16mf4( @@ -138,7 +138,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vasubu_vv_u16mf4(vuint16mf4_t op1, vuint16mf4_t op2, size_t vl) { - return vasubu_vv_u16mf4(op1, op2, vl); + return __riscv_vasubu_vv_u16mf4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasubu_vx_u16mf4( @@ -147,7 +147,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vasubu_vx_u16mf4(vuint16mf4_t op1, uint16_t op2, size_t vl) { - return vasubu_vx_u16mf4(op1, op2, vl); + return __riscv_vasubu_vx_u16mf4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasubu_vv_u16mf2( @@ -156,7 +156,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vasubu_vv_u16mf2(vuint16mf2_t op1, vuint16mf2_t op2, size_t vl) { - return vasubu_vv_u16mf2(op1, op2, vl); + return __riscv_vasubu_vv_u16mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasubu_vx_u16mf2( @@ -165,7 +165,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vasubu_vx_u16mf2(vuint16mf2_t op1, uint16_t op2, size_t vl) { - return vasubu_vx_u16mf2(op1, op2, vl); + return __riscv_vasubu_vx_u16mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasubu_vv_u16m1( @@ -174,7 +174,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vasubu_vv_u16m1(vuint16m1_t op1, vuint16m1_t op2, size_t vl) { - return vasubu_vv_u16m1(op1, op2, vl); + return __riscv_vasubu_vv_u16m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasubu_vx_u16m1( @@ -183,7 +183,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vasubu_vx_u16m1(vuint16m1_t op1, uint16_t op2, size_t vl) { - return vasubu_vx_u16m1(op1, op2, vl); + return __riscv_vasubu_vx_u16m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasubu_vv_u16m2( @@ -192,7 +192,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vasubu_vv_u16m2(vuint16m2_t op1, vuint16m2_t op2, size_t vl) { - return vasubu_vv_u16m2(op1, op2, vl); + return __riscv_vasubu_vv_u16m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasubu_vx_u16m2( @@ -201,7 +201,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vasubu_vx_u16m2(vuint16m2_t op1, uint16_t op2, size_t vl) { - return vasubu_vx_u16m2(op1, op2, vl); + return __riscv_vasubu_vx_u16m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasubu_vv_u16m4( @@ -210,7 +210,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_vasubu_vv_u16m4(vuint16m4_t op1, vuint16m4_t op2, size_t vl) { - return vasubu_vv_u16m4(op1, op2, vl); + return __riscv_vasubu_vv_u16m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasubu_vx_u16m4( @@ -219,7 +219,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_vasubu_vx_u16m4(vuint16m4_t op1, uint16_t op2, size_t vl) { - return vasubu_vx_u16m4(op1, op2, vl); + return __riscv_vasubu_vx_u16m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasubu_vv_u16m8( @@ -228,7 +228,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m8_t test_vasubu_vv_u16m8(vuint16m8_t op1, vuint16m8_t op2, size_t vl) { - return vasubu_vv_u16m8(op1, op2, vl); + return __riscv_vasubu_vv_u16m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasubu_vx_u16m8( @@ -237,7 +237,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m8_t test_vasubu_vx_u16m8(vuint16m8_t op1, uint16_t op2, size_t vl) { - return vasubu_vx_u16m8(op1, op2, vl); + return __riscv_vasubu_vx_u16m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasubu_vv_u32mf2( @@ -246,7 +246,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vasubu_vv_u32mf2(vuint32mf2_t op1, vuint32mf2_t op2, size_t vl) { - return vasubu_vv_u32mf2(op1, op2, vl); + return __riscv_vasubu_vv_u32mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasubu_vx_u32mf2( @@ -255,7 +255,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vasubu_vx_u32mf2(vuint32mf2_t op1, uint32_t op2, size_t vl) { - return vasubu_vx_u32mf2(op1, op2, vl); + return __riscv_vasubu_vx_u32mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasubu_vv_u32m1( @@ -264,7 +264,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vasubu_vv_u32m1(vuint32m1_t op1, vuint32m1_t op2, size_t vl) { - return vasubu_vv_u32m1(op1, op2, vl); + return __riscv_vasubu_vv_u32m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasubu_vx_u32m1( @@ -273,7 +273,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vasubu_vx_u32m1(vuint32m1_t op1, uint32_t op2, size_t vl) { - return vasubu_vx_u32m1(op1, op2, vl); + return __riscv_vasubu_vx_u32m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasubu_vv_u32m2( @@ -282,7 +282,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vasubu_vv_u32m2(vuint32m2_t op1, vuint32m2_t op2, size_t vl) { - return vasubu_vv_u32m2(op1, op2, vl); + return __riscv_vasubu_vv_u32m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasubu_vx_u32m2( @@ -291,7 +291,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vasubu_vx_u32m2(vuint32m2_t op1, uint32_t op2, size_t vl) { - return vasubu_vx_u32m2(op1, op2, vl); + return __riscv_vasubu_vx_u32m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasubu_vv_u32m4( @@ -300,7 +300,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vasubu_vv_u32m4(vuint32m4_t op1, vuint32m4_t op2, size_t vl) { - return vasubu_vv_u32m4(op1, op2, vl); + return __riscv_vasubu_vv_u32m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasubu_vx_u32m4( @@ -309,7 +309,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vasubu_vx_u32m4(vuint32m4_t op1, uint32_t op2, size_t vl) { - return vasubu_vx_u32m4(op1, op2, vl); + return __riscv_vasubu_vx_u32m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasubu_vv_u32m8( @@ -318,7 +318,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m8_t test_vasubu_vv_u32m8(vuint32m8_t op1, vuint32m8_t op2, size_t vl) { - return vasubu_vv_u32m8(op1, op2, vl); + return __riscv_vasubu_vv_u32m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasubu_vx_u32m8( @@ -327,7 +327,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m8_t test_vasubu_vx_u32m8(vuint32m8_t op1, uint32_t op2, size_t vl) { - return vasubu_vx_u32m8(op1, op2, vl); + return __riscv_vasubu_vx_u32m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasubu_vv_u64m1( @@ -336,7 +336,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m1_t test_vasubu_vv_u64m1(vuint64m1_t op1, vuint64m1_t op2, size_t vl) { - return vasubu_vv_u64m1(op1, op2, vl); + return __riscv_vasubu_vv_u64m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasubu_vx_u64m1( @@ -345,7 +345,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m1_t test_vasubu_vx_u64m1(vuint64m1_t op1, uint64_t op2, size_t vl) { - return vasubu_vx_u64m1(op1, op2, vl); + return __riscv_vasubu_vx_u64m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasubu_vv_u64m2( @@ -354,7 +354,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m2_t test_vasubu_vv_u64m2(vuint64m2_t op1, vuint64m2_t op2, size_t vl) { - return vasubu_vv_u64m2(op1, op2, vl); + return __riscv_vasubu_vv_u64m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasubu_vx_u64m2( @@ -363,7 +363,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m2_t test_vasubu_vx_u64m2(vuint64m2_t op1, uint64_t op2, size_t vl) { - return vasubu_vx_u64m2(op1, op2, vl); + return __riscv_vasubu_vx_u64m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasubu_vv_u64m4( @@ -372,7 +372,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m4_t test_vasubu_vv_u64m4(vuint64m4_t op1, vuint64m4_t op2, size_t vl) { - return vasubu_vv_u64m4(op1, op2, vl); + return __riscv_vasubu_vv_u64m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasubu_vx_u64m4( @@ -381,7 +381,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m4_t test_vasubu_vx_u64m4(vuint64m4_t op1, uint64_t op2, size_t vl) { - return vasubu_vx_u64m4(op1, op2, vl); + return __riscv_vasubu_vx_u64m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasubu_vv_u64m8( @@ -390,7 +390,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m8_t test_vasubu_vv_u64m8(vuint64m8_t op1, vuint64m8_t op2, size_t vl) { - return vasubu_vv_u64m8(op1, op2, vl); + return __riscv_vasubu_vv_u64m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasubu_vx_u64m8( @@ -399,7 +399,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m8_t test_vasubu_vx_u64m8(vuint64m8_t op1, uint64_t op2, size_t vl) { - return vasubu_vx_u64m8(op1, op2, vl); + return __riscv_vasubu_vx_u64m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasubu_vv_u8mf8_m( @@ -408,7 +408,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf8_t test_vasubu_vv_u8mf8_m(vbool64_t mask, vuint8mf8_t op1, vuint8mf8_t op2, size_t vl) { - return vasubu_vv_u8mf8_m(mask, op1, op2, vl); + return __riscv_vasubu_vv_u8mf8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasubu_vx_u8mf8_m( @@ -417,7 +417,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf8_t test_vasubu_vx_u8mf8_m(vbool64_t mask, vuint8mf8_t op1, uint8_t op2, size_t vl) { - return vasubu_vx_u8mf8_m(mask, op1, op2, vl); + return __riscv_vasubu_vx_u8mf8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasubu_vv_u8mf4_m( @@ -426,7 +426,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf4_t test_vasubu_vv_u8mf4_m(vbool32_t mask, vuint8mf4_t op1, vuint8mf4_t op2, size_t vl) { - return vasubu_vv_u8mf4_m(mask, op1, op2, vl); + return __riscv_vasubu_vv_u8mf4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasubu_vx_u8mf4_m( @@ -435,7 +435,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf4_t test_vasubu_vx_u8mf4_m(vbool32_t mask, vuint8mf4_t op1, uint8_t op2, size_t vl) { - return vasubu_vx_u8mf4_m(mask, op1, op2, vl); + return __riscv_vasubu_vx_u8mf4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasubu_vv_u8mf2_m( @@ -444,7 +444,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf2_t test_vasubu_vv_u8mf2_m(vbool16_t mask, vuint8mf2_t op1, vuint8mf2_t op2, size_t vl) { - return vasubu_vv_u8mf2_m(mask, op1, op2, vl); + return __riscv_vasubu_vv_u8mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasubu_vx_u8mf2_m( @@ -453,7 +453,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf2_t test_vasubu_vx_u8mf2_m(vbool16_t mask, vuint8mf2_t op1, uint8_t op2, size_t vl) { - return vasubu_vx_u8mf2_m(mask, op1, op2, vl); + return __riscv_vasubu_vx_u8mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasubu_vv_u8m1_m( @@ -462,7 +462,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vasubu_vv_u8m1_m(vbool8_t mask, vuint8m1_t op1, vuint8m1_t op2, size_t vl) { - return vasubu_vv_u8m1_m(mask, op1, op2, vl); + return __riscv_vasubu_vv_u8m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasubu_vx_u8m1_m( @@ -471,7 +471,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vasubu_vx_u8m1_m(vbool8_t mask, vuint8m1_t op1, uint8_t op2, size_t vl) { - return vasubu_vx_u8m1_m(mask, op1, op2, vl); + return __riscv_vasubu_vx_u8m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasubu_vv_u8m2_m( @@ -480,7 +480,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m2_t test_vasubu_vv_u8m2_m(vbool4_t mask, vuint8m2_t op1, vuint8m2_t op2, size_t vl) { - return vasubu_vv_u8m2_m(mask, op1, op2, vl); + return __riscv_vasubu_vv_u8m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasubu_vx_u8m2_m( @@ -489,7 +489,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m2_t test_vasubu_vx_u8m2_m(vbool4_t mask, vuint8m2_t op1, uint8_t op2, size_t vl) { - return vasubu_vx_u8m2_m(mask, op1, op2, vl); + return __riscv_vasubu_vx_u8m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasubu_vv_u8m4_m( @@ -498,7 +498,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m4_t test_vasubu_vv_u8m4_m(vbool2_t mask, vuint8m4_t op1, vuint8m4_t op2, size_t vl) { - return vasubu_vv_u8m4_m(mask, op1, op2, vl); + return __riscv_vasubu_vv_u8m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasubu_vx_u8m4_m( @@ -507,7 +507,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m4_t test_vasubu_vx_u8m4_m(vbool2_t mask, vuint8m4_t op1, uint8_t op2, size_t vl) { - return vasubu_vx_u8m4_m(mask, op1, op2, vl); + return __riscv_vasubu_vx_u8m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasubu_vv_u8m8_m( @@ -516,7 +516,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m8_t test_vasubu_vv_u8m8_m(vbool1_t mask, vuint8m8_t op1, vuint8m8_t op2, size_t vl) { - return vasubu_vv_u8m8_m(mask, op1, op2, vl); + return __riscv_vasubu_vv_u8m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasubu_vx_u8m8_m( @@ -525,7 +525,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m8_t test_vasubu_vx_u8m8_m(vbool1_t mask, vuint8m8_t op1, uint8_t op2, size_t vl) { - return vasubu_vx_u8m8_m(mask, op1, op2, vl); + return __riscv_vasubu_vx_u8m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasubu_vv_u16mf4_m( @@ -534,7 +534,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vasubu_vv_u16mf4_m(vbool64_t mask, vuint16mf4_t op1, vuint16mf4_t op2, size_t vl) { - return vasubu_vv_u16mf4_m(mask, op1, op2, vl); + return __riscv_vasubu_vv_u16mf4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasubu_vx_u16mf4_m( @@ -543,7 +543,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vasubu_vx_u16mf4_m(vbool64_t mask, vuint16mf4_t op1, uint16_t op2, size_t vl) { - return vasubu_vx_u16mf4_m(mask, op1, op2, vl); + return __riscv_vasubu_vx_u16mf4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasubu_vv_u16mf2_m( @@ -552,7 +552,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vasubu_vv_u16mf2_m(vbool32_t mask, vuint16mf2_t op1, vuint16mf2_t op2, size_t vl) { - return vasubu_vv_u16mf2_m(mask, op1, op2, vl); + return __riscv_vasubu_vv_u16mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasubu_vx_u16mf2_m( @@ -561,7 +561,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vasubu_vx_u16mf2_m(vbool32_t mask, vuint16mf2_t op1, uint16_t op2, size_t vl) { - return vasubu_vx_u16mf2_m(mask, op1, op2, vl); + return __riscv_vasubu_vx_u16mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasubu_vv_u16m1_m( @@ -570,7 +570,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vasubu_vv_u16m1_m(vbool16_t mask, vuint16m1_t op1, vuint16m1_t op2, size_t vl) { - return vasubu_vv_u16m1_m(mask, op1, op2, vl); + return __riscv_vasubu_vv_u16m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasubu_vx_u16m1_m( @@ -579,7 +579,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vasubu_vx_u16m1_m(vbool16_t mask, vuint16m1_t op1, uint16_t op2, size_t vl) { - return vasubu_vx_u16m1_m(mask, op1, op2, vl); + return __riscv_vasubu_vx_u16m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasubu_vv_u16m2_m( @@ -588,7 +588,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vasubu_vv_u16m2_m(vbool8_t mask, vuint16m2_t op1, vuint16m2_t op2, size_t vl) { - return vasubu_vv_u16m2_m(mask, op1, op2, vl); + return __riscv_vasubu_vv_u16m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasubu_vx_u16m2_m( @@ -597,7 +597,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vasubu_vx_u16m2_m(vbool8_t mask, vuint16m2_t op1, uint16_t op2, size_t vl) { - return vasubu_vx_u16m2_m(mask, op1, op2, vl); + return __riscv_vasubu_vx_u16m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasubu_vv_u16m4_m( @@ -606,7 +606,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_vasubu_vv_u16m4_m(vbool4_t mask, vuint16m4_t op1, vuint16m4_t op2, size_t vl) { - return vasubu_vv_u16m4_m(mask, op1, op2, vl); + return __riscv_vasubu_vv_u16m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasubu_vx_u16m4_m( @@ -615,7 +615,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_vasubu_vx_u16m4_m(vbool4_t mask, vuint16m4_t op1, uint16_t op2, size_t vl) { - return vasubu_vx_u16m4_m(mask, op1, op2, vl); + return __riscv_vasubu_vx_u16m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasubu_vv_u16m8_m( @@ -624,7 +624,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m8_t test_vasubu_vv_u16m8_m(vbool2_t mask, vuint16m8_t op1, vuint16m8_t op2, size_t vl) { - return vasubu_vv_u16m8_m(mask, op1, op2, vl); + return __riscv_vasubu_vv_u16m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasubu_vx_u16m8_m( @@ -633,7 +633,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m8_t test_vasubu_vx_u16m8_m(vbool2_t mask, vuint16m8_t op1, uint16_t op2, size_t vl) { - return vasubu_vx_u16m8_m(mask, op1, op2, vl); + return __riscv_vasubu_vx_u16m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasubu_vv_u32mf2_m( @@ -642,7 +642,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vasubu_vv_u32mf2_m(vbool64_t mask, vuint32mf2_t op1, vuint32mf2_t op2, size_t vl) { - return vasubu_vv_u32mf2_m(mask, op1, op2, vl); + return __riscv_vasubu_vv_u32mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasubu_vx_u32mf2_m( @@ -651,7 +651,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vasubu_vx_u32mf2_m(vbool64_t mask, vuint32mf2_t op1, uint32_t op2, size_t vl) { - return vasubu_vx_u32mf2_m(mask, op1, op2, vl); + return __riscv_vasubu_vx_u32mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasubu_vv_u32m1_m( @@ -660,7 +660,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vasubu_vv_u32m1_m(vbool32_t mask, vuint32m1_t op1, vuint32m1_t op2, size_t vl) { - return vasubu_vv_u32m1_m(mask, op1, op2, vl); + return __riscv_vasubu_vv_u32m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasubu_vx_u32m1_m( @@ -669,7 +669,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vasubu_vx_u32m1_m(vbool32_t mask, vuint32m1_t op1, uint32_t op2, size_t vl) { - return vasubu_vx_u32m1_m(mask, op1, op2, vl); + return __riscv_vasubu_vx_u32m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasubu_vv_u32m2_m( @@ -678,7 +678,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vasubu_vv_u32m2_m(vbool16_t mask, vuint32m2_t op1, vuint32m2_t op2, size_t vl) { - return vasubu_vv_u32m2_m(mask, op1, op2, vl); + return __riscv_vasubu_vv_u32m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasubu_vx_u32m2_m( @@ -687,7 +687,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vasubu_vx_u32m2_m(vbool16_t mask, vuint32m2_t op1, uint32_t op2, size_t vl) { - return vasubu_vx_u32m2_m(mask, op1, op2, vl); + return __riscv_vasubu_vx_u32m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasubu_vv_u32m4_m( @@ -696,7 +696,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vasubu_vv_u32m4_m(vbool8_t mask, vuint32m4_t op1, vuint32m4_t op2, size_t vl) { - return vasubu_vv_u32m4_m(mask, op1, op2, vl); + return __riscv_vasubu_vv_u32m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasubu_vx_u32m4_m( @@ -705,7 +705,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vasubu_vx_u32m4_m(vbool8_t mask, vuint32m4_t op1, uint32_t op2, size_t vl) { - return vasubu_vx_u32m4_m(mask, op1, op2, vl); + return __riscv_vasubu_vx_u32m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasubu_vv_u32m8_m( @@ -714,7 +714,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m8_t test_vasubu_vv_u32m8_m(vbool4_t mask, vuint32m8_t op1, vuint32m8_t op2, size_t vl) { - return vasubu_vv_u32m8_m(mask, op1, op2, vl); + return __riscv_vasubu_vv_u32m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasubu_vx_u32m8_m( @@ -723,7 +723,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m8_t test_vasubu_vx_u32m8_m(vbool4_t mask, vuint32m8_t op1, uint32_t op2, size_t vl) { - return vasubu_vx_u32m8_m(mask, op1, op2, vl); + return __riscv_vasubu_vx_u32m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasubu_vv_u64m1_m( @@ -732,7 +732,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m1_t test_vasubu_vv_u64m1_m(vbool64_t mask, vuint64m1_t op1, vuint64m1_t op2, size_t vl) { - return vasubu_vv_u64m1_m(mask, op1, op2, vl); + return __riscv_vasubu_vv_u64m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasubu_vx_u64m1_m( @@ -741,7 +741,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m1_t test_vasubu_vx_u64m1_m(vbool64_t mask, vuint64m1_t op1, uint64_t op2, size_t vl) { - return vasubu_vx_u64m1_m(mask, op1, op2, vl); + return __riscv_vasubu_vx_u64m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasubu_vv_u64m2_m( @@ -750,7 +750,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m2_t test_vasubu_vv_u64m2_m(vbool32_t mask, vuint64m2_t op1, vuint64m2_t op2, size_t vl) { - return vasubu_vv_u64m2_m(mask, op1, op2, vl); + return __riscv_vasubu_vv_u64m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasubu_vx_u64m2_m( @@ -759,7 +759,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m2_t test_vasubu_vx_u64m2_m(vbool32_t mask, vuint64m2_t op1, uint64_t op2, size_t vl) { - return vasubu_vx_u64m2_m(mask, op1, op2, vl); + return __riscv_vasubu_vx_u64m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasubu_vv_u64m4_m( @@ -768,7 +768,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m4_t test_vasubu_vv_u64m4_m(vbool16_t mask, vuint64m4_t op1, vuint64m4_t op2, size_t vl) { - return vasubu_vv_u64m4_m(mask, op1, op2, vl); + return __riscv_vasubu_vv_u64m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasubu_vx_u64m4_m( @@ -777,7 +777,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m4_t test_vasubu_vx_u64m4_m(vbool16_t mask, vuint64m4_t op1, uint64_t op2, size_t vl) { - return vasubu_vx_u64m4_m(mask, op1, op2, vl); + return __riscv_vasubu_vx_u64m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasubu_vv_u64m8_m( @@ -786,7 +786,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m8_t test_vasubu_vv_u64m8_m(vbool8_t mask, vuint64m8_t op1, vuint64m8_t op2, size_t vl) { - return vasubu_vv_u64m8_m(mask, op1, op2, vl); + return __riscv_vasubu_vv_u64m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vasubu_vx_u64m8_m( @@ -795,6 +795,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m8_t test_vasubu_vx_u64m8_m(vbool8_t mask, vuint64m8_t op1, uint64_t op2, size_t vl) { - return vasubu_vx_u64m8_m(mask, op1, op2, vl); + return __riscv_vasubu_vx_u64m8_m(mask, op1, op2, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vcompress.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vcompress.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vcompress.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vcompress.c @@ -13,7 +13,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vcompress_vm_f16mf4(vfloat16mf4_t src, vbool64_t mask, size_t vl) { - return vcompress_vm_f16mf4(src, mask, vl); + return __riscv_vcompress_vm_f16mf4(src, mask, vl); } // CHECK-RV64-LABEL: @test_vcompress_vm_f16mf2( @@ -22,7 +22,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vcompress_vm_f16mf2(vfloat16mf2_t src, vbool32_t mask, size_t vl) { - return vcompress_vm_f16mf2(src, mask, vl); + return __riscv_vcompress_vm_f16mf2(src, mask, vl); } // CHECK-RV64-LABEL: @test_vcompress_vm_f16m1( @@ -31,7 +31,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vcompress_vm_f16m1(vfloat16m1_t src, vbool16_t mask, size_t vl) { - return vcompress_vm_f16m1(src, mask, vl); + return __riscv_vcompress_vm_f16m1(src, mask, vl); } // CHECK-RV64-LABEL: @test_vcompress_vm_f16m2( @@ -40,7 +40,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vcompress_vm_f16m2(vfloat16m2_t src, vbool8_t mask, size_t vl) { - return vcompress_vm_f16m2(src, mask, vl); + return __riscv_vcompress_vm_f16m2(src, mask, vl); } // CHECK-RV64-LABEL: @test_vcompress_vm_f16m4( @@ -49,7 +49,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vcompress_vm_f16m4(vfloat16m4_t src, vbool4_t mask, size_t vl) { - return vcompress_vm_f16m4(src, mask, vl); + return __riscv_vcompress_vm_f16m4(src, mask, vl); } // CHECK-RV64-LABEL: @test_vcompress_vm_f16m8( @@ -58,7 +58,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vcompress_vm_f16m8(vfloat16m8_t src, vbool2_t mask, size_t vl) { - return vcompress_vm_f16m8(src, mask, vl); + return __riscv_vcompress_vm_f16m8(src, mask, vl); } // CHECK-RV64-LABEL: @test_vcompress_vm_f32mf2( @@ -67,7 +67,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vcompress_vm_f32mf2(vfloat32mf2_t src, vbool64_t mask, size_t vl) { - return vcompress_vm_f32mf2(src, mask, vl); + return __riscv_vcompress_vm_f32mf2(src, mask, vl); } // CHECK-RV64-LABEL: @test_vcompress_vm_f32m1( @@ -76,7 +76,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vcompress_vm_f32m1(vfloat32m1_t src, vbool32_t mask, size_t vl) { - return vcompress_vm_f32m1(src, mask, vl); + return __riscv_vcompress_vm_f32m1(src, mask, vl); } // CHECK-RV64-LABEL: @test_vcompress_vm_f32m2( @@ -85,7 +85,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vcompress_vm_f32m2(vfloat32m2_t src, vbool16_t mask, size_t vl) { - return vcompress_vm_f32m2(src, mask, vl); + return __riscv_vcompress_vm_f32m2(src, mask, vl); } // CHECK-RV64-LABEL: @test_vcompress_vm_f32m4( @@ -94,7 +94,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vcompress_vm_f32m4(vfloat32m4_t src, vbool8_t mask, size_t vl) { - return vcompress_vm_f32m4(src, mask, vl); + return __riscv_vcompress_vm_f32m4(src, mask, vl); } // CHECK-RV64-LABEL: @test_vcompress_vm_f32m8( @@ -103,7 +103,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vcompress_vm_f32m8(vfloat32m8_t src, vbool4_t mask, size_t vl) { - return vcompress_vm_f32m8(src, mask, vl); + return __riscv_vcompress_vm_f32m8(src, mask, vl); } // CHECK-RV64-LABEL: @test_vcompress_vm_f64m1( @@ -112,7 +112,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vcompress_vm_f64m1(vfloat64m1_t src, vbool64_t mask, size_t vl) { - return vcompress_vm_f64m1(src, mask, vl); + return __riscv_vcompress_vm_f64m1(src, mask, vl); } // CHECK-RV64-LABEL: @test_vcompress_vm_f64m2( @@ -121,7 +121,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vcompress_vm_f64m2(vfloat64m2_t src, vbool32_t mask, size_t vl) { - return vcompress_vm_f64m2(src, mask, vl); + return __riscv_vcompress_vm_f64m2(src, mask, vl); } // CHECK-RV64-LABEL: @test_vcompress_vm_f64m4( @@ -130,7 +130,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vcompress_vm_f64m4(vfloat64m4_t src, vbool16_t mask, size_t vl) { - return vcompress_vm_f64m4(src, mask, vl); + return __riscv_vcompress_vm_f64m4(src, mask, vl); } // CHECK-RV64-LABEL: @test_vcompress_vm_f64m8( @@ -139,7 +139,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vcompress_vm_f64m8(vfloat64m8_t src, vbool8_t mask, size_t vl) { - return vcompress_vm_f64m8(src, mask, vl); + return __riscv_vcompress_vm_f64m8(src, mask, vl); } // CHECK-RV64-LABEL: @test_vcompress_vm_i8mf8( @@ -148,7 +148,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vcompress_vm_i8mf8(vint8mf8_t src, vbool64_t mask, size_t vl) { - return vcompress_vm_i8mf8(src, mask, vl); + return __riscv_vcompress_vm_i8mf8(src, mask, vl); } // CHECK-RV64-LABEL: @test_vcompress_vm_i8mf4( @@ -157,7 +157,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vcompress_vm_i8mf4(vint8mf4_t src, vbool32_t mask, size_t vl) { - return vcompress_vm_i8mf4(src, mask, vl); + return __riscv_vcompress_vm_i8mf4(src, mask, vl); } // CHECK-RV64-LABEL: @test_vcompress_vm_i8mf2( @@ -166,7 +166,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vcompress_vm_i8mf2(vint8mf2_t src, vbool16_t mask, size_t vl) { - return vcompress_vm_i8mf2(src, mask, vl); + return __riscv_vcompress_vm_i8mf2(src, mask, vl); } // CHECK-RV64-LABEL: @test_vcompress_vm_i8m1( @@ -175,7 +175,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vcompress_vm_i8m1(vint8m1_t src, vbool8_t mask, size_t vl) { - return vcompress_vm_i8m1(src, mask, vl); + return __riscv_vcompress_vm_i8m1(src, mask, vl); } // CHECK-RV64-LABEL: @test_vcompress_vm_i8m2( @@ -184,7 +184,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m2_t test_vcompress_vm_i8m2(vint8m2_t src, vbool4_t mask, size_t vl) { - return vcompress_vm_i8m2(src, mask, vl); + return __riscv_vcompress_vm_i8m2(src, mask, vl); } // CHECK-RV64-LABEL: @test_vcompress_vm_i8m4( @@ -193,7 +193,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m4_t test_vcompress_vm_i8m4(vint8m4_t src, vbool2_t mask, size_t vl) { - return vcompress_vm_i8m4(src, mask, vl); + return __riscv_vcompress_vm_i8m4(src, mask, vl); } // CHECK-RV64-LABEL: @test_vcompress_vm_i8m8( @@ -202,7 +202,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m8_t test_vcompress_vm_i8m8(vint8m8_t src, vbool1_t mask, size_t vl) { - return vcompress_vm_i8m8(src, mask, vl); + return __riscv_vcompress_vm_i8m8(src, mask, vl); } // CHECK-RV64-LABEL: @test_vcompress_vm_i16mf4( @@ -211,7 +211,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vcompress_vm_i16mf4(vint16mf4_t src, vbool64_t mask, size_t vl) { - return vcompress_vm_i16mf4(src, mask, vl); + return __riscv_vcompress_vm_i16mf4(src, mask, vl); } // CHECK-RV64-LABEL: @test_vcompress_vm_i16mf2( @@ -220,7 +220,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vcompress_vm_i16mf2(vint16mf2_t src, vbool32_t mask, size_t vl) { - return vcompress_vm_i16mf2(src, mask, vl); + return __riscv_vcompress_vm_i16mf2(src, mask, vl); } // CHECK-RV64-LABEL: @test_vcompress_vm_i16m1( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vcompress_vm_i16m1(vint16m1_t src, vbool16_t mask, size_t vl) { - return vcompress_vm_i16m1(src, mask, vl); + return __riscv_vcompress_vm_i16m1(src, mask, vl); } // CHECK-RV64-LABEL: @test_vcompress_vm_i16m2( @@ -238,7 +238,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vcompress_vm_i16m2(vint16m2_t src, vbool8_t mask, size_t vl) { - return vcompress_vm_i16m2(src, mask, vl); + return __riscv_vcompress_vm_i16m2(src, mask, vl); } // CHECK-RV64-LABEL: @test_vcompress_vm_i16m4( @@ -247,7 +247,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vcompress_vm_i16m4(vint16m4_t src, vbool4_t mask, size_t vl) { - return vcompress_vm_i16m4(src, mask, vl); + return __riscv_vcompress_vm_i16m4(src, mask, vl); } // CHECK-RV64-LABEL: @test_vcompress_vm_i16m8( @@ -256,7 +256,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m8_t test_vcompress_vm_i16m8(vint16m8_t src, vbool2_t mask, size_t vl) { - return vcompress_vm_i16m8(src, mask, vl); + return __riscv_vcompress_vm_i16m8(src, mask, vl); } // CHECK-RV64-LABEL: @test_vcompress_vm_i32mf2( @@ -265,7 +265,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vcompress_vm_i32mf2(vint32mf2_t src, vbool64_t mask, size_t vl) { - return vcompress_vm_i32mf2(src, mask, vl); + return __riscv_vcompress_vm_i32mf2(src, mask, vl); } // CHECK-RV64-LABEL: @test_vcompress_vm_i32m1( @@ -274,7 +274,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vcompress_vm_i32m1(vint32m1_t src, vbool32_t mask, size_t vl) { - return vcompress_vm_i32m1(src, mask, vl); + return __riscv_vcompress_vm_i32m1(src, mask, vl); } // CHECK-RV64-LABEL: @test_vcompress_vm_i32m2( @@ -283,7 +283,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vcompress_vm_i32m2(vint32m2_t src, vbool16_t mask, size_t vl) { - return vcompress_vm_i32m2(src, mask, vl); + return __riscv_vcompress_vm_i32m2(src, mask, vl); } // CHECK-RV64-LABEL: @test_vcompress_vm_i32m4( @@ -292,7 +292,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vcompress_vm_i32m4(vint32m4_t src, vbool8_t mask, size_t vl) { - return vcompress_vm_i32m4(src, mask, vl); + return __riscv_vcompress_vm_i32m4(src, mask, vl); } // CHECK-RV64-LABEL: @test_vcompress_vm_i32m8( @@ -301,7 +301,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m8_t test_vcompress_vm_i32m8(vint32m8_t src, vbool4_t mask, size_t vl) { - return vcompress_vm_i32m8(src, mask, vl); + return __riscv_vcompress_vm_i32m8(src, mask, vl); } // CHECK-RV64-LABEL: @test_vcompress_vm_i64m1( @@ -310,7 +310,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vcompress_vm_i64m1(vint64m1_t src, vbool64_t mask, size_t vl) { - return vcompress_vm_i64m1(src, mask, vl); + return __riscv_vcompress_vm_i64m1(src, mask, vl); } // CHECK-RV64-LABEL: @test_vcompress_vm_i64m2( @@ -319,7 +319,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m2_t test_vcompress_vm_i64m2(vint64m2_t src, vbool32_t mask, size_t vl) { - return vcompress_vm_i64m2(src, mask, vl); + return __riscv_vcompress_vm_i64m2(src, mask, vl); } // CHECK-RV64-LABEL: @test_vcompress_vm_i64m4( @@ -328,7 +328,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m4_t test_vcompress_vm_i64m4(vint64m4_t src, vbool16_t mask, size_t vl) { - return vcompress_vm_i64m4(src, mask, vl); + return __riscv_vcompress_vm_i64m4(src, mask, vl); } // CHECK-RV64-LABEL: @test_vcompress_vm_i64m8( @@ -337,7 +337,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m8_t test_vcompress_vm_i64m8(vint64m8_t src, vbool8_t mask, size_t vl) { - return vcompress_vm_i64m8(src, mask, vl); + return __riscv_vcompress_vm_i64m8(src, mask, vl); } // CHECK-RV64-LABEL: @test_vcompress_vm_u8mf8( @@ -346,7 +346,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf8_t test_vcompress_vm_u8mf8(vuint8mf8_t src, vbool64_t mask, size_t vl) { - return vcompress_vm_u8mf8(src, mask, vl); + return __riscv_vcompress_vm_u8mf8(src, mask, vl); } // CHECK-RV64-LABEL: @test_vcompress_vm_u8mf4( @@ -355,7 +355,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf4_t test_vcompress_vm_u8mf4(vuint8mf4_t src, vbool32_t mask, size_t vl) { - return vcompress_vm_u8mf4(src, mask, vl); + return __riscv_vcompress_vm_u8mf4(src, mask, vl); } // CHECK-RV64-LABEL: @test_vcompress_vm_u8mf2( @@ -364,7 +364,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf2_t test_vcompress_vm_u8mf2(vuint8mf2_t src, vbool16_t mask, size_t vl) { - return vcompress_vm_u8mf2(src, mask, vl); + return __riscv_vcompress_vm_u8mf2(src, mask, vl); } // CHECK-RV64-LABEL: @test_vcompress_vm_u8m1( @@ -373,7 +373,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vcompress_vm_u8m1(vuint8m1_t src, vbool8_t mask, size_t vl) { - return vcompress_vm_u8m1(src, mask, vl); + return __riscv_vcompress_vm_u8m1(src, mask, vl); } // CHECK-RV64-LABEL: @test_vcompress_vm_u8m2( @@ -382,7 +382,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m2_t test_vcompress_vm_u8m2(vuint8m2_t src, vbool4_t mask, size_t vl) { - return vcompress_vm_u8m2(src, mask, vl); + return __riscv_vcompress_vm_u8m2(src, mask, vl); } // CHECK-RV64-LABEL: @test_vcompress_vm_u8m4( @@ -391,7 +391,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m4_t test_vcompress_vm_u8m4(vuint8m4_t src, vbool2_t mask, size_t vl) { - return vcompress_vm_u8m4(src, mask, vl); + return __riscv_vcompress_vm_u8m4(src, mask, vl); } // CHECK-RV64-LABEL: @test_vcompress_vm_u8m8( @@ -400,7 +400,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m8_t test_vcompress_vm_u8m8(vuint8m8_t src, vbool1_t mask, size_t vl) { - return vcompress_vm_u8m8(src, mask, vl); + return __riscv_vcompress_vm_u8m8(src, mask, vl); } // CHECK-RV64-LABEL: @test_vcompress_vm_u16mf4( @@ -409,7 +409,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vcompress_vm_u16mf4(vuint16mf4_t src, vbool64_t mask, size_t vl) { - return vcompress_vm_u16mf4(src, mask, vl); + return __riscv_vcompress_vm_u16mf4(src, mask, vl); } // CHECK-RV64-LABEL: @test_vcompress_vm_u16mf2( @@ -418,7 +418,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vcompress_vm_u16mf2(vuint16mf2_t src, vbool32_t mask, size_t vl) { - return vcompress_vm_u16mf2(src, mask, vl); + return __riscv_vcompress_vm_u16mf2(src, mask, vl); } // CHECK-RV64-LABEL: @test_vcompress_vm_u16m1( @@ -427,7 +427,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vcompress_vm_u16m1(vuint16m1_t src, vbool16_t mask, size_t vl) { - return vcompress_vm_u16m1(src, mask, vl); + return __riscv_vcompress_vm_u16m1(src, mask, vl); } // CHECK-RV64-LABEL: @test_vcompress_vm_u16m2( @@ -436,7 +436,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vcompress_vm_u16m2(vuint16m2_t src, vbool8_t mask, size_t vl) { - return vcompress_vm_u16m2(src, mask, vl); + return __riscv_vcompress_vm_u16m2(src, mask, vl); } // CHECK-RV64-LABEL: @test_vcompress_vm_u16m4( @@ -445,7 +445,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_vcompress_vm_u16m4(vuint16m4_t src, vbool4_t mask, size_t vl) { - return vcompress_vm_u16m4(src, mask, vl); + return __riscv_vcompress_vm_u16m4(src, mask, vl); } // CHECK-RV64-LABEL: @test_vcompress_vm_u16m8( @@ -454,7 +454,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m8_t test_vcompress_vm_u16m8(vuint16m8_t src, vbool2_t mask, size_t vl) { - return vcompress_vm_u16m8(src, mask, vl); + return __riscv_vcompress_vm_u16m8(src, mask, vl); } // CHECK-RV64-LABEL: @test_vcompress_vm_u32mf2( @@ -463,7 +463,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vcompress_vm_u32mf2(vuint32mf2_t src, vbool64_t mask, size_t vl) { - return vcompress_vm_u32mf2(src, mask, vl); + return __riscv_vcompress_vm_u32mf2(src, mask, vl); } // CHECK-RV64-LABEL: @test_vcompress_vm_u32m1( @@ -472,7 +472,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vcompress_vm_u32m1(vuint32m1_t src, vbool32_t mask, size_t vl) { - return vcompress_vm_u32m1(src, mask, vl); + return __riscv_vcompress_vm_u32m1(src, mask, vl); } // CHECK-RV64-LABEL: @test_vcompress_vm_u32m2( @@ -481,7 +481,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vcompress_vm_u32m2(vuint32m2_t src, vbool16_t mask, size_t vl) { - return vcompress_vm_u32m2(src, mask, vl); + return __riscv_vcompress_vm_u32m2(src, mask, vl); } // CHECK-RV64-LABEL: @test_vcompress_vm_u32m4( @@ -490,7 +490,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vcompress_vm_u32m4(vuint32m4_t src, vbool8_t mask, size_t vl) { - return vcompress_vm_u32m4(src, mask, vl); + return __riscv_vcompress_vm_u32m4(src, mask, vl); } // CHECK-RV64-LABEL: @test_vcompress_vm_u32m8( @@ -499,7 +499,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m8_t test_vcompress_vm_u32m8(vuint32m8_t src, vbool4_t mask, size_t vl) { - return vcompress_vm_u32m8(src, mask, vl); + return __riscv_vcompress_vm_u32m8(src, mask, vl); } // CHECK-RV64-LABEL: @test_vcompress_vm_u64m1( @@ -508,7 +508,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m1_t test_vcompress_vm_u64m1(vuint64m1_t src, vbool64_t mask, size_t vl) { - return vcompress_vm_u64m1(src, mask, vl); + return __riscv_vcompress_vm_u64m1(src, mask, vl); } // CHECK-RV64-LABEL: @test_vcompress_vm_u64m2( @@ -517,7 +517,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m2_t test_vcompress_vm_u64m2(vuint64m2_t src, vbool32_t mask, size_t vl) { - return vcompress_vm_u64m2(src, mask, vl); + return __riscv_vcompress_vm_u64m2(src, mask, vl); } // CHECK-RV64-LABEL: @test_vcompress_vm_u64m4( @@ -526,7 +526,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m4_t test_vcompress_vm_u64m4(vuint64m4_t src, vbool16_t mask, size_t vl) { - return vcompress_vm_u64m4(src, mask, vl); + return __riscv_vcompress_vm_u64m4(src, mask, vl); } // CHECK-RV64-LABEL: @test_vcompress_vm_u64m8( @@ -535,6 +535,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m8_t test_vcompress_vm_u64m8(vuint64m8_t src, vbool8_t mask, size_t vl) { - return vcompress_vm_u64m8(src, mask, vl); + return __riscv_vcompress_vm_u64m8(src, mask, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vcpop.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vcpop.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vcpop.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vcpop.c @@ -13,7 +13,7 @@ // CHECK-RV64-NEXT: ret i64 [[TMP0]] // unsigned long test_vcpop_m_b1(vbool1_t op1, size_t vl) { - return vcpop_m_b1(op1, vl); + return __riscv_vcpop_m_b1(op1, vl); } // CHECK-RV64-LABEL: @test_vcpop_m_b2( @@ -22,7 +22,7 @@ // CHECK-RV64-NEXT: ret i64 [[TMP0]] // unsigned long test_vcpop_m_b2(vbool2_t op1, size_t vl) { - return vcpop_m_b2(op1, vl); + return __riscv_vcpop_m_b2(op1, vl); } // CHECK-RV64-LABEL: @test_vcpop_m_b4( @@ -31,7 +31,7 @@ // CHECK-RV64-NEXT: ret i64 [[TMP0]] // unsigned long test_vcpop_m_b4(vbool4_t op1, size_t vl) { - return vcpop_m_b4(op1, vl); + return __riscv_vcpop_m_b4(op1, vl); } // CHECK-RV64-LABEL: @test_vcpop_m_b8( @@ -40,7 +40,7 @@ // CHECK-RV64-NEXT: ret i64 [[TMP0]] // unsigned long test_vcpop_m_b8(vbool8_t op1, size_t vl) { - return vcpop_m_b8(op1, vl); + return __riscv_vcpop_m_b8(op1, vl); } // CHECK-RV64-LABEL: @test_vcpop_m_b16( @@ -49,7 +49,7 @@ // CHECK-RV64-NEXT: ret i64 [[TMP0]] // unsigned long test_vcpop_m_b16(vbool16_t op1, size_t vl) { - return vcpop_m_b16(op1, vl); + return __riscv_vcpop_m_b16(op1, vl); } // CHECK-RV64-LABEL: @test_vcpop_m_b32( @@ -58,7 +58,7 @@ // CHECK-RV64-NEXT: ret i64 [[TMP0]] // unsigned long test_vcpop_m_b32(vbool32_t op1, size_t vl) { - return vcpop_m_b32(op1, vl); + return __riscv_vcpop_m_b32(op1, vl); } // CHECK-RV64-LABEL: @test_vcpop_m_b64( @@ -67,7 +67,7 @@ // CHECK-RV64-NEXT: ret i64 [[TMP0]] // unsigned long test_vcpop_m_b64(vbool64_t op1, size_t vl) { - return vcpop_m_b64(op1, vl); + return __riscv_vcpop_m_b64(op1, vl); } // CHECK-RV64-LABEL: @test_vcpop_m_b1_m( @@ -76,7 +76,7 @@ // CHECK-RV64-NEXT: ret i64 [[TMP0]] // unsigned long test_vcpop_m_b1_m(vbool1_t mask, vbool1_t op1, size_t vl) { - return vcpop_m_b1_m(mask, op1, vl); + return __riscv_vcpop_m_b1_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vcpop_m_b2_m( @@ -85,7 +85,7 @@ // CHECK-RV64-NEXT: ret i64 [[TMP0]] // unsigned long test_vcpop_m_b2_m(vbool2_t mask, vbool2_t op1, size_t vl) { - return vcpop_m_b2_m(mask, op1, vl); + return __riscv_vcpop_m_b2_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vcpop_m_b4_m( @@ -94,7 +94,7 @@ // CHECK-RV64-NEXT: ret i64 [[TMP0]] // unsigned long test_vcpop_m_b4_m(vbool4_t mask, vbool4_t op1, size_t vl) { - return vcpop_m_b4_m(mask, op1, vl); + return __riscv_vcpop_m_b4_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vcpop_m_b8_m( @@ -103,7 +103,7 @@ // CHECK-RV64-NEXT: ret i64 [[TMP0]] // unsigned long test_vcpop_m_b8_m(vbool8_t mask, vbool8_t op1, size_t vl) { - return vcpop_m_b8_m(mask, op1, vl); + return __riscv_vcpop_m_b8_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vcpop_m_b16_m( @@ -112,7 +112,7 @@ // CHECK-RV64-NEXT: ret i64 [[TMP0]] // unsigned long test_vcpop_m_b16_m(vbool16_t mask, vbool16_t op1, size_t vl) { - return vcpop_m_b16_m(mask, op1, vl); + return __riscv_vcpop_m_b16_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vcpop_m_b32_m( @@ -121,7 +121,7 @@ // CHECK-RV64-NEXT: ret i64 [[TMP0]] // unsigned long test_vcpop_m_b32_m(vbool32_t mask, vbool32_t op1, size_t vl) { - return vcpop_m_b32_m(mask, op1, vl); + return __riscv_vcpop_m_b32_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vcpop_m_b64_m( @@ -130,6 +130,6 @@ // CHECK-RV64-NEXT: ret i64 [[TMP0]] // unsigned long test_vcpop_m_b64_m(vbool64_t mask, vbool64_t op1, size_t vl) { - return vcpop_m_b64_m(mask, op1, vl); + return __riscv_vcpop_m_b64_m(mask, op1, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vdiv.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vdiv.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vdiv.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vdiv.c @@ -12,7 +12,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vdiv_vv_i8mf8(vint8mf8_t op1, vint8mf8_t op2, size_t vl) { - return vdiv_vv_i8mf8(op1, op2, vl); + return __riscv_vdiv_vv_i8mf8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdiv_vx_i8mf8( @@ -21,7 +21,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vdiv_vx_i8mf8(vint8mf8_t op1, int8_t op2, size_t vl) { - return vdiv_vx_i8mf8(op1, op2, vl); + return __riscv_vdiv_vx_i8mf8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdiv_vv_i8mf4( @@ -30,7 +30,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vdiv_vv_i8mf4(vint8mf4_t op1, vint8mf4_t op2, size_t vl) { - return vdiv_vv_i8mf4(op1, op2, vl); + return __riscv_vdiv_vv_i8mf4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdiv_vx_i8mf4( @@ -39,7 +39,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vdiv_vx_i8mf4(vint8mf4_t op1, int8_t op2, size_t vl) { - return vdiv_vx_i8mf4(op1, op2, vl); + return __riscv_vdiv_vx_i8mf4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdiv_vv_i8mf2( @@ -48,7 +48,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vdiv_vv_i8mf2(vint8mf2_t op1, vint8mf2_t op2, size_t vl) { - return vdiv_vv_i8mf2(op1, op2, vl); + return __riscv_vdiv_vv_i8mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdiv_vx_i8mf2( @@ -57,7 +57,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vdiv_vx_i8mf2(vint8mf2_t op1, int8_t op2, size_t vl) { - return vdiv_vx_i8mf2(op1, op2, vl); + return __riscv_vdiv_vx_i8mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdiv_vv_i8m1( @@ -66,7 +66,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vdiv_vv_i8m1(vint8m1_t op1, vint8m1_t op2, size_t vl) { - return vdiv_vv_i8m1(op1, op2, vl); + return __riscv_vdiv_vv_i8m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdiv_vx_i8m1( @@ -75,7 +75,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vdiv_vx_i8m1(vint8m1_t op1, int8_t op2, size_t vl) { - return vdiv_vx_i8m1(op1, op2, vl); + return __riscv_vdiv_vx_i8m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdiv_vv_i8m2( @@ -84,7 +84,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m2_t test_vdiv_vv_i8m2(vint8m2_t op1, vint8m2_t op2, size_t vl) { - return vdiv_vv_i8m2(op1, op2, vl); + return __riscv_vdiv_vv_i8m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdiv_vx_i8m2( @@ -93,7 +93,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m2_t test_vdiv_vx_i8m2(vint8m2_t op1, int8_t op2, size_t vl) { - return vdiv_vx_i8m2(op1, op2, vl); + return __riscv_vdiv_vx_i8m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdiv_vv_i8m4( @@ -102,7 +102,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m4_t test_vdiv_vv_i8m4(vint8m4_t op1, vint8m4_t op2, size_t vl) { - return vdiv_vv_i8m4(op1, op2, vl); + return __riscv_vdiv_vv_i8m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdiv_vx_i8m4( @@ -111,7 +111,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m4_t test_vdiv_vx_i8m4(vint8m4_t op1, int8_t op2, size_t vl) { - return vdiv_vx_i8m4(op1, op2, vl); + return __riscv_vdiv_vx_i8m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdiv_vv_i8m8( @@ -120,7 +120,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m8_t test_vdiv_vv_i8m8(vint8m8_t op1, vint8m8_t op2, size_t vl) { - return vdiv_vv_i8m8(op1, op2, vl); + return __riscv_vdiv_vv_i8m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdiv_vx_i8m8( @@ -129,7 +129,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m8_t test_vdiv_vx_i8m8(vint8m8_t op1, int8_t op2, size_t vl) { - return vdiv_vx_i8m8(op1, op2, vl); + return __riscv_vdiv_vx_i8m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdiv_vv_i16mf4( @@ -138,7 +138,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vdiv_vv_i16mf4(vint16mf4_t op1, vint16mf4_t op2, size_t vl) { - return vdiv_vv_i16mf4(op1, op2, vl); + return __riscv_vdiv_vv_i16mf4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdiv_vx_i16mf4( @@ -147,7 +147,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vdiv_vx_i16mf4(vint16mf4_t op1, int16_t op2, size_t vl) { - return vdiv_vx_i16mf4(op1, op2, vl); + return __riscv_vdiv_vx_i16mf4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdiv_vv_i16mf2( @@ -156,7 +156,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vdiv_vv_i16mf2(vint16mf2_t op1, vint16mf2_t op2, size_t vl) { - return vdiv_vv_i16mf2(op1, op2, vl); + return __riscv_vdiv_vv_i16mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdiv_vx_i16mf2( @@ -165,7 +165,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vdiv_vx_i16mf2(vint16mf2_t op1, int16_t op2, size_t vl) { - return vdiv_vx_i16mf2(op1, op2, vl); + return __riscv_vdiv_vx_i16mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdiv_vv_i16m1( @@ -174,7 +174,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vdiv_vv_i16m1(vint16m1_t op1, vint16m1_t op2, size_t vl) { - return vdiv_vv_i16m1(op1, op2, vl); + return __riscv_vdiv_vv_i16m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdiv_vx_i16m1( @@ -183,7 +183,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vdiv_vx_i16m1(vint16m1_t op1, int16_t op2, size_t vl) { - return vdiv_vx_i16m1(op1, op2, vl); + return __riscv_vdiv_vx_i16m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdiv_vv_i16m2( @@ -192,7 +192,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vdiv_vv_i16m2(vint16m2_t op1, vint16m2_t op2, size_t vl) { - return vdiv_vv_i16m2(op1, op2, vl); + return __riscv_vdiv_vv_i16m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdiv_vx_i16m2( @@ -201,7 +201,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vdiv_vx_i16m2(vint16m2_t op1, int16_t op2, size_t vl) { - return vdiv_vx_i16m2(op1, op2, vl); + return __riscv_vdiv_vx_i16m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdiv_vv_i16m4( @@ -210,7 +210,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vdiv_vv_i16m4(vint16m4_t op1, vint16m4_t op2, size_t vl) { - return vdiv_vv_i16m4(op1, op2, vl); + return __riscv_vdiv_vv_i16m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdiv_vx_i16m4( @@ -219,7 +219,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vdiv_vx_i16m4(vint16m4_t op1, int16_t op2, size_t vl) { - return vdiv_vx_i16m4(op1, op2, vl); + return __riscv_vdiv_vx_i16m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdiv_vv_i16m8( @@ -228,7 +228,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m8_t test_vdiv_vv_i16m8(vint16m8_t op1, vint16m8_t op2, size_t vl) { - return vdiv_vv_i16m8(op1, op2, vl); + return __riscv_vdiv_vv_i16m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdiv_vx_i16m8( @@ -237,7 +237,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m8_t test_vdiv_vx_i16m8(vint16m8_t op1, int16_t op2, size_t vl) { - return vdiv_vx_i16m8(op1, op2, vl); + return __riscv_vdiv_vx_i16m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdiv_vv_i32mf2( @@ -246,7 +246,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vdiv_vv_i32mf2(vint32mf2_t op1, vint32mf2_t op2, size_t vl) { - return vdiv_vv_i32mf2(op1, op2, vl); + return __riscv_vdiv_vv_i32mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdiv_vx_i32mf2( @@ -255,7 +255,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vdiv_vx_i32mf2(vint32mf2_t op1, int32_t op2, size_t vl) { - return vdiv_vx_i32mf2(op1, op2, vl); + return __riscv_vdiv_vx_i32mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdiv_vv_i32m1( @@ -264,7 +264,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vdiv_vv_i32m1(vint32m1_t op1, vint32m1_t op2, size_t vl) { - return vdiv_vv_i32m1(op1, op2, vl); + return __riscv_vdiv_vv_i32m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdiv_vx_i32m1( @@ -273,7 +273,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vdiv_vx_i32m1(vint32m1_t op1, int32_t op2, size_t vl) { - return vdiv_vx_i32m1(op1, op2, vl); + return __riscv_vdiv_vx_i32m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdiv_vv_i32m2( @@ -282,7 +282,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vdiv_vv_i32m2(vint32m2_t op1, vint32m2_t op2, size_t vl) { - return vdiv_vv_i32m2(op1, op2, vl); + return __riscv_vdiv_vv_i32m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdiv_vx_i32m2( @@ -291,7 +291,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vdiv_vx_i32m2(vint32m2_t op1, int32_t op2, size_t vl) { - return vdiv_vx_i32m2(op1, op2, vl); + return __riscv_vdiv_vx_i32m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdiv_vv_i32m4( @@ -300,7 +300,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vdiv_vv_i32m4(vint32m4_t op1, vint32m4_t op2, size_t vl) { - return vdiv_vv_i32m4(op1, op2, vl); + return __riscv_vdiv_vv_i32m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdiv_vx_i32m4( @@ -309,7 +309,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vdiv_vx_i32m4(vint32m4_t op1, int32_t op2, size_t vl) { - return vdiv_vx_i32m4(op1, op2, vl); + return __riscv_vdiv_vx_i32m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdiv_vv_i32m8( @@ -318,7 +318,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m8_t test_vdiv_vv_i32m8(vint32m8_t op1, vint32m8_t op2, size_t vl) { - return vdiv_vv_i32m8(op1, op2, vl); + return __riscv_vdiv_vv_i32m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdiv_vx_i32m8( @@ -327,7 +327,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m8_t test_vdiv_vx_i32m8(vint32m8_t op1, int32_t op2, size_t vl) { - return vdiv_vx_i32m8(op1, op2, vl); + return __riscv_vdiv_vx_i32m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdiv_vv_i64m1( @@ -336,7 +336,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vdiv_vv_i64m1(vint64m1_t op1, vint64m1_t op2, size_t vl) { - return vdiv_vv_i64m1(op1, op2, vl); + return __riscv_vdiv_vv_i64m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdiv_vx_i64m1( @@ -345,7 +345,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vdiv_vx_i64m1(vint64m1_t op1, int64_t op2, size_t vl) { - return vdiv_vx_i64m1(op1, op2, vl); + return __riscv_vdiv_vx_i64m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdiv_vv_i64m2( @@ -354,7 +354,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m2_t test_vdiv_vv_i64m2(vint64m2_t op1, vint64m2_t op2, size_t vl) { - return vdiv_vv_i64m2(op1, op2, vl); + return __riscv_vdiv_vv_i64m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdiv_vx_i64m2( @@ -363,7 +363,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m2_t test_vdiv_vx_i64m2(vint64m2_t op1, int64_t op2, size_t vl) { - return vdiv_vx_i64m2(op1, op2, vl); + return __riscv_vdiv_vx_i64m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdiv_vv_i64m4( @@ -372,7 +372,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m4_t test_vdiv_vv_i64m4(vint64m4_t op1, vint64m4_t op2, size_t vl) { - return vdiv_vv_i64m4(op1, op2, vl); + return __riscv_vdiv_vv_i64m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdiv_vx_i64m4( @@ -381,7 +381,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m4_t test_vdiv_vx_i64m4(vint64m4_t op1, int64_t op2, size_t vl) { - return vdiv_vx_i64m4(op1, op2, vl); + return __riscv_vdiv_vx_i64m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdiv_vv_i64m8( @@ -390,7 +390,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m8_t test_vdiv_vv_i64m8(vint64m8_t op1, vint64m8_t op2, size_t vl) { - return vdiv_vv_i64m8(op1, op2, vl); + return __riscv_vdiv_vv_i64m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdiv_vx_i64m8( @@ -399,7 +399,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m8_t test_vdiv_vx_i64m8(vint64m8_t op1, int64_t op2, size_t vl) { - return vdiv_vx_i64m8(op1, op2, vl); + return __riscv_vdiv_vx_i64m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdiv_vv_i8mf8_m( @@ -408,7 +408,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vdiv_vv_i8mf8_m(vbool64_t mask, vint8mf8_t op1, vint8mf8_t op2, size_t vl) { - return vdiv_vv_i8mf8_m(mask, op1, op2, vl); + return __riscv_vdiv_vv_i8mf8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdiv_vx_i8mf8_m( @@ -417,7 +417,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vdiv_vx_i8mf8_m(vbool64_t mask, vint8mf8_t op1, int8_t op2, size_t vl) { - return vdiv_vx_i8mf8_m(mask, op1, op2, vl); + return __riscv_vdiv_vx_i8mf8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdiv_vv_i8mf4_m( @@ -426,7 +426,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vdiv_vv_i8mf4_m(vbool32_t mask, vint8mf4_t op1, vint8mf4_t op2, size_t vl) { - return vdiv_vv_i8mf4_m(mask, op1, op2, vl); + return __riscv_vdiv_vv_i8mf4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdiv_vx_i8mf4_m( @@ -435,7 +435,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vdiv_vx_i8mf4_m(vbool32_t mask, vint8mf4_t op1, int8_t op2, size_t vl) { - return vdiv_vx_i8mf4_m(mask, op1, op2, vl); + return __riscv_vdiv_vx_i8mf4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdiv_vv_i8mf2_m( @@ -444,7 +444,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vdiv_vv_i8mf2_m(vbool16_t mask, vint8mf2_t op1, vint8mf2_t op2, size_t vl) { - return vdiv_vv_i8mf2_m(mask, op1, op2, vl); + return __riscv_vdiv_vv_i8mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdiv_vx_i8mf2_m( @@ -453,7 +453,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vdiv_vx_i8mf2_m(vbool16_t mask, vint8mf2_t op1, int8_t op2, size_t vl) { - return vdiv_vx_i8mf2_m(mask, op1, op2, vl); + return __riscv_vdiv_vx_i8mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdiv_vv_i8m1_m( @@ -462,7 +462,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vdiv_vv_i8m1_m(vbool8_t mask, vint8m1_t op1, vint8m1_t op2, size_t vl) { - return vdiv_vv_i8m1_m(mask, op1, op2, vl); + return __riscv_vdiv_vv_i8m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdiv_vx_i8m1_m( @@ -471,7 +471,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vdiv_vx_i8m1_m(vbool8_t mask, vint8m1_t op1, int8_t op2, size_t vl) { - return vdiv_vx_i8m1_m(mask, op1, op2, vl); + return __riscv_vdiv_vx_i8m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdiv_vv_i8m2_m( @@ -480,7 +480,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m2_t test_vdiv_vv_i8m2_m(vbool4_t mask, vint8m2_t op1, vint8m2_t op2, size_t vl) { - return vdiv_vv_i8m2_m(mask, op1, op2, vl); + return __riscv_vdiv_vv_i8m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdiv_vx_i8m2_m( @@ -489,7 +489,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m2_t test_vdiv_vx_i8m2_m(vbool4_t mask, vint8m2_t op1, int8_t op2, size_t vl) { - return vdiv_vx_i8m2_m(mask, op1, op2, vl); + return __riscv_vdiv_vx_i8m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdiv_vv_i8m4_m( @@ -498,7 +498,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m4_t test_vdiv_vv_i8m4_m(vbool2_t mask, vint8m4_t op1, vint8m4_t op2, size_t vl) { - return vdiv_vv_i8m4_m(mask, op1, op2, vl); + return __riscv_vdiv_vv_i8m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdiv_vx_i8m4_m( @@ -507,7 +507,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m4_t test_vdiv_vx_i8m4_m(vbool2_t mask, vint8m4_t op1, int8_t op2, size_t vl) { - return vdiv_vx_i8m4_m(mask, op1, op2, vl); + return __riscv_vdiv_vx_i8m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdiv_vv_i8m8_m( @@ -516,7 +516,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m8_t test_vdiv_vv_i8m8_m(vbool1_t mask, vint8m8_t op1, vint8m8_t op2, size_t vl) { - return vdiv_vv_i8m8_m(mask, op1, op2, vl); + return __riscv_vdiv_vv_i8m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdiv_vx_i8m8_m( @@ -525,7 +525,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m8_t test_vdiv_vx_i8m8_m(vbool1_t mask, vint8m8_t op1, int8_t op2, size_t vl) { - return vdiv_vx_i8m8_m(mask, op1, op2, vl); + return __riscv_vdiv_vx_i8m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdiv_vv_i16mf4_m( @@ -534,7 +534,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vdiv_vv_i16mf4_m(vbool64_t mask, vint16mf4_t op1, vint16mf4_t op2, size_t vl) { - return vdiv_vv_i16mf4_m(mask, op1, op2, vl); + return __riscv_vdiv_vv_i16mf4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdiv_vx_i16mf4_m( @@ -543,7 +543,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vdiv_vx_i16mf4_m(vbool64_t mask, vint16mf4_t op1, int16_t op2, size_t vl) { - return vdiv_vx_i16mf4_m(mask, op1, op2, vl); + return __riscv_vdiv_vx_i16mf4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdiv_vv_i16mf2_m( @@ -552,7 +552,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vdiv_vv_i16mf2_m(vbool32_t mask, vint16mf2_t op1, vint16mf2_t op2, size_t vl) { - return vdiv_vv_i16mf2_m(mask, op1, op2, vl); + return __riscv_vdiv_vv_i16mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdiv_vx_i16mf2_m( @@ -561,7 +561,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vdiv_vx_i16mf2_m(vbool32_t mask, vint16mf2_t op1, int16_t op2, size_t vl) { - return vdiv_vx_i16mf2_m(mask, op1, op2, vl); + return __riscv_vdiv_vx_i16mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdiv_vv_i16m1_m( @@ -570,7 +570,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vdiv_vv_i16m1_m(vbool16_t mask, vint16m1_t op1, vint16m1_t op2, size_t vl) { - return vdiv_vv_i16m1_m(mask, op1, op2, vl); + return __riscv_vdiv_vv_i16m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdiv_vx_i16m1_m( @@ -579,7 +579,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vdiv_vx_i16m1_m(vbool16_t mask, vint16m1_t op1, int16_t op2, size_t vl) { - return vdiv_vx_i16m1_m(mask, op1, op2, vl); + return __riscv_vdiv_vx_i16m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdiv_vv_i16m2_m( @@ -588,7 +588,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vdiv_vv_i16m2_m(vbool8_t mask, vint16m2_t op1, vint16m2_t op2, size_t vl) { - return vdiv_vv_i16m2_m(mask, op1, op2, vl); + return __riscv_vdiv_vv_i16m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdiv_vx_i16m2_m( @@ -597,7 +597,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vdiv_vx_i16m2_m(vbool8_t mask, vint16m2_t op1, int16_t op2, size_t vl) { - return vdiv_vx_i16m2_m(mask, op1, op2, vl); + return __riscv_vdiv_vx_i16m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdiv_vv_i16m4_m( @@ -606,7 +606,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vdiv_vv_i16m4_m(vbool4_t mask, vint16m4_t op1, vint16m4_t op2, size_t vl) { - return vdiv_vv_i16m4_m(mask, op1, op2, vl); + return __riscv_vdiv_vv_i16m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdiv_vx_i16m4_m( @@ -615,7 +615,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vdiv_vx_i16m4_m(vbool4_t mask, vint16m4_t op1, int16_t op2, size_t vl) { - return vdiv_vx_i16m4_m(mask, op1, op2, vl); + return __riscv_vdiv_vx_i16m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdiv_vv_i16m8_m( @@ -624,7 +624,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m8_t test_vdiv_vv_i16m8_m(vbool2_t mask, vint16m8_t op1, vint16m8_t op2, size_t vl) { - return vdiv_vv_i16m8_m(mask, op1, op2, vl); + return __riscv_vdiv_vv_i16m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdiv_vx_i16m8_m( @@ -633,7 +633,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m8_t test_vdiv_vx_i16m8_m(vbool2_t mask, vint16m8_t op1, int16_t op2, size_t vl) { - return vdiv_vx_i16m8_m(mask, op1, op2, vl); + return __riscv_vdiv_vx_i16m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdiv_vv_i32mf2_m( @@ -642,7 +642,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vdiv_vv_i32mf2_m(vbool64_t mask, vint32mf2_t op1, vint32mf2_t op2, size_t vl) { - return vdiv_vv_i32mf2_m(mask, op1, op2, vl); + return __riscv_vdiv_vv_i32mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdiv_vx_i32mf2_m( @@ -651,7 +651,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vdiv_vx_i32mf2_m(vbool64_t mask, vint32mf2_t op1, int32_t op2, size_t vl) { - return vdiv_vx_i32mf2_m(mask, op1, op2, vl); + return __riscv_vdiv_vx_i32mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdiv_vv_i32m1_m( @@ -660,7 +660,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vdiv_vv_i32m1_m(vbool32_t mask, vint32m1_t op1, vint32m1_t op2, size_t vl) { - return vdiv_vv_i32m1_m(mask, op1, op2, vl); + return __riscv_vdiv_vv_i32m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdiv_vx_i32m1_m( @@ -669,7 +669,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vdiv_vx_i32m1_m(vbool32_t mask, vint32m1_t op1, int32_t op2, size_t vl) { - return vdiv_vx_i32m1_m(mask, op1, op2, vl); + return __riscv_vdiv_vx_i32m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdiv_vv_i32m2_m( @@ -678,7 +678,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vdiv_vv_i32m2_m(vbool16_t mask, vint32m2_t op1, vint32m2_t op2, size_t vl) { - return vdiv_vv_i32m2_m(mask, op1, op2, vl); + return __riscv_vdiv_vv_i32m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdiv_vx_i32m2_m( @@ -687,7 +687,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vdiv_vx_i32m2_m(vbool16_t mask, vint32m2_t op1, int32_t op2, size_t vl) { - return vdiv_vx_i32m2_m(mask, op1, op2, vl); + return __riscv_vdiv_vx_i32m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdiv_vv_i32m4_m( @@ -696,7 +696,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vdiv_vv_i32m4_m(vbool8_t mask, vint32m4_t op1, vint32m4_t op2, size_t vl) { - return vdiv_vv_i32m4_m(mask, op1, op2, vl); + return __riscv_vdiv_vv_i32m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdiv_vx_i32m4_m( @@ -705,7 +705,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vdiv_vx_i32m4_m(vbool8_t mask, vint32m4_t op1, int32_t op2, size_t vl) { - return vdiv_vx_i32m4_m(mask, op1, op2, vl); + return __riscv_vdiv_vx_i32m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdiv_vv_i32m8_m( @@ -714,7 +714,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m8_t test_vdiv_vv_i32m8_m(vbool4_t mask, vint32m8_t op1, vint32m8_t op2, size_t vl) { - return vdiv_vv_i32m8_m(mask, op1, op2, vl); + return __riscv_vdiv_vv_i32m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdiv_vx_i32m8_m( @@ -723,7 +723,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m8_t test_vdiv_vx_i32m8_m(vbool4_t mask, vint32m8_t op1, int32_t op2, size_t vl) { - return vdiv_vx_i32m8_m(mask, op1, op2, vl); + return __riscv_vdiv_vx_i32m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdiv_vv_i64m1_m( @@ -732,7 +732,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vdiv_vv_i64m1_m(vbool64_t mask, vint64m1_t op1, vint64m1_t op2, size_t vl) { - return vdiv_vv_i64m1_m(mask, op1, op2, vl); + return __riscv_vdiv_vv_i64m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdiv_vx_i64m1_m( @@ -741,7 +741,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vdiv_vx_i64m1_m(vbool64_t mask, vint64m1_t op1, int64_t op2, size_t vl) { - return vdiv_vx_i64m1_m(mask, op1, op2, vl); + return __riscv_vdiv_vx_i64m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdiv_vv_i64m2_m( @@ -750,7 +750,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m2_t test_vdiv_vv_i64m2_m(vbool32_t mask, vint64m2_t op1, vint64m2_t op2, size_t vl) { - return vdiv_vv_i64m2_m(mask, op1, op2, vl); + return __riscv_vdiv_vv_i64m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdiv_vx_i64m2_m( @@ -759,7 +759,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m2_t test_vdiv_vx_i64m2_m(vbool32_t mask, vint64m2_t op1, int64_t op2, size_t vl) { - return vdiv_vx_i64m2_m(mask, op1, op2, vl); + return __riscv_vdiv_vx_i64m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdiv_vv_i64m4_m( @@ -768,7 +768,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m4_t test_vdiv_vv_i64m4_m(vbool16_t mask, vint64m4_t op1, vint64m4_t op2, size_t vl) { - return vdiv_vv_i64m4_m(mask, op1, op2, vl); + return __riscv_vdiv_vv_i64m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdiv_vx_i64m4_m( @@ -777,7 +777,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m4_t test_vdiv_vx_i64m4_m(vbool16_t mask, vint64m4_t op1, int64_t op2, size_t vl) { - return vdiv_vx_i64m4_m(mask, op1, op2, vl); + return __riscv_vdiv_vx_i64m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdiv_vv_i64m8_m( @@ -786,7 +786,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m8_t test_vdiv_vv_i64m8_m(vbool8_t mask, vint64m8_t op1, vint64m8_t op2, size_t vl) { - return vdiv_vv_i64m8_m(mask, op1, op2, vl); + return __riscv_vdiv_vv_i64m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdiv_vx_i64m8_m( @@ -795,6 +795,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m8_t test_vdiv_vx_i64m8_m(vbool8_t mask, vint64m8_t op1, int64_t op2, size_t vl) { - return vdiv_vx_i64m8_m(mask, op1, op2, vl); + return __riscv_vdiv_vx_i64m8_m(mask, op1, op2, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vdivu.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vdivu.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vdivu.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vdivu.c @@ -12,7 +12,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf8_t test_vdivu_vv_u8mf8(vuint8mf8_t op1, vuint8mf8_t op2, size_t vl) { - return vdivu_vv_u8mf8(op1, op2, vl); + return __riscv_vdivu_vv_u8mf8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdivu_vx_u8mf8( @@ -21,7 +21,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf8_t test_vdivu_vx_u8mf8(vuint8mf8_t op1, uint8_t op2, size_t vl) { - return vdivu_vx_u8mf8(op1, op2, vl); + return __riscv_vdivu_vx_u8mf8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdivu_vv_u8mf4( @@ -30,7 +30,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf4_t test_vdivu_vv_u8mf4(vuint8mf4_t op1, vuint8mf4_t op2, size_t vl) { - return vdivu_vv_u8mf4(op1, op2, vl); + return __riscv_vdivu_vv_u8mf4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdivu_vx_u8mf4( @@ -39,7 +39,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf4_t test_vdivu_vx_u8mf4(vuint8mf4_t op1, uint8_t op2, size_t vl) { - return vdivu_vx_u8mf4(op1, op2, vl); + return __riscv_vdivu_vx_u8mf4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdivu_vv_u8mf2( @@ -48,7 +48,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf2_t test_vdivu_vv_u8mf2(vuint8mf2_t op1, vuint8mf2_t op2, size_t vl) { - return vdivu_vv_u8mf2(op1, op2, vl); + return __riscv_vdivu_vv_u8mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdivu_vx_u8mf2( @@ -57,7 +57,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf2_t test_vdivu_vx_u8mf2(vuint8mf2_t op1, uint8_t op2, size_t vl) { - return vdivu_vx_u8mf2(op1, op2, vl); + return __riscv_vdivu_vx_u8mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdivu_vv_u8m1( @@ -66,7 +66,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vdivu_vv_u8m1(vuint8m1_t op1, vuint8m1_t op2, size_t vl) { - return vdivu_vv_u8m1(op1, op2, vl); + return __riscv_vdivu_vv_u8m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdivu_vx_u8m1( @@ -75,7 +75,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vdivu_vx_u8m1(vuint8m1_t op1, uint8_t op2, size_t vl) { - return vdivu_vx_u8m1(op1, op2, vl); + return __riscv_vdivu_vx_u8m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdivu_vv_u8m2( @@ -84,7 +84,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m2_t test_vdivu_vv_u8m2(vuint8m2_t op1, vuint8m2_t op2, size_t vl) { - return vdivu_vv_u8m2(op1, op2, vl); + return __riscv_vdivu_vv_u8m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdivu_vx_u8m2( @@ -93,7 +93,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m2_t test_vdivu_vx_u8m2(vuint8m2_t op1, uint8_t op2, size_t vl) { - return vdivu_vx_u8m2(op1, op2, vl); + return __riscv_vdivu_vx_u8m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdivu_vv_u8m4( @@ -102,7 +102,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m4_t test_vdivu_vv_u8m4(vuint8m4_t op1, vuint8m4_t op2, size_t vl) { - return vdivu_vv_u8m4(op1, op2, vl); + return __riscv_vdivu_vv_u8m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdivu_vx_u8m4( @@ -111,7 +111,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m4_t test_vdivu_vx_u8m4(vuint8m4_t op1, uint8_t op2, size_t vl) { - return vdivu_vx_u8m4(op1, op2, vl); + return __riscv_vdivu_vx_u8m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdivu_vv_u8m8( @@ -120,7 +120,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m8_t test_vdivu_vv_u8m8(vuint8m8_t op1, vuint8m8_t op2, size_t vl) { - return vdivu_vv_u8m8(op1, op2, vl); + return __riscv_vdivu_vv_u8m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdivu_vx_u8m8( @@ -129,7 +129,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m8_t test_vdivu_vx_u8m8(vuint8m8_t op1, uint8_t op2, size_t vl) { - return vdivu_vx_u8m8(op1, op2, vl); + return __riscv_vdivu_vx_u8m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdivu_vv_u16mf4( @@ -138,7 +138,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vdivu_vv_u16mf4(vuint16mf4_t op1, vuint16mf4_t op2, size_t vl) { - return vdivu_vv_u16mf4(op1, op2, vl); + return __riscv_vdivu_vv_u16mf4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdivu_vx_u16mf4( @@ -147,7 +147,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vdivu_vx_u16mf4(vuint16mf4_t op1, uint16_t op2, size_t vl) { - return vdivu_vx_u16mf4(op1, op2, vl); + return __riscv_vdivu_vx_u16mf4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdivu_vv_u16mf2( @@ -156,7 +156,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vdivu_vv_u16mf2(vuint16mf2_t op1, vuint16mf2_t op2, size_t vl) { - return vdivu_vv_u16mf2(op1, op2, vl); + return __riscv_vdivu_vv_u16mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdivu_vx_u16mf2( @@ -165,7 +165,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vdivu_vx_u16mf2(vuint16mf2_t op1, uint16_t op2, size_t vl) { - return vdivu_vx_u16mf2(op1, op2, vl); + return __riscv_vdivu_vx_u16mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdivu_vv_u16m1( @@ -174,7 +174,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vdivu_vv_u16m1(vuint16m1_t op1, vuint16m1_t op2, size_t vl) { - return vdivu_vv_u16m1(op1, op2, vl); + return __riscv_vdivu_vv_u16m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdivu_vx_u16m1( @@ -183,7 +183,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vdivu_vx_u16m1(vuint16m1_t op1, uint16_t op2, size_t vl) { - return vdivu_vx_u16m1(op1, op2, vl); + return __riscv_vdivu_vx_u16m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdivu_vv_u16m2( @@ -192,7 +192,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vdivu_vv_u16m2(vuint16m2_t op1, vuint16m2_t op2, size_t vl) { - return vdivu_vv_u16m2(op1, op2, vl); + return __riscv_vdivu_vv_u16m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdivu_vx_u16m2( @@ -201,7 +201,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vdivu_vx_u16m2(vuint16m2_t op1, uint16_t op2, size_t vl) { - return vdivu_vx_u16m2(op1, op2, vl); + return __riscv_vdivu_vx_u16m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdivu_vv_u16m4( @@ -210,7 +210,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_vdivu_vv_u16m4(vuint16m4_t op1, vuint16m4_t op2, size_t vl) { - return vdivu_vv_u16m4(op1, op2, vl); + return __riscv_vdivu_vv_u16m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdivu_vx_u16m4( @@ -219,7 +219,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_vdivu_vx_u16m4(vuint16m4_t op1, uint16_t op2, size_t vl) { - return vdivu_vx_u16m4(op1, op2, vl); + return __riscv_vdivu_vx_u16m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdivu_vv_u16m8( @@ -228,7 +228,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m8_t test_vdivu_vv_u16m8(vuint16m8_t op1, vuint16m8_t op2, size_t vl) { - return vdivu_vv_u16m8(op1, op2, vl); + return __riscv_vdivu_vv_u16m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdivu_vx_u16m8( @@ -237,7 +237,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m8_t test_vdivu_vx_u16m8(vuint16m8_t op1, uint16_t op2, size_t vl) { - return vdivu_vx_u16m8(op1, op2, vl); + return __riscv_vdivu_vx_u16m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdivu_vv_u32mf2( @@ -246,7 +246,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vdivu_vv_u32mf2(vuint32mf2_t op1, vuint32mf2_t op2, size_t vl) { - return vdivu_vv_u32mf2(op1, op2, vl); + return __riscv_vdivu_vv_u32mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdivu_vx_u32mf2( @@ -255,7 +255,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vdivu_vx_u32mf2(vuint32mf2_t op1, uint32_t op2, size_t vl) { - return vdivu_vx_u32mf2(op1, op2, vl); + return __riscv_vdivu_vx_u32mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdivu_vv_u32m1( @@ -264,7 +264,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vdivu_vv_u32m1(vuint32m1_t op1, vuint32m1_t op2, size_t vl) { - return vdivu_vv_u32m1(op1, op2, vl); + return __riscv_vdivu_vv_u32m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdivu_vx_u32m1( @@ -273,7 +273,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vdivu_vx_u32m1(vuint32m1_t op1, uint32_t op2, size_t vl) { - return vdivu_vx_u32m1(op1, op2, vl); + return __riscv_vdivu_vx_u32m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdivu_vv_u32m2( @@ -282,7 +282,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vdivu_vv_u32m2(vuint32m2_t op1, vuint32m2_t op2, size_t vl) { - return vdivu_vv_u32m2(op1, op2, vl); + return __riscv_vdivu_vv_u32m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdivu_vx_u32m2( @@ -291,7 +291,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vdivu_vx_u32m2(vuint32m2_t op1, uint32_t op2, size_t vl) { - return vdivu_vx_u32m2(op1, op2, vl); + return __riscv_vdivu_vx_u32m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdivu_vv_u32m4( @@ -300,7 +300,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vdivu_vv_u32m4(vuint32m4_t op1, vuint32m4_t op2, size_t vl) { - return vdivu_vv_u32m4(op1, op2, vl); + return __riscv_vdivu_vv_u32m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdivu_vx_u32m4( @@ -309,7 +309,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vdivu_vx_u32m4(vuint32m4_t op1, uint32_t op2, size_t vl) { - return vdivu_vx_u32m4(op1, op2, vl); + return __riscv_vdivu_vx_u32m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdivu_vv_u32m8( @@ -318,7 +318,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m8_t test_vdivu_vv_u32m8(vuint32m8_t op1, vuint32m8_t op2, size_t vl) { - return vdivu_vv_u32m8(op1, op2, vl); + return __riscv_vdivu_vv_u32m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdivu_vx_u32m8( @@ -327,7 +327,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m8_t test_vdivu_vx_u32m8(vuint32m8_t op1, uint32_t op2, size_t vl) { - return vdivu_vx_u32m8(op1, op2, vl); + return __riscv_vdivu_vx_u32m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdivu_vv_u64m1( @@ -336,7 +336,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m1_t test_vdivu_vv_u64m1(vuint64m1_t op1, vuint64m1_t op2, size_t vl) { - return vdivu_vv_u64m1(op1, op2, vl); + return __riscv_vdivu_vv_u64m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdivu_vx_u64m1( @@ -345,7 +345,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m1_t test_vdivu_vx_u64m1(vuint64m1_t op1, uint64_t op2, size_t vl) { - return vdivu_vx_u64m1(op1, op2, vl); + return __riscv_vdivu_vx_u64m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdivu_vv_u64m2( @@ -354,7 +354,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m2_t test_vdivu_vv_u64m2(vuint64m2_t op1, vuint64m2_t op2, size_t vl) { - return vdivu_vv_u64m2(op1, op2, vl); + return __riscv_vdivu_vv_u64m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdivu_vx_u64m2( @@ -363,7 +363,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m2_t test_vdivu_vx_u64m2(vuint64m2_t op1, uint64_t op2, size_t vl) { - return vdivu_vx_u64m2(op1, op2, vl); + return __riscv_vdivu_vx_u64m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdivu_vv_u64m4( @@ -372,7 +372,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m4_t test_vdivu_vv_u64m4(vuint64m4_t op1, vuint64m4_t op2, size_t vl) { - return vdivu_vv_u64m4(op1, op2, vl); + return __riscv_vdivu_vv_u64m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdivu_vx_u64m4( @@ -381,7 +381,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m4_t test_vdivu_vx_u64m4(vuint64m4_t op1, uint64_t op2, size_t vl) { - return vdivu_vx_u64m4(op1, op2, vl); + return __riscv_vdivu_vx_u64m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdivu_vv_u64m8( @@ -390,7 +390,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m8_t test_vdivu_vv_u64m8(vuint64m8_t op1, vuint64m8_t op2, size_t vl) { - return vdivu_vv_u64m8(op1, op2, vl); + return __riscv_vdivu_vv_u64m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdivu_vx_u64m8( @@ -399,7 +399,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m8_t test_vdivu_vx_u64m8(vuint64m8_t op1, uint64_t op2, size_t vl) { - return vdivu_vx_u64m8(op1, op2, vl); + return __riscv_vdivu_vx_u64m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdivu_vv_u8mf8_m( @@ -408,7 +408,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf8_t test_vdivu_vv_u8mf8_m(vbool64_t mask, vuint8mf8_t op1, vuint8mf8_t op2, size_t vl) { - return vdivu_vv_u8mf8_m(mask, op1, op2, vl); + return __riscv_vdivu_vv_u8mf8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdivu_vx_u8mf8_m( @@ -417,7 +417,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf8_t test_vdivu_vx_u8mf8_m(vbool64_t mask, vuint8mf8_t op1, uint8_t op2, size_t vl) { - return vdivu_vx_u8mf8_m(mask, op1, op2, vl); + return __riscv_vdivu_vx_u8mf8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdivu_vv_u8mf4_m( @@ -426,7 +426,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf4_t test_vdivu_vv_u8mf4_m(vbool32_t mask, vuint8mf4_t op1, vuint8mf4_t op2, size_t vl) { - return vdivu_vv_u8mf4_m(mask, op1, op2, vl); + return __riscv_vdivu_vv_u8mf4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdivu_vx_u8mf4_m( @@ -435,7 +435,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf4_t test_vdivu_vx_u8mf4_m(vbool32_t mask, vuint8mf4_t op1, uint8_t op2, size_t vl) { - return vdivu_vx_u8mf4_m(mask, op1, op2, vl); + return __riscv_vdivu_vx_u8mf4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdivu_vv_u8mf2_m( @@ -444,7 +444,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf2_t test_vdivu_vv_u8mf2_m(vbool16_t mask, vuint8mf2_t op1, vuint8mf2_t op2, size_t vl) { - return vdivu_vv_u8mf2_m(mask, op1, op2, vl); + return __riscv_vdivu_vv_u8mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdivu_vx_u8mf2_m( @@ -453,7 +453,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf2_t test_vdivu_vx_u8mf2_m(vbool16_t mask, vuint8mf2_t op1, uint8_t op2, size_t vl) { - return vdivu_vx_u8mf2_m(mask, op1, op2, vl); + return __riscv_vdivu_vx_u8mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdivu_vv_u8m1_m( @@ -462,7 +462,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vdivu_vv_u8m1_m(vbool8_t mask, vuint8m1_t op1, vuint8m1_t op2, size_t vl) { - return vdivu_vv_u8m1_m(mask, op1, op2, vl); + return __riscv_vdivu_vv_u8m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdivu_vx_u8m1_m( @@ -471,7 +471,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vdivu_vx_u8m1_m(vbool8_t mask, vuint8m1_t op1, uint8_t op2, size_t vl) { - return vdivu_vx_u8m1_m(mask, op1, op2, vl); + return __riscv_vdivu_vx_u8m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdivu_vv_u8m2_m( @@ -480,7 +480,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m2_t test_vdivu_vv_u8m2_m(vbool4_t mask, vuint8m2_t op1, vuint8m2_t op2, size_t vl) { - return vdivu_vv_u8m2_m(mask, op1, op2, vl); + return __riscv_vdivu_vv_u8m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdivu_vx_u8m2_m( @@ -489,7 +489,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m2_t test_vdivu_vx_u8m2_m(vbool4_t mask, vuint8m2_t op1, uint8_t op2, size_t vl) { - return vdivu_vx_u8m2_m(mask, op1, op2, vl); + return __riscv_vdivu_vx_u8m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdivu_vv_u8m4_m( @@ -498,7 +498,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m4_t test_vdivu_vv_u8m4_m(vbool2_t mask, vuint8m4_t op1, vuint8m4_t op2, size_t vl) { - return vdivu_vv_u8m4_m(mask, op1, op2, vl); + return __riscv_vdivu_vv_u8m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdivu_vx_u8m4_m( @@ -507,7 +507,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m4_t test_vdivu_vx_u8m4_m(vbool2_t mask, vuint8m4_t op1, uint8_t op2, size_t vl) { - return vdivu_vx_u8m4_m(mask, op1, op2, vl); + return __riscv_vdivu_vx_u8m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdivu_vv_u8m8_m( @@ -516,7 +516,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m8_t test_vdivu_vv_u8m8_m(vbool1_t mask, vuint8m8_t op1, vuint8m8_t op2, size_t vl) { - return vdivu_vv_u8m8_m(mask, op1, op2, vl); + return __riscv_vdivu_vv_u8m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdivu_vx_u8m8_m( @@ -525,7 +525,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m8_t test_vdivu_vx_u8m8_m(vbool1_t mask, vuint8m8_t op1, uint8_t op2, size_t vl) { - return vdivu_vx_u8m8_m(mask, op1, op2, vl); + return __riscv_vdivu_vx_u8m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdivu_vv_u16mf4_m( @@ -534,7 +534,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vdivu_vv_u16mf4_m(vbool64_t mask, vuint16mf4_t op1, vuint16mf4_t op2, size_t vl) { - return vdivu_vv_u16mf4_m(mask, op1, op2, vl); + return __riscv_vdivu_vv_u16mf4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdivu_vx_u16mf4_m( @@ -543,7 +543,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vdivu_vx_u16mf4_m(vbool64_t mask, vuint16mf4_t op1, uint16_t op2, size_t vl) { - return vdivu_vx_u16mf4_m(mask, op1, op2, vl); + return __riscv_vdivu_vx_u16mf4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdivu_vv_u16mf2_m( @@ -552,7 +552,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vdivu_vv_u16mf2_m(vbool32_t mask, vuint16mf2_t op1, vuint16mf2_t op2, size_t vl) { - return vdivu_vv_u16mf2_m(mask, op1, op2, vl); + return __riscv_vdivu_vv_u16mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdivu_vx_u16mf2_m( @@ -561,7 +561,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vdivu_vx_u16mf2_m(vbool32_t mask, vuint16mf2_t op1, uint16_t op2, size_t vl) { - return vdivu_vx_u16mf2_m(mask, op1, op2, vl); + return __riscv_vdivu_vx_u16mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdivu_vv_u16m1_m( @@ -570,7 +570,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vdivu_vv_u16m1_m(vbool16_t mask, vuint16m1_t op1, vuint16m1_t op2, size_t vl) { - return vdivu_vv_u16m1_m(mask, op1, op2, vl); + return __riscv_vdivu_vv_u16m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdivu_vx_u16m1_m( @@ -579,7 +579,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vdivu_vx_u16m1_m(vbool16_t mask, vuint16m1_t op1, uint16_t op2, size_t vl) { - return vdivu_vx_u16m1_m(mask, op1, op2, vl); + return __riscv_vdivu_vx_u16m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdivu_vv_u16m2_m( @@ -588,7 +588,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vdivu_vv_u16m2_m(vbool8_t mask, vuint16m2_t op1, vuint16m2_t op2, size_t vl) { - return vdivu_vv_u16m2_m(mask, op1, op2, vl); + return __riscv_vdivu_vv_u16m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdivu_vx_u16m2_m( @@ -597,7 +597,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vdivu_vx_u16m2_m(vbool8_t mask, vuint16m2_t op1, uint16_t op2, size_t vl) { - return vdivu_vx_u16m2_m(mask, op1, op2, vl); + return __riscv_vdivu_vx_u16m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdivu_vv_u16m4_m( @@ -606,7 +606,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_vdivu_vv_u16m4_m(vbool4_t mask, vuint16m4_t op1, vuint16m4_t op2, size_t vl) { - return vdivu_vv_u16m4_m(mask, op1, op2, vl); + return __riscv_vdivu_vv_u16m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdivu_vx_u16m4_m( @@ -615,7 +615,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_vdivu_vx_u16m4_m(vbool4_t mask, vuint16m4_t op1, uint16_t op2, size_t vl) { - return vdivu_vx_u16m4_m(mask, op1, op2, vl); + return __riscv_vdivu_vx_u16m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdivu_vv_u16m8_m( @@ -624,7 +624,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m8_t test_vdivu_vv_u16m8_m(vbool2_t mask, vuint16m8_t op1, vuint16m8_t op2, size_t vl) { - return vdivu_vv_u16m8_m(mask, op1, op2, vl); + return __riscv_vdivu_vv_u16m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdivu_vx_u16m8_m( @@ -633,7 +633,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m8_t test_vdivu_vx_u16m8_m(vbool2_t mask, vuint16m8_t op1, uint16_t op2, size_t vl) { - return vdivu_vx_u16m8_m(mask, op1, op2, vl); + return __riscv_vdivu_vx_u16m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdivu_vv_u32mf2_m( @@ -642,7 +642,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vdivu_vv_u32mf2_m(vbool64_t mask, vuint32mf2_t op1, vuint32mf2_t op2, size_t vl) { - return vdivu_vv_u32mf2_m(mask, op1, op2, vl); + return __riscv_vdivu_vv_u32mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdivu_vx_u32mf2_m( @@ -651,7 +651,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vdivu_vx_u32mf2_m(vbool64_t mask, vuint32mf2_t op1, uint32_t op2, size_t vl) { - return vdivu_vx_u32mf2_m(mask, op1, op2, vl); + return __riscv_vdivu_vx_u32mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdivu_vv_u32m1_m( @@ -660,7 +660,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vdivu_vv_u32m1_m(vbool32_t mask, vuint32m1_t op1, vuint32m1_t op2, size_t vl) { - return vdivu_vv_u32m1_m(mask, op1, op2, vl); + return __riscv_vdivu_vv_u32m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdivu_vx_u32m1_m( @@ -669,7 +669,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vdivu_vx_u32m1_m(vbool32_t mask, vuint32m1_t op1, uint32_t op2, size_t vl) { - return vdivu_vx_u32m1_m(mask, op1, op2, vl); + return __riscv_vdivu_vx_u32m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdivu_vv_u32m2_m( @@ -678,7 +678,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vdivu_vv_u32m2_m(vbool16_t mask, vuint32m2_t op1, vuint32m2_t op2, size_t vl) { - return vdivu_vv_u32m2_m(mask, op1, op2, vl); + return __riscv_vdivu_vv_u32m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdivu_vx_u32m2_m( @@ -687,7 +687,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vdivu_vx_u32m2_m(vbool16_t mask, vuint32m2_t op1, uint32_t op2, size_t vl) { - return vdivu_vx_u32m2_m(mask, op1, op2, vl); + return __riscv_vdivu_vx_u32m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdivu_vv_u32m4_m( @@ -696,7 +696,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vdivu_vv_u32m4_m(vbool8_t mask, vuint32m4_t op1, vuint32m4_t op2, size_t vl) { - return vdivu_vv_u32m4_m(mask, op1, op2, vl); + return __riscv_vdivu_vv_u32m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdivu_vx_u32m4_m( @@ -705,7 +705,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vdivu_vx_u32m4_m(vbool8_t mask, vuint32m4_t op1, uint32_t op2, size_t vl) { - return vdivu_vx_u32m4_m(mask, op1, op2, vl); + return __riscv_vdivu_vx_u32m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdivu_vv_u32m8_m( @@ -714,7 +714,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m8_t test_vdivu_vv_u32m8_m(vbool4_t mask, vuint32m8_t op1, vuint32m8_t op2, size_t vl) { - return vdivu_vv_u32m8_m(mask, op1, op2, vl); + return __riscv_vdivu_vv_u32m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdivu_vx_u32m8_m( @@ -723,7 +723,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m8_t test_vdivu_vx_u32m8_m(vbool4_t mask, vuint32m8_t op1, uint32_t op2, size_t vl) { - return vdivu_vx_u32m8_m(mask, op1, op2, vl); + return __riscv_vdivu_vx_u32m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdivu_vv_u64m1_m( @@ -732,7 +732,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m1_t test_vdivu_vv_u64m1_m(vbool64_t mask, vuint64m1_t op1, vuint64m1_t op2, size_t vl) { - return vdivu_vv_u64m1_m(mask, op1, op2, vl); + return __riscv_vdivu_vv_u64m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdivu_vx_u64m1_m( @@ -741,7 +741,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m1_t test_vdivu_vx_u64m1_m(vbool64_t mask, vuint64m1_t op1, uint64_t op2, size_t vl) { - return vdivu_vx_u64m1_m(mask, op1, op2, vl); + return __riscv_vdivu_vx_u64m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdivu_vv_u64m2_m( @@ -750,7 +750,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m2_t test_vdivu_vv_u64m2_m(vbool32_t mask, vuint64m2_t op1, vuint64m2_t op2, size_t vl) { - return vdivu_vv_u64m2_m(mask, op1, op2, vl); + return __riscv_vdivu_vv_u64m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdivu_vx_u64m2_m( @@ -759,7 +759,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m2_t test_vdivu_vx_u64m2_m(vbool32_t mask, vuint64m2_t op1, uint64_t op2, size_t vl) { - return vdivu_vx_u64m2_m(mask, op1, op2, vl); + return __riscv_vdivu_vx_u64m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdivu_vv_u64m4_m( @@ -768,7 +768,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m4_t test_vdivu_vv_u64m4_m(vbool16_t mask, vuint64m4_t op1, vuint64m4_t op2, size_t vl) { - return vdivu_vv_u64m4_m(mask, op1, op2, vl); + return __riscv_vdivu_vv_u64m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdivu_vx_u64m4_m( @@ -777,7 +777,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m4_t test_vdivu_vx_u64m4_m(vbool16_t mask, vuint64m4_t op1, uint64_t op2, size_t vl) { - return vdivu_vx_u64m4_m(mask, op1, op2, vl); + return __riscv_vdivu_vx_u64m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdivu_vv_u64m8_m( @@ -786,7 +786,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m8_t test_vdivu_vv_u64m8_m(vbool8_t mask, vuint64m8_t op1, vuint64m8_t op2, size_t vl) { - return vdivu_vv_u64m8_m(mask, op1, op2, vl); + return __riscv_vdivu_vv_u64m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vdivu_vx_u64m8_m( @@ -795,6 +795,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m8_t test_vdivu_vx_u64m8_m(vbool8_t mask, vuint64m8_t op1, uint64_t op2, size_t vl) { - return vdivu_vx_u64m8_m(mask, op1, op2, vl); + return __riscv_vdivu_vx_u64m8_m(mask, op1, op2, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfabs.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfabs.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfabs.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfabs.c @@ -13,7 +13,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vfabs_v_f16mf4(vfloat16mf4_t op1, size_t vl) { - return vfabs_v_f16mf4(op1, vl); + return __riscv_vfabs_v_f16mf4(op1, vl); } // CHECK-RV64-LABEL: @test_vfabs_v_f16mf2( @@ -22,7 +22,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vfabs_v_f16mf2(vfloat16mf2_t op1, size_t vl) { - return vfabs_v_f16mf2(op1, vl); + return __riscv_vfabs_v_f16mf2(op1, vl); } // CHECK-RV64-LABEL: @test_vfabs_v_f16m1( @@ -31,7 +31,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfabs_v_f16m1(vfloat16m1_t op1, size_t vl) { - return vfabs_v_f16m1(op1, vl); + return __riscv_vfabs_v_f16m1(op1, vl); } // CHECK-RV64-LABEL: @test_vfabs_v_f16m2( @@ -40,7 +40,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vfabs_v_f16m2(vfloat16m2_t op1, size_t vl) { - return vfabs_v_f16m2(op1, vl); + return __riscv_vfabs_v_f16m2(op1, vl); } // CHECK-RV64-LABEL: @test_vfabs_v_f16m4( @@ -49,7 +49,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vfabs_v_f16m4(vfloat16m4_t op1, size_t vl) { - return vfabs_v_f16m4(op1, vl); + return __riscv_vfabs_v_f16m4(op1, vl); } // CHECK-RV64-LABEL: @test_vfabs_v_f16m8( @@ -58,7 +58,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vfabs_v_f16m8(vfloat16m8_t op1, size_t vl) { - return vfabs_v_f16m8(op1, vl); + return __riscv_vfabs_v_f16m8(op1, vl); } // CHECK-RV64-LABEL: @test_vfabs_v_f32mf2( @@ -67,7 +67,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfabs_v_f32mf2(vfloat32mf2_t op1, size_t vl) { - return vfabs_v_f32mf2(op1, vl); + return __riscv_vfabs_v_f32mf2(op1, vl); } // CHECK-RV64-LABEL: @test_vfabs_v_f32m1( @@ -76,7 +76,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfabs_v_f32m1(vfloat32m1_t op1, size_t vl) { - return vfabs_v_f32m1(op1, vl); + return __riscv_vfabs_v_f32m1(op1, vl); } // CHECK-RV64-LABEL: @test_vfabs_v_f32m2( @@ -85,7 +85,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfabs_v_f32m2(vfloat32m2_t op1, size_t vl) { - return vfabs_v_f32m2(op1, vl); + return __riscv_vfabs_v_f32m2(op1, vl); } // CHECK-RV64-LABEL: @test_vfabs_v_f32m4( @@ -94,7 +94,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfabs_v_f32m4(vfloat32m4_t op1, size_t vl) { - return vfabs_v_f32m4(op1, vl); + return __riscv_vfabs_v_f32m4(op1, vl); } // CHECK-RV64-LABEL: @test_vfabs_v_f32m8( @@ -103,7 +103,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfabs_v_f32m8(vfloat32m8_t op1, size_t vl) { - return vfabs_v_f32m8(op1, vl); + return __riscv_vfabs_v_f32m8(op1, vl); } // CHECK-RV64-LABEL: @test_vfabs_v_f64m1( @@ -112,7 +112,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfabs_v_f64m1(vfloat64m1_t op1, size_t vl) { - return vfabs_v_f64m1(op1, vl); + return __riscv_vfabs_v_f64m1(op1, vl); } // CHECK-RV64-LABEL: @test_vfabs_v_f64m2( @@ -121,7 +121,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfabs_v_f64m2(vfloat64m2_t op1, size_t vl) { - return vfabs_v_f64m2(op1, vl); + return __riscv_vfabs_v_f64m2(op1, vl); } // CHECK-RV64-LABEL: @test_vfabs_v_f64m4( @@ -130,7 +130,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfabs_v_f64m4(vfloat64m4_t op1, size_t vl) { - return vfabs_v_f64m4(op1, vl); + return __riscv_vfabs_v_f64m4(op1, vl); } // CHECK-RV64-LABEL: @test_vfabs_v_f64m8( @@ -139,7 +139,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfabs_v_f64m8(vfloat64m8_t op1, size_t vl) { - return vfabs_v_f64m8(op1, vl); + return __riscv_vfabs_v_f64m8(op1, vl); } // CHECK-RV64-LABEL: @test_vfabs_v_f16mf4_m( @@ -148,7 +148,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vfabs_v_f16mf4_m(vbool64_t mask, vfloat16mf4_t op1, size_t vl) { - return vfabs_v_f16mf4_m(mask, op1, vl); + return __riscv_vfabs_v_f16mf4_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vfabs_v_f16mf2_m( @@ -157,7 +157,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vfabs_v_f16mf2_m(vbool32_t mask, vfloat16mf2_t op1, size_t vl) { - return vfabs_v_f16mf2_m(mask, op1, vl); + return __riscv_vfabs_v_f16mf2_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vfabs_v_f16m1_m( @@ -166,7 +166,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfabs_v_f16m1_m(vbool16_t mask, vfloat16m1_t op1, size_t vl) { - return vfabs_v_f16m1_m(mask, op1, vl); + return __riscv_vfabs_v_f16m1_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vfabs_v_f16m2_m( @@ -175,7 +175,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vfabs_v_f16m2_m(vbool8_t mask, vfloat16m2_t op1, size_t vl) { - return vfabs_v_f16m2_m(mask, op1, vl); + return __riscv_vfabs_v_f16m2_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vfabs_v_f16m4_m( @@ -184,7 +184,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vfabs_v_f16m4_m(vbool4_t mask, vfloat16m4_t op1, size_t vl) { - return vfabs_v_f16m4_m(mask, op1, vl); + return __riscv_vfabs_v_f16m4_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vfabs_v_f16m8_m( @@ -193,7 +193,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vfabs_v_f16m8_m(vbool2_t mask, vfloat16m8_t op1, size_t vl) { - return vfabs_v_f16m8_m(mask, op1, vl); + return __riscv_vfabs_v_f16m8_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vfabs_v_f32mf2_m( @@ -202,7 +202,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfabs_v_f32mf2_m(vbool64_t mask, vfloat32mf2_t op1, size_t vl) { - return vfabs_v_f32mf2_m(mask, op1, vl); + return __riscv_vfabs_v_f32mf2_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vfabs_v_f32m1_m( @@ -211,7 +211,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfabs_v_f32m1_m(vbool32_t mask, vfloat32m1_t op1, size_t vl) { - return vfabs_v_f32m1_m(mask, op1, vl); + return __riscv_vfabs_v_f32m1_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vfabs_v_f32m2_m( @@ -220,7 +220,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfabs_v_f32m2_m(vbool16_t mask, vfloat32m2_t op1, size_t vl) { - return vfabs_v_f32m2_m(mask, op1, vl); + return __riscv_vfabs_v_f32m2_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vfabs_v_f32m4_m( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfabs_v_f32m4_m(vbool8_t mask, vfloat32m4_t op1, size_t vl) { - return vfabs_v_f32m4_m(mask, op1, vl); + return __riscv_vfabs_v_f32m4_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vfabs_v_f32m8_m( @@ -238,7 +238,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfabs_v_f32m8_m(vbool4_t mask, vfloat32m8_t op1, size_t vl) { - return vfabs_v_f32m8_m(mask, op1, vl); + return __riscv_vfabs_v_f32m8_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vfabs_v_f64m1_m( @@ -247,7 +247,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfabs_v_f64m1_m(vbool64_t mask, vfloat64m1_t op1, size_t vl) { - return vfabs_v_f64m1_m(mask, op1, vl); + return __riscv_vfabs_v_f64m1_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vfabs_v_f64m2_m( @@ -256,7 +256,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfabs_v_f64m2_m(vbool32_t mask, vfloat64m2_t op1, size_t vl) { - return vfabs_v_f64m2_m(mask, op1, vl); + return __riscv_vfabs_v_f64m2_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vfabs_v_f64m4_m( @@ -265,7 +265,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfabs_v_f64m4_m(vbool16_t mask, vfloat64m4_t op1, size_t vl) { - return vfabs_v_f64m4_m(mask, op1, vl); + return __riscv_vfabs_v_f64m4_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vfabs_v_f64m8_m( @@ -274,6 +274,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfabs_v_f64m8_m(vbool8_t mask, vfloat64m8_t op1, size_t vl) { - return vfabs_v_f64m8_m(mask, op1, vl); + return __riscv_vfabs_v_f64m8_m(mask, op1, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfadd.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfadd.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfadd.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfadd.c @@ -13,7 +13,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vfadd_vv_f16mf4(vfloat16mf4_t op1, vfloat16mf4_t op2, size_t vl) { - return vfadd_vv_f16mf4(op1, op2, vl); + return __riscv_vfadd_vv_f16mf4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfadd_vf_f16mf4( @@ -22,7 +22,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vfadd_vf_f16mf4(vfloat16mf4_t op1, _Float16 op2, size_t vl) { - return vfadd_vf_f16mf4(op1, op2, vl); + return __riscv_vfadd_vf_f16mf4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfadd_vv_f16mf2( @@ -31,7 +31,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vfadd_vv_f16mf2(vfloat16mf2_t op1, vfloat16mf2_t op2, size_t vl) { - return vfadd_vv_f16mf2(op1, op2, vl); + return __riscv_vfadd_vv_f16mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfadd_vf_f16mf2( @@ -40,7 +40,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vfadd_vf_f16mf2(vfloat16mf2_t op1, _Float16 op2, size_t vl) { - return vfadd_vf_f16mf2(op1, op2, vl); + return __riscv_vfadd_vf_f16mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfadd_vv_f16m1( @@ -49,7 +49,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfadd_vv_f16m1(vfloat16m1_t op1, vfloat16m1_t op2, size_t vl) { - return vfadd_vv_f16m1(op1, op2, vl); + return __riscv_vfadd_vv_f16m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfadd_vf_f16m1( @@ -58,7 +58,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfadd_vf_f16m1(vfloat16m1_t op1, _Float16 op2, size_t vl) { - return vfadd_vf_f16m1(op1, op2, vl); + return __riscv_vfadd_vf_f16m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfadd_vv_f16m2( @@ -67,7 +67,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vfadd_vv_f16m2(vfloat16m2_t op1, vfloat16m2_t op2, size_t vl) { - return vfadd_vv_f16m2(op1, op2, vl); + return __riscv_vfadd_vv_f16m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfadd_vf_f16m2( @@ -76,7 +76,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vfadd_vf_f16m2(vfloat16m2_t op1, _Float16 op2, size_t vl) { - return vfadd_vf_f16m2(op1, op2, vl); + return __riscv_vfadd_vf_f16m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfadd_vv_f16m4( @@ -85,7 +85,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vfadd_vv_f16m4(vfloat16m4_t op1, vfloat16m4_t op2, size_t vl) { - return vfadd_vv_f16m4(op1, op2, vl); + return __riscv_vfadd_vv_f16m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfadd_vf_f16m4( @@ -94,7 +94,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vfadd_vf_f16m4(vfloat16m4_t op1, _Float16 op2, size_t vl) { - return vfadd_vf_f16m4(op1, op2, vl); + return __riscv_vfadd_vf_f16m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfadd_vv_f16m8( @@ -103,7 +103,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vfadd_vv_f16m8(vfloat16m8_t op1, vfloat16m8_t op2, size_t vl) { - return vfadd_vv_f16m8(op1, op2, vl); + return __riscv_vfadd_vv_f16m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfadd_vf_f16m8( @@ -112,7 +112,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vfadd_vf_f16m8(vfloat16m8_t op1, _Float16 op2, size_t vl) { - return vfadd_vf_f16m8(op1, op2, vl); + return __riscv_vfadd_vf_f16m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfadd_vv_f32mf2( @@ -121,7 +121,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfadd_vv_f32mf2(vfloat32mf2_t op1, vfloat32mf2_t op2, size_t vl) { - return vfadd_vv_f32mf2(op1, op2, vl); + return __riscv_vfadd_vv_f32mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfadd_vf_f32mf2( @@ -130,7 +130,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfadd_vf_f32mf2(vfloat32mf2_t op1, float op2, size_t vl) { - return vfadd_vf_f32mf2(op1, op2, vl); + return __riscv_vfadd_vf_f32mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfadd_vv_f32m1( @@ -139,7 +139,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfadd_vv_f32m1(vfloat32m1_t op1, vfloat32m1_t op2, size_t vl) { - return vfadd_vv_f32m1(op1, op2, vl); + return __riscv_vfadd_vv_f32m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfadd_vf_f32m1( @@ -148,7 +148,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfadd_vf_f32m1(vfloat32m1_t op1, float op2, size_t vl) { - return vfadd_vf_f32m1(op1, op2, vl); + return __riscv_vfadd_vf_f32m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfadd_vv_f32m2( @@ -157,7 +157,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfadd_vv_f32m2(vfloat32m2_t op1, vfloat32m2_t op2, size_t vl) { - return vfadd_vv_f32m2(op1, op2, vl); + return __riscv_vfadd_vv_f32m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfadd_vf_f32m2( @@ -166,7 +166,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfadd_vf_f32m2(vfloat32m2_t op1, float op2, size_t vl) { - return vfadd_vf_f32m2(op1, op2, vl); + return __riscv_vfadd_vf_f32m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfadd_vv_f32m4( @@ -175,7 +175,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfadd_vv_f32m4(vfloat32m4_t op1, vfloat32m4_t op2, size_t vl) { - return vfadd_vv_f32m4(op1, op2, vl); + return __riscv_vfadd_vv_f32m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfadd_vf_f32m4( @@ -184,7 +184,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfadd_vf_f32m4(vfloat32m4_t op1, float op2, size_t vl) { - return vfadd_vf_f32m4(op1, op2, vl); + return __riscv_vfadd_vf_f32m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfadd_vv_f32m8( @@ -193,7 +193,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfadd_vv_f32m8(vfloat32m8_t op1, vfloat32m8_t op2, size_t vl) { - return vfadd_vv_f32m8(op1, op2, vl); + return __riscv_vfadd_vv_f32m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfadd_vf_f32m8( @@ -202,7 +202,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfadd_vf_f32m8(vfloat32m8_t op1, float op2, size_t vl) { - return vfadd_vf_f32m8(op1, op2, vl); + return __riscv_vfadd_vf_f32m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfadd_vv_f64m1( @@ -211,7 +211,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfadd_vv_f64m1(vfloat64m1_t op1, vfloat64m1_t op2, size_t vl) { - return vfadd_vv_f64m1(op1, op2, vl); + return __riscv_vfadd_vv_f64m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfadd_vf_f64m1( @@ -220,7 +220,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfadd_vf_f64m1(vfloat64m1_t op1, double op2, size_t vl) { - return vfadd_vf_f64m1(op1, op2, vl); + return __riscv_vfadd_vf_f64m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfadd_vv_f64m2( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfadd_vv_f64m2(vfloat64m2_t op1, vfloat64m2_t op2, size_t vl) { - return vfadd_vv_f64m2(op1, op2, vl); + return __riscv_vfadd_vv_f64m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfadd_vf_f64m2( @@ -238,7 +238,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfadd_vf_f64m2(vfloat64m2_t op1, double op2, size_t vl) { - return vfadd_vf_f64m2(op1, op2, vl); + return __riscv_vfadd_vf_f64m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfadd_vv_f64m4( @@ -247,7 +247,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfadd_vv_f64m4(vfloat64m4_t op1, vfloat64m4_t op2, size_t vl) { - return vfadd_vv_f64m4(op1, op2, vl); + return __riscv_vfadd_vv_f64m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfadd_vf_f64m4( @@ -256,7 +256,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfadd_vf_f64m4(vfloat64m4_t op1, double op2, size_t vl) { - return vfadd_vf_f64m4(op1, op2, vl); + return __riscv_vfadd_vf_f64m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfadd_vv_f64m8( @@ -265,7 +265,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfadd_vv_f64m8(vfloat64m8_t op1, vfloat64m8_t op2, size_t vl) { - return vfadd_vv_f64m8(op1, op2, vl); + return __riscv_vfadd_vv_f64m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfadd_vf_f64m8( @@ -274,7 +274,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfadd_vf_f64m8(vfloat64m8_t op1, double op2, size_t vl) { - return vfadd_vf_f64m8(op1, op2, vl); + return __riscv_vfadd_vf_f64m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfadd_vv_f16mf4_m( @@ -283,7 +283,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vfadd_vv_f16mf4_m(vbool64_t mask, vfloat16mf4_t op1, vfloat16mf4_t op2, size_t vl) { - return vfadd_vv_f16mf4_m(mask, op1, op2, vl); + return __riscv_vfadd_vv_f16mf4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfadd_vf_f16mf4_m( @@ -292,7 +292,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vfadd_vf_f16mf4_m(vbool64_t mask, vfloat16mf4_t op1, _Float16 op2, size_t vl) { - return vfadd_vf_f16mf4_m(mask, op1, op2, vl); + return __riscv_vfadd_vf_f16mf4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfadd_vv_f16mf2_m( @@ -301,7 +301,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vfadd_vv_f16mf2_m(vbool32_t mask, vfloat16mf2_t op1, vfloat16mf2_t op2, size_t vl) { - return vfadd_vv_f16mf2_m(mask, op1, op2, vl); + return __riscv_vfadd_vv_f16mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfadd_vf_f16mf2_m( @@ -310,7 +310,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vfadd_vf_f16mf2_m(vbool32_t mask, vfloat16mf2_t op1, _Float16 op2, size_t vl) { - return vfadd_vf_f16mf2_m(mask, op1, op2, vl); + return __riscv_vfadd_vf_f16mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfadd_vv_f16m1_m( @@ -319,7 +319,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfadd_vv_f16m1_m(vbool16_t mask, vfloat16m1_t op1, vfloat16m1_t op2, size_t vl) { - return vfadd_vv_f16m1_m(mask, op1, op2, vl); + return __riscv_vfadd_vv_f16m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfadd_vf_f16m1_m( @@ -328,7 +328,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfadd_vf_f16m1_m(vbool16_t mask, vfloat16m1_t op1, _Float16 op2, size_t vl) { - return vfadd_vf_f16m1_m(mask, op1, op2, vl); + return __riscv_vfadd_vf_f16m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfadd_vv_f16m2_m( @@ -337,7 +337,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vfadd_vv_f16m2_m(vbool8_t mask, vfloat16m2_t op1, vfloat16m2_t op2, size_t vl) { - return vfadd_vv_f16m2_m(mask, op1, op2, vl); + return __riscv_vfadd_vv_f16m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfadd_vf_f16m2_m( @@ -346,7 +346,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vfadd_vf_f16m2_m(vbool8_t mask, vfloat16m2_t op1, _Float16 op2, size_t vl) { - return vfadd_vf_f16m2_m(mask, op1, op2, vl); + return __riscv_vfadd_vf_f16m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfadd_vv_f16m4_m( @@ -355,7 +355,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vfadd_vv_f16m4_m(vbool4_t mask, vfloat16m4_t op1, vfloat16m4_t op2, size_t vl) { - return vfadd_vv_f16m4_m(mask, op1, op2, vl); + return __riscv_vfadd_vv_f16m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfadd_vf_f16m4_m( @@ -364,7 +364,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vfadd_vf_f16m4_m(vbool4_t mask, vfloat16m4_t op1, _Float16 op2, size_t vl) { - return vfadd_vf_f16m4_m(mask, op1, op2, vl); + return __riscv_vfadd_vf_f16m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfadd_vv_f16m8_m( @@ -373,7 +373,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vfadd_vv_f16m8_m(vbool2_t mask, vfloat16m8_t op1, vfloat16m8_t op2, size_t vl) { - return vfadd_vv_f16m8_m(mask, op1, op2, vl); + return __riscv_vfadd_vv_f16m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfadd_vf_f16m8_m( @@ -382,7 +382,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vfadd_vf_f16m8_m(vbool2_t mask, vfloat16m8_t op1, _Float16 op2, size_t vl) { - return vfadd_vf_f16m8_m(mask, op1, op2, vl); + return __riscv_vfadd_vf_f16m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfadd_vv_f32mf2_m( @@ -391,7 +391,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfadd_vv_f32mf2_m(vbool64_t mask, vfloat32mf2_t op1, vfloat32mf2_t op2, size_t vl) { - return vfadd_vv_f32mf2_m(mask, op1, op2, vl); + return __riscv_vfadd_vv_f32mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfadd_vf_f32mf2_m( @@ -400,7 +400,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfadd_vf_f32mf2_m(vbool64_t mask, vfloat32mf2_t op1, float op2, size_t vl) { - return vfadd_vf_f32mf2_m(mask, op1, op2, vl); + return __riscv_vfadd_vf_f32mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfadd_vv_f32m1_m( @@ -409,7 +409,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfadd_vv_f32m1_m(vbool32_t mask, vfloat32m1_t op1, vfloat32m1_t op2, size_t vl) { - return vfadd_vv_f32m1_m(mask, op1, op2, vl); + return __riscv_vfadd_vv_f32m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfadd_vf_f32m1_m( @@ -418,7 +418,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfadd_vf_f32m1_m(vbool32_t mask, vfloat32m1_t op1, float op2, size_t vl) { - return vfadd_vf_f32m1_m(mask, op1, op2, vl); + return __riscv_vfadd_vf_f32m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfadd_vv_f32m2_m( @@ -427,7 +427,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfadd_vv_f32m2_m(vbool16_t mask, vfloat32m2_t op1, vfloat32m2_t op2, size_t vl) { - return vfadd_vv_f32m2_m(mask, op1, op2, vl); + return __riscv_vfadd_vv_f32m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfadd_vf_f32m2_m( @@ -436,7 +436,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfadd_vf_f32m2_m(vbool16_t mask, vfloat32m2_t op1, float op2, size_t vl) { - return vfadd_vf_f32m2_m(mask, op1, op2, vl); + return __riscv_vfadd_vf_f32m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfadd_vv_f32m4_m( @@ -445,7 +445,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfadd_vv_f32m4_m(vbool8_t mask, vfloat32m4_t op1, vfloat32m4_t op2, size_t vl) { - return vfadd_vv_f32m4_m(mask, op1, op2, vl); + return __riscv_vfadd_vv_f32m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfadd_vf_f32m4_m( @@ -454,7 +454,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfadd_vf_f32m4_m(vbool8_t mask, vfloat32m4_t op1, float op2, size_t vl) { - return vfadd_vf_f32m4_m(mask, op1, op2, vl); + return __riscv_vfadd_vf_f32m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfadd_vv_f32m8_m( @@ -463,7 +463,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfadd_vv_f32m8_m(vbool4_t mask, vfloat32m8_t op1, vfloat32m8_t op2, size_t vl) { - return vfadd_vv_f32m8_m(mask, op1, op2, vl); + return __riscv_vfadd_vv_f32m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfadd_vf_f32m8_m( @@ -472,7 +472,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfadd_vf_f32m8_m(vbool4_t mask, vfloat32m8_t op1, float op2, size_t vl) { - return vfadd_vf_f32m8_m(mask, op1, op2, vl); + return __riscv_vfadd_vf_f32m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfadd_vv_f64m1_m( @@ -481,7 +481,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfadd_vv_f64m1_m(vbool64_t mask, vfloat64m1_t op1, vfloat64m1_t op2, size_t vl) { - return vfadd_vv_f64m1_m(mask, op1, op2, vl); + return __riscv_vfadd_vv_f64m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfadd_vf_f64m1_m( @@ -490,7 +490,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfadd_vf_f64m1_m(vbool64_t mask, vfloat64m1_t op1, double op2, size_t vl) { - return vfadd_vf_f64m1_m(mask, op1, op2, vl); + return __riscv_vfadd_vf_f64m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfadd_vv_f64m2_m( @@ -499,7 +499,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfadd_vv_f64m2_m(vbool32_t mask, vfloat64m2_t op1, vfloat64m2_t op2, size_t vl) { - return vfadd_vv_f64m2_m(mask, op1, op2, vl); + return __riscv_vfadd_vv_f64m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfadd_vf_f64m2_m( @@ -508,7 +508,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfadd_vf_f64m2_m(vbool32_t mask, vfloat64m2_t op1, double op2, size_t vl) { - return vfadd_vf_f64m2_m(mask, op1, op2, vl); + return __riscv_vfadd_vf_f64m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfadd_vv_f64m4_m( @@ -517,7 +517,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfadd_vv_f64m4_m(vbool16_t mask, vfloat64m4_t op1, vfloat64m4_t op2, size_t vl) { - return vfadd_vv_f64m4_m(mask, op1, op2, vl); + return __riscv_vfadd_vv_f64m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfadd_vf_f64m4_m( @@ -526,7 +526,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfadd_vf_f64m4_m(vbool16_t mask, vfloat64m4_t op1, double op2, size_t vl) { - return vfadd_vf_f64m4_m(mask, op1, op2, vl); + return __riscv_vfadd_vf_f64m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfadd_vv_f64m8_m( @@ -535,7 +535,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfadd_vv_f64m8_m(vbool8_t mask, vfloat64m8_t op1, vfloat64m8_t op2, size_t vl) { - return vfadd_vv_f64m8_m(mask, op1, op2, vl); + return __riscv_vfadd_vv_f64m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfadd_vf_f64m8_m( @@ -544,6 +544,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfadd_vf_f64m8_m(vbool8_t mask, vfloat64m8_t op1, double op2, size_t vl) { - return vfadd_vf_f64m8_m(mask, op1, op2, vl); + return __riscv_vfadd_vf_f64m8_m(mask, op1, op2, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfclass.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfclass.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfclass.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfclass.c @@ -13,7 +13,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vfclass_v_u16mf4(vfloat16mf4_t op1, size_t vl) { - return vfclass_v_u16mf4(op1, vl); + return __riscv_vfclass_v_u16mf4(op1, vl); } // CHECK-RV64-LABEL: @test_vfclass_v_u16mf2( @@ -22,7 +22,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vfclass_v_u16mf2(vfloat16mf2_t op1, size_t vl) { - return vfclass_v_u16mf2(op1, vl); + return __riscv_vfclass_v_u16mf2(op1, vl); } // CHECK-RV64-LABEL: @test_vfclass_v_u16m1( @@ -31,7 +31,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vfclass_v_u16m1(vfloat16m1_t op1, size_t vl) { - return vfclass_v_u16m1(op1, vl); + return __riscv_vfclass_v_u16m1(op1, vl); } // CHECK-RV64-LABEL: @test_vfclass_v_u16m2( @@ -40,7 +40,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vfclass_v_u16m2(vfloat16m2_t op1, size_t vl) { - return vfclass_v_u16m2(op1, vl); + return __riscv_vfclass_v_u16m2(op1, vl); } // CHECK-RV64-LABEL: @test_vfclass_v_u16m4( @@ -49,7 +49,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_vfclass_v_u16m4(vfloat16m4_t op1, size_t vl) { - return vfclass_v_u16m4(op1, vl); + return __riscv_vfclass_v_u16m4(op1, vl); } // CHECK-RV64-LABEL: @test_vfclass_v_u16m8( @@ -58,7 +58,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m8_t test_vfclass_v_u16m8(vfloat16m8_t op1, size_t vl) { - return vfclass_v_u16m8(op1, vl); + return __riscv_vfclass_v_u16m8(op1, vl); } // CHECK-RV64-LABEL: @test_vfclass_v_u32mf2( @@ -67,7 +67,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vfclass_v_u32mf2(vfloat32mf2_t op1, size_t vl) { - return vfclass_v_u32mf2(op1, vl); + return __riscv_vfclass_v_u32mf2(op1, vl); } // CHECK-RV64-LABEL: @test_vfclass_v_u32m1( @@ -76,7 +76,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vfclass_v_u32m1(vfloat32m1_t op1, size_t vl) { - return vfclass_v_u32m1(op1, vl); + return __riscv_vfclass_v_u32m1(op1, vl); } // CHECK-RV64-LABEL: @test_vfclass_v_u32m2( @@ -85,7 +85,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vfclass_v_u32m2(vfloat32m2_t op1, size_t vl) { - return vfclass_v_u32m2(op1, vl); + return __riscv_vfclass_v_u32m2(op1, vl); } // CHECK-RV64-LABEL: @test_vfclass_v_u32m4( @@ -94,7 +94,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vfclass_v_u32m4(vfloat32m4_t op1, size_t vl) { - return vfclass_v_u32m4(op1, vl); + return __riscv_vfclass_v_u32m4(op1, vl); } // CHECK-RV64-LABEL: @test_vfclass_v_u32m8( @@ -103,7 +103,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m8_t test_vfclass_v_u32m8(vfloat32m8_t op1, size_t vl) { - return vfclass_v_u32m8(op1, vl); + return __riscv_vfclass_v_u32m8(op1, vl); } // CHECK-RV64-LABEL: @test_vfclass_v_u64m1( @@ -112,7 +112,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m1_t test_vfclass_v_u64m1(vfloat64m1_t op1, size_t vl) { - return vfclass_v_u64m1(op1, vl); + return __riscv_vfclass_v_u64m1(op1, vl); } // CHECK-RV64-LABEL: @test_vfclass_v_u64m2( @@ -121,7 +121,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m2_t test_vfclass_v_u64m2(vfloat64m2_t op1, size_t vl) { - return vfclass_v_u64m2(op1, vl); + return __riscv_vfclass_v_u64m2(op1, vl); } // CHECK-RV64-LABEL: @test_vfclass_v_u64m4( @@ -130,7 +130,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m4_t test_vfclass_v_u64m4(vfloat64m4_t op1, size_t vl) { - return vfclass_v_u64m4(op1, vl); + return __riscv_vfclass_v_u64m4(op1, vl); } // CHECK-RV64-LABEL: @test_vfclass_v_u64m8( @@ -139,7 +139,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m8_t test_vfclass_v_u64m8(vfloat64m8_t op1, size_t vl) { - return vfclass_v_u64m8(op1, vl); + return __riscv_vfclass_v_u64m8(op1, vl); } // CHECK-RV64-LABEL: @test_vfclass_v_u16mf4_m( @@ -148,7 +148,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vfclass_v_u16mf4_m(vbool64_t mask, vfloat16mf4_t op1, size_t vl) { - return vfclass_v_u16mf4_m(mask, op1, vl); + return __riscv_vfclass_v_u16mf4_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vfclass_v_u16mf2_m( @@ -157,7 +157,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vfclass_v_u16mf2_m(vbool32_t mask, vfloat16mf2_t op1, size_t vl) { - return vfclass_v_u16mf2_m(mask, op1, vl); + return __riscv_vfclass_v_u16mf2_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vfclass_v_u16m1_m( @@ -166,7 +166,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vfclass_v_u16m1_m(vbool16_t mask, vfloat16m1_t op1, size_t vl) { - return vfclass_v_u16m1_m(mask, op1, vl); + return __riscv_vfclass_v_u16m1_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vfclass_v_u16m2_m( @@ -175,7 +175,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vfclass_v_u16m2_m(vbool8_t mask, vfloat16m2_t op1, size_t vl) { - return vfclass_v_u16m2_m(mask, op1, vl); + return __riscv_vfclass_v_u16m2_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vfclass_v_u16m4_m( @@ -184,7 +184,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_vfclass_v_u16m4_m(vbool4_t mask, vfloat16m4_t op1, size_t vl) { - return vfclass_v_u16m4_m(mask, op1, vl); + return __riscv_vfclass_v_u16m4_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vfclass_v_u16m8_m( @@ -193,7 +193,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m8_t test_vfclass_v_u16m8_m(vbool2_t mask, vfloat16m8_t op1, size_t vl) { - return vfclass_v_u16m8_m(mask, op1, vl); + return __riscv_vfclass_v_u16m8_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vfclass_v_u32mf2_m( @@ -202,7 +202,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vfclass_v_u32mf2_m(vbool64_t mask, vfloat32mf2_t op1, size_t vl) { - return vfclass_v_u32mf2_m(mask, op1, vl); + return __riscv_vfclass_v_u32mf2_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vfclass_v_u32m1_m( @@ -211,7 +211,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vfclass_v_u32m1_m(vbool32_t mask, vfloat32m1_t op1, size_t vl) { - return vfclass_v_u32m1_m(mask, op1, vl); + return __riscv_vfclass_v_u32m1_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vfclass_v_u32m2_m( @@ -220,7 +220,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vfclass_v_u32m2_m(vbool16_t mask, vfloat32m2_t op1, size_t vl) { - return vfclass_v_u32m2_m(mask, op1, vl); + return __riscv_vfclass_v_u32m2_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vfclass_v_u32m4_m( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vfclass_v_u32m4_m(vbool8_t mask, vfloat32m4_t op1, size_t vl) { - return vfclass_v_u32m4_m(mask, op1, vl); + return __riscv_vfclass_v_u32m4_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vfclass_v_u32m8_m( @@ -238,7 +238,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m8_t test_vfclass_v_u32m8_m(vbool4_t mask, vfloat32m8_t op1, size_t vl) { - return vfclass_v_u32m8_m(mask, op1, vl); + return __riscv_vfclass_v_u32m8_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vfclass_v_u64m1_m( @@ -247,7 +247,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m1_t test_vfclass_v_u64m1_m(vbool64_t mask, vfloat64m1_t op1, size_t vl) { - return vfclass_v_u64m1_m(mask, op1, vl); + return __riscv_vfclass_v_u64m1_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vfclass_v_u64m2_m( @@ -256,7 +256,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m2_t test_vfclass_v_u64m2_m(vbool32_t mask, vfloat64m2_t op1, size_t vl) { - return vfclass_v_u64m2_m(mask, op1, vl); + return __riscv_vfclass_v_u64m2_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vfclass_v_u64m4_m( @@ -265,7 +265,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m4_t test_vfclass_v_u64m4_m(vbool16_t mask, vfloat64m4_t op1, size_t vl) { - return vfclass_v_u64m4_m(mask, op1, vl); + return __riscv_vfclass_v_u64m4_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vfclass_v_u64m8_m( @@ -274,6 +274,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m8_t test_vfclass_v_u64m8_m(vbool8_t mask, vfloat64m8_t op1, size_t vl) { - return vfclass_v_u64m8_m(mask, op1, vl); + return __riscv_vfclass_v_u64m8_m(mask, op1, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfcvt.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfcvt.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfcvt.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfcvt.c @@ -13,7 +13,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vfcvt_x_f_v_i16mf4(vfloat16mf4_t src, size_t vl) { - return vfcvt_x_f_v_i16mf4(src, vl); + return __riscv_vfcvt_x_f_v_i16mf4(src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_rtz_x_f_v_i16mf4( @@ -22,7 +22,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vfcvt_rtz_x_f_v_i16mf4(vfloat16mf4_t src, size_t vl) { - return vfcvt_rtz_x_f_v_i16mf4(src, vl); + return __riscv_vfcvt_rtz_x_f_v_i16mf4(src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_x_f_v_i16mf2( @@ -31,7 +31,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vfcvt_x_f_v_i16mf2(vfloat16mf2_t src, size_t vl) { - return vfcvt_x_f_v_i16mf2(src, vl); + return __riscv_vfcvt_x_f_v_i16mf2(src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_rtz_x_f_v_i16mf2( @@ -40,7 +40,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vfcvt_rtz_x_f_v_i16mf2(vfloat16mf2_t src, size_t vl) { - return vfcvt_rtz_x_f_v_i16mf2(src, vl); + return __riscv_vfcvt_rtz_x_f_v_i16mf2(src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_x_f_v_i16m1( @@ -49,7 +49,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vfcvt_x_f_v_i16m1(vfloat16m1_t src, size_t vl) { - return vfcvt_x_f_v_i16m1(src, vl); + return __riscv_vfcvt_x_f_v_i16m1(src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_rtz_x_f_v_i16m1( @@ -58,7 +58,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vfcvt_rtz_x_f_v_i16m1(vfloat16m1_t src, size_t vl) { - return vfcvt_rtz_x_f_v_i16m1(src, vl); + return __riscv_vfcvt_rtz_x_f_v_i16m1(src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_x_f_v_i16m2( @@ -67,7 +67,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vfcvt_x_f_v_i16m2(vfloat16m2_t src, size_t vl) { - return vfcvt_x_f_v_i16m2(src, vl); + return __riscv_vfcvt_x_f_v_i16m2(src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_rtz_x_f_v_i16m2( @@ -76,7 +76,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vfcvt_rtz_x_f_v_i16m2(vfloat16m2_t src, size_t vl) { - return vfcvt_rtz_x_f_v_i16m2(src, vl); + return __riscv_vfcvt_rtz_x_f_v_i16m2(src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_x_f_v_i16m4( @@ -85,7 +85,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vfcvt_x_f_v_i16m4(vfloat16m4_t src, size_t vl) { - return vfcvt_x_f_v_i16m4(src, vl); + return __riscv_vfcvt_x_f_v_i16m4(src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_rtz_x_f_v_i16m4( @@ -94,7 +94,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vfcvt_rtz_x_f_v_i16m4(vfloat16m4_t src, size_t vl) { - return vfcvt_rtz_x_f_v_i16m4(src, vl); + return __riscv_vfcvt_rtz_x_f_v_i16m4(src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_x_f_v_i16m8( @@ -103,7 +103,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m8_t test_vfcvt_x_f_v_i16m8(vfloat16m8_t src, size_t vl) { - return vfcvt_x_f_v_i16m8(src, vl); + return __riscv_vfcvt_x_f_v_i16m8(src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_rtz_x_f_v_i16m8( @@ -112,7 +112,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m8_t test_vfcvt_rtz_x_f_v_i16m8(vfloat16m8_t src, size_t vl) { - return vfcvt_rtz_x_f_v_i16m8(src, vl); + return __riscv_vfcvt_rtz_x_f_v_i16m8(src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_xu_f_v_u16mf4( @@ -121,7 +121,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vfcvt_xu_f_v_u16mf4(vfloat16mf4_t src, size_t vl) { - return vfcvt_xu_f_v_u16mf4(src, vl); + return __riscv_vfcvt_xu_f_v_u16mf4(src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_rtz_xu_f_v_u16mf4( @@ -130,7 +130,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vfcvt_rtz_xu_f_v_u16mf4(vfloat16mf4_t src, size_t vl) { - return vfcvt_rtz_xu_f_v_u16mf4(src, vl); + return __riscv_vfcvt_rtz_xu_f_v_u16mf4(src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_xu_f_v_u16mf2( @@ -139,7 +139,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vfcvt_xu_f_v_u16mf2(vfloat16mf2_t src, size_t vl) { - return vfcvt_xu_f_v_u16mf2(src, vl); + return __riscv_vfcvt_xu_f_v_u16mf2(src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_rtz_xu_f_v_u16mf2( @@ -148,7 +148,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vfcvt_rtz_xu_f_v_u16mf2(vfloat16mf2_t src, size_t vl) { - return vfcvt_rtz_xu_f_v_u16mf2(src, vl); + return __riscv_vfcvt_rtz_xu_f_v_u16mf2(src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_xu_f_v_u16m1( @@ -157,7 +157,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vfcvt_xu_f_v_u16m1(vfloat16m1_t src, size_t vl) { - return vfcvt_xu_f_v_u16m1(src, vl); + return __riscv_vfcvt_xu_f_v_u16m1(src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_rtz_xu_f_v_u16m1( @@ -166,7 +166,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vfcvt_rtz_xu_f_v_u16m1(vfloat16m1_t src, size_t vl) { - return vfcvt_rtz_xu_f_v_u16m1(src, vl); + return __riscv_vfcvt_rtz_xu_f_v_u16m1(src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_xu_f_v_u16m2( @@ -175,7 +175,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vfcvt_xu_f_v_u16m2(vfloat16m2_t src, size_t vl) { - return vfcvt_xu_f_v_u16m2(src, vl); + return __riscv_vfcvt_xu_f_v_u16m2(src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_rtz_xu_f_v_u16m2( @@ -184,7 +184,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vfcvt_rtz_xu_f_v_u16m2(vfloat16m2_t src, size_t vl) { - return vfcvt_rtz_xu_f_v_u16m2(src, vl); + return __riscv_vfcvt_rtz_xu_f_v_u16m2(src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_xu_f_v_u16m4( @@ -193,7 +193,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_vfcvt_xu_f_v_u16m4(vfloat16m4_t src, size_t vl) { - return vfcvt_xu_f_v_u16m4(src, vl); + return __riscv_vfcvt_xu_f_v_u16m4(src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_rtz_xu_f_v_u16m4( @@ -202,7 +202,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_vfcvt_rtz_xu_f_v_u16m4(vfloat16m4_t src, size_t vl) { - return vfcvt_rtz_xu_f_v_u16m4(src, vl); + return __riscv_vfcvt_rtz_xu_f_v_u16m4(src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_xu_f_v_u16m8( @@ -211,7 +211,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m8_t test_vfcvt_xu_f_v_u16m8(vfloat16m8_t src, size_t vl) { - return vfcvt_xu_f_v_u16m8(src, vl); + return __riscv_vfcvt_xu_f_v_u16m8(src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_rtz_xu_f_v_u16m8( @@ -220,7 +220,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m8_t test_vfcvt_rtz_xu_f_v_u16m8(vfloat16m8_t src, size_t vl) { - return vfcvt_rtz_xu_f_v_u16m8(src, vl); + return __riscv_vfcvt_rtz_xu_f_v_u16m8(src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_f_x_v_f16mf4( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vfcvt_f_x_v_f16mf4(vint16mf4_t src, size_t vl) { - return vfcvt_f_x_v_f16mf4(src, vl); + return __riscv_vfcvt_f_x_v_f16mf4(src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_f_x_v_f16mf2( @@ -238,7 +238,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vfcvt_f_x_v_f16mf2(vint16mf2_t src, size_t vl) { - return vfcvt_f_x_v_f16mf2(src, vl); + return __riscv_vfcvt_f_x_v_f16mf2(src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_f_x_v_f16m1( @@ -247,7 +247,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfcvt_f_x_v_f16m1(vint16m1_t src, size_t vl) { - return vfcvt_f_x_v_f16m1(src, vl); + return __riscv_vfcvt_f_x_v_f16m1(src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_f_x_v_f16m2( @@ -256,7 +256,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vfcvt_f_x_v_f16m2(vint16m2_t src, size_t vl) { - return vfcvt_f_x_v_f16m2(src, vl); + return __riscv_vfcvt_f_x_v_f16m2(src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_f_x_v_f16m4( @@ -265,7 +265,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vfcvt_f_x_v_f16m4(vint16m4_t src, size_t vl) { - return vfcvt_f_x_v_f16m4(src, vl); + return __riscv_vfcvt_f_x_v_f16m4(src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_f_x_v_f16m8( @@ -274,7 +274,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vfcvt_f_x_v_f16m8(vint16m8_t src, size_t vl) { - return vfcvt_f_x_v_f16m8(src, vl); + return __riscv_vfcvt_f_x_v_f16m8(src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_f_xu_v_f16mf4( @@ -283,7 +283,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vfcvt_f_xu_v_f16mf4(vuint16mf4_t src, size_t vl) { - return vfcvt_f_xu_v_f16mf4(src, vl); + return __riscv_vfcvt_f_xu_v_f16mf4(src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_f_xu_v_f16mf2( @@ -292,7 +292,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vfcvt_f_xu_v_f16mf2(vuint16mf2_t src, size_t vl) { - return vfcvt_f_xu_v_f16mf2(src, vl); + return __riscv_vfcvt_f_xu_v_f16mf2(src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_f_xu_v_f16m1( @@ -301,7 +301,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfcvt_f_xu_v_f16m1(vuint16m1_t src, size_t vl) { - return vfcvt_f_xu_v_f16m1(src, vl); + return __riscv_vfcvt_f_xu_v_f16m1(src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_f_xu_v_f16m2( @@ -310,7 +310,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vfcvt_f_xu_v_f16m2(vuint16m2_t src, size_t vl) { - return vfcvt_f_xu_v_f16m2(src, vl); + return __riscv_vfcvt_f_xu_v_f16m2(src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_f_xu_v_f16m4( @@ -319,7 +319,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vfcvt_f_xu_v_f16m4(vuint16m4_t src, size_t vl) { - return vfcvt_f_xu_v_f16m4(src, vl); + return __riscv_vfcvt_f_xu_v_f16m4(src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_f_xu_v_f16m8( @@ -328,7 +328,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vfcvt_f_xu_v_f16m8(vuint16m8_t src, size_t vl) { - return vfcvt_f_xu_v_f16m8(src, vl); + return __riscv_vfcvt_f_xu_v_f16m8(src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_x_f_v_i32mf2( @@ -337,7 +337,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vfcvt_x_f_v_i32mf2(vfloat32mf2_t src, size_t vl) { - return vfcvt_x_f_v_i32mf2(src, vl); + return __riscv_vfcvt_x_f_v_i32mf2(src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_rtz_x_f_v_i32mf2( @@ -346,7 +346,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vfcvt_rtz_x_f_v_i32mf2(vfloat32mf2_t src, size_t vl) { - return vfcvt_rtz_x_f_v_i32mf2(src, vl); + return __riscv_vfcvt_rtz_x_f_v_i32mf2(src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_x_f_v_i32m1( @@ -355,7 +355,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vfcvt_x_f_v_i32m1(vfloat32m1_t src, size_t vl) { - return vfcvt_x_f_v_i32m1(src, vl); + return __riscv_vfcvt_x_f_v_i32m1(src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_rtz_x_f_v_i32m1( @@ -364,7 +364,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vfcvt_rtz_x_f_v_i32m1(vfloat32m1_t src, size_t vl) { - return vfcvt_rtz_x_f_v_i32m1(src, vl); + return __riscv_vfcvt_rtz_x_f_v_i32m1(src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_x_f_v_i32m2( @@ -373,7 +373,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vfcvt_x_f_v_i32m2(vfloat32m2_t src, size_t vl) { - return vfcvt_x_f_v_i32m2(src, vl); + return __riscv_vfcvt_x_f_v_i32m2(src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_rtz_x_f_v_i32m2( @@ -382,7 +382,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vfcvt_rtz_x_f_v_i32m2(vfloat32m2_t src, size_t vl) { - return vfcvt_rtz_x_f_v_i32m2(src, vl); + return __riscv_vfcvt_rtz_x_f_v_i32m2(src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_x_f_v_i32m4( @@ -391,7 +391,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vfcvt_x_f_v_i32m4(vfloat32m4_t src, size_t vl) { - return vfcvt_x_f_v_i32m4(src, vl); + return __riscv_vfcvt_x_f_v_i32m4(src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_rtz_x_f_v_i32m4( @@ -400,7 +400,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vfcvt_rtz_x_f_v_i32m4(vfloat32m4_t src, size_t vl) { - return vfcvt_rtz_x_f_v_i32m4(src, vl); + return __riscv_vfcvt_rtz_x_f_v_i32m4(src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_x_f_v_i32m8( @@ -409,7 +409,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m8_t test_vfcvt_x_f_v_i32m8(vfloat32m8_t src, size_t vl) { - return vfcvt_x_f_v_i32m8(src, vl); + return __riscv_vfcvt_x_f_v_i32m8(src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_rtz_x_f_v_i32m8( @@ -418,7 +418,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m8_t test_vfcvt_rtz_x_f_v_i32m8(vfloat32m8_t src, size_t vl) { - return vfcvt_rtz_x_f_v_i32m8(src, vl); + return __riscv_vfcvt_rtz_x_f_v_i32m8(src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_xu_f_v_u32mf2( @@ -427,7 +427,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vfcvt_xu_f_v_u32mf2(vfloat32mf2_t src, size_t vl) { - return vfcvt_xu_f_v_u32mf2(src, vl); + return __riscv_vfcvt_xu_f_v_u32mf2(src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_rtz_xu_f_v_u32mf2( @@ -436,7 +436,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vfcvt_rtz_xu_f_v_u32mf2(vfloat32mf2_t src, size_t vl) { - return vfcvt_rtz_xu_f_v_u32mf2(src, vl); + return __riscv_vfcvt_rtz_xu_f_v_u32mf2(src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_xu_f_v_u32m1( @@ -445,7 +445,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vfcvt_xu_f_v_u32m1(vfloat32m1_t src, size_t vl) { - return vfcvt_xu_f_v_u32m1(src, vl); + return __riscv_vfcvt_xu_f_v_u32m1(src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_rtz_xu_f_v_u32m1( @@ -454,7 +454,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vfcvt_rtz_xu_f_v_u32m1(vfloat32m1_t src, size_t vl) { - return vfcvt_rtz_xu_f_v_u32m1(src, vl); + return __riscv_vfcvt_rtz_xu_f_v_u32m1(src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_xu_f_v_u32m2( @@ -463,7 +463,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vfcvt_xu_f_v_u32m2(vfloat32m2_t src, size_t vl) { - return vfcvt_xu_f_v_u32m2(src, vl); + return __riscv_vfcvt_xu_f_v_u32m2(src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_rtz_xu_f_v_u32m2( @@ -472,7 +472,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vfcvt_rtz_xu_f_v_u32m2(vfloat32m2_t src, size_t vl) { - return vfcvt_rtz_xu_f_v_u32m2(src, vl); + return __riscv_vfcvt_rtz_xu_f_v_u32m2(src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_xu_f_v_u32m4( @@ -481,7 +481,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vfcvt_xu_f_v_u32m4(vfloat32m4_t src, size_t vl) { - return vfcvt_xu_f_v_u32m4(src, vl); + return __riscv_vfcvt_xu_f_v_u32m4(src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_rtz_xu_f_v_u32m4( @@ -490,7 +490,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vfcvt_rtz_xu_f_v_u32m4(vfloat32m4_t src, size_t vl) { - return vfcvt_rtz_xu_f_v_u32m4(src, vl); + return __riscv_vfcvt_rtz_xu_f_v_u32m4(src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_xu_f_v_u32m8( @@ -499,7 +499,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m8_t test_vfcvt_xu_f_v_u32m8(vfloat32m8_t src, size_t vl) { - return vfcvt_xu_f_v_u32m8(src, vl); + return __riscv_vfcvt_xu_f_v_u32m8(src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_rtz_xu_f_v_u32m8( @@ -508,7 +508,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m8_t test_vfcvt_rtz_xu_f_v_u32m8(vfloat32m8_t src, size_t vl) { - return vfcvt_rtz_xu_f_v_u32m8(src, vl); + return __riscv_vfcvt_rtz_xu_f_v_u32m8(src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_f_x_v_f32mf2( @@ -517,7 +517,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfcvt_f_x_v_f32mf2(vint32mf2_t src, size_t vl) { - return vfcvt_f_x_v_f32mf2(src, vl); + return __riscv_vfcvt_f_x_v_f32mf2(src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_f_x_v_f32m1( @@ -526,7 +526,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfcvt_f_x_v_f32m1(vint32m1_t src, size_t vl) { - return vfcvt_f_x_v_f32m1(src, vl); + return __riscv_vfcvt_f_x_v_f32m1(src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_f_x_v_f32m2( @@ -535,7 +535,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfcvt_f_x_v_f32m2(vint32m2_t src, size_t vl) { - return vfcvt_f_x_v_f32m2(src, vl); + return __riscv_vfcvt_f_x_v_f32m2(src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_f_x_v_f32m4( @@ -544,7 +544,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfcvt_f_x_v_f32m4(vint32m4_t src, size_t vl) { - return vfcvt_f_x_v_f32m4(src, vl); + return __riscv_vfcvt_f_x_v_f32m4(src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_f_x_v_f32m8( @@ -553,7 +553,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfcvt_f_x_v_f32m8(vint32m8_t src, size_t vl) { - return vfcvt_f_x_v_f32m8(src, vl); + return __riscv_vfcvt_f_x_v_f32m8(src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_f_xu_v_f32mf2( @@ -562,7 +562,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfcvt_f_xu_v_f32mf2(vuint32mf2_t src, size_t vl) { - return vfcvt_f_xu_v_f32mf2(src, vl); + return __riscv_vfcvt_f_xu_v_f32mf2(src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_f_xu_v_f32m1( @@ -571,7 +571,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfcvt_f_xu_v_f32m1(vuint32m1_t src, size_t vl) { - return vfcvt_f_xu_v_f32m1(src, vl); + return __riscv_vfcvt_f_xu_v_f32m1(src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_f_xu_v_f32m2( @@ -580,7 +580,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfcvt_f_xu_v_f32m2(vuint32m2_t src, size_t vl) { - return vfcvt_f_xu_v_f32m2(src, vl); + return __riscv_vfcvt_f_xu_v_f32m2(src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_f_xu_v_f32m4( @@ -589,7 +589,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfcvt_f_xu_v_f32m4(vuint32m4_t src, size_t vl) { - return vfcvt_f_xu_v_f32m4(src, vl); + return __riscv_vfcvt_f_xu_v_f32m4(src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_f_xu_v_f32m8( @@ -598,7 +598,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfcvt_f_xu_v_f32m8(vuint32m8_t src, size_t vl) { - return vfcvt_f_xu_v_f32m8(src, vl); + return __riscv_vfcvt_f_xu_v_f32m8(src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_x_f_v_i64m1( @@ -607,7 +607,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vfcvt_x_f_v_i64m1(vfloat64m1_t src, size_t vl) { - return vfcvt_x_f_v_i64m1(src, vl); + return __riscv_vfcvt_x_f_v_i64m1(src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_rtz_x_f_v_i64m1( @@ -616,7 +616,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vfcvt_rtz_x_f_v_i64m1(vfloat64m1_t src, size_t vl) { - return vfcvt_rtz_x_f_v_i64m1(src, vl); + return __riscv_vfcvt_rtz_x_f_v_i64m1(src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_x_f_v_i64m2( @@ -625,7 +625,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m2_t test_vfcvt_x_f_v_i64m2(vfloat64m2_t src, size_t vl) { - return vfcvt_x_f_v_i64m2(src, vl); + return __riscv_vfcvt_x_f_v_i64m2(src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_rtz_x_f_v_i64m2( @@ -634,7 +634,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m2_t test_vfcvt_rtz_x_f_v_i64m2(vfloat64m2_t src, size_t vl) { - return vfcvt_rtz_x_f_v_i64m2(src, vl); + return __riscv_vfcvt_rtz_x_f_v_i64m2(src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_x_f_v_i64m4( @@ -643,7 +643,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m4_t test_vfcvt_x_f_v_i64m4(vfloat64m4_t src, size_t vl) { - return vfcvt_x_f_v_i64m4(src, vl); + return __riscv_vfcvt_x_f_v_i64m4(src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_rtz_x_f_v_i64m4( @@ -652,7 +652,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m4_t test_vfcvt_rtz_x_f_v_i64m4(vfloat64m4_t src, size_t vl) { - return vfcvt_rtz_x_f_v_i64m4(src, vl); + return __riscv_vfcvt_rtz_x_f_v_i64m4(src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_x_f_v_i64m8( @@ -661,7 +661,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m8_t test_vfcvt_x_f_v_i64m8(vfloat64m8_t src, size_t vl) { - return vfcvt_x_f_v_i64m8(src, vl); + return __riscv_vfcvt_x_f_v_i64m8(src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_rtz_x_f_v_i64m8( @@ -670,7 +670,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m8_t test_vfcvt_rtz_x_f_v_i64m8(vfloat64m8_t src, size_t vl) { - return vfcvt_rtz_x_f_v_i64m8(src, vl); + return __riscv_vfcvt_rtz_x_f_v_i64m8(src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_xu_f_v_u64m1( @@ -679,7 +679,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m1_t test_vfcvt_xu_f_v_u64m1(vfloat64m1_t src, size_t vl) { - return vfcvt_xu_f_v_u64m1(src, vl); + return __riscv_vfcvt_xu_f_v_u64m1(src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_rtz_xu_f_v_u64m1( @@ -688,7 +688,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m1_t test_vfcvt_rtz_xu_f_v_u64m1(vfloat64m1_t src, size_t vl) { - return vfcvt_rtz_xu_f_v_u64m1(src, vl); + return __riscv_vfcvt_rtz_xu_f_v_u64m1(src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_xu_f_v_u64m2( @@ -697,7 +697,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m2_t test_vfcvt_xu_f_v_u64m2(vfloat64m2_t src, size_t vl) { - return vfcvt_xu_f_v_u64m2(src, vl); + return __riscv_vfcvt_xu_f_v_u64m2(src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_rtz_xu_f_v_u64m2( @@ -706,7 +706,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m2_t test_vfcvt_rtz_xu_f_v_u64m2(vfloat64m2_t src, size_t vl) { - return vfcvt_rtz_xu_f_v_u64m2(src, vl); + return __riscv_vfcvt_rtz_xu_f_v_u64m2(src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_xu_f_v_u64m4( @@ -715,7 +715,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m4_t test_vfcvt_xu_f_v_u64m4(vfloat64m4_t src, size_t vl) { - return vfcvt_xu_f_v_u64m4(src, vl); + return __riscv_vfcvt_xu_f_v_u64m4(src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_rtz_xu_f_v_u64m4( @@ -724,7 +724,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m4_t test_vfcvt_rtz_xu_f_v_u64m4(vfloat64m4_t src, size_t vl) { - return vfcvt_rtz_xu_f_v_u64m4(src, vl); + return __riscv_vfcvt_rtz_xu_f_v_u64m4(src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_xu_f_v_u64m8( @@ -733,7 +733,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m8_t test_vfcvt_xu_f_v_u64m8(vfloat64m8_t src, size_t vl) { - return vfcvt_xu_f_v_u64m8(src, vl); + return __riscv_vfcvt_xu_f_v_u64m8(src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_rtz_xu_f_v_u64m8( @@ -742,7 +742,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m8_t test_vfcvt_rtz_xu_f_v_u64m8(vfloat64m8_t src, size_t vl) { - return vfcvt_rtz_xu_f_v_u64m8(src, vl); + return __riscv_vfcvt_rtz_xu_f_v_u64m8(src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_f_x_v_f64m1( @@ -751,7 +751,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfcvt_f_x_v_f64m1(vint64m1_t src, size_t vl) { - return vfcvt_f_x_v_f64m1(src, vl); + return __riscv_vfcvt_f_x_v_f64m1(src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_f_x_v_f64m2( @@ -760,7 +760,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfcvt_f_x_v_f64m2(vint64m2_t src, size_t vl) { - return vfcvt_f_x_v_f64m2(src, vl); + return __riscv_vfcvt_f_x_v_f64m2(src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_f_x_v_f64m4( @@ -769,7 +769,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfcvt_f_x_v_f64m4(vint64m4_t src, size_t vl) { - return vfcvt_f_x_v_f64m4(src, vl); + return __riscv_vfcvt_f_x_v_f64m4(src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_f_x_v_f64m8( @@ -778,7 +778,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfcvt_f_x_v_f64m8(vint64m8_t src, size_t vl) { - return vfcvt_f_x_v_f64m8(src, vl); + return __riscv_vfcvt_f_x_v_f64m8(src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_f_xu_v_f64m1( @@ -787,7 +787,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfcvt_f_xu_v_f64m1(vuint64m1_t src, size_t vl) { - return vfcvt_f_xu_v_f64m1(src, vl); + return __riscv_vfcvt_f_xu_v_f64m1(src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_f_xu_v_f64m2( @@ -796,7 +796,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfcvt_f_xu_v_f64m2(vuint64m2_t src, size_t vl) { - return vfcvt_f_xu_v_f64m2(src, vl); + return __riscv_vfcvt_f_xu_v_f64m2(src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_f_xu_v_f64m4( @@ -805,7 +805,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfcvt_f_xu_v_f64m4(vuint64m4_t src, size_t vl) { - return vfcvt_f_xu_v_f64m4(src, vl); + return __riscv_vfcvt_f_xu_v_f64m4(src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_f_xu_v_f64m8( @@ -814,7 +814,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfcvt_f_xu_v_f64m8(vuint64m8_t src, size_t vl) { - return vfcvt_f_xu_v_f64m8(src, vl); + return __riscv_vfcvt_f_xu_v_f64m8(src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_x_f_v_i16mf4_m( @@ -823,7 +823,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vfcvt_x_f_v_i16mf4_m(vbool64_t mask, vfloat16mf4_t src, size_t vl) { - return vfcvt_x_f_v_i16mf4_m(mask, src, vl); + return __riscv_vfcvt_x_f_v_i16mf4_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_rtz_x_f_v_i16mf4_m( @@ -832,7 +832,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vfcvt_rtz_x_f_v_i16mf4_m(vbool64_t mask, vfloat16mf4_t src, size_t vl) { - return vfcvt_rtz_x_f_v_i16mf4_m(mask, src, vl); + return __riscv_vfcvt_rtz_x_f_v_i16mf4_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_x_f_v_i16mf2_m( @@ -841,7 +841,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vfcvt_x_f_v_i16mf2_m(vbool32_t mask, vfloat16mf2_t src, size_t vl) { - return vfcvt_x_f_v_i16mf2_m(mask, src, vl); + return __riscv_vfcvt_x_f_v_i16mf2_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_rtz_x_f_v_i16mf2_m( @@ -850,7 +850,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vfcvt_rtz_x_f_v_i16mf2_m(vbool32_t mask, vfloat16mf2_t src, size_t vl) { - return vfcvt_rtz_x_f_v_i16mf2_m(mask, src, vl); + return __riscv_vfcvt_rtz_x_f_v_i16mf2_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_x_f_v_i16m1_m( @@ -859,7 +859,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vfcvt_x_f_v_i16m1_m(vbool16_t mask, vfloat16m1_t src, size_t vl) { - return vfcvt_x_f_v_i16m1_m(mask, src, vl); + return __riscv_vfcvt_x_f_v_i16m1_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_rtz_x_f_v_i16m1_m( @@ -868,7 +868,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vfcvt_rtz_x_f_v_i16m1_m(vbool16_t mask, vfloat16m1_t src, size_t vl) { - return vfcvt_rtz_x_f_v_i16m1_m(mask, src, vl); + return __riscv_vfcvt_rtz_x_f_v_i16m1_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_x_f_v_i16m2_m( @@ -877,7 +877,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vfcvt_x_f_v_i16m2_m(vbool8_t mask, vfloat16m2_t src, size_t vl) { - return vfcvt_x_f_v_i16m2_m(mask, src, vl); + return __riscv_vfcvt_x_f_v_i16m2_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_rtz_x_f_v_i16m2_m( @@ -886,7 +886,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vfcvt_rtz_x_f_v_i16m2_m(vbool8_t mask, vfloat16m2_t src, size_t vl) { - return vfcvt_rtz_x_f_v_i16m2_m(mask, src, vl); + return __riscv_vfcvt_rtz_x_f_v_i16m2_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_x_f_v_i16m4_m( @@ -895,7 +895,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vfcvt_x_f_v_i16m4_m(vbool4_t mask, vfloat16m4_t src, size_t vl) { - return vfcvt_x_f_v_i16m4_m(mask, src, vl); + return __riscv_vfcvt_x_f_v_i16m4_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_rtz_x_f_v_i16m4_m( @@ -904,7 +904,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vfcvt_rtz_x_f_v_i16m4_m(vbool4_t mask, vfloat16m4_t src, size_t vl) { - return vfcvt_rtz_x_f_v_i16m4_m(mask, src, vl); + return __riscv_vfcvt_rtz_x_f_v_i16m4_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_x_f_v_i16m8_m( @@ -913,7 +913,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m8_t test_vfcvt_x_f_v_i16m8_m(vbool2_t mask, vfloat16m8_t src, size_t vl) { - return vfcvt_x_f_v_i16m8_m(mask, src, vl); + return __riscv_vfcvt_x_f_v_i16m8_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_rtz_x_f_v_i16m8_m( @@ -922,7 +922,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m8_t test_vfcvt_rtz_x_f_v_i16m8_m(vbool2_t mask, vfloat16m8_t src, size_t vl) { - return vfcvt_rtz_x_f_v_i16m8_m(mask, src, vl); + return __riscv_vfcvt_rtz_x_f_v_i16m8_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_xu_f_v_u16mf4_m( @@ -931,7 +931,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vfcvt_xu_f_v_u16mf4_m(vbool64_t mask, vfloat16mf4_t src, size_t vl) { - return vfcvt_xu_f_v_u16mf4_m(mask, src, vl); + return __riscv_vfcvt_xu_f_v_u16mf4_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_rtz_xu_f_v_u16mf4_m( @@ -940,7 +940,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vfcvt_rtz_xu_f_v_u16mf4_m(vbool64_t mask, vfloat16mf4_t src, size_t vl) { - return vfcvt_rtz_xu_f_v_u16mf4_m(mask, src, vl); + return __riscv_vfcvt_rtz_xu_f_v_u16mf4_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_xu_f_v_u16mf2_m( @@ -949,7 +949,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vfcvt_xu_f_v_u16mf2_m(vbool32_t mask, vfloat16mf2_t src, size_t vl) { - return vfcvt_xu_f_v_u16mf2_m(mask, src, vl); + return __riscv_vfcvt_xu_f_v_u16mf2_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_rtz_xu_f_v_u16mf2_m( @@ -958,7 +958,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vfcvt_rtz_xu_f_v_u16mf2_m(vbool32_t mask, vfloat16mf2_t src, size_t vl) { - return vfcvt_rtz_xu_f_v_u16mf2_m(mask, src, vl); + return __riscv_vfcvt_rtz_xu_f_v_u16mf2_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_xu_f_v_u16m1_m( @@ -967,7 +967,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vfcvt_xu_f_v_u16m1_m(vbool16_t mask, vfloat16m1_t src, size_t vl) { - return vfcvt_xu_f_v_u16m1_m(mask, src, vl); + return __riscv_vfcvt_xu_f_v_u16m1_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_rtz_xu_f_v_u16m1_m( @@ -976,7 +976,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vfcvt_rtz_xu_f_v_u16m1_m(vbool16_t mask, vfloat16m1_t src, size_t vl) { - return vfcvt_rtz_xu_f_v_u16m1_m(mask, src, vl); + return __riscv_vfcvt_rtz_xu_f_v_u16m1_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_xu_f_v_u16m2_m( @@ -985,7 +985,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vfcvt_xu_f_v_u16m2_m(vbool8_t mask, vfloat16m2_t src, size_t vl) { - return vfcvt_xu_f_v_u16m2_m(mask, src, vl); + return __riscv_vfcvt_xu_f_v_u16m2_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_rtz_xu_f_v_u16m2_m( @@ -994,7 +994,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vfcvt_rtz_xu_f_v_u16m2_m(vbool8_t mask, vfloat16m2_t src, size_t vl) { - return vfcvt_rtz_xu_f_v_u16m2_m(mask, src, vl); + return __riscv_vfcvt_rtz_xu_f_v_u16m2_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_xu_f_v_u16m4_m( @@ -1003,7 +1003,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_vfcvt_xu_f_v_u16m4_m(vbool4_t mask, vfloat16m4_t src, size_t vl) { - return vfcvt_xu_f_v_u16m4_m(mask, src, vl); + return __riscv_vfcvt_xu_f_v_u16m4_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_rtz_xu_f_v_u16m4_m( @@ -1012,7 +1012,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_vfcvt_rtz_xu_f_v_u16m4_m(vbool4_t mask, vfloat16m4_t src, size_t vl) { - return vfcvt_rtz_xu_f_v_u16m4_m(mask, src, vl); + return __riscv_vfcvt_rtz_xu_f_v_u16m4_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_xu_f_v_u16m8_m( @@ -1021,7 +1021,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m8_t test_vfcvt_xu_f_v_u16m8_m(vbool2_t mask, vfloat16m8_t src, size_t vl) { - return vfcvt_xu_f_v_u16m8_m(mask, src, vl); + return __riscv_vfcvt_xu_f_v_u16m8_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_rtz_xu_f_v_u16m8_m( @@ -1030,7 +1030,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m8_t test_vfcvt_rtz_xu_f_v_u16m8_m(vbool2_t mask, vfloat16m8_t src, size_t vl) { - return vfcvt_rtz_xu_f_v_u16m8_m(mask, src, vl); + return __riscv_vfcvt_rtz_xu_f_v_u16m8_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_f_x_v_f16mf4_m( @@ -1039,7 +1039,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vfcvt_f_x_v_f16mf4_m(vbool64_t mask, vint16mf4_t src, size_t vl) { - return vfcvt_f_x_v_f16mf4_m(mask, src, vl); + return __riscv_vfcvt_f_x_v_f16mf4_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_f_x_v_f16mf2_m( @@ -1048,7 +1048,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vfcvt_f_x_v_f16mf2_m(vbool32_t mask, vint16mf2_t src, size_t vl) { - return vfcvt_f_x_v_f16mf2_m(mask, src, vl); + return __riscv_vfcvt_f_x_v_f16mf2_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_f_x_v_f16m1_m( @@ -1057,7 +1057,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfcvt_f_x_v_f16m1_m(vbool16_t mask, vint16m1_t src, size_t vl) { - return vfcvt_f_x_v_f16m1_m(mask, src, vl); + return __riscv_vfcvt_f_x_v_f16m1_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_f_x_v_f16m2_m( @@ -1066,7 +1066,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vfcvt_f_x_v_f16m2_m(vbool8_t mask, vint16m2_t src, size_t vl) { - return vfcvt_f_x_v_f16m2_m(mask, src, vl); + return __riscv_vfcvt_f_x_v_f16m2_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_f_x_v_f16m4_m( @@ -1075,7 +1075,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vfcvt_f_x_v_f16m4_m(vbool4_t mask, vint16m4_t src, size_t vl) { - return vfcvt_f_x_v_f16m4_m(mask, src, vl); + return __riscv_vfcvt_f_x_v_f16m4_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_f_x_v_f16m8_m( @@ -1084,7 +1084,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vfcvt_f_x_v_f16m8_m(vbool2_t mask, vint16m8_t src, size_t vl) { - return vfcvt_f_x_v_f16m8_m(mask, src, vl); + return __riscv_vfcvt_f_x_v_f16m8_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_f_xu_v_f16mf4_m( @@ -1093,7 +1093,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vfcvt_f_xu_v_f16mf4_m(vbool64_t mask, vuint16mf4_t src, size_t vl) { - return vfcvt_f_xu_v_f16mf4_m(mask, src, vl); + return __riscv_vfcvt_f_xu_v_f16mf4_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_f_xu_v_f16mf2_m( @@ -1102,7 +1102,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vfcvt_f_xu_v_f16mf2_m(vbool32_t mask, vuint16mf2_t src, size_t vl) { - return vfcvt_f_xu_v_f16mf2_m(mask, src, vl); + return __riscv_vfcvt_f_xu_v_f16mf2_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_f_xu_v_f16m1_m( @@ -1111,7 +1111,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfcvt_f_xu_v_f16m1_m(vbool16_t mask, vuint16m1_t src, size_t vl) { - return vfcvt_f_xu_v_f16m1_m(mask, src, vl); + return __riscv_vfcvt_f_xu_v_f16m1_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_f_xu_v_f16m2_m( @@ -1120,7 +1120,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vfcvt_f_xu_v_f16m2_m(vbool8_t mask, vuint16m2_t src, size_t vl) { - return vfcvt_f_xu_v_f16m2_m(mask, src, vl); + return __riscv_vfcvt_f_xu_v_f16m2_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_f_xu_v_f16m4_m( @@ -1129,7 +1129,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vfcvt_f_xu_v_f16m4_m(vbool4_t mask, vuint16m4_t src, size_t vl) { - return vfcvt_f_xu_v_f16m4_m(mask, src, vl); + return __riscv_vfcvt_f_xu_v_f16m4_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_f_xu_v_f16m8_m( @@ -1138,7 +1138,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vfcvt_f_xu_v_f16m8_m(vbool2_t mask, vuint16m8_t src, size_t vl) { - return vfcvt_f_xu_v_f16m8_m(mask, src, vl); + return __riscv_vfcvt_f_xu_v_f16m8_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_x_f_v_i32mf2_m( @@ -1147,7 +1147,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vfcvt_x_f_v_i32mf2_m(vbool64_t mask, vfloat32mf2_t src, size_t vl) { - return vfcvt_x_f_v_i32mf2_m(mask, src, vl); + return __riscv_vfcvt_x_f_v_i32mf2_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_rtz_x_f_v_i32mf2_m( @@ -1156,7 +1156,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vfcvt_rtz_x_f_v_i32mf2_m(vbool64_t mask, vfloat32mf2_t src, size_t vl) { - return vfcvt_rtz_x_f_v_i32mf2_m(mask, src, vl); + return __riscv_vfcvt_rtz_x_f_v_i32mf2_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_x_f_v_i32m1_m( @@ -1165,7 +1165,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vfcvt_x_f_v_i32m1_m(vbool32_t mask, vfloat32m1_t src, size_t vl) { - return vfcvt_x_f_v_i32m1_m(mask, src, vl); + return __riscv_vfcvt_x_f_v_i32m1_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_rtz_x_f_v_i32m1_m( @@ -1174,7 +1174,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vfcvt_rtz_x_f_v_i32m1_m(vbool32_t mask, vfloat32m1_t src, size_t vl) { - return vfcvt_rtz_x_f_v_i32m1_m(mask, src, vl); + return __riscv_vfcvt_rtz_x_f_v_i32m1_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_x_f_v_i32m2_m( @@ -1183,7 +1183,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vfcvt_x_f_v_i32m2_m(vbool16_t mask, vfloat32m2_t src, size_t vl) { - return vfcvt_x_f_v_i32m2_m(mask, src, vl); + return __riscv_vfcvt_x_f_v_i32m2_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_rtz_x_f_v_i32m2_m( @@ -1192,7 +1192,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vfcvt_rtz_x_f_v_i32m2_m(vbool16_t mask, vfloat32m2_t src, size_t vl) { - return vfcvt_rtz_x_f_v_i32m2_m(mask, src, vl); + return __riscv_vfcvt_rtz_x_f_v_i32m2_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_x_f_v_i32m4_m( @@ -1201,7 +1201,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vfcvt_x_f_v_i32m4_m(vbool8_t mask, vfloat32m4_t src, size_t vl) { - return vfcvt_x_f_v_i32m4_m(mask, src, vl); + return __riscv_vfcvt_x_f_v_i32m4_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_rtz_x_f_v_i32m4_m( @@ -1210,7 +1210,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vfcvt_rtz_x_f_v_i32m4_m(vbool8_t mask, vfloat32m4_t src, size_t vl) { - return vfcvt_rtz_x_f_v_i32m4_m(mask, src, vl); + return __riscv_vfcvt_rtz_x_f_v_i32m4_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_x_f_v_i32m8_m( @@ -1219,7 +1219,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m8_t test_vfcvt_x_f_v_i32m8_m(vbool4_t mask, vfloat32m8_t src, size_t vl) { - return vfcvt_x_f_v_i32m8_m(mask, src, vl); + return __riscv_vfcvt_x_f_v_i32m8_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_rtz_x_f_v_i32m8_m( @@ -1228,7 +1228,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m8_t test_vfcvt_rtz_x_f_v_i32m8_m(vbool4_t mask, vfloat32m8_t src, size_t vl) { - return vfcvt_rtz_x_f_v_i32m8_m(mask, src, vl); + return __riscv_vfcvt_rtz_x_f_v_i32m8_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_xu_f_v_u32mf2_m( @@ -1237,7 +1237,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vfcvt_xu_f_v_u32mf2_m(vbool64_t mask, vfloat32mf2_t src, size_t vl) { - return vfcvt_xu_f_v_u32mf2_m(mask, src, vl); + return __riscv_vfcvt_xu_f_v_u32mf2_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_rtz_xu_f_v_u32mf2_m( @@ -1246,7 +1246,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vfcvt_rtz_xu_f_v_u32mf2_m(vbool64_t mask, vfloat32mf2_t src, size_t vl) { - return vfcvt_rtz_xu_f_v_u32mf2_m(mask, src, vl); + return __riscv_vfcvt_rtz_xu_f_v_u32mf2_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_xu_f_v_u32m1_m( @@ -1255,7 +1255,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vfcvt_xu_f_v_u32m1_m(vbool32_t mask, vfloat32m1_t src, size_t vl) { - return vfcvt_xu_f_v_u32m1_m(mask, src, vl); + return __riscv_vfcvt_xu_f_v_u32m1_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_rtz_xu_f_v_u32m1_m( @@ -1264,7 +1264,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vfcvt_rtz_xu_f_v_u32m1_m(vbool32_t mask, vfloat32m1_t src, size_t vl) { - return vfcvt_rtz_xu_f_v_u32m1_m(mask, src, vl); + return __riscv_vfcvt_rtz_xu_f_v_u32m1_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_xu_f_v_u32m2_m( @@ -1273,7 +1273,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vfcvt_xu_f_v_u32m2_m(vbool16_t mask, vfloat32m2_t src, size_t vl) { - return vfcvt_xu_f_v_u32m2_m(mask, src, vl); + return __riscv_vfcvt_xu_f_v_u32m2_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_rtz_xu_f_v_u32m2_m( @@ -1282,7 +1282,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vfcvt_rtz_xu_f_v_u32m2_m(vbool16_t mask, vfloat32m2_t src, size_t vl) { - return vfcvt_rtz_xu_f_v_u32m2_m(mask, src, vl); + return __riscv_vfcvt_rtz_xu_f_v_u32m2_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_xu_f_v_u32m4_m( @@ -1291,7 +1291,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vfcvt_xu_f_v_u32m4_m(vbool8_t mask, vfloat32m4_t src, size_t vl) { - return vfcvt_xu_f_v_u32m4_m(mask, src, vl); + return __riscv_vfcvt_xu_f_v_u32m4_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_rtz_xu_f_v_u32m4_m( @@ -1300,7 +1300,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vfcvt_rtz_xu_f_v_u32m4_m(vbool8_t mask, vfloat32m4_t src, size_t vl) { - return vfcvt_rtz_xu_f_v_u32m4_m(mask, src, vl); + return __riscv_vfcvt_rtz_xu_f_v_u32m4_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_xu_f_v_u32m8_m( @@ -1309,7 +1309,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m8_t test_vfcvt_xu_f_v_u32m8_m(vbool4_t mask, vfloat32m8_t src, size_t vl) { - return vfcvt_xu_f_v_u32m8_m(mask, src, vl); + return __riscv_vfcvt_xu_f_v_u32m8_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_rtz_xu_f_v_u32m8_m( @@ -1318,7 +1318,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m8_t test_vfcvt_rtz_xu_f_v_u32m8_m(vbool4_t mask, vfloat32m8_t src, size_t vl) { - return vfcvt_rtz_xu_f_v_u32m8_m(mask, src, vl); + return __riscv_vfcvt_rtz_xu_f_v_u32m8_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_f_x_v_f32mf2_m( @@ -1327,7 +1327,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfcvt_f_x_v_f32mf2_m(vbool64_t mask, vint32mf2_t src, size_t vl) { - return vfcvt_f_x_v_f32mf2_m(mask, src, vl); + return __riscv_vfcvt_f_x_v_f32mf2_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_f_x_v_f32m1_m( @@ -1336,7 +1336,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfcvt_f_x_v_f32m1_m(vbool32_t mask, vint32m1_t src, size_t vl) { - return vfcvt_f_x_v_f32m1_m(mask, src, vl); + return __riscv_vfcvt_f_x_v_f32m1_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_f_x_v_f32m2_m( @@ -1345,7 +1345,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfcvt_f_x_v_f32m2_m(vbool16_t mask, vint32m2_t src, size_t vl) { - return vfcvt_f_x_v_f32m2_m(mask, src, vl); + return __riscv_vfcvt_f_x_v_f32m2_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_f_x_v_f32m4_m( @@ -1354,7 +1354,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfcvt_f_x_v_f32m4_m(vbool8_t mask, vint32m4_t src, size_t vl) { - return vfcvt_f_x_v_f32m4_m(mask, src, vl); + return __riscv_vfcvt_f_x_v_f32m4_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_f_x_v_f32m8_m( @@ -1363,7 +1363,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfcvt_f_x_v_f32m8_m(vbool4_t mask, vint32m8_t src, size_t vl) { - return vfcvt_f_x_v_f32m8_m(mask, src, vl); + return __riscv_vfcvt_f_x_v_f32m8_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_f_xu_v_f32mf2_m( @@ -1372,7 +1372,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfcvt_f_xu_v_f32mf2_m(vbool64_t mask, vuint32mf2_t src, size_t vl) { - return vfcvt_f_xu_v_f32mf2_m(mask, src, vl); + return __riscv_vfcvt_f_xu_v_f32mf2_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_f_xu_v_f32m1_m( @@ -1381,7 +1381,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfcvt_f_xu_v_f32m1_m(vbool32_t mask, vuint32m1_t src, size_t vl) { - return vfcvt_f_xu_v_f32m1_m(mask, src, vl); + return __riscv_vfcvt_f_xu_v_f32m1_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_f_xu_v_f32m2_m( @@ -1390,7 +1390,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfcvt_f_xu_v_f32m2_m(vbool16_t mask, vuint32m2_t src, size_t vl) { - return vfcvt_f_xu_v_f32m2_m(mask, src, vl); + return __riscv_vfcvt_f_xu_v_f32m2_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_f_xu_v_f32m4_m( @@ -1399,7 +1399,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfcvt_f_xu_v_f32m4_m(vbool8_t mask, vuint32m4_t src, size_t vl) { - return vfcvt_f_xu_v_f32m4_m(mask, src, vl); + return __riscv_vfcvt_f_xu_v_f32m4_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_f_xu_v_f32m8_m( @@ -1408,7 +1408,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfcvt_f_xu_v_f32m8_m(vbool4_t mask, vuint32m8_t src, size_t vl) { - return vfcvt_f_xu_v_f32m8_m(mask, src, vl); + return __riscv_vfcvt_f_xu_v_f32m8_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_x_f_v_i64m1_m( @@ -1417,7 +1417,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vfcvt_x_f_v_i64m1_m(vbool64_t mask, vfloat64m1_t src, size_t vl) { - return vfcvt_x_f_v_i64m1_m(mask, src, vl); + return __riscv_vfcvt_x_f_v_i64m1_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_rtz_x_f_v_i64m1_m( @@ -1426,7 +1426,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vfcvt_rtz_x_f_v_i64m1_m(vbool64_t mask, vfloat64m1_t src, size_t vl) { - return vfcvt_rtz_x_f_v_i64m1_m(mask, src, vl); + return __riscv_vfcvt_rtz_x_f_v_i64m1_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_x_f_v_i64m2_m( @@ -1435,7 +1435,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m2_t test_vfcvt_x_f_v_i64m2_m(vbool32_t mask, vfloat64m2_t src, size_t vl) { - return vfcvt_x_f_v_i64m2_m(mask, src, vl); + return __riscv_vfcvt_x_f_v_i64m2_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_rtz_x_f_v_i64m2_m( @@ -1444,7 +1444,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m2_t test_vfcvt_rtz_x_f_v_i64m2_m(vbool32_t mask, vfloat64m2_t src, size_t vl) { - return vfcvt_rtz_x_f_v_i64m2_m(mask, src, vl); + return __riscv_vfcvt_rtz_x_f_v_i64m2_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_x_f_v_i64m4_m( @@ -1453,7 +1453,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m4_t test_vfcvt_x_f_v_i64m4_m(vbool16_t mask, vfloat64m4_t src, size_t vl) { - return vfcvt_x_f_v_i64m4_m(mask, src, vl); + return __riscv_vfcvt_x_f_v_i64m4_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_rtz_x_f_v_i64m4_m( @@ -1462,7 +1462,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m4_t test_vfcvt_rtz_x_f_v_i64m4_m(vbool16_t mask, vfloat64m4_t src, size_t vl) { - return vfcvt_rtz_x_f_v_i64m4_m(mask, src, vl); + return __riscv_vfcvt_rtz_x_f_v_i64m4_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_x_f_v_i64m8_m( @@ -1471,7 +1471,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m8_t test_vfcvt_x_f_v_i64m8_m(vbool8_t mask, vfloat64m8_t src, size_t vl) { - return vfcvt_x_f_v_i64m8_m(mask, src, vl); + return __riscv_vfcvt_x_f_v_i64m8_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_rtz_x_f_v_i64m8_m( @@ -1480,7 +1480,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m8_t test_vfcvt_rtz_x_f_v_i64m8_m(vbool8_t mask, vfloat64m8_t src, size_t vl) { - return vfcvt_rtz_x_f_v_i64m8_m(mask, src, vl); + return __riscv_vfcvt_rtz_x_f_v_i64m8_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_xu_f_v_u64m1_m( @@ -1489,7 +1489,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m1_t test_vfcvt_xu_f_v_u64m1_m(vbool64_t mask, vfloat64m1_t src, size_t vl) { - return vfcvt_xu_f_v_u64m1_m(mask, src, vl); + return __riscv_vfcvt_xu_f_v_u64m1_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_rtz_xu_f_v_u64m1_m( @@ -1498,7 +1498,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m1_t test_vfcvt_rtz_xu_f_v_u64m1_m(vbool64_t mask, vfloat64m1_t src, size_t vl) { - return vfcvt_rtz_xu_f_v_u64m1_m(mask, src, vl); + return __riscv_vfcvt_rtz_xu_f_v_u64m1_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_xu_f_v_u64m2_m( @@ -1507,7 +1507,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m2_t test_vfcvt_xu_f_v_u64m2_m(vbool32_t mask, vfloat64m2_t src, size_t vl) { - return vfcvt_xu_f_v_u64m2_m(mask, src, vl); + return __riscv_vfcvt_xu_f_v_u64m2_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_rtz_xu_f_v_u64m2_m( @@ -1516,7 +1516,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m2_t test_vfcvt_rtz_xu_f_v_u64m2_m(vbool32_t mask, vfloat64m2_t src, size_t vl) { - return vfcvt_rtz_xu_f_v_u64m2_m(mask, src, vl); + return __riscv_vfcvt_rtz_xu_f_v_u64m2_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_xu_f_v_u64m4_m( @@ -1525,7 +1525,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m4_t test_vfcvt_xu_f_v_u64m4_m(vbool16_t mask, vfloat64m4_t src, size_t vl) { - return vfcvt_xu_f_v_u64m4_m(mask, src, vl); + return __riscv_vfcvt_xu_f_v_u64m4_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_rtz_xu_f_v_u64m4_m( @@ -1534,7 +1534,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m4_t test_vfcvt_rtz_xu_f_v_u64m4_m(vbool16_t mask, vfloat64m4_t src, size_t vl) { - return vfcvt_rtz_xu_f_v_u64m4_m(mask, src, vl); + return __riscv_vfcvt_rtz_xu_f_v_u64m4_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_xu_f_v_u64m8_m( @@ -1543,7 +1543,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m8_t test_vfcvt_xu_f_v_u64m8_m(vbool8_t mask, vfloat64m8_t src, size_t vl) { - return vfcvt_xu_f_v_u64m8_m(mask, src, vl); + return __riscv_vfcvt_xu_f_v_u64m8_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_rtz_xu_f_v_u64m8_m( @@ -1552,7 +1552,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m8_t test_vfcvt_rtz_xu_f_v_u64m8_m(vbool8_t mask, vfloat64m8_t src, size_t vl) { - return vfcvt_rtz_xu_f_v_u64m8_m(mask, src, vl); + return __riscv_vfcvt_rtz_xu_f_v_u64m8_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_f_x_v_f64m1_m( @@ -1561,7 +1561,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfcvt_f_x_v_f64m1_m(vbool64_t mask, vint64m1_t src, size_t vl) { - return vfcvt_f_x_v_f64m1_m(mask, src, vl); + return __riscv_vfcvt_f_x_v_f64m1_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_f_x_v_f64m2_m( @@ -1570,7 +1570,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfcvt_f_x_v_f64m2_m(vbool32_t mask, vint64m2_t src, size_t vl) { - return vfcvt_f_x_v_f64m2_m(mask, src, vl); + return __riscv_vfcvt_f_x_v_f64m2_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_f_x_v_f64m4_m( @@ -1579,7 +1579,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfcvt_f_x_v_f64m4_m(vbool16_t mask, vint64m4_t src, size_t vl) { - return vfcvt_f_x_v_f64m4_m(mask, src, vl); + return __riscv_vfcvt_f_x_v_f64m4_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_f_x_v_f64m8_m( @@ -1588,7 +1588,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfcvt_f_x_v_f64m8_m(vbool8_t mask, vint64m8_t src, size_t vl) { - return vfcvt_f_x_v_f64m8_m(mask, src, vl); + return __riscv_vfcvt_f_x_v_f64m8_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_f_xu_v_f64m1_m( @@ -1597,7 +1597,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfcvt_f_xu_v_f64m1_m(vbool64_t mask, vuint64m1_t src, size_t vl) { - return vfcvt_f_xu_v_f64m1_m(mask, src, vl); + return __riscv_vfcvt_f_xu_v_f64m1_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_f_xu_v_f64m2_m( @@ -1606,7 +1606,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfcvt_f_xu_v_f64m2_m(vbool32_t mask, vuint64m2_t src, size_t vl) { - return vfcvt_f_xu_v_f64m2_m(mask, src, vl); + return __riscv_vfcvt_f_xu_v_f64m2_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_f_xu_v_f64m4_m( @@ -1615,7 +1615,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfcvt_f_xu_v_f64m4_m(vbool16_t mask, vuint64m4_t src, size_t vl) { - return vfcvt_f_xu_v_f64m4_m(mask, src, vl); + return __riscv_vfcvt_f_xu_v_f64m4_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfcvt_f_xu_v_f64m8_m( @@ -1624,6 +1624,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfcvt_f_xu_v_f64m8_m(vbool8_t mask, vuint64m8_t src, size_t vl) { - return vfcvt_f_xu_v_f64m8_m(mask, src, vl); + return __riscv_vfcvt_f_xu_v_f64m8_m(mask, src, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfdiv.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfdiv.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfdiv.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfdiv.c @@ -13,7 +13,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vfdiv_vv_f16mf4(vfloat16mf4_t op1, vfloat16mf4_t op2, size_t vl) { - return vfdiv_vv_f16mf4(op1, op2, vl); + return __riscv_vfdiv_vv_f16mf4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfdiv_vf_f16mf4( @@ -22,7 +22,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vfdiv_vf_f16mf4(vfloat16mf4_t op1, _Float16 op2, size_t vl) { - return vfdiv_vf_f16mf4(op1, op2, vl); + return __riscv_vfdiv_vf_f16mf4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfdiv_vv_f16mf2( @@ -31,7 +31,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vfdiv_vv_f16mf2(vfloat16mf2_t op1, vfloat16mf2_t op2, size_t vl) { - return vfdiv_vv_f16mf2(op1, op2, vl); + return __riscv_vfdiv_vv_f16mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfdiv_vf_f16mf2( @@ -40,7 +40,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vfdiv_vf_f16mf2(vfloat16mf2_t op1, _Float16 op2, size_t vl) { - return vfdiv_vf_f16mf2(op1, op2, vl); + return __riscv_vfdiv_vf_f16mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfdiv_vv_f16m1( @@ -49,7 +49,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfdiv_vv_f16m1(vfloat16m1_t op1, vfloat16m1_t op2, size_t vl) { - return vfdiv_vv_f16m1(op1, op2, vl); + return __riscv_vfdiv_vv_f16m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfdiv_vf_f16m1( @@ -58,7 +58,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfdiv_vf_f16m1(vfloat16m1_t op1, _Float16 op2, size_t vl) { - return vfdiv_vf_f16m1(op1, op2, vl); + return __riscv_vfdiv_vf_f16m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfdiv_vv_f16m2( @@ -67,7 +67,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vfdiv_vv_f16m2(vfloat16m2_t op1, vfloat16m2_t op2, size_t vl) { - return vfdiv_vv_f16m2(op1, op2, vl); + return __riscv_vfdiv_vv_f16m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfdiv_vf_f16m2( @@ -76,7 +76,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vfdiv_vf_f16m2(vfloat16m2_t op1, _Float16 op2, size_t vl) { - return vfdiv_vf_f16m2(op1, op2, vl); + return __riscv_vfdiv_vf_f16m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfdiv_vv_f16m4( @@ -85,7 +85,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vfdiv_vv_f16m4(vfloat16m4_t op1, vfloat16m4_t op2, size_t vl) { - return vfdiv_vv_f16m4(op1, op2, vl); + return __riscv_vfdiv_vv_f16m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfdiv_vf_f16m4( @@ -94,7 +94,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vfdiv_vf_f16m4(vfloat16m4_t op1, _Float16 op2, size_t vl) { - return vfdiv_vf_f16m4(op1, op2, vl); + return __riscv_vfdiv_vf_f16m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfdiv_vv_f16m8( @@ -103,7 +103,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vfdiv_vv_f16m8(vfloat16m8_t op1, vfloat16m8_t op2, size_t vl) { - return vfdiv_vv_f16m8(op1, op2, vl); + return __riscv_vfdiv_vv_f16m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfdiv_vf_f16m8( @@ -112,7 +112,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vfdiv_vf_f16m8(vfloat16m8_t op1, _Float16 op2, size_t vl) { - return vfdiv_vf_f16m8(op1, op2, vl); + return __riscv_vfdiv_vf_f16m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfdiv_vv_f32mf2( @@ -121,7 +121,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfdiv_vv_f32mf2(vfloat32mf2_t op1, vfloat32mf2_t op2, size_t vl) { - return vfdiv_vv_f32mf2(op1, op2, vl); + return __riscv_vfdiv_vv_f32mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfdiv_vf_f32mf2( @@ -130,7 +130,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfdiv_vf_f32mf2(vfloat32mf2_t op1, float op2, size_t vl) { - return vfdiv_vf_f32mf2(op1, op2, vl); + return __riscv_vfdiv_vf_f32mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfdiv_vv_f32m1( @@ -139,7 +139,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfdiv_vv_f32m1(vfloat32m1_t op1, vfloat32m1_t op2, size_t vl) { - return vfdiv_vv_f32m1(op1, op2, vl); + return __riscv_vfdiv_vv_f32m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfdiv_vf_f32m1( @@ -148,7 +148,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfdiv_vf_f32m1(vfloat32m1_t op1, float op2, size_t vl) { - return vfdiv_vf_f32m1(op1, op2, vl); + return __riscv_vfdiv_vf_f32m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfdiv_vv_f32m2( @@ -157,7 +157,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfdiv_vv_f32m2(vfloat32m2_t op1, vfloat32m2_t op2, size_t vl) { - return vfdiv_vv_f32m2(op1, op2, vl); + return __riscv_vfdiv_vv_f32m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfdiv_vf_f32m2( @@ -166,7 +166,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfdiv_vf_f32m2(vfloat32m2_t op1, float op2, size_t vl) { - return vfdiv_vf_f32m2(op1, op2, vl); + return __riscv_vfdiv_vf_f32m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfdiv_vv_f32m4( @@ -175,7 +175,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfdiv_vv_f32m4(vfloat32m4_t op1, vfloat32m4_t op2, size_t vl) { - return vfdiv_vv_f32m4(op1, op2, vl); + return __riscv_vfdiv_vv_f32m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfdiv_vf_f32m4( @@ -184,7 +184,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfdiv_vf_f32m4(vfloat32m4_t op1, float op2, size_t vl) { - return vfdiv_vf_f32m4(op1, op2, vl); + return __riscv_vfdiv_vf_f32m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfdiv_vv_f32m8( @@ -193,7 +193,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfdiv_vv_f32m8(vfloat32m8_t op1, vfloat32m8_t op2, size_t vl) { - return vfdiv_vv_f32m8(op1, op2, vl); + return __riscv_vfdiv_vv_f32m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfdiv_vf_f32m8( @@ -202,7 +202,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfdiv_vf_f32m8(vfloat32m8_t op1, float op2, size_t vl) { - return vfdiv_vf_f32m8(op1, op2, vl); + return __riscv_vfdiv_vf_f32m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfdiv_vv_f64m1( @@ -211,7 +211,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfdiv_vv_f64m1(vfloat64m1_t op1, vfloat64m1_t op2, size_t vl) { - return vfdiv_vv_f64m1(op1, op2, vl); + return __riscv_vfdiv_vv_f64m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfdiv_vf_f64m1( @@ -220,7 +220,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfdiv_vf_f64m1(vfloat64m1_t op1, double op2, size_t vl) { - return vfdiv_vf_f64m1(op1, op2, vl); + return __riscv_vfdiv_vf_f64m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfdiv_vv_f64m2( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfdiv_vv_f64m2(vfloat64m2_t op1, vfloat64m2_t op2, size_t vl) { - return vfdiv_vv_f64m2(op1, op2, vl); + return __riscv_vfdiv_vv_f64m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfdiv_vf_f64m2( @@ -238,7 +238,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfdiv_vf_f64m2(vfloat64m2_t op1, double op2, size_t vl) { - return vfdiv_vf_f64m2(op1, op2, vl); + return __riscv_vfdiv_vf_f64m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfdiv_vv_f64m4( @@ -247,7 +247,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfdiv_vv_f64m4(vfloat64m4_t op1, vfloat64m4_t op2, size_t vl) { - return vfdiv_vv_f64m4(op1, op2, vl); + return __riscv_vfdiv_vv_f64m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfdiv_vf_f64m4( @@ -256,7 +256,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfdiv_vf_f64m4(vfloat64m4_t op1, double op2, size_t vl) { - return vfdiv_vf_f64m4(op1, op2, vl); + return __riscv_vfdiv_vf_f64m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfdiv_vv_f64m8( @@ -265,7 +265,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfdiv_vv_f64m8(vfloat64m8_t op1, vfloat64m8_t op2, size_t vl) { - return vfdiv_vv_f64m8(op1, op2, vl); + return __riscv_vfdiv_vv_f64m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfdiv_vf_f64m8( @@ -274,7 +274,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfdiv_vf_f64m8(vfloat64m8_t op1, double op2, size_t vl) { - return vfdiv_vf_f64m8(op1, op2, vl); + return __riscv_vfdiv_vf_f64m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfdiv_vv_f16mf4_m( @@ -283,7 +283,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vfdiv_vv_f16mf4_m(vbool64_t mask, vfloat16mf4_t op1, vfloat16mf4_t op2, size_t vl) { - return vfdiv_vv_f16mf4_m(mask, op1, op2, vl); + return __riscv_vfdiv_vv_f16mf4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfdiv_vf_f16mf4_m( @@ -292,7 +292,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vfdiv_vf_f16mf4_m(vbool64_t mask, vfloat16mf4_t op1, _Float16 op2, size_t vl) { - return vfdiv_vf_f16mf4_m(mask, op1, op2, vl); + return __riscv_vfdiv_vf_f16mf4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfdiv_vv_f16mf2_m( @@ -301,7 +301,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vfdiv_vv_f16mf2_m(vbool32_t mask, vfloat16mf2_t op1, vfloat16mf2_t op2, size_t vl) { - return vfdiv_vv_f16mf2_m(mask, op1, op2, vl); + return __riscv_vfdiv_vv_f16mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfdiv_vf_f16mf2_m( @@ -310,7 +310,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vfdiv_vf_f16mf2_m(vbool32_t mask, vfloat16mf2_t op1, _Float16 op2, size_t vl) { - return vfdiv_vf_f16mf2_m(mask, op1, op2, vl); + return __riscv_vfdiv_vf_f16mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfdiv_vv_f16m1_m( @@ -319,7 +319,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfdiv_vv_f16m1_m(vbool16_t mask, vfloat16m1_t op1, vfloat16m1_t op2, size_t vl) { - return vfdiv_vv_f16m1_m(mask, op1, op2, vl); + return __riscv_vfdiv_vv_f16m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfdiv_vf_f16m1_m( @@ -328,7 +328,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfdiv_vf_f16m1_m(vbool16_t mask, vfloat16m1_t op1, _Float16 op2, size_t vl) { - return vfdiv_vf_f16m1_m(mask, op1, op2, vl); + return __riscv_vfdiv_vf_f16m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfdiv_vv_f16m2_m( @@ -337,7 +337,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vfdiv_vv_f16m2_m(vbool8_t mask, vfloat16m2_t op1, vfloat16m2_t op2, size_t vl) { - return vfdiv_vv_f16m2_m(mask, op1, op2, vl); + return __riscv_vfdiv_vv_f16m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfdiv_vf_f16m2_m( @@ -346,7 +346,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vfdiv_vf_f16m2_m(vbool8_t mask, vfloat16m2_t op1, _Float16 op2, size_t vl) { - return vfdiv_vf_f16m2_m(mask, op1, op2, vl); + return __riscv_vfdiv_vf_f16m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfdiv_vv_f16m4_m( @@ -355,7 +355,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vfdiv_vv_f16m4_m(vbool4_t mask, vfloat16m4_t op1, vfloat16m4_t op2, size_t vl) { - return vfdiv_vv_f16m4_m(mask, op1, op2, vl); + return __riscv_vfdiv_vv_f16m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfdiv_vf_f16m4_m( @@ -364,7 +364,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vfdiv_vf_f16m4_m(vbool4_t mask, vfloat16m4_t op1, _Float16 op2, size_t vl) { - return vfdiv_vf_f16m4_m(mask, op1, op2, vl); + return __riscv_vfdiv_vf_f16m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfdiv_vv_f16m8_m( @@ -373,7 +373,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vfdiv_vv_f16m8_m(vbool2_t mask, vfloat16m8_t op1, vfloat16m8_t op2, size_t vl) { - return vfdiv_vv_f16m8_m(mask, op1, op2, vl); + return __riscv_vfdiv_vv_f16m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfdiv_vf_f16m8_m( @@ -382,7 +382,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vfdiv_vf_f16m8_m(vbool2_t mask, vfloat16m8_t op1, _Float16 op2, size_t vl) { - return vfdiv_vf_f16m8_m(mask, op1, op2, vl); + return __riscv_vfdiv_vf_f16m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfdiv_vv_f32mf2_m( @@ -391,7 +391,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfdiv_vv_f32mf2_m(vbool64_t mask, vfloat32mf2_t op1, vfloat32mf2_t op2, size_t vl) { - return vfdiv_vv_f32mf2_m(mask, op1, op2, vl); + return __riscv_vfdiv_vv_f32mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfdiv_vf_f32mf2_m( @@ -400,7 +400,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfdiv_vf_f32mf2_m(vbool64_t mask, vfloat32mf2_t op1, float op2, size_t vl) { - return vfdiv_vf_f32mf2_m(mask, op1, op2, vl); + return __riscv_vfdiv_vf_f32mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfdiv_vv_f32m1_m( @@ -409,7 +409,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfdiv_vv_f32m1_m(vbool32_t mask, vfloat32m1_t op1, vfloat32m1_t op2, size_t vl) { - return vfdiv_vv_f32m1_m(mask, op1, op2, vl); + return __riscv_vfdiv_vv_f32m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfdiv_vf_f32m1_m( @@ -418,7 +418,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfdiv_vf_f32m1_m(vbool32_t mask, vfloat32m1_t op1, float op2, size_t vl) { - return vfdiv_vf_f32m1_m(mask, op1, op2, vl); + return __riscv_vfdiv_vf_f32m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfdiv_vv_f32m2_m( @@ -427,7 +427,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfdiv_vv_f32m2_m(vbool16_t mask, vfloat32m2_t op1, vfloat32m2_t op2, size_t vl) { - return vfdiv_vv_f32m2_m(mask, op1, op2, vl); + return __riscv_vfdiv_vv_f32m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfdiv_vf_f32m2_m( @@ -436,7 +436,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfdiv_vf_f32m2_m(vbool16_t mask, vfloat32m2_t op1, float op2, size_t vl) { - return vfdiv_vf_f32m2_m(mask, op1, op2, vl); + return __riscv_vfdiv_vf_f32m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfdiv_vv_f32m4_m( @@ -445,7 +445,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfdiv_vv_f32m4_m(vbool8_t mask, vfloat32m4_t op1, vfloat32m4_t op2, size_t vl) { - return vfdiv_vv_f32m4_m(mask, op1, op2, vl); + return __riscv_vfdiv_vv_f32m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfdiv_vf_f32m4_m( @@ -454,7 +454,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfdiv_vf_f32m4_m(vbool8_t mask, vfloat32m4_t op1, float op2, size_t vl) { - return vfdiv_vf_f32m4_m(mask, op1, op2, vl); + return __riscv_vfdiv_vf_f32m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfdiv_vv_f32m8_m( @@ -463,7 +463,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfdiv_vv_f32m8_m(vbool4_t mask, vfloat32m8_t op1, vfloat32m8_t op2, size_t vl) { - return vfdiv_vv_f32m8_m(mask, op1, op2, vl); + return __riscv_vfdiv_vv_f32m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfdiv_vf_f32m8_m( @@ -472,7 +472,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfdiv_vf_f32m8_m(vbool4_t mask, vfloat32m8_t op1, float op2, size_t vl) { - return vfdiv_vf_f32m8_m(mask, op1, op2, vl); + return __riscv_vfdiv_vf_f32m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfdiv_vv_f64m1_m( @@ -481,7 +481,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfdiv_vv_f64m1_m(vbool64_t mask, vfloat64m1_t op1, vfloat64m1_t op2, size_t vl) { - return vfdiv_vv_f64m1_m(mask, op1, op2, vl); + return __riscv_vfdiv_vv_f64m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfdiv_vf_f64m1_m( @@ -490,7 +490,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfdiv_vf_f64m1_m(vbool64_t mask, vfloat64m1_t op1, double op2, size_t vl) { - return vfdiv_vf_f64m1_m(mask, op1, op2, vl); + return __riscv_vfdiv_vf_f64m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfdiv_vv_f64m2_m( @@ -499,7 +499,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfdiv_vv_f64m2_m(vbool32_t mask, vfloat64m2_t op1, vfloat64m2_t op2, size_t vl) { - return vfdiv_vv_f64m2_m(mask, op1, op2, vl); + return __riscv_vfdiv_vv_f64m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfdiv_vf_f64m2_m( @@ -508,7 +508,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfdiv_vf_f64m2_m(vbool32_t mask, vfloat64m2_t op1, double op2, size_t vl) { - return vfdiv_vf_f64m2_m(mask, op1, op2, vl); + return __riscv_vfdiv_vf_f64m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfdiv_vv_f64m4_m( @@ -517,7 +517,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfdiv_vv_f64m4_m(vbool16_t mask, vfloat64m4_t op1, vfloat64m4_t op2, size_t vl) { - return vfdiv_vv_f64m4_m(mask, op1, op2, vl); + return __riscv_vfdiv_vv_f64m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfdiv_vf_f64m4_m( @@ -526,7 +526,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfdiv_vf_f64m4_m(vbool16_t mask, vfloat64m4_t op1, double op2, size_t vl) { - return vfdiv_vf_f64m4_m(mask, op1, op2, vl); + return __riscv_vfdiv_vf_f64m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfdiv_vv_f64m8_m( @@ -535,7 +535,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfdiv_vv_f64m8_m(vbool8_t mask, vfloat64m8_t op1, vfloat64m8_t op2, size_t vl) { - return vfdiv_vv_f64m8_m(mask, op1, op2, vl); + return __riscv_vfdiv_vv_f64m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfdiv_vf_f64m8_m( @@ -544,6 +544,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfdiv_vf_f64m8_m(vbool8_t mask, vfloat64m8_t op1, double op2, size_t vl) { - return vfdiv_vf_f64m8_m(mask, op1, op2, vl); + return __riscv_vfdiv_vf_f64m8_m(mask, op1, op2, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfirst.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfirst.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfirst.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfirst.c @@ -12,7 +12,7 @@ // CHECK-RV64-NEXT: ret i64 [[TMP0]] // long test_vfirst_m_b1(vbool1_t op1, size_t vl) { - return vfirst_m_b1(op1, vl); + return __riscv_vfirst_m_b1(op1, vl); } // CHECK-RV64-LABEL: @test_vfirst_m_b2( @@ -21,7 +21,7 @@ // CHECK-RV64-NEXT: ret i64 [[TMP0]] // long test_vfirst_m_b2(vbool2_t op1, size_t vl) { - return vfirst_m_b2(op1, vl); + return __riscv_vfirst_m_b2(op1, vl); } // CHECK-RV64-LABEL: @test_vfirst_m_b4( @@ -30,7 +30,7 @@ // CHECK-RV64-NEXT: ret i64 [[TMP0]] // long test_vfirst_m_b4(vbool4_t op1, size_t vl) { - return vfirst_m_b4(op1, vl); + return __riscv_vfirst_m_b4(op1, vl); } // CHECK-RV64-LABEL: @test_vfirst_m_b8( @@ -39,7 +39,7 @@ // CHECK-RV64-NEXT: ret i64 [[TMP0]] // long test_vfirst_m_b8(vbool8_t op1, size_t vl) { - return vfirst_m_b8(op1, vl); + return __riscv_vfirst_m_b8(op1, vl); } // CHECK-RV64-LABEL: @test_vfirst_m_b16( @@ -48,7 +48,7 @@ // CHECK-RV64-NEXT: ret i64 [[TMP0]] // long test_vfirst_m_b16(vbool16_t op1, size_t vl) { - return vfirst_m_b16(op1, vl); + return __riscv_vfirst_m_b16(op1, vl); } // CHECK-RV64-LABEL: @test_vfirst_m_b32( @@ -57,7 +57,7 @@ // CHECK-RV64-NEXT: ret i64 [[TMP0]] // long test_vfirst_m_b32(vbool32_t op1, size_t vl) { - return vfirst_m_b32(op1, vl); + return __riscv_vfirst_m_b32(op1, vl); } // CHECK-RV64-LABEL: @test_vfirst_m_b64( @@ -66,7 +66,7 @@ // CHECK-RV64-NEXT: ret i64 [[TMP0]] // long test_vfirst_m_b64(vbool64_t op1, size_t vl) { - return vfirst_m_b64(op1, vl); + return __riscv_vfirst_m_b64(op1, vl); } // CHECK-RV64-LABEL: @test_vfirst_m_b1_m( @@ -75,7 +75,7 @@ // CHECK-RV64-NEXT: ret i64 [[TMP0]] // long test_vfirst_m_b1_m(vbool1_t mask, vbool1_t op1, size_t vl) { - return vfirst_m_b1_m(mask, op1, vl); + return __riscv_vfirst_m_b1_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vfirst_m_b2_m( @@ -84,7 +84,7 @@ // CHECK-RV64-NEXT: ret i64 [[TMP0]] // long test_vfirst_m_b2_m(vbool2_t mask, vbool2_t op1, size_t vl) { - return vfirst_m_b2_m(mask, op1, vl); + return __riscv_vfirst_m_b2_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vfirst_m_b4_m( @@ -93,7 +93,7 @@ // CHECK-RV64-NEXT: ret i64 [[TMP0]] // long test_vfirst_m_b4_m(vbool4_t mask, vbool4_t op1, size_t vl) { - return vfirst_m_b4_m(mask, op1, vl); + return __riscv_vfirst_m_b4_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vfirst_m_b8_m( @@ -102,7 +102,7 @@ // CHECK-RV64-NEXT: ret i64 [[TMP0]] // long test_vfirst_m_b8_m(vbool8_t mask, vbool8_t op1, size_t vl) { - return vfirst_m_b8_m(mask, op1, vl); + return __riscv_vfirst_m_b8_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vfirst_m_b16_m( @@ -111,7 +111,7 @@ // CHECK-RV64-NEXT: ret i64 [[TMP0]] // long test_vfirst_m_b16_m(vbool16_t mask, vbool16_t op1, size_t vl) { - return vfirst_m_b16_m(mask, op1, vl); + return __riscv_vfirst_m_b16_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vfirst_m_b32_m( @@ -120,7 +120,7 @@ // CHECK-RV64-NEXT: ret i64 [[TMP0]] // long test_vfirst_m_b32_m(vbool32_t mask, vbool32_t op1, size_t vl) { - return vfirst_m_b32_m(mask, op1, vl); + return __riscv_vfirst_m_b32_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vfirst_m_b64_m( @@ -129,6 +129,6 @@ // CHECK-RV64-NEXT: ret i64 [[TMP0]] // long test_vfirst_m_b64_m(vbool64_t mask, vbool64_t op1, size_t vl) { - return vfirst_m_b64_m(mask, op1, vl); + return __riscv_vfirst_m_b64_m(mask, op1, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfmacc.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfmacc.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfmacc.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfmacc.c @@ -13,7 +13,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vfmacc_vv_f16mf4(vfloat16mf4_t vd, vfloat16mf4_t vs1, vfloat16mf4_t vs2, size_t vl) { - return vfmacc_vv_f16mf4(vd, vs1, vs2, vl); + return __riscv_vfmacc_vv_f16mf4(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmacc_vf_f16mf4( @@ -22,7 +22,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vfmacc_vf_f16mf4(vfloat16mf4_t vd, _Float16 rs1, vfloat16mf4_t vs2, size_t vl) { - return vfmacc_vf_f16mf4(vd, rs1, vs2, vl); + return __riscv_vfmacc_vf_f16mf4(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmacc_vv_f16mf2( @@ -31,7 +31,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vfmacc_vv_f16mf2(vfloat16mf2_t vd, vfloat16mf2_t vs1, vfloat16mf2_t vs2, size_t vl) { - return vfmacc_vv_f16mf2(vd, vs1, vs2, vl); + return __riscv_vfmacc_vv_f16mf2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmacc_vf_f16mf2( @@ -40,7 +40,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vfmacc_vf_f16mf2(vfloat16mf2_t vd, _Float16 rs1, vfloat16mf2_t vs2, size_t vl) { - return vfmacc_vf_f16mf2(vd, rs1, vs2, vl); + return __riscv_vfmacc_vf_f16mf2(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmacc_vv_f16m1( @@ -49,7 +49,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfmacc_vv_f16m1(vfloat16m1_t vd, vfloat16m1_t vs1, vfloat16m1_t vs2, size_t vl) { - return vfmacc_vv_f16m1(vd, vs1, vs2, vl); + return __riscv_vfmacc_vv_f16m1(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmacc_vf_f16m1( @@ -58,7 +58,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfmacc_vf_f16m1(vfloat16m1_t vd, _Float16 rs1, vfloat16m1_t vs2, size_t vl) { - return vfmacc_vf_f16m1(vd, rs1, vs2, vl); + return __riscv_vfmacc_vf_f16m1(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmacc_vv_f16m2( @@ -67,7 +67,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vfmacc_vv_f16m2(vfloat16m2_t vd, vfloat16m2_t vs1, vfloat16m2_t vs2, size_t vl) { - return vfmacc_vv_f16m2(vd, vs1, vs2, vl); + return __riscv_vfmacc_vv_f16m2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmacc_vf_f16m2( @@ -76,7 +76,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vfmacc_vf_f16m2(vfloat16m2_t vd, _Float16 rs1, vfloat16m2_t vs2, size_t vl) { - return vfmacc_vf_f16m2(vd, rs1, vs2, vl); + return __riscv_vfmacc_vf_f16m2(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmacc_vv_f16m4( @@ -85,7 +85,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vfmacc_vv_f16m4(vfloat16m4_t vd, vfloat16m4_t vs1, vfloat16m4_t vs2, size_t vl) { - return vfmacc_vv_f16m4(vd, vs1, vs2, vl); + return __riscv_vfmacc_vv_f16m4(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmacc_vf_f16m4( @@ -94,7 +94,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vfmacc_vf_f16m4(vfloat16m4_t vd, _Float16 rs1, vfloat16m4_t vs2, size_t vl) { - return vfmacc_vf_f16m4(vd, rs1, vs2, vl); + return __riscv_vfmacc_vf_f16m4(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmacc_vv_f16m8( @@ -103,7 +103,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vfmacc_vv_f16m8(vfloat16m8_t vd, vfloat16m8_t vs1, vfloat16m8_t vs2, size_t vl) { - return vfmacc_vv_f16m8(vd, vs1, vs2, vl); + return __riscv_vfmacc_vv_f16m8(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmacc_vf_f16m8( @@ -112,7 +112,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vfmacc_vf_f16m8(vfloat16m8_t vd, _Float16 rs1, vfloat16m8_t vs2, size_t vl) { - return vfmacc_vf_f16m8(vd, rs1, vs2, vl); + return __riscv_vfmacc_vf_f16m8(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmacc_vv_f32mf2( @@ -121,7 +121,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfmacc_vv_f32mf2(vfloat32mf2_t vd, vfloat32mf2_t vs1, vfloat32mf2_t vs2, size_t vl) { - return vfmacc_vv_f32mf2(vd, vs1, vs2, vl); + return __riscv_vfmacc_vv_f32mf2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmacc_vf_f32mf2( @@ -130,7 +130,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfmacc_vf_f32mf2(vfloat32mf2_t vd, float rs1, vfloat32mf2_t vs2, size_t vl) { - return vfmacc_vf_f32mf2(vd, rs1, vs2, vl); + return __riscv_vfmacc_vf_f32mf2(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmacc_vv_f32m1( @@ -139,7 +139,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfmacc_vv_f32m1(vfloat32m1_t vd, vfloat32m1_t vs1, vfloat32m1_t vs2, size_t vl) { - return vfmacc_vv_f32m1(vd, vs1, vs2, vl); + return __riscv_vfmacc_vv_f32m1(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmacc_vf_f32m1( @@ -148,7 +148,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfmacc_vf_f32m1(vfloat32m1_t vd, float rs1, vfloat32m1_t vs2, size_t vl) { - return vfmacc_vf_f32m1(vd, rs1, vs2, vl); + return __riscv_vfmacc_vf_f32m1(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmacc_vv_f32m2( @@ -157,7 +157,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfmacc_vv_f32m2(vfloat32m2_t vd, vfloat32m2_t vs1, vfloat32m2_t vs2, size_t vl) { - return vfmacc_vv_f32m2(vd, vs1, vs2, vl); + return __riscv_vfmacc_vv_f32m2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmacc_vf_f32m2( @@ -166,7 +166,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfmacc_vf_f32m2(vfloat32m2_t vd, float rs1, vfloat32m2_t vs2, size_t vl) { - return vfmacc_vf_f32m2(vd, rs1, vs2, vl); + return __riscv_vfmacc_vf_f32m2(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmacc_vv_f32m4( @@ -175,7 +175,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfmacc_vv_f32m4(vfloat32m4_t vd, vfloat32m4_t vs1, vfloat32m4_t vs2, size_t vl) { - return vfmacc_vv_f32m4(vd, vs1, vs2, vl); + return __riscv_vfmacc_vv_f32m4(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmacc_vf_f32m4( @@ -184,7 +184,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfmacc_vf_f32m4(vfloat32m4_t vd, float rs1, vfloat32m4_t vs2, size_t vl) { - return vfmacc_vf_f32m4(vd, rs1, vs2, vl); + return __riscv_vfmacc_vf_f32m4(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmacc_vv_f32m8( @@ -193,7 +193,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfmacc_vv_f32m8(vfloat32m8_t vd, vfloat32m8_t vs1, vfloat32m8_t vs2, size_t vl) { - return vfmacc_vv_f32m8(vd, vs1, vs2, vl); + return __riscv_vfmacc_vv_f32m8(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmacc_vf_f32m8( @@ -202,7 +202,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfmacc_vf_f32m8(vfloat32m8_t vd, float rs1, vfloat32m8_t vs2, size_t vl) { - return vfmacc_vf_f32m8(vd, rs1, vs2, vl); + return __riscv_vfmacc_vf_f32m8(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmacc_vv_f64m1( @@ -211,7 +211,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfmacc_vv_f64m1(vfloat64m1_t vd, vfloat64m1_t vs1, vfloat64m1_t vs2, size_t vl) { - return vfmacc_vv_f64m1(vd, vs1, vs2, vl); + return __riscv_vfmacc_vv_f64m1(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmacc_vf_f64m1( @@ -220,7 +220,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfmacc_vf_f64m1(vfloat64m1_t vd, double rs1, vfloat64m1_t vs2, size_t vl) { - return vfmacc_vf_f64m1(vd, rs1, vs2, vl); + return __riscv_vfmacc_vf_f64m1(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmacc_vv_f64m2( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfmacc_vv_f64m2(vfloat64m2_t vd, vfloat64m2_t vs1, vfloat64m2_t vs2, size_t vl) { - return vfmacc_vv_f64m2(vd, vs1, vs2, vl); + return __riscv_vfmacc_vv_f64m2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmacc_vf_f64m2( @@ -238,7 +238,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfmacc_vf_f64m2(vfloat64m2_t vd, double rs1, vfloat64m2_t vs2, size_t vl) { - return vfmacc_vf_f64m2(vd, rs1, vs2, vl); + return __riscv_vfmacc_vf_f64m2(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmacc_vv_f64m4( @@ -247,7 +247,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfmacc_vv_f64m4(vfloat64m4_t vd, vfloat64m4_t vs1, vfloat64m4_t vs2, size_t vl) { - return vfmacc_vv_f64m4(vd, vs1, vs2, vl); + return __riscv_vfmacc_vv_f64m4(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmacc_vf_f64m4( @@ -256,7 +256,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfmacc_vf_f64m4(vfloat64m4_t vd, double rs1, vfloat64m4_t vs2, size_t vl) { - return vfmacc_vf_f64m4(vd, rs1, vs2, vl); + return __riscv_vfmacc_vf_f64m4(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmacc_vv_f64m8( @@ -265,7 +265,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfmacc_vv_f64m8(vfloat64m8_t vd, vfloat64m8_t vs1, vfloat64m8_t vs2, size_t vl) { - return vfmacc_vv_f64m8(vd, vs1, vs2, vl); + return __riscv_vfmacc_vv_f64m8(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmacc_vf_f64m8( @@ -274,7 +274,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfmacc_vf_f64m8(vfloat64m8_t vd, double rs1, vfloat64m8_t vs2, size_t vl) { - return vfmacc_vf_f64m8(vd, rs1, vs2, vl); + return __riscv_vfmacc_vf_f64m8(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmacc_vv_f16mf4_m( @@ -283,7 +283,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vfmacc_vv_f16mf4_m(vbool64_t mask, vfloat16mf4_t vd, vfloat16mf4_t vs1, vfloat16mf4_t vs2, size_t vl) { - return vfmacc_vv_f16mf4_m(mask, vd, vs1, vs2, vl); + return __riscv_vfmacc_vv_f16mf4_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmacc_vf_f16mf4_m( @@ -292,7 +292,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vfmacc_vf_f16mf4_m(vbool64_t mask, vfloat16mf4_t vd, _Float16 rs1, vfloat16mf4_t vs2, size_t vl) { - return vfmacc_vf_f16mf4_m(mask, vd, rs1, vs2, vl); + return __riscv_vfmacc_vf_f16mf4_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmacc_vv_f16mf2_m( @@ -301,7 +301,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vfmacc_vv_f16mf2_m(vbool32_t mask, vfloat16mf2_t vd, vfloat16mf2_t vs1, vfloat16mf2_t vs2, size_t vl) { - return vfmacc_vv_f16mf2_m(mask, vd, vs1, vs2, vl); + return __riscv_vfmacc_vv_f16mf2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmacc_vf_f16mf2_m( @@ -310,7 +310,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vfmacc_vf_f16mf2_m(vbool32_t mask, vfloat16mf2_t vd, _Float16 rs1, vfloat16mf2_t vs2, size_t vl) { - return vfmacc_vf_f16mf2_m(mask, vd, rs1, vs2, vl); + return __riscv_vfmacc_vf_f16mf2_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmacc_vv_f16m1_m( @@ -319,7 +319,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfmacc_vv_f16m1_m(vbool16_t mask, vfloat16m1_t vd, vfloat16m1_t vs1, vfloat16m1_t vs2, size_t vl) { - return vfmacc_vv_f16m1_m(mask, vd, vs1, vs2, vl); + return __riscv_vfmacc_vv_f16m1_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmacc_vf_f16m1_m( @@ -328,7 +328,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfmacc_vf_f16m1_m(vbool16_t mask, vfloat16m1_t vd, _Float16 rs1, vfloat16m1_t vs2, size_t vl) { - return vfmacc_vf_f16m1_m(mask, vd, rs1, vs2, vl); + return __riscv_vfmacc_vf_f16m1_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmacc_vv_f16m2_m( @@ -337,7 +337,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vfmacc_vv_f16m2_m(vbool8_t mask, vfloat16m2_t vd, vfloat16m2_t vs1, vfloat16m2_t vs2, size_t vl) { - return vfmacc_vv_f16m2_m(mask, vd, vs1, vs2, vl); + return __riscv_vfmacc_vv_f16m2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmacc_vf_f16m2_m( @@ -346,7 +346,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vfmacc_vf_f16m2_m(vbool8_t mask, vfloat16m2_t vd, _Float16 rs1, vfloat16m2_t vs2, size_t vl) { - return vfmacc_vf_f16m2_m(mask, vd, rs1, vs2, vl); + return __riscv_vfmacc_vf_f16m2_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmacc_vv_f16m4_m( @@ -355,7 +355,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vfmacc_vv_f16m4_m(vbool4_t mask, vfloat16m4_t vd, vfloat16m4_t vs1, vfloat16m4_t vs2, size_t vl) { - return vfmacc_vv_f16m4_m(mask, vd, vs1, vs2, vl); + return __riscv_vfmacc_vv_f16m4_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmacc_vf_f16m4_m( @@ -364,7 +364,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vfmacc_vf_f16m4_m(vbool4_t mask, vfloat16m4_t vd, _Float16 rs1, vfloat16m4_t vs2, size_t vl) { - return vfmacc_vf_f16m4_m(mask, vd, rs1, vs2, vl); + return __riscv_vfmacc_vf_f16m4_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmacc_vv_f16m8_m( @@ -373,7 +373,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vfmacc_vv_f16m8_m(vbool2_t mask, vfloat16m8_t vd, vfloat16m8_t vs1, vfloat16m8_t vs2, size_t vl) { - return vfmacc_vv_f16m8_m(mask, vd, vs1, vs2, vl); + return __riscv_vfmacc_vv_f16m8_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmacc_vf_f16m8_m( @@ -382,7 +382,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vfmacc_vf_f16m8_m(vbool2_t mask, vfloat16m8_t vd, _Float16 rs1, vfloat16m8_t vs2, size_t vl) { - return vfmacc_vf_f16m8_m(mask, vd, rs1, vs2, vl); + return __riscv_vfmacc_vf_f16m8_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmacc_vv_f32mf2_m( @@ -391,7 +391,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfmacc_vv_f32mf2_m(vbool64_t mask, vfloat32mf2_t vd, vfloat32mf2_t vs1, vfloat32mf2_t vs2, size_t vl) { - return vfmacc_vv_f32mf2_m(mask, vd, vs1, vs2, vl); + return __riscv_vfmacc_vv_f32mf2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmacc_vf_f32mf2_m( @@ -400,7 +400,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfmacc_vf_f32mf2_m(vbool64_t mask, vfloat32mf2_t vd, float rs1, vfloat32mf2_t vs2, size_t vl) { - return vfmacc_vf_f32mf2_m(mask, vd, rs1, vs2, vl); + return __riscv_vfmacc_vf_f32mf2_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmacc_vv_f32m1_m( @@ -409,7 +409,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfmacc_vv_f32m1_m(vbool32_t mask, vfloat32m1_t vd, vfloat32m1_t vs1, vfloat32m1_t vs2, size_t vl) { - return vfmacc_vv_f32m1_m(mask, vd, vs1, vs2, vl); + return __riscv_vfmacc_vv_f32m1_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmacc_vf_f32m1_m( @@ -418,7 +418,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfmacc_vf_f32m1_m(vbool32_t mask, vfloat32m1_t vd, float rs1, vfloat32m1_t vs2, size_t vl) { - return vfmacc_vf_f32m1_m(mask, vd, rs1, vs2, vl); + return __riscv_vfmacc_vf_f32m1_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmacc_vv_f32m2_m( @@ -427,7 +427,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfmacc_vv_f32m2_m(vbool16_t mask, vfloat32m2_t vd, vfloat32m2_t vs1, vfloat32m2_t vs2, size_t vl) { - return vfmacc_vv_f32m2_m(mask, vd, vs1, vs2, vl); + return __riscv_vfmacc_vv_f32m2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmacc_vf_f32m2_m( @@ -436,7 +436,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfmacc_vf_f32m2_m(vbool16_t mask, vfloat32m2_t vd, float rs1, vfloat32m2_t vs2, size_t vl) { - return vfmacc_vf_f32m2_m(mask, vd, rs1, vs2, vl); + return __riscv_vfmacc_vf_f32m2_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmacc_vv_f32m4_m( @@ -445,7 +445,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfmacc_vv_f32m4_m(vbool8_t mask, vfloat32m4_t vd, vfloat32m4_t vs1, vfloat32m4_t vs2, size_t vl) { - return vfmacc_vv_f32m4_m(mask, vd, vs1, vs2, vl); + return __riscv_vfmacc_vv_f32m4_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmacc_vf_f32m4_m( @@ -454,7 +454,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfmacc_vf_f32m4_m(vbool8_t mask, vfloat32m4_t vd, float rs1, vfloat32m4_t vs2, size_t vl) { - return vfmacc_vf_f32m4_m(mask, vd, rs1, vs2, vl); + return __riscv_vfmacc_vf_f32m4_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmacc_vv_f32m8_m( @@ -463,7 +463,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfmacc_vv_f32m8_m(vbool4_t mask, vfloat32m8_t vd, vfloat32m8_t vs1, vfloat32m8_t vs2, size_t vl) { - return vfmacc_vv_f32m8_m(mask, vd, vs1, vs2, vl); + return __riscv_vfmacc_vv_f32m8_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmacc_vf_f32m8_m( @@ -472,7 +472,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfmacc_vf_f32m8_m(vbool4_t mask, vfloat32m8_t vd, float rs1, vfloat32m8_t vs2, size_t vl) { - return vfmacc_vf_f32m8_m(mask, vd, rs1, vs2, vl); + return __riscv_vfmacc_vf_f32m8_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmacc_vv_f64m1_m( @@ -481,7 +481,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfmacc_vv_f64m1_m(vbool64_t mask, vfloat64m1_t vd, vfloat64m1_t vs1, vfloat64m1_t vs2, size_t vl) { - return vfmacc_vv_f64m1_m(mask, vd, vs1, vs2, vl); + return __riscv_vfmacc_vv_f64m1_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmacc_vf_f64m1_m( @@ -490,7 +490,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfmacc_vf_f64m1_m(vbool64_t mask, vfloat64m1_t vd, double rs1, vfloat64m1_t vs2, size_t vl) { - return vfmacc_vf_f64m1_m(mask, vd, rs1, vs2, vl); + return __riscv_vfmacc_vf_f64m1_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmacc_vv_f64m2_m( @@ -499,7 +499,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfmacc_vv_f64m2_m(vbool32_t mask, vfloat64m2_t vd, vfloat64m2_t vs1, vfloat64m2_t vs2, size_t vl) { - return vfmacc_vv_f64m2_m(mask, vd, vs1, vs2, vl); + return __riscv_vfmacc_vv_f64m2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmacc_vf_f64m2_m( @@ -508,7 +508,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfmacc_vf_f64m2_m(vbool32_t mask, vfloat64m2_t vd, double rs1, vfloat64m2_t vs2, size_t vl) { - return vfmacc_vf_f64m2_m(mask, vd, rs1, vs2, vl); + return __riscv_vfmacc_vf_f64m2_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmacc_vv_f64m4_m( @@ -517,7 +517,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfmacc_vv_f64m4_m(vbool16_t mask, vfloat64m4_t vd, vfloat64m4_t vs1, vfloat64m4_t vs2, size_t vl) { - return vfmacc_vv_f64m4_m(mask, vd, vs1, vs2, vl); + return __riscv_vfmacc_vv_f64m4_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmacc_vf_f64m4_m( @@ -526,7 +526,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfmacc_vf_f64m4_m(vbool16_t mask, vfloat64m4_t vd, double rs1, vfloat64m4_t vs2, size_t vl) { - return vfmacc_vf_f64m4_m(mask, vd, rs1, vs2, vl); + return __riscv_vfmacc_vf_f64m4_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmacc_vv_f64m8_m( @@ -535,7 +535,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfmacc_vv_f64m8_m(vbool8_t mask, vfloat64m8_t vd, vfloat64m8_t vs1, vfloat64m8_t vs2, size_t vl) { - return vfmacc_vv_f64m8_m(mask, vd, vs1, vs2, vl); + return __riscv_vfmacc_vv_f64m8_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmacc_vf_f64m8_m( @@ -544,6 +544,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfmacc_vf_f64m8_m(vbool8_t mask, vfloat64m8_t vd, double rs1, vfloat64m8_t vs2, size_t vl) { - return vfmacc_vf_f64m8_m(mask, vd, rs1, vs2, vl); + return __riscv_vfmacc_vf_f64m8_m(mask, vd, rs1, vs2, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfmadd.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfmadd.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfmadd.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfmadd.c @@ -13,7 +13,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vfmadd_vv_f16mf4(vfloat16mf4_t vd, vfloat16mf4_t vs1, vfloat16mf4_t vs2, size_t vl) { - return vfmadd_vv_f16mf4(vd, vs1, vs2, vl); + return __riscv_vfmadd_vv_f16mf4(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmadd_vf_f16mf4( @@ -22,7 +22,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vfmadd_vf_f16mf4(vfloat16mf4_t vd, _Float16 rs1, vfloat16mf4_t vs2, size_t vl) { - return vfmadd_vf_f16mf4(vd, rs1, vs2, vl); + return __riscv_vfmadd_vf_f16mf4(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmadd_vv_f16mf2( @@ -31,7 +31,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vfmadd_vv_f16mf2(vfloat16mf2_t vd, vfloat16mf2_t vs1, vfloat16mf2_t vs2, size_t vl) { - return vfmadd_vv_f16mf2(vd, vs1, vs2, vl); + return __riscv_vfmadd_vv_f16mf2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmadd_vf_f16mf2( @@ -40,7 +40,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vfmadd_vf_f16mf2(vfloat16mf2_t vd, _Float16 rs1, vfloat16mf2_t vs2, size_t vl) { - return vfmadd_vf_f16mf2(vd, rs1, vs2, vl); + return __riscv_vfmadd_vf_f16mf2(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmadd_vv_f16m1( @@ -49,7 +49,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfmadd_vv_f16m1(vfloat16m1_t vd, vfloat16m1_t vs1, vfloat16m1_t vs2, size_t vl) { - return vfmadd_vv_f16m1(vd, vs1, vs2, vl); + return __riscv_vfmadd_vv_f16m1(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmadd_vf_f16m1( @@ -58,7 +58,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfmadd_vf_f16m1(vfloat16m1_t vd, _Float16 rs1, vfloat16m1_t vs2, size_t vl) { - return vfmadd_vf_f16m1(vd, rs1, vs2, vl); + return __riscv_vfmadd_vf_f16m1(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmadd_vv_f16m2( @@ -67,7 +67,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vfmadd_vv_f16m2(vfloat16m2_t vd, vfloat16m2_t vs1, vfloat16m2_t vs2, size_t vl) { - return vfmadd_vv_f16m2(vd, vs1, vs2, vl); + return __riscv_vfmadd_vv_f16m2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmadd_vf_f16m2( @@ -76,7 +76,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vfmadd_vf_f16m2(vfloat16m2_t vd, _Float16 rs1, vfloat16m2_t vs2, size_t vl) { - return vfmadd_vf_f16m2(vd, rs1, vs2, vl); + return __riscv_vfmadd_vf_f16m2(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmadd_vv_f16m4( @@ -85,7 +85,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vfmadd_vv_f16m4(vfloat16m4_t vd, vfloat16m4_t vs1, vfloat16m4_t vs2, size_t vl) { - return vfmadd_vv_f16m4(vd, vs1, vs2, vl); + return __riscv_vfmadd_vv_f16m4(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmadd_vf_f16m4( @@ -94,7 +94,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vfmadd_vf_f16m4(vfloat16m4_t vd, _Float16 rs1, vfloat16m4_t vs2, size_t vl) { - return vfmadd_vf_f16m4(vd, rs1, vs2, vl); + return __riscv_vfmadd_vf_f16m4(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmadd_vv_f16m8( @@ -103,7 +103,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vfmadd_vv_f16m8(vfloat16m8_t vd, vfloat16m8_t vs1, vfloat16m8_t vs2, size_t vl) { - return vfmadd_vv_f16m8(vd, vs1, vs2, vl); + return __riscv_vfmadd_vv_f16m8(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmadd_vf_f16m8( @@ -112,7 +112,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vfmadd_vf_f16m8(vfloat16m8_t vd, _Float16 rs1, vfloat16m8_t vs2, size_t vl) { - return vfmadd_vf_f16m8(vd, rs1, vs2, vl); + return __riscv_vfmadd_vf_f16m8(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmadd_vv_f32mf2( @@ -121,7 +121,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfmadd_vv_f32mf2(vfloat32mf2_t vd, vfloat32mf2_t vs1, vfloat32mf2_t vs2, size_t vl) { - return vfmadd_vv_f32mf2(vd, vs1, vs2, vl); + return __riscv_vfmadd_vv_f32mf2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmadd_vf_f32mf2( @@ -130,7 +130,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfmadd_vf_f32mf2(vfloat32mf2_t vd, float rs1, vfloat32mf2_t vs2, size_t vl) { - return vfmadd_vf_f32mf2(vd, rs1, vs2, vl); + return __riscv_vfmadd_vf_f32mf2(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmadd_vv_f32m1( @@ -139,7 +139,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfmadd_vv_f32m1(vfloat32m1_t vd, vfloat32m1_t vs1, vfloat32m1_t vs2, size_t vl) { - return vfmadd_vv_f32m1(vd, vs1, vs2, vl); + return __riscv_vfmadd_vv_f32m1(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmadd_vf_f32m1( @@ -148,7 +148,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfmadd_vf_f32m1(vfloat32m1_t vd, float rs1, vfloat32m1_t vs2, size_t vl) { - return vfmadd_vf_f32m1(vd, rs1, vs2, vl); + return __riscv_vfmadd_vf_f32m1(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmadd_vv_f32m2( @@ -157,7 +157,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfmadd_vv_f32m2(vfloat32m2_t vd, vfloat32m2_t vs1, vfloat32m2_t vs2, size_t vl) { - return vfmadd_vv_f32m2(vd, vs1, vs2, vl); + return __riscv_vfmadd_vv_f32m2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmadd_vf_f32m2( @@ -166,7 +166,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfmadd_vf_f32m2(vfloat32m2_t vd, float rs1, vfloat32m2_t vs2, size_t vl) { - return vfmadd_vf_f32m2(vd, rs1, vs2, vl); + return __riscv_vfmadd_vf_f32m2(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmadd_vv_f32m4( @@ -175,7 +175,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfmadd_vv_f32m4(vfloat32m4_t vd, vfloat32m4_t vs1, vfloat32m4_t vs2, size_t vl) { - return vfmadd_vv_f32m4(vd, vs1, vs2, vl); + return __riscv_vfmadd_vv_f32m4(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmadd_vf_f32m4( @@ -184,7 +184,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfmadd_vf_f32m4(vfloat32m4_t vd, float rs1, vfloat32m4_t vs2, size_t vl) { - return vfmadd_vf_f32m4(vd, rs1, vs2, vl); + return __riscv_vfmadd_vf_f32m4(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmadd_vv_f32m8( @@ -193,7 +193,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfmadd_vv_f32m8(vfloat32m8_t vd, vfloat32m8_t vs1, vfloat32m8_t vs2, size_t vl) { - return vfmadd_vv_f32m8(vd, vs1, vs2, vl); + return __riscv_vfmadd_vv_f32m8(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmadd_vf_f32m8( @@ -202,7 +202,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfmadd_vf_f32m8(vfloat32m8_t vd, float rs1, vfloat32m8_t vs2, size_t vl) { - return vfmadd_vf_f32m8(vd, rs1, vs2, vl); + return __riscv_vfmadd_vf_f32m8(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmadd_vv_f64m1( @@ -211,7 +211,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfmadd_vv_f64m1(vfloat64m1_t vd, vfloat64m1_t vs1, vfloat64m1_t vs2, size_t vl) { - return vfmadd_vv_f64m1(vd, vs1, vs2, vl); + return __riscv_vfmadd_vv_f64m1(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmadd_vf_f64m1( @@ -220,7 +220,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfmadd_vf_f64m1(vfloat64m1_t vd, double rs1, vfloat64m1_t vs2, size_t vl) { - return vfmadd_vf_f64m1(vd, rs1, vs2, vl); + return __riscv_vfmadd_vf_f64m1(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmadd_vv_f64m2( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfmadd_vv_f64m2(vfloat64m2_t vd, vfloat64m2_t vs1, vfloat64m2_t vs2, size_t vl) { - return vfmadd_vv_f64m2(vd, vs1, vs2, vl); + return __riscv_vfmadd_vv_f64m2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmadd_vf_f64m2( @@ -238,7 +238,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfmadd_vf_f64m2(vfloat64m2_t vd, double rs1, vfloat64m2_t vs2, size_t vl) { - return vfmadd_vf_f64m2(vd, rs1, vs2, vl); + return __riscv_vfmadd_vf_f64m2(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmadd_vv_f64m4( @@ -247,7 +247,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfmadd_vv_f64m4(vfloat64m4_t vd, vfloat64m4_t vs1, vfloat64m4_t vs2, size_t vl) { - return vfmadd_vv_f64m4(vd, vs1, vs2, vl); + return __riscv_vfmadd_vv_f64m4(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmadd_vf_f64m4( @@ -256,7 +256,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfmadd_vf_f64m4(vfloat64m4_t vd, double rs1, vfloat64m4_t vs2, size_t vl) { - return vfmadd_vf_f64m4(vd, rs1, vs2, vl); + return __riscv_vfmadd_vf_f64m4(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmadd_vv_f64m8( @@ -265,7 +265,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfmadd_vv_f64m8(vfloat64m8_t vd, vfloat64m8_t vs1, vfloat64m8_t vs2, size_t vl) { - return vfmadd_vv_f64m8(vd, vs1, vs2, vl); + return __riscv_vfmadd_vv_f64m8(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmadd_vf_f64m8( @@ -274,7 +274,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfmadd_vf_f64m8(vfloat64m8_t vd, double rs1, vfloat64m8_t vs2, size_t vl) { - return vfmadd_vf_f64m8(vd, rs1, vs2, vl); + return __riscv_vfmadd_vf_f64m8(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmadd_vv_f16mf4_m( @@ -283,7 +283,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vfmadd_vv_f16mf4_m(vbool64_t mask, vfloat16mf4_t vd, vfloat16mf4_t vs1, vfloat16mf4_t vs2, size_t vl) { - return vfmadd_vv_f16mf4_m(mask, vd, vs1, vs2, vl); + return __riscv_vfmadd_vv_f16mf4_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmadd_vf_f16mf4_m( @@ -292,7 +292,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vfmadd_vf_f16mf4_m(vbool64_t mask, vfloat16mf4_t vd, _Float16 rs1, vfloat16mf4_t vs2, size_t vl) { - return vfmadd_vf_f16mf4_m(mask, vd, rs1, vs2, vl); + return __riscv_vfmadd_vf_f16mf4_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmadd_vv_f16mf2_m( @@ -301,7 +301,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vfmadd_vv_f16mf2_m(vbool32_t mask, vfloat16mf2_t vd, vfloat16mf2_t vs1, vfloat16mf2_t vs2, size_t vl) { - return vfmadd_vv_f16mf2_m(mask, vd, vs1, vs2, vl); + return __riscv_vfmadd_vv_f16mf2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmadd_vf_f16mf2_m( @@ -310,7 +310,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vfmadd_vf_f16mf2_m(vbool32_t mask, vfloat16mf2_t vd, _Float16 rs1, vfloat16mf2_t vs2, size_t vl) { - return vfmadd_vf_f16mf2_m(mask, vd, rs1, vs2, vl); + return __riscv_vfmadd_vf_f16mf2_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmadd_vv_f16m1_m( @@ -319,7 +319,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfmadd_vv_f16m1_m(vbool16_t mask, vfloat16m1_t vd, vfloat16m1_t vs1, vfloat16m1_t vs2, size_t vl) { - return vfmadd_vv_f16m1_m(mask, vd, vs1, vs2, vl); + return __riscv_vfmadd_vv_f16m1_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmadd_vf_f16m1_m( @@ -328,7 +328,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfmadd_vf_f16m1_m(vbool16_t mask, vfloat16m1_t vd, _Float16 rs1, vfloat16m1_t vs2, size_t vl) { - return vfmadd_vf_f16m1_m(mask, vd, rs1, vs2, vl); + return __riscv_vfmadd_vf_f16m1_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmadd_vv_f16m2_m( @@ -337,7 +337,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vfmadd_vv_f16m2_m(vbool8_t mask, vfloat16m2_t vd, vfloat16m2_t vs1, vfloat16m2_t vs2, size_t vl) { - return vfmadd_vv_f16m2_m(mask, vd, vs1, vs2, vl); + return __riscv_vfmadd_vv_f16m2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmadd_vf_f16m2_m( @@ -346,7 +346,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vfmadd_vf_f16m2_m(vbool8_t mask, vfloat16m2_t vd, _Float16 rs1, vfloat16m2_t vs2, size_t vl) { - return vfmadd_vf_f16m2_m(mask, vd, rs1, vs2, vl); + return __riscv_vfmadd_vf_f16m2_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmadd_vv_f16m4_m( @@ -355,7 +355,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vfmadd_vv_f16m4_m(vbool4_t mask, vfloat16m4_t vd, vfloat16m4_t vs1, vfloat16m4_t vs2, size_t vl) { - return vfmadd_vv_f16m4_m(mask, vd, vs1, vs2, vl); + return __riscv_vfmadd_vv_f16m4_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmadd_vf_f16m4_m( @@ -364,7 +364,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vfmadd_vf_f16m4_m(vbool4_t mask, vfloat16m4_t vd, _Float16 rs1, vfloat16m4_t vs2, size_t vl) { - return vfmadd_vf_f16m4_m(mask, vd, rs1, vs2, vl); + return __riscv_vfmadd_vf_f16m4_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmadd_vv_f16m8_m( @@ -373,7 +373,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vfmadd_vv_f16m8_m(vbool2_t mask, vfloat16m8_t vd, vfloat16m8_t vs1, vfloat16m8_t vs2, size_t vl) { - return vfmadd_vv_f16m8_m(mask, vd, vs1, vs2, vl); + return __riscv_vfmadd_vv_f16m8_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmadd_vf_f16m8_m( @@ -382,7 +382,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vfmadd_vf_f16m8_m(vbool2_t mask, vfloat16m8_t vd, _Float16 rs1, vfloat16m8_t vs2, size_t vl) { - return vfmadd_vf_f16m8_m(mask, vd, rs1, vs2, vl); + return __riscv_vfmadd_vf_f16m8_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmadd_vv_f32mf2_m( @@ -391,7 +391,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfmadd_vv_f32mf2_m(vbool64_t mask, vfloat32mf2_t vd, vfloat32mf2_t vs1, vfloat32mf2_t vs2, size_t vl) { - return vfmadd_vv_f32mf2_m(mask, vd, vs1, vs2, vl); + return __riscv_vfmadd_vv_f32mf2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmadd_vf_f32mf2_m( @@ -400,7 +400,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfmadd_vf_f32mf2_m(vbool64_t mask, vfloat32mf2_t vd, float rs1, vfloat32mf2_t vs2, size_t vl) { - return vfmadd_vf_f32mf2_m(mask, vd, rs1, vs2, vl); + return __riscv_vfmadd_vf_f32mf2_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmadd_vv_f32m1_m( @@ -409,7 +409,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfmadd_vv_f32m1_m(vbool32_t mask, vfloat32m1_t vd, vfloat32m1_t vs1, vfloat32m1_t vs2, size_t vl) { - return vfmadd_vv_f32m1_m(mask, vd, vs1, vs2, vl); + return __riscv_vfmadd_vv_f32m1_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmadd_vf_f32m1_m( @@ -418,7 +418,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfmadd_vf_f32m1_m(vbool32_t mask, vfloat32m1_t vd, float rs1, vfloat32m1_t vs2, size_t vl) { - return vfmadd_vf_f32m1_m(mask, vd, rs1, vs2, vl); + return __riscv_vfmadd_vf_f32m1_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmadd_vv_f32m2_m( @@ -427,7 +427,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfmadd_vv_f32m2_m(vbool16_t mask, vfloat32m2_t vd, vfloat32m2_t vs1, vfloat32m2_t vs2, size_t vl) { - return vfmadd_vv_f32m2_m(mask, vd, vs1, vs2, vl); + return __riscv_vfmadd_vv_f32m2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmadd_vf_f32m2_m( @@ -436,7 +436,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfmadd_vf_f32m2_m(vbool16_t mask, vfloat32m2_t vd, float rs1, vfloat32m2_t vs2, size_t vl) { - return vfmadd_vf_f32m2_m(mask, vd, rs1, vs2, vl); + return __riscv_vfmadd_vf_f32m2_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmadd_vv_f32m4_m( @@ -445,7 +445,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfmadd_vv_f32m4_m(vbool8_t mask, vfloat32m4_t vd, vfloat32m4_t vs1, vfloat32m4_t vs2, size_t vl) { - return vfmadd_vv_f32m4_m(mask, vd, vs1, vs2, vl); + return __riscv_vfmadd_vv_f32m4_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmadd_vf_f32m4_m( @@ -454,7 +454,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfmadd_vf_f32m4_m(vbool8_t mask, vfloat32m4_t vd, float rs1, vfloat32m4_t vs2, size_t vl) { - return vfmadd_vf_f32m4_m(mask, vd, rs1, vs2, vl); + return __riscv_vfmadd_vf_f32m4_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmadd_vv_f32m8_m( @@ -463,7 +463,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfmadd_vv_f32m8_m(vbool4_t mask, vfloat32m8_t vd, vfloat32m8_t vs1, vfloat32m8_t vs2, size_t vl) { - return vfmadd_vv_f32m8_m(mask, vd, vs1, vs2, vl); + return __riscv_vfmadd_vv_f32m8_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmadd_vf_f32m8_m( @@ -472,7 +472,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfmadd_vf_f32m8_m(vbool4_t mask, vfloat32m8_t vd, float rs1, vfloat32m8_t vs2, size_t vl) { - return vfmadd_vf_f32m8_m(mask, vd, rs1, vs2, vl); + return __riscv_vfmadd_vf_f32m8_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmadd_vv_f64m1_m( @@ -481,7 +481,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfmadd_vv_f64m1_m(vbool64_t mask, vfloat64m1_t vd, vfloat64m1_t vs1, vfloat64m1_t vs2, size_t vl) { - return vfmadd_vv_f64m1_m(mask, vd, vs1, vs2, vl); + return __riscv_vfmadd_vv_f64m1_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmadd_vf_f64m1_m( @@ -490,7 +490,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfmadd_vf_f64m1_m(vbool64_t mask, vfloat64m1_t vd, double rs1, vfloat64m1_t vs2, size_t vl) { - return vfmadd_vf_f64m1_m(mask, vd, rs1, vs2, vl); + return __riscv_vfmadd_vf_f64m1_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmadd_vv_f64m2_m( @@ -499,7 +499,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfmadd_vv_f64m2_m(vbool32_t mask, vfloat64m2_t vd, vfloat64m2_t vs1, vfloat64m2_t vs2, size_t vl) { - return vfmadd_vv_f64m2_m(mask, vd, vs1, vs2, vl); + return __riscv_vfmadd_vv_f64m2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmadd_vf_f64m2_m( @@ -508,7 +508,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfmadd_vf_f64m2_m(vbool32_t mask, vfloat64m2_t vd, double rs1, vfloat64m2_t vs2, size_t vl) { - return vfmadd_vf_f64m2_m(mask, vd, rs1, vs2, vl); + return __riscv_vfmadd_vf_f64m2_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmadd_vv_f64m4_m( @@ -517,7 +517,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfmadd_vv_f64m4_m(vbool16_t mask, vfloat64m4_t vd, vfloat64m4_t vs1, vfloat64m4_t vs2, size_t vl) { - return vfmadd_vv_f64m4_m(mask, vd, vs1, vs2, vl); + return __riscv_vfmadd_vv_f64m4_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmadd_vf_f64m4_m( @@ -526,7 +526,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfmadd_vf_f64m4_m(vbool16_t mask, vfloat64m4_t vd, double rs1, vfloat64m4_t vs2, size_t vl) { - return vfmadd_vf_f64m4_m(mask, vd, rs1, vs2, vl); + return __riscv_vfmadd_vf_f64m4_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmadd_vv_f64m8_m( @@ -535,7 +535,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfmadd_vv_f64m8_m(vbool8_t mask, vfloat64m8_t vd, vfloat64m8_t vs1, vfloat64m8_t vs2, size_t vl) { - return vfmadd_vv_f64m8_m(mask, vd, vs1, vs2, vl); + return __riscv_vfmadd_vv_f64m8_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmadd_vf_f64m8_m( @@ -544,6 +544,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfmadd_vf_f64m8_m(vbool8_t mask, vfloat64m8_t vd, double rs1, vfloat64m8_t vs2, size_t vl) { - return vfmadd_vf_f64m8_m(mask, vd, rs1, vs2, vl); + return __riscv_vfmadd_vf_f64m8_m(mask, vd, rs1, vs2, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfmax.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfmax.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfmax.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfmax.c @@ -13,7 +13,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vfmax_vv_f16mf4(vfloat16mf4_t op1, vfloat16mf4_t op2, size_t vl) { - return vfmax_vv_f16mf4(op1, op2, vl); + return __riscv_vfmax_vv_f16mf4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmax_vf_f16mf4( @@ -22,7 +22,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vfmax_vf_f16mf4(vfloat16mf4_t op1, _Float16 op2, size_t vl) { - return vfmax_vf_f16mf4(op1, op2, vl); + return __riscv_vfmax_vf_f16mf4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmax_vv_f16mf2( @@ -31,7 +31,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vfmax_vv_f16mf2(vfloat16mf2_t op1, vfloat16mf2_t op2, size_t vl) { - return vfmax_vv_f16mf2(op1, op2, vl); + return __riscv_vfmax_vv_f16mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmax_vf_f16mf2( @@ -40,7 +40,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vfmax_vf_f16mf2(vfloat16mf2_t op1, _Float16 op2, size_t vl) { - return vfmax_vf_f16mf2(op1, op2, vl); + return __riscv_vfmax_vf_f16mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmax_vv_f16m1( @@ -49,7 +49,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfmax_vv_f16m1(vfloat16m1_t op1, vfloat16m1_t op2, size_t vl) { - return vfmax_vv_f16m1(op1, op2, vl); + return __riscv_vfmax_vv_f16m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmax_vf_f16m1( @@ -58,7 +58,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfmax_vf_f16m1(vfloat16m1_t op1, _Float16 op2, size_t vl) { - return vfmax_vf_f16m1(op1, op2, vl); + return __riscv_vfmax_vf_f16m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmax_vv_f16m2( @@ -67,7 +67,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vfmax_vv_f16m2(vfloat16m2_t op1, vfloat16m2_t op2, size_t vl) { - return vfmax_vv_f16m2(op1, op2, vl); + return __riscv_vfmax_vv_f16m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmax_vf_f16m2( @@ -76,7 +76,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vfmax_vf_f16m2(vfloat16m2_t op1, _Float16 op2, size_t vl) { - return vfmax_vf_f16m2(op1, op2, vl); + return __riscv_vfmax_vf_f16m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmax_vv_f16m4( @@ -85,7 +85,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vfmax_vv_f16m4(vfloat16m4_t op1, vfloat16m4_t op2, size_t vl) { - return vfmax_vv_f16m4(op1, op2, vl); + return __riscv_vfmax_vv_f16m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmax_vf_f16m4( @@ -94,7 +94,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vfmax_vf_f16m4(vfloat16m4_t op1, _Float16 op2, size_t vl) { - return vfmax_vf_f16m4(op1, op2, vl); + return __riscv_vfmax_vf_f16m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmax_vv_f16m8( @@ -103,7 +103,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vfmax_vv_f16m8(vfloat16m8_t op1, vfloat16m8_t op2, size_t vl) { - return vfmax_vv_f16m8(op1, op2, vl); + return __riscv_vfmax_vv_f16m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmax_vf_f16m8( @@ -112,7 +112,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vfmax_vf_f16m8(vfloat16m8_t op1, _Float16 op2, size_t vl) { - return vfmax_vf_f16m8(op1, op2, vl); + return __riscv_vfmax_vf_f16m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmax_vv_f32mf2( @@ -121,7 +121,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfmax_vv_f32mf2(vfloat32mf2_t op1, vfloat32mf2_t op2, size_t vl) { - return vfmax_vv_f32mf2(op1, op2, vl); + return __riscv_vfmax_vv_f32mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmax_vf_f32mf2( @@ -130,7 +130,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfmax_vf_f32mf2(vfloat32mf2_t op1, float op2, size_t vl) { - return vfmax_vf_f32mf2(op1, op2, vl); + return __riscv_vfmax_vf_f32mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmax_vv_f32m1( @@ -139,7 +139,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfmax_vv_f32m1(vfloat32m1_t op1, vfloat32m1_t op2, size_t vl) { - return vfmax_vv_f32m1(op1, op2, vl); + return __riscv_vfmax_vv_f32m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmax_vf_f32m1( @@ -148,7 +148,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfmax_vf_f32m1(vfloat32m1_t op1, float op2, size_t vl) { - return vfmax_vf_f32m1(op1, op2, vl); + return __riscv_vfmax_vf_f32m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmax_vv_f32m2( @@ -157,7 +157,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfmax_vv_f32m2(vfloat32m2_t op1, vfloat32m2_t op2, size_t vl) { - return vfmax_vv_f32m2(op1, op2, vl); + return __riscv_vfmax_vv_f32m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmax_vf_f32m2( @@ -166,7 +166,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfmax_vf_f32m2(vfloat32m2_t op1, float op2, size_t vl) { - return vfmax_vf_f32m2(op1, op2, vl); + return __riscv_vfmax_vf_f32m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmax_vv_f32m4( @@ -175,7 +175,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfmax_vv_f32m4(vfloat32m4_t op1, vfloat32m4_t op2, size_t vl) { - return vfmax_vv_f32m4(op1, op2, vl); + return __riscv_vfmax_vv_f32m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmax_vf_f32m4( @@ -184,7 +184,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfmax_vf_f32m4(vfloat32m4_t op1, float op2, size_t vl) { - return vfmax_vf_f32m4(op1, op2, vl); + return __riscv_vfmax_vf_f32m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmax_vv_f32m8( @@ -193,7 +193,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfmax_vv_f32m8(vfloat32m8_t op1, vfloat32m8_t op2, size_t vl) { - return vfmax_vv_f32m8(op1, op2, vl); + return __riscv_vfmax_vv_f32m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmax_vf_f32m8( @@ -202,7 +202,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfmax_vf_f32m8(vfloat32m8_t op1, float op2, size_t vl) { - return vfmax_vf_f32m8(op1, op2, vl); + return __riscv_vfmax_vf_f32m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmax_vv_f64m1( @@ -211,7 +211,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfmax_vv_f64m1(vfloat64m1_t op1, vfloat64m1_t op2, size_t vl) { - return vfmax_vv_f64m1(op1, op2, vl); + return __riscv_vfmax_vv_f64m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmax_vf_f64m1( @@ -220,7 +220,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfmax_vf_f64m1(vfloat64m1_t op1, double op2, size_t vl) { - return vfmax_vf_f64m1(op1, op2, vl); + return __riscv_vfmax_vf_f64m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmax_vv_f64m2( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfmax_vv_f64m2(vfloat64m2_t op1, vfloat64m2_t op2, size_t vl) { - return vfmax_vv_f64m2(op1, op2, vl); + return __riscv_vfmax_vv_f64m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmax_vf_f64m2( @@ -238,7 +238,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfmax_vf_f64m2(vfloat64m2_t op1, double op2, size_t vl) { - return vfmax_vf_f64m2(op1, op2, vl); + return __riscv_vfmax_vf_f64m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmax_vv_f64m4( @@ -247,7 +247,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfmax_vv_f64m4(vfloat64m4_t op1, vfloat64m4_t op2, size_t vl) { - return vfmax_vv_f64m4(op1, op2, vl); + return __riscv_vfmax_vv_f64m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmax_vf_f64m4( @@ -256,7 +256,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfmax_vf_f64m4(vfloat64m4_t op1, double op2, size_t vl) { - return vfmax_vf_f64m4(op1, op2, vl); + return __riscv_vfmax_vf_f64m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmax_vv_f64m8( @@ -265,7 +265,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfmax_vv_f64m8(vfloat64m8_t op1, vfloat64m8_t op2, size_t vl) { - return vfmax_vv_f64m8(op1, op2, vl); + return __riscv_vfmax_vv_f64m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmax_vf_f64m8( @@ -274,7 +274,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfmax_vf_f64m8(vfloat64m8_t op1, double op2, size_t vl) { - return vfmax_vf_f64m8(op1, op2, vl); + return __riscv_vfmax_vf_f64m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmax_vv_f16mf4_m( @@ -283,7 +283,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vfmax_vv_f16mf4_m(vbool64_t mask, vfloat16mf4_t op1, vfloat16mf4_t op2, size_t vl) { - return vfmax_vv_f16mf4_m(mask, op1, op2, vl); + return __riscv_vfmax_vv_f16mf4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmax_vf_f16mf4_m( @@ -292,7 +292,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vfmax_vf_f16mf4_m(vbool64_t mask, vfloat16mf4_t op1, _Float16 op2, size_t vl) { - return vfmax_vf_f16mf4_m(mask, op1, op2, vl); + return __riscv_vfmax_vf_f16mf4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmax_vv_f16mf2_m( @@ -301,7 +301,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vfmax_vv_f16mf2_m(vbool32_t mask, vfloat16mf2_t op1, vfloat16mf2_t op2, size_t vl) { - return vfmax_vv_f16mf2_m(mask, op1, op2, vl); + return __riscv_vfmax_vv_f16mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmax_vf_f16mf2_m( @@ -310,7 +310,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vfmax_vf_f16mf2_m(vbool32_t mask, vfloat16mf2_t op1, _Float16 op2, size_t vl) { - return vfmax_vf_f16mf2_m(mask, op1, op2, vl); + return __riscv_vfmax_vf_f16mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmax_vv_f16m1_m( @@ -319,7 +319,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfmax_vv_f16m1_m(vbool16_t mask, vfloat16m1_t op1, vfloat16m1_t op2, size_t vl) { - return vfmax_vv_f16m1_m(mask, op1, op2, vl); + return __riscv_vfmax_vv_f16m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmax_vf_f16m1_m( @@ -328,7 +328,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfmax_vf_f16m1_m(vbool16_t mask, vfloat16m1_t op1, _Float16 op2, size_t vl) { - return vfmax_vf_f16m1_m(mask, op1, op2, vl); + return __riscv_vfmax_vf_f16m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmax_vv_f16m2_m( @@ -337,7 +337,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vfmax_vv_f16m2_m(vbool8_t mask, vfloat16m2_t op1, vfloat16m2_t op2, size_t vl) { - return vfmax_vv_f16m2_m(mask, op1, op2, vl); + return __riscv_vfmax_vv_f16m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmax_vf_f16m2_m( @@ -346,7 +346,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vfmax_vf_f16m2_m(vbool8_t mask, vfloat16m2_t op1, _Float16 op2, size_t vl) { - return vfmax_vf_f16m2_m(mask, op1, op2, vl); + return __riscv_vfmax_vf_f16m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmax_vv_f16m4_m( @@ -355,7 +355,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vfmax_vv_f16m4_m(vbool4_t mask, vfloat16m4_t op1, vfloat16m4_t op2, size_t vl) { - return vfmax_vv_f16m4_m(mask, op1, op2, vl); + return __riscv_vfmax_vv_f16m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmax_vf_f16m4_m( @@ -364,7 +364,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vfmax_vf_f16m4_m(vbool4_t mask, vfloat16m4_t op1, _Float16 op2, size_t vl) { - return vfmax_vf_f16m4_m(mask, op1, op2, vl); + return __riscv_vfmax_vf_f16m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmax_vv_f16m8_m( @@ -373,7 +373,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vfmax_vv_f16m8_m(vbool2_t mask, vfloat16m8_t op1, vfloat16m8_t op2, size_t vl) { - return vfmax_vv_f16m8_m(mask, op1, op2, vl); + return __riscv_vfmax_vv_f16m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmax_vf_f16m8_m( @@ -382,7 +382,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vfmax_vf_f16m8_m(vbool2_t mask, vfloat16m8_t op1, _Float16 op2, size_t vl) { - return vfmax_vf_f16m8_m(mask, op1, op2, vl); + return __riscv_vfmax_vf_f16m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmax_vv_f32mf2_m( @@ -391,7 +391,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfmax_vv_f32mf2_m(vbool64_t mask, vfloat32mf2_t op1, vfloat32mf2_t op2, size_t vl) { - return vfmax_vv_f32mf2_m(mask, op1, op2, vl); + return __riscv_vfmax_vv_f32mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmax_vf_f32mf2_m( @@ -400,7 +400,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfmax_vf_f32mf2_m(vbool64_t mask, vfloat32mf2_t op1, float op2, size_t vl) { - return vfmax_vf_f32mf2_m(mask, op1, op2, vl); + return __riscv_vfmax_vf_f32mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmax_vv_f32m1_m( @@ -409,7 +409,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfmax_vv_f32m1_m(vbool32_t mask, vfloat32m1_t op1, vfloat32m1_t op2, size_t vl) { - return vfmax_vv_f32m1_m(mask, op1, op2, vl); + return __riscv_vfmax_vv_f32m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmax_vf_f32m1_m( @@ -418,7 +418,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfmax_vf_f32m1_m(vbool32_t mask, vfloat32m1_t op1, float op2, size_t vl) { - return vfmax_vf_f32m1_m(mask, op1, op2, vl); + return __riscv_vfmax_vf_f32m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmax_vv_f32m2_m( @@ -427,7 +427,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfmax_vv_f32m2_m(vbool16_t mask, vfloat32m2_t op1, vfloat32m2_t op2, size_t vl) { - return vfmax_vv_f32m2_m(mask, op1, op2, vl); + return __riscv_vfmax_vv_f32m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmax_vf_f32m2_m( @@ -436,7 +436,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfmax_vf_f32m2_m(vbool16_t mask, vfloat32m2_t op1, float op2, size_t vl) { - return vfmax_vf_f32m2_m(mask, op1, op2, vl); + return __riscv_vfmax_vf_f32m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmax_vv_f32m4_m( @@ -445,7 +445,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfmax_vv_f32m4_m(vbool8_t mask, vfloat32m4_t op1, vfloat32m4_t op2, size_t vl) { - return vfmax_vv_f32m4_m(mask, op1, op2, vl); + return __riscv_vfmax_vv_f32m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmax_vf_f32m4_m( @@ -454,7 +454,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfmax_vf_f32m4_m(vbool8_t mask, vfloat32m4_t op1, float op2, size_t vl) { - return vfmax_vf_f32m4_m(mask, op1, op2, vl); + return __riscv_vfmax_vf_f32m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmax_vv_f32m8_m( @@ -463,7 +463,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfmax_vv_f32m8_m(vbool4_t mask, vfloat32m8_t op1, vfloat32m8_t op2, size_t vl) { - return vfmax_vv_f32m8_m(mask, op1, op2, vl); + return __riscv_vfmax_vv_f32m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmax_vf_f32m8_m( @@ -472,7 +472,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfmax_vf_f32m8_m(vbool4_t mask, vfloat32m8_t op1, float op2, size_t vl) { - return vfmax_vf_f32m8_m(mask, op1, op2, vl); + return __riscv_vfmax_vf_f32m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmax_vv_f64m1_m( @@ -481,7 +481,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfmax_vv_f64m1_m(vbool64_t mask, vfloat64m1_t op1, vfloat64m1_t op2, size_t vl) { - return vfmax_vv_f64m1_m(mask, op1, op2, vl); + return __riscv_vfmax_vv_f64m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmax_vf_f64m1_m( @@ -490,7 +490,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfmax_vf_f64m1_m(vbool64_t mask, vfloat64m1_t op1, double op2, size_t vl) { - return vfmax_vf_f64m1_m(mask, op1, op2, vl); + return __riscv_vfmax_vf_f64m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmax_vv_f64m2_m( @@ -499,7 +499,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfmax_vv_f64m2_m(vbool32_t mask, vfloat64m2_t op1, vfloat64m2_t op2, size_t vl) { - return vfmax_vv_f64m2_m(mask, op1, op2, vl); + return __riscv_vfmax_vv_f64m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmax_vf_f64m2_m( @@ -508,7 +508,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfmax_vf_f64m2_m(vbool32_t mask, vfloat64m2_t op1, double op2, size_t vl) { - return vfmax_vf_f64m2_m(mask, op1, op2, vl); + return __riscv_vfmax_vf_f64m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmax_vv_f64m4_m( @@ -517,7 +517,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfmax_vv_f64m4_m(vbool16_t mask, vfloat64m4_t op1, vfloat64m4_t op2, size_t vl) { - return vfmax_vv_f64m4_m(mask, op1, op2, vl); + return __riscv_vfmax_vv_f64m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmax_vf_f64m4_m( @@ -526,7 +526,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfmax_vf_f64m4_m(vbool16_t mask, vfloat64m4_t op1, double op2, size_t vl) { - return vfmax_vf_f64m4_m(mask, op1, op2, vl); + return __riscv_vfmax_vf_f64m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmax_vv_f64m8_m( @@ -535,7 +535,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfmax_vv_f64m8_m(vbool8_t mask, vfloat64m8_t op1, vfloat64m8_t op2, size_t vl) { - return vfmax_vv_f64m8_m(mask, op1, op2, vl); + return __riscv_vfmax_vv_f64m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmax_vf_f64m8_m( @@ -544,6 +544,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfmax_vf_f64m8_m(vbool8_t mask, vfloat64m8_t op1, double op2, size_t vl) { - return vfmax_vf_f64m8_m(mask, op1, op2, vl); + return __riscv_vfmax_vf_f64m8_m(mask, op1, op2, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfmerge.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfmerge.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfmerge.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfmerge.c @@ -13,7 +13,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vfmerge_vfm_f16mf4(vfloat16mf4_t op1, _Float16 op2, vbool64_t mask, size_t vl) { - return vfmerge_vfm_f16mf4(op1, op2, mask, vl); + return __riscv_vfmerge_vfm_f16mf4(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vfmerge_vfm_f16mf2( @@ -22,7 +22,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vfmerge_vfm_f16mf2(vfloat16mf2_t op1, _Float16 op2, vbool32_t mask, size_t vl) { - return vfmerge_vfm_f16mf2(op1, op2, mask, vl); + return __riscv_vfmerge_vfm_f16mf2(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vfmerge_vfm_f16m1( @@ -31,7 +31,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfmerge_vfm_f16m1(vfloat16m1_t op1, _Float16 op2, vbool16_t mask, size_t vl) { - return vfmerge_vfm_f16m1(op1, op2, mask, vl); + return __riscv_vfmerge_vfm_f16m1(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vfmerge_vfm_f16m2( @@ -40,7 +40,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vfmerge_vfm_f16m2(vfloat16m2_t op1, _Float16 op2, vbool8_t mask, size_t vl) { - return vfmerge_vfm_f16m2(op1, op2, mask, vl); + return __riscv_vfmerge_vfm_f16m2(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vfmerge_vfm_f16m4( @@ -49,7 +49,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vfmerge_vfm_f16m4(vfloat16m4_t op1, _Float16 op2, vbool4_t mask, size_t vl) { - return vfmerge_vfm_f16m4(op1, op2, mask, vl); + return __riscv_vfmerge_vfm_f16m4(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vfmerge_vfm_f16m8( @@ -58,7 +58,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vfmerge_vfm_f16m8(vfloat16m8_t op1, _Float16 op2, vbool2_t mask, size_t vl) { - return vfmerge_vfm_f16m8(op1, op2, mask, vl); + return __riscv_vfmerge_vfm_f16m8(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vfmerge_vfm_f32mf2( @@ -67,7 +67,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfmerge_vfm_f32mf2(vfloat32mf2_t op1, float op2, vbool64_t mask, size_t vl) { - return vfmerge_vfm_f32mf2(op1, op2, mask, vl); + return __riscv_vfmerge_vfm_f32mf2(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vfmerge_vfm_f32m1( @@ -76,7 +76,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfmerge_vfm_f32m1(vfloat32m1_t op1, float op2, vbool32_t mask, size_t vl) { - return vfmerge_vfm_f32m1(op1, op2, mask, vl); + return __riscv_vfmerge_vfm_f32m1(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vfmerge_vfm_f32m2( @@ -85,7 +85,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfmerge_vfm_f32m2(vfloat32m2_t op1, float op2, vbool16_t mask, size_t vl) { - return vfmerge_vfm_f32m2(op1, op2, mask, vl); + return __riscv_vfmerge_vfm_f32m2(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vfmerge_vfm_f32m4( @@ -94,7 +94,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfmerge_vfm_f32m4(vfloat32m4_t op1, float op2, vbool8_t mask, size_t vl) { - return vfmerge_vfm_f32m4(op1, op2, mask, vl); + return __riscv_vfmerge_vfm_f32m4(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vfmerge_vfm_f32m8( @@ -103,7 +103,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfmerge_vfm_f32m8(vfloat32m8_t op1, float op2, vbool4_t mask, size_t vl) { - return vfmerge_vfm_f32m8(op1, op2, mask, vl); + return __riscv_vfmerge_vfm_f32m8(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vfmerge_vfm_f64m1( @@ -112,7 +112,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfmerge_vfm_f64m1(vfloat64m1_t op1, double op2, vbool64_t mask, size_t vl) { - return vfmerge_vfm_f64m1(op1, op2, mask, vl); + return __riscv_vfmerge_vfm_f64m1(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vfmerge_vfm_f64m2( @@ -121,7 +121,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfmerge_vfm_f64m2(vfloat64m2_t op1, double op2, vbool32_t mask, size_t vl) { - return vfmerge_vfm_f64m2(op1, op2, mask, vl); + return __riscv_vfmerge_vfm_f64m2(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vfmerge_vfm_f64m4( @@ -130,7 +130,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfmerge_vfm_f64m4(vfloat64m4_t op1, double op2, vbool16_t mask, size_t vl) { - return vfmerge_vfm_f64m4(op1, op2, mask, vl); + return __riscv_vfmerge_vfm_f64m4(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vfmerge_vfm_f64m8( @@ -139,6 +139,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfmerge_vfm_f64m8(vfloat64m8_t op1, double op2, vbool8_t mask, size_t vl) { - return vfmerge_vfm_f64m8(op1, op2, mask, vl); + return __riscv_vfmerge_vfm_f64m8(op1, op2, mask, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfmin.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfmin.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfmin.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfmin.c @@ -13,7 +13,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vfmin_vv_f16mf4(vfloat16mf4_t op1, vfloat16mf4_t op2, size_t vl) { - return vfmin_vv_f16mf4(op1, op2, vl); + return __riscv_vfmin_vv_f16mf4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmin_vf_f16mf4( @@ -22,7 +22,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vfmin_vf_f16mf4(vfloat16mf4_t op1, _Float16 op2, size_t vl) { - return vfmin_vf_f16mf4(op1, op2, vl); + return __riscv_vfmin_vf_f16mf4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmin_vv_f16mf2( @@ -31,7 +31,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vfmin_vv_f16mf2(vfloat16mf2_t op1, vfloat16mf2_t op2, size_t vl) { - return vfmin_vv_f16mf2(op1, op2, vl); + return __riscv_vfmin_vv_f16mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmin_vf_f16mf2( @@ -40,7 +40,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vfmin_vf_f16mf2(vfloat16mf2_t op1, _Float16 op2, size_t vl) { - return vfmin_vf_f16mf2(op1, op2, vl); + return __riscv_vfmin_vf_f16mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmin_vv_f16m1( @@ -49,7 +49,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfmin_vv_f16m1(vfloat16m1_t op1, vfloat16m1_t op2, size_t vl) { - return vfmin_vv_f16m1(op1, op2, vl); + return __riscv_vfmin_vv_f16m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmin_vf_f16m1( @@ -58,7 +58,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfmin_vf_f16m1(vfloat16m1_t op1, _Float16 op2, size_t vl) { - return vfmin_vf_f16m1(op1, op2, vl); + return __riscv_vfmin_vf_f16m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmin_vv_f16m2( @@ -67,7 +67,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vfmin_vv_f16m2(vfloat16m2_t op1, vfloat16m2_t op2, size_t vl) { - return vfmin_vv_f16m2(op1, op2, vl); + return __riscv_vfmin_vv_f16m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmin_vf_f16m2( @@ -76,7 +76,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vfmin_vf_f16m2(vfloat16m2_t op1, _Float16 op2, size_t vl) { - return vfmin_vf_f16m2(op1, op2, vl); + return __riscv_vfmin_vf_f16m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmin_vv_f16m4( @@ -85,7 +85,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vfmin_vv_f16m4(vfloat16m4_t op1, vfloat16m4_t op2, size_t vl) { - return vfmin_vv_f16m4(op1, op2, vl); + return __riscv_vfmin_vv_f16m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmin_vf_f16m4( @@ -94,7 +94,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vfmin_vf_f16m4(vfloat16m4_t op1, _Float16 op2, size_t vl) { - return vfmin_vf_f16m4(op1, op2, vl); + return __riscv_vfmin_vf_f16m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmin_vv_f16m8( @@ -103,7 +103,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vfmin_vv_f16m8(vfloat16m8_t op1, vfloat16m8_t op2, size_t vl) { - return vfmin_vv_f16m8(op1, op2, vl); + return __riscv_vfmin_vv_f16m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmin_vf_f16m8( @@ -112,7 +112,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vfmin_vf_f16m8(vfloat16m8_t op1, _Float16 op2, size_t vl) { - return vfmin_vf_f16m8(op1, op2, vl); + return __riscv_vfmin_vf_f16m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmin_vv_f32mf2( @@ -121,7 +121,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfmin_vv_f32mf2(vfloat32mf2_t op1, vfloat32mf2_t op2, size_t vl) { - return vfmin_vv_f32mf2(op1, op2, vl); + return __riscv_vfmin_vv_f32mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmin_vf_f32mf2( @@ -130,7 +130,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfmin_vf_f32mf2(vfloat32mf2_t op1, float op2, size_t vl) { - return vfmin_vf_f32mf2(op1, op2, vl); + return __riscv_vfmin_vf_f32mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmin_vv_f32m1( @@ -139,7 +139,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfmin_vv_f32m1(vfloat32m1_t op1, vfloat32m1_t op2, size_t vl) { - return vfmin_vv_f32m1(op1, op2, vl); + return __riscv_vfmin_vv_f32m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmin_vf_f32m1( @@ -148,7 +148,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfmin_vf_f32m1(vfloat32m1_t op1, float op2, size_t vl) { - return vfmin_vf_f32m1(op1, op2, vl); + return __riscv_vfmin_vf_f32m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmin_vv_f32m2( @@ -157,7 +157,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfmin_vv_f32m2(vfloat32m2_t op1, vfloat32m2_t op2, size_t vl) { - return vfmin_vv_f32m2(op1, op2, vl); + return __riscv_vfmin_vv_f32m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmin_vf_f32m2( @@ -166,7 +166,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfmin_vf_f32m2(vfloat32m2_t op1, float op2, size_t vl) { - return vfmin_vf_f32m2(op1, op2, vl); + return __riscv_vfmin_vf_f32m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmin_vv_f32m4( @@ -175,7 +175,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfmin_vv_f32m4(vfloat32m4_t op1, vfloat32m4_t op2, size_t vl) { - return vfmin_vv_f32m4(op1, op2, vl); + return __riscv_vfmin_vv_f32m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmin_vf_f32m4( @@ -184,7 +184,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfmin_vf_f32m4(vfloat32m4_t op1, float op2, size_t vl) { - return vfmin_vf_f32m4(op1, op2, vl); + return __riscv_vfmin_vf_f32m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmin_vv_f32m8( @@ -193,7 +193,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfmin_vv_f32m8(vfloat32m8_t op1, vfloat32m8_t op2, size_t vl) { - return vfmin_vv_f32m8(op1, op2, vl); + return __riscv_vfmin_vv_f32m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmin_vf_f32m8( @@ -202,7 +202,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfmin_vf_f32m8(vfloat32m8_t op1, float op2, size_t vl) { - return vfmin_vf_f32m8(op1, op2, vl); + return __riscv_vfmin_vf_f32m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmin_vv_f64m1( @@ -211,7 +211,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfmin_vv_f64m1(vfloat64m1_t op1, vfloat64m1_t op2, size_t vl) { - return vfmin_vv_f64m1(op1, op2, vl); + return __riscv_vfmin_vv_f64m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmin_vf_f64m1( @@ -220,7 +220,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfmin_vf_f64m1(vfloat64m1_t op1, double op2, size_t vl) { - return vfmin_vf_f64m1(op1, op2, vl); + return __riscv_vfmin_vf_f64m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmin_vv_f64m2( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfmin_vv_f64m2(vfloat64m2_t op1, vfloat64m2_t op2, size_t vl) { - return vfmin_vv_f64m2(op1, op2, vl); + return __riscv_vfmin_vv_f64m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmin_vf_f64m2( @@ -238,7 +238,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfmin_vf_f64m2(vfloat64m2_t op1, double op2, size_t vl) { - return vfmin_vf_f64m2(op1, op2, vl); + return __riscv_vfmin_vf_f64m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmin_vv_f64m4( @@ -247,7 +247,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfmin_vv_f64m4(vfloat64m4_t op1, vfloat64m4_t op2, size_t vl) { - return vfmin_vv_f64m4(op1, op2, vl); + return __riscv_vfmin_vv_f64m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmin_vf_f64m4( @@ -256,7 +256,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfmin_vf_f64m4(vfloat64m4_t op1, double op2, size_t vl) { - return vfmin_vf_f64m4(op1, op2, vl); + return __riscv_vfmin_vf_f64m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmin_vv_f64m8( @@ -265,7 +265,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfmin_vv_f64m8(vfloat64m8_t op1, vfloat64m8_t op2, size_t vl) { - return vfmin_vv_f64m8(op1, op2, vl); + return __riscv_vfmin_vv_f64m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmin_vf_f64m8( @@ -274,7 +274,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfmin_vf_f64m8(vfloat64m8_t op1, double op2, size_t vl) { - return vfmin_vf_f64m8(op1, op2, vl); + return __riscv_vfmin_vf_f64m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmin_vv_f16mf4_m( @@ -283,7 +283,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vfmin_vv_f16mf4_m(vbool64_t mask, vfloat16mf4_t op1, vfloat16mf4_t op2, size_t vl) { - return vfmin_vv_f16mf4_m(mask, op1, op2, vl); + return __riscv_vfmin_vv_f16mf4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmin_vf_f16mf4_m( @@ -292,7 +292,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vfmin_vf_f16mf4_m(vbool64_t mask, vfloat16mf4_t op1, _Float16 op2, size_t vl) { - return vfmin_vf_f16mf4_m(mask, op1, op2, vl); + return __riscv_vfmin_vf_f16mf4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmin_vv_f16mf2_m( @@ -301,7 +301,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vfmin_vv_f16mf2_m(vbool32_t mask, vfloat16mf2_t op1, vfloat16mf2_t op2, size_t vl) { - return vfmin_vv_f16mf2_m(mask, op1, op2, vl); + return __riscv_vfmin_vv_f16mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmin_vf_f16mf2_m( @@ -310,7 +310,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vfmin_vf_f16mf2_m(vbool32_t mask, vfloat16mf2_t op1, _Float16 op2, size_t vl) { - return vfmin_vf_f16mf2_m(mask, op1, op2, vl); + return __riscv_vfmin_vf_f16mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmin_vv_f16m1_m( @@ -319,7 +319,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfmin_vv_f16m1_m(vbool16_t mask, vfloat16m1_t op1, vfloat16m1_t op2, size_t vl) { - return vfmin_vv_f16m1_m(mask, op1, op2, vl); + return __riscv_vfmin_vv_f16m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmin_vf_f16m1_m( @@ -328,7 +328,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfmin_vf_f16m1_m(vbool16_t mask, vfloat16m1_t op1, _Float16 op2, size_t vl) { - return vfmin_vf_f16m1_m(mask, op1, op2, vl); + return __riscv_vfmin_vf_f16m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmin_vv_f16m2_m( @@ -337,7 +337,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vfmin_vv_f16m2_m(vbool8_t mask, vfloat16m2_t op1, vfloat16m2_t op2, size_t vl) { - return vfmin_vv_f16m2_m(mask, op1, op2, vl); + return __riscv_vfmin_vv_f16m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmin_vf_f16m2_m( @@ -346,7 +346,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vfmin_vf_f16m2_m(vbool8_t mask, vfloat16m2_t op1, _Float16 op2, size_t vl) { - return vfmin_vf_f16m2_m(mask, op1, op2, vl); + return __riscv_vfmin_vf_f16m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmin_vv_f16m4_m( @@ -355,7 +355,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vfmin_vv_f16m4_m(vbool4_t mask, vfloat16m4_t op1, vfloat16m4_t op2, size_t vl) { - return vfmin_vv_f16m4_m(mask, op1, op2, vl); + return __riscv_vfmin_vv_f16m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmin_vf_f16m4_m( @@ -364,7 +364,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vfmin_vf_f16m4_m(vbool4_t mask, vfloat16m4_t op1, _Float16 op2, size_t vl) { - return vfmin_vf_f16m4_m(mask, op1, op2, vl); + return __riscv_vfmin_vf_f16m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmin_vv_f16m8_m( @@ -373,7 +373,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vfmin_vv_f16m8_m(vbool2_t mask, vfloat16m8_t op1, vfloat16m8_t op2, size_t vl) { - return vfmin_vv_f16m8_m(mask, op1, op2, vl); + return __riscv_vfmin_vv_f16m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmin_vf_f16m8_m( @@ -382,7 +382,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vfmin_vf_f16m8_m(vbool2_t mask, vfloat16m8_t op1, _Float16 op2, size_t vl) { - return vfmin_vf_f16m8_m(mask, op1, op2, vl); + return __riscv_vfmin_vf_f16m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmin_vv_f32mf2_m( @@ -391,7 +391,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfmin_vv_f32mf2_m(vbool64_t mask, vfloat32mf2_t op1, vfloat32mf2_t op2, size_t vl) { - return vfmin_vv_f32mf2_m(mask, op1, op2, vl); + return __riscv_vfmin_vv_f32mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmin_vf_f32mf2_m( @@ -400,7 +400,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfmin_vf_f32mf2_m(vbool64_t mask, vfloat32mf2_t op1, float op2, size_t vl) { - return vfmin_vf_f32mf2_m(mask, op1, op2, vl); + return __riscv_vfmin_vf_f32mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmin_vv_f32m1_m( @@ -409,7 +409,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfmin_vv_f32m1_m(vbool32_t mask, vfloat32m1_t op1, vfloat32m1_t op2, size_t vl) { - return vfmin_vv_f32m1_m(mask, op1, op2, vl); + return __riscv_vfmin_vv_f32m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmin_vf_f32m1_m( @@ -418,7 +418,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfmin_vf_f32m1_m(vbool32_t mask, vfloat32m1_t op1, float op2, size_t vl) { - return vfmin_vf_f32m1_m(mask, op1, op2, vl); + return __riscv_vfmin_vf_f32m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmin_vv_f32m2_m( @@ -427,7 +427,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfmin_vv_f32m2_m(vbool16_t mask, vfloat32m2_t op1, vfloat32m2_t op2, size_t vl) { - return vfmin_vv_f32m2_m(mask, op1, op2, vl); + return __riscv_vfmin_vv_f32m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmin_vf_f32m2_m( @@ -436,7 +436,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfmin_vf_f32m2_m(vbool16_t mask, vfloat32m2_t op1, float op2, size_t vl) { - return vfmin_vf_f32m2_m(mask, op1, op2, vl); + return __riscv_vfmin_vf_f32m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmin_vv_f32m4_m( @@ -445,7 +445,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfmin_vv_f32m4_m(vbool8_t mask, vfloat32m4_t op1, vfloat32m4_t op2, size_t vl) { - return vfmin_vv_f32m4_m(mask, op1, op2, vl); + return __riscv_vfmin_vv_f32m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmin_vf_f32m4_m( @@ -454,7 +454,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfmin_vf_f32m4_m(vbool8_t mask, vfloat32m4_t op1, float op2, size_t vl) { - return vfmin_vf_f32m4_m(mask, op1, op2, vl); + return __riscv_vfmin_vf_f32m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmin_vv_f32m8_m( @@ -463,7 +463,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfmin_vv_f32m8_m(vbool4_t mask, vfloat32m8_t op1, vfloat32m8_t op2, size_t vl) { - return vfmin_vv_f32m8_m(mask, op1, op2, vl); + return __riscv_vfmin_vv_f32m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmin_vf_f32m8_m( @@ -472,7 +472,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfmin_vf_f32m8_m(vbool4_t mask, vfloat32m8_t op1, float op2, size_t vl) { - return vfmin_vf_f32m8_m(mask, op1, op2, vl); + return __riscv_vfmin_vf_f32m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmin_vv_f64m1_m( @@ -481,7 +481,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfmin_vv_f64m1_m(vbool64_t mask, vfloat64m1_t op1, vfloat64m1_t op2, size_t vl) { - return vfmin_vv_f64m1_m(mask, op1, op2, vl); + return __riscv_vfmin_vv_f64m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmin_vf_f64m1_m( @@ -490,7 +490,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfmin_vf_f64m1_m(vbool64_t mask, vfloat64m1_t op1, double op2, size_t vl) { - return vfmin_vf_f64m1_m(mask, op1, op2, vl); + return __riscv_vfmin_vf_f64m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmin_vv_f64m2_m( @@ -499,7 +499,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfmin_vv_f64m2_m(vbool32_t mask, vfloat64m2_t op1, vfloat64m2_t op2, size_t vl) { - return vfmin_vv_f64m2_m(mask, op1, op2, vl); + return __riscv_vfmin_vv_f64m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmin_vf_f64m2_m( @@ -508,7 +508,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfmin_vf_f64m2_m(vbool32_t mask, vfloat64m2_t op1, double op2, size_t vl) { - return vfmin_vf_f64m2_m(mask, op1, op2, vl); + return __riscv_vfmin_vf_f64m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmin_vv_f64m4_m( @@ -517,7 +517,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfmin_vv_f64m4_m(vbool16_t mask, vfloat64m4_t op1, vfloat64m4_t op2, size_t vl) { - return vfmin_vv_f64m4_m(mask, op1, op2, vl); + return __riscv_vfmin_vv_f64m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmin_vf_f64m4_m( @@ -526,7 +526,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfmin_vf_f64m4_m(vbool16_t mask, vfloat64m4_t op1, double op2, size_t vl) { - return vfmin_vf_f64m4_m(mask, op1, op2, vl); + return __riscv_vfmin_vf_f64m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmin_vv_f64m8_m( @@ -535,7 +535,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfmin_vv_f64m8_m(vbool8_t mask, vfloat64m8_t op1, vfloat64m8_t op2, size_t vl) { - return vfmin_vv_f64m8_m(mask, op1, op2, vl); + return __riscv_vfmin_vv_f64m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmin_vf_f64m8_m( @@ -544,6 +544,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfmin_vf_f64m8_m(vbool8_t mask, vfloat64m8_t op1, double op2, size_t vl) { - return vfmin_vf_f64m8_m(mask, op1, op2, vl); + return __riscv_vfmin_vf_f64m8_m(mask, op1, op2, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfmsac.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfmsac.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfmsac.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfmsac.c @@ -13,7 +13,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vfmsac_vv_f16mf4(vfloat16mf4_t vd, vfloat16mf4_t vs1, vfloat16mf4_t vs2, size_t vl) { - return vfmsac_vv_f16mf4(vd, vs1, vs2, vl); + return __riscv_vfmsac_vv_f16mf4(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsac_vf_f16mf4( @@ -22,7 +22,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vfmsac_vf_f16mf4(vfloat16mf4_t vd, _Float16 rs1, vfloat16mf4_t vs2, size_t vl) { - return vfmsac_vf_f16mf4(vd, rs1, vs2, vl); + return __riscv_vfmsac_vf_f16mf4(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsac_vv_f16mf2( @@ -31,7 +31,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vfmsac_vv_f16mf2(vfloat16mf2_t vd, vfloat16mf2_t vs1, vfloat16mf2_t vs2, size_t vl) { - return vfmsac_vv_f16mf2(vd, vs1, vs2, vl); + return __riscv_vfmsac_vv_f16mf2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsac_vf_f16mf2( @@ -40,7 +40,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vfmsac_vf_f16mf2(vfloat16mf2_t vd, _Float16 rs1, vfloat16mf2_t vs2, size_t vl) { - return vfmsac_vf_f16mf2(vd, rs1, vs2, vl); + return __riscv_vfmsac_vf_f16mf2(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsac_vv_f16m1( @@ -49,7 +49,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfmsac_vv_f16m1(vfloat16m1_t vd, vfloat16m1_t vs1, vfloat16m1_t vs2, size_t vl) { - return vfmsac_vv_f16m1(vd, vs1, vs2, vl); + return __riscv_vfmsac_vv_f16m1(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsac_vf_f16m1( @@ -58,7 +58,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfmsac_vf_f16m1(vfloat16m1_t vd, _Float16 rs1, vfloat16m1_t vs2, size_t vl) { - return vfmsac_vf_f16m1(vd, rs1, vs2, vl); + return __riscv_vfmsac_vf_f16m1(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsac_vv_f16m2( @@ -67,7 +67,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vfmsac_vv_f16m2(vfloat16m2_t vd, vfloat16m2_t vs1, vfloat16m2_t vs2, size_t vl) { - return vfmsac_vv_f16m2(vd, vs1, vs2, vl); + return __riscv_vfmsac_vv_f16m2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsac_vf_f16m2( @@ -76,7 +76,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vfmsac_vf_f16m2(vfloat16m2_t vd, _Float16 rs1, vfloat16m2_t vs2, size_t vl) { - return vfmsac_vf_f16m2(vd, rs1, vs2, vl); + return __riscv_vfmsac_vf_f16m2(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsac_vv_f16m4( @@ -85,7 +85,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vfmsac_vv_f16m4(vfloat16m4_t vd, vfloat16m4_t vs1, vfloat16m4_t vs2, size_t vl) { - return vfmsac_vv_f16m4(vd, vs1, vs2, vl); + return __riscv_vfmsac_vv_f16m4(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsac_vf_f16m4( @@ -94,7 +94,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vfmsac_vf_f16m4(vfloat16m4_t vd, _Float16 rs1, vfloat16m4_t vs2, size_t vl) { - return vfmsac_vf_f16m4(vd, rs1, vs2, vl); + return __riscv_vfmsac_vf_f16m4(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsac_vv_f16m8( @@ -103,7 +103,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vfmsac_vv_f16m8(vfloat16m8_t vd, vfloat16m8_t vs1, vfloat16m8_t vs2, size_t vl) { - return vfmsac_vv_f16m8(vd, vs1, vs2, vl); + return __riscv_vfmsac_vv_f16m8(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsac_vf_f16m8( @@ -112,7 +112,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vfmsac_vf_f16m8(vfloat16m8_t vd, _Float16 rs1, vfloat16m8_t vs2, size_t vl) { - return vfmsac_vf_f16m8(vd, rs1, vs2, vl); + return __riscv_vfmsac_vf_f16m8(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsac_vv_f32mf2( @@ -121,7 +121,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfmsac_vv_f32mf2(vfloat32mf2_t vd, vfloat32mf2_t vs1, vfloat32mf2_t vs2, size_t vl) { - return vfmsac_vv_f32mf2(vd, vs1, vs2, vl); + return __riscv_vfmsac_vv_f32mf2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsac_vf_f32mf2( @@ -130,7 +130,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfmsac_vf_f32mf2(vfloat32mf2_t vd, float rs1, vfloat32mf2_t vs2, size_t vl) { - return vfmsac_vf_f32mf2(vd, rs1, vs2, vl); + return __riscv_vfmsac_vf_f32mf2(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsac_vv_f32m1( @@ -139,7 +139,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfmsac_vv_f32m1(vfloat32m1_t vd, vfloat32m1_t vs1, vfloat32m1_t vs2, size_t vl) { - return vfmsac_vv_f32m1(vd, vs1, vs2, vl); + return __riscv_vfmsac_vv_f32m1(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsac_vf_f32m1( @@ -148,7 +148,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfmsac_vf_f32m1(vfloat32m1_t vd, float rs1, vfloat32m1_t vs2, size_t vl) { - return vfmsac_vf_f32m1(vd, rs1, vs2, vl); + return __riscv_vfmsac_vf_f32m1(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsac_vv_f32m2( @@ -157,7 +157,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfmsac_vv_f32m2(vfloat32m2_t vd, vfloat32m2_t vs1, vfloat32m2_t vs2, size_t vl) { - return vfmsac_vv_f32m2(vd, vs1, vs2, vl); + return __riscv_vfmsac_vv_f32m2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsac_vf_f32m2( @@ -166,7 +166,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfmsac_vf_f32m2(vfloat32m2_t vd, float rs1, vfloat32m2_t vs2, size_t vl) { - return vfmsac_vf_f32m2(vd, rs1, vs2, vl); + return __riscv_vfmsac_vf_f32m2(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsac_vv_f32m4( @@ -175,7 +175,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfmsac_vv_f32m4(vfloat32m4_t vd, vfloat32m4_t vs1, vfloat32m4_t vs2, size_t vl) { - return vfmsac_vv_f32m4(vd, vs1, vs2, vl); + return __riscv_vfmsac_vv_f32m4(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsac_vf_f32m4( @@ -184,7 +184,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfmsac_vf_f32m4(vfloat32m4_t vd, float rs1, vfloat32m4_t vs2, size_t vl) { - return vfmsac_vf_f32m4(vd, rs1, vs2, vl); + return __riscv_vfmsac_vf_f32m4(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsac_vv_f32m8( @@ -193,7 +193,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfmsac_vv_f32m8(vfloat32m8_t vd, vfloat32m8_t vs1, vfloat32m8_t vs2, size_t vl) { - return vfmsac_vv_f32m8(vd, vs1, vs2, vl); + return __riscv_vfmsac_vv_f32m8(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsac_vf_f32m8( @@ -202,7 +202,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfmsac_vf_f32m8(vfloat32m8_t vd, float rs1, vfloat32m8_t vs2, size_t vl) { - return vfmsac_vf_f32m8(vd, rs1, vs2, vl); + return __riscv_vfmsac_vf_f32m8(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsac_vv_f64m1( @@ -211,7 +211,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfmsac_vv_f64m1(vfloat64m1_t vd, vfloat64m1_t vs1, vfloat64m1_t vs2, size_t vl) { - return vfmsac_vv_f64m1(vd, vs1, vs2, vl); + return __riscv_vfmsac_vv_f64m1(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsac_vf_f64m1( @@ -220,7 +220,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfmsac_vf_f64m1(vfloat64m1_t vd, double rs1, vfloat64m1_t vs2, size_t vl) { - return vfmsac_vf_f64m1(vd, rs1, vs2, vl); + return __riscv_vfmsac_vf_f64m1(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsac_vv_f64m2( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfmsac_vv_f64m2(vfloat64m2_t vd, vfloat64m2_t vs1, vfloat64m2_t vs2, size_t vl) { - return vfmsac_vv_f64m2(vd, vs1, vs2, vl); + return __riscv_vfmsac_vv_f64m2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsac_vf_f64m2( @@ -238,7 +238,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfmsac_vf_f64m2(vfloat64m2_t vd, double rs1, vfloat64m2_t vs2, size_t vl) { - return vfmsac_vf_f64m2(vd, rs1, vs2, vl); + return __riscv_vfmsac_vf_f64m2(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsac_vv_f64m4( @@ -247,7 +247,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfmsac_vv_f64m4(vfloat64m4_t vd, vfloat64m4_t vs1, vfloat64m4_t vs2, size_t vl) { - return vfmsac_vv_f64m4(vd, vs1, vs2, vl); + return __riscv_vfmsac_vv_f64m4(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsac_vf_f64m4( @@ -256,7 +256,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfmsac_vf_f64m4(vfloat64m4_t vd, double rs1, vfloat64m4_t vs2, size_t vl) { - return vfmsac_vf_f64m4(vd, rs1, vs2, vl); + return __riscv_vfmsac_vf_f64m4(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsac_vv_f64m8( @@ -265,7 +265,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfmsac_vv_f64m8(vfloat64m8_t vd, vfloat64m8_t vs1, vfloat64m8_t vs2, size_t vl) { - return vfmsac_vv_f64m8(vd, vs1, vs2, vl); + return __riscv_vfmsac_vv_f64m8(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsac_vf_f64m8( @@ -274,7 +274,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfmsac_vf_f64m8(vfloat64m8_t vd, double rs1, vfloat64m8_t vs2, size_t vl) { - return vfmsac_vf_f64m8(vd, rs1, vs2, vl); + return __riscv_vfmsac_vf_f64m8(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsac_vv_f16mf4_m( @@ -283,7 +283,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vfmsac_vv_f16mf4_m(vbool64_t mask, vfloat16mf4_t vd, vfloat16mf4_t vs1, vfloat16mf4_t vs2, size_t vl) { - return vfmsac_vv_f16mf4_m(mask, vd, vs1, vs2, vl); + return __riscv_vfmsac_vv_f16mf4_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsac_vf_f16mf4_m( @@ -292,7 +292,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vfmsac_vf_f16mf4_m(vbool64_t mask, vfloat16mf4_t vd, _Float16 rs1, vfloat16mf4_t vs2, size_t vl) { - return vfmsac_vf_f16mf4_m(mask, vd, rs1, vs2, vl); + return __riscv_vfmsac_vf_f16mf4_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsac_vv_f16mf2_m( @@ -301,7 +301,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vfmsac_vv_f16mf2_m(vbool32_t mask, vfloat16mf2_t vd, vfloat16mf2_t vs1, vfloat16mf2_t vs2, size_t vl) { - return vfmsac_vv_f16mf2_m(mask, vd, vs1, vs2, vl); + return __riscv_vfmsac_vv_f16mf2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsac_vf_f16mf2_m( @@ -310,7 +310,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vfmsac_vf_f16mf2_m(vbool32_t mask, vfloat16mf2_t vd, _Float16 rs1, vfloat16mf2_t vs2, size_t vl) { - return vfmsac_vf_f16mf2_m(mask, vd, rs1, vs2, vl); + return __riscv_vfmsac_vf_f16mf2_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsac_vv_f16m1_m( @@ -319,7 +319,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfmsac_vv_f16m1_m(vbool16_t mask, vfloat16m1_t vd, vfloat16m1_t vs1, vfloat16m1_t vs2, size_t vl) { - return vfmsac_vv_f16m1_m(mask, vd, vs1, vs2, vl); + return __riscv_vfmsac_vv_f16m1_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsac_vf_f16m1_m( @@ -328,7 +328,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfmsac_vf_f16m1_m(vbool16_t mask, vfloat16m1_t vd, _Float16 rs1, vfloat16m1_t vs2, size_t vl) { - return vfmsac_vf_f16m1_m(mask, vd, rs1, vs2, vl); + return __riscv_vfmsac_vf_f16m1_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsac_vv_f16m2_m( @@ -337,7 +337,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vfmsac_vv_f16m2_m(vbool8_t mask, vfloat16m2_t vd, vfloat16m2_t vs1, vfloat16m2_t vs2, size_t vl) { - return vfmsac_vv_f16m2_m(mask, vd, vs1, vs2, vl); + return __riscv_vfmsac_vv_f16m2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsac_vf_f16m2_m( @@ -346,7 +346,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vfmsac_vf_f16m2_m(vbool8_t mask, vfloat16m2_t vd, _Float16 rs1, vfloat16m2_t vs2, size_t vl) { - return vfmsac_vf_f16m2_m(mask, vd, rs1, vs2, vl); + return __riscv_vfmsac_vf_f16m2_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsac_vv_f16m4_m( @@ -355,7 +355,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vfmsac_vv_f16m4_m(vbool4_t mask, vfloat16m4_t vd, vfloat16m4_t vs1, vfloat16m4_t vs2, size_t vl) { - return vfmsac_vv_f16m4_m(mask, vd, vs1, vs2, vl); + return __riscv_vfmsac_vv_f16m4_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsac_vf_f16m4_m( @@ -364,7 +364,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vfmsac_vf_f16m4_m(vbool4_t mask, vfloat16m4_t vd, _Float16 rs1, vfloat16m4_t vs2, size_t vl) { - return vfmsac_vf_f16m4_m(mask, vd, rs1, vs2, vl); + return __riscv_vfmsac_vf_f16m4_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsac_vv_f16m8_m( @@ -373,7 +373,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vfmsac_vv_f16m8_m(vbool2_t mask, vfloat16m8_t vd, vfloat16m8_t vs1, vfloat16m8_t vs2, size_t vl) { - return vfmsac_vv_f16m8_m(mask, vd, vs1, vs2, vl); + return __riscv_vfmsac_vv_f16m8_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsac_vf_f16m8_m( @@ -382,7 +382,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vfmsac_vf_f16m8_m(vbool2_t mask, vfloat16m8_t vd, _Float16 rs1, vfloat16m8_t vs2, size_t vl) { - return vfmsac_vf_f16m8_m(mask, vd, rs1, vs2, vl); + return __riscv_vfmsac_vf_f16m8_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsac_vv_f32mf2_m( @@ -391,7 +391,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfmsac_vv_f32mf2_m(vbool64_t mask, vfloat32mf2_t vd, vfloat32mf2_t vs1, vfloat32mf2_t vs2, size_t vl) { - return vfmsac_vv_f32mf2_m(mask, vd, vs1, vs2, vl); + return __riscv_vfmsac_vv_f32mf2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsac_vf_f32mf2_m( @@ -400,7 +400,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfmsac_vf_f32mf2_m(vbool64_t mask, vfloat32mf2_t vd, float rs1, vfloat32mf2_t vs2, size_t vl) { - return vfmsac_vf_f32mf2_m(mask, vd, rs1, vs2, vl); + return __riscv_vfmsac_vf_f32mf2_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsac_vv_f32m1_m( @@ -409,7 +409,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfmsac_vv_f32m1_m(vbool32_t mask, vfloat32m1_t vd, vfloat32m1_t vs1, vfloat32m1_t vs2, size_t vl) { - return vfmsac_vv_f32m1_m(mask, vd, vs1, vs2, vl); + return __riscv_vfmsac_vv_f32m1_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsac_vf_f32m1_m( @@ -418,7 +418,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfmsac_vf_f32m1_m(vbool32_t mask, vfloat32m1_t vd, float rs1, vfloat32m1_t vs2, size_t vl) { - return vfmsac_vf_f32m1_m(mask, vd, rs1, vs2, vl); + return __riscv_vfmsac_vf_f32m1_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsac_vv_f32m2_m( @@ -427,7 +427,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfmsac_vv_f32m2_m(vbool16_t mask, vfloat32m2_t vd, vfloat32m2_t vs1, vfloat32m2_t vs2, size_t vl) { - return vfmsac_vv_f32m2_m(mask, vd, vs1, vs2, vl); + return __riscv_vfmsac_vv_f32m2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsac_vf_f32m2_m( @@ -436,7 +436,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfmsac_vf_f32m2_m(vbool16_t mask, vfloat32m2_t vd, float rs1, vfloat32m2_t vs2, size_t vl) { - return vfmsac_vf_f32m2_m(mask, vd, rs1, vs2, vl); + return __riscv_vfmsac_vf_f32m2_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsac_vv_f32m4_m( @@ -445,7 +445,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfmsac_vv_f32m4_m(vbool8_t mask, vfloat32m4_t vd, vfloat32m4_t vs1, vfloat32m4_t vs2, size_t vl) { - return vfmsac_vv_f32m4_m(mask, vd, vs1, vs2, vl); + return __riscv_vfmsac_vv_f32m4_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsac_vf_f32m4_m( @@ -454,7 +454,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfmsac_vf_f32m4_m(vbool8_t mask, vfloat32m4_t vd, float rs1, vfloat32m4_t vs2, size_t vl) { - return vfmsac_vf_f32m4_m(mask, vd, rs1, vs2, vl); + return __riscv_vfmsac_vf_f32m4_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsac_vv_f32m8_m( @@ -463,7 +463,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfmsac_vv_f32m8_m(vbool4_t mask, vfloat32m8_t vd, vfloat32m8_t vs1, vfloat32m8_t vs2, size_t vl) { - return vfmsac_vv_f32m8_m(mask, vd, vs1, vs2, vl); + return __riscv_vfmsac_vv_f32m8_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsac_vf_f32m8_m( @@ -472,7 +472,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfmsac_vf_f32m8_m(vbool4_t mask, vfloat32m8_t vd, float rs1, vfloat32m8_t vs2, size_t vl) { - return vfmsac_vf_f32m8_m(mask, vd, rs1, vs2, vl); + return __riscv_vfmsac_vf_f32m8_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsac_vv_f64m1_m( @@ -481,7 +481,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfmsac_vv_f64m1_m(vbool64_t mask, vfloat64m1_t vd, vfloat64m1_t vs1, vfloat64m1_t vs2, size_t vl) { - return vfmsac_vv_f64m1_m(mask, vd, vs1, vs2, vl); + return __riscv_vfmsac_vv_f64m1_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsac_vf_f64m1_m( @@ -490,7 +490,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfmsac_vf_f64m1_m(vbool64_t mask, vfloat64m1_t vd, double rs1, vfloat64m1_t vs2, size_t vl) { - return vfmsac_vf_f64m1_m(mask, vd, rs1, vs2, vl); + return __riscv_vfmsac_vf_f64m1_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsac_vv_f64m2_m( @@ -499,7 +499,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfmsac_vv_f64m2_m(vbool32_t mask, vfloat64m2_t vd, vfloat64m2_t vs1, vfloat64m2_t vs2, size_t vl) { - return vfmsac_vv_f64m2_m(mask, vd, vs1, vs2, vl); + return __riscv_vfmsac_vv_f64m2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsac_vf_f64m2_m( @@ -508,7 +508,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfmsac_vf_f64m2_m(vbool32_t mask, vfloat64m2_t vd, double rs1, vfloat64m2_t vs2, size_t vl) { - return vfmsac_vf_f64m2_m(mask, vd, rs1, vs2, vl); + return __riscv_vfmsac_vf_f64m2_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsac_vv_f64m4_m( @@ -517,7 +517,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfmsac_vv_f64m4_m(vbool16_t mask, vfloat64m4_t vd, vfloat64m4_t vs1, vfloat64m4_t vs2, size_t vl) { - return vfmsac_vv_f64m4_m(mask, vd, vs1, vs2, vl); + return __riscv_vfmsac_vv_f64m4_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsac_vf_f64m4_m( @@ -526,7 +526,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfmsac_vf_f64m4_m(vbool16_t mask, vfloat64m4_t vd, double rs1, vfloat64m4_t vs2, size_t vl) { - return vfmsac_vf_f64m4_m(mask, vd, rs1, vs2, vl); + return __riscv_vfmsac_vf_f64m4_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsac_vv_f64m8_m( @@ -535,7 +535,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfmsac_vv_f64m8_m(vbool8_t mask, vfloat64m8_t vd, vfloat64m8_t vs1, vfloat64m8_t vs2, size_t vl) { - return vfmsac_vv_f64m8_m(mask, vd, vs1, vs2, vl); + return __riscv_vfmsac_vv_f64m8_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsac_vf_f64m8_m( @@ -544,6 +544,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfmsac_vf_f64m8_m(vbool8_t mask, vfloat64m8_t vd, double rs1, vfloat64m8_t vs2, size_t vl) { - return vfmsac_vf_f64m8_m(mask, vd, rs1, vs2, vl); + return __riscv_vfmsac_vf_f64m8_m(mask, vd, rs1, vs2, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfmsub.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfmsub.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfmsub.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfmsub.c @@ -13,7 +13,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vfmsub_vv_f16mf4(vfloat16mf4_t vd, vfloat16mf4_t vs1, vfloat16mf4_t vs2, size_t vl) { - return vfmsub_vv_f16mf4(vd, vs1, vs2, vl); + return __riscv_vfmsub_vv_f16mf4(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsub_vf_f16mf4( @@ -22,7 +22,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vfmsub_vf_f16mf4(vfloat16mf4_t vd, _Float16 rs1, vfloat16mf4_t vs2, size_t vl) { - return vfmsub_vf_f16mf4(vd, rs1, vs2, vl); + return __riscv_vfmsub_vf_f16mf4(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsub_vv_f16mf2( @@ -31,7 +31,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vfmsub_vv_f16mf2(vfloat16mf2_t vd, vfloat16mf2_t vs1, vfloat16mf2_t vs2, size_t vl) { - return vfmsub_vv_f16mf2(vd, vs1, vs2, vl); + return __riscv_vfmsub_vv_f16mf2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsub_vf_f16mf2( @@ -40,7 +40,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vfmsub_vf_f16mf2(vfloat16mf2_t vd, _Float16 rs1, vfloat16mf2_t vs2, size_t vl) { - return vfmsub_vf_f16mf2(vd, rs1, vs2, vl); + return __riscv_vfmsub_vf_f16mf2(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsub_vv_f16m1( @@ -49,7 +49,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfmsub_vv_f16m1(vfloat16m1_t vd, vfloat16m1_t vs1, vfloat16m1_t vs2, size_t vl) { - return vfmsub_vv_f16m1(vd, vs1, vs2, vl); + return __riscv_vfmsub_vv_f16m1(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsub_vf_f16m1( @@ -58,7 +58,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfmsub_vf_f16m1(vfloat16m1_t vd, _Float16 rs1, vfloat16m1_t vs2, size_t vl) { - return vfmsub_vf_f16m1(vd, rs1, vs2, vl); + return __riscv_vfmsub_vf_f16m1(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsub_vv_f16m2( @@ -67,7 +67,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vfmsub_vv_f16m2(vfloat16m2_t vd, vfloat16m2_t vs1, vfloat16m2_t vs2, size_t vl) { - return vfmsub_vv_f16m2(vd, vs1, vs2, vl); + return __riscv_vfmsub_vv_f16m2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsub_vf_f16m2( @@ -76,7 +76,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vfmsub_vf_f16m2(vfloat16m2_t vd, _Float16 rs1, vfloat16m2_t vs2, size_t vl) { - return vfmsub_vf_f16m2(vd, rs1, vs2, vl); + return __riscv_vfmsub_vf_f16m2(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsub_vv_f16m4( @@ -85,7 +85,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vfmsub_vv_f16m4(vfloat16m4_t vd, vfloat16m4_t vs1, vfloat16m4_t vs2, size_t vl) { - return vfmsub_vv_f16m4(vd, vs1, vs2, vl); + return __riscv_vfmsub_vv_f16m4(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsub_vf_f16m4( @@ -94,7 +94,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vfmsub_vf_f16m4(vfloat16m4_t vd, _Float16 rs1, vfloat16m4_t vs2, size_t vl) { - return vfmsub_vf_f16m4(vd, rs1, vs2, vl); + return __riscv_vfmsub_vf_f16m4(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsub_vv_f16m8( @@ -103,7 +103,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vfmsub_vv_f16m8(vfloat16m8_t vd, vfloat16m8_t vs1, vfloat16m8_t vs2, size_t vl) { - return vfmsub_vv_f16m8(vd, vs1, vs2, vl); + return __riscv_vfmsub_vv_f16m8(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsub_vf_f16m8( @@ -112,7 +112,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vfmsub_vf_f16m8(vfloat16m8_t vd, _Float16 rs1, vfloat16m8_t vs2, size_t vl) { - return vfmsub_vf_f16m8(vd, rs1, vs2, vl); + return __riscv_vfmsub_vf_f16m8(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsub_vv_f32mf2( @@ -121,7 +121,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfmsub_vv_f32mf2(vfloat32mf2_t vd, vfloat32mf2_t vs1, vfloat32mf2_t vs2, size_t vl) { - return vfmsub_vv_f32mf2(vd, vs1, vs2, vl); + return __riscv_vfmsub_vv_f32mf2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsub_vf_f32mf2( @@ -130,7 +130,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfmsub_vf_f32mf2(vfloat32mf2_t vd, float rs1, vfloat32mf2_t vs2, size_t vl) { - return vfmsub_vf_f32mf2(vd, rs1, vs2, vl); + return __riscv_vfmsub_vf_f32mf2(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsub_vv_f32m1( @@ -139,7 +139,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfmsub_vv_f32m1(vfloat32m1_t vd, vfloat32m1_t vs1, vfloat32m1_t vs2, size_t vl) { - return vfmsub_vv_f32m1(vd, vs1, vs2, vl); + return __riscv_vfmsub_vv_f32m1(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsub_vf_f32m1( @@ -148,7 +148,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfmsub_vf_f32m1(vfloat32m1_t vd, float rs1, vfloat32m1_t vs2, size_t vl) { - return vfmsub_vf_f32m1(vd, rs1, vs2, vl); + return __riscv_vfmsub_vf_f32m1(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsub_vv_f32m2( @@ -157,7 +157,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfmsub_vv_f32m2(vfloat32m2_t vd, vfloat32m2_t vs1, vfloat32m2_t vs2, size_t vl) { - return vfmsub_vv_f32m2(vd, vs1, vs2, vl); + return __riscv_vfmsub_vv_f32m2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsub_vf_f32m2( @@ -166,7 +166,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfmsub_vf_f32m2(vfloat32m2_t vd, float rs1, vfloat32m2_t vs2, size_t vl) { - return vfmsub_vf_f32m2(vd, rs1, vs2, vl); + return __riscv_vfmsub_vf_f32m2(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsub_vv_f32m4( @@ -175,7 +175,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfmsub_vv_f32m4(vfloat32m4_t vd, vfloat32m4_t vs1, vfloat32m4_t vs2, size_t vl) { - return vfmsub_vv_f32m4(vd, vs1, vs2, vl); + return __riscv_vfmsub_vv_f32m4(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsub_vf_f32m4( @@ -184,7 +184,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfmsub_vf_f32m4(vfloat32m4_t vd, float rs1, vfloat32m4_t vs2, size_t vl) { - return vfmsub_vf_f32m4(vd, rs1, vs2, vl); + return __riscv_vfmsub_vf_f32m4(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsub_vv_f32m8( @@ -193,7 +193,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfmsub_vv_f32m8(vfloat32m8_t vd, vfloat32m8_t vs1, vfloat32m8_t vs2, size_t vl) { - return vfmsub_vv_f32m8(vd, vs1, vs2, vl); + return __riscv_vfmsub_vv_f32m8(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsub_vf_f32m8( @@ -202,7 +202,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfmsub_vf_f32m8(vfloat32m8_t vd, float rs1, vfloat32m8_t vs2, size_t vl) { - return vfmsub_vf_f32m8(vd, rs1, vs2, vl); + return __riscv_vfmsub_vf_f32m8(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsub_vv_f64m1( @@ -211,7 +211,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfmsub_vv_f64m1(vfloat64m1_t vd, vfloat64m1_t vs1, vfloat64m1_t vs2, size_t vl) { - return vfmsub_vv_f64m1(vd, vs1, vs2, vl); + return __riscv_vfmsub_vv_f64m1(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsub_vf_f64m1( @@ -220,7 +220,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfmsub_vf_f64m1(vfloat64m1_t vd, double rs1, vfloat64m1_t vs2, size_t vl) { - return vfmsub_vf_f64m1(vd, rs1, vs2, vl); + return __riscv_vfmsub_vf_f64m1(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsub_vv_f64m2( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfmsub_vv_f64m2(vfloat64m2_t vd, vfloat64m2_t vs1, vfloat64m2_t vs2, size_t vl) { - return vfmsub_vv_f64m2(vd, vs1, vs2, vl); + return __riscv_vfmsub_vv_f64m2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsub_vf_f64m2( @@ -238,7 +238,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfmsub_vf_f64m2(vfloat64m2_t vd, double rs1, vfloat64m2_t vs2, size_t vl) { - return vfmsub_vf_f64m2(vd, rs1, vs2, vl); + return __riscv_vfmsub_vf_f64m2(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsub_vv_f64m4( @@ -247,7 +247,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfmsub_vv_f64m4(vfloat64m4_t vd, vfloat64m4_t vs1, vfloat64m4_t vs2, size_t vl) { - return vfmsub_vv_f64m4(vd, vs1, vs2, vl); + return __riscv_vfmsub_vv_f64m4(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsub_vf_f64m4( @@ -256,7 +256,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfmsub_vf_f64m4(vfloat64m4_t vd, double rs1, vfloat64m4_t vs2, size_t vl) { - return vfmsub_vf_f64m4(vd, rs1, vs2, vl); + return __riscv_vfmsub_vf_f64m4(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsub_vv_f64m8( @@ -265,7 +265,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfmsub_vv_f64m8(vfloat64m8_t vd, vfloat64m8_t vs1, vfloat64m8_t vs2, size_t vl) { - return vfmsub_vv_f64m8(vd, vs1, vs2, vl); + return __riscv_vfmsub_vv_f64m8(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsub_vf_f64m8( @@ -274,7 +274,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfmsub_vf_f64m8(vfloat64m8_t vd, double rs1, vfloat64m8_t vs2, size_t vl) { - return vfmsub_vf_f64m8(vd, rs1, vs2, vl); + return __riscv_vfmsub_vf_f64m8(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsub_vv_f16mf4_m( @@ -283,7 +283,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vfmsub_vv_f16mf4_m(vbool64_t mask, vfloat16mf4_t vd, vfloat16mf4_t vs1, vfloat16mf4_t vs2, size_t vl) { - return vfmsub_vv_f16mf4_m(mask, vd, vs1, vs2, vl); + return __riscv_vfmsub_vv_f16mf4_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsub_vf_f16mf4_m( @@ -292,7 +292,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vfmsub_vf_f16mf4_m(vbool64_t mask, vfloat16mf4_t vd, _Float16 rs1, vfloat16mf4_t vs2, size_t vl) { - return vfmsub_vf_f16mf4_m(mask, vd, rs1, vs2, vl); + return __riscv_vfmsub_vf_f16mf4_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsub_vv_f16mf2_m( @@ -301,7 +301,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vfmsub_vv_f16mf2_m(vbool32_t mask, vfloat16mf2_t vd, vfloat16mf2_t vs1, vfloat16mf2_t vs2, size_t vl) { - return vfmsub_vv_f16mf2_m(mask, vd, vs1, vs2, vl); + return __riscv_vfmsub_vv_f16mf2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsub_vf_f16mf2_m( @@ -310,7 +310,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vfmsub_vf_f16mf2_m(vbool32_t mask, vfloat16mf2_t vd, _Float16 rs1, vfloat16mf2_t vs2, size_t vl) { - return vfmsub_vf_f16mf2_m(mask, vd, rs1, vs2, vl); + return __riscv_vfmsub_vf_f16mf2_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsub_vv_f16m1_m( @@ -319,7 +319,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfmsub_vv_f16m1_m(vbool16_t mask, vfloat16m1_t vd, vfloat16m1_t vs1, vfloat16m1_t vs2, size_t vl) { - return vfmsub_vv_f16m1_m(mask, vd, vs1, vs2, vl); + return __riscv_vfmsub_vv_f16m1_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsub_vf_f16m1_m( @@ -328,7 +328,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfmsub_vf_f16m1_m(vbool16_t mask, vfloat16m1_t vd, _Float16 rs1, vfloat16m1_t vs2, size_t vl) { - return vfmsub_vf_f16m1_m(mask, vd, rs1, vs2, vl); + return __riscv_vfmsub_vf_f16m1_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsub_vv_f16m2_m( @@ -337,7 +337,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vfmsub_vv_f16m2_m(vbool8_t mask, vfloat16m2_t vd, vfloat16m2_t vs1, vfloat16m2_t vs2, size_t vl) { - return vfmsub_vv_f16m2_m(mask, vd, vs1, vs2, vl); + return __riscv_vfmsub_vv_f16m2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsub_vf_f16m2_m( @@ -346,7 +346,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vfmsub_vf_f16m2_m(vbool8_t mask, vfloat16m2_t vd, _Float16 rs1, vfloat16m2_t vs2, size_t vl) { - return vfmsub_vf_f16m2_m(mask, vd, rs1, vs2, vl); + return __riscv_vfmsub_vf_f16m2_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsub_vv_f16m4_m( @@ -355,7 +355,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vfmsub_vv_f16m4_m(vbool4_t mask, vfloat16m4_t vd, vfloat16m4_t vs1, vfloat16m4_t vs2, size_t vl) { - return vfmsub_vv_f16m4_m(mask, vd, vs1, vs2, vl); + return __riscv_vfmsub_vv_f16m4_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsub_vf_f16m4_m( @@ -364,7 +364,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vfmsub_vf_f16m4_m(vbool4_t mask, vfloat16m4_t vd, _Float16 rs1, vfloat16m4_t vs2, size_t vl) { - return vfmsub_vf_f16m4_m(mask, vd, rs1, vs2, vl); + return __riscv_vfmsub_vf_f16m4_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsub_vv_f16m8_m( @@ -373,7 +373,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vfmsub_vv_f16m8_m(vbool2_t mask, vfloat16m8_t vd, vfloat16m8_t vs1, vfloat16m8_t vs2, size_t vl) { - return vfmsub_vv_f16m8_m(mask, vd, vs1, vs2, vl); + return __riscv_vfmsub_vv_f16m8_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsub_vf_f16m8_m( @@ -382,7 +382,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vfmsub_vf_f16m8_m(vbool2_t mask, vfloat16m8_t vd, _Float16 rs1, vfloat16m8_t vs2, size_t vl) { - return vfmsub_vf_f16m8_m(mask, vd, rs1, vs2, vl); + return __riscv_vfmsub_vf_f16m8_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsub_vv_f32mf2_m( @@ -391,7 +391,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfmsub_vv_f32mf2_m(vbool64_t mask, vfloat32mf2_t vd, vfloat32mf2_t vs1, vfloat32mf2_t vs2, size_t vl) { - return vfmsub_vv_f32mf2_m(mask, vd, vs1, vs2, vl); + return __riscv_vfmsub_vv_f32mf2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsub_vf_f32mf2_m( @@ -400,7 +400,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfmsub_vf_f32mf2_m(vbool64_t mask, vfloat32mf2_t vd, float rs1, vfloat32mf2_t vs2, size_t vl) { - return vfmsub_vf_f32mf2_m(mask, vd, rs1, vs2, vl); + return __riscv_vfmsub_vf_f32mf2_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsub_vv_f32m1_m( @@ -409,7 +409,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfmsub_vv_f32m1_m(vbool32_t mask, vfloat32m1_t vd, vfloat32m1_t vs1, vfloat32m1_t vs2, size_t vl) { - return vfmsub_vv_f32m1_m(mask, vd, vs1, vs2, vl); + return __riscv_vfmsub_vv_f32m1_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsub_vf_f32m1_m( @@ -418,7 +418,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfmsub_vf_f32m1_m(vbool32_t mask, vfloat32m1_t vd, float rs1, vfloat32m1_t vs2, size_t vl) { - return vfmsub_vf_f32m1_m(mask, vd, rs1, vs2, vl); + return __riscv_vfmsub_vf_f32m1_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsub_vv_f32m2_m( @@ -427,7 +427,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfmsub_vv_f32m2_m(vbool16_t mask, vfloat32m2_t vd, vfloat32m2_t vs1, vfloat32m2_t vs2, size_t vl) { - return vfmsub_vv_f32m2_m(mask, vd, vs1, vs2, vl); + return __riscv_vfmsub_vv_f32m2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsub_vf_f32m2_m( @@ -436,7 +436,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfmsub_vf_f32m2_m(vbool16_t mask, vfloat32m2_t vd, float rs1, vfloat32m2_t vs2, size_t vl) { - return vfmsub_vf_f32m2_m(mask, vd, rs1, vs2, vl); + return __riscv_vfmsub_vf_f32m2_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsub_vv_f32m4_m( @@ -445,7 +445,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfmsub_vv_f32m4_m(vbool8_t mask, vfloat32m4_t vd, vfloat32m4_t vs1, vfloat32m4_t vs2, size_t vl) { - return vfmsub_vv_f32m4_m(mask, vd, vs1, vs2, vl); + return __riscv_vfmsub_vv_f32m4_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsub_vf_f32m4_m( @@ -454,7 +454,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfmsub_vf_f32m4_m(vbool8_t mask, vfloat32m4_t vd, float rs1, vfloat32m4_t vs2, size_t vl) { - return vfmsub_vf_f32m4_m(mask, vd, rs1, vs2, vl); + return __riscv_vfmsub_vf_f32m4_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsub_vv_f32m8_m( @@ -463,7 +463,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfmsub_vv_f32m8_m(vbool4_t mask, vfloat32m8_t vd, vfloat32m8_t vs1, vfloat32m8_t vs2, size_t vl) { - return vfmsub_vv_f32m8_m(mask, vd, vs1, vs2, vl); + return __riscv_vfmsub_vv_f32m8_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsub_vf_f32m8_m( @@ -472,7 +472,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfmsub_vf_f32m8_m(vbool4_t mask, vfloat32m8_t vd, float rs1, vfloat32m8_t vs2, size_t vl) { - return vfmsub_vf_f32m8_m(mask, vd, rs1, vs2, vl); + return __riscv_vfmsub_vf_f32m8_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsub_vv_f64m1_m( @@ -481,7 +481,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfmsub_vv_f64m1_m(vbool64_t mask, vfloat64m1_t vd, vfloat64m1_t vs1, vfloat64m1_t vs2, size_t vl) { - return vfmsub_vv_f64m1_m(mask, vd, vs1, vs2, vl); + return __riscv_vfmsub_vv_f64m1_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsub_vf_f64m1_m( @@ -490,7 +490,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfmsub_vf_f64m1_m(vbool64_t mask, vfloat64m1_t vd, double rs1, vfloat64m1_t vs2, size_t vl) { - return vfmsub_vf_f64m1_m(mask, vd, rs1, vs2, vl); + return __riscv_vfmsub_vf_f64m1_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsub_vv_f64m2_m( @@ -499,7 +499,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfmsub_vv_f64m2_m(vbool32_t mask, vfloat64m2_t vd, vfloat64m2_t vs1, vfloat64m2_t vs2, size_t vl) { - return vfmsub_vv_f64m2_m(mask, vd, vs1, vs2, vl); + return __riscv_vfmsub_vv_f64m2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsub_vf_f64m2_m( @@ -508,7 +508,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfmsub_vf_f64m2_m(vbool32_t mask, vfloat64m2_t vd, double rs1, vfloat64m2_t vs2, size_t vl) { - return vfmsub_vf_f64m2_m(mask, vd, rs1, vs2, vl); + return __riscv_vfmsub_vf_f64m2_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsub_vv_f64m4_m( @@ -517,7 +517,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfmsub_vv_f64m4_m(vbool16_t mask, vfloat64m4_t vd, vfloat64m4_t vs1, vfloat64m4_t vs2, size_t vl) { - return vfmsub_vv_f64m4_m(mask, vd, vs1, vs2, vl); + return __riscv_vfmsub_vv_f64m4_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsub_vf_f64m4_m( @@ -526,7 +526,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfmsub_vf_f64m4_m(vbool16_t mask, vfloat64m4_t vd, double rs1, vfloat64m4_t vs2, size_t vl) { - return vfmsub_vf_f64m4_m(mask, vd, rs1, vs2, vl); + return __riscv_vfmsub_vf_f64m4_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsub_vv_f64m8_m( @@ -535,7 +535,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfmsub_vv_f64m8_m(vbool8_t mask, vfloat64m8_t vd, vfloat64m8_t vs1, vfloat64m8_t vs2, size_t vl) { - return vfmsub_vv_f64m8_m(mask, vd, vs1, vs2, vl); + return __riscv_vfmsub_vv_f64m8_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfmsub_vf_f64m8_m( @@ -544,6 +544,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfmsub_vf_f64m8_m(vbool8_t mask, vfloat64m8_t vd, double rs1, vfloat64m8_t vs2, size_t vl) { - return vfmsub_vf_f64m8_m(mask, vd, rs1, vs2, vl); + return __riscv_vfmsub_vf_f64m8_m(mask, vd, rs1, vs2, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfmul.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfmul.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfmul.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfmul.c @@ -13,7 +13,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vfmul_vv_f16mf4(vfloat16mf4_t op1, vfloat16mf4_t op2, size_t vl) { - return vfmul_vv_f16mf4(op1, op2, vl); + return __riscv_vfmul_vv_f16mf4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmul_vf_f16mf4( @@ -22,7 +22,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vfmul_vf_f16mf4(vfloat16mf4_t op1, _Float16 op2, size_t vl) { - return vfmul_vf_f16mf4(op1, op2, vl); + return __riscv_vfmul_vf_f16mf4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmul_vv_f16mf2( @@ -31,7 +31,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vfmul_vv_f16mf2(vfloat16mf2_t op1, vfloat16mf2_t op2, size_t vl) { - return vfmul_vv_f16mf2(op1, op2, vl); + return __riscv_vfmul_vv_f16mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmul_vf_f16mf2( @@ -40,7 +40,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vfmul_vf_f16mf2(vfloat16mf2_t op1, _Float16 op2, size_t vl) { - return vfmul_vf_f16mf2(op1, op2, vl); + return __riscv_vfmul_vf_f16mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmul_vv_f16m1( @@ -49,7 +49,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfmul_vv_f16m1(vfloat16m1_t op1, vfloat16m1_t op2, size_t vl) { - return vfmul_vv_f16m1(op1, op2, vl); + return __riscv_vfmul_vv_f16m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmul_vf_f16m1( @@ -58,7 +58,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfmul_vf_f16m1(vfloat16m1_t op1, _Float16 op2, size_t vl) { - return vfmul_vf_f16m1(op1, op2, vl); + return __riscv_vfmul_vf_f16m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmul_vv_f16m2( @@ -67,7 +67,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vfmul_vv_f16m2(vfloat16m2_t op1, vfloat16m2_t op2, size_t vl) { - return vfmul_vv_f16m2(op1, op2, vl); + return __riscv_vfmul_vv_f16m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmul_vf_f16m2( @@ -76,7 +76,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vfmul_vf_f16m2(vfloat16m2_t op1, _Float16 op2, size_t vl) { - return vfmul_vf_f16m2(op1, op2, vl); + return __riscv_vfmul_vf_f16m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmul_vv_f16m4( @@ -85,7 +85,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vfmul_vv_f16m4(vfloat16m4_t op1, vfloat16m4_t op2, size_t vl) { - return vfmul_vv_f16m4(op1, op2, vl); + return __riscv_vfmul_vv_f16m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmul_vf_f16m4( @@ -94,7 +94,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vfmul_vf_f16m4(vfloat16m4_t op1, _Float16 op2, size_t vl) { - return vfmul_vf_f16m4(op1, op2, vl); + return __riscv_vfmul_vf_f16m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmul_vv_f16m8( @@ -103,7 +103,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vfmul_vv_f16m8(vfloat16m8_t op1, vfloat16m8_t op2, size_t vl) { - return vfmul_vv_f16m8(op1, op2, vl); + return __riscv_vfmul_vv_f16m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmul_vf_f16m8( @@ -112,7 +112,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vfmul_vf_f16m8(vfloat16m8_t op1, _Float16 op2, size_t vl) { - return vfmul_vf_f16m8(op1, op2, vl); + return __riscv_vfmul_vf_f16m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmul_vv_f32mf2( @@ -121,7 +121,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfmul_vv_f32mf2(vfloat32mf2_t op1, vfloat32mf2_t op2, size_t vl) { - return vfmul_vv_f32mf2(op1, op2, vl); + return __riscv_vfmul_vv_f32mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmul_vf_f32mf2( @@ -130,7 +130,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfmul_vf_f32mf2(vfloat32mf2_t op1, float op2, size_t vl) { - return vfmul_vf_f32mf2(op1, op2, vl); + return __riscv_vfmul_vf_f32mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmul_vv_f32m1( @@ -139,7 +139,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfmul_vv_f32m1(vfloat32m1_t op1, vfloat32m1_t op2, size_t vl) { - return vfmul_vv_f32m1(op1, op2, vl); + return __riscv_vfmul_vv_f32m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmul_vf_f32m1( @@ -148,7 +148,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfmul_vf_f32m1(vfloat32m1_t op1, float op2, size_t vl) { - return vfmul_vf_f32m1(op1, op2, vl); + return __riscv_vfmul_vf_f32m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmul_vv_f32m2( @@ -157,7 +157,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfmul_vv_f32m2(vfloat32m2_t op1, vfloat32m2_t op2, size_t vl) { - return vfmul_vv_f32m2(op1, op2, vl); + return __riscv_vfmul_vv_f32m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmul_vf_f32m2( @@ -166,7 +166,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfmul_vf_f32m2(vfloat32m2_t op1, float op2, size_t vl) { - return vfmul_vf_f32m2(op1, op2, vl); + return __riscv_vfmul_vf_f32m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmul_vv_f32m4( @@ -175,7 +175,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfmul_vv_f32m4(vfloat32m4_t op1, vfloat32m4_t op2, size_t vl) { - return vfmul_vv_f32m4(op1, op2, vl); + return __riscv_vfmul_vv_f32m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmul_vf_f32m4( @@ -184,7 +184,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfmul_vf_f32m4(vfloat32m4_t op1, float op2, size_t vl) { - return vfmul_vf_f32m4(op1, op2, vl); + return __riscv_vfmul_vf_f32m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmul_vv_f32m8( @@ -193,7 +193,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfmul_vv_f32m8(vfloat32m8_t op1, vfloat32m8_t op2, size_t vl) { - return vfmul_vv_f32m8(op1, op2, vl); + return __riscv_vfmul_vv_f32m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmul_vf_f32m8( @@ -202,7 +202,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfmul_vf_f32m8(vfloat32m8_t op1, float op2, size_t vl) { - return vfmul_vf_f32m8(op1, op2, vl); + return __riscv_vfmul_vf_f32m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmul_vv_f64m1( @@ -211,7 +211,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfmul_vv_f64m1(vfloat64m1_t op1, vfloat64m1_t op2, size_t vl) { - return vfmul_vv_f64m1(op1, op2, vl); + return __riscv_vfmul_vv_f64m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmul_vf_f64m1( @@ -220,7 +220,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfmul_vf_f64m1(vfloat64m1_t op1, double op2, size_t vl) { - return vfmul_vf_f64m1(op1, op2, vl); + return __riscv_vfmul_vf_f64m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmul_vv_f64m2( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfmul_vv_f64m2(vfloat64m2_t op1, vfloat64m2_t op2, size_t vl) { - return vfmul_vv_f64m2(op1, op2, vl); + return __riscv_vfmul_vv_f64m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmul_vf_f64m2( @@ -238,7 +238,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfmul_vf_f64m2(vfloat64m2_t op1, double op2, size_t vl) { - return vfmul_vf_f64m2(op1, op2, vl); + return __riscv_vfmul_vf_f64m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmul_vv_f64m4( @@ -247,7 +247,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfmul_vv_f64m4(vfloat64m4_t op1, vfloat64m4_t op2, size_t vl) { - return vfmul_vv_f64m4(op1, op2, vl); + return __riscv_vfmul_vv_f64m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmul_vf_f64m4( @@ -256,7 +256,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfmul_vf_f64m4(vfloat64m4_t op1, double op2, size_t vl) { - return vfmul_vf_f64m4(op1, op2, vl); + return __riscv_vfmul_vf_f64m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmul_vv_f64m8( @@ -265,7 +265,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfmul_vv_f64m8(vfloat64m8_t op1, vfloat64m8_t op2, size_t vl) { - return vfmul_vv_f64m8(op1, op2, vl); + return __riscv_vfmul_vv_f64m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmul_vf_f64m8( @@ -274,7 +274,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfmul_vf_f64m8(vfloat64m8_t op1, double op2, size_t vl) { - return vfmul_vf_f64m8(op1, op2, vl); + return __riscv_vfmul_vf_f64m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmul_vv_f16mf4_m( @@ -283,7 +283,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vfmul_vv_f16mf4_m(vbool64_t mask, vfloat16mf4_t op1, vfloat16mf4_t op2, size_t vl) { - return vfmul_vv_f16mf4_m(mask, op1, op2, vl); + return __riscv_vfmul_vv_f16mf4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmul_vf_f16mf4_m( @@ -292,7 +292,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vfmul_vf_f16mf4_m(vbool64_t mask, vfloat16mf4_t op1, _Float16 op2, size_t vl) { - return vfmul_vf_f16mf4_m(mask, op1, op2, vl); + return __riscv_vfmul_vf_f16mf4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmul_vv_f16mf2_m( @@ -301,7 +301,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vfmul_vv_f16mf2_m(vbool32_t mask, vfloat16mf2_t op1, vfloat16mf2_t op2, size_t vl) { - return vfmul_vv_f16mf2_m(mask, op1, op2, vl); + return __riscv_vfmul_vv_f16mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmul_vf_f16mf2_m( @@ -310,7 +310,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vfmul_vf_f16mf2_m(vbool32_t mask, vfloat16mf2_t op1, _Float16 op2, size_t vl) { - return vfmul_vf_f16mf2_m(mask, op1, op2, vl); + return __riscv_vfmul_vf_f16mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmul_vv_f16m1_m( @@ -319,7 +319,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfmul_vv_f16m1_m(vbool16_t mask, vfloat16m1_t op1, vfloat16m1_t op2, size_t vl) { - return vfmul_vv_f16m1_m(mask, op1, op2, vl); + return __riscv_vfmul_vv_f16m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmul_vf_f16m1_m( @@ -328,7 +328,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfmul_vf_f16m1_m(vbool16_t mask, vfloat16m1_t op1, _Float16 op2, size_t vl) { - return vfmul_vf_f16m1_m(mask, op1, op2, vl); + return __riscv_vfmul_vf_f16m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmul_vv_f16m2_m( @@ -337,7 +337,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vfmul_vv_f16m2_m(vbool8_t mask, vfloat16m2_t op1, vfloat16m2_t op2, size_t vl) { - return vfmul_vv_f16m2_m(mask, op1, op2, vl); + return __riscv_vfmul_vv_f16m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmul_vf_f16m2_m( @@ -346,7 +346,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vfmul_vf_f16m2_m(vbool8_t mask, vfloat16m2_t op1, _Float16 op2, size_t vl) { - return vfmul_vf_f16m2_m(mask, op1, op2, vl); + return __riscv_vfmul_vf_f16m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmul_vv_f16m4_m( @@ -355,7 +355,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vfmul_vv_f16m4_m(vbool4_t mask, vfloat16m4_t op1, vfloat16m4_t op2, size_t vl) { - return vfmul_vv_f16m4_m(mask, op1, op2, vl); + return __riscv_vfmul_vv_f16m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmul_vf_f16m4_m( @@ -364,7 +364,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vfmul_vf_f16m4_m(vbool4_t mask, vfloat16m4_t op1, _Float16 op2, size_t vl) { - return vfmul_vf_f16m4_m(mask, op1, op2, vl); + return __riscv_vfmul_vf_f16m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmul_vv_f16m8_m( @@ -373,7 +373,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vfmul_vv_f16m8_m(vbool2_t mask, vfloat16m8_t op1, vfloat16m8_t op2, size_t vl) { - return vfmul_vv_f16m8_m(mask, op1, op2, vl); + return __riscv_vfmul_vv_f16m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmul_vf_f16m8_m( @@ -382,7 +382,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vfmul_vf_f16m8_m(vbool2_t mask, vfloat16m8_t op1, _Float16 op2, size_t vl) { - return vfmul_vf_f16m8_m(mask, op1, op2, vl); + return __riscv_vfmul_vf_f16m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmul_vv_f32mf2_m( @@ -391,7 +391,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfmul_vv_f32mf2_m(vbool64_t mask, vfloat32mf2_t op1, vfloat32mf2_t op2, size_t vl) { - return vfmul_vv_f32mf2_m(mask, op1, op2, vl); + return __riscv_vfmul_vv_f32mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmul_vf_f32mf2_m( @@ -400,7 +400,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfmul_vf_f32mf2_m(vbool64_t mask, vfloat32mf2_t op1, float op2, size_t vl) { - return vfmul_vf_f32mf2_m(mask, op1, op2, vl); + return __riscv_vfmul_vf_f32mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmul_vv_f32m1_m( @@ -409,7 +409,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfmul_vv_f32m1_m(vbool32_t mask, vfloat32m1_t op1, vfloat32m1_t op2, size_t vl) { - return vfmul_vv_f32m1_m(mask, op1, op2, vl); + return __riscv_vfmul_vv_f32m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmul_vf_f32m1_m( @@ -418,7 +418,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfmul_vf_f32m1_m(vbool32_t mask, vfloat32m1_t op1, float op2, size_t vl) { - return vfmul_vf_f32m1_m(mask, op1, op2, vl); + return __riscv_vfmul_vf_f32m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmul_vv_f32m2_m( @@ -427,7 +427,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfmul_vv_f32m2_m(vbool16_t mask, vfloat32m2_t op1, vfloat32m2_t op2, size_t vl) { - return vfmul_vv_f32m2_m(mask, op1, op2, vl); + return __riscv_vfmul_vv_f32m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmul_vf_f32m2_m( @@ -436,7 +436,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfmul_vf_f32m2_m(vbool16_t mask, vfloat32m2_t op1, float op2, size_t vl) { - return vfmul_vf_f32m2_m(mask, op1, op2, vl); + return __riscv_vfmul_vf_f32m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmul_vv_f32m4_m( @@ -445,7 +445,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfmul_vv_f32m4_m(vbool8_t mask, vfloat32m4_t op1, vfloat32m4_t op2, size_t vl) { - return vfmul_vv_f32m4_m(mask, op1, op2, vl); + return __riscv_vfmul_vv_f32m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmul_vf_f32m4_m( @@ -454,7 +454,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfmul_vf_f32m4_m(vbool8_t mask, vfloat32m4_t op1, float op2, size_t vl) { - return vfmul_vf_f32m4_m(mask, op1, op2, vl); + return __riscv_vfmul_vf_f32m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmul_vv_f32m8_m( @@ -463,7 +463,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfmul_vv_f32m8_m(vbool4_t mask, vfloat32m8_t op1, vfloat32m8_t op2, size_t vl) { - return vfmul_vv_f32m8_m(mask, op1, op2, vl); + return __riscv_vfmul_vv_f32m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmul_vf_f32m8_m( @@ -472,7 +472,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfmul_vf_f32m8_m(vbool4_t mask, vfloat32m8_t op1, float op2, size_t vl) { - return vfmul_vf_f32m8_m(mask, op1, op2, vl); + return __riscv_vfmul_vf_f32m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmul_vv_f64m1_m( @@ -481,7 +481,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfmul_vv_f64m1_m(vbool64_t mask, vfloat64m1_t op1, vfloat64m1_t op2, size_t vl) { - return vfmul_vv_f64m1_m(mask, op1, op2, vl); + return __riscv_vfmul_vv_f64m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmul_vf_f64m1_m( @@ -490,7 +490,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfmul_vf_f64m1_m(vbool64_t mask, vfloat64m1_t op1, double op2, size_t vl) { - return vfmul_vf_f64m1_m(mask, op1, op2, vl); + return __riscv_vfmul_vf_f64m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmul_vv_f64m2_m( @@ -499,7 +499,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfmul_vv_f64m2_m(vbool32_t mask, vfloat64m2_t op1, vfloat64m2_t op2, size_t vl) { - return vfmul_vv_f64m2_m(mask, op1, op2, vl); + return __riscv_vfmul_vv_f64m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmul_vf_f64m2_m( @@ -508,7 +508,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfmul_vf_f64m2_m(vbool32_t mask, vfloat64m2_t op1, double op2, size_t vl) { - return vfmul_vf_f64m2_m(mask, op1, op2, vl); + return __riscv_vfmul_vf_f64m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmul_vv_f64m4_m( @@ -517,7 +517,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfmul_vv_f64m4_m(vbool16_t mask, vfloat64m4_t op1, vfloat64m4_t op2, size_t vl) { - return vfmul_vv_f64m4_m(mask, op1, op2, vl); + return __riscv_vfmul_vv_f64m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmul_vf_f64m4_m( @@ -526,7 +526,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfmul_vf_f64m4_m(vbool16_t mask, vfloat64m4_t op1, double op2, size_t vl) { - return vfmul_vf_f64m4_m(mask, op1, op2, vl); + return __riscv_vfmul_vf_f64m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmul_vv_f64m8_m( @@ -535,7 +535,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfmul_vv_f64m8_m(vbool8_t mask, vfloat64m8_t op1, vfloat64m8_t op2, size_t vl) { - return vfmul_vv_f64m8_m(mask, op1, op2, vl); + return __riscv_vfmul_vv_f64m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfmul_vf_f64m8_m( @@ -544,6 +544,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfmul_vf_f64m8_m(vbool8_t mask, vfloat64m8_t op1, double op2, size_t vl) { - return vfmul_vf_f64m8_m(mask, op1, op2, vl); + return __riscv_vfmul_vf_f64m8_m(mask, op1, op2, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfmv.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfmv.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfmv.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfmv.c @@ -13,7 +13,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vfmv_v_f_f16mf4(_Float16 src, size_t vl) { - return vfmv_v_f_f16mf4(src, vl); + return __riscv_vfmv_v_f_f16mf4(src, vl); } // CHECK-RV64-LABEL: @test_vfmv_v_f_f16mf2( @@ -22,7 +22,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vfmv_v_f_f16mf2(_Float16 src, size_t vl) { - return vfmv_v_f_f16mf2(src, vl); + return __riscv_vfmv_v_f_f16mf2(src, vl); } // CHECK-RV64-LABEL: @test_vfmv_v_f_f16m1( @@ -31,7 +31,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfmv_v_f_f16m1(_Float16 src, size_t vl) { - return vfmv_v_f_f16m1(src, vl); + return __riscv_vfmv_v_f_f16m1(src, vl); } // CHECK-RV64-LABEL: @test_vfmv_v_f_f16m2( @@ -40,7 +40,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vfmv_v_f_f16m2(_Float16 src, size_t vl) { - return vfmv_v_f_f16m2(src, vl); + return __riscv_vfmv_v_f_f16m2(src, vl); } // CHECK-RV64-LABEL: @test_vfmv_v_f_f16m4( @@ -49,7 +49,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vfmv_v_f_f16m4(_Float16 src, size_t vl) { - return vfmv_v_f_f16m4(src, vl); + return __riscv_vfmv_v_f_f16m4(src, vl); } // CHECK-RV64-LABEL: @test_vfmv_v_f_f16m8( @@ -58,7 +58,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vfmv_v_f_f16m8(_Float16 src, size_t vl) { - return vfmv_v_f_f16m8(src, vl); + return __riscv_vfmv_v_f_f16m8(src, vl); } // CHECK-RV64-LABEL: @test_vfmv_v_f_f32mf2( @@ -67,7 +67,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfmv_v_f_f32mf2(float src, size_t vl) { - return vfmv_v_f_f32mf2(src, vl); + return __riscv_vfmv_v_f_f32mf2(src, vl); } // CHECK-RV64-LABEL: @test_vfmv_v_f_f32m1( @@ -76,7 +76,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfmv_v_f_f32m1(float src, size_t vl) { - return vfmv_v_f_f32m1(src, vl); + return __riscv_vfmv_v_f_f32m1(src, vl); } // CHECK-RV64-LABEL: @test_vfmv_v_f_f32m2( @@ -85,7 +85,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfmv_v_f_f32m2(float src, size_t vl) { - return vfmv_v_f_f32m2(src, vl); + return __riscv_vfmv_v_f_f32m2(src, vl); } // CHECK-RV64-LABEL: @test_vfmv_v_f_f32m4( @@ -94,7 +94,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfmv_v_f_f32m4(float src, size_t vl) { - return vfmv_v_f_f32m4(src, vl); + return __riscv_vfmv_v_f_f32m4(src, vl); } // CHECK-RV64-LABEL: @test_vfmv_v_f_f32m8( @@ -103,7 +103,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfmv_v_f_f32m8(float src, size_t vl) { - return vfmv_v_f_f32m8(src, vl); + return __riscv_vfmv_v_f_f32m8(src, vl); } // CHECK-RV64-LABEL: @test_vfmv_v_f_f64m1( @@ -112,7 +112,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfmv_v_f_f64m1(double src, size_t vl) { - return vfmv_v_f_f64m1(src, vl); + return __riscv_vfmv_v_f_f64m1(src, vl); } // CHECK-RV64-LABEL: @test_vfmv_v_f_f64m2( @@ -121,7 +121,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfmv_v_f_f64m2(double src, size_t vl) { - return vfmv_v_f_f64m2(src, vl); + return __riscv_vfmv_v_f_f64m2(src, vl); } // CHECK-RV64-LABEL: @test_vfmv_v_f_f64m4( @@ -130,7 +130,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfmv_v_f_f64m4(double src, size_t vl) { - return vfmv_v_f_f64m4(src, vl); + return __riscv_vfmv_v_f_f64m4(src, vl); } // CHECK-RV64-LABEL: @test_vfmv_v_f_f64m8( @@ -139,7 +139,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfmv_v_f_f64m8(double src, size_t vl) { - return vfmv_v_f_f64m8(src, vl); + return __riscv_vfmv_v_f_f64m8(src, vl); } // CHECK-RV64-LABEL: @test_vfmv_f_s_f16mf4_f16( @@ -148,7 +148,7 @@ // CHECK-RV64-NEXT: ret half [[TMP0]] // _Float16 test_vfmv_f_s_f16mf4_f16(vfloat16mf4_t src) { - return vfmv_f_s_f16mf4_f16(src); + return __riscv_vfmv_f_s_f16mf4_f16(src); } // CHECK-RV64-LABEL: @test_vfmv_s_f_f16mf4( @@ -157,7 +157,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vfmv_s_f_f16mf4(_Float16 src, size_t vl) { - return vfmv_s_f_f16mf4(src, vl); + return __riscv_vfmv_s_f_f16mf4(src, vl); } // CHECK-RV64-LABEL: @test_vfmv_f_s_f16mf2_f16( @@ -166,7 +166,7 @@ // CHECK-RV64-NEXT: ret half [[TMP0]] // _Float16 test_vfmv_f_s_f16mf2_f16(vfloat16mf2_t src) { - return vfmv_f_s_f16mf2_f16(src); + return __riscv_vfmv_f_s_f16mf2_f16(src); } // CHECK-RV64-LABEL: @test_vfmv_s_f_f16mf2( @@ -175,7 +175,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vfmv_s_f_f16mf2(_Float16 src, size_t vl) { - return vfmv_s_f_f16mf2(src, vl); + return __riscv_vfmv_s_f_f16mf2(src, vl); } // CHECK-RV64-LABEL: @test_vfmv_f_s_f16m1_f16( @@ -184,7 +184,7 @@ // CHECK-RV64-NEXT: ret half [[TMP0]] // _Float16 test_vfmv_f_s_f16m1_f16(vfloat16m1_t src) { - return vfmv_f_s_f16m1_f16(src); + return __riscv_vfmv_f_s_f16m1_f16(src); } // CHECK-RV64-LABEL: @test_vfmv_s_f_f16m1( @@ -193,7 +193,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfmv_s_f_f16m1(_Float16 src, size_t vl) { - return vfmv_s_f_f16m1(src, vl); + return __riscv_vfmv_s_f_f16m1(src, vl); } // CHECK-RV64-LABEL: @test_vfmv_f_s_f16m2_f16( @@ -202,7 +202,7 @@ // CHECK-RV64-NEXT: ret half [[TMP0]] // _Float16 test_vfmv_f_s_f16m2_f16(vfloat16m2_t src) { - return vfmv_f_s_f16m2_f16(src); + return __riscv_vfmv_f_s_f16m2_f16(src); } // CHECK-RV64-LABEL: @test_vfmv_s_f_f16m2( @@ -211,7 +211,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vfmv_s_f_f16m2(_Float16 src, size_t vl) { - return vfmv_s_f_f16m2(src, vl); + return __riscv_vfmv_s_f_f16m2(src, vl); } // CHECK-RV64-LABEL: @test_vfmv_f_s_f16m4_f16( @@ -220,7 +220,7 @@ // CHECK-RV64-NEXT: ret half [[TMP0]] // _Float16 test_vfmv_f_s_f16m4_f16(vfloat16m4_t src) { - return vfmv_f_s_f16m4_f16(src); + return __riscv_vfmv_f_s_f16m4_f16(src); } // CHECK-RV64-LABEL: @test_vfmv_s_f_f16m4( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vfmv_s_f_f16m4(_Float16 src, size_t vl) { - return vfmv_s_f_f16m4(src, vl); + return __riscv_vfmv_s_f_f16m4(src, vl); } // CHECK-RV64-LABEL: @test_vfmv_f_s_f16m8_f16( @@ -238,7 +238,7 @@ // CHECK-RV64-NEXT: ret half [[TMP0]] // _Float16 test_vfmv_f_s_f16m8_f16(vfloat16m8_t src) { - return vfmv_f_s_f16m8_f16(src); + return __riscv_vfmv_f_s_f16m8_f16(src); } // CHECK-RV64-LABEL: @test_vfmv_s_f_f16m8( @@ -247,7 +247,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vfmv_s_f_f16m8(_Float16 src, size_t vl) { - return vfmv_s_f_f16m8(src, vl); + return __riscv_vfmv_s_f_f16m8(src, vl); } // CHECK-RV64-LABEL: @test_vfmv_f_s_f32mf2_f32( @@ -256,7 +256,7 @@ // CHECK-RV64-NEXT: ret float [[TMP0]] // float test_vfmv_f_s_f32mf2_f32(vfloat32mf2_t src) { - return vfmv_f_s_f32mf2_f32(src); + return __riscv_vfmv_f_s_f32mf2_f32(src); } // CHECK-RV64-LABEL: @test_vfmv_s_f_f32mf2( @@ -265,7 +265,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfmv_s_f_f32mf2(float src, size_t vl) { - return vfmv_s_f_f32mf2(src, vl); + return __riscv_vfmv_s_f_f32mf2(src, vl); } // CHECK-RV64-LABEL: @test_vfmv_f_s_f32m1_f32( @@ -274,7 +274,7 @@ // CHECK-RV64-NEXT: ret float [[TMP0]] // float test_vfmv_f_s_f32m1_f32(vfloat32m1_t src) { - return vfmv_f_s_f32m1_f32(src); + return __riscv_vfmv_f_s_f32m1_f32(src); } // CHECK-RV64-LABEL: @test_vfmv_s_f_f32m1( @@ -283,7 +283,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfmv_s_f_f32m1(float src, size_t vl) { - return vfmv_s_f_f32m1(src, vl); + return __riscv_vfmv_s_f_f32m1(src, vl); } // CHECK-RV64-LABEL: @test_vfmv_f_s_f32m2_f32( @@ -292,7 +292,7 @@ // CHECK-RV64-NEXT: ret float [[TMP0]] // float test_vfmv_f_s_f32m2_f32(vfloat32m2_t src) { - return vfmv_f_s_f32m2_f32(src); + return __riscv_vfmv_f_s_f32m2_f32(src); } // CHECK-RV64-LABEL: @test_vfmv_s_f_f32m2( @@ -301,7 +301,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfmv_s_f_f32m2(float src, size_t vl) { - return vfmv_s_f_f32m2(src, vl); + return __riscv_vfmv_s_f_f32m2(src, vl); } // CHECK-RV64-LABEL: @test_vfmv_f_s_f32m4_f32( @@ -310,7 +310,7 @@ // CHECK-RV64-NEXT: ret float [[TMP0]] // float test_vfmv_f_s_f32m4_f32(vfloat32m4_t src) { - return vfmv_f_s_f32m4_f32(src); + return __riscv_vfmv_f_s_f32m4_f32(src); } // CHECK-RV64-LABEL: @test_vfmv_s_f_f32m4( @@ -319,7 +319,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfmv_s_f_f32m4(float src, size_t vl) { - return vfmv_s_f_f32m4(src, vl); + return __riscv_vfmv_s_f_f32m4(src, vl); } // CHECK-RV64-LABEL: @test_vfmv_f_s_f32m8_f32( @@ -328,7 +328,7 @@ // CHECK-RV64-NEXT: ret float [[TMP0]] // float test_vfmv_f_s_f32m8_f32(vfloat32m8_t src) { - return vfmv_f_s_f32m8_f32(src); + return __riscv_vfmv_f_s_f32m8_f32(src); } // CHECK-RV64-LABEL: @test_vfmv_s_f_f32m8( @@ -337,7 +337,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfmv_s_f_f32m8(float src, size_t vl) { - return vfmv_s_f_f32m8(src, vl); + return __riscv_vfmv_s_f_f32m8(src, vl); } // CHECK-RV64-LABEL: @test_vfmv_f_s_f64m1_f64( @@ -346,7 +346,7 @@ // CHECK-RV64-NEXT: ret double [[TMP0]] // double test_vfmv_f_s_f64m1_f64(vfloat64m1_t src) { - return vfmv_f_s_f64m1_f64(src); + return __riscv_vfmv_f_s_f64m1_f64(src); } // CHECK-RV64-LABEL: @test_vfmv_s_f_f64m1( @@ -355,7 +355,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfmv_s_f_f64m1(double src, size_t vl) { - return vfmv_s_f_f64m1(src, vl); + return __riscv_vfmv_s_f_f64m1(src, vl); } // CHECK-RV64-LABEL: @test_vfmv_f_s_f64m2_f64( @@ -364,7 +364,7 @@ // CHECK-RV64-NEXT: ret double [[TMP0]] // double test_vfmv_f_s_f64m2_f64(vfloat64m2_t src) { - return vfmv_f_s_f64m2_f64(src); + return __riscv_vfmv_f_s_f64m2_f64(src); } // CHECK-RV64-LABEL: @test_vfmv_s_f_f64m2( @@ -373,7 +373,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfmv_s_f_f64m2(double src, size_t vl) { - return vfmv_s_f_f64m2(src, vl); + return __riscv_vfmv_s_f_f64m2(src, vl); } // CHECK-RV64-LABEL: @test_vfmv_f_s_f64m4_f64( @@ -382,7 +382,7 @@ // CHECK-RV64-NEXT: ret double [[TMP0]] // double test_vfmv_f_s_f64m4_f64(vfloat64m4_t src) { - return vfmv_f_s_f64m4_f64(src); + return __riscv_vfmv_f_s_f64m4_f64(src); } // CHECK-RV64-LABEL: @test_vfmv_s_f_f64m4( @@ -391,7 +391,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfmv_s_f_f64m4(double src, size_t vl) { - return vfmv_s_f_f64m4(src, vl); + return __riscv_vfmv_s_f_f64m4(src, vl); } // CHECK-RV64-LABEL: @test_vfmv_f_s_f64m8_f64( @@ -400,7 +400,7 @@ // CHECK-RV64-NEXT: ret double [[TMP0]] // double test_vfmv_f_s_f64m8_f64(vfloat64m8_t src) { - return vfmv_f_s_f64m8_f64(src); + return __riscv_vfmv_f_s_f64m8_f64(src); } // CHECK-RV64-LABEL: @test_vfmv_s_f_f64m8( @@ -409,6 +409,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfmv_s_f_f64m8(double src, size_t vl) { - return vfmv_s_f_f64m8(src, vl); + return __riscv_vfmv_s_f_f64m8(src, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfncvt.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfncvt.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfncvt.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfncvt.c @@ -13,7 +13,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vfncvt_x_f_w_i8mf8(vfloat16mf4_t src, size_t vl) { - return vfncvt_x_f_w_i8mf8(src, vl); + return __riscv_vfncvt_x_f_w_i8mf8(src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_rtz_x_f_w_i8mf8( @@ -22,7 +22,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vfncvt_rtz_x_f_w_i8mf8(vfloat16mf4_t src, size_t vl) { - return vfncvt_rtz_x_f_w_i8mf8(src, vl); + return __riscv_vfncvt_rtz_x_f_w_i8mf8(src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_x_f_w_i8mf4( @@ -31,7 +31,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vfncvt_x_f_w_i8mf4(vfloat16mf2_t src, size_t vl) { - return vfncvt_x_f_w_i8mf4(src, vl); + return __riscv_vfncvt_x_f_w_i8mf4(src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_rtz_x_f_w_i8mf4( @@ -40,7 +40,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vfncvt_rtz_x_f_w_i8mf4(vfloat16mf2_t src, size_t vl) { - return vfncvt_rtz_x_f_w_i8mf4(src, vl); + return __riscv_vfncvt_rtz_x_f_w_i8mf4(src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_x_f_w_i8mf2( @@ -49,7 +49,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vfncvt_x_f_w_i8mf2(vfloat16m1_t src, size_t vl) { - return vfncvt_x_f_w_i8mf2(src, vl); + return __riscv_vfncvt_x_f_w_i8mf2(src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_rtz_x_f_w_i8mf2( @@ -58,7 +58,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vfncvt_rtz_x_f_w_i8mf2(vfloat16m1_t src, size_t vl) { - return vfncvt_rtz_x_f_w_i8mf2(src, vl); + return __riscv_vfncvt_rtz_x_f_w_i8mf2(src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_x_f_w_i8m1( @@ -67,7 +67,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vfncvt_x_f_w_i8m1(vfloat16m2_t src, size_t vl) { - return vfncvt_x_f_w_i8m1(src, vl); + return __riscv_vfncvt_x_f_w_i8m1(src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_rtz_x_f_w_i8m1( @@ -76,7 +76,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vfncvt_rtz_x_f_w_i8m1(vfloat16m2_t src, size_t vl) { - return vfncvt_rtz_x_f_w_i8m1(src, vl); + return __riscv_vfncvt_rtz_x_f_w_i8m1(src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_x_f_w_i8m2( @@ -85,7 +85,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m2_t test_vfncvt_x_f_w_i8m2(vfloat16m4_t src, size_t vl) { - return vfncvt_x_f_w_i8m2(src, vl); + return __riscv_vfncvt_x_f_w_i8m2(src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_rtz_x_f_w_i8m2( @@ -94,7 +94,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m2_t test_vfncvt_rtz_x_f_w_i8m2(vfloat16m4_t src, size_t vl) { - return vfncvt_rtz_x_f_w_i8m2(src, vl); + return __riscv_vfncvt_rtz_x_f_w_i8m2(src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_x_f_w_i8m4( @@ -103,7 +103,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m4_t test_vfncvt_x_f_w_i8m4(vfloat16m8_t src, size_t vl) { - return vfncvt_x_f_w_i8m4(src, vl); + return __riscv_vfncvt_x_f_w_i8m4(src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_rtz_x_f_w_i8m4( @@ -112,7 +112,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m4_t test_vfncvt_rtz_x_f_w_i8m4(vfloat16m8_t src, size_t vl) { - return vfncvt_rtz_x_f_w_i8m4(src, vl); + return __riscv_vfncvt_rtz_x_f_w_i8m4(src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_xu_f_w_u8mf8( @@ -121,7 +121,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf8_t test_vfncvt_xu_f_w_u8mf8(vfloat16mf4_t src, size_t vl) { - return vfncvt_xu_f_w_u8mf8(src, vl); + return __riscv_vfncvt_xu_f_w_u8mf8(src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_rtz_xu_f_w_u8mf8( @@ -130,7 +130,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf8_t test_vfncvt_rtz_xu_f_w_u8mf8(vfloat16mf4_t src, size_t vl) { - return vfncvt_rtz_xu_f_w_u8mf8(src, vl); + return __riscv_vfncvt_rtz_xu_f_w_u8mf8(src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_xu_f_w_u8mf4( @@ -139,7 +139,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf4_t test_vfncvt_xu_f_w_u8mf4(vfloat16mf2_t src, size_t vl) { - return vfncvt_xu_f_w_u8mf4(src, vl); + return __riscv_vfncvt_xu_f_w_u8mf4(src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_rtz_xu_f_w_u8mf4( @@ -148,7 +148,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf4_t test_vfncvt_rtz_xu_f_w_u8mf4(vfloat16mf2_t src, size_t vl) { - return vfncvt_rtz_xu_f_w_u8mf4(src, vl); + return __riscv_vfncvt_rtz_xu_f_w_u8mf4(src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_xu_f_w_u8mf2( @@ -157,7 +157,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf2_t test_vfncvt_xu_f_w_u8mf2(vfloat16m1_t src, size_t vl) { - return vfncvt_xu_f_w_u8mf2(src, vl); + return __riscv_vfncvt_xu_f_w_u8mf2(src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_rtz_xu_f_w_u8mf2( @@ -166,7 +166,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf2_t test_vfncvt_rtz_xu_f_w_u8mf2(vfloat16m1_t src, size_t vl) { - return vfncvt_rtz_xu_f_w_u8mf2(src, vl); + return __riscv_vfncvt_rtz_xu_f_w_u8mf2(src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_xu_f_w_u8m1( @@ -175,7 +175,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vfncvt_xu_f_w_u8m1(vfloat16m2_t src, size_t vl) { - return vfncvt_xu_f_w_u8m1(src, vl); + return __riscv_vfncvt_xu_f_w_u8m1(src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_rtz_xu_f_w_u8m1( @@ -184,7 +184,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vfncvt_rtz_xu_f_w_u8m1(vfloat16m2_t src, size_t vl) { - return vfncvt_rtz_xu_f_w_u8m1(src, vl); + return __riscv_vfncvt_rtz_xu_f_w_u8m1(src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_xu_f_w_u8m2( @@ -193,7 +193,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m2_t test_vfncvt_xu_f_w_u8m2(vfloat16m4_t src, size_t vl) { - return vfncvt_xu_f_w_u8m2(src, vl); + return __riscv_vfncvt_xu_f_w_u8m2(src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_rtz_xu_f_w_u8m2( @@ -202,7 +202,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m2_t test_vfncvt_rtz_xu_f_w_u8m2(vfloat16m4_t src, size_t vl) { - return vfncvt_rtz_xu_f_w_u8m2(src, vl); + return __riscv_vfncvt_rtz_xu_f_w_u8m2(src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_xu_f_w_u8m4( @@ -211,7 +211,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m4_t test_vfncvt_xu_f_w_u8m4(vfloat16m8_t src, size_t vl) { - return vfncvt_xu_f_w_u8m4(src, vl); + return __riscv_vfncvt_xu_f_w_u8m4(src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_rtz_xu_f_w_u8m4( @@ -220,7 +220,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m4_t test_vfncvt_rtz_xu_f_w_u8m4(vfloat16m8_t src, size_t vl) { - return vfncvt_rtz_xu_f_w_u8m4(src, vl); + return __riscv_vfncvt_rtz_xu_f_w_u8m4(src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_x_f_w_i16mf4( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vfncvt_x_f_w_i16mf4(vfloat32mf2_t src, size_t vl) { - return vfncvt_x_f_w_i16mf4(src, vl); + return __riscv_vfncvt_x_f_w_i16mf4(src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_rtz_x_f_w_i16mf4( @@ -238,7 +238,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vfncvt_rtz_x_f_w_i16mf4(vfloat32mf2_t src, size_t vl) { - return vfncvt_rtz_x_f_w_i16mf4(src, vl); + return __riscv_vfncvt_rtz_x_f_w_i16mf4(src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_x_f_w_i16mf2( @@ -247,7 +247,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vfncvt_x_f_w_i16mf2(vfloat32m1_t src, size_t vl) { - return vfncvt_x_f_w_i16mf2(src, vl); + return __riscv_vfncvt_x_f_w_i16mf2(src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_rtz_x_f_w_i16mf2( @@ -256,7 +256,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vfncvt_rtz_x_f_w_i16mf2(vfloat32m1_t src, size_t vl) { - return vfncvt_rtz_x_f_w_i16mf2(src, vl); + return __riscv_vfncvt_rtz_x_f_w_i16mf2(src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_x_f_w_i16m1( @@ -265,7 +265,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vfncvt_x_f_w_i16m1(vfloat32m2_t src, size_t vl) { - return vfncvt_x_f_w_i16m1(src, vl); + return __riscv_vfncvt_x_f_w_i16m1(src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_rtz_x_f_w_i16m1( @@ -274,7 +274,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vfncvt_rtz_x_f_w_i16m1(vfloat32m2_t src, size_t vl) { - return vfncvt_rtz_x_f_w_i16m1(src, vl); + return __riscv_vfncvt_rtz_x_f_w_i16m1(src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_x_f_w_i16m2( @@ -283,7 +283,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vfncvt_x_f_w_i16m2(vfloat32m4_t src, size_t vl) { - return vfncvt_x_f_w_i16m2(src, vl); + return __riscv_vfncvt_x_f_w_i16m2(src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_rtz_x_f_w_i16m2( @@ -292,7 +292,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vfncvt_rtz_x_f_w_i16m2(vfloat32m4_t src, size_t vl) { - return vfncvt_rtz_x_f_w_i16m2(src, vl); + return __riscv_vfncvt_rtz_x_f_w_i16m2(src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_x_f_w_i16m4( @@ -301,7 +301,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vfncvt_x_f_w_i16m4(vfloat32m8_t src, size_t vl) { - return vfncvt_x_f_w_i16m4(src, vl); + return __riscv_vfncvt_x_f_w_i16m4(src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_rtz_x_f_w_i16m4( @@ -310,7 +310,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vfncvt_rtz_x_f_w_i16m4(vfloat32m8_t src, size_t vl) { - return vfncvt_rtz_x_f_w_i16m4(src, vl); + return __riscv_vfncvt_rtz_x_f_w_i16m4(src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_xu_f_w_u16mf4( @@ -319,7 +319,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vfncvt_xu_f_w_u16mf4(vfloat32mf2_t src, size_t vl) { - return vfncvt_xu_f_w_u16mf4(src, vl); + return __riscv_vfncvt_xu_f_w_u16mf4(src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_rtz_xu_f_w_u16mf4( @@ -328,7 +328,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vfncvt_rtz_xu_f_w_u16mf4(vfloat32mf2_t src, size_t vl) { - return vfncvt_rtz_xu_f_w_u16mf4(src, vl); + return __riscv_vfncvt_rtz_xu_f_w_u16mf4(src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_xu_f_w_u16mf2( @@ -337,7 +337,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vfncvt_xu_f_w_u16mf2(vfloat32m1_t src, size_t vl) { - return vfncvt_xu_f_w_u16mf2(src, vl); + return __riscv_vfncvt_xu_f_w_u16mf2(src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_rtz_xu_f_w_u16mf2( @@ -346,7 +346,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vfncvt_rtz_xu_f_w_u16mf2(vfloat32m1_t src, size_t vl) { - return vfncvt_rtz_xu_f_w_u16mf2(src, vl); + return __riscv_vfncvt_rtz_xu_f_w_u16mf2(src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_xu_f_w_u16m1( @@ -355,7 +355,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vfncvt_xu_f_w_u16m1(vfloat32m2_t src, size_t vl) { - return vfncvt_xu_f_w_u16m1(src, vl); + return __riscv_vfncvt_xu_f_w_u16m1(src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_rtz_xu_f_w_u16m1( @@ -364,7 +364,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vfncvt_rtz_xu_f_w_u16m1(vfloat32m2_t src, size_t vl) { - return vfncvt_rtz_xu_f_w_u16m1(src, vl); + return __riscv_vfncvt_rtz_xu_f_w_u16m1(src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_xu_f_w_u16m2( @@ -373,7 +373,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vfncvt_xu_f_w_u16m2(vfloat32m4_t src, size_t vl) { - return vfncvt_xu_f_w_u16m2(src, vl); + return __riscv_vfncvt_xu_f_w_u16m2(src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_rtz_xu_f_w_u16m2( @@ -382,7 +382,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vfncvt_rtz_xu_f_w_u16m2(vfloat32m4_t src, size_t vl) { - return vfncvt_rtz_xu_f_w_u16m2(src, vl); + return __riscv_vfncvt_rtz_xu_f_w_u16m2(src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_xu_f_w_u16m4( @@ -391,7 +391,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_vfncvt_xu_f_w_u16m4(vfloat32m8_t src, size_t vl) { - return vfncvt_xu_f_w_u16m4(src, vl); + return __riscv_vfncvt_xu_f_w_u16m4(src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_rtz_xu_f_w_u16m4( @@ -400,7 +400,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_vfncvt_rtz_xu_f_w_u16m4(vfloat32m8_t src, size_t vl) { - return vfncvt_rtz_xu_f_w_u16m4(src, vl); + return __riscv_vfncvt_rtz_xu_f_w_u16m4(src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_f_x_w_f16mf4( @@ -409,7 +409,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vfncvt_f_x_w_f16mf4(vint32mf2_t src, size_t vl) { - return vfncvt_f_x_w_f16mf4(src, vl); + return __riscv_vfncvt_f_x_w_f16mf4(src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_f_x_w_f16mf2( @@ -418,7 +418,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vfncvt_f_x_w_f16mf2(vint32m1_t src, size_t vl) { - return vfncvt_f_x_w_f16mf2(src, vl); + return __riscv_vfncvt_f_x_w_f16mf2(src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_f_x_w_f16m1( @@ -427,7 +427,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfncvt_f_x_w_f16m1(vint32m2_t src, size_t vl) { - return vfncvt_f_x_w_f16m1(src, vl); + return __riscv_vfncvt_f_x_w_f16m1(src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_f_x_w_f16m2( @@ -436,7 +436,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vfncvt_f_x_w_f16m2(vint32m4_t src, size_t vl) { - return vfncvt_f_x_w_f16m2(src, vl); + return __riscv_vfncvt_f_x_w_f16m2(src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_f_x_w_f16m4( @@ -445,7 +445,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vfncvt_f_x_w_f16m4(vint32m8_t src, size_t vl) { - return vfncvt_f_x_w_f16m4(src, vl); + return __riscv_vfncvt_f_x_w_f16m4(src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_f_xu_w_f16mf4( @@ -454,7 +454,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vfncvt_f_xu_w_f16mf4(vuint32mf2_t src, size_t vl) { - return vfncvt_f_xu_w_f16mf4(src, vl); + return __riscv_vfncvt_f_xu_w_f16mf4(src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_f_xu_w_f16mf2( @@ -463,7 +463,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vfncvt_f_xu_w_f16mf2(vuint32m1_t src, size_t vl) { - return vfncvt_f_xu_w_f16mf2(src, vl); + return __riscv_vfncvt_f_xu_w_f16mf2(src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_f_xu_w_f16m1( @@ -472,7 +472,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfncvt_f_xu_w_f16m1(vuint32m2_t src, size_t vl) { - return vfncvt_f_xu_w_f16m1(src, vl); + return __riscv_vfncvt_f_xu_w_f16m1(src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_f_xu_w_f16m2( @@ -481,7 +481,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vfncvt_f_xu_w_f16m2(vuint32m4_t src, size_t vl) { - return vfncvt_f_xu_w_f16m2(src, vl); + return __riscv_vfncvt_f_xu_w_f16m2(src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_f_xu_w_f16m4( @@ -490,7 +490,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vfncvt_f_xu_w_f16m4(vuint32m8_t src, size_t vl) { - return vfncvt_f_xu_w_f16m4(src, vl); + return __riscv_vfncvt_f_xu_w_f16m4(src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_f_f_w_f16mf4( @@ -499,7 +499,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vfncvt_f_f_w_f16mf4(vfloat32mf2_t src, size_t vl) { - return vfncvt_f_f_w_f16mf4(src, vl); + return __riscv_vfncvt_f_f_w_f16mf4(src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_rod_f_f_w_f16mf4( @@ -508,7 +508,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vfncvt_rod_f_f_w_f16mf4(vfloat32mf2_t src, size_t vl) { - return vfncvt_rod_f_f_w_f16mf4(src, vl); + return __riscv_vfncvt_rod_f_f_w_f16mf4(src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_f_f_w_f16mf2( @@ -517,7 +517,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vfncvt_f_f_w_f16mf2(vfloat32m1_t src, size_t vl) { - return vfncvt_f_f_w_f16mf2(src, vl); + return __riscv_vfncvt_f_f_w_f16mf2(src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_rod_f_f_w_f16mf2( @@ -526,7 +526,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vfncvt_rod_f_f_w_f16mf2(vfloat32m1_t src, size_t vl) { - return vfncvt_rod_f_f_w_f16mf2(src, vl); + return __riscv_vfncvt_rod_f_f_w_f16mf2(src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_f_f_w_f16m1( @@ -535,7 +535,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfncvt_f_f_w_f16m1(vfloat32m2_t src, size_t vl) { - return vfncvt_f_f_w_f16m1(src, vl); + return __riscv_vfncvt_f_f_w_f16m1(src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_rod_f_f_w_f16m1( @@ -544,7 +544,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfncvt_rod_f_f_w_f16m1(vfloat32m2_t src, size_t vl) { - return vfncvt_rod_f_f_w_f16m1(src, vl); + return __riscv_vfncvt_rod_f_f_w_f16m1(src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_f_f_w_f16m2( @@ -553,7 +553,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vfncvt_f_f_w_f16m2(vfloat32m4_t src, size_t vl) { - return vfncvt_f_f_w_f16m2(src, vl); + return __riscv_vfncvt_f_f_w_f16m2(src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_rod_f_f_w_f16m2( @@ -562,7 +562,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vfncvt_rod_f_f_w_f16m2(vfloat32m4_t src, size_t vl) { - return vfncvt_rod_f_f_w_f16m2(src, vl); + return __riscv_vfncvt_rod_f_f_w_f16m2(src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_f_f_w_f16m4( @@ -571,7 +571,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vfncvt_f_f_w_f16m4(vfloat32m8_t src, size_t vl) { - return vfncvt_f_f_w_f16m4(src, vl); + return __riscv_vfncvt_f_f_w_f16m4(src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_rod_f_f_w_f16m4( @@ -580,7 +580,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vfncvt_rod_f_f_w_f16m4(vfloat32m8_t src, size_t vl) { - return vfncvt_rod_f_f_w_f16m4(src, vl); + return __riscv_vfncvt_rod_f_f_w_f16m4(src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_x_f_w_i32mf2( @@ -589,7 +589,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vfncvt_x_f_w_i32mf2(vfloat64m1_t src, size_t vl) { - return vfncvt_x_f_w_i32mf2(src, vl); + return __riscv_vfncvt_x_f_w_i32mf2(src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_rtz_x_f_w_i32mf2( @@ -598,7 +598,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vfncvt_rtz_x_f_w_i32mf2(vfloat64m1_t src, size_t vl) { - return vfncvt_rtz_x_f_w_i32mf2(src, vl); + return __riscv_vfncvt_rtz_x_f_w_i32mf2(src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_x_f_w_i32m1( @@ -607,7 +607,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vfncvt_x_f_w_i32m1(vfloat64m2_t src, size_t vl) { - return vfncvt_x_f_w_i32m1(src, vl); + return __riscv_vfncvt_x_f_w_i32m1(src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_rtz_x_f_w_i32m1( @@ -616,7 +616,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vfncvt_rtz_x_f_w_i32m1(vfloat64m2_t src, size_t vl) { - return vfncvt_rtz_x_f_w_i32m1(src, vl); + return __riscv_vfncvt_rtz_x_f_w_i32m1(src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_x_f_w_i32m2( @@ -625,7 +625,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vfncvt_x_f_w_i32m2(vfloat64m4_t src, size_t vl) { - return vfncvt_x_f_w_i32m2(src, vl); + return __riscv_vfncvt_x_f_w_i32m2(src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_rtz_x_f_w_i32m2( @@ -634,7 +634,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vfncvt_rtz_x_f_w_i32m2(vfloat64m4_t src, size_t vl) { - return vfncvt_rtz_x_f_w_i32m2(src, vl); + return __riscv_vfncvt_rtz_x_f_w_i32m2(src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_x_f_w_i32m4( @@ -643,7 +643,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vfncvt_x_f_w_i32m4(vfloat64m8_t src, size_t vl) { - return vfncvt_x_f_w_i32m4(src, vl); + return __riscv_vfncvt_x_f_w_i32m4(src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_rtz_x_f_w_i32m4( @@ -652,7 +652,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vfncvt_rtz_x_f_w_i32m4(vfloat64m8_t src, size_t vl) { - return vfncvt_rtz_x_f_w_i32m4(src, vl); + return __riscv_vfncvt_rtz_x_f_w_i32m4(src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_xu_f_w_u32mf2( @@ -661,7 +661,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vfncvt_xu_f_w_u32mf2(vfloat64m1_t src, size_t vl) { - return vfncvt_xu_f_w_u32mf2(src, vl); + return __riscv_vfncvt_xu_f_w_u32mf2(src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_rtz_xu_f_w_u32mf2( @@ -670,7 +670,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vfncvt_rtz_xu_f_w_u32mf2(vfloat64m1_t src, size_t vl) { - return vfncvt_rtz_xu_f_w_u32mf2(src, vl); + return __riscv_vfncvt_rtz_xu_f_w_u32mf2(src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_xu_f_w_u32m1( @@ -679,7 +679,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vfncvt_xu_f_w_u32m1(vfloat64m2_t src, size_t vl) { - return vfncvt_xu_f_w_u32m1(src, vl); + return __riscv_vfncvt_xu_f_w_u32m1(src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_rtz_xu_f_w_u32m1( @@ -688,7 +688,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vfncvt_rtz_xu_f_w_u32m1(vfloat64m2_t src, size_t vl) { - return vfncvt_rtz_xu_f_w_u32m1(src, vl); + return __riscv_vfncvt_rtz_xu_f_w_u32m1(src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_xu_f_w_u32m2( @@ -697,7 +697,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vfncvt_xu_f_w_u32m2(vfloat64m4_t src, size_t vl) { - return vfncvt_xu_f_w_u32m2(src, vl); + return __riscv_vfncvt_xu_f_w_u32m2(src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_rtz_xu_f_w_u32m2( @@ -706,7 +706,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vfncvt_rtz_xu_f_w_u32m2(vfloat64m4_t src, size_t vl) { - return vfncvt_rtz_xu_f_w_u32m2(src, vl); + return __riscv_vfncvt_rtz_xu_f_w_u32m2(src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_xu_f_w_u32m4( @@ -715,7 +715,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vfncvt_xu_f_w_u32m4(vfloat64m8_t src, size_t vl) { - return vfncvt_xu_f_w_u32m4(src, vl); + return __riscv_vfncvt_xu_f_w_u32m4(src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_rtz_xu_f_w_u32m4( @@ -724,7 +724,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vfncvt_rtz_xu_f_w_u32m4(vfloat64m8_t src, size_t vl) { - return vfncvt_rtz_xu_f_w_u32m4(src, vl); + return __riscv_vfncvt_rtz_xu_f_w_u32m4(src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_f_x_w_f32mf2( @@ -733,7 +733,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfncvt_f_x_w_f32mf2(vint64m1_t src, size_t vl) { - return vfncvt_f_x_w_f32mf2(src, vl); + return __riscv_vfncvt_f_x_w_f32mf2(src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_f_x_w_f32m1( @@ -742,7 +742,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfncvt_f_x_w_f32m1(vint64m2_t src, size_t vl) { - return vfncvt_f_x_w_f32m1(src, vl); + return __riscv_vfncvt_f_x_w_f32m1(src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_f_x_w_f32m2( @@ -751,7 +751,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfncvt_f_x_w_f32m2(vint64m4_t src, size_t vl) { - return vfncvt_f_x_w_f32m2(src, vl); + return __riscv_vfncvt_f_x_w_f32m2(src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_f_x_w_f32m4( @@ -760,7 +760,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfncvt_f_x_w_f32m4(vint64m8_t src, size_t vl) { - return vfncvt_f_x_w_f32m4(src, vl); + return __riscv_vfncvt_f_x_w_f32m4(src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_f_xu_w_f32mf2( @@ -769,7 +769,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfncvt_f_xu_w_f32mf2(vuint64m1_t src, size_t vl) { - return vfncvt_f_xu_w_f32mf2(src, vl); + return __riscv_vfncvt_f_xu_w_f32mf2(src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_f_xu_w_f32m1( @@ -778,7 +778,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfncvt_f_xu_w_f32m1(vuint64m2_t src, size_t vl) { - return vfncvt_f_xu_w_f32m1(src, vl); + return __riscv_vfncvt_f_xu_w_f32m1(src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_f_xu_w_f32m2( @@ -787,7 +787,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfncvt_f_xu_w_f32m2(vuint64m4_t src, size_t vl) { - return vfncvt_f_xu_w_f32m2(src, vl); + return __riscv_vfncvt_f_xu_w_f32m2(src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_f_xu_w_f32m4( @@ -796,7 +796,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfncvt_f_xu_w_f32m4(vuint64m8_t src, size_t vl) { - return vfncvt_f_xu_w_f32m4(src, vl); + return __riscv_vfncvt_f_xu_w_f32m4(src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_f_f_w_f32mf2( @@ -805,7 +805,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfncvt_f_f_w_f32mf2(vfloat64m1_t src, size_t vl) { - return vfncvt_f_f_w_f32mf2(src, vl); + return __riscv_vfncvt_f_f_w_f32mf2(src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_rod_f_f_w_f32mf2( @@ -814,7 +814,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfncvt_rod_f_f_w_f32mf2(vfloat64m1_t src, size_t vl) { - return vfncvt_rod_f_f_w_f32mf2(src, vl); + return __riscv_vfncvt_rod_f_f_w_f32mf2(src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_f_f_w_f32m1( @@ -823,7 +823,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfncvt_f_f_w_f32m1(vfloat64m2_t src, size_t vl) { - return vfncvt_f_f_w_f32m1(src, vl); + return __riscv_vfncvt_f_f_w_f32m1(src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_rod_f_f_w_f32m1( @@ -832,7 +832,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfncvt_rod_f_f_w_f32m1(vfloat64m2_t src, size_t vl) { - return vfncvt_rod_f_f_w_f32m1(src, vl); + return __riscv_vfncvt_rod_f_f_w_f32m1(src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_f_f_w_f32m2( @@ -841,7 +841,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfncvt_f_f_w_f32m2(vfloat64m4_t src, size_t vl) { - return vfncvt_f_f_w_f32m2(src, vl); + return __riscv_vfncvt_f_f_w_f32m2(src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_rod_f_f_w_f32m2( @@ -850,7 +850,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfncvt_rod_f_f_w_f32m2(vfloat64m4_t src, size_t vl) { - return vfncvt_rod_f_f_w_f32m2(src, vl); + return __riscv_vfncvt_rod_f_f_w_f32m2(src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_f_f_w_f32m4( @@ -859,7 +859,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfncvt_f_f_w_f32m4(vfloat64m8_t src, size_t vl) { - return vfncvt_f_f_w_f32m4(src, vl); + return __riscv_vfncvt_f_f_w_f32m4(src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_rod_f_f_w_f32m4( @@ -868,7 +868,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfncvt_rod_f_f_w_f32m4(vfloat64m8_t src, size_t vl) { - return vfncvt_rod_f_f_w_f32m4(src, vl); + return __riscv_vfncvt_rod_f_f_w_f32m4(src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_x_f_w_i8mf8_m( @@ -877,7 +877,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vfncvt_x_f_w_i8mf8_m(vbool64_t mask, vfloat16mf4_t src, size_t vl) { - return vfncvt_x_f_w_i8mf8_m(mask, src, vl); + return __riscv_vfncvt_x_f_w_i8mf8_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_rtz_x_f_w_i8mf8_m( @@ -886,7 +886,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vfncvt_rtz_x_f_w_i8mf8_m(vbool64_t mask, vfloat16mf4_t src, size_t vl) { - return vfncvt_rtz_x_f_w_i8mf8_m(mask, src, vl); + return __riscv_vfncvt_rtz_x_f_w_i8mf8_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_x_f_w_i8mf4_m( @@ -895,7 +895,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vfncvt_x_f_w_i8mf4_m(vbool32_t mask, vfloat16mf2_t src, size_t vl) { - return vfncvt_x_f_w_i8mf4_m(mask, src, vl); + return __riscv_vfncvt_x_f_w_i8mf4_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_rtz_x_f_w_i8mf4_m( @@ -904,7 +904,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vfncvt_rtz_x_f_w_i8mf4_m(vbool32_t mask, vfloat16mf2_t src, size_t vl) { - return vfncvt_rtz_x_f_w_i8mf4_m(mask, src, vl); + return __riscv_vfncvt_rtz_x_f_w_i8mf4_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_x_f_w_i8mf2_m( @@ -913,7 +913,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vfncvt_x_f_w_i8mf2_m(vbool16_t mask, vfloat16m1_t src, size_t vl) { - return vfncvt_x_f_w_i8mf2_m(mask, src, vl); + return __riscv_vfncvt_x_f_w_i8mf2_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_rtz_x_f_w_i8mf2_m( @@ -922,7 +922,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vfncvt_rtz_x_f_w_i8mf2_m(vbool16_t mask, vfloat16m1_t src, size_t vl) { - return vfncvt_rtz_x_f_w_i8mf2_m(mask, src, vl); + return __riscv_vfncvt_rtz_x_f_w_i8mf2_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_x_f_w_i8m1_m( @@ -931,7 +931,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vfncvt_x_f_w_i8m1_m(vbool8_t mask, vfloat16m2_t src, size_t vl) { - return vfncvt_x_f_w_i8m1_m(mask, src, vl); + return __riscv_vfncvt_x_f_w_i8m1_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_rtz_x_f_w_i8m1_m( @@ -940,7 +940,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vfncvt_rtz_x_f_w_i8m1_m(vbool8_t mask, vfloat16m2_t src, size_t vl) { - return vfncvt_rtz_x_f_w_i8m1_m(mask, src, vl); + return __riscv_vfncvt_rtz_x_f_w_i8m1_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_x_f_w_i8m2_m( @@ -949,7 +949,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m2_t test_vfncvt_x_f_w_i8m2_m(vbool4_t mask, vfloat16m4_t src, size_t vl) { - return vfncvt_x_f_w_i8m2_m(mask, src, vl); + return __riscv_vfncvt_x_f_w_i8m2_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_rtz_x_f_w_i8m2_m( @@ -958,7 +958,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m2_t test_vfncvt_rtz_x_f_w_i8m2_m(vbool4_t mask, vfloat16m4_t src, size_t vl) { - return vfncvt_rtz_x_f_w_i8m2_m(mask, src, vl); + return __riscv_vfncvt_rtz_x_f_w_i8m2_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_x_f_w_i8m4_m( @@ -967,7 +967,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m4_t test_vfncvt_x_f_w_i8m4_m(vbool2_t mask, vfloat16m8_t src, size_t vl) { - return vfncvt_x_f_w_i8m4_m(mask, src, vl); + return __riscv_vfncvt_x_f_w_i8m4_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_rtz_x_f_w_i8m4_m( @@ -976,7 +976,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m4_t test_vfncvt_rtz_x_f_w_i8m4_m(vbool2_t mask, vfloat16m8_t src, size_t vl) { - return vfncvt_rtz_x_f_w_i8m4_m(mask, src, vl); + return __riscv_vfncvt_rtz_x_f_w_i8m4_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_xu_f_w_u8mf8_m( @@ -985,7 +985,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf8_t test_vfncvt_xu_f_w_u8mf8_m(vbool64_t mask, vfloat16mf4_t src, size_t vl) { - return vfncvt_xu_f_w_u8mf8_m(mask, src, vl); + return __riscv_vfncvt_xu_f_w_u8mf8_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_rtz_xu_f_w_u8mf8_m( @@ -994,7 +994,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf8_t test_vfncvt_rtz_xu_f_w_u8mf8_m(vbool64_t mask, vfloat16mf4_t src, size_t vl) { - return vfncvt_rtz_xu_f_w_u8mf8_m(mask, src, vl); + return __riscv_vfncvt_rtz_xu_f_w_u8mf8_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_xu_f_w_u8mf4_m( @@ -1003,7 +1003,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf4_t test_vfncvt_xu_f_w_u8mf4_m(vbool32_t mask, vfloat16mf2_t src, size_t vl) { - return vfncvt_xu_f_w_u8mf4_m(mask, src, vl); + return __riscv_vfncvt_xu_f_w_u8mf4_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_rtz_xu_f_w_u8mf4_m( @@ -1012,7 +1012,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf4_t test_vfncvt_rtz_xu_f_w_u8mf4_m(vbool32_t mask, vfloat16mf2_t src, size_t vl) { - return vfncvt_rtz_xu_f_w_u8mf4_m(mask, src, vl); + return __riscv_vfncvt_rtz_xu_f_w_u8mf4_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_xu_f_w_u8mf2_m( @@ -1021,7 +1021,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf2_t test_vfncvt_xu_f_w_u8mf2_m(vbool16_t mask, vfloat16m1_t src, size_t vl) { - return vfncvt_xu_f_w_u8mf2_m(mask, src, vl); + return __riscv_vfncvt_xu_f_w_u8mf2_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_rtz_xu_f_w_u8mf2_m( @@ -1030,7 +1030,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf2_t test_vfncvt_rtz_xu_f_w_u8mf2_m(vbool16_t mask, vfloat16m1_t src, size_t vl) { - return vfncvt_rtz_xu_f_w_u8mf2_m(mask, src, vl); + return __riscv_vfncvt_rtz_xu_f_w_u8mf2_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_xu_f_w_u8m1_m( @@ -1039,7 +1039,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vfncvt_xu_f_w_u8m1_m(vbool8_t mask, vfloat16m2_t src, size_t vl) { - return vfncvt_xu_f_w_u8m1_m(mask, src, vl); + return __riscv_vfncvt_xu_f_w_u8m1_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_rtz_xu_f_w_u8m1_m( @@ -1048,7 +1048,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vfncvt_rtz_xu_f_w_u8m1_m(vbool8_t mask, vfloat16m2_t src, size_t vl) { - return vfncvt_rtz_xu_f_w_u8m1_m(mask, src, vl); + return __riscv_vfncvt_rtz_xu_f_w_u8m1_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_xu_f_w_u8m2_m( @@ -1057,7 +1057,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m2_t test_vfncvt_xu_f_w_u8m2_m(vbool4_t mask, vfloat16m4_t src, size_t vl) { - return vfncvt_xu_f_w_u8m2_m(mask, src, vl); + return __riscv_vfncvt_xu_f_w_u8m2_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_rtz_xu_f_w_u8m2_m( @@ -1066,7 +1066,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m2_t test_vfncvt_rtz_xu_f_w_u8m2_m(vbool4_t mask, vfloat16m4_t src, size_t vl) { - return vfncvt_rtz_xu_f_w_u8m2_m(mask, src, vl); + return __riscv_vfncvt_rtz_xu_f_w_u8m2_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_xu_f_w_u8m4_m( @@ -1075,7 +1075,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m4_t test_vfncvt_xu_f_w_u8m4_m(vbool2_t mask, vfloat16m8_t src, size_t vl) { - return vfncvt_xu_f_w_u8m4_m(mask, src, vl); + return __riscv_vfncvt_xu_f_w_u8m4_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_rtz_xu_f_w_u8m4_m( @@ -1084,7 +1084,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m4_t test_vfncvt_rtz_xu_f_w_u8m4_m(vbool2_t mask, vfloat16m8_t src, size_t vl) { - return vfncvt_rtz_xu_f_w_u8m4_m(mask, src, vl); + return __riscv_vfncvt_rtz_xu_f_w_u8m4_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_x_f_w_i16mf4_m( @@ -1093,7 +1093,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vfncvt_x_f_w_i16mf4_m(vbool64_t mask, vfloat32mf2_t src, size_t vl) { - return vfncvt_x_f_w_i16mf4_m(mask, src, vl); + return __riscv_vfncvt_x_f_w_i16mf4_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_rtz_x_f_w_i16mf4_m( @@ -1102,7 +1102,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vfncvt_rtz_x_f_w_i16mf4_m(vbool64_t mask, vfloat32mf2_t src, size_t vl) { - return vfncvt_rtz_x_f_w_i16mf4_m(mask, src, vl); + return __riscv_vfncvt_rtz_x_f_w_i16mf4_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_x_f_w_i16mf2_m( @@ -1111,7 +1111,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vfncvt_x_f_w_i16mf2_m(vbool32_t mask, vfloat32m1_t src, size_t vl) { - return vfncvt_x_f_w_i16mf2_m(mask, src, vl); + return __riscv_vfncvt_x_f_w_i16mf2_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_rtz_x_f_w_i16mf2_m( @@ -1120,7 +1120,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vfncvt_rtz_x_f_w_i16mf2_m(vbool32_t mask, vfloat32m1_t src, size_t vl) { - return vfncvt_rtz_x_f_w_i16mf2_m(mask, src, vl); + return __riscv_vfncvt_rtz_x_f_w_i16mf2_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_x_f_w_i16m1_m( @@ -1129,7 +1129,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vfncvt_x_f_w_i16m1_m(vbool16_t mask, vfloat32m2_t src, size_t vl) { - return vfncvt_x_f_w_i16m1_m(mask, src, vl); + return __riscv_vfncvt_x_f_w_i16m1_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_rtz_x_f_w_i16m1_m( @@ -1138,7 +1138,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vfncvt_rtz_x_f_w_i16m1_m(vbool16_t mask, vfloat32m2_t src, size_t vl) { - return vfncvt_rtz_x_f_w_i16m1_m(mask, src, vl); + return __riscv_vfncvt_rtz_x_f_w_i16m1_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_x_f_w_i16m2_m( @@ -1147,7 +1147,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vfncvt_x_f_w_i16m2_m(vbool8_t mask, vfloat32m4_t src, size_t vl) { - return vfncvt_x_f_w_i16m2_m(mask, src, vl); + return __riscv_vfncvt_x_f_w_i16m2_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_rtz_x_f_w_i16m2_m( @@ -1156,7 +1156,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vfncvt_rtz_x_f_w_i16m2_m(vbool8_t mask, vfloat32m4_t src, size_t vl) { - return vfncvt_rtz_x_f_w_i16m2_m(mask, src, vl); + return __riscv_vfncvt_rtz_x_f_w_i16m2_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_x_f_w_i16m4_m( @@ -1165,7 +1165,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vfncvt_x_f_w_i16m4_m(vbool4_t mask, vfloat32m8_t src, size_t vl) { - return vfncvt_x_f_w_i16m4_m(mask, src, vl); + return __riscv_vfncvt_x_f_w_i16m4_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_rtz_x_f_w_i16m4_m( @@ -1174,7 +1174,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vfncvt_rtz_x_f_w_i16m4_m(vbool4_t mask, vfloat32m8_t src, size_t vl) { - return vfncvt_rtz_x_f_w_i16m4_m(mask, src, vl); + return __riscv_vfncvt_rtz_x_f_w_i16m4_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_xu_f_w_u16mf4_m( @@ -1183,7 +1183,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vfncvt_xu_f_w_u16mf4_m(vbool64_t mask, vfloat32mf2_t src, size_t vl) { - return vfncvt_xu_f_w_u16mf4_m(mask, src, vl); + return __riscv_vfncvt_xu_f_w_u16mf4_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_rtz_xu_f_w_u16mf4_m( @@ -1192,7 +1192,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vfncvt_rtz_xu_f_w_u16mf4_m(vbool64_t mask, vfloat32mf2_t src, size_t vl) { - return vfncvt_rtz_xu_f_w_u16mf4_m(mask, src, vl); + return __riscv_vfncvt_rtz_xu_f_w_u16mf4_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_xu_f_w_u16mf2_m( @@ -1201,7 +1201,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vfncvt_xu_f_w_u16mf2_m(vbool32_t mask, vfloat32m1_t src, size_t vl) { - return vfncvt_xu_f_w_u16mf2_m(mask, src, vl); + return __riscv_vfncvt_xu_f_w_u16mf2_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_rtz_xu_f_w_u16mf2_m( @@ -1210,7 +1210,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vfncvt_rtz_xu_f_w_u16mf2_m(vbool32_t mask, vfloat32m1_t src, size_t vl) { - return vfncvt_rtz_xu_f_w_u16mf2_m(mask, src, vl); + return __riscv_vfncvt_rtz_xu_f_w_u16mf2_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_xu_f_w_u16m1_m( @@ -1219,7 +1219,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vfncvt_xu_f_w_u16m1_m(vbool16_t mask, vfloat32m2_t src, size_t vl) { - return vfncvt_xu_f_w_u16m1_m(mask, src, vl); + return __riscv_vfncvt_xu_f_w_u16m1_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_rtz_xu_f_w_u16m1_m( @@ -1228,7 +1228,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vfncvt_rtz_xu_f_w_u16m1_m(vbool16_t mask, vfloat32m2_t src, size_t vl) { - return vfncvt_rtz_xu_f_w_u16m1_m(mask, src, vl); + return __riscv_vfncvt_rtz_xu_f_w_u16m1_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_xu_f_w_u16m2_m( @@ -1237,7 +1237,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vfncvt_xu_f_w_u16m2_m(vbool8_t mask, vfloat32m4_t src, size_t vl) { - return vfncvt_xu_f_w_u16m2_m(mask, src, vl); + return __riscv_vfncvt_xu_f_w_u16m2_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_rtz_xu_f_w_u16m2_m( @@ -1246,7 +1246,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vfncvt_rtz_xu_f_w_u16m2_m(vbool8_t mask, vfloat32m4_t src, size_t vl) { - return vfncvt_rtz_xu_f_w_u16m2_m(mask, src, vl); + return __riscv_vfncvt_rtz_xu_f_w_u16m2_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_xu_f_w_u16m4_m( @@ -1255,7 +1255,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_vfncvt_xu_f_w_u16m4_m(vbool4_t mask, vfloat32m8_t src, size_t vl) { - return vfncvt_xu_f_w_u16m4_m(mask, src, vl); + return __riscv_vfncvt_xu_f_w_u16m4_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_rtz_xu_f_w_u16m4_m( @@ -1264,7 +1264,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_vfncvt_rtz_xu_f_w_u16m4_m(vbool4_t mask, vfloat32m8_t src, size_t vl) { - return vfncvt_rtz_xu_f_w_u16m4_m(mask, src, vl); + return __riscv_vfncvt_rtz_xu_f_w_u16m4_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_f_x_w_f16mf4_m( @@ -1273,7 +1273,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vfncvt_f_x_w_f16mf4_m(vbool64_t mask, vint32mf2_t src, size_t vl) { - return vfncvt_f_x_w_f16mf4_m(mask, src, vl); + return __riscv_vfncvt_f_x_w_f16mf4_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_f_x_w_f16mf2_m( @@ -1282,7 +1282,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vfncvt_f_x_w_f16mf2_m(vbool32_t mask, vint32m1_t src, size_t vl) { - return vfncvt_f_x_w_f16mf2_m(mask, src, vl); + return __riscv_vfncvt_f_x_w_f16mf2_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_f_x_w_f16m1_m( @@ -1291,7 +1291,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfncvt_f_x_w_f16m1_m(vbool16_t mask, vint32m2_t src, size_t vl) { - return vfncvt_f_x_w_f16m1_m(mask, src, vl); + return __riscv_vfncvt_f_x_w_f16m1_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_f_x_w_f16m2_m( @@ -1300,7 +1300,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vfncvt_f_x_w_f16m2_m(vbool8_t mask, vint32m4_t src, size_t vl) { - return vfncvt_f_x_w_f16m2_m(mask, src, vl); + return __riscv_vfncvt_f_x_w_f16m2_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_f_x_w_f16m4_m( @@ -1309,7 +1309,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vfncvt_f_x_w_f16m4_m(vbool4_t mask, vint32m8_t src, size_t vl) { - return vfncvt_f_x_w_f16m4_m(mask, src, vl); + return __riscv_vfncvt_f_x_w_f16m4_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_f_xu_w_f16mf4_m( @@ -1318,7 +1318,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vfncvt_f_xu_w_f16mf4_m(vbool64_t mask, vuint32mf2_t src, size_t vl) { - return vfncvt_f_xu_w_f16mf4_m(mask, src, vl); + return __riscv_vfncvt_f_xu_w_f16mf4_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_f_xu_w_f16mf2_m( @@ -1327,7 +1327,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vfncvt_f_xu_w_f16mf2_m(vbool32_t mask, vuint32m1_t src, size_t vl) { - return vfncvt_f_xu_w_f16mf2_m(mask, src, vl); + return __riscv_vfncvt_f_xu_w_f16mf2_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_f_xu_w_f16m1_m( @@ -1336,7 +1336,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfncvt_f_xu_w_f16m1_m(vbool16_t mask, vuint32m2_t src, size_t vl) { - return vfncvt_f_xu_w_f16m1_m(mask, src, vl); + return __riscv_vfncvt_f_xu_w_f16m1_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_f_xu_w_f16m2_m( @@ -1345,7 +1345,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vfncvt_f_xu_w_f16m2_m(vbool8_t mask, vuint32m4_t src, size_t vl) { - return vfncvt_f_xu_w_f16m2_m(mask, src, vl); + return __riscv_vfncvt_f_xu_w_f16m2_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_f_xu_w_f16m4_m( @@ -1354,7 +1354,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vfncvt_f_xu_w_f16m4_m(vbool4_t mask, vuint32m8_t src, size_t vl) { - return vfncvt_f_xu_w_f16m4_m(mask, src, vl); + return __riscv_vfncvt_f_xu_w_f16m4_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_f_f_w_f16mf4_m( @@ -1363,7 +1363,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vfncvt_f_f_w_f16mf4_m(vbool64_t mask, vfloat32mf2_t src, size_t vl) { - return vfncvt_f_f_w_f16mf4_m(mask, src, vl); + return __riscv_vfncvt_f_f_w_f16mf4_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_rod_f_f_w_f16mf4_m( @@ -1372,7 +1372,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vfncvt_rod_f_f_w_f16mf4_m(vbool64_t mask, vfloat32mf2_t src, size_t vl) { - return vfncvt_rod_f_f_w_f16mf4_m(mask, src, vl); + return __riscv_vfncvt_rod_f_f_w_f16mf4_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_f_f_w_f16mf2_m( @@ -1381,7 +1381,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vfncvt_f_f_w_f16mf2_m(vbool32_t mask, vfloat32m1_t src, size_t vl) { - return vfncvt_f_f_w_f16mf2_m(mask, src, vl); + return __riscv_vfncvt_f_f_w_f16mf2_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_rod_f_f_w_f16mf2_m( @@ -1390,7 +1390,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vfncvt_rod_f_f_w_f16mf2_m(vbool32_t mask, vfloat32m1_t src, size_t vl) { - return vfncvt_rod_f_f_w_f16mf2_m(mask, src, vl); + return __riscv_vfncvt_rod_f_f_w_f16mf2_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_f_f_w_f16m1_m( @@ -1399,7 +1399,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfncvt_f_f_w_f16m1_m(vbool16_t mask, vfloat32m2_t src, size_t vl) { - return vfncvt_f_f_w_f16m1_m(mask, src, vl); + return __riscv_vfncvt_f_f_w_f16m1_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_rod_f_f_w_f16m1_m( @@ -1408,7 +1408,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfncvt_rod_f_f_w_f16m1_m(vbool16_t mask, vfloat32m2_t src, size_t vl) { - return vfncvt_rod_f_f_w_f16m1_m(mask, src, vl); + return __riscv_vfncvt_rod_f_f_w_f16m1_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_f_f_w_f16m2_m( @@ -1417,7 +1417,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vfncvt_f_f_w_f16m2_m(vbool8_t mask, vfloat32m4_t src, size_t vl) { - return vfncvt_f_f_w_f16m2_m(mask, src, vl); + return __riscv_vfncvt_f_f_w_f16m2_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_rod_f_f_w_f16m2_m( @@ -1426,7 +1426,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vfncvt_rod_f_f_w_f16m2_m(vbool8_t mask, vfloat32m4_t src, size_t vl) { - return vfncvt_rod_f_f_w_f16m2_m(mask, src, vl); + return __riscv_vfncvt_rod_f_f_w_f16m2_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_f_f_w_f16m4_m( @@ -1435,7 +1435,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vfncvt_f_f_w_f16m4_m(vbool4_t mask, vfloat32m8_t src, size_t vl) { - return vfncvt_f_f_w_f16m4_m(mask, src, vl); + return __riscv_vfncvt_f_f_w_f16m4_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_rod_f_f_w_f16m4_m( @@ -1444,7 +1444,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vfncvt_rod_f_f_w_f16m4_m(vbool4_t mask, vfloat32m8_t src, size_t vl) { - return vfncvt_rod_f_f_w_f16m4_m(mask, src, vl); + return __riscv_vfncvt_rod_f_f_w_f16m4_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_x_f_w_i32mf2_m( @@ -1453,7 +1453,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vfncvt_x_f_w_i32mf2_m(vbool64_t mask, vfloat64m1_t src, size_t vl) { - return vfncvt_x_f_w_i32mf2_m(mask, src, vl); + return __riscv_vfncvt_x_f_w_i32mf2_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_rtz_x_f_w_i32mf2_m( @@ -1462,7 +1462,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vfncvt_rtz_x_f_w_i32mf2_m(vbool64_t mask, vfloat64m1_t src, size_t vl) { - return vfncvt_rtz_x_f_w_i32mf2_m(mask, src, vl); + return __riscv_vfncvt_rtz_x_f_w_i32mf2_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_x_f_w_i32m1_m( @@ -1471,7 +1471,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vfncvt_x_f_w_i32m1_m(vbool32_t mask, vfloat64m2_t src, size_t vl) { - return vfncvt_x_f_w_i32m1_m(mask, src, vl); + return __riscv_vfncvt_x_f_w_i32m1_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_rtz_x_f_w_i32m1_m( @@ -1480,7 +1480,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vfncvt_rtz_x_f_w_i32m1_m(vbool32_t mask, vfloat64m2_t src, size_t vl) { - return vfncvt_rtz_x_f_w_i32m1_m(mask, src, vl); + return __riscv_vfncvt_rtz_x_f_w_i32m1_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_x_f_w_i32m2_m( @@ -1489,7 +1489,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vfncvt_x_f_w_i32m2_m(vbool16_t mask, vfloat64m4_t src, size_t vl) { - return vfncvt_x_f_w_i32m2_m(mask, src, vl); + return __riscv_vfncvt_x_f_w_i32m2_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_rtz_x_f_w_i32m2_m( @@ -1498,7 +1498,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vfncvt_rtz_x_f_w_i32m2_m(vbool16_t mask, vfloat64m4_t src, size_t vl) { - return vfncvt_rtz_x_f_w_i32m2_m(mask, src, vl); + return __riscv_vfncvt_rtz_x_f_w_i32m2_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_x_f_w_i32m4_m( @@ -1507,7 +1507,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vfncvt_x_f_w_i32m4_m(vbool8_t mask, vfloat64m8_t src, size_t vl) { - return vfncvt_x_f_w_i32m4_m(mask, src, vl); + return __riscv_vfncvt_x_f_w_i32m4_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_rtz_x_f_w_i32m4_m( @@ -1516,7 +1516,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vfncvt_rtz_x_f_w_i32m4_m(vbool8_t mask, vfloat64m8_t src, size_t vl) { - return vfncvt_rtz_x_f_w_i32m4_m(mask, src, vl); + return __riscv_vfncvt_rtz_x_f_w_i32m4_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_xu_f_w_u32mf2_m( @@ -1525,7 +1525,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vfncvt_xu_f_w_u32mf2_m(vbool64_t mask, vfloat64m1_t src, size_t vl) { - return vfncvt_xu_f_w_u32mf2_m(mask, src, vl); + return __riscv_vfncvt_xu_f_w_u32mf2_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_rtz_xu_f_w_u32mf2_m( @@ -1534,7 +1534,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vfncvt_rtz_xu_f_w_u32mf2_m(vbool64_t mask, vfloat64m1_t src, size_t vl) { - return vfncvt_rtz_xu_f_w_u32mf2_m(mask, src, vl); + return __riscv_vfncvt_rtz_xu_f_w_u32mf2_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_xu_f_w_u32m1_m( @@ -1543,7 +1543,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vfncvt_xu_f_w_u32m1_m(vbool32_t mask, vfloat64m2_t src, size_t vl) { - return vfncvt_xu_f_w_u32m1_m(mask, src, vl); + return __riscv_vfncvt_xu_f_w_u32m1_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_rtz_xu_f_w_u32m1_m( @@ -1552,7 +1552,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vfncvt_rtz_xu_f_w_u32m1_m(vbool32_t mask, vfloat64m2_t src, size_t vl) { - return vfncvt_rtz_xu_f_w_u32m1_m(mask, src, vl); + return __riscv_vfncvt_rtz_xu_f_w_u32m1_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_xu_f_w_u32m2_m( @@ -1561,7 +1561,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vfncvt_xu_f_w_u32m2_m(vbool16_t mask, vfloat64m4_t src, size_t vl) { - return vfncvt_xu_f_w_u32m2_m(mask, src, vl); + return __riscv_vfncvt_xu_f_w_u32m2_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_rtz_xu_f_w_u32m2_m( @@ -1570,7 +1570,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vfncvt_rtz_xu_f_w_u32m2_m(vbool16_t mask, vfloat64m4_t src, size_t vl) { - return vfncvt_rtz_xu_f_w_u32m2_m(mask, src, vl); + return __riscv_vfncvt_rtz_xu_f_w_u32m2_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_xu_f_w_u32m4_m( @@ -1579,7 +1579,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vfncvt_xu_f_w_u32m4_m(vbool8_t mask, vfloat64m8_t src, size_t vl) { - return vfncvt_xu_f_w_u32m4_m(mask, src, vl); + return __riscv_vfncvt_xu_f_w_u32m4_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_rtz_xu_f_w_u32m4_m( @@ -1588,7 +1588,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vfncvt_rtz_xu_f_w_u32m4_m(vbool8_t mask, vfloat64m8_t src, size_t vl) { - return vfncvt_rtz_xu_f_w_u32m4_m(mask, src, vl); + return __riscv_vfncvt_rtz_xu_f_w_u32m4_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_f_x_w_f32mf2_m( @@ -1597,7 +1597,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfncvt_f_x_w_f32mf2_m(vbool64_t mask, vint64m1_t src, size_t vl) { - return vfncvt_f_x_w_f32mf2_m(mask, src, vl); + return __riscv_vfncvt_f_x_w_f32mf2_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_f_x_w_f32m1_m( @@ -1606,7 +1606,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfncvt_f_x_w_f32m1_m(vbool32_t mask, vint64m2_t src, size_t vl) { - return vfncvt_f_x_w_f32m1_m(mask, src, vl); + return __riscv_vfncvt_f_x_w_f32m1_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_f_x_w_f32m2_m( @@ -1615,7 +1615,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfncvt_f_x_w_f32m2_m(vbool16_t mask, vint64m4_t src, size_t vl) { - return vfncvt_f_x_w_f32m2_m(mask, src, vl); + return __riscv_vfncvt_f_x_w_f32m2_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_f_x_w_f32m4_m( @@ -1624,7 +1624,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfncvt_f_x_w_f32m4_m(vbool8_t mask, vint64m8_t src, size_t vl) { - return vfncvt_f_x_w_f32m4_m(mask, src, vl); + return __riscv_vfncvt_f_x_w_f32m4_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_f_xu_w_f32mf2_m( @@ -1633,7 +1633,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfncvt_f_xu_w_f32mf2_m(vbool64_t mask, vuint64m1_t src, size_t vl) { - return vfncvt_f_xu_w_f32mf2_m(mask, src, vl); + return __riscv_vfncvt_f_xu_w_f32mf2_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_f_xu_w_f32m1_m( @@ -1642,7 +1642,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfncvt_f_xu_w_f32m1_m(vbool32_t mask, vuint64m2_t src, size_t vl) { - return vfncvt_f_xu_w_f32m1_m(mask, src, vl); + return __riscv_vfncvt_f_xu_w_f32m1_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_f_xu_w_f32m2_m( @@ -1651,7 +1651,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfncvt_f_xu_w_f32m2_m(vbool16_t mask, vuint64m4_t src, size_t vl) { - return vfncvt_f_xu_w_f32m2_m(mask, src, vl); + return __riscv_vfncvt_f_xu_w_f32m2_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_f_xu_w_f32m4_m( @@ -1660,7 +1660,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfncvt_f_xu_w_f32m4_m(vbool8_t mask, vuint64m8_t src, size_t vl) { - return vfncvt_f_xu_w_f32m4_m(mask, src, vl); + return __riscv_vfncvt_f_xu_w_f32m4_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_f_f_w_f32mf2_m( @@ -1669,7 +1669,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfncvt_f_f_w_f32mf2_m(vbool64_t mask, vfloat64m1_t src, size_t vl) { - return vfncvt_f_f_w_f32mf2_m(mask, src, vl); + return __riscv_vfncvt_f_f_w_f32mf2_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_rod_f_f_w_f32mf2_m( @@ -1678,7 +1678,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfncvt_rod_f_f_w_f32mf2_m(vbool64_t mask, vfloat64m1_t src, size_t vl) { - return vfncvt_rod_f_f_w_f32mf2_m(mask, src, vl); + return __riscv_vfncvt_rod_f_f_w_f32mf2_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_f_f_w_f32m1_m( @@ -1687,7 +1687,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfncvt_f_f_w_f32m1_m(vbool32_t mask, vfloat64m2_t src, size_t vl) { - return vfncvt_f_f_w_f32m1_m(mask, src, vl); + return __riscv_vfncvt_f_f_w_f32m1_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_rod_f_f_w_f32m1_m( @@ -1696,7 +1696,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfncvt_rod_f_f_w_f32m1_m(vbool32_t mask, vfloat64m2_t src, size_t vl) { - return vfncvt_rod_f_f_w_f32m1_m(mask, src, vl); + return __riscv_vfncvt_rod_f_f_w_f32m1_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_f_f_w_f32m2_m( @@ -1705,7 +1705,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfncvt_f_f_w_f32m2_m(vbool16_t mask, vfloat64m4_t src, size_t vl) { - return vfncvt_f_f_w_f32m2_m(mask, src, vl); + return __riscv_vfncvt_f_f_w_f32m2_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_rod_f_f_w_f32m2_m( @@ -1714,7 +1714,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfncvt_rod_f_f_w_f32m2_m(vbool16_t mask, vfloat64m4_t src, size_t vl) { - return vfncvt_rod_f_f_w_f32m2_m(mask, src, vl); + return __riscv_vfncvt_rod_f_f_w_f32m2_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_f_f_w_f32m4_m( @@ -1723,7 +1723,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfncvt_f_f_w_f32m4_m(vbool8_t mask, vfloat64m8_t src, size_t vl) { - return vfncvt_f_f_w_f32m4_m(mask, src, vl); + return __riscv_vfncvt_f_f_w_f32m4_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfncvt_rod_f_f_w_f32m4_m( @@ -1732,6 +1732,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfncvt_rod_f_f_w_f32m4_m(vbool8_t mask, vfloat64m8_t src, size_t vl) { - return vfncvt_rod_f_f_w_f32m4_m(mask, src, vl); + return __riscv_vfncvt_rod_f_f_w_f32m4_m(mask, src, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfneg.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfneg.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfneg.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfneg.c @@ -13,7 +13,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vfneg_v_f16mf4(vfloat16mf4_t op1, size_t vl) { - return vfneg_v_f16mf4(op1, vl); + return __riscv_vfneg_v_f16mf4(op1, vl); } // CHECK-RV64-LABEL: @test_vfneg_v_f16mf2( @@ -22,7 +22,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vfneg_v_f16mf2(vfloat16mf2_t op1, size_t vl) { - return vfneg_v_f16mf2(op1, vl); + return __riscv_vfneg_v_f16mf2(op1, vl); } // CHECK-RV64-LABEL: @test_vfneg_v_f16m1( @@ -31,7 +31,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfneg_v_f16m1(vfloat16m1_t op1, size_t vl) { - return vfneg_v_f16m1(op1, vl); + return __riscv_vfneg_v_f16m1(op1, vl); } // CHECK-RV64-LABEL: @test_vfneg_v_f16m2( @@ -40,7 +40,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vfneg_v_f16m2(vfloat16m2_t op1, size_t vl) { - return vfneg_v_f16m2(op1, vl); + return __riscv_vfneg_v_f16m2(op1, vl); } // CHECK-RV64-LABEL: @test_vfneg_v_f16m4( @@ -49,7 +49,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vfneg_v_f16m4(vfloat16m4_t op1, size_t vl) { - return vfneg_v_f16m4(op1, vl); + return __riscv_vfneg_v_f16m4(op1, vl); } // CHECK-RV64-LABEL: @test_vfneg_v_f16m8( @@ -58,7 +58,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vfneg_v_f16m8(vfloat16m8_t op1, size_t vl) { - return vfneg_v_f16m8(op1, vl); + return __riscv_vfneg_v_f16m8(op1, vl); } // CHECK-RV64-LABEL: @test_vfneg_v_f32mf2( @@ -67,7 +67,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfneg_v_f32mf2(vfloat32mf2_t op1, size_t vl) { - return vfneg_v_f32mf2(op1, vl); + return __riscv_vfneg_v_f32mf2(op1, vl); } // CHECK-RV64-LABEL: @test_vfneg_v_f32m1( @@ -76,7 +76,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfneg_v_f32m1(vfloat32m1_t op1, size_t vl) { - return vfneg_v_f32m1(op1, vl); + return __riscv_vfneg_v_f32m1(op1, vl); } // CHECK-RV64-LABEL: @test_vfneg_v_f32m2( @@ -85,7 +85,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfneg_v_f32m2(vfloat32m2_t op1, size_t vl) { - return vfneg_v_f32m2(op1, vl); + return __riscv_vfneg_v_f32m2(op1, vl); } // CHECK-RV64-LABEL: @test_vfneg_v_f32m4( @@ -94,7 +94,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfneg_v_f32m4(vfloat32m4_t op1, size_t vl) { - return vfneg_v_f32m4(op1, vl); + return __riscv_vfneg_v_f32m4(op1, vl); } // CHECK-RV64-LABEL: @test_vfneg_v_f32m8( @@ -103,7 +103,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfneg_v_f32m8(vfloat32m8_t op1, size_t vl) { - return vfneg_v_f32m8(op1, vl); + return __riscv_vfneg_v_f32m8(op1, vl); } // CHECK-RV64-LABEL: @test_vfneg_v_f64m1( @@ -112,7 +112,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfneg_v_f64m1(vfloat64m1_t op1, size_t vl) { - return vfneg_v_f64m1(op1, vl); + return __riscv_vfneg_v_f64m1(op1, vl); } // CHECK-RV64-LABEL: @test_vfneg_v_f64m2( @@ -121,7 +121,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfneg_v_f64m2(vfloat64m2_t op1, size_t vl) { - return vfneg_v_f64m2(op1, vl); + return __riscv_vfneg_v_f64m2(op1, vl); } // CHECK-RV64-LABEL: @test_vfneg_v_f64m4( @@ -130,7 +130,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfneg_v_f64m4(vfloat64m4_t op1, size_t vl) { - return vfneg_v_f64m4(op1, vl); + return __riscv_vfneg_v_f64m4(op1, vl); } // CHECK-RV64-LABEL: @test_vfneg_v_f64m8( @@ -139,7 +139,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfneg_v_f64m8(vfloat64m8_t op1, size_t vl) { - return vfneg_v_f64m8(op1, vl); + return __riscv_vfneg_v_f64m8(op1, vl); } // CHECK-RV64-LABEL: @test_vfneg_v_f16mf4_m( @@ -148,7 +148,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vfneg_v_f16mf4_m(vbool64_t mask, vfloat16mf4_t op1, size_t vl) { - return vfneg_v_f16mf4_m(mask, op1, vl); + return __riscv_vfneg_v_f16mf4_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vfneg_v_f16mf2_m( @@ -157,7 +157,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vfneg_v_f16mf2_m(vbool32_t mask, vfloat16mf2_t op1, size_t vl) { - return vfneg_v_f16mf2_m(mask, op1, vl); + return __riscv_vfneg_v_f16mf2_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vfneg_v_f16m1_m( @@ -166,7 +166,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfneg_v_f16m1_m(vbool16_t mask, vfloat16m1_t op1, size_t vl) { - return vfneg_v_f16m1_m(mask, op1, vl); + return __riscv_vfneg_v_f16m1_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vfneg_v_f16m2_m( @@ -175,7 +175,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vfneg_v_f16m2_m(vbool8_t mask, vfloat16m2_t op1, size_t vl) { - return vfneg_v_f16m2_m(mask, op1, vl); + return __riscv_vfneg_v_f16m2_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vfneg_v_f16m4_m( @@ -184,7 +184,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vfneg_v_f16m4_m(vbool4_t mask, vfloat16m4_t op1, size_t vl) { - return vfneg_v_f16m4_m(mask, op1, vl); + return __riscv_vfneg_v_f16m4_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vfneg_v_f16m8_m( @@ -193,7 +193,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vfneg_v_f16m8_m(vbool2_t mask, vfloat16m8_t op1, size_t vl) { - return vfneg_v_f16m8_m(mask, op1, vl); + return __riscv_vfneg_v_f16m8_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vfneg_v_f32mf2_m( @@ -202,7 +202,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfneg_v_f32mf2_m(vbool64_t mask, vfloat32mf2_t op1, size_t vl) { - return vfneg_v_f32mf2_m(mask, op1, vl); + return __riscv_vfneg_v_f32mf2_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vfneg_v_f32m1_m( @@ -211,7 +211,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfneg_v_f32m1_m(vbool32_t mask, vfloat32m1_t op1, size_t vl) { - return vfneg_v_f32m1_m(mask, op1, vl); + return __riscv_vfneg_v_f32m1_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vfneg_v_f32m2_m( @@ -220,7 +220,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfneg_v_f32m2_m(vbool16_t mask, vfloat32m2_t op1, size_t vl) { - return vfneg_v_f32m2_m(mask, op1, vl); + return __riscv_vfneg_v_f32m2_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vfneg_v_f32m4_m( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfneg_v_f32m4_m(vbool8_t mask, vfloat32m4_t op1, size_t vl) { - return vfneg_v_f32m4_m(mask, op1, vl); + return __riscv_vfneg_v_f32m4_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vfneg_v_f32m8_m( @@ -238,7 +238,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfneg_v_f32m8_m(vbool4_t mask, vfloat32m8_t op1, size_t vl) { - return vfneg_v_f32m8_m(mask, op1, vl); + return __riscv_vfneg_v_f32m8_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vfneg_v_f64m1_m( @@ -247,7 +247,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfneg_v_f64m1_m(vbool64_t mask, vfloat64m1_t op1, size_t vl) { - return vfneg_v_f64m1_m(mask, op1, vl); + return __riscv_vfneg_v_f64m1_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vfneg_v_f64m2_m( @@ -256,7 +256,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfneg_v_f64m2_m(vbool32_t mask, vfloat64m2_t op1, size_t vl) { - return vfneg_v_f64m2_m(mask, op1, vl); + return __riscv_vfneg_v_f64m2_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vfneg_v_f64m4_m( @@ -265,7 +265,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfneg_v_f64m4_m(vbool16_t mask, vfloat64m4_t op1, size_t vl) { - return vfneg_v_f64m4_m(mask, op1, vl); + return __riscv_vfneg_v_f64m4_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vfneg_v_f64m8_m( @@ -274,6 +274,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfneg_v_f64m8_m(vbool8_t mask, vfloat64m8_t op1, size_t vl) { - return vfneg_v_f64m8_m(mask, op1, vl); + return __riscv_vfneg_v_f64m8_m(mask, op1, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfnmacc.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfnmacc.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfnmacc.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfnmacc.c @@ -13,7 +13,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vfnmacc_vv_f16mf4(vfloat16mf4_t vd, vfloat16mf4_t vs1, vfloat16mf4_t vs2, size_t vl) { - return vfnmacc_vv_f16mf4(vd, vs1, vs2, vl); + return __riscv_vfnmacc_vv_f16mf4(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmacc_vf_f16mf4( @@ -22,7 +22,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vfnmacc_vf_f16mf4(vfloat16mf4_t vd, _Float16 rs1, vfloat16mf4_t vs2, size_t vl) { - return vfnmacc_vf_f16mf4(vd, rs1, vs2, vl); + return __riscv_vfnmacc_vf_f16mf4(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmacc_vv_f16mf2( @@ -31,7 +31,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vfnmacc_vv_f16mf2(vfloat16mf2_t vd, vfloat16mf2_t vs1, vfloat16mf2_t vs2, size_t vl) { - return vfnmacc_vv_f16mf2(vd, vs1, vs2, vl); + return __riscv_vfnmacc_vv_f16mf2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmacc_vf_f16mf2( @@ -40,7 +40,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vfnmacc_vf_f16mf2(vfloat16mf2_t vd, _Float16 rs1, vfloat16mf2_t vs2, size_t vl) { - return vfnmacc_vf_f16mf2(vd, rs1, vs2, vl); + return __riscv_vfnmacc_vf_f16mf2(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmacc_vv_f16m1( @@ -49,7 +49,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfnmacc_vv_f16m1(vfloat16m1_t vd, vfloat16m1_t vs1, vfloat16m1_t vs2, size_t vl) { - return vfnmacc_vv_f16m1(vd, vs1, vs2, vl); + return __riscv_vfnmacc_vv_f16m1(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmacc_vf_f16m1( @@ -58,7 +58,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfnmacc_vf_f16m1(vfloat16m1_t vd, _Float16 rs1, vfloat16m1_t vs2, size_t vl) { - return vfnmacc_vf_f16m1(vd, rs1, vs2, vl); + return __riscv_vfnmacc_vf_f16m1(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmacc_vv_f16m2( @@ -67,7 +67,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vfnmacc_vv_f16m2(vfloat16m2_t vd, vfloat16m2_t vs1, vfloat16m2_t vs2, size_t vl) { - return vfnmacc_vv_f16m2(vd, vs1, vs2, vl); + return __riscv_vfnmacc_vv_f16m2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmacc_vf_f16m2( @@ -76,7 +76,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vfnmacc_vf_f16m2(vfloat16m2_t vd, _Float16 rs1, vfloat16m2_t vs2, size_t vl) { - return vfnmacc_vf_f16m2(vd, rs1, vs2, vl); + return __riscv_vfnmacc_vf_f16m2(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmacc_vv_f16m4( @@ -85,7 +85,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vfnmacc_vv_f16m4(vfloat16m4_t vd, vfloat16m4_t vs1, vfloat16m4_t vs2, size_t vl) { - return vfnmacc_vv_f16m4(vd, vs1, vs2, vl); + return __riscv_vfnmacc_vv_f16m4(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmacc_vf_f16m4( @@ -94,7 +94,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vfnmacc_vf_f16m4(vfloat16m4_t vd, _Float16 rs1, vfloat16m4_t vs2, size_t vl) { - return vfnmacc_vf_f16m4(vd, rs1, vs2, vl); + return __riscv_vfnmacc_vf_f16m4(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmacc_vv_f16m8( @@ -103,7 +103,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vfnmacc_vv_f16m8(vfloat16m8_t vd, vfloat16m8_t vs1, vfloat16m8_t vs2, size_t vl) { - return vfnmacc_vv_f16m8(vd, vs1, vs2, vl); + return __riscv_vfnmacc_vv_f16m8(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmacc_vf_f16m8( @@ -112,7 +112,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vfnmacc_vf_f16m8(vfloat16m8_t vd, _Float16 rs1, vfloat16m8_t vs2, size_t vl) { - return vfnmacc_vf_f16m8(vd, rs1, vs2, vl); + return __riscv_vfnmacc_vf_f16m8(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmacc_vv_f32mf2( @@ -121,7 +121,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfnmacc_vv_f32mf2(vfloat32mf2_t vd, vfloat32mf2_t vs1, vfloat32mf2_t vs2, size_t vl) { - return vfnmacc_vv_f32mf2(vd, vs1, vs2, vl); + return __riscv_vfnmacc_vv_f32mf2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmacc_vf_f32mf2( @@ -130,7 +130,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfnmacc_vf_f32mf2(vfloat32mf2_t vd, float rs1, vfloat32mf2_t vs2, size_t vl) { - return vfnmacc_vf_f32mf2(vd, rs1, vs2, vl); + return __riscv_vfnmacc_vf_f32mf2(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmacc_vv_f32m1( @@ -139,7 +139,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfnmacc_vv_f32m1(vfloat32m1_t vd, vfloat32m1_t vs1, vfloat32m1_t vs2, size_t vl) { - return vfnmacc_vv_f32m1(vd, vs1, vs2, vl); + return __riscv_vfnmacc_vv_f32m1(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmacc_vf_f32m1( @@ -148,7 +148,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfnmacc_vf_f32m1(vfloat32m1_t vd, float rs1, vfloat32m1_t vs2, size_t vl) { - return vfnmacc_vf_f32m1(vd, rs1, vs2, vl); + return __riscv_vfnmacc_vf_f32m1(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmacc_vv_f32m2( @@ -157,7 +157,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfnmacc_vv_f32m2(vfloat32m2_t vd, vfloat32m2_t vs1, vfloat32m2_t vs2, size_t vl) { - return vfnmacc_vv_f32m2(vd, vs1, vs2, vl); + return __riscv_vfnmacc_vv_f32m2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmacc_vf_f32m2( @@ -166,7 +166,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfnmacc_vf_f32m2(vfloat32m2_t vd, float rs1, vfloat32m2_t vs2, size_t vl) { - return vfnmacc_vf_f32m2(vd, rs1, vs2, vl); + return __riscv_vfnmacc_vf_f32m2(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmacc_vv_f32m4( @@ -175,7 +175,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfnmacc_vv_f32m4(vfloat32m4_t vd, vfloat32m4_t vs1, vfloat32m4_t vs2, size_t vl) { - return vfnmacc_vv_f32m4(vd, vs1, vs2, vl); + return __riscv_vfnmacc_vv_f32m4(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmacc_vf_f32m4( @@ -184,7 +184,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfnmacc_vf_f32m4(vfloat32m4_t vd, float rs1, vfloat32m4_t vs2, size_t vl) { - return vfnmacc_vf_f32m4(vd, rs1, vs2, vl); + return __riscv_vfnmacc_vf_f32m4(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmacc_vv_f32m8( @@ -193,7 +193,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfnmacc_vv_f32m8(vfloat32m8_t vd, vfloat32m8_t vs1, vfloat32m8_t vs2, size_t vl) { - return vfnmacc_vv_f32m8(vd, vs1, vs2, vl); + return __riscv_vfnmacc_vv_f32m8(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmacc_vf_f32m8( @@ -202,7 +202,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfnmacc_vf_f32m8(vfloat32m8_t vd, float rs1, vfloat32m8_t vs2, size_t vl) { - return vfnmacc_vf_f32m8(vd, rs1, vs2, vl); + return __riscv_vfnmacc_vf_f32m8(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmacc_vv_f64m1( @@ -211,7 +211,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfnmacc_vv_f64m1(vfloat64m1_t vd, vfloat64m1_t vs1, vfloat64m1_t vs2, size_t vl) { - return vfnmacc_vv_f64m1(vd, vs1, vs2, vl); + return __riscv_vfnmacc_vv_f64m1(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmacc_vf_f64m1( @@ -220,7 +220,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfnmacc_vf_f64m1(vfloat64m1_t vd, double rs1, vfloat64m1_t vs2, size_t vl) { - return vfnmacc_vf_f64m1(vd, rs1, vs2, vl); + return __riscv_vfnmacc_vf_f64m1(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmacc_vv_f64m2( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfnmacc_vv_f64m2(vfloat64m2_t vd, vfloat64m2_t vs1, vfloat64m2_t vs2, size_t vl) { - return vfnmacc_vv_f64m2(vd, vs1, vs2, vl); + return __riscv_vfnmacc_vv_f64m2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmacc_vf_f64m2( @@ -238,7 +238,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfnmacc_vf_f64m2(vfloat64m2_t vd, double rs1, vfloat64m2_t vs2, size_t vl) { - return vfnmacc_vf_f64m2(vd, rs1, vs2, vl); + return __riscv_vfnmacc_vf_f64m2(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmacc_vv_f64m4( @@ -247,7 +247,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfnmacc_vv_f64m4(vfloat64m4_t vd, vfloat64m4_t vs1, vfloat64m4_t vs2, size_t vl) { - return vfnmacc_vv_f64m4(vd, vs1, vs2, vl); + return __riscv_vfnmacc_vv_f64m4(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmacc_vf_f64m4( @@ -256,7 +256,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfnmacc_vf_f64m4(vfloat64m4_t vd, double rs1, vfloat64m4_t vs2, size_t vl) { - return vfnmacc_vf_f64m4(vd, rs1, vs2, vl); + return __riscv_vfnmacc_vf_f64m4(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmacc_vv_f64m8( @@ -265,7 +265,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfnmacc_vv_f64m8(vfloat64m8_t vd, vfloat64m8_t vs1, vfloat64m8_t vs2, size_t vl) { - return vfnmacc_vv_f64m8(vd, vs1, vs2, vl); + return __riscv_vfnmacc_vv_f64m8(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmacc_vf_f64m8( @@ -274,7 +274,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfnmacc_vf_f64m8(vfloat64m8_t vd, double rs1, vfloat64m8_t vs2, size_t vl) { - return vfnmacc_vf_f64m8(vd, rs1, vs2, vl); + return __riscv_vfnmacc_vf_f64m8(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmacc_vv_f16mf4_m( @@ -283,7 +283,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vfnmacc_vv_f16mf4_m(vbool64_t mask, vfloat16mf4_t vd, vfloat16mf4_t vs1, vfloat16mf4_t vs2, size_t vl) { - return vfnmacc_vv_f16mf4_m(mask, vd, vs1, vs2, vl); + return __riscv_vfnmacc_vv_f16mf4_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmacc_vf_f16mf4_m( @@ -292,7 +292,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vfnmacc_vf_f16mf4_m(vbool64_t mask, vfloat16mf4_t vd, _Float16 rs1, vfloat16mf4_t vs2, size_t vl) { - return vfnmacc_vf_f16mf4_m(mask, vd, rs1, vs2, vl); + return __riscv_vfnmacc_vf_f16mf4_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmacc_vv_f16mf2_m( @@ -301,7 +301,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vfnmacc_vv_f16mf2_m(vbool32_t mask, vfloat16mf2_t vd, vfloat16mf2_t vs1, vfloat16mf2_t vs2, size_t vl) { - return vfnmacc_vv_f16mf2_m(mask, vd, vs1, vs2, vl); + return __riscv_vfnmacc_vv_f16mf2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmacc_vf_f16mf2_m( @@ -310,7 +310,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vfnmacc_vf_f16mf2_m(vbool32_t mask, vfloat16mf2_t vd, _Float16 rs1, vfloat16mf2_t vs2, size_t vl) { - return vfnmacc_vf_f16mf2_m(mask, vd, rs1, vs2, vl); + return __riscv_vfnmacc_vf_f16mf2_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmacc_vv_f16m1_m( @@ -319,7 +319,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfnmacc_vv_f16m1_m(vbool16_t mask, vfloat16m1_t vd, vfloat16m1_t vs1, vfloat16m1_t vs2, size_t vl) { - return vfnmacc_vv_f16m1_m(mask, vd, vs1, vs2, vl); + return __riscv_vfnmacc_vv_f16m1_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmacc_vf_f16m1_m( @@ -328,7 +328,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfnmacc_vf_f16m1_m(vbool16_t mask, vfloat16m1_t vd, _Float16 rs1, vfloat16m1_t vs2, size_t vl) { - return vfnmacc_vf_f16m1_m(mask, vd, rs1, vs2, vl); + return __riscv_vfnmacc_vf_f16m1_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmacc_vv_f16m2_m( @@ -337,7 +337,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vfnmacc_vv_f16m2_m(vbool8_t mask, vfloat16m2_t vd, vfloat16m2_t vs1, vfloat16m2_t vs2, size_t vl) { - return vfnmacc_vv_f16m2_m(mask, vd, vs1, vs2, vl); + return __riscv_vfnmacc_vv_f16m2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmacc_vf_f16m2_m( @@ -346,7 +346,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vfnmacc_vf_f16m2_m(vbool8_t mask, vfloat16m2_t vd, _Float16 rs1, vfloat16m2_t vs2, size_t vl) { - return vfnmacc_vf_f16m2_m(mask, vd, rs1, vs2, vl); + return __riscv_vfnmacc_vf_f16m2_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmacc_vv_f16m4_m( @@ -355,7 +355,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vfnmacc_vv_f16m4_m(vbool4_t mask, vfloat16m4_t vd, vfloat16m4_t vs1, vfloat16m4_t vs2, size_t vl) { - return vfnmacc_vv_f16m4_m(mask, vd, vs1, vs2, vl); + return __riscv_vfnmacc_vv_f16m4_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmacc_vf_f16m4_m( @@ -364,7 +364,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vfnmacc_vf_f16m4_m(vbool4_t mask, vfloat16m4_t vd, _Float16 rs1, vfloat16m4_t vs2, size_t vl) { - return vfnmacc_vf_f16m4_m(mask, vd, rs1, vs2, vl); + return __riscv_vfnmacc_vf_f16m4_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmacc_vv_f16m8_m( @@ -373,7 +373,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vfnmacc_vv_f16m8_m(vbool2_t mask, vfloat16m8_t vd, vfloat16m8_t vs1, vfloat16m8_t vs2, size_t vl) { - return vfnmacc_vv_f16m8_m(mask, vd, vs1, vs2, vl); + return __riscv_vfnmacc_vv_f16m8_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmacc_vf_f16m8_m( @@ -382,7 +382,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vfnmacc_vf_f16m8_m(vbool2_t mask, vfloat16m8_t vd, _Float16 rs1, vfloat16m8_t vs2, size_t vl) { - return vfnmacc_vf_f16m8_m(mask, vd, rs1, vs2, vl); + return __riscv_vfnmacc_vf_f16m8_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmacc_vv_f32mf2_m( @@ -391,7 +391,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfnmacc_vv_f32mf2_m(vbool64_t mask, vfloat32mf2_t vd, vfloat32mf2_t vs1, vfloat32mf2_t vs2, size_t vl) { - return vfnmacc_vv_f32mf2_m(mask, vd, vs1, vs2, vl); + return __riscv_vfnmacc_vv_f32mf2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmacc_vf_f32mf2_m( @@ -400,7 +400,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfnmacc_vf_f32mf2_m(vbool64_t mask, vfloat32mf2_t vd, float rs1, vfloat32mf2_t vs2, size_t vl) { - return vfnmacc_vf_f32mf2_m(mask, vd, rs1, vs2, vl); + return __riscv_vfnmacc_vf_f32mf2_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmacc_vv_f32m1_m( @@ -409,7 +409,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfnmacc_vv_f32m1_m(vbool32_t mask, vfloat32m1_t vd, vfloat32m1_t vs1, vfloat32m1_t vs2, size_t vl) { - return vfnmacc_vv_f32m1_m(mask, vd, vs1, vs2, vl); + return __riscv_vfnmacc_vv_f32m1_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmacc_vf_f32m1_m( @@ -418,7 +418,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfnmacc_vf_f32m1_m(vbool32_t mask, vfloat32m1_t vd, float rs1, vfloat32m1_t vs2, size_t vl) { - return vfnmacc_vf_f32m1_m(mask, vd, rs1, vs2, vl); + return __riscv_vfnmacc_vf_f32m1_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmacc_vv_f32m2_m( @@ -427,7 +427,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfnmacc_vv_f32m2_m(vbool16_t mask, vfloat32m2_t vd, vfloat32m2_t vs1, vfloat32m2_t vs2, size_t vl) { - return vfnmacc_vv_f32m2_m(mask, vd, vs1, vs2, vl); + return __riscv_vfnmacc_vv_f32m2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmacc_vf_f32m2_m( @@ -436,7 +436,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfnmacc_vf_f32m2_m(vbool16_t mask, vfloat32m2_t vd, float rs1, vfloat32m2_t vs2, size_t vl) { - return vfnmacc_vf_f32m2_m(mask, vd, rs1, vs2, vl); + return __riscv_vfnmacc_vf_f32m2_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmacc_vv_f32m4_m( @@ -445,7 +445,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfnmacc_vv_f32m4_m(vbool8_t mask, vfloat32m4_t vd, vfloat32m4_t vs1, vfloat32m4_t vs2, size_t vl) { - return vfnmacc_vv_f32m4_m(mask, vd, vs1, vs2, vl); + return __riscv_vfnmacc_vv_f32m4_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmacc_vf_f32m4_m( @@ -454,7 +454,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfnmacc_vf_f32m4_m(vbool8_t mask, vfloat32m4_t vd, float rs1, vfloat32m4_t vs2, size_t vl) { - return vfnmacc_vf_f32m4_m(mask, vd, rs1, vs2, vl); + return __riscv_vfnmacc_vf_f32m4_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmacc_vv_f32m8_m( @@ -463,7 +463,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfnmacc_vv_f32m8_m(vbool4_t mask, vfloat32m8_t vd, vfloat32m8_t vs1, vfloat32m8_t vs2, size_t vl) { - return vfnmacc_vv_f32m8_m(mask, vd, vs1, vs2, vl); + return __riscv_vfnmacc_vv_f32m8_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmacc_vf_f32m8_m( @@ -472,7 +472,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfnmacc_vf_f32m8_m(vbool4_t mask, vfloat32m8_t vd, float rs1, vfloat32m8_t vs2, size_t vl) { - return vfnmacc_vf_f32m8_m(mask, vd, rs1, vs2, vl); + return __riscv_vfnmacc_vf_f32m8_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmacc_vv_f64m1_m( @@ -481,7 +481,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfnmacc_vv_f64m1_m(vbool64_t mask, vfloat64m1_t vd, vfloat64m1_t vs1, vfloat64m1_t vs2, size_t vl) { - return vfnmacc_vv_f64m1_m(mask, vd, vs1, vs2, vl); + return __riscv_vfnmacc_vv_f64m1_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmacc_vf_f64m1_m( @@ -490,7 +490,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfnmacc_vf_f64m1_m(vbool64_t mask, vfloat64m1_t vd, double rs1, vfloat64m1_t vs2, size_t vl) { - return vfnmacc_vf_f64m1_m(mask, vd, rs1, vs2, vl); + return __riscv_vfnmacc_vf_f64m1_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmacc_vv_f64m2_m( @@ -499,7 +499,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfnmacc_vv_f64m2_m(vbool32_t mask, vfloat64m2_t vd, vfloat64m2_t vs1, vfloat64m2_t vs2, size_t vl) { - return vfnmacc_vv_f64m2_m(mask, vd, vs1, vs2, vl); + return __riscv_vfnmacc_vv_f64m2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmacc_vf_f64m2_m( @@ -508,7 +508,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfnmacc_vf_f64m2_m(vbool32_t mask, vfloat64m2_t vd, double rs1, vfloat64m2_t vs2, size_t vl) { - return vfnmacc_vf_f64m2_m(mask, vd, rs1, vs2, vl); + return __riscv_vfnmacc_vf_f64m2_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmacc_vv_f64m4_m( @@ -517,7 +517,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfnmacc_vv_f64m4_m(vbool16_t mask, vfloat64m4_t vd, vfloat64m4_t vs1, vfloat64m4_t vs2, size_t vl) { - return vfnmacc_vv_f64m4_m(mask, vd, vs1, vs2, vl); + return __riscv_vfnmacc_vv_f64m4_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmacc_vf_f64m4_m( @@ -526,7 +526,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfnmacc_vf_f64m4_m(vbool16_t mask, vfloat64m4_t vd, double rs1, vfloat64m4_t vs2, size_t vl) { - return vfnmacc_vf_f64m4_m(mask, vd, rs1, vs2, vl); + return __riscv_vfnmacc_vf_f64m4_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmacc_vv_f64m8_m( @@ -535,7 +535,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfnmacc_vv_f64m8_m(vbool8_t mask, vfloat64m8_t vd, vfloat64m8_t vs1, vfloat64m8_t vs2, size_t vl) { - return vfnmacc_vv_f64m8_m(mask, vd, vs1, vs2, vl); + return __riscv_vfnmacc_vv_f64m8_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmacc_vf_f64m8_m( @@ -544,6 +544,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfnmacc_vf_f64m8_m(vbool8_t mask, vfloat64m8_t vd, double rs1, vfloat64m8_t vs2, size_t vl) { - return vfnmacc_vf_f64m8_m(mask, vd, rs1, vs2, vl); + return __riscv_vfnmacc_vf_f64m8_m(mask, vd, rs1, vs2, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfnmadd.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfnmadd.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfnmadd.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfnmadd.c @@ -13,7 +13,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vfnmadd_vv_f16mf4(vfloat16mf4_t vd, vfloat16mf4_t vs1, vfloat16mf4_t vs2, size_t vl) { - return vfnmadd_vv_f16mf4(vd, vs1, vs2, vl); + return __riscv_vfnmadd_vv_f16mf4(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmadd_vf_f16mf4( @@ -22,7 +22,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vfnmadd_vf_f16mf4(vfloat16mf4_t vd, _Float16 rs1, vfloat16mf4_t vs2, size_t vl) { - return vfnmadd_vf_f16mf4(vd, rs1, vs2, vl); + return __riscv_vfnmadd_vf_f16mf4(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmadd_vv_f16mf2( @@ -31,7 +31,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vfnmadd_vv_f16mf2(vfloat16mf2_t vd, vfloat16mf2_t vs1, vfloat16mf2_t vs2, size_t vl) { - return vfnmadd_vv_f16mf2(vd, vs1, vs2, vl); + return __riscv_vfnmadd_vv_f16mf2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmadd_vf_f16mf2( @@ -40,7 +40,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vfnmadd_vf_f16mf2(vfloat16mf2_t vd, _Float16 rs1, vfloat16mf2_t vs2, size_t vl) { - return vfnmadd_vf_f16mf2(vd, rs1, vs2, vl); + return __riscv_vfnmadd_vf_f16mf2(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmadd_vv_f16m1( @@ -49,7 +49,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfnmadd_vv_f16m1(vfloat16m1_t vd, vfloat16m1_t vs1, vfloat16m1_t vs2, size_t vl) { - return vfnmadd_vv_f16m1(vd, vs1, vs2, vl); + return __riscv_vfnmadd_vv_f16m1(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmadd_vf_f16m1( @@ -58,7 +58,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfnmadd_vf_f16m1(vfloat16m1_t vd, _Float16 rs1, vfloat16m1_t vs2, size_t vl) { - return vfnmadd_vf_f16m1(vd, rs1, vs2, vl); + return __riscv_vfnmadd_vf_f16m1(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmadd_vv_f16m2( @@ -67,7 +67,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vfnmadd_vv_f16m2(vfloat16m2_t vd, vfloat16m2_t vs1, vfloat16m2_t vs2, size_t vl) { - return vfnmadd_vv_f16m2(vd, vs1, vs2, vl); + return __riscv_vfnmadd_vv_f16m2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmadd_vf_f16m2( @@ -76,7 +76,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vfnmadd_vf_f16m2(vfloat16m2_t vd, _Float16 rs1, vfloat16m2_t vs2, size_t vl) { - return vfnmadd_vf_f16m2(vd, rs1, vs2, vl); + return __riscv_vfnmadd_vf_f16m2(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmadd_vv_f16m4( @@ -85,7 +85,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vfnmadd_vv_f16m4(vfloat16m4_t vd, vfloat16m4_t vs1, vfloat16m4_t vs2, size_t vl) { - return vfnmadd_vv_f16m4(vd, vs1, vs2, vl); + return __riscv_vfnmadd_vv_f16m4(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmadd_vf_f16m4( @@ -94,7 +94,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vfnmadd_vf_f16m4(vfloat16m4_t vd, _Float16 rs1, vfloat16m4_t vs2, size_t vl) { - return vfnmadd_vf_f16m4(vd, rs1, vs2, vl); + return __riscv_vfnmadd_vf_f16m4(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmadd_vv_f16m8( @@ -103,7 +103,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vfnmadd_vv_f16m8(vfloat16m8_t vd, vfloat16m8_t vs1, vfloat16m8_t vs2, size_t vl) { - return vfnmadd_vv_f16m8(vd, vs1, vs2, vl); + return __riscv_vfnmadd_vv_f16m8(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmadd_vf_f16m8( @@ -112,7 +112,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vfnmadd_vf_f16m8(vfloat16m8_t vd, _Float16 rs1, vfloat16m8_t vs2, size_t vl) { - return vfnmadd_vf_f16m8(vd, rs1, vs2, vl); + return __riscv_vfnmadd_vf_f16m8(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmadd_vv_f32mf2( @@ -121,7 +121,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfnmadd_vv_f32mf2(vfloat32mf2_t vd, vfloat32mf2_t vs1, vfloat32mf2_t vs2, size_t vl) { - return vfnmadd_vv_f32mf2(vd, vs1, vs2, vl); + return __riscv_vfnmadd_vv_f32mf2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmadd_vf_f32mf2( @@ -130,7 +130,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfnmadd_vf_f32mf2(vfloat32mf2_t vd, float rs1, vfloat32mf2_t vs2, size_t vl) { - return vfnmadd_vf_f32mf2(vd, rs1, vs2, vl); + return __riscv_vfnmadd_vf_f32mf2(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmadd_vv_f32m1( @@ -139,7 +139,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfnmadd_vv_f32m1(vfloat32m1_t vd, vfloat32m1_t vs1, vfloat32m1_t vs2, size_t vl) { - return vfnmadd_vv_f32m1(vd, vs1, vs2, vl); + return __riscv_vfnmadd_vv_f32m1(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmadd_vf_f32m1( @@ -148,7 +148,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfnmadd_vf_f32m1(vfloat32m1_t vd, float rs1, vfloat32m1_t vs2, size_t vl) { - return vfnmadd_vf_f32m1(vd, rs1, vs2, vl); + return __riscv_vfnmadd_vf_f32m1(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmadd_vv_f32m2( @@ -157,7 +157,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfnmadd_vv_f32m2(vfloat32m2_t vd, vfloat32m2_t vs1, vfloat32m2_t vs2, size_t vl) { - return vfnmadd_vv_f32m2(vd, vs1, vs2, vl); + return __riscv_vfnmadd_vv_f32m2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmadd_vf_f32m2( @@ -166,7 +166,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfnmadd_vf_f32m2(vfloat32m2_t vd, float rs1, vfloat32m2_t vs2, size_t vl) { - return vfnmadd_vf_f32m2(vd, rs1, vs2, vl); + return __riscv_vfnmadd_vf_f32m2(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmadd_vv_f32m4( @@ -175,7 +175,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfnmadd_vv_f32m4(vfloat32m4_t vd, vfloat32m4_t vs1, vfloat32m4_t vs2, size_t vl) { - return vfnmadd_vv_f32m4(vd, vs1, vs2, vl); + return __riscv_vfnmadd_vv_f32m4(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmadd_vf_f32m4( @@ -184,7 +184,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfnmadd_vf_f32m4(vfloat32m4_t vd, float rs1, vfloat32m4_t vs2, size_t vl) { - return vfnmadd_vf_f32m4(vd, rs1, vs2, vl); + return __riscv_vfnmadd_vf_f32m4(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmadd_vv_f32m8( @@ -193,7 +193,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfnmadd_vv_f32m8(vfloat32m8_t vd, vfloat32m8_t vs1, vfloat32m8_t vs2, size_t vl) { - return vfnmadd_vv_f32m8(vd, vs1, vs2, vl); + return __riscv_vfnmadd_vv_f32m8(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmadd_vf_f32m8( @@ -202,7 +202,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfnmadd_vf_f32m8(vfloat32m8_t vd, float rs1, vfloat32m8_t vs2, size_t vl) { - return vfnmadd_vf_f32m8(vd, rs1, vs2, vl); + return __riscv_vfnmadd_vf_f32m8(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmadd_vv_f64m1( @@ -211,7 +211,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfnmadd_vv_f64m1(vfloat64m1_t vd, vfloat64m1_t vs1, vfloat64m1_t vs2, size_t vl) { - return vfnmadd_vv_f64m1(vd, vs1, vs2, vl); + return __riscv_vfnmadd_vv_f64m1(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmadd_vf_f64m1( @@ -220,7 +220,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfnmadd_vf_f64m1(vfloat64m1_t vd, double rs1, vfloat64m1_t vs2, size_t vl) { - return vfnmadd_vf_f64m1(vd, rs1, vs2, vl); + return __riscv_vfnmadd_vf_f64m1(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmadd_vv_f64m2( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfnmadd_vv_f64m2(vfloat64m2_t vd, vfloat64m2_t vs1, vfloat64m2_t vs2, size_t vl) { - return vfnmadd_vv_f64m2(vd, vs1, vs2, vl); + return __riscv_vfnmadd_vv_f64m2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmadd_vf_f64m2( @@ -238,7 +238,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfnmadd_vf_f64m2(vfloat64m2_t vd, double rs1, vfloat64m2_t vs2, size_t vl) { - return vfnmadd_vf_f64m2(vd, rs1, vs2, vl); + return __riscv_vfnmadd_vf_f64m2(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmadd_vv_f64m4( @@ -247,7 +247,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfnmadd_vv_f64m4(vfloat64m4_t vd, vfloat64m4_t vs1, vfloat64m4_t vs2, size_t vl) { - return vfnmadd_vv_f64m4(vd, vs1, vs2, vl); + return __riscv_vfnmadd_vv_f64m4(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmadd_vf_f64m4( @@ -256,7 +256,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfnmadd_vf_f64m4(vfloat64m4_t vd, double rs1, vfloat64m4_t vs2, size_t vl) { - return vfnmadd_vf_f64m4(vd, rs1, vs2, vl); + return __riscv_vfnmadd_vf_f64m4(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmadd_vv_f64m8( @@ -265,7 +265,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfnmadd_vv_f64m8(vfloat64m8_t vd, vfloat64m8_t vs1, vfloat64m8_t vs2, size_t vl) { - return vfnmadd_vv_f64m8(vd, vs1, vs2, vl); + return __riscv_vfnmadd_vv_f64m8(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmadd_vf_f64m8( @@ -274,7 +274,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfnmadd_vf_f64m8(vfloat64m8_t vd, double rs1, vfloat64m8_t vs2, size_t vl) { - return vfnmadd_vf_f64m8(vd, rs1, vs2, vl); + return __riscv_vfnmadd_vf_f64m8(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmadd_vv_f16mf4_m( @@ -283,7 +283,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vfnmadd_vv_f16mf4_m(vbool64_t mask, vfloat16mf4_t vd, vfloat16mf4_t vs1, vfloat16mf4_t vs2, size_t vl) { - return vfnmadd_vv_f16mf4_m(mask, vd, vs1, vs2, vl); + return __riscv_vfnmadd_vv_f16mf4_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmadd_vf_f16mf4_m( @@ -292,7 +292,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vfnmadd_vf_f16mf4_m(vbool64_t mask, vfloat16mf4_t vd, _Float16 rs1, vfloat16mf4_t vs2, size_t vl) { - return vfnmadd_vf_f16mf4_m(mask, vd, rs1, vs2, vl); + return __riscv_vfnmadd_vf_f16mf4_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmadd_vv_f16mf2_m( @@ -301,7 +301,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vfnmadd_vv_f16mf2_m(vbool32_t mask, vfloat16mf2_t vd, vfloat16mf2_t vs1, vfloat16mf2_t vs2, size_t vl) { - return vfnmadd_vv_f16mf2_m(mask, vd, vs1, vs2, vl); + return __riscv_vfnmadd_vv_f16mf2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmadd_vf_f16mf2_m( @@ -310,7 +310,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vfnmadd_vf_f16mf2_m(vbool32_t mask, vfloat16mf2_t vd, _Float16 rs1, vfloat16mf2_t vs2, size_t vl) { - return vfnmadd_vf_f16mf2_m(mask, vd, rs1, vs2, vl); + return __riscv_vfnmadd_vf_f16mf2_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmadd_vv_f16m1_m( @@ -319,7 +319,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfnmadd_vv_f16m1_m(vbool16_t mask, vfloat16m1_t vd, vfloat16m1_t vs1, vfloat16m1_t vs2, size_t vl) { - return vfnmadd_vv_f16m1_m(mask, vd, vs1, vs2, vl); + return __riscv_vfnmadd_vv_f16m1_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmadd_vf_f16m1_m( @@ -328,7 +328,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfnmadd_vf_f16m1_m(vbool16_t mask, vfloat16m1_t vd, _Float16 rs1, vfloat16m1_t vs2, size_t vl) { - return vfnmadd_vf_f16m1_m(mask, vd, rs1, vs2, vl); + return __riscv_vfnmadd_vf_f16m1_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmadd_vv_f16m2_m( @@ -337,7 +337,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vfnmadd_vv_f16m2_m(vbool8_t mask, vfloat16m2_t vd, vfloat16m2_t vs1, vfloat16m2_t vs2, size_t vl) { - return vfnmadd_vv_f16m2_m(mask, vd, vs1, vs2, vl); + return __riscv_vfnmadd_vv_f16m2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmadd_vf_f16m2_m( @@ -346,7 +346,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vfnmadd_vf_f16m2_m(vbool8_t mask, vfloat16m2_t vd, _Float16 rs1, vfloat16m2_t vs2, size_t vl) { - return vfnmadd_vf_f16m2_m(mask, vd, rs1, vs2, vl); + return __riscv_vfnmadd_vf_f16m2_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmadd_vv_f16m4_m( @@ -355,7 +355,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vfnmadd_vv_f16m4_m(vbool4_t mask, vfloat16m4_t vd, vfloat16m4_t vs1, vfloat16m4_t vs2, size_t vl) { - return vfnmadd_vv_f16m4_m(mask, vd, vs1, vs2, vl); + return __riscv_vfnmadd_vv_f16m4_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmadd_vf_f16m4_m( @@ -364,7 +364,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vfnmadd_vf_f16m4_m(vbool4_t mask, vfloat16m4_t vd, _Float16 rs1, vfloat16m4_t vs2, size_t vl) { - return vfnmadd_vf_f16m4_m(mask, vd, rs1, vs2, vl); + return __riscv_vfnmadd_vf_f16m4_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmadd_vv_f16m8_m( @@ -373,7 +373,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vfnmadd_vv_f16m8_m(vbool2_t mask, vfloat16m8_t vd, vfloat16m8_t vs1, vfloat16m8_t vs2, size_t vl) { - return vfnmadd_vv_f16m8_m(mask, vd, vs1, vs2, vl); + return __riscv_vfnmadd_vv_f16m8_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmadd_vf_f16m8_m( @@ -382,7 +382,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vfnmadd_vf_f16m8_m(vbool2_t mask, vfloat16m8_t vd, _Float16 rs1, vfloat16m8_t vs2, size_t vl) { - return vfnmadd_vf_f16m8_m(mask, vd, rs1, vs2, vl); + return __riscv_vfnmadd_vf_f16m8_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmadd_vv_f32mf2_m( @@ -391,7 +391,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfnmadd_vv_f32mf2_m(vbool64_t mask, vfloat32mf2_t vd, vfloat32mf2_t vs1, vfloat32mf2_t vs2, size_t vl) { - return vfnmadd_vv_f32mf2_m(mask, vd, vs1, vs2, vl); + return __riscv_vfnmadd_vv_f32mf2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmadd_vf_f32mf2_m( @@ -400,7 +400,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfnmadd_vf_f32mf2_m(vbool64_t mask, vfloat32mf2_t vd, float rs1, vfloat32mf2_t vs2, size_t vl) { - return vfnmadd_vf_f32mf2_m(mask, vd, rs1, vs2, vl); + return __riscv_vfnmadd_vf_f32mf2_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmadd_vv_f32m1_m( @@ -409,7 +409,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfnmadd_vv_f32m1_m(vbool32_t mask, vfloat32m1_t vd, vfloat32m1_t vs1, vfloat32m1_t vs2, size_t vl) { - return vfnmadd_vv_f32m1_m(mask, vd, vs1, vs2, vl); + return __riscv_vfnmadd_vv_f32m1_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmadd_vf_f32m1_m( @@ -418,7 +418,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfnmadd_vf_f32m1_m(vbool32_t mask, vfloat32m1_t vd, float rs1, vfloat32m1_t vs2, size_t vl) { - return vfnmadd_vf_f32m1_m(mask, vd, rs1, vs2, vl); + return __riscv_vfnmadd_vf_f32m1_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmadd_vv_f32m2_m( @@ -427,7 +427,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfnmadd_vv_f32m2_m(vbool16_t mask, vfloat32m2_t vd, vfloat32m2_t vs1, vfloat32m2_t vs2, size_t vl) { - return vfnmadd_vv_f32m2_m(mask, vd, vs1, vs2, vl); + return __riscv_vfnmadd_vv_f32m2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmadd_vf_f32m2_m( @@ -436,7 +436,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfnmadd_vf_f32m2_m(vbool16_t mask, vfloat32m2_t vd, float rs1, vfloat32m2_t vs2, size_t vl) { - return vfnmadd_vf_f32m2_m(mask, vd, rs1, vs2, vl); + return __riscv_vfnmadd_vf_f32m2_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmadd_vv_f32m4_m( @@ -445,7 +445,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfnmadd_vv_f32m4_m(vbool8_t mask, vfloat32m4_t vd, vfloat32m4_t vs1, vfloat32m4_t vs2, size_t vl) { - return vfnmadd_vv_f32m4_m(mask, vd, vs1, vs2, vl); + return __riscv_vfnmadd_vv_f32m4_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmadd_vf_f32m4_m( @@ -454,7 +454,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfnmadd_vf_f32m4_m(vbool8_t mask, vfloat32m4_t vd, float rs1, vfloat32m4_t vs2, size_t vl) { - return vfnmadd_vf_f32m4_m(mask, vd, rs1, vs2, vl); + return __riscv_vfnmadd_vf_f32m4_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmadd_vv_f32m8_m( @@ -463,7 +463,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfnmadd_vv_f32m8_m(vbool4_t mask, vfloat32m8_t vd, vfloat32m8_t vs1, vfloat32m8_t vs2, size_t vl) { - return vfnmadd_vv_f32m8_m(mask, vd, vs1, vs2, vl); + return __riscv_vfnmadd_vv_f32m8_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmadd_vf_f32m8_m( @@ -472,7 +472,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfnmadd_vf_f32m8_m(vbool4_t mask, vfloat32m8_t vd, float rs1, vfloat32m8_t vs2, size_t vl) { - return vfnmadd_vf_f32m8_m(mask, vd, rs1, vs2, vl); + return __riscv_vfnmadd_vf_f32m8_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmadd_vv_f64m1_m( @@ -481,7 +481,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfnmadd_vv_f64m1_m(vbool64_t mask, vfloat64m1_t vd, vfloat64m1_t vs1, vfloat64m1_t vs2, size_t vl) { - return vfnmadd_vv_f64m1_m(mask, vd, vs1, vs2, vl); + return __riscv_vfnmadd_vv_f64m1_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmadd_vf_f64m1_m( @@ -490,7 +490,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfnmadd_vf_f64m1_m(vbool64_t mask, vfloat64m1_t vd, double rs1, vfloat64m1_t vs2, size_t vl) { - return vfnmadd_vf_f64m1_m(mask, vd, rs1, vs2, vl); + return __riscv_vfnmadd_vf_f64m1_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmadd_vv_f64m2_m( @@ -499,7 +499,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfnmadd_vv_f64m2_m(vbool32_t mask, vfloat64m2_t vd, vfloat64m2_t vs1, vfloat64m2_t vs2, size_t vl) { - return vfnmadd_vv_f64m2_m(mask, vd, vs1, vs2, vl); + return __riscv_vfnmadd_vv_f64m2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmadd_vf_f64m2_m( @@ -508,7 +508,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfnmadd_vf_f64m2_m(vbool32_t mask, vfloat64m2_t vd, double rs1, vfloat64m2_t vs2, size_t vl) { - return vfnmadd_vf_f64m2_m(mask, vd, rs1, vs2, vl); + return __riscv_vfnmadd_vf_f64m2_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmadd_vv_f64m4_m( @@ -517,7 +517,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfnmadd_vv_f64m4_m(vbool16_t mask, vfloat64m4_t vd, vfloat64m4_t vs1, vfloat64m4_t vs2, size_t vl) { - return vfnmadd_vv_f64m4_m(mask, vd, vs1, vs2, vl); + return __riscv_vfnmadd_vv_f64m4_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmadd_vf_f64m4_m( @@ -526,7 +526,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfnmadd_vf_f64m4_m(vbool16_t mask, vfloat64m4_t vd, double rs1, vfloat64m4_t vs2, size_t vl) { - return vfnmadd_vf_f64m4_m(mask, vd, rs1, vs2, vl); + return __riscv_vfnmadd_vf_f64m4_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmadd_vv_f64m8_m( @@ -535,7 +535,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfnmadd_vv_f64m8_m(vbool8_t mask, vfloat64m8_t vd, vfloat64m8_t vs1, vfloat64m8_t vs2, size_t vl) { - return vfnmadd_vv_f64m8_m(mask, vd, vs1, vs2, vl); + return __riscv_vfnmadd_vv_f64m8_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmadd_vf_f64m8_m( @@ -544,6 +544,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfnmadd_vf_f64m8_m(vbool8_t mask, vfloat64m8_t vd, double rs1, vfloat64m8_t vs2, size_t vl) { - return vfnmadd_vf_f64m8_m(mask, vd, rs1, vs2, vl); + return __riscv_vfnmadd_vf_f64m8_m(mask, vd, rs1, vs2, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfnmsac.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfnmsac.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfnmsac.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfnmsac.c @@ -13,7 +13,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vfnmsac_vv_f16mf4(vfloat16mf4_t vd, vfloat16mf4_t vs1, vfloat16mf4_t vs2, size_t vl) { - return vfnmsac_vv_f16mf4(vd, vs1, vs2, vl); + return __riscv_vfnmsac_vv_f16mf4(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsac_vf_f16mf4( @@ -22,7 +22,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vfnmsac_vf_f16mf4(vfloat16mf4_t vd, _Float16 rs1, vfloat16mf4_t vs2, size_t vl) { - return vfnmsac_vf_f16mf4(vd, rs1, vs2, vl); + return __riscv_vfnmsac_vf_f16mf4(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsac_vv_f16mf2( @@ -31,7 +31,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vfnmsac_vv_f16mf2(vfloat16mf2_t vd, vfloat16mf2_t vs1, vfloat16mf2_t vs2, size_t vl) { - return vfnmsac_vv_f16mf2(vd, vs1, vs2, vl); + return __riscv_vfnmsac_vv_f16mf2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsac_vf_f16mf2( @@ -40,7 +40,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vfnmsac_vf_f16mf2(vfloat16mf2_t vd, _Float16 rs1, vfloat16mf2_t vs2, size_t vl) { - return vfnmsac_vf_f16mf2(vd, rs1, vs2, vl); + return __riscv_vfnmsac_vf_f16mf2(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsac_vv_f16m1( @@ -49,7 +49,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfnmsac_vv_f16m1(vfloat16m1_t vd, vfloat16m1_t vs1, vfloat16m1_t vs2, size_t vl) { - return vfnmsac_vv_f16m1(vd, vs1, vs2, vl); + return __riscv_vfnmsac_vv_f16m1(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsac_vf_f16m1( @@ -58,7 +58,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfnmsac_vf_f16m1(vfloat16m1_t vd, _Float16 rs1, vfloat16m1_t vs2, size_t vl) { - return vfnmsac_vf_f16m1(vd, rs1, vs2, vl); + return __riscv_vfnmsac_vf_f16m1(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsac_vv_f16m2( @@ -67,7 +67,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vfnmsac_vv_f16m2(vfloat16m2_t vd, vfloat16m2_t vs1, vfloat16m2_t vs2, size_t vl) { - return vfnmsac_vv_f16m2(vd, vs1, vs2, vl); + return __riscv_vfnmsac_vv_f16m2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsac_vf_f16m2( @@ -76,7 +76,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vfnmsac_vf_f16m2(vfloat16m2_t vd, _Float16 rs1, vfloat16m2_t vs2, size_t vl) { - return vfnmsac_vf_f16m2(vd, rs1, vs2, vl); + return __riscv_vfnmsac_vf_f16m2(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsac_vv_f16m4( @@ -85,7 +85,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vfnmsac_vv_f16m4(vfloat16m4_t vd, vfloat16m4_t vs1, vfloat16m4_t vs2, size_t vl) { - return vfnmsac_vv_f16m4(vd, vs1, vs2, vl); + return __riscv_vfnmsac_vv_f16m4(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsac_vf_f16m4( @@ -94,7 +94,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vfnmsac_vf_f16m4(vfloat16m4_t vd, _Float16 rs1, vfloat16m4_t vs2, size_t vl) { - return vfnmsac_vf_f16m4(vd, rs1, vs2, vl); + return __riscv_vfnmsac_vf_f16m4(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsac_vv_f16m8( @@ -103,7 +103,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vfnmsac_vv_f16m8(vfloat16m8_t vd, vfloat16m8_t vs1, vfloat16m8_t vs2, size_t vl) { - return vfnmsac_vv_f16m8(vd, vs1, vs2, vl); + return __riscv_vfnmsac_vv_f16m8(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsac_vf_f16m8( @@ -112,7 +112,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vfnmsac_vf_f16m8(vfloat16m8_t vd, _Float16 rs1, vfloat16m8_t vs2, size_t vl) { - return vfnmsac_vf_f16m8(vd, rs1, vs2, vl); + return __riscv_vfnmsac_vf_f16m8(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsac_vv_f32mf2( @@ -121,7 +121,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfnmsac_vv_f32mf2(vfloat32mf2_t vd, vfloat32mf2_t vs1, vfloat32mf2_t vs2, size_t vl) { - return vfnmsac_vv_f32mf2(vd, vs1, vs2, vl); + return __riscv_vfnmsac_vv_f32mf2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsac_vf_f32mf2( @@ -130,7 +130,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfnmsac_vf_f32mf2(vfloat32mf2_t vd, float rs1, vfloat32mf2_t vs2, size_t vl) { - return vfnmsac_vf_f32mf2(vd, rs1, vs2, vl); + return __riscv_vfnmsac_vf_f32mf2(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsac_vv_f32m1( @@ -139,7 +139,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfnmsac_vv_f32m1(vfloat32m1_t vd, vfloat32m1_t vs1, vfloat32m1_t vs2, size_t vl) { - return vfnmsac_vv_f32m1(vd, vs1, vs2, vl); + return __riscv_vfnmsac_vv_f32m1(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsac_vf_f32m1( @@ -148,7 +148,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfnmsac_vf_f32m1(vfloat32m1_t vd, float rs1, vfloat32m1_t vs2, size_t vl) { - return vfnmsac_vf_f32m1(vd, rs1, vs2, vl); + return __riscv_vfnmsac_vf_f32m1(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsac_vv_f32m2( @@ -157,7 +157,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfnmsac_vv_f32m2(vfloat32m2_t vd, vfloat32m2_t vs1, vfloat32m2_t vs2, size_t vl) { - return vfnmsac_vv_f32m2(vd, vs1, vs2, vl); + return __riscv_vfnmsac_vv_f32m2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsac_vf_f32m2( @@ -166,7 +166,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfnmsac_vf_f32m2(vfloat32m2_t vd, float rs1, vfloat32m2_t vs2, size_t vl) { - return vfnmsac_vf_f32m2(vd, rs1, vs2, vl); + return __riscv_vfnmsac_vf_f32m2(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsac_vv_f32m4( @@ -175,7 +175,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfnmsac_vv_f32m4(vfloat32m4_t vd, vfloat32m4_t vs1, vfloat32m4_t vs2, size_t vl) { - return vfnmsac_vv_f32m4(vd, vs1, vs2, vl); + return __riscv_vfnmsac_vv_f32m4(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsac_vf_f32m4( @@ -184,7 +184,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfnmsac_vf_f32m4(vfloat32m4_t vd, float rs1, vfloat32m4_t vs2, size_t vl) { - return vfnmsac_vf_f32m4(vd, rs1, vs2, vl); + return __riscv_vfnmsac_vf_f32m4(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsac_vv_f32m8( @@ -193,7 +193,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfnmsac_vv_f32m8(vfloat32m8_t vd, vfloat32m8_t vs1, vfloat32m8_t vs2, size_t vl) { - return vfnmsac_vv_f32m8(vd, vs1, vs2, vl); + return __riscv_vfnmsac_vv_f32m8(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsac_vf_f32m8( @@ -202,7 +202,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfnmsac_vf_f32m8(vfloat32m8_t vd, float rs1, vfloat32m8_t vs2, size_t vl) { - return vfnmsac_vf_f32m8(vd, rs1, vs2, vl); + return __riscv_vfnmsac_vf_f32m8(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsac_vv_f64m1( @@ -211,7 +211,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfnmsac_vv_f64m1(vfloat64m1_t vd, vfloat64m1_t vs1, vfloat64m1_t vs2, size_t vl) { - return vfnmsac_vv_f64m1(vd, vs1, vs2, vl); + return __riscv_vfnmsac_vv_f64m1(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsac_vf_f64m1( @@ -220,7 +220,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfnmsac_vf_f64m1(vfloat64m1_t vd, double rs1, vfloat64m1_t vs2, size_t vl) { - return vfnmsac_vf_f64m1(vd, rs1, vs2, vl); + return __riscv_vfnmsac_vf_f64m1(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsac_vv_f64m2( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfnmsac_vv_f64m2(vfloat64m2_t vd, vfloat64m2_t vs1, vfloat64m2_t vs2, size_t vl) { - return vfnmsac_vv_f64m2(vd, vs1, vs2, vl); + return __riscv_vfnmsac_vv_f64m2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsac_vf_f64m2( @@ -238,7 +238,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfnmsac_vf_f64m2(vfloat64m2_t vd, double rs1, vfloat64m2_t vs2, size_t vl) { - return vfnmsac_vf_f64m2(vd, rs1, vs2, vl); + return __riscv_vfnmsac_vf_f64m2(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsac_vv_f64m4( @@ -247,7 +247,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfnmsac_vv_f64m4(vfloat64m4_t vd, vfloat64m4_t vs1, vfloat64m4_t vs2, size_t vl) { - return vfnmsac_vv_f64m4(vd, vs1, vs2, vl); + return __riscv_vfnmsac_vv_f64m4(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsac_vf_f64m4( @@ -256,7 +256,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfnmsac_vf_f64m4(vfloat64m4_t vd, double rs1, vfloat64m4_t vs2, size_t vl) { - return vfnmsac_vf_f64m4(vd, rs1, vs2, vl); + return __riscv_vfnmsac_vf_f64m4(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsac_vv_f64m8( @@ -265,7 +265,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfnmsac_vv_f64m8(vfloat64m8_t vd, vfloat64m8_t vs1, vfloat64m8_t vs2, size_t vl) { - return vfnmsac_vv_f64m8(vd, vs1, vs2, vl); + return __riscv_vfnmsac_vv_f64m8(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsac_vf_f64m8( @@ -274,7 +274,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfnmsac_vf_f64m8(vfloat64m8_t vd, double rs1, vfloat64m8_t vs2, size_t vl) { - return vfnmsac_vf_f64m8(vd, rs1, vs2, vl); + return __riscv_vfnmsac_vf_f64m8(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsac_vv_f16mf4_m( @@ -283,7 +283,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vfnmsac_vv_f16mf4_m(vbool64_t mask, vfloat16mf4_t vd, vfloat16mf4_t vs1, vfloat16mf4_t vs2, size_t vl) { - return vfnmsac_vv_f16mf4_m(mask, vd, vs1, vs2, vl); + return __riscv_vfnmsac_vv_f16mf4_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsac_vf_f16mf4_m( @@ -292,7 +292,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vfnmsac_vf_f16mf4_m(vbool64_t mask, vfloat16mf4_t vd, _Float16 rs1, vfloat16mf4_t vs2, size_t vl) { - return vfnmsac_vf_f16mf4_m(mask, vd, rs1, vs2, vl); + return __riscv_vfnmsac_vf_f16mf4_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsac_vv_f16mf2_m( @@ -301,7 +301,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vfnmsac_vv_f16mf2_m(vbool32_t mask, vfloat16mf2_t vd, vfloat16mf2_t vs1, vfloat16mf2_t vs2, size_t vl) { - return vfnmsac_vv_f16mf2_m(mask, vd, vs1, vs2, vl); + return __riscv_vfnmsac_vv_f16mf2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsac_vf_f16mf2_m( @@ -310,7 +310,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vfnmsac_vf_f16mf2_m(vbool32_t mask, vfloat16mf2_t vd, _Float16 rs1, vfloat16mf2_t vs2, size_t vl) { - return vfnmsac_vf_f16mf2_m(mask, vd, rs1, vs2, vl); + return __riscv_vfnmsac_vf_f16mf2_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsac_vv_f16m1_m( @@ -319,7 +319,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfnmsac_vv_f16m1_m(vbool16_t mask, vfloat16m1_t vd, vfloat16m1_t vs1, vfloat16m1_t vs2, size_t vl) { - return vfnmsac_vv_f16m1_m(mask, vd, vs1, vs2, vl); + return __riscv_vfnmsac_vv_f16m1_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsac_vf_f16m1_m( @@ -328,7 +328,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfnmsac_vf_f16m1_m(vbool16_t mask, vfloat16m1_t vd, _Float16 rs1, vfloat16m1_t vs2, size_t vl) { - return vfnmsac_vf_f16m1_m(mask, vd, rs1, vs2, vl); + return __riscv_vfnmsac_vf_f16m1_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsac_vv_f16m2_m( @@ -337,7 +337,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vfnmsac_vv_f16m2_m(vbool8_t mask, vfloat16m2_t vd, vfloat16m2_t vs1, vfloat16m2_t vs2, size_t vl) { - return vfnmsac_vv_f16m2_m(mask, vd, vs1, vs2, vl); + return __riscv_vfnmsac_vv_f16m2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsac_vf_f16m2_m( @@ -346,7 +346,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vfnmsac_vf_f16m2_m(vbool8_t mask, vfloat16m2_t vd, _Float16 rs1, vfloat16m2_t vs2, size_t vl) { - return vfnmsac_vf_f16m2_m(mask, vd, rs1, vs2, vl); + return __riscv_vfnmsac_vf_f16m2_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsac_vv_f16m4_m( @@ -355,7 +355,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vfnmsac_vv_f16m4_m(vbool4_t mask, vfloat16m4_t vd, vfloat16m4_t vs1, vfloat16m4_t vs2, size_t vl) { - return vfnmsac_vv_f16m4_m(mask, vd, vs1, vs2, vl); + return __riscv_vfnmsac_vv_f16m4_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsac_vf_f16m4_m( @@ -364,7 +364,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vfnmsac_vf_f16m4_m(vbool4_t mask, vfloat16m4_t vd, _Float16 rs1, vfloat16m4_t vs2, size_t vl) { - return vfnmsac_vf_f16m4_m(mask, vd, rs1, vs2, vl); + return __riscv_vfnmsac_vf_f16m4_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsac_vv_f16m8_m( @@ -373,7 +373,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vfnmsac_vv_f16m8_m(vbool2_t mask, vfloat16m8_t vd, vfloat16m8_t vs1, vfloat16m8_t vs2, size_t vl) { - return vfnmsac_vv_f16m8_m(mask, vd, vs1, vs2, vl); + return __riscv_vfnmsac_vv_f16m8_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsac_vf_f16m8_m( @@ -382,7 +382,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vfnmsac_vf_f16m8_m(vbool2_t mask, vfloat16m8_t vd, _Float16 rs1, vfloat16m8_t vs2, size_t vl) { - return vfnmsac_vf_f16m8_m(mask, vd, rs1, vs2, vl); + return __riscv_vfnmsac_vf_f16m8_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsac_vv_f32mf2_m( @@ -391,7 +391,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfnmsac_vv_f32mf2_m(vbool64_t mask, vfloat32mf2_t vd, vfloat32mf2_t vs1, vfloat32mf2_t vs2, size_t vl) { - return vfnmsac_vv_f32mf2_m(mask, vd, vs1, vs2, vl); + return __riscv_vfnmsac_vv_f32mf2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsac_vf_f32mf2_m( @@ -400,7 +400,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfnmsac_vf_f32mf2_m(vbool64_t mask, vfloat32mf2_t vd, float rs1, vfloat32mf2_t vs2, size_t vl) { - return vfnmsac_vf_f32mf2_m(mask, vd, rs1, vs2, vl); + return __riscv_vfnmsac_vf_f32mf2_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsac_vv_f32m1_m( @@ -409,7 +409,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfnmsac_vv_f32m1_m(vbool32_t mask, vfloat32m1_t vd, vfloat32m1_t vs1, vfloat32m1_t vs2, size_t vl) { - return vfnmsac_vv_f32m1_m(mask, vd, vs1, vs2, vl); + return __riscv_vfnmsac_vv_f32m1_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsac_vf_f32m1_m( @@ -418,7 +418,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfnmsac_vf_f32m1_m(vbool32_t mask, vfloat32m1_t vd, float rs1, vfloat32m1_t vs2, size_t vl) { - return vfnmsac_vf_f32m1_m(mask, vd, rs1, vs2, vl); + return __riscv_vfnmsac_vf_f32m1_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsac_vv_f32m2_m( @@ -427,7 +427,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfnmsac_vv_f32m2_m(vbool16_t mask, vfloat32m2_t vd, vfloat32m2_t vs1, vfloat32m2_t vs2, size_t vl) { - return vfnmsac_vv_f32m2_m(mask, vd, vs1, vs2, vl); + return __riscv_vfnmsac_vv_f32m2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsac_vf_f32m2_m( @@ -436,7 +436,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfnmsac_vf_f32m2_m(vbool16_t mask, vfloat32m2_t vd, float rs1, vfloat32m2_t vs2, size_t vl) { - return vfnmsac_vf_f32m2_m(mask, vd, rs1, vs2, vl); + return __riscv_vfnmsac_vf_f32m2_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsac_vv_f32m4_m( @@ -445,7 +445,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfnmsac_vv_f32m4_m(vbool8_t mask, vfloat32m4_t vd, vfloat32m4_t vs1, vfloat32m4_t vs2, size_t vl) { - return vfnmsac_vv_f32m4_m(mask, vd, vs1, vs2, vl); + return __riscv_vfnmsac_vv_f32m4_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsac_vf_f32m4_m( @@ -454,7 +454,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfnmsac_vf_f32m4_m(vbool8_t mask, vfloat32m4_t vd, float rs1, vfloat32m4_t vs2, size_t vl) { - return vfnmsac_vf_f32m4_m(mask, vd, rs1, vs2, vl); + return __riscv_vfnmsac_vf_f32m4_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsac_vv_f32m8_m( @@ -463,7 +463,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfnmsac_vv_f32m8_m(vbool4_t mask, vfloat32m8_t vd, vfloat32m8_t vs1, vfloat32m8_t vs2, size_t vl) { - return vfnmsac_vv_f32m8_m(mask, vd, vs1, vs2, vl); + return __riscv_vfnmsac_vv_f32m8_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsac_vf_f32m8_m( @@ -472,7 +472,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfnmsac_vf_f32m8_m(vbool4_t mask, vfloat32m8_t vd, float rs1, vfloat32m8_t vs2, size_t vl) { - return vfnmsac_vf_f32m8_m(mask, vd, rs1, vs2, vl); + return __riscv_vfnmsac_vf_f32m8_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsac_vv_f64m1_m( @@ -481,7 +481,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfnmsac_vv_f64m1_m(vbool64_t mask, vfloat64m1_t vd, vfloat64m1_t vs1, vfloat64m1_t vs2, size_t vl) { - return vfnmsac_vv_f64m1_m(mask, vd, vs1, vs2, vl); + return __riscv_vfnmsac_vv_f64m1_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsac_vf_f64m1_m( @@ -490,7 +490,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfnmsac_vf_f64m1_m(vbool64_t mask, vfloat64m1_t vd, double rs1, vfloat64m1_t vs2, size_t vl) { - return vfnmsac_vf_f64m1_m(mask, vd, rs1, vs2, vl); + return __riscv_vfnmsac_vf_f64m1_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsac_vv_f64m2_m( @@ -499,7 +499,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfnmsac_vv_f64m2_m(vbool32_t mask, vfloat64m2_t vd, vfloat64m2_t vs1, vfloat64m2_t vs2, size_t vl) { - return vfnmsac_vv_f64m2_m(mask, vd, vs1, vs2, vl); + return __riscv_vfnmsac_vv_f64m2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsac_vf_f64m2_m( @@ -508,7 +508,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfnmsac_vf_f64m2_m(vbool32_t mask, vfloat64m2_t vd, double rs1, vfloat64m2_t vs2, size_t vl) { - return vfnmsac_vf_f64m2_m(mask, vd, rs1, vs2, vl); + return __riscv_vfnmsac_vf_f64m2_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsac_vv_f64m4_m( @@ -517,7 +517,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfnmsac_vv_f64m4_m(vbool16_t mask, vfloat64m4_t vd, vfloat64m4_t vs1, vfloat64m4_t vs2, size_t vl) { - return vfnmsac_vv_f64m4_m(mask, vd, vs1, vs2, vl); + return __riscv_vfnmsac_vv_f64m4_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsac_vf_f64m4_m( @@ -526,7 +526,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfnmsac_vf_f64m4_m(vbool16_t mask, vfloat64m4_t vd, double rs1, vfloat64m4_t vs2, size_t vl) { - return vfnmsac_vf_f64m4_m(mask, vd, rs1, vs2, vl); + return __riscv_vfnmsac_vf_f64m4_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsac_vv_f64m8_m( @@ -535,7 +535,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfnmsac_vv_f64m8_m(vbool8_t mask, vfloat64m8_t vd, vfloat64m8_t vs1, vfloat64m8_t vs2, size_t vl) { - return vfnmsac_vv_f64m8_m(mask, vd, vs1, vs2, vl); + return __riscv_vfnmsac_vv_f64m8_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsac_vf_f64m8_m( @@ -544,6 +544,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfnmsac_vf_f64m8_m(vbool8_t mask, vfloat64m8_t vd, double rs1, vfloat64m8_t vs2, size_t vl) { - return vfnmsac_vf_f64m8_m(mask, vd, rs1, vs2, vl); + return __riscv_vfnmsac_vf_f64m8_m(mask, vd, rs1, vs2, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfnmsub.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfnmsub.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfnmsub.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfnmsub.c @@ -13,7 +13,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vfnmsub_vv_f16mf4(vfloat16mf4_t vd, vfloat16mf4_t vs1, vfloat16mf4_t vs2, size_t vl) { - return vfnmsub_vv_f16mf4(vd, vs1, vs2, vl); + return __riscv_vfnmsub_vv_f16mf4(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsub_vf_f16mf4( @@ -22,7 +22,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vfnmsub_vf_f16mf4(vfloat16mf4_t vd, _Float16 rs1, vfloat16mf4_t vs2, size_t vl) { - return vfnmsub_vf_f16mf4(vd, rs1, vs2, vl); + return __riscv_vfnmsub_vf_f16mf4(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsub_vv_f16mf2( @@ -31,7 +31,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vfnmsub_vv_f16mf2(vfloat16mf2_t vd, vfloat16mf2_t vs1, vfloat16mf2_t vs2, size_t vl) { - return vfnmsub_vv_f16mf2(vd, vs1, vs2, vl); + return __riscv_vfnmsub_vv_f16mf2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsub_vf_f16mf2( @@ -40,7 +40,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vfnmsub_vf_f16mf2(vfloat16mf2_t vd, _Float16 rs1, vfloat16mf2_t vs2, size_t vl) { - return vfnmsub_vf_f16mf2(vd, rs1, vs2, vl); + return __riscv_vfnmsub_vf_f16mf2(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsub_vv_f16m1( @@ -49,7 +49,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfnmsub_vv_f16m1(vfloat16m1_t vd, vfloat16m1_t vs1, vfloat16m1_t vs2, size_t vl) { - return vfnmsub_vv_f16m1(vd, vs1, vs2, vl); + return __riscv_vfnmsub_vv_f16m1(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsub_vf_f16m1( @@ -58,7 +58,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfnmsub_vf_f16m1(vfloat16m1_t vd, _Float16 rs1, vfloat16m1_t vs2, size_t vl) { - return vfnmsub_vf_f16m1(vd, rs1, vs2, vl); + return __riscv_vfnmsub_vf_f16m1(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsub_vv_f16m2( @@ -67,7 +67,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vfnmsub_vv_f16m2(vfloat16m2_t vd, vfloat16m2_t vs1, vfloat16m2_t vs2, size_t vl) { - return vfnmsub_vv_f16m2(vd, vs1, vs2, vl); + return __riscv_vfnmsub_vv_f16m2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsub_vf_f16m2( @@ -76,7 +76,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vfnmsub_vf_f16m2(vfloat16m2_t vd, _Float16 rs1, vfloat16m2_t vs2, size_t vl) { - return vfnmsub_vf_f16m2(vd, rs1, vs2, vl); + return __riscv_vfnmsub_vf_f16m2(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsub_vv_f16m4( @@ -85,7 +85,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vfnmsub_vv_f16m4(vfloat16m4_t vd, vfloat16m4_t vs1, vfloat16m4_t vs2, size_t vl) { - return vfnmsub_vv_f16m4(vd, vs1, vs2, vl); + return __riscv_vfnmsub_vv_f16m4(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsub_vf_f16m4( @@ -94,7 +94,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vfnmsub_vf_f16m4(vfloat16m4_t vd, _Float16 rs1, vfloat16m4_t vs2, size_t vl) { - return vfnmsub_vf_f16m4(vd, rs1, vs2, vl); + return __riscv_vfnmsub_vf_f16m4(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsub_vv_f16m8( @@ -103,7 +103,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vfnmsub_vv_f16m8(vfloat16m8_t vd, vfloat16m8_t vs1, vfloat16m8_t vs2, size_t vl) { - return vfnmsub_vv_f16m8(vd, vs1, vs2, vl); + return __riscv_vfnmsub_vv_f16m8(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsub_vf_f16m8( @@ -112,7 +112,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vfnmsub_vf_f16m8(vfloat16m8_t vd, _Float16 rs1, vfloat16m8_t vs2, size_t vl) { - return vfnmsub_vf_f16m8(vd, rs1, vs2, vl); + return __riscv_vfnmsub_vf_f16m8(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsub_vv_f32mf2( @@ -121,7 +121,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfnmsub_vv_f32mf2(vfloat32mf2_t vd, vfloat32mf2_t vs1, vfloat32mf2_t vs2, size_t vl) { - return vfnmsub_vv_f32mf2(vd, vs1, vs2, vl); + return __riscv_vfnmsub_vv_f32mf2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsub_vf_f32mf2( @@ -130,7 +130,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfnmsub_vf_f32mf2(vfloat32mf2_t vd, float rs1, vfloat32mf2_t vs2, size_t vl) { - return vfnmsub_vf_f32mf2(vd, rs1, vs2, vl); + return __riscv_vfnmsub_vf_f32mf2(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsub_vv_f32m1( @@ -139,7 +139,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfnmsub_vv_f32m1(vfloat32m1_t vd, vfloat32m1_t vs1, vfloat32m1_t vs2, size_t vl) { - return vfnmsub_vv_f32m1(vd, vs1, vs2, vl); + return __riscv_vfnmsub_vv_f32m1(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsub_vf_f32m1( @@ -148,7 +148,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfnmsub_vf_f32m1(vfloat32m1_t vd, float rs1, vfloat32m1_t vs2, size_t vl) { - return vfnmsub_vf_f32m1(vd, rs1, vs2, vl); + return __riscv_vfnmsub_vf_f32m1(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsub_vv_f32m2( @@ -157,7 +157,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfnmsub_vv_f32m2(vfloat32m2_t vd, vfloat32m2_t vs1, vfloat32m2_t vs2, size_t vl) { - return vfnmsub_vv_f32m2(vd, vs1, vs2, vl); + return __riscv_vfnmsub_vv_f32m2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsub_vf_f32m2( @@ -166,7 +166,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfnmsub_vf_f32m2(vfloat32m2_t vd, float rs1, vfloat32m2_t vs2, size_t vl) { - return vfnmsub_vf_f32m2(vd, rs1, vs2, vl); + return __riscv_vfnmsub_vf_f32m2(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsub_vv_f32m4( @@ -175,7 +175,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfnmsub_vv_f32m4(vfloat32m4_t vd, vfloat32m4_t vs1, vfloat32m4_t vs2, size_t vl) { - return vfnmsub_vv_f32m4(vd, vs1, vs2, vl); + return __riscv_vfnmsub_vv_f32m4(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsub_vf_f32m4( @@ -184,7 +184,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfnmsub_vf_f32m4(vfloat32m4_t vd, float rs1, vfloat32m4_t vs2, size_t vl) { - return vfnmsub_vf_f32m4(vd, rs1, vs2, vl); + return __riscv_vfnmsub_vf_f32m4(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsub_vv_f32m8( @@ -193,7 +193,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfnmsub_vv_f32m8(vfloat32m8_t vd, vfloat32m8_t vs1, vfloat32m8_t vs2, size_t vl) { - return vfnmsub_vv_f32m8(vd, vs1, vs2, vl); + return __riscv_vfnmsub_vv_f32m8(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsub_vf_f32m8( @@ -202,7 +202,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfnmsub_vf_f32m8(vfloat32m8_t vd, float rs1, vfloat32m8_t vs2, size_t vl) { - return vfnmsub_vf_f32m8(vd, rs1, vs2, vl); + return __riscv_vfnmsub_vf_f32m8(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsub_vv_f64m1( @@ -211,7 +211,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfnmsub_vv_f64m1(vfloat64m1_t vd, vfloat64m1_t vs1, vfloat64m1_t vs2, size_t vl) { - return vfnmsub_vv_f64m1(vd, vs1, vs2, vl); + return __riscv_vfnmsub_vv_f64m1(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsub_vf_f64m1( @@ -220,7 +220,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfnmsub_vf_f64m1(vfloat64m1_t vd, double rs1, vfloat64m1_t vs2, size_t vl) { - return vfnmsub_vf_f64m1(vd, rs1, vs2, vl); + return __riscv_vfnmsub_vf_f64m1(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsub_vv_f64m2( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfnmsub_vv_f64m2(vfloat64m2_t vd, vfloat64m2_t vs1, vfloat64m2_t vs2, size_t vl) { - return vfnmsub_vv_f64m2(vd, vs1, vs2, vl); + return __riscv_vfnmsub_vv_f64m2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsub_vf_f64m2( @@ -238,7 +238,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfnmsub_vf_f64m2(vfloat64m2_t vd, double rs1, vfloat64m2_t vs2, size_t vl) { - return vfnmsub_vf_f64m2(vd, rs1, vs2, vl); + return __riscv_vfnmsub_vf_f64m2(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsub_vv_f64m4( @@ -247,7 +247,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfnmsub_vv_f64m4(vfloat64m4_t vd, vfloat64m4_t vs1, vfloat64m4_t vs2, size_t vl) { - return vfnmsub_vv_f64m4(vd, vs1, vs2, vl); + return __riscv_vfnmsub_vv_f64m4(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsub_vf_f64m4( @@ -256,7 +256,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfnmsub_vf_f64m4(vfloat64m4_t vd, double rs1, vfloat64m4_t vs2, size_t vl) { - return vfnmsub_vf_f64m4(vd, rs1, vs2, vl); + return __riscv_vfnmsub_vf_f64m4(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsub_vv_f64m8( @@ -265,7 +265,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfnmsub_vv_f64m8(vfloat64m8_t vd, vfloat64m8_t vs1, vfloat64m8_t vs2, size_t vl) { - return vfnmsub_vv_f64m8(vd, vs1, vs2, vl); + return __riscv_vfnmsub_vv_f64m8(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsub_vf_f64m8( @@ -274,7 +274,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfnmsub_vf_f64m8(vfloat64m8_t vd, double rs1, vfloat64m8_t vs2, size_t vl) { - return vfnmsub_vf_f64m8(vd, rs1, vs2, vl); + return __riscv_vfnmsub_vf_f64m8(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsub_vv_f16mf4_m( @@ -283,7 +283,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vfnmsub_vv_f16mf4_m(vbool64_t mask, vfloat16mf4_t vd, vfloat16mf4_t vs1, vfloat16mf4_t vs2, size_t vl) { - return vfnmsub_vv_f16mf4_m(mask, vd, vs1, vs2, vl); + return __riscv_vfnmsub_vv_f16mf4_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsub_vf_f16mf4_m( @@ -292,7 +292,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vfnmsub_vf_f16mf4_m(vbool64_t mask, vfloat16mf4_t vd, _Float16 rs1, vfloat16mf4_t vs2, size_t vl) { - return vfnmsub_vf_f16mf4_m(mask, vd, rs1, vs2, vl); + return __riscv_vfnmsub_vf_f16mf4_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsub_vv_f16mf2_m( @@ -301,7 +301,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vfnmsub_vv_f16mf2_m(vbool32_t mask, vfloat16mf2_t vd, vfloat16mf2_t vs1, vfloat16mf2_t vs2, size_t vl) { - return vfnmsub_vv_f16mf2_m(mask, vd, vs1, vs2, vl); + return __riscv_vfnmsub_vv_f16mf2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsub_vf_f16mf2_m( @@ -310,7 +310,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vfnmsub_vf_f16mf2_m(vbool32_t mask, vfloat16mf2_t vd, _Float16 rs1, vfloat16mf2_t vs2, size_t vl) { - return vfnmsub_vf_f16mf2_m(mask, vd, rs1, vs2, vl); + return __riscv_vfnmsub_vf_f16mf2_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsub_vv_f16m1_m( @@ -319,7 +319,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfnmsub_vv_f16m1_m(vbool16_t mask, vfloat16m1_t vd, vfloat16m1_t vs1, vfloat16m1_t vs2, size_t vl) { - return vfnmsub_vv_f16m1_m(mask, vd, vs1, vs2, vl); + return __riscv_vfnmsub_vv_f16m1_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsub_vf_f16m1_m( @@ -328,7 +328,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfnmsub_vf_f16m1_m(vbool16_t mask, vfloat16m1_t vd, _Float16 rs1, vfloat16m1_t vs2, size_t vl) { - return vfnmsub_vf_f16m1_m(mask, vd, rs1, vs2, vl); + return __riscv_vfnmsub_vf_f16m1_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsub_vv_f16m2_m( @@ -337,7 +337,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vfnmsub_vv_f16m2_m(vbool8_t mask, vfloat16m2_t vd, vfloat16m2_t vs1, vfloat16m2_t vs2, size_t vl) { - return vfnmsub_vv_f16m2_m(mask, vd, vs1, vs2, vl); + return __riscv_vfnmsub_vv_f16m2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsub_vf_f16m2_m( @@ -346,7 +346,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vfnmsub_vf_f16m2_m(vbool8_t mask, vfloat16m2_t vd, _Float16 rs1, vfloat16m2_t vs2, size_t vl) { - return vfnmsub_vf_f16m2_m(mask, vd, rs1, vs2, vl); + return __riscv_vfnmsub_vf_f16m2_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsub_vv_f16m4_m( @@ -355,7 +355,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vfnmsub_vv_f16m4_m(vbool4_t mask, vfloat16m4_t vd, vfloat16m4_t vs1, vfloat16m4_t vs2, size_t vl) { - return vfnmsub_vv_f16m4_m(mask, vd, vs1, vs2, vl); + return __riscv_vfnmsub_vv_f16m4_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsub_vf_f16m4_m( @@ -364,7 +364,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vfnmsub_vf_f16m4_m(vbool4_t mask, vfloat16m4_t vd, _Float16 rs1, vfloat16m4_t vs2, size_t vl) { - return vfnmsub_vf_f16m4_m(mask, vd, rs1, vs2, vl); + return __riscv_vfnmsub_vf_f16m4_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsub_vv_f16m8_m( @@ -373,7 +373,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vfnmsub_vv_f16m8_m(vbool2_t mask, vfloat16m8_t vd, vfloat16m8_t vs1, vfloat16m8_t vs2, size_t vl) { - return vfnmsub_vv_f16m8_m(mask, vd, vs1, vs2, vl); + return __riscv_vfnmsub_vv_f16m8_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsub_vf_f16m8_m( @@ -382,7 +382,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vfnmsub_vf_f16m8_m(vbool2_t mask, vfloat16m8_t vd, _Float16 rs1, vfloat16m8_t vs2, size_t vl) { - return vfnmsub_vf_f16m8_m(mask, vd, rs1, vs2, vl); + return __riscv_vfnmsub_vf_f16m8_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsub_vv_f32mf2_m( @@ -391,7 +391,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfnmsub_vv_f32mf2_m(vbool64_t mask, vfloat32mf2_t vd, vfloat32mf2_t vs1, vfloat32mf2_t vs2, size_t vl) { - return vfnmsub_vv_f32mf2_m(mask, vd, vs1, vs2, vl); + return __riscv_vfnmsub_vv_f32mf2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsub_vf_f32mf2_m( @@ -400,7 +400,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfnmsub_vf_f32mf2_m(vbool64_t mask, vfloat32mf2_t vd, float rs1, vfloat32mf2_t vs2, size_t vl) { - return vfnmsub_vf_f32mf2_m(mask, vd, rs1, vs2, vl); + return __riscv_vfnmsub_vf_f32mf2_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsub_vv_f32m1_m( @@ -409,7 +409,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfnmsub_vv_f32m1_m(vbool32_t mask, vfloat32m1_t vd, vfloat32m1_t vs1, vfloat32m1_t vs2, size_t vl) { - return vfnmsub_vv_f32m1_m(mask, vd, vs1, vs2, vl); + return __riscv_vfnmsub_vv_f32m1_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsub_vf_f32m1_m( @@ -418,7 +418,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfnmsub_vf_f32m1_m(vbool32_t mask, vfloat32m1_t vd, float rs1, vfloat32m1_t vs2, size_t vl) { - return vfnmsub_vf_f32m1_m(mask, vd, rs1, vs2, vl); + return __riscv_vfnmsub_vf_f32m1_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsub_vv_f32m2_m( @@ -427,7 +427,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfnmsub_vv_f32m2_m(vbool16_t mask, vfloat32m2_t vd, vfloat32m2_t vs1, vfloat32m2_t vs2, size_t vl) { - return vfnmsub_vv_f32m2_m(mask, vd, vs1, vs2, vl); + return __riscv_vfnmsub_vv_f32m2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsub_vf_f32m2_m( @@ -436,7 +436,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfnmsub_vf_f32m2_m(vbool16_t mask, vfloat32m2_t vd, float rs1, vfloat32m2_t vs2, size_t vl) { - return vfnmsub_vf_f32m2_m(mask, vd, rs1, vs2, vl); + return __riscv_vfnmsub_vf_f32m2_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsub_vv_f32m4_m( @@ -445,7 +445,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfnmsub_vv_f32m4_m(vbool8_t mask, vfloat32m4_t vd, vfloat32m4_t vs1, vfloat32m4_t vs2, size_t vl) { - return vfnmsub_vv_f32m4_m(mask, vd, vs1, vs2, vl); + return __riscv_vfnmsub_vv_f32m4_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsub_vf_f32m4_m( @@ -454,7 +454,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfnmsub_vf_f32m4_m(vbool8_t mask, vfloat32m4_t vd, float rs1, vfloat32m4_t vs2, size_t vl) { - return vfnmsub_vf_f32m4_m(mask, vd, rs1, vs2, vl); + return __riscv_vfnmsub_vf_f32m4_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsub_vv_f32m8_m( @@ -463,7 +463,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfnmsub_vv_f32m8_m(vbool4_t mask, vfloat32m8_t vd, vfloat32m8_t vs1, vfloat32m8_t vs2, size_t vl) { - return vfnmsub_vv_f32m8_m(mask, vd, vs1, vs2, vl); + return __riscv_vfnmsub_vv_f32m8_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsub_vf_f32m8_m( @@ -472,7 +472,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfnmsub_vf_f32m8_m(vbool4_t mask, vfloat32m8_t vd, float rs1, vfloat32m8_t vs2, size_t vl) { - return vfnmsub_vf_f32m8_m(mask, vd, rs1, vs2, vl); + return __riscv_vfnmsub_vf_f32m8_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsub_vv_f64m1_m( @@ -481,7 +481,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfnmsub_vv_f64m1_m(vbool64_t mask, vfloat64m1_t vd, vfloat64m1_t vs1, vfloat64m1_t vs2, size_t vl) { - return vfnmsub_vv_f64m1_m(mask, vd, vs1, vs2, vl); + return __riscv_vfnmsub_vv_f64m1_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsub_vf_f64m1_m( @@ -490,7 +490,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfnmsub_vf_f64m1_m(vbool64_t mask, vfloat64m1_t vd, double rs1, vfloat64m1_t vs2, size_t vl) { - return vfnmsub_vf_f64m1_m(mask, vd, rs1, vs2, vl); + return __riscv_vfnmsub_vf_f64m1_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsub_vv_f64m2_m( @@ -499,7 +499,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfnmsub_vv_f64m2_m(vbool32_t mask, vfloat64m2_t vd, vfloat64m2_t vs1, vfloat64m2_t vs2, size_t vl) { - return vfnmsub_vv_f64m2_m(mask, vd, vs1, vs2, vl); + return __riscv_vfnmsub_vv_f64m2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsub_vf_f64m2_m( @@ -508,7 +508,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfnmsub_vf_f64m2_m(vbool32_t mask, vfloat64m2_t vd, double rs1, vfloat64m2_t vs2, size_t vl) { - return vfnmsub_vf_f64m2_m(mask, vd, rs1, vs2, vl); + return __riscv_vfnmsub_vf_f64m2_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsub_vv_f64m4_m( @@ -517,7 +517,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfnmsub_vv_f64m4_m(vbool16_t mask, vfloat64m4_t vd, vfloat64m4_t vs1, vfloat64m4_t vs2, size_t vl) { - return vfnmsub_vv_f64m4_m(mask, vd, vs1, vs2, vl); + return __riscv_vfnmsub_vv_f64m4_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsub_vf_f64m4_m( @@ -526,7 +526,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfnmsub_vf_f64m4_m(vbool16_t mask, vfloat64m4_t vd, double rs1, vfloat64m4_t vs2, size_t vl) { - return vfnmsub_vf_f64m4_m(mask, vd, rs1, vs2, vl); + return __riscv_vfnmsub_vf_f64m4_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsub_vv_f64m8_m( @@ -535,7 +535,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfnmsub_vv_f64m8_m(vbool8_t mask, vfloat64m8_t vd, vfloat64m8_t vs1, vfloat64m8_t vs2, size_t vl) { - return vfnmsub_vv_f64m8_m(mask, vd, vs1, vs2, vl); + return __riscv_vfnmsub_vv_f64m8_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfnmsub_vf_f64m8_m( @@ -544,6 +544,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfnmsub_vf_f64m8_m(vbool8_t mask, vfloat64m8_t vd, double rs1, vfloat64m8_t vs2, size_t vl) { - return vfnmsub_vf_f64m8_m(mask, vd, rs1, vs2, vl); + return __riscv_vfnmsub_vf_f64m8_m(mask, vd, rs1, vs2, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfrdiv.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfrdiv.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfrdiv.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfrdiv.c @@ -13,7 +13,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vfrdiv_vf_f16mf4(vfloat16mf4_t op1, _Float16 op2, size_t vl) { - return vfrdiv_vf_f16mf4(op1, op2, vl); + return __riscv_vfrdiv_vf_f16mf4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfrdiv_vf_f16mf2( @@ -22,7 +22,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vfrdiv_vf_f16mf2(vfloat16mf2_t op1, _Float16 op2, size_t vl) { - return vfrdiv_vf_f16mf2(op1, op2, vl); + return __riscv_vfrdiv_vf_f16mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfrdiv_vf_f16m1( @@ -31,7 +31,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfrdiv_vf_f16m1(vfloat16m1_t op1, _Float16 op2, size_t vl) { - return vfrdiv_vf_f16m1(op1, op2, vl); + return __riscv_vfrdiv_vf_f16m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfrdiv_vf_f16m2( @@ -40,7 +40,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vfrdiv_vf_f16m2(vfloat16m2_t op1, _Float16 op2, size_t vl) { - return vfrdiv_vf_f16m2(op1, op2, vl); + return __riscv_vfrdiv_vf_f16m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfrdiv_vf_f16m4( @@ -49,7 +49,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vfrdiv_vf_f16m4(vfloat16m4_t op1, _Float16 op2, size_t vl) { - return vfrdiv_vf_f16m4(op1, op2, vl); + return __riscv_vfrdiv_vf_f16m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfrdiv_vf_f16m8( @@ -58,7 +58,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vfrdiv_vf_f16m8(vfloat16m8_t op1, _Float16 op2, size_t vl) { - return vfrdiv_vf_f16m8(op1, op2, vl); + return __riscv_vfrdiv_vf_f16m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfrdiv_vf_f32mf2( @@ -67,7 +67,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfrdiv_vf_f32mf2(vfloat32mf2_t op1, float op2, size_t vl) { - return vfrdiv_vf_f32mf2(op1, op2, vl); + return __riscv_vfrdiv_vf_f32mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfrdiv_vf_f32m1( @@ -76,7 +76,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfrdiv_vf_f32m1(vfloat32m1_t op1, float op2, size_t vl) { - return vfrdiv_vf_f32m1(op1, op2, vl); + return __riscv_vfrdiv_vf_f32m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfrdiv_vf_f32m2( @@ -85,7 +85,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfrdiv_vf_f32m2(vfloat32m2_t op1, float op2, size_t vl) { - return vfrdiv_vf_f32m2(op1, op2, vl); + return __riscv_vfrdiv_vf_f32m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfrdiv_vf_f32m4( @@ -94,7 +94,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfrdiv_vf_f32m4(vfloat32m4_t op1, float op2, size_t vl) { - return vfrdiv_vf_f32m4(op1, op2, vl); + return __riscv_vfrdiv_vf_f32m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfrdiv_vf_f32m8( @@ -103,7 +103,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfrdiv_vf_f32m8(vfloat32m8_t op1, float op2, size_t vl) { - return vfrdiv_vf_f32m8(op1, op2, vl); + return __riscv_vfrdiv_vf_f32m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfrdiv_vf_f64m1( @@ -112,7 +112,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfrdiv_vf_f64m1(vfloat64m1_t op1, double op2, size_t vl) { - return vfrdiv_vf_f64m1(op1, op2, vl); + return __riscv_vfrdiv_vf_f64m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfrdiv_vf_f64m2( @@ -121,7 +121,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfrdiv_vf_f64m2(vfloat64m2_t op1, double op2, size_t vl) { - return vfrdiv_vf_f64m2(op1, op2, vl); + return __riscv_vfrdiv_vf_f64m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfrdiv_vf_f64m4( @@ -130,7 +130,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfrdiv_vf_f64m4(vfloat64m4_t op1, double op2, size_t vl) { - return vfrdiv_vf_f64m4(op1, op2, vl); + return __riscv_vfrdiv_vf_f64m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfrdiv_vf_f64m8( @@ -139,7 +139,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfrdiv_vf_f64m8(vfloat64m8_t op1, double op2, size_t vl) { - return vfrdiv_vf_f64m8(op1, op2, vl); + return __riscv_vfrdiv_vf_f64m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfrdiv_vf_f16mf4_m( @@ -148,7 +148,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vfrdiv_vf_f16mf4_m(vbool64_t mask, vfloat16mf4_t op1, _Float16 op2, size_t vl) { - return vfrdiv_vf_f16mf4_m(mask, op1, op2, vl); + return __riscv_vfrdiv_vf_f16mf4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfrdiv_vf_f16mf2_m( @@ -157,7 +157,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vfrdiv_vf_f16mf2_m(vbool32_t mask, vfloat16mf2_t op1, _Float16 op2, size_t vl) { - return vfrdiv_vf_f16mf2_m(mask, op1, op2, vl); + return __riscv_vfrdiv_vf_f16mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfrdiv_vf_f16m1_m( @@ -166,7 +166,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfrdiv_vf_f16m1_m(vbool16_t mask, vfloat16m1_t op1, _Float16 op2, size_t vl) { - return vfrdiv_vf_f16m1_m(mask, op1, op2, vl); + return __riscv_vfrdiv_vf_f16m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfrdiv_vf_f16m2_m( @@ -175,7 +175,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vfrdiv_vf_f16m2_m(vbool8_t mask, vfloat16m2_t op1, _Float16 op2, size_t vl) { - return vfrdiv_vf_f16m2_m(mask, op1, op2, vl); + return __riscv_vfrdiv_vf_f16m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfrdiv_vf_f16m4_m( @@ -184,7 +184,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vfrdiv_vf_f16m4_m(vbool4_t mask, vfloat16m4_t op1, _Float16 op2, size_t vl) { - return vfrdiv_vf_f16m4_m(mask, op1, op2, vl); + return __riscv_vfrdiv_vf_f16m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfrdiv_vf_f16m8_m( @@ -193,7 +193,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vfrdiv_vf_f16m8_m(vbool2_t mask, vfloat16m8_t op1, _Float16 op2, size_t vl) { - return vfrdiv_vf_f16m8_m(mask, op1, op2, vl); + return __riscv_vfrdiv_vf_f16m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfrdiv_vf_f32mf2_m( @@ -202,7 +202,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfrdiv_vf_f32mf2_m(vbool64_t mask, vfloat32mf2_t op1, float op2, size_t vl) { - return vfrdiv_vf_f32mf2_m(mask, op1, op2, vl); + return __riscv_vfrdiv_vf_f32mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfrdiv_vf_f32m1_m( @@ -211,7 +211,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfrdiv_vf_f32m1_m(vbool32_t mask, vfloat32m1_t op1, float op2, size_t vl) { - return vfrdiv_vf_f32m1_m(mask, op1, op2, vl); + return __riscv_vfrdiv_vf_f32m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfrdiv_vf_f32m2_m( @@ -220,7 +220,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfrdiv_vf_f32m2_m(vbool16_t mask, vfloat32m2_t op1, float op2, size_t vl) { - return vfrdiv_vf_f32m2_m(mask, op1, op2, vl); + return __riscv_vfrdiv_vf_f32m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfrdiv_vf_f32m4_m( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfrdiv_vf_f32m4_m(vbool8_t mask, vfloat32m4_t op1, float op2, size_t vl) { - return vfrdiv_vf_f32m4_m(mask, op1, op2, vl); + return __riscv_vfrdiv_vf_f32m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfrdiv_vf_f32m8_m( @@ -238,7 +238,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfrdiv_vf_f32m8_m(vbool4_t mask, vfloat32m8_t op1, float op2, size_t vl) { - return vfrdiv_vf_f32m8_m(mask, op1, op2, vl); + return __riscv_vfrdiv_vf_f32m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfrdiv_vf_f64m1_m( @@ -247,7 +247,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfrdiv_vf_f64m1_m(vbool64_t mask, vfloat64m1_t op1, double op2, size_t vl) { - return vfrdiv_vf_f64m1_m(mask, op1, op2, vl); + return __riscv_vfrdiv_vf_f64m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfrdiv_vf_f64m2_m( @@ -256,7 +256,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfrdiv_vf_f64m2_m(vbool32_t mask, vfloat64m2_t op1, double op2, size_t vl) { - return vfrdiv_vf_f64m2_m(mask, op1, op2, vl); + return __riscv_vfrdiv_vf_f64m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfrdiv_vf_f64m4_m( @@ -265,7 +265,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfrdiv_vf_f64m4_m(vbool16_t mask, vfloat64m4_t op1, double op2, size_t vl) { - return vfrdiv_vf_f64m4_m(mask, op1, op2, vl); + return __riscv_vfrdiv_vf_f64m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfrdiv_vf_f64m8_m( @@ -274,6 +274,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfrdiv_vf_f64m8_m(vbool8_t mask, vfloat64m8_t op1, double op2, size_t vl) { - return vfrdiv_vf_f64m8_m(mask, op1, op2, vl); + return __riscv_vfrdiv_vf_f64m8_m(mask, op1, op2, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfrec7.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfrec7.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfrec7.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfrec7.c @@ -13,7 +13,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vfrec7_v_f16mf4(vfloat16mf4_t op1, size_t vl) { - return vfrec7_v_f16mf4(op1, vl); + return __riscv_vfrec7_v_f16mf4(op1, vl); } // CHECK-RV64-LABEL: @test_vfrec7_v_f16mf2( @@ -22,7 +22,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vfrec7_v_f16mf2(vfloat16mf2_t op1, size_t vl) { - return vfrec7_v_f16mf2(op1, vl); + return __riscv_vfrec7_v_f16mf2(op1, vl); } // CHECK-RV64-LABEL: @test_vfrec7_v_f16m1( @@ -31,7 +31,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfrec7_v_f16m1(vfloat16m1_t op1, size_t vl) { - return vfrec7_v_f16m1(op1, vl); + return __riscv_vfrec7_v_f16m1(op1, vl); } // CHECK-RV64-LABEL: @test_vfrec7_v_f16m2( @@ -40,7 +40,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vfrec7_v_f16m2(vfloat16m2_t op1, size_t vl) { - return vfrec7_v_f16m2(op1, vl); + return __riscv_vfrec7_v_f16m2(op1, vl); } // CHECK-RV64-LABEL: @test_vfrec7_v_f16m4( @@ -49,7 +49,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vfrec7_v_f16m4(vfloat16m4_t op1, size_t vl) { - return vfrec7_v_f16m4(op1, vl); + return __riscv_vfrec7_v_f16m4(op1, vl); } // CHECK-RV64-LABEL: @test_vfrec7_v_f16m8( @@ -58,7 +58,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vfrec7_v_f16m8(vfloat16m8_t op1, size_t vl) { - return vfrec7_v_f16m8(op1, vl); + return __riscv_vfrec7_v_f16m8(op1, vl); } // CHECK-RV64-LABEL: @test_vfrec7_v_f32mf2( @@ -67,7 +67,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfrec7_v_f32mf2(vfloat32mf2_t op1, size_t vl) { - return vfrec7_v_f32mf2(op1, vl); + return __riscv_vfrec7_v_f32mf2(op1, vl); } // CHECK-RV64-LABEL: @test_vfrec7_v_f32m1( @@ -76,7 +76,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfrec7_v_f32m1(vfloat32m1_t op1, size_t vl) { - return vfrec7_v_f32m1(op1, vl); + return __riscv_vfrec7_v_f32m1(op1, vl); } // CHECK-RV64-LABEL: @test_vfrec7_v_f32m2( @@ -85,7 +85,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfrec7_v_f32m2(vfloat32m2_t op1, size_t vl) { - return vfrec7_v_f32m2(op1, vl); + return __riscv_vfrec7_v_f32m2(op1, vl); } // CHECK-RV64-LABEL: @test_vfrec7_v_f32m4( @@ -94,7 +94,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfrec7_v_f32m4(vfloat32m4_t op1, size_t vl) { - return vfrec7_v_f32m4(op1, vl); + return __riscv_vfrec7_v_f32m4(op1, vl); } // CHECK-RV64-LABEL: @test_vfrec7_v_f32m8( @@ -103,7 +103,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfrec7_v_f32m8(vfloat32m8_t op1, size_t vl) { - return vfrec7_v_f32m8(op1, vl); + return __riscv_vfrec7_v_f32m8(op1, vl); } // CHECK-RV64-LABEL: @test_vfrec7_v_f64m1( @@ -112,7 +112,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfrec7_v_f64m1(vfloat64m1_t op1, size_t vl) { - return vfrec7_v_f64m1(op1, vl); + return __riscv_vfrec7_v_f64m1(op1, vl); } // CHECK-RV64-LABEL: @test_vfrec7_v_f64m2( @@ -121,7 +121,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfrec7_v_f64m2(vfloat64m2_t op1, size_t vl) { - return vfrec7_v_f64m2(op1, vl); + return __riscv_vfrec7_v_f64m2(op1, vl); } // CHECK-RV64-LABEL: @test_vfrec7_v_f64m4( @@ -130,7 +130,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfrec7_v_f64m4(vfloat64m4_t op1, size_t vl) { - return vfrec7_v_f64m4(op1, vl); + return __riscv_vfrec7_v_f64m4(op1, vl); } // CHECK-RV64-LABEL: @test_vfrec7_v_f64m8( @@ -139,7 +139,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfrec7_v_f64m8(vfloat64m8_t op1, size_t vl) { - return vfrec7_v_f64m8(op1, vl); + return __riscv_vfrec7_v_f64m8(op1, vl); } // CHECK-RV64-LABEL: @test_vfrec7_v_f16mf4_m( @@ -148,7 +148,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vfrec7_v_f16mf4_m(vbool64_t mask, vfloat16mf4_t op1, size_t vl) { - return vfrec7_v_f16mf4_m(mask, op1, vl); + return __riscv_vfrec7_v_f16mf4_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vfrec7_v_f16mf2_m( @@ -157,7 +157,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vfrec7_v_f16mf2_m(vbool32_t mask, vfloat16mf2_t op1, size_t vl) { - return vfrec7_v_f16mf2_m(mask, op1, vl); + return __riscv_vfrec7_v_f16mf2_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vfrec7_v_f16m1_m( @@ -166,7 +166,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfrec7_v_f16m1_m(vbool16_t mask, vfloat16m1_t op1, size_t vl) { - return vfrec7_v_f16m1_m(mask, op1, vl); + return __riscv_vfrec7_v_f16m1_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vfrec7_v_f16m2_m( @@ -175,7 +175,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vfrec7_v_f16m2_m(vbool8_t mask, vfloat16m2_t op1, size_t vl) { - return vfrec7_v_f16m2_m(mask, op1, vl); + return __riscv_vfrec7_v_f16m2_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vfrec7_v_f16m4_m( @@ -184,7 +184,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vfrec7_v_f16m4_m(vbool4_t mask, vfloat16m4_t op1, size_t vl) { - return vfrec7_v_f16m4_m(mask, op1, vl); + return __riscv_vfrec7_v_f16m4_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vfrec7_v_f16m8_m( @@ -193,7 +193,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vfrec7_v_f16m8_m(vbool2_t mask, vfloat16m8_t op1, size_t vl) { - return vfrec7_v_f16m8_m(mask, op1, vl); + return __riscv_vfrec7_v_f16m8_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vfrec7_v_f32mf2_m( @@ -202,7 +202,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfrec7_v_f32mf2_m(vbool64_t mask, vfloat32mf2_t op1, size_t vl) { - return vfrec7_v_f32mf2_m(mask, op1, vl); + return __riscv_vfrec7_v_f32mf2_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vfrec7_v_f32m1_m( @@ -211,7 +211,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfrec7_v_f32m1_m(vbool32_t mask, vfloat32m1_t op1, size_t vl) { - return vfrec7_v_f32m1_m(mask, op1, vl); + return __riscv_vfrec7_v_f32m1_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vfrec7_v_f32m2_m( @@ -220,7 +220,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfrec7_v_f32m2_m(vbool16_t mask, vfloat32m2_t op1, size_t vl) { - return vfrec7_v_f32m2_m(mask, op1, vl); + return __riscv_vfrec7_v_f32m2_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vfrec7_v_f32m4_m( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfrec7_v_f32m4_m(vbool8_t mask, vfloat32m4_t op1, size_t vl) { - return vfrec7_v_f32m4_m(mask, op1, vl); + return __riscv_vfrec7_v_f32m4_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vfrec7_v_f32m8_m( @@ -238,7 +238,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfrec7_v_f32m8_m(vbool4_t mask, vfloat32m8_t op1, size_t vl) { - return vfrec7_v_f32m8_m(mask, op1, vl); + return __riscv_vfrec7_v_f32m8_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vfrec7_v_f64m1_m( @@ -247,7 +247,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfrec7_v_f64m1_m(vbool64_t mask, vfloat64m1_t op1, size_t vl) { - return vfrec7_v_f64m1_m(mask, op1, vl); + return __riscv_vfrec7_v_f64m1_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vfrec7_v_f64m2_m( @@ -256,7 +256,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfrec7_v_f64m2_m(vbool32_t mask, vfloat64m2_t op1, size_t vl) { - return vfrec7_v_f64m2_m(mask, op1, vl); + return __riscv_vfrec7_v_f64m2_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vfrec7_v_f64m4_m( @@ -265,7 +265,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfrec7_v_f64m4_m(vbool16_t mask, vfloat64m4_t op1, size_t vl) { - return vfrec7_v_f64m4_m(mask, op1, vl); + return __riscv_vfrec7_v_f64m4_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vfrec7_v_f64m8_m( @@ -274,6 +274,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfrec7_v_f64m8_m(vbool8_t mask, vfloat64m8_t op1, size_t vl) { - return vfrec7_v_f64m8_m(mask, op1, vl); + return __riscv_vfrec7_v_f64m8_m(mask, op1, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfredmax.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfredmax.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfredmax.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfredmax.c @@ -13,7 +13,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfredmax_vs_f16mf4_f16m1(vfloat16mf4_t vector, vfloat16m1_t scalar, size_t vl) { - return vfredmax_vs_f16mf4_f16m1(vector, scalar, vl); + return __riscv_vfredmax_vs_f16mf4_f16m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredmax_vs_f16mf2_f16m1( @@ -22,7 +22,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfredmax_vs_f16mf2_f16m1(vfloat16mf2_t vector, vfloat16m1_t scalar, size_t vl) { - return vfredmax_vs_f16mf2_f16m1(vector, scalar, vl); + return __riscv_vfredmax_vs_f16mf2_f16m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredmax_vs_f16m1_f16m1( @@ -31,7 +31,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfredmax_vs_f16m1_f16m1(vfloat16m1_t vector, vfloat16m1_t scalar, size_t vl) { - return vfredmax_vs_f16m1_f16m1(vector, scalar, vl); + return __riscv_vfredmax_vs_f16m1_f16m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredmax_vs_f16m2_f16m1( @@ -40,7 +40,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfredmax_vs_f16m2_f16m1(vfloat16m2_t vector, vfloat16m1_t scalar, size_t vl) { - return vfredmax_vs_f16m2_f16m1(vector, scalar, vl); + return __riscv_vfredmax_vs_f16m2_f16m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredmax_vs_f16m4_f16m1( @@ -49,7 +49,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfredmax_vs_f16m4_f16m1(vfloat16m4_t vector, vfloat16m1_t scalar, size_t vl) { - return vfredmax_vs_f16m4_f16m1(vector, scalar, vl); + return __riscv_vfredmax_vs_f16m4_f16m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredmax_vs_f16m8_f16m1( @@ -58,7 +58,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfredmax_vs_f16m8_f16m1(vfloat16m8_t vector, vfloat16m1_t scalar, size_t vl) { - return vfredmax_vs_f16m8_f16m1(vector, scalar, vl); + return __riscv_vfredmax_vs_f16m8_f16m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredmax_vs_f32mf2_f32m1( @@ -67,7 +67,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfredmax_vs_f32mf2_f32m1(vfloat32mf2_t vector, vfloat32m1_t scalar, size_t vl) { - return vfredmax_vs_f32mf2_f32m1(vector, scalar, vl); + return __riscv_vfredmax_vs_f32mf2_f32m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredmax_vs_f32m1_f32m1( @@ -76,7 +76,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfredmax_vs_f32m1_f32m1(vfloat32m1_t vector, vfloat32m1_t scalar, size_t vl) { - return vfredmax_vs_f32m1_f32m1(vector, scalar, vl); + return __riscv_vfredmax_vs_f32m1_f32m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredmax_vs_f32m2_f32m1( @@ -85,7 +85,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfredmax_vs_f32m2_f32m1(vfloat32m2_t vector, vfloat32m1_t scalar, size_t vl) { - return vfredmax_vs_f32m2_f32m1(vector, scalar, vl); + return __riscv_vfredmax_vs_f32m2_f32m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredmax_vs_f32m4_f32m1( @@ -94,7 +94,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfredmax_vs_f32m4_f32m1(vfloat32m4_t vector, vfloat32m1_t scalar, size_t vl) { - return vfredmax_vs_f32m4_f32m1(vector, scalar, vl); + return __riscv_vfredmax_vs_f32m4_f32m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredmax_vs_f32m8_f32m1( @@ -103,7 +103,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfredmax_vs_f32m8_f32m1(vfloat32m8_t vector, vfloat32m1_t scalar, size_t vl) { - return vfredmax_vs_f32m8_f32m1(vector, scalar, vl); + return __riscv_vfredmax_vs_f32m8_f32m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredmax_vs_f64m1_f64m1( @@ -112,7 +112,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfredmax_vs_f64m1_f64m1(vfloat64m1_t vector, vfloat64m1_t scalar, size_t vl) { - return vfredmax_vs_f64m1_f64m1(vector, scalar, vl); + return __riscv_vfredmax_vs_f64m1_f64m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredmax_vs_f64m2_f64m1( @@ -121,7 +121,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfredmax_vs_f64m2_f64m1(vfloat64m2_t vector, vfloat64m1_t scalar, size_t vl) { - return vfredmax_vs_f64m2_f64m1(vector, scalar, vl); + return __riscv_vfredmax_vs_f64m2_f64m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredmax_vs_f64m4_f64m1( @@ -130,7 +130,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfredmax_vs_f64m4_f64m1(vfloat64m4_t vector, vfloat64m1_t scalar, size_t vl) { - return vfredmax_vs_f64m4_f64m1(vector, scalar, vl); + return __riscv_vfredmax_vs_f64m4_f64m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredmax_vs_f64m8_f64m1( @@ -139,7 +139,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfredmax_vs_f64m8_f64m1(vfloat64m8_t vector, vfloat64m1_t scalar, size_t vl) { - return vfredmax_vs_f64m8_f64m1(vector, scalar, vl); + return __riscv_vfredmax_vs_f64m8_f64m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredmax_vs_f16mf4_f16m1_m( @@ -148,7 +148,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfredmax_vs_f16mf4_f16m1_m(vbool64_t mask, vfloat16mf4_t vector, vfloat16m1_t scalar, size_t vl) { - return vfredmax_vs_f16mf4_f16m1_m(mask, vector, scalar, vl); + return __riscv_vfredmax_vs_f16mf4_f16m1_m(mask, vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredmax_vs_f16mf2_f16m1_m( @@ -157,7 +157,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfredmax_vs_f16mf2_f16m1_m(vbool32_t mask, vfloat16mf2_t vector, vfloat16m1_t scalar, size_t vl) { - return vfredmax_vs_f16mf2_f16m1_m(mask, vector, scalar, vl); + return __riscv_vfredmax_vs_f16mf2_f16m1_m(mask, vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredmax_vs_f16m1_f16m1_m( @@ -166,7 +166,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfredmax_vs_f16m1_f16m1_m(vbool16_t mask, vfloat16m1_t vector, vfloat16m1_t scalar, size_t vl) { - return vfredmax_vs_f16m1_f16m1_m(mask, vector, scalar, vl); + return __riscv_vfredmax_vs_f16m1_f16m1_m(mask, vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredmax_vs_f16m2_f16m1_m( @@ -175,7 +175,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfredmax_vs_f16m2_f16m1_m(vbool8_t mask, vfloat16m2_t vector, vfloat16m1_t scalar, size_t vl) { - return vfredmax_vs_f16m2_f16m1_m(mask, vector, scalar, vl); + return __riscv_vfredmax_vs_f16m2_f16m1_m(mask, vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredmax_vs_f16m4_f16m1_m( @@ -184,7 +184,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfredmax_vs_f16m4_f16m1_m(vbool4_t mask, vfloat16m4_t vector, vfloat16m1_t scalar, size_t vl) { - return vfredmax_vs_f16m4_f16m1_m(mask, vector, scalar, vl); + return __riscv_vfredmax_vs_f16m4_f16m1_m(mask, vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredmax_vs_f16m8_f16m1_m( @@ -193,7 +193,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfredmax_vs_f16m8_f16m1_m(vbool2_t mask, vfloat16m8_t vector, vfloat16m1_t scalar, size_t vl) { - return vfredmax_vs_f16m8_f16m1_m(mask, vector, scalar, vl); + return __riscv_vfredmax_vs_f16m8_f16m1_m(mask, vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredmax_vs_f32mf2_f32m1_m( @@ -202,7 +202,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfredmax_vs_f32mf2_f32m1_m(vbool64_t mask, vfloat32mf2_t vector, vfloat32m1_t scalar, size_t vl) { - return vfredmax_vs_f32mf2_f32m1_m(mask, vector, scalar, vl); + return __riscv_vfredmax_vs_f32mf2_f32m1_m(mask, vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredmax_vs_f32m1_f32m1_m( @@ -211,7 +211,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfredmax_vs_f32m1_f32m1_m(vbool32_t mask, vfloat32m1_t vector, vfloat32m1_t scalar, size_t vl) { - return vfredmax_vs_f32m1_f32m1_m(mask, vector, scalar, vl); + return __riscv_vfredmax_vs_f32m1_f32m1_m(mask, vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredmax_vs_f32m2_f32m1_m( @@ -220,7 +220,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfredmax_vs_f32m2_f32m1_m(vbool16_t mask, vfloat32m2_t vector, vfloat32m1_t scalar, size_t vl) { - return vfredmax_vs_f32m2_f32m1_m(mask, vector, scalar, vl); + return __riscv_vfredmax_vs_f32m2_f32m1_m(mask, vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredmax_vs_f32m4_f32m1_m( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfredmax_vs_f32m4_f32m1_m(vbool8_t mask, vfloat32m4_t vector, vfloat32m1_t scalar, size_t vl) { - return vfredmax_vs_f32m4_f32m1_m(mask, vector, scalar, vl); + return __riscv_vfredmax_vs_f32m4_f32m1_m(mask, vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredmax_vs_f32m8_f32m1_m( @@ -238,7 +238,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfredmax_vs_f32m8_f32m1_m(vbool4_t mask, vfloat32m8_t vector, vfloat32m1_t scalar, size_t vl) { - return vfredmax_vs_f32m8_f32m1_m(mask, vector, scalar, vl); + return __riscv_vfredmax_vs_f32m8_f32m1_m(mask, vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredmax_vs_f64m1_f64m1_m( @@ -247,7 +247,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfredmax_vs_f64m1_f64m1_m(vbool64_t mask, vfloat64m1_t vector, vfloat64m1_t scalar, size_t vl) { - return vfredmax_vs_f64m1_f64m1_m(mask, vector, scalar, vl); + return __riscv_vfredmax_vs_f64m1_f64m1_m(mask, vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredmax_vs_f64m2_f64m1_m( @@ -256,7 +256,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfredmax_vs_f64m2_f64m1_m(vbool32_t mask, vfloat64m2_t vector, vfloat64m1_t scalar, size_t vl) { - return vfredmax_vs_f64m2_f64m1_m(mask, vector, scalar, vl); + return __riscv_vfredmax_vs_f64m2_f64m1_m(mask, vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredmax_vs_f64m4_f64m1_m( @@ -265,7 +265,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfredmax_vs_f64m4_f64m1_m(vbool16_t mask, vfloat64m4_t vector, vfloat64m1_t scalar, size_t vl) { - return vfredmax_vs_f64m4_f64m1_m(mask, vector, scalar, vl); + return __riscv_vfredmax_vs_f64m4_f64m1_m(mask, vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredmax_vs_f64m8_f64m1_m( @@ -274,6 +274,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfredmax_vs_f64m8_f64m1_m(vbool8_t mask, vfloat64m8_t vector, vfloat64m1_t scalar, size_t vl) { - return vfredmax_vs_f64m8_f64m1_m(mask, vector, scalar, vl); + return __riscv_vfredmax_vs_f64m8_f64m1_m(mask, vector, scalar, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfredmin.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfredmin.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfredmin.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfredmin.c @@ -13,7 +13,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfredmin_vs_f16mf4_f16m1(vfloat16mf4_t vector, vfloat16m1_t scalar, size_t vl) { - return vfredmin_vs_f16mf4_f16m1(vector, scalar, vl); + return __riscv_vfredmin_vs_f16mf4_f16m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredmin_vs_f16mf2_f16m1( @@ -22,7 +22,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfredmin_vs_f16mf2_f16m1(vfloat16mf2_t vector, vfloat16m1_t scalar, size_t vl) { - return vfredmin_vs_f16mf2_f16m1(vector, scalar, vl); + return __riscv_vfredmin_vs_f16mf2_f16m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredmin_vs_f16m1_f16m1( @@ -31,7 +31,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfredmin_vs_f16m1_f16m1(vfloat16m1_t vector, vfloat16m1_t scalar, size_t vl) { - return vfredmin_vs_f16m1_f16m1(vector, scalar, vl); + return __riscv_vfredmin_vs_f16m1_f16m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredmin_vs_f16m2_f16m1( @@ -40,7 +40,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfredmin_vs_f16m2_f16m1(vfloat16m2_t vector, vfloat16m1_t scalar, size_t vl) { - return vfredmin_vs_f16m2_f16m1(vector, scalar, vl); + return __riscv_vfredmin_vs_f16m2_f16m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredmin_vs_f16m4_f16m1( @@ -49,7 +49,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfredmin_vs_f16m4_f16m1(vfloat16m4_t vector, vfloat16m1_t scalar, size_t vl) { - return vfredmin_vs_f16m4_f16m1(vector, scalar, vl); + return __riscv_vfredmin_vs_f16m4_f16m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredmin_vs_f16m8_f16m1( @@ -58,7 +58,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfredmin_vs_f16m8_f16m1(vfloat16m8_t vector, vfloat16m1_t scalar, size_t vl) { - return vfredmin_vs_f16m8_f16m1(vector, scalar, vl); + return __riscv_vfredmin_vs_f16m8_f16m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredmin_vs_f32mf2_f32m1( @@ -67,7 +67,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfredmin_vs_f32mf2_f32m1(vfloat32mf2_t vector, vfloat32m1_t scalar, size_t vl) { - return vfredmin_vs_f32mf2_f32m1(vector, scalar, vl); + return __riscv_vfredmin_vs_f32mf2_f32m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredmin_vs_f32m1_f32m1( @@ -76,7 +76,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfredmin_vs_f32m1_f32m1(vfloat32m1_t vector, vfloat32m1_t scalar, size_t vl) { - return vfredmin_vs_f32m1_f32m1(vector, scalar, vl); + return __riscv_vfredmin_vs_f32m1_f32m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredmin_vs_f32m2_f32m1( @@ -85,7 +85,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfredmin_vs_f32m2_f32m1(vfloat32m2_t vector, vfloat32m1_t scalar, size_t vl) { - return vfredmin_vs_f32m2_f32m1(vector, scalar, vl); + return __riscv_vfredmin_vs_f32m2_f32m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredmin_vs_f32m4_f32m1( @@ -94,7 +94,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfredmin_vs_f32m4_f32m1(vfloat32m4_t vector, vfloat32m1_t scalar, size_t vl) { - return vfredmin_vs_f32m4_f32m1(vector, scalar, vl); + return __riscv_vfredmin_vs_f32m4_f32m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredmin_vs_f32m8_f32m1( @@ -103,7 +103,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfredmin_vs_f32m8_f32m1(vfloat32m8_t vector, vfloat32m1_t scalar, size_t vl) { - return vfredmin_vs_f32m8_f32m1(vector, scalar, vl); + return __riscv_vfredmin_vs_f32m8_f32m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredmin_vs_f64m1_f64m1( @@ -112,7 +112,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfredmin_vs_f64m1_f64m1(vfloat64m1_t vector, vfloat64m1_t scalar, size_t vl) { - return vfredmin_vs_f64m1_f64m1(vector, scalar, vl); + return __riscv_vfredmin_vs_f64m1_f64m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredmin_vs_f64m2_f64m1( @@ -121,7 +121,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfredmin_vs_f64m2_f64m1(vfloat64m2_t vector, vfloat64m1_t scalar, size_t vl) { - return vfredmin_vs_f64m2_f64m1(vector, scalar, vl); + return __riscv_vfredmin_vs_f64m2_f64m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredmin_vs_f64m4_f64m1( @@ -130,7 +130,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfredmin_vs_f64m4_f64m1(vfloat64m4_t vector, vfloat64m1_t scalar, size_t vl) { - return vfredmin_vs_f64m4_f64m1(vector, scalar, vl); + return __riscv_vfredmin_vs_f64m4_f64m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredmin_vs_f64m8_f64m1( @@ -139,7 +139,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfredmin_vs_f64m8_f64m1(vfloat64m8_t vector, vfloat64m1_t scalar, size_t vl) { - return vfredmin_vs_f64m8_f64m1(vector, scalar, vl); + return __riscv_vfredmin_vs_f64m8_f64m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredmin_vs_f16mf4_f16m1_m( @@ -148,7 +148,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfredmin_vs_f16mf4_f16m1_m(vbool64_t mask, vfloat16mf4_t vector, vfloat16m1_t scalar, size_t vl) { - return vfredmin_vs_f16mf4_f16m1_m(mask, vector, scalar, vl); + return __riscv_vfredmin_vs_f16mf4_f16m1_m(mask, vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredmin_vs_f16mf2_f16m1_m( @@ -157,7 +157,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfredmin_vs_f16mf2_f16m1_m(vbool32_t mask, vfloat16mf2_t vector, vfloat16m1_t scalar, size_t vl) { - return vfredmin_vs_f16mf2_f16m1_m(mask, vector, scalar, vl); + return __riscv_vfredmin_vs_f16mf2_f16m1_m(mask, vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredmin_vs_f16m1_f16m1_m( @@ -166,7 +166,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfredmin_vs_f16m1_f16m1_m(vbool16_t mask, vfloat16m1_t vector, vfloat16m1_t scalar, size_t vl) { - return vfredmin_vs_f16m1_f16m1_m(mask, vector, scalar, vl); + return __riscv_vfredmin_vs_f16m1_f16m1_m(mask, vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredmin_vs_f16m2_f16m1_m( @@ -175,7 +175,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfredmin_vs_f16m2_f16m1_m(vbool8_t mask, vfloat16m2_t vector, vfloat16m1_t scalar, size_t vl) { - return vfredmin_vs_f16m2_f16m1_m(mask, vector, scalar, vl); + return __riscv_vfredmin_vs_f16m2_f16m1_m(mask, vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredmin_vs_f16m4_f16m1_m( @@ -184,7 +184,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfredmin_vs_f16m4_f16m1_m(vbool4_t mask, vfloat16m4_t vector, vfloat16m1_t scalar, size_t vl) { - return vfredmin_vs_f16m4_f16m1_m(mask, vector, scalar, vl); + return __riscv_vfredmin_vs_f16m4_f16m1_m(mask, vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredmin_vs_f16m8_f16m1_m( @@ -193,7 +193,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfredmin_vs_f16m8_f16m1_m(vbool2_t mask, vfloat16m8_t vector, vfloat16m1_t scalar, size_t vl) { - return vfredmin_vs_f16m8_f16m1_m(mask, vector, scalar, vl); + return __riscv_vfredmin_vs_f16m8_f16m1_m(mask, vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredmin_vs_f32mf2_f32m1_m( @@ -202,7 +202,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfredmin_vs_f32mf2_f32m1_m(vbool64_t mask, vfloat32mf2_t vector, vfloat32m1_t scalar, size_t vl) { - return vfredmin_vs_f32mf2_f32m1_m(mask, vector, scalar, vl); + return __riscv_vfredmin_vs_f32mf2_f32m1_m(mask, vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredmin_vs_f32m1_f32m1_m( @@ -211,7 +211,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfredmin_vs_f32m1_f32m1_m(vbool32_t mask, vfloat32m1_t vector, vfloat32m1_t scalar, size_t vl) { - return vfredmin_vs_f32m1_f32m1_m(mask, vector, scalar, vl); + return __riscv_vfredmin_vs_f32m1_f32m1_m(mask, vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredmin_vs_f32m2_f32m1_m( @@ -220,7 +220,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfredmin_vs_f32m2_f32m1_m(vbool16_t mask, vfloat32m2_t vector, vfloat32m1_t scalar, size_t vl) { - return vfredmin_vs_f32m2_f32m1_m(mask, vector, scalar, vl); + return __riscv_vfredmin_vs_f32m2_f32m1_m(mask, vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredmin_vs_f32m4_f32m1_m( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfredmin_vs_f32m4_f32m1_m(vbool8_t mask, vfloat32m4_t vector, vfloat32m1_t scalar, size_t vl) { - return vfredmin_vs_f32m4_f32m1_m(mask, vector, scalar, vl); + return __riscv_vfredmin_vs_f32m4_f32m1_m(mask, vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredmin_vs_f32m8_f32m1_m( @@ -238,7 +238,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfredmin_vs_f32m8_f32m1_m(vbool4_t mask, vfloat32m8_t vector, vfloat32m1_t scalar, size_t vl) { - return vfredmin_vs_f32m8_f32m1_m(mask, vector, scalar, vl); + return __riscv_vfredmin_vs_f32m8_f32m1_m(mask, vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredmin_vs_f64m1_f64m1_m( @@ -247,7 +247,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfredmin_vs_f64m1_f64m1_m(vbool64_t mask, vfloat64m1_t vector, vfloat64m1_t scalar, size_t vl) { - return vfredmin_vs_f64m1_f64m1_m(mask, vector, scalar, vl); + return __riscv_vfredmin_vs_f64m1_f64m1_m(mask, vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredmin_vs_f64m2_f64m1_m( @@ -256,7 +256,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfredmin_vs_f64m2_f64m1_m(vbool32_t mask, vfloat64m2_t vector, vfloat64m1_t scalar, size_t vl) { - return vfredmin_vs_f64m2_f64m1_m(mask, vector, scalar, vl); + return __riscv_vfredmin_vs_f64m2_f64m1_m(mask, vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredmin_vs_f64m4_f64m1_m( @@ -265,7 +265,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfredmin_vs_f64m4_f64m1_m(vbool16_t mask, vfloat64m4_t vector, vfloat64m1_t scalar, size_t vl) { - return vfredmin_vs_f64m4_f64m1_m(mask, vector, scalar, vl); + return __riscv_vfredmin_vs_f64m4_f64m1_m(mask, vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredmin_vs_f64m8_f64m1_m( @@ -274,6 +274,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfredmin_vs_f64m8_f64m1_m(vbool8_t mask, vfloat64m8_t vector, vfloat64m1_t scalar, size_t vl) { - return vfredmin_vs_f64m8_f64m1_m(mask, vector, scalar, vl); + return __riscv_vfredmin_vs_f64m8_f64m1_m(mask, vector, scalar, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfredosum.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfredosum.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfredosum.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfredosum.c @@ -13,7 +13,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfredosum_vs_f16mf4_f16m1(vfloat16mf4_t vector, vfloat16m1_t scalar, size_t vl) { - return vfredosum_vs_f16mf4_f16m1(vector, scalar, vl); + return __riscv_vfredosum_vs_f16mf4_f16m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredosum_vs_f16mf2_f16m1( @@ -22,7 +22,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfredosum_vs_f16mf2_f16m1(vfloat16mf2_t vector, vfloat16m1_t scalar, size_t vl) { - return vfredosum_vs_f16mf2_f16m1(vector, scalar, vl); + return __riscv_vfredosum_vs_f16mf2_f16m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredosum_vs_f16m1_f16m1( @@ -31,7 +31,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfredosum_vs_f16m1_f16m1(vfloat16m1_t vector, vfloat16m1_t scalar, size_t vl) { - return vfredosum_vs_f16m1_f16m1(vector, scalar, vl); + return __riscv_vfredosum_vs_f16m1_f16m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredosum_vs_f16m2_f16m1( @@ -40,7 +40,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfredosum_vs_f16m2_f16m1(vfloat16m2_t vector, vfloat16m1_t scalar, size_t vl) { - return vfredosum_vs_f16m2_f16m1(vector, scalar, vl); + return __riscv_vfredosum_vs_f16m2_f16m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredosum_vs_f16m4_f16m1( @@ -49,7 +49,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfredosum_vs_f16m4_f16m1(vfloat16m4_t vector, vfloat16m1_t scalar, size_t vl) { - return vfredosum_vs_f16m4_f16m1(vector, scalar, vl); + return __riscv_vfredosum_vs_f16m4_f16m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredosum_vs_f16m8_f16m1( @@ -58,7 +58,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfredosum_vs_f16m8_f16m1(vfloat16m8_t vector, vfloat16m1_t scalar, size_t vl) { - return vfredosum_vs_f16m8_f16m1(vector, scalar, vl); + return __riscv_vfredosum_vs_f16m8_f16m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredosum_vs_f32mf2_f32m1( @@ -67,7 +67,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfredosum_vs_f32mf2_f32m1(vfloat32mf2_t vector, vfloat32m1_t scalar, size_t vl) { - return vfredosum_vs_f32mf2_f32m1(vector, scalar, vl); + return __riscv_vfredosum_vs_f32mf2_f32m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredosum_vs_f32m1_f32m1( @@ -76,7 +76,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfredosum_vs_f32m1_f32m1(vfloat32m1_t vector, vfloat32m1_t scalar, size_t vl) { - return vfredosum_vs_f32m1_f32m1(vector, scalar, vl); + return __riscv_vfredosum_vs_f32m1_f32m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredosum_vs_f32m2_f32m1( @@ -85,7 +85,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfredosum_vs_f32m2_f32m1(vfloat32m2_t vector, vfloat32m1_t scalar, size_t vl) { - return vfredosum_vs_f32m2_f32m1(vector, scalar, vl); + return __riscv_vfredosum_vs_f32m2_f32m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredosum_vs_f32m4_f32m1( @@ -94,7 +94,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfredosum_vs_f32m4_f32m1(vfloat32m4_t vector, vfloat32m1_t scalar, size_t vl) { - return vfredosum_vs_f32m4_f32m1(vector, scalar, vl); + return __riscv_vfredosum_vs_f32m4_f32m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredosum_vs_f32m8_f32m1( @@ -103,7 +103,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfredosum_vs_f32m8_f32m1(vfloat32m8_t vector, vfloat32m1_t scalar, size_t vl) { - return vfredosum_vs_f32m8_f32m1(vector, scalar, vl); + return __riscv_vfredosum_vs_f32m8_f32m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredosum_vs_f64m1_f64m1( @@ -112,7 +112,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfredosum_vs_f64m1_f64m1(vfloat64m1_t vector, vfloat64m1_t scalar, size_t vl) { - return vfredosum_vs_f64m1_f64m1(vector, scalar, vl); + return __riscv_vfredosum_vs_f64m1_f64m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredosum_vs_f64m2_f64m1( @@ -121,7 +121,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfredosum_vs_f64m2_f64m1(vfloat64m2_t vector, vfloat64m1_t scalar, size_t vl) { - return vfredosum_vs_f64m2_f64m1(vector, scalar, vl); + return __riscv_vfredosum_vs_f64m2_f64m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredosum_vs_f64m4_f64m1( @@ -130,7 +130,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfredosum_vs_f64m4_f64m1(vfloat64m4_t vector, vfloat64m1_t scalar, size_t vl) { - return vfredosum_vs_f64m4_f64m1(vector, scalar, vl); + return __riscv_vfredosum_vs_f64m4_f64m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredosum_vs_f64m8_f64m1( @@ -139,7 +139,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfredosum_vs_f64m8_f64m1(vfloat64m8_t vector, vfloat64m1_t scalar, size_t vl) { - return vfredosum_vs_f64m8_f64m1(vector, scalar, vl); + return __riscv_vfredosum_vs_f64m8_f64m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredosum_vs_f16mf4_f16m1_m( @@ -148,7 +148,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfredosum_vs_f16mf4_f16m1_m(vbool64_t mask, vfloat16mf4_t vector, vfloat16m1_t scalar, size_t vl) { - return vfredosum_vs_f16mf4_f16m1_m(mask, vector, scalar, vl); + return __riscv_vfredosum_vs_f16mf4_f16m1_m(mask, vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredosum_vs_f16mf2_f16m1_m( @@ -157,7 +157,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfredosum_vs_f16mf2_f16m1_m(vbool32_t mask, vfloat16mf2_t vector, vfloat16m1_t scalar, size_t vl) { - return vfredosum_vs_f16mf2_f16m1_m(mask, vector, scalar, vl); + return __riscv_vfredosum_vs_f16mf2_f16m1_m(mask, vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredosum_vs_f16m1_f16m1_m( @@ -166,7 +166,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfredosum_vs_f16m1_f16m1_m(vbool16_t mask, vfloat16m1_t vector, vfloat16m1_t scalar, size_t vl) { - return vfredosum_vs_f16m1_f16m1_m(mask, vector, scalar, vl); + return __riscv_vfredosum_vs_f16m1_f16m1_m(mask, vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredosum_vs_f16m2_f16m1_m( @@ -175,7 +175,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfredosum_vs_f16m2_f16m1_m(vbool8_t mask, vfloat16m2_t vector, vfloat16m1_t scalar, size_t vl) { - return vfredosum_vs_f16m2_f16m1_m(mask, vector, scalar, vl); + return __riscv_vfredosum_vs_f16m2_f16m1_m(mask, vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredosum_vs_f16m4_f16m1_m( @@ -184,7 +184,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfredosum_vs_f16m4_f16m1_m(vbool4_t mask, vfloat16m4_t vector, vfloat16m1_t scalar, size_t vl) { - return vfredosum_vs_f16m4_f16m1_m(mask, vector, scalar, vl); + return __riscv_vfredosum_vs_f16m4_f16m1_m(mask, vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredosum_vs_f16m8_f16m1_m( @@ -193,7 +193,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfredosum_vs_f16m8_f16m1_m(vbool2_t mask, vfloat16m8_t vector, vfloat16m1_t scalar, size_t vl) { - return vfredosum_vs_f16m8_f16m1_m(mask, vector, scalar, vl); + return __riscv_vfredosum_vs_f16m8_f16m1_m(mask, vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredosum_vs_f32mf2_f32m1_m( @@ -202,7 +202,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfredosum_vs_f32mf2_f32m1_m(vbool64_t mask, vfloat32mf2_t vector, vfloat32m1_t scalar, size_t vl) { - return vfredosum_vs_f32mf2_f32m1_m(mask, vector, scalar, vl); + return __riscv_vfredosum_vs_f32mf2_f32m1_m(mask, vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredosum_vs_f32m1_f32m1_m( @@ -211,7 +211,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfredosum_vs_f32m1_f32m1_m(vbool32_t mask, vfloat32m1_t vector, vfloat32m1_t scalar, size_t vl) { - return vfredosum_vs_f32m1_f32m1_m(mask, vector, scalar, vl); + return __riscv_vfredosum_vs_f32m1_f32m1_m(mask, vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredosum_vs_f32m2_f32m1_m( @@ -220,7 +220,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfredosum_vs_f32m2_f32m1_m(vbool16_t mask, vfloat32m2_t vector, vfloat32m1_t scalar, size_t vl) { - return vfredosum_vs_f32m2_f32m1_m(mask, vector, scalar, vl); + return __riscv_vfredosum_vs_f32m2_f32m1_m(mask, vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredosum_vs_f32m4_f32m1_m( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfredosum_vs_f32m4_f32m1_m(vbool8_t mask, vfloat32m4_t vector, vfloat32m1_t scalar, size_t vl) { - return vfredosum_vs_f32m4_f32m1_m(mask, vector, scalar, vl); + return __riscv_vfredosum_vs_f32m4_f32m1_m(mask, vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredosum_vs_f32m8_f32m1_m( @@ -238,7 +238,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfredosum_vs_f32m8_f32m1_m(vbool4_t mask, vfloat32m8_t vector, vfloat32m1_t scalar, size_t vl) { - return vfredosum_vs_f32m8_f32m1_m(mask, vector, scalar, vl); + return __riscv_vfredosum_vs_f32m8_f32m1_m(mask, vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredosum_vs_f64m1_f64m1_m( @@ -247,7 +247,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfredosum_vs_f64m1_f64m1_m(vbool64_t mask, vfloat64m1_t vector, vfloat64m1_t scalar, size_t vl) { - return vfredosum_vs_f64m1_f64m1_m(mask, vector, scalar, vl); + return __riscv_vfredosum_vs_f64m1_f64m1_m(mask, vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredosum_vs_f64m2_f64m1_m( @@ -256,7 +256,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfredosum_vs_f64m2_f64m1_m(vbool32_t mask, vfloat64m2_t vector, vfloat64m1_t scalar, size_t vl) { - return vfredosum_vs_f64m2_f64m1_m(mask, vector, scalar, vl); + return __riscv_vfredosum_vs_f64m2_f64m1_m(mask, vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredosum_vs_f64m4_f64m1_m( @@ -265,7 +265,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfredosum_vs_f64m4_f64m1_m(vbool16_t mask, vfloat64m4_t vector, vfloat64m1_t scalar, size_t vl) { - return vfredosum_vs_f64m4_f64m1_m(mask, vector, scalar, vl); + return __riscv_vfredosum_vs_f64m4_f64m1_m(mask, vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredosum_vs_f64m8_f64m1_m( @@ -274,6 +274,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfredosum_vs_f64m8_f64m1_m(vbool8_t mask, vfloat64m8_t vector, vfloat64m1_t scalar, size_t vl) { - return vfredosum_vs_f64m8_f64m1_m(mask, vector, scalar, vl); + return __riscv_vfredosum_vs_f64m8_f64m1_m(mask, vector, scalar, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfredusum.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfredusum.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfredusum.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfredusum.c @@ -13,7 +13,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfredusum_vs_f16mf4_f16m1(vfloat16mf4_t vector, vfloat16m1_t scalar, size_t vl) { - return vfredusum_vs_f16mf4_f16m1(vector, scalar, vl); + return __riscv_vfredusum_vs_f16mf4_f16m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredusum_vs_f16mf2_f16m1( @@ -22,7 +22,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfredusum_vs_f16mf2_f16m1(vfloat16mf2_t vector, vfloat16m1_t scalar, size_t vl) { - return vfredusum_vs_f16mf2_f16m1(vector, scalar, vl); + return __riscv_vfredusum_vs_f16mf2_f16m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredusum_vs_f16m1_f16m1( @@ -31,7 +31,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfredusum_vs_f16m1_f16m1(vfloat16m1_t vector, vfloat16m1_t scalar, size_t vl) { - return vfredusum_vs_f16m1_f16m1(vector, scalar, vl); + return __riscv_vfredusum_vs_f16m1_f16m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredusum_vs_f16m2_f16m1( @@ -40,7 +40,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfredusum_vs_f16m2_f16m1(vfloat16m2_t vector, vfloat16m1_t scalar, size_t vl) { - return vfredusum_vs_f16m2_f16m1(vector, scalar, vl); + return __riscv_vfredusum_vs_f16m2_f16m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredusum_vs_f16m4_f16m1( @@ -49,7 +49,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfredusum_vs_f16m4_f16m1(vfloat16m4_t vector, vfloat16m1_t scalar, size_t vl) { - return vfredusum_vs_f16m4_f16m1(vector, scalar, vl); + return __riscv_vfredusum_vs_f16m4_f16m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredusum_vs_f16m8_f16m1( @@ -58,7 +58,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfredusum_vs_f16m8_f16m1(vfloat16m8_t vector, vfloat16m1_t scalar, size_t vl) { - return vfredusum_vs_f16m8_f16m1(vector, scalar, vl); + return __riscv_vfredusum_vs_f16m8_f16m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredusum_vs_f32mf2_f32m1( @@ -67,7 +67,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfredusum_vs_f32mf2_f32m1(vfloat32mf2_t vector, vfloat32m1_t scalar, size_t vl) { - return vfredusum_vs_f32mf2_f32m1(vector, scalar, vl); + return __riscv_vfredusum_vs_f32mf2_f32m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredusum_vs_f32m1_f32m1( @@ -76,7 +76,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfredusum_vs_f32m1_f32m1(vfloat32m1_t vector, vfloat32m1_t scalar, size_t vl) { - return vfredusum_vs_f32m1_f32m1(vector, scalar, vl); + return __riscv_vfredusum_vs_f32m1_f32m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredusum_vs_f32m2_f32m1( @@ -85,7 +85,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfredusum_vs_f32m2_f32m1(vfloat32m2_t vector, vfloat32m1_t scalar, size_t vl) { - return vfredusum_vs_f32m2_f32m1(vector, scalar, vl); + return __riscv_vfredusum_vs_f32m2_f32m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredusum_vs_f32m4_f32m1( @@ -94,7 +94,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfredusum_vs_f32m4_f32m1(vfloat32m4_t vector, vfloat32m1_t scalar, size_t vl) { - return vfredusum_vs_f32m4_f32m1(vector, scalar, vl); + return __riscv_vfredusum_vs_f32m4_f32m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredusum_vs_f32m8_f32m1( @@ -103,7 +103,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfredusum_vs_f32m8_f32m1(vfloat32m8_t vector, vfloat32m1_t scalar, size_t vl) { - return vfredusum_vs_f32m8_f32m1(vector, scalar, vl); + return __riscv_vfredusum_vs_f32m8_f32m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredusum_vs_f64m1_f64m1( @@ -112,7 +112,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfredusum_vs_f64m1_f64m1(vfloat64m1_t vector, vfloat64m1_t scalar, size_t vl) { - return vfredusum_vs_f64m1_f64m1(vector, scalar, vl); + return __riscv_vfredusum_vs_f64m1_f64m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredusum_vs_f64m2_f64m1( @@ -121,7 +121,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfredusum_vs_f64m2_f64m1(vfloat64m2_t vector, vfloat64m1_t scalar, size_t vl) { - return vfredusum_vs_f64m2_f64m1(vector, scalar, vl); + return __riscv_vfredusum_vs_f64m2_f64m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredusum_vs_f64m4_f64m1( @@ -130,7 +130,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfredusum_vs_f64m4_f64m1(vfloat64m4_t vector, vfloat64m1_t scalar, size_t vl) { - return vfredusum_vs_f64m4_f64m1(vector, scalar, vl); + return __riscv_vfredusum_vs_f64m4_f64m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredusum_vs_f64m8_f64m1( @@ -139,7 +139,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfredusum_vs_f64m8_f64m1(vfloat64m8_t vector, vfloat64m1_t scalar, size_t vl) { - return vfredusum_vs_f64m8_f64m1(vector, scalar, vl); + return __riscv_vfredusum_vs_f64m8_f64m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredusum_vs_f16mf4_f16m1_m( @@ -148,7 +148,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfredusum_vs_f16mf4_f16m1_m(vbool64_t mask, vfloat16mf4_t vector, vfloat16m1_t scalar, size_t vl) { - return vfredusum_vs_f16mf4_f16m1_m(mask, vector, scalar, vl); + return __riscv_vfredusum_vs_f16mf4_f16m1_m(mask, vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredusum_vs_f16mf2_f16m1_m( @@ -157,7 +157,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfredusum_vs_f16mf2_f16m1_m(vbool32_t mask, vfloat16mf2_t vector, vfloat16m1_t scalar, size_t vl) { - return vfredusum_vs_f16mf2_f16m1_m(mask, vector, scalar, vl); + return __riscv_vfredusum_vs_f16mf2_f16m1_m(mask, vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredusum_vs_f16m1_f16m1_m( @@ -166,7 +166,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfredusum_vs_f16m1_f16m1_m(vbool16_t mask, vfloat16m1_t vector, vfloat16m1_t scalar, size_t vl) { - return vfredusum_vs_f16m1_f16m1_m(mask, vector, scalar, vl); + return __riscv_vfredusum_vs_f16m1_f16m1_m(mask, vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredusum_vs_f16m2_f16m1_m( @@ -175,7 +175,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfredusum_vs_f16m2_f16m1_m(vbool8_t mask, vfloat16m2_t vector, vfloat16m1_t scalar, size_t vl) { - return vfredusum_vs_f16m2_f16m1_m(mask, vector, scalar, vl); + return __riscv_vfredusum_vs_f16m2_f16m1_m(mask, vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredusum_vs_f16m4_f16m1_m( @@ -184,7 +184,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfredusum_vs_f16m4_f16m1_m(vbool4_t mask, vfloat16m4_t vector, vfloat16m1_t scalar, size_t vl) { - return vfredusum_vs_f16m4_f16m1_m(mask, vector, scalar, vl); + return __riscv_vfredusum_vs_f16m4_f16m1_m(mask, vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredusum_vs_f16m8_f16m1_m( @@ -193,7 +193,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfredusum_vs_f16m8_f16m1_m(vbool2_t mask, vfloat16m8_t vector, vfloat16m1_t scalar, size_t vl) { - return vfredusum_vs_f16m8_f16m1_m(mask, vector, scalar, vl); + return __riscv_vfredusum_vs_f16m8_f16m1_m(mask, vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredusum_vs_f32mf2_f32m1_m( @@ -202,7 +202,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfredusum_vs_f32mf2_f32m1_m(vbool64_t mask, vfloat32mf2_t vector, vfloat32m1_t scalar, size_t vl) { - return vfredusum_vs_f32mf2_f32m1_m(mask, vector, scalar, vl); + return __riscv_vfredusum_vs_f32mf2_f32m1_m(mask, vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredusum_vs_f32m1_f32m1_m( @@ -211,7 +211,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfredusum_vs_f32m1_f32m1_m(vbool32_t mask, vfloat32m1_t vector, vfloat32m1_t scalar, size_t vl) { - return vfredusum_vs_f32m1_f32m1_m(mask, vector, scalar, vl); + return __riscv_vfredusum_vs_f32m1_f32m1_m(mask, vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredusum_vs_f32m2_f32m1_m( @@ -220,7 +220,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfredusum_vs_f32m2_f32m1_m(vbool16_t mask, vfloat32m2_t vector, vfloat32m1_t scalar, size_t vl) { - return vfredusum_vs_f32m2_f32m1_m(mask, vector, scalar, vl); + return __riscv_vfredusum_vs_f32m2_f32m1_m(mask, vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredusum_vs_f32m4_f32m1_m( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfredusum_vs_f32m4_f32m1_m(vbool8_t mask, vfloat32m4_t vector, vfloat32m1_t scalar, size_t vl) { - return vfredusum_vs_f32m4_f32m1_m(mask, vector, scalar, vl); + return __riscv_vfredusum_vs_f32m4_f32m1_m(mask, vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredusum_vs_f32m8_f32m1_m( @@ -238,7 +238,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfredusum_vs_f32m8_f32m1_m(vbool4_t mask, vfloat32m8_t vector, vfloat32m1_t scalar, size_t vl) { - return vfredusum_vs_f32m8_f32m1_m(mask, vector, scalar, vl); + return __riscv_vfredusum_vs_f32m8_f32m1_m(mask, vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredusum_vs_f64m1_f64m1_m( @@ -247,7 +247,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfredusum_vs_f64m1_f64m1_m(vbool64_t mask, vfloat64m1_t vector, vfloat64m1_t scalar, size_t vl) { - return vfredusum_vs_f64m1_f64m1_m(mask, vector, scalar, vl); + return __riscv_vfredusum_vs_f64m1_f64m1_m(mask, vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredusum_vs_f64m2_f64m1_m( @@ -256,7 +256,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfredusum_vs_f64m2_f64m1_m(vbool32_t mask, vfloat64m2_t vector, vfloat64m1_t scalar, size_t vl) { - return vfredusum_vs_f64m2_f64m1_m(mask, vector, scalar, vl); + return __riscv_vfredusum_vs_f64m2_f64m1_m(mask, vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredusum_vs_f64m4_f64m1_m( @@ -265,7 +265,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfredusum_vs_f64m4_f64m1_m(vbool16_t mask, vfloat64m4_t vector, vfloat64m1_t scalar, size_t vl) { - return vfredusum_vs_f64m4_f64m1_m(mask, vector, scalar, vl); + return __riscv_vfredusum_vs_f64m4_f64m1_m(mask, vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfredusum_vs_f64m8_f64m1_m( @@ -274,6 +274,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfredusum_vs_f64m8_f64m1_m(vbool8_t mask, vfloat64m8_t vector, vfloat64m1_t scalar, size_t vl) { - return vfredusum_vs_f64m8_f64m1_m(mask, vector, scalar, vl); + return __riscv_vfredusum_vs_f64m8_f64m1_m(mask, vector, scalar, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfrsqrt7.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfrsqrt7.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfrsqrt7.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfrsqrt7.c @@ -13,7 +13,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vfrsqrt7_v_f16mf4(vfloat16mf4_t op1, size_t vl) { - return vfrsqrt7_v_f16mf4(op1, vl); + return __riscv_vfrsqrt7_v_f16mf4(op1, vl); } // CHECK-RV64-LABEL: @test_vfrsqrt7_v_f16mf2( @@ -22,7 +22,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vfrsqrt7_v_f16mf2(vfloat16mf2_t op1, size_t vl) { - return vfrsqrt7_v_f16mf2(op1, vl); + return __riscv_vfrsqrt7_v_f16mf2(op1, vl); } // CHECK-RV64-LABEL: @test_vfrsqrt7_v_f16m1( @@ -31,7 +31,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfrsqrt7_v_f16m1(vfloat16m1_t op1, size_t vl) { - return vfrsqrt7_v_f16m1(op1, vl); + return __riscv_vfrsqrt7_v_f16m1(op1, vl); } // CHECK-RV64-LABEL: @test_vfrsqrt7_v_f16m2( @@ -40,7 +40,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vfrsqrt7_v_f16m2(vfloat16m2_t op1, size_t vl) { - return vfrsqrt7_v_f16m2(op1, vl); + return __riscv_vfrsqrt7_v_f16m2(op1, vl); } // CHECK-RV64-LABEL: @test_vfrsqrt7_v_f16m4( @@ -49,7 +49,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vfrsqrt7_v_f16m4(vfloat16m4_t op1, size_t vl) { - return vfrsqrt7_v_f16m4(op1, vl); + return __riscv_vfrsqrt7_v_f16m4(op1, vl); } // CHECK-RV64-LABEL: @test_vfrsqrt7_v_f16m8( @@ -58,7 +58,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vfrsqrt7_v_f16m8(vfloat16m8_t op1, size_t vl) { - return vfrsqrt7_v_f16m8(op1, vl); + return __riscv_vfrsqrt7_v_f16m8(op1, vl); } // CHECK-RV64-LABEL: @test_vfrsqrt7_v_f32mf2( @@ -67,7 +67,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfrsqrt7_v_f32mf2(vfloat32mf2_t op1, size_t vl) { - return vfrsqrt7_v_f32mf2(op1, vl); + return __riscv_vfrsqrt7_v_f32mf2(op1, vl); } // CHECK-RV64-LABEL: @test_vfrsqrt7_v_f32m1( @@ -76,7 +76,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfrsqrt7_v_f32m1(vfloat32m1_t op1, size_t vl) { - return vfrsqrt7_v_f32m1(op1, vl); + return __riscv_vfrsqrt7_v_f32m1(op1, vl); } // CHECK-RV64-LABEL: @test_vfrsqrt7_v_f32m2( @@ -85,7 +85,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfrsqrt7_v_f32m2(vfloat32m2_t op1, size_t vl) { - return vfrsqrt7_v_f32m2(op1, vl); + return __riscv_vfrsqrt7_v_f32m2(op1, vl); } // CHECK-RV64-LABEL: @test_vfrsqrt7_v_f32m4( @@ -94,7 +94,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfrsqrt7_v_f32m4(vfloat32m4_t op1, size_t vl) { - return vfrsqrt7_v_f32m4(op1, vl); + return __riscv_vfrsqrt7_v_f32m4(op1, vl); } // CHECK-RV64-LABEL: @test_vfrsqrt7_v_f32m8( @@ -103,7 +103,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfrsqrt7_v_f32m8(vfloat32m8_t op1, size_t vl) { - return vfrsqrt7_v_f32m8(op1, vl); + return __riscv_vfrsqrt7_v_f32m8(op1, vl); } // CHECK-RV64-LABEL: @test_vfrsqrt7_v_f64m1( @@ -112,7 +112,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfrsqrt7_v_f64m1(vfloat64m1_t op1, size_t vl) { - return vfrsqrt7_v_f64m1(op1, vl); + return __riscv_vfrsqrt7_v_f64m1(op1, vl); } // CHECK-RV64-LABEL: @test_vfrsqrt7_v_f64m2( @@ -121,7 +121,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfrsqrt7_v_f64m2(vfloat64m2_t op1, size_t vl) { - return vfrsqrt7_v_f64m2(op1, vl); + return __riscv_vfrsqrt7_v_f64m2(op1, vl); } // CHECK-RV64-LABEL: @test_vfrsqrt7_v_f64m4( @@ -130,7 +130,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfrsqrt7_v_f64m4(vfloat64m4_t op1, size_t vl) { - return vfrsqrt7_v_f64m4(op1, vl); + return __riscv_vfrsqrt7_v_f64m4(op1, vl); } // CHECK-RV64-LABEL: @test_vfrsqrt7_v_f64m8( @@ -139,7 +139,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfrsqrt7_v_f64m8(vfloat64m8_t op1, size_t vl) { - return vfrsqrt7_v_f64m8(op1, vl); + return __riscv_vfrsqrt7_v_f64m8(op1, vl); } // CHECK-RV64-LABEL: @test_vfrsqrt7_v_f16mf4_m( @@ -148,7 +148,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vfrsqrt7_v_f16mf4_m(vbool64_t mask, vfloat16mf4_t op1, size_t vl) { - return vfrsqrt7_v_f16mf4_m(mask, op1, vl); + return __riscv_vfrsqrt7_v_f16mf4_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vfrsqrt7_v_f16mf2_m( @@ -157,7 +157,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vfrsqrt7_v_f16mf2_m(vbool32_t mask, vfloat16mf2_t op1, size_t vl) { - return vfrsqrt7_v_f16mf2_m(mask, op1, vl); + return __riscv_vfrsqrt7_v_f16mf2_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vfrsqrt7_v_f16m1_m( @@ -166,7 +166,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfrsqrt7_v_f16m1_m(vbool16_t mask, vfloat16m1_t op1, size_t vl) { - return vfrsqrt7_v_f16m1_m(mask, op1, vl); + return __riscv_vfrsqrt7_v_f16m1_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vfrsqrt7_v_f16m2_m( @@ -175,7 +175,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vfrsqrt7_v_f16m2_m(vbool8_t mask, vfloat16m2_t op1, size_t vl) { - return vfrsqrt7_v_f16m2_m(mask, op1, vl); + return __riscv_vfrsqrt7_v_f16m2_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vfrsqrt7_v_f16m4_m( @@ -184,7 +184,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vfrsqrt7_v_f16m4_m(vbool4_t mask, vfloat16m4_t op1, size_t vl) { - return vfrsqrt7_v_f16m4_m(mask, op1, vl); + return __riscv_vfrsqrt7_v_f16m4_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vfrsqrt7_v_f16m8_m( @@ -193,7 +193,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vfrsqrt7_v_f16m8_m(vbool2_t mask, vfloat16m8_t op1, size_t vl) { - return vfrsqrt7_v_f16m8_m(mask, op1, vl); + return __riscv_vfrsqrt7_v_f16m8_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vfrsqrt7_v_f32mf2_m( @@ -202,7 +202,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfrsqrt7_v_f32mf2_m(vbool64_t mask, vfloat32mf2_t op1, size_t vl) { - return vfrsqrt7_v_f32mf2_m(mask, op1, vl); + return __riscv_vfrsqrt7_v_f32mf2_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vfrsqrt7_v_f32m1_m( @@ -211,7 +211,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfrsqrt7_v_f32m1_m(vbool32_t mask, vfloat32m1_t op1, size_t vl) { - return vfrsqrt7_v_f32m1_m(mask, op1, vl); + return __riscv_vfrsqrt7_v_f32m1_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vfrsqrt7_v_f32m2_m( @@ -220,7 +220,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfrsqrt7_v_f32m2_m(vbool16_t mask, vfloat32m2_t op1, size_t vl) { - return vfrsqrt7_v_f32m2_m(mask, op1, vl); + return __riscv_vfrsqrt7_v_f32m2_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vfrsqrt7_v_f32m4_m( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfrsqrt7_v_f32m4_m(vbool8_t mask, vfloat32m4_t op1, size_t vl) { - return vfrsqrt7_v_f32m4_m(mask, op1, vl); + return __riscv_vfrsqrt7_v_f32m4_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vfrsqrt7_v_f32m8_m( @@ -238,7 +238,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfrsqrt7_v_f32m8_m(vbool4_t mask, vfloat32m8_t op1, size_t vl) { - return vfrsqrt7_v_f32m8_m(mask, op1, vl); + return __riscv_vfrsqrt7_v_f32m8_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vfrsqrt7_v_f64m1_m( @@ -247,7 +247,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfrsqrt7_v_f64m1_m(vbool64_t mask, vfloat64m1_t op1, size_t vl) { - return vfrsqrt7_v_f64m1_m(mask, op1, vl); + return __riscv_vfrsqrt7_v_f64m1_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vfrsqrt7_v_f64m2_m( @@ -256,7 +256,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfrsqrt7_v_f64m2_m(vbool32_t mask, vfloat64m2_t op1, size_t vl) { - return vfrsqrt7_v_f64m2_m(mask, op1, vl); + return __riscv_vfrsqrt7_v_f64m2_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vfrsqrt7_v_f64m4_m( @@ -265,7 +265,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfrsqrt7_v_f64m4_m(vbool16_t mask, vfloat64m4_t op1, size_t vl) { - return vfrsqrt7_v_f64m4_m(mask, op1, vl); + return __riscv_vfrsqrt7_v_f64m4_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vfrsqrt7_v_f64m8_m( @@ -274,6 +274,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfrsqrt7_v_f64m8_m(vbool8_t mask, vfloat64m8_t op1, size_t vl) { - return vfrsqrt7_v_f64m8_m(mask, op1, vl); + return __riscv_vfrsqrt7_v_f64m8_m(mask, op1, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfrsub.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfrsub.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfrsub.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfrsub.c @@ -13,7 +13,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vfrsub_vf_f16mf4(vfloat16mf4_t op1, _Float16 op2, size_t vl) { - return vfrsub_vf_f16mf4(op1, op2, vl); + return __riscv_vfrsub_vf_f16mf4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfrsub_vf_f16mf2( @@ -22,7 +22,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vfrsub_vf_f16mf2(vfloat16mf2_t op1, _Float16 op2, size_t vl) { - return vfrsub_vf_f16mf2(op1, op2, vl); + return __riscv_vfrsub_vf_f16mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfrsub_vf_f16m1( @@ -31,7 +31,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfrsub_vf_f16m1(vfloat16m1_t op1, _Float16 op2, size_t vl) { - return vfrsub_vf_f16m1(op1, op2, vl); + return __riscv_vfrsub_vf_f16m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfrsub_vf_f16m2( @@ -40,7 +40,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vfrsub_vf_f16m2(vfloat16m2_t op1, _Float16 op2, size_t vl) { - return vfrsub_vf_f16m2(op1, op2, vl); + return __riscv_vfrsub_vf_f16m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfrsub_vf_f16m4( @@ -49,7 +49,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vfrsub_vf_f16m4(vfloat16m4_t op1, _Float16 op2, size_t vl) { - return vfrsub_vf_f16m4(op1, op2, vl); + return __riscv_vfrsub_vf_f16m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfrsub_vf_f16m8( @@ -58,7 +58,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vfrsub_vf_f16m8(vfloat16m8_t op1, _Float16 op2, size_t vl) { - return vfrsub_vf_f16m8(op1, op2, vl); + return __riscv_vfrsub_vf_f16m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfrsub_vf_f32mf2( @@ -67,7 +67,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfrsub_vf_f32mf2(vfloat32mf2_t op1, float op2, size_t vl) { - return vfrsub_vf_f32mf2(op1, op2, vl); + return __riscv_vfrsub_vf_f32mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfrsub_vf_f32m1( @@ -76,7 +76,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfrsub_vf_f32m1(vfloat32m1_t op1, float op2, size_t vl) { - return vfrsub_vf_f32m1(op1, op2, vl); + return __riscv_vfrsub_vf_f32m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfrsub_vf_f32m2( @@ -85,7 +85,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfrsub_vf_f32m2(vfloat32m2_t op1, float op2, size_t vl) { - return vfrsub_vf_f32m2(op1, op2, vl); + return __riscv_vfrsub_vf_f32m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfrsub_vf_f32m4( @@ -94,7 +94,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfrsub_vf_f32m4(vfloat32m4_t op1, float op2, size_t vl) { - return vfrsub_vf_f32m4(op1, op2, vl); + return __riscv_vfrsub_vf_f32m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfrsub_vf_f32m8( @@ -103,7 +103,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfrsub_vf_f32m8(vfloat32m8_t op1, float op2, size_t vl) { - return vfrsub_vf_f32m8(op1, op2, vl); + return __riscv_vfrsub_vf_f32m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfrsub_vf_f64m1( @@ -112,7 +112,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfrsub_vf_f64m1(vfloat64m1_t op1, double op2, size_t vl) { - return vfrsub_vf_f64m1(op1, op2, vl); + return __riscv_vfrsub_vf_f64m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfrsub_vf_f64m2( @@ -121,7 +121,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfrsub_vf_f64m2(vfloat64m2_t op1, double op2, size_t vl) { - return vfrsub_vf_f64m2(op1, op2, vl); + return __riscv_vfrsub_vf_f64m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfrsub_vf_f64m4( @@ -130,7 +130,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfrsub_vf_f64m4(vfloat64m4_t op1, double op2, size_t vl) { - return vfrsub_vf_f64m4(op1, op2, vl); + return __riscv_vfrsub_vf_f64m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfrsub_vf_f64m8( @@ -139,7 +139,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfrsub_vf_f64m8(vfloat64m8_t op1, double op2, size_t vl) { - return vfrsub_vf_f64m8(op1, op2, vl); + return __riscv_vfrsub_vf_f64m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfrsub_vf_f16mf4_m( @@ -148,7 +148,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vfrsub_vf_f16mf4_m(vbool64_t mask, vfloat16mf4_t op1, _Float16 op2, size_t vl) { - return vfrsub_vf_f16mf4_m(mask, op1, op2, vl); + return __riscv_vfrsub_vf_f16mf4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfrsub_vf_f16mf2_m( @@ -157,7 +157,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vfrsub_vf_f16mf2_m(vbool32_t mask, vfloat16mf2_t op1, _Float16 op2, size_t vl) { - return vfrsub_vf_f16mf2_m(mask, op1, op2, vl); + return __riscv_vfrsub_vf_f16mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfrsub_vf_f16m1_m( @@ -166,7 +166,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfrsub_vf_f16m1_m(vbool16_t mask, vfloat16m1_t op1, _Float16 op2, size_t vl) { - return vfrsub_vf_f16m1_m(mask, op1, op2, vl); + return __riscv_vfrsub_vf_f16m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfrsub_vf_f16m2_m( @@ -175,7 +175,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vfrsub_vf_f16m2_m(vbool8_t mask, vfloat16m2_t op1, _Float16 op2, size_t vl) { - return vfrsub_vf_f16m2_m(mask, op1, op2, vl); + return __riscv_vfrsub_vf_f16m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfrsub_vf_f16m4_m( @@ -184,7 +184,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vfrsub_vf_f16m4_m(vbool4_t mask, vfloat16m4_t op1, _Float16 op2, size_t vl) { - return vfrsub_vf_f16m4_m(mask, op1, op2, vl); + return __riscv_vfrsub_vf_f16m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfrsub_vf_f16m8_m( @@ -193,7 +193,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vfrsub_vf_f16m8_m(vbool2_t mask, vfloat16m8_t op1, _Float16 op2, size_t vl) { - return vfrsub_vf_f16m8_m(mask, op1, op2, vl); + return __riscv_vfrsub_vf_f16m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfrsub_vf_f32mf2_m( @@ -202,7 +202,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfrsub_vf_f32mf2_m(vbool64_t mask, vfloat32mf2_t op1, float op2, size_t vl) { - return vfrsub_vf_f32mf2_m(mask, op1, op2, vl); + return __riscv_vfrsub_vf_f32mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfrsub_vf_f32m1_m( @@ -211,7 +211,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfrsub_vf_f32m1_m(vbool32_t mask, vfloat32m1_t op1, float op2, size_t vl) { - return vfrsub_vf_f32m1_m(mask, op1, op2, vl); + return __riscv_vfrsub_vf_f32m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfrsub_vf_f32m2_m( @@ -220,7 +220,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfrsub_vf_f32m2_m(vbool16_t mask, vfloat32m2_t op1, float op2, size_t vl) { - return vfrsub_vf_f32m2_m(mask, op1, op2, vl); + return __riscv_vfrsub_vf_f32m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfrsub_vf_f32m4_m( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfrsub_vf_f32m4_m(vbool8_t mask, vfloat32m4_t op1, float op2, size_t vl) { - return vfrsub_vf_f32m4_m(mask, op1, op2, vl); + return __riscv_vfrsub_vf_f32m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfrsub_vf_f32m8_m( @@ -238,7 +238,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfrsub_vf_f32m8_m(vbool4_t mask, vfloat32m8_t op1, float op2, size_t vl) { - return vfrsub_vf_f32m8_m(mask, op1, op2, vl); + return __riscv_vfrsub_vf_f32m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfrsub_vf_f64m1_m( @@ -247,7 +247,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfrsub_vf_f64m1_m(vbool64_t mask, vfloat64m1_t op1, double op2, size_t vl) { - return vfrsub_vf_f64m1_m(mask, op1, op2, vl); + return __riscv_vfrsub_vf_f64m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfrsub_vf_f64m2_m( @@ -256,7 +256,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfrsub_vf_f64m2_m(vbool32_t mask, vfloat64m2_t op1, double op2, size_t vl) { - return vfrsub_vf_f64m2_m(mask, op1, op2, vl); + return __riscv_vfrsub_vf_f64m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfrsub_vf_f64m4_m( @@ -265,7 +265,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfrsub_vf_f64m4_m(vbool16_t mask, vfloat64m4_t op1, double op2, size_t vl) { - return vfrsub_vf_f64m4_m(mask, op1, op2, vl); + return __riscv_vfrsub_vf_f64m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfrsub_vf_f64m8_m( @@ -274,6 +274,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfrsub_vf_f64m8_m(vbool8_t mask, vfloat64m8_t op1, double op2, size_t vl) { - return vfrsub_vf_f64m8_m(mask, op1, op2, vl); + return __riscv_vfrsub_vf_f64m8_m(mask, op1, op2, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfsgnj.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfsgnj.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfsgnj.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfsgnj.c @@ -13,7 +13,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vfsgnj_vv_f16mf4(vfloat16mf4_t op1, vfloat16mf4_t op2, size_t vl) { - return vfsgnj_vv_f16mf4(op1, op2, vl); + return __riscv_vfsgnj_vv_f16mf4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnj_vf_f16mf4( @@ -22,7 +22,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vfsgnj_vf_f16mf4(vfloat16mf4_t op1, _Float16 op2, size_t vl) { - return vfsgnj_vf_f16mf4(op1, op2, vl); + return __riscv_vfsgnj_vf_f16mf4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnj_vv_f16mf2( @@ -31,7 +31,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vfsgnj_vv_f16mf2(vfloat16mf2_t op1, vfloat16mf2_t op2, size_t vl) { - return vfsgnj_vv_f16mf2(op1, op2, vl); + return __riscv_vfsgnj_vv_f16mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnj_vf_f16mf2( @@ -40,7 +40,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vfsgnj_vf_f16mf2(vfloat16mf2_t op1, _Float16 op2, size_t vl) { - return vfsgnj_vf_f16mf2(op1, op2, vl); + return __riscv_vfsgnj_vf_f16mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnj_vv_f16m1( @@ -49,7 +49,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfsgnj_vv_f16m1(vfloat16m1_t op1, vfloat16m1_t op2, size_t vl) { - return vfsgnj_vv_f16m1(op1, op2, vl); + return __riscv_vfsgnj_vv_f16m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnj_vf_f16m1( @@ -58,7 +58,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfsgnj_vf_f16m1(vfloat16m1_t op1, _Float16 op2, size_t vl) { - return vfsgnj_vf_f16m1(op1, op2, vl); + return __riscv_vfsgnj_vf_f16m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnj_vv_f16m2( @@ -67,7 +67,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vfsgnj_vv_f16m2(vfloat16m2_t op1, vfloat16m2_t op2, size_t vl) { - return vfsgnj_vv_f16m2(op1, op2, vl); + return __riscv_vfsgnj_vv_f16m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnj_vf_f16m2( @@ -76,7 +76,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vfsgnj_vf_f16m2(vfloat16m2_t op1, _Float16 op2, size_t vl) { - return vfsgnj_vf_f16m2(op1, op2, vl); + return __riscv_vfsgnj_vf_f16m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnj_vv_f16m4( @@ -85,7 +85,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vfsgnj_vv_f16m4(vfloat16m4_t op1, vfloat16m4_t op2, size_t vl) { - return vfsgnj_vv_f16m4(op1, op2, vl); + return __riscv_vfsgnj_vv_f16m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnj_vf_f16m4( @@ -94,7 +94,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vfsgnj_vf_f16m4(vfloat16m4_t op1, _Float16 op2, size_t vl) { - return vfsgnj_vf_f16m4(op1, op2, vl); + return __riscv_vfsgnj_vf_f16m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnj_vv_f16m8( @@ -103,7 +103,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vfsgnj_vv_f16m8(vfloat16m8_t op1, vfloat16m8_t op2, size_t vl) { - return vfsgnj_vv_f16m8(op1, op2, vl); + return __riscv_vfsgnj_vv_f16m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnj_vf_f16m8( @@ -112,7 +112,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vfsgnj_vf_f16m8(vfloat16m8_t op1, _Float16 op2, size_t vl) { - return vfsgnj_vf_f16m8(op1, op2, vl); + return __riscv_vfsgnj_vf_f16m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnj_vv_f32mf2( @@ -121,7 +121,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfsgnj_vv_f32mf2(vfloat32mf2_t op1, vfloat32mf2_t op2, size_t vl) { - return vfsgnj_vv_f32mf2(op1, op2, vl); + return __riscv_vfsgnj_vv_f32mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnj_vf_f32mf2( @@ -130,7 +130,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfsgnj_vf_f32mf2(vfloat32mf2_t op1, float op2, size_t vl) { - return vfsgnj_vf_f32mf2(op1, op2, vl); + return __riscv_vfsgnj_vf_f32mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnj_vv_f32m1( @@ -139,7 +139,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfsgnj_vv_f32m1(vfloat32m1_t op1, vfloat32m1_t op2, size_t vl) { - return vfsgnj_vv_f32m1(op1, op2, vl); + return __riscv_vfsgnj_vv_f32m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnj_vf_f32m1( @@ -148,7 +148,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfsgnj_vf_f32m1(vfloat32m1_t op1, float op2, size_t vl) { - return vfsgnj_vf_f32m1(op1, op2, vl); + return __riscv_vfsgnj_vf_f32m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnj_vv_f32m2( @@ -157,7 +157,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfsgnj_vv_f32m2(vfloat32m2_t op1, vfloat32m2_t op2, size_t vl) { - return vfsgnj_vv_f32m2(op1, op2, vl); + return __riscv_vfsgnj_vv_f32m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnj_vf_f32m2( @@ -166,7 +166,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfsgnj_vf_f32m2(vfloat32m2_t op1, float op2, size_t vl) { - return vfsgnj_vf_f32m2(op1, op2, vl); + return __riscv_vfsgnj_vf_f32m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnj_vv_f32m4( @@ -175,7 +175,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfsgnj_vv_f32m4(vfloat32m4_t op1, vfloat32m4_t op2, size_t vl) { - return vfsgnj_vv_f32m4(op1, op2, vl); + return __riscv_vfsgnj_vv_f32m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnj_vf_f32m4( @@ -184,7 +184,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfsgnj_vf_f32m4(vfloat32m4_t op1, float op2, size_t vl) { - return vfsgnj_vf_f32m4(op1, op2, vl); + return __riscv_vfsgnj_vf_f32m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnj_vv_f32m8( @@ -193,7 +193,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfsgnj_vv_f32m8(vfloat32m8_t op1, vfloat32m8_t op2, size_t vl) { - return vfsgnj_vv_f32m8(op1, op2, vl); + return __riscv_vfsgnj_vv_f32m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnj_vf_f32m8( @@ -202,7 +202,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfsgnj_vf_f32m8(vfloat32m8_t op1, float op2, size_t vl) { - return vfsgnj_vf_f32m8(op1, op2, vl); + return __riscv_vfsgnj_vf_f32m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnj_vv_f64m1( @@ -211,7 +211,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfsgnj_vv_f64m1(vfloat64m1_t op1, vfloat64m1_t op2, size_t vl) { - return vfsgnj_vv_f64m1(op1, op2, vl); + return __riscv_vfsgnj_vv_f64m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnj_vf_f64m1( @@ -220,7 +220,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfsgnj_vf_f64m1(vfloat64m1_t op1, double op2, size_t vl) { - return vfsgnj_vf_f64m1(op1, op2, vl); + return __riscv_vfsgnj_vf_f64m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnj_vv_f64m2( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfsgnj_vv_f64m2(vfloat64m2_t op1, vfloat64m2_t op2, size_t vl) { - return vfsgnj_vv_f64m2(op1, op2, vl); + return __riscv_vfsgnj_vv_f64m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnj_vf_f64m2( @@ -238,7 +238,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfsgnj_vf_f64m2(vfloat64m2_t op1, double op2, size_t vl) { - return vfsgnj_vf_f64m2(op1, op2, vl); + return __riscv_vfsgnj_vf_f64m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnj_vv_f64m4( @@ -247,7 +247,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfsgnj_vv_f64m4(vfloat64m4_t op1, vfloat64m4_t op2, size_t vl) { - return vfsgnj_vv_f64m4(op1, op2, vl); + return __riscv_vfsgnj_vv_f64m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnj_vf_f64m4( @@ -256,7 +256,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfsgnj_vf_f64m4(vfloat64m4_t op1, double op2, size_t vl) { - return vfsgnj_vf_f64m4(op1, op2, vl); + return __riscv_vfsgnj_vf_f64m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnj_vv_f64m8( @@ -265,7 +265,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfsgnj_vv_f64m8(vfloat64m8_t op1, vfloat64m8_t op2, size_t vl) { - return vfsgnj_vv_f64m8(op1, op2, vl); + return __riscv_vfsgnj_vv_f64m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnj_vf_f64m8( @@ -274,7 +274,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfsgnj_vf_f64m8(vfloat64m8_t op1, double op2, size_t vl) { - return vfsgnj_vf_f64m8(op1, op2, vl); + return __riscv_vfsgnj_vf_f64m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnj_vv_f16mf4_m( @@ -283,7 +283,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vfsgnj_vv_f16mf4_m(vbool64_t mask, vfloat16mf4_t op1, vfloat16mf4_t op2, size_t vl) { - return vfsgnj_vv_f16mf4_m(mask, op1, op2, vl); + return __riscv_vfsgnj_vv_f16mf4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnj_vf_f16mf4_m( @@ -292,7 +292,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vfsgnj_vf_f16mf4_m(vbool64_t mask, vfloat16mf4_t op1, _Float16 op2, size_t vl) { - return vfsgnj_vf_f16mf4_m(mask, op1, op2, vl); + return __riscv_vfsgnj_vf_f16mf4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnj_vv_f16mf2_m( @@ -301,7 +301,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vfsgnj_vv_f16mf2_m(vbool32_t mask, vfloat16mf2_t op1, vfloat16mf2_t op2, size_t vl) { - return vfsgnj_vv_f16mf2_m(mask, op1, op2, vl); + return __riscv_vfsgnj_vv_f16mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnj_vf_f16mf2_m( @@ -310,7 +310,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vfsgnj_vf_f16mf2_m(vbool32_t mask, vfloat16mf2_t op1, _Float16 op2, size_t vl) { - return vfsgnj_vf_f16mf2_m(mask, op1, op2, vl); + return __riscv_vfsgnj_vf_f16mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnj_vv_f16m1_m( @@ -319,7 +319,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfsgnj_vv_f16m1_m(vbool16_t mask, vfloat16m1_t op1, vfloat16m1_t op2, size_t vl) { - return vfsgnj_vv_f16m1_m(mask, op1, op2, vl); + return __riscv_vfsgnj_vv_f16m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnj_vf_f16m1_m( @@ -328,7 +328,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfsgnj_vf_f16m1_m(vbool16_t mask, vfloat16m1_t op1, _Float16 op2, size_t vl) { - return vfsgnj_vf_f16m1_m(mask, op1, op2, vl); + return __riscv_vfsgnj_vf_f16m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnj_vv_f16m2_m( @@ -337,7 +337,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vfsgnj_vv_f16m2_m(vbool8_t mask, vfloat16m2_t op1, vfloat16m2_t op2, size_t vl) { - return vfsgnj_vv_f16m2_m(mask, op1, op2, vl); + return __riscv_vfsgnj_vv_f16m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnj_vf_f16m2_m( @@ -346,7 +346,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vfsgnj_vf_f16m2_m(vbool8_t mask, vfloat16m2_t op1, _Float16 op2, size_t vl) { - return vfsgnj_vf_f16m2_m(mask, op1, op2, vl); + return __riscv_vfsgnj_vf_f16m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnj_vv_f16m4_m( @@ -355,7 +355,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vfsgnj_vv_f16m4_m(vbool4_t mask, vfloat16m4_t op1, vfloat16m4_t op2, size_t vl) { - return vfsgnj_vv_f16m4_m(mask, op1, op2, vl); + return __riscv_vfsgnj_vv_f16m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnj_vf_f16m4_m( @@ -364,7 +364,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vfsgnj_vf_f16m4_m(vbool4_t mask, vfloat16m4_t op1, _Float16 op2, size_t vl) { - return vfsgnj_vf_f16m4_m(mask, op1, op2, vl); + return __riscv_vfsgnj_vf_f16m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnj_vv_f16m8_m( @@ -373,7 +373,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vfsgnj_vv_f16m8_m(vbool2_t mask, vfloat16m8_t op1, vfloat16m8_t op2, size_t vl) { - return vfsgnj_vv_f16m8_m(mask, op1, op2, vl); + return __riscv_vfsgnj_vv_f16m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnj_vf_f16m8_m( @@ -382,7 +382,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vfsgnj_vf_f16m8_m(vbool2_t mask, vfloat16m8_t op1, _Float16 op2, size_t vl) { - return vfsgnj_vf_f16m8_m(mask, op1, op2, vl); + return __riscv_vfsgnj_vf_f16m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnj_vv_f32mf2_m( @@ -391,7 +391,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfsgnj_vv_f32mf2_m(vbool64_t mask, vfloat32mf2_t op1, vfloat32mf2_t op2, size_t vl) { - return vfsgnj_vv_f32mf2_m(mask, op1, op2, vl); + return __riscv_vfsgnj_vv_f32mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnj_vf_f32mf2_m( @@ -400,7 +400,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfsgnj_vf_f32mf2_m(vbool64_t mask, vfloat32mf2_t op1, float op2, size_t vl) { - return vfsgnj_vf_f32mf2_m(mask, op1, op2, vl); + return __riscv_vfsgnj_vf_f32mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnj_vv_f32m1_m( @@ -409,7 +409,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfsgnj_vv_f32m1_m(vbool32_t mask, vfloat32m1_t op1, vfloat32m1_t op2, size_t vl) { - return vfsgnj_vv_f32m1_m(mask, op1, op2, vl); + return __riscv_vfsgnj_vv_f32m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnj_vf_f32m1_m( @@ -418,7 +418,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfsgnj_vf_f32m1_m(vbool32_t mask, vfloat32m1_t op1, float op2, size_t vl) { - return vfsgnj_vf_f32m1_m(mask, op1, op2, vl); + return __riscv_vfsgnj_vf_f32m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnj_vv_f32m2_m( @@ -427,7 +427,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfsgnj_vv_f32m2_m(vbool16_t mask, vfloat32m2_t op1, vfloat32m2_t op2, size_t vl) { - return vfsgnj_vv_f32m2_m(mask, op1, op2, vl); + return __riscv_vfsgnj_vv_f32m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnj_vf_f32m2_m( @@ -436,7 +436,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfsgnj_vf_f32m2_m(vbool16_t mask, vfloat32m2_t op1, float op2, size_t vl) { - return vfsgnj_vf_f32m2_m(mask, op1, op2, vl); + return __riscv_vfsgnj_vf_f32m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnj_vv_f32m4_m( @@ -445,7 +445,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfsgnj_vv_f32m4_m(vbool8_t mask, vfloat32m4_t op1, vfloat32m4_t op2, size_t vl) { - return vfsgnj_vv_f32m4_m(mask, op1, op2, vl); + return __riscv_vfsgnj_vv_f32m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnj_vf_f32m4_m( @@ -454,7 +454,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfsgnj_vf_f32m4_m(vbool8_t mask, vfloat32m4_t op1, float op2, size_t vl) { - return vfsgnj_vf_f32m4_m(mask, op1, op2, vl); + return __riscv_vfsgnj_vf_f32m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnj_vv_f32m8_m( @@ -463,7 +463,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfsgnj_vv_f32m8_m(vbool4_t mask, vfloat32m8_t op1, vfloat32m8_t op2, size_t vl) { - return vfsgnj_vv_f32m8_m(mask, op1, op2, vl); + return __riscv_vfsgnj_vv_f32m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnj_vf_f32m8_m( @@ -472,7 +472,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfsgnj_vf_f32m8_m(vbool4_t mask, vfloat32m8_t op1, float op2, size_t vl) { - return vfsgnj_vf_f32m8_m(mask, op1, op2, vl); + return __riscv_vfsgnj_vf_f32m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnj_vv_f64m1_m( @@ -481,7 +481,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfsgnj_vv_f64m1_m(vbool64_t mask, vfloat64m1_t op1, vfloat64m1_t op2, size_t vl) { - return vfsgnj_vv_f64m1_m(mask, op1, op2, vl); + return __riscv_vfsgnj_vv_f64m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnj_vf_f64m1_m( @@ -490,7 +490,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfsgnj_vf_f64m1_m(vbool64_t mask, vfloat64m1_t op1, double op2, size_t vl) { - return vfsgnj_vf_f64m1_m(mask, op1, op2, vl); + return __riscv_vfsgnj_vf_f64m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnj_vv_f64m2_m( @@ -499,7 +499,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfsgnj_vv_f64m2_m(vbool32_t mask, vfloat64m2_t op1, vfloat64m2_t op2, size_t vl) { - return vfsgnj_vv_f64m2_m(mask, op1, op2, vl); + return __riscv_vfsgnj_vv_f64m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnj_vf_f64m2_m( @@ -508,7 +508,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfsgnj_vf_f64m2_m(vbool32_t mask, vfloat64m2_t op1, double op2, size_t vl) { - return vfsgnj_vf_f64m2_m(mask, op1, op2, vl); + return __riscv_vfsgnj_vf_f64m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnj_vv_f64m4_m( @@ -517,7 +517,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfsgnj_vv_f64m4_m(vbool16_t mask, vfloat64m4_t op1, vfloat64m4_t op2, size_t vl) { - return vfsgnj_vv_f64m4_m(mask, op1, op2, vl); + return __riscv_vfsgnj_vv_f64m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnj_vf_f64m4_m( @@ -526,7 +526,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfsgnj_vf_f64m4_m(vbool16_t mask, vfloat64m4_t op1, double op2, size_t vl) { - return vfsgnj_vf_f64m4_m(mask, op1, op2, vl); + return __riscv_vfsgnj_vf_f64m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnj_vv_f64m8_m( @@ -535,7 +535,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfsgnj_vv_f64m8_m(vbool8_t mask, vfloat64m8_t op1, vfloat64m8_t op2, size_t vl) { - return vfsgnj_vv_f64m8_m(mask, op1, op2, vl); + return __riscv_vfsgnj_vv_f64m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnj_vf_f64m8_m( @@ -544,6 +544,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfsgnj_vf_f64m8_m(vbool8_t mask, vfloat64m8_t op1, double op2, size_t vl) { - return vfsgnj_vf_f64m8_m(mask, op1, op2, vl); + return __riscv_vfsgnj_vf_f64m8_m(mask, op1, op2, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfsgnjn.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfsgnjn.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfsgnjn.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfsgnjn.c @@ -13,7 +13,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vfsgnjn_vv_f16mf4(vfloat16mf4_t op1, vfloat16mf4_t op2, size_t vl) { - return vfsgnjn_vv_f16mf4(op1, op2, vl); + return __riscv_vfsgnjn_vv_f16mf4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjn_vf_f16mf4( @@ -22,7 +22,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vfsgnjn_vf_f16mf4(vfloat16mf4_t op1, _Float16 op2, size_t vl) { - return vfsgnjn_vf_f16mf4(op1, op2, vl); + return __riscv_vfsgnjn_vf_f16mf4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjn_vv_f16mf2( @@ -31,7 +31,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vfsgnjn_vv_f16mf2(vfloat16mf2_t op1, vfloat16mf2_t op2, size_t vl) { - return vfsgnjn_vv_f16mf2(op1, op2, vl); + return __riscv_vfsgnjn_vv_f16mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjn_vf_f16mf2( @@ -40,7 +40,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vfsgnjn_vf_f16mf2(vfloat16mf2_t op1, _Float16 op2, size_t vl) { - return vfsgnjn_vf_f16mf2(op1, op2, vl); + return __riscv_vfsgnjn_vf_f16mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjn_vv_f16m1( @@ -49,7 +49,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfsgnjn_vv_f16m1(vfloat16m1_t op1, vfloat16m1_t op2, size_t vl) { - return vfsgnjn_vv_f16m1(op1, op2, vl); + return __riscv_vfsgnjn_vv_f16m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjn_vf_f16m1( @@ -58,7 +58,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfsgnjn_vf_f16m1(vfloat16m1_t op1, _Float16 op2, size_t vl) { - return vfsgnjn_vf_f16m1(op1, op2, vl); + return __riscv_vfsgnjn_vf_f16m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjn_vv_f16m2( @@ -67,7 +67,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vfsgnjn_vv_f16m2(vfloat16m2_t op1, vfloat16m2_t op2, size_t vl) { - return vfsgnjn_vv_f16m2(op1, op2, vl); + return __riscv_vfsgnjn_vv_f16m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjn_vf_f16m2( @@ -76,7 +76,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vfsgnjn_vf_f16m2(vfloat16m2_t op1, _Float16 op2, size_t vl) { - return vfsgnjn_vf_f16m2(op1, op2, vl); + return __riscv_vfsgnjn_vf_f16m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjn_vv_f16m4( @@ -85,7 +85,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vfsgnjn_vv_f16m4(vfloat16m4_t op1, vfloat16m4_t op2, size_t vl) { - return vfsgnjn_vv_f16m4(op1, op2, vl); + return __riscv_vfsgnjn_vv_f16m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjn_vf_f16m4( @@ -94,7 +94,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vfsgnjn_vf_f16m4(vfloat16m4_t op1, _Float16 op2, size_t vl) { - return vfsgnjn_vf_f16m4(op1, op2, vl); + return __riscv_vfsgnjn_vf_f16m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjn_vv_f16m8( @@ -103,7 +103,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vfsgnjn_vv_f16m8(vfloat16m8_t op1, vfloat16m8_t op2, size_t vl) { - return vfsgnjn_vv_f16m8(op1, op2, vl); + return __riscv_vfsgnjn_vv_f16m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjn_vf_f16m8( @@ -112,7 +112,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vfsgnjn_vf_f16m8(vfloat16m8_t op1, _Float16 op2, size_t vl) { - return vfsgnjn_vf_f16m8(op1, op2, vl); + return __riscv_vfsgnjn_vf_f16m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjn_vv_f32mf2( @@ -121,7 +121,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfsgnjn_vv_f32mf2(vfloat32mf2_t op1, vfloat32mf2_t op2, size_t vl) { - return vfsgnjn_vv_f32mf2(op1, op2, vl); + return __riscv_vfsgnjn_vv_f32mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjn_vf_f32mf2( @@ -130,7 +130,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfsgnjn_vf_f32mf2(vfloat32mf2_t op1, float op2, size_t vl) { - return vfsgnjn_vf_f32mf2(op1, op2, vl); + return __riscv_vfsgnjn_vf_f32mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjn_vv_f32m1( @@ -139,7 +139,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfsgnjn_vv_f32m1(vfloat32m1_t op1, vfloat32m1_t op2, size_t vl) { - return vfsgnjn_vv_f32m1(op1, op2, vl); + return __riscv_vfsgnjn_vv_f32m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjn_vf_f32m1( @@ -148,7 +148,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfsgnjn_vf_f32m1(vfloat32m1_t op1, float op2, size_t vl) { - return vfsgnjn_vf_f32m1(op1, op2, vl); + return __riscv_vfsgnjn_vf_f32m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjn_vv_f32m2( @@ -157,7 +157,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfsgnjn_vv_f32m2(vfloat32m2_t op1, vfloat32m2_t op2, size_t vl) { - return vfsgnjn_vv_f32m2(op1, op2, vl); + return __riscv_vfsgnjn_vv_f32m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjn_vf_f32m2( @@ -166,7 +166,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfsgnjn_vf_f32m2(vfloat32m2_t op1, float op2, size_t vl) { - return vfsgnjn_vf_f32m2(op1, op2, vl); + return __riscv_vfsgnjn_vf_f32m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjn_vv_f32m4( @@ -175,7 +175,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfsgnjn_vv_f32m4(vfloat32m4_t op1, vfloat32m4_t op2, size_t vl) { - return vfsgnjn_vv_f32m4(op1, op2, vl); + return __riscv_vfsgnjn_vv_f32m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjn_vf_f32m4( @@ -184,7 +184,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfsgnjn_vf_f32m4(vfloat32m4_t op1, float op2, size_t vl) { - return vfsgnjn_vf_f32m4(op1, op2, vl); + return __riscv_vfsgnjn_vf_f32m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjn_vv_f32m8( @@ -193,7 +193,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfsgnjn_vv_f32m8(vfloat32m8_t op1, vfloat32m8_t op2, size_t vl) { - return vfsgnjn_vv_f32m8(op1, op2, vl); + return __riscv_vfsgnjn_vv_f32m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjn_vf_f32m8( @@ -202,7 +202,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfsgnjn_vf_f32m8(vfloat32m8_t op1, float op2, size_t vl) { - return vfsgnjn_vf_f32m8(op1, op2, vl); + return __riscv_vfsgnjn_vf_f32m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjn_vv_f64m1( @@ -211,7 +211,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfsgnjn_vv_f64m1(vfloat64m1_t op1, vfloat64m1_t op2, size_t vl) { - return vfsgnjn_vv_f64m1(op1, op2, vl); + return __riscv_vfsgnjn_vv_f64m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjn_vf_f64m1( @@ -220,7 +220,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfsgnjn_vf_f64m1(vfloat64m1_t op1, double op2, size_t vl) { - return vfsgnjn_vf_f64m1(op1, op2, vl); + return __riscv_vfsgnjn_vf_f64m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjn_vv_f64m2( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfsgnjn_vv_f64m2(vfloat64m2_t op1, vfloat64m2_t op2, size_t vl) { - return vfsgnjn_vv_f64m2(op1, op2, vl); + return __riscv_vfsgnjn_vv_f64m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjn_vf_f64m2( @@ -238,7 +238,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfsgnjn_vf_f64m2(vfloat64m2_t op1, double op2, size_t vl) { - return vfsgnjn_vf_f64m2(op1, op2, vl); + return __riscv_vfsgnjn_vf_f64m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjn_vv_f64m4( @@ -247,7 +247,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfsgnjn_vv_f64m4(vfloat64m4_t op1, vfloat64m4_t op2, size_t vl) { - return vfsgnjn_vv_f64m4(op1, op2, vl); + return __riscv_vfsgnjn_vv_f64m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjn_vf_f64m4( @@ -256,7 +256,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfsgnjn_vf_f64m4(vfloat64m4_t op1, double op2, size_t vl) { - return vfsgnjn_vf_f64m4(op1, op2, vl); + return __riscv_vfsgnjn_vf_f64m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjn_vv_f64m8( @@ -265,7 +265,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfsgnjn_vv_f64m8(vfloat64m8_t op1, vfloat64m8_t op2, size_t vl) { - return vfsgnjn_vv_f64m8(op1, op2, vl); + return __riscv_vfsgnjn_vv_f64m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjn_vf_f64m8( @@ -274,7 +274,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfsgnjn_vf_f64m8(vfloat64m8_t op1, double op2, size_t vl) { - return vfsgnjn_vf_f64m8(op1, op2, vl); + return __riscv_vfsgnjn_vf_f64m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjn_vv_f16mf4_m( @@ -283,7 +283,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vfsgnjn_vv_f16mf4_m(vbool64_t mask, vfloat16mf4_t op1, vfloat16mf4_t op2, size_t vl) { - return vfsgnjn_vv_f16mf4_m(mask, op1, op2, vl); + return __riscv_vfsgnjn_vv_f16mf4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjn_vf_f16mf4_m( @@ -292,7 +292,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vfsgnjn_vf_f16mf4_m(vbool64_t mask, vfloat16mf4_t op1, _Float16 op2, size_t vl) { - return vfsgnjn_vf_f16mf4_m(mask, op1, op2, vl); + return __riscv_vfsgnjn_vf_f16mf4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjn_vv_f16mf2_m( @@ -301,7 +301,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vfsgnjn_vv_f16mf2_m(vbool32_t mask, vfloat16mf2_t op1, vfloat16mf2_t op2, size_t vl) { - return vfsgnjn_vv_f16mf2_m(mask, op1, op2, vl); + return __riscv_vfsgnjn_vv_f16mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjn_vf_f16mf2_m( @@ -310,7 +310,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vfsgnjn_vf_f16mf2_m(vbool32_t mask, vfloat16mf2_t op1, _Float16 op2, size_t vl) { - return vfsgnjn_vf_f16mf2_m(mask, op1, op2, vl); + return __riscv_vfsgnjn_vf_f16mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjn_vv_f16m1_m( @@ -319,7 +319,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfsgnjn_vv_f16m1_m(vbool16_t mask, vfloat16m1_t op1, vfloat16m1_t op2, size_t vl) { - return vfsgnjn_vv_f16m1_m(mask, op1, op2, vl); + return __riscv_vfsgnjn_vv_f16m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjn_vf_f16m1_m( @@ -328,7 +328,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfsgnjn_vf_f16m1_m(vbool16_t mask, vfloat16m1_t op1, _Float16 op2, size_t vl) { - return vfsgnjn_vf_f16m1_m(mask, op1, op2, vl); + return __riscv_vfsgnjn_vf_f16m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjn_vv_f16m2_m( @@ -337,7 +337,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vfsgnjn_vv_f16m2_m(vbool8_t mask, vfloat16m2_t op1, vfloat16m2_t op2, size_t vl) { - return vfsgnjn_vv_f16m2_m(mask, op1, op2, vl); + return __riscv_vfsgnjn_vv_f16m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjn_vf_f16m2_m( @@ -346,7 +346,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vfsgnjn_vf_f16m2_m(vbool8_t mask, vfloat16m2_t op1, _Float16 op2, size_t vl) { - return vfsgnjn_vf_f16m2_m(mask, op1, op2, vl); + return __riscv_vfsgnjn_vf_f16m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjn_vv_f16m4_m( @@ -355,7 +355,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vfsgnjn_vv_f16m4_m(vbool4_t mask, vfloat16m4_t op1, vfloat16m4_t op2, size_t vl) { - return vfsgnjn_vv_f16m4_m(mask, op1, op2, vl); + return __riscv_vfsgnjn_vv_f16m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjn_vf_f16m4_m( @@ -364,7 +364,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vfsgnjn_vf_f16m4_m(vbool4_t mask, vfloat16m4_t op1, _Float16 op2, size_t vl) { - return vfsgnjn_vf_f16m4_m(mask, op1, op2, vl); + return __riscv_vfsgnjn_vf_f16m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjn_vv_f16m8_m( @@ -373,7 +373,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vfsgnjn_vv_f16m8_m(vbool2_t mask, vfloat16m8_t op1, vfloat16m8_t op2, size_t vl) { - return vfsgnjn_vv_f16m8_m(mask, op1, op2, vl); + return __riscv_vfsgnjn_vv_f16m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjn_vf_f16m8_m( @@ -382,7 +382,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vfsgnjn_vf_f16m8_m(vbool2_t mask, vfloat16m8_t op1, _Float16 op2, size_t vl) { - return vfsgnjn_vf_f16m8_m(mask, op1, op2, vl); + return __riscv_vfsgnjn_vf_f16m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjn_vv_f32mf2_m( @@ -391,7 +391,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfsgnjn_vv_f32mf2_m(vbool64_t mask, vfloat32mf2_t op1, vfloat32mf2_t op2, size_t vl) { - return vfsgnjn_vv_f32mf2_m(mask, op1, op2, vl); + return __riscv_vfsgnjn_vv_f32mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjn_vf_f32mf2_m( @@ -400,7 +400,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfsgnjn_vf_f32mf2_m(vbool64_t mask, vfloat32mf2_t op1, float op2, size_t vl) { - return vfsgnjn_vf_f32mf2_m(mask, op1, op2, vl); + return __riscv_vfsgnjn_vf_f32mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjn_vv_f32m1_m( @@ -409,7 +409,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfsgnjn_vv_f32m1_m(vbool32_t mask, vfloat32m1_t op1, vfloat32m1_t op2, size_t vl) { - return vfsgnjn_vv_f32m1_m(mask, op1, op2, vl); + return __riscv_vfsgnjn_vv_f32m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjn_vf_f32m1_m( @@ -418,7 +418,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfsgnjn_vf_f32m1_m(vbool32_t mask, vfloat32m1_t op1, float op2, size_t vl) { - return vfsgnjn_vf_f32m1_m(mask, op1, op2, vl); + return __riscv_vfsgnjn_vf_f32m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjn_vv_f32m2_m( @@ -427,7 +427,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfsgnjn_vv_f32m2_m(vbool16_t mask, vfloat32m2_t op1, vfloat32m2_t op2, size_t vl) { - return vfsgnjn_vv_f32m2_m(mask, op1, op2, vl); + return __riscv_vfsgnjn_vv_f32m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjn_vf_f32m2_m( @@ -436,7 +436,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfsgnjn_vf_f32m2_m(vbool16_t mask, vfloat32m2_t op1, float op2, size_t vl) { - return vfsgnjn_vf_f32m2_m(mask, op1, op2, vl); + return __riscv_vfsgnjn_vf_f32m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjn_vv_f32m4_m( @@ -445,7 +445,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfsgnjn_vv_f32m4_m(vbool8_t mask, vfloat32m4_t op1, vfloat32m4_t op2, size_t vl) { - return vfsgnjn_vv_f32m4_m(mask, op1, op2, vl); + return __riscv_vfsgnjn_vv_f32m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjn_vf_f32m4_m( @@ -454,7 +454,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfsgnjn_vf_f32m4_m(vbool8_t mask, vfloat32m4_t op1, float op2, size_t vl) { - return vfsgnjn_vf_f32m4_m(mask, op1, op2, vl); + return __riscv_vfsgnjn_vf_f32m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjn_vv_f32m8_m( @@ -463,7 +463,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfsgnjn_vv_f32m8_m(vbool4_t mask, vfloat32m8_t op1, vfloat32m8_t op2, size_t vl) { - return vfsgnjn_vv_f32m8_m(mask, op1, op2, vl); + return __riscv_vfsgnjn_vv_f32m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjn_vf_f32m8_m( @@ -472,7 +472,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfsgnjn_vf_f32m8_m(vbool4_t mask, vfloat32m8_t op1, float op2, size_t vl) { - return vfsgnjn_vf_f32m8_m(mask, op1, op2, vl); + return __riscv_vfsgnjn_vf_f32m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjn_vv_f64m1_m( @@ -481,7 +481,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfsgnjn_vv_f64m1_m(vbool64_t mask, vfloat64m1_t op1, vfloat64m1_t op2, size_t vl) { - return vfsgnjn_vv_f64m1_m(mask, op1, op2, vl); + return __riscv_vfsgnjn_vv_f64m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjn_vf_f64m1_m( @@ -490,7 +490,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfsgnjn_vf_f64m1_m(vbool64_t mask, vfloat64m1_t op1, double op2, size_t vl) { - return vfsgnjn_vf_f64m1_m(mask, op1, op2, vl); + return __riscv_vfsgnjn_vf_f64m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjn_vv_f64m2_m( @@ -499,7 +499,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfsgnjn_vv_f64m2_m(vbool32_t mask, vfloat64m2_t op1, vfloat64m2_t op2, size_t vl) { - return vfsgnjn_vv_f64m2_m(mask, op1, op2, vl); + return __riscv_vfsgnjn_vv_f64m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjn_vf_f64m2_m( @@ -508,7 +508,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfsgnjn_vf_f64m2_m(vbool32_t mask, vfloat64m2_t op1, double op2, size_t vl) { - return vfsgnjn_vf_f64m2_m(mask, op1, op2, vl); + return __riscv_vfsgnjn_vf_f64m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjn_vv_f64m4_m( @@ -517,7 +517,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfsgnjn_vv_f64m4_m(vbool16_t mask, vfloat64m4_t op1, vfloat64m4_t op2, size_t vl) { - return vfsgnjn_vv_f64m4_m(mask, op1, op2, vl); + return __riscv_vfsgnjn_vv_f64m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjn_vf_f64m4_m( @@ -526,7 +526,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfsgnjn_vf_f64m4_m(vbool16_t mask, vfloat64m4_t op1, double op2, size_t vl) { - return vfsgnjn_vf_f64m4_m(mask, op1, op2, vl); + return __riscv_vfsgnjn_vf_f64m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjn_vv_f64m8_m( @@ -535,7 +535,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfsgnjn_vv_f64m8_m(vbool8_t mask, vfloat64m8_t op1, vfloat64m8_t op2, size_t vl) { - return vfsgnjn_vv_f64m8_m(mask, op1, op2, vl); + return __riscv_vfsgnjn_vv_f64m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjn_vf_f64m8_m( @@ -544,6 +544,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfsgnjn_vf_f64m8_m(vbool8_t mask, vfloat64m8_t op1, double op2, size_t vl) { - return vfsgnjn_vf_f64m8_m(mask, op1, op2, vl); + return __riscv_vfsgnjn_vf_f64m8_m(mask, op1, op2, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfsgnjx.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfsgnjx.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfsgnjx.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfsgnjx.c @@ -13,7 +13,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vfsgnjx_vv_f16mf4(vfloat16mf4_t op1, vfloat16mf4_t op2, size_t vl) { - return vfsgnjx_vv_f16mf4(op1, op2, vl); + return __riscv_vfsgnjx_vv_f16mf4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjx_vf_f16mf4( @@ -22,7 +22,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vfsgnjx_vf_f16mf4(vfloat16mf4_t op1, _Float16 op2, size_t vl) { - return vfsgnjx_vf_f16mf4(op1, op2, vl); + return __riscv_vfsgnjx_vf_f16mf4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjx_vv_f16mf2( @@ -31,7 +31,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vfsgnjx_vv_f16mf2(vfloat16mf2_t op1, vfloat16mf2_t op2, size_t vl) { - return vfsgnjx_vv_f16mf2(op1, op2, vl); + return __riscv_vfsgnjx_vv_f16mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjx_vf_f16mf2( @@ -40,7 +40,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vfsgnjx_vf_f16mf2(vfloat16mf2_t op1, _Float16 op2, size_t vl) { - return vfsgnjx_vf_f16mf2(op1, op2, vl); + return __riscv_vfsgnjx_vf_f16mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjx_vv_f16m1( @@ -49,7 +49,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfsgnjx_vv_f16m1(vfloat16m1_t op1, vfloat16m1_t op2, size_t vl) { - return vfsgnjx_vv_f16m1(op1, op2, vl); + return __riscv_vfsgnjx_vv_f16m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjx_vf_f16m1( @@ -58,7 +58,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfsgnjx_vf_f16m1(vfloat16m1_t op1, _Float16 op2, size_t vl) { - return vfsgnjx_vf_f16m1(op1, op2, vl); + return __riscv_vfsgnjx_vf_f16m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjx_vv_f16m2( @@ -67,7 +67,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vfsgnjx_vv_f16m2(vfloat16m2_t op1, vfloat16m2_t op2, size_t vl) { - return vfsgnjx_vv_f16m2(op1, op2, vl); + return __riscv_vfsgnjx_vv_f16m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjx_vf_f16m2( @@ -76,7 +76,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vfsgnjx_vf_f16m2(vfloat16m2_t op1, _Float16 op2, size_t vl) { - return vfsgnjx_vf_f16m2(op1, op2, vl); + return __riscv_vfsgnjx_vf_f16m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjx_vv_f16m4( @@ -85,7 +85,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vfsgnjx_vv_f16m4(vfloat16m4_t op1, vfloat16m4_t op2, size_t vl) { - return vfsgnjx_vv_f16m4(op1, op2, vl); + return __riscv_vfsgnjx_vv_f16m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjx_vf_f16m4( @@ -94,7 +94,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vfsgnjx_vf_f16m4(vfloat16m4_t op1, _Float16 op2, size_t vl) { - return vfsgnjx_vf_f16m4(op1, op2, vl); + return __riscv_vfsgnjx_vf_f16m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjx_vv_f16m8( @@ -103,7 +103,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vfsgnjx_vv_f16m8(vfloat16m8_t op1, vfloat16m8_t op2, size_t vl) { - return vfsgnjx_vv_f16m8(op1, op2, vl); + return __riscv_vfsgnjx_vv_f16m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjx_vf_f16m8( @@ -112,7 +112,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vfsgnjx_vf_f16m8(vfloat16m8_t op1, _Float16 op2, size_t vl) { - return vfsgnjx_vf_f16m8(op1, op2, vl); + return __riscv_vfsgnjx_vf_f16m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjx_vv_f32mf2( @@ -121,7 +121,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfsgnjx_vv_f32mf2(vfloat32mf2_t op1, vfloat32mf2_t op2, size_t vl) { - return vfsgnjx_vv_f32mf2(op1, op2, vl); + return __riscv_vfsgnjx_vv_f32mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjx_vf_f32mf2( @@ -130,7 +130,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfsgnjx_vf_f32mf2(vfloat32mf2_t op1, float op2, size_t vl) { - return vfsgnjx_vf_f32mf2(op1, op2, vl); + return __riscv_vfsgnjx_vf_f32mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjx_vv_f32m1( @@ -139,7 +139,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfsgnjx_vv_f32m1(vfloat32m1_t op1, vfloat32m1_t op2, size_t vl) { - return vfsgnjx_vv_f32m1(op1, op2, vl); + return __riscv_vfsgnjx_vv_f32m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjx_vf_f32m1( @@ -148,7 +148,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfsgnjx_vf_f32m1(vfloat32m1_t op1, float op2, size_t vl) { - return vfsgnjx_vf_f32m1(op1, op2, vl); + return __riscv_vfsgnjx_vf_f32m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjx_vv_f32m2( @@ -157,7 +157,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfsgnjx_vv_f32m2(vfloat32m2_t op1, vfloat32m2_t op2, size_t vl) { - return vfsgnjx_vv_f32m2(op1, op2, vl); + return __riscv_vfsgnjx_vv_f32m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjx_vf_f32m2( @@ -166,7 +166,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfsgnjx_vf_f32m2(vfloat32m2_t op1, float op2, size_t vl) { - return vfsgnjx_vf_f32m2(op1, op2, vl); + return __riscv_vfsgnjx_vf_f32m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjx_vv_f32m4( @@ -175,7 +175,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfsgnjx_vv_f32m4(vfloat32m4_t op1, vfloat32m4_t op2, size_t vl) { - return vfsgnjx_vv_f32m4(op1, op2, vl); + return __riscv_vfsgnjx_vv_f32m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjx_vf_f32m4( @@ -184,7 +184,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfsgnjx_vf_f32m4(vfloat32m4_t op1, float op2, size_t vl) { - return vfsgnjx_vf_f32m4(op1, op2, vl); + return __riscv_vfsgnjx_vf_f32m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjx_vv_f32m8( @@ -193,7 +193,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfsgnjx_vv_f32m8(vfloat32m8_t op1, vfloat32m8_t op2, size_t vl) { - return vfsgnjx_vv_f32m8(op1, op2, vl); + return __riscv_vfsgnjx_vv_f32m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjx_vf_f32m8( @@ -202,7 +202,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfsgnjx_vf_f32m8(vfloat32m8_t op1, float op2, size_t vl) { - return vfsgnjx_vf_f32m8(op1, op2, vl); + return __riscv_vfsgnjx_vf_f32m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjx_vv_f64m1( @@ -211,7 +211,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfsgnjx_vv_f64m1(vfloat64m1_t op1, vfloat64m1_t op2, size_t vl) { - return vfsgnjx_vv_f64m1(op1, op2, vl); + return __riscv_vfsgnjx_vv_f64m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjx_vf_f64m1( @@ -220,7 +220,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfsgnjx_vf_f64m1(vfloat64m1_t op1, double op2, size_t vl) { - return vfsgnjx_vf_f64m1(op1, op2, vl); + return __riscv_vfsgnjx_vf_f64m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjx_vv_f64m2( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfsgnjx_vv_f64m2(vfloat64m2_t op1, vfloat64m2_t op2, size_t vl) { - return vfsgnjx_vv_f64m2(op1, op2, vl); + return __riscv_vfsgnjx_vv_f64m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjx_vf_f64m2( @@ -238,7 +238,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfsgnjx_vf_f64m2(vfloat64m2_t op1, double op2, size_t vl) { - return vfsgnjx_vf_f64m2(op1, op2, vl); + return __riscv_vfsgnjx_vf_f64m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjx_vv_f64m4( @@ -247,7 +247,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfsgnjx_vv_f64m4(vfloat64m4_t op1, vfloat64m4_t op2, size_t vl) { - return vfsgnjx_vv_f64m4(op1, op2, vl); + return __riscv_vfsgnjx_vv_f64m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjx_vf_f64m4( @@ -256,7 +256,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfsgnjx_vf_f64m4(vfloat64m4_t op1, double op2, size_t vl) { - return vfsgnjx_vf_f64m4(op1, op2, vl); + return __riscv_vfsgnjx_vf_f64m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjx_vv_f64m8( @@ -265,7 +265,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfsgnjx_vv_f64m8(vfloat64m8_t op1, vfloat64m8_t op2, size_t vl) { - return vfsgnjx_vv_f64m8(op1, op2, vl); + return __riscv_vfsgnjx_vv_f64m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjx_vf_f64m8( @@ -274,7 +274,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfsgnjx_vf_f64m8(vfloat64m8_t op1, double op2, size_t vl) { - return vfsgnjx_vf_f64m8(op1, op2, vl); + return __riscv_vfsgnjx_vf_f64m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjx_vv_f16mf4_m( @@ -283,7 +283,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vfsgnjx_vv_f16mf4_m(vbool64_t mask, vfloat16mf4_t op1, vfloat16mf4_t op2, size_t vl) { - return vfsgnjx_vv_f16mf4_m(mask, op1, op2, vl); + return __riscv_vfsgnjx_vv_f16mf4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjx_vf_f16mf4_m( @@ -292,7 +292,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vfsgnjx_vf_f16mf4_m(vbool64_t mask, vfloat16mf4_t op1, _Float16 op2, size_t vl) { - return vfsgnjx_vf_f16mf4_m(mask, op1, op2, vl); + return __riscv_vfsgnjx_vf_f16mf4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjx_vv_f16mf2_m( @@ -301,7 +301,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vfsgnjx_vv_f16mf2_m(vbool32_t mask, vfloat16mf2_t op1, vfloat16mf2_t op2, size_t vl) { - return vfsgnjx_vv_f16mf2_m(mask, op1, op2, vl); + return __riscv_vfsgnjx_vv_f16mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjx_vf_f16mf2_m( @@ -310,7 +310,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vfsgnjx_vf_f16mf2_m(vbool32_t mask, vfloat16mf2_t op1, _Float16 op2, size_t vl) { - return vfsgnjx_vf_f16mf2_m(mask, op1, op2, vl); + return __riscv_vfsgnjx_vf_f16mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjx_vv_f16m1_m( @@ -319,7 +319,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfsgnjx_vv_f16m1_m(vbool16_t mask, vfloat16m1_t op1, vfloat16m1_t op2, size_t vl) { - return vfsgnjx_vv_f16m1_m(mask, op1, op2, vl); + return __riscv_vfsgnjx_vv_f16m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjx_vf_f16m1_m( @@ -328,7 +328,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfsgnjx_vf_f16m1_m(vbool16_t mask, vfloat16m1_t op1, _Float16 op2, size_t vl) { - return vfsgnjx_vf_f16m1_m(mask, op1, op2, vl); + return __riscv_vfsgnjx_vf_f16m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjx_vv_f16m2_m( @@ -337,7 +337,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vfsgnjx_vv_f16m2_m(vbool8_t mask, vfloat16m2_t op1, vfloat16m2_t op2, size_t vl) { - return vfsgnjx_vv_f16m2_m(mask, op1, op2, vl); + return __riscv_vfsgnjx_vv_f16m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjx_vf_f16m2_m( @@ -346,7 +346,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vfsgnjx_vf_f16m2_m(vbool8_t mask, vfloat16m2_t op1, _Float16 op2, size_t vl) { - return vfsgnjx_vf_f16m2_m(mask, op1, op2, vl); + return __riscv_vfsgnjx_vf_f16m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjx_vv_f16m4_m( @@ -355,7 +355,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vfsgnjx_vv_f16m4_m(vbool4_t mask, vfloat16m4_t op1, vfloat16m4_t op2, size_t vl) { - return vfsgnjx_vv_f16m4_m(mask, op1, op2, vl); + return __riscv_vfsgnjx_vv_f16m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjx_vf_f16m4_m( @@ -364,7 +364,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vfsgnjx_vf_f16m4_m(vbool4_t mask, vfloat16m4_t op1, _Float16 op2, size_t vl) { - return vfsgnjx_vf_f16m4_m(mask, op1, op2, vl); + return __riscv_vfsgnjx_vf_f16m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjx_vv_f16m8_m( @@ -373,7 +373,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vfsgnjx_vv_f16m8_m(vbool2_t mask, vfloat16m8_t op1, vfloat16m8_t op2, size_t vl) { - return vfsgnjx_vv_f16m8_m(mask, op1, op2, vl); + return __riscv_vfsgnjx_vv_f16m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjx_vf_f16m8_m( @@ -382,7 +382,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vfsgnjx_vf_f16m8_m(vbool2_t mask, vfloat16m8_t op1, _Float16 op2, size_t vl) { - return vfsgnjx_vf_f16m8_m(mask, op1, op2, vl); + return __riscv_vfsgnjx_vf_f16m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjx_vv_f32mf2_m( @@ -391,7 +391,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfsgnjx_vv_f32mf2_m(vbool64_t mask, vfloat32mf2_t op1, vfloat32mf2_t op2, size_t vl) { - return vfsgnjx_vv_f32mf2_m(mask, op1, op2, vl); + return __riscv_vfsgnjx_vv_f32mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjx_vf_f32mf2_m( @@ -400,7 +400,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfsgnjx_vf_f32mf2_m(vbool64_t mask, vfloat32mf2_t op1, float op2, size_t vl) { - return vfsgnjx_vf_f32mf2_m(mask, op1, op2, vl); + return __riscv_vfsgnjx_vf_f32mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjx_vv_f32m1_m( @@ -409,7 +409,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfsgnjx_vv_f32m1_m(vbool32_t mask, vfloat32m1_t op1, vfloat32m1_t op2, size_t vl) { - return vfsgnjx_vv_f32m1_m(mask, op1, op2, vl); + return __riscv_vfsgnjx_vv_f32m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjx_vf_f32m1_m( @@ -418,7 +418,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfsgnjx_vf_f32m1_m(vbool32_t mask, vfloat32m1_t op1, float op2, size_t vl) { - return vfsgnjx_vf_f32m1_m(mask, op1, op2, vl); + return __riscv_vfsgnjx_vf_f32m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjx_vv_f32m2_m( @@ -427,7 +427,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfsgnjx_vv_f32m2_m(vbool16_t mask, vfloat32m2_t op1, vfloat32m2_t op2, size_t vl) { - return vfsgnjx_vv_f32m2_m(mask, op1, op2, vl); + return __riscv_vfsgnjx_vv_f32m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjx_vf_f32m2_m( @@ -436,7 +436,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfsgnjx_vf_f32m2_m(vbool16_t mask, vfloat32m2_t op1, float op2, size_t vl) { - return vfsgnjx_vf_f32m2_m(mask, op1, op2, vl); + return __riscv_vfsgnjx_vf_f32m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjx_vv_f32m4_m( @@ -445,7 +445,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfsgnjx_vv_f32m4_m(vbool8_t mask, vfloat32m4_t op1, vfloat32m4_t op2, size_t vl) { - return vfsgnjx_vv_f32m4_m(mask, op1, op2, vl); + return __riscv_vfsgnjx_vv_f32m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjx_vf_f32m4_m( @@ -454,7 +454,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfsgnjx_vf_f32m4_m(vbool8_t mask, vfloat32m4_t op1, float op2, size_t vl) { - return vfsgnjx_vf_f32m4_m(mask, op1, op2, vl); + return __riscv_vfsgnjx_vf_f32m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjx_vv_f32m8_m( @@ -463,7 +463,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfsgnjx_vv_f32m8_m(vbool4_t mask, vfloat32m8_t op1, vfloat32m8_t op2, size_t vl) { - return vfsgnjx_vv_f32m8_m(mask, op1, op2, vl); + return __riscv_vfsgnjx_vv_f32m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjx_vf_f32m8_m( @@ -472,7 +472,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfsgnjx_vf_f32m8_m(vbool4_t mask, vfloat32m8_t op1, float op2, size_t vl) { - return vfsgnjx_vf_f32m8_m(mask, op1, op2, vl); + return __riscv_vfsgnjx_vf_f32m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjx_vv_f64m1_m( @@ -481,7 +481,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfsgnjx_vv_f64m1_m(vbool64_t mask, vfloat64m1_t op1, vfloat64m1_t op2, size_t vl) { - return vfsgnjx_vv_f64m1_m(mask, op1, op2, vl); + return __riscv_vfsgnjx_vv_f64m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjx_vf_f64m1_m( @@ -490,7 +490,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfsgnjx_vf_f64m1_m(vbool64_t mask, vfloat64m1_t op1, double op2, size_t vl) { - return vfsgnjx_vf_f64m1_m(mask, op1, op2, vl); + return __riscv_vfsgnjx_vf_f64m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjx_vv_f64m2_m( @@ -499,7 +499,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfsgnjx_vv_f64m2_m(vbool32_t mask, vfloat64m2_t op1, vfloat64m2_t op2, size_t vl) { - return vfsgnjx_vv_f64m2_m(mask, op1, op2, vl); + return __riscv_vfsgnjx_vv_f64m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjx_vf_f64m2_m( @@ -508,7 +508,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfsgnjx_vf_f64m2_m(vbool32_t mask, vfloat64m2_t op1, double op2, size_t vl) { - return vfsgnjx_vf_f64m2_m(mask, op1, op2, vl); + return __riscv_vfsgnjx_vf_f64m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjx_vv_f64m4_m( @@ -517,7 +517,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfsgnjx_vv_f64m4_m(vbool16_t mask, vfloat64m4_t op1, vfloat64m4_t op2, size_t vl) { - return vfsgnjx_vv_f64m4_m(mask, op1, op2, vl); + return __riscv_vfsgnjx_vv_f64m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjx_vf_f64m4_m( @@ -526,7 +526,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfsgnjx_vf_f64m4_m(vbool16_t mask, vfloat64m4_t op1, double op2, size_t vl) { - return vfsgnjx_vf_f64m4_m(mask, op1, op2, vl); + return __riscv_vfsgnjx_vf_f64m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjx_vv_f64m8_m( @@ -535,7 +535,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfsgnjx_vv_f64m8_m(vbool8_t mask, vfloat64m8_t op1, vfloat64m8_t op2, size_t vl) { - return vfsgnjx_vv_f64m8_m(mask, op1, op2, vl); + return __riscv_vfsgnjx_vv_f64m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsgnjx_vf_f64m8_m( @@ -544,6 +544,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfsgnjx_vf_f64m8_m(vbool8_t mask, vfloat64m8_t op1, double op2, size_t vl) { - return vfsgnjx_vf_f64m8_m(mask, op1, op2, vl); + return __riscv_vfsgnjx_vf_f64m8_m(mask, op1, op2, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfslide1down.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfslide1down.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfslide1down.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfslide1down.c @@ -13,7 +13,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vfslide1down_vf_f16mf4(vfloat16mf4_t src, _Float16 value, size_t vl) { - return vfslide1down_vf_f16mf4(src, value, vl); + return __riscv_vfslide1down_vf_f16mf4(src, value, vl); } // CHECK-RV64-LABEL: @test_vfslide1down_vf_f16mf2( @@ -22,7 +22,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vfslide1down_vf_f16mf2(vfloat16mf2_t src, _Float16 value, size_t vl) { - return vfslide1down_vf_f16mf2(src, value, vl); + return __riscv_vfslide1down_vf_f16mf2(src, value, vl); } // CHECK-RV64-LABEL: @test_vfslide1down_vf_f16m1( @@ -31,7 +31,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfslide1down_vf_f16m1(vfloat16m1_t src, _Float16 value, size_t vl) { - return vfslide1down_vf_f16m1(src, value, vl); + return __riscv_vfslide1down_vf_f16m1(src, value, vl); } // CHECK-RV64-LABEL: @test_vfslide1down_vf_f16m2( @@ -40,7 +40,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vfslide1down_vf_f16m2(vfloat16m2_t src, _Float16 value, size_t vl) { - return vfslide1down_vf_f16m2(src, value, vl); + return __riscv_vfslide1down_vf_f16m2(src, value, vl); } // CHECK-RV64-LABEL: @test_vfslide1down_vf_f16m4( @@ -49,7 +49,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vfslide1down_vf_f16m4(vfloat16m4_t src, _Float16 value, size_t vl) { - return vfslide1down_vf_f16m4(src, value, vl); + return __riscv_vfslide1down_vf_f16m4(src, value, vl); } // CHECK-RV64-LABEL: @test_vfslide1down_vf_f16m8( @@ -58,7 +58,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vfslide1down_vf_f16m8(vfloat16m8_t src, _Float16 value, size_t vl) { - return vfslide1down_vf_f16m8(src, value, vl); + return __riscv_vfslide1down_vf_f16m8(src, value, vl); } // CHECK-RV64-LABEL: @test_vfslide1down_vf_f32mf2( @@ -67,7 +67,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfslide1down_vf_f32mf2(vfloat32mf2_t src, float value, size_t vl) { - return vfslide1down_vf_f32mf2(src, value, vl); + return __riscv_vfslide1down_vf_f32mf2(src, value, vl); } // CHECK-RV64-LABEL: @test_vfslide1down_vf_f32m1( @@ -76,7 +76,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfslide1down_vf_f32m1(vfloat32m1_t src, float value, size_t vl) { - return vfslide1down_vf_f32m1(src, value, vl); + return __riscv_vfslide1down_vf_f32m1(src, value, vl); } // CHECK-RV64-LABEL: @test_vfslide1down_vf_f32m2( @@ -85,7 +85,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfslide1down_vf_f32m2(vfloat32m2_t src, float value, size_t vl) { - return vfslide1down_vf_f32m2(src, value, vl); + return __riscv_vfslide1down_vf_f32m2(src, value, vl); } // CHECK-RV64-LABEL: @test_vfslide1down_vf_f32m4( @@ -94,7 +94,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfslide1down_vf_f32m4(vfloat32m4_t src, float value, size_t vl) { - return vfslide1down_vf_f32m4(src, value, vl); + return __riscv_vfslide1down_vf_f32m4(src, value, vl); } // CHECK-RV64-LABEL: @test_vfslide1down_vf_f32m8( @@ -103,7 +103,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfslide1down_vf_f32m8(vfloat32m8_t src, float value, size_t vl) { - return vfslide1down_vf_f32m8(src, value, vl); + return __riscv_vfslide1down_vf_f32m8(src, value, vl); } // CHECK-RV64-LABEL: @test_vfslide1down_vf_f64m1( @@ -112,7 +112,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfslide1down_vf_f64m1(vfloat64m1_t src, double value, size_t vl) { - return vfslide1down_vf_f64m1(src, value, vl); + return __riscv_vfslide1down_vf_f64m1(src, value, vl); } // CHECK-RV64-LABEL: @test_vfslide1down_vf_f64m2( @@ -121,7 +121,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfslide1down_vf_f64m2(vfloat64m2_t src, double value, size_t vl) { - return vfslide1down_vf_f64m2(src, value, vl); + return __riscv_vfslide1down_vf_f64m2(src, value, vl); } // CHECK-RV64-LABEL: @test_vfslide1down_vf_f64m4( @@ -130,7 +130,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfslide1down_vf_f64m4(vfloat64m4_t src, double value, size_t vl) { - return vfslide1down_vf_f64m4(src, value, vl); + return __riscv_vfslide1down_vf_f64m4(src, value, vl); } // CHECK-RV64-LABEL: @test_vfslide1down_vf_f64m8( @@ -139,7 +139,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfslide1down_vf_f64m8(vfloat64m8_t src, double value, size_t vl) { - return vfslide1down_vf_f64m8(src, value, vl); + return __riscv_vfslide1down_vf_f64m8(src, value, vl); } // CHECK-RV64-LABEL: @test_vfslide1down_vf_f16mf4_m( @@ -148,7 +148,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vfslide1down_vf_f16mf4_m(vbool64_t mask, vfloat16mf4_t src, _Float16 value, size_t vl) { - return vfslide1down_vf_f16mf4_m(mask, src, value, vl); + return __riscv_vfslide1down_vf_f16mf4_m(mask, src, value, vl); } // CHECK-RV64-LABEL: @test_vfslide1down_vf_f16mf2_m( @@ -157,7 +157,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vfslide1down_vf_f16mf2_m(vbool32_t mask, vfloat16mf2_t src, _Float16 value, size_t vl) { - return vfslide1down_vf_f16mf2_m(mask, src, value, vl); + return __riscv_vfslide1down_vf_f16mf2_m(mask, src, value, vl); } // CHECK-RV64-LABEL: @test_vfslide1down_vf_f16m1_m( @@ -166,7 +166,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfslide1down_vf_f16m1_m(vbool16_t mask, vfloat16m1_t src, _Float16 value, size_t vl) { - return vfslide1down_vf_f16m1_m(mask, src, value, vl); + return __riscv_vfslide1down_vf_f16m1_m(mask, src, value, vl); } // CHECK-RV64-LABEL: @test_vfslide1down_vf_f16m2_m( @@ -175,7 +175,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vfslide1down_vf_f16m2_m(vbool8_t mask, vfloat16m2_t src, _Float16 value, size_t vl) { - return vfslide1down_vf_f16m2_m(mask, src, value, vl); + return __riscv_vfslide1down_vf_f16m2_m(mask, src, value, vl); } // CHECK-RV64-LABEL: @test_vfslide1down_vf_f16m4_m( @@ -184,7 +184,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vfslide1down_vf_f16m4_m(vbool4_t mask, vfloat16m4_t src, _Float16 value, size_t vl) { - return vfslide1down_vf_f16m4_m(mask, src, value, vl); + return __riscv_vfslide1down_vf_f16m4_m(mask, src, value, vl); } // CHECK-RV64-LABEL: @test_vfslide1down_vf_f16m8_m( @@ -193,7 +193,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vfslide1down_vf_f16m8_m(vbool2_t mask, vfloat16m8_t src, _Float16 value, size_t vl) { - return vfslide1down_vf_f16m8_m(mask, src, value, vl); + return __riscv_vfslide1down_vf_f16m8_m(mask, src, value, vl); } // CHECK-RV64-LABEL: @test_vfslide1down_vf_f32mf2_m( @@ -202,7 +202,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfslide1down_vf_f32mf2_m(vbool64_t mask, vfloat32mf2_t src, float value, size_t vl) { - return vfslide1down_vf_f32mf2_m(mask, src, value, vl); + return __riscv_vfslide1down_vf_f32mf2_m(mask, src, value, vl); } // CHECK-RV64-LABEL: @test_vfslide1down_vf_f32m1_m( @@ -211,7 +211,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfslide1down_vf_f32m1_m(vbool32_t mask, vfloat32m1_t src, float value, size_t vl) { - return vfslide1down_vf_f32m1_m(mask, src, value, vl); + return __riscv_vfslide1down_vf_f32m1_m(mask, src, value, vl); } // CHECK-RV64-LABEL: @test_vfslide1down_vf_f32m2_m( @@ -220,7 +220,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfslide1down_vf_f32m2_m(vbool16_t mask, vfloat32m2_t src, float value, size_t vl) { - return vfslide1down_vf_f32m2_m(mask, src, value, vl); + return __riscv_vfslide1down_vf_f32m2_m(mask, src, value, vl); } // CHECK-RV64-LABEL: @test_vfslide1down_vf_f32m4_m( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfslide1down_vf_f32m4_m(vbool8_t mask, vfloat32m4_t src, float value, size_t vl) { - return vfslide1down_vf_f32m4_m(mask, src, value, vl); + return __riscv_vfslide1down_vf_f32m4_m(mask, src, value, vl); } // CHECK-RV64-LABEL: @test_vfslide1down_vf_f32m8_m( @@ -238,7 +238,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfslide1down_vf_f32m8_m(vbool4_t mask, vfloat32m8_t src, float value, size_t vl) { - return vfslide1down_vf_f32m8_m(mask, src, value, vl); + return __riscv_vfslide1down_vf_f32m8_m(mask, src, value, vl); } // CHECK-RV64-LABEL: @test_vfslide1down_vf_f64m1_m( @@ -247,7 +247,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfslide1down_vf_f64m1_m(vbool64_t mask, vfloat64m1_t src, double value, size_t vl) { - return vfslide1down_vf_f64m1_m(mask, src, value, vl); + return __riscv_vfslide1down_vf_f64m1_m(mask, src, value, vl); } // CHECK-RV64-LABEL: @test_vfslide1down_vf_f64m2_m( @@ -256,7 +256,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfslide1down_vf_f64m2_m(vbool32_t mask, vfloat64m2_t src, double value, size_t vl) { - return vfslide1down_vf_f64m2_m(mask, src, value, vl); + return __riscv_vfslide1down_vf_f64m2_m(mask, src, value, vl); } // CHECK-RV64-LABEL: @test_vfslide1down_vf_f64m4_m( @@ -265,7 +265,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfslide1down_vf_f64m4_m(vbool16_t mask, vfloat64m4_t src, double value, size_t vl) { - return vfslide1down_vf_f64m4_m(mask, src, value, vl); + return __riscv_vfslide1down_vf_f64m4_m(mask, src, value, vl); } // CHECK-RV64-LABEL: @test_vfslide1down_vf_f64m8_m( @@ -274,6 +274,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfslide1down_vf_f64m8_m(vbool8_t mask, vfloat64m8_t src, double value, size_t vl) { - return vfslide1down_vf_f64m8_m(mask, src, value, vl); + return __riscv_vfslide1down_vf_f64m8_m(mask, src, value, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfslide1up.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfslide1up.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfslide1up.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfslide1up.c @@ -13,7 +13,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vfslide1up_vf_f16mf4(vfloat16mf4_t src, _Float16 value, size_t vl) { - return vfslide1up_vf_f16mf4(src, value, vl); + return __riscv_vfslide1up_vf_f16mf4(src, value, vl); } // CHECK-RV64-LABEL: @test_vfslide1up_vf_f16mf2( @@ -22,7 +22,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vfslide1up_vf_f16mf2(vfloat16mf2_t src, _Float16 value, size_t vl) { - return vfslide1up_vf_f16mf2(src, value, vl); + return __riscv_vfslide1up_vf_f16mf2(src, value, vl); } // CHECK-RV64-LABEL: @test_vfslide1up_vf_f16m1( @@ -31,7 +31,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfslide1up_vf_f16m1(vfloat16m1_t src, _Float16 value, size_t vl) { - return vfslide1up_vf_f16m1(src, value, vl); + return __riscv_vfslide1up_vf_f16m1(src, value, vl); } // CHECK-RV64-LABEL: @test_vfslide1up_vf_f16m2( @@ -40,7 +40,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vfslide1up_vf_f16m2(vfloat16m2_t src, _Float16 value, size_t vl) { - return vfslide1up_vf_f16m2(src, value, vl); + return __riscv_vfslide1up_vf_f16m2(src, value, vl); } // CHECK-RV64-LABEL: @test_vfslide1up_vf_f16m4( @@ -49,7 +49,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vfslide1up_vf_f16m4(vfloat16m4_t src, _Float16 value, size_t vl) { - return vfslide1up_vf_f16m4(src, value, vl); + return __riscv_vfslide1up_vf_f16m4(src, value, vl); } // CHECK-RV64-LABEL: @test_vfslide1up_vf_f16m8( @@ -58,7 +58,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vfslide1up_vf_f16m8(vfloat16m8_t src, _Float16 value, size_t vl) { - return vfslide1up_vf_f16m8(src, value, vl); + return __riscv_vfslide1up_vf_f16m8(src, value, vl); } // CHECK-RV64-LABEL: @test_vfslide1up_vf_f32mf2( @@ -67,7 +67,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfslide1up_vf_f32mf2(vfloat32mf2_t src, float value, size_t vl) { - return vfslide1up_vf_f32mf2(src, value, vl); + return __riscv_vfslide1up_vf_f32mf2(src, value, vl); } // CHECK-RV64-LABEL: @test_vfslide1up_vf_f32m1( @@ -76,7 +76,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfslide1up_vf_f32m1(vfloat32m1_t src, float value, size_t vl) { - return vfslide1up_vf_f32m1(src, value, vl); + return __riscv_vfslide1up_vf_f32m1(src, value, vl); } // CHECK-RV64-LABEL: @test_vfslide1up_vf_f32m2( @@ -85,7 +85,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfslide1up_vf_f32m2(vfloat32m2_t src, float value, size_t vl) { - return vfslide1up_vf_f32m2(src, value, vl); + return __riscv_vfslide1up_vf_f32m2(src, value, vl); } // CHECK-RV64-LABEL: @test_vfslide1up_vf_f32m4( @@ -94,7 +94,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfslide1up_vf_f32m4(vfloat32m4_t src, float value, size_t vl) { - return vfslide1up_vf_f32m4(src, value, vl); + return __riscv_vfslide1up_vf_f32m4(src, value, vl); } // CHECK-RV64-LABEL: @test_vfslide1up_vf_f32m8( @@ -103,7 +103,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfslide1up_vf_f32m8(vfloat32m8_t src, float value, size_t vl) { - return vfslide1up_vf_f32m8(src, value, vl); + return __riscv_vfslide1up_vf_f32m8(src, value, vl); } // CHECK-RV64-LABEL: @test_vfslide1up_vf_f64m1( @@ -112,7 +112,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfslide1up_vf_f64m1(vfloat64m1_t src, double value, size_t vl) { - return vfslide1up_vf_f64m1(src, value, vl); + return __riscv_vfslide1up_vf_f64m1(src, value, vl); } // CHECK-RV64-LABEL: @test_vfslide1up_vf_f64m2( @@ -121,7 +121,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfslide1up_vf_f64m2(vfloat64m2_t src, double value, size_t vl) { - return vfslide1up_vf_f64m2(src, value, vl); + return __riscv_vfslide1up_vf_f64m2(src, value, vl); } // CHECK-RV64-LABEL: @test_vfslide1up_vf_f64m4( @@ -130,7 +130,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfslide1up_vf_f64m4(vfloat64m4_t src, double value, size_t vl) { - return vfslide1up_vf_f64m4(src, value, vl); + return __riscv_vfslide1up_vf_f64m4(src, value, vl); } // CHECK-RV64-LABEL: @test_vfslide1up_vf_f64m8( @@ -139,7 +139,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfslide1up_vf_f64m8(vfloat64m8_t src, double value, size_t vl) { - return vfslide1up_vf_f64m8(src, value, vl); + return __riscv_vfslide1up_vf_f64m8(src, value, vl); } // CHECK-RV64-LABEL: @test_vfslide1up_vf_f16mf4_m( @@ -148,7 +148,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vfslide1up_vf_f16mf4_m(vbool64_t mask, vfloat16mf4_t src, _Float16 value, size_t vl) { - return vfslide1up_vf_f16mf4_m(mask, src, value, vl); + return __riscv_vfslide1up_vf_f16mf4_m(mask, src, value, vl); } // CHECK-RV64-LABEL: @test_vfslide1up_vf_f16mf2_m( @@ -157,7 +157,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vfslide1up_vf_f16mf2_m(vbool32_t mask, vfloat16mf2_t src, _Float16 value, size_t vl) { - return vfslide1up_vf_f16mf2_m(mask, src, value, vl); + return __riscv_vfslide1up_vf_f16mf2_m(mask, src, value, vl); } // CHECK-RV64-LABEL: @test_vfslide1up_vf_f16m1_m( @@ -166,7 +166,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfslide1up_vf_f16m1_m(vbool16_t mask, vfloat16m1_t src, _Float16 value, size_t vl) { - return vfslide1up_vf_f16m1_m(mask, src, value, vl); + return __riscv_vfslide1up_vf_f16m1_m(mask, src, value, vl); } // CHECK-RV64-LABEL: @test_vfslide1up_vf_f16m2_m( @@ -175,7 +175,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vfslide1up_vf_f16m2_m(vbool8_t mask, vfloat16m2_t src, _Float16 value, size_t vl) { - return vfslide1up_vf_f16m2_m(mask, src, value, vl); + return __riscv_vfslide1up_vf_f16m2_m(mask, src, value, vl); } // CHECK-RV64-LABEL: @test_vfslide1up_vf_f16m4_m( @@ -184,7 +184,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vfslide1up_vf_f16m4_m(vbool4_t mask, vfloat16m4_t src, _Float16 value, size_t vl) { - return vfslide1up_vf_f16m4_m(mask, src, value, vl); + return __riscv_vfslide1up_vf_f16m4_m(mask, src, value, vl); } // CHECK-RV64-LABEL: @test_vfslide1up_vf_f16m8_m( @@ -193,7 +193,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vfslide1up_vf_f16m8_m(vbool2_t mask, vfloat16m8_t src, _Float16 value, size_t vl) { - return vfslide1up_vf_f16m8_m(mask, src, value, vl); + return __riscv_vfslide1up_vf_f16m8_m(mask, src, value, vl); } // CHECK-RV64-LABEL: @test_vfslide1up_vf_f32mf2_m( @@ -202,7 +202,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfslide1up_vf_f32mf2_m(vbool64_t mask, vfloat32mf2_t src, float value, size_t vl) { - return vfslide1up_vf_f32mf2_m(mask, src, value, vl); + return __riscv_vfslide1up_vf_f32mf2_m(mask, src, value, vl); } // CHECK-RV64-LABEL: @test_vfslide1up_vf_f32m1_m( @@ -211,7 +211,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfslide1up_vf_f32m1_m(vbool32_t mask, vfloat32m1_t src, float value, size_t vl) { - return vfslide1up_vf_f32m1_m(mask, src, value, vl); + return __riscv_vfslide1up_vf_f32m1_m(mask, src, value, vl); } // CHECK-RV64-LABEL: @test_vfslide1up_vf_f32m2_m( @@ -220,7 +220,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfslide1up_vf_f32m2_m(vbool16_t mask, vfloat32m2_t src, float value, size_t vl) { - return vfslide1up_vf_f32m2_m(mask, src, value, vl); + return __riscv_vfslide1up_vf_f32m2_m(mask, src, value, vl); } // CHECK-RV64-LABEL: @test_vfslide1up_vf_f32m4_m( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfslide1up_vf_f32m4_m(vbool8_t mask, vfloat32m4_t src, float value, size_t vl) { - return vfslide1up_vf_f32m4_m(mask, src, value, vl); + return __riscv_vfslide1up_vf_f32m4_m(mask, src, value, vl); } // CHECK-RV64-LABEL: @test_vfslide1up_vf_f32m8_m( @@ -238,7 +238,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfslide1up_vf_f32m8_m(vbool4_t mask, vfloat32m8_t src, float value, size_t vl) { - return vfslide1up_vf_f32m8_m(mask, src, value, vl); + return __riscv_vfslide1up_vf_f32m8_m(mask, src, value, vl); } // CHECK-RV64-LABEL: @test_vfslide1up_vf_f64m1_m( @@ -247,7 +247,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfslide1up_vf_f64m1_m(vbool64_t mask, vfloat64m1_t src, double value, size_t vl) { - return vfslide1up_vf_f64m1_m(mask, src, value, vl); + return __riscv_vfslide1up_vf_f64m1_m(mask, src, value, vl); } // CHECK-RV64-LABEL: @test_vfslide1up_vf_f64m2_m( @@ -256,7 +256,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfslide1up_vf_f64m2_m(vbool32_t mask, vfloat64m2_t src, double value, size_t vl) { - return vfslide1up_vf_f64m2_m(mask, src, value, vl); + return __riscv_vfslide1up_vf_f64m2_m(mask, src, value, vl); } // CHECK-RV64-LABEL: @test_vfslide1up_vf_f64m4_m( @@ -265,7 +265,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfslide1up_vf_f64m4_m(vbool16_t mask, vfloat64m4_t src, double value, size_t vl) { - return vfslide1up_vf_f64m4_m(mask, src, value, vl); + return __riscv_vfslide1up_vf_f64m4_m(mask, src, value, vl); } // CHECK-RV64-LABEL: @test_vfslide1up_vf_f64m8_m( @@ -274,6 +274,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfslide1up_vf_f64m8_m(vbool8_t mask, vfloat64m8_t src, double value, size_t vl) { - return vfslide1up_vf_f64m8_m(mask, src, value, vl); + return __riscv_vfslide1up_vf_f64m8_m(mask, src, value, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfsqrt.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfsqrt.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfsqrt.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfsqrt.c @@ -13,7 +13,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vfsqrt_v_f16mf4(vfloat16mf4_t op1, size_t vl) { - return vfsqrt_v_f16mf4(op1, vl); + return __riscv_vfsqrt_v_f16mf4(op1, vl); } // CHECK-RV64-LABEL: @test_vfsqrt_v_f16mf2( @@ -22,7 +22,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vfsqrt_v_f16mf2(vfloat16mf2_t op1, size_t vl) { - return vfsqrt_v_f16mf2(op1, vl); + return __riscv_vfsqrt_v_f16mf2(op1, vl); } // CHECK-RV64-LABEL: @test_vfsqrt_v_f16m1( @@ -31,7 +31,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfsqrt_v_f16m1(vfloat16m1_t op1, size_t vl) { - return vfsqrt_v_f16m1(op1, vl); + return __riscv_vfsqrt_v_f16m1(op1, vl); } // CHECK-RV64-LABEL: @test_vfsqrt_v_f16m2( @@ -40,7 +40,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vfsqrt_v_f16m2(vfloat16m2_t op1, size_t vl) { - return vfsqrt_v_f16m2(op1, vl); + return __riscv_vfsqrt_v_f16m2(op1, vl); } // CHECK-RV64-LABEL: @test_vfsqrt_v_f16m4( @@ -49,7 +49,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vfsqrt_v_f16m4(vfloat16m4_t op1, size_t vl) { - return vfsqrt_v_f16m4(op1, vl); + return __riscv_vfsqrt_v_f16m4(op1, vl); } // CHECK-RV64-LABEL: @test_vfsqrt_v_f16m8( @@ -58,7 +58,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vfsqrt_v_f16m8(vfloat16m8_t op1, size_t vl) { - return vfsqrt_v_f16m8(op1, vl); + return __riscv_vfsqrt_v_f16m8(op1, vl); } // CHECK-RV64-LABEL: @test_vfsqrt_v_f32mf2( @@ -67,7 +67,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfsqrt_v_f32mf2(vfloat32mf2_t op1, size_t vl) { - return vfsqrt_v_f32mf2(op1, vl); + return __riscv_vfsqrt_v_f32mf2(op1, vl); } // CHECK-RV64-LABEL: @test_vfsqrt_v_f32m1( @@ -76,7 +76,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfsqrt_v_f32m1(vfloat32m1_t op1, size_t vl) { - return vfsqrt_v_f32m1(op1, vl); + return __riscv_vfsqrt_v_f32m1(op1, vl); } // CHECK-RV64-LABEL: @test_vfsqrt_v_f32m2( @@ -85,7 +85,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfsqrt_v_f32m2(vfloat32m2_t op1, size_t vl) { - return vfsqrt_v_f32m2(op1, vl); + return __riscv_vfsqrt_v_f32m2(op1, vl); } // CHECK-RV64-LABEL: @test_vfsqrt_v_f32m4( @@ -94,7 +94,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfsqrt_v_f32m4(vfloat32m4_t op1, size_t vl) { - return vfsqrt_v_f32m4(op1, vl); + return __riscv_vfsqrt_v_f32m4(op1, vl); } // CHECK-RV64-LABEL: @test_vfsqrt_v_f32m8( @@ -103,7 +103,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfsqrt_v_f32m8(vfloat32m8_t op1, size_t vl) { - return vfsqrt_v_f32m8(op1, vl); + return __riscv_vfsqrt_v_f32m8(op1, vl); } // CHECK-RV64-LABEL: @test_vfsqrt_v_f64m1( @@ -112,7 +112,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfsqrt_v_f64m1(vfloat64m1_t op1, size_t vl) { - return vfsqrt_v_f64m1(op1, vl); + return __riscv_vfsqrt_v_f64m1(op1, vl); } // CHECK-RV64-LABEL: @test_vfsqrt_v_f64m2( @@ -121,7 +121,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfsqrt_v_f64m2(vfloat64m2_t op1, size_t vl) { - return vfsqrt_v_f64m2(op1, vl); + return __riscv_vfsqrt_v_f64m2(op1, vl); } // CHECK-RV64-LABEL: @test_vfsqrt_v_f64m4( @@ -130,7 +130,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfsqrt_v_f64m4(vfloat64m4_t op1, size_t vl) { - return vfsqrt_v_f64m4(op1, vl); + return __riscv_vfsqrt_v_f64m4(op1, vl); } // CHECK-RV64-LABEL: @test_vfsqrt_v_f64m8( @@ -139,7 +139,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfsqrt_v_f64m8(vfloat64m8_t op1, size_t vl) { - return vfsqrt_v_f64m8(op1, vl); + return __riscv_vfsqrt_v_f64m8(op1, vl); } // CHECK-RV64-LABEL: @test_vfsqrt_v_f16mf4_m( @@ -148,7 +148,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vfsqrt_v_f16mf4_m(vbool64_t mask, vfloat16mf4_t op1, size_t vl) { - return vfsqrt_v_f16mf4_m(mask, op1, vl); + return __riscv_vfsqrt_v_f16mf4_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vfsqrt_v_f16mf2_m( @@ -157,7 +157,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vfsqrt_v_f16mf2_m(vbool32_t mask, vfloat16mf2_t op1, size_t vl) { - return vfsqrt_v_f16mf2_m(mask, op1, vl); + return __riscv_vfsqrt_v_f16mf2_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vfsqrt_v_f16m1_m( @@ -166,7 +166,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfsqrt_v_f16m1_m(vbool16_t mask, vfloat16m1_t op1, size_t vl) { - return vfsqrt_v_f16m1_m(mask, op1, vl); + return __riscv_vfsqrt_v_f16m1_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vfsqrt_v_f16m2_m( @@ -175,7 +175,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vfsqrt_v_f16m2_m(vbool8_t mask, vfloat16m2_t op1, size_t vl) { - return vfsqrt_v_f16m2_m(mask, op1, vl); + return __riscv_vfsqrt_v_f16m2_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vfsqrt_v_f16m4_m( @@ -184,7 +184,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vfsqrt_v_f16m4_m(vbool4_t mask, vfloat16m4_t op1, size_t vl) { - return vfsqrt_v_f16m4_m(mask, op1, vl); + return __riscv_vfsqrt_v_f16m4_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vfsqrt_v_f16m8_m( @@ -193,7 +193,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vfsqrt_v_f16m8_m(vbool2_t mask, vfloat16m8_t op1, size_t vl) { - return vfsqrt_v_f16m8_m(mask, op1, vl); + return __riscv_vfsqrt_v_f16m8_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vfsqrt_v_f32mf2_m( @@ -202,7 +202,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfsqrt_v_f32mf2_m(vbool64_t mask, vfloat32mf2_t op1, size_t vl) { - return vfsqrt_v_f32mf2_m(mask, op1, vl); + return __riscv_vfsqrt_v_f32mf2_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vfsqrt_v_f32m1_m( @@ -211,7 +211,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfsqrt_v_f32m1_m(vbool32_t mask, vfloat32m1_t op1, size_t vl) { - return vfsqrt_v_f32m1_m(mask, op1, vl); + return __riscv_vfsqrt_v_f32m1_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vfsqrt_v_f32m2_m( @@ -220,7 +220,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfsqrt_v_f32m2_m(vbool16_t mask, vfloat32m2_t op1, size_t vl) { - return vfsqrt_v_f32m2_m(mask, op1, vl); + return __riscv_vfsqrt_v_f32m2_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vfsqrt_v_f32m4_m( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfsqrt_v_f32m4_m(vbool8_t mask, vfloat32m4_t op1, size_t vl) { - return vfsqrt_v_f32m4_m(mask, op1, vl); + return __riscv_vfsqrt_v_f32m4_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vfsqrt_v_f32m8_m( @@ -238,7 +238,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfsqrt_v_f32m8_m(vbool4_t mask, vfloat32m8_t op1, size_t vl) { - return vfsqrt_v_f32m8_m(mask, op1, vl); + return __riscv_vfsqrt_v_f32m8_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vfsqrt_v_f64m1_m( @@ -247,7 +247,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfsqrt_v_f64m1_m(vbool64_t mask, vfloat64m1_t op1, size_t vl) { - return vfsqrt_v_f64m1_m(mask, op1, vl); + return __riscv_vfsqrt_v_f64m1_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vfsqrt_v_f64m2_m( @@ -256,7 +256,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfsqrt_v_f64m2_m(vbool32_t mask, vfloat64m2_t op1, size_t vl) { - return vfsqrt_v_f64m2_m(mask, op1, vl); + return __riscv_vfsqrt_v_f64m2_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vfsqrt_v_f64m4_m( @@ -265,7 +265,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfsqrt_v_f64m4_m(vbool16_t mask, vfloat64m4_t op1, size_t vl) { - return vfsqrt_v_f64m4_m(mask, op1, vl); + return __riscv_vfsqrt_v_f64m4_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vfsqrt_v_f64m8_m( @@ -274,6 +274,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfsqrt_v_f64m8_m(vbool8_t mask, vfloat64m8_t op1, size_t vl) { - return vfsqrt_v_f64m8_m(mask, op1, vl); + return __riscv_vfsqrt_v_f64m8_m(mask, op1, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfsub.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfsub.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfsub.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfsub.c @@ -13,7 +13,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vfsub_vv_f16mf4(vfloat16mf4_t op1, vfloat16mf4_t op2, size_t vl) { - return vfsub_vv_f16mf4(op1, op2, vl); + return __riscv_vfsub_vv_f16mf4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsub_vf_f16mf4( @@ -22,7 +22,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vfsub_vf_f16mf4(vfloat16mf4_t op1, _Float16 op2, size_t vl) { - return vfsub_vf_f16mf4(op1, op2, vl); + return __riscv_vfsub_vf_f16mf4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsub_vv_f16mf2( @@ -31,7 +31,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vfsub_vv_f16mf2(vfloat16mf2_t op1, vfloat16mf2_t op2, size_t vl) { - return vfsub_vv_f16mf2(op1, op2, vl); + return __riscv_vfsub_vv_f16mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsub_vf_f16mf2( @@ -40,7 +40,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vfsub_vf_f16mf2(vfloat16mf2_t op1, _Float16 op2, size_t vl) { - return vfsub_vf_f16mf2(op1, op2, vl); + return __riscv_vfsub_vf_f16mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsub_vv_f16m1( @@ -49,7 +49,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfsub_vv_f16m1(vfloat16m1_t op1, vfloat16m1_t op2, size_t vl) { - return vfsub_vv_f16m1(op1, op2, vl); + return __riscv_vfsub_vv_f16m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsub_vf_f16m1( @@ -58,7 +58,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfsub_vf_f16m1(vfloat16m1_t op1, _Float16 op2, size_t vl) { - return vfsub_vf_f16m1(op1, op2, vl); + return __riscv_vfsub_vf_f16m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsub_vv_f16m2( @@ -67,7 +67,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vfsub_vv_f16m2(vfloat16m2_t op1, vfloat16m2_t op2, size_t vl) { - return vfsub_vv_f16m2(op1, op2, vl); + return __riscv_vfsub_vv_f16m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsub_vf_f16m2( @@ -76,7 +76,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vfsub_vf_f16m2(vfloat16m2_t op1, _Float16 op2, size_t vl) { - return vfsub_vf_f16m2(op1, op2, vl); + return __riscv_vfsub_vf_f16m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsub_vv_f16m4( @@ -85,7 +85,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vfsub_vv_f16m4(vfloat16m4_t op1, vfloat16m4_t op2, size_t vl) { - return vfsub_vv_f16m4(op1, op2, vl); + return __riscv_vfsub_vv_f16m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsub_vf_f16m4( @@ -94,7 +94,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vfsub_vf_f16m4(vfloat16m4_t op1, _Float16 op2, size_t vl) { - return vfsub_vf_f16m4(op1, op2, vl); + return __riscv_vfsub_vf_f16m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsub_vv_f16m8( @@ -103,7 +103,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vfsub_vv_f16m8(vfloat16m8_t op1, vfloat16m8_t op2, size_t vl) { - return vfsub_vv_f16m8(op1, op2, vl); + return __riscv_vfsub_vv_f16m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsub_vf_f16m8( @@ -112,7 +112,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vfsub_vf_f16m8(vfloat16m8_t op1, _Float16 op2, size_t vl) { - return vfsub_vf_f16m8(op1, op2, vl); + return __riscv_vfsub_vf_f16m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsub_vv_f32mf2( @@ -121,7 +121,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfsub_vv_f32mf2(vfloat32mf2_t op1, vfloat32mf2_t op2, size_t vl) { - return vfsub_vv_f32mf2(op1, op2, vl); + return __riscv_vfsub_vv_f32mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsub_vf_f32mf2( @@ -130,7 +130,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfsub_vf_f32mf2(vfloat32mf2_t op1, float op2, size_t vl) { - return vfsub_vf_f32mf2(op1, op2, vl); + return __riscv_vfsub_vf_f32mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsub_vv_f32m1( @@ -139,7 +139,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfsub_vv_f32m1(vfloat32m1_t op1, vfloat32m1_t op2, size_t vl) { - return vfsub_vv_f32m1(op1, op2, vl); + return __riscv_vfsub_vv_f32m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsub_vf_f32m1( @@ -148,7 +148,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfsub_vf_f32m1(vfloat32m1_t op1, float op2, size_t vl) { - return vfsub_vf_f32m1(op1, op2, vl); + return __riscv_vfsub_vf_f32m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsub_vv_f32m2( @@ -157,7 +157,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfsub_vv_f32m2(vfloat32m2_t op1, vfloat32m2_t op2, size_t vl) { - return vfsub_vv_f32m2(op1, op2, vl); + return __riscv_vfsub_vv_f32m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsub_vf_f32m2( @@ -166,7 +166,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfsub_vf_f32m2(vfloat32m2_t op1, float op2, size_t vl) { - return vfsub_vf_f32m2(op1, op2, vl); + return __riscv_vfsub_vf_f32m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsub_vv_f32m4( @@ -175,7 +175,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfsub_vv_f32m4(vfloat32m4_t op1, vfloat32m4_t op2, size_t vl) { - return vfsub_vv_f32m4(op1, op2, vl); + return __riscv_vfsub_vv_f32m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsub_vf_f32m4( @@ -184,7 +184,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfsub_vf_f32m4(vfloat32m4_t op1, float op2, size_t vl) { - return vfsub_vf_f32m4(op1, op2, vl); + return __riscv_vfsub_vf_f32m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsub_vv_f32m8( @@ -193,7 +193,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfsub_vv_f32m8(vfloat32m8_t op1, vfloat32m8_t op2, size_t vl) { - return vfsub_vv_f32m8(op1, op2, vl); + return __riscv_vfsub_vv_f32m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsub_vf_f32m8( @@ -202,7 +202,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfsub_vf_f32m8(vfloat32m8_t op1, float op2, size_t vl) { - return vfsub_vf_f32m8(op1, op2, vl); + return __riscv_vfsub_vf_f32m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsub_vv_f64m1( @@ -211,7 +211,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfsub_vv_f64m1(vfloat64m1_t op1, vfloat64m1_t op2, size_t vl) { - return vfsub_vv_f64m1(op1, op2, vl); + return __riscv_vfsub_vv_f64m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsub_vf_f64m1( @@ -220,7 +220,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfsub_vf_f64m1(vfloat64m1_t op1, double op2, size_t vl) { - return vfsub_vf_f64m1(op1, op2, vl); + return __riscv_vfsub_vf_f64m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsub_vv_f64m2( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfsub_vv_f64m2(vfloat64m2_t op1, vfloat64m2_t op2, size_t vl) { - return vfsub_vv_f64m2(op1, op2, vl); + return __riscv_vfsub_vv_f64m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsub_vf_f64m2( @@ -238,7 +238,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfsub_vf_f64m2(vfloat64m2_t op1, double op2, size_t vl) { - return vfsub_vf_f64m2(op1, op2, vl); + return __riscv_vfsub_vf_f64m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsub_vv_f64m4( @@ -247,7 +247,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfsub_vv_f64m4(vfloat64m4_t op1, vfloat64m4_t op2, size_t vl) { - return vfsub_vv_f64m4(op1, op2, vl); + return __riscv_vfsub_vv_f64m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsub_vf_f64m4( @@ -256,7 +256,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfsub_vf_f64m4(vfloat64m4_t op1, double op2, size_t vl) { - return vfsub_vf_f64m4(op1, op2, vl); + return __riscv_vfsub_vf_f64m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsub_vv_f64m8( @@ -265,7 +265,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfsub_vv_f64m8(vfloat64m8_t op1, vfloat64m8_t op2, size_t vl) { - return vfsub_vv_f64m8(op1, op2, vl); + return __riscv_vfsub_vv_f64m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsub_vf_f64m8( @@ -274,7 +274,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfsub_vf_f64m8(vfloat64m8_t op1, double op2, size_t vl) { - return vfsub_vf_f64m8(op1, op2, vl); + return __riscv_vfsub_vf_f64m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsub_vv_f16mf4_m( @@ -283,7 +283,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vfsub_vv_f16mf4_m(vbool64_t mask, vfloat16mf4_t op1, vfloat16mf4_t op2, size_t vl) { - return vfsub_vv_f16mf4_m(mask, op1, op2, vl); + return __riscv_vfsub_vv_f16mf4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsub_vf_f16mf4_m( @@ -292,7 +292,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vfsub_vf_f16mf4_m(vbool64_t mask, vfloat16mf4_t op1, _Float16 op2, size_t vl) { - return vfsub_vf_f16mf4_m(mask, op1, op2, vl); + return __riscv_vfsub_vf_f16mf4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsub_vv_f16mf2_m( @@ -301,7 +301,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vfsub_vv_f16mf2_m(vbool32_t mask, vfloat16mf2_t op1, vfloat16mf2_t op2, size_t vl) { - return vfsub_vv_f16mf2_m(mask, op1, op2, vl); + return __riscv_vfsub_vv_f16mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsub_vf_f16mf2_m( @@ -310,7 +310,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vfsub_vf_f16mf2_m(vbool32_t mask, vfloat16mf2_t op1, _Float16 op2, size_t vl) { - return vfsub_vf_f16mf2_m(mask, op1, op2, vl); + return __riscv_vfsub_vf_f16mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsub_vv_f16m1_m( @@ -319,7 +319,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfsub_vv_f16m1_m(vbool16_t mask, vfloat16m1_t op1, vfloat16m1_t op2, size_t vl) { - return vfsub_vv_f16m1_m(mask, op1, op2, vl); + return __riscv_vfsub_vv_f16m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsub_vf_f16m1_m( @@ -328,7 +328,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfsub_vf_f16m1_m(vbool16_t mask, vfloat16m1_t op1, _Float16 op2, size_t vl) { - return vfsub_vf_f16m1_m(mask, op1, op2, vl); + return __riscv_vfsub_vf_f16m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsub_vv_f16m2_m( @@ -337,7 +337,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vfsub_vv_f16m2_m(vbool8_t mask, vfloat16m2_t op1, vfloat16m2_t op2, size_t vl) { - return vfsub_vv_f16m2_m(mask, op1, op2, vl); + return __riscv_vfsub_vv_f16m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsub_vf_f16m2_m( @@ -346,7 +346,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vfsub_vf_f16m2_m(vbool8_t mask, vfloat16m2_t op1, _Float16 op2, size_t vl) { - return vfsub_vf_f16m2_m(mask, op1, op2, vl); + return __riscv_vfsub_vf_f16m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsub_vv_f16m4_m( @@ -355,7 +355,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vfsub_vv_f16m4_m(vbool4_t mask, vfloat16m4_t op1, vfloat16m4_t op2, size_t vl) { - return vfsub_vv_f16m4_m(mask, op1, op2, vl); + return __riscv_vfsub_vv_f16m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsub_vf_f16m4_m( @@ -364,7 +364,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vfsub_vf_f16m4_m(vbool4_t mask, vfloat16m4_t op1, _Float16 op2, size_t vl) { - return vfsub_vf_f16m4_m(mask, op1, op2, vl); + return __riscv_vfsub_vf_f16m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsub_vv_f16m8_m( @@ -373,7 +373,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vfsub_vv_f16m8_m(vbool2_t mask, vfloat16m8_t op1, vfloat16m8_t op2, size_t vl) { - return vfsub_vv_f16m8_m(mask, op1, op2, vl); + return __riscv_vfsub_vv_f16m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsub_vf_f16m8_m( @@ -382,7 +382,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vfsub_vf_f16m8_m(vbool2_t mask, vfloat16m8_t op1, _Float16 op2, size_t vl) { - return vfsub_vf_f16m8_m(mask, op1, op2, vl); + return __riscv_vfsub_vf_f16m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsub_vv_f32mf2_m( @@ -391,7 +391,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfsub_vv_f32mf2_m(vbool64_t mask, vfloat32mf2_t op1, vfloat32mf2_t op2, size_t vl) { - return vfsub_vv_f32mf2_m(mask, op1, op2, vl); + return __riscv_vfsub_vv_f32mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsub_vf_f32mf2_m( @@ -400,7 +400,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfsub_vf_f32mf2_m(vbool64_t mask, vfloat32mf2_t op1, float op2, size_t vl) { - return vfsub_vf_f32mf2_m(mask, op1, op2, vl); + return __riscv_vfsub_vf_f32mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsub_vv_f32m1_m( @@ -409,7 +409,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfsub_vv_f32m1_m(vbool32_t mask, vfloat32m1_t op1, vfloat32m1_t op2, size_t vl) { - return vfsub_vv_f32m1_m(mask, op1, op2, vl); + return __riscv_vfsub_vv_f32m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsub_vf_f32m1_m( @@ -418,7 +418,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfsub_vf_f32m1_m(vbool32_t mask, vfloat32m1_t op1, float op2, size_t vl) { - return vfsub_vf_f32m1_m(mask, op1, op2, vl); + return __riscv_vfsub_vf_f32m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsub_vv_f32m2_m( @@ -427,7 +427,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfsub_vv_f32m2_m(vbool16_t mask, vfloat32m2_t op1, vfloat32m2_t op2, size_t vl) { - return vfsub_vv_f32m2_m(mask, op1, op2, vl); + return __riscv_vfsub_vv_f32m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsub_vf_f32m2_m( @@ -436,7 +436,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfsub_vf_f32m2_m(vbool16_t mask, vfloat32m2_t op1, float op2, size_t vl) { - return vfsub_vf_f32m2_m(mask, op1, op2, vl); + return __riscv_vfsub_vf_f32m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsub_vv_f32m4_m( @@ -445,7 +445,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfsub_vv_f32m4_m(vbool8_t mask, vfloat32m4_t op1, vfloat32m4_t op2, size_t vl) { - return vfsub_vv_f32m4_m(mask, op1, op2, vl); + return __riscv_vfsub_vv_f32m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsub_vf_f32m4_m( @@ -454,7 +454,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfsub_vf_f32m4_m(vbool8_t mask, vfloat32m4_t op1, float op2, size_t vl) { - return vfsub_vf_f32m4_m(mask, op1, op2, vl); + return __riscv_vfsub_vf_f32m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsub_vv_f32m8_m( @@ -463,7 +463,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfsub_vv_f32m8_m(vbool4_t mask, vfloat32m8_t op1, vfloat32m8_t op2, size_t vl) { - return vfsub_vv_f32m8_m(mask, op1, op2, vl); + return __riscv_vfsub_vv_f32m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsub_vf_f32m8_m( @@ -472,7 +472,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfsub_vf_f32m8_m(vbool4_t mask, vfloat32m8_t op1, float op2, size_t vl) { - return vfsub_vf_f32m8_m(mask, op1, op2, vl); + return __riscv_vfsub_vf_f32m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsub_vv_f64m1_m( @@ -481,7 +481,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfsub_vv_f64m1_m(vbool64_t mask, vfloat64m1_t op1, vfloat64m1_t op2, size_t vl) { - return vfsub_vv_f64m1_m(mask, op1, op2, vl); + return __riscv_vfsub_vv_f64m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsub_vf_f64m1_m( @@ -490,7 +490,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfsub_vf_f64m1_m(vbool64_t mask, vfloat64m1_t op1, double op2, size_t vl) { - return vfsub_vf_f64m1_m(mask, op1, op2, vl); + return __riscv_vfsub_vf_f64m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsub_vv_f64m2_m( @@ -499,7 +499,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfsub_vv_f64m2_m(vbool32_t mask, vfloat64m2_t op1, vfloat64m2_t op2, size_t vl) { - return vfsub_vv_f64m2_m(mask, op1, op2, vl); + return __riscv_vfsub_vv_f64m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsub_vf_f64m2_m( @@ -508,7 +508,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfsub_vf_f64m2_m(vbool32_t mask, vfloat64m2_t op1, double op2, size_t vl) { - return vfsub_vf_f64m2_m(mask, op1, op2, vl); + return __riscv_vfsub_vf_f64m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsub_vv_f64m4_m( @@ -517,7 +517,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfsub_vv_f64m4_m(vbool16_t mask, vfloat64m4_t op1, vfloat64m4_t op2, size_t vl) { - return vfsub_vv_f64m4_m(mask, op1, op2, vl); + return __riscv_vfsub_vv_f64m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsub_vf_f64m4_m( @@ -526,7 +526,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfsub_vf_f64m4_m(vbool16_t mask, vfloat64m4_t op1, double op2, size_t vl) { - return vfsub_vf_f64m4_m(mask, op1, op2, vl); + return __riscv_vfsub_vf_f64m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsub_vv_f64m8_m( @@ -535,7 +535,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfsub_vv_f64m8_m(vbool8_t mask, vfloat64m8_t op1, vfloat64m8_t op2, size_t vl) { - return vfsub_vv_f64m8_m(mask, op1, op2, vl); + return __riscv_vfsub_vv_f64m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfsub_vf_f64m8_m( @@ -544,6 +544,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfsub_vf_f64m8_m(vbool8_t mask, vfloat64m8_t op1, double op2, size_t vl) { - return vfsub_vf_f64m8_m(mask, op1, op2, vl); + return __riscv_vfsub_vf_f64m8_m(mask, op1, op2, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfwadd.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfwadd.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfwadd.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfwadd.c @@ -13,7 +13,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfwadd_vv_f32mf2(vfloat16mf4_t op1, vfloat16mf4_t op2, size_t vl) { - return vfwadd_vv_f32mf2(op1, op2, vl); + return __riscv_vfwadd_vv_f32mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwadd_vf_f32mf2( @@ -22,7 +22,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfwadd_vf_f32mf2(vfloat16mf4_t op1, _Float16 op2, size_t vl) { - return vfwadd_vf_f32mf2(op1, op2, vl); + return __riscv_vfwadd_vf_f32mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwadd_wv_f32mf2( @@ -31,7 +31,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfwadd_wv_f32mf2(vfloat32mf2_t op1, vfloat16mf4_t op2, size_t vl) { - return vfwadd_wv_f32mf2(op1, op2, vl); + return __riscv_vfwadd_wv_f32mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwadd_wf_f32mf2( @@ -40,7 +40,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfwadd_wf_f32mf2(vfloat32mf2_t op1, _Float16 op2, size_t vl) { - return vfwadd_wf_f32mf2(op1, op2, vl); + return __riscv_vfwadd_wf_f32mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwadd_vv_f32m1( @@ -49,7 +49,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfwadd_vv_f32m1(vfloat16mf2_t op1, vfloat16mf2_t op2, size_t vl) { - return vfwadd_vv_f32m1(op1, op2, vl); + return __riscv_vfwadd_vv_f32m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwadd_vf_f32m1( @@ -58,7 +58,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfwadd_vf_f32m1(vfloat16mf2_t op1, _Float16 op2, size_t vl) { - return vfwadd_vf_f32m1(op1, op2, vl); + return __riscv_vfwadd_vf_f32m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwadd_wv_f32m1( @@ -67,7 +67,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfwadd_wv_f32m1(vfloat32m1_t op1, vfloat16mf2_t op2, size_t vl) { - return vfwadd_wv_f32m1(op1, op2, vl); + return __riscv_vfwadd_wv_f32m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwadd_wf_f32m1( @@ -76,7 +76,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfwadd_wf_f32m1(vfloat32m1_t op1, _Float16 op2, size_t vl) { - return vfwadd_wf_f32m1(op1, op2, vl); + return __riscv_vfwadd_wf_f32m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwadd_vv_f32m2( @@ -85,7 +85,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfwadd_vv_f32m2(vfloat16m1_t op1, vfloat16m1_t op2, size_t vl) { - return vfwadd_vv_f32m2(op1, op2, vl); + return __riscv_vfwadd_vv_f32m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwadd_vf_f32m2( @@ -94,7 +94,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfwadd_vf_f32m2(vfloat16m1_t op1, _Float16 op2, size_t vl) { - return vfwadd_vf_f32m2(op1, op2, vl); + return __riscv_vfwadd_vf_f32m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwadd_wv_f32m2( @@ -103,7 +103,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfwadd_wv_f32m2(vfloat32m2_t op1, vfloat16m1_t op2, size_t vl) { - return vfwadd_wv_f32m2(op1, op2, vl); + return __riscv_vfwadd_wv_f32m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwadd_wf_f32m2( @@ -112,7 +112,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfwadd_wf_f32m2(vfloat32m2_t op1, _Float16 op2, size_t vl) { - return vfwadd_wf_f32m2(op1, op2, vl); + return __riscv_vfwadd_wf_f32m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwadd_vv_f32m4( @@ -121,7 +121,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfwadd_vv_f32m4(vfloat16m2_t op1, vfloat16m2_t op2, size_t vl) { - return vfwadd_vv_f32m4(op1, op2, vl); + return __riscv_vfwadd_vv_f32m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwadd_vf_f32m4( @@ -130,7 +130,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfwadd_vf_f32m4(vfloat16m2_t op1, _Float16 op2, size_t vl) { - return vfwadd_vf_f32m4(op1, op2, vl); + return __riscv_vfwadd_vf_f32m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwadd_wv_f32m4( @@ -139,7 +139,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfwadd_wv_f32m4(vfloat32m4_t op1, vfloat16m2_t op2, size_t vl) { - return vfwadd_wv_f32m4(op1, op2, vl); + return __riscv_vfwadd_wv_f32m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwadd_wf_f32m4( @@ -148,7 +148,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfwadd_wf_f32m4(vfloat32m4_t op1, _Float16 op2, size_t vl) { - return vfwadd_wf_f32m4(op1, op2, vl); + return __riscv_vfwadd_wf_f32m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwadd_vv_f32m8( @@ -157,7 +157,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfwadd_vv_f32m8(vfloat16m4_t op1, vfloat16m4_t op2, size_t vl) { - return vfwadd_vv_f32m8(op1, op2, vl); + return __riscv_vfwadd_vv_f32m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwadd_vf_f32m8( @@ -166,7 +166,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfwadd_vf_f32m8(vfloat16m4_t op1, _Float16 op2, size_t vl) { - return vfwadd_vf_f32m8(op1, op2, vl); + return __riscv_vfwadd_vf_f32m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwadd_wv_f32m8( @@ -175,7 +175,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfwadd_wv_f32m8(vfloat32m8_t op1, vfloat16m4_t op2, size_t vl) { - return vfwadd_wv_f32m8(op1, op2, vl); + return __riscv_vfwadd_wv_f32m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwadd_wf_f32m8( @@ -184,7 +184,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfwadd_wf_f32m8(vfloat32m8_t op1, _Float16 op2, size_t vl) { - return vfwadd_wf_f32m8(op1, op2, vl); + return __riscv_vfwadd_wf_f32m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwadd_vv_f64m1( @@ -193,7 +193,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfwadd_vv_f64m1(vfloat32mf2_t op1, vfloat32mf2_t op2, size_t vl) { - return vfwadd_vv_f64m1(op1, op2, vl); + return __riscv_vfwadd_vv_f64m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwadd_vf_f64m1( @@ -202,7 +202,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfwadd_vf_f64m1(vfloat32mf2_t op1, float op2, size_t vl) { - return vfwadd_vf_f64m1(op1, op2, vl); + return __riscv_vfwadd_vf_f64m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwadd_wv_f64m1( @@ -211,7 +211,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfwadd_wv_f64m1(vfloat64m1_t op1, vfloat32mf2_t op2, size_t vl) { - return vfwadd_wv_f64m1(op1, op2, vl); + return __riscv_vfwadd_wv_f64m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwadd_wf_f64m1( @@ -220,7 +220,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfwadd_wf_f64m1(vfloat64m1_t op1, float op2, size_t vl) { - return vfwadd_wf_f64m1(op1, op2, vl); + return __riscv_vfwadd_wf_f64m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwadd_vv_f64m2( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfwadd_vv_f64m2(vfloat32m1_t op1, vfloat32m1_t op2, size_t vl) { - return vfwadd_vv_f64m2(op1, op2, vl); + return __riscv_vfwadd_vv_f64m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwadd_vf_f64m2( @@ -238,7 +238,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfwadd_vf_f64m2(vfloat32m1_t op1, float op2, size_t vl) { - return vfwadd_vf_f64m2(op1, op2, vl); + return __riscv_vfwadd_vf_f64m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwadd_wv_f64m2( @@ -247,7 +247,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfwadd_wv_f64m2(vfloat64m2_t op1, vfloat32m1_t op2, size_t vl) { - return vfwadd_wv_f64m2(op1, op2, vl); + return __riscv_vfwadd_wv_f64m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwadd_wf_f64m2( @@ -256,7 +256,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfwadd_wf_f64m2(vfloat64m2_t op1, float op2, size_t vl) { - return vfwadd_wf_f64m2(op1, op2, vl); + return __riscv_vfwadd_wf_f64m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwadd_vv_f64m4( @@ -265,7 +265,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfwadd_vv_f64m4(vfloat32m2_t op1, vfloat32m2_t op2, size_t vl) { - return vfwadd_vv_f64m4(op1, op2, vl); + return __riscv_vfwadd_vv_f64m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwadd_vf_f64m4( @@ -274,7 +274,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfwadd_vf_f64m4(vfloat32m2_t op1, float op2, size_t vl) { - return vfwadd_vf_f64m4(op1, op2, vl); + return __riscv_vfwadd_vf_f64m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwadd_wv_f64m4( @@ -283,7 +283,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfwadd_wv_f64m4(vfloat64m4_t op1, vfloat32m2_t op2, size_t vl) { - return vfwadd_wv_f64m4(op1, op2, vl); + return __riscv_vfwadd_wv_f64m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwadd_wf_f64m4( @@ -292,7 +292,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfwadd_wf_f64m4(vfloat64m4_t op1, float op2, size_t vl) { - return vfwadd_wf_f64m4(op1, op2, vl); + return __riscv_vfwadd_wf_f64m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwadd_vv_f64m8( @@ -301,7 +301,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfwadd_vv_f64m8(vfloat32m4_t op1, vfloat32m4_t op2, size_t vl) { - return vfwadd_vv_f64m8(op1, op2, vl); + return __riscv_vfwadd_vv_f64m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwadd_vf_f64m8( @@ -310,7 +310,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfwadd_vf_f64m8(vfloat32m4_t op1, float op2, size_t vl) { - return vfwadd_vf_f64m8(op1, op2, vl); + return __riscv_vfwadd_vf_f64m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwadd_wv_f64m8( @@ -319,7 +319,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfwadd_wv_f64m8(vfloat64m8_t op1, vfloat32m4_t op2, size_t vl) { - return vfwadd_wv_f64m8(op1, op2, vl); + return __riscv_vfwadd_wv_f64m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwadd_wf_f64m8( @@ -328,7 +328,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfwadd_wf_f64m8(vfloat64m8_t op1, float op2, size_t vl) { - return vfwadd_wf_f64m8(op1, op2, vl); + return __riscv_vfwadd_wf_f64m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwadd_vv_f32mf2_m( @@ -337,7 +337,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfwadd_vv_f32mf2_m(vbool64_t mask, vfloat16mf4_t op1, vfloat16mf4_t op2, size_t vl) { - return vfwadd_vv_f32mf2_m(mask, op1, op2, vl); + return __riscv_vfwadd_vv_f32mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwadd_vf_f32mf2_m( @@ -346,7 +346,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfwadd_vf_f32mf2_m(vbool64_t mask, vfloat16mf4_t op1, _Float16 op2, size_t vl) { - return vfwadd_vf_f32mf2_m(mask, op1, op2, vl); + return __riscv_vfwadd_vf_f32mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwadd_wv_f32mf2_m( @@ -355,7 +355,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfwadd_wv_f32mf2_m(vbool64_t mask, vfloat32mf2_t op1, vfloat16mf4_t op2, size_t vl) { - return vfwadd_wv_f32mf2_m(mask, op1, op2, vl); + return __riscv_vfwadd_wv_f32mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwadd_wf_f32mf2_m( @@ -364,7 +364,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfwadd_wf_f32mf2_m(vbool64_t mask, vfloat32mf2_t op1, _Float16 op2, size_t vl) { - return vfwadd_wf_f32mf2_m(mask, op1, op2, vl); + return __riscv_vfwadd_wf_f32mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwadd_vv_f32m1_m( @@ -373,7 +373,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfwadd_vv_f32m1_m(vbool32_t mask, vfloat16mf2_t op1, vfloat16mf2_t op2, size_t vl) { - return vfwadd_vv_f32m1_m(mask, op1, op2, vl); + return __riscv_vfwadd_vv_f32m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwadd_vf_f32m1_m( @@ -382,7 +382,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfwadd_vf_f32m1_m(vbool32_t mask, vfloat16mf2_t op1, _Float16 op2, size_t vl) { - return vfwadd_vf_f32m1_m(mask, op1, op2, vl); + return __riscv_vfwadd_vf_f32m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwadd_wv_f32m1_m( @@ -391,7 +391,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfwadd_wv_f32m1_m(vbool32_t mask, vfloat32m1_t op1, vfloat16mf2_t op2, size_t vl) { - return vfwadd_wv_f32m1_m(mask, op1, op2, vl); + return __riscv_vfwadd_wv_f32m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwadd_wf_f32m1_m( @@ -400,7 +400,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfwadd_wf_f32m1_m(vbool32_t mask, vfloat32m1_t op1, _Float16 op2, size_t vl) { - return vfwadd_wf_f32m1_m(mask, op1, op2, vl); + return __riscv_vfwadd_wf_f32m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwadd_vv_f32m2_m( @@ -409,7 +409,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfwadd_vv_f32m2_m(vbool16_t mask, vfloat16m1_t op1, vfloat16m1_t op2, size_t vl) { - return vfwadd_vv_f32m2_m(mask, op1, op2, vl); + return __riscv_vfwadd_vv_f32m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwadd_vf_f32m2_m( @@ -418,7 +418,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfwadd_vf_f32m2_m(vbool16_t mask, vfloat16m1_t op1, _Float16 op2, size_t vl) { - return vfwadd_vf_f32m2_m(mask, op1, op2, vl); + return __riscv_vfwadd_vf_f32m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwadd_wv_f32m2_m( @@ -427,7 +427,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfwadd_wv_f32m2_m(vbool16_t mask, vfloat32m2_t op1, vfloat16m1_t op2, size_t vl) { - return vfwadd_wv_f32m2_m(mask, op1, op2, vl); + return __riscv_vfwadd_wv_f32m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwadd_wf_f32m2_m( @@ -436,7 +436,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfwadd_wf_f32m2_m(vbool16_t mask, vfloat32m2_t op1, _Float16 op2, size_t vl) { - return vfwadd_wf_f32m2_m(mask, op1, op2, vl); + return __riscv_vfwadd_wf_f32m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwadd_vv_f32m4_m( @@ -445,7 +445,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfwadd_vv_f32m4_m(vbool8_t mask, vfloat16m2_t op1, vfloat16m2_t op2, size_t vl) { - return vfwadd_vv_f32m4_m(mask, op1, op2, vl); + return __riscv_vfwadd_vv_f32m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwadd_vf_f32m4_m( @@ -454,7 +454,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfwadd_vf_f32m4_m(vbool8_t mask, vfloat16m2_t op1, _Float16 op2, size_t vl) { - return vfwadd_vf_f32m4_m(mask, op1, op2, vl); + return __riscv_vfwadd_vf_f32m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwadd_wv_f32m4_m( @@ -463,7 +463,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfwadd_wv_f32m4_m(vbool8_t mask, vfloat32m4_t op1, vfloat16m2_t op2, size_t vl) { - return vfwadd_wv_f32m4_m(mask, op1, op2, vl); + return __riscv_vfwadd_wv_f32m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwadd_wf_f32m4_m( @@ -472,7 +472,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfwadd_wf_f32m4_m(vbool8_t mask, vfloat32m4_t op1, _Float16 op2, size_t vl) { - return vfwadd_wf_f32m4_m(mask, op1, op2, vl); + return __riscv_vfwadd_wf_f32m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwadd_vv_f32m8_m( @@ -481,7 +481,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfwadd_vv_f32m8_m(vbool4_t mask, vfloat16m4_t op1, vfloat16m4_t op2, size_t vl) { - return vfwadd_vv_f32m8_m(mask, op1, op2, vl); + return __riscv_vfwadd_vv_f32m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwadd_vf_f32m8_m( @@ -490,7 +490,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfwadd_vf_f32m8_m(vbool4_t mask, vfloat16m4_t op1, _Float16 op2, size_t vl) { - return vfwadd_vf_f32m8_m(mask, op1, op2, vl); + return __riscv_vfwadd_vf_f32m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwadd_wv_f32m8_m( @@ -499,7 +499,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfwadd_wv_f32m8_m(vbool4_t mask, vfloat32m8_t op1, vfloat16m4_t op2, size_t vl) { - return vfwadd_wv_f32m8_m(mask, op1, op2, vl); + return __riscv_vfwadd_wv_f32m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwadd_wf_f32m8_m( @@ -508,7 +508,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfwadd_wf_f32m8_m(vbool4_t mask, vfloat32m8_t op1, _Float16 op2, size_t vl) { - return vfwadd_wf_f32m8_m(mask, op1, op2, vl); + return __riscv_vfwadd_wf_f32m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwadd_vv_f64m1_m( @@ -517,7 +517,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfwadd_vv_f64m1_m(vbool64_t mask, vfloat32mf2_t op1, vfloat32mf2_t op2, size_t vl) { - return vfwadd_vv_f64m1_m(mask, op1, op2, vl); + return __riscv_vfwadd_vv_f64m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwadd_vf_f64m1_m( @@ -526,7 +526,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfwadd_vf_f64m1_m(vbool64_t mask, vfloat32mf2_t op1, float op2, size_t vl) { - return vfwadd_vf_f64m1_m(mask, op1, op2, vl); + return __riscv_vfwadd_vf_f64m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwadd_wv_f64m1_m( @@ -535,7 +535,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfwadd_wv_f64m1_m(vbool64_t mask, vfloat64m1_t op1, vfloat32mf2_t op2, size_t vl) { - return vfwadd_wv_f64m1_m(mask, op1, op2, vl); + return __riscv_vfwadd_wv_f64m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwadd_wf_f64m1_m( @@ -544,7 +544,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfwadd_wf_f64m1_m(vbool64_t mask, vfloat64m1_t op1, float op2, size_t vl) { - return vfwadd_wf_f64m1_m(mask, op1, op2, vl); + return __riscv_vfwadd_wf_f64m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwadd_vv_f64m2_m( @@ -553,7 +553,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfwadd_vv_f64m2_m(vbool32_t mask, vfloat32m1_t op1, vfloat32m1_t op2, size_t vl) { - return vfwadd_vv_f64m2_m(mask, op1, op2, vl); + return __riscv_vfwadd_vv_f64m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwadd_vf_f64m2_m( @@ -562,7 +562,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfwadd_vf_f64m2_m(vbool32_t mask, vfloat32m1_t op1, float op2, size_t vl) { - return vfwadd_vf_f64m2_m(mask, op1, op2, vl); + return __riscv_vfwadd_vf_f64m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwadd_wv_f64m2_m( @@ -571,7 +571,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfwadd_wv_f64m2_m(vbool32_t mask, vfloat64m2_t op1, vfloat32m1_t op2, size_t vl) { - return vfwadd_wv_f64m2_m(mask, op1, op2, vl); + return __riscv_vfwadd_wv_f64m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwadd_wf_f64m2_m( @@ -580,7 +580,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfwadd_wf_f64m2_m(vbool32_t mask, vfloat64m2_t op1, float op2, size_t vl) { - return vfwadd_wf_f64m2_m(mask, op1, op2, vl); + return __riscv_vfwadd_wf_f64m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwadd_vv_f64m4_m( @@ -589,7 +589,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfwadd_vv_f64m4_m(vbool16_t mask, vfloat32m2_t op1, vfloat32m2_t op2, size_t vl) { - return vfwadd_vv_f64m4_m(mask, op1, op2, vl); + return __riscv_vfwadd_vv_f64m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwadd_vf_f64m4_m( @@ -598,7 +598,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfwadd_vf_f64m4_m(vbool16_t mask, vfloat32m2_t op1, float op2, size_t vl) { - return vfwadd_vf_f64m4_m(mask, op1, op2, vl); + return __riscv_vfwadd_vf_f64m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwadd_wv_f64m4_m( @@ -607,7 +607,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfwadd_wv_f64m4_m(vbool16_t mask, vfloat64m4_t op1, vfloat32m2_t op2, size_t vl) { - return vfwadd_wv_f64m4_m(mask, op1, op2, vl); + return __riscv_vfwadd_wv_f64m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwadd_wf_f64m4_m( @@ -616,7 +616,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfwadd_wf_f64m4_m(vbool16_t mask, vfloat64m4_t op1, float op2, size_t vl) { - return vfwadd_wf_f64m4_m(mask, op1, op2, vl); + return __riscv_vfwadd_wf_f64m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwadd_vv_f64m8_m( @@ -625,7 +625,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfwadd_vv_f64m8_m(vbool8_t mask, vfloat32m4_t op1, vfloat32m4_t op2, size_t vl) { - return vfwadd_vv_f64m8_m(mask, op1, op2, vl); + return __riscv_vfwadd_vv_f64m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwadd_vf_f64m8_m( @@ -634,7 +634,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfwadd_vf_f64m8_m(vbool8_t mask, vfloat32m4_t op1, float op2, size_t vl) { - return vfwadd_vf_f64m8_m(mask, op1, op2, vl); + return __riscv_vfwadd_vf_f64m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwadd_wv_f64m8_m( @@ -643,7 +643,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfwadd_wv_f64m8_m(vbool8_t mask, vfloat64m8_t op1, vfloat32m4_t op2, size_t vl) { - return vfwadd_wv_f64m8_m(mask, op1, op2, vl); + return __riscv_vfwadd_wv_f64m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwadd_wf_f64m8_m( @@ -652,6 +652,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfwadd_wf_f64m8_m(vbool8_t mask, vfloat64m8_t op1, float op2, size_t vl) { - return vfwadd_wf_f64m8_m(mask, op1, op2, vl); + return __riscv_vfwadd_wf_f64m8_m(mask, op1, op2, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfwcvt.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfwcvt.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfwcvt.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfwcvt.c @@ -13,7 +13,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vfwcvt_f_x_v_f16mf4(vint8mf8_t src, size_t vl) { - return vfwcvt_f_x_v_f16mf4(src, vl); + return __riscv_vfwcvt_f_x_v_f16mf4(src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_f_x_v_f16mf2( @@ -22,7 +22,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vfwcvt_f_x_v_f16mf2(vint8mf4_t src, size_t vl) { - return vfwcvt_f_x_v_f16mf2(src, vl); + return __riscv_vfwcvt_f_x_v_f16mf2(src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_f_x_v_f16m1( @@ -31,7 +31,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfwcvt_f_x_v_f16m1(vint8mf2_t src, size_t vl) { - return vfwcvt_f_x_v_f16m1(src, vl); + return __riscv_vfwcvt_f_x_v_f16m1(src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_f_x_v_f16m2( @@ -40,7 +40,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vfwcvt_f_x_v_f16m2(vint8m1_t src, size_t vl) { - return vfwcvt_f_x_v_f16m2(src, vl); + return __riscv_vfwcvt_f_x_v_f16m2(src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_f_x_v_f16m4( @@ -49,7 +49,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vfwcvt_f_x_v_f16m4(vint8m2_t src, size_t vl) { - return vfwcvt_f_x_v_f16m4(src, vl); + return __riscv_vfwcvt_f_x_v_f16m4(src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_f_x_v_f16m8( @@ -58,7 +58,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vfwcvt_f_x_v_f16m8(vint8m4_t src, size_t vl) { - return vfwcvt_f_x_v_f16m8(src, vl); + return __riscv_vfwcvt_f_x_v_f16m8(src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_f_xu_v_f16mf4( @@ -67,7 +67,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vfwcvt_f_xu_v_f16mf4(vuint8mf8_t src, size_t vl) { - return vfwcvt_f_xu_v_f16mf4(src, vl); + return __riscv_vfwcvt_f_xu_v_f16mf4(src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_f_xu_v_f16mf2( @@ -76,7 +76,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vfwcvt_f_xu_v_f16mf2(vuint8mf4_t src, size_t vl) { - return vfwcvt_f_xu_v_f16mf2(src, vl); + return __riscv_vfwcvt_f_xu_v_f16mf2(src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_f_xu_v_f16m1( @@ -85,7 +85,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfwcvt_f_xu_v_f16m1(vuint8mf2_t src, size_t vl) { - return vfwcvt_f_xu_v_f16m1(src, vl); + return __riscv_vfwcvt_f_xu_v_f16m1(src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_f_xu_v_f16m2( @@ -94,7 +94,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vfwcvt_f_xu_v_f16m2(vuint8m1_t src, size_t vl) { - return vfwcvt_f_xu_v_f16m2(src, vl); + return __riscv_vfwcvt_f_xu_v_f16m2(src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_f_xu_v_f16m4( @@ -103,7 +103,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vfwcvt_f_xu_v_f16m4(vuint8m2_t src, size_t vl) { - return vfwcvt_f_xu_v_f16m4(src, vl); + return __riscv_vfwcvt_f_xu_v_f16m4(src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_f_xu_v_f16m8( @@ -112,7 +112,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vfwcvt_f_xu_v_f16m8(vuint8m4_t src, size_t vl) { - return vfwcvt_f_xu_v_f16m8(src, vl); + return __riscv_vfwcvt_f_xu_v_f16m8(src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_x_f_v_i32mf2( @@ -121,7 +121,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vfwcvt_x_f_v_i32mf2(vfloat16mf4_t src, size_t vl) { - return vfwcvt_x_f_v_i32mf2(src, vl); + return __riscv_vfwcvt_x_f_v_i32mf2(src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_rtz_x_f_v_i32mf2( @@ -130,7 +130,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vfwcvt_rtz_x_f_v_i32mf2(vfloat16mf4_t src, size_t vl) { - return vfwcvt_rtz_x_f_v_i32mf2(src, vl); + return __riscv_vfwcvt_rtz_x_f_v_i32mf2(src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_x_f_v_i32m1( @@ -139,7 +139,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vfwcvt_x_f_v_i32m1(vfloat16mf2_t src, size_t vl) { - return vfwcvt_x_f_v_i32m1(src, vl); + return __riscv_vfwcvt_x_f_v_i32m1(src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_rtz_x_f_v_i32m1( @@ -148,7 +148,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vfwcvt_rtz_x_f_v_i32m1(vfloat16mf2_t src, size_t vl) { - return vfwcvt_rtz_x_f_v_i32m1(src, vl); + return __riscv_vfwcvt_rtz_x_f_v_i32m1(src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_x_f_v_i32m2( @@ -157,7 +157,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vfwcvt_x_f_v_i32m2(vfloat16m1_t src, size_t vl) { - return vfwcvt_x_f_v_i32m2(src, vl); + return __riscv_vfwcvt_x_f_v_i32m2(src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_rtz_x_f_v_i32m2( @@ -166,7 +166,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vfwcvt_rtz_x_f_v_i32m2(vfloat16m1_t src, size_t vl) { - return vfwcvt_rtz_x_f_v_i32m2(src, vl); + return __riscv_vfwcvt_rtz_x_f_v_i32m2(src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_x_f_v_i32m4( @@ -175,7 +175,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vfwcvt_x_f_v_i32m4(vfloat16m2_t src, size_t vl) { - return vfwcvt_x_f_v_i32m4(src, vl); + return __riscv_vfwcvt_x_f_v_i32m4(src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_rtz_x_f_v_i32m4( @@ -184,7 +184,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vfwcvt_rtz_x_f_v_i32m4(vfloat16m2_t src, size_t vl) { - return vfwcvt_rtz_x_f_v_i32m4(src, vl); + return __riscv_vfwcvt_rtz_x_f_v_i32m4(src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_x_f_v_i32m8( @@ -193,7 +193,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m8_t test_vfwcvt_x_f_v_i32m8(vfloat16m4_t src, size_t vl) { - return vfwcvt_x_f_v_i32m8(src, vl); + return __riscv_vfwcvt_x_f_v_i32m8(src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_rtz_x_f_v_i32m8( @@ -202,7 +202,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m8_t test_vfwcvt_rtz_x_f_v_i32m8(vfloat16m4_t src, size_t vl) { - return vfwcvt_rtz_x_f_v_i32m8(src, vl); + return __riscv_vfwcvt_rtz_x_f_v_i32m8(src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_xu_f_v_u32mf2( @@ -211,7 +211,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vfwcvt_xu_f_v_u32mf2(vfloat16mf4_t src, size_t vl) { - return vfwcvt_xu_f_v_u32mf2(src, vl); + return __riscv_vfwcvt_xu_f_v_u32mf2(src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_rtz_xu_f_v_u32mf2( @@ -220,7 +220,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vfwcvt_rtz_xu_f_v_u32mf2(vfloat16mf4_t src, size_t vl) { - return vfwcvt_rtz_xu_f_v_u32mf2(src, vl); + return __riscv_vfwcvt_rtz_xu_f_v_u32mf2(src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_xu_f_v_u32m1( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vfwcvt_xu_f_v_u32m1(vfloat16mf2_t src, size_t vl) { - return vfwcvt_xu_f_v_u32m1(src, vl); + return __riscv_vfwcvt_xu_f_v_u32m1(src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_rtz_xu_f_v_u32m1( @@ -238,7 +238,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vfwcvt_rtz_xu_f_v_u32m1(vfloat16mf2_t src, size_t vl) { - return vfwcvt_rtz_xu_f_v_u32m1(src, vl); + return __riscv_vfwcvt_rtz_xu_f_v_u32m1(src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_xu_f_v_u32m2( @@ -247,7 +247,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vfwcvt_xu_f_v_u32m2(vfloat16m1_t src, size_t vl) { - return vfwcvt_xu_f_v_u32m2(src, vl); + return __riscv_vfwcvt_xu_f_v_u32m2(src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_rtz_xu_f_v_u32m2( @@ -256,7 +256,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vfwcvt_rtz_xu_f_v_u32m2(vfloat16m1_t src, size_t vl) { - return vfwcvt_rtz_xu_f_v_u32m2(src, vl); + return __riscv_vfwcvt_rtz_xu_f_v_u32m2(src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_xu_f_v_u32m4( @@ -265,7 +265,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vfwcvt_xu_f_v_u32m4(vfloat16m2_t src, size_t vl) { - return vfwcvt_xu_f_v_u32m4(src, vl); + return __riscv_vfwcvt_xu_f_v_u32m4(src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_rtz_xu_f_v_u32m4( @@ -274,7 +274,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vfwcvt_rtz_xu_f_v_u32m4(vfloat16m2_t src, size_t vl) { - return vfwcvt_rtz_xu_f_v_u32m4(src, vl); + return __riscv_vfwcvt_rtz_xu_f_v_u32m4(src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_xu_f_v_u32m8( @@ -283,7 +283,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m8_t test_vfwcvt_xu_f_v_u32m8(vfloat16m4_t src, size_t vl) { - return vfwcvt_xu_f_v_u32m8(src, vl); + return __riscv_vfwcvt_xu_f_v_u32m8(src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_rtz_xu_f_v_u32m8( @@ -292,7 +292,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m8_t test_vfwcvt_rtz_xu_f_v_u32m8(vfloat16m4_t src, size_t vl) { - return vfwcvt_rtz_xu_f_v_u32m8(src, vl); + return __riscv_vfwcvt_rtz_xu_f_v_u32m8(src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_f_x_v_f32mf2( @@ -301,7 +301,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfwcvt_f_x_v_f32mf2(vint16mf4_t src, size_t vl) { - return vfwcvt_f_x_v_f32mf2(src, vl); + return __riscv_vfwcvt_f_x_v_f32mf2(src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_f_x_v_f32m1( @@ -310,7 +310,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfwcvt_f_x_v_f32m1(vint16mf2_t src, size_t vl) { - return vfwcvt_f_x_v_f32m1(src, vl); + return __riscv_vfwcvt_f_x_v_f32m1(src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_f_x_v_f32m2( @@ -319,7 +319,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfwcvt_f_x_v_f32m2(vint16m1_t src, size_t vl) { - return vfwcvt_f_x_v_f32m2(src, vl); + return __riscv_vfwcvt_f_x_v_f32m2(src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_f_x_v_f32m4( @@ -328,7 +328,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfwcvt_f_x_v_f32m4(vint16m2_t src, size_t vl) { - return vfwcvt_f_x_v_f32m4(src, vl); + return __riscv_vfwcvt_f_x_v_f32m4(src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_f_x_v_f32m8( @@ -337,7 +337,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfwcvt_f_x_v_f32m8(vint16m4_t src, size_t vl) { - return vfwcvt_f_x_v_f32m8(src, vl); + return __riscv_vfwcvt_f_x_v_f32m8(src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_f_xu_v_f32mf2( @@ -346,7 +346,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfwcvt_f_xu_v_f32mf2(vuint16mf4_t src, size_t vl) { - return vfwcvt_f_xu_v_f32mf2(src, vl); + return __riscv_vfwcvt_f_xu_v_f32mf2(src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_f_xu_v_f32m1( @@ -355,7 +355,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfwcvt_f_xu_v_f32m1(vuint16mf2_t src, size_t vl) { - return vfwcvt_f_xu_v_f32m1(src, vl); + return __riscv_vfwcvt_f_xu_v_f32m1(src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_f_xu_v_f32m2( @@ -364,7 +364,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfwcvt_f_xu_v_f32m2(vuint16m1_t src, size_t vl) { - return vfwcvt_f_xu_v_f32m2(src, vl); + return __riscv_vfwcvt_f_xu_v_f32m2(src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_f_xu_v_f32m4( @@ -373,7 +373,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfwcvt_f_xu_v_f32m4(vuint16m2_t src, size_t vl) { - return vfwcvt_f_xu_v_f32m4(src, vl); + return __riscv_vfwcvt_f_xu_v_f32m4(src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_f_xu_v_f32m8( @@ -382,7 +382,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfwcvt_f_xu_v_f32m8(vuint16m4_t src, size_t vl) { - return vfwcvt_f_xu_v_f32m8(src, vl); + return __riscv_vfwcvt_f_xu_v_f32m8(src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_f_f_v_f32mf2( @@ -391,7 +391,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfwcvt_f_f_v_f32mf2(vfloat16mf4_t src, size_t vl) { - return vfwcvt_f_f_v_f32mf2(src, vl); + return __riscv_vfwcvt_f_f_v_f32mf2(src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_f_f_v_f32m1( @@ -400,7 +400,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfwcvt_f_f_v_f32m1(vfloat16mf2_t src, size_t vl) { - return vfwcvt_f_f_v_f32m1(src, vl); + return __riscv_vfwcvt_f_f_v_f32m1(src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_f_f_v_f32m2( @@ -409,7 +409,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfwcvt_f_f_v_f32m2(vfloat16m1_t src, size_t vl) { - return vfwcvt_f_f_v_f32m2(src, vl); + return __riscv_vfwcvt_f_f_v_f32m2(src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_f_f_v_f32m4( @@ -418,7 +418,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfwcvt_f_f_v_f32m4(vfloat16m2_t src, size_t vl) { - return vfwcvt_f_f_v_f32m4(src, vl); + return __riscv_vfwcvt_f_f_v_f32m4(src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_f_f_v_f32m8( @@ -427,7 +427,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfwcvt_f_f_v_f32m8(vfloat16m4_t src, size_t vl) { - return vfwcvt_f_f_v_f32m8(src, vl); + return __riscv_vfwcvt_f_f_v_f32m8(src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_x_f_v_i64m1( @@ -436,7 +436,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vfwcvt_x_f_v_i64m1(vfloat32mf2_t src, size_t vl) { - return vfwcvt_x_f_v_i64m1(src, vl); + return __riscv_vfwcvt_x_f_v_i64m1(src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_rtz_x_f_v_i64m1( @@ -445,7 +445,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vfwcvt_rtz_x_f_v_i64m1(vfloat32mf2_t src, size_t vl) { - return vfwcvt_rtz_x_f_v_i64m1(src, vl); + return __riscv_vfwcvt_rtz_x_f_v_i64m1(src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_x_f_v_i64m2( @@ -454,7 +454,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m2_t test_vfwcvt_x_f_v_i64m2(vfloat32m1_t src, size_t vl) { - return vfwcvt_x_f_v_i64m2(src, vl); + return __riscv_vfwcvt_x_f_v_i64m2(src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_rtz_x_f_v_i64m2( @@ -463,7 +463,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m2_t test_vfwcvt_rtz_x_f_v_i64m2(vfloat32m1_t src, size_t vl) { - return vfwcvt_rtz_x_f_v_i64m2(src, vl); + return __riscv_vfwcvt_rtz_x_f_v_i64m2(src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_x_f_v_i64m4( @@ -472,7 +472,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m4_t test_vfwcvt_x_f_v_i64m4(vfloat32m2_t src, size_t vl) { - return vfwcvt_x_f_v_i64m4(src, vl); + return __riscv_vfwcvt_x_f_v_i64m4(src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_rtz_x_f_v_i64m4( @@ -481,7 +481,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m4_t test_vfwcvt_rtz_x_f_v_i64m4(vfloat32m2_t src, size_t vl) { - return vfwcvt_rtz_x_f_v_i64m4(src, vl); + return __riscv_vfwcvt_rtz_x_f_v_i64m4(src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_x_f_v_i64m8( @@ -490,7 +490,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m8_t test_vfwcvt_x_f_v_i64m8(vfloat32m4_t src, size_t vl) { - return vfwcvt_x_f_v_i64m8(src, vl); + return __riscv_vfwcvt_x_f_v_i64m8(src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_rtz_x_f_v_i64m8( @@ -499,7 +499,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m8_t test_vfwcvt_rtz_x_f_v_i64m8(vfloat32m4_t src, size_t vl) { - return vfwcvt_rtz_x_f_v_i64m8(src, vl); + return __riscv_vfwcvt_rtz_x_f_v_i64m8(src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_xu_f_v_u64m1( @@ -508,7 +508,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m1_t test_vfwcvt_xu_f_v_u64m1(vfloat32mf2_t src, size_t vl) { - return vfwcvt_xu_f_v_u64m1(src, vl); + return __riscv_vfwcvt_xu_f_v_u64m1(src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_rtz_xu_f_v_u64m1( @@ -517,7 +517,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m1_t test_vfwcvt_rtz_xu_f_v_u64m1(vfloat32mf2_t src, size_t vl) { - return vfwcvt_rtz_xu_f_v_u64m1(src, vl); + return __riscv_vfwcvt_rtz_xu_f_v_u64m1(src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_xu_f_v_u64m2( @@ -526,7 +526,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m2_t test_vfwcvt_xu_f_v_u64m2(vfloat32m1_t src, size_t vl) { - return vfwcvt_xu_f_v_u64m2(src, vl); + return __riscv_vfwcvt_xu_f_v_u64m2(src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_rtz_xu_f_v_u64m2( @@ -535,7 +535,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m2_t test_vfwcvt_rtz_xu_f_v_u64m2(vfloat32m1_t src, size_t vl) { - return vfwcvt_rtz_xu_f_v_u64m2(src, vl); + return __riscv_vfwcvt_rtz_xu_f_v_u64m2(src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_xu_f_v_u64m4( @@ -544,7 +544,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m4_t test_vfwcvt_xu_f_v_u64m4(vfloat32m2_t src, size_t vl) { - return vfwcvt_xu_f_v_u64m4(src, vl); + return __riscv_vfwcvt_xu_f_v_u64m4(src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_rtz_xu_f_v_u64m4( @@ -553,7 +553,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m4_t test_vfwcvt_rtz_xu_f_v_u64m4(vfloat32m2_t src, size_t vl) { - return vfwcvt_rtz_xu_f_v_u64m4(src, vl); + return __riscv_vfwcvt_rtz_xu_f_v_u64m4(src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_xu_f_v_u64m8( @@ -562,7 +562,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m8_t test_vfwcvt_xu_f_v_u64m8(vfloat32m4_t src, size_t vl) { - return vfwcvt_xu_f_v_u64m8(src, vl); + return __riscv_vfwcvt_xu_f_v_u64m8(src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_rtz_xu_f_v_u64m8( @@ -571,7 +571,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m8_t test_vfwcvt_rtz_xu_f_v_u64m8(vfloat32m4_t src, size_t vl) { - return vfwcvt_rtz_xu_f_v_u64m8(src, vl); + return __riscv_vfwcvt_rtz_xu_f_v_u64m8(src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_f_x_v_f64m1( @@ -580,7 +580,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfwcvt_f_x_v_f64m1(vint32mf2_t src, size_t vl) { - return vfwcvt_f_x_v_f64m1(src, vl); + return __riscv_vfwcvt_f_x_v_f64m1(src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_f_x_v_f64m2( @@ -589,7 +589,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfwcvt_f_x_v_f64m2(vint32m1_t src, size_t vl) { - return vfwcvt_f_x_v_f64m2(src, vl); + return __riscv_vfwcvt_f_x_v_f64m2(src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_f_x_v_f64m4( @@ -598,7 +598,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfwcvt_f_x_v_f64m4(vint32m2_t src, size_t vl) { - return vfwcvt_f_x_v_f64m4(src, vl); + return __riscv_vfwcvt_f_x_v_f64m4(src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_f_x_v_f64m8( @@ -607,7 +607,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfwcvt_f_x_v_f64m8(vint32m4_t src, size_t vl) { - return vfwcvt_f_x_v_f64m8(src, vl); + return __riscv_vfwcvt_f_x_v_f64m8(src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_f_xu_v_f64m1( @@ -616,7 +616,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfwcvt_f_xu_v_f64m1(vuint32mf2_t src, size_t vl) { - return vfwcvt_f_xu_v_f64m1(src, vl); + return __riscv_vfwcvt_f_xu_v_f64m1(src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_f_xu_v_f64m2( @@ -625,7 +625,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfwcvt_f_xu_v_f64m2(vuint32m1_t src, size_t vl) { - return vfwcvt_f_xu_v_f64m2(src, vl); + return __riscv_vfwcvt_f_xu_v_f64m2(src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_f_xu_v_f64m4( @@ -634,7 +634,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfwcvt_f_xu_v_f64m4(vuint32m2_t src, size_t vl) { - return vfwcvt_f_xu_v_f64m4(src, vl); + return __riscv_vfwcvt_f_xu_v_f64m4(src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_f_xu_v_f64m8( @@ -643,7 +643,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfwcvt_f_xu_v_f64m8(vuint32m4_t src, size_t vl) { - return vfwcvt_f_xu_v_f64m8(src, vl); + return __riscv_vfwcvt_f_xu_v_f64m8(src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_f_f_v_f64m1( @@ -652,7 +652,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfwcvt_f_f_v_f64m1(vfloat32mf2_t src, size_t vl) { - return vfwcvt_f_f_v_f64m1(src, vl); + return __riscv_vfwcvt_f_f_v_f64m1(src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_f_f_v_f64m2( @@ -661,7 +661,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfwcvt_f_f_v_f64m2(vfloat32m1_t src, size_t vl) { - return vfwcvt_f_f_v_f64m2(src, vl); + return __riscv_vfwcvt_f_f_v_f64m2(src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_f_f_v_f64m4( @@ -670,7 +670,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfwcvt_f_f_v_f64m4(vfloat32m2_t src, size_t vl) { - return vfwcvt_f_f_v_f64m4(src, vl); + return __riscv_vfwcvt_f_f_v_f64m4(src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_f_f_v_f64m8( @@ -679,7 +679,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfwcvt_f_f_v_f64m8(vfloat32m4_t src, size_t vl) { - return vfwcvt_f_f_v_f64m8(src, vl); + return __riscv_vfwcvt_f_f_v_f64m8(src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_f_x_v_f16mf4_m( @@ -688,7 +688,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vfwcvt_f_x_v_f16mf4_m(vbool64_t mask, vint8mf8_t src, size_t vl) { - return vfwcvt_f_x_v_f16mf4_m(mask, src, vl); + return __riscv_vfwcvt_f_x_v_f16mf4_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_f_x_v_f16mf2_m( @@ -697,7 +697,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vfwcvt_f_x_v_f16mf2_m(vbool32_t mask, vint8mf4_t src, size_t vl) { - return vfwcvt_f_x_v_f16mf2_m(mask, src, vl); + return __riscv_vfwcvt_f_x_v_f16mf2_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_f_x_v_f16m1_m( @@ -706,7 +706,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfwcvt_f_x_v_f16m1_m(vbool16_t mask, vint8mf2_t src, size_t vl) { - return vfwcvt_f_x_v_f16m1_m(mask, src, vl); + return __riscv_vfwcvt_f_x_v_f16m1_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_f_x_v_f16m2_m( @@ -715,7 +715,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vfwcvt_f_x_v_f16m2_m(vbool8_t mask, vint8m1_t src, size_t vl) { - return vfwcvt_f_x_v_f16m2_m(mask, src, vl); + return __riscv_vfwcvt_f_x_v_f16m2_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_f_x_v_f16m4_m( @@ -724,7 +724,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vfwcvt_f_x_v_f16m4_m(vbool4_t mask, vint8m2_t src, size_t vl) { - return vfwcvt_f_x_v_f16m4_m(mask, src, vl); + return __riscv_vfwcvt_f_x_v_f16m4_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_f_x_v_f16m8_m( @@ -733,7 +733,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vfwcvt_f_x_v_f16m8_m(vbool2_t mask, vint8m4_t src, size_t vl) { - return vfwcvt_f_x_v_f16m8_m(mask, src, vl); + return __riscv_vfwcvt_f_x_v_f16m8_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_f_xu_v_f16mf4_m( @@ -742,7 +742,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vfwcvt_f_xu_v_f16mf4_m(vbool64_t mask, vuint8mf8_t src, size_t vl) { - return vfwcvt_f_xu_v_f16mf4_m(mask, src, vl); + return __riscv_vfwcvt_f_xu_v_f16mf4_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_f_xu_v_f16mf2_m( @@ -751,7 +751,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vfwcvt_f_xu_v_f16mf2_m(vbool32_t mask, vuint8mf4_t src, size_t vl) { - return vfwcvt_f_xu_v_f16mf2_m(mask, src, vl); + return __riscv_vfwcvt_f_xu_v_f16mf2_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_f_xu_v_f16m1_m( @@ -760,7 +760,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vfwcvt_f_xu_v_f16m1_m(vbool16_t mask, vuint8mf2_t src, size_t vl) { - return vfwcvt_f_xu_v_f16m1_m(mask, src, vl); + return __riscv_vfwcvt_f_xu_v_f16m1_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_f_xu_v_f16m2_m( @@ -769,7 +769,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vfwcvt_f_xu_v_f16m2_m(vbool8_t mask, vuint8m1_t src, size_t vl) { - return vfwcvt_f_xu_v_f16m2_m(mask, src, vl); + return __riscv_vfwcvt_f_xu_v_f16m2_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_f_xu_v_f16m4_m( @@ -778,7 +778,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vfwcvt_f_xu_v_f16m4_m(vbool4_t mask, vuint8m2_t src, size_t vl) { - return vfwcvt_f_xu_v_f16m4_m(mask, src, vl); + return __riscv_vfwcvt_f_xu_v_f16m4_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_f_xu_v_f16m8_m( @@ -787,7 +787,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vfwcvt_f_xu_v_f16m8_m(vbool2_t mask, vuint8m4_t src, size_t vl) { - return vfwcvt_f_xu_v_f16m8_m(mask, src, vl); + return __riscv_vfwcvt_f_xu_v_f16m8_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_x_f_v_i32mf2_m( @@ -796,7 +796,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vfwcvt_x_f_v_i32mf2_m(vbool64_t mask, vfloat16mf4_t src, size_t vl) { - return vfwcvt_x_f_v_i32mf2_m(mask, src, vl); + return __riscv_vfwcvt_x_f_v_i32mf2_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_rtz_x_f_v_i32mf2_m( @@ -805,7 +805,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vfwcvt_rtz_x_f_v_i32mf2_m(vbool64_t mask, vfloat16mf4_t src, size_t vl) { - return vfwcvt_rtz_x_f_v_i32mf2_m(mask, src, vl); + return __riscv_vfwcvt_rtz_x_f_v_i32mf2_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_x_f_v_i32m1_m( @@ -814,7 +814,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vfwcvt_x_f_v_i32m1_m(vbool32_t mask, vfloat16mf2_t src, size_t vl) { - return vfwcvt_x_f_v_i32m1_m(mask, src, vl); + return __riscv_vfwcvt_x_f_v_i32m1_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_rtz_x_f_v_i32m1_m( @@ -823,7 +823,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vfwcvt_rtz_x_f_v_i32m1_m(vbool32_t mask, vfloat16mf2_t src, size_t vl) { - return vfwcvt_rtz_x_f_v_i32m1_m(mask, src, vl); + return __riscv_vfwcvt_rtz_x_f_v_i32m1_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_x_f_v_i32m2_m( @@ -832,7 +832,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vfwcvt_x_f_v_i32m2_m(vbool16_t mask, vfloat16m1_t src, size_t vl) { - return vfwcvt_x_f_v_i32m2_m(mask, src, vl); + return __riscv_vfwcvt_x_f_v_i32m2_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_rtz_x_f_v_i32m2_m( @@ -841,7 +841,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vfwcvt_rtz_x_f_v_i32m2_m(vbool16_t mask, vfloat16m1_t src, size_t vl) { - return vfwcvt_rtz_x_f_v_i32m2_m(mask, src, vl); + return __riscv_vfwcvt_rtz_x_f_v_i32m2_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_x_f_v_i32m4_m( @@ -850,7 +850,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vfwcvt_x_f_v_i32m4_m(vbool8_t mask, vfloat16m2_t src, size_t vl) { - return vfwcvt_x_f_v_i32m4_m(mask, src, vl); + return __riscv_vfwcvt_x_f_v_i32m4_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_rtz_x_f_v_i32m4_m( @@ -859,7 +859,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vfwcvt_rtz_x_f_v_i32m4_m(vbool8_t mask, vfloat16m2_t src, size_t vl) { - return vfwcvt_rtz_x_f_v_i32m4_m(mask, src, vl); + return __riscv_vfwcvt_rtz_x_f_v_i32m4_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_x_f_v_i32m8_m( @@ -868,7 +868,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m8_t test_vfwcvt_x_f_v_i32m8_m(vbool4_t mask, vfloat16m4_t src, size_t vl) { - return vfwcvt_x_f_v_i32m8_m(mask, src, vl); + return __riscv_vfwcvt_x_f_v_i32m8_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_rtz_x_f_v_i32m8_m( @@ -877,7 +877,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m8_t test_vfwcvt_rtz_x_f_v_i32m8_m(vbool4_t mask, vfloat16m4_t src, size_t vl) { - return vfwcvt_rtz_x_f_v_i32m8_m(mask, src, vl); + return __riscv_vfwcvt_rtz_x_f_v_i32m8_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_xu_f_v_u32mf2_m( @@ -886,7 +886,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vfwcvt_xu_f_v_u32mf2_m(vbool64_t mask, vfloat16mf4_t src, size_t vl) { - return vfwcvt_xu_f_v_u32mf2_m(mask, src, vl); + return __riscv_vfwcvt_xu_f_v_u32mf2_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_rtz_xu_f_v_u32mf2_m( @@ -895,7 +895,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vfwcvt_rtz_xu_f_v_u32mf2_m(vbool64_t mask, vfloat16mf4_t src, size_t vl) { - return vfwcvt_rtz_xu_f_v_u32mf2_m(mask, src, vl); + return __riscv_vfwcvt_rtz_xu_f_v_u32mf2_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_xu_f_v_u32m1_m( @@ -904,7 +904,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vfwcvt_xu_f_v_u32m1_m(vbool32_t mask, vfloat16mf2_t src, size_t vl) { - return vfwcvt_xu_f_v_u32m1_m(mask, src, vl); + return __riscv_vfwcvt_xu_f_v_u32m1_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_rtz_xu_f_v_u32m1_m( @@ -913,7 +913,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vfwcvt_rtz_xu_f_v_u32m1_m(vbool32_t mask, vfloat16mf2_t src, size_t vl) { - return vfwcvt_rtz_xu_f_v_u32m1_m(mask, src, vl); + return __riscv_vfwcvt_rtz_xu_f_v_u32m1_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_xu_f_v_u32m2_m( @@ -922,7 +922,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vfwcvt_xu_f_v_u32m2_m(vbool16_t mask, vfloat16m1_t src, size_t vl) { - return vfwcvt_xu_f_v_u32m2_m(mask, src, vl); + return __riscv_vfwcvt_xu_f_v_u32m2_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_rtz_xu_f_v_u32m2_m( @@ -931,7 +931,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vfwcvt_rtz_xu_f_v_u32m2_m(vbool16_t mask, vfloat16m1_t src, size_t vl) { - return vfwcvt_rtz_xu_f_v_u32m2_m(mask, src, vl); + return __riscv_vfwcvt_rtz_xu_f_v_u32m2_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_xu_f_v_u32m4_m( @@ -940,7 +940,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vfwcvt_xu_f_v_u32m4_m(vbool8_t mask, vfloat16m2_t src, size_t vl) { - return vfwcvt_xu_f_v_u32m4_m(mask, src, vl); + return __riscv_vfwcvt_xu_f_v_u32m4_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_rtz_xu_f_v_u32m4_m( @@ -949,7 +949,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vfwcvt_rtz_xu_f_v_u32m4_m(vbool8_t mask, vfloat16m2_t src, size_t vl) { - return vfwcvt_rtz_xu_f_v_u32m4_m(mask, src, vl); + return __riscv_vfwcvt_rtz_xu_f_v_u32m4_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_xu_f_v_u32m8_m( @@ -958,7 +958,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m8_t test_vfwcvt_xu_f_v_u32m8_m(vbool4_t mask, vfloat16m4_t src, size_t vl) { - return vfwcvt_xu_f_v_u32m8_m(mask, src, vl); + return __riscv_vfwcvt_xu_f_v_u32m8_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_rtz_xu_f_v_u32m8_m( @@ -967,7 +967,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m8_t test_vfwcvt_rtz_xu_f_v_u32m8_m(vbool4_t mask, vfloat16m4_t src, size_t vl) { - return vfwcvt_rtz_xu_f_v_u32m8_m(mask, src, vl); + return __riscv_vfwcvt_rtz_xu_f_v_u32m8_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_f_x_v_f32mf2_m( @@ -976,7 +976,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfwcvt_f_x_v_f32mf2_m(vbool64_t mask, vint16mf4_t src, size_t vl) { - return vfwcvt_f_x_v_f32mf2_m(mask, src, vl); + return __riscv_vfwcvt_f_x_v_f32mf2_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_f_x_v_f32m1_m( @@ -985,7 +985,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfwcvt_f_x_v_f32m1_m(vbool32_t mask, vint16mf2_t src, size_t vl) { - return vfwcvt_f_x_v_f32m1_m(mask, src, vl); + return __riscv_vfwcvt_f_x_v_f32m1_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_f_x_v_f32m2_m( @@ -994,7 +994,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfwcvt_f_x_v_f32m2_m(vbool16_t mask, vint16m1_t src, size_t vl) { - return vfwcvt_f_x_v_f32m2_m(mask, src, vl); + return __riscv_vfwcvt_f_x_v_f32m2_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_f_x_v_f32m4_m( @@ -1003,7 +1003,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfwcvt_f_x_v_f32m4_m(vbool8_t mask, vint16m2_t src, size_t vl) { - return vfwcvt_f_x_v_f32m4_m(mask, src, vl); + return __riscv_vfwcvt_f_x_v_f32m4_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_f_x_v_f32m8_m( @@ -1012,7 +1012,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfwcvt_f_x_v_f32m8_m(vbool4_t mask, vint16m4_t src, size_t vl) { - return vfwcvt_f_x_v_f32m8_m(mask, src, vl); + return __riscv_vfwcvt_f_x_v_f32m8_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_f_xu_v_f32mf2_m( @@ -1021,7 +1021,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfwcvt_f_xu_v_f32mf2_m(vbool64_t mask, vuint16mf4_t src, size_t vl) { - return vfwcvt_f_xu_v_f32mf2_m(mask, src, vl); + return __riscv_vfwcvt_f_xu_v_f32mf2_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_f_xu_v_f32m1_m( @@ -1030,7 +1030,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfwcvt_f_xu_v_f32m1_m(vbool32_t mask, vuint16mf2_t src, size_t vl) { - return vfwcvt_f_xu_v_f32m1_m(mask, src, vl); + return __riscv_vfwcvt_f_xu_v_f32m1_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_f_xu_v_f32m2_m( @@ -1039,7 +1039,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfwcvt_f_xu_v_f32m2_m(vbool16_t mask, vuint16m1_t src, size_t vl) { - return vfwcvt_f_xu_v_f32m2_m(mask, src, vl); + return __riscv_vfwcvt_f_xu_v_f32m2_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_f_xu_v_f32m4_m( @@ -1048,7 +1048,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfwcvt_f_xu_v_f32m4_m(vbool8_t mask, vuint16m2_t src, size_t vl) { - return vfwcvt_f_xu_v_f32m4_m(mask, src, vl); + return __riscv_vfwcvt_f_xu_v_f32m4_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_f_xu_v_f32m8_m( @@ -1057,7 +1057,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfwcvt_f_xu_v_f32m8_m(vbool4_t mask, vuint16m4_t src, size_t vl) { - return vfwcvt_f_xu_v_f32m8_m(mask, src, vl); + return __riscv_vfwcvt_f_xu_v_f32m8_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_f_f_v_f32mf2_m( @@ -1066,7 +1066,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfwcvt_f_f_v_f32mf2_m(vbool64_t mask, vfloat16mf4_t src, size_t vl) { - return vfwcvt_f_f_v_f32mf2_m(mask, src, vl); + return __riscv_vfwcvt_f_f_v_f32mf2_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_f_f_v_f32m1_m( @@ -1075,7 +1075,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfwcvt_f_f_v_f32m1_m(vbool32_t mask, vfloat16mf2_t src, size_t vl) { - return vfwcvt_f_f_v_f32m1_m(mask, src, vl); + return __riscv_vfwcvt_f_f_v_f32m1_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_f_f_v_f32m2_m( @@ -1084,7 +1084,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfwcvt_f_f_v_f32m2_m(vbool16_t mask, vfloat16m1_t src, size_t vl) { - return vfwcvt_f_f_v_f32m2_m(mask, src, vl); + return __riscv_vfwcvt_f_f_v_f32m2_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_f_f_v_f32m4_m( @@ -1093,7 +1093,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfwcvt_f_f_v_f32m4_m(vbool8_t mask, vfloat16m2_t src, size_t vl) { - return vfwcvt_f_f_v_f32m4_m(mask, src, vl); + return __riscv_vfwcvt_f_f_v_f32m4_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_f_f_v_f32m8_m( @@ -1102,7 +1102,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfwcvt_f_f_v_f32m8_m(vbool4_t mask, vfloat16m4_t src, size_t vl) { - return vfwcvt_f_f_v_f32m8_m(mask, src, vl); + return __riscv_vfwcvt_f_f_v_f32m8_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_x_f_v_i64m1_m( @@ -1111,7 +1111,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vfwcvt_x_f_v_i64m1_m(vbool64_t mask, vfloat32mf2_t src, size_t vl) { - return vfwcvt_x_f_v_i64m1_m(mask, src, vl); + return __riscv_vfwcvt_x_f_v_i64m1_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_rtz_x_f_v_i64m1_m( @@ -1120,7 +1120,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vfwcvt_rtz_x_f_v_i64m1_m(vbool64_t mask, vfloat32mf2_t src, size_t vl) { - return vfwcvt_rtz_x_f_v_i64m1_m(mask, src, vl); + return __riscv_vfwcvt_rtz_x_f_v_i64m1_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_x_f_v_i64m2_m( @@ -1129,7 +1129,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m2_t test_vfwcvt_x_f_v_i64m2_m(vbool32_t mask, vfloat32m1_t src, size_t vl) { - return vfwcvt_x_f_v_i64m2_m(mask, src, vl); + return __riscv_vfwcvt_x_f_v_i64m2_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_rtz_x_f_v_i64m2_m( @@ -1138,7 +1138,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m2_t test_vfwcvt_rtz_x_f_v_i64m2_m(vbool32_t mask, vfloat32m1_t src, size_t vl) { - return vfwcvt_rtz_x_f_v_i64m2_m(mask, src, vl); + return __riscv_vfwcvt_rtz_x_f_v_i64m2_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_x_f_v_i64m4_m( @@ -1147,7 +1147,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m4_t test_vfwcvt_x_f_v_i64m4_m(vbool16_t mask, vfloat32m2_t src, size_t vl) { - return vfwcvt_x_f_v_i64m4_m(mask, src, vl); + return __riscv_vfwcvt_x_f_v_i64m4_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_rtz_x_f_v_i64m4_m( @@ -1156,7 +1156,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m4_t test_vfwcvt_rtz_x_f_v_i64m4_m(vbool16_t mask, vfloat32m2_t src, size_t vl) { - return vfwcvt_rtz_x_f_v_i64m4_m(mask, src, vl); + return __riscv_vfwcvt_rtz_x_f_v_i64m4_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_x_f_v_i64m8_m( @@ -1165,7 +1165,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m8_t test_vfwcvt_x_f_v_i64m8_m(vbool8_t mask, vfloat32m4_t src, size_t vl) { - return vfwcvt_x_f_v_i64m8_m(mask, src, vl); + return __riscv_vfwcvt_x_f_v_i64m8_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_rtz_x_f_v_i64m8_m( @@ -1174,7 +1174,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m8_t test_vfwcvt_rtz_x_f_v_i64m8_m(vbool8_t mask, vfloat32m4_t src, size_t vl) { - return vfwcvt_rtz_x_f_v_i64m8_m(mask, src, vl); + return __riscv_vfwcvt_rtz_x_f_v_i64m8_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_xu_f_v_u64m1_m( @@ -1183,7 +1183,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m1_t test_vfwcvt_xu_f_v_u64m1_m(vbool64_t mask, vfloat32mf2_t src, size_t vl) { - return vfwcvt_xu_f_v_u64m1_m(mask, src, vl); + return __riscv_vfwcvt_xu_f_v_u64m1_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_rtz_xu_f_v_u64m1_m( @@ -1192,7 +1192,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m1_t test_vfwcvt_rtz_xu_f_v_u64m1_m(vbool64_t mask, vfloat32mf2_t src, size_t vl) { - return vfwcvt_rtz_xu_f_v_u64m1_m(mask, src, vl); + return __riscv_vfwcvt_rtz_xu_f_v_u64m1_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_xu_f_v_u64m2_m( @@ -1201,7 +1201,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m2_t test_vfwcvt_xu_f_v_u64m2_m(vbool32_t mask, vfloat32m1_t src, size_t vl) { - return vfwcvt_xu_f_v_u64m2_m(mask, src, vl); + return __riscv_vfwcvt_xu_f_v_u64m2_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_rtz_xu_f_v_u64m2_m( @@ -1210,7 +1210,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m2_t test_vfwcvt_rtz_xu_f_v_u64m2_m(vbool32_t mask, vfloat32m1_t src, size_t vl) { - return vfwcvt_rtz_xu_f_v_u64m2_m(mask, src, vl); + return __riscv_vfwcvt_rtz_xu_f_v_u64m2_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_xu_f_v_u64m4_m( @@ -1219,7 +1219,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m4_t test_vfwcvt_xu_f_v_u64m4_m(vbool16_t mask, vfloat32m2_t src, size_t vl) { - return vfwcvt_xu_f_v_u64m4_m(mask, src, vl); + return __riscv_vfwcvt_xu_f_v_u64m4_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_rtz_xu_f_v_u64m4_m( @@ -1228,7 +1228,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m4_t test_vfwcvt_rtz_xu_f_v_u64m4_m(vbool16_t mask, vfloat32m2_t src, size_t vl) { - return vfwcvt_rtz_xu_f_v_u64m4_m(mask, src, vl); + return __riscv_vfwcvt_rtz_xu_f_v_u64m4_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_xu_f_v_u64m8_m( @@ -1237,7 +1237,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m8_t test_vfwcvt_xu_f_v_u64m8_m(vbool8_t mask, vfloat32m4_t src, size_t vl) { - return vfwcvt_xu_f_v_u64m8_m(mask, src, vl); + return __riscv_vfwcvt_xu_f_v_u64m8_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_rtz_xu_f_v_u64m8_m( @@ -1246,7 +1246,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m8_t test_vfwcvt_rtz_xu_f_v_u64m8_m(vbool8_t mask, vfloat32m4_t src, size_t vl) { - return vfwcvt_rtz_xu_f_v_u64m8_m(mask, src, vl); + return __riscv_vfwcvt_rtz_xu_f_v_u64m8_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_f_x_v_f64m1_m( @@ -1255,7 +1255,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfwcvt_f_x_v_f64m1_m(vbool64_t mask, vint32mf2_t src, size_t vl) { - return vfwcvt_f_x_v_f64m1_m(mask, src, vl); + return __riscv_vfwcvt_f_x_v_f64m1_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_f_x_v_f64m2_m( @@ -1264,7 +1264,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfwcvt_f_x_v_f64m2_m(vbool32_t mask, vint32m1_t src, size_t vl) { - return vfwcvt_f_x_v_f64m2_m(mask, src, vl); + return __riscv_vfwcvt_f_x_v_f64m2_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_f_x_v_f64m4_m( @@ -1273,7 +1273,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfwcvt_f_x_v_f64m4_m(vbool16_t mask, vint32m2_t src, size_t vl) { - return vfwcvt_f_x_v_f64m4_m(mask, src, vl); + return __riscv_vfwcvt_f_x_v_f64m4_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_f_x_v_f64m8_m( @@ -1282,7 +1282,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfwcvt_f_x_v_f64m8_m(vbool8_t mask, vint32m4_t src, size_t vl) { - return vfwcvt_f_x_v_f64m8_m(mask, src, vl); + return __riscv_vfwcvt_f_x_v_f64m8_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_f_xu_v_f64m1_m( @@ -1291,7 +1291,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfwcvt_f_xu_v_f64m1_m(vbool64_t mask, vuint32mf2_t src, size_t vl) { - return vfwcvt_f_xu_v_f64m1_m(mask, src, vl); + return __riscv_vfwcvt_f_xu_v_f64m1_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_f_xu_v_f64m2_m( @@ -1300,7 +1300,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfwcvt_f_xu_v_f64m2_m(vbool32_t mask, vuint32m1_t src, size_t vl) { - return vfwcvt_f_xu_v_f64m2_m(mask, src, vl); + return __riscv_vfwcvt_f_xu_v_f64m2_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_f_xu_v_f64m4_m( @@ -1309,7 +1309,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfwcvt_f_xu_v_f64m4_m(vbool16_t mask, vuint32m2_t src, size_t vl) { - return vfwcvt_f_xu_v_f64m4_m(mask, src, vl); + return __riscv_vfwcvt_f_xu_v_f64m4_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_f_xu_v_f64m8_m( @@ -1318,7 +1318,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfwcvt_f_xu_v_f64m8_m(vbool8_t mask, vuint32m4_t src, size_t vl) { - return vfwcvt_f_xu_v_f64m8_m(mask, src, vl); + return __riscv_vfwcvt_f_xu_v_f64m8_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_f_f_v_f64m1_m( @@ -1327,7 +1327,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfwcvt_f_f_v_f64m1_m(vbool64_t mask, vfloat32mf2_t src, size_t vl) { - return vfwcvt_f_f_v_f64m1_m(mask, src, vl); + return __riscv_vfwcvt_f_f_v_f64m1_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_f_f_v_f64m2_m( @@ -1336,7 +1336,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfwcvt_f_f_v_f64m2_m(vbool32_t mask, vfloat32m1_t src, size_t vl) { - return vfwcvt_f_f_v_f64m2_m(mask, src, vl); + return __riscv_vfwcvt_f_f_v_f64m2_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_f_f_v_f64m4_m( @@ -1345,7 +1345,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfwcvt_f_f_v_f64m4_m(vbool16_t mask, vfloat32m2_t src, size_t vl) { - return vfwcvt_f_f_v_f64m4_m(mask, src, vl); + return __riscv_vfwcvt_f_f_v_f64m4_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vfwcvt_f_f_v_f64m8_m( @@ -1354,6 +1354,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfwcvt_f_f_v_f64m8_m(vbool8_t mask, vfloat32m4_t src, size_t vl) { - return vfwcvt_f_f_v_f64m8_m(mask, src, vl); + return __riscv_vfwcvt_f_f_v_f64m8_m(mask, src, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfwmacc.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfwmacc.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfwmacc.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfwmacc.c @@ -13,7 +13,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfwmacc_vv_f32mf2(vfloat32mf2_t vd, vfloat16mf4_t vs1, vfloat16mf4_t vs2, size_t vl) { - return vfwmacc_vv_f32mf2(vd, vs1, vs2, vl); + return __riscv_vfwmacc_vv_f32mf2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwmacc_vf_f32mf2( @@ -22,7 +22,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfwmacc_vf_f32mf2(vfloat32mf2_t vd, _Float16 vs1, vfloat16mf4_t vs2, size_t vl) { - return vfwmacc_vf_f32mf2(vd, vs1, vs2, vl); + return __riscv_vfwmacc_vf_f32mf2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwmacc_vv_f32m1( @@ -31,7 +31,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfwmacc_vv_f32m1(vfloat32m1_t vd, vfloat16mf2_t vs1, vfloat16mf2_t vs2, size_t vl) { - return vfwmacc_vv_f32m1(vd, vs1, vs2, vl); + return __riscv_vfwmacc_vv_f32m1(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwmacc_vf_f32m1( @@ -40,7 +40,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfwmacc_vf_f32m1(vfloat32m1_t vd, _Float16 vs1, vfloat16mf2_t vs2, size_t vl) { - return vfwmacc_vf_f32m1(vd, vs1, vs2, vl); + return __riscv_vfwmacc_vf_f32m1(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwmacc_vv_f32m2( @@ -49,7 +49,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfwmacc_vv_f32m2(vfloat32m2_t vd, vfloat16m1_t vs1, vfloat16m1_t vs2, size_t vl) { - return vfwmacc_vv_f32m2(vd, vs1, vs2, vl); + return __riscv_vfwmacc_vv_f32m2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwmacc_vf_f32m2( @@ -58,7 +58,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfwmacc_vf_f32m2(vfloat32m2_t vd, _Float16 vs1, vfloat16m1_t vs2, size_t vl) { - return vfwmacc_vf_f32m2(vd, vs1, vs2, vl); + return __riscv_vfwmacc_vf_f32m2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwmacc_vv_f32m4( @@ -67,7 +67,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfwmacc_vv_f32m4(vfloat32m4_t vd, vfloat16m2_t vs1, vfloat16m2_t vs2, size_t vl) { - return vfwmacc_vv_f32m4(vd, vs1, vs2, vl); + return __riscv_vfwmacc_vv_f32m4(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwmacc_vf_f32m4( @@ -76,7 +76,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfwmacc_vf_f32m4(vfloat32m4_t vd, _Float16 vs1, vfloat16m2_t vs2, size_t vl) { - return vfwmacc_vf_f32m4(vd, vs1, vs2, vl); + return __riscv_vfwmacc_vf_f32m4(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwmacc_vv_f32m8( @@ -85,7 +85,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfwmacc_vv_f32m8(vfloat32m8_t vd, vfloat16m4_t vs1, vfloat16m4_t vs2, size_t vl) { - return vfwmacc_vv_f32m8(vd, vs1, vs2, vl); + return __riscv_vfwmacc_vv_f32m8(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwmacc_vf_f32m8( @@ -94,7 +94,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfwmacc_vf_f32m8(vfloat32m8_t vd, _Float16 vs1, vfloat16m4_t vs2, size_t vl) { - return vfwmacc_vf_f32m8(vd, vs1, vs2, vl); + return __riscv_vfwmacc_vf_f32m8(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwmacc_vv_f64m1( @@ -103,7 +103,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfwmacc_vv_f64m1(vfloat64m1_t vd, vfloat32mf2_t vs1, vfloat32mf2_t vs2, size_t vl) { - return vfwmacc_vv_f64m1(vd, vs1, vs2, vl); + return __riscv_vfwmacc_vv_f64m1(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwmacc_vf_f64m1( @@ -112,7 +112,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfwmacc_vf_f64m1(vfloat64m1_t vd, float vs1, vfloat32mf2_t vs2, size_t vl) { - return vfwmacc_vf_f64m1(vd, vs1, vs2, vl); + return __riscv_vfwmacc_vf_f64m1(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwmacc_vv_f64m2( @@ -121,7 +121,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfwmacc_vv_f64m2(vfloat64m2_t vd, vfloat32m1_t vs1, vfloat32m1_t vs2, size_t vl) { - return vfwmacc_vv_f64m2(vd, vs1, vs2, vl); + return __riscv_vfwmacc_vv_f64m2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwmacc_vf_f64m2( @@ -130,7 +130,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfwmacc_vf_f64m2(vfloat64m2_t vd, float vs1, vfloat32m1_t vs2, size_t vl) { - return vfwmacc_vf_f64m2(vd, vs1, vs2, vl); + return __riscv_vfwmacc_vf_f64m2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwmacc_vv_f64m4( @@ -139,7 +139,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfwmacc_vv_f64m4(vfloat64m4_t vd, vfloat32m2_t vs1, vfloat32m2_t vs2, size_t vl) { - return vfwmacc_vv_f64m4(vd, vs1, vs2, vl); + return __riscv_vfwmacc_vv_f64m4(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwmacc_vf_f64m4( @@ -148,7 +148,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfwmacc_vf_f64m4(vfloat64m4_t vd, float vs1, vfloat32m2_t vs2, size_t vl) { - return vfwmacc_vf_f64m4(vd, vs1, vs2, vl); + return __riscv_vfwmacc_vf_f64m4(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwmacc_vv_f64m8( @@ -157,7 +157,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfwmacc_vv_f64m8(vfloat64m8_t vd, vfloat32m4_t vs1, vfloat32m4_t vs2, size_t vl) { - return vfwmacc_vv_f64m8(vd, vs1, vs2, vl); + return __riscv_vfwmacc_vv_f64m8(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwmacc_vf_f64m8( @@ -166,7 +166,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfwmacc_vf_f64m8(vfloat64m8_t vd, float vs1, vfloat32m4_t vs2, size_t vl) { - return vfwmacc_vf_f64m8(vd, vs1, vs2, vl); + return __riscv_vfwmacc_vf_f64m8(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwmacc_vv_f32mf2_m( @@ -175,7 +175,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfwmacc_vv_f32mf2_m(vbool64_t mask, vfloat32mf2_t vd, vfloat16mf4_t vs1, vfloat16mf4_t vs2, size_t vl) { - return vfwmacc_vv_f32mf2_m(mask, vd, vs1, vs2, vl); + return __riscv_vfwmacc_vv_f32mf2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwmacc_vf_f32mf2_m( @@ -184,7 +184,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfwmacc_vf_f32mf2_m(vbool64_t mask, vfloat32mf2_t vd, _Float16 vs1, vfloat16mf4_t vs2, size_t vl) { - return vfwmacc_vf_f32mf2_m(mask, vd, vs1, vs2, vl); + return __riscv_vfwmacc_vf_f32mf2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwmacc_vv_f32m1_m( @@ -193,7 +193,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfwmacc_vv_f32m1_m(vbool32_t mask, vfloat32m1_t vd, vfloat16mf2_t vs1, vfloat16mf2_t vs2, size_t vl) { - return vfwmacc_vv_f32m1_m(mask, vd, vs1, vs2, vl); + return __riscv_vfwmacc_vv_f32m1_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwmacc_vf_f32m1_m( @@ -202,7 +202,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfwmacc_vf_f32m1_m(vbool32_t mask, vfloat32m1_t vd, _Float16 vs1, vfloat16mf2_t vs2, size_t vl) { - return vfwmacc_vf_f32m1_m(mask, vd, vs1, vs2, vl); + return __riscv_vfwmacc_vf_f32m1_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwmacc_vv_f32m2_m( @@ -211,7 +211,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfwmacc_vv_f32m2_m(vbool16_t mask, vfloat32m2_t vd, vfloat16m1_t vs1, vfloat16m1_t vs2, size_t vl) { - return vfwmacc_vv_f32m2_m(mask, vd, vs1, vs2, vl); + return __riscv_vfwmacc_vv_f32m2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwmacc_vf_f32m2_m( @@ -220,7 +220,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfwmacc_vf_f32m2_m(vbool16_t mask, vfloat32m2_t vd, _Float16 vs1, vfloat16m1_t vs2, size_t vl) { - return vfwmacc_vf_f32m2_m(mask, vd, vs1, vs2, vl); + return __riscv_vfwmacc_vf_f32m2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwmacc_vv_f32m4_m( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfwmacc_vv_f32m4_m(vbool8_t mask, vfloat32m4_t vd, vfloat16m2_t vs1, vfloat16m2_t vs2, size_t vl) { - return vfwmacc_vv_f32m4_m(mask, vd, vs1, vs2, vl); + return __riscv_vfwmacc_vv_f32m4_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwmacc_vf_f32m4_m( @@ -238,7 +238,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfwmacc_vf_f32m4_m(vbool8_t mask, vfloat32m4_t vd, _Float16 vs1, vfloat16m2_t vs2, size_t vl) { - return vfwmacc_vf_f32m4_m(mask, vd, vs1, vs2, vl); + return __riscv_vfwmacc_vf_f32m4_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwmacc_vv_f32m8_m( @@ -247,7 +247,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfwmacc_vv_f32m8_m(vbool4_t mask, vfloat32m8_t vd, vfloat16m4_t vs1, vfloat16m4_t vs2, size_t vl) { - return vfwmacc_vv_f32m8_m(mask, vd, vs1, vs2, vl); + return __riscv_vfwmacc_vv_f32m8_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwmacc_vf_f32m8_m( @@ -256,7 +256,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfwmacc_vf_f32m8_m(vbool4_t mask, vfloat32m8_t vd, _Float16 vs1, vfloat16m4_t vs2, size_t vl) { - return vfwmacc_vf_f32m8_m(mask, vd, vs1, vs2, vl); + return __riscv_vfwmacc_vf_f32m8_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwmacc_vv_f64m1_m( @@ -265,7 +265,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfwmacc_vv_f64m1_m(vbool64_t mask, vfloat64m1_t vd, vfloat32mf2_t vs1, vfloat32mf2_t vs2, size_t vl) { - return vfwmacc_vv_f64m1_m(mask, vd, vs1, vs2, vl); + return __riscv_vfwmacc_vv_f64m1_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwmacc_vf_f64m1_m( @@ -274,7 +274,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfwmacc_vf_f64m1_m(vbool64_t mask, vfloat64m1_t vd, float vs1, vfloat32mf2_t vs2, size_t vl) { - return vfwmacc_vf_f64m1_m(mask, vd, vs1, vs2, vl); + return __riscv_vfwmacc_vf_f64m1_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwmacc_vv_f64m2_m( @@ -283,7 +283,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfwmacc_vv_f64m2_m(vbool32_t mask, vfloat64m2_t vd, vfloat32m1_t vs1, vfloat32m1_t vs2, size_t vl) { - return vfwmacc_vv_f64m2_m(mask, vd, vs1, vs2, vl); + return __riscv_vfwmacc_vv_f64m2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwmacc_vf_f64m2_m( @@ -292,7 +292,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfwmacc_vf_f64m2_m(vbool32_t mask, vfloat64m2_t vd, float vs1, vfloat32m1_t vs2, size_t vl) { - return vfwmacc_vf_f64m2_m(mask, vd, vs1, vs2, vl); + return __riscv_vfwmacc_vf_f64m2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwmacc_vv_f64m4_m( @@ -301,7 +301,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfwmacc_vv_f64m4_m(vbool16_t mask, vfloat64m4_t vd, vfloat32m2_t vs1, vfloat32m2_t vs2, size_t vl) { - return vfwmacc_vv_f64m4_m(mask, vd, vs1, vs2, vl); + return __riscv_vfwmacc_vv_f64m4_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwmacc_vf_f64m4_m( @@ -310,7 +310,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfwmacc_vf_f64m4_m(vbool16_t mask, vfloat64m4_t vd, float vs1, vfloat32m2_t vs2, size_t vl) { - return vfwmacc_vf_f64m4_m(mask, vd, vs1, vs2, vl); + return __riscv_vfwmacc_vf_f64m4_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwmacc_vv_f64m8_m( @@ -319,7 +319,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfwmacc_vv_f64m8_m(vbool8_t mask, vfloat64m8_t vd, vfloat32m4_t vs1, vfloat32m4_t vs2, size_t vl) { - return vfwmacc_vv_f64m8_m(mask, vd, vs1, vs2, vl); + return __riscv_vfwmacc_vv_f64m8_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwmacc_vf_f64m8_m( @@ -328,6 +328,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfwmacc_vf_f64m8_m(vbool8_t mask, vfloat64m8_t vd, float vs1, vfloat32m4_t vs2, size_t vl) { - return vfwmacc_vf_f64m8_m(mask, vd, vs1, vs2, vl); + return __riscv_vfwmacc_vf_f64m8_m(mask, vd, vs1, vs2, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfwmsac.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfwmsac.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfwmsac.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfwmsac.c @@ -13,7 +13,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfwmsac_vv_f32mf2(vfloat32mf2_t vd, vfloat16mf4_t vs1, vfloat16mf4_t vs2, size_t vl) { - return vfwmsac_vv_f32mf2(vd, vs1, vs2, vl); + return __riscv_vfwmsac_vv_f32mf2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwmsac_vf_f32mf2( @@ -22,7 +22,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfwmsac_vf_f32mf2(vfloat32mf2_t vd, _Float16 vs1, vfloat16mf4_t vs2, size_t vl) { - return vfwmsac_vf_f32mf2(vd, vs1, vs2, vl); + return __riscv_vfwmsac_vf_f32mf2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwmsac_vv_f32m1( @@ -31,7 +31,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfwmsac_vv_f32m1(vfloat32m1_t vd, vfloat16mf2_t vs1, vfloat16mf2_t vs2, size_t vl) { - return vfwmsac_vv_f32m1(vd, vs1, vs2, vl); + return __riscv_vfwmsac_vv_f32m1(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwmsac_vf_f32m1( @@ -40,7 +40,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfwmsac_vf_f32m1(vfloat32m1_t vd, _Float16 vs1, vfloat16mf2_t vs2, size_t vl) { - return vfwmsac_vf_f32m1(vd, vs1, vs2, vl); + return __riscv_vfwmsac_vf_f32m1(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwmsac_vv_f32m2( @@ -49,7 +49,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfwmsac_vv_f32m2(vfloat32m2_t vd, vfloat16m1_t vs1, vfloat16m1_t vs2, size_t vl) { - return vfwmsac_vv_f32m2(vd, vs1, vs2, vl); + return __riscv_vfwmsac_vv_f32m2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwmsac_vf_f32m2( @@ -58,7 +58,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfwmsac_vf_f32m2(vfloat32m2_t vd, _Float16 vs1, vfloat16m1_t vs2, size_t vl) { - return vfwmsac_vf_f32m2(vd, vs1, vs2, vl); + return __riscv_vfwmsac_vf_f32m2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwmsac_vv_f32m4( @@ -67,7 +67,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfwmsac_vv_f32m4(vfloat32m4_t vd, vfloat16m2_t vs1, vfloat16m2_t vs2, size_t vl) { - return vfwmsac_vv_f32m4(vd, vs1, vs2, vl); + return __riscv_vfwmsac_vv_f32m4(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwmsac_vf_f32m4( @@ -76,7 +76,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfwmsac_vf_f32m4(vfloat32m4_t vd, _Float16 vs1, vfloat16m2_t vs2, size_t vl) { - return vfwmsac_vf_f32m4(vd, vs1, vs2, vl); + return __riscv_vfwmsac_vf_f32m4(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwmsac_vv_f32m8( @@ -85,7 +85,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfwmsac_vv_f32m8(vfloat32m8_t vd, vfloat16m4_t vs1, vfloat16m4_t vs2, size_t vl) { - return vfwmsac_vv_f32m8(vd, vs1, vs2, vl); + return __riscv_vfwmsac_vv_f32m8(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwmsac_vf_f32m8( @@ -94,7 +94,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfwmsac_vf_f32m8(vfloat32m8_t vd, _Float16 vs1, vfloat16m4_t vs2, size_t vl) { - return vfwmsac_vf_f32m8(vd, vs1, vs2, vl); + return __riscv_vfwmsac_vf_f32m8(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwmsac_vv_f64m1( @@ -103,7 +103,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfwmsac_vv_f64m1(vfloat64m1_t vd, vfloat32mf2_t vs1, vfloat32mf2_t vs2, size_t vl) { - return vfwmsac_vv_f64m1(vd, vs1, vs2, vl); + return __riscv_vfwmsac_vv_f64m1(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwmsac_vf_f64m1( @@ -112,7 +112,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfwmsac_vf_f64m1(vfloat64m1_t vd, float vs1, vfloat32mf2_t vs2, size_t vl) { - return vfwmsac_vf_f64m1(vd, vs1, vs2, vl); + return __riscv_vfwmsac_vf_f64m1(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwmsac_vv_f64m2( @@ -121,7 +121,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfwmsac_vv_f64m2(vfloat64m2_t vd, vfloat32m1_t vs1, vfloat32m1_t vs2, size_t vl) { - return vfwmsac_vv_f64m2(vd, vs1, vs2, vl); + return __riscv_vfwmsac_vv_f64m2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwmsac_vf_f64m2( @@ -130,7 +130,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfwmsac_vf_f64m2(vfloat64m2_t vd, float vs1, vfloat32m1_t vs2, size_t vl) { - return vfwmsac_vf_f64m2(vd, vs1, vs2, vl); + return __riscv_vfwmsac_vf_f64m2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwmsac_vv_f64m4( @@ -139,7 +139,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfwmsac_vv_f64m4(vfloat64m4_t vd, vfloat32m2_t vs1, vfloat32m2_t vs2, size_t vl) { - return vfwmsac_vv_f64m4(vd, vs1, vs2, vl); + return __riscv_vfwmsac_vv_f64m4(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwmsac_vf_f64m4( @@ -148,7 +148,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfwmsac_vf_f64m4(vfloat64m4_t vd, float vs1, vfloat32m2_t vs2, size_t vl) { - return vfwmsac_vf_f64m4(vd, vs1, vs2, vl); + return __riscv_vfwmsac_vf_f64m4(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwmsac_vv_f64m8( @@ -157,7 +157,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfwmsac_vv_f64m8(vfloat64m8_t vd, vfloat32m4_t vs1, vfloat32m4_t vs2, size_t vl) { - return vfwmsac_vv_f64m8(vd, vs1, vs2, vl); + return __riscv_vfwmsac_vv_f64m8(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwmsac_vf_f64m8( @@ -166,7 +166,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfwmsac_vf_f64m8(vfloat64m8_t vd, float vs1, vfloat32m4_t vs2, size_t vl) { - return vfwmsac_vf_f64m8(vd, vs1, vs2, vl); + return __riscv_vfwmsac_vf_f64m8(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwmsac_vv_f32mf2_m( @@ -175,7 +175,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfwmsac_vv_f32mf2_m(vbool64_t mask, vfloat32mf2_t vd, vfloat16mf4_t vs1, vfloat16mf4_t vs2, size_t vl) { - return vfwmsac_vv_f32mf2_m(mask, vd, vs1, vs2, vl); + return __riscv_vfwmsac_vv_f32mf2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwmsac_vf_f32mf2_m( @@ -184,7 +184,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfwmsac_vf_f32mf2_m(vbool64_t mask, vfloat32mf2_t vd, _Float16 vs1, vfloat16mf4_t vs2, size_t vl) { - return vfwmsac_vf_f32mf2_m(mask, vd, vs1, vs2, vl); + return __riscv_vfwmsac_vf_f32mf2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwmsac_vv_f32m1_m( @@ -193,7 +193,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfwmsac_vv_f32m1_m(vbool32_t mask, vfloat32m1_t vd, vfloat16mf2_t vs1, vfloat16mf2_t vs2, size_t vl) { - return vfwmsac_vv_f32m1_m(mask, vd, vs1, vs2, vl); + return __riscv_vfwmsac_vv_f32m1_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwmsac_vf_f32m1_m( @@ -202,7 +202,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfwmsac_vf_f32m1_m(vbool32_t mask, vfloat32m1_t vd, _Float16 vs1, vfloat16mf2_t vs2, size_t vl) { - return vfwmsac_vf_f32m1_m(mask, vd, vs1, vs2, vl); + return __riscv_vfwmsac_vf_f32m1_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwmsac_vv_f32m2_m( @@ -211,7 +211,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfwmsac_vv_f32m2_m(vbool16_t mask, vfloat32m2_t vd, vfloat16m1_t vs1, vfloat16m1_t vs2, size_t vl) { - return vfwmsac_vv_f32m2_m(mask, vd, vs1, vs2, vl); + return __riscv_vfwmsac_vv_f32m2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwmsac_vf_f32m2_m( @@ -220,7 +220,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfwmsac_vf_f32m2_m(vbool16_t mask, vfloat32m2_t vd, _Float16 vs1, vfloat16m1_t vs2, size_t vl) { - return vfwmsac_vf_f32m2_m(mask, vd, vs1, vs2, vl); + return __riscv_vfwmsac_vf_f32m2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwmsac_vv_f32m4_m( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfwmsac_vv_f32m4_m(vbool8_t mask, vfloat32m4_t vd, vfloat16m2_t vs1, vfloat16m2_t vs2, size_t vl) { - return vfwmsac_vv_f32m4_m(mask, vd, vs1, vs2, vl); + return __riscv_vfwmsac_vv_f32m4_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwmsac_vf_f32m4_m( @@ -238,7 +238,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfwmsac_vf_f32m4_m(vbool8_t mask, vfloat32m4_t vd, _Float16 vs1, vfloat16m2_t vs2, size_t vl) { - return vfwmsac_vf_f32m4_m(mask, vd, vs1, vs2, vl); + return __riscv_vfwmsac_vf_f32m4_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwmsac_vv_f32m8_m( @@ -247,7 +247,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfwmsac_vv_f32m8_m(vbool4_t mask, vfloat32m8_t vd, vfloat16m4_t vs1, vfloat16m4_t vs2, size_t vl) { - return vfwmsac_vv_f32m8_m(mask, vd, vs1, vs2, vl); + return __riscv_vfwmsac_vv_f32m8_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwmsac_vf_f32m8_m( @@ -256,7 +256,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfwmsac_vf_f32m8_m(vbool4_t mask, vfloat32m8_t vd, _Float16 vs1, vfloat16m4_t vs2, size_t vl) { - return vfwmsac_vf_f32m8_m(mask, vd, vs1, vs2, vl); + return __riscv_vfwmsac_vf_f32m8_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwmsac_vv_f64m1_m( @@ -265,7 +265,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfwmsac_vv_f64m1_m(vbool64_t mask, vfloat64m1_t vd, vfloat32mf2_t vs1, vfloat32mf2_t vs2, size_t vl) { - return vfwmsac_vv_f64m1_m(mask, vd, vs1, vs2, vl); + return __riscv_vfwmsac_vv_f64m1_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwmsac_vf_f64m1_m( @@ -274,7 +274,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfwmsac_vf_f64m1_m(vbool64_t mask, vfloat64m1_t vd, float vs1, vfloat32mf2_t vs2, size_t vl) { - return vfwmsac_vf_f64m1_m(mask, vd, vs1, vs2, vl); + return __riscv_vfwmsac_vf_f64m1_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwmsac_vv_f64m2_m( @@ -283,7 +283,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfwmsac_vv_f64m2_m(vbool32_t mask, vfloat64m2_t vd, vfloat32m1_t vs1, vfloat32m1_t vs2, size_t vl) { - return vfwmsac_vv_f64m2_m(mask, vd, vs1, vs2, vl); + return __riscv_vfwmsac_vv_f64m2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwmsac_vf_f64m2_m( @@ -292,7 +292,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfwmsac_vf_f64m2_m(vbool32_t mask, vfloat64m2_t vd, float vs1, vfloat32m1_t vs2, size_t vl) { - return vfwmsac_vf_f64m2_m(mask, vd, vs1, vs2, vl); + return __riscv_vfwmsac_vf_f64m2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwmsac_vv_f64m4_m( @@ -301,7 +301,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfwmsac_vv_f64m4_m(vbool16_t mask, vfloat64m4_t vd, vfloat32m2_t vs1, vfloat32m2_t vs2, size_t vl) { - return vfwmsac_vv_f64m4_m(mask, vd, vs1, vs2, vl); + return __riscv_vfwmsac_vv_f64m4_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwmsac_vf_f64m4_m( @@ -310,7 +310,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfwmsac_vf_f64m4_m(vbool16_t mask, vfloat64m4_t vd, float vs1, vfloat32m2_t vs2, size_t vl) { - return vfwmsac_vf_f64m4_m(mask, vd, vs1, vs2, vl); + return __riscv_vfwmsac_vf_f64m4_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwmsac_vv_f64m8_m( @@ -319,7 +319,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfwmsac_vv_f64m8_m(vbool8_t mask, vfloat64m8_t vd, vfloat32m4_t vs1, vfloat32m4_t vs2, size_t vl) { - return vfwmsac_vv_f64m8_m(mask, vd, vs1, vs2, vl); + return __riscv_vfwmsac_vv_f64m8_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwmsac_vf_f64m8_m( @@ -328,6 +328,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfwmsac_vf_f64m8_m(vbool8_t mask, vfloat64m8_t vd, float vs1, vfloat32m4_t vs2, size_t vl) { - return vfwmsac_vf_f64m8_m(mask, vd, vs1, vs2, vl); + return __riscv_vfwmsac_vf_f64m8_m(mask, vd, vs1, vs2, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfwmul.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfwmul.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfwmul.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfwmul.c @@ -13,7 +13,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfwmul_vv_f32mf2(vfloat16mf4_t op1, vfloat16mf4_t op2, size_t vl) { - return vfwmul_vv_f32mf2(op1, op2, vl); + return __riscv_vfwmul_vv_f32mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwmul_vf_f32mf2( @@ -22,7 +22,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfwmul_vf_f32mf2(vfloat16mf4_t op1, _Float16 op2, size_t vl) { - return vfwmul_vf_f32mf2(op1, op2, vl); + return __riscv_vfwmul_vf_f32mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwmul_vv_f32m1( @@ -31,7 +31,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfwmul_vv_f32m1(vfloat16mf2_t op1, vfloat16mf2_t op2, size_t vl) { - return vfwmul_vv_f32m1(op1, op2, vl); + return __riscv_vfwmul_vv_f32m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwmul_vf_f32m1( @@ -40,7 +40,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfwmul_vf_f32m1(vfloat16mf2_t op1, _Float16 op2, size_t vl) { - return vfwmul_vf_f32m1(op1, op2, vl); + return __riscv_vfwmul_vf_f32m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwmul_vv_f32m2( @@ -49,7 +49,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfwmul_vv_f32m2(vfloat16m1_t op1, vfloat16m1_t op2, size_t vl) { - return vfwmul_vv_f32m2(op1, op2, vl); + return __riscv_vfwmul_vv_f32m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwmul_vf_f32m2( @@ -58,7 +58,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfwmul_vf_f32m2(vfloat16m1_t op1, _Float16 op2, size_t vl) { - return vfwmul_vf_f32m2(op1, op2, vl); + return __riscv_vfwmul_vf_f32m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwmul_vv_f32m4( @@ -67,7 +67,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfwmul_vv_f32m4(vfloat16m2_t op1, vfloat16m2_t op2, size_t vl) { - return vfwmul_vv_f32m4(op1, op2, vl); + return __riscv_vfwmul_vv_f32m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwmul_vf_f32m4( @@ -76,7 +76,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfwmul_vf_f32m4(vfloat16m2_t op1, _Float16 op2, size_t vl) { - return vfwmul_vf_f32m4(op1, op2, vl); + return __riscv_vfwmul_vf_f32m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwmul_vv_f32m8( @@ -85,7 +85,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfwmul_vv_f32m8(vfloat16m4_t op1, vfloat16m4_t op2, size_t vl) { - return vfwmul_vv_f32m8(op1, op2, vl); + return __riscv_vfwmul_vv_f32m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwmul_vf_f32m8( @@ -94,7 +94,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfwmul_vf_f32m8(vfloat16m4_t op1, _Float16 op2, size_t vl) { - return vfwmul_vf_f32m8(op1, op2, vl); + return __riscv_vfwmul_vf_f32m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwmul_vv_f64m1( @@ -103,7 +103,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfwmul_vv_f64m1(vfloat32mf2_t op1, vfloat32mf2_t op2, size_t vl) { - return vfwmul_vv_f64m1(op1, op2, vl); + return __riscv_vfwmul_vv_f64m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwmul_vf_f64m1( @@ -112,7 +112,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfwmul_vf_f64m1(vfloat32mf2_t op1, float op2, size_t vl) { - return vfwmul_vf_f64m1(op1, op2, vl); + return __riscv_vfwmul_vf_f64m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwmul_vv_f64m2( @@ -121,7 +121,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfwmul_vv_f64m2(vfloat32m1_t op1, vfloat32m1_t op2, size_t vl) { - return vfwmul_vv_f64m2(op1, op2, vl); + return __riscv_vfwmul_vv_f64m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwmul_vf_f64m2( @@ -130,7 +130,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfwmul_vf_f64m2(vfloat32m1_t op1, float op2, size_t vl) { - return vfwmul_vf_f64m2(op1, op2, vl); + return __riscv_vfwmul_vf_f64m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwmul_vv_f64m4( @@ -139,7 +139,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfwmul_vv_f64m4(vfloat32m2_t op1, vfloat32m2_t op2, size_t vl) { - return vfwmul_vv_f64m4(op1, op2, vl); + return __riscv_vfwmul_vv_f64m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwmul_vf_f64m4( @@ -148,7 +148,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfwmul_vf_f64m4(vfloat32m2_t op1, float op2, size_t vl) { - return vfwmul_vf_f64m4(op1, op2, vl); + return __riscv_vfwmul_vf_f64m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwmul_vv_f64m8( @@ -157,7 +157,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfwmul_vv_f64m8(vfloat32m4_t op1, vfloat32m4_t op2, size_t vl) { - return vfwmul_vv_f64m8(op1, op2, vl); + return __riscv_vfwmul_vv_f64m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwmul_vf_f64m8( @@ -166,7 +166,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfwmul_vf_f64m8(vfloat32m4_t op1, float op2, size_t vl) { - return vfwmul_vf_f64m8(op1, op2, vl); + return __riscv_vfwmul_vf_f64m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwmul_vv_f32mf2_m( @@ -175,7 +175,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfwmul_vv_f32mf2_m(vbool64_t mask, vfloat16mf4_t op1, vfloat16mf4_t op2, size_t vl) { - return vfwmul_vv_f32mf2_m(mask, op1, op2, vl); + return __riscv_vfwmul_vv_f32mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwmul_vf_f32mf2_m( @@ -184,7 +184,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfwmul_vf_f32mf2_m(vbool64_t mask, vfloat16mf4_t op1, _Float16 op2, size_t vl) { - return vfwmul_vf_f32mf2_m(mask, op1, op2, vl); + return __riscv_vfwmul_vf_f32mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwmul_vv_f32m1_m( @@ -193,7 +193,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfwmul_vv_f32m1_m(vbool32_t mask, vfloat16mf2_t op1, vfloat16mf2_t op2, size_t vl) { - return vfwmul_vv_f32m1_m(mask, op1, op2, vl); + return __riscv_vfwmul_vv_f32m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwmul_vf_f32m1_m( @@ -202,7 +202,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfwmul_vf_f32m1_m(vbool32_t mask, vfloat16mf2_t op1, _Float16 op2, size_t vl) { - return vfwmul_vf_f32m1_m(mask, op1, op2, vl); + return __riscv_vfwmul_vf_f32m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwmul_vv_f32m2_m( @@ -211,7 +211,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfwmul_vv_f32m2_m(vbool16_t mask, vfloat16m1_t op1, vfloat16m1_t op2, size_t vl) { - return vfwmul_vv_f32m2_m(mask, op1, op2, vl); + return __riscv_vfwmul_vv_f32m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwmul_vf_f32m2_m( @@ -220,7 +220,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfwmul_vf_f32m2_m(vbool16_t mask, vfloat16m1_t op1, _Float16 op2, size_t vl) { - return vfwmul_vf_f32m2_m(mask, op1, op2, vl); + return __riscv_vfwmul_vf_f32m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwmul_vv_f32m4_m( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfwmul_vv_f32m4_m(vbool8_t mask, vfloat16m2_t op1, vfloat16m2_t op2, size_t vl) { - return vfwmul_vv_f32m4_m(mask, op1, op2, vl); + return __riscv_vfwmul_vv_f32m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwmul_vf_f32m4_m( @@ -238,7 +238,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfwmul_vf_f32m4_m(vbool8_t mask, vfloat16m2_t op1, _Float16 op2, size_t vl) { - return vfwmul_vf_f32m4_m(mask, op1, op2, vl); + return __riscv_vfwmul_vf_f32m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwmul_vv_f32m8_m( @@ -247,7 +247,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfwmul_vv_f32m8_m(vbool4_t mask, vfloat16m4_t op1, vfloat16m4_t op2, size_t vl) { - return vfwmul_vv_f32m8_m(mask, op1, op2, vl); + return __riscv_vfwmul_vv_f32m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwmul_vf_f32m8_m( @@ -256,7 +256,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfwmul_vf_f32m8_m(vbool4_t mask, vfloat16m4_t op1, _Float16 op2, size_t vl) { - return vfwmul_vf_f32m8_m(mask, op1, op2, vl); + return __riscv_vfwmul_vf_f32m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwmul_vv_f64m1_m( @@ -265,7 +265,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfwmul_vv_f64m1_m(vbool64_t mask, vfloat32mf2_t op1, vfloat32mf2_t op2, size_t vl) { - return vfwmul_vv_f64m1_m(mask, op1, op2, vl); + return __riscv_vfwmul_vv_f64m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwmul_vf_f64m1_m( @@ -274,7 +274,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfwmul_vf_f64m1_m(vbool64_t mask, vfloat32mf2_t op1, float op2, size_t vl) { - return vfwmul_vf_f64m1_m(mask, op1, op2, vl); + return __riscv_vfwmul_vf_f64m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwmul_vv_f64m2_m( @@ -283,7 +283,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfwmul_vv_f64m2_m(vbool32_t mask, vfloat32m1_t op1, vfloat32m1_t op2, size_t vl) { - return vfwmul_vv_f64m2_m(mask, op1, op2, vl); + return __riscv_vfwmul_vv_f64m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwmul_vf_f64m2_m( @@ -292,7 +292,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfwmul_vf_f64m2_m(vbool32_t mask, vfloat32m1_t op1, float op2, size_t vl) { - return vfwmul_vf_f64m2_m(mask, op1, op2, vl); + return __riscv_vfwmul_vf_f64m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwmul_vv_f64m4_m( @@ -301,7 +301,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfwmul_vv_f64m4_m(vbool16_t mask, vfloat32m2_t op1, vfloat32m2_t op2, size_t vl) { - return vfwmul_vv_f64m4_m(mask, op1, op2, vl); + return __riscv_vfwmul_vv_f64m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwmul_vf_f64m4_m( @@ -310,7 +310,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfwmul_vf_f64m4_m(vbool16_t mask, vfloat32m2_t op1, float op2, size_t vl) { - return vfwmul_vf_f64m4_m(mask, op1, op2, vl); + return __riscv_vfwmul_vf_f64m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwmul_vv_f64m8_m( @@ -319,7 +319,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfwmul_vv_f64m8_m(vbool8_t mask, vfloat32m4_t op1, vfloat32m4_t op2, size_t vl) { - return vfwmul_vv_f64m8_m(mask, op1, op2, vl); + return __riscv_vfwmul_vv_f64m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwmul_vf_f64m8_m( @@ -328,6 +328,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfwmul_vf_f64m8_m(vbool8_t mask, vfloat32m4_t op1, float op2, size_t vl) { - return vfwmul_vf_f64m8_m(mask, op1, op2, vl); + return __riscv_vfwmul_vf_f64m8_m(mask, op1, op2, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfwnmacc.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfwnmacc.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfwnmacc.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfwnmacc.c @@ -13,7 +13,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfwnmacc_vv_f32mf2(vfloat32mf2_t vd, vfloat16mf4_t vs1, vfloat16mf4_t vs2, size_t vl) { - return vfwnmacc_vv_f32mf2(vd, vs1, vs2, vl); + return __riscv_vfwnmacc_vv_f32mf2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwnmacc_vf_f32mf2( @@ -22,7 +22,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfwnmacc_vf_f32mf2(vfloat32mf2_t vd, _Float16 vs1, vfloat16mf4_t vs2, size_t vl) { - return vfwnmacc_vf_f32mf2(vd, vs1, vs2, vl); + return __riscv_vfwnmacc_vf_f32mf2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwnmacc_vv_f32m1( @@ -31,7 +31,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfwnmacc_vv_f32m1(vfloat32m1_t vd, vfloat16mf2_t vs1, vfloat16mf2_t vs2, size_t vl) { - return vfwnmacc_vv_f32m1(vd, vs1, vs2, vl); + return __riscv_vfwnmacc_vv_f32m1(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwnmacc_vf_f32m1( @@ -40,7 +40,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfwnmacc_vf_f32m1(vfloat32m1_t vd, _Float16 vs1, vfloat16mf2_t vs2, size_t vl) { - return vfwnmacc_vf_f32m1(vd, vs1, vs2, vl); + return __riscv_vfwnmacc_vf_f32m1(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwnmacc_vv_f32m2( @@ -49,7 +49,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfwnmacc_vv_f32m2(vfloat32m2_t vd, vfloat16m1_t vs1, vfloat16m1_t vs2, size_t vl) { - return vfwnmacc_vv_f32m2(vd, vs1, vs2, vl); + return __riscv_vfwnmacc_vv_f32m2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwnmacc_vf_f32m2( @@ -58,7 +58,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfwnmacc_vf_f32m2(vfloat32m2_t vd, _Float16 vs1, vfloat16m1_t vs2, size_t vl) { - return vfwnmacc_vf_f32m2(vd, vs1, vs2, vl); + return __riscv_vfwnmacc_vf_f32m2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwnmacc_vv_f32m4( @@ -67,7 +67,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfwnmacc_vv_f32m4(vfloat32m4_t vd, vfloat16m2_t vs1, vfloat16m2_t vs2, size_t vl) { - return vfwnmacc_vv_f32m4(vd, vs1, vs2, vl); + return __riscv_vfwnmacc_vv_f32m4(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwnmacc_vf_f32m4( @@ -76,7 +76,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfwnmacc_vf_f32m4(vfloat32m4_t vd, _Float16 vs1, vfloat16m2_t vs2, size_t vl) { - return vfwnmacc_vf_f32m4(vd, vs1, vs2, vl); + return __riscv_vfwnmacc_vf_f32m4(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwnmacc_vv_f32m8( @@ -85,7 +85,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfwnmacc_vv_f32m8(vfloat32m8_t vd, vfloat16m4_t vs1, vfloat16m4_t vs2, size_t vl) { - return vfwnmacc_vv_f32m8(vd, vs1, vs2, vl); + return __riscv_vfwnmacc_vv_f32m8(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwnmacc_vf_f32m8( @@ -94,7 +94,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfwnmacc_vf_f32m8(vfloat32m8_t vd, _Float16 vs1, vfloat16m4_t vs2, size_t vl) { - return vfwnmacc_vf_f32m8(vd, vs1, vs2, vl); + return __riscv_vfwnmacc_vf_f32m8(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwnmacc_vv_f64m1( @@ -103,7 +103,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfwnmacc_vv_f64m1(vfloat64m1_t vd, vfloat32mf2_t vs1, vfloat32mf2_t vs2, size_t vl) { - return vfwnmacc_vv_f64m1(vd, vs1, vs2, vl); + return __riscv_vfwnmacc_vv_f64m1(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwnmacc_vf_f64m1( @@ -112,7 +112,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfwnmacc_vf_f64m1(vfloat64m1_t vd, float vs1, vfloat32mf2_t vs2, size_t vl) { - return vfwnmacc_vf_f64m1(vd, vs1, vs2, vl); + return __riscv_vfwnmacc_vf_f64m1(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwnmacc_vv_f64m2( @@ -121,7 +121,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfwnmacc_vv_f64m2(vfloat64m2_t vd, vfloat32m1_t vs1, vfloat32m1_t vs2, size_t vl) { - return vfwnmacc_vv_f64m2(vd, vs1, vs2, vl); + return __riscv_vfwnmacc_vv_f64m2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwnmacc_vf_f64m2( @@ -130,7 +130,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfwnmacc_vf_f64m2(vfloat64m2_t vd, float vs1, vfloat32m1_t vs2, size_t vl) { - return vfwnmacc_vf_f64m2(vd, vs1, vs2, vl); + return __riscv_vfwnmacc_vf_f64m2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwnmacc_vv_f64m4( @@ -139,7 +139,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfwnmacc_vv_f64m4(vfloat64m4_t vd, vfloat32m2_t vs1, vfloat32m2_t vs2, size_t vl) { - return vfwnmacc_vv_f64m4(vd, vs1, vs2, vl); + return __riscv_vfwnmacc_vv_f64m4(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwnmacc_vf_f64m4( @@ -148,7 +148,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfwnmacc_vf_f64m4(vfloat64m4_t vd, float vs1, vfloat32m2_t vs2, size_t vl) { - return vfwnmacc_vf_f64m4(vd, vs1, vs2, vl); + return __riscv_vfwnmacc_vf_f64m4(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwnmacc_vv_f64m8( @@ -157,7 +157,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfwnmacc_vv_f64m8(vfloat64m8_t vd, vfloat32m4_t vs1, vfloat32m4_t vs2, size_t vl) { - return vfwnmacc_vv_f64m8(vd, vs1, vs2, vl); + return __riscv_vfwnmacc_vv_f64m8(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwnmacc_vf_f64m8( @@ -166,7 +166,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfwnmacc_vf_f64m8(vfloat64m8_t vd, float vs1, vfloat32m4_t vs2, size_t vl) { - return vfwnmacc_vf_f64m8(vd, vs1, vs2, vl); + return __riscv_vfwnmacc_vf_f64m8(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwnmacc_vv_f32mf2_m( @@ -175,7 +175,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfwnmacc_vv_f32mf2_m(vbool64_t mask, vfloat32mf2_t vd, vfloat16mf4_t vs1, vfloat16mf4_t vs2, size_t vl) { - return vfwnmacc_vv_f32mf2_m(mask, vd, vs1, vs2, vl); + return __riscv_vfwnmacc_vv_f32mf2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwnmacc_vf_f32mf2_m( @@ -184,7 +184,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfwnmacc_vf_f32mf2_m(vbool64_t mask, vfloat32mf2_t vd, _Float16 vs1, vfloat16mf4_t vs2, size_t vl) { - return vfwnmacc_vf_f32mf2_m(mask, vd, vs1, vs2, vl); + return __riscv_vfwnmacc_vf_f32mf2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwnmacc_vv_f32m1_m( @@ -193,7 +193,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfwnmacc_vv_f32m1_m(vbool32_t mask, vfloat32m1_t vd, vfloat16mf2_t vs1, vfloat16mf2_t vs2, size_t vl) { - return vfwnmacc_vv_f32m1_m(mask, vd, vs1, vs2, vl); + return __riscv_vfwnmacc_vv_f32m1_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwnmacc_vf_f32m1_m( @@ -202,7 +202,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfwnmacc_vf_f32m1_m(vbool32_t mask, vfloat32m1_t vd, _Float16 vs1, vfloat16mf2_t vs2, size_t vl) { - return vfwnmacc_vf_f32m1_m(mask, vd, vs1, vs2, vl); + return __riscv_vfwnmacc_vf_f32m1_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwnmacc_vv_f32m2_m( @@ -211,7 +211,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfwnmacc_vv_f32m2_m(vbool16_t mask, vfloat32m2_t vd, vfloat16m1_t vs1, vfloat16m1_t vs2, size_t vl) { - return vfwnmacc_vv_f32m2_m(mask, vd, vs1, vs2, vl); + return __riscv_vfwnmacc_vv_f32m2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwnmacc_vf_f32m2_m( @@ -220,7 +220,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfwnmacc_vf_f32m2_m(vbool16_t mask, vfloat32m2_t vd, _Float16 vs1, vfloat16m1_t vs2, size_t vl) { - return vfwnmacc_vf_f32m2_m(mask, vd, vs1, vs2, vl); + return __riscv_vfwnmacc_vf_f32m2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwnmacc_vv_f32m4_m( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfwnmacc_vv_f32m4_m(vbool8_t mask, vfloat32m4_t vd, vfloat16m2_t vs1, vfloat16m2_t vs2, size_t vl) { - return vfwnmacc_vv_f32m4_m(mask, vd, vs1, vs2, vl); + return __riscv_vfwnmacc_vv_f32m4_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwnmacc_vf_f32m4_m( @@ -238,7 +238,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfwnmacc_vf_f32m4_m(vbool8_t mask, vfloat32m4_t vd, _Float16 vs1, vfloat16m2_t vs2, size_t vl) { - return vfwnmacc_vf_f32m4_m(mask, vd, vs1, vs2, vl); + return __riscv_vfwnmacc_vf_f32m4_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwnmacc_vv_f32m8_m( @@ -247,7 +247,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfwnmacc_vv_f32m8_m(vbool4_t mask, vfloat32m8_t vd, vfloat16m4_t vs1, vfloat16m4_t vs2, size_t vl) { - return vfwnmacc_vv_f32m8_m(mask, vd, vs1, vs2, vl); + return __riscv_vfwnmacc_vv_f32m8_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwnmacc_vf_f32m8_m( @@ -256,7 +256,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfwnmacc_vf_f32m8_m(vbool4_t mask, vfloat32m8_t vd, _Float16 vs1, vfloat16m4_t vs2, size_t vl) { - return vfwnmacc_vf_f32m8_m(mask, vd, vs1, vs2, vl); + return __riscv_vfwnmacc_vf_f32m8_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwnmacc_vv_f64m1_m( @@ -265,7 +265,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfwnmacc_vv_f64m1_m(vbool64_t mask, vfloat64m1_t vd, vfloat32mf2_t vs1, vfloat32mf2_t vs2, size_t vl) { - return vfwnmacc_vv_f64m1_m(mask, vd, vs1, vs2, vl); + return __riscv_vfwnmacc_vv_f64m1_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwnmacc_vf_f64m1_m( @@ -274,7 +274,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfwnmacc_vf_f64m1_m(vbool64_t mask, vfloat64m1_t vd, float vs1, vfloat32mf2_t vs2, size_t vl) { - return vfwnmacc_vf_f64m1_m(mask, vd, vs1, vs2, vl); + return __riscv_vfwnmacc_vf_f64m1_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwnmacc_vv_f64m2_m( @@ -283,7 +283,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfwnmacc_vv_f64m2_m(vbool32_t mask, vfloat64m2_t vd, vfloat32m1_t vs1, vfloat32m1_t vs2, size_t vl) { - return vfwnmacc_vv_f64m2_m(mask, vd, vs1, vs2, vl); + return __riscv_vfwnmacc_vv_f64m2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwnmacc_vf_f64m2_m( @@ -292,7 +292,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfwnmacc_vf_f64m2_m(vbool32_t mask, vfloat64m2_t vd, float vs1, vfloat32m1_t vs2, size_t vl) { - return vfwnmacc_vf_f64m2_m(mask, vd, vs1, vs2, vl); + return __riscv_vfwnmacc_vf_f64m2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwnmacc_vv_f64m4_m( @@ -301,7 +301,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfwnmacc_vv_f64m4_m(vbool16_t mask, vfloat64m4_t vd, vfloat32m2_t vs1, vfloat32m2_t vs2, size_t vl) { - return vfwnmacc_vv_f64m4_m(mask, vd, vs1, vs2, vl); + return __riscv_vfwnmacc_vv_f64m4_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwnmacc_vf_f64m4_m( @@ -310,7 +310,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfwnmacc_vf_f64m4_m(vbool16_t mask, vfloat64m4_t vd, float vs1, vfloat32m2_t vs2, size_t vl) { - return vfwnmacc_vf_f64m4_m(mask, vd, vs1, vs2, vl); + return __riscv_vfwnmacc_vf_f64m4_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwnmacc_vv_f64m8_m( @@ -319,7 +319,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfwnmacc_vv_f64m8_m(vbool8_t mask, vfloat64m8_t vd, vfloat32m4_t vs1, vfloat32m4_t vs2, size_t vl) { - return vfwnmacc_vv_f64m8_m(mask, vd, vs1, vs2, vl); + return __riscv_vfwnmacc_vv_f64m8_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwnmacc_vf_f64m8_m( @@ -328,6 +328,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfwnmacc_vf_f64m8_m(vbool8_t mask, vfloat64m8_t vd, float vs1, vfloat32m4_t vs2, size_t vl) { - return vfwnmacc_vf_f64m8_m(mask, vd, vs1, vs2, vl); + return __riscv_vfwnmacc_vf_f64m8_m(mask, vd, vs1, vs2, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfwnmsac.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfwnmsac.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfwnmsac.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfwnmsac.c @@ -13,7 +13,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfwnmsac_vv_f32mf2(vfloat32mf2_t vd, vfloat16mf4_t vs1, vfloat16mf4_t vs2, size_t vl) { - return vfwnmsac_vv_f32mf2(vd, vs1, vs2, vl); + return __riscv_vfwnmsac_vv_f32mf2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwnmsac_vf_f32mf2( @@ -22,7 +22,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfwnmsac_vf_f32mf2(vfloat32mf2_t vd, _Float16 vs1, vfloat16mf4_t vs2, size_t vl) { - return vfwnmsac_vf_f32mf2(vd, vs1, vs2, vl); + return __riscv_vfwnmsac_vf_f32mf2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwnmsac_vv_f32m1( @@ -31,7 +31,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfwnmsac_vv_f32m1(vfloat32m1_t vd, vfloat16mf2_t vs1, vfloat16mf2_t vs2, size_t vl) { - return vfwnmsac_vv_f32m1(vd, vs1, vs2, vl); + return __riscv_vfwnmsac_vv_f32m1(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwnmsac_vf_f32m1( @@ -40,7 +40,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfwnmsac_vf_f32m1(vfloat32m1_t vd, _Float16 vs1, vfloat16mf2_t vs2, size_t vl) { - return vfwnmsac_vf_f32m1(vd, vs1, vs2, vl); + return __riscv_vfwnmsac_vf_f32m1(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwnmsac_vv_f32m2( @@ -49,7 +49,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfwnmsac_vv_f32m2(vfloat32m2_t vd, vfloat16m1_t vs1, vfloat16m1_t vs2, size_t vl) { - return vfwnmsac_vv_f32m2(vd, vs1, vs2, vl); + return __riscv_vfwnmsac_vv_f32m2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwnmsac_vf_f32m2( @@ -58,7 +58,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfwnmsac_vf_f32m2(vfloat32m2_t vd, _Float16 vs1, vfloat16m1_t vs2, size_t vl) { - return vfwnmsac_vf_f32m2(vd, vs1, vs2, vl); + return __riscv_vfwnmsac_vf_f32m2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwnmsac_vv_f32m4( @@ -67,7 +67,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfwnmsac_vv_f32m4(vfloat32m4_t vd, vfloat16m2_t vs1, vfloat16m2_t vs2, size_t vl) { - return vfwnmsac_vv_f32m4(vd, vs1, vs2, vl); + return __riscv_vfwnmsac_vv_f32m4(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwnmsac_vf_f32m4( @@ -76,7 +76,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfwnmsac_vf_f32m4(vfloat32m4_t vd, _Float16 vs1, vfloat16m2_t vs2, size_t vl) { - return vfwnmsac_vf_f32m4(vd, vs1, vs2, vl); + return __riscv_vfwnmsac_vf_f32m4(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwnmsac_vv_f32m8( @@ -85,7 +85,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfwnmsac_vv_f32m8(vfloat32m8_t vd, vfloat16m4_t vs1, vfloat16m4_t vs2, size_t vl) { - return vfwnmsac_vv_f32m8(vd, vs1, vs2, vl); + return __riscv_vfwnmsac_vv_f32m8(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwnmsac_vf_f32m8( @@ -94,7 +94,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfwnmsac_vf_f32m8(vfloat32m8_t vd, _Float16 vs1, vfloat16m4_t vs2, size_t vl) { - return vfwnmsac_vf_f32m8(vd, vs1, vs2, vl); + return __riscv_vfwnmsac_vf_f32m8(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwnmsac_vv_f64m1( @@ -103,7 +103,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfwnmsac_vv_f64m1(vfloat64m1_t vd, vfloat32mf2_t vs1, vfloat32mf2_t vs2, size_t vl) { - return vfwnmsac_vv_f64m1(vd, vs1, vs2, vl); + return __riscv_vfwnmsac_vv_f64m1(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwnmsac_vf_f64m1( @@ -112,7 +112,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfwnmsac_vf_f64m1(vfloat64m1_t vd, float vs1, vfloat32mf2_t vs2, size_t vl) { - return vfwnmsac_vf_f64m1(vd, vs1, vs2, vl); + return __riscv_vfwnmsac_vf_f64m1(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwnmsac_vv_f64m2( @@ -121,7 +121,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfwnmsac_vv_f64m2(vfloat64m2_t vd, vfloat32m1_t vs1, vfloat32m1_t vs2, size_t vl) { - return vfwnmsac_vv_f64m2(vd, vs1, vs2, vl); + return __riscv_vfwnmsac_vv_f64m2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwnmsac_vf_f64m2( @@ -130,7 +130,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfwnmsac_vf_f64m2(vfloat64m2_t vd, float vs1, vfloat32m1_t vs2, size_t vl) { - return vfwnmsac_vf_f64m2(vd, vs1, vs2, vl); + return __riscv_vfwnmsac_vf_f64m2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwnmsac_vv_f64m4( @@ -139,7 +139,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfwnmsac_vv_f64m4(vfloat64m4_t vd, vfloat32m2_t vs1, vfloat32m2_t vs2, size_t vl) { - return vfwnmsac_vv_f64m4(vd, vs1, vs2, vl); + return __riscv_vfwnmsac_vv_f64m4(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwnmsac_vf_f64m4( @@ -148,7 +148,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfwnmsac_vf_f64m4(vfloat64m4_t vd, float vs1, vfloat32m2_t vs2, size_t vl) { - return vfwnmsac_vf_f64m4(vd, vs1, vs2, vl); + return __riscv_vfwnmsac_vf_f64m4(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwnmsac_vv_f64m8( @@ -157,7 +157,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfwnmsac_vv_f64m8(vfloat64m8_t vd, vfloat32m4_t vs1, vfloat32m4_t vs2, size_t vl) { - return vfwnmsac_vv_f64m8(vd, vs1, vs2, vl); + return __riscv_vfwnmsac_vv_f64m8(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwnmsac_vf_f64m8( @@ -166,7 +166,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfwnmsac_vf_f64m8(vfloat64m8_t vd, float vs1, vfloat32m4_t vs2, size_t vl) { - return vfwnmsac_vf_f64m8(vd, vs1, vs2, vl); + return __riscv_vfwnmsac_vf_f64m8(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwnmsac_vv_f32mf2_m( @@ -175,7 +175,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfwnmsac_vv_f32mf2_m(vbool64_t mask, vfloat32mf2_t vd, vfloat16mf4_t vs1, vfloat16mf4_t vs2, size_t vl) { - return vfwnmsac_vv_f32mf2_m(mask, vd, vs1, vs2, vl); + return __riscv_vfwnmsac_vv_f32mf2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwnmsac_vf_f32mf2_m( @@ -184,7 +184,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfwnmsac_vf_f32mf2_m(vbool64_t mask, vfloat32mf2_t vd, _Float16 vs1, vfloat16mf4_t vs2, size_t vl) { - return vfwnmsac_vf_f32mf2_m(mask, vd, vs1, vs2, vl); + return __riscv_vfwnmsac_vf_f32mf2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwnmsac_vv_f32m1_m( @@ -193,7 +193,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfwnmsac_vv_f32m1_m(vbool32_t mask, vfloat32m1_t vd, vfloat16mf2_t vs1, vfloat16mf2_t vs2, size_t vl) { - return vfwnmsac_vv_f32m1_m(mask, vd, vs1, vs2, vl); + return __riscv_vfwnmsac_vv_f32m1_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwnmsac_vf_f32m1_m( @@ -202,7 +202,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfwnmsac_vf_f32m1_m(vbool32_t mask, vfloat32m1_t vd, _Float16 vs1, vfloat16mf2_t vs2, size_t vl) { - return vfwnmsac_vf_f32m1_m(mask, vd, vs1, vs2, vl); + return __riscv_vfwnmsac_vf_f32m1_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwnmsac_vv_f32m2_m( @@ -211,7 +211,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfwnmsac_vv_f32m2_m(vbool16_t mask, vfloat32m2_t vd, vfloat16m1_t vs1, vfloat16m1_t vs2, size_t vl) { - return vfwnmsac_vv_f32m2_m(mask, vd, vs1, vs2, vl); + return __riscv_vfwnmsac_vv_f32m2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwnmsac_vf_f32m2_m( @@ -220,7 +220,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfwnmsac_vf_f32m2_m(vbool16_t mask, vfloat32m2_t vd, _Float16 vs1, vfloat16m1_t vs2, size_t vl) { - return vfwnmsac_vf_f32m2_m(mask, vd, vs1, vs2, vl); + return __riscv_vfwnmsac_vf_f32m2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwnmsac_vv_f32m4_m( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfwnmsac_vv_f32m4_m(vbool8_t mask, vfloat32m4_t vd, vfloat16m2_t vs1, vfloat16m2_t vs2, size_t vl) { - return vfwnmsac_vv_f32m4_m(mask, vd, vs1, vs2, vl); + return __riscv_vfwnmsac_vv_f32m4_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwnmsac_vf_f32m4_m( @@ -238,7 +238,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfwnmsac_vf_f32m4_m(vbool8_t mask, vfloat32m4_t vd, _Float16 vs1, vfloat16m2_t vs2, size_t vl) { - return vfwnmsac_vf_f32m4_m(mask, vd, vs1, vs2, vl); + return __riscv_vfwnmsac_vf_f32m4_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwnmsac_vv_f32m8_m( @@ -247,7 +247,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfwnmsac_vv_f32m8_m(vbool4_t mask, vfloat32m8_t vd, vfloat16m4_t vs1, vfloat16m4_t vs2, size_t vl) { - return vfwnmsac_vv_f32m8_m(mask, vd, vs1, vs2, vl); + return __riscv_vfwnmsac_vv_f32m8_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwnmsac_vf_f32m8_m( @@ -256,7 +256,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfwnmsac_vf_f32m8_m(vbool4_t mask, vfloat32m8_t vd, _Float16 vs1, vfloat16m4_t vs2, size_t vl) { - return vfwnmsac_vf_f32m8_m(mask, vd, vs1, vs2, vl); + return __riscv_vfwnmsac_vf_f32m8_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwnmsac_vv_f64m1_m( @@ -265,7 +265,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfwnmsac_vv_f64m1_m(vbool64_t mask, vfloat64m1_t vd, vfloat32mf2_t vs1, vfloat32mf2_t vs2, size_t vl) { - return vfwnmsac_vv_f64m1_m(mask, vd, vs1, vs2, vl); + return __riscv_vfwnmsac_vv_f64m1_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwnmsac_vf_f64m1_m( @@ -274,7 +274,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfwnmsac_vf_f64m1_m(vbool64_t mask, vfloat64m1_t vd, float vs1, vfloat32mf2_t vs2, size_t vl) { - return vfwnmsac_vf_f64m1_m(mask, vd, vs1, vs2, vl); + return __riscv_vfwnmsac_vf_f64m1_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwnmsac_vv_f64m2_m( @@ -283,7 +283,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfwnmsac_vv_f64m2_m(vbool32_t mask, vfloat64m2_t vd, vfloat32m1_t vs1, vfloat32m1_t vs2, size_t vl) { - return vfwnmsac_vv_f64m2_m(mask, vd, vs1, vs2, vl); + return __riscv_vfwnmsac_vv_f64m2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwnmsac_vf_f64m2_m( @@ -292,7 +292,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfwnmsac_vf_f64m2_m(vbool32_t mask, vfloat64m2_t vd, float vs1, vfloat32m1_t vs2, size_t vl) { - return vfwnmsac_vf_f64m2_m(mask, vd, vs1, vs2, vl); + return __riscv_vfwnmsac_vf_f64m2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwnmsac_vv_f64m4_m( @@ -301,7 +301,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfwnmsac_vv_f64m4_m(vbool16_t mask, vfloat64m4_t vd, vfloat32m2_t vs1, vfloat32m2_t vs2, size_t vl) { - return vfwnmsac_vv_f64m4_m(mask, vd, vs1, vs2, vl); + return __riscv_vfwnmsac_vv_f64m4_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwnmsac_vf_f64m4_m( @@ -310,7 +310,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfwnmsac_vf_f64m4_m(vbool16_t mask, vfloat64m4_t vd, float vs1, vfloat32m2_t vs2, size_t vl) { - return vfwnmsac_vf_f64m4_m(mask, vd, vs1, vs2, vl); + return __riscv_vfwnmsac_vf_f64m4_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwnmsac_vv_f64m8_m( @@ -319,7 +319,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfwnmsac_vv_f64m8_m(vbool8_t mask, vfloat64m8_t vd, vfloat32m4_t vs1, vfloat32m4_t vs2, size_t vl) { - return vfwnmsac_vv_f64m8_m(mask, vd, vs1, vs2, vl); + return __riscv_vfwnmsac_vv_f64m8_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vfwnmsac_vf_f64m8_m( @@ -328,6 +328,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfwnmsac_vf_f64m8_m(vbool8_t mask, vfloat64m8_t vd, float vs1, vfloat32m4_t vs2, size_t vl) { - return vfwnmsac_vf_f64m8_m(mask, vd, vs1, vs2, vl); + return __riscv_vfwnmsac_vf_f64m8_m(mask, vd, vs1, vs2, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfwredosum.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfwredosum.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfwredosum.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfwredosum.c @@ -13,7 +13,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfwredosum_vs_f16mf4_f32m1(vfloat16mf4_t vector, vfloat32m1_t scalar, size_t vl) { - return vfwredosum_vs_f16mf4_f32m1(vector, scalar, vl); + return __riscv_vfwredosum_vs_f16mf4_f32m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfwredosum_vs_f16mf2_f32m1( @@ -22,7 +22,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfwredosum_vs_f16mf2_f32m1(vfloat16mf2_t vector, vfloat32m1_t scalar, size_t vl) { - return vfwredosum_vs_f16mf2_f32m1(vector, scalar, vl); + return __riscv_vfwredosum_vs_f16mf2_f32m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfwredosum_vs_f16m1_f32m1( @@ -31,7 +31,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfwredosum_vs_f16m1_f32m1(vfloat16m1_t vector, vfloat32m1_t scalar, size_t vl) { - return vfwredosum_vs_f16m1_f32m1(vector, scalar, vl); + return __riscv_vfwredosum_vs_f16m1_f32m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfwredosum_vs_f16m2_f32m1( @@ -40,7 +40,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfwredosum_vs_f16m2_f32m1(vfloat16m2_t vector, vfloat32m1_t scalar, size_t vl) { - return vfwredosum_vs_f16m2_f32m1(vector, scalar, vl); + return __riscv_vfwredosum_vs_f16m2_f32m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfwredosum_vs_f16m4_f32m1( @@ -49,7 +49,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfwredosum_vs_f16m4_f32m1(vfloat16m4_t vector, vfloat32m1_t scalar, size_t vl) { - return vfwredosum_vs_f16m4_f32m1(vector, scalar, vl); + return __riscv_vfwredosum_vs_f16m4_f32m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfwredosum_vs_f16m8_f32m1( @@ -58,7 +58,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfwredosum_vs_f16m8_f32m1(vfloat16m8_t vector, vfloat32m1_t scalar, size_t vl) { - return vfwredosum_vs_f16m8_f32m1(vector, scalar, vl); + return __riscv_vfwredosum_vs_f16m8_f32m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfwredosum_vs_f32mf2_f64m1( @@ -67,7 +67,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfwredosum_vs_f32mf2_f64m1(vfloat32mf2_t vector, vfloat64m1_t scalar, size_t vl) { - return vfwredosum_vs_f32mf2_f64m1(vector, scalar, vl); + return __riscv_vfwredosum_vs_f32mf2_f64m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfwredosum_vs_f32m1_f64m1( @@ -76,7 +76,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfwredosum_vs_f32m1_f64m1(vfloat32m1_t vector, vfloat64m1_t scalar, size_t vl) { - return vfwredosum_vs_f32m1_f64m1(vector, scalar, vl); + return __riscv_vfwredosum_vs_f32m1_f64m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfwredosum_vs_f32m2_f64m1( @@ -85,7 +85,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfwredosum_vs_f32m2_f64m1(vfloat32m2_t vector, vfloat64m1_t scalar, size_t vl) { - return vfwredosum_vs_f32m2_f64m1(vector, scalar, vl); + return __riscv_vfwredosum_vs_f32m2_f64m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfwredosum_vs_f32m4_f64m1( @@ -94,7 +94,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfwredosum_vs_f32m4_f64m1(vfloat32m4_t vector, vfloat64m1_t scalar, size_t vl) { - return vfwredosum_vs_f32m4_f64m1(vector, scalar, vl); + return __riscv_vfwredosum_vs_f32m4_f64m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfwredosum_vs_f32m8_f64m1( @@ -103,7 +103,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfwredosum_vs_f32m8_f64m1(vfloat32m8_t vector, vfloat64m1_t scalar, size_t vl) { - return vfwredosum_vs_f32m8_f64m1(vector, scalar, vl); + return __riscv_vfwredosum_vs_f32m8_f64m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfwredosum_vs_f16mf4_f32m1_m( @@ -112,7 +112,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfwredosum_vs_f16mf4_f32m1_m(vbool64_t mask, vfloat16mf4_t vector, vfloat32m1_t scalar, size_t vl) { - return vfwredosum_vs_f16mf4_f32m1_m(mask, vector, scalar, vl); + return __riscv_vfwredosum_vs_f16mf4_f32m1_m(mask, vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfwredosum_vs_f16mf2_f32m1_m( @@ -121,7 +121,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfwredosum_vs_f16mf2_f32m1_m(vbool32_t mask, vfloat16mf2_t vector, vfloat32m1_t scalar, size_t vl) { - return vfwredosum_vs_f16mf2_f32m1_m(mask, vector, scalar, vl); + return __riscv_vfwredosum_vs_f16mf2_f32m1_m(mask, vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfwredosum_vs_f16m1_f32m1_m( @@ -130,7 +130,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfwredosum_vs_f16m1_f32m1_m(vbool16_t mask, vfloat16m1_t vector, vfloat32m1_t scalar, size_t vl) { - return vfwredosum_vs_f16m1_f32m1_m(mask, vector, scalar, vl); + return __riscv_vfwredosum_vs_f16m1_f32m1_m(mask, vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfwredosum_vs_f16m2_f32m1_m( @@ -139,7 +139,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfwredosum_vs_f16m2_f32m1_m(vbool8_t mask, vfloat16m2_t vector, vfloat32m1_t scalar, size_t vl) { - return vfwredosum_vs_f16m2_f32m1_m(mask, vector, scalar, vl); + return __riscv_vfwredosum_vs_f16m2_f32m1_m(mask, vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfwredosum_vs_f16m4_f32m1_m( @@ -148,7 +148,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfwredosum_vs_f16m4_f32m1_m(vbool4_t mask, vfloat16m4_t vector, vfloat32m1_t scalar, size_t vl) { - return vfwredosum_vs_f16m4_f32m1_m(mask, vector, scalar, vl); + return __riscv_vfwredosum_vs_f16m4_f32m1_m(mask, vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfwredosum_vs_f16m8_f32m1_m( @@ -157,7 +157,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfwredosum_vs_f16m8_f32m1_m(vbool2_t mask, vfloat16m8_t vector, vfloat32m1_t scalar, size_t vl) { - return vfwredosum_vs_f16m8_f32m1_m(mask, vector, scalar, vl); + return __riscv_vfwredosum_vs_f16m8_f32m1_m(mask, vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfwredosum_vs_f32mf2_f64m1_m( @@ -166,7 +166,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfwredosum_vs_f32mf2_f64m1_m(vbool64_t mask, vfloat32mf2_t vector, vfloat64m1_t scalar, size_t vl) { - return vfwredosum_vs_f32mf2_f64m1_m(mask, vector, scalar, vl); + return __riscv_vfwredosum_vs_f32mf2_f64m1_m(mask, vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfwredosum_vs_f32m1_f64m1_m( @@ -175,7 +175,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfwredosum_vs_f32m1_f64m1_m(vbool32_t mask, vfloat32m1_t vector, vfloat64m1_t scalar, size_t vl) { - return vfwredosum_vs_f32m1_f64m1_m(mask, vector, scalar, vl); + return __riscv_vfwredosum_vs_f32m1_f64m1_m(mask, vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfwredosum_vs_f32m2_f64m1_m( @@ -184,7 +184,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfwredosum_vs_f32m2_f64m1_m(vbool16_t mask, vfloat32m2_t vector, vfloat64m1_t scalar, size_t vl) { - return vfwredosum_vs_f32m2_f64m1_m(mask, vector, scalar, vl); + return __riscv_vfwredosum_vs_f32m2_f64m1_m(mask, vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfwredosum_vs_f32m4_f64m1_m( @@ -193,7 +193,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfwredosum_vs_f32m4_f64m1_m(vbool8_t mask, vfloat32m4_t vector, vfloat64m1_t scalar, size_t vl) { - return vfwredosum_vs_f32m4_f64m1_m(mask, vector, scalar, vl); + return __riscv_vfwredosum_vs_f32m4_f64m1_m(mask, vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfwredosum_vs_f32m8_f64m1_m( @@ -202,6 +202,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfwredosum_vs_f32m8_f64m1_m(vbool4_t mask, vfloat32m8_t vector, vfloat64m1_t scalar, size_t vl) { - return vfwredosum_vs_f32m8_f64m1_m(mask, vector, scalar, vl); + return __riscv_vfwredosum_vs_f32m8_f64m1_m(mask, vector, scalar, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfwredusum.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfwredusum.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfwredusum.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfwredusum.c @@ -13,7 +13,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfwredusum_vs_f16mf4_f32m1(vfloat16mf4_t vector, vfloat32m1_t scalar, size_t vl) { - return vfwredusum_vs_f16mf4_f32m1(vector, scalar, vl); + return __riscv_vfwredusum_vs_f16mf4_f32m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfwredusum_vs_f16mf2_f32m1( @@ -22,7 +22,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfwredusum_vs_f16mf2_f32m1(vfloat16mf2_t vector, vfloat32m1_t scalar, size_t vl) { - return vfwredusum_vs_f16mf2_f32m1(vector, scalar, vl); + return __riscv_vfwredusum_vs_f16mf2_f32m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfwredusum_vs_f16m1_f32m1( @@ -31,7 +31,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfwredusum_vs_f16m1_f32m1(vfloat16m1_t vector, vfloat32m1_t scalar, size_t vl) { - return vfwredusum_vs_f16m1_f32m1(vector, scalar, vl); + return __riscv_vfwredusum_vs_f16m1_f32m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfwredusum_vs_f16m2_f32m1( @@ -40,7 +40,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfwredusum_vs_f16m2_f32m1(vfloat16m2_t vector, vfloat32m1_t scalar, size_t vl) { - return vfwredusum_vs_f16m2_f32m1(vector, scalar, vl); + return __riscv_vfwredusum_vs_f16m2_f32m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfwredusum_vs_f16m4_f32m1( @@ -49,7 +49,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfwredusum_vs_f16m4_f32m1(vfloat16m4_t vector, vfloat32m1_t scalar, size_t vl) { - return vfwredusum_vs_f16m4_f32m1(vector, scalar, vl); + return __riscv_vfwredusum_vs_f16m4_f32m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfwredusum_vs_f16m8_f32m1( @@ -58,7 +58,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfwredusum_vs_f16m8_f32m1(vfloat16m8_t vector, vfloat32m1_t scalar, size_t vl) { - return vfwredusum_vs_f16m8_f32m1(vector, scalar, vl); + return __riscv_vfwredusum_vs_f16m8_f32m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfwredusum_vs_f32mf2_f64m1( @@ -67,7 +67,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfwredusum_vs_f32mf2_f64m1(vfloat32mf2_t vector, vfloat64m1_t scalar, size_t vl) { - return vfwredusum_vs_f32mf2_f64m1(vector, scalar, vl); + return __riscv_vfwredusum_vs_f32mf2_f64m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfwredusum_vs_f32m1_f64m1( @@ -76,7 +76,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfwredusum_vs_f32m1_f64m1(vfloat32m1_t vector, vfloat64m1_t scalar, size_t vl) { - return vfwredusum_vs_f32m1_f64m1(vector, scalar, vl); + return __riscv_vfwredusum_vs_f32m1_f64m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfwredusum_vs_f32m2_f64m1( @@ -85,7 +85,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfwredusum_vs_f32m2_f64m1(vfloat32m2_t vector, vfloat64m1_t scalar, size_t vl) { - return vfwredusum_vs_f32m2_f64m1(vector, scalar, vl); + return __riscv_vfwredusum_vs_f32m2_f64m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfwredusum_vs_f32m4_f64m1( @@ -94,7 +94,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfwredusum_vs_f32m4_f64m1(vfloat32m4_t vector, vfloat64m1_t scalar, size_t vl) { - return vfwredusum_vs_f32m4_f64m1(vector, scalar, vl); + return __riscv_vfwredusum_vs_f32m4_f64m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfwredusum_vs_f32m8_f64m1( @@ -103,7 +103,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfwredusum_vs_f32m8_f64m1(vfloat32m8_t vector, vfloat64m1_t scalar, size_t vl) { - return vfwredusum_vs_f32m8_f64m1(vector, scalar, vl); + return __riscv_vfwredusum_vs_f32m8_f64m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfwredusum_vs_f16mf4_f32m1_m( @@ -112,7 +112,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfwredusum_vs_f16mf4_f32m1_m(vbool64_t mask, vfloat16mf4_t vector, vfloat32m1_t scalar, size_t vl) { - return vfwredusum_vs_f16mf4_f32m1_m(mask, vector, scalar, vl); + return __riscv_vfwredusum_vs_f16mf4_f32m1_m(mask, vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfwredusum_vs_f16mf2_f32m1_m( @@ -121,7 +121,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfwredusum_vs_f16mf2_f32m1_m(vbool32_t mask, vfloat16mf2_t vector, vfloat32m1_t scalar, size_t vl) { - return vfwredusum_vs_f16mf2_f32m1_m(mask, vector, scalar, vl); + return __riscv_vfwredusum_vs_f16mf2_f32m1_m(mask, vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfwredusum_vs_f16m1_f32m1_m( @@ -130,7 +130,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfwredusum_vs_f16m1_f32m1_m(vbool16_t mask, vfloat16m1_t vector, vfloat32m1_t scalar, size_t vl) { - return vfwredusum_vs_f16m1_f32m1_m(mask, vector, scalar, vl); + return __riscv_vfwredusum_vs_f16m1_f32m1_m(mask, vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfwredusum_vs_f16m2_f32m1_m( @@ -139,7 +139,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfwredusum_vs_f16m2_f32m1_m(vbool8_t mask, vfloat16m2_t vector, vfloat32m1_t scalar, size_t vl) { - return vfwredusum_vs_f16m2_f32m1_m(mask, vector, scalar, vl); + return __riscv_vfwredusum_vs_f16m2_f32m1_m(mask, vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfwredusum_vs_f16m4_f32m1_m( @@ -148,7 +148,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfwredusum_vs_f16m4_f32m1_m(vbool4_t mask, vfloat16m4_t vector, vfloat32m1_t scalar, size_t vl) { - return vfwredusum_vs_f16m4_f32m1_m(mask, vector, scalar, vl); + return __riscv_vfwredusum_vs_f16m4_f32m1_m(mask, vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfwredusum_vs_f16m8_f32m1_m( @@ -157,7 +157,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfwredusum_vs_f16m8_f32m1_m(vbool2_t mask, vfloat16m8_t vector, vfloat32m1_t scalar, size_t vl) { - return vfwredusum_vs_f16m8_f32m1_m(mask, vector, scalar, vl); + return __riscv_vfwredusum_vs_f16m8_f32m1_m(mask, vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfwredusum_vs_f32mf2_f64m1_m( @@ -166,7 +166,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfwredusum_vs_f32mf2_f64m1_m(vbool64_t mask, vfloat32mf2_t vector, vfloat64m1_t scalar, size_t vl) { - return vfwredusum_vs_f32mf2_f64m1_m(mask, vector, scalar, vl); + return __riscv_vfwredusum_vs_f32mf2_f64m1_m(mask, vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfwredusum_vs_f32m1_f64m1_m( @@ -175,7 +175,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfwredusum_vs_f32m1_f64m1_m(vbool32_t mask, vfloat32m1_t vector, vfloat64m1_t scalar, size_t vl) { - return vfwredusum_vs_f32m1_f64m1_m(mask, vector, scalar, vl); + return __riscv_vfwredusum_vs_f32m1_f64m1_m(mask, vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfwredusum_vs_f32m2_f64m1_m( @@ -184,7 +184,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfwredusum_vs_f32m2_f64m1_m(vbool16_t mask, vfloat32m2_t vector, vfloat64m1_t scalar, size_t vl) { - return vfwredusum_vs_f32m2_f64m1_m(mask, vector, scalar, vl); + return __riscv_vfwredusum_vs_f32m2_f64m1_m(mask, vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfwredusum_vs_f32m4_f64m1_m( @@ -193,7 +193,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfwredusum_vs_f32m4_f64m1_m(vbool8_t mask, vfloat32m4_t vector, vfloat64m1_t scalar, size_t vl) { - return vfwredusum_vs_f32m4_f64m1_m(mask, vector, scalar, vl); + return __riscv_vfwredusum_vs_f32m4_f64m1_m(mask, vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vfwredusum_vs_f32m8_f64m1_m( @@ -202,6 +202,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfwredusum_vs_f32m8_f64m1_m(vbool4_t mask, vfloat32m8_t vector, vfloat64m1_t scalar, size_t vl) { - return vfwredusum_vs_f32m8_f64m1_m(mask, vector, scalar, vl); + return __riscv_vfwredusum_vs_f32m8_f64m1_m(mask, vector, scalar, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfwsub.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfwsub.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfwsub.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vfwsub.c @@ -13,7 +13,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfwsub_vv_f32mf2(vfloat16mf4_t op1, vfloat16mf4_t op2, size_t vl) { - return vfwsub_vv_f32mf2(op1, op2, vl); + return __riscv_vfwsub_vv_f32mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwsub_vf_f32mf2( @@ -22,7 +22,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfwsub_vf_f32mf2(vfloat16mf4_t op1, _Float16 op2, size_t vl) { - return vfwsub_vf_f32mf2(op1, op2, vl); + return __riscv_vfwsub_vf_f32mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwsub_wv_f32mf2( @@ -31,7 +31,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfwsub_wv_f32mf2(vfloat32mf2_t op1, vfloat16mf4_t op2, size_t vl) { - return vfwsub_wv_f32mf2(op1, op2, vl); + return __riscv_vfwsub_wv_f32mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwsub_wf_f32mf2( @@ -40,7 +40,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfwsub_wf_f32mf2(vfloat32mf2_t op1, _Float16 op2, size_t vl) { - return vfwsub_wf_f32mf2(op1, op2, vl); + return __riscv_vfwsub_wf_f32mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwsub_vv_f32m1( @@ -49,7 +49,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfwsub_vv_f32m1(vfloat16mf2_t op1, vfloat16mf2_t op2, size_t vl) { - return vfwsub_vv_f32m1(op1, op2, vl); + return __riscv_vfwsub_vv_f32m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwsub_vf_f32m1( @@ -58,7 +58,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfwsub_vf_f32m1(vfloat16mf2_t op1, _Float16 op2, size_t vl) { - return vfwsub_vf_f32m1(op1, op2, vl); + return __riscv_vfwsub_vf_f32m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwsub_wv_f32m1( @@ -67,7 +67,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfwsub_wv_f32m1(vfloat32m1_t op1, vfloat16mf2_t op2, size_t vl) { - return vfwsub_wv_f32m1(op1, op2, vl); + return __riscv_vfwsub_wv_f32m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwsub_wf_f32m1( @@ -76,7 +76,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfwsub_wf_f32m1(vfloat32m1_t op1, _Float16 op2, size_t vl) { - return vfwsub_wf_f32m1(op1, op2, vl); + return __riscv_vfwsub_wf_f32m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwsub_vv_f32m2( @@ -85,7 +85,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfwsub_vv_f32m2(vfloat16m1_t op1, vfloat16m1_t op2, size_t vl) { - return vfwsub_vv_f32m2(op1, op2, vl); + return __riscv_vfwsub_vv_f32m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwsub_vf_f32m2( @@ -94,7 +94,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfwsub_vf_f32m2(vfloat16m1_t op1, _Float16 op2, size_t vl) { - return vfwsub_vf_f32m2(op1, op2, vl); + return __riscv_vfwsub_vf_f32m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwsub_wv_f32m2( @@ -103,7 +103,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfwsub_wv_f32m2(vfloat32m2_t op1, vfloat16m1_t op2, size_t vl) { - return vfwsub_wv_f32m2(op1, op2, vl); + return __riscv_vfwsub_wv_f32m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwsub_wf_f32m2( @@ -112,7 +112,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfwsub_wf_f32m2(vfloat32m2_t op1, _Float16 op2, size_t vl) { - return vfwsub_wf_f32m2(op1, op2, vl); + return __riscv_vfwsub_wf_f32m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwsub_vv_f32m4( @@ -121,7 +121,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfwsub_vv_f32m4(vfloat16m2_t op1, vfloat16m2_t op2, size_t vl) { - return vfwsub_vv_f32m4(op1, op2, vl); + return __riscv_vfwsub_vv_f32m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwsub_vf_f32m4( @@ -130,7 +130,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfwsub_vf_f32m4(vfloat16m2_t op1, _Float16 op2, size_t vl) { - return vfwsub_vf_f32m4(op1, op2, vl); + return __riscv_vfwsub_vf_f32m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwsub_wv_f32m4( @@ -139,7 +139,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfwsub_wv_f32m4(vfloat32m4_t op1, vfloat16m2_t op2, size_t vl) { - return vfwsub_wv_f32m4(op1, op2, vl); + return __riscv_vfwsub_wv_f32m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwsub_wf_f32m4( @@ -148,7 +148,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfwsub_wf_f32m4(vfloat32m4_t op1, _Float16 op2, size_t vl) { - return vfwsub_wf_f32m4(op1, op2, vl); + return __riscv_vfwsub_wf_f32m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwsub_vv_f32m8( @@ -157,7 +157,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfwsub_vv_f32m8(vfloat16m4_t op1, vfloat16m4_t op2, size_t vl) { - return vfwsub_vv_f32m8(op1, op2, vl); + return __riscv_vfwsub_vv_f32m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwsub_vf_f32m8( @@ -166,7 +166,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfwsub_vf_f32m8(vfloat16m4_t op1, _Float16 op2, size_t vl) { - return vfwsub_vf_f32m8(op1, op2, vl); + return __riscv_vfwsub_vf_f32m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwsub_wv_f32m8( @@ -175,7 +175,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfwsub_wv_f32m8(vfloat32m8_t op1, vfloat16m4_t op2, size_t vl) { - return vfwsub_wv_f32m8(op1, op2, vl); + return __riscv_vfwsub_wv_f32m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwsub_wf_f32m8( @@ -184,7 +184,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfwsub_wf_f32m8(vfloat32m8_t op1, _Float16 op2, size_t vl) { - return vfwsub_wf_f32m8(op1, op2, vl); + return __riscv_vfwsub_wf_f32m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwsub_vv_f64m1( @@ -193,7 +193,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfwsub_vv_f64m1(vfloat32mf2_t op1, vfloat32mf2_t op2, size_t vl) { - return vfwsub_vv_f64m1(op1, op2, vl); + return __riscv_vfwsub_vv_f64m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwsub_vf_f64m1( @@ -202,7 +202,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfwsub_vf_f64m1(vfloat32mf2_t op1, float op2, size_t vl) { - return vfwsub_vf_f64m1(op1, op2, vl); + return __riscv_vfwsub_vf_f64m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwsub_wv_f64m1( @@ -211,7 +211,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfwsub_wv_f64m1(vfloat64m1_t op1, vfloat32mf2_t op2, size_t vl) { - return vfwsub_wv_f64m1(op1, op2, vl); + return __riscv_vfwsub_wv_f64m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwsub_wf_f64m1( @@ -220,7 +220,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfwsub_wf_f64m1(vfloat64m1_t op1, float op2, size_t vl) { - return vfwsub_wf_f64m1(op1, op2, vl); + return __riscv_vfwsub_wf_f64m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwsub_vv_f64m2( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfwsub_vv_f64m2(vfloat32m1_t op1, vfloat32m1_t op2, size_t vl) { - return vfwsub_vv_f64m2(op1, op2, vl); + return __riscv_vfwsub_vv_f64m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwsub_vf_f64m2( @@ -238,7 +238,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfwsub_vf_f64m2(vfloat32m1_t op1, float op2, size_t vl) { - return vfwsub_vf_f64m2(op1, op2, vl); + return __riscv_vfwsub_vf_f64m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwsub_wv_f64m2( @@ -247,7 +247,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfwsub_wv_f64m2(vfloat64m2_t op1, vfloat32m1_t op2, size_t vl) { - return vfwsub_wv_f64m2(op1, op2, vl); + return __riscv_vfwsub_wv_f64m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwsub_wf_f64m2( @@ -256,7 +256,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfwsub_wf_f64m2(vfloat64m2_t op1, float op2, size_t vl) { - return vfwsub_wf_f64m2(op1, op2, vl); + return __riscv_vfwsub_wf_f64m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwsub_vv_f64m4( @@ -265,7 +265,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfwsub_vv_f64m4(vfloat32m2_t op1, vfloat32m2_t op2, size_t vl) { - return vfwsub_vv_f64m4(op1, op2, vl); + return __riscv_vfwsub_vv_f64m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwsub_vf_f64m4( @@ -274,7 +274,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfwsub_vf_f64m4(vfloat32m2_t op1, float op2, size_t vl) { - return vfwsub_vf_f64m4(op1, op2, vl); + return __riscv_vfwsub_vf_f64m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwsub_wv_f64m4( @@ -283,7 +283,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfwsub_wv_f64m4(vfloat64m4_t op1, vfloat32m2_t op2, size_t vl) { - return vfwsub_wv_f64m4(op1, op2, vl); + return __riscv_vfwsub_wv_f64m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwsub_wf_f64m4( @@ -292,7 +292,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfwsub_wf_f64m4(vfloat64m4_t op1, float op2, size_t vl) { - return vfwsub_wf_f64m4(op1, op2, vl); + return __riscv_vfwsub_wf_f64m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwsub_vv_f64m8( @@ -301,7 +301,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfwsub_vv_f64m8(vfloat32m4_t op1, vfloat32m4_t op2, size_t vl) { - return vfwsub_vv_f64m8(op1, op2, vl); + return __riscv_vfwsub_vv_f64m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwsub_vf_f64m8( @@ -310,7 +310,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfwsub_vf_f64m8(vfloat32m4_t op1, float op2, size_t vl) { - return vfwsub_vf_f64m8(op1, op2, vl); + return __riscv_vfwsub_vf_f64m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwsub_wv_f64m8( @@ -319,7 +319,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfwsub_wv_f64m8(vfloat64m8_t op1, vfloat32m4_t op2, size_t vl) { - return vfwsub_wv_f64m8(op1, op2, vl); + return __riscv_vfwsub_wv_f64m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwsub_wf_f64m8( @@ -328,7 +328,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfwsub_wf_f64m8(vfloat64m8_t op1, float op2, size_t vl) { - return vfwsub_wf_f64m8(op1, op2, vl); + return __riscv_vfwsub_wf_f64m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwsub_vv_f32mf2_m( @@ -337,7 +337,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfwsub_vv_f32mf2_m(vbool64_t mask, vfloat16mf4_t op1, vfloat16mf4_t op2, size_t vl) { - return vfwsub_vv_f32mf2_m(mask, op1, op2, vl); + return __riscv_vfwsub_vv_f32mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwsub_vf_f32mf2_m( @@ -346,7 +346,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfwsub_vf_f32mf2_m(vbool64_t mask, vfloat16mf4_t op1, _Float16 op2, size_t vl) { - return vfwsub_vf_f32mf2_m(mask, op1, op2, vl); + return __riscv_vfwsub_vf_f32mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwsub_wv_f32mf2_m( @@ -355,7 +355,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfwsub_wv_f32mf2_m(vbool64_t mask, vfloat32mf2_t op1, vfloat16mf4_t op2, size_t vl) { - return vfwsub_wv_f32mf2_m(mask, op1, op2, vl); + return __riscv_vfwsub_wv_f32mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwsub_wf_f32mf2_m( @@ -364,7 +364,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vfwsub_wf_f32mf2_m(vbool64_t mask, vfloat32mf2_t op1, _Float16 op2, size_t vl) { - return vfwsub_wf_f32mf2_m(mask, op1, op2, vl); + return __riscv_vfwsub_wf_f32mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwsub_vv_f32m1_m( @@ -373,7 +373,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfwsub_vv_f32m1_m(vbool32_t mask, vfloat16mf2_t op1, vfloat16mf2_t op2, size_t vl) { - return vfwsub_vv_f32m1_m(mask, op1, op2, vl); + return __riscv_vfwsub_vv_f32m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwsub_vf_f32m1_m( @@ -382,7 +382,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfwsub_vf_f32m1_m(vbool32_t mask, vfloat16mf2_t op1, _Float16 op2, size_t vl) { - return vfwsub_vf_f32m1_m(mask, op1, op2, vl); + return __riscv_vfwsub_vf_f32m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwsub_wv_f32m1_m( @@ -391,7 +391,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfwsub_wv_f32m1_m(vbool32_t mask, vfloat32m1_t op1, vfloat16mf2_t op2, size_t vl) { - return vfwsub_wv_f32m1_m(mask, op1, op2, vl); + return __riscv_vfwsub_wv_f32m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwsub_wf_f32m1_m( @@ -400,7 +400,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vfwsub_wf_f32m1_m(vbool32_t mask, vfloat32m1_t op1, _Float16 op2, size_t vl) { - return vfwsub_wf_f32m1_m(mask, op1, op2, vl); + return __riscv_vfwsub_wf_f32m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwsub_vv_f32m2_m( @@ -409,7 +409,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfwsub_vv_f32m2_m(vbool16_t mask, vfloat16m1_t op1, vfloat16m1_t op2, size_t vl) { - return vfwsub_vv_f32m2_m(mask, op1, op2, vl); + return __riscv_vfwsub_vv_f32m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwsub_vf_f32m2_m( @@ -418,7 +418,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfwsub_vf_f32m2_m(vbool16_t mask, vfloat16m1_t op1, _Float16 op2, size_t vl) { - return vfwsub_vf_f32m2_m(mask, op1, op2, vl); + return __riscv_vfwsub_vf_f32m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwsub_wv_f32m2_m( @@ -427,7 +427,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfwsub_wv_f32m2_m(vbool16_t mask, vfloat32m2_t op1, vfloat16m1_t op2, size_t vl) { - return vfwsub_wv_f32m2_m(mask, op1, op2, vl); + return __riscv_vfwsub_wv_f32m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwsub_wf_f32m2_m( @@ -436,7 +436,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vfwsub_wf_f32m2_m(vbool16_t mask, vfloat32m2_t op1, _Float16 op2, size_t vl) { - return vfwsub_wf_f32m2_m(mask, op1, op2, vl); + return __riscv_vfwsub_wf_f32m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwsub_vv_f32m4_m( @@ -445,7 +445,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfwsub_vv_f32m4_m(vbool8_t mask, vfloat16m2_t op1, vfloat16m2_t op2, size_t vl) { - return vfwsub_vv_f32m4_m(mask, op1, op2, vl); + return __riscv_vfwsub_vv_f32m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwsub_vf_f32m4_m( @@ -454,7 +454,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfwsub_vf_f32m4_m(vbool8_t mask, vfloat16m2_t op1, _Float16 op2, size_t vl) { - return vfwsub_vf_f32m4_m(mask, op1, op2, vl); + return __riscv_vfwsub_vf_f32m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwsub_wv_f32m4_m( @@ -463,7 +463,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfwsub_wv_f32m4_m(vbool8_t mask, vfloat32m4_t op1, vfloat16m2_t op2, size_t vl) { - return vfwsub_wv_f32m4_m(mask, op1, op2, vl); + return __riscv_vfwsub_wv_f32m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwsub_wf_f32m4_m( @@ -472,7 +472,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vfwsub_wf_f32m4_m(vbool8_t mask, vfloat32m4_t op1, _Float16 op2, size_t vl) { - return vfwsub_wf_f32m4_m(mask, op1, op2, vl); + return __riscv_vfwsub_wf_f32m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwsub_vv_f32m8_m( @@ -481,7 +481,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfwsub_vv_f32m8_m(vbool4_t mask, vfloat16m4_t op1, vfloat16m4_t op2, size_t vl) { - return vfwsub_vv_f32m8_m(mask, op1, op2, vl); + return __riscv_vfwsub_vv_f32m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwsub_vf_f32m8_m( @@ -490,7 +490,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfwsub_vf_f32m8_m(vbool4_t mask, vfloat16m4_t op1, _Float16 op2, size_t vl) { - return vfwsub_vf_f32m8_m(mask, op1, op2, vl); + return __riscv_vfwsub_vf_f32m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwsub_wv_f32m8_m( @@ -499,7 +499,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfwsub_wv_f32m8_m(vbool4_t mask, vfloat32m8_t op1, vfloat16m4_t op2, size_t vl) { - return vfwsub_wv_f32m8_m(mask, op1, op2, vl); + return __riscv_vfwsub_wv_f32m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwsub_wf_f32m8_m( @@ -508,7 +508,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vfwsub_wf_f32m8_m(vbool4_t mask, vfloat32m8_t op1, _Float16 op2, size_t vl) { - return vfwsub_wf_f32m8_m(mask, op1, op2, vl); + return __riscv_vfwsub_wf_f32m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwsub_vv_f64m1_m( @@ -517,7 +517,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfwsub_vv_f64m1_m(vbool64_t mask, vfloat32mf2_t op1, vfloat32mf2_t op2, size_t vl) { - return vfwsub_vv_f64m1_m(mask, op1, op2, vl); + return __riscv_vfwsub_vv_f64m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwsub_vf_f64m1_m( @@ -526,7 +526,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfwsub_vf_f64m1_m(vbool64_t mask, vfloat32mf2_t op1, float op2, size_t vl) { - return vfwsub_vf_f64m1_m(mask, op1, op2, vl); + return __riscv_vfwsub_vf_f64m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwsub_wv_f64m1_m( @@ -535,7 +535,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfwsub_wv_f64m1_m(vbool64_t mask, vfloat64m1_t op1, vfloat32mf2_t op2, size_t vl) { - return vfwsub_wv_f64m1_m(mask, op1, op2, vl); + return __riscv_vfwsub_wv_f64m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwsub_wf_f64m1_m( @@ -544,7 +544,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vfwsub_wf_f64m1_m(vbool64_t mask, vfloat64m1_t op1, float op2, size_t vl) { - return vfwsub_wf_f64m1_m(mask, op1, op2, vl); + return __riscv_vfwsub_wf_f64m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwsub_vv_f64m2_m( @@ -553,7 +553,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfwsub_vv_f64m2_m(vbool32_t mask, vfloat32m1_t op1, vfloat32m1_t op2, size_t vl) { - return vfwsub_vv_f64m2_m(mask, op1, op2, vl); + return __riscv_vfwsub_vv_f64m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwsub_vf_f64m2_m( @@ -562,7 +562,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfwsub_vf_f64m2_m(vbool32_t mask, vfloat32m1_t op1, float op2, size_t vl) { - return vfwsub_vf_f64m2_m(mask, op1, op2, vl); + return __riscv_vfwsub_vf_f64m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwsub_wv_f64m2_m( @@ -571,7 +571,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfwsub_wv_f64m2_m(vbool32_t mask, vfloat64m2_t op1, vfloat32m1_t op2, size_t vl) { - return vfwsub_wv_f64m2_m(mask, op1, op2, vl); + return __riscv_vfwsub_wv_f64m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwsub_wf_f64m2_m( @@ -580,7 +580,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vfwsub_wf_f64m2_m(vbool32_t mask, vfloat64m2_t op1, float op2, size_t vl) { - return vfwsub_wf_f64m2_m(mask, op1, op2, vl); + return __riscv_vfwsub_wf_f64m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwsub_vv_f64m4_m( @@ -589,7 +589,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfwsub_vv_f64m4_m(vbool16_t mask, vfloat32m2_t op1, vfloat32m2_t op2, size_t vl) { - return vfwsub_vv_f64m4_m(mask, op1, op2, vl); + return __riscv_vfwsub_vv_f64m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwsub_vf_f64m4_m( @@ -598,7 +598,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfwsub_vf_f64m4_m(vbool16_t mask, vfloat32m2_t op1, float op2, size_t vl) { - return vfwsub_vf_f64m4_m(mask, op1, op2, vl); + return __riscv_vfwsub_vf_f64m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwsub_wv_f64m4_m( @@ -607,7 +607,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfwsub_wv_f64m4_m(vbool16_t mask, vfloat64m4_t op1, vfloat32m2_t op2, size_t vl) { - return vfwsub_wv_f64m4_m(mask, op1, op2, vl); + return __riscv_vfwsub_wv_f64m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwsub_wf_f64m4_m( @@ -616,7 +616,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vfwsub_wf_f64m4_m(vbool16_t mask, vfloat64m4_t op1, float op2, size_t vl) { - return vfwsub_wf_f64m4_m(mask, op1, op2, vl); + return __riscv_vfwsub_wf_f64m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwsub_vv_f64m8_m( @@ -625,7 +625,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfwsub_vv_f64m8_m(vbool8_t mask, vfloat32m4_t op1, vfloat32m4_t op2, size_t vl) { - return vfwsub_vv_f64m8_m(mask, op1, op2, vl); + return __riscv_vfwsub_vv_f64m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwsub_vf_f64m8_m( @@ -634,7 +634,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfwsub_vf_f64m8_m(vbool8_t mask, vfloat32m4_t op1, float op2, size_t vl) { - return vfwsub_vf_f64m8_m(mask, op1, op2, vl); + return __riscv_vfwsub_vf_f64m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwsub_wv_f64m8_m( @@ -643,7 +643,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfwsub_wv_f64m8_m(vbool8_t mask, vfloat64m8_t op1, vfloat32m4_t op2, size_t vl) { - return vfwsub_wv_f64m8_m(mask, op1, op2, vl); + return __riscv_vfwsub_wv_f64m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vfwsub_wf_f64m8_m( @@ -652,6 +652,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vfwsub_wf_f64m8_m(vbool8_t mask, vfloat64m8_t op1, float op2, size_t vl) { - return vfwsub_wf_f64m8_m(mask, op1, op2, vl); + return __riscv_vfwsub_wf_f64m8_m(mask, op1, op2, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vget.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vget.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vget.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vget.c @@ -13,7 +13,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vget_v_f16m2_f16m1(vfloat16m2_t src, size_t index) { - return vget_v_f16m2_f16m1(src, 0); + return __riscv_vget_v_f16m2_f16m1(src, 0); } // CHECK-RV64-LABEL: @test_vget_v_f16m4_f16m1( @@ -22,7 +22,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vget_v_f16m4_f16m1(vfloat16m4_t src, size_t index) { - return vget_v_f16m4_f16m1(src, 0); + return __riscv_vget_v_f16m4_f16m1(src, 0); } // CHECK-RV64-LABEL: @test_vget_v_f16m8_f16m1( @@ -31,7 +31,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vget_v_f16m8_f16m1(vfloat16m8_t src, size_t index) { - return vget_v_f16m8_f16m1(src, 0); + return __riscv_vget_v_f16m8_f16m1(src, 0); } // CHECK-RV64-LABEL: @test_vget_v_f16m4_f16m2( @@ -40,7 +40,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vget_v_f16m4_f16m2(vfloat16m4_t src, size_t index) { - return vget_v_f16m4_f16m2(src, 0); + return __riscv_vget_v_f16m4_f16m2(src, 0); } // CHECK-RV64-LABEL: @test_vget_v_f16m8_f16m2( @@ -49,7 +49,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vget_v_f16m8_f16m2(vfloat16m8_t src, size_t index) { - return vget_v_f16m8_f16m2(src, 0); + return __riscv_vget_v_f16m8_f16m2(src, 0); } // CHECK-RV64-LABEL: @test_vget_v_f16m8_f16m4( @@ -58,7 +58,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vget_v_f16m8_f16m4(vfloat16m8_t src, size_t index) { - return vget_v_f16m8_f16m4(src, 0); + return __riscv_vget_v_f16m8_f16m4(src, 0); } // CHECK-RV64-LABEL: @test_vget_v_f32m2_f32m1( @@ -67,7 +67,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vget_v_f32m2_f32m1(vfloat32m2_t src, size_t index) { - return vget_v_f32m2_f32m1(src, 0); + return __riscv_vget_v_f32m2_f32m1(src, 0); } // CHECK-RV64-LABEL: @test_vget_v_f32m4_f32m1( @@ -76,7 +76,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vget_v_f32m4_f32m1(vfloat32m4_t src, size_t index) { - return vget_v_f32m4_f32m1(src, 0); + return __riscv_vget_v_f32m4_f32m1(src, 0); } // CHECK-RV64-LABEL: @test_vget_v_f32m8_f32m1( @@ -85,7 +85,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vget_v_f32m8_f32m1(vfloat32m8_t src, size_t index) { - return vget_v_f32m8_f32m1(src, 0); + return __riscv_vget_v_f32m8_f32m1(src, 0); } // CHECK-RV64-LABEL: @test_vget_v_f32m4_f32m2( @@ -94,7 +94,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vget_v_f32m4_f32m2(vfloat32m4_t src, size_t index) { - return vget_v_f32m4_f32m2(src, 0); + return __riscv_vget_v_f32m4_f32m2(src, 0); } // CHECK-RV64-LABEL: @test_vget_v_f32m8_f32m2( @@ -103,7 +103,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vget_v_f32m8_f32m2(vfloat32m8_t src, size_t index) { - return vget_v_f32m8_f32m2(src, 0); + return __riscv_vget_v_f32m8_f32m2(src, 0); } // CHECK-RV64-LABEL: @test_vget_v_f32m8_f32m4( @@ -112,7 +112,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vget_v_f32m8_f32m4(vfloat32m8_t src, size_t index) { - return vget_v_f32m8_f32m4(src, 0); + return __riscv_vget_v_f32m8_f32m4(src, 0); } // CHECK-RV64-LABEL: @test_vget_v_f64m2_f64m1( @@ -121,7 +121,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vget_v_f64m2_f64m1(vfloat64m2_t src, size_t index) { - return vget_v_f64m2_f64m1(src, 0); + return __riscv_vget_v_f64m2_f64m1(src, 0); } // CHECK-RV64-LABEL: @test_vget_v_f64m4_f64m1( @@ -130,7 +130,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vget_v_f64m4_f64m1(vfloat64m4_t src, size_t index) { - return vget_v_f64m4_f64m1(src, 0); + return __riscv_vget_v_f64m4_f64m1(src, 0); } // CHECK-RV64-LABEL: @test_vget_v_f64m8_f64m1( @@ -139,7 +139,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vget_v_f64m8_f64m1(vfloat64m8_t src, size_t index) { - return vget_v_f64m8_f64m1(src, 0); + return __riscv_vget_v_f64m8_f64m1(src, 0); } // CHECK-RV64-LABEL: @test_vget_v_f64m4_f64m2( @@ -148,7 +148,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vget_v_f64m4_f64m2(vfloat64m4_t src, size_t index) { - return vget_v_f64m4_f64m2(src, 0); + return __riscv_vget_v_f64m4_f64m2(src, 0); } // CHECK-RV64-LABEL: @test_vget_v_f64m8_f64m2( @@ -157,7 +157,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vget_v_f64m8_f64m2(vfloat64m8_t src, size_t index) { - return vget_v_f64m8_f64m2(src, 0); + return __riscv_vget_v_f64m8_f64m2(src, 0); } // CHECK-RV64-LABEL: @test_vget_v_f64m8_f64m4( @@ -166,7 +166,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vget_v_f64m8_f64m4(vfloat64m8_t src, size_t index) { - return vget_v_f64m8_f64m4(src, 0); + return __riscv_vget_v_f64m8_f64m4(src, 0); } // CHECK-RV64-LABEL: @test_vget_v_i8m2_i8m1( @@ -175,7 +175,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vget_v_i8m2_i8m1(vint8m2_t src, size_t index) { - return vget_v_i8m2_i8m1(src, 0); + return __riscv_vget_v_i8m2_i8m1(src, 0); } // CHECK-RV64-LABEL: @test_vget_v_i8m4_i8m1( @@ -184,7 +184,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vget_v_i8m4_i8m1(vint8m4_t src, size_t index) { - return vget_v_i8m4_i8m1(src, 0); + return __riscv_vget_v_i8m4_i8m1(src, 0); } // CHECK-RV64-LABEL: @test_vget_v_i8m8_i8m1( @@ -193,7 +193,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vget_v_i8m8_i8m1(vint8m8_t src, size_t index) { - return vget_v_i8m8_i8m1(src, 0); + return __riscv_vget_v_i8m8_i8m1(src, 0); } // CHECK-RV64-LABEL: @test_vget_v_i8m4_i8m2( @@ -202,7 +202,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m2_t test_vget_v_i8m4_i8m2(vint8m4_t src, size_t index) { - return vget_v_i8m4_i8m2(src, 0); + return __riscv_vget_v_i8m4_i8m2(src, 0); } // CHECK-RV64-LABEL: @test_vget_v_i8m8_i8m2( @@ -211,7 +211,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m2_t test_vget_v_i8m8_i8m2(vint8m8_t src, size_t index) { - return vget_v_i8m8_i8m2(src, 0); + return __riscv_vget_v_i8m8_i8m2(src, 0); } // CHECK-RV64-LABEL: @test_vget_v_i8m8_i8m4( @@ -220,7 +220,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m4_t test_vget_v_i8m8_i8m4(vint8m8_t src, size_t index) { - return vget_v_i8m8_i8m4(src, 0); + return __riscv_vget_v_i8m8_i8m4(src, 0); } // CHECK-RV64-LABEL: @test_vget_v_i16m2_i16m1( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vget_v_i16m2_i16m1(vint16m2_t src, size_t index) { - return vget_v_i16m2_i16m1(src, 0); + return __riscv_vget_v_i16m2_i16m1(src, 0); } // CHECK-RV64-LABEL: @test_vget_v_i16m4_i16m1( @@ -238,7 +238,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vget_v_i16m4_i16m1(vint16m4_t src, size_t index) { - return vget_v_i16m4_i16m1(src, 0); + return __riscv_vget_v_i16m4_i16m1(src, 0); } // CHECK-RV64-LABEL: @test_vget_v_i16m8_i16m1( @@ -247,7 +247,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vget_v_i16m8_i16m1(vint16m8_t src, size_t index) { - return vget_v_i16m8_i16m1(src, 0); + return __riscv_vget_v_i16m8_i16m1(src, 0); } // CHECK-RV64-LABEL: @test_vget_v_i16m4_i16m2( @@ -256,7 +256,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vget_v_i16m4_i16m2(vint16m4_t src, size_t index) { - return vget_v_i16m4_i16m2(src, 0); + return __riscv_vget_v_i16m4_i16m2(src, 0); } // CHECK-RV64-LABEL: @test_vget_v_i16m8_i16m2( @@ -265,7 +265,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vget_v_i16m8_i16m2(vint16m8_t src, size_t index) { - return vget_v_i16m8_i16m2(src, 0); + return __riscv_vget_v_i16m8_i16m2(src, 0); } // CHECK-RV64-LABEL: @test_vget_v_i16m8_i16m4( @@ -274,7 +274,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vget_v_i16m8_i16m4(vint16m8_t src, size_t index) { - return vget_v_i16m8_i16m4(src, 0); + return __riscv_vget_v_i16m8_i16m4(src, 0); } // CHECK-RV64-LABEL: @test_vget_v_i32m2_i32m1( @@ -283,7 +283,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vget_v_i32m2_i32m1(vint32m2_t src, size_t index) { - return vget_v_i32m2_i32m1(src, 0); + return __riscv_vget_v_i32m2_i32m1(src, 0); } // CHECK-RV64-LABEL: @test_vget_v_i32m4_i32m1( @@ -292,7 +292,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vget_v_i32m4_i32m1(vint32m4_t src, size_t index) { - return vget_v_i32m4_i32m1(src, 0); + return __riscv_vget_v_i32m4_i32m1(src, 0); } // CHECK-RV64-LABEL: @test_vget_v_i32m8_i32m1( @@ -301,7 +301,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vget_v_i32m8_i32m1(vint32m8_t src, size_t index) { - return vget_v_i32m8_i32m1(src, 0); + return __riscv_vget_v_i32m8_i32m1(src, 0); } // CHECK-RV64-LABEL: @test_vget_v_i32m4_i32m2( @@ -310,7 +310,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vget_v_i32m4_i32m2(vint32m4_t src, size_t index) { - return vget_v_i32m4_i32m2(src, 0); + return __riscv_vget_v_i32m4_i32m2(src, 0); } // CHECK-RV64-LABEL: @test_vget_v_i32m8_i32m2( @@ -319,7 +319,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vget_v_i32m8_i32m2(vint32m8_t src, size_t index) { - return vget_v_i32m8_i32m2(src, 0); + return __riscv_vget_v_i32m8_i32m2(src, 0); } // CHECK-RV64-LABEL: @test_vget_v_i32m8_i32m4( @@ -328,7 +328,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vget_v_i32m8_i32m4(vint32m8_t src, size_t index) { - return vget_v_i32m8_i32m4(src, 0); + return __riscv_vget_v_i32m8_i32m4(src, 0); } // CHECK-RV64-LABEL: @test_vget_v_i64m2_i64m1( @@ -337,7 +337,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vget_v_i64m2_i64m1(vint64m2_t src, size_t index) { - return vget_v_i64m2_i64m1(src, 0); + return __riscv_vget_v_i64m2_i64m1(src, 0); } // CHECK-RV64-LABEL: @test_vget_v_i64m4_i64m1( @@ -346,7 +346,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vget_v_i64m4_i64m1(vint64m4_t src, size_t index) { - return vget_v_i64m4_i64m1(src, 0); + return __riscv_vget_v_i64m4_i64m1(src, 0); } // CHECK-RV64-LABEL: @test_vget_v_i64m8_i64m1( @@ -355,7 +355,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vget_v_i64m8_i64m1(vint64m8_t src, size_t index) { - return vget_v_i64m8_i64m1(src, 0); + return __riscv_vget_v_i64m8_i64m1(src, 0); } // CHECK-RV64-LABEL: @test_vget_v_i64m4_i64m2( @@ -364,7 +364,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m2_t test_vget_v_i64m4_i64m2(vint64m4_t src, size_t index) { - return vget_v_i64m4_i64m2(src, 0); + return __riscv_vget_v_i64m4_i64m2(src, 0); } // CHECK-RV64-LABEL: @test_vget_v_i64m8_i64m2( @@ -373,7 +373,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m2_t test_vget_v_i64m8_i64m2(vint64m8_t src, size_t index) { - return vget_v_i64m8_i64m2(src, 0); + return __riscv_vget_v_i64m8_i64m2(src, 0); } // CHECK-RV64-LABEL: @test_vget_v_i64m8_i64m4( @@ -382,7 +382,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m4_t test_vget_v_i64m8_i64m4(vint64m8_t src, size_t index) { - return vget_v_i64m8_i64m4(src, 0); + return __riscv_vget_v_i64m8_i64m4(src, 0); } // CHECK-RV64-LABEL: @test_vget_v_u8m2_u8m1( @@ -391,7 +391,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vget_v_u8m2_u8m1(vuint8m2_t src, size_t index) { - return vget_v_u8m2_u8m1(src, 0); + return __riscv_vget_v_u8m2_u8m1(src, 0); } // CHECK-RV64-LABEL: @test_vget_v_u8m4_u8m1( @@ -400,7 +400,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vget_v_u8m4_u8m1(vuint8m4_t src, size_t index) { - return vget_v_u8m4_u8m1(src, 0); + return __riscv_vget_v_u8m4_u8m1(src, 0); } // CHECK-RV64-LABEL: @test_vget_v_u8m8_u8m1( @@ -409,7 +409,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vget_v_u8m8_u8m1(vuint8m8_t src, size_t index) { - return vget_v_u8m8_u8m1(src, 0); + return __riscv_vget_v_u8m8_u8m1(src, 0); } // CHECK-RV64-LABEL: @test_vget_v_u8m4_u8m2( @@ -418,7 +418,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m2_t test_vget_v_u8m4_u8m2(vuint8m4_t src, size_t index) { - return vget_v_u8m4_u8m2(src, 0); + return __riscv_vget_v_u8m4_u8m2(src, 0); } // CHECK-RV64-LABEL: @test_vget_v_u8m8_u8m2( @@ -427,7 +427,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m2_t test_vget_v_u8m8_u8m2(vuint8m8_t src, size_t index) { - return vget_v_u8m8_u8m2(src, 0); + return __riscv_vget_v_u8m8_u8m2(src, 0); } // CHECK-RV64-LABEL: @test_vget_v_u8m8_u8m4( @@ -436,7 +436,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m4_t test_vget_v_u8m8_u8m4(vuint8m8_t src, size_t index) { - return vget_v_u8m8_u8m4(src, 0); + return __riscv_vget_v_u8m8_u8m4(src, 0); } // CHECK-RV64-LABEL: @test_vget_v_u16m2_u16m1( @@ -445,7 +445,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vget_v_u16m2_u16m1(vuint16m2_t src, size_t index) { - return vget_v_u16m2_u16m1(src, 0); + return __riscv_vget_v_u16m2_u16m1(src, 0); } // CHECK-RV64-LABEL: @test_vget_v_u16m4_u16m1( @@ -454,7 +454,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vget_v_u16m4_u16m1(vuint16m4_t src, size_t index) { - return vget_v_u16m4_u16m1(src, 0); + return __riscv_vget_v_u16m4_u16m1(src, 0); } // CHECK-RV64-LABEL: @test_vget_v_u16m8_u16m1( @@ -463,7 +463,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vget_v_u16m8_u16m1(vuint16m8_t src, size_t index) { - return vget_v_u16m8_u16m1(src, 0); + return __riscv_vget_v_u16m8_u16m1(src, 0); } // CHECK-RV64-LABEL: @test_vget_v_u16m4_u16m2( @@ -472,7 +472,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vget_v_u16m4_u16m2(vuint16m4_t src, size_t index) { - return vget_v_u16m4_u16m2(src, 0); + return __riscv_vget_v_u16m4_u16m2(src, 0); } // CHECK-RV64-LABEL: @test_vget_v_u16m8_u16m2( @@ -481,7 +481,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vget_v_u16m8_u16m2(vuint16m8_t src, size_t index) { - return vget_v_u16m8_u16m2(src, 0); + return __riscv_vget_v_u16m8_u16m2(src, 0); } // CHECK-RV64-LABEL: @test_vget_v_u16m8_u16m4( @@ -490,7 +490,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_vget_v_u16m8_u16m4(vuint16m8_t src, size_t index) { - return vget_v_u16m8_u16m4(src, 0); + return __riscv_vget_v_u16m8_u16m4(src, 0); } // CHECK-RV64-LABEL: @test_vget_v_u32m2_u32m1( @@ -499,7 +499,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vget_v_u32m2_u32m1(vuint32m2_t src, size_t index) { - return vget_v_u32m2_u32m1(src, 0); + return __riscv_vget_v_u32m2_u32m1(src, 0); } // CHECK-RV64-LABEL: @test_vget_v_u32m4_u32m1( @@ -508,7 +508,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vget_v_u32m4_u32m1(vuint32m4_t src, size_t index) { - return vget_v_u32m4_u32m1(src, 0); + return __riscv_vget_v_u32m4_u32m1(src, 0); } // CHECK-RV64-LABEL: @test_vget_v_u32m8_u32m1( @@ -517,7 +517,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vget_v_u32m8_u32m1(vuint32m8_t src, size_t index) { - return vget_v_u32m8_u32m1(src, 0); + return __riscv_vget_v_u32m8_u32m1(src, 0); } // CHECK-RV64-LABEL: @test_vget_v_u32m4_u32m2( @@ -526,7 +526,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vget_v_u32m4_u32m2(vuint32m4_t src, size_t index) { - return vget_v_u32m4_u32m2(src, 0); + return __riscv_vget_v_u32m4_u32m2(src, 0); } // CHECK-RV64-LABEL: @test_vget_v_u32m8_u32m2( @@ -535,7 +535,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vget_v_u32m8_u32m2(vuint32m8_t src, size_t index) { - return vget_v_u32m8_u32m2(src, 0); + return __riscv_vget_v_u32m8_u32m2(src, 0); } // CHECK-RV64-LABEL: @test_vget_v_u32m8_u32m4( @@ -544,7 +544,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vget_v_u32m8_u32m4(vuint32m8_t src, size_t index) { - return vget_v_u32m8_u32m4(src, 0); + return __riscv_vget_v_u32m8_u32m4(src, 0); } // CHECK-RV64-LABEL: @test_vget_v_u64m2_u64m1( @@ -553,7 +553,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m1_t test_vget_v_u64m2_u64m1(vuint64m2_t src, size_t index) { - return vget_v_u64m2_u64m1(src, 0); + return __riscv_vget_v_u64m2_u64m1(src, 0); } // CHECK-RV64-LABEL: @test_vget_v_u64m4_u64m1( @@ -562,7 +562,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m1_t test_vget_v_u64m4_u64m1(vuint64m4_t src, size_t index) { - return vget_v_u64m4_u64m1(src, 0); + return __riscv_vget_v_u64m4_u64m1(src, 0); } // CHECK-RV64-LABEL: @test_vget_v_u64m8_u64m1( @@ -571,7 +571,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m1_t test_vget_v_u64m8_u64m1(vuint64m8_t src, size_t index) { - return vget_v_u64m8_u64m1(src, 0); + return __riscv_vget_v_u64m8_u64m1(src, 0); } // CHECK-RV64-LABEL: @test_vget_v_u64m4_u64m2( @@ -580,7 +580,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m2_t test_vget_v_u64m4_u64m2(vuint64m4_t src, size_t index) { - return vget_v_u64m4_u64m2(src, 0); + return __riscv_vget_v_u64m4_u64m2(src, 0); } // CHECK-RV64-LABEL: @test_vget_v_u64m8_u64m2( @@ -589,7 +589,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m2_t test_vget_v_u64m8_u64m2(vuint64m8_t src, size_t index) { - return vget_v_u64m8_u64m2(src, 0); + return __riscv_vget_v_u64m8_u64m2(src, 0); } // CHECK-RV64-LABEL: @test_vget_v_u64m8_u64m4( @@ -598,6 +598,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m4_t test_vget_v_u64m8_u64m4(vuint64m8_t src, size_t index) { - return vget_v_u64m8_u64m4(src, 0); + return __riscv_vget_v_u64m8_u64m4(src, 0); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vid.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vid.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vid.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vid.c @@ -12,7 +12,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf8_t test_vid_v_u8mf8(size_t vl) { - return vid_v_u8mf8(vl); + return __riscv_vid_v_u8mf8(vl); } // CHECK-RV64-LABEL: @test_vid_v_u8mf4( @@ -21,7 +21,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf4_t test_vid_v_u8mf4(size_t vl) { - return vid_v_u8mf4(vl); + return __riscv_vid_v_u8mf4(vl); } // CHECK-RV64-LABEL: @test_vid_v_u8mf2( @@ -30,7 +30,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf2_t test_vid_v_u8mf2(size_t vl) { - return vid_v_u8mf2(vl); + return __riscv_vid_v_u8mf2(vl); } // CHECK-RV64-LABEL: @test_vid_v_u8m1( @@ -39,7 +39,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vid_v_u8m1(size_t vl) { - return vid_v_u8m1(vl); + return __riscv_vid_v_u8m1(vl); } // CHECK-RV64-LABEL: @test_vid_v_u8m2( @@ -48,7 +48,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m2_t test_vid_v_u8m2(size_t vl) { - return vid_v_u8m2(vl); + return __riscv_vid_v_u8m2(vl); } // CHECK-RV64-LABEL: @test_vid_v_u8m4( @@ -57,7 +57,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m4_t test_vid_v_u8m4(size_t vl) { - return vid_v_u8m4(vl); + return __riscv_vid_v_u8m4(vl); } // CHECK-RV64-LABEL: @test_vid_v_u8m8( @@ -66,7 +66,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m8_t test_vid_v_u8m8(size_t vl) { - return vid_v_u8m8(vl); + return __riscv_vid_v_u8m8(vl); } // CHECK-RV64-LABEL: @test_vid_v_u16mf4( @@ -75,7 +75,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vid_v_u16mf4(size_t vl) { - return vid_v_u16mf4(vl); + return __riscv_vid_v_u16mf4(vl); } // CHECK-RV64-LABEL: @test_vid_v_u16mf2( @@ -84,7 +84,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vid_v_u16mf2(size_t vl) { - return vid_v_u16mf2(vl); + return __riscv_vid_v_u16mf2(vl); } // CHECK-RV64-LABEL: @test_vid_v_u16m1( @@ -93,7 +93,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vid_v_u16m1(size_t vl) { - return vid_v_u16m1(vl); + return __riscv_vid_v_u16m1(vl); } // CHECK-RV64-LABEL: @test_vid_v_u16m2( @@ -102,7 +102,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vid_v_u16m2(size_t vl) { - return vid_v_u16m2(vl); + return __riscv_vid_v_u16m2(vl); } // CHECK-RV64-LABEL: @test_vid_v_u16m4( @@ -111,7 +111,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_vid_v_u16m4(size_t vl) { - return vid_v_u16m4(vl); + return __riscv_vid_v_u16m4(vl); } // CHECK-RV64-LABEL: @test_vid_v_u16m8( @@ -120,7 +120,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m8_t test_vid_v_u16m8(size_t vl) { - return vid_v_u16m8(vl); + return __riscv_vid_v_u16m8(vl); } // CHECK-RV64-LABEL: @test_vid_v_u32mf2( @@ -129,7 +129,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vid_v_u32mf2(size_t vl) { - return vid_v_u32mf2(vl); + return __riscv_vid_v_u32mf2(vl); } // CHECK-RV64-LABEL: @test_vid_v_u32m1( @@ -138,7 +138,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vid_v_u32m1(size_t vl) { - return vid_v_u32m1(vl); + return __riscv_vid_v_u32m1(vl); } // CHECK-RV64-LABEL: @test_vid_v_u32m2( @@ -147,7 +147,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vid_v_u32m2(size_t vl) { - return vid_v_u32m2(vl); + return __riscv_vid_v_u32m2(vl); } // CHECK-RV64-LABEL: @test_vid_v_u32m4( @@ -156,7 +156,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vid_v_u32m4(size_t vl) { - return vid_v_u32m4(vl); + return __riscv_vid_v_u32m4(vl); } // CHECK-RV64-LABEL: @test_vid_v_u32m8( @@ -165,7 +165,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m8_t test_vid_v_u32m8(size_t vl) { - return vid_v_u32m8(vl); + return __riscv_vid_v_u32m8(vl); } // CHECK-RV64-LABEL: @test_vid_v_u64m1( @@ -174,7 +174,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m1_t test_vid_v_u64m1(size_t vl) { - return vid_v_u64m1(vl); + return __riscv_vid_v_u64m1(vl); } // CHECK-RV64-LABEL: @test_vid_v_u64m2( @@ -183,7 +183,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m2_t test_vid_v_u64m2(size_t vl) { - return vid_v_u64m2(vl); + return __riscv_vid_v_u64m2(vl); } // CHECK-RV64-LABEL: @test_vid_v_u64m4( @@ -192,7 +192,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m4_t test_vid_v_u64m4(size_t vl) { - return vid_v_u64m4(vl); + return __riscv_vid_v_u64m4(vl); } // CHECK-RV64-LABEL: @test_vid_v_u64m8( @@ -201,7 +201,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m8_t test_vid_v_u64m8(size_t vl) { - return vid_v_u64m8(vl); + return __riscv_vid_v_u64m8(vl); } // CHECK-RV64-LABEL: @test_vid_v_u8mf8_m( @@ -210,7 +210,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf8_t test_vid_v_u8mf8_m(vbool64_t mask, size_t vl) { - return vid_v_u8mf8_m(mask, vl); + return __riscv_vid_v_u8mf8_m(mask, vl); } // CHECK-RV64-LABEL: @test_vid_v_u8mf4_m( @@ -219,7 +219,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf4_t test_vid_v_u8mf4_m(vbool32_t mask, size_t vl) { - return vid_v_u8mf4_m(mask, vl); + return __riscv_vid_v_u8mf4_m(mask, vl); } // CHECK-RV64-LABEL: @test_vid_v_u8mf2_m( @@ -228,7 +228,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf2_t test_vid_v_u8mf2_m(vbool16_t mask, size_t vl) { - return vid_v_u8mf2_m(mask, vl); + return __riscv_vid_v_u8mf2_m(mask, vl); } // CHECK-RV64-LABEL: @test_vid_v_u8m1_m( @@ -237,7 +237,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vid_v_u8m1_m(vbool8_t mask, size_t vl) { - return vid_v_u8m1_m(mask, vl); + return __riscv_vid_v_u8m1_m(mask, vl); } // CHECK-RV64-LABEL: @test_vid_v_u8m2_m( @@ -246,7 +246,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m2_t test_vid_v_u8m2_m(vbool4_t mask, size_t vl) { - return vid_v_u8m2_m(mask, vl); + return __riscv_vid_v_u8m2_m(mask, vl); } // CHECK-RV64-LABEL: @test_vid_v_u8m4_m( @@ -255,7 +255,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m4_t test_vid_v_u8m4_m(vbool2_t mask, size_t vl) { - return vid_v_u8m4_m(mask, vl); + return __riscv_vid_v_u8m4_m(mask, vl); } // CHECK-RV64-LABEL: @test_vid_v_u8m8_m( @@ -264,7 +264,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m8_t test_vid_v_u8m8_m(vbool1_t mask, size_t vl) { - return vid_v_u8m8_m(mask, vl); + return __riscv_vid_v_u8m8_m(mask, vl); } // CHECK-RV64-LABEL: @test_vid_v_u16mf4_m( @@ -273,7 +273,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vid_v_u16mf4_m(vbool64_t mask, size_t vl) { - return vid_v_u16mf4_m(mask, vl); + return __riscv_vid_v_u16mf4_m(mask, vl); } // CHECK-RV64-LABEL: @test_vid_v_u16mf2_m( @@ -282,7 +282,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vid_v_u16mf2_m(vbool32_t mask, size_t vl) { - return vid_v_u16mf2_m(mask, vl); + return __riscv_vid_v_u16mf2_m(mask, vl); } // CHECK-RV64-LABEL: @test_vid_v_u16m1_m( @@ -291,7 +291,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vid_v_u16m1_m(vbool16_t mask, size_t vl) { - return vid_v_u16m1_m(mask, vl); + return __riscv_vid_v_u16m1_m(mask, vl); } // CHECK-RV64-LABEL: @test_vid_v_u16m2_m( @@ -300,7 +300,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vid_v_u16m2_m(vbool8_t mask, size_t vl) { - return vid_v_u16m2_m(mask, vl); + return __riscv_vid_v_u16m2_m(mask, vl); } // CHECK-RV64-LABEL: @test_vid_v_u16m4_m( @@ -309,7 +309,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_vid_v_u16m4_m(vbool4_t mask, size_t vl) { - return vid_v_u16m4_m(mask, vl); + return __riscv_vid_v_u16m4_m(mask, vl); } // CHECK-RV64-LABEL: @test_vid_v_u16m8_m( @@ -318,7 +318,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m8_t test_vid_v_u16m8_m(vbool2_t mask, size_t vl) { - return vid_v_u16m8_m(mask, vl); + return __riscv_vid_v_u16m8_m(mask, vl); } // CHECK-RV64-LABEL: @test_vid_v_u32mf2_m( @@ -327,7 +327,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vid_v_u32mf2_m(vbool64_t mask, size_t vl) { - return vid_v_u32mf2_m(mask, vl); + return __riscv_vid_v_u32mf2_m(mask, vl); } // CHECK-RV64-LABEL: @test_vid_v_u32m1_m( @@ -336,7 +336,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vid_v_u32m1_m(vbool32_t mask, size_t vl) { - return vid_v_u32m1_m(mask, vl); + return __riscv_vid_v_u32m1_m(mask, vl); } // CHECK-RV64-LABEL: @test_vid_v_u32m2_m( @@ -345,7 +345,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vid_v_u32m2_m(vbool16_t mask, size_t vl) { - return vid_v_u32m2_m(mask, vl); + return __riscv_vid_v_u32m2_m(mask, vl); } // CHECK-RV64-LABEL: @test_vid_v_u32m4_m( @@ -354,7 +354,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vid_v_u32m4_m(vbool8_t mask, size_t vl) { - return vid_v_u32m4_m(mask, vl); + return __riscv_vid_v_u32m4_m(mask, vl); } // CHECK-RV64-LABEL: @test_vid_v_u32m8_m( @@ -363,7 +363,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m8_t test_vid_v_u32m8_m(vbool4_t mask, size_t vl) { - return vid_v_u32m8_m(mask, vl); + return __riscv_vid_v_u32m8_m(mask, vl); } // CHECK-RV64-LABEL: @test_vid_v_u64m1_m( @@ -372,7 +372,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m1_t test_vid_v_u64m1_m(vbool64_t mask, size_t vl) { - return vid_v_u64m1_m(mask, vl); + return __riscv_vid_v_u64m1_m(mask, vl); } // CHECK-RV64-LABEL: @test_vid_v_u64m2_m( @@ -381,7 +381,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m2_t test_vid_v_u64m2_m(vbool32_t mask, size_t vl) { - return vid_v_u64m2_m(mask, vl); + return __riscv_vid_v_u64m2_m(mask, vl); } // CHECK-RV64-LABEL: @test_vid_v_u64m4_m( @@ -390,7 +390,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m4_t test_vid_v_u64m4_m(vbool16_t mask, size_t vl) { - return vid_v_u64m4_m(mask, vl); + return __riscv_vid_v_u64m4_m(mask, vl); } // CHECK-RV64-LABEL: @test_vid_v_u64m8_m( @@ -399,6 +399,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m8_t test_vid_v_u64m8_m(vbool8_t mask, size_t vl) { - return vid_v_u64m8_m(mask, vl); + return __riscv_vid_v_u64m8_m(mask, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/viota.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/viota.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/viota.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/viota.c @@ -12,7 +12,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf8_t test_viota_m_u8mf8(vbool64_t op1, size_t vl) { - return viota_m_u8mf8(op1, vl); + return __riscv_viota_m_u8mf8(op1, vl); } // CHECK-RV64-LABEL: @test_viota_m_u8mf4( @@ -21,7 +21,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf4_t test_viota_m_u8mf4(vbool32_t op1, size_t vl) { - return viota_m_u8mf4(op1, vl); + return __riscv_viota_m_u8mf4(op1, vl); } // CHECK-RV64-LABEL: @test_viota_m_u8mf2( @@ -30,7 +30,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf2_t test_viota_m_u8mf2(vbool16_t op1, size_t vl) { - return viota_m_u8mf2(op1, vl); + return __riscv_viota_m_u8mf2(op1, vl); } // CHECK-RV64-LABEL: @test_viota_m_u8m1( @@ -39,7 +39,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_viota_m_u8m1(vbool8_t op1, size_t vl) { - return viota_m_u8m1(op1, vl); + return __riscv_viota_m_u8m1(op1, vl); } // CHECK-RV64-LABEL: @test_viota_m_u8m2( @@ -48,7 +48,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m2_t test_viota_m_u8m2(vbool4_t op1, size_t vl) { - return viota_m_u8m2(op1, vl); + return __riscv_viota_m_u8m2(op1, vl); } // CHECK-RV64-LABEL: @test_viota_m_u8m4( @@ -57,7 +57,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m4_t test_viota_m_u8m4(vbool2_t op1, size_t vl) { - return viota_m_u8m4(op1, vl); + return __riscv_viota_m_u8m4(op1, vl); } // CHECK-RV64-LABEL: @test_viota_m_u8m8( @@ -66,7 +66,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m8_t test_viota_m_u8m8(vbool1_t op1, size_t vl) { - return viota_m_u8m8(op1, vl); + return __riscv_viota_m_u8m8(op1, vl); } // CHECK-RV64-LABEL: @test_viota_m_u16mf4( @@ -75,7 +75,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_viota_m_u16mf4(vbool64_t op1, size_t vl) { - return viota_m_u16mf4(op1, vl); + return __riscv_viota_m_u16mf4(op1, vl); } // CHECK-RV64-LABEL: @test_viota_m_u16mf2( @@ -84,7 +84,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_viota_m_u16mf2(vbool32_t op1, size_t vl) { - return viota_m_u16mf2(op1, vl); + return __riscv_viota_m_u16mf2(op1, vl); } // CHECK-RV64-LABEL: @test_viota_m_u16m1( @@ -93,7 +93,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_viota_m_u16m1(vbool16_t op1, size_t vl) { - return viota_m_u16m1(op1, vl); + return __riscv_viota_m_u16m1(op1, vl); } // CHECK-RV64-LABEL: @test_viota_m_u16m2( @@ -102,7 +102,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_viota_m_u16m2(vbool8_t op1, size_t vl) { - return viota_m_u16m2(op1, vl); + return __riscv_viota_m_u16m2(op1, vl); } // CHECK-RV64-LABEL: @test_viota_m_u16m4( @@ -111,7 +111,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_viota_m_u16m4(vbool4_t op1, size_t vl) { - return viota_m_u16m4(op1, vl); + return __riscv_viota_m_u16m4(op1, vl); } // CHECK-RV64-LABEL: @test_viota_m_u16m8( @@ -120,7 +120,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m8_t test_viota_m_u16m8(vbool2_t op1, size_t vl) { - return viota_m_u16m8(op1, vl); + return __riscv_viota_m_u16m8(op1, vl); } // CHECK-RV64-LABEL: @test_viota_m_u32mf2( @@ -129,7 +129,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_viota_m_u32mf2(vbool64_t op1, size_t vl) { - return viota_m_u32mf2(op1, vl); + return __riscv_viota_m_u32mf2(op1, vl); } // CHECK-RV64-LABEL: @test_viota_m_u32m1( @@ -138,7 +138,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_viota_m_u32m1(vbool32_t op1, size_t vl) { - return viota_m_u32m1(op1, vl); + return __riscv_viota_m_u32m1(op1, vl); } // CHECK-RV64-LABEL: @test_viota_m_u32m2( @@ -147,7 +147,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_viota_m_u32m2(vbool16_t op1, size_t vl) { - return viota_m_u32m2(op1, vl); + return __riscv_viota_m_u32m2(op1, vl); } // CHECK-RV64-LABEL: @test_viota_m_u32m4( @@ -156,7 +156,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_viota_m_u32m4(vbool8_t op1, size_t vl) { - return viota_m_u32m4(op1, vl); + return __riscv_viota_m_u32m4(op1, vl); } // CHECK-RV64-LABEL: @test_viota_m_u32m8( @@ -165,7 +165,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m8_t test_viota_m_u32m8(vbool4_t op1, size_t vl) { - return viota_m_u32m8(op1, vl); + return __riscv_viota_m_u32m8(op1, vl); } // CHECK-RV64-LABEL: @test_viota_m_u64m1( @@ -174,7 +174,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m1_t test_viota_m_u64m1(vbool64_t op1, size_t vl) { - return viota_m_u64m1(op1, vl); + return __riscv_viota_m_u64m1(op1, vl); } // CHECK-RV64-LABEL: @test_viota_m_u64m2( @@ -183,7 +183,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m2_t test_viota_m_u64m2(vbool32_t op1, size_t vl) { - return viota_m_u64m2(op1, vl); + return __riscv_viota_m_u64m2(op1, vl); } // CHECK-RV64-LABEL: @test_viota_m_u64m4( @@ -192,7 +192,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m4_t test_viota_m_u64m4(vbool16_t op1, size_t vl) { - return viota_m_u64m4(op1, vl); + return __riscv_viota_m_u64m4(op1, vl); } // CHECK-RV64-LABEL: @test_viota_m_u64m8( @@ -201,7 +201,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m8_t test_viota_m_u64m8(vbool8_t op1, size_t vl) { - return viota_m_u64m8(op1, vl); + return __riscv_viota_m_u64m8(op1, vl); } // CHECK-RV64-LABEL: @test_viota_m_u8mf8_m( @@ -210,7 +210,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf8_t test_viota_m_u8mf8_m(vbool64_t mask, vbool64_t op1, size_t vl) { - return viota_m_u8mf8_m(mask, op1, vl); + return __riscv_viota_m_u8mf8_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_viota_m_u8mf4_m( @@ -219,7 +219,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf4_t test_viota_m_u8mf4_m(vbool32_t mask, vbool32_t op1, size_t vl) { - return viota_m_u8mf4_m(mask, op1, vl); + return __riscv_viota_m_u8mf4_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_viota_m_u8mf2_m( @@ -228,7 +228,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf2_t test_viota_m_u8mf2_m(vbool16_t mask, vbool16_t op1, size_t vl) { - return viota_m_u8mf2_m(mask, op1, vl); + return __riscv_viota_m_u8mf2_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_viota_m_u8m1_m( @@ -237,7 +237,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_viota_m_u8m1_m(vbool8_t mask, vbool8_t op1, size_t vl) { - return viota_m_u8m1_m(mask, op1, vl); + return __riscv_viota_m_u8m1_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_viota_m_u8m2_m( @@ -246,7 +246,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m2_t test_viota_m_u8m2_m(vbool4_t mask, vbool4_t op1, size_t vl) { - return viota_m_u8m2_m(mask, op1, vl); + return __riscv_viota_m_u8m2_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_viota_m_u8m4_m( @@ -255,7 +255,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m4_t test_viota_m_u8m4_m(vbool2_t mask, vbool2_t op1, size_t vl) { - return viota_m_u8m4_m(mask, op1, vl); + return __riscv_viota_m_u8m4_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_viota_m_u8m8_m( @@ -264,7 +264,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m8_t test_viota_m_u8m8_m(vbool1_t mask, vbool1_t op1, size_t vl) { - return viota_m_u8m8_m(mask, op1, vl); + return __riscv_viota_m_u8m8_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_viota_m_u16mf4_m( @@ -273,7 +273,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_viota_m_u16mf4_m(vbool64_t mask, vbool64_t op1, size_t vl) { - return viota_m_u16mf4_m(mask, op1, vl); + return __riscv_viota_m_u16mf4_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_viota_m_u16mf2_m( @@ -282,7 +282,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_viota_m_u16mf2_m(vbool32_t mask, vbool32_t op1, size_t vl) { - return viota_m_u16mf2_m(mask, op1, vl); + return __riscv_viota_m_u16mf2_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_viota_m_u16m1_m( @@ -291,7 +291,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_viota_m_u16m1_m(vbool16_t mask, vbool16_t op1, size_t vl) { - return viota_m_u16m1_m(mask, op1, vl); + return __riscv_viota_m_u16m1_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_viota_m_u16m2_m( @@ -300,7 +300,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_viota_m_u16m2_m(vbool8_t mask, vbool8_t op1, size_t vl) { - return viota_m_u16m2_m(mask, op1, vl); + return __riscv_viota_m_u16m2_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_viota_m_u16m4_m( @@ -309,7 +309,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_viota_m_u16m4_m(vbool4_t mask, vbool4_t op1, size_t vl) { - return viota_m_u16m4_m(mask, op1, vl); + return __riscv_viota_m_u16m4_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_viota_m_u16m8_m( @@ -318,7 +318,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m8_t test_viota_m_u16m8_m(vbool2_t mask, vbool2_t op1, size_t vl) { - return viota_m_u16m8_m(mask, op1, vl); + return __riscv_viota_m_u16m8_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_viota_m_u32mf2_m( @@ -327,7 +327,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_viota_m_u32mf2_m(vbool64_t mask, vbool64_t op1, size_t vl) { - return viota_m_u32mf2_m(mask, op1, vl); + return __riscv_viota_m_u32mf2_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_viota_m_u32m1_m( @@ -336,7 +336,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_viota_m_u32m1_m(vbool32_t mask, vbool32_t op1, size_t vl) { - return viota_m_u32m1_m(mask, op1, vl); + return __riscv_viota_m_u32m1_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_viota_m_u32m2_m( @@ -345,7 +345,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_viota_m_u32m2_m(vbool16_t mask, vbool16_t op1, size_t vl) { - return viota_m_u32m2_m(mask, op1, vl); + return __riscv_viota_m_u32m2_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_viota_m_u32m4_m( @@ -354,7 +354,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_viota_m_u32m4_m(vbool8_t mask, vbool8_t op1, size_t vl) { - return viota_m_u32m4_m(mask, op1, vl); + return __riscv_viota_m_u32m4_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_viota_m_u32m8_m( @@ -363,7 +363,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m8_t test_viota_m_u32m8_m(vbool4_t mask, vbool4_t op1, size_t vl) { - return viota_m_u32m8_m(mask, op1, vl); + return __riscv_viota_m_u32m8_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_viota_m_u64m1_m( @@ -372,7 +372,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m1_t test_viota_m_u64m1_m(vbool64_t mask, vbool64_t op1, size_t vl) { - return viota_m_u64m1_m(mask, op1, vl); + return __riscv_viota_m_u64m1_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_viota_m_u64m2_m( @@ -381,7 +381,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m2_t test_viota_m_u64m2_m(vbool32_t mask, vbool32_t op1, size_t vl) { - return viota_m_u64m2_m(mask, op1, vl); + return __riscv_viota_m_u64m2_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_viota_m_u64m4_m( @@ -390,7 +390,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m4_t test_viota_m_u64m4_m(vbool16_t mask, vbool16_t op1, size_t vl) { - return viota_m_u64m4_m(mask, op1, vl); + return __riscv_viota_m_u64m4_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_viota_m_u64m8_m( @@ -399,6 +399,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m8_t test_viota_m_u64m8_m(vbool8_t mask, vbool8_t op1, size_t vl) { - return viota_m_u64m8_m(mask, op1, vl); + return __riscv_viota_m_u64m8_m(mask, op1, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vle16.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vle16.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vle16.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vle16.c @@ -13,7 +13,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vle16_v_f16mf4(const _Float16 *base, size_t vl) { - return vle16_v_f16mf4(base, vl); + return __riscv_vle16_v_f16mf4(base, vl); } // CHECK-RV64-LABEL: @test_vle16_v_f16mf2( @@ -22,7 +22,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vle16_v_f16mf2(const _Float16 *base, size_t vl) { - return vle16_v_f16mf2(base, vl); + return __riscv_vle16_v_f16mf2(base, vl); } // CHECK-RV64-LABEL: @test_vle16_v_f16m1( @@ -31,7 +31,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vle16_v_f16m1(const _Float16 *base, size_t vl) { - return vle16_v_f16m1(base, vl); + return __riscv_vle16_v_f16m1(base, vl); } // CHECK-RV64-LABEL: @test_vle16_v_f16m2( @@ -40,7 +40,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vle16_v_f16m2(const _Float16 *base, size_t vl) { - return vle16_v_f16m2(base, vl); + return __riscv_vle16_v_f16m2(base, vl); } // CHECK-RV64-LABEL: @test_vle16_v_f16m4( @@ -49,7 +49,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vle16_v_f16m4(const _Float16 *base, size_t vl) { - return vle16_v_f16m4(base, vl); + return __riscv_vle16_v_f16m4(base, vl); } // CHECK-RV64-LABEL: @test_vle16_v_f16m8( @@ -58,7 +58,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vle16_v_f16m8(const _Float16 *base, size_t vl) { - return vle16_v_f16m8(base, vl); + return __riscv_vle16_v_f16m8(base, vl); } // CHECK-RV64-LABEL: @test_vle16_v_i16mf4( @@ -67,7 +67,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vle16_v_i16mf4(const int16_t *base, size_t vl) { - return vle16_v_i16mf4(base, vl); + return __riscv_vle16_v_i16mf4(base, vl); } // CHECK-RV64-LABEL: @test_vle16_v_i16mf2( @@ -76,7 +76,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vle16_v_i16mf2(const int16_t *base, size_t vl) { - return vle16_v_i16mf2(base, vl); + return __riscv_vle16_v_i16mf2(base, vl); } // CHECK-RV64-LABEL: @test_vle16_v_i16m1( @@ -85,7 +85,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vle16_v_i16m1(const int16_t *base, size_t vl) { - return vle16_v_i16m1(base, vl); + return __riscv_vle16_v_i16m1(base, vl); } // CHECK-RV64-LABEL: @test_vle16_v_i16m2( @@ -94,7 +94,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vle16_v_i16m2(const int16_t *base, size_t vl) { - return vle16_v_i16m2(base, vl); + return __riscv_vle16_v_i16m2(base, vl); } // CHECK-RV64-LABEL: @test_vle16_v_i16m4( @@ -103,7 +103,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vle16_v_i16m4(const int16_t *base, size_t vl) { - return vle16_v_i16m4(base, vl); + return __riscv_vle16_v_i16m4(base, vl); } // CHECK-RV64-LABEL: @test_vle16_v_i16m8( @@ -112,7 +112,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m8_t test_vle16_v_i16m8(const int16_t *base, size_t vl) { - return vle16_v_i16m8(base, vl); + return __riscv_vle16_v_i16m8(base, vl); } // CHECK-RV64-LABEL: @test_vle16_v_u16mf4( @@ -121,7 +121,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vle16_v_u16mf4(const uint16_t *base, size_t vl) { - return vle16_v_u16mf4(base, vl); + return __riscv_vle16_v_u16mf4(base, vl); } // CHECK-RV64-LABEL: @test_vle16_v_u16mf2( @@ -130,7 +130,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vle16_v_u16mf2(const uint16_t *base, size_t vl) { - return vle16_v_u16mf2(base, vl); + return __riscv_vle16_v_u16mf2(base, vl); } // CHECK-RV64-LABEL: @test_vle16_v_u16m1( @@ -139,7 +139,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vle16_v_u16m1(const uint16_t *base, size_t vl) { - return vle16_v_u16m1(base, vl); + return __riscv_vle16_v_u16m1(base, vl); } // CHECK-RV64-LABEL: @test_vle16_v_u16m2( @@ -148,7 +148,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vle16_v_u16m2(const uint16_t *base, size_t vl) { - return vle16_v_u16m2(base, vl); + return __riscv_vle16_v_u16m2(base, vl); } // CHECK-RV64-LABEL: @test_vle16_v_u16m4( @@ -157,7 +157,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_vle16_v_u16m4(const uint16_t *base, size_t vl) { - return vle16_v_u16m4(base, vl); + return __riscv_vle16_v_u16m4(base, vl); } // CHECK-RV64-LABEL: @test_vle16_v_u16m8( @@ -166,7 +166,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m8_t test_vle16_v_u16m8(const uint16_t *base, size_t vl) { - return vle16_v_u16m8(base, vl); + return __riscv_vle16_v_u16m8(base, vl); } // CHECK-RV64-LABEL: @test_vle16_v_f16mf4_m( @@ -175,7 +175,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vle16_v_f16mf4_m(vbool64_t mask, const _Float16 *base, size_t vl) { - return vle16_v_f16mf4_m(mask, base, vl); + return __riscv_vle16_v_f16mf4_m(mask, base, vl); } // CHECK-RV64-LABEL: @test_vle16_v_f16mf2_m( @@ -184,7 +184,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vle16_v_f16mf2_m(vbool32_t mask, const _Float16 *base, size_t vl) { - return vle16_v_f16mf2_m(mask, base, vl); + return __riscv_vle16_v_f16mf2_m(mask, base, vl); } // CHECK-RV64-LABEL: @test_vle16_v_f16m1_m( @@ -193,7 +193,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vle16_v_f16m1_m(vbool16_t mask, const _Float16 *base, size_t vl) { - return vle16_v_f16m1_m(mask, base, vl); + return __riscv_vle16_v_f16m1_m(mask, base, vl); } // CHECK-RV64-LABEL: @test_vle16_v_f16m2_m( @@ -202,7 +202,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vle16_v_f16m2_m(vbool8_t mask, const _Float16 *base, size_t vl) { - return vle16_v_f16m2_m(mask, base, vl); + return __riscv_vle16_v_f16m2_m(mask, base, vl); } // CHECK-RV64-LABEL: @test_vle16_v_f16m4_m( @@ -211,7 +211,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vle16_v_f16m4_m(vbool4_t mask, const _Float16 *base, size_t vl) { - return vle16_v_f16m4_m(mask, base, vl); + return __riscv_vle16_v_f16m4_m(mask, base, vl); } // CHECK-RV64-LABEL: @test_vle16_v_f16m8_m( @@ -220,7 +220,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vle16_v_f16m8_m(vbool2_t mask, const _Float16 *base, size_t vl) { - return vle16_v_f16m8_m(mask, base, vl); + return __riscv_vle16_v_f16m8_m(mask, base, vl); } // CHECK-RV64-LABEL: @test_vle16_v_i16mf4_m( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vle16_v_i16mf4_m(vbool64_t mask, const int16_t *base, size_t vl) { - return vle16_v_i16mf4_m(mask, base, vl); + return __riscv_vle16_v_i16mf4_m(mask, base, vl); } // CHECK-RV64-LABEL: @test_vle16_v_i16mf2_m( @@ -238,7 +238,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vle16_v_i16mf2_m(vbool32_t mask, const int16_t *base, size_t vl) { - return vle16_v_i16mf2_m(mask, base, vl); + return __riscv_vle16_v_i16mf2_m(mask, base, vl); } // CHECK-RV64-LABEL: @test_vle16_v_i16m1_m( @@ -247,7 +247,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vle16_v_i16m1_m(vbool16_t mask, const int16_t *base, size_t vl) { - return vle16_v_i16m1_m(mask, base, vl); + return __riscv_vle16_v_i16m1_m(mask, base, vl); } // CHECK-RV64-LABEL: @test_vle16_v_i16m2_m( @@ -256,7 +256,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vle16_v_i16m2_m(vbool8_t mask, const int16_t *base, size_t vl) { - return vle16_v_i16m2_m(mask, base, vl); + return __riscv_vle16_v_i16m2_m(mask, base, vl); } // CHECK-RV64-LABEL: @test_vle16_v_i16m4_m( @@ -265,7 +265,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vle16_v_i16m4_m(vbool4_t mask, const int16_t *base, size_t vl) { - return vle16_v_i16m4_m(mask, base, vl); + return __riscv_vle16_v_i16m4_m(mask, base, vl); } // CHECK-RV64-LABEL: @test_vle16_v_i16m8_m( @@ -274,7 +274,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m8_t test_vle16_v_i16m8_m(vbool2_t mask, const int16_t *base, size_t vl) { - return vle16_v_i16m8_m(mask, base, vl); + return __riscv_vle16_v_i16m8_m(mask, base, vl); } // CHECK-RV64-LABEL: @test_vle16_v_u16mf4_m( @@ -283,7 +283,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vle16_v_u16mf4_m(vbool64_t mask, const uint16_t *base, size_t vl) { - return vle16_v_u16mf4_m(mask, base, vl); + return __riscv_vle16_v_u16mf4_m(mask, base, vl); } // CHECK-RV64-LABEL: @test_vle16_v_u16mf2_m( @@ -292,7 +292,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vle16_v_u16mf2_m(vbool32_t mask, const uint16_t *base, size_t vl) { - return vle16_v_u16mf2_m(mask, base, vl); + return __riscv_vle16_v_u16mf2_m(mask, base, vl); } // CHECK-RV64-LABEL: @test_vle16_v_u16m1_m( @@ -301,7 +301,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vle16_v_u16m1_m(vbool16_t mask, const uint16_t *base, size_t vl) { - return vle16_v_u16m1_m(mask, base, vl); + return __riscv_vle16_v_u16m1_m(mask, base, vl); } // CHECK-RV64-LABEL: @test_vle16_v_u16m2_m( @@ -310,7 +310,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vle16_v_u16m2_m(vbool8_t mask, const uint16_t *base, size_t vl) { - return vle16_v_u16m2_m(mask, base, vl); + return __riscv_vle16_v_u16m2_m(mask, base, vl); } // CHECK-RV64-LABEL: @test_vle16_v_u16m4_m( @@ -319,7 +319,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_vle16_v_u16m4_m(vbool4_t mask, const uint16_t *base, size_t vl) { - return vle16_v_u16m4_m(mask, base, vl); + return __riscv_vle16_v_u16m4_m(mask, base, vl); } // CHECK-RV64-LABEL: @test_vle16_v_u16m8_m( @@ -328,6 +328,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m8_t test_vle16_v_u16m8_m(vbool2_t mask, const uint16_t *base, size_t vl) { - return vle16_v_u16m8_m(mask, base, vl); + return __riscv_vle16_v_u16m8_m(mask, base, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vle16ff.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vle16ff.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vle16ff.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vle16ff.c @@ -16,7 +16,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vfloat16mf4_t test_vle16ff_v_f16mf4(const _Float16 *base, size_t *new_vl, size_t vl) { - return vle16ff_v_f16mf4(base, new_vl, vl); + return __riscv_vle16ff_v_f16mf4(base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle16ff_v_f16mf2( @@ -28,7 +28,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vfloat16mf2_t test_vle16ff_v_f16mf2(const _Float16 *base, size_t *new_vl, size_t vl) { - return vle16ff_v_f16mf2(base, new_vl, vl); + return __riscv_vle16ff_v_f16mf2(base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle16ff_v_f16m1( @@ -40,7 +40,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vfloat16m1_t test_vle16ff_v_f16m1(const _Float16 *base, size_t *new_vl, size_t vl) { - return vle16ff_v_f16m1(base, new_vl, vl); + return __riscv_vle16ff_v_f16m1(base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle16ff_v_f16m2( @@ -52,7 +52,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vfloat16m2_t test_vle16ff_v_f16m2(const _Float16 *base, size_t *new_vl, size_t vl) { - return vle16ff_v_f16m2(base, new_vl, vl); + return __riscv_vle16ff_v_f16m2(base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle16ff_v_f16m4( @@ -64,7 +64,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vfloat16m4_t test_vle16ff_v_f16m4(const _Float16 *base, size_t *new_vl, size_t vl) { - return vle16ff_v_f16m4(base, new_vl, vl); + return __riscv_vle16ff_v_f16m4(base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle16ff_v_f16m8( @@ -76,7 +76,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vfloat16m8_t test_vle16ff_v_f16m8(const _Float16 *base, size_t *new_vl, size_t vl) { - return vle16ff_v_f16m8(base, new_vl, vl); + return __riscv_vle16ff_v_f16m8(base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle16ff_v_i16mf4( @@ -88,7 +88,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vint16mf4_t test_vle16ff_v_i16mf4(const int16_t *base, size_t *new_vl, size_t vl) { - return vle16ff_v_i16mf4(base, new_vl, vl); + return __riscv_vle16ff_v_i16mf4(base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle16ff_v_i16mf2( @@ -100,7 +100,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vint16mf2_t test_vle16ff_v_i16mf2(const int16_t *base, size_t *new_vl, size_t vl) { - return vle16ff_v_i16mf2(base, new_vl, vl); + return __riscv_vle16ff_v_i16mf2(base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle16ff_v_i16m1( @@ -112,7 +112,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vint16m1_t test_vle16ff_v_i16m1(const int16_t *base, size_t *new_vl, size_t vl) { - return vle16ff_v_i16m1(base, new_vl, vl); + return __riscv_vle16ff_v_i16m1(base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle16ff_v_i16m2( @@ -124,7 +124,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vint16m2_t test_vle16ff_v_i16m2(const int16_t *base, size_t *new_vl, size_t vl) { - return vle16ff_v_i16m2(base, new_vl, vl); + return __riscv_vle16ff_v_i16m2(base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle16ff_v_i16m4( @@ -136,7 +136,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vint16m4_t test_vle16ff_v_i16m4(const int16_t *base, size_t *new_vl, size_t vl) { - return vle16ff_v_i16m4(base, new_vl, vl); + return __riscv_vle16ff_v_i16m4(base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle16ff_v_i16m8( @@ -148,7 +148,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vint16m8_t test_vle16ff_v_i16m8(const int16_t *base, size_t *new_vl, size_t vl) { - return vle16ff_v_i16m8(base, new_vl, vl); + return __riscv_vle16ff_v_i16m8(base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle16ff_v_u16mf4( @@ -160,7 +160,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vuint16mf4_t test_vle16ff_v_u16mf4(const uint16_t *base, size_t *new_vl, size_t vl) { - return vle16ff_v_u16mf4(base, new_vl, vl); + return __riscv_vle16ff_v_u16mf4(base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle16ff_v_u16mf2( @@ -172,7 +172,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vuint16mf2_t test_vle16ff_v_u16mf2(const uint16_t *base, size_t *new_vl, size_t vl) { - return vle16ff_v_u16mf2(base, new_vl, vl); + return __riscv_vle16ff_v_u16mf2(base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle16ff_v_u16m1( @@ -184,7 +184,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vuint16m1_t test_vle16ff_v_u16m1(const uint16_t *base, size_t *new_vl, size_t vl) { - return vle16ff_v_u16m1(base, new_vl, vl); + return __riscv_vle16ff_v_u16m1(base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle16ff_v_u16m2( @@ -196,7 +196,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vuint16m2_t test_vle16ff_v_u16m2(const uint16_t *base, size_t *new_vl, size_t vl) { - return vle16ff_v_u16m2(base, new_vl, vl); + return __riscv_vle16ff_v_u16m2(base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle16ff_v_u16m4( @@ -208,7 +208,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vuint16m4_t test_vle16ff_v_u16m4(const uint16_t *base, size_t *new_vl, size_t vl) { - return vle16ff_v_u16m4(base, new_vl, vl); + return __riscv_vle16ff_v_u16m4(base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle16ff_v_u16m8( @@ -220,7 +220,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vuint16m8_t test_vle16ff_v_u16m8(const uint16_t *base, size_t *new_vl, size_t vl) { - return vle16ff_v_u16m8(base, new_vl, vl); + return __riscv_vle16ff_v_u16m8(base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle16ff_v_f16mf4_m( @@ -232,7 +232,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vfloat16mf4_t test_vle16ff_v_f16mf4_m(vbool64_t mask, const _Float16 *base, size_t *new_vl, size_t vl) { - return vle16ff_v_f16mf4_m(mask, base, new_vl, vl); + return __riscv_vle16ff_v_f16mf4_m(mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle16ff_v_f16mf2_m( @@ -244,7 +244,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vfloat16mf2_t test_vle16ff_v_f16mf2_m(vbool32_t mask, const _Float16 *base, size_t *new_vl, size_t vl) { - return vle16ff_v_f16mf2_m(mask, base, new_vl, vl); + return __riscv_vle16ff_v_f16mf2_m(mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle16ff_v_f16m1_m( @@ -256,7 +256,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vfloat16m1_t test_vle16ff_v_f16m1_m(vbool16_t mask, const _Float16 *base, size_t *new_vl, size_t vl) { - return vle16ff_v_f16m1_m(mask, base, new_vl, vl); + return __riscv_vle16ff_v_f16m1_m(mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle16ff_v_f16m2_m( @@ -268,7 +268,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vfloat16m2_t test_vle16ff_v_f16m2_m(vbool8_t mask, const _Float16 *base, size_t *new_vl, size_t vl) { - return vle16ff_v_f16m2_m(mask, base, new_vl, vl); + return __riscv_vle16ff_v_f16m2_m(mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle16ff_v_f16m4_m( @@ -280,7 +280,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vfloat16m4_t test_vle16ff_v_f16m4_m(vbool4_t mask, const _Float16 *base, size_t *new_vl, size_t vl) { - return vle16ff_v_f16m4_m(mask, base, new_vl, vl); + return __riscv_vle16ff_v_f16m4_m(mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle16ff_v_f16m8_m( @@ -292,7 +292,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vfloat16m8_t test_vle16ff_v_f16m8_m(vbool2_t mask, const _Float16 *base, size_t *new_vl, size_t vl) { - return vle16ff_v_f16m8_m(mask, base, new_vl, vl); + return __riscv_vle16ff_v_f16m8_m(mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle16ff_v_i16mf4_m( @@ -304,7 +304,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vint16mf4_t test_vle16ff_v_i16mf4_m(vbool64_t mask, const int16_t *base, size_t *new_vl, size_t vl) { - return vle16ff_v_i16mf4_m(mask, base, new_vl, vl); + return __riscv_vle16ff_v_i16mf4_m(mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle16ff_v_i16mf2_m( @@ -316,7 +316,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vint16mf2_t test_vle16ff_v_i16mf2_m(vbool32_t mask, const int16_t *base, size_t *new_vl, size_t vl) { - return vle16ff_v_i16mf2_m(mask, base, new_vl, vl); + return __riscv_vle16ff_v_i16mf2_m(mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle16ff_v_i16m1_m( @@ -328,7 +328,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vint16m1_t test_vle16ff_v_i16m1_m(vbool16_t mask, const int16_t *base, size_t *new_vl, size_t vl) { - return vle16ff_v_i16m1_m(mask, base, new_vl, vl); + return __riscv_vle16ff_v_i16m1_m(mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle16ff_v_i16m2_m( @@ -340,7 +340,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vint16m2_t test_vle16ff_v_i16m2_m(vbool8_t mask, const int16_t *base, size_t *new_vl, size_t vl) { - return vle16ff_v_i16m2_m(mask, base, new_vl, vl); + return __riscv_vle16ff_v_i16m2_m(mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle16ff_v_i16m4_m( @@ -352,7 +352,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vint16m4_t test_vle16ff_v_i16m4_m(vbool4_t mask, const int16_t *base, size_t *new_vl, size_t vl) { - return vle16ff_v_i16m4_m(mask, base, new_vl, vl); + return __riscv_vle16ff_v_i16m4_m(mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle16ff_v_i16m8_m( @@ -364,7 +364,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vint16m8_t test_vle16ff_v_i16m8_m(vbool2_t mask, const int16_t *base, size_t *new_vl, size_t vl) { - return vle16ff_v_i16m8_m(mask, base, new_vl, vl); + return __riscv_vle16ff_v_i16m8_m(mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle16ff_v_u16mf4_m( @@ -376,7 +376,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vuint16mf4_t test_vle16ff_v_u16mf4_m(vbool64_t mask, const uint16_t *base, size_t *new_vl, size_t vl) { - return vle16ff_v_u16mf4_m(mask, base, new_vl, vl); + return __riscv_vle16ff_v_u16mf4_m(mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle16ff_v_u16mf2_m( @@ -388,7 +388,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vuint16mf2_t test_vle16ff_v_u16mf2_m(vbool32_t mask, const uint16_t *base, size_t *new_vl, size_t vl) { - return vle16ff_v_u16mf2_m(mask, base, new_vl, vl); + return __riscv_vle16ff_v_u16mf2_m(mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle16ff_v_u16m1_m( @@ -400,7 +400,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vuint16m1_t test_vle16ff_v_u16m1_m(vbool16_t mask, const uint16_t *base, size_t *new_vl, size_t vl) { - return vle16ff_v_u16m1_m(mask, base, new_vl, vl); + return __riscv_vle16ff_v_u16m1_m(mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle16ff_v_u16m2_m( @@ -412,7 +412,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vuint16m2_t test_vle16ff_v_u16m2_m(vbool8_t mask, const uint16_t *base, size_t *new_vl, size_t vl) { - return vle16ff_v_u16m2_m(mask, base, new_vl, vl); + return __riscv_vle16ff_v_u16m2_m(mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle16ff_v_u16m4_m( @@ -424,7 +424,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vuint16m4_t test_vle16ff_v_u16m4_m(vbool4_t mask, const uint16_t *base, size_t *new_vl, size_t vl) { - return vle16ff_v_u16m4_m(mask, base, new_vl, vl); + return __riscv_vle16ff_v_u16m4_m(mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle16ff_v_u16m8_m( @@ -436,6 +436,6 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vuint16m8_t test_vle16ff_v_u16m8_m(vbool2_t mask, const uint16_t *base, size_t *new_vl, size_t vl) { - return vle16ff_v_u16m8_m(mask, base, new_vl, vl); + return __riscv_vle16ff_v_u16m8_m(mask, base, new_vl, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vle32.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vle32.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vle32.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vle32.c @@ -13,7 +13,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vle32_v_f32mf2(const float *base, size_t vl) { - return vle32_v_f32mf2(base, vl); + return __riscv_vle32_v_f32mf2(base, vl); } // CHECK-RV64-LABEL: @test_vle32_v_f32m1( @@ -22,7 +22,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vle32_v_f32m1(const float *base, size_t vl) { - return vle32_v_f32m1(base, vl); + return __riscv_vle32_v_f32m1(base, vl); } // CHECK-RV64-LABEL: @test_vle32_v_f32m2( @@ -31,7 +31,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vle32_v_f32m2(const float *base, size_t vl) { - return vle32_v_f32m2(base, vl); + return __riscv_vle32_v_f32m2(base, vl); } // CHECK-RV64-LABEL: @test_vle32_v_f32m4( @@ -40,7 +40,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vle32_v_f32m4(const float *base, size_t vl) { - return vle32_v_f32m4(base, vl); + return __riscv_vle32_v_f32m4(base, vl); } // CHECK-RV64-LABEL: @test_vle32_v_f32m8( @@ -49,7 +49,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vle32_v_f32m8(const float *base, size_t vl) { - return vle32_v_f32m8(base, vl); + return __riscv_vle32_v_f32m8(base, vl); } // CHECK-RV64-LABEL: @test_vle32_v_i32mf2( @@ -58,7 +58,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vle32_v_i32mf2(const int32_t *base, size_t vl) { - return vle32_v_i32mf2(base, vl); + return __riscv_vle32_v_i32mf2(base, vl); } // CHECK-RV64-LABEL: @test_vle32_v_i32m1( @@ -67,7 +67,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vle32_v_i32m1(const int32_t *base, size_t vl) { - return vle32_v_i32m1(base, vl); + return __riscv_vle32_v_i32m1(base, vl); } // CHECK-RV64-LABEL: @test_vle32_v_i32m2( @@ -76,7 +76,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vle32_v_i32m2(const int32_t *base, size_t vl) { - return vle32_v_i32m2(base, vl); + return __riscv_vle32_v_i32m2(base, vl); } // CHECK-RV64-LABEL: @test_vle32_v_i32m4( @@ -85,7 +85,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vle32_v_i32m4(const int32_t *base, size_t vl) { - return vle32_v_i32m4(base, vl); + return __riscv_vle32_v_i32m4(base, vl); } // CHECK-RV64-LABEL: @test_vle32_v_i32m8( @@ -94,7 +94,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m8_t test_vle32_v_i32m8(const int32_t *base, size_t vl) { - return vle32_v_i32m8(base, vl); + return __riscv_vle32_v_i32m8(base, vl); } // CHECK-RV64-LABEL: @test_vle32_v_u32mf2( @@ -103,7 +103,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vle32_v_u32mf2(const uint32_t *base, size_t vl) { - return vle32_v_u32mf2(base, vl); + return __riscv_vle32_v_u32mf2(base, vl); } // CHECK-RV64-LABEL: @test_vle32_v_u32m1( @@ -112,7 +112,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vle32_v_u32m1(const uint32_t *base, size_t vl) { - return vle32_v_u32m1(base, vl); + return __riscv_vle32_v_u32m1(base, vl); } // CHECK-RV64-LABEL: @test_vle32_v_u32m2( @@ -121,7 +121,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vle32_v_u32m2(const uint32_t *base, size_t vl) { - return vle32_v_u32m2(base, vl); + return __riscv_vle32_v_u32m2(base, vl); } // CHECK-RV64-LABEL: @test_vle32_v_u32m4( @@ -130,7 +130,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vle32_v_u32m4(const uint32_t *base, size_t vl) { - return vle32_v_u32m4(base, vl); + return __riscv_vle32_v_u32m4(base, vl); } // CHECK-RV64-LABEL: @test_vle32_v_u32m8( @@ -139,7 +139,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m8_t test_vle32_v_u32m8(const uint32_t *base, size_t vl) { - return vle32_v_u32m8(base, vl); + return __riscv_vle32_v_u32m8(base, vl); } // CHECK-RV64-LABEL: @test_vle32_v_f32mf2_m( @@ -148,7 +148,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vle32_v_f32mf2_m(vbool64_t mask, const float *base, size_t vl) { - return vle32_v_f32mf2_m(mask, base, vl); + return __riscv_vle32_v_f32mf2_m(mask, base, vl); } // CHECK-RV64-LABEL: @test_vle32_v_f32m1_m( @@ -157,7 +157,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vle32_v_f32m1_m(vbool32_t mask, const float *base, size_t vl) { - return vle32_v_f32m1_m(mask, base, vl); + return __riscv_vle32_v_f32m1_m(mask, base, vl); } // CHECK-RV64-LABEL: @test_vle32_v_f32m2_m( @@ -166,7 +166,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vle32_v_f32m2_m(vbool16_t mask, const float *base, size_t vl) { - return vle32_v_f32m2_m(mask, base, vl); + return __riscv_vle32_v_f32m2_m(mask, base, vl); } // CHECK-RV64-LABEL: @test_vle32_v_f32m4_m( @@ -175,7 +175,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vle32_v_f32m4_m(vbool8_t mask, const float *base, size_t vl) { - return vle32_v_f32m4_m(mask, base, vl); + return __riscv_vle32_v_f32m4_m(mask, base, vl); } // CHECK-RV64-LABEL: @test_vle32_v_f32m8_m( @@ -184,7 +184,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vle32_v_f32m8_m(vbool4_t mask, const float *base, size_t vl) { - return vle32_v_f32m8_m(mask, base, vl); + return __riscv_vle32_v_f32m8_m(mask, base, vl); } // CHECK-RV64-LABEL: @test_vle32_v_i32mf2_m( @@ -193,7 +193,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vle32_v_i32mf2_m(vbool64_t mask, const int32_t *base, size_t vl) { - return vle32_v_i32mf2_m(mask, base, vl); + return __riscv_vle32_v_i32mf2_m(mask, base, vl); } // CHECK-RV64-LABEL: @test_vle32_v_i32m1_m( @@ -202,7 +202,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vle32_v_i32m1_m(vbool32_t mask, const int32_t *base, size_t vl) { - return vle32_v_i32m1_m(mask, base, vl); + return __riscv_vle32_v_i32m1_m(mask, base, vl); } // CHECK-RV64-LABEL: @test_vle32_v_i32m2_m( @@ -211,7 +211,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vle32_v_i32m2_m(vbool16_t mask, const int32_t *base, size_t vl) { - return vle32_v_i32m2_m(mask, base, vl); + return __riscv_vle32_v_i32m2_m(mask, base, vl); } // CHECK-RV64-LABEL: @test_vle32_v_i32m4_m( @@ -220,7 +220,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vle32_v_i32m4_m(vbool8_t mask, const int32_t *base, size_t vl) { - return vle32_v_i32m4_m(mask, base, vl); + return __riscv_vle32_v_i32m4_m(mask, base, vl); } // CHECK-RV64-LABEL: @test_vle32_v_i32m8_m( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m8_t test_vle32_v_i32m8_m(vbool4_t mask, const int32_t *base, size_t vl) { - return vle32_v_i32m8_m(mask, base, vl); + return __riscv_vle32_v_i32m8_m(mask, base, vl); } // CHECK-RV64-LABEL: @test_vle32_v_u32mf2_m( @@ -238,7 +238,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vle32_v_u32mf2_m(vbool64_t mask, const uint32_t *base, size_t vl) { - return vle32_v_u32mf2_m(mask, base, vl); + return __riscv_vle32_v_u32mf2_m(mask, base, vl); } // CHECK-RV64-LABEL: @test_vle32_v_u32m1_m( @@ -247,7 +247,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vle32_v_u32m1_m(vbool32_t mask, const uint32_t *base, size_t vl) { - return vle32_v_u32m1_m(mask, base, vl); + return __riscv_vle32_v_u32m1_m(mask, base, vl); } // CHECK-RV64-LABEL: @test_vle32_v_u32m2_m( @@ -256,7 +256,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vle32_v_u32m2_m(vbool16_t mask, const uint32_t *base, size_t vl) { - return vle32_v_u32m2_m(mask, base, vl); + return __riscv_vle32_v_u32m2_m(mask, base, vl); } // CHECK-RV64-LABEL: @test_vle32_v_u32m4_m( @@ -265,7 +265,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vle32_v_u32m4_m(vbool8_t mask, const uint32_t *base, size_t vl) { - return vle32_v_u32m4_m(mask, base, vl); + return __riscv_vle32_v_u32m4_m(mask, base, vl); } // CHECK-RV64-LABEL: @test_vle32_v_u32m8_m( @@ -274,6 +274,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m8_t test_vle32_v_u32m8_m(vbool4_t mask, const uint32_t *base, size_t vl) { - return vle32_v_u32m8_m(mask, base, vl); + return __riscv_vle32_v_u32m8_m(mask, base, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vle32ff.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vle32ff.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vle32ff.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vle32ff.c @@ -16,7 +16,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vfloat32mf2_t test_vle32ff_v_f32mf2(const float *base, size_t *new_vl, size_t vl) { - return vle32ff_v_f32mf2(base, new_vl, vl); + return __riscv_vle32ff_v_f32mf2(base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle32ff_v_f32m1( @@ -28,7 +28,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vfloat32m1_t test_vle32ff_v_f32m1(const float *base, size_t *new_vl, size_t vl) { - return vle32ff_v_f32m1(base, new_vl, vl); + return __riscv_vle32ff_v_f32m1(base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle32ff_v_f32m2( @@ -40,7 +40,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vfloat32m2_t test_vle32ff_v_f32m2(const float *base, size_t *new_vl, size_t vl) { - return vle32ff_v_f32m2(base, new_vl, vl); + return __riscv_vle32ff_v_f32m2(base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle32ff_v_f32m4( @@ -52,7 +52,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vfloat32m4_t test_vle32ff_v_f32m4(const float *base, size_t *new_vl, size_t vl) { - return vle32ff_v_f32m4(base, new_vl, vl); + return __riscv_vle32ff_v_f32m4(base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle32ff_v_f32m8( @@ -64,7 +64,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vfloat32m8_t test_vle32ff_v_f32m8(const float *base, size_t *new_vl, size_t vl) { - return vle32ff_v_f32m8(base, new_vl, vl); + return __riscv_vle32ff_v_f32m8(base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle32ff_v_i32mf2( @@ -76,7 +76,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vint32mf2_t test_vle32ff_v_i32mf2(const int32_t *base, size_t *new_vl, size_t vl) { - return vle32ff_v_i32mf2(base, new_vl, vl); + return __riscv_vle32ff_v_i32mf2(base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle32ff_v_i32m1( @@ -88,7 +88,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vint32m1_t test_vle32ff_v_i32m1(const int32_t *base, size_t *new_vl, size_t vl) { - return vle32ff_v_i32m1(base, new_vl, vl); + return __riscv_vle32ff_v_i32m1(base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle32ff_v_i32m2( @@ -100,7 +100,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vint32m2_t test_vle32ff_v_i32m2(const int32_t *base, size_t *new_vl, size_t vl) { - return vle32ff_v_i32m2(base, new_vl, vl); + return __riscv_vle32ff_v_i32m2(base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle32ff_v_i32m4( @@ -112,7 +112,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vint32m4_t test_vle32ff_v_i32m4(const int32_t *base, size_t *new_vl, size_t vl) { - return vle32ff_v_i32m4(base, new_vl, vl); + return __riscv_vle32ff_v_i32m4(base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle32ff_v_i32m8( @@ -124,7 +124,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vint32m8_t test_vle32ff_v_i32m8(const int32_t *base, size_t *new_vl, size_t vl) { - return vle32ff_v_i32m8(base, new_vl, vl); + return __riscv_vle32ff_v_i32m8(base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle32ff_v_u32mf2( @@ -136,7 +136,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vuint32mf2_t test_vle32ff_v_u32mf2(const uint32_t *base, size_t *new_vl, size_t vl) { - return vle32ff_v_u32mf2(base, new_vl, vl); + return __riscv_vle32ff_v_u32mf2(base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle32ff_v_u32m1( @@ -148,7 +148,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vuint32m1_t test_vle32ff_v_u32m1(const uint32_t *base, size_t *new_vl, size_t vl) { - return vle32ff_v_u32m1(base, new_vl, vl); + return __riscv_vle32ff_v_u32m1(base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle32ff_v_u32m2( @@ -160,7 +160,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vuint32m2_t test_vle32ff_v_u32m2(const uint32_t *base, size_t *new_vl, size_t vl) { - return vle32ff_v_u32m2(base, new_vl, vl); + return __riscv_vle32ff_v_u32m2(base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle32ff_v_u32m4( @@ -172,7 +172,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vuint32m4_t test_vle32ff_v_u32m4(const uint32_t *base, size_t *new_vl, size_t vl) { - return vle32ff_v_u32m4(base, new_vl, vl); + return __riscv_vle32ff_v_u32m4(base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle32ff_v_u32m8( @@ -184,7 +184,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vuint32m8_t test_vle32ff_v_u32m8(const uint32_t *base, size_t *new_vl, size_t vl) { - return vle32ff_v_u32m8(base, new_vl, vl); + return __riscv_vle32ff_v_u32m8(base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle32ff_v_f32mf2_m( @@ -196,7 +196,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vfloat32mf2_t test_vle32ff_v_f32mf2_m(vbool64_t mask, const float *base, size_t *new_vl, size_t vl) { - return vle32ff_v_f32mf2_m(mask, base, new_vl, vl); + return __riscv_vle32ff_v_f32mf2_m(mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle32ff_v_f32m1_m( @@ -208,7 +208,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vfloat32m1_t test_vle32ff_v_f32m1_m(vbool32_t mask, const float *base, size_t *new_vl, size_t vl) { - return vle32ff_v_f32m1_m(mask, base, new_vl, vl); + return __riscv_vle32ff_v_f32m1_m(mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle32ff_v_f32m2_m( @@ -220,7 +220,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vfloat32m2_t test_vle32ff_v_f32m2_m(vbool16_t mask, const float *base, size_t *new_vl, size_t vl) { - return vle32ff_v_f32m2_m(mask, base, new_vl, vl); + return __riscv_vle32ff_v_f32m2_m(mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle32ff_v_f32m4_m( @@ -232,7 +232,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vfloat32m4_t test_vle32ff_v_f32m4_m(vbool8_t mask, const float *base, size_t *new_vl, size_t vl) { - return vle32ff_v_f32m4_m(mask, base, new_vl, vl); + return __riscv_vle32ff_v_f32m4_m(mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle32ff_v_f32m8_m( @@ -244,7 +244,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vfloat32m8_t test_vle32ff_v_f32m8_m(vbool4_t mask, const float *base, size_t *new_vl, size_t vl) { - return vle32ff_v_f32m8_m(mask, base, new_vl, vl); + return __riscv_vle32ff_v_f32m8_m(mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle32ff_v_i32mf2_m( @@ -256,7 +256,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vint32mf2_t test_vle32ff_v_i32mf2_m(vbool64_t mask, const int32_t *base, size_t *new_vl, size_t vl) { - return vle32ff_v_i32mf2_m(mask, base, new_vl, vl); + return __riscv_vle32ff_v_i32mf2_m(mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle32ff_v_i32m1_m( @@ -268,7 +268,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vint32m1_t test_vle32ff_v_i32m1_m(vbool32_t mask, const int32_t *base, size_t *new_vl, size_t vl) { - return vle32ff_v_i32m1_m(mask, base, new_vl, vl); + return __riscv_vle32ff_v_i32m1_m(mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle32ff_v_i32m2_m( @@ -280,7 +280,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vint32m2_t test_vle32ff_v_i32m2_m(vbool16_t mask, const int32_t *base, size_t *new_vl, size_t vl) { - return vle32ff_v_i32m2_m(mask, base, new_vl, vl); + return __riscv_vle32ff_v_i32m2_m(mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle32ff_v_i32m4_m( @@ -292,7 +292,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vint32m4_t test_vle32ff_v_i32m4_m(vbool8_t mask, const int32_t *base, size_t *new_vl, size_t vl) { - return vle32ff_v_i32m4_m(mask, base, new_vl, vl); + return __riscv_vle32ff_v_i32m4_m(mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle32ff_v_i32m8_m( @@ -304,7 +304,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vint32m8_t test_vle32ff_v_i32m8_m(vbool4_t mask, const int32_t *base, size_t *new_vl, size_t vl) { - return vle32ff_v_i32m8_m(mask, base, new_vl, vl); + return __riscv_vle32ff_v_i32m8_m(mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle32ff_v_u32mf2_m( @@ -316,7 +316,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vuint32mf2_t test_vle32ff_v_u32mf2_m(vbool64_t mask, const uint32_t *base, size_t *new_vl, size_t vl) { - return vle32ff_v_u32mf2_m(mask, base, new_vl, vl); + return __riscv_vle32ff_v_u32mf2_m(mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle32ff_v_u32m1_m( @@ -328,7 +328,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vuint32m1_t test_vle32ff_v_u32m1_m(vbool32_t mask, const uint32_t *base, size_t *new_vl, size_t vl) { - return vle32ff_v_u32m1_m(mask, base, new_vl, vl); + return __riscv_vle32ff_v_u32m1_m(mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle32ff_v_u32m2_m( @@ -340,7 +340,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vuint32m2_t test_vle32ff_v_u32m2_m(vbool16_t mask, const uint32_t *base, size_t *new_vl, size_t vl) { - return vle32ff_v_u32m2_m(mask, base, new_vl, vl); + return __riscv_vle32ff_v_u32m2_m(mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle32ff_v_u32m4_m( @@ -352,7 +352,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vuint32m4_t test_vle32ff_v_u32m4_m(vbool8_t mask, const uint32_t *base, size_t *new_vl, size_t vl) { - return vle32ff_v_u32m4_m(mask, base, new_vl, vl); + return __riscv_vle32ff_v_u32m4_m(mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle32ff_v_u32m8_m( @@ -364,6 +364,6 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vuint32m8_t test_vle32ff_v_u32m8_m(vbool4_t mask, const uint32_t *base, size_t *new_vl, size_t vl) { - return vle32ff_v_u32m8_m(mask, base, new_vl, vl); + return __riscv_vle32ff_v_u32m8_m(mask, base, new_vl, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vle64.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vle64.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vle64.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vle64.c @@ -13,7 +13,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vle64_v_f64m1(const double *base, size_t vl) { - return vle64_v_f64m1(base, vl); + return __riscv_vle64_v_f64m1(base, vl); } // CHECK-RV64-LABEL: @test_vle64_v_f64m2( @@ -22,7 +22,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vle64_v_f64m2(const double *base, size_t vl) { - return vle64_v_f64m2(base, vl); + return __riscv_vle64_v_f64m2(base, vl); } // CHECK-RV64-LABEL: @test_vle64_v_f64m4( @@ -31,7 +31,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vle64_v_f64m4(const double *base, size_t vl) { - return vle64_v_f64m4(base, vl); + return __riscv_vle64_v_f64m4(base, vl); } // CHECK-RV64-LABEL: @test_vle64_v_f64m8( @@ -40,7 +40,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vle64_v_f64m8(const double *base, size_t vl) { - return vle64_v_f64m8(base, vl); + return __riscv_vle64_v_f64m8(base, vl); } // CHECK-RV64-LABEL: @test_vle64_v_i64m1( @@ -49,7 +49,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vle64_v_i64m1(const int64_t *base, size_t vl) { - return vle64_v_i64m1(base, vl); + return __riscv_vle64_v_i64m1(base, vl); } // CHECK-RV64-LABEL: @test_vle64_v_i64m2( @@ -58,7 +58,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m2_t test_vle64_v_i64m2(const int64_t *base, size_t vl) { - return vle64_v_i64m2(base, vl); + return __riscv_vle64_v_i64m2(base, vl); } // CHECK-RV64-LABEL: @test_vle64_v_i64m4( @@ -67,7 +67,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m4_t test_vle64_v_i64m4(const int64_t *base, size_t vl) { - return vle64_v_i64m4(base, vl); + return __riscv_vle64_v_i64m4(base, vl); } // CHECK-RV64-LABEL: @test_vle64_v_i64m8( @@ -76,7 +76,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m8_t test_vle64_v_i64m8(const int64_t *base, size_t vl) { - return vle64_v_i64m8(base, vl); + return __riscv_vle64_v_i64m8(base, vl); } // CHECK-RV64-LABEL: @test_vle64_v_u64m1( @@ -85,7 +85,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m1_t test_vle64_v_u64m1(const uint64_t *base, size_t vl) { - return vle64_v_u64m1(base, vl); + return __riscv_vle64_v_u64m1(base, vl); } // CHECK-RV64-LABEL: @test_vle64_v_u64m2( @@ -94,7 +94,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m2_t test_vle64_v_u64m2(const uint64_t *base, size_t vl) { - return vle64_v_u64m2(base, vl); + return __riscv_vle64_v_u64m2(base, vl); } // CHECK-RV64-LABEL: @test_vle64_v_u64m4( @@ -103,7 +103,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m4_t test_vle64_v_u64m4(const uint64_t *base, size_t vl) { - return vle64_v_u64m4(base, vl); + return __riscv_vle64_v_u64m4(base, vl); } // CHECK-RV64-LABEL: @test_vle64_v_u64m8( @@ -112,7 +112,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m8_t test_vle64_v_u64m8(const uint64_t *base, size_t vl) { - return vle64_v_u64m8(base, vl); + return __riscv_vle64_v_u64m8(base, vl); } // CHECK-RV64-LABEL: @test_vle64_v_f64m1_m( @@ -121,7 +121,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vle64_v_f64m1_m(vbool64_t mask, const double *base, size_t vl) { - return vle64_v_f64m1_m(mask, base, vl); + return __riscv_vle64_v_f64m1_m(mask, base, vl); } // CHECK-RV64-LABEL: @test_vle64_v_f64m2_m( @@ -130,7 +130,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vle64_v_f64m2_m(vbool32_t mask, const double *base, size_t vl) { - return vle64_v_f64m2_m(mask, base, vl); + return __riscv_vle64_v_f64m2_m(mask, base, vl); } // CHECK-RV64-LABEL: @test_vle64_v_f64m4_m( @@ -139,7 +139,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vle64_v_f64m4_m(vbool16_t mask, const double *base, size_t vl) { - return vle64_v_f64m4_m(mask, base, vl); + return __riscv_vle64_v_f64m4_m(mask, base, vl); } // CHECK-RV64-LABEL: @test_vle64_v_f64m8_m( @@ -148,7 +148,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vle64_v_f64m8_m(vbool8_t mask, const double *base, size_t vl) { - return vle64_v_f64m8_m(mask, base, vl); + return __riscv_vle64_v_f64m8_m(mask, base, vl); } // CHECK-RV64-LABEL: @test_vle64_v_i64m1_m( @@ -157,7 +157,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vle64_v_i64m1_m(vbool64_t mask, const int64_t *base, size_t vl) { - return vle64_v_i64m1_m(mask, base, vl); + return __riscv_vle64_v_i64m1_m(mask, base, vl); } // CHECK-RV64-LABEL: @test_vle64_v_i64m2_m( @@ -166,7 +166,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m2_t test_vle64_v_i64m2_m(vbool32_t mask, const int64_t *base, size_t vl) { - return vle64_v_i64m2_m(mask, base, vl); + return __riscv_vle64_v_i64m2_m(mask, base, vl); } // CHECK-RV64-LABEL: @test_vle64_v_i64m4_m( @@ -175,7 +175,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m4_t test_vle64_v_i64m4_m(vbool16_t mask, const int64_t *base, size_t vl) { - return vle64_v_i64m4_m(mask, base, vl); + return __riscv_vle64_v_i64m4_m(mask, base, vl); } // CHECK-RV64-LABEL: @test_vle64_v_i64m8_m( @@ -184,7 +184,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m8_t test_vle64_v_i64m8_m(vbool8_t mask, const int64_t *base, size_t vl) { - return vle64_v_i64m8_m(mask, base, vl); + return __riscv_vle64_v_i64m8_m(mask, base, vl); } // CHECK-RV64-LABEL: @test_vle64_v_u64m1_m( @@ -193,7 +193,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m1_t test_vle64_v_u64m1_m(vbool64_t mask, const uint64_t *base, size_t vl) { - return vle64_v_u64m1_m(mask, base, vl); + return __riscv_vle64_v_u64m1_m(mask, base, vl); } // CHECK-RV64-LABEL: @test_vle64_v_u64m2_m( @@ -202,7 +202,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m2_t test_vle64_v_u64m2_m(vbool32_t mask, const uint64_t *base, size_t vl) { - return vle64_v_u64m2_m(mask, base, vl); + return __riscv_vle64_v_u64m2_m(mask, base, vl); } // CHECK-RV64-LABEL: @test_vle64_v_u64m4_m( @@ -211,7 +211,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m4_t test_vle64_v_u64m4_m(vbool16_t mask, const uint64_t *base, size_t vl) { - return vle64_v_u64m4_m(mask, base, vl); + return __riscv_vle64_v_u64m4_m(mask, base, vl); } // CHECK-RV64-LABEL: @test_vle64_v_u64m8_m( @@ -220,6 +220,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m8_t test_vle64_v_u64m8_m(vbool8_t mask, const uint64_t *base, size_t vl) { - return vle64_v_u64m8_m(mask, base, vl); + return __riscv_vle64_v_u64m8_m(mask, base, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vle64ff.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vle64ff.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vle64ff.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vle64ff.c @@ -16,7 +16,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vfloat64m1_t test_vle64ff_v_f64m1(const double *base, size_t *new_vl, size_t vl) { - return vle64ff_v_f64m1(base, new_vl, vl); + return __riscv_vle64ff_v_f64m1(base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle64ff_v_f64m2( @@ -28,7 +28,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vfloat64m2_t test_vle64ff_v_f64m2(const double *base, size_t *new_vl, size_t vl) { - return vle64ff_v_f64m2(base, new_vl, vl); + return __riscv_vle64ff_v_f64m2(base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle64ff_v_f64m4( @@ -40,7 +40,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vfloat64m4_t test_vle64ff_v_f64m4(const double *base, size_t *new_vl, size_t vl) { - return vle64ff_v_f64m4(base, new_vl, vl); + return __riscv_vle64ff_v_f64m4(base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle64ff_v_f64m8( @@ -52,7 +52,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vfloat64m8_t test_vle64ff_v_f64m8(const double *base, size_t *new_vl, size_t vl) { - return vle64ff_v_f64m8(base, new_vl, vl); + return __riscv_vle64ff_v_f64m8(base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle64ff_v_i64m1( @@ -64,7 +64,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vint64m1_t test_vle64ff_v_i64m1(const int64_t *base, size_t *new_vl, size_t vl) { - return vle64ff_v_i64m1(base, new_vl, vl); + return __riscv_vle64ff_v_i64m1(base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle64ff_v_i64m2( @@ -76,7 +76,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vint64m2_t test_vle64ff_v_i64m2(const int64_t *base, size_t *new_vl, size_t vl) { - return vle64ff_v_i64m2(base, new_vl, vl); + return __riscv_vle64ff_v_i64m2(base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle64ff_v_i64m4( @@ -88,7 +88,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vint64m4_t test_vle64ff_v_i64m4(const int64_t *base, size_t *new_vl, size_t vl) { - return vle64ff_v_i64m4(base, new_vl, vl); + return __riscv_vle64ff_v_i64m4(base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle64ff_v_i64m8( @@ -100,7 +100,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vint64m8_t test_vle64ff_v_i64m8(const int64_t *base, size_t *new_vl, size_t vl) { - return vle64ff_v_i64m8(base, new_vl, vl); + return __riscv_vle64ff_v_i64m8(base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle64ff_v_u64m1( @@ -112,7 +112,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vuint64m1_t test_vle64ff_v_u64m1(const uint64_t *base, size_t *new_vl, size_t vl) { - return vle64ff_v_u64m1(base, new_vl, vl); + return __riscv_vle64ff_v_u64m1(base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle64ff_v_u64m2( @@ -124,7 +124,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vuint64m2_t test_vle64ff_v_u64m2(const uint64_t *base, size_t *new_vl, size_t vl) { - return vle64ff_v_u64m2(base, new_vl, vl); + return __riscv_vle64ff_v_u64m2(base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle64ff_v_u64m4( @@ -136,7 +136,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vuint64m4_t test_vle64ff_v_u64m4(const uint64_t *base, size_t *new_vl, size_t vl) { - return vle64ff_v_u64m4(base, new_vl, vl); + return __riscv_vle64ff_v_u64m4(base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle64ff_v_u64m8( @@ -148,7 +148,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vuint64m8_t test_vle64ff_v_u64m8(const uint64_t *base, size_t *new_vl, size_t vl) { - return vle64ff_v_u64m8(base, new_vl, vl); + return __riscv_vle64ff_v_u64m8(base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle64ff_v_f64m1_m( @@ -160,7 +160,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vfloat64m1_t test_vle64ff_v_f64m1_m(vbool64_t mask, const double *base, size_t *new_vl, size_t vl) { - return vle64ff_v_f64m1_m(mask, base, new_vl, vl); + return __riscv_vle64ff_v_f64m1_m(mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle64ff_v_f64m2_m( @@ -172,7 +172,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vfloat64m2_t test_vle64ff_v_f64m2_m(vbool32_t mask, const double *base, size_t *new_vl, size_t vl) { - return vle64ff_v_f64m2_m(mask, base, new_vl, vl); + return __riscv_vle64ff_v_f64m2_m(mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle64ff_v_f64m4_m( @@ -184,7 +184,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vfloat64m4_t test_vle64ff_v_f64m4_m(vbool16_t mask, const double *base, size_t *new_vl, size_t vl) { - return vle64ff_v_f64m4_m(mask, base, new_vl, vl); + return __riscv_vle64ff_v_f64m4_m(mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle64ff_v_f64m8_m( @@ -196,7 +196,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vfloat64m8_t test_vle64ff_v_f64m8_m(vbool8_t mask, const double *base, size_t *new_vl, size_t vl) { - return vle64ff_v_f64m8_m(mask, base, new_vl, vl); + return __riscv_vle64ff_v_f64m8_m(mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle64ff_v_i64m1_m( @@ -208,7 +208,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vint64m1_t test_vle64ff_v_i64m1_m(vbool64_t mask, const int64_t *base, size_t *new_vl, size_t vl) { - return vle64ff_v_i64m1_m(mask, base, new_vl, vl); + return __riscv_vle64ff_v_i64m1_m(mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle64ff_v_i64m2_m( @@ -220,7 +220,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vint64m2_t test_vle64ff_v_i64m2_m(vbool32_t mask, const int64_t *base, size_t *new_vl, size_t vl) { - return vle64ff_v_i64m2_m(mask, base, new_vl, vl); + return __riscv_vle64ff_v_i64m2_m(mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle64ff_v_i64m4_m( @@ -232,7 +232,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vint64m4_t test_vle64ff_v_i64m4_m(vbool16_t mask, const int64_t *base, size_t *new_vl, size_t vl) { - return vle64ff_v_i64m4_m(mask, base, new_vl, vl); + return __riscv_vle64ff_v_i64m4_m(mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle64ff_v_i64m8_m( @@ -244,7 +244,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vint64m8_t test_vle64ff_v_i64m8_m(vbool8_t mask, const int64_t *base, size_t *new_vl, size_t vl) { - return vle64ff_v_i64m8_m(mask, base, new_vl, vl); + return __riscv_vle64ff_v_i64m8_m(mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle64ff_v_u64m1_m( @@ -256,7 +256,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vuint64m1_t test_vle64ff_v_u64m1_m(vbool64_t mask, const uint64_t *base, size_t *new_vl, size_t vl) { - return vle64ff_v_u64m1_m(mask, base, new_vl, vl); + return __riscv_vle64ff_v_u64m1_m(mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle64ff_v_u64m2_m( @@ -268,7 +268,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vuint64m2_t test_vle64ff_v_u64m2_m(vbool32_t mask, const uint64_t *base, size_t *new_vl, size_t vl) { - return vle64ff_v_u64m2_m(mask, base, new_vl, vl); + return __riscv_vle64ff_v_u64m2_m(mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle64ff_v_u64m4_m( @@ -280,7 +280,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vuint64m4_t test_vle64ff_v_u64m4_m(vbool16_t mask, const uint64_t *base, size_t *new_vl, size_t vl) { - return vle64ff_v_u64m4_m(mask, base, new_vl, vl); + return __riscv_vle64ff_v_u64m4_m(mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle64ff_v_u64m8_m( @@ -292,6 +292,6 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vuint64m8_t test_vle64ff_v_u64m8_m(vbool8_t mask, const uint64_t *base, size_t *new_vl, size_t vl) { - return vle64ff_v_u64m8_m(mask, base, new_vl, vl); + return __riscv_vle64ff_v_u64m8_m(mask, base, new_vl, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vle8.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vle8.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vle8.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vle8.c @@ -13,7 +13,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vle8_v_i8mf8(const int8_t *base, size_t vl) { - return vle8_v_i8mf8(base, vl); + return __riscv_vle8_v_i8mf8(base, vl); } // CHECK-RV64-LABEL: @test_vle8_v_i8mf4( @@ -22,7 +22,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vle8_v_i8mf4(const int8_t *base, size_t vl) { - return vle8_v_i8mf4(base, vl); + return __riscv_vle8_v_i8mf4(base, vl); } // CHECK-RV64-LABEL: @test_vle8_v_i8mf2( @@ -31,7 +31,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vle8_v_i8mf2(const int8_t *base, size_t vl) { - return vle8_v_i8mf2(base, vl); + return __riscv_vle8_v_i8mf2(base, vl); } // CHECK-RV64-LABEL: @test_vle8_v_i8m1( @@ -40,7 +40,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vle8_v_i8m1(const int8_t *base, size_t vl) { - return vle8_v_i8m1(base, vl); + return __riscv_vle8_v_i8m1(base, vl); } // CHECK-RV64-LABEL: @test_vle8_v_i8m2( @@ -49,7 +49,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m2_t test_vle8_v_i8m2(const int8_t *base, size_t vl) { - return vle8_v_i8m2(base, vl); + return __riscv_vle8_v_i8m2(base, vl); } // CHECK-RV64-LABEL: @test_vle8_v_i8m4( @@ -58,7 +58,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m4_t test_vle8_v_i8m4(const int8_t *base, size_t vl) { - return vle8_v_i8m4(base, vl); + return __riscv_vle8_v_i8m4(base, vl); } // CHECK-RV64-LABEL: @test_vle8_v_i8m8( @@ -67,7 +67,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m8_t test_vle8_v_i8m8(const int8_t *base, size_t vl) { - return vle8_v_i8m8(base, vl); + return __riscv_vle8_v_i8m8(base, vl); } // CHECK-RV64-LABEL: @test_vle8_v_u8mf8( @@ -76,7 +76,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf8_t test_vle8_v_u8mf8(const uint8_t *base, size_t vl) { - return vle8_v_u8mf8(base, vl); + return __riscv_vle8_v_u8mf8(base, vl); } // CHECK-RV64-LABEL: @test_vle8_v_u8mf4( @@ -85,7 +85,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf4_t test_vle8_v_u8mf4(const uint8_t *base, size_t vl) { - return vle8_v_u8mf4(base, vl); + return __riscv_vle8_v_u8mf4(base, vl); } // CHECK-RV64-LABEL: @test_vle8_v_u8mf2( @@ -94,7 +94,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf2_t test_vle8_v_u8mf2(const uint8_t *base, size_t vl) { - return vle8_v_u8mf2(base, vl); + return __riscv_vle8_v_u8mf2(base, vl); } // CHECK-RV64-LABEL: @test_vle8_v_u8m1( @@ -103,7 +103,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vle8_v_u8m1(const uint8_t *base, size_t vl) { - return vle8_v_u8m1(base, vl); + return __riscv_vle8_v_u8m1(base, vl); } // CHECK-RV64-LABEL: @test_vle8_v_u8m2( @@ -112,7 +112,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m2_t test_vle8_v_u8m2(const uint8_t *base, size_t vl) { - return vle8_v_u8m2(base, vl); + return __riscv_vle8_v_u8m2(base, vl); } // CHECK-RV64-LABEL: @test_vle8_v_u8m4( @@ -121,7 +121,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m4_t test_vle8_v_u8m4(const uint8_t *base, size_t vl) { - return vle8_v_u8m4(base, vl); + return __riscv_vle8_v_u8m4(base, vl); } // CHECK-RV64-LABEL: @test_vle8_v_u8m8( @@ -130,7 +130,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m8_t test_vle8_v_u8m8(const uint8_t *base, size_t vl) { - return vle8_v_u8m8(base, vl); + return __riscv_vle8_v_u8m8(base, vl); } // CHECK-RV64-LABEL: @test_vle8_v_i8mf8_m( @@ -139,7 +139,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vle8_v_i8mf8_m(vbool64_t mask, const int8_t *base, size_t vl) { - return vle8_v_i8mf8_m(mask, base, vl); + return __riscv_vle8_v_i8mf8_m(mask, base, vl); } // CHECK-RV64-LABEL: @test_vle8_v_i8mf4_m( @@ -148,7 +148,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vle8_v_i8mf4_m(vbool32_t mask, const int8_t *base, size_t vl) { - return vle8_v_i8mf4_m(mask, base, vl); + return __riscv_vle8_v_i8mf4_m(mask, base, vl); } // CHECK-RV64-LABEL: @test_vle8_v_i8mf2_m( @@ -157,7 +157,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vle8_v_i8mf2_m(vbool16_t mask, const int8_t *base, size_t vl) { - return vle8_v_i8mf2_m(mask, base, vl); + return __riscv_vle8_v_i8mf2_m(mask, base, vl); } // CHECK-RV64-LABEL: @test_vle8_v_i8m1_m( @@ -166,7 +166,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vle8_v_i8m1_m(vbool8_t mask, const int8_t *base, size_t vl) { - return vle8_v_i8m1_m(mask, base, vl); + return __riscv_vle8_v_i8m1_m(mask, base, vl); } // CHECK-RV64-LABEL: @test_vle8_v_i8m2_m( @@ -175,7 +175,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m2_t test_vle8_v_i8m2_m(vbool4_t mask, const int8_t *base, size_t vl) { - return vle8_v_i8m2_m(mask, base, vl); + return __riscv_vle8_v_i8m2_m(mask, base, vl); } // CHECK-RV64-LABEL: @test_vle8_v_i8m4_m( @@ -184,7 +184,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m4_t test_vle8_v_i8m4_m(vbool2_t mask, const int8_t *base, size_t vl) { - return vle8_v_i8m4_m(mask, base, vl); + return __riscv_vle8_v_i8m4_m(mask, base, vl); } // CHECK-RV64-LABEL: @test_vle8_v_i8m8_m( @@ -193,7 +193,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m8_t test_vle8_v_i8m8_m(vbool1_t mask, const int8_t *base, size_t vl) { - return vle8_v_i8m8_m(mask, base, vl); + return __riscv_vle8_v_i8m8_m(mask, base, vl); } // CHECK-RV64-LABEL: @test_vle8_v_u8mf8_m( @@ -202,7 +202,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf8_t test_vle8_v_u8mf8_m(vbool64_t mask, const uint8_t *base, size_t vl) { - return vle8_v_u8mf8_m(mask, base, vl); + return __riscv_vle8_v_u8mf8_m(mask, base, vl); } // CHECK-RV64-LABEL: @test_vle8_v_u8mf4_m( @@ -211,7 +211,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf4_t test_vle8_v_u8mf4_m(vbool32_t mask, const uint8_t *base, size_t vl) { - return vle8_v_u8mf4_m(mask, base, vl); + return __riscv_vle8_v_u8mf4_m(mask, base, vl); } // CHECK-RV64-LABEL: @test_vle8_v_u8mf2_m( @@ -220,7 +220,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf2_t test_vle8_v_u8mf2_m(vbool16_t mask, const uint8_t *base, size_t vl) { - return vle8_v_u8mf2_m(mask, base, vl); + return __riscv_vle8_v_u8mf2_m(mask, base, vl); } // CHECK-RV64-LABEL: @test_vle8_v_u8m1_m( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vle8_v_u8m1_m(vbool8_t mask, const uint8_t *base, size_t vl) { - return vle8_v_u8m1_m(mask, base, vl); + return __riscv_vle8_v_u8m1_m(mask, base, vl); } // CHECK-RV64-LABEL: @test_vle8_v_u8m2_m( @@ -238,7 +238,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m2_t test_vle8_v_u8m2_m(vbool4_t mask, const uint8_t *base, size_t vl) { - return vle8_v_u8m2_m(mask, base, vl); + return __riscv_vle8_v_u8m2_m(mask, base, vl); } // CHECK-RV64-LABEL: @test_vle8_v_u8m4_m( @@ -247,7 +247,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m4_t test_vle8_v_u8m4_m(vbool2_t mask, const uint8_t *base, size_t vl) { - return vle8_v_u8m4_m(mask, base, vl); + return __riscv_vle8_v_u8m4_m(mask, base, vl); } // CHECK-RV64-LABEL: @test_vle8_v_u8m8_m( @@ -256,6 +256,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m8_t test_vle8_v_u8m8_m(vbool1_t mask, const uint8_t *base, size_t vl) { - return vle8_v_u8m8_m(mask, base, vl); + return __riscv_vle8_v_u8m8_m(mask, base, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vle8ff.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vle8ff.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vle8ff.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vle8ff.c @@ -16,7 +16,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vint8mf8_t test_vle8ff_v_i8mf8(const int8_t *base, size_t *new_vl, size_t vl) { - return vle8ff_v_i8mf8(base, new_vl, vl); + return __riscv_vle8ff_v_i8mf8(base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle8ff_v_i8mf4( @@ -28,7 +28,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vint8mf4_t test_vle8ff_v_i8mf4(const int8_t *base, size_t *new_vl, size_t vl) { - return vle8ff_v_i8mf4(base, new_vl, vl); + return __riscv_vle8ff_v_i8mf4(base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle8ff_v_i8mf2( @@ -40,7 +40,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vint8mf2_t test_vle8ff_v_i8mf2(const int8_t *base, size_t *new_vl, size_t vl) { - return vle8ff_v_i8mf2(base, new_vl, vl); + return __riscv_vle8ff_v_i8mf2(base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle8ff_v_i8m1( @@ -52,7 +52,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vint8m1_t test_vle8ff_v_i8m1(const int8_t *base, size_t *new_vl, size_t vl) { - return vle8ff_v_i8m1(base, new_vl, vl); + return __riscv_vle8ff_v_i8m1(base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle8ff_v_i8m2( @@ -64,7 +64,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vint8m2_t test_vle8ff_v_i8m2(const int8_t *base, size_t *new_vl, size_t vl) { - return vle8ff_v_i8m2(base, new_vl, vl); + return __riscv_vle8ff_v_i8m2(base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle8ff_v_i8m4( @@ -76,7 +76,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vint8m4_t test_vle8ff_v_i8m4(const int8_t *base, size_t *new_vl, size_t vl) { - return vle8ff_v_i8m4(base, new_vl, vl); + return __riscv_vle8ff_v_i8m4(base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle8ff_v_i8m8( @@ -88,7 +88,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vint8m8_t test_vle8ff_v_i8m8(const int8_t *base, size_t *new_vl, size_t vl) { - return vle8ff_v_i8m8(base, new_vl, vl); + return __riscv_vle8ff_v_i8m8(base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle8ff_v_u8mf8( @@ -100,7 +100,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vuint8mf8_t test_vle8ff_v_u8mf8(const uint8_t *base, size_t *new_vl, size_t vl) { - return vle8ff_v_u8mf8(base, new_vl, vl); + return __riscv_vle8ff_v_u8mf8(base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle8ff_v_u8mf4( @@ -112,7 +112,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vuint8mf4_t test_vle8ff_v_u8mf4(const uint8_t *base, size_t *new_vl, size_t vl) { - return vle8ff_v_u8mf4(base, new_vl, vl); + return __riscv_vle8ff_v_u8mf4(base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle8ff_v_u8mf2( @@ -124,7 +124,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vuint8mf2_t test_vle8ff_v_u8mf2(const uint8_t *base, size_t *new_vl, size_t vl) { - return vle8ff_v_u8mf2(base, new_vl, vl); + return __riscv_vle8ff_v_u8mf2(base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle8ff_v_u8m1( @@ -136,7 +136,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vuint8m1_t test_vle8ff_v_u8m1(const uint8_t *base, size_t *new_vl, size_t vl) { - return vle8ff_v_u8m1(base, new_vl, vl); + return __riscv_vle8ff_v_u8m1(base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle8ff_v_u8m2( @@ -148,7 +148,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vuint8m2_t test_vle8ff_v_u8m2(const uint8_t *base, size_t *new_vl, size_t vl) { - return vle8ff_v_u8m2(base, new_vl, vl); + return __riscv_vle8ff_v_u8m2(base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle8ff_v_u8m4( @@ -160,7 +160,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vuint8m4_t test_vle8ff_v_u8m4(const uint8_t *base, size_t *new_vl, size_t vl) { - return vle8ff_v_u8m4(base, new_vl, vl); + return __riscv_vle8ff_v_u8m4(base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle8ff_v_u8m8( @@ -172,7 +172,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vuint8m8_t test_vle8ff_v_u8m8(const uint8_t *base, size_t *new_vl, size_t vl) { - return vle8ff_v_u8m8(base, new_vl, vl); + return __riscv_vle8ff_v_u8m8(base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle8ff_v_i8mf8_m( @@ -184,7 +184,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vint8mf8_t test_vle8ff_v_i8mf8_m(vbool64_t mask, const int8_t *base, size_t *new_vl, size_t vl) { - return vle8ff_v_i8mf8_m(mask, base, new_vl, vl); + return __riscv_vle8ff_v_i8mf8_m(mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle8ff_v_i8mf4_m( @@ -196,7 +196,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vint8mf4_t test_vle8ff_v_i8mf4_m(vbool32_t mask, const int8_t *base, size_t *new_vl, size_t vl) { - return vle8ff_v_i8mf4_m(mask, base, new_vl, vl); + return __riscv_vle8ff_v_i8mf4_m(mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle8ff_v_i8mf2_m( @@ -208,7 +208,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vint8mf2_t test_vle8ff_v_i8mf2_m(vbool16_t mask, const int8_t *base, size_t *new_vl, size_t vl) { - return vle8ff_v_i8mf2_m(mask, base, new_vl, vl); + return __riscv_vle8ff_v_i8mf2_m(mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle8ff_v_i8m1_m( @@ -220,7 +220,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vint8m1_t test_vle8ff_v_i8m1_m(vbool8_t mask, const int8_t *base, size_t *new_vl, size_t vl) { - return vle8ff_v_i8m1_m(mask, base, new_vl, vl); + return __riscv_vle8ff_v_i8m1_m(mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle8ff_v_i8m2_m( @@ -232,7 +232,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vint8m2_t test_vle8ff_v_i8m2_m(vbool4_t mask, const int8_t *base, size_t *new_vl, size_t vl) { - return vle8ff_v_i8m2_m(mask, base, new_vl, vl); + return __riscv_vle8ff_v_i8m2_m(mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle8ff_v_i8m4_m( @@ -244,7 +244,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vint8m4_t test_vle8ff_v_i8m4_m(vbool2_t mask, const int8_t *base, size_t *new_vl, size_t vl) { - return vle8ff_v_i8m4_m(mask, base, new_vl, vl); + return __riscv_vle8ff_v_i8m4_m(mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle8ff_v_i8m8_m( @@ -256,7 +256,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vint8m8_t test_vle8ff_v_i8m8_m(vbool1_t mask, const int8_t *base, size_t *new_vl, size_t vl) { - return vle8ff_v_i8m8_m(mask, base, new_vl, vl); + return __riscv_vle8ff_v_i8m8_m(mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle8ff_v_u8mf8_m( @@ -268,7 +268,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vuint8mf8_t test_vle8ff_v_u8mf8_m(vbool64_t mask, const uint8_t *base, size_t *new_vl, size_t vl) { - return vle8ff_v_u8mf8_m(mask, base, new_vl, vl); + return __riscv_vle8ff_v_u8mf8_m(mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle8ff_v_u8mf4_m( @@ -280,7 +280,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vuint8mf4_t test_vle8ff_v_u8mf4_m(vbool32_t mask, const uint8_t *base, size_t *new_vl, size_t vl) { - return vle8ff_v_u8mf4_m(mask, base, new_vl, vl); + return __riscv_vle8ff_v_u8mf4_m(mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle8ff_v_u8mf2_m( @@ -292,7 +292,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vuint8mf2_t test_vle8ff_v_u8mf2_m(vbool16_t mask, const uint8_t *base, size_t *new_vl, size_t vl) { - return vle8ff_v_u8mf2_m(mask, base, new_vl, vl); + return __riscv_vle8ff_v_u8mf2_m(mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle8ff_v_u8m1_m( @@ -304,7 +304,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vuint8m1_t test_vle8ff_v_u8m1_m(vbool8_t mask, const uint8_t *base, size_t *new_vl, size_t vl) { - return vle8ff_v_u8m1_m(mask, base, new_vl, vl); + return __riscv_vle8ff_v_u8m1_m(mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle8ff_v_u8m2_m( @@ -316,7 +316,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vuint8m2_t test_vle8ff_v_u8m2_m(vbool4_t mask, const uint8_t *base, size_t *new_vl, size_t vl) { - return vle8ff_v_u8m2_m(mask, base, new_vl, vl); + return __riscv_vle8ff_v_u8m2_m(mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle8ff_v_u8m4_m( @@ -328,7 +328,7 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vuint8m4_t test_vle8ff_v_u8m4_m(vbool2_t mask, const uint8_t *base, size_t *new_vl, size_t vl) { - return vle8ff_v_u8m4_m(mask, base, new_vl, vl); + return __riscv_vle8ff_v_u8m4_m(mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vle8ff_v_u8m8_m( @@ -340,6 +340,6 @@ // CHECK-RV64-NEXT: ret [[TMP1]] // vuint8m8_t test_vle8ff_v_u8m8_m(vbool1_t mask, const uint8_t *base, size_t *new_vl, size_t vl) { - return vle8ff_v_u8m8_m(mask, base, new_vl, vl); + return __riscv_vle8ff_v_u8m8_m(mask, base, new_vl, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlm.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlm.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlm.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlm.c @@ -12,7 +12,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool1_t test_vlm_v_b1(const uint8_t *base, size_t vl) { - return vlm_v_b1(base, vl); + return __riscv_vlm_v_b1(base, vl); } // CHECK-RV64-LABEL: @test_vlm_v_b2( @@ -21,7 +21,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vlm_v_b2(const uint8_t *base, size_t vl) { - return vlm_v_b2(base, vl); + return __riscv_vlm_v_b2(base, vl); } // CHECK-RV64-LABEL: @test_vlm_v_b4( @@ -30,7 +30,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vlm_v_b4(const uint8_t *base, size_t vl) { - return vlm_v_b4(base, vl); + return __riscv_vlm_v_b4(base, vl); } // CHECK-RV64-LABEL: @test_vlm_v_b8( @@ -39,7 +39,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vlm_v_b8(const uint8_t *base, size_t vl) { - return vlm_v_b8(base, vl); + return __riscv_vlm_v_b8(base, vl); } // CHECK-RV64-LABEL: @test_vlm_v_b16( @@ -48,7 +48,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vlm_v_b16(const uint8_t *base, size_t vl) { - return vlm_v_b16(base, vl); + return __riscv_vlm_v_b16(base, vl); } // CHECK-RV64-LABEL: @test_vlm_v_b32( @@ -57,7 +57,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vlm_v_b32(const uint8_t *base, size_t vl) { - return vlm_v_b32(base, vl); + return __riscv_vlm_v_b32(base, vl); } // CHECK-RV64-LABEL: @test_vlm_v_b64( @@ -66,6 +66,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vlm_v_b64(const uint8_t *base, size_t vl) { - return vlm_v_b64(base, vl); + return __riscv_vlm_v_b64(base, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlmul.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlmul.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlmul.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlmul.c @@ -13,7 +13,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vlmul_ext_v_f16mf4_f16mf2(vfloat16mf4_t op1) { - return vlmul_ext_v_f16mf4_f16mf2(op1); + return __riscv_vlmul_ext_v_f16mf4_f16mf2(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_f16mf4_f16m1( @@ -22,7 +22,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vlmul_ext_v_f16mf4_f16m1(vfloat16mf4_t op1) { - return vlmul_ext_v_f16mf4_f16m1(op1); + return __riscv_vlmul_ext_v_f16mf4_f16m1(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_f16mf4_f16m2( @@ -31,7 +31,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vlmul_ext_v_f16mf4_f16m2(vfloat16mf4_t op1) { - return vlmul_ext_v_f16mf4_f16m2(op1); + return __riscv_vlmul_ext_v_f16mf4_f16m2(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_f16mf4_f16m4( @@ -40,7 +40,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vlmul_ext_v_f16mf4_f16m4(vfloat16mf4_t op1) { - return vlmul_ext_v_f16mf4_f16m4(op1); + return __riscv_vlmul_ext_v_f16mf4_f16m4(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_f16mf4_f16m8( @@ -49,7 +49,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vlmul_ext_v_f16mf4_f16m8(vfloat16mf4_t op1) { - return vlmul_ext_v_f16mf4_f16m8(op1); + return __riscv_vlmul_ext_v_f16mf4_f16m8(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_f16mf2_f16m1( @@ -58,7 +58,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vlmul_ext_v_f16mf2_f16m1(vfloat16mf2_t op1) { - return vlmul_ext_v_f16mf2_f16m1(op1); + return __riscv_vlmul_ext_v_f16mf2_f16m1(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_f16mf2_f16m2( @@ -67,7 +67,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vlmul_ext_v_f16mf2_f16m2(vfloat16mf2_t op1) { - return vlmul_ext_v_f16mf2_f16m2(op1); + return __riscv_vlmul_ext_v_f16mf2_f16m2(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_f16mf2_f16m4( @@ -76,7 +76,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vlmul_ext_v_f16mf2_f16m4(vfloat16mf2_t op1) { - return vlmul_ext_v_f16mf2_f16m4(op1); + return __riscv_vlmul_ext_v_f16mf2_f16m4(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_f16mf2_f16m8( @@ -85,7 +85,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vlmul_ext_v_f16mf2_f16m8(vfloat16mf2_t op1) { - return vlmul_ext_v_f16mf2_f16m8(op1); + return __riscv_vlmul_ext_v_f16mf2_f16m8(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_f16m1_f16m2( @@ -94,7 +94,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vlmul_ext_v_f16m1_f16m2(vfloat16m1_t op1) { - return vlmul_ext_v_f16m1_f16m2(op1); + return __riscv_vlmul_ext_v_f16m1_f16m2(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_f16m1_f16m4( @@ -103,7 +103,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vlmul_ext_v_f16m1_f16m4(vfloat16m1_t op1) { - return vlmul_ext_v_f16m1_f16m4(op1); + return __riscv_vlmul_ext_v_f16m1_f16m4(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_f16m1_f16m8( @@ -112,7 +112,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vlmul_ext_v_f16m1_f16m8(vfloat16m1_t op1) { - return vlmul_ext_v_f16m1_f16m8(op1); + return __riscv_vlmul_ext_v_f16m1_f16m8(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_f16m2_f16m4( @@ -121,7 +121,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vlmul_ext_v_f16m2_f16m4(vfloat16m2_t op1) { - return vlmul_ext_v_f16m2_f16m4(op1); + return __riscv_vlmul_ext_v_f16m2_f16m4(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_f16m2_f16m8( @@ -130,7 +130,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vlmul_ext_v_f16m2_f16m8(vfloat16m2_t op1) { - return vlmul_ext_v_f16m2_f16m8(op1); + return __riscv_vlmul_ext_v_f16m2_f16m8(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_f16m4_f16m8( @@ -139,7 +139,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vlmul_ext_v_f16m4_f16m8(vfloat16m4_t op1) { - return vlmul_ext_v_f16m4_f16m8(op1); + return __riscv_vlmul_ext_v_f16m4_f16m8(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_f32mf2_f32m1( @@ -148,7 +148,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vlmul_ext_v_f32mf2_f32m1(vfloat32mf2_t op1) { - return vlmul_ext_v_f32mf2_f32m1(op1); + return __riscv_vlmul_ext_v_f32mf2_f32m1(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_f32mf2_f32m2( @@ -157,7 +157,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vlmul_ext_v_f32mf2_f32m2(vfloat32mf2_t op1) { - return vlmul_ext_v_f32mf2_f32m2(op1); + return __riscv_vlmul_ext_v_f32mf2_f32m2(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_f32mf2_f32m4( @@ -166,7 +166,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vlmul_ext_v_f32mf2_f32m4(vfloat32mf2_t op1) { - return vlmul_ext_v_f32mf2_f32m4(op1); + return __riscv_vlmul_ext_v_f32mf2_f32m4(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_f32mf2_f32m8( @@ -175,7 +175,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vlmul_ext_v_f32mf2_f32m8(vfloat32mf2_t op1) { - return vlmul_ext_v_f32mf2_f32m8(op1); + return __riscv_vlmul_ext_v_f32mf2_f32m8(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_f32m1_f32m2( @@ -184,7 +184,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vlmul_ext_v_f32m1_f32m2(vfloat32m1_t op1) { - return vlmul_ext_v_f32m1_f32m2(op1); + return __riscv_vlmul_ext_v_f32m1_f32m2(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_f32m1_f32m4( @@ -193,7 +193,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vlmul_ext_v_f32m1_f32m4(vfloat32m1_t op1) { - return vlmul_ext_v_f32m1_f32m4(op1); + return __riscv_vlmul_ext_v_f32m1_f32m4(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_f32m1_f32m8( @@ -202,7 +202,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vlmul_ext_v_f32m1_f32m8(vfloat32m1_t op1) { - return vlmul_ext_v_f32m1_f32m8(op1); + return __riscv_vlmul_ext_v_f32m1_f32m8(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_f32m2_f32m4( @@ -211,7 +211,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vlmul_ext_v_f32m2_f32m4(vfloat32m2_t op1) { - return vlmul_ext_v_f32m2_f32m4(op1); + return __riscv_vlmul_ext_v_f32m2_f32m4(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_f32m2_f32m8( @@ -220,7 +220,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vlmul_ext_v_f32m2_f32m8(vfloat32m2_t op1) { - return vlmul_ext_v_f32m2_f32m8(op1); + return __riscv_vlmul_ext_v_f32m2_f32m8(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_f32m4_f32m8( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vlmul_ext_v_f32m4_f32m8(vfloat32m4_t op1) { - return vlmul_ext_v_f32m4_f32m8(op1); + return __riscv_vlmul_ext_v_f32m4_f32m8(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_f64m1_f64m2( @@ -238,7 +238,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vlmul_ext_v_f64m1_f64m2(vfloat64m1_t op1) { - return vlmul_ext_v_f64m1_f64m2(op1); + return __riscv_vlmul_ext_v_f64m1_f64m2(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_f64m1_f64m4( @@ -247,7 +247,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vlmul_ext_v_f64m1_f64m4(vfloat64m1_t op1) { - return vlmul_ext_v_f64m1_f64m4(op1); + return __riscv_vlmul_ext_v_f64m1_f64m4(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_f64m1_f64m8( @@ -256,7 +256,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vlmul_ext_v_f64m1_f64m8(vfloat64m1_t op1) { - return vlmul_ext_v_f64m1_f64m8(op1); + return __riscv_vlmul_ext_v_f64m1_f64m8(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_f64m2_f64m4( @@ -265,7 +265,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vlmul_ext_v_f64m2_f64m4(vfloat64m2_t op1) { - return vlmul_ext_v_f64m2_f64m4(op1); + return __riscv_vlmul_ext_v_f64m2_f64m4(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_f64m2_f64m8( @@ -274,7 +274,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vlmul_ext_v_f64m2_f64m8(vfloat64m2_t op1) { - return vlmul_ext_v_f64m2_f64m8(op1); + return __riscv_vlmul_ext_v_f64m2_f64m8(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_f64m4_f64m8( @@ -283,7 +283,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vlmul_ext_v_f64m4_f64m8(vfloat64m4_t op1) { - return vlmul_ext_v_f64m4_f64m8(op1); + return __riscv_vlmul_ext_v_f64m4_f64m8(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_i8mf8_i8mf4( @@ -292,7 +292,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vlmul_ext_v_i8mf8_i8mf4(vint8mf8_t op1) { - return vlmul_ext_v_i8mf8_i8mf4(op1); + return __riscv_vlmul_ext_v_i8mf8_i8mf4(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_i8mf8_i8mf2( @@ -301,7 +301,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vlmul_ext_v_i8mf8_i8mf2(vint8mf8_t op1) { - return vlmul_ext_v_i8mf8_i8mf2(op1); + return __riscv_vlmul_ext_v_i8mf8_i8mf2(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_i8mf8_i8m1( @@ -310,7 +310,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vlmul_ext_v_i8mf8_i8m1(vint8mf8_t op1) { - return vlmul_ext_v_i8mf8_i8m1(op1); + return __riscv_vlmul_ext_v_i8mf8_i8m1(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_i8mf8_i8m2( @@ -319,7 +319,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m2_t test_vlmul_ext_v_i8mf8_i8m2(vint8mf8_t op1) { - return vlmul_ext_v_i8mf8_i8m2(op1); + return __riscv_vlmul_ext_v_i8mf8_i8m2(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_i8mf8_i8m4( @@ -328,7 +328,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m4_t test_vlmul_ext_v_i8mf8_i8m4(vint8mf8_t op1) { - return vlmul_ext_v_i8mf8_i8m4(op1); + return __riscv_vlmul_ext_v_i8mf8_i8m4(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_i8mf8_i8m8( @@ -337,7 +337,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m8_t test_vlmul_ext_v_i8mf8_i8m8(vint8mf8_t op1) { - return vlmul_ext_v_i8mf8_i8m8(op1); + return __riscv_vlmul_ext_v_i8mf8_i8m8(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_i8mf4_i8mf2( @@ -346,7 +346,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vlmul_ext_v_i8mf4_i8mf2(vint8mf4_t op1) { - return vlmul_ext_v_i8mf4_i8mf2(op1); + return __riscv_vlmul_ext_v_i8mf4_i8mf2(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_i8mf4_i8m1( @@ -355,7 +355,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vlmul_ext_v_i8mf4_i8m1(vint8mf4_t op1) { - return vlmul_ext_v_i8mf4_i8m1(op1); + return __riscv_vlmul_ext_v_i8mf4_i8m1(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_i8mf4_i8m2( @@ -364,7 +364,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m2_t test_vlmul_ext_v_i8mf4_i8m2(vint8mf4_t op1) { - return vlmul_ext_v_i8mf4_i8m2(op1); + return __riscv_vlmul_ext_v_i8mf4_i8m2(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_i8mf4_i8m4( @@ -373,7 +373,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m4_t test_vlmul_ext_v_i8mf4_i8m4(vint8mf4_t op1) { - return vlmul_ext_v_i8mf4_i8m4(op1); + return __riscv_vlmul_ext_v_i8mf4_i8m4(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_i8mf4_i8m8( @@ -382,7 +382,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m8_t test_vlmul_ext_v_i8mf4_i8m8(vint8mf4_t op1) { - return vlmul_ext_v_i8mf4_i8m8(op1); + return __riscv_vlmul_ext_v_i8mf4_i8m8(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_i8mf2_i8m1( @@ -391,7 +391,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vlmul_ext_v_i8mf2_i8m1(vint8mf2_t op1) { - return vlmul_ext_v_i8mf2_i8m1(op1); + return __riscv_vlmul_ext_v_i8mf2_i8m1(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_i8mf2_i8m2( @@ -400,7 +400,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m2_t test_vlmul_ext_v_i8mf2_i8m2(vint8mf2_t op1) { - return vlmul_ext_v_i8mf2_i8m2(op1); + return __riscv_vlmul_ext_v_i8mf2_i8m2(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_i8mf2_i8m4( @@ -409,7 +409,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m4_t test_vlmul_ext_v_i8mf2_i8m4(vint8mf2_t op1) { - return vlmul_ext_v_i8mf2_i8m4(op1); + return __riscv_vlmul_ext_v_i8mf2_i8m4(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_i8mf2_i8m8( @@ -418,7 +418,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m8_t test_vlmul_ext_v_i8mf2_i8m8(vint8mf2_t op1) { - return vlmul_ext_v_i8mf2_i8m8(op1); + return __riscv_vlmul_ext_v_i8mf2_i8m8(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_i8m1_i8m2( @@ -427,7 +427,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m2_t test_vlmul_ext_v_i8m1_i8m2(vint8m1_t op1) { - return vlmul_ext_v_i8m1_i8m2(op1); + return __riscv_vlmul_ext_v_i8m1_i8m2(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_i8m1_i8m4( @@ -436,7 +436,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m4_t test_vlmul_ext_v_i8m1_i8m4(vint8m1_t op1) { - return vlmul_ext_v_i8m1_i8m4(op1); + return __riscv_vlmul_ext_v_i8m1_i8m4(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_i8m1_i8m8( @@ -445,7 +445,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m8_t test_vlmul_ext_v_i8m1_i8m8(vint8m1_t op1) { - return vlmul_ext_v_i8m1_i8m8(op1); + return __riscv_vlmul_ext_v_i8m1_i8m8(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_i8m2_i8m4( @@ -454,7 +454,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m4_t test_vlmul_ext_v_i8m2_i8m4(vint8m2_t op1) { - return vlmul_ext_v_i8m2_i8m4(op1); + return __riscv_vlmul_ext_v_i8m2_i8m4(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_i8m2_i8m8( @@ -463,7 +463,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m8_t test_vlmul_ext_v_i8m2_i8m8(vint8m2_t op1) { - return vlmul_ext_v_i8m2_i8m8(op1); + return __riscv_vlmul_ext_v_i8m2_i8m8(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_i8m4_i8m8( @@ -472,7 +472,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m8_t test_vlmul_ext_v_i8m4_i8m8(vint8m4_t op1) { - return vlmul_ext_v_i8m4_i8m8(op1); + return __riscv_vlmul_ext_v_i8m4_i8m8(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_i16mf4_i16mf2( @@ -481,7 +481,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vlmul_ext_v_i16mf4_i16mf2(vint16mf4_t op1) { - return vlmul_ext_v_i16mf4_i16mf2(op1); + return __riscv_vlmul_ext_v_i16mf4_i16mf2(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_i16mf4_i16m1( @@ -490,7 +490,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vlmul_ext_v_i16mf4_i16m1(vint16mf4_t op1) { - return vlmul_ext_v_i16mf4_i16m1(op1); + return __riscv_vlmul_ext_v_i16mf4_i16m1(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_i16mf4_i16m2( @@ -499,7 +499,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vlmul_ext_v_i16mf4_i16m2(vint16mf4_t op1) { - return vlmul_ext_v_i16mf4_i16m2(op1); + return __riscv_vlmul_ext_v_i16mf4_i16m2(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_i16mf4_i16m4( @@ -508,7 +508,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vlmul_ext_v_i16mf4_i16m4(vint16mf4_t op1) { - return vlmul_ext_v_i16mf4_i16m4(op1); + return __riscv_vlmul_ext_v_i16mf4_i16m4(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_i16mf4_i16m8( @@ -517,7 +517,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m8_t test_vlmul_ext_v_i16mf4_i16m8(vint16mf4_t op1) { - return vlmul_ext_v_i16mf4_i16m8(op1); + return __riscv_vlmul_ext_v_i16mf4_i16m8(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_i16mf2_i16m1( @@ -526,7 +526,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vlmul_ext_v_i16mf2_i16m1(vint16mf2_t op1) { - return vlmul_ext_v_i16mf2_i16m1(op1); + return __riscv_vlmul_ext_v_i16mf2_i16m1(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_i16mf2_i16m2( @@ -535,7 +535,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vlmul_ext_v_i16mf2_i16m2(vint16mf2_t op1) { - return vlmul_ext_v_i16mf2_i16m2(op1); + return __riscv_vlmul_ext_v_i16mf2_i16m2(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_i16mf2_i16m4( @@ -544,7 +544,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vlmul_ext_v_i16mf2_i16m4(vint16mf2_t op1) { - return vlmul_ext_v_i16mf2_i16m4(op1); + return __riscv_vlmul_ext_v_i16mf2_i16m4(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_i16mf2_i16m8( @@ -553,7 +553,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m8_t test_vlmul_ext_v_i16mf2_i16m8(vint16mf2_t op1) { - return vlmul_ext_v_i16mf2_i16m8(op1); + return __riscv_vlmul_ext_v_i16mf2_i16m8(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_i16m1_i16m2( @@ -562,7 +562,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vlmul_ext_v_i16m1_i16m2(vint16m1_t op1) { - return vlmul_ext_v_i16m1_i16m2(op1); + return __riscv_vlmul_ext_v_i16m1_i16m2(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_i16m1_i16m4( @@ -571,7 +571,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vlmul_ext_v_i16m1_i16m4(vint16m1_t op1) { - return vlmul_ext_v_i16m1_i16m4(op1); + return __riscv_vlmul_ext_v_i16m1_i16m4(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_i16m1_i16m8( @@ -580,7 +580,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m8_t test_vlmul_ext_v_i16m1_i16m8(vint16m1_t op1) { - return vlmul_ext_v_i16m1_i16m8(op1); + return __riscv_vlmul_ext_v_i16m1_i16m8(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_i16m2_i16m4( @@ -589,7 +589,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vlmul_ext_v_i16m2_i16m4(vint16m2_t op1) { - return vlmul_ext_v_i16m2_i16m4(op1); + return __riscv_vlmul_ext_v_i16m2_i16m4(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_i16m2_i16m8( @@ -598,7 +598,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m8_t test_vlmul_ext_v_i16m2_i16m8(vint16m2_t op1) { - return vlmul_ext_v_i16m2_i16m8(op1); + return __riscv_vlmul_ext_v_i16m2_i16m8(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_i16m4_i16m8( @@ -607,7 +607,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m8_t test_vlmul_ext_v_i16m4_i16m8(vint16m4_t op1) { - return vlmul_ext_v_i16m4_i16m8(op1); + return __riscv_vlmul_ext_v_i16m4_i16m8(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_i32mf2_i32m1( @@ -616,7 +616,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vlmul_ext_v_i32mf2_i32m1(vint32mf2_t op1) { - return vlmul_ext_v_i32mf2_i32m1(op1); + return __riscv_vlmul_ext_v_i32mf2_i32m1(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_i32mf2_i32m2( @@ -625,7 +625,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vlmul_ext_v_i32mf2_i32m2(vint32mf2_t op1) { - return vlmul_ext_v_i32mf2_i32m2(op1); + return __riscv_vlmul_ext_v_i32mf2_i32m2(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_i32mf2_i32m4( @@ -634,7 +634,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vlmul_ext_v_i32mf2_i32m4(vint32mf2_t op1) { - return vlmul_ext_v_i32mf2_i32m4(op1); + return __riscv_vlmul_ext_v_i32mf2_i32m4(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_i32mf2_i32m8( @@ -643,7 +643,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m8_t test_vlmul_ext_v_i32mf2_i32m8(vint32mf2_t op1) { - return vlmul_ext_v_i32mf2_i32m8(op1); + return __riscv_vlmul_ext_v_i32mf2_i32m8(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_i32m1_i32m2( @@ -652,7 +652,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vlmul_ext_v_i32m1_i32m2(vint32m1_t op1) { - return vlmul_ext_v_i32m1_i32m2(op1); + return __riscv_vlmul_ext_v_i32m1_i32m2(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_i32m1_i32m4( @@ -661,7 +661,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vlmul_ext_v_i32m1_i32m4(vint32m1_t op1) { - return vlmul_ext_v_i32m1_i32m4(op1); + return __riscv_vlmul_ext_v_i32m1_i32m4(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_i32m1_i32m8( @@ -670,7 +670,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m8_t test_vlmul_ext_v_i32m1_i32m8(vint32m1_t op1) { - return vlmul_ext_v_i32m1_i32m8(op1); + return __riscv_vlmul_ext_v_i32m1_i32m8(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_i32m2_i32m4( @@ -679,7 +679,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vlmul_ext_v_i32m2_i32m4(vint32m2_t op1) { - return vlmul_ext_v_i32m2_i32m4(op1); + return __riscv_vlmul_ext_v_i32m2_i32m4(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_i32m2_i32m8( @@ -688,7 +688,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m8_t test_vlmul_ext_v_i32m2_i32m8(vint32m2_t op1) { - return vlmul_ext_v_i32m2_i32m8(op1); + return __riscv_vlmul_ext_v_i32m2_i32m8(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_i32m4_i32m8( @@ -697,7 +697,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m8_t test_vlmul_ext_v_i32m4_i32m8(vint32m4_t op1) { - return vlmul_ext_v_i32m4_i32m8(op1); + return __riscv_vlmul_ext_v_i32m4_i32m8(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_i64m1_i64m2( @@ -706,7 +706,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m2_t test_vlmul_ext_v_i64m1_i64m2(vint64m1_t op1) { - return vlmul_ext_v_i64m1_i64m2(op1); + return __riscv_vlmul_ext_v_i64m1_i64m2(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_i64m1_i64m4( @@ -715,7 +715,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m4_t test_vlmul_ext_v_i64m1_i64m4(vint64m1_t op1) { - return vlmul_ext_v_i64m1_i64m4(op1); + return __riscv_vlmul_ext_v_i64m1_i64m4(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_i64m1_i64m8( @@ -724,7 +724,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m8_t test_vlmul_ext_v_i64m1_i64m8(vint64m1_t op1) { - return vlmul_ext_v_i64m1_i64m8(op1); + return __riscv_vlmul_ext_v_i64m1_i64m8(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_i64m2_i64m4( @@ -733,7 +733,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m4_t test_vlmul_ext_v_i64m2_i64m4(vint64m2_t op1) { - return vlmul_ext_v_i64m2_i64m4(op1); + return __riscv_vlmul_ext_v_i64m2_i64m4(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_i64m2_i64m8( @@ -742,7 +742,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m8_t test_vlmul_ext_v_i64m2_i64m8(vint64m2_t op1) { - return vlmul_ext_v_i64m2_i64m8(op1); + return __riscv_vlmul_ext_v_i64m2_i64m8(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_i64m4_i64m8( @@ -751,7 +751,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m8_t test_vlmul_ext_v_i64m4_i64m8(vint64m4_t op1) { - return vlmul_ext_v_i64m4_i64m8(op1); + return __riscv_vlmul_ext_v_i64m4_i64m8(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_u8mf8_u8mf4( @@ -760,7 +760,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf4_t test_vlmul_ext_v_u8mf8_u8mf4(vuint8mf8_t op1) { - return vlmul_ext_v_u8mf8_u8mf4(op1); + return __riscv_vlmul_ext_v_u8mf8_u8mf4(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_u8mf8_u8mf2( @@ -769,7 +769,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf2_t test_vlmul_ext_v_u8mf8_u8mf2(vuint8mf8_t op1) { - return vlmul_ext_v_u8mf8_u8mf2(op1); + return __riscv_vlmul_ext_v_u8mf8_u8mf2(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_u8mf8_u8m1( @@ -778,7 +778,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vlmul_ext_v_u8mf8_u8m1(vuint8mf8_t op1) { - return vlmul_ext_v_u8mf8_u8m1(op1); + return __riscv_vlmul_ext_v_u8mf8_u8m1(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_u8mf8_u8m2( @@ -787,7 +787,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m2_t test_vlmul_ext_v_u8mf8_u8m2(vuint8mf8_t op1) { - return vlmul_ext_v_u8mf8_u8m2(op1); + return __riscv_vlmul_ext_v_u8mf8_u8m2(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_u8mf8_u8m4( @@ -796,7 +796,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m4_t test_vlmul_ext_v_u8mf8_u8m4(vuint8mf8_t op1) { - return vlmul_ext_v_u8mf8_u8m4(op1); + return __riscv_vlmul_ext_v_u8mf8_u8m4(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_u8mf8_u8m8( @@ -805,7 +805,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m8_t test_vlmul_ext_v_u8mf8_u8m8(vuint8mf8_t op1) { - return vlmul_ext_v_u8mf8_u8m8(op1); + return __riscv_vlmul_ext_v_u8mf8_u8m8(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_u8mf4_u8mf2( @@ -814,7 +814,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf2_t test_vlmul_ext_v_u8mf4_u8mf2(vuint8mf4_t op1) { - return vlmul_ext_v_u8mf4_u8mf2(op1); + return __riscv_vlmul_ext_v_u8mf4_u8mf2(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_u8mf4_u8m1( @@ -823,7 +823,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vlmul_ext_v_u8mf4_u8m1(vuint8mf4_t op1) { - return vlmul_ext_v_u8mf4_u8m1(op1); + return __riscv_vlmul_ext_v_u8mf4_u8m1(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_u8mf4_u8m2( @@ -832,7 +832,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m2_t test_vlmul_ext_v_u8mf4_u8m2(vuint8mf4_t op1) { - return vlmul_ext_v_u8mf4_u8m2(op1); + return __riscv_vlmul_ext_v_u8mf4_u8m2(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_u8mf4_u8m4( @@ -841,7 +841,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m4_t test_vlmul_ext_v_u8mf4_u8m4(vuint8mf4_t op1) { - return vlmul_ext_v_u8mf4_u8m4(op1); + return __riscv_vlmul_ext_v_u8mf4_u8m4(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_u8mf4_u8m8( @@ -850,7 +850,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m8_t test_vlmul_ext_v_u8mf4_u8m8(vuint8mf4_t op1) { - return vlmul_ext_v_u8mf4_u8m8(op1); + return __riscv_vlmul_ext_v_u8mf4_u8m8(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_u8mf2_u8m1( @@ -859,7 +859,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vlmul_ext_v_u8mf2_u8m1(vuint8mf2_t op1) { - return vlmul_ext_v_u8mf2_u8m1(op1); + return __riscv_vlmul_ext_v_u8mf2_u8m1(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_u8mf2_u8m2( @@ -868,7 +868,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m2_t test_vlmul_ext_v_u8mf2_u8m2(vuint8mf2_t op1) { - return vlmul_ext_v_u8mf2_u8m2(op1); + return __riscv_vlmul_ext_v_u8mf2_u8m2(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_u8mf2_u8m4( @@ -877,7 +877,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m4_t test_vlmul_ext_v_u8mf2_u8m4(vuint8mf2_t op1) { - return vlmul_ext_v_u8mf2_u8m4(op1); + return __riscv_vlmul_ext_v_u8mf2_u8m4(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_u8mf2_u8m8( @@ -886,7 +886,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m8_t test_vlmul_ext_v_u8mf2_u8m8(vuint8mf2_t op1) { - return vlmul_ext_v_u8mf2_u8m8(op1); + return __riscv_vlmul_ext_v_u8mf2_u8m8(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_u8m1_u8m2( @@ -895,7 +895,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m2_t test_vlmul_ext_v_u8m1_u8m2(vuint8m1_t op1) { - return vlmul_ext_v_u8m1_u8m2(op1); + return __riscv_vlmul_ext_v_u8m1_u8m2(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_u8m1_u8m4( @@ -904,7 +904,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m4_t test_vlmul_ext_v_u8m1_u8m4(vuint8m1_t op1) { - return vlmul_ext_v_u8m1_u8m4(op1); + return __riscv_vlmul_ext_v_u8m1_u8m4(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_u8m1_u8m8( @@ -913,7 +913,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m8_t test_vlmul_ext_v_u8m1_u8m8(vuint8m1_t op1) { - return vlmul_ext_v_u8m1_u8m8(op1); + return __riscv_vlmul_ext_v_u8m1_u8m8(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_u8m2_u8m4( @@ -922,7 +922,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m4_t test_vlmul_ext_v_u8m2_u8m4(vuint8m2_t op1) { - return vlmul_ext_v_u8m2_u8m4(op1); + return __riscv_vlmul_ext_v_u8m2_u8m4(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_u8m2_u8m8( @@ -931,7 +931,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m8_t test_vlmul_ext_v_u8m2_u8m8(vuint8m2_t op1) { - return vlmul_ext_v_u8m2_u8m8(op1); + return __riscv_vlmul_ext_v_u8m2_u8m8(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_u8m4_u8m8( @@ -940,7 +940,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m8_t test_vlmul_ext_v_u8m4_u8m8(vuint8m4_t op1) { - return vlmul_ext_v_u8m4_u8m8(op1); + return __riscv_vlmul_ext_v_u8m4_u8m8(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_u16mf4_u16mf2( @@ -949,7 +949,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vlmul_ext_v_u16mf4_u16mf2(vuint16mf4_t op1) { - return vlmul_ext_v_u16mf4_u16mf2(op1); + return __riscv_vlmul_ext_v_u16mf4_u16mf2(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_u16mf4_u16m1( @@ -958,7 +958,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vlmul_ext_v_u16mf4_u16m1(vuint16mf4_t op1) { - return vlmul_ext_v_u16mf4_u16m1(op1); + return __riscv_vlmul_ext_v_u16mf4_u16m1(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_u16mf4_u16m2( @@ -967,7 +967,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vlmul_ext_v_u16mf4_u16m2(vuint16mf4_t op1) { - return vlmul_ext_v_u16mf4_u16m2(op1); + return __riscv_vlmul_ext_v_u16mf4_u16m2(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_u16mf4_u16m4( @@ -976,7 +976,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_vlmul_ext_v_u16mf4_u16m4(vuint16mf4_t op1) { - return vlmul_ext_v_u16mf4_u16m4(op1); + return __riscv_vlmul_ext_v_u16mf4_u16m4(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_u16mf4_u16m8( @@ -985,7 +985,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m8_t test_vlmul_ext_v_u16mf4_u16m8(vuint16mf4_t op1) { - return vlmul_ext_v_u16mf4_u16m8(op1); + return __riscv_vlmul_ext_v_u16mf4_u16m8(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_u16mf2_u16m1( @@ -994,7 +994,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vlmul_ext_v_u16mf2_u16m1(vuint16mf2_t op1) { - return vlmul_ext_v_u16mf2_u16m1(op1); + return __riscv_vlmul_ext_v_u16mf2_u16m1(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_u16mf2_u16m2( @@ -1003,7 +1003,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vlmul_ext_v_u16mf2_u16m2(vuint16mf2_t op1) { - return vlmul_ext_v_u16mf2_u16m2(op1); + return __riscv_vlmul_ext_v_u16mf2_u16m2(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_u16mf2_u16m4( @@ -1012,7 +1012,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_vlmul_ext_v_u16mf2_u16m4(vuint16mf2_t op1) { - return vlmul_ext_v_u16mf2_u16m4(op1); + return __riscv_vlmul_ext_v_u16mf2_u16m4(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_u16mf2_u16m8( @@ -1021,7 +1021,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m8_t test_vlmul_ext_v_u16mf2_u16m8(vuint16mf2_t op1) { - return vlmul_ext_v_u16mf2_u16m8(op1); + return __riscv_vlmul_ext_v_u16mf2_u16m8(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_u16m1_u16m2( @@ -1030,7 +1030,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vlmul_ext_v_u16m1_u16m2(vuint16m1_t op1) { - return vlmul_ext_v_u16m1_u16m2(op1); + return __riscv_vlmul_ext_v_u16m1_u16m2(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_u16m1_u16m4( @@ -1039,7 +1039,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_vlmul_ext_v_u16m1_u16m4(vuint16m1_t op1) { - return vlmul_ext_v_u16m1_u16m4(op1); + return __riscv_vlmul_ext_v_u16m1_u16m4(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_u16m1_u16m8( @@ -1048,7 +1048,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m8_t test_vlmul_ext_v_u16m1_u16m8(vuint16m1_t op1) { - return vlmul_ext_v_u16m1_u16m8(op1); + return __riscv_vlmul_ext_v_u16m1_u16m8(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_u16m2_u16m4( @@ -1057,7 +1057,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_vlmul_ext_v_u16m2_u16m4(vuint16m2_t op1) { - return vlmul_ext_v_u16m2_u16m4(op1); + return __riscv_vlmul_ext_v_u16m2_u16m4(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_u16m2_u16m8( @@ -1066,7 +1066,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m8_t test_vlmul_ext_v_u16m2_u16m8(vuint16m2_t op1) { - return vlmul_ext_v_u16m2_u16m8(op1); + return __riscv_vlmul_ext_v_u16m2_u16m8(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_u16m4_u16m8( @@ -1075,7 +1075,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m8_t test_vlmul_ext_v_u16m4_u16m8(vuint16m4_t op1) { - return vlmul_ext_v_u16m4_u16m8(op1); + return __riscv_vlmul_ext_v_u16m4_u16m8(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_u32mf2_u32m1( @@ -1084,7 +1084,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vlmul_ext_v_u32mf2_u32m1(vuint32mf2_t op1) { - return vlmul_ext_v_u32mf2_u32m1(op1); + return __riscv_vlmul_ext_v_u32mf2_u32m1(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_u32mf2_u32m2( @@ -1093,7 +1093,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vlmul_ext_v_u32mf2_u32m2(vuint32mf2_t op1) { - return vlmul_ext_v_u32mf2_u32m2(op1); + return __riscv_vlmul_ext_v_u32mf2_u32m2(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_u32mf2_u32m4( @@ -1102,7 +1102,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vlmul_ext_v_u32mf2_u32m4(vuint32mf2_t op1) { - return vlmul_ext_v_u32mf2_u32m4(op1); + return __riscv_vlmul_ext_v_u32mf2_u32m4(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_u32mf2_u32m8( @@ -1111,7 +1111,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m8_t test_vlmul_ext_v_u32mf2_u32m8(vuint32mf2_t op1) { - return vlmul_ext_v_u32mf2_u32m8(op1); + return __riscv_vlmul_ext_v_u32mf2_u32m8(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_u32m1_u32m2( @@ -1120,7 +1120,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vlmul_ext_v_u32m1_u32m2(vuint32m1_t op1) { - return vlmul_ext_v_u32m1_u32m2(op1); + return __riscv_vlmul_ext_v_u32m1_u32m2(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_u32m1_u32m4( @@ -1129,7 +1129,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vlmul_ext_v_u32m1_u32m4(vuint32m1_t op1) { - return vlmul_ext_v_u32m1_u32m4(op1); + return __riscv_vlmul_ext_v_u32m1_u32m4(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_u32m1_u32m8( @@ -1138,7 +1138,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m8_t test_vlmul_ext_v_u32m1_u32m8(vuint32m1_t op1) { - return vlmul_ext_v_u32m1_u32m8(op1); + return __riscv_vlmul_ext_v_u32m1_u32m8(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_u32m2_u32m4( @@ -1147,7 +1147,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vlmul_ext_v_u32m2_u32m4(vuint32m2_t op1) { - return vlmul_ext_v_u32m2_u32m4(op1); + return __riscv_vlmul_ext_v_u32m2_u32m4(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_u32m2_u32m8( @@ -1156,7 +1156,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m8_t test_vlmul_ext_v_u32m2_u32m8(vuint32m2_t op1) { - return vlmul_ext_v_u32m2_u32m8(op1); + return __riscv_vlmul_ext_v_u32m2_u32m8(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_u32m4_u32m8( @@ -1165,7 +1165,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m8_t test_vlmul_ext_v_u32m4_u32m8(vuint32m4_t op1) { - return vlmul_ext_v_u32m4_u32m8(op1); + return __riscv_vlmul_ext_v_u32m4_u32m8(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_u64m1_u64m2( @@ -1174,7 +1174,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m2_t test_vlmul_ext_v_u64m1_u64m2(vuint64m1_t op1) { - return vlmul_ext_v_u64m1_u64m2(op1); + return __riscv_vlmul_ext_v_u64m1_u64m2(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_u64m1_u64m4( @@ -1183,7 +1183,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m4_t test_vlmul_ext_v_u64m1_u64m4(vuint64m1_t op1) { - return vlmul_ext_v_u64m1_u64m4(op1); + return __riscv_vlmul_ext_v_u64m1_u64m4(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_u64m1_u64m8( @@ -1192,7 +1192,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m8_t test_vlmul_ext_v_u64m1_u64m8(vuint64m1_t op1) { - return vlmul_ext_v_u64m1_u64m8(op1); + return __riscv_vlmul_ext_v_u64m1_u64m8(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_u64m2_u64m4( @@ -1201,7 +1201,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m4_t test_vlmul_ext_v_u64m2_u64m4(vuint64m2_t op1) { - return vlmul_ext_v_u64m2_u64m4(op1); + return __riscv_vlmul_ext_v_u64m2_u64m4(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_u64m2_u64m8( @@ -1210,7 +1210,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m8_t test_vlmul_ext_v_u64m2_u64m8(vuint64m2_t op1) { - return vlmul_ext_v_u64m2_u64m8(op1); + return __riscv_vlmul_ext_v_u64m2_u64m8(op1); } // CHECK-RV64-LABEL: @test_vlmul_ext_v_u64m4_u64m8( @@ -1219,7 +1219,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m8_t test_vlmul_ext_v_u64m4_u64m8(vuint64m4_t op1) { - return vlmul_ext_v_u64m4_u64m8(op1); + return __riscv_vlmul_ext_v_u64m4_u64m8(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_f16mf2_f16mf4( @@ -1228,7 +1228,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vlmul_trunc_v_f16mf2_f16mf4(vfloat16mf2_t op1) { - return vlmul_trunc_v_f16mf2_f16mf4(op1); + return __riscv_vlmul_trunc_v_f16mf2_f16mf4(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_f16m1_f16mf4( @@ -1237,7 +1237,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vlmul_trunc_v_f16m1_f16mf4(vfloat16m1_t op1) { - return vlmul_trunc_v_f16m1_f16mf4(op1); + return __riscv_vlmul_trunc_v_f16m1_f16mf4(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_f16m1_f16mf2( @@ -1246,7 +1246,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vlmul_trunc_v_f16m1_f16mf2(vfloat16m1_t op1) { - return vlmul_trunc_v_f16m1_f16mf2(op1); + return __riscv_vlmul_trunc_v_f16m1_f16mf2(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_f16m2_f16mf4( @@ -1255,7 +1255,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vlmul_trunc_v_f16m2_f16mf4(vfloat16m2_t op1) { - return vlmul_trunc_v_f16m2_f16mf4(op1); + return __riscv_vlmul_trunc_v_f16m2_f16mf4(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_f16m2_f16mf2( @@ -1264,7 +1264,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vlmul_trunc_v_f16m2_f16mf2(vfloat16m2_t op1) { - return vlmul_trunc_v_f16m2_f16mf2(op1); + return __riscv_vlmul_trunc_v_f16m2_f16mf2(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_f16m2_f16m1( @@ -1273,7 +1273,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vlmul_trunc_v_f16m2_f16m1(vfloat16m2_t op1) { - return vlmul_trunc_v_f16m2_f16m1(op1); + return __riscv_vlmul_trunc_v_f16m2_f16m1(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_f16m4_f16mf4( @@ -1282,7 +1282,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vlmul_trunc_v_f16m4_f16mf4(vfloat16m4_t op1) { - return vlmul_trunc_v_f16m4_f16mf4(op1); + return __riscv_vlmul_trunc_v_f16m4_f16mf4(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_f16m4_f16mf2( @@ -1291,7 +1291,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vlmul_trunc_v_f16m4_f16mf2(vfloat16m4_t op1) { - return vlmul_trunc_v_f16m4_f16mf2(op1); + return __riscv_vlmul_trunc_v_f16m4_f16mf2(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_f16m4_f16m1( @@ -1300,7 +1300,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vlmul_trunc_v_f16m4_f16m1(vfloat16m4_t op1) { - return vlmul_trunc_v_f16m4_f16m1(op1); + return __riscv_vlmul_trunc_v_f16m4_f16m1(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_f16m4_f16m2( @@ -1309,7 +1309,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vlmul_trunc_v_f16m4_f16m2(vfloat16m4_t op1) { - return vlmul_trunc_v_f16m4_f16m2(op1); + return __riscv_vlmul_trunc_v_f16m4_f16m2(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_f16m8_f16mf4( @@ -1318,7 +1318,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vlmul_trunc_v_f16m8_f16mf4(vfloat16m8_t op1) { - return vlmul_trunc_v_f16m8_f16mf4(op1); + return __riscv_vlmul_trunc_v_f16m8_f16mf4(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_f16m8_f16mf2( @@ -1327,7 +1327,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vlmul_trunc_v_f16m8_f16mf2(vfloat16m8_t op1) { - return vlmul_trunc_v_f16m8_f16mf2(op1); + return __riscv_vlmul_trunc_v_f16m8_f16mf2(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_f16m8_f16m1( @@ -1336,7 +1336,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vlmul_trunc_v_f16m8_f16m1(vfloat16m8_t op1) { - return vlmul_trunc_v_f16m8_f16m1(op1); + return __riscv_vlmul_trunc_v_f16m8_f16m1(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_f16m8_f16m2( @@ -1345,7 +1345,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vlmul_trunc_v_f16m8_f16m2(vfloat16m8_t op1) { - return vlmul_trunc_v_f16m8_f16m2(op1); + return __riscv_vlmul_trunc_v_f16m8_f16m2(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_f16m8_f16m4( @@ -1354,7 +1354,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vlmul_trunc_v_f16m8_f16m4(vfloat16m8_t op1) { - return vlmul_trunc_v_f16m8_f16m4(op1); + return __riscv_vlmul_trunc_v_f16m8_f16m4(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_f32m1_f32mf2( @@ -1363,7 +1363,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vlmul_trunc_v_f32m1_f32mf2(vfloat32m1_t op1) { - return vlmul_trunc_v_f32m1_f32mf2(op1); + return __riscv_vlmul_trunc_v_f32m1_f32mf2(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_f32m2_f32mf2( @@ -1372,7 +1372,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vlmul_trunc_v_f32m2_f32mf2(vfloat32m2_t op1) { - return vlmul_trunc_v_f32m2_f32mf2(op1); + return __riscv_vlmul_trunc_v_f32m2_f32mf2(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_f32m2_f32m1( @@ -1381,7 +1381,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vlmul_trunc_v_f32m2_f32m1(vfloat32m2_t op1) { - return vlmul_trunc_v_f32m2_f32m1(op1); + return __riscv_vlmul_trunc_v_f32m2_f32m1(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_f32m4_f32mf2( @@ -1390,7 +1390,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vlmul_trunc_v_f32m4_f32mf2(vfloat32m4_t op1) { - return vlmul_trunc_v_f32m4_f32mf2(op1); + return __riscv_vlmul_trunc_v_f32m4_f32mf2(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_f32m4_f32m1( @@ -1399,7 +1399,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vlmul_trunc_v_f32m4_f32m1(vfloat32m4_t op1) { - return vlmul_trunc_v_f32m4_f32m1(op1); + return __riscv_vlmul_trunc_v_f32m4_f32m1(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_f32m4_f32m2( @@ -1408,7 +1408,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vlmul_trunc_v_f32m4_f32m2(vfloat32m4_t op1) { - return vlmul_trunc_v_f32m4_f32m2(op1); + return __riscv_vlmul_trunc_v_f32m4_f32m2(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_f32m8_f32mf2( @@ -1417,7 +1417,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vlmul_trunc_v_f32m8_f32mf2(vfloat32m8_t op1) { - return vlmul_trunc_v_f32m8_f32mf2(op1); + return __riscv_vlmul_trunc_v_f32m8_f32mf2(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_f32m8_f32m1( @@ -1426,7 +1426,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vlmul_trunc_v_f32m8_f32m1(vfloat32m8_t op1) { - return vlmul_trunc_v_f32m8_f32m1(op1); + return __riscv_vlmul_trunc_v_f32m8_f32m1(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_f32m8_f32m2( @@ -1435,7 +1435,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vlmul_trunc_v_f32m8_f32m2(vfloat32m8_t op1) { - return vlmul_trunc_v_f32m8_f32m2(op1); + return __riscv_vlmul_trunc_v_f32m8_f32m2(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_f32m8_f32m4( @@ -1444,7 +1444,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vlmul_trunc_v_f32m8_f32m4(vfloat32m8_t op1) { - return vlmul_trunc_v_f32m8_f32m4(op1); + return __riscv_vlmul_trunc_v_f32m8_f32m4(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_f64m2_f64m1( @@ -1453,7 +1453,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vlmul_trunc_v_f64m2_f64m1(vfloat64m2_t op1) { - return vlmul_trunc_v_f64m2_f64m1(op1); + return __riscv_vlmul_trunc_v_f64m2_f64m1(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_f64m4_f64m1( @@ -1462,7 +1462,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vlmul_trunc_v_f64m4_f64m1(vfloat64m4_t op1) { - return vlmul_trunc_v_f64m4_f64m1(op1); + return __riscv_vlmul_trunc_v_f64m4_f64m1(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_f64m4_f64m2( @@ -1471,7 +1471,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vlmul_trunc_v_f64m4_f64m2(vfloat64m4_t op1) { - return vlmul_trunc_v_f64m4_f64m2(op1); + return __riscv_vlmul_trunc_v_f64m4_f64m2(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_f64m8_f64m1( @@ -1480,7 +1480,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vlmul_trunc_v_f64m8_f64m1(vfloat64m8_t op1) { - return vlmul_trunc_v_f64m8_f64m1(op1); + return __riscv_vlmul_trunc_v_f64m8_f64m1(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_f64m8_f64m2( @@ -1489,7 +1489,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vlmul_trunc_v_f64m8_f64m2(vfloat64m8_t op1) { - return vlmul_trunc_v_f64m8_f64m2(op1); + return __riscv_vlmul_trunc_v_f64m8_f64m2(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_f64m8_f64m4( @@ -1498,7 +1498,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vlmul_trunc_v_f64m8_f64m4(vfloat64m8_t op1) { - return vlmul_trunc_v_f64m8_f64m4(op1); + return __riscv_vlmul_trunc_v_f64m8_f64m4(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_i8mf4_i8mf8( @@ -1507,7 +1507,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vlmul_trunc_v_i8mf4_i8mf8(vint8mf4_t op1) { - return vlmul_trunc_v_i8mf4_i8mf8(op1); + return __riscv_vlmul_trunc_v_i8mf4_i8mf8(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_i8mf2_i8mf8( @@ -1516,7 +1516,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vlmul_trunc_v_i8mf2_i8mf8(vint8mf2_t op1) { - return vlmul_trunc_v_i8mf2_i8mf8(op1); + return __riscv_vlmul_trunc_v_i8mf2_i8mf8(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_i8mf2_i8mf4( @@ -1525,7 +1525,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vlmul_trunc_v_i8mf2_i8mf4(vint8mf2_t op1) { - return vlmul_trunc_v_i8mf2_i8mf4(op1); + return __riscv_vlmul_trunc_v_i8mf2_i8mf4(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_i8m1_i8mf8( @@ -1534,7 +1534,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vlmul_trunc_v_i8m1_i8mf8(vint8m1_t op1) { - return vlmul_trunc_v_i8m1_i8mf8(op1); + return __riscv_vlmul_trunc_v_i8m1_i8mf8(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_i8m1_i8mf4( @@ -1543,7 +1543,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vlmul_trunc_v_i8m1_i8mf4(vint8m1_t op1) { - return vlmul_trunc_v_i8m1_i8mf4(op1); + return __riscv_vlmul_trunc_v_i8m1_i8mf4(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_i8m1_i8mf2( @@ -1552,7 +1552,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vlmul_trunc_v_i8m1_i8mf2(vint8m1_t op1) { - return vlmul_trunc_v_i8m1_i8mf2(op1); + return __riscv_vlmul_trunc_v_i8m1_i8mf2(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_i8m2_i8mf8( @@ -1561,7 +1561,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vlmul_trunc_v_i8m2_i8mf8(vint8m2_t op1) { - return vlmul_trunc_v_i8m2_i8mf8(op1); + return __riscv_vlmul_trunc_v_i8m2_i8mf8(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_i8m2_i8mf4( @@ -1570,7 +1570,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vlmul_trunc_v_i8m2_i8mf4(vint8m2_t op1) { - return vlmul_trunc_v_i8m2_i8mf4(op1); + return __riscv_vlmul_trunc_v_i8m2_i8mf4(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_i8m2_i8mf2( @@ -1579,7 +1579,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vlmul_trunc_v_i8m2_i8mf2(vint8m2_t op1) { - return vlmul_trunc_v_i8m2_i8mf2(op1); + return __riscv_vlmul_trunc_v_i8m2_i8mf2(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_i8m2_i8m1( @@ -1588,7 +1588,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vlmul_trunc_v_i8m2_i8m1(vint8m2_t op1) { - return vlmul_trunc_v_i8m2_i8m1(op1); + return __riscv_vlmul_trunc_v_i8m2_i8m1(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_i8m4_i8mf8( @@ -1597,7 +1597,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vlmul_trunc_v_i8m4_i8mf8(vint8m4_t op1) { - return vlmul_trunc_v_i8m4_i8mf8(op1); + return __riscv_vlmul_trunc_v_i8m4_i8mf8(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_i8m4_i8mf4( @@ -1606,7 +1606,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vlmul_trunc_v_i8m4_i8mf4(vint8m4_t op1) { - return vlmul_trunc_v_i8m4_i8mf4(op1); + return __riscv_vlmul_trunc_v_i8m4_i8mf4(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_i8m4_i8mf2( @@ -1615,7 +1615,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vlmul_trunc_v_i8m4_i8mf2(vint8m4_t op1) { - return vlmul_trunc_v_i8m4_i8mf2(op1); + return __riscv_vlmul_trunc_v_i8m4_i8mf2(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_i8m4_i8m1( @@ -1624,7 +1624,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vlmul_trunc_v_i8m4_i8m1(vint8m4_t op1) { - return vlmul_trunc_v_i8m4_i8m1(op1); + return __riscv_vlmul_trunc_v_i8m4_i8m1(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_i8m4_i8m2( @@ -1633,7 +1633,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m2_t test_vlmul_trunc_v_i8m4_i8m2(vint8m4_t op1) { - return vlmul_trunc_v_i8m4_i8m2(op1); + return __riscv_vlmul_trunc_v_i8m4_i8m2(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_i8m8_i8mf8( @@ -1642,7 +1642,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vlmul_trunc_v_i8m8_i8mf8(vint8m8_t op1) { - return vlmul_trunc_v_i8m8_i8mf8(op1); + return __riscv_vlmul_trunc_v_i8m8_i8mf8(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_i8m8_i8mf4( @@ -1651,7 +1651,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vlmul_trunc_v_i8m8_i8mf4(vint8m8_t op1) { - return vlmul_trunc_v_i8m8_i8mf4(op1); + return __riscv_vlmul_trunc_v_i8m8_i8mf4(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_i8m8_i8mf2( @@ -1660,7 +1660,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vlmul_trunc_v_i8m8_i8mf2(vint8m8_t op1) { - return vlmul_trunc_v_i8m8_i8mf2(op1); + return __riscv_vlmul_trunc_v_i8m8_i8mf2(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_i8m8_i8m1( @@ -1669,7 +1669,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vlmul_trunc_v_i8m8_i8m1(vint8m8_t op1) { - return vlmul_trunc_v_i8m8_i8m1(op1); + return __riscv_vlmul_trunc_v_i8m8_i8m1(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_i8m8_i8m2( @@ -1678,7 +1678,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m2_t test_vlmul_trunc_v_i8m8_i8m2(vint8m8_t op1) { - return vlmul_trunc_v_i8m8_i8m2(op1); + return __riscv_vlmul_trunc_v_i8m8_i8m2(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_i8m8_i8m4( @@ -1687,7 +1687,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m4_t test_vlmul_trunc_v_i8m8_i8m4(vint8m8_t op1) { - return vlmul_trunc_v_i8m8_i8m4(op1); + return __riscv_vlmul_trunc_v_i8m8_i8m4(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_i16mf2_i16mf4( @@ -1696,7 +1696,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vlmul_trunc_v_i16mf2_i16mf4(vint16mf2_t op1) { - return vlmul_trunc_v_i16mf2_i16mf4(op1); + return __riscv_vlmul_trunc_v_i16mf2_i16mf4(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_i16m1_i16mf4( @@ -1705,7 +1705,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vlmul_trunc_v_i16m1_i16mf4(vint16m1_t op1) { - return vlmul_trunc_v_i16m1_i16mf4(op1); + return __riscv_vlmul_trunc_v_i16m1_i16mf4(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_i16m1_i16mf2( @@ -1714,7 +1714,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vlmul_trunc_v_i16m1_i16mf2(vint16m1_t op1) { - return vlmul_trunc_v_i16m1_i16mf2(op1); + return __riscv_vlmul_trunc_v_i16m1_i16mf2(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_i16m2_i16mf4( @@ -1723,7 +1723,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vlmul_trunc_v_i16m2_i16mf4(vint16m2_t op1) { - return vlmul_trunc_v_i16m2_i16mf4(op1); + return __riscv_vlmul_trunc_v_i16m2_i16mf4(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_i16m2_i16mf2( @@ -1732,7 +1732,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vlmul_trunc_v_i16m2_i16mf2(vint16m2_t op1) { - return vlmul_trunc_v_i16m2_i16mf2(op1); + return __riscv_vlmul_trunc_v_i16m2_i16mf2(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_i16m2_i16m1( @@ -1741,7 +1741,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vlmul_trunc_v_i16m2_i16m1(vint16m2_t op1) { - return vlmul_trunc_v_i16m2_i16m1(op1); + return __riscv_vlmul_trunc_v_i16m2_i16m1(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_i16m4_i16mf4( @@ -1750,7 +1750,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vlmul_trunc_v_i16m4_i16mf4(vint16m4_t op1) { - return vlmul_trunc_v_i16m4_i16mf4(op1); + return __riscv_vlmul_trunc_v_i16m4_i16mf4(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_i16m4_i16mf2( @@ -1759,7 +1759,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vlmul_trunc_v_i16m4_i16mf2(vint16m4_t op1) { - return vlmul_trunc_v_i16m4_i16mf2(op1); + return __riscv_vlmul_trunc_v_i16m4_i16mf2(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_i16m4_i16m1( @@ -1768,7 +1768,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vlmul_trunc_v_i16m4_i16m1(vint16m4_t op1) { - return vlmul_trunc_v_i16m4_i16m1(op1); + return __riscv_vlmul_trunc_v_i16m4_i16m1(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_i16m4_i16m2( @@ -1777,7 +1777,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vlmul_trunc_v_i16m4_i16m2(vint16m4_t op1) { - return vlmul_trunc_v_i16m4_i16m2(op1); + return __riscv_vlmul_trunc_v_i16m4_i16m2(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_i16m8_i16mf4( @@ -1786,7 +1786,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vlmul_trunc_v_i16m8_i16mf4(vint16m8_t op1) { - return vlmul_trunc_v_i16m8_i16mf4(op1); + return __riscv_vlmul_trunc_v_i16m8_i16mf4(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_i16m8_i16mf2( @@ -1795,7 +1795,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vlmul_trunc_v_i16m8_i16mf2(vint16m8_t op1) { - return vlmul_trunc_v_i16m8_i16mf2(op1); + return __riscv_vlmul_trunc_v_i16m8_i16mf2(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_i16m8_i16m1( @@ -1804,7 +1804,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vlmul_trunc_v_i16m8_i16m1(vint16m8_t op1) { - return vlmul_trunc_v_i16m8_i16m1(op1); + return __riscv_vlmul_trunc_v_i16m8_i16m1(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_i16m8_i16m2( @@ -1813,7 +1813,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vlmul_trunc_v_i16m8_i16m2(vint16m8_t op1) { - return vlmul_trunc_v_i16m8_i16m2(op1); + return __riscv_vlmul_trunc_v_i16m8_i16m2(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_i16m8_i16m4( @@ -1822,7 +1822,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vlmul_trunc_v_i16m8_i16m4(vint16m8_t op1) { - return vlmul_trunc_v_i16m8_i16m4(op1); + return __riscv_vlmul_trunc_v_i16m8_i16m4(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_i32m1_i32mf2( @@ -1831,7 +1831,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vlmul_trunc_v_i32m1_i32mf2(vint32m1_t op1) { - return vlmul_trunc_v_i32m1_i32mf2(op1); + return __riscv_vlmul_trunc_v_i32m1_i32mf2(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_i32m2_i32mf2( @@ -1840,7 +1840,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vlmul_trunc_v_i32m2_i32mf2(vint32m2_t op1) { - return vlmul_trunc_v_i32m2_i32mf2(op1); + return __riscv_vlmul_trunc_v_i32m2_i32mf2(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_i32m2_i32m1( @@ -1849,7 +1849,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vlmul_trunc_v_i32m2_i32m1(vint32m2_t op1) { - return vlmul_trunc_v_i32m2_i32m1(op1); + return __riscv_vlmul_trunc_v_i32m2_i32m1(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_i32m4_i32mf2( @@ -1858,7 +1858,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vlmul_trunc_v_i32m4_i32mf2(vint32m4_t op1) { - return vlmul_trunc_v_i32m4_i32mf2(op1); + return __riscv_vlmul_trunc_v_i32m4_i32mf2(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_i32m4_i32m1( @@ -1867,7 +1867,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vlmul_trunc_v_i32m4_i32m1(vint32m4_t op1) { - return vlmul_trunc_v_i32m4_i32m1(op1); + return __riscv_vlmul_trunc_v_i32m4_i32m1(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_i32m4_i32m2( @@ -1876,7 +1876,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vlmul_trunc_v_i32m4_i32m2(vint32m4_t op1) { - return vlmul_trunc_v_i32m4_i32m2(op1); + return __riscv_vlmul_trunc_v_i32m4_i32m2(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_i32m8_i32mf2( @@ -1885,7 +1885,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vlmul_trunc_v_i32m8_i32mf2(vint32m8_t op1) { - return vlmul_trunc_v_i32m8_i32mf2(op1); + return __riscv_vlmul_trunc_v_i32m8_i32mf2(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_i32m8_i32m1( @@ -1894,7 +1894,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vlmul_trunc_v_i32m8_i32m1(vint32m8_t op1) { - return vlmul_trunc_v_i32m8_i32m1(op1); + return __riscv_vlmul_trunc_v_i32m8_i32m1(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_i32m8_i32m2( @@ -1903,7 +1903,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vlmul_trunc_v_i32m8_i32m2(vint32m8_t op1) { - return vlmul_trunc_v_i32m8_i32m2(op1); + return __riscv_vlmul_trunc_v_i32m8_i32m2(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_i32m8_i32m4( @@ -1912,7 +1912,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vlmul_trunc_v_i32m8_i32m4(vint32m8_t op1) { - return vlmul_trunc_v_i32m8_i32m4(op1); + return __riscv_vlmul_trunc_v_i32m8_i32m4(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_i64m2_i64m1( @@ -1921,7 +1921,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vlmul_trunc_v_i64m2_i64m1(vint64m2_t op1) { - return vlmul_trunc_v_i64m2_i64m1(op1); + return __riscv_vlmul_trunc_v_i64m2_i64m1(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_i64m4_i64m1( @@ -1930,7 +1930,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vlmul_trunc_v_i64m4_i64m1(vint64m4_t op1) { - return vlmul_trunc_v_i64m4_i64m1(op1); + return __riscv_vlmul_trunc_v_i64m4_i64m1(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_i64m4_i64m2( @@ -1939,7 +1939,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m2_t test_vlmul_trunc_v_i64m4_i64m2(vint64m4_t op1) { - return vlmul_trunc_v_i64m4_i64m2(op1); + return __riscv_vlmul_trunc_v_i64m4_i64m2(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_i64m8_i64m1( @@ -1948,7 +1948,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vlmul_trunc_v_i64m8_i64m1(vint64m8_t op1) { - return vlmul_trunc_v_i64m8_i64m1(op1); + return __riscv_vlmul_trunc_v_i64m8_i64m1(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_i64m8_i64m2( @@ -1957,7 +1957,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m2_t test_vlmul_trunc_v_i64m8_i64m2(vint64m8_t op1) { - return vlmul_trunc_v_i64m8_i64m2(op1); + return __riscv_vlmul_trunc_v_i64m8_i64m2(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_i64m8_i64m4( @@ -1966,7 +1966,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m4_t test_vlmul_trunc_v_i64m8_i64m4(vint64m8_t op1) { - return vlmul_trunc_v_i64m8_i64m4(op1); + return __riscv_vlmul_trunc_v_i64m8_i64m4(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_u8mf4_u8mf8( @@ -1975,7 +1975,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf8_t test_vlmul_trunc_v_u8mf4_u8mf8(vuint8mf4_t op1) { - return vlmul_trunc_v_u8mf4_u8mf8(op1); + return __riscv_vlmul_trunc_v_u8mf4_u8mf8(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_u8mf2_u8mf8( @@ -1984,7 +1984,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf8_t test_vlmul_trunc_v_u8mf2_u8mf8(vuint8mf2_t op1) { - return vlmul_trunc_v_u8mf2_u8mf8(op1); + return __riscv_vlmul_trunc_v_u8mf2_u8mf8(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_u8mf2_u8mf4( @@ -1993,7 +1993,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf4_t test_vlmul_trunc_v_u8mf2_u8mf4(vuint8mf2_t op1) { - return vlmul_trunc_v_u8mf2_u8mf4(op1); + return __riscv_vlmul_trunc_v_u8mf2_u8mf4(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_u8m1_u8mf8( @@ -2002,7 +2002,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf8_t test_vlmul_trunc_v_u8m1_u8mf8(vuint8m1_t op1) { - return vlmul_trunc_v_u8m1_u8mf8(op1); + return __riscv_vlmul_trunc_v_u8m1_u8mf8(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_u8m1_u8mf4( @@ -2011,7 +2011,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf4_t test_vlmul_trunc_v_u8m1_u8mf4(vuint8m1_t op1) { - return vlmul_trunc_v_u8m1_u8mf4(op1); + return __riscv_vlmul_trunc_v_u8m1_u8mf4(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_u8m1_u8mf2( @@ -2020,7 +2020,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf2_t test_vlmul_trunc_v_u8m1_u8mf2(vuint8m1_t op1) { - return vlmul_trunc_v_u8m1_u8mf2(op1); + return __riscv_vlmul_trunc_v_u8m1_u8mf2(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_u8m2_u8mf8( @@ -2029,7 +2029,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf8_t test_vlmul_trunc_v_u8m2_u8mf8(vuint8m2_t op1) { - return vlmul_trunc_v_u8m2_u8mf8(op1); + return __riscv_vlmul_trunc_v_u8m2_u8mf8(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_u8m2_u8mf4( @@ -2038,7 +2038,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf4_t test_vlmul_trunc_v_u8m2_u8mf4(vuint8m2_t op1) { - return vlmul_trunc_v_u8m2_u8mf4(op1); + return __riscv_vlmul_trunc_v_u8m2_u8mf4(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_u8m2_u8mf2( @@ -2047,7 +2047,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf2_t test_vlmul_trunc_v_u8m2_u8mf2(vuint8m2_t op1) { - return vlmul_trunc_v_u8m2_u8mf2(op1); + return __riscv_vlmul_trunc_v_u8m2_u8mf2(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_u8m2_u8m1( @@ -2056,7 +2056,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vlmul_trunc_v_u8m2_u8m1(vuint8m2_t op1) { - return vlmul_trunc_v_u8m2_u8m1(op1); + return __riscv_vlmul_trunc_v_u8m2_u8m1(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_u8m4_u8mf8( @@ -2065,7 +2065,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf8_t test_vlmul_trunc_v_u8m4_u8mf8(vuint8m4_t op1) { - return vlmul_trunc_v_u8m4_u8mf8(op1); + return __riscv_vlmul_trunc_v_u8m4_u8mf8(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_u8m4_u8mf4( @@ -2074,7 +2074,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf4_t test_vlmul_trunc_v_u8m4_u8mf4(vuint8m4_t op1) { - return vlmul_trunc_v_u8m4_u8mf4(op1); + return __riscv_vlmul_trunc_v_u8m4_u8mf4(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_u8m4_u8mf2( @@ -2083,7 +2083,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf2_t test_vlmul_trunc_v_u8m4_u8mf2(vuint8m4_t op1) { - return vlmul_trunc_v_u8m4_u8mf2(op1); + return __riscv_vlmul_trunc_v_u8m4_u8mf2(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_u8m4_u8m1( @@ -2092,7 +2092,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vlmul_trunc_v_u8m4_u8m1(vuint8m4_t op1) { - return vlmul_trunc_v_u8m4_u8m1(op1); + return __riscv_vlmul_trunc_v_u8m4_u8m1(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_u8m4_u8m2( @@ -2101,7 +2101,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m2_t test_vlmul_trunc_v_u8m4_u8m2(vuint8m4_t op1) { - return vlmul_trunc_v_u8m4_u8m2(op1); + return __riscv_vlmul_trunc_v_u8m4_u8m2(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_u8m8_u8mf8( @@ -2110,7 +2110,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf8_t test_vlmul_trunc_v_u8m8_u8mf8(vuint8m8_t op1) { - return vlmul_trunc_v_u8m8_u8mf8(op1); + return __riscv_vlmul_trunc_v_u8m8_u8mf8(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_u8m8_u8mf4( @@ -2119,7 +2119,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf4_t test_vlmul_trunc_v_u8m8_u8mf4(vuint8m8_t op1) { - return vlmul_trunc_v_u8m8_u8mf4(op1); + return __riscv_vlmul_trunc_v_u8m8_u8mf4(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_u8m8_u8mf2( @@ -2128,7 +2128,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf2_t test_vlmul_trunc_v_u8m8_u8mf2(vuint8m8_t op1) { - return vlmul_trunc_v_u8m8_u8mf2(op1); + return __riscv_vlmul_trunc_v_u8m8_u8mf2(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_u8m8_u8m1( @@ -2137,7 +2137,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vlmul_trunc_v_u8m8_u8m1(vuint8m8_t op1) { - return vlmul_trunc_v_u8m8_u8m1(op1); + return __riscv_vlmul_trunc_v_u8m8_u8m1(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_u8m8_u8m2( @@ -2146,7 +2146,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m2_t test_vlmul_trunc_v_u8m8_u8m2(vuint8m8_t op1) { - return vlmul_trunc_v_u8m8_u8m2(op1); + return __riscv_vlmul_trunc_v_u8m8_u8m2(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_u8m8_u8m4( @@ -2155,7 +2155,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m4_t test_vlmul_trunc_v_u8m8_u8m4(vuint8m8_t op1) { - return vlmul_trunc_v_u8m8_u8m4(op1); + return __riscv_vlmul_trunc_v_u8m8_u8m4(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_u16mf2_u16mf4( @@ -2164,7 +2164,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vlmul_trunc_v_u16mf2_u16mf4(vuint16mf2_t op1) { - return vlmul_trunc_v_u16mf2_u16mf4(op1); + return __riscv_vlmul_trunc_v_u16mf2_u16mf4(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_u16m1_u16mf4( @@ -2173,7 +2173,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vlmul_trunc_v_u16m1_u16mf4(vuint16m1_t op1) { - return vlmul_trunc_v_u16m1_u16mf4(op1); + return __riscv_vlmul_trunc_v_u16m1_u16mf4(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_u16m1_u16mf2( @@ -2182,7 +2182,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vlmul_trunc_v_u16m1_u16mf2(vuint16m1_t op1) { - return vlmul_trunc_v_u16m1_u16mf2(op1); + return __riscv_vlmul_trunc_v_u16m1_u16mf2(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_u16m2_u16mf4( @@ -2191,7 +2191,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vlmul_trunc_v_u16m2_u16mf4(vuint16m2_t op1) { - return vlmul_trunc_v_u16m2_u16mf4(op1); + return __riscv_vlmul_trunc_v_u16m2_u16mf4(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_u16m2_u16mf2( @@ -2200,7 +2200,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vlmul_trunc_v_u16m2_u16mf2(vuint16m2_t op1) { - return vlmul_trunc_v_u16m2_u16mf2(op1); + return __riscv_vlmul_trunc_v_u16m2_u16mf2(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_u16m2_u16m1( @@ -2209,7 +2209,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vlmul_trunc_v_u16m2_u16m1(vuint16m2_t op1) { - return vlmul_trunc_v_u16m2_u16m1(op1); + return __riscv_vlmul_trunc_v_u16m2_u16m1(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_u16m4_u16mf4( @@ -2218,7 +2218,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vlmul_trunc_v_u16m4_u16mf4(vuint16m4_t op1) { - return vlmul_trunc_v_u16m4_u16mf4(op1); + return __riscv_vlmul_trunc_v_u16m4_u16mf4(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_u16m4_u16mf2( @@ -2227,7 +2227,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vlmul_trunc_v_u16m4_u16mf2(vuint16m4_t op1) { - return vlmul_trunc_v_u16m4_u16mf2(op1); + return __riscv_vlmul_trunc_v_u16m4_u16mf2(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_u16m4_u16m1( @@ -2236,7 +2236,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vlmul_trunc_v_u16m4_u16m1(vuint16m4_t op1) { - return vlmul_trunc_v_u16m4_u16m1(op1); + return __riscv_vlmul_trunc_v_u16m4_u16m1(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_u16m4_u16m2( @@ -2245,7 +2245,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vlmul_trunc_v_u16m4_u16m2(vuint16m4_t op1) { - return vlmul_trunc_v_u16m4_u16m2(op1); + return __riscv_vlmul_trunc_v_u16m4_u16m2(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_u16m8_u16mf4( @@ -2254,7 +2254,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vlmul_trunc_v_u16m8_u16mf4(vuint16m8_t op1) { - return vlmul_trunc_v_u16m8_u16mf4(op1); + return __riscv_vlmul_trunc_v_u16m8_u16mf4(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_u16m8_u16mf2( @@ -2263,7 +2263,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vlmul_trunc_v_u16m8_u16mf2(vuint16m8_t op1) { - return vlmul_trunc_v_u16m8_u16mf2(op1); + return __riscv_vlmul_trunc_v_u16m8_u16mf2(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_u16m8_u16m1( @@ -2272,7 +2272,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vlmul_trunc_v_u16m8_u16m1(vuint16m8_t op1) { - return vlmul_trunc_v_u16m8_u16m1(op1); + return __riscv_vlmul_trunc_v_u16m8_u16m1(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_u16m8_u16m2( @@ -2281,7 +2281,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vlmul_trunc_v_u16m8_u16m2(vuint16m8_t op1) { - return vlmul_trunc_v_u16m8_u16m2(op1); + return __riscv_vlmul_trunc_v_u16m8_u16m2(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_u16m8_u16m4( @@ -2290,7 +2290,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_vlmul_trunc_v_u16m8_u16m4(vuint16m8_t op1) { - return vlmul_trunc_v_u16m8_u16m4(op1); + return __riscv_vlmul_trunc_v_u16m8_u16m4(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_u32m1_u32mf2( @@ -2299,7 +2299,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vlmul_trunc_v_u32m1_u32mf2(vuint32m1_t op1) { - return vlmul_trunc_v_u32m1_u32mf2(op1); + return __riscv_vlmul_trunc_v_u32m1_u32mf2(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_u32m2_u32mf2( @@ -2308,7 +2308,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vlmul_trunc_v_u32m2_u32mf2(vuint32m2_t op1) { - return vlmul_trunc_v_u32m2_u32mf2(op1); + return __riscv_vlmul_trunc_v_u32m2_u32mf2(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_u32m2_u32m1( @@ -2317,7 +2317,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vlmul_trunc_v_u32m2_u32m1(vuint32m2_t op1) { - return vlmul_trunc_v_u32m2_u32m1(op1); + return __riscv_vlmul_trunc_v_u32m2_u32m1(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_u32m4_u32mf2( @@ -2326,7 +2326,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vlmul_trunc_v_u32m4_u32mf2(vuint32m4_t op1) { - return vlmul_trunc_v_u32m4_u32mf2(op1); + return __riscv_vlmul_trunc_v_u32m4_u32mf2(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_u32m4_u32m1( @@ -2335,7 +2335,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vlmul_trunc_v_u32m4_u32m1(vuint32m4_t op1) { - return vlmul_trunc_v_u32m4_u32m1(op1); + return __riscv_vlmul_trunc_v_u32m4_u32m1(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_u32m4_u32m2( @@ -2344,7 +2344,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vlmul_trunc_v_u32m4_u32m2(vuint32m4_t op1) { - return vlmul_trunc_v_u32m4_u32m2(op1); + return __riscv_vlmul_trunc_v_u32m4_u32m2(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_u32m8_u32mf2( @@ -2353,7 +2353,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vlmul_trunc_v_u32m8_u32mf2(vuint32m8_t op1) { - return vlmul_trunc_v_u32m8_u32mf2(op1); + return __riscv_vlmul_trunc_v_u32m8_u32mf2(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_u32m8_u32m1( @@ -2362,7 +2362,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vlmul_trunc_v_u32m8_u32m1(vuint32m8_t op1) { - return vlmul_trunc_v_u32m8_u32m1(op1); + return __riscv_vlmul_trunc_v_u32m8_u32m1(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_u32m8_u32m2( @@ -2371,7 +2371,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vlmul_trunc_v_u32m8_u32m2(vuint32m8_t op1) { - return vlmul_trunc_v_u32m8_u32m2(op1); + return __riscv_vlmul_trunc_v_u32m8_u32m2(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_u32m8_u32m4( @@ -2380,7 +2380,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vlmul_trunc_v_u32m8_u32m4(vuint32m8_t op1) { - return vlmul_trunc_v_u32m8_u32m4(op1); + return __riscv_vlmul_trunc_v_u32m8_u32m4(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_u64m2_u64m1( @@ -2389,7 +2389,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m1_t test_vlmul_trunc_v_u64m2_u64m1(vuint64m2_t op1) { - return vlmul_trunc_v_u64m2_u64m1(op1); + return __riscv_vlmul_trunc_v_u64m2_u64m1(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_u64m4_u64m1( @@ -2398,7 +2398,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m1_t test_vlmul_trunc_v_u64m4_u64m1(vuint64m4_t op1) { - return vlmul_trunc_v_u64m4_u64m1(op1); + return __riscv_vlmul_trunc_v_u64m4_u64m1(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_u64m4_u64m2( @@ -2407,7 +2407,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m2_t test_vlmul_trunc_v_u64m4_u64m2(vuint64m4_t op1) { - return vlmul_trunc_v_u64m4_u64m2(op1); + return __riscv_vlmul_trunc_v_u64m4_u64m2(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_u64m8_u64m1( @@ -2416,7 +2416,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m1_t test_vlmul_trunc_v_u64m8_u64m1(vuint64m8_t op1) { - return vlmul_trunc_v_u64m8_u64m1(op1); + return __riscv_vlmul_trunc_v_u64m8_u64m1(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_u64m8_u64m2( @@ -2425,7 +2425,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m2_t test_vlmul_trunc_v_u64m8_u64m2(vuint64m8_t op1) { - return vlmul_trunc_v_u64m8_u64m2(op1); + return __riscv_vlmul_trunc_v_u64m8_u64m2(op1); } // CHECK-RV64-LABEL: @test_vlmul_trunc_v_u64m8_u64m4( @@ -2434,6 +2434,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m4_t test_vlmul_trunc_v_u64m8_u64m4(vuint64m8_t op1) { - return vlmul_trunc_v_u64m8_u64m4(op1); + return __riscv_vlmul_trunc_v_u64m8_u64m4(op1); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxei16.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxei16.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxei16.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxei16.c @@ -13,7 +13,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vloxei16_v_f16mf4(const _Float16 *base, vuint16mf4_t bindex, size_t vl) { - return vloxei16_v_f16mf4(base, bindex, vl); + return __riscv_vloxei16_v_f16mf4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_f16mf2( @@ -22,7 +22,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vloxei16_v_f16mf2(const _Float16 *base, vuint16mf2_t bindex, size_t vl) { - return vloxei16_v_f16mf2(base, bindex, vl); + return __riscv_vloxei16_v_f16mf2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_f16m1( @@ -31,7 +31,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vloxei16_v_f16m1(const _Float16 *base, vuint16m1_t bindex, size_t vl) { - return vloxei16_v_f16m1(base, bindex, vl); + return __riscv_vloxei16_v_f16m1(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_f16m2( @@ -40,7 +40,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vloxei16_v_f16m2(const _Float16 *base, vuint16m2_t bindex, size_t vl) { - return vloxei16_v_f16m2(base, bindex, vl); + return __riscv_vloxei16_v_f16m2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_f16m4( @@ -49,7 +49,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vloxei16_v_f16m4(const _Float16 *base, vuint16m4_t bindex, size_t vl) { - return vloxei16_v_f16m4(base, bindex, vl); + return __riscv_vloxei16_v_f16m4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_f16m8( @@ -58,7 +58,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vloxei16_v_f16m8(const _Float16 *base, vuint16m8_t bindex, size_t vl) { - return vloxei16_v_f16m8(base, bindex, vl); + return __riscv_vloxei16_v_f16m8(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_f32mf2( @@ -67,7 +67,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vloxei16_v_f32mf2(const float *base, vuint16mf4_t bindex, size_t vl) { - return vloxei16_v_f32mf2(base, bindex, vl); + return __riscv_vloxei16_v_f32mf2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_f32m1( @@ -76,7 +76,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vloxei16_v_f32m1(const float *base, vuint16mf2_t bindex, size_t vl) { - return vloxei16_v_f32m1(base, bindex, vl); + return __riscv_vloxei16_v_f32m1(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_f32m2( @@ -85,7 +85,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vloxei16_v_f32m2(const float *base, vuint16m1_t bindex, size_t vl) { - return vloxei16_v_f32m2(base, bindex, vl); + return __riscv_vloxei16_v_f32m2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_f32m4( @@ -94,7 +94,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vloxei16_v_f32m4(const float *base, vuint16m2_t bindex, size_t vl) { - return vloxei16_v_f32m4(base, bindex, vl); + return __riscv_vloxei16_v_f32m4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_f32m8( @@ -103,7 +103,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vloxei16_v_f32m8(const float *base, vuint16m4_t bindex, size_t vl) { - return vloxei16_v_f32m8(base, bindex, vl); + return __riscv_vloxei16_v_f32m8(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_f64m1( @@ -112,7 +112,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vloxei16_v_f64m1(const double *base, vuint16mf4_t bindex, size_t vl) { - return vloxei16_v_f64m1(base, bindex, vl); + return __riscv_vloxei16_v_f64m1(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_f64m2( @@ -121,7 +121,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vloxei16_v_f64m2(const double *base, vuint16mf2_t bindex, size_t vl) { - return vloxei16_v_f64m2(base, bindex, vl); + return __riscv_vloxei16_v_f64m2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_f64m4( @@ -130,7 +130,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vloxei16_v_f64m4(const double *base, vuint16m1_t bindex, size_t vl) { - return vloxei16_v_f64m4(base, bindex, vl); + return __riscv_vloxei16_v_f64m4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_f64m8( @@ -139,7 +139,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vloxei16_v_f64m8(const double *base, vuint16m2_t bindex, size_t vl) { - return vloxei16_v_f64m8(base, bindex, vl); + return __riscv_vloxei16_v_f64m8(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_i8mf8( @@ -148,7 +148,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vloxei16_v_i8mf8(const int8_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxei16_v_i8mf8(base, bindex, vl); + return __riscv_vloxei16_v_i8mf8(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_i8mf4( @@ -157,7 +157,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vloxei16_v_i8mf4(const int8_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxei16_v_i8mf4(base, bindex, vl); + return __riscv_vloxei16_v_i8mf4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_i8mf2( @@ -166,7 +166,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vloxei16_v_i8mf2(const int8_t *base, vuint16m1_t bindex, size_t vl) { - return vloxei16_v_i8mf2(base, bindex, vl); + return __riscv_vloxei16_v_i8mf2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_i8m1( @@ -175,7 +175,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vloxei16_v_i8m1(const int8_t *base, vuint16m2_t bindex, size_t vl) { - return vloxei16_v_i8m1(base, bindex, vl); + return __riscv_vloxei16_v_i8m1(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_i8m2( @@ -184,7 +184,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m2_t test_vloxei16_v_i8m2(const int8_t *base, vuint16m4_t bindex, size_t vl) { - return vloxei16_v_i8m2(base, bindex, vl); + return __riscv_vloxei16_v_i8m2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_i8m4( @@ -193,7 +193,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m4_t test_vloxei16_v_i8m4(const int8_t *base, vuint16m8_t bindex, size_t vl) { - return vloxei16_v_i8m4(base, bindex, vl); + return __riscv_vloxei16_v_i8m4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_i16mf4( @@ -202,7 +202,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vloxei16_v_i16mf4(const int16_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxei16_v_i16mf4(base, bindex, vl); + return __riscv_vloxei16_v_i16mf4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_i16mf2( @@ -211,7 +211,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vloxei16_v_i16mf2(const int16_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxei16_v_i16mf2(base, bindex, vl); + return __riscv_vloxei16_v_i16mf2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_i16m1( @@ -220,7 +220,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vloxei16_v_i16m1(const int16_t *base, vuint16m1_t bindex, size_t vl) { - return vloxei16_v_i16m1(base, bindex, vl); + return __riscv_vloxei16_v_i16m1(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_i16m2( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vloxei16_v_i16m2(const int16_t *base, vuint16m2_t bindex, size_t vl) { - return vloxei16_v_i16m2(base, bindex, vl); + return __riscv_vloxei16_v_i16m2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_i16m4( @@ -238,7 +238,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vloxei16_v_i16m4(const int16_t *base, vuint16m4_t bindex, size_t vl) { - return vloxei16_v_i16m4(base, bindex, vl); + return __riscv_vloxei16_v_i16m4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_i16m8( @@ -247,7 +247,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m8_t test_vloxei16_v_i16m8(const int16_t *base, vuint16m8_t bindex, size_t vl) { - return vloxei16_v_i16m8(base, bindex, vl); + return __riscv_vloxei16_v_i16m8(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_i32mf2( @@ -256,7 +256,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vloxei16_v_i32mf2(const int32_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxei16_v_i32mf2(base, bindex, vl); + return __riscv_vloxei16_v_i32mf2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_i32m1( @@ -265,7 +265,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vloxei16_v_i32m1(const int32_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxei16_v_i32m1(base, bindex, vl); + return __riscv_vloxei16_v_i32m1(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_i32m2( @@ -274,7 +274,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vloxei16_v_i32m2(const int32_t *base, vuint16m1_t bindex, size_t vl) { - return vloxei16_v_i32m2(base, bindex, vl); + return __riscv_vloxei16_v_i32m2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_i32m4( @@ -283,7 +283,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vloxei16_v_i32m4(const int32_t *base, vuint16m2_t bindex, size_t vl) { - return vloxei16_v_i32m4(base, bindex, vl); + return __riscv_vloxei16_v_i32m4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_i32m8( @@ -292,7 +292,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m8_t test_vloxei16_v_i32m8(const int32_t *base, vuint16m4_t bindex, size_t vl) { - return vloxei16_v_i32m8(base, bindex, vl); + return __riscv_vloxei16_v_i32m8(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_i64m1( @@ -301,7 +301,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vloxei16_v_i64m1(const int64_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxei16_v_i64m1(base, bindex, vl); + return __riscv_vloxei16_v_i64m1(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_i64m2( @@ -310,7 +310,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m2_t test_vloxei16_v_i64m2(const int64_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxei16_v_i64m2(base, bindex, vl); + return __riscv_vloxei16_v_i64m2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_i64m4( @@ -319,7 +319,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m4_t test_vloxei16_v_i64m4(const int64_t *base, vuint16m1_t bindex, size_t vl) { - return vloxei16_v_i64m4(base, bindex, vl); + return __riscv_vloxei16_v_i64m4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_i64m8( @@ -328,7 +328,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m8_t test_vloxei16_v_i64m8(const int64_t *base, vuint16m2_t bindex, size_t vl) { - return vloxei16_v_i64m8(base, bindex, vl); + return __riscv_vloxei16_v_i64m8(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_u8mf8( @@ -337,7 +337,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf8_t test_vloxei16_v_u8mf8(const uint8_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxei16_v_u8mf8(base, bindex, vl); + return __riscv_vloxei16_v_u8mf8(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_u8mf4( @@ -346,7 +346,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf4_t test_vloxei16_v_u8mf4(const uint8_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxei16_v_u8mf4(base, bindex, vl); + return __riscv_vloxei16_v_u8mf4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_u8mf2( @@ -355,7 +355,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf2_t test_vloxei16_v_u8mf2(const uint8_t *base, vuint16m1_t bindex, size_t vl) { - return vloxei16_v_u8mf2(base, bindex, vl); + return __riscv_vloxei16_v_u8mf2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_u8m1( @@ -364,7 +364,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vloxei16_v_u8m1(const uint8_t *base, vuint16m2_t bindex, size_t vl) { - return vloxei16_v_u8m1(base, bindex, vl); + return __riscv_vloxei16_v_u8m1(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_u8m2( @@ -373,7 +373,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m2_t test_vloxei16_v_u8m2(const uint8_t *base, vuint16m4_t bindex, size_t vl) { - return vloxei16_v_u8m2(base, bindex, vl); + return __riscv_vloxei16_v_u8m2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_u8m4( @@ -382,7 +382,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m4_t test_vloxei16_v_u8m4(const uint8_t *base, vuint16m8_t bindex, size_t vl) { - return vloxei16_v_u8m4(base, bindex, vl); + return __riscv_vloxei16_v_u8m4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_u16mf4( @@ -391,7 +391,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vloxei16_v_u16mf4(const uint16_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxei16_v_u16mf4(base, bindex, vl); + return __riscv_vloxei16_v_u16mf4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_u16mf2( @@ -400,7 +400,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vloxei16_v_u16mf2(const uint16_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxei16_v_u16mf2(base, bindex, vl); + return __riscv_vloxei16_v_u16mf2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_u16m1( @@ -409,7 +409,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vloxei16_v_u16m1(const uint16_t *base, vuint16m1_t bindex, size_t vl) { - return vloxei16_v_u16m1(base, bindex, vl); + return __riscv_vloxei16_v_u16m1(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_u16m2( @@ -418,7 +418,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vloxei16_v_u16m2(const uint16_t *base, vuint16m2_t bindex, size_t vl) { - return vloxei16_v_u16m2(base, bindex, vl); + return __riscv_vloxei16_v_u16m2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_u16m4( @@ -427,7 +427,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_vloxei16_v_u16m4(const uint16_t *base, vuint16m4_t bindex, size_t vl) { - return vloxei16_v_u16m4(base, bindex, vl); + return __riscv_vloxei16_v_u16m4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_u16m8( @@ -436,7 +436,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m8_t test_vloxei16_v_u16m8(const uint16_t *base, vuint16m8_t bindex, size_t vl) { - return vloxei16_v_u16m8(base, bindex, vl); + return __riscv_vloxei16_v_u16m8(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_u32mf2( @@ -445,7 +445,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vloxei16_v_u32mf2(const uint32_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxei16_v_u32mf2(base, bindex, vl); + return __riscv_vloxei16_v_u32mf2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_u32m1( @@ -454,7 +454,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vloxei16_v_u32m1(const uint32_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxei16_v_u32m1(base, bindex, vl); + return __riscv_vloxei16_v_u32m1(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_u32m2( @@ -463,7 +463,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vloxei16_v_u32m2(const uint32_t *base, vuint16m1_t bindex, size_t vl) { - return vloxei16_v_u32m2(base, bindex, vl); + return __riscv_vloxei16_v_u32m2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_u32m4( @@ -472,7 +472,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vloxei16_v_u32m4(const uint32_t *base, vuint16m2_t bindex, size_t vl) { - return vloxei16_v_u32m4(base, bindex, vl); + return __riscv_vloxei16_v_u32m4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_u32m8( @@ -481,7 +481,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m8_t test_vloxei16_v_u32m8(const uint32_t *base, vuint16m4_t bindex, size_t vl) { - return vloxei16_v_u32m8(base, bindex, vl); + return __riscv_vloxei16_v_u32m8(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_u64m1( @@ -490,7 +490,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m1_t test_vloxei16_v_u64m1(const uint64_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxei16_v_u64m1(base, bindex, vl); + return __riscv_vloxei16_v_u64m1(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_u64m2( @@ -499,7 +499,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m2_t test_vloxei16_v_u64m2(const uint64_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxei16_v_u64m2(base, bindex, vl); + return __riscv_vloxei16_v_u64m2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_u64m4( @@ -508,7 +508,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m4_t test_vloxei16_v_u64m4(const uint64_t *base, vuint16m1_t bindex, size_t vl) { - return vloxei16_v_u64m4(base, bindex, vl); + return __riscv_vloxei16_v_u64m4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_u64m8( @@ -517,7 +517,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m8_t test_vloxei16_v_u64m8(const uint64_t *base, vuint16m2_t bindex, size_t vl) { - return vloxei16_v_u64m8(base, bindex, vl); + return __riscv_vloxei16_v_u64m8(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_f16mf4_m( @@ -526,7 +526,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vloxei16_v_f16mf4_m(vbool64_t mask, const _Float16 *base, vuint16mf4_t bindex, size_t vl) { - return vloxei16_v_f16mf4_m(mask, base, bindex, vl); + return __riscv_vloxei16_v_f16mf4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_f16mf2_m( @@ -535,7 +535,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vloxei16_v_f16mf2_m(vbool32_t mask, const _Float16 *base, vuint16mf2_t bindex, size_t vl) { - return vloxei16_v_f16mf2_m(mask, base, bindex, vl); + return __riscv_vloxei16_v_f16mf2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_f16m1_m( @@ -544,7 +544,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vloxei16_v_f16m1_m(vbool16_t mask, const _Float16 *base, vuint16m1_t bindex, size_t vl) { - return vloxei16_v_f16m1_m(mask, base, bindex, vl); + return __riscv_vloxei16_v_f16m1_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_f16m2_m( @@ -553,7 +553,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vloxei16_v_f16m2_m(vbool8_t mask, const _Float16 *base, vuint16m2_t bindex, size_t vl) { - return vloxei16_v_f16m2_m(mask, base, bindex, vl); + return __riscv_vloxei16_v_f16m2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_f16m4_m( @@ -562,7 +562,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vloxei16_v_f16m4_m(vbool4_t mask, const _Float16 *base, vuint16m4_t bindex, size_t vl) { - return vloxei16_v_f16m4_m(mask, base, bindex, vl); + return __riscv_vloxei16_v_f16m4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_f16m8_m( @@ -571,7 +571,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vloxei16_v_f16m8_m(vbool2_t mask, const _Float16 *base, vuint16m8_t bindex, size_t vl) { - return vloxei16_v_f16m8_m(mask, base, bindex, vl); + return __riscv_vloxei16_v_f16m8_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_f32mf2_m( @@ -580,7 +580,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vloxei16_v_f32mf2_m(vbool64_t mask, const float *base, vuint16mf4_t bindex, size_t vl) { - return vloxei16_v_f32mf2_m(mask, base, bindex, vl); + return __riscv_vloxei16_v_f32mf2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_f32m1_m( @@ -589,7 +589,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vloxei16_v_f32m1_m(vbool32_t mask, const float *base, vuint16mf2_t bindex, size_t vl) { - return vloxei16_v_f32m1_m(mask, base, bindex, vl); + return __riscv_vloxei16_v_f32m1_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_f32m2_m( @@ -598,7 +598,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vloxei16_v_f32m2_m(vbool16_t mask, const float *base, vuint16m1_t bindex, size_t vl) { - return vloxei16_v_f32m2_m(mask, base, bindex, vl); + return __riscv_vloxei16_v_f32m2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_f32m4_m( @@ -607,7 +607,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vloxei16_v_f32m4_m(vbool8_t mask, const float *base, vuint16m2_t bindex, size_t vl) { - return vloxei16_v_f32m4_m(mask, base, bindex, vl); + return __riscv_vloxei16_v_f32m4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_f32m8_m( @@ -616,7 +616,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vloxei16_v_f32m8_m(vbool4_t mask, const float *base, vuint16m4_t bindex, size_t vl) { - return vloxei16_v_f32m8_m(mask, base, bindex, vl); + return __riscv_vloxei16_v_f32m8_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_f64m1_m( @@ -625,7 +625,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vloxei16_v_f64m1_m(vbool64_t mask, const double *base, vuint16mf4_t bindex, size_t vl) { - return vloxei16_v_f64m1_m(mask, base, bindex, vl); + return __riscv_vloxei16_v_f64m1_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_f64m2_m( @@ -634,7 +634,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vloxei16_v_f64m2_m(vbool32_t mask, const double *base, vuint16mf2_t bindex, size_t vl) { - return vloxei16_v_f64m2_m(mask, base, bindex, vl); + return __riscv_vloxei16_v_f64m2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_f64m4_m( @@ -643,7 +643,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vloxei16_v_f64m4_m(vbool16_t mask, const double *base, vuint16m1_t bindex, size_t vl) { - return vloxei16_v_f64m4_m(mask, base, bindex, vl); + return __riscv_vloxei16_v_f64m4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_f64m8_m( @@ -652,7 +652,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vloxei16_v_f64m8_m(vbool8_t mask, const double *base, vuint16m2_t bindex, size_t vl) { - return vloxei16_v_f64m8_m(mask, base, bindex, vl); + return __riscv_vloxei16_v_f64m8_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_i8mf8_m( @@ -661,7 +661,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vloxei16_v_i8mf8_m(vbool64_t mask, const int8_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxei16_v_i8mf8_m(mask, base, bindex, vl); + return __riscv_vloxei16_v_i8mf8_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_i8mf4_m( @@ -670,7 +670,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vloxei16_v_i8mf4_m(vbool32_t mask, const int8_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxei16_v_i8mf4_m(mask, base, bindex, vl); + return __riscv_vloxei16_v_i8mf4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_i8mf2_m( @@ -679,7 +679,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vloxei16_v_i8mf2_m(vbool16_t mask, const int8_t *base, vuint16m1_t bindex, size_t vl) { - return vloxei16_v_i8mf2_m(mask, base, bindex, vl); + return __riscv_vloxei16_v_i8mf2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_i8m1_m( @@ -688,7 +688,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vloxei16_v_i8m1_m(vbool8_t mask, const int8_t *base, vuint16m2_t bindex, size_t vl) { - return vloxei16_v_i8m1_m(mask, base, bindex, vl); + return __riscv_vloxei16_v_i8m1_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_i8m2_m( @@ -697,7 +697,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m2_t test_vloxei16_v_i8m2_m(vbool4_t mask, const int8_t *base, vuint16m4_t bindex, size_t vl) { - return vloxei16_v_i8m2_m(mask, base, bindex, vl); + return __riscv_vloxei16_v_i8m2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_i8m4_m( @@ -706,7 +706,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m4_t test_vloxei16_v_i8m4_m(vbool2_t mask, const int8_t *base, vuint16m8_t bindex, size_t vl) { - return vloxei16_v_i8m4_m(mask, base, bindex, vl); + return __riscv_vloxei16_v_i8m4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_i16mf4_m( @@ -715,7 +715,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vloxei16_v_i16mf4_m(vbool64_t mask, const int16_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxei16_v_i16mf4_m(mask, base, bindex, vl); + return __riscv_vloxei16_v_i16mf4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_i16mf2_m( @@ -724,7 +724,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vloxei16_v_i16mf2_m(vbool32_t mask, const int16_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxei16_v_i16mf2_m(mask, base, bindex, vl); + return __riscv_vloxei16_v_i16mf2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_i16m1_m( @@ -733,7 +733,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vloxei16_v_i16m1_m(vbool16_t mask, const int16_t *base, vuint16m1_t bindex, size_t vl) { - return vloxei16_v_i16m1_m(mask, base, bindex, vl); + return __riscv_vloxei16_v_i16m1_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_i16m2_m( @@ -742,7 +742,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vloxei16_v_i16m2_m(vbool8_t mask, const int16_t *base, vuint16m2_t bindex, size_t vl) { - return vloxei16_v_i16m2_m(mask, base, bindex, vl); + return __riscv_vloxei16_v_i16m2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_i16m4_m( @@ -751,7 +751,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vloxei16_v_i16m4_m(vbool4_t mask, const int16_t *base, vuint16m4_t bindex, size_t vl) { - return vloxei16_v_i16m4_m(mask, base, bindex, vl); + return __riscv_vloxei16_v_i16m4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_i16m8_m( @@ -760,7 +760,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m8_t test_vloxei16_v_i16m8_m(vbool2_t mask, const int16_t *base, vuint16m8_t bindex, size_t vl) { - return vloxei16_v_i16m8_m(mask, base, bindex, vl); + return __riscv_vloxei16_v_i16m8_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_i32mf2_m( @@ -769,7 +769,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vloxei16_v_i32mf2_m(vbool64_t mask, const int32_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxei16_v_i32mf2_m(mask, base, bindex, vl); + return __riscv_vloxei16_v_i32mf2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_i32m1_m( @@ -778,7 +778,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vloxei16_v_i32m1_m(vbool32_t mask, const int32_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxei16_v_i32m1_m(mask, base, bindex, vl); + return __riscv_vloxei16_v_i32m1_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_i32m2_m( @@ -787,7 +787,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vloxei16_v_i32m2_m(vbool16_t mask, const int32_t *base, vuint16m1_t bindex, size_t vl) { - return vloxei16_v_i32m2_m(mask, base, bindex, vl); + return __riscv_vloxei16_v_i32m2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_i32m4_m( @@ -796,7 +796,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vloxei16_v_i32m4_m(vbool8_t mask, const int32_t *base, vuint16m2_t bindex, size_t vl) { - return vloxei16_v_i32m4_m(mask, base, bindex, vl); + return __riscv_vloxei16_v_i32m4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_i32m8_m( @@ -805,7 +805,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m8_t test_vloxei16_v_i32m8_m(vbool4_t mask, const int32_t *base, vuint16m4_t bindex, size_t vl) { - return vloxei16_v_i32m8_m(mask, base, bindex, vl); + return __riscv_vloxei16_v_i32m8_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_i64m1_m( @@ -814,7 +814,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vloxei16_v_i64m1_m(vbool64_t mask, const int64_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxei16_v_i64m1_m(mask, base, bindex, vl); + return __riscv_vloxei16_v_i64m1_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_i64m2_m( @@ -823,7 +823,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m2_t test_vloxei16_v_i64m2_m(vbool32_t mask, const int64_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxei16_v_i64m2_m(mask, base, bindex, vl); + return __riscv_vloxei16_v_i64m2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_i64m4_m( @@ -832,7 +832,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m4_t test_vloxei16_v_i64m4_m(vbool16_t mask, const int64_t *base, vuint16m1_t bindex, size_t vl) { - return vloxei16_v_i64m4_m(mask, base, bindex, vl); + return __riscv_vloxei16_v_i64m4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_i64m8_m( @@ -841,7 +841,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m8_t test_vloxei16_v_i64m8_m(vbool8_t mask, const int64_t *base, vuint16m2_t bindex, size_t vl) { - return vloxei16_v_i64m8_m(mask, base, bindex, vl); + return __riscv_vloxei16_v_i64m8_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_u8mf8_m( @@ -850,7 +850,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf8_t test_vloxei16_v_u8mf8_m(vbool64_t mask, const uint8_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxei16_v_u8mf8_m(mask, base, bindex, vl); + return __riscv_vloxei16_v_u8mf8_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_u8mf4_m( @@ -859,7 +859,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf4_t test_vloxei16_v_u8mf4_m(vbool32_t mask, const uint8_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxei16_v_u8mf4_m(mask, base, bindex, vl); + return __riscv_vloxei16_v_u8mf4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_u8mf2_m( @@ -868,7 +868,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf2_t test_vloxei16_v_u8mf2_m(vbool16_t mask, const uint8_t *base, vuint16m1_t bindex, size_t vl) { - return vloxei16_v_u8mf2_m(mask, base, bindex, vl); + return __riscv_vloxei16_v_u8mf2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_u8m1_m( @@ -877,7 +877,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vloxei16_v_u8m1_m(vbool8_t mask, const uint8_t *base, vuint16m2_t bindex, size_t vl) { - return vloxei16_v_u8m1_m(mask, base, bindex, vl); + return __riscv_vloxei16_v_u8m1_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_u8m2_m( @@ -886,7 +886,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m2_t test_vloxei16_v_u8m2_m(vbool4_t mask, const uint8_t *base, vuint16m4_t bindex, size_t vl) { - return vloxei16_v_u8m2_m(mask, base, bindex, vl); + return __riscv_vloxei16_v_u8m2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_u8m4_m( @@ -895,7 +895,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m4_t test_vloxei16_v_u8m4_m(vbool2_t mask, const uint8_t *base, vuint16m8_t bindex, size_t vl) { - return vloxei16_v_u8m4_m(mask, base, bindex, vl); + return __riscv_vloxei16_v_u8m4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_u16mf4_m( @@ -904,7 +904,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vloxei16_v_u16mf4_m(vbool64_t mask, const uint16_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxei16_v_u16mf4_m(mask, base, bindex, vl); + return __riscv_vloxei16_v_u16mf4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_u16mf2_m( @@ -913,7 +913,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vloxei16_v_u16mf2_m(vbool32_t mask, const uint16_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxei16_v_u16mf2_m(mask, base, bindex, vl); + return __riscv_vloxei16_v_u16mf2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_u16m1_m( @@ -922,7 +922,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vloxei16_v_u16m1_m(vbool16_t mask, const uint16_t *base, vuint16m1_t bindex, size_t vl) { - return vloxei16_v_u16m1_m(mask, base, bindex, vl); + return __riscv_vloxei16_v_u16m1_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_u16m2_m( @@ -931,7 +931,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vloxei16_v_u16m2_m(vbool8_t mask, const uint16_t *base, vuint16m2_t bindex, size_t vl) { - return vloxei16_v_u16m2_m(mask, base, bindex, vl); + return __riscv_vloxei16_v_u16m2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_u16m4_m( @@ -940,7 +940,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_vloxei16_v_u16m4_m(vbool4_t mask, const uint16_t *base, vuint16m4_t bindex, size_t vl) { - return vloxei16_v_u16m4_m(mask, base, bindex, vl); + return __riscv_vloxei16_v_u16m4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_u16m8_m( @@ -949,7 +949,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m8_t test_vloxei16_v_u16m8_m(vbool2_t mask, const uint16_t *base, vuint16m8_t bindex, size_t vl) { - return vloxei16_v_u16m8_m(mask, base, bindex, vl); + return __riscv_vloxei16_v_u16m8_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_u32mf2_m( @@ -958,7 +958,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vloxei16_v_u32mf2_m(vbool64_t mask, const uint32_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxei16_v_u32mf2_m(mask, base, bindex, vl); + return __riscv_vloxei16_v_u32mf2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_u32m1_m( @@ -967,7 +967,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vloxei16_v_u32m1_m(vbool32_t mask, const uint32_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxei16_v_u32m1_m(mask, base, bindex, vl); + return __riscv_vloxei16_v_u32m1_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_u32m2_m( @@ -976,7 +976,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vloxei16_v_u32m2_m(vbool16_t mask, const uint32_t *base, vuint16m1_t bindex, size_t vl) { - return vloxei16_v_u32m2_m(mask, base, bindex, vl); + return __riscv_vloxei16_v_u32m2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_u32m4_m( @@ -985,7 +985,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vloxei16_v_u32m4_m(vbool8_t mask, const uint32_t *base, vuint16m2_t bindex, size_t vl) { - return vloxei16_v_u32m4_m(mask, base, bindex, vl); + return __riscv_vloxei16_v_u32m4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_u32m8_m( @@ -994,7 +994,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m8_t test_vloxei16_v_u32m8_m(vbool4_t mask, const uint32_t *base, vuint16m4_t bindex, size_t vl) { - return vloxei16_v_u32m8_m(mask, base, bindex, vl); + return __riscv_vloxei16_v_u32m8_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_u64m1_m( @@ -1003,7 +1003,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m1_t test_vloxei16_v_u64m1_m(vbool64_t mask, const uint64_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxei16_v_u64m1_m(mask, base, bindex, vl); + return __riscv_vloxei16_v_u64m1_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_u64m2_m( @@ -1012,7 +1012,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m2_t test_vloxei16_v_u64m2_m(vbool32_t mask, const uint64_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxei16_v_u64m2_m(mask, base, bindex, vl); + return __riscv_vloxei16_v_u64m2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_u64m4_m( @@ -1021,7 +1021,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m4_t test_vloxei16_v_u64m4_m(vbool16_t mask, const uint64_t *base, vuint16m1_t bindex, size_t vl) { - return vloxei16_v_u64m4_m(mask, base, bindex, vl); + return __riscv_vloxei16_v_u64m4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei16_v_u64m8_m( @@ -1030,6 +1030,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m8_t test_vloxei16_v_u64m8_m(vbool8_t mask, const uint64_t *base, vuint16m2_t bindex, size_t vl) { - return vloxei16_v_u64m8_m(mask, base, bindex, vl); + return __riscv_vloxei16_v_u64m8_m(mask, base, bindex, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxei32.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxei32.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxei32.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxei32.c @@ -13,7 +13,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vloxei32_v_f16mf4(const _Float16 *base, vuint32mf2_t bindex, size_t vl) { - return vloxei32_v_f16mf4(base, bindex, vl); + return __riscv_vloxei32_v_f16mf4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei32_v_f16mf2( @@ -22,7 +22,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vloxei32_v_f16mf2(const _Float16 *base, vuint32m1_t bindex, size_t vl) { - return vloxei32_v_f16mf2(base, bindex, vl); + return __riscv_vloxei32_v_f16mf2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei32_v_f16m1( @@ -31,7 +31,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vloxei32_v_f16m1(const _Float16 *base, vuint32m2_t bindex, size_t vl) { - return vloxei32_v_f16m1(base, bindex, vl); + return __riscv_vloxei32_v_f16m1(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei32_v_f16m2( @@ -40,7 +40,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vloxei32_v_f16m2(const _Float16 *base, vuint32m4_t bindex, size_t vl) { - return vloxei32_v_f16m2(base, bindex, vl); + return __riscv_vloxei32_v_f16m2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei32_v_f16m4( @@ -49,7 +49,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vloxei32_v_f16m4(const _Float16 *base, vuint32m8_t bindex, size_t vl) { - return vloxei32_v_f16m4(base, bindex, vl); + return __riscv_vloxei32_v_f16m4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei32_v_f32mf2( @@ -58,7 +58,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vloxei32_v_f32mf2(const float *base, vuint32mf2_t bindex, size_t vl) { - return vloxei32_v_f32mf2(base, bindex, vl); + return __riscv_vloxei32_v_f32mf2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei32_v_f32m1( @@ -67,7 +67,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vloxei32_v_f32m1(const float *base, vuint32m1_t bindex, size_t vl) { - return vloxei32_v_f32m1(base, bindex, vl); + return __riscv_vloxei32_v_f32m1(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei32_v_f32m2( @@ -76,7 +76,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vloxei32_v_f32m2(const float *base, vuint32m2_t bindex, size_t vl) { - return vloxei32_v_f32m2(base, bindex, vl); + return __riscv_vloxei32_v_f32m2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei32_v_f32m4( @@ -85,7 +85,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vloxei32_v_f32m4(const float *base, vuint32m4_t bindex, size_t vl) { - return vloxei32_v_f32m4(base, bindex, vl); + return __riscv_vloxei32_v_f32m4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei32_v_f32m8( @@ -94,7 +94,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vloxei32_v_f32m8(const float *base, vuint32m8_t bindex, size_t vl) { - return vloxei32_v_f32m8(base, bindex, vl); + return __riscv_vloxei32_v_f32m8(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei32_v_f64m1( @@ -103,7 +103,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vloxei32_v_f64m1(const double *base, vuint32mf2_t bindex, size_t vl) { - return vloxei32_v_f64m1(base, bindex, vl); + return __riscv_vloxei32_v_f64m1(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei32_v_f64m2( @@ -112,7 +112,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vloxei32_v_f64m2(const double *base, vuint32m1_t bindex, size_t vl) { - return vloxei32_v_f64m2(base, bindex, vl); + return __riscv_vloxei32_v_f64m2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei32_v_f64m4( @@ -121,7 +121,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vloxei32_v_f64m4(const double *base, vuint32m2_t bindex, size_t vl) { - return vloxei32_v_f64m4(base, bindex, vl); + return __riscv_vloxei32_v_f64m4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei32_v_f64m8( @@ -130,7 +130,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vloxei32_v_f64m8(const double *base, vuint32m4_t bindex, size_t vl) { - return vloxei32_v_f64m8(base, bindex, vl); + return __riscv_vloxei32_v_f64m8(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei32_v_i8mf8( @@ -139,7 +139,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vloxei32_v_i8mf8(const int8_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxei32_v_i8mf8(base, bindex, vl); + return __riscv_vloxei32_v_i8mf8(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei32_v_i8mf4( @@ -148,7 +148,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vloxei32_v_i8mf4(const int8_t *base, vuint32m1_t bindex, size_t vl) { - return vloxei32_v_i8mf4(base, bindex, vl); + return __riscv_vloxei32_v_i8mf4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei32_v_i8mf2( @@ -157,7 +157,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vloxei32_v_i8mf2(const int8_t *base, vuint32m2_t bindex, size_t vl) { - return vloxei32_v_i8mf2(base, bindex, vl); + return __riscv_vloxei32_v_i8mf2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei32_v_i8m1( @@ -166,7 +166,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vloxei32_v_i8m1(const int8_t *base, vuint32m4_t bindex, size_t vl) { - return vloxei32_v_i8m1(base, bindex, vl); + return __riscv_vloxei32_v_i8m1(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei32_v_i8m2( @@ -175,7 +175,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m2_t test_vloxei32_v_i8m2(const int8_t *base, vuint32m8_t bindex, size_t vl) { - return vloxei32_v_i8m2(base, bindex, vl); + return __riscv_vloxei32_v_i8m2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei32_v_i16mf4( @@ -184,7 +184,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vloxei32_v_i16mf4(const int16_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxei32_v_i16mf4(base, bindex, vl); + return __riscv_vloxei32_v_i16mf4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei32_v_i16mf2( @@ -193,7 +193,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vloxei32_v_i16mf2(const int16_t *base, vuint32m1_t bindex, size_t vl) { - return vloxei32_v_i16mf2(base, bindex, vl); + return __riscv_vloxei32_v_i16mf2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei32_v_i16m1( @@ -202,7 +202,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vloxei32_v_i16m1(const int16_t *base, vuint32m2_t bindex, size_t vl) { - return vloxei32_v_i16m1(base, bindex, vl); + return __riscv_vloxei32_v_i16m1(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei32_v_i16m2( @@ -211,7 +211,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vloxei32_v_i16m2(const int16_t *base, vuint32m4_t bindex, size_t vl) { - return vloxei32_v_i16m2(base, bindex, vl); + return __riscv_vloxei32_v_i16m2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei32_v_i16m4( @@ -220,7 +220,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vloxei32_v_i16m4(const int16_t *base, vuint32m8_t bindex, size_t vl) { - return vloxei32_v_i16m4(base, bindex, vl); + return __riscv_vloxei32_v_i16m4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei32_v_i32mf2( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vloxei32_v_i32mf2(const int32_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxei32_v_i32mf2(base, bindex, vl); + return __riscv_vloxei32_v_i32mf2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei32_v_i32m1( @@ -238,7 +238,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vloxei32_v_i32m1(const int32_t *base, vuint32m1_t bindex, size_t vl) { - return vloxei32_v_i32m1(base, bindex, vl); + return __riscv_vloxei32_v_i32m1(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei32_v_i32m2( @@ -247,7 +247,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vloxei32_v_i32m2(const int32_t *base, vuint32m2_t bindex, size_t vl) { - return vloxei32_v_i32m2(base, bindex, vl); + return __riscv_vloxei32_v_i32m2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei32_v_i32m4( @@ -256,7 +256,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vloxei32_v_i32m4(const int32_t *base, vuint32m4_t bindex, size_t vl) { - return vloxei32_v_i32m4(base, bindex, vl); + return __riscv_vloxei32_v_i32m4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei32_v_i32m8( @@ -265,7 +265,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m8_t test_vloxei32_v_i32m8(const int32_t *base, vuint32m8_t bindex, size_t vl) { - return vloxei32_v_i32m8(base, bindex, vl); + return __riscv_vloxei32_v_i32m8(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei32_v_i64m1( @@ -274,7 +274,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vloxei32_v_i64m1(const int64_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxei32_v_i64m1(base, bindex, vl); + return __riscv_vloxei32_v_i64m1(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei32_v_i64m2( @@ -283,7 +283,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m2_t test_vloxei32_v_i64m2(const int64_t *base, vuint32m1_t bindex, size_t vl) { - return vloxei32_v_i64m2(base, bindex, vl); + return __riscv_vloxei32_v_i64m2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei32_v_i64m4( @@ -292,7 +292,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m4_t test_vloxei32_v_i64m4(const int64_t *base, vuint32m2_t bindex, size_t vl) { - return vloxei32_v_i64m4(base, bindex, vl); + return __riscv_vloxei32_v_i64m4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei32_v_i64m8( @@ -301,7 +301,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m8_t test_vloxei32_v_i64m8(const int64_t *base, vuint32m4_t bindex, size_t vl) { - return vloxei32_v_i64m8(base, bindex, vl); + return __riscv_vloxei32_v_i64m8(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei32_v_u8mf8( @@ -310,7 +310,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf8_t test_vloxei32_v_u8mf8(const uint8_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxei32_v_u8mf8(base, bindex, vl); + return __riscv_vloxei32_v_u8mf8(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei32_v_u8mf4( @@ -319,7 +319,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf4_t test_vloxei32_v_u8mf4(const uint8_t *base, vuint32m1_t bindex, size_t vl) { - return vloxei32_v_u8mf4(base, bindex, vl); + return __riscv_vloxei32_v_u8mf4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei32_v_u8mf2( @@ -328,7 +328,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf2_t test_vloxei32_v_u8mf2(const uint8_t *base, vuint32m2_t bindex, size_t vl) { - return vloxei32_v_u8mf2(base, bindex, vl); + return __riscv_vloxei32_v_u8mf2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei32_v_u8m1( @@ -337,7 +337,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vloxei32_v_u8m1(const uint8_t *base, vuint32m4_t bindex, size_t vl) { - return vloxei32_v_u8m1(base, bindex, vl); + return __riscv_vloxei32_v_u8m1(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei32_v_u8m2( @@ -346,7 +346,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m2_t test_vloxei32_v_u8m2(const uint8_t *base, vuint32m8_t bindex, size_t vl) { - return vloxei32_v_u8m2(base, bindex, vl); + return __riscv_vloxei32_v_u8m2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei32_v_u16mf4( @@ -355,7 +355,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vloxei32_v_u16mf4(const uint16_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxei32_v_u16mf4(base, bindex, vl); + return __riscv_vloxei32_v_u16mf4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei32_v_u16mf2( @@ -364,7 +364,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vloxei32_v_u16mf2(const uint16_t *base, vuint32m1_t bindex, size_t vl) { - return vloxei32_v_u16mf2(base, bindex, vl); + return __riscv_vloxei32_v_u16mf2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei32_v_u16m1( @@ -373,7 +373,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vloxei32_v_u16m1(const uint16_t *base, vuint32m2_t bindex, size_t vl) { - return vloxei32_v_u16m1(base, bindex, vl); + return __riscv_vloxei32_v_u16m1(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei32_v_u16m2( @@ -382,7 +382,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vloxei32_v_u16m2(const uint16_t *base, vuint32m4_t bindex, size_t vl) { - return vloxei32_v_u16m2(base, bindex, vl); + return __riscv_vloxei32_v_u16m2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei32_v_u16m4( @@ -391,7 +391,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_vloxei32_v_u16m4(const uint16_t *base, vuint32m8_t bindex, size_t vl) { - return vloxei32_v_u16m4(base, bindex, vl); + return __riscv_vloxei32_v_u16m4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei32_v_u32mf2( @@ -400,7 +400,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vloxei32_v_u32mf2(const uint32_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxei32_v_u32mf2(base, bindex, vl); + return __riscv_vloxei32_v_u32mf2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei32_v_u32m1( @@ -409,7 +409,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vloxei32_v_u32m1(const uint32_t *base, vuint32m1_t bindex, size_t vl) { - return vloxei32_v_u32m1(base, bindex, vl); + return __riscv_vloxei32_v_u32m1(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei32_v_u32m2( @@ -418,7 +418,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vloxei32_v_u32m2(const uint32_t *base, vuint32m2_t bindex, size_t vl) { - return vloxei32_v_u32m2(base, bindex, vl); + return __riscv_vloxei32_v_u32m2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei32_v_u32m4( @@ -427,7 +427,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vloxei32_v_u32m4(const uint32_t *base, vuint32m4_t bindex, size_t vl) { - return vloxei32_v_u32m4(base, bindex, vl); + return __riscv_vloxei32_v_u32m4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei32_v_u32m8( @@ -436,7 +436,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m8_t test_vloxei32_v_u32m8(const uint32_t *base, vuint32m8_t bindex, size_t vl) { - return vloxei32_v_u32m8(base, bindex, vl); + return __riscv_vloxei32_v_u32m8(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei32_v_u64m1( @@ -445,7 +445,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m1_t test_vloxei32_v_u64m1(const uint64_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxei32_v_u64m1(base, bindex, vl); + return __riscv_vloxei32_v_u64m1(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei32_v_u64m2( @@ -454,7 +454,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m2_t test_vloxei32_v_u64m2(const uint64_t *base, vuint32m1_t bindex, size_t vl) { - return vloxei32_v_u64m2(base, bindex, vl); + return __riscv_vloxei32_v_u64m2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei32_v_u64m4( @@ -463,7 +463,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m4_t test_vloxei32_v_u64m4(const uint64_t *base, vuint32m2_t bindex, size_t vl) { - return vloxei32_v_u64m4(base, bindex, vl); + return __riscv_vloxei32_v_u64m4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei32_v_u64m8( @@ -472,7 +472,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m8_t test_vloxei32_v_u64m8(const uint64_t *base, vuint32m4_t bindex, size_t vl) { - return vloxei32_v_u64m8(base, bindex, vl); + return __riscv_vloxei32_v_u64m8(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei32_v_f16mf4_m( @@ -481,7 +481,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vloxei32_v_f16mf4_m(vbool64_t mask, const _Float16 *base, vuint32mf2_t bindex, size_t vl) { - return vloxei32_v_f16mf4_m(mask, base, bindex, vl); + return __riscv_vloxei32_v_f16mf4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei32_v_f16mf2_m( @@ -490,7 +490,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vloxei32_v_f16mf2_m(vbool32_t mask, const _Float16 *base, vuint32m1_t bindex, size_t vl) { - return vloxei32_v_f16mf2_m(mask, base, bindex, vl); + return __riscv_vloxei32_v_f16mf2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei32_v_f16m1_m( @@ -499,7 +499,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vloxei32_v_f16m1_m(vbool16_t mask, const _Float16 *base, vuint32m2_t bindex, size_t vl) { - return vloxei32_v_f16m1_m(mask, base, bindex, vl); + return __riscv_vloxei32_v_f16m1_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei32_v_f16m2_m( @@ -508,7 +508,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vloxei32_v_f16m2_m(vbool8_t mask, const _Float16 *base, vuint32m4_t bindex, size_t vl) { - return vloxei32_v_f16m2_m(mask, base, bindex, vl); + return __riscv_vloxei32_v_f16m2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei32_v_f16m4_m( @@ -517,7 +517,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vloxei32_v_f16m4_m(vbool4_t mask, const _Float16 *base, vuint32m8_t bindex, size_t vl) { - return vloxei32_v_f16m4_m(mask, base, bindex, vl); + return __riscv_vloxei32_v_f16m4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei32_v_f32mf2_m( @@ -526,7 +526,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vloxei32_v_f32mf2_m(vbool64_t mask, const float *base, vuint32mf2_t bindex, size_t vl) { - return vloxei32_v_f32mf2_m(mask, base, bindex, vl); + return __riscv_vloxei32_v_f32mf2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei32_v_f32m1_m( @@ -535,7 +535,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vloxei32_v_f32m1_m(vbool32_t mask, const float *base, vuint32m1_t bindex, size_t vl) { - return vloxei32_v_f32m1_m(mask, base, bindex, vl); + return __riscv_vloxei32_v_f32m1_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei32_v_f32m2_m( @@ -544,7 +544,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vloxei32_v_f32m2_m(vbool16_t mask, const float *base, vuint32m2_t bindex, size_t vl) { - return vloxei32_v_f32m2_m(mask, base, bindex, vl); + return __riscv_vloxei32_v_f32m2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei32_v_f32m4_m( @@ -553,7 +553,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vloxei32_v_f32m4_m(vbool8_t mask, const float *base, vuint32m4_t bindex, size_t vl) { - return vloxei32_v_f32m4_m(mask, base, bindex, vl); + return __riscv_vloxei32_v_f32m4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei32_v_f32m8_m( @@ -562,7 +562,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vloxei32_v_f32m8_m(vbool4_t mask, const float *base, vuint32m8_t bindex, size_t vl) { - return vloxei32_v_f32m8_m(mask, base, bindex, vl); + return __riscv_vloxei32_v_f32m8_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei32_v_f64m1_m( @@ -571,7 +571,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vloxei32_v_f64m1_m(vbool64_t mask, const double *base, vuint32mf2_t bindex, size_t vl) { - return vloxei32_v_f64m1_m(mask, base, bindex, vl); + return __riscv_vloxei32_v_f64m1_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei32_v_f64m2_m( @@ -580,7 +580,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vloxei32_v_f64m2_m(vbool32_t mask, const double *base, vuint32m1_t bindex, size_t vl) { - return vloxei32_v_f64m2_m(mask, base, bindex, vl); + return __riscv_vloxei32_v_f64m2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei32_v_f64m4_m( @@ -589,7 +589,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vloxei32_v_f64m4_m(vbool16_t mask, const double *base, vuint32m2_t bindex, size_t vl) { - return vloxei32_v_f64m4_m(mask, base, bindex, vl); + return __riscv_vloxei32_v_f64m4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei32_v_f64m8_m( @@ -598,7 +598,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vloxei32_v_f64m8_m(vbool8_t mask, const double *base, vuint32m4_t bindex, size_t vl) { - return vloxei32_v_f64m8_m(mask, base, bindex, vl); + return __riscv_vloxei32_v_f64m8_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei32_v_i8mf8_m( @@ -607,7 +607,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vloxei32_v_i8mf8_m(vbool64_t mask, const int8_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxei32_v_i8mf8_m(mask, base, bindex, vl); + return __riscv_vloxei32_v_i8mf8_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei32_v_i8mf4_m( @@ -616,7 +616,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vloxei32_v_i8mf4_m(vbool32_t mask, const int8_t *base, vuint32m1_t bindex, size_t vl) { - return vloxei32_v_i8mf4_m(mask, base, bindex, vl); + return __riscv_vloxei32_v_i8mf4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei32_v_i8mf2_m( @@ -625,7 +625,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vloxei32_v_i8mf2_m(vbool16_t mask, const int8_t *base, vuint32m2_t bindex, size_t vl) { - return vloxei32_v_i8mf2_m(mask, base, bindex, vl); + return __riscv_vloxei32_v_i8mf2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei32_v_i8m1_m( @@ -634,7 +634,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vloxei32_v_i8m1_m(vbool8_t mask, const int8_t *base, vuint32m4_t bindex, size_t vl) { - return vloxei32_v_i8m1_m(mask, base, bindex, vl); + return __riscv_vloxei32_v_i8m1_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei32_v_i8m2_m( @@ -643,7 +643,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m2_t test_vloxei32_v_i8m2_m(vbool4_t mask, const int8_t *base, vuint32m8_t bindex, size_t vl) { - return vloxei32_v_i8m2_m(mask, base, bindex, vl); + return __riscv_vloxei32_v_i8m2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei32_v_i16mf4_m( @@ -652,7 +652,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vloxei32_v_i16mf4_m(vbool64_t mask, const int16_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxei32_v_i16mf4_m(mask, base, bindex, vl); + return __riscv_vloxei32_v_i16mf4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei32_v_i16mf2_m( @@ -661,7 +661,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vloxei32_v_i16mf2_m(vbool32_t mask, const int16_t *base, vuint32m1_t bindex, size_t vl) { - return vloxei32_v_i16mf2_m(mask, base, bindex, vl); + return __riscv_vloxei32_v_i16mf2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei32_v_i16m1_m( @@ -670,7 +670,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vloxei32_v_i16m1_m(vbool16_t mask, const int16_t *base, vuint32m2_t bindex, size_t vl) { - return vloxei32_v_i16m1_m(mask, base, bindex, vl); + return __riscv_vloxei32_v_i16m1_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei32_v_i16m2_m( @@ -679,7 +679,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vloxei32_v_i16m2_m(vbool8_t mask, const int16_t *base, vuint32m4_t bindex, size_t vl) { - return vloxei32_v_i16m2_m(mask, base, bindex, vl); + return __riscv_vloxei32_v_i16m2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei32_v_i16m4_m( @@ -688,7 +688,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vloxei32_v_i16m4_m(vbool4_t mask, const int16_t *base, vuint32m8_t bindex, size_t vl) { - return vloxei32_v_i16m4_m(mask, base, bindex, vl); + return __riscv_vloxei32_v_i16m4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei32_v_i32mf2_m( @@ -697,7 +697,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vloxei32_v_i32mf2_m(vbool64_t mask, const int32_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxei32_v_i32mf2_m(mask, base, bindex, vl); + return __riscv_vloxei32_v_i32mf2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei32_v_i32m1_m( @@ -706,7 +706,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vloxei32_v_i32m1_m(vbool32_t mask, const int32_t *base, vuint32m1_t bindex, size_t vl) { - return vloxei32_v_i32m1_m(mask, base, bindex, vl); + return __riscv_vloxei32_v_i32m1_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei32_v_i32m2_m( @@ -715,7 +715,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vloxei32_v_i32m2_m(vbool16_t mask, const int32_t *base, vuint32m2_t bindex, size_t vl) { - return vloxei32_v_i32m2_m(mask, base, bindex, vl); + return __riscv_vloxei32_v_i32m2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei32_v_i32m4_m( @@ -724,7 +724,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vloxei32_v_i32m4_m(vbool8_t mask, const int32_t *base, vuint32m4_t bindex, size_t vl) { - return vloxei32_v_i32m4_m(mask, base, bindex, vl); + return __riscv_vloxei32_v_i32m4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei32_v_i32m8_m( @@ -733,7 +733,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m8_t test_vloxei32_v_i32m8_m(vbool4_t mask, const int32_t *base, vuint32m8_t bindex, size_t vl) { - return vloxei32_v_i32m8_m(mask, base, bindex, vl); + return __riscv_vloxei32_v_i32m8_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei32_v_i64m1_m( @@ -742,7 +742,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vloxei32_v_i64m1_m(vbool64_t mask, const int64_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxei32_v_i64m1_m(mask, base, bindex, vl); + return __riscv_vloxei32_v_i64m1_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei32_v_i64m2_m( @@ -751,7 +751,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m2_t test_vloxei32_v_i64m2_m(vbool32_t mask, const int64_t *base, vuint32m1_t bindex, size_t vl) { - return vloxei32_v_i64m2_m(mask, base, bindex, vl); + return __riscv_vloxei32_v_i64m2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei32_v_i64m4_m( @@ -760,7 +760,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m4_t test_vloxei32_v_i64m4_m(vbool16_t mask, const int64_t *base, vuint32m2_t bindex, size_t vl) { - return vloxei32_v_i64m4_m(mask, base, bindex, vl); + return __riscv_vloxei32_v_i64m4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei32_v_i64m8_m( @@ -769,7 +769,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m8_t test_vloxei32_v_i64m8_m(vbool8_t mask, const int64_t *base, vuint32m4_t bindex, size_t vl) { - return vloxei32_v_i64m8_m(mask, base, bindex, vl); + return __riscv_vloxei32_v_i64m8_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei32_v_u8mf8_m( @@ -778,7 +778,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf8_t test_vloxei32_v_u8mf8_m(vbool64_t mask, const uint8_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxei32_v_u8mf8_m(mask, base, bindex, vl); + return __riscv_vloxei32_v_u8mf8_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei32_v_u8mf4_m( @@ -787,7 +787,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf4_t test_vloxei32_v_u8mf4_m(vbool32_t mask, const uint8_t *base, vuint32m1_t bindex, size_t vl) { - return vloxei32_v_u8mf4_m(mask, base, bindex, vl); + return __riscv_vloxei32_v_u8mf4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei32_v_u8mf2_m( @@ -796,7 +796,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf2_t test_vloxei32_v_u8mf2_m(vbool16_t mask, const uint8_t *base, vuint32m2_t bindex, size_t vl) { - return vloxei32_v_u8mf2_m(mask, base, bindex, vl); + return __riscv_vloxei32_v_u8mf2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei32_v_u8m1_m( @@ -805,7 +805,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vloxei32_v_u8m1_m(vbool8_t mask, const uint8_t *base, vuint32m4_t bindex, size_t vl) { - return vloxei32_v_u8m1_m(mask, base, bindex, vl); + return __riscv_vloxei32_v_u8m1_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei32_v_u8m2_m( @@ -814,7 +814,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m2_t test_vloxei32_v_u8m2_m(vbool4_t mask, const uint8_t *base, vuint32m8_t bindex, size_t vl) { - return vloxei32_v_u8m2_m(mask, base, bindex, vl); + return __riscv_vloxei32_v_u8m2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei32_v_u16mf4_m( @@ -823,7 +823,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vloxei32_v_u16mf4_m(vbool64_t mask, const uint16_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxei32_v_u16mf4_m(mask, base, bindex, vl); + return __riscv_vloxei32_v_u16mf4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei32_v_u16mf2_m( @@ -832,7 +832,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vloxei32_v_u16mf2_m(vbool32_t mask, const uint16_t *base, vuint32m1_t bindex, size_t vl) { - return vloxei32_v_u16mf2_m(mask, base, bindex, vl); + return __riscv_vloxei32_v_u16mf2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei32_v_u16m1_m( @@ -841,7 +841,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vloxei32_v_u16m1_m(vbool16_t mask, const uint16_t *base, vuint32m2_t bindex, size_t vl) { - return vloxei32_v_u16m1_m(mask, base, bindex, vl); + return __riscv_vloxei32_v_u16m1_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei32_v_u16m2_m( @@ -850,7 +850,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vloxei32_v_u16m2_m(vbool8_t mask, const uint16_t *base, vuint32m4_t bindex, size_t vl) { - return vloxei32_v_u16m2_m(mask, base, bindex, vl); + return __riscv_vloxei32_v_u16m2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei32_v_u16m4_m( @@ -859,7 +859,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_vloxei32_v_u16m4_m(vbool4_t mask, const uint16_t *base, vuint32m8_t bindex, size_t vl) { - return vloxei32_v_u16m4_m(mask, base, bindex, vl); + return __riscv_vloxei32_v_u16m4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei32_v_u32mf2_m( @@ -868,7 +868,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vloxei32_v_u32mf2_m(vbool64_t mask, const uint32_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxei32_v_u32mf2_m(mask, base, bindex, vl); + return __riscv_vloxei32_v_u32mf2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei32_v_u32m1_m( @@ -877,7 +877,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vloxei32_v_u32m1_m(vbool32_t mask, const uint32_t *base, vuint32m1_t bindex, size_t vl) { - return vloxei32_v_u32m1_m(mask, base, bindex, vl); + return __riscv_vloxei32_v_u32m1_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei32_v_u32m2_m( @@ -886,7 +886,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vloxei32_v_u32m2_m(vbool16_t mask, const uint32_t *base, vuint32m2_t bindex, size_t vl) { - return vloxei32_v_u32m2_m(mask, base, bindex, vl); + return __riscv_vloxei32_v_u32m2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei32_v_u32m4_m( @@ -895,7 +895,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vloxei32_v_u32m4_m(vbool8_t mask, const uint32_t *base, vuint32m4_t bindex, size_t vl) { - return vloxei32_v_u32m4_m(mask, base, bindex, vl); + return __riscv_vloxei32_v_u32m4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei32_v_u32m8_m( @@ -904,7 +904,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m8_t test_vloxei32_v_u32m8_m(vbool4_t mask, const uint32_t *base, vuint32m8_t bindex, size_t vl) { - return vloxei32_v_u32m8_m(mask, base, bindex, vl); + return __riscv_vloxei32_v_u32m8_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei32_v_u64m1_m( @@ -913,7 +913,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m1_t test_vloxei32_v_u64m1_m(vbool64_t mask, const uint64_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxei32_v_u64m1_m(mask, base, bindex, vl); + return __riscv_vloxei32_v_u64m1_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei32_v_u64m2_m( @@ -922,7 +922,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m2_t test_vloxei32_v_u64m2_m(vbool32_t mask, const uint64_t *base, vuint32m1_t bindex, size_t vl) { - return vloxei32_v_u64m2_m(mask, base, bindex, vl); + return __riscv_vloxei32_v_u64m2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei32_v_u64m4_m( @@ -931,7 +931,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m4_t test_vloxei32_v_u64m4_m(vbool16_t mask, const uint64_t *base, vuint32m2_t bindex, size_t vl) { - return vloxei32_v_u64m4_m(mask, base, bindex, vl); + return __riscv_vloxei32_v_u64m4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei32_v_u64m8_m( @@ -940,6 +940,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m8_t test_vloxei32_v_u64m8_m(vbool8_t mask, const uint64_t *base, vuint32m4_t bindex, size_t vl) { - return vloxei32_v_u64m8_m(mask, base, bindex, vl); + return __riscv_vloxei32_v_u64m8_m(mask, base, bindex, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxei64.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxei64.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxei64.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxei64.c @@ -13,7 +13,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vloxei64_v_f16mf4(const _Float16 *base, vuint64m1_t bindex, size_t vl) { - return vloxei64_v_f16mf4(base, bindex, vl); + return __riscv_vloxei64_v_f16mf4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei64_v_f16mf2( @@ -22,7 +22,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vloxei64_v_f16mf2(const _Float16 *base, vuint64m2_t bindex, size_t vl) { - return vloxei64_v_f16mf2(base, bindex, vl); + return __riscv_vloxei64_v_f16mf2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei64_v_f16m1( @@ -31,7 +31,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vloxei64_v_f16m1(const _Float16 *base, vuint64m4_t bindex, size_t vl) { - return vloxei64_v_f16m1(base, bindex, vl); + return __riscv_vloxei64_v_f16m1(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei64_v_f16m2( @@ -40,7 +40,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vloxei64_v_f16m2(const _Float16 *base, vuint64m8_t bindex, size_t vl) { - return vloxei64_v_f16m2(base, bindex, vl); + return __riscv_vloxei64_v_f16m2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei64_v_f32mf2( @@ -49,7 +49,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vloxei64_v_f32mf2(const float *base, vuint64m1_t bindex, size_t vl) { - return vloxei64_v_f32mf2(base, bindex, vl); + return __riscv_vloxei64_v_f32mf2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei64_v_f32m1( @@ -58,7 +58,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vloxei64_v_f32m1(const float *base, vuint64m2_t bindex, size_t vl) { - return vloxei64_v_f32m1(base, bindex, vl); + return __riscv_vloxei64_v_f32m1(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei64_v_f32m2( @@ -67,7 +67,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vloxei64_v_f32m2(const float *base, vuint64m4_t bindex, size_t vl) { - return vloxei64_v_f32m2(base, bindex, vl); + return __riscv_vloxei64_v_f32m2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei64_v_f32m4( @@ -76,7 +76,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vloxei64_v_f32m4(const float *base, vuint64m8_t bindex, size_t vl) { - return vloxei64_v_f32m4(base, bindex, vl); + return __riscv_vloxei64_v_f32m4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei64_v_f64m1( @@ -85,7 +85,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vloxei64_v_f64m1(const double *base, vuint64m1_t bindex, size_t vl) { - return vloxei64_v_f64m1(base, bindex, vl); + return __riscv_vloxei64_v_f64m1(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei64_v_f64m2( @@ -94,7 +94,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vloxei64_v_f64m2(const double *base, vuint64m2_t bindex, size_t vl) { - return vloxei64_v_f64m2(base, bindex, vl); + return __riscv_vloxei64_v_f64m2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei64_v_f64m4( @@ -103,7 +103,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vloxei64_v_f64m4(const double *base, vuint64m4_t bindex, size_t vl) { - return vloxei64_v_f64m4(base, bindex, vl); + return __riscv_vloxei64_v_f64m4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei64_v_f64m8( @@ -112,7 +112,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vloxei64_v_f64m8(const double *base, vuint64m8_t bindex, size_t vl) { - return vloxei64_v_f64m8(base, bindex, vl); + return __riscv_vloxei64_v_f64m8(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei64_v_i8mf8( @@ -121,7 +121,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vloxei64_v_i8mf8(const int8_t *base, vuint64m1_t bindex, size_t vl) { - return vloxei64_v_i8mf8(base, bindex, vl); + return __riscv_vloxei64_v_i8mf8(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei64_v_i8mf4( @@ -130,7 +130,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vloxei64_v_i8mf4(const int8_t *base, vuint64m2_t bindex, size_t vl) { - return vloxei64_v_i8mf4(base, bindex, vl); + return __riscv_vloxei64_v_i8mf4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei64_v_i8mf2( @@ -139,7 +139,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vloxei64_v_i8mf2(const int8_t *base, vuint64m4_t bindex, size_t vl) { - return vloxei64_v_i8mf2(base, bindex, vl); + return __riscv_vloxei64_v_i8mf2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei64_v_i8m1( @@ -148,7 +148,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vloxei64_v_i8m1(const int8_t *base, vuint64m8_t bindex, size_t vl) { - return vloxei64_v_i8m1(base, bindex, vl); + return __riscv_vloxei64_v_i8m1(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei64_v_i16mf4( @@ -157,7 +157,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vloxei64_v_i16mf4(const int16_t *base, vuint64m1_t bindex, size_t vl) { - return vloxei64_v_i16mf4(base, bindex, vl); + return __riscv_vloxei64_v_i16mf4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei64_v_i16mf2( @@ -166,7 +166,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vloxei64_v_i16mf2(const int16_t *base, vuint64m2_t bindex, size_t vl) { - return vloxei64_v_i16mf2(base, bindex, vl); + return __riscv_vloxei64_v_i16mf2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei64_v_i16m1( @@ -175,7 +175,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vloxei64_v_i16m1(const int16_t *base, vuint64m4_t bindex, size_t vl) { - return vloxei64_v_i16m1(base, bindex, vl); + return __riscv_vloxei64_v_i16m1(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei64_v_i16m2( @@ -184,7 +184,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vloxei64_v_i16m2(const int16_t *base, vuint64m8_t bindex, size_t vl) { - return vloxei64_v_i16m2(base, bindex, vl); + return __riscv_vloxei64_v_i16m2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei64_v_i32mf2( @@ -193,7 +193,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vloxei64_v_i32mf2(const int32_t *base, vuint64m1_t bindex, size_t vl) { - return vloxei64_v_i32mf2(base, bindex, vl); + return __riscv_vloxei64_v_i32mf2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei64_v_i32m1( @@ -202,7 +202,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vloxei64_v_i32m1(const int32_t *base, vuint64m2_t bindex, size_t vl) { - return vloxei64_v_i32m1(base, bindex, vl); + return __riscv_vloxei64_v_i32m1(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei64_v_i32m2( @@ -211,7 +211,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vloxei64_v_i32m2(const int32_t *base, vuint64m4_t bindex, size_t vl) { - return vloxei64_v_i32m2(base, bindex, vl); + return __riscv_vloxei64_v_i32m2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei64_v_i32m4( @@ -220,7 +220,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vloxei64_v_i32m4(const int32_t *base, vuint64m8_t bindex, size_t vl) { - return vloxei64_v_i32m4(base, bindex, vl); + return __riscv_vloxei64_v_i32m4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei64_v_i64m1( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vloxei64_v_i64m1(const int64_t *base, vuint64m1_t bindex, size_t vl) { - return vloxei64_v_i64m1(base, bindex, vl); + return __riscv_vloxei64_v_i64m1(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei64_v_i64m2( @@ -238,7 +238,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m2_t test_vloxei64_v_i64m2(const int64_t *base, vuint64m2_t bindex, size_t vl) { - return vloxei64_v_i64m2(base, bindex, vl); + return __riscv_vloxei64_v_i64m2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei64_v_i64m4( @@ -247,7 +247,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m4_t test_vloxei64_v_i64m4(const int64_t *base, vuint64m4_t bindex, size_t vl) { - return vloxei64_v_i64m4(base, bindex, vl); + return __riscv_vloxei64_v_i64m4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei64_v_i64m8( @@ -256,7 +256,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m8_t test_vloxei64_v_i64m8(const int64_t *base, vuint64m8_t bindex, size_t vl) { - return vloxei64_v_i64m8(base, bindex, vl); + return __riscv_vloxei64_v_i64m8(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei64_v_u8mf8( @@ -265,7 +265,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf8_t test_vloxei64_v_u8mf8(const uint8_t *base, vuint64m1_t bindex, size_t vl) { - return vloxei64_v_u8mf8(base, bindex, vl); + return __riscv_vloxei64_v_u8mf8(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei64_v_u8mf4( @@ -274,7 +274,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf4_t test_vloxei64_v_u8mf4(const uint8_t *base, vuint64m2_t bindex, size_t vl) { - return vloxei64_v_u8mf4(base, bindex, vl); + return __riscv_vloxei64_v_u8mf4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei64_v_u8mf2( @@ -283,7 +283,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf2_t test_vloxei64_v_u8mf2(const uint8_t *base, vuint64m4_t bindex, size_t vl) { - return vloxei64_v_u8mf2(base, bindex, vl); + return __riscv_vloxei64_v_u8mf2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei64_v_u8m1( @@ -292,7 +292,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vloxei64_v_u8m1(const uint8_t *base, vuint64m8_t bindex, size_t vl) { - return vloxei64_v_u8m1(base, bindex, vl); + return __riscv_vloxei64_v_u8m1(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei64_v_u16mf4( @@ -301,7 +301,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vloxei64_v_u16mf4(const uint16_t *base, vuint64m1_t bindex, size_t vl) { - return vloxei64_v_u16mf4(base, bindex, vl); + return __riscv_vloxei64_v_u16mf4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei64_v_u16mf2( @@ -310,7 +310,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vloxei64_v_u16mf2(const uint16_t *base, vuint64m2_t bindex, size_t vl) { - return vloxei64_v_u16mf2(base, bindex, vl); + return __riscv_vloxei64_v_u16mf2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei64_v_u16m1( @@ -319,7 +319,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vloxei64_v_u16m1(const uint16_t *base, vuint64m4_t bindex, size_t vl) { - return vloxei64_v_u16m1(base, bindex, vl); + return __riscv_vloxei64_v_u16m1(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei64_v_u16m2( @@ -328,7 +328,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vloxei64_v_u16m2(const uint16_t *base, vuint64m8_t bindex, size_t vl) { - return vloxei64_v_u16m2(base, bindex, vl); + return __riscv_vloxei64_v_u16m2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei64_v_u32mf2( @@ -337,7 +337,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vloxei64_v_u32mf2(const uint32_t *base, vuint64m1_t bindex, size_t vl) { - return vloxei64_v_u32mf2(base, bindex, vl); + return __riscv_vloxei64_v_u32mf2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei64_v_u32m1( @@ -346,7 +346,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vloxei64_v_u32m1(const uint32_t *base, vuint64m2_t bindex, size_t vl) { - return vloxei64_v_u32m1(base, bindex, vl); + return __riscv_vloxei64_v_u32m1(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei64_v_u32m2( @@ -355,7 +355,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vloxei64_v_u32m2(const uint32_t *base, vuint64m4_t bindex, size_t vl) { - return vloxei64_v_u32m2(base, bindex, vl); + return __riscv_vloxei64_v_u32m2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei64_v_u32m4( @@ -364,7 +364,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vloxei64_v_u32m4(const uint32_t *base, vuint64m8_t bindex, size_t vl) { - return vloxei64_v_u32m4(base, bindex, vl); + return __riscv_vloxei64_v_u32m4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei64_v_u64m1( @@ -373,7 +373,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m1_t test_vloxei64_v_u64m1(const uint64_t *base, vuint64m1_t bindex, size_t vl) { - return vloxei64_v_u64m1(base, bindex, vl); + return __riscv_vloxei64_v_u64m1(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei64_v_u64m2( @@ -382,7 +382,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m2_t test_vloxei64_v_u64m2(const uint64_t *base, vuint64m2_t bindex, size_t vl) { - return vloxei64_v_u64m2(base, bindex, vl); + return __riscv_vloxei64_v_u64m2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei64_v_u64m4( @@ -391,7 +391,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m4_t test_vloxei64_v_u64m4(const uint64_t *base, vuint64m4_t bindex, size_t vl) { - return vloxei64_v_u64m4(base, bindex, vl); + return __riscv_vloxei64_v_u64m4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei64_v_u64m8( @@ -400,7 +400,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m8_t test_vloxei64_v_u64m8(const uint64_t *base, vuint64m8_t bindex, size_t vl) { - return vloxei64_v_u64m8(base, bindex, vl); + return __riscv_vloxei64_v_u64m8(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei64_v_f16mf4_m( @@ -409,7 +409,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vloxei64_v_f16mf4_m(vbool64_t mask, const _Float16 *base, vuint64m1_t bindex, size_t vl) { - return vloxei64_v_f16mf4_m(mask, base, bindex, vl); + return __riscv_vloxei64_v_f16mf4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei64_v_f16mf2_m( @@ -418,7 +418,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vloxei64_v_f16mf2_m(vbool32_t mask, const _Float16 *base, vuint64m2_t bindex, size_t vl) { - return vloxei64_v_f16mf2_m(mask, base, bindex, vl); + return __riscv_vloxei64_v_f16mf2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei64_v_f16m1_m( @@ -427,7 +427,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vloxei64_v_f16m1_m(vbool16_t mask, const _Float16 *base, vuint64m4_t bindex, size_t vl) { - return vloxei64_v_f16m1_m(mask, base, bindex, vl); + return __riscv_vloxei64_v_f16m1_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei64_v_f16m2_m( @@ -436,7 +436,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vloxei64_v_f16m2_m(vbool8_t mask, const _Float16 *base, vuint64m8_t bindex, size_t vl) { - return vloxei64_v_f16m2_m(mask, base, bindex, vl); + return __riscv_vloxei64_v_f16m2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei64_v_f32mf2_m( @@ -445,7 +445,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vloxei64_v_f32mf2_m(vbool64_t mask, const float *base, vuint64m1_t bindex, size_t vl) { - return vloxei64_v_f32mf2_m(mask, base, bindex, vl); + return __riscv_vloxei64_v_f32mf2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei64_v_f32m1_m( @@ -454,7 +454,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vloxei64_v_f32m1_m(vbool32_t mask, const float *base, vuint64m2_t bindex, size_t vl) { - return vloxei64_v_f32m1_m(mask, base, bindex, vl); + return __riscv_vloxei64_v_f32m1_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei64_v_f32m2_m( @@ -463,7 +463,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vloxei64_v_f32m2_m(vbool16_t mask, const float *base, vuint64m4_t bindex, size_t vl) { - return vloxei64_v_f32m2_m(mask, base, bindex, vl); + return __riscv_vloxei64_v_f32m2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei64_v_f32m4_m( @@ -472,7 +472,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vloxei64_v_f32m4_m(vbool8_t mask, const float *base, vuint64m8_t bindex, size_t vl) { - return vloxei64_v_f32m4_m(mask, base, bindex, vl); + return __riscv_vloxei64_v_f32m4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei64_v_f64m1_m( @@ -481,7 +481,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vloxei64_v_f64m1_m(vbool64_t mask, const double *base, vuint64m1_t bindex, size_t vl) { - return vloxei64_v_f64m1_m(mask, base, bindex, vl); + return __riscv_vloxei64_v_f64m1_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei64_v_f64m2_m( @@ -490,7 +490,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vloxei64_v_f64m2_m(vbool32_t mask, const double *base, vuint64m2_t bindex, size_t vl) { - return vloxei64_v_f64m2_m(mask, base, bindex, vl); + return __riscv_vloxei64_v_f64m2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei64_v_f64m4_m( @@ -499,7 +499,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vloxei64_v_f64m4_m(vbool16_t mask, const double *base, vuint64m4_t bindex, size_t vl) { - return vloxei64_v_f64m4_m(mask, base, bindex, vl); + return __riscv_vloxei64_v_f64m4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei64_v_f64m8_m( @@ -508,7 +508,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vloxei64_v_f64m8_m(vbool8_t mask, const double *base, vuint64m8_t bindex, size_t vl) { - return vloxei64_v_f64m8_m(mask, base, bindex, vl); + return __riscv_vloxei64_v_f64m8_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei64_v_i8mf8_m( @@ -517,7 +517,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vloxei64_v_i8mf8_m(vbool64_t mask, const int8_t *base, vuint64m1_t bindex, size_t vl) { - return vloxei64_v_i8mf8_m(mask, base, bindex, vl); + return __riscv_vloxei64_v_i8mf8_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei64_v_i8mf4_m( @@ -526,7 +526,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vloxei64_v_i8mf4_m(vbool32_t mask, const int8_t *base, vuint64m2_t bindex, size_t vl) { - return vloxei64_v_i8mf4_m(mask, base, bindex, vl); + return __riscv_vloxei64_v_i8mf4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei64_v_i8mf2_m( @@ -535,7 +535,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vloxei64_v_i8mf2_m(vbool16_t mask, const int8_t *base, vuint64m4_t bindex, size_t vl) { - return vloxei64_v_i8mf2_m(mask, base, bindex, vl); + return __riscv_vloxei64_v_i8mf2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei64_v_i8m1_m( @@ -544,7 +544,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vloxei64_v_i8m1_m(vbool8_t mask, const int8_t *base, vuint64m8_t bindex, size_t vl) { - return vloxei64_v_i8m1_m(mask, base, bindex, vl); + return __riscv_vloxei64_v_i8m1_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei64_v_i16mf4_m( @@ -553,7 +553,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vloxei64_v_i16mf4_m(vbool64_t mask, const int16_t *base, vuint64m1_t bindex, size_t vl) { - return vloxei64_v_i16mf4_m(mask, base, bindex, vl); + return __riscv_vloxei64_v_i16mf4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei64_v_i16mf2_m( @@ -562,7 +562,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vloxei64_v_i16mf2_m(vbool32_t mask, const int16_t *base, vuint64m2_t bindex, size_t vl) { - return vloxei64_v_i16mf2_m(mask, base, bindex, vl); + return __riscv_vloxei64_v_i16mf2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei64_v_i16m1_m( @@ -571,7 +571,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vloxei64_v_i16m1_m(vbool16_t mask, const int16_t *base, vuint64m4_t bindex, size_t vl) { - return vloxei64_v_i16m1_m(mask, base, bindex, vl); + return __riscv_vloxei64_v_i16m1_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei64_v_i16m2_m( @@ -580,7 +580,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vloxei64_v_i16m2_m(vbool8_t mask, const int16_t *base, vuint64m8_t bindex, size_t vl) { - return vloxei64_v_i16m2_m(mask, base, bindex, vl); + return __riscv_vloxei64_v_i16m2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei64_v_i32mf2_m( @@ -589,7 +589,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vloxei64_v_i32mf2_m(vbool64_t mask, const int32_t *base, vuint64m1_t bindex, size_t vl) { - return vloxei64_v_i32mf2_m(mask, base, bindex, vl); + return __riscv_vloxei64_v_i32mf2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei64_v_i32m1_m( @@ -598,7 +598,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vloxei64_v_i32m1_m(vbool32_t mask, const int32_t *base, vuint64m2_t bindex, size_t vl) { - return vloxei64_v_i32m1_m(mask, base, bindex, vl); + return __riscv_vloxei64_v_i32m1_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei64_v_i32m2_m( @@ -607,7 +607,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vloxei64_v_i32m2_m(vbool16_t mask, const int32_t *base, vuint64m4_t bindex, size_t vl) { - return vloxei64_v_i32m2_m(mask, base, bindex, vl); + return __riscv_vloxei64_v_i32m2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei64_v_i32m4_m( @@ -616,7 +616,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vloxei64_v_i32m4_m(vbool8_t mask, const int32_t *base, vuint64m8_t bindex, size_t vl) { - return vloxei64_v_i32m4_m(mask, base, bindex, vl); + return __riscv_vloxei64_v_i32m4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei64_v_i64m1_m( @@ -625,7 +625,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vloxei64_v_i64m1_m(vbool64_t mask, const int64_t *base, vuint64m1_t bindex, size_t vl) { - return vloxei64_v_i64m1_m(mask, base, bindex, vl); + return __riscv_vloxei64_v_i64m1_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei64_v_i64m2_m( @@ -634,7 +634,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m2_t test_vloxei64_v_i64m2_m(vbool32_t mask, const int64_t *base, vuint64m2_t bindex, size_t vl) { - return vloxei64_v_i64m2_m(mask, base, bindex, vl); + return __riscv_vloxei64_v_i64m2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei64_v_i64m4_m( @@ -643,7 +643,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m4_t test_vloxei64_v_i64m4_m(vbool16_t mask, const int64_t *base, vuint64m4_t bindex, size_t vl) { - return vloxei64_v_i64m4_m(mask, base, bindex, vl); + return __riscv_vloxei64_v_i64m4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei64_v_i64m8_m( @@ -652,7 +652,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m8_t test_vloxei64_v_i64m8_m(vbool8_t mask, const int64_t *base, vuint64m8_t bindex, size_t vl) { - return vloxei64_v_i64m8_m(mask, base, bindex, vl); + return __riscv_vloxei64_v_i64m8_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei64_v_u8mf8_m( @@ -661,7 +661,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf8_t test_vloxei64_v_u8mf8_m(vbool64_t mask, const uint8_t *base, vuint64m1_t bindex, size_t vl) { - return vloxei64_v_u8mf8_m(mask, base, bindex, vl); + return __riscv_vloxei64_v_u8mf8_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei64_v_u8mf4_m( @@ -670,7 +670,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf4_t test_vloxei64_v_u8mf4_m(vbool32_t mask, const uint8_t *base, vuint64m2_t bindex, size_t vl) { - return vloxei64_v_u8mf4_m(mask, base, bindex, vl); + return __riscv_vloxei64_v_u8mf4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei64_v_u8mf2_m( @@ -679,7 +679,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf2_t test_vloxei64_v_u8mf2_m(vbool16_t mask, const uint8_t *base, vuint64m4_t bindex, size_t vl) { - return vloxei64_v_u8mf2_m(mask, base, bindex, vl); + return __riscv_vloxei64_v_u8mf2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei64_v_u8m1_m( @@ -688,7 +688,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vloxei64_v_u8m1_m(vbool8_t mask, const uint8_t *base, vuint64m8_t bindex, size_t vl) { - return vloxei64_v_u8m1_m(mask, base, bindex, vl); + return __riscv_vloxei64_v_u8m1_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei64_v_u16mf4_m( @@ -697,7 +697,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vloxei64_v_u16mf4_m(vbool64_t mask, const uint16_t *base, vuint64m1_t bindex, size_t vl) { - return vloxei64_v_u16mf4_m(mask, base, bindex, vl); + return __riscv_vloxei64_v_u16mf4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei64_v_u16mf2_m( @@ -706,7 +706,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vloxei64_v_u16mf2_m(vbool32_t mask, const uint16_t *base, vuint64m2_t bindex, size_t vl) { - return vloxei64_v_u16mf2_m(mask, base, bindex, vl); + return __riscv_vloxei64_v_u16mf2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei64_v_u16m1_m( @@ -715,7 +715,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vloxei64_v_u16m1_m(vbool16_t mask, const uint16_t *base, vuint64m4_t bindex, size_t vl) { - return vloxei64_v_u16m1_m(mask, base, bindex, vl); + return __riscv_vloxei64_v_u16m1_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei64_v_u16m2_m( @@ -724,7 +724,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vloxei64_v_u16m2_m(vbool8_t mask, const uint16_t *base, vuint64m8_t bindex, size_t vl) { - return vloxei64_v_u16m2_m(mask, base, bindex, vl); + return __riscv_vloxei64_v_u16m2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei64_v_u32mf2_m( @@ -733,7 +733,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vloxei64_v_u32mf2_m(vbool64_t mask, const uint32_t *base, vuint64m1_t bindex, size_t vl) { - return vloxei64_v_u32mf2_m(mask, base, bindex, vl); + return __riscv_vloxei64_v_u32mf2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei64_v_u32m1_m( @@ -742,7 +742,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vloxei64_v_u32m1_m(vbool32_t mask, const uint32_t *base, vuint64m2_t bindex, size_t vl) { - return vloxei64_v_u32m1_m(mask, base, bindex, vl); + return __riscv_vloxei64_v_u32m1_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei64_v_u32m2_m( @@ -751,7 +751,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vloxei64_v_u32m2_m(vbool16_t mask, const uint32_t *base, vuint64m4_t bindex, size_t vl) { - return vloxei64_v_u32m2_m(mask, base, bindex, vl); + return __riscv_vloxei64_v_u32m2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei64_v_u32m4_m( @@ -760,7 +760,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vloxei64_v_u32m4_m(vbool8_t mask, const uint32_t *base, vuint64m8_t bindex, size_t vl) { - return vloxei64_v_u32m4_m(mask, base, bindex, vl); + return __riscv_vloxei64_v_u32m4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei64_v_u64m1_m( @@ -769,7 +769,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m1_t test_vloxei64_v_u64m1_m(vbool64_t mask, const uint64_t *base, vuint64m1_t bindex, size_t vl) { - return vloxei64_v_u64m1_m(mask, base, bindex, vl); + return __riscv_vloxei64_v_u64m1_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei64_v_u64m2_m( @@ -778,7 +778,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m2_t test_vloxei64_v_u64m2_m(vbool32_t mask, const uint64_t *base, vuint64m2_t bindex, size_t vl) { - return vloxei64_v_u64m2_m(mask, base, bindex, vl); + return __riscv_vloxei64_v_u64m2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei64_v_u64m4_m( @@ -787,7 +787,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m4_t test_vloxei64_v_u64m4_m(vbool16_t mask, const uint64_t *base, vuint64m4_t bindex, size_t vl) { - return vloxei64_v_u64m4_m(mask, base, bindex, vl); + return __riscv_vloxei64_v_u64m4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei64_v_u64m8_m( @@ -796,6 +796,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m8_t test_vloxei64_v_u64m8_m(vbool8_t mask, const uint64_t *base, vuint64m8_t bindex, size_t vl) { - return vloxei64_v_u64m8_m(mask, base, bindex, vl); + return __riscv_vloxei64_v_u64m8_m(mask, base, bindex, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxei8.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxei8.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxei8.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxei8.c @@ -13,7 +13,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vloxei8_v_f16mf4(const _Float16 *base, vuint8mf8_t bindex, size_t vl) { - return vloxei8_v_f16mf4(base, bindex, vl); + return __riscv_vloxei8_v_f16mf4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_f16mf2( @@ -22,7 +22,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vloxei8_v_f16mf2(const _Float16 *base, vuint8mf4_t bindex, size_t vl) { - return vloxei8_v_f16mf2(base, bindex, vl); + return __riscv_vloxei8_v_f16mf2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_f16m1( @@ -31,7 +31,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vloxei8_v_f16m1(const _Float16 *base, vuint8mf2_t bindex, size_t vl) { - return vloxei8_v_f16m1(base, bindex, vl); + return __riscv_vloxei8_v_f16m1(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_f16m2( @@ -40,7 +40,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vloxei8_v_f16m2(const _Float16 *base, vuint8m1_t bindex, size_t vl) { - return vloxei8_v_f16m2(base, bindex, vl); + return __riscv_vloxei8_v_f16m2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_f16m4( @@ -49,7 +49,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vloxei8_v_f16m4(const _Float16 *base, vuint8m2_t bindex, size_t vl) { - return vloxei8_v_f16m4(base, bindex, vl); + return __riscv_vloxei8_v_f16m4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_f16m8( @@ -58,7 +58,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vloxei8_v_f16m8(const _Float16 *base, vuint8m4_t bindex, size_t vl) { - return vloxei8_v_f16m8(base, bindex, vl); + return __riscv_vloxei8_v_f16m8(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_f32mf2( @@ -67,7 +67,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vloxei8_v_f32mf2(const float *base, vuint8mf8_t bindex, size_t vl) { - return vloxei8_v_f32mf2(base, bindex, vl); + return __riscv_vloxei8_v_f32mf2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_f32m1( @@ -76,7 +76,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vloxei8_v_f32m1(const float *base, vuint8mf4_t bindex, size_t vl) { - return vloxei8_v_f32m1(base, bindex, vl); + return __riscv_vloxei8_v_f32m1(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_f32m2( @@ -85,7 +85,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vloxei8_v_f32m2(const float *base, vuint8mf2_t bindex, size_t vl) { - return vloxei8_v_f32m2(base, bindex, vl); + return __riscv_vloxei8_v_f32m2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_f32m4( @@ -94,7 +94,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vloxei8_v_f32m4(const float *base, vuint8m1_t bindex, size_t vl) { - return vloxei8_v_f32m4(base, bindex, vl); + return __riscv_vloxei8_v_f32m4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_f32m8( @@ -103,7 +103,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vloxei8_v_f32m8(const float *base, vuint8m2_t bindex, size_t vl) { - return vloxei8_v_f32m8(base, bindex, vl); + return __riscv_vloxei8_v_f32m8(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_f64m1( @@ -112,7 +112,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vloxei8_v_f64m1(const double *base, vuint8mf8_t bindex, size_t vl) { - return vloxei8_v_f64m1(base, bindex, vl); + return __riscv_vloxei8_v_f64m1(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_f64m2( @@ -121,7 +121,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vloxei8_v_f64m2(const double *base, vuint8mf4_t bindex, size_t vl) { - return vloxei8_v_f64m2(base, bindex, vl); + return __riscv_vloxei8_v_f64m2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_f64m4( @@ -130,7 +130,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vloxei8_v_f64m4(const double *base, vuint8mf2_t bindex, size_t vl) { - return vloxei8_v_f64m4(base, bindex, vl); + return __riscv_vloxei8_v_f64m4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_f64m8( @@ -139,7 +139,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vloxei8_v_f64m8(const double *base, vuint8m1_t bindex, size_t vl) { - return vloxei8_v_f64m8(base, bindex, vl); + return __riscv_vloxei8_v_f64m8(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_i8mf8( @@ -148,7 +148,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vloxei8_v_i8mf8(const int8_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxei8_v_i8mf8(base, bindex, vl); + return __riscv_vloxei8_v_i8mf8(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_i8mf4( @@ -157,7 +157,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vloxei8_v_i8mf4(const int8_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxei8_v_i8mf4(base, bindex, vl); + return __riscv_vloxei8_v_i8mf4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_i8mf2( @@ -166,7 +166,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vloxei8_v_i8mf2(const int8_t *base, vuint8mf2_t bindex, size_t vl) { - return vloxei8_v_i8mf2(base, bindex, vl); + return __riscv_vloxei8_v_i8mf2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_i8m1( @@ -175,7 +175,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vloxei8_v_i8m1(const int8_t *base, vuint8m1_t bindex, size_t vl) { - return vloxei8_v_i8m1(base, bindex, vl); + return __riscv_vloxei8_v_i8m1(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_i8m2( @@ -184,7 +184,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m2_t test_vloxei8_v_i8m2(const int8_t *base, vuint8m2_t bindex, size_t vl) { - return vloxei8_v_i8m2(base, bindex, vl); + return __riscv_vloxei8_v_i8m2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_i8m4( @@ -193,7 +193,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m4_t test_vloxei8_v_i8m4(const int8_t *base, vuint8m4_t bindex, size_t vl) { - return vloxei8_v_i8m4(base, bindex, vl); + return __riscv_vloxei8_v_i8m4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_i8m8( @@ -202,7 +202,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m8_t test_vloxei8_v_i8m8(const int8_t *base, vuint8m8_t bindex, size_t vl) { - return vloxei8_v_i8m8(base, bindex, vl); + return __riscv_vloxei8_v_i8m8(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_i16mf4( @@ -211,7 +211,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vloxei8_v_i16mf4(const int16_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxei8_v_i16mf4(base, bindex, vl); + return __riscv_vloxei8_v_i16mf4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_i16mf2( @@ -220,7 +220,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vloxei8_v_i16mf2(const int16_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxei8_v_i16mf2(base, bindex, vl); + return __riscv_vloxei8_v_i16mf2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_i16m1( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vloxei8_v_i16m1(const int16_t *base, vuint8mf2_t bindex, size_t vl) { - return vloxei8_v_i16m1(base, bindex, vl); + return __riscv_vloxei8_v_i16m1(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_i16m2( @@ -238,7 +238,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vloxei8_v_i16m2(const int16_t *base, vuint8m1_t bindex, size_t vl) { - return vloxei8_v_i16m2(base, bindex, vl); + return __riscv_vloxei8_v_i16m2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_i16m4( @@ -247,7 +247,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vloxei8_v_i16m4(const int16_t *base, vuint8m2_t bindex, size_t vl) { - return vloxei8_v_i16m4(base, bindex, vl); + return __riscv_vloxei8_v_i16m4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_i16m8( @@ -256,7 +256,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m8_t test_vloxei8_v_i16m8(const int16_t *base, vuint8m4_t bindex, size_t vl) { - return vloxei8_v_i16m8(base, bindex, vl); + return __riscv_vloxei8_v_i16m8(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_i32mf2( @@ -265,7 +265,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vloxei8_v_i32mf2(const int32_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxei8_v_i32mf2(base, bindex, vl); + return __riscv_vloxei8_v_i32mf2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_i32m1( @@ -274,7 +274,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vloxei8_v_i32m1(const int32_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxei8_v_i32m1(base, bindex, vl); + return __riscv_vloxei8_v_i32m1(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_i32m2( @@ -283,7 +283,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vloxei8_v_i32m2(const int32_t *base, vuint8mf2_t bindex, size_t vl) { - return vloxei8_v_i32m2(base, bindex, vl); + return __riscv_vloxei8_v_i32m2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_i32m4( @@ -292,7 +292,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vloxei8_v_i32m4(const int32_t *base, vuint8m1_t bindex, size_t vl) { - return vloxei8_v_i32m4(base, bindex, vl); + return __riscv_vloxei8_v_i32m4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_i32m8( @@ -301,7 +301,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m8_t test_vloxei8_v_i32m8(const int32_t *base, vuint8m2_t bindex, size_t vl) { - return vloxei8_v_i32m8(base, bindex, vl); + return __riscv_vloxei8_v_i32m8(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_i64m1( @@ -310,7 +310,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vloxei8_v_i64m1(const int64_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxei8_v_i64m1(base, bindex, vl); + return __riscv_vloxei8_v_i64m1(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_i64m2( @@ -319,7 +319,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m2_t test_vloxei8_v_i64m2(const int64_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxei8_v_i64m2(base, bindex, vl); + return __riscv_vloxei8_v_i64m2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_i64m4( @@ -328,7 +328,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m4_t test_vloxei8_v_i64m4(const int64_t *base, vuint8mf2_t bindex, size_t vl) { - return vloxei8_v_i64m4(base, bindex, vl); + return __riscv_vloxei8_v_i64m4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_i64m8( @@ -337,7 +337,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m8_t test_vloxei8_v_i64m8(const int64_t *base, vuint8m1_t bindex, size_t vl) { - return vloxei8_v_i64m8(base, bindex, vl); + return __riscv_vloxei8_v_i64m8(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_u8mf8( @@ -346,7 +346,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf8_t test_vloxei8_v_u8mf8(const uint8_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxei8_v_u8mf8(base, bindex, vl); + return __riscv_vloxei8_v_u8mf8(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_u8mf4( @@ -355,7 +355,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf4_t test_vloxei8_v_u8mf4(const uint8_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxei8_v_u8mf4(base, bindex, vl); + return __riscv_vloxei8_v_u8mf4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_u8mf2( @@ -364,7 +364,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf2_t test_vloxei8_v_u8mf2(const uint8_t *base, vuint8mf2_t bindex, size_t vl) { - return vloxei8_v_u8mf2(base, bindex, vl); + return __riscv_vloxei8_v_u8mf2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_u8m1( @@ -373,7 +373,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vloxei8_v_u8m1(const uint8_t *base, vuint8m1_t bindex, size_t vl) { - return vloxei8_v_u8m1(base, bindex, vl); + return __riscv_vloxei8_v_u8m1(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_u8m2( @@ -382,7 +382,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m2_t test_vloxei8_v_u8m2(const uint8_t *base, vuint8m2_t bindex, size_t vl) { - return vloxei8_v_u8m2(base, bindex, vl); + return __riscv_vloxei8_v_u8m2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_u8m4( @@ -391,7 +391,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m4_t test_vloxei8_v_u8m4(const uint8_t *base, vuint8m4_t bindex, size_t vl) { - return vloxei8_v_u8m4(base, bindex, vl); + return __riscv_vloxei8_v_u8m4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_u8m8( @@ -400,7 +400,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m8_t test_vloxei8_v_u8m8(const uint8_t *base, vuint8m8_t bindex, size_t vl) { - return vloxei8_v_u8m8(base, bindex, vl); + return __riscv_vloxei8_v_u8m8(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_u16mf4( @@ -409,7 +409,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vloxei8_v_u16mf4(const uint16_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxei8_v_u16mf4(base, bindex, vl); + return __riscv_vloxei8_v_u16mf4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_u16mf2( @@ -418,7 +418,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vloxei8_v_u16mf2(const uint16_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxei8_v_u16mf2(base, bindex, vl); + return __riscv_vloxei8_v_u16mf2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_u16m1( @@ -427,7 +427,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vloxei8_v_u16m1(const uint16_t *base, vuint8mf2_t bindex, size_t vl) { - return vloxei8_v_u16m1(base, bindex, vl); + return __riscv_vloxei8_v_u16m1(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_u16m2( @@ -436,7 +436,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vloxei8_v_u16m2(const uint16_t *base, vuint8m1_t bindex, size_t vl) { - return vloxei8_v_u16m2(base, bindex, vl); + return __riscv_vloxei8_v_u16m2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_u16m4( @@ -445,7 +445,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_vloxei8_v_u16m4(const uint16_t *base, vuint8m2_t bindex, size_t vl) { - return vloxei8_v_u16m4(base, bindex, vl); + return __riscv_vloxei8_v_u16m4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_u16m8( @@ -454,7 +454,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m8_t test_vloxei8_v_u16m8(const uint16_t *base, vuint8m4_t bindex, size_t vl) { - return vloxei8_v_u16m8(base, bindex, vl); + return __riscv_vloxei8_v_u16m8(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_u32mf2( @@ -463,7 +463,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vloxei8_v_u32mf2(const uint32_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxei8_v_u32mf2(base, bindex, vl); + return __riscv_vloxei8_v_u32mf2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_u32m1( @@ -472,7 +472,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vloxei8_v_u32m1(const uint32_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxei8_v_u32m1(base, bindex, vl); + return __riscv_vloxei8_v_u32m1(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_u32m2( @@ -481,7 +481,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vloxei8_v_u32m2(const uint32_t *base, vuint8mf2_t bindex, size_t vl) { - return vloxei8_v_u32m2(base, bindex, vl); + return __riscv_vloxei8_v_u32m2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_u32m4( @@ -490,7 +490,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vloxei8_v_u32m4(const uint32_t *base, vuint8m1_t bindex, size_t vl) { - return vloxei8_v_u32m4(base, bindex, vl); + return __riscv_vloxei8_v_u32m4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_u32m8( @@ -499,7 +499,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m8_t test_vloxei8_v_u32m8(const uint32_t *base, vuint8m2_t bindex, size_t vl) { - return vloxei8_v_u32m8(base, bindex, vl); + return __riscv_vloxei8_v_u32m8(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_u64m1( @@ -508,7 +508,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m1_t test_vloxei8_v_u64m1(const uint64_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxei8_v_u64m1(base, bindex, vl); + return __riscv_vloxei8_v_u64m1(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_u64m2( @@ -517,7 +517,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m2_t test_vloxei8_v_u64m2(const uint64_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxei8_v_u64m2(base, bindex, vl); + return __riscv_vloxei8_v_u64m2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_u64m4( @@ -526,7 +526,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m4_t test_vloxei8_v_u64m4(const uint64_t *base, vuint8mf2_t bindex, size_t vl) { - return vloxei8_v_u64m4(base, bindex, vl); + return __riscv_vloxei8_v_u64m4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_u64m8( @@ -535,7 +535,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m8_t test_vloxei8_v_u64m8(const uint64_t *base, vuint8m1_t bindex, size_t vl) { - return vloxei8_v_u64m8(base, bindex, vl); + return __riscv_vloxei8_v_u64m8(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_f16mf4_m( @@ -544,7 +544,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vloxei8_v_f16mf4_m(vbool64_t mask, const _Float16 *base, vuint8mf8_t bindex, size_t vl) { - return vloxei8_v_f16mf4_m(mask, base, bindex, vl); + return __riscv_vloxei8_v_f16mf4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_f16mf2_m( @@ -553,7 +553,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vloxei8_v_f16mf2_m(vbool32_t mask, const _Float16 *base, vuint8mf4_t bindex, size_t vl) { - return vloxei8_v_f16mf2_m(mask, base, bindex, vl); + return __riscv_vloxei8_v_f16mf2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_f16m1_m( @@ -562,7 +562,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vloxei8_v_f16m1_m(vbool16_t mask, const _Float16 *base, vuint8mf2_t bindex, size_t vl) { - return vloxei8_v_f16m1_m(mask, base, bindex, vl); + return __riscv_vloxei8_v_f16m1_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_f16m2_m( @@ -571,7 +571,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vloxei8_v_f16m2_m(vbool8_t mask, const _Float16 *base, vuint8m1_t bindex, size_t vl) { - return vloxei8_v_f16m2_m(mask, base, bindex, vl); + return __riscv_vloxei8_v_f16m2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_f16m4_m( @@ -580,7 +580,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vloxei8_v_f16m4_m(vbool4_t mask, const _Float16 *base, vuint8m2_t bindex, size_t vl) { - return vloxei8_v_f16m4_m(mask, base, bindex, vl); + return __riscv_vloxei8_v_f16m4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_f16m8_m( @@ -589,7 +589,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vloxei8_v_f16m8_m(vbool2_t mask, const _Float16 *base, vuint8m4_t bindex, size_t vl) { - return vloxei8_v_f16m8_m(mask, base, bindex, vl); + return __riscv_vloxei8_v_f16m8_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_f32mf2_m( @@ -598,7 +598,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vloxei8_v_f32mf2_m(vbool64_t mask, const float *base, vuint8mf8_t bindex, size_t vl) { - return vloxei8_v_f32mf2_m(mask, base, bindex, vl); + return __riscv_vloxei8_v_f32mf2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_f32m1_m( @@ -607,7 +607,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vloxei8_v_f32m1_m(vbool32_t mask, const float *base, vuint8mf4_t bindex, size_t vl) { - return vloxei8_v_f32m1_m(mask, base, bindex, vl); + return __riscv_vloxei8_v_f32m1_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_f32m2_m( @@ -616,7 +616,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vloxei8_v_f32m2_m(vbool16_t mask, const float *base, vuint8mf2_t bindex, size_t vl) { - return vloxei8_v_f32m2_m(mask, base, bindex, vl); + return __riscv_vloxei8_v_f32m2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_f32m4_m( @@ -625,7 +625,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vloxei8_v_f32m4_m(vbool8_t mask, const float *base, vuint8m1_t bindex, size_t vl) { - return vloxei8_v_f32m4_m(mask, base, bindex, vl); + return __riscv_vloxei8_v_f32m4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_f32m8_m( @@ -634,7 +634,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vloxei8_v_f32m8_m(vbool4_t mask, const float *base, vuint8m2_t bindex, size_t vl) { - return vloxei8_v_f32m8_m(mask, base, bindex, vl); + return __riscv_vloxei8_v_f32m8_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_f64m1_m( @@ -643,7 +643,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vloxei8_v_f64m1_m(vbool64_t mask, const double *base, vuint8mf8_t bindex, size_t vl) { - return vloxei8_v_f64m1_m(mask, base, bindex, vl); + return __riscv_vloxei8_v_f64m1_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_f64m2_m( @@ -652,7 +652,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vloxei8_v_f64m2_m(vbool32_t mask, const double *base, vuint8mf4_t bindex, size_t vl) { - return vloxei8_v_f64m2_m(mask, base, bindex, vl); + return __riscv_vloxei8_v_f64m2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_f64m4_m( @@ -661,7 +661,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vloxei8_v_f64m4_m(vbool16_t mask, const double *base, vuint8mf2_t bindex, size_t vl) { - return vloxei8_v_f64m4_m(mask, base, bindex, vl); + return __riscv_vloxei8_v_f64m4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_f64m8_m( @@ -670,7 +670,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vloxei8_v_f64m8_m(vbool8_t mask, const double *base, vuint8m1_t bindex, size_t vl) { - return vloxei8_v_f64m8_m(mask, base, bindex, vl); + return __riscv_vloxei8_v_f64m8_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_i8mf8_m( @@ -679,7 +679,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vloxei8_v_i8mf8_m(vbool64_t mask, const int8_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxei8_v_i8mf8_m(mask, base, bindex, vl); + return __riscv_vloxei8_v_i8mf8_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_i8mf4_m( @@ -688,7 +688,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vloxei8_v_i8mf4_m(vbool32_t mask, const int8_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxei8_v_i8mf4_m(mask, base, bindex, vl); + return __riscv_vloxei8_v_i8mf4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_i8mf2_m( @@ -697,7 +697,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vloxei8_v_i8mf2_m(vbool16_t mask, const int8_t *base, vuint8mf2_t bindex, size_t vl) { - return vloxei8_v_i8mf2_m(mask, base, bindex, vl); + return __riscv_vloxei8_v_i8mf2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_i8m1_m( @@ -706,7 +706,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vloxei8_v_i8m1_m(vbool8_t mask, const int8_t *base, vuint8m1_t bindex, size_t vl) { - return vloxei8_v_i8m1_m(mask, base, bindex, vl); + return __riscv_vloxei8_v_i8m1_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_i8m2_m( @@ -715,7 +715,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m2_t test_vloxei8_v_i8m2_m(vbool4_t mask, const int8_t *base, vuint8m2_t bindex, size_t vl) { - return vloxei8_v_i8m2_m(mask, base, bindex, vl); + return __riscv_vloxei8_v_i8m2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_i8m4_m( @@ -724,7 +724,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m4_t test_vloxei8_v_i8m4_m(vbool2_t mask, const int8_t *base, vuint8m4_t bindex, size_t vl) { - return vloxei8_v_i8m4_m(mask, base, bindex, vl); + return __riscv_vloxei8_v_i8m4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_i8m8_m( @@ -733,7 +733,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m8_t test_vloxei8_v_i8m8_m(vbool1_t mask, const int8_t *base, vuint8m8_t bindex, size_t vl) { - return vloxei8_v_i8m8_m(mask, base, bindex, vl); + return __riscv_vloxei8_v_i8m8_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_i16mf4_m( @@ -742,7 +742,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vloxei8_v_i16mf4_m(vbool64_t mask, const int16_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxei8_v_i16mf4_m(mask, base, bindex, vl); + return __riscv_vloxei8_v_i16mf4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_i16mf2_m( @@ -751,7 +751,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vloxei8_v_i16mf2_m(vbool32_t mask, const int16_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxei8_v_i16mf2_m(mask, base, bindex, vl); + return __riscv_vloxei8_v_i16mf2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_i16m1_m( @@ -760,7 +760,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vloxei8_v_i16m1_m(vbool16_t mask, const int16_t *base, vuint8mf2_t bindex, size_t vl) { - return vloxei8_v_i16m1_m(mask, base, bindex, vl); + return __riscv_vloxei8_v_i16m1_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_i16m2_m( @@ -769,7 +769,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vloxei8_v_i16m2_m(vbool8_t mask, const int16_t *base, vuint8m1_t bindex, size_t vl) { - return vloxei8_v_i16m2_m(mask, base, bindex, vl); + return __riscv_vloxei8_v_i16m2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_i16m4_m( @@ -778,7 +778,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vloxei8_v_i16m4_m(vbool4_t mask, const int16_t *base, vuint8m2_t bindex, size_t vl) { - return vloxei8_v_i16m4_m(mask, base, bindex, vl); + return __riscv_vloxei8_v_i16m4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_i16m8_m( @@ -787,7 +787,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m8_t test_vloxei8_v_i16m8_m(vbool2_t mask, const int16_t *base, vuint8m4_t bindex, size_t vl) { - return vloxei8_v_i16m8_m(mask, base, bindex, vl); + return __riscv_vloxei8_v_i16m8_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_i32mf2_m( @@ -796,7 +796,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vloxei8_v_i32mf2_m(vbool64_t mask, const int32_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxei8_v_i32mf2_m(mask, base, bindex, vl); + return __riscv_vloxei8_v_i32mf2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_i32m1_m( @@ -805,7 +805,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vloxei8_v_i32m1_m(vbool32_t mask, const int32_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxei8_v_i32m1_m(mask, base, bindex, vl); + return __riscv_vloxei8_v_i32m1_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_i32m2_m( @@ -814,7 +814,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vloxei8_v_i32m2_m(vbool16_t mask, const int32_t *base, vuint8mf2_t bindex, size_t vl) { - return vloxei8_v_i32m2_m(mask, base, bindex, vl); + return __riscv_vloxei8_v_i32m2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_i32m4_m( @@ -823,7 +823,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vloxei8_v_i32m4_m(vbool8_t mask, const int32_t *base, vuint8m1_t bindex, size_t vl) { - return vloxei8_v_i32m4_m(mask, base, bindex, vl); + return __riscv_vloxei8_v_i32m4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_i32m8_m( @@ -832,7 +832,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m8_t test_vloxei8_v_i32m8_m(vbool4_t mask, const int32_t *base, vuint8m2_t bindex, size_t vl) { - return vloxei8_v_i32m8_m(mask, base, bindex, vl); + return __riscv_vloxei8_v_i32m8_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_i64m1_m( @@ -841,7 +841,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vloxei8_v_i64m1_m(vbool64_t mask, const int64_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxei8_v_i64m1_m(mask, base, bindex, vl); + return __riscv_vloxei8_v_i64m1_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_i64m2_m( @@ -850,7 +850,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m2_t test_vloxei8_v_i64m2_m(vbool32_t mask, const int64_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxei8_v_i64m2_m(mask, base, bindex, vl); + return __riscv_vloxei8_v_i64m2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_i64m4_m( @@ -859,7 +859,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m4_t test_vloxei8_v_i64m4_m(vbool16_t mask, const int64_t *base, vuint8mf2_t bindex, size_t vl) { - return vloxei8_v_i64m4_m(mask, base, bindex, vl); + return __riscv_vloxei8_v_i64m4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_i64m8_m( @@ -868,7 +868,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m8_t test_vloxei8_v_i64m8_m(vbool8_t mask, const int64_t *base, vuint8m1_t bindex, size_t vl) { - return vloxei8_v_i64m8_m(mask, base, bindex, vl); + return __riscv_vloxei8_v_i64m8_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_u8mf8_m( @@ -877,7 +877,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf8_t test_vloxei8_v_u8mf8_m(vbool64_t mask, const uint8_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxei8_v_u8mf8_m(mask, base, bindex, vl); + return __riscv_vloxei8_v_u8mf8_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_u8mf4_m( @@ -886,7 +886,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf4_t test_vloxei8_v_u8mf4_m(vbool32_t mask, const uint8_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxei8_v_u8mf4_m(mask, base, bindex, vl); + return __riscv_vloxei8_v_u8mf4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_u8mf2_m( @@ -895,7 +895,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf2_t test_vloxei8_v_u8mf2_m(vbool16_t mask, const uint8_t *base, vuint8mf2_t bindex, size_t vl) { - return vloxei8_v_u8mf2_m(mask, base, bindex, vl); + return __riscv_vloxei8_v_u8mf2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_u8m1_m( @@ -904,7 +904,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vloxei8_v_u8m1_m(vbool8_t mask, const uint8_t *base, vuint8m1_t bindex, size_t vl) { - return vloxei8_v_u8m1_m(mask, base, bindex, vl); + return __riscv_vloxei8_v_u8m1_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_u8m2_m( @@ -913,7 +913,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m2_t test_vloxei8_v_u8m2_m(vbool4_t mask, const uint8_t *base, vuint8m2_t bindex, size_t vl) { - return vloxei8_v_u8m2_m(mask, base, bindex, vl); + return __riscv_vloxei8_v_u8m2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_u8m4_m( @@ -922,7 +922,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m4_t test_vloxei8_v_u8m4_m(vbool2_t mask, const uint8_t *base, vuint8m4_t bindex, size_t vl) { - return vloxei8_v_u8m4_m(mask, base, bindex, vl); + return __riscv_vloxei8_v_u8m4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_u8m8_m( @@ -931,7 +931,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m8_t test_vloxei8_v_u8m8_m(vbool1_t mask, const uint8_t *base, vuint8m8_t bindex, size_t vl) { - return vloxei8_v_u8m8_m(mask, base, bindex, vl); + return __riscv_vloxei8_v_u8m8_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_u16mf4_m( @@ -940,7 +940,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vloxei8_v_u16mf4_m(vbool64_t mask, const uint16_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxei8_v_u16mf4_m(mask, base, bindex, vl); + return __riscv_vloxei8_v_u16mf4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_u16mf2_m( @@ -949,7 +949,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vloxei8_v_u16mf2_m(vbool32_t mask, const uint16_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxei8_v_u16mf2_m(mask, base, bindex, vl); + return __riscv_vloxei8_v_u16mf2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_u16m1_m( @@ -958,7 +958,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vloxei8_v_u16m1_m(vbool16_t mask, const uint16_t *base, vuint8mf2_t bindex, size_t vl) { - return vloxei8_v_u16m1_m(mask, base, bindex, vl); + return __riscv_vloxei8_v_u16m1_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_u16m2_m( @@ -967,7 +967,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vloxei8_v_u16m2_m(vbool8_t mask, const uint16_t *base, vuint8m1_t bindex, size_t vl) { - return vloxei8_v_u16m2_m(mask, base, bindex, vl); + return __riscv_vloxei8_v_u16m2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_u16m4_m( @@ -976,7 +976,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_vloxei8_v_u16m4_m(vbool4_t mask, const uint16_t *base, vuint8m2_t bindex, size_t vl) { - return vloxei8_v_u16m4_m(mask, base, bindex, vl); + return __riscv_vloxei8_v_u16m4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_u16m8_m( @@ -985,7 +985,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m8_t test_vloxei8_v_u16m8_m(vbool2_t mask, const uint16_t *base, vuint8m4_t bindex, size_t vl) { - return vloxei8_v_u16m8_m(mask, base, bindex, vl); + return __riscv_vloxei8_v_u16m8_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_u32mf2_m( @@ -994,7 +994,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vloxei8_v_u32mf2_m(vbool64_t mask, const uint32_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxei8_v_u32mf2_m(mask, base, bindex, vl); + return __riscv_vloxei8_v_u32mf2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_u32m1_m( @@ -1003,7 +1003,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vloxei8_v_u32m1_m(vbool32_t mask, const uint32_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxei8_v_u32m1_m(mask, base, bindex, vl); + return __riscv_vloxei8_v_u32m1_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_u32m2_m( @@ -1012,7 +1012,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vloxei8_v_u32m2_m(vbool16_t mask, const uint32_t *base, vuint8mf2_t bindex, size_t vl) { - return vloxei8_v_u32m2_m(mask, base, bindex, vl); + return __riscv_vloxei8_v_u32m2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_u32m4_m( @@ -1021,7 +1021,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vloxei8_v_u32m4_m(vbool8_t mask, const uint32_t *base, vuint8m1_t bindex, size_t vl) { - return vloxei8_v_u32m4_m(mask, base, bindex, vl); + return __riscv_vloxei8_v_u32m4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_u32m8_m( @@ -1030,7 +1030,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m8_t test_vloxei8_v_u32m8_m(vbool4_t mask, const uint32_t *base, vuint8m2_t bindex, size_t vl) { - return vloxei8_v_u32m8_m(mask, base, bindex, vl); + return __riscv_vloxei8_v_u32m8_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_u64m1_m( @@ -1039,7 +1039,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m1_t test_vloxei8_v_u64m1_m(vbool64_t mask, const uint64_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxei8_v_u64m1_m(mask, base, bindex, vl); + return __riscv_vloxei8_v_u64m1_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_u64m2_m( @@ -1048,7 +1048,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m2_t test_vloxei8_v_u64m2_m(vbool32_t mask, const uint64_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxei8_v_u64m2_m(mask, base, bindex, vl); + return __riscv_vloxei8_v_u64m2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_u64m4_m( @@ -1057,7 +1057,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m4_t test_vloxei8_v_u64m4_m(vbool16_t mask, const uint64_t *base, vuint8mf2_t bindex, size_t vl) { - return vloxei8_v_u64m4_m(mask, base, bindex, vl); + return __riscv_vloxei8_v_u64m4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxei8_v_u64m8_m( @@ -1066,6 +1066,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m8_t test_vloxei8_v_u64m8_m(vbool8_t mask, const uint64_t *base, vuint8m1_t bindex, size_t vl) { - return vloxei8_v_u64m8_m(mask, base, bindex, vl); + return __riscv_vloxei8_v_u64m8_m(mask, base, bindex, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg2ei16.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg2ei16.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg2ei16.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg2ei16.c @@ -17,7 +17,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei16_v_f16mf4(vfloat16mf4_t *v0, vfloat16mf4_t *v1, const _Float16 *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg2ei16_v_f16mf4(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei16_v_f16mf4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei16_v_f16mf2( @@ -30,7 +30,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei16_v_f16mf2(vfloat16mf2_t *v0, vfloat16mf2_t *v1, const _Float16 *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg2ei16_v_f16mf2(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei16_v_f16mf2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei16_v_f16m1( @@ -43,7 +43,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei16_v_f16m1(vfloat16m1_t *v0, vfloat16m1_t *v1, const _Float16 *base, vuint16m1_t bindex, size_t vl) { - return vloxseg2ei16_v_f16m1(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei16_v_f16m1(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei16_v_f16m2( @@ -56,7 +56,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei16_v_f16m2(vfloat16m2_t *v0, vfloat16m2_t *v1, const _Float16 *base, vuint16m2_t bindex, size_t vl) { - return vloxseg2ei16_v_f16m2(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei16_v_f16m2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei16_v_f16m4( @@ -69,7 +69,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei16_v_f16m4(vfloat16m4_t *v0, vfloat16m4_t *v1, const _Float16 *base, vuint16m4_t bindex, size_t vl) { - return vloxseg2ei16_v_f16m4(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei16_v_f16m4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei16_v_f32mf2( @@ -82,7 +82,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei16_v_f32mf2(vfloat32mf2_t *v0, vfloat32mf2_t *v1, const float *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg2ei16_v_f32mf2(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei16_v_f32mf2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei16_v_f32m1( @@ -95,7 +95,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei16_v_f32m1(vfloat32m1_t *v0, vfloat32m1_t *v1, const float *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg2ei16_v_f32m1(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei16_v_f32m1(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei16_v_f32m2( @@ -108,7 +108,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei16_v_f32m2(vfloat32m2_t *v0, vfloat32m2_t *v1, const float *base, vuint16m1_t bindex, size_t vl) { - return vloxseg2ei16_v_f32m2(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei16_v_f32m2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei16_v_f32m4( @@ -121,7 +121,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei16_v_f32m4(vfloat32m4_t *v0, vfloat32m4_t *v1, const float *base, vuint16m2_t bindex, size_t vl) { - return vloxseg2ei16_v_f32m4(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei16_v_f32m4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei16_v_f64m1( @@ -134,7 +134,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei16_v_f64m1(vfloat64m1_t *v0, vfloat64m1_t *v1, const double *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg2ei16_v_f64m1(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei16_v_f64m1(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei16_v_f64m2( @@ -147,7 +147,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei16_v_f64m2(vfloat64m2_t *v0, vfloat64m2_t *v1, const double *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg2ei16_v_f64m2(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei16_v_f64m2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei16_v_f64m4( @@ -160,7 +160,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei16_v_f64m4(vfloat64m4_t *v0, vfloat64m4_t *v1, const double *base, vuint16m1_t bindex, size_t vl) { - return vloxseg2ei16_v_f64m4(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei16_v_f64m4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei16_v_i8mf8( @@ -173,7 +173,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei16_v_i8mf8(vint8mf8_t *v0, vint8mf8_t *v1, const int8_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg2ei16_v_i8mf8(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei16_v_i8mf8(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei16_v_i8mf4( @@ -186,7 +186,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei16_v_i8mf4(vint8mf4_t *v0, vint8mf4_t *v1, const int8_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg2ei16_v_i8mf4(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei16_v_i8mf4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei16_v_i8mf2( @@ -199,7 +199,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei16_v_i8mf2(vint8mf2_t *v0, vint8mf2_t *v1, const int8_t *base, vuint16m1_t bindex, size_t vl) { - return vloxseg2ei16_v_i8mf2(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei16_v_i8mf2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei16_v_i8m1( @@ -212,7 +212,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei16_v_i8m1(vint8m1_t *v0, vint8m1_t *v1, const int8_t *base, vuint16m2_t bindex, size_t vl) { - return vloxseg2ei16_v_i8m1(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei16_v_i8m1(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei16_v_i8m2( @@ -225,7 +225,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei16_v_i8m2(vint8m2_t *v0, vint8m2_t *v1, const int8_t *base, vuint16m4_t bindex, size_t vl) { - return vloxseg2ei16_v_i8m2(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei16_v_i8m2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei16_v_i8m4( @@ -238,7 +238,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei16_v_i8m4(vint8m4_t *v0, vint8m4_t *v1, const int8_t *base, vuint16m8_t bindex, size_t vl) { - return vloxseg2ei16_v_i8m4(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei16_v_i8m4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei16_v_i16mf4( @@ -251,7 +251,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei16_v_i16mf4(vint16mf4_t *v0, vint16mf4_t *v1, const int16_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg2ei16_v_i16mf4(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei16_v_i16mf4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei16_v_i16mf2( @@ -264,7 +264,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei16_v_i16mf2(vint16mf2_t *v0, vint16mf2_t *v1, const int16_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg2ei16_v_i16mf2(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei16_v_i16mf2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei16_v_i16m1( @@ -277,7 +277,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei16_v_i16m1(vint16m1_t *v0, vint16m1_t *v1, const int16_t *base, vuint16m1_t bindex, size_t vl) { - return vloxseg2ei16_v_i16m1(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei16_v_i16m1(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei16_v_i16m2( @@ -290,7 +290,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei16_v_i16m2(vint16m2_t *v0, vint16m2_t *v1, const int16_t *base, vuint16m2_t bindex, size_t vl) { - return vloxseg2ei16_v_i16m2(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei16_v_i16m2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei16_v_i16m4( @@ -303,7 +303,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei16_v_i16m4(vint16m4_t *v0, vint16m4_t *v1, const int16_t *base, vuint16m4_t bindex, size_t vl) { - return vloxseg2ei16_v_i16m4(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei16_v_i16m4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei16_v_i32mf2( @@ -316,7 +316,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei16_v_i32mf2(vint32mf2_t *v0, vint32mf2_t *v1, const int32_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg2ei16_v_i32mf2(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei16_v_i32mf2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei16_v_i32m1( @@ -329,7 +329,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei16_v_i32m1(vint32m1_t *v0, vint32m1_t *v1, const int32_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg2ei16_v_i32m1(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei16_v_i32m1(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei16_v_i32m2( @@ -342,7 +342,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei16_v_i32m2(vint32m2_t *v0, vint32m2_t *v1, const int32_t *base, vuint16m1_t bindex, size_t vl) { - return vloxseg2ei16_v_i32m2(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei16_v_i32m2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei16_v_i32m4( @@ -355,7 +355,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei16_v_i32m4(vint32m4_t *v0, vint32m4_t *v1, const int32_t *base, vuint16m2_t bindex, size_t vl) { - return vloxseg2ei16_v_i32m4(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei16_v_i32m4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei16_v_i64m1( @@ -368,7 +368,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei16_v_i64m1(vint64m1_t *v0, vint64m1_t *v1, const int64_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg2ei16_v_i64m1(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei16_v_i64m1(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei16_v_i64m2( @@ -381,7 +381,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei16_v_i64m2(vint64m2_t *v0, vint64m2_t *v1, const int64_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg2ei16_v_i64m2(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei16_v_i64m2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei16_v_i64m4( @@ -394,7 +394,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei16_v_i64m4(vint64m4_t *v0, vint64m4_t *v1, const int64_t *base, vuint16m1_t bindex, size_t vl) { - return vloxseg2ei16_v_i64m4(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei16_v_i64m4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei16_v_u8mf8( @@ -407,7 +407,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei16_v_u8mf8(vuint8mf8_t *v0, vuint8mf8_t *v1, const uint8_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg2ei16_v_u8mf8(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei16_v_u8mf8(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei16_v_u8mf4( @@ -420,7 +420,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei16_v_u8mf4(vuint8mf4_t *v0, vuint8mf4_t *v1, const uint8_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg2ei16_v_u8mf4(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei16_v_u8mf4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei16_v_u8mf2( @@ -433,7 +433,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei16_v_u8mf2(vuint8mf2_t *v0, vuint8mf2_t *v1, const uint8_t *base, vuint16m1_t bindex, size_t vl) { - return vloxseg2ei16_v_u8mf2(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei16_v_u8mf2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei16_v_u8m1( @@ -446,7 +446,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei16_v_u8m1(vuint8m1_t *v0, vuint8m1_t *v1, const uint8_t *base, vuint16m2_t bindex, size_t vl) { - return vloxseg2ei16_v_u8m1(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei16_v_u8m1(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei16_v_u8m2( @@ -459,7 +459,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei16_v_u8m2(vuint8m2_t *v0, vuint8m2_t *v1, const uint8_t *base, vuint16m4_t bindex, size_t vl) { - return vloxseg2ei16_v_u8m2(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei16_v_u8m2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei16_v_u8m4( @@ -472,7 +472,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei16_v_u8m4(vuint8m4_t *v0, vuint8m4_t *v1, const uint8_t *base, vuint16m8_t bindex, size_t vl) { - return vloxseg2ei16_v_u8m4(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei16_v_u8m4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei16_v_u16mf4( @@ -485,7 +485,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei16_v_u16mf4(vuint16mf4_t *v0, vuint16mf4_t *v1, const uint16_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg2ei16_v_u16mf4(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei16_v_u16mf4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei16_v_u16mf2( @@ -498,7 +498,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei16_v_u16mf2(vuint16mf2_t *v0, vuint16mf2_t *v1, const uint16_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg2ei16_v_u16mf2(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei16_v_u16mf2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei16_v_u16m1( @@ -511,7 +511,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei16_v_u16m1(vuint16m1_t *v0, vuint16m1_t *v1, const uint16_t *base, vuint16m1_t bindex, size_t vl) { - return vloxseg2ei16_v_u16m1(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei16_v_u16m1(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei16_v_u16m2( @@ -524,7 +524,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei16_v_u16m2(vuint16m2_t *v0, vuint16m2_t *v1, const uint16_t *base, vuint16m2_t bindex, size_t vl) { - return vloxseg2ei16_v_u16m2(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei16_v_u16m2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei16_v_u16m4( @@ -537,7 +537,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei16_v_u16m4(vuint16m4_t *v0, vuint16m4_t *v1, const uint16_t *base, vuint16m4_t bindex, size_t vl) { - return vloxseg2ei16_v_u16m4(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei16_v_u16m4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei16_v_u32mf2( @@ -550,7 +550,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei16_v_u32mf2(vuint32mf2_t *v0, vuint32mf2_t *v1, const uint32_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg2ei16_v_u32mf2(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei16_v_u32mf2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei16_v_u32m1( @@ -563,7 +563,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei16_v_u32m1(vuint32m1_t *v0, vuint32m1_t *v1, const uint32_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg2ei16_v_u32m1(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei16_v_u32m1(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei16_v_u32m2( @@ -576,7 +576,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei16_v_u32m2(vuint32m2_t *v0, vuint32m2_t *v1, const uint32_t *base, vuint16m1_t bindex, size_t vl) { - return vloxseg2ei16_v_u32m2(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei16_v_u32m2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei16_v_u32m4( @@ -589,7 +589,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei16_v_u32m4(vuint32m4_t *v0, vuint32m4_t *v1, const uint32_t *base, vuint16m2_t bindex, size_t vl) { - return vloxseg2ei16_v_u32m4(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei16_v_u32m4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei16_v_u64m1( @@ -602,7 +602,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei16_v_u64m1(vuint64m1_t *v0, vuint64m1_t *v1, const uint64_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg2ei16_v_u64m1(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei16_v_u64m1(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei16_v_u64m2( @@ -615,7 +615,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei16_v_u64m2(vuint64m2_t *v0, vuint64m2_t *v1, const uint64_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg2ei16_v_u64m2(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei16_v_u64m2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei16_v_u64m4( @@ -628,7 +628,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei16_v_u64m4(vuint64m4_t *v0, vuint64m4_t *v1, const uint64_t *base, vuint16m1_t bindex, size_t vl) { - return vloxseg2ei16_v_u64m4(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei16_v_u64m4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei16_v_f16mf4_m( @@ -641,7 +641,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei16_v_f16mf4_m(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vbool64_t mask, const _Float16 *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg2ei16_v_f16mf4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei16_v_f16mf4_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei16_v_f16mf2_m( @@ -654,7 +654,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei16_v_f16mf2_m(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vbool32_t mask, const _Float16 *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg2ei16_v_f16mf2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei16_v_f16mf2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei16_v_f16m1_m( @@ -667,7 +667,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei16_v_f16m1_m(vfloat16m1_t *v0, vfloat16m1_t *v1, vbool16_t mask, const _Float16 *base, vuint16m1_t bindex, size_t vl) { - return vloxseg2ei16_v_f16m1_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei16_v_f16m1_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei16_v_f16m2_m( @@ -680,7 +680,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei16_v_f16m2_m(vfloat16m2_t *v0, vfloat16m2_t *v1, vbool8_t mask, const _Float16 *base, vuint16m2_t bindex, size_t vl) { - return vloxseg2ei16_v_f16m2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei16_v_f16m2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei16_v_f16m4_m( @@ -693,7 +693,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei16_v_f16m4_m(vfloat16m4_t *v0, vfloat16m4_t *v1, vbool4_t mask, const _Float16 *base, vuint16m4_t bindex, size_t vl) { - return vloxseg2ei16_v_f16m4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei16_v_f16m4_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei16_v_f32mf2_m( @@ -706,7 +706,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei16_v_f32mf2_m(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vbool64_t mask, const float *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg2ei16_v_f32mf2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei16_v_f32mf2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei16_v_f32m1_m( @@ -719,7 +719,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei16_v_f32m1_m(vfloat32m1_t *v0, vfloat32m1_t *v1, vbool32_t mask, const float *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg2ei16_v_f32m1_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei16_v_f32m1_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei16_v_f32m2_m( @@ -732,7 +732,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei16_v_f32m2_m(vfloat32m2_t *v0, vfloat32m2_t *v1, vbool16_t mask, const float *base, vuint16m1_t bindex, size_t vl) { - return vloxseg2ei16_v_f32m2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei16_v_f32m2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei16_v_f32m4_m( @@ -745,7 +745,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei16_v_f32m4_m(vfloat32m4_t *v0, vfloat32m4_t *v1, vbool8_t mask, const float *base, vuint16m2_t bindex, size_t vl) { - return vloxseg2ei16_v_f32m4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei16_v_f32m4_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei16_v_f64m1_m( @@ -758,7 +758,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei16_v_f64m1_m(vfloat64m1_t *v0, vfloat64m1_t *v1, vbool64_t mask, const double *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg2ei16_v_f64m1_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei16_v_f64m1_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei16_v_f64m2_m( @@ -771,7 +771,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei16_v_f64m2_m(vfloat64m2_t *v0, vfloat64m2_t *v1, vbool32_t mask, const double *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg2ei16_v_f64m2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei16_v_f64m2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei16_v_f64m4_m( @@ -784,7 +784,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei16_v_f64m4_m(vfloat64m4_t *v0, vfloat64m4_t *v1, vbool16_t mask, const double *base, vuint16m1_t bindex, size_t vl) { - return vloxseg2ei16_v_f64m4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei16_v_f64m4_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei16_v_i8mf8_m( @@ -797,7 +797,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei16_v_i8mf8_m(vint8mf8_t *v0, vint8mf8_t *v1, vbool64_t mask, const int8_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg2ei16_v_i8mf8_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei16_v_i8mf8_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei16_v_i8mf4_m( @@ -810,7 +810,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei16_v_i8mf4_m(vint8mf4_t *v0, vint8mf4_t *v1, vbool32_t mask, const int8_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg2ei16_v_i8mf4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei16_v_i8mf4_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei16_v_i8mf2_m( @@ -823,7 +823,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei16_v_i8mf2_m(vint8mf2_t *v0, vint8mf2_t *v1, vbool16_t mask, const int8_t *base, vuint16m1_t bindex, size_t vl) { - return vloxseg2ei16_v_i8mf2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei16_v_i8mf2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei16_v_i8m1_m( @@ -836,7 +836,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei16_v_i8m1_m(vint8m1_t *v0, vint8m1_t *v1, vbool8_t mask, const int8_t *base, vuint16m2_t bindex, size_t vl) { - return vloxseg2ei16_v_i8m1_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei16_v_i8m1_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei16_v_i8m2_m( @@ -849,7 +849,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei16_v_i8m2_m(vint8m2_t *v0, vint8m2_t *v1, vbool4_t mask, const int8_t *base, vuint16m4_t bindex, size_t vl) { - return vloxseg2ei16_v_i8m2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei16_v_i8m2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei16_v_i8m4_m( @@ -862,7 +862,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei16_v_i8m4_m(vint8m4_t *v0, vint8m4_t *v1, vbool2_t mask, const int8_t *base, vuint16m8_t bindex, size_t vl) { - return vloxseg2ei16_v_i8m4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei16_v_i8m4_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei16_v_i16mf4_m( @@ -875,7 +875,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei16_v_i16mf4_m(vint16mf4_t *v0, vint16mf4_t *v1, vbool64_t mask, const int16_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg2ei16_v_i16mf4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei16_v_i16mf4_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei16_v_i16mf2_m( @@ -888,7 +888,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei16_v_i16mf2_m(vint16mf2_t *v0, vint16mf2_t *v1, vbool32_t mask, const int16_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg2ei16_v_i16mf2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei16_v_i16mf2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei16_v_i16m1_m( @@ -901,7 +901,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei16_v_i16m1_m(vint16m1_t *v0, vint16m1_t *v1, vbool16_t mask, const int16_t *base, vuint16m1_t bindex, size_t vl) { - return vloxseg2ei16_v_i16m1_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei16_v_i16m1_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei16_v_i16m2_m( @@ -914,7 +914,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei16_v_i16m2_m(vint16m2_t *v0, vint16m2_t *v1, vbool8_t mask, const int16_t *base, vuint16m2_t bindex, size_t vl) { - return vloxseg2ei16_v_i16m2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei16_v_i16m2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei16_v_i16m4_m( @@ -927,7 +927,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei16_v_i16m4_m(vint16m4_t *v0, vint16m4_t *v1, vbool4_t mask, const int16_t *base, vuint16m4_t bindex, size_t vl) { - return vloxseg2ei16_v_i16m4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei16_v_i16m4_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei16_v_i32mf2_m( @@ -940,7 +940,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei16_v_i32mf2_m(vint32mf2_t *v0, vint32mf2_t *v1, vbool64_t mask, const int32_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg2ei16_v_i32mf2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei16_v_i32mf2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei16_v_i32m1_m( @@ -953,7 +953,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei16_v_i32m1_m(vint32m1_t *v0, vint32m1_t *v1, vbool32_t mask, const int32_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg2ei16_v_i32m1_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei16_v_i32m1_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei16_v_i32m2_m( @@ -966,7 +966,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei16_v_i32m2_m(vint32m2_t *v0, vint32m2_t *v1, vbool16_t mask, const int32_t *base, vuint16m1_t bindex, size_t vl) { - return vloxseg2ei16_v_i32m2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei16_v_i32m2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei16_v_i32m4_m( @@ -979,7 +979,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei16_v_i32m4_m(vint32m4_t *v0, vint32m4_t *v1, vbool8_t mask, const int32_t *base, vuint16m2_t bindex, size_t vl) { - return vloxseg2ei16_v_i32m4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei16_v_i32m4_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei16_v_i64m1_m( @@ -992,7 +992,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei16_v_i64m1_m(vint64m1_t *v0, vint64m1_t *v1, vbool64_t mask, const int64_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg2ei16_v_i64m1_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei16_v_i64m1_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei16_v_i64m2_m( @@ -1005,7 +1005,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei16_v_i64m2_m(vint64m2_t *v0, vint64m2_t *v1, vbool32_t mask, const int64_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg2ei16_v_i64m2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei16_v_i64m2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei16_v_i64m4_m( @@ -1018,7 +1018,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei16_v_i64m4_m(vint64m4_t *v0, vint64m4_t *v1, vbool16_t mask, const int64_t *base, vuint16m1_t bindex, size_t vl) { - return vloxseg2ei16_v_i64m4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei16_v_i64m4_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei16_v_u8mf8_m( @@ -1031,7 +1031,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei16_v_u8mf8_m(vuint8mf8_t *v0, vuint8mf8_t *v1, vbool64_t mask, const uint8_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg2ei16_v_u8mf8_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei16_v_u8mf8_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei16_v_u8mf4_m( @@ -1044,7 +1044,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei16_v_u8mf4_m(vuint8mf4_t *v0, vuint8mf4_t *v1, vbool32_t mask, const uint8_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg2ei16_v_u8mf4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei16_v_u8mf4_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei16_v_u8mf2_m( @@ -1057,7 +1057,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei16_v_u8mf2_m(vuint8mf2_t *v0, vuint8mf2_t *v1, vbool16_t mask, const uint8_t *base, vuint16m1_t bindex, size_t vl) { - return vloxseg2ei16_v_u8mf2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei16_v_u8mf2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei16_v_u8m1_m( @@ -1070,7 +1070,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei16_v_u8m1_m(vuint8m1_t *v0, vuint8m1_t *v1, vbool8_t mask, const uint8_t *base, vuint16m2_t bindex, size_t vl) { - return vloxseg2ei16_v_u8m1_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei16_v_u8m1_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei16_v_u8m2_m( @@ -1083,7 +1083,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei16_v_u8m2_m(vuint8m2_t *v0, vuint8m2_t *v1, vbool4_t mask, const uint8_t *base, vuint16m4_t bindex, size_t vl) { - return vloxseg2ei16_v_u8m2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei16_v_u8m2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei16_v_u8m4_m( @@ -1096,7 +1096,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei16_v_u8m4_m(vuint8m4_t *v0, vuint8m4_t *v1, vbool2_t mask, const uint8_t *base, vuint16m8_t bindex, size_t vl) { - return vloxseg2ei16_v_u8m4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei16_v_u8m4_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei16_v_u16mf4_m( @@ -1109,7 +1109,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei16_v_u16mf4_m(vuint16mf4_t *v0, vuint16mf4_t *v1, vbool64_t mask, const uint16_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg2ei16_v_u16mf4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei16_v_u16mf4_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei16_v_u16mf2_m( @@ -1122,7 +1122,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei16_v_u16mf2_m(vuint16mf2_t *v0, vuint16mf2_t *v1, vbool32_t mask, const uint16_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg2ei16_v_u16mf2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei16_v_u16mf2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei16_v_u16m1_m( @@ -1135,7 +1135,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei16_v_u16m1_m(vuint16m1_t *v0, vuint16m1_t *v1, vbool16_t mask, const uint16_t *base, vuint16m1_t bindex, size_t vl) { - return vloxseg2ei16_v_u16m1_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei16_v_u16m1_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei16_v_u16m2_m( @@ -1148,7 +1148,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei16_v_u16m2_m(vuint16m2_t *v0, vuint16m2_t *v1, vbool8_t mask, const uint16_t *base, vuint16m2_t bindex, size_t vl) { - return vloxseg2ei16_v_u16m2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei16_v_u16m2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei16_v_u16m4_m( @@ -1161,7 +1161,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei16_v_u16m4_m(vuint16m4_t *v0, vuint16m4_t *v1, vbool4_t mask, const uint16_t *base, vuint16m4_t bindex, size_t vl) { - return vloxseg2ei16_v_u16m4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei16_v_u16m4_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei16_v_u32mf2_m( @@ -1174,7 +1174,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei16_v_u32mf2_m(vuint32mf2_t *v0, vuint32mf2_t *v1, vbool64_t mask, const uint32_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg2ei16_v_u32mf2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei16_v_u32mf2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei16_v_u32m1_m( @@ -1187,7 +1187,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei16_v_u32m1_m(vuint32m1_t *v0, vuint32m1_t *v1, vbool32_t mask, const uint32_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg2ei16_v_u32m1_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei16_v_u32m1_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei16_v_u32m2_m( @@ -1200,7 +1200,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei16_v_u32m2_m(vuint32m2_t *v0, vuint32m2_t *v1, vbool16_t mask, const uint32_t *base, vuint16m1_t bindex, size_t vl) { - return vloxseg2ei16_v_u32m2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei16_v_u32m2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei16_v_u32m4_m( @@ -1213,7 +1213,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei16_v_u32m4_m(vuint32m4_t *v0, vuint32m4_t *v1, vbool8_t mask, const uint32_t *base, vuint16m2_t bindex, size_t vl) { - return vloxseg2ei16_v_u32m4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei16_v_u32m4_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei16_v_u64m1_m( @@ -1226,7 +1226,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei16_v_u64m1_m(vuint64m1_t *v0, vuint64m1_t *v1, vbool64_t mask, const uint64_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg2ei16_v_u64m1_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei16_v_u64m1_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei16_v_u64m2_m( @@ -1239,7 +1239,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei16_v_u64m2_m(vuint64m2_t *v0, vuint64m2_t *v1, vbool32_t mask, const uint64_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg2ei16_v_u64m2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei16_v_u64m2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei16_v_u64m4_m( @@ -1252,6 +1252,6 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei16_v_u64m4_m(vuint64m4_t *v0, vuint64m4_t *v1, vbool16_t mask, const uint64_t *base, vuint16m1_t bindex, size_t vl) { - return vloxseg2ei16_v_u64m4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei16_v_u64m4_m(v0, v1, mask, base, bindex, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg2ei32.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg2ei32.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg2ei32.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg2ei32.c @@ -17,7 +17,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei32_v_f16mf4(vfloat16mf4_t *v0, vfloat16mf4_t *v1, const _Float16 *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg2ei32_v_f16mf4(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei32_v_f16mf4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei32_v_f16mf2( @@ -30,7 +30,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei32_v_f16mf2(vfloat16mf2_t *v0, vfloat16mf2_t *v1, const _Float16 *base, vuint32m1_t bindex, size_t vl) { - return vloxseg2ei32_v_f16mf2(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei32_v_f16mf2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei32_v_f16m1( @@ -43,7 +43,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei32_v_f16m1(vfloat16m1_t *v0, vfloat16m1_t *v1, const _Float16 *base, vuint32m2_t bindex, size_t vl) { - return vloxseg2ei32_v_f16m1(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei32_v_f16m1(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei32_v_f16m2( @@ -56,7 +56,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei32_v_f16m2(vfloat16m2_t *v0, vfloat16m2_t *v1, const _Float16 *base, vuint32m4_t bindex, size_t vl) { - return vloxseg2ei32_v_f16m2(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei32_v_f16m2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei32_v_f16m4( @@ -69,7 +69,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei32_v_f16m4(vfloat16m4_t *v0, vfloat16m4_t *v1, const _Float16 *base, vuint32m8_t bindex, size_t vl) { - return vloxseg2ei32_v_f16m4(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei32_v_f16m4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei32_v_f32mf2( @@ -82,7 +82,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei32_v_f32mf2(vfloat32mf2_t *v0, vfloat32mf2_t *v1, const float *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg2ei32_v_f32mf2(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei32_v_f32mf2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei32_v_f32m1( @@ -95,7 +95,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei32_v_f32m1(vfloat32m1_t *v0, vfloat32m1_t *v1, const float *base, vuint32m1_t bindex, size_t vl) { - return vloxseg2ei32_v_f32m1(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei32_v_f32m1(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei32_v_f32m2( @@ -108,7 +108,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei32_v_f32m2(vfloat32m2_t *v0, vfloat32m2_t *v1, const float *base, vuint32m2_t bindex, size_t vl) { - return vloxseg2ei32_v_f32m2(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei32_v_f32m2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei32_v_f32m4( @@ -121,7 +121,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei32_v_f32m4(vfloat32m4_t *v0, vfloat32m4_t *v1, const float *base, vuint32m4_t bindex, size_t vl) { - return vloxseg2ei32_v_f32m4(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei32_v_f32m4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei32_v_f64m1( @@ -134,7 +134,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei32_v_f64m1(vfloat64m1_t *v0, vfloat64m1_t *v1, const double *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg2ei32_v_f64m1(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei32_v_f64m1(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei32_v_f64m2( @@ -147,7 +147,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei32_v_f64m2(vfloat64m2_t *v0, vfloat64m2_t *v1, const double *base, vuint32m1_t bindex, size_t vl) { - return vloxseg2ei32_v_f64m2(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei32_v_f64m2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei32_v_f64m4( @@ -160,7 +160,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei32_v_f64m4(vfloat64m4_t *v0, vfloat64m4_t *v1, const double *base, vuint32m2_t bindex, size_t vl) { - return vloxseg2ei32_v_f64m4(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei32_v_f64m4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei32_v_i8mf8( @@ -173,7 +173,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei32_v_i8mf8(vint8mf8_t *v0, vint8mf8_t *v1, const int8_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg2ei32_v_i8mf8(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei32_v_i8mf8(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei32_v_i8mf4( @@ -186,7 +186,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei32_v_i8mf4(vint8mf4_t *v0, vint8mf4_t *v1, const int8_t *base, vuint32m1_t bindex, size_t vl) { - return vloxseg2ei32_v_i8mf4(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei32_v_i8mf4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei32_v_i8mf2( @@ -199,7 +199,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei32_v_i8mf2(vint8mf2_t *v0, vint8mf2_t *v1, const int8_t *base, vuint32m2_t bindex, size_t vl) { - return vloxseg2ei32_v_i8mf2(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei32_v_i8mf2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei32_v_i8m1( @@ -212,7 +212,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei32_v_i8m1(vint8m1_t *v0, vint8m1_t *v1, const int8_t *base, vuint32m4_t bindex, size_t vl) { - return vloxseg2ei32_v_i8m1(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei32_v_i8m1(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei32_v_i8m2( @@ -225,7 +225,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei32_v_i8m2(vint8m2_t *v0, vint8m2_t *v1, const int8_t *base, vuint32m8_t bindex, size_t vl) { - return vloxseg2ei32_v_i8m2(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei32_v_i8m2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei32_v_i16mf4( @@ -238,7 +238,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei32_v_i16mf4(vint16mf4_t *v0, vint16mf4_t *v1, const int16_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg2ei32_v_i16mf4(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei32_v_i16mf4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei32_v_i16mf2( @@ -251,7 +251,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei32_v_i16mf2(vint16mf2_t *v0, vint16mf2_t *v1, const int16_t *base, vuint32m1_t bindex, size_t vl) { - return vloxseg2ei32_v_i16mf2(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei32_v_i16mf2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei32_v_i16m1( @@ -264,7 +264,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei32_v_i16m1(vint16m1_t *v0, vint16m1_t *v1, const int16_t *base, vuint32m2_t bindex, size_t vl) { - return vloxseg2ei32_v_i16m1(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei32_v_i16m1(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei32_v_i16m2( @@ -277,7 +277,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei32_v_i16m2(vint16m2_t *v0, vint16m2_t *v1, const int16_t *base, vuint32m4_t bindex, size_t vl) { - return vloxseg2ei32_v_i16m2(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei32_v_i16m2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei32_v_i16m4( @@ -290,7 +290,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei32_v_i16m4(vint16m4_t *v0, vint16m4_t *v1, const int16_t *base, vuint32m8_t bindex, size_t vl) { - return vloxseg2ei32_v_i16m4(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei32_v_i16m4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei32_v_i32mf2( @@ -303,7 +303,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei32_v_i32mf2(vint32mf2_t *v0, vint32mf2_t *v1, const int32_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg2ei32_v_i32mf2(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei32_v_i32mf2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei32_v_i32m1( @@ -316,7 +316,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei32_v_i32m1(vint32m1_t *v0, vint32m1_t *v1, const int32_t *base, vuint32m1_t bindex, size_t vl) { - return vloxseg2ei32_v_i32m1(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei32_v_i32m1(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei32_v_i32m2( @@ -329,7 +329,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei32_v_i32m2(vint32m2_t *v0, vint32m2_t *v1, const int32_t *base, vuint32m2_t bindex, size_t vl) { - return vloxseg2ei32_v_i32m2(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei32_v_i32m2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei32_v_i32m4( @@ -342,7 +342,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei32_v_i32m4(vint32m4_t *v0, vint32m4_t *v1, const int32_t *base, vuint32m4_t bindex, size_t vl) { - return vloxseg2ei32_v_i32m4(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei32_v_i32m4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei32_v_i64m1( @@ -355,7 +355,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei32_v_i64m1(vint64m1_t *v0, vint64m1_t *v1, const int64_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg2ei32_v_i64m1(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei32_v_i64m1(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei32_v_i64m2( @@ -368,7 +368,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei32_v_i64m2(vint64m2_t *v0, vint64m2_t *v1, const int64_t *base, vuint32m1_t bindex, size_t vl) { - return vloxseg2ei32_v_i64m2(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei32_v_i64m2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei32_v_i64m4( @@ -381,7 +381,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei32_v_i64m4(vint64m4_t *v0, vint64m4_t *v1, const int64_t *base, vuint32m2_t bindex, size_t vl) { - return vloxseg2ei32_v_i64m4(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei32_v_i64m4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei32_v_u8mf8( @@ -394,7 +394,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei32_v_u8mf8(vuint8mf8_t *v0, vuint8mf8_t *v1, const uint8_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg2ei32_v_u8mf8(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei32_v_u8mf8(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei32_v_u8mf4( @@ -407,7 +407,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei32_v_u8mf4(vuint8mf4_t *v0, vuint8mf4_t *v1, const uint8_t *base, vuint32m1_t bindex, size_t vl) { - return vloxseg2ei32_v_u8mf4(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei32_v_u8mf4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei32_v_u8mf2( @@ -420,7 +420,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei32_v_u8mf2(vuint8mf2_t *v0, vuint8mf2_t *v1, const uint8_t *base, vuint32m2_t bindex, size_t vl) { - return vloxseg2ei32_v_u8mf2(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei32_v_u8mf2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei32_v_u8m1( @@ -433,7 +433,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei32_v_u8m1(vuint8m1_t *v0, vuint8m1_t *v1, const uint8_t *base, vuint32m4_t bindex, size_t vl) { - return vloxseg2ei32_v_u8m1(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei32_v_u8m1(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei32_v_u8m2( @@ -446,7 +446,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei32_v_u8m2(vuint8m2_t *v0, vuint8m2_t *v1, const uint8_t *base, vuint32m8_t bindex, size_t vl) { - return vloxseg2ei32_v_u8m2(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei32_v_u8m2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei32_v_u16mf4( @@ -459,7 +459,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei32_v_u16mf4(vuint16mf4_t *v0, vuint16mf4_t *v1, const uint16_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg2ei32_v_u16mf4(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei32_v_u16mf4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei32_v_u16mf2( @@ -472,7 +472,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei32_v_u16mf2(vuint16mf2_t *v0, vuint16mf2_t *v1, const uint16_t *base, vuint32m1_t bindex, size_t vl) { - return vloxseg2ei32_v_u16mf2(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei32_v_u16mf2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei32_v_u16m1( @@ -485,7 +485,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei32_v_u16m1(vuint16m1_t *v0, vuint16m1_t *v1, const uint16_t *base, vuint32m2_t bindex, size_t vl) { - return vloxseg2ei32_v_u16m1(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei32_v_u16m1(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei32_v_u16m2( @@ -498,7 +498,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei32_v_u16m2(vuint16m2_t *v0, vuint16m2_t *v1, const uint16_t *base, vuint32m4_t bindex, size_t vl) { - return vloxseg2ei32_v_u16m2(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei32_v_u16m2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei32_v_u16m4( @@ -511,7 +511,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei32_v_u16m4(vuint16m4_t *v0, vuint16m4_t *v1, const uint16_t *base, vuint32m8_t bindex, size_t vl) { - return vloxseg2ei32_v_u16m4(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei32_v_u16m4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei32_v_u32mf2( @@ -524,7 +524,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei32_v_u32mf2(vuint32mf2_t *v0, vuint32mf2_t *v1, const uint32_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg2ei32_v_u32mf2(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei32_v_u32mf2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei32_v_u32m1( @@ -537,7 +537,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei32_v_u32m1(vuint32m1_t *v0, vuint32m1_t *v1, const uint32_t *base, vuint32m1_t bindex, size_t vl) { - return vloxseg2ei32_v_u32m1(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei32_v_u32m1(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei32_v_u32m2( @@ -550,7 +550,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei32_v_u32m2(vuint32m2_t *v0, vuint32m2_t *v1, const uint32_t *base, vuint32m2_t bindex, size_t vl) { - return vloxseg2ei32_v_u32m2(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei32_v_u32m2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei32_v_u32m4( @@ -563,7 +563,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei32_v_u32m4(vuint32m4_t *v0, vuint32m4_t *v1, const uint32_t *base, vuint32m4_t bindex, size_t vl) { - return vloxseg2ei32_v_u32m4(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei32_v_u32m4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei32_v_u64m1( @@ -576,7 +576,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei32_v_u64m1(vuint64m1_t *v0, vuint64m1_t *v1, const uint64_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg2ei32_v_u64m1(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei32_v_u64m1(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei32_v_u64m2( @@ -589,7 +589,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei32_v_u64m2(vuint64m2_t *v0, vuint64m2_t *v1, const uint64_t *base, vuint32m1_t bindex, size_t vl) { - return vloxseg2ei32_v_u64m2(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei32_v_u64m2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei32_v_u64m4( @@ -602,7 +602,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei32_v_u64m4(vuint64m4_t *v0, vuint64m4_t *v1, const uint64_t *base, vuint32m2_t bindex, size_t vl) { - return vloxseg2ei32_v_u64m4(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei32_v_u64m4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei32_v_f16mf4_m( @@ -615,7 +615,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei32_v_f16mf4_m(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vbool64_t mask, const _Float16 *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg2ei32_v_f16mf4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei32_v_f16mf4_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei32_v_f16mf2_m( @@ -628,7 +628,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei32_v_f16mf2_m(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vbool32_t mask, const _Float16 *base, vuint32m1_t bindex, size_t vl) { - return vloxseg2ei32_v_f16mf2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei32_v_f16mf2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei32_v_f16m1_m( @@ -641,7 +641,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei32_v_f16m1_m(vfloat16m1_t *v0, vfloat16m1_t *v1, vbool16_t mask, const _Float16 *base, vuint32m2_t bindex, size_t vl) { - return vloxseg2ei32_v_f16m1_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei32_v_f16m1_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei32_v_f16m2_m( @@ -654,7 +654,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei32_v_f16m2_m(vfloat16m2_t *v0, vfloat16m2_t *v1, vbool8_t mask, const _Float16 *base, vuint32m4_t bindex, size_t vl) { - return vloxseg2ei32_v_f16m2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei32_v_f16m2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei32_v_f16m4_m( @@ -667,7 +667,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei32_v_f16m4_m(vfloat16m4_t *v0, vfloat16m4_t *v1, vbool4_t mask, const _Float16 *base, vuint32m8_t bindex, size_t vl) { - return vloxseg2ei32_v_f16m4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei32_v_f16m4_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei32_v_f32mf2_m( @@ -680,7 +680,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei32_v_f32mf2_m(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vbool64_t mask, const float *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg2ei32_v_f32mf2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei32_v_f32mf2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei32_v_f32m1_m( @@ -693,7 +693,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei32_v_f32m1_m(vfloat32m1_t *v0, vfloat32m1_t *v1, vbool32_t mask, const float *base, vuint32m1_t bindex, size_t vl) { - return vloxseg2ei32_v_f32m1_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei32_v_f32m1_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei32_v_f32m2_m( @@ -706,7 +706,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei32_v_f32m2_m(vfloat32m2_t *v0, vfloat32m2_t *v1, vbool16_t mask, const float *base, vuint32m2_t bindex, size_t vl) { - return vloxseg2ei32_v_f32m2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei32_v_f32m2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei32_v_f32m4_m( @@ -719,7 +719,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei32_v_f32m4_m(vfloat32m4_t *v0, vfloat32m4_t *v1, vbool8_t mask, const float *base, vuint32m4_t bindex, size_t vl) { - return vloxseg2ei32_v_f32m4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei32_v_f32m4_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei32_v_f64m1_m( @@ -732,7 +732,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei32_v_f64m1_m(vfloat64m1_t *v0, vfloat64m1_t *v1, vbool64_t mask, const double *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg2ei32_v_f64m1_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei32_v_f64m1_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei32_v_f64m2_m( @@ -745,7 +745,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei32_v_f64m2_m(vfloat64m2_t *v0, vfloat64m2_t *v1, vbool32_t mask, const double *base, vuint32m1_t bindex, size_t vl) { - return vloxseg2ei32_v_f64m2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei32_v_f64m2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei32_v_f64m4_m( @@ -758,7 +758,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei32_v_f64m4_m(vfloat64m4_t *v0, vfloat64m4_t *v1, vbool16_t mask, const double *base, vuint32m2_t bindex, size_t vl) { - return vloxseg2ei32_v_f64m4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei32_v_f64m4_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei32_v_i8mf8_m( @@ -771,7 +771,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei32_v_i8mf8_m(vint8mf8_t *v0, vint8mf8_t *v1, vbool64_t mask, const int8_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg2ei32_v_i8mf8_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei32_v_i8mf8_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei32_v_i8mf4_m( @@ -784,7 +784,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei32_v_i8mf4_m(vint8mf4_t *v0, vint8mf4_t *v1, vbool32_t mask, const int8_t *base, vuint32m1_t bindex, size_t vl) { - return vloxseg2ei32_v_i8mf4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei32_v_i8mf4_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei32_v_i8mf2_m( @@ -797,7 +797,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei32_v_i8mf2_m(vint8mf2_t *v0, vint8mf2_t *v1, vbool16_t mask, const int8_t *base, vuint32m2_t bindex, size_t vl) { - return vloxseg2ei32_v_i8mf2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei32_v_i8mf2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei32_v_i8m1_m( @@ -810,7 +810,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei32_v_i8m1_m(vint8m1_t *v0, vint8m1_t *v1, vbool8_t mask, const int8_t *base, vuint32m4_t bindex, size_t vl) { - return vloxseg2ei32_v_i8m1_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei32_v_i8m1_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei32_v_i8m2_m( @@ -823,7 +823,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei32_v_i8m2_m(vint8m2_t *v0, vint8m2_t *v1, vbool4_t mask, const int8_t *base, vuint32m8_t bindex, size_t vl) { - return vloxseg2ei32_v_i8m2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei32_v_i8m2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei32_v_i16mf4_m( @@ -836,7 +836,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei32_v_i16mf4_m(vint16mf4_t *v0, vint16mf4_t *v1, vbool64_t mask, const int16_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg2ei32_v_i16mf4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei32_v_i16mf4_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei32_v_i16mf2_m( @@ -849,7 +849,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei32_v_i16mf2_m(vint16mf2_t *v0, vint16mf2_t *v1, vbool32_t mask, const int16_t *base, vuint32m1_t bindex, size_t vl) { - return vloxseg2ei32_v_i16mf2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei32_v_i16mf2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei32_v_i16m1_m( @@ -862,7 +862,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei32_v_i16m1_m(vint16m1_t *v0, vint16m1_t *v1, vbool16_t mask, const int16_t *base, vuint32m2_t bindex, size_t vl) { - return vloxseg2ei32_v_i16m1_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei32_v_i16m1_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei32_v_i16m2_m( @@ -875,7 +875,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei32_v_i16m2_m(vint16m2_t *v0, vint16m2_t *v1, vbool8_t mask, const int16_t *base, vuint32m4_t bindex, size_t vl) { - return vloxseg2ei32_v_i16m2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei32_v_i16m2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei32_v_i16m4_m( @@ -888,7 +888,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei32_v_i16m4_m(vint16m4_t *v0, vint16m4_t *v1, vbool4_t mask, const int16_t *base, vuint32m8_t bindex, size_t vl) { - return vloxseg2ei32_v_i16m4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei32_v_i16m4_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei32_v_i32mf2_m( @@ -901,7 +901,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei32_v_i32mf2_m(vint32mf2_t *v0, vint32mf2_t *v1, vbool64_t mask, const int32_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg2ei32_v_i32mf2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei32_v_i32mf2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei32_v_i32m1_m( @@ -914,7 +914,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei32_v_i32m1_m(vint32m1_t *v0, vint32m1_t *v1, vbool32_t mask, const int32_t *base, vuint32m1_t bindex, size_t vl) { - return vloxseg2ei32_v_i32m1_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei32_v_i32m1_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei32_v_i32m2_m( @@ -927,7 +927,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei32_v_i32m2_m(vint32m2_t *v0, vint32m2_t *v1, vbool16_t mask, const int32_t *base, vuint32m2_t bindex, size_t vl) { - return vloxseg2ei32_v_i32m2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei32_v_i32m2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei32_v_i32m4_m( @@ -940,7 +940,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei32_v_i32m4_m(vint32m4_t *v0, vint32m4_t *v1, vbool8_t mask, const int32_t *base, vuint32m4_t bindex, size_t vl) { - return vloxseg2ei32_v_i32m4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei32_v_i32m4_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei32_v_i64m1_m( @@ -953,7 +953,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei32_v_i64m1_m(vint64m1_t *v0, vint64m1_t *v1, vbool64_t mask, const int64_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg2ei32_v_i64m1_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei32_v_i64m1_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei32_v_i64m2_m( @@ -966,7 +966,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei32_v_i64m2_m(vint64m2_t *v0, vint64m2_t *v1, vbool32_t mask, const int64_t *base, vuint32m1_t bindex, size_t vl) { - return vloxseg2ei32_v_i64m2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei32_v_i64m2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei32_v_i64m4_m( @@ -979,7 +979,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei32_v_i64m4_m(vint64m4_t *v0, vint64m4_t *v1, vbool16_t mask, const int64_t *base, vuint32m2_t bindex, size_t vl) { - return vloxseg2ei32_v_i64m4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei32_v_i64m4_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei32_v_u8mf8_m( @@ -992,7 +992,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei32_v_u8mf8_m(vuint8mf8_t *v0, vuint8mf8_t *v1, vbool64_t mask, const uint8_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg2ei32_v_u8mf8_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei32_v_u8mf8_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei32_v_u8mf4_m( @@ -1005,7 +1005,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei32_v_u8mf4_m(vuint8mf4_t *v0, vuint8mf4_t *v1, vbool32_t mask, const uint8_t *base, vuint32m1_t bindex, size_t vl) { - return vloxseg2ei32_v_u8mf4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei32_v_u8mf4_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei32_v_u8mf2_m( @@ -1018,7 +1018,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei32_v_u8mf2_m(vuint8mf2_t *v0, vuint8mf2_t *v1, vbool16_t mask, const uint8_t *base, vuint32m2_t bindex, size_t vl) { - return vloxseg2ei32_v_u8mf2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei32_v_u8mf2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei32_v_u8m1_m( @@ -1031,7 +1031,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei32_v_u8m1_m(vuint8m1_t *v0, vuint8m1_t *v1, vbool8_t mask, const uint8_t *base, vuint32m4_t bindex, size_t vl) { - return vloxseg2ei32_v_u8m1_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei32_v_u8m1_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei32_v_u8m2_m( @@ -1044,7 +1044,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei32_v_u8m2_m(vuint8m2_t *v0, vuint8m2_t *v1, vbool4_t mask, const uint8_t *base, vuint32m8_t bindex, size_t vl) { - return vloxseg2ei32_v_u8m2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei32_v_u8m2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei32_v_u16mf4_m( @@ -1057,7 +1057,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei32_v_u16mf4_m(vuint16mf4_t *v0, vuint16mf4_t *v1, vbool64_t mask, const uint16_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg2ei32_v_u16mf4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei32_v_u16mf4_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei32_v_u16mf2_m( @@ -1070,7 +1070,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei32_v_u16mf2_m(vuint16mf2_t *v0, vuint16mf2_t *v1, vbool32_t mask, const uint16_t *base, vuint32m1_t bindex, size_t vl) { - return vloxseg2ei32_v_u16mf2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei32_v_u16mf2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei32_v_u16m1_m( @@ -1083,7 +1083,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei32_v_u16m1_m(vuint16m1_t *v0, vuint16m1_t *v1, vbool16_t mask, const uint16_t *base, vuint32m2_t bindex, size_t vl) { - return vloxseg2ei32_v_u16m1_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei32_v_u16m1_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei32_v_u16m2_m( @@ -1096,7 +1096,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei32_v_u16m2_m(vuint16m2_t *v0, vuint16m2_t *v1, vbool8_t mask, const uint16_t *base, vuint32m4_t bindex, size_t vl) { - return vloxseg2ei32_v_u16m2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei32_v_u16m2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei32_v_u16m4_m( @@ -1109,7 +1109,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei32_v_u16m4_m(vuint16m4_t *v0, vuint16m4_t *v1, vbool4_t mask, const uint16_t *base, vuint32m8_t bindex, size_t vl) { - return vloxseg2ei32_v_u16m4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei32_v_u16m4_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei32_v_u32mf2_m( @@ -1122,7 +1122,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei32_v_u32mf2_m(vuint32mf2_t *v0, vuint32mf2_t *v1, vbool64_t mask, const uint32_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg2ei32_v_u32mf2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei32_v_u32mf2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei32_v_u32m1_m( @@ -1135,7 +1135,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei32_v_u32m1_m(vuint32m1_t *v0, vuint32m1_t *v1, vbool32_t mask, const uint32_t *base, vuint32m1_t bindex, size_t vl) { - return vloxseg2ei32_v_u32m1_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei32_v_u32m1_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei32_v_u32m2_m( @@ -1148,7 +1148,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei32_v_u32m2_m(vuint32m2_t *v0, vuint32m2_t *v1, vbool16_t mask, const uint32_t *base, vuint32m2_t bindex, size_t vl) { - return vloxseg2ei32_v_u32m2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei32_v_u32m2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei32_v_u32m4_m( @@ -1161,7 +1161,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei32_v_u32m4_m(vuint32m4_t *v0, vuint32m4_t *v1, vbool8_t mask, const uint32_t *base, vuint32m4_t bindex, size_t vl) { - return vloxseg2ei32_v_u32m4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei32_v_u32m4_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei32_v_u64m1_m( @@ -1174,7 +1174,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei32_v_u64m1_m(vuint64m1_t *v0, vuint64m1_t *v1, vbool64_t mask, const uint64_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg2ei32_v_u64m1_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei32_v_u64m1_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei32_v_u64m2_m( @@ -1187,7 +1187,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei32_v_u64m2_m(vuint64m2_t *v0, vuint64m2_t *v1, vbool32_t mask, const uint64_t *base, vuint32m1_t bindex, size_t vl) { - return vloxseg2ei32_v_u64m2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei32_v_u64m2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei32_v_u64m4_m( @@ -1200,6 +1200,6 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei32_v_u64m4_m(vuint64m4_t *v0, vuint64m4_t *v1, vbool16_t mask, const uint64_t *base, vuint32m2_t bindex, size_t vl) { - return vloxseg2ei32_v_u64m4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei32_v_u64m4_m(v0, v1, mask, base, bindex, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg2ei64.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg2ei64.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg2ei64.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg2ei64.c @@ -17,7 +17,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei64_v_f16mf4(vfloat16mf4_t *v0, vfloat16mf4_t *v1, const _Float16 *base, vuint64m1_t bindex, size_t vl) { - return vloxseg2ei64_v_f16mf4(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei64_v_f16mf4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei64_v_f16mf2( @@ -30,7 +30,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei64_v_f16mf2(vfloat16mf2_t *v0, vfloat16mf2_t *v1, const _Float16 *base, vuint64m2_t bindex, size_t vl) { - return vloxseg2ei64_v_f16mf2(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei64_v_f16mf2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei64_v_f16m1( @@ -43,7 +43,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei64_v_f16m1(vfloat16m1_t *v0, vfloat16m1_t *v1, const _Float16 *base, vuint64m4_t bindex, size_t vl) { - return vloxseg2ei64_v_f16m1(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei64_v_f16m1(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei64_v_f16m2( @@ -56,7 +56,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei64_v_f16m2(vfloat16m2_t *v0, vfloat16m2_t *v1, const _Float16 *base, vuint64m8_t bindex, size_t vl) { - return vloxseg2ei64_v_f16m2(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei64_v_f16m2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei64_v_f32mf2( @@ -69,7 +69,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei64_v_f32mf2(vfloat32mf2_t *v0, vfloat32mf2_t *v1, const float *base, vuint64m1_t bindex, size_t vl) { - return vloxseg2ei64_v_f32mf2(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei64_v_f32mf2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei64_v_f32m1( @@ -82,7 +82,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei64_v_f32m1(vfloat32m1_t *v0, vfloat32m1_t *v1, const float *base, vuint64m2_t bindex, size_t vl) { - return vloxseg2ei64_v_f32m1(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei64_v_f32m1(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei64_v_f32m2( @@ -95,7 +95,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei64_v_f32m2(vfloat32m2_t *v0, vfloat32m2_t *v1, const float *base, vuint64m4_t bindex, size_t vl) { - return vloxseg2ei64_v_f32m2(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei64_v_f32m2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei64_v_f32m4( @@ -108,7 +108,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei64_v_f32m4(vfloat32m4_t *v0, vfloat32m4_t *v1, const float *base, vuint64m8_t bindex, size_t vl) { - return vloxseg2ei64_v_f32m4(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei64_v_f32m4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei64_v_f64m1( @@ -121,7 +121,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei64_v_f64m1(vfloat64m1_t *v0, vfloat64m1_t *v1, const double *base, vuint64m1_t bindex, size_t vl) { - return vloxseg2ei64_v_f64m1(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei64_v_f64m1(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei64_v_f64m2( @@ -134,7 +134,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei64_v_f64m2(vfloat64m2_t *v0, vfloat64m2_t *v1, const double *base, vuint64m2_t bindex, size_t vl) { - return vloxseg2ei64_v_f64m2(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei64_v_f64m2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei64_v_f64m4( @@ -147,7 +147,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei64_v_f64m4(vfloat64m4_t *v0, vfloat64m4_t *v1, const double *base, vuint64m4_t bindex, size_t vl) { - return vloxseg2ei64_v_f64m4(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei64_v_f64m4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei64_v_i8mf8( @@ -160,7 +160,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei64_v_i8mf8(vint8mf8_t *v0, vint8mf8_t *v1, const int8_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg2ei64_v_i8mf8(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei64_v_i8mf8(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei64_v_i8mf4( @@ -173,7 +173,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei64_v_i8mf4(vint8mf4_t *v0, vint8mf4_t *v1, const int8_t *base, vuint64m2_t bindex, size_t vl) { - return vloxseg2ei64_v_i8mf4(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei64_v_i8mf4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei64_v_i8mf2( @@ -186,7 +186,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei64_v_i8mf2(vint8mf2_t *v0, vint8mf2_t *v1, const int8_t *base, vuint64m4_t bindex, size_t vl) { - return vloxseg2ei64_v_i8mf2(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei64_v_i8mf2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei64_v_i8m1( @@ -199,7 +199,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei64_v_i8m1(vint8m1_t *v0, vint8m1_t *v1, const int8_t *base, vuint64m8_t bindex, size_t vl) { - return vloxseg2ei64_v_i8m1(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei64_v_i8m1(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei64_v_i16mf4( @@ -212,7 +212,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei64_v_i16mf4(vint16mf4_t *v0, vint16mf4_t *v1, const int16_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg2ei64_v_i16mf4(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei64_v_i16mf4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei64_v_i16mf2( @@ -225,7 +225,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei64_v_i16mf2(vint16mf2_t *v0, vint16mf2_t *v1, const int16_t *base, vuint64m2_t bindex, size_t vl) { - return vloxseg2ei64_v_i16mf2(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei64_v_i16mf2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei64_v_i16m1( @@ -238,7 +238,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei64_v_i16m1(vint16m1_t *v0, vint16m1_t *v1, const int16_t *base, vuint64m4_t bindex, size_t vl) { - return vloxseg2ei64_v_i16m1(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei64_v_i16m1(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei64_v_i16m2( @@ -251,7 +251,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei64_v_i16m2(vint16m2_t *v0, vint16m2_t *v1, const int16_t *base, vuint64m8_t bindex, size_t vl) { - return vloxseg2ei64_v_i16m2(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei64_v_i16m2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei64_v_i32mf2( @@ -264,7 +264,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei64_v_i32mf2(vint32mf2_t *v0, vint32mf2_t *v1, const int32_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg2ei64_v_i32mf2(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei64_v_i32mf2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei64_v_i32m1( @@ -277,7 +277,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei64_v_i32m1(vint32m1_t *v0, vint32m1_t *v1, const int32_t *base, vuint64m2_t bindex, size_t vl) { - return vloxseg2ei64_v_i32m1(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei64_v_i32m1(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei64_v_i32m2( @@ -290,7 +290,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei64_v_i32m2(vint32m2_t *v0, vint32m2_t *v1, const int32_t *base, vuint64m4_t bindex, size_t vl) { - return vloxseg2ei64_v_i32m2(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei64_v_i32m2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei64_v_i32m4( @@ -303,7 +303,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei64_v_i32m4(vint32m4_t *v0, vint32m4_t *v1, const int32_t *base, vuint64m8_t bindex, size_t vl) { - return vloxseg2ei64_v_i32m4(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei64_v_i32m4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei64_v_i64m1( @@ -316,7 +316,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei64_v_i64m1(vint64m1_t *v0, vint64m1_t *v1, const int64_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg2ei64_v_i64m1(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei64_v_i64m1(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei64_v_i64m2( @@ -329,7 +329,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei64_v_i64m2(vint64m2_t *v0, vint64m2_t *v1, const int64_t *base, vuint64m2_t bindex, size_t vl) { - return vloxseg2ei64_v_i64m2(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei64_v_i64m2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei64_v_i64m4( @@ -342,7 +342,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei64_v_i64m4(vint64m4_t *v0, vint64m4_t *v1, const int64_t *base, vuint64m4_t bindex, size_t vl) { - return vloxseg2ei64_v_i64m4(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei64_v_i64m4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei64_v_u8mf8( @@ -355,7 +355,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei64_v_u8mf8(vuint8mf8_t *v0, vuint8mf8_t *v1, const uint8_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg2ei64_v_u8mf8(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei64_v_u8mf8(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei64_v_u8mf4( @@ -368,7 +368,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei64_v_u8mf4(vuint8mf4_t *v0, vuint8mf4_t *v1, const uint8_t *base, vuint64m2_t bindex, size_t vl) { - return vloxseg2ei64_v_u8mf4(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei64_v_u8mf4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei64_v_u8mf2( @@ -381,7 +381,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei64_v_u8mf2(vuint8mf2_t *v0, vuint8mf2_t *v1, const uint8_t *base, vuint64m4_t bindex, size_t vl) { - return vloxseg2ei64_v_u8mf2(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei64_v_u8mf2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei64_v_u8m1( @@ -394,7 +394,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei64_v_u8m1(vuint8m1_t *v0, vuint8m1_t *v1, const uint8_t *base, vuint64m8_t bindex, size_t vl) { - return vloxseg2ei64_v_u8m1(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei64_v_u8m1(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei64_v_u16mf4( @@ -407,7 +407,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei64_v_u16mf4(vuint16mf4_t *v0, vuint16mf4_t *v1, const uint16_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg2ei64_v_u16mf4(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei64_v_u16mf4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei64_v_u16mf2( @@ -420,7 +420,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei64_v_u16mf2(vuint16mf2_t *v0, vuint16mf2_t *v1, const uint16_t *base, vuint64m2_t bindex, size_t vl) { - return vloxseg2ei64_v_u16mf2(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei64_v_u16mf2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei64_v_u16m1( @@ -433,7 +433,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei64_v_u16m1(vuint16m1_t *v0, vuint16m1_t *v1, const uint16_t *base, vuint64m4_t bindex, size_t vl) { - return vloxseg2ei64_v_u16m1(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei64_v_u16m1(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei64_v_u16m2( @@ -446,7 +446,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei64_v_u16m2(vuint16m2_t *v0, vuint16m2_t *v1, const uint16_t *base, vuint64m8_t bindex, size_t vl) { - return vloxseg2ei64_v_u16m2(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei64_v_u16m2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei64_v_u32mf2( @@ -459,7 +459,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei64_v_u32mf2(vuint32mf2_t *v0, vuint32mf2_t *v1, const uint32_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg2ei64_v_u32mf2(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei64_v_u32mf2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei64_v_u32m1( @@ -472,7 +472,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei64_v_u32m1(vuint32m1_t *v0, vuint32m1_t *v1, const uint32_t *base, vuint64m2_t bindex, size_t vl) { - return vloxseg2ei64_v_u32m1(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei64_v_u32m1(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei64_v_u32m2( @@ -485,7 +485,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei64_v_u32m2(vuint32m2_t *v0, vuint32m2_t *v1, const uint32_t *base, vuint64m4_t bindex, size_t vl) { - return vloxseg2ei64_v_u32m2(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei64_v_u32m2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei64_v_u32m4( @@ -498,7 +498,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei64_v_u32m4(vuint32m4_t *v0, vuint32m4_t *v1, const uint32_t *base, vuint64m8_t bindex, size_t vl) { - return vloxseg2ei64_v_u32m4(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei64_v_u32m4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei64_v_u64m1( @@ -511,7 +511,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei64_v_u64m1(vuint64m1_t *v0, vuint64m1_t *v1, const uint64_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg2ei64_v_u64m1(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei64_v_u64m1(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei64_v_u64m2( @@ -524,7 +524,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei64_v_u64m2(vuint64m2_t *v0, vuint64m2_t *v1, const uint64_t *base, vuint64m2_t bindex, size_t vl) { - return vloxseg2ei64_v_u64m2(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei64_v_u64m2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei64_v_u64m4( @@ -537,7 +537,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei64_v_u64m4(vuint64m4_t *v0, vuint64m4_t *v1, const uint64_t *base, vuint64m4_t bindex, size_t vl) { - return vloxseg2ei64_v_u64m4(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei64_v_u64m4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei64_v_f16mf4_m( @@ -550,7 +550,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei64_v_f16mf4_m(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vbool64_t mask, const _Float16 *base, vuint64m1_t bindex, size_t vl) { - return vloxseg2ei64_v_f16mf4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei64_v_f16mf4_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei64_v_f16mf2_m( @@ -563,7 +563,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei64_v_f16mf2_m(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vbool32_t mask, const _Float16 *base, vuint64m2_t bindex, size_t vl) { - return vloxseg2ei64_v_f16mf2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei64_v_f16mf2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei64_v_f16m1_m( @@ -576,7 +576,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei64_v_f16m1_m(vfloat16m1_t *v0, vfloat16m1_t *v1, vbool16_t mask, const _Float16 *base, vuint64m4_t bindex, size_t vl) { - return vloxseg2ei64_v_f16m1_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei64_v_f16m1_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei64_v_f16m2_m( @@ -589,7 +589,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei64_v_f16m2_m(vfloat16m2_t *v0, vfloat16m2_t *v1, vbool8_t mask, const _Float16 *base, vuint64m8_t bindex, size_t vl) { - return vloxseg2ei64_v_f16m2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei64_v_f16m2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei64_v_f32mf2_m( @@ -602,7 +602,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei64_v_f32mf2_m(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vbool64_t mask, const float *base, vuint64m1_t bindex, size_t vl) { - return vloxseg2ei64_v_f32mf2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei64_v_f32mf2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei64_v_f32m1_m( @@ -615,7 +615,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei64_v_f32m1_m(vfloat32m1_t *v0, vfloat32m1_t *v1, vbool32_t mask, const float *base, vuint64m2_t bindex, size_t vl) { - return vloxseg2ei64_v_f32m1_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei64_v_f32m1_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei64_v_f32m2_m( @@ -628,7 +628,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei64_v_f32m2_m(vfloat32m2_t *v0, vfloat32m2_t *v1, vbool16_t mask, const float *base, vuint64m4_t bindex, size_t vl) { - return vloxseg2ei64_v_f32m2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei64_v_f32m2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei64_v_f32m4_m( @@ -641,7 +641,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei64_v_f32m4_m(vfloat32m4_t *v0, vfloat32m4_t *v1, vbool8_t mask, const float *base, vuint64m8_t bindex, size_t vl) { - return vloxseg2ei64_v_f32m4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei64_v_f32m4_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei64_v_f64m1_m( @@ -654,7 +654,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei64_v_f64m1_m(vfloat64m1_t *v0, vfloat64m1_t *v1, vbool64_t mask, const double *base, vuint64m1_t bindex, size_t vl) { - return vloxseg2ei64_v_f64m1_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei64_v_f64m1_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei64_v_f64m2_m( @@ -667,7 +667,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei64_v_f64m2_m(vfloat64m2_t *v0, vfloat64m2_t *v1, vbool32_t mask, const double *base, vuint64m2_t bindex, size_t vl) { - return vloxseg2ei64_v_f64m2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei64_v_f64m2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei64_v_f64m4_m( @@ -680,7 +680,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei64_v_f64m4_m(vfloat64m4_t *v0, vfloat64m4_t *v1, vbool16_t mask, const double *base, vuint64m4_t bindex, size_t vl) { - return vloxseg2ei64_v_f64m4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei64_v_f64m4_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei64_v_i8mf8_m( @@ -693,7 +693,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei64_v_i8mf8_m(vint8mf8_t *v0, vint8mf8_t *v1, vbool64_t mask, const int8_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg2ei64_v_i8mf8_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei64_v_i8mf8_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei64_v_i8mf4_m( @@ -706,7 +706,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei64_v_i8mf4_m(vint8mf4_t *v0, vint8mf4_t *v1, vbool32_t mask, const int8_t *base, vuint64m2_t bindex, size_t vl) { - return vloxseg2ei64_v_i8mf4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei64_v_i8mf4_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei64_v_i8mf2_m( @@ -719,7 +719,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei64_v_i8mf2_m(vint8mf2_t *v0, vint8mf2_t *v1, vbool16_t mask, const int8_t *base, vuint64m4_t bindex, size_t vl) { - return vloxseg2ei64_v_i8mf2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei64_v_i8mf2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei64_v_i8m1_m( @@ -732,7 +732,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei64_v_i8m1_m(vint8m1_t *v0, vint8m1_t *v1, vbool8_t mask, const int8_t *base, vuint64m8_t bindex, size_t vl) { - return vloxseg2ei64_v_i8m1_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei64_v_i8m1_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei64_v_i16mf4_m( @@ -745,7 +745,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei64_v_i16mf4_m(vint16mf4_t *v0, vint16mf4_t *v1, vbool64_t mask, const int16_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg2ei64_v_i16mf4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei64_v_i16mf4_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei64_v_i16mf2_m( @@ -758,7 +758,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei64_v_i16mf2_m(vint16mf2_t *v0, vint16mf2_t *v1, vbool32_t mask, const int16_t *base, vuint64m2_t bindex, size_t vl) { - return vloxseg2ei64_v_i16mf2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei64_v_i16mf2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei64_v_i16m1_m( @@ -771,7 +771,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei64_v_i16m1_m(vint16m1_t *v0, vint16m1_t *v1, vbool16_t mask, const int16_t *base, vuint64m4_t bindex, size_t vl) { - return vloxseg2ei64_v_i16m1_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei64_v_i16m1_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei64_v_i16m2_m( @@ -784,7 +784,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei64_v_i16m2_m(vint16m2_t *v0, vint16m2_t *v1, vbool8_t mask, const int16_t *base, vuint64m8_t bindex, size_t vl) { - return vloxseg2ei64_v_i16m2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei64_v_i16m2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei64_v_i32mf2_m( @@ -797,7 +797,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei64_v_i32mf2_m(vint32mf2_t *v0, vint32mf2_t *v1, vbool64_t mask, const int32_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg2ei64_v_i32mf2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei64_v_i32mf2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei64_v_i32m1_m( @@ -810,7 +810,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei64_v_i32m1_m(vint32m1_t *v0, vint32m1_t *v1, vbool32_t mask, const int32_t *base, vuint64m2_t bindex, size_t vl) { - return vloxseg2ei64_v_i32m1_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei64_v_i32m1_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei64_v_i32m2_m( @@ -823,7 +823,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei64_v_i32m2_m(vint32m2_t *v0, vint32m2_t *v1, vbool16_t mask, const int32_t *base, vuint64m4_t bindex, size_t vl) { - return vloxseg2ei64_v_i32m2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei64_v_i32m2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei64_v_i32m4_m( @@ -836,7 +836,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei64_v_i32m4_m(vint32m4_t *v0, vint32m4_t *v1, vbool8_t mask, const int32_t *base, vuint64m8_t bindex, size_t vl) { - return vloxseg2ei64_v_i32m4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei64_v_i32m4_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei64_v_i64m1_m( @@ -849,7 +849,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei64_v_i64m1_m(vint64m1_t *v0, vint64m1_t *v1, vbool64_t mask, const int64_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg2ei64_v_i64m1_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei64_v_i64m1_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei64_v_i64m2_m( @@ -862,7 +862,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei64_v_i64m2_m(vint64m2_t *v0, vint64m2_t *v1, vbool32_t mask, const int64_t *base, vuint64m2_t bindex, size_t vl) { - return vloxseg2ei64_v_i64m2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei64_v_i64m2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei64_v_i64m4_m( @@ -875,7 +875,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei64_v_i64m4_m(vint64m4_t *v0, vint64m4_t *v1, vbool16_t mask, const int64_t *base, vuint64m4_t bindex, size_t vl) { - return vloxseg2ei64_v_i64m4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei64_v_i64m4_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei64_v_u8mf8_m( @@ -888,7 +888,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei64_v_u8mf8_m(vuint8mf8_t *v0, vuint8mf8_t *v1, vbool64_t mask, const uint8_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg2ei64_v_u8mf8_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei64_v_u8mf8_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei64_v_u8mf4_m( @@ -901,7 +901,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei64_v_u8mf4_m(vuint8mf4_t *v0, vuint8mf4_t *v1, vbool32_t mask, const uint8_t *base, vuint64m2_t bindex, size_t vl) { - return vloxseg2ei64_v_u8mf4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei64_v_u8mf4_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei64_v_u8mf2_m( @@ -914,7 +914,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei64_v_u8mf2_m(vuint8mf2_t *v0, vuint8mf2_t *v1, vbool16_t mask, const uint8_t *base, vuint64m4_t bindex, size_t vl) { - return vloxseg2ei64_v_u8mf2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei64_v_u8mf2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei64_v_u8m1_m( @@ -927,7 +927,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei64_v_u8m1_m(vuint8m1_t *v0, vuint8m1_t *v1, vbool8_t mask, const uint8_t *base, vuint64m8_t bindex, size_t vl) { - return vloxseg2ei64_v_u8m1_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei64_v_u8m1_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei64_v_u16mf4_m( @@ -940,7 +940,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei64_v_u16mf4_m(vuint16mf4_t *v0, vuint16mf4_t *v1, vbool64_t mask, const uint16_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg2ei64_v_u16mf4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei64_v_u16mf4_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei64_v_u16mf2_m( @@ -953,7 +953,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei64_v_u16mf2_m(vuint16mf2_t *v0, vuint16mf2_t *v1, vbool32_t mask, const uint16_t *base, vuint64m2_t bindex, size_t vl) { - return vloxseg2ei64_v_u16mf2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei64_v_u16mf2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei64_v_u16m1_m( @@ -966,7 +966,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei64_v_u16m1_m(vuint16m1_t *v0, vuint16m1_t *v1, vbool16_t mask, const uint16_t *base, vuint64m4_t bindex, size_t vl) { - return vloxseg2ei64_v_u16m1_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei64_v_u16m1_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei64_v_u16m2_m( @@ -979,7 +979,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei64_v_u16m2_m(vuint16m2_t *v0, vuint16m2_t *v1, vbool8_t mask, const uint16_t *base, vuint64m8_t bindex, size_t vl) { - return vloxseg2ei64_v_u16m2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei64_v_u16m2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei64_v_u32mf2_m( @@ -992,7 +992,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei64_v_u32mf2_m(vuint32mf2_t *v0, vuint32mf2_t *v1, vbool64_t mask, const uint32_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg2ei64_v_u32mf2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei64_v_u32mf2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei64_v_u32m1_m( @@ -1005,7 +1005,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei64_v_u32m1_m(vuint32m1_t *v0, vuint32m1_t *v1, vbool32_t mask, const uint32_t *base, vuint64m2_t bindex, size_t vl) { - return vloxseg2ei64_v_u32m1_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei64_v_u32m1_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei64_v_u32m2_m( @@ -1018,7 +1018,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei64_v_u32m2_m(vuint32m2_t *v0, vuint32m2_t *v1, vbool16_t mask, const uint32_t *base, vuint64m4_t bindex, size_t vl) { - return vloxseg2ei64_v_u32m2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei64_v_u32m2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei64_v_u32m4_m( @@ -1031,7 +1031,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei64_v_u32m4_m(vuint32m4_t *v0, vuint32m4_t *v1, vbool8_t mask, const uint32_t *base, vuint64m8_t bindex, size_t vl) { - return vloxseg2ei64_v_u32m4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei64_v_u32m4_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei64_v_u64m1_m( @@ -1044,7 +1044,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei64_v_u64m1_m(vuint64m1_t *v0, vuint64m1_t *v1, vbool64_t mask, const uint64_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg2ei64_v_u64m1_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei64_v_u64m1_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei64_v_u64m2_m( @@ -1057,7 +1057,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei64_v_u64m2_m(vuint64m2_t *v0, vuint64m2_t *v1, vbool32_t mask, const uint64_t *base, vuint64m2_t bindex, size_t vl) { - return vloxseg2ei64_v_u64m2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei64_v_u64m2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei64_v_u64m4_m( @@ -1070,6 +1070,6 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei64_v_u64m4_m(vuint64m4_t *v0, vuint64m4_t *v1, vbool16_t mask, const uint64_t *base, vuint64m4_t bindex, size_t vl) { - return vloxseg2ei64_v_u64m4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei64_v_u64m4_m(v0, v1, mask, base, bindex, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg2ei8.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg2ei8.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg2ei8.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg2ei8.c @@ -17,7 +17,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei8_v_f16mf4(vfloat16mf4_t *v0, vfloat16mf4_t *v1, const _Float16 *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg2ei8_v_f16mf4(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei8_v_f16mf4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei8_v_f16mf2( @@ -30,7 +30,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei8_v_f16mf2(vfloat16mf2_t *v0, vfloat16mf2_t *v1, const _Float16 *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg2ei8_v_f16mf2(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei8_v_f16mf2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei8_v_f16m1( @@ -43,7 +43,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei8_v_f16m1(vfloat16m1_t *v0, vfloat16m1_t *v1, const _Float16 *base, vuint8mf2_t bindex, size_t vl) { - return vloxseg2ei8_v_f16m1(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei8_v_f16m1(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei8_v_f16m2( @@ -56,7 +56,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei8_v_f16m2(vfloat16m2_t *v0, vfloat16m2_t *v1, const _Float16 *base, vuint8m1_t bindex, size_t vl) { - return vloxseg2ei8_v_f16m2(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei8_v_f16m2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei8_v_f16m4( @@ -69,7 +69,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei8_v_f16m4(vfloat16m4_t *v0, vfloat16m4_t *v1, const _Float16 *base, vuint8m2_t bindex, size_t vl) { - return vloxseg2ei8_v_f16m4(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei8_v_f16m4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei8_v_f32mf2( @@ -82,7 +82,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei8_v_f32mf2(vfloat32mf2_t *v0, vfloat32mf2_t *v1, const float *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg2ei8_v_f32mf2(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei8_v_f32mf2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei8_v_f32m1( @@ -95,7 +95,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei8_v_f32m1(vfloat32m1_t *v0, vfloat32m1_t *v1, const float *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg2ei8_v_f32m1(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei8_v_f32m1(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei8_v_f32m2( @@ -108,7 +108,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei8_v_f32m2(vfloat32m2_t *v0, vfloat32m2_t *v1, const float *base, vuint8mf2_t bindex, size_t vl) { - return vloxseg2ei8_v_f32m2(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei8_v_f32m2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei8_v_f32m4( @@ -121,7 +121,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei8_v_f32m4(vfloat32m4_t *v0, vfloat32m4_t *v1, const float *base, vuint8m1_t bindex, size_t vl) { - return vloxseg2ei8_v_f32m4(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei8_v_f32m4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei8_v_f64m1( @@ -134,7 +134,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei8_v_f64m1(vfloat64m1_t *v0, vfloat64m1_t *v1, const double *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg2ei8_v_f64m1(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei8_v_f64m1(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei8_v_f64m2( @@ -147,7 +147,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei8_v_f64m2(vfloat64m2_t *v0, vfloat64m2_t *v1, const double *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg2ei8_v_f64m2(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei8_v_f64m2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei8_v_f64m4( @@ -160,7 +160,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei8_v_f64m4(vfloat64m4_t *v0, vfloat64m4_t *v1, const double *base, vuint8mf2_t bindex, size_t vl) { - return vloxseg2ei8_v_f64m4(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei8_v_f64m4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei8_v_i8mf8( @@ -173,7 +173,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei8_v_i8mf8(vint8mf8_t *v0, vint8mf8_t *v1, const int8_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg2ei8_v_i8mf8(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei8_v_i8mf8(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei8_v_i8mf4( @@ -186,7 +186,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei8_v_i8mf4(vint8mf4_t *v0, vint8mf4_t *v1, const int8_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg2ei8_v_i8mf4(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei8_v_i8mf4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei8_v_i8mf2( @@ -199,7 +199,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei8_v_i8mf2(vint8mf2_t *v0, vint8mf2_t *v1, const int8_t *base, vuint8mf2_t bindex, size_t vl) { - return vloxseg2ei8_v_i8mf2(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei8_v_i8mf2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei8_v_i8m1( @@ -212,7 +212,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei8_v_i8m1(vint8m1_t *v0, vint8m1_t *v1, const int8_t *base, vuint8m1_t bindex, size_t vl) { - return vloxseg2ei8_v_i8m1(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei8_v_i8m1(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei8_v_i8m2( @@ -225,7 +225,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei8_v_i8m2(vint8m2_t *v0, vint8m2_t *v1, const int8_t *base, vuint8m2_t bindex, size_t vl) { - return vloxseg2ei8_v_i8m2(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei8_v_i8m2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei8_v_i8m4( @@ -238,7 +238,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei8_v_i8m4(vint8m4_t *v0, vint8m4_t *v1, const int8_t *base, vuint8m4_t bindex, size_t vl) { - return vloxseg2ei8_v_i8m4(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei8_v_i8m4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei8_v_i16mf4( @@ -251,7 +251,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei8_v_i16mf4(vint16mf4_t *v0, vint16mf4_t *v1, const int16_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg2ei8_v_i16mf4(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei8_v_i16mf4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei8_v_i16mf2( @@ -264,7 +264,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei8_v_i16mf2(vint16mf2_t *v0, vint16mf2_t *v1, const int16_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg2ei8_v_i16mf2(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei8_v_i16mf2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei8_v_i16m1( @@ -277,7 +277,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei8_v_i16m1(vint16m1_t *v0, vint16m1_t *v1, const int16_t *base, vuint8mf2_t bindex, size_t vl) { - return vloxseg2ei8_v_i16m1(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei8_v_i16m1(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei8_v_i16m2( @@ -290,7 +290,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei8_v_i16m2(vint16m2_t *v0, vint16m2_t *v1, const int16_t *base, vuint8m1_t bindex, size_t vl) { - return vloxseg2ei8_v_i16m2(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei8_v_i16m2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei8_v_i16m4( @@ -303,7 +303,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei8_v_i16m4(vint16m4_t *v0, vint16m4_t *v1, const int16_t *base, vuint8m2_t bindex, size_t vl) { - return vloxseg2ei8_v_i16m4(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei8_v_i16m4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei8_v_i32mf2( @@ -316,7 +316,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei8_v_i32mf2(vint32mf2_t *v0, vint32mf2_t *v1, const int32_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg2ei8_v_i32mf2(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei8_v_i32mf2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei8_v_i32m1( @@ -329,7 +329,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei8_v_i32m1(vint32m1_t *v0, vint32m1_t *v1, const int32_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg2ei8_v_i32m1(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei8_v_i32m1(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei8_v_i32m2( @@ -342,7 +342,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei8_v_i32m2(vint32m2_t *v0, vint32m2_t *v1, const int32_t *base, vuint8mf2_t bindex, size_t vl) { - return vloxseg2ei8_v_i32m2(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei8_v_i32m2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei8_v_i32m4( @@ -355,7 +355,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei8_v_i32m4(vint32m4_t *v0, vint32m4_t *v1, const int32_t *base, vuint8m1_t bindex, size_t vl) { - return vloxseg2ei8_v_i32m4(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei8_v_i32m4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei8_v_i64m1( @@ -368,7 +368,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei8_v_i64m1(vint64m1_t *v0, vint64m1_t *v1, const int64_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg2ei8_v_i64m1(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei8_v_i64m1(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei8_v_i64m2( @@ -381,7 +381,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei8_v_i64m2(vint64m2_t *v0, vint64m2_t *v1, const int64_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg2ei8_v_i64m2(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei8_v_i64m2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei8_v_i64m4( @@ -394,7 +394,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei8_v_i64m4(vint64m4_t *v0, vint64m4_t *v1, const int64_t *base, vuint8mf2_t bindex, size_t vl) { - return vloxseg2ei8_v_i64m4(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei8_v_i64m4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei8_v_u8mf8( @@ -407,7 +407,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei8_v_u8mf8(vuint8mf8_t *v0, vuint8mf8_t *v1, const uint8_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg2ei8_v_u8mf8(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei8_v_u8mf8(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei8_v_u8mf4( @@ -420,7 +420,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei8_v_u8mf4(vuint8mf4_t *v0, vuint8mf4_t *v1, const uint8_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg2ei8_v_u8mf4(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei8_v_u8mf4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei8_v_u8mf2( @@ -433,7 +433,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei8_v_u8mf2(vuint8mf2_t *v0, vuint8mf2_t *v1, const uint8_t *base, vuint8mf2_t bindex, size_t vl) { - return vloxseg2ei8_v_u8mf2(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei8_v_u8mf2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei8_v_u8m1( @@ -446,7 +446,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei8_v_u8m1(vuint8m1_t *v0, vuint8m1_t *v1, const uint8_t *base, vuint8m1_t bindex, size_t vl) { - return vloxseg2ei8_v_u8m1(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei8_v_u8m1(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei8_v_u8m2( @@ -459,7 +459,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei8_v_u8m2(vuint8m2_t *v0, vuint8m2_t *v1, const uint8_t *base, vuint8m2_t bindex, size_t vl) { - return vloxseg2ei8_v_u8m2(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei8_v_u8m2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei8_v_u8m4( @@ -472,7 +472,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei8_v_u8m4(vuint8m4_t *v0, vuint8m4_t *v1, const uint8_t *base, vuint8m4_t bindex, size_t vl) { - return vloxseg2ei8_v_u8m4(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei8_v_u8m4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei8_v_u16mf4( @@ -485,7 +485,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei8_v_u16mf4(vuint16mf4_t *v0, vuint16mf4_t *v1, const uint16_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg2ei8_v_u16mf4(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei8_v_u16mf4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei8_v_u16mf2( @@ -498,7 +498,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei8_v_u16mf2(vuint16mf2_t *v0, vuint16mf2_t *v1, const uint16_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg2ei8_v_u16mf2(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei8_v_u16mf2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei8_v_u16m1( @@ -511,7 +511,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei8_v_u16m1(vuint16m1_t *v0, vuint16m1_t *v1, const uint16_t *base, vuint8mf2_t bindex, size_t vl) { - return vloxseg2ei8_v_u16m1(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei8_v_u16m1(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei8_v_u16m2( @@ -524,7 +524,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei8_v_u16m2(vuint16m2_t *v0, vuint16m2_t *v1, const uint16_t *base, vuint8m1_t bindex, size_t vl) { - return vloxseg2ei8_v_u16m2(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei8_v_u16m2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei8_v_u16m4( @@ -537,7 +537,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei8_v_u16m4(vuint16m4_t *v0, vuint16m4_t *v1, const uint16_t *base, vuint8m2_t bindex, size_t vl) { - return vloxseg2ei8_v_u16m4(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei8_v_u16m4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei8_v_u32mf2( @@ -550,7 +550,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei8_v_u32mf2(vuint32mf2_t *v0, vuint32mf2_t *v1, const uint32_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg2ei8_v_u32mf2(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei8_v_u32mf2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei8_v_u32m1( @@ -563,7 +563,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei8_v_u32m1(vuint32m1_t *v0, vuint32m1_t *v1, const uint32_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg2ei8_v_u32m1(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei8_v_u32m1(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei8_v_u32m2( @@ -576,7 +576,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei8_v_u32m2(vuint32m2_t *v0, vuint32m2_t *v1, const uint32_t *base, vuint8mf2_t bindex, size_t vl) { - return vloxseg2ei8_v_u32m2(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei8_v_u32m2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei8_v_u32m4( @@ -589,7 +589,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei8_v_u32m4(vuint32m4_t *v0, vuint32m4_t *v1, const uint32_t *base, vuint8m1_t bindex, size_t vl) { - return vloxseg2ei8_v_u32m4(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei8_v_u32m4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei8_v_u64m1( @@ -602,7 +602,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei8_v_u64m1(vuint64m1_t *v0, vuint64m1_t *v1, const uint64_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg2ei8_v_u64m1(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei8_v_u64m1(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei8_v_u64m2( @@ -615,7 +615,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei8_v_u64m2(vuint64m2_t *v0, vuint64m2_t *v1, const uint64_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg2ei8_v_u64m2(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei8_v_u64m2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei8_v_u64m4( @@ -628,7 +628,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei8_v_u64m4(vuint64m4_t *v0, vuint64m4_t *v1, const uint64_t *base, vuint8mf2_t bindex, size_t vl) { - return vloxseg2ei8_v_u64m4(v0, v1, base, bindex, vl); + return __riscv_vloxseg2ei8_v_u64m4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei8_v_f16mf4_m( @@ -641,7 +641,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei8_v_f16mf4_m(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vbool64_t mask, const _Float16 *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg2ei8_v_f16mf4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei8_v_f16mf4_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei8_v_f16mf2_m( @@ -654,7 +654,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei8_v_f16mf2_m(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vbool32_t mask, const _Float16 *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg2ei8_v_f16mf2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei8_v_f16mf2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei8_v_f16m1_m( @@ -667,7 +667,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei8_v_f16m1_m(vfloat16m1_t *v0, vfloat16m1_t *v1, vbool16_t mask, const _Float16 *base, vuint8mf2_t bindex, size_t vl) { - return vloxseg2ei8_v_f16m1_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei8_v_f16m1_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei8_v_f16m2_m( @@ -680,7 +680,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei8_v_f16m2_m(vfloat16m2_t *v0, vfloat16m2_t *v1, vbool8_t mask, const _Float16 *base, vuint8m1_t bindex, size_t vl) { - return vloxseg2ei8_v_f16m2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei8_v_f16m2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei8_v_f16m4_m( @@ -693,7 +693,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei8_v_f16m4_m(vfloat16m4_t *v0, vfloat16m4_t *v1, vbool4_t mask, const _Float16 *base, vuint8m2_t bindex, size_t vl) { - return vloxseg2ei8_v_f16m4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei8_v_f16m4_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei8_v_f32mf2_m( @@ -706,7 +706,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei8_v_f32mf2_m(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vbool64_t mask, const float *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg2ei8_v_f32mf2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei8_v_f32mf2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei8_v_f32m1_m( @@ -719,7 +719,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei8_v_f32m1_m(vfloat32m1_t *v0, vfloat32m1_t *v1, vbool32_t mask, const float *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg2ei8_v_f32m1_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei8_v_f32m1_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei8_v_f32m2_m( @@ -732,7 +732,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei8_v_f32m2_m(vfloat32m2_t *v0, vfloat32m2_t *v1, vbool16_t mask, const float *base, vuint8mf2_t bindex, size_t vl) { - return vloxseg2ei8_v_f32m2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei8_v_f32m2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei8_v_f32m4_m( @@ -745,7 +745,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei8_v_f32m4_m(vfloat32m4_t *v0, vfloat32m4_t *v1, vbool8_t mask, const float *base, vuint8m1_t bindex, size_t vl) { - return vloxseg2ei8_v_f32m4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei8_v_f32m4_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei8_v_f64m1_m( @@ -758,7 +758,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei8_v_f64m1_m(vfloat64m1_t *v0, vfloat64m1_t *v1, vbool64_t mask, const double *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg2ei8_v_f64m1_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei8_v_f64m1_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei8_v_f64m2_m( @@ -771,7 +771,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei8_v_f64m2_m(vfloat64m2_t *v0, vfloat64m2_t *v1, vbool32_t mask, const double *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg2ei8_v_f64m2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei8_v_f64m2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei8_v_f64m4_m( @@ -784,7 +784,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei8_v_f64m4_m(vfloat64m4_t *v0, vfloat64m4_t *v1, vbool16_t mask, const double *base, vuint8mf2_t bindex, size_t vl) { - return vloxseg2ei8_v_f64m4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei8_v_f64m4_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei8_v_i8mf8_m( @@ -797,7 +797,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei8_v_i8mf8_m(vint8mf8_t *v0, vint8mf8_t *v1, vbool64_t mask, const int8_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg2ei8_v_i8mf8_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei8_v_i8mf8_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei8_v_i8mf4_m( @@ -810,7 +810,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei8_v_i8mf4_m(vint8mf4_t *v0, vint8mf4_t *v1, vbool32_t mask, const int8_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg2ei8_v_i8mf4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei8_v_i8mf4_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei8_v_i8mf2_m( @@ -823,7 +823,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei8_v_i8mf2_m(vint8mf2_t *v0, vint8mf2_t *v1, vbool16_t mask, const int8_t *base, vuint8mf2_t bindex, size_t vl) { - return vloxseg2ei8_v_i8mf2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei8_v_i8mf2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei8_v_i8m1_m( @@ -836,7 +836,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei8_v_i8m1_m(vint8m1_t *v0, vint8m1_t *v1, vbool8_t mask, const int8_t *base, vuint8m1_t bindex, size_t vl) { - return vloxseg2ei8_v_i8m1_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei8_v_i8m1_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei8_v_i8m2_m( @@ -849,7 +849,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei8_v_i8m2_m(vint8m2_t *v0, vint8m2_t *v1, vbool4_t mask, const int8_t *base, vuint8m2_t bindex, size_t vl) { - return vloxseg2ei8_v_i8m2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei8_v_i8m2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei8_v_i8m4_m( @@ -862,7 +862,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei8_v_i8m4_m(vint8m4_t *v0, vint8m4_t *v1, vbool2_t mask, const int8_t *base, vuint8m4_t bindex, size_t vl) { - return vloxseg2ei8_v_i8m4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei8_v_i8m4_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei8_v_i16mf4_m( @@ -875,7 +875,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei8_v_i16mf4_m(vint16mf4_t *v0, vint16mf4_t *v1, vbool64_t mask, const int16_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg2ei8_v_i16mf4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei8_v_i16mf4_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei8_v_i16mf2_m( @@ -888,7 +888,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei8_v_i16mf2_m(vint16mf2_t *v0, vint16mf2_t *v1, vbool32_t mask, const int16_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg2ei8_v_i16mf2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei8_v_i16mf2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei8_v_i16m1_m( @@ -901,7 +901,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei8_v_i16m1_m(vint16m1_t *v0, vint16m1_t *v1, vbool16_t mask, const int16_t *base, vuint8mf2_t bindex, size_t vl) { - return vloxseg2ei8_v_i16m1_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei8_v_i16m1_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei8_v_i16m2_m( @@ -914,7 +914,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei8_v_i16m2_m(vint16m2_t *v0, vint16m2_t *v1, vbool8_t mask, const int16_t *base, vuint8m1_t bindex, size_t vl) { - return vloxseg2ei8_v_i16m2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei8_v_i16m2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei8_v_i16m4_m( @@ -927,7 +927,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei8_v_i16m4_m(vint16m4_t *v0, vint16m4_t *v1, vbool4_t mask, const int16_t *base, vuint8m2_t bindex, size_t vl) { - return vloxseg2ei8_v_i16m4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei8_v_i16m4_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei8_v_i32mf2_m( @@ -940,7 +940,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei8_v_i32mf2_m(vint32mf2_t *v0, vint32mf2_t *v1, vbool64_t mask, const int32_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg2ei8_v_i32mf2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei8_v_i32mf2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei8_v_i32m1_m( @@ -953,7 +953,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei8_v_i32m1_m(vint32m1_t *v0, vint32m1_t *v1, vbool32_t mask, const int32_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg2ei8_v_i32m1_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei8_v_i32m1_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei8_v_i32m2_m( @@ -966,7 +966,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei8_v_i32m2_m(vint32m2_t *v0, vint32m2_t *v1, vbool16_t mask, const int32_t *base, vuint8mf2_t bindex, size_t vl) { - return vloxseg2ei8_v_i32m2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei8_v_i32m2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei8_v_i32m4_m( @@ -979,7 +979,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei8_v_i32m4_m(vint32m4_t *v0, vint32m4_t *v1, vbool8_t mask, const int32_t *base, vuint8m1_t bindex, size_t vl) { - return vloxseg2ei8_v_i32m4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei8_v_i32m4_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei8_v_i64m1_m( @@ -992,7 +992,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei8_v_i64m1_m(vint64m1_t *v0, vint64m1_t *v1, vbool64_t mask, const int64_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg2ei8_v_i64m1_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei8_v_i64m1_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei8_v_i64m2_m( @@ -1005,7 +1005,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei8_v_i64m2_m(vint64m2_t *v0, vint64m2_t *v1, vbool32_t mask, const int64_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg2ei8_v_i64m2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei8_v_i64m2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei8_v_i64m4_m( @@ -1018,7 +1018,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei8_v_i64m4_m(vint64m4_t *v0, vint64m4_t *v1, vbool16_t mask, const int64_t *base, vuint8mf2_t bindex, size_t vl) { - return vloxseg2ei8_v_i64m4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei8_v_i64m4_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei8_v_u8mf8_m( @@ -1031,7 +1031,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei8_v_u8mf8_m(vuint8mf8_t *v0, vuint8mf8_t *v1, vbool64_t mask, const uint8_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg2ei8_v_u8mf8_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei8_v_u8mf8_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei8_v_u8mf4_m( @@ -1044,7 +1044,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei8_v_u8mf4_m(vuint8mf4_t *v0, vuint8mf4_t *v1, vbool32_t mask, const uint8_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg2ei8_v_u8mf4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei8_v_u8mf4_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei8_v_u8mf2_m( @@ -1057,7 +1057,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei8_v_u8mf2_m(vuint8mf2_t *v0, vuint8mf2_t *v1, vbool16_t mask, const uint8_t *base, vuint8mf2_t bindex, size_t vl) { - return vloxseg2ei8_v_u8mf2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei8_v_u8mf2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei8_v_u8m1_m( @@ -1070,7 +1070,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei8_v_u8m1_m(vuint8m1_t *v0, vuint8m1_t *v1, vbool8_t mask, const uint8_t *base, vuint8m1_t bindex, size_t vl) { - return vloxseg2ei8_v_u8m1_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei8_v_u8m1_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei8_v_u8m2_m( @@ -1083,7 +1083,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei8_v_u8m2_m(vuint8m2_t *v0, vuint8m2_t *v1, vbool4_t mask, const uint8_t *base, vuint8m2_t bindex, size_t vl) { - return vloxseg2ei8_v_u8m2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei8_v_u8m2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei8_v_u8m4_m( @@ -1096,7 +1096,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei8_v_u8m4_m(vuint8m4_t *v0, vuint8m4_t *v1, vbool2_t mask, const uint8_t *base, vuint8m4_t bindex, size_t vl) { - return vloxseg2ei8_v_u8m4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei8_v_u8m4_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei8_v_u16mf4_m( @@ -1109,7 +1109,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei8_v_u16mf4_m(vuint16mf4_t *v0, vuint16mf4_t *v1, vbool64_t mask, const uint16_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg2ei8_v_u16mf4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei8_v_u16mf4_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei8_v_u16mf2_m( @@ -1122,7 +1122,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei8_v_u16mf2_m(vuint16mf2_t *v0, vuint16mf2_t *v1, vbool32_t mask, const uint16_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg2ei8_v_u16mf2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei8_v_u16mf2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei8_v_u16m1_m( @@ -1135,7 +1135,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei8_v_u16m1_m(vuint16m1_t *v0, vuint16m1_t *v1, vbool16_t mask, const uint16_t *base, vuint8mf2_t bindex, size_t vl) { - return vloxseg2ei8_v_u16m1_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei8_v_u16m1_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei8_v_u16m2_m( @@ -1148,7 +1148,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei8_v_u16m2_m(vuint16m2_t *v0, vuint16m2_t *v1, vbool8_t mask, const uint16_t *base, vuint8m1_t bindex, size_t vl) { - return vloxseg2ei8_v_u16m2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei8_v_u16m2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei8_v_u16m4_m( @@ -1161,7 +1161,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei8_v_u16m4_m(vuint16m4_t *v0, vuint16m4_t *v1, vbool4_t mask, const uint16_t *base, vuint8m2_t bindex, size_t vl) { - return vloxseg2ei8_v_u16m4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei8_v_u16m4_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei8_v_u32mf2_m( @@ -1174,7 +1174,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei8_v_u32mf2_m(vuint32mf2_t *v0, vuint32mf2_t *v1, vbool64_t mask, const uint32_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg2ei8_v_u32mf2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei8_v_u32mf2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei8_v_u32m1_m( @@ -1187,7 +1187,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei8_v_u32m1_m(vuint32m1_t *v0, vuint32m1_t *v1, vbool32_t mask, const uint32_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg2ei8_v_u32m1_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei8_v_u32m1_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei8_v_u32m2_m( @@ -1200,7 +1200,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei8_v_u32m2_m(vuint32m2_t *v0, vuint32m2_t *v1, vbool16_t mask, const uint32_t *base, vuint8mf2_t bindex, size_t vl) { - return vloxseg2ei8_v_u32m2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei8_v_u32m2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei8_v_u32m4_m( @@ -1213,7 +1213,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei8_v_u32m4_m(vuint32m4_t *v0, vuint32m4_t *v1, vbool8_t mask, const uint32_t *base, vuint8m1_t bindex, size_t vl) { - return vloxseg2ei8_v_u32m4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei8_v_u32m4_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei8_v_u64m1_m( @@ -1226,7 +1226,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei8_v_u64m1_m(vuint64m1_t *v0, vuint64m1_t *v1, vbool64_t mask, const uint64_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg2ei8_v_u64m1_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei8_v_u64m1_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei8_v_u64m2_m( @@ -1239,7 +1239,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei8_v_u64m2_m(vuint64m2_t *v0, vuint64m2_t *v1, vbool32_t mask, const uint64_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg2ei8_v_u64m2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei8_v_u64m2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg2ei8_v_u64m4_m( @@ -1252,6 +1252,6 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg2ei8_v_u64m4_m(vuint64m4_t *v0, vuint64m4_t *v1, vbool16_t mask, const uint64_t *base, vuint8mf2_t bindex, size_t vl) { - return vloxseg2ei8_v_u64m4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vloxseg2ei8_v_u64m4_m(v0, v1, mask, base, bindex, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg3ei16.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg3ei16.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg3ei16.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg3ei16.c @@ -19,7 +19,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei16_v_f16mf4(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, const _Float16 *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg3ei16_v_f16mf4(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei16_v_f16mf4(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei16_v_f16mf2( @@ -34,7 +34,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei16_v_f16mf2(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, const _Float16 *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg3ei16_v_f16mf2(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei16_v_f16mf2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei16_v_f16m1( @@ -49,7 +49,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei16_v_f16m1(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, const _Float16 *base, vuint16m1_t bindex, size_t vl) { - return vloxseg3ei16_v_f16m1(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei16_v_f16m1(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei16_v_f16m2( @@ -64,7 +64,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei16_v_f16m2(vfloat16m2_t *v0, vfloat16m2_t *v1, vfloat16m2_t *v2, const _Float16 *base, vuint16m2_t bindex, size_t vl) { - return vloxseg3ei16_v_f16m2(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei16_v_f16m2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei16_v_f32mf2( @@ -79,7 +79,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei16_v_f32mf2(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, const float *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg3ei16_v_f32mf2(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei16_v_f32mf2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei16_v_f32m1( @@ -94,7 +94,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei16_v_f32m1(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, const float *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg3ei16_v_f32m1(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei16_v_f32m1(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei16_v_f32m2( @@ -109,7 +109,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei16_v_f32m2(vfloat32m2_t *v0, vfloat32m2_t *v1, vfloat32m2_t *v2, const float *base, vuint16m1_t bindex, size_t vl) { - return vloxseg3ei16_v_f32m2(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei16_v_f32m2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei16_v_f64m1( @@ -124,7 +124,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei16_v_f64m1(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, const double *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg3ei16_v_f64m1(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei16_v_f64m1(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei16_v_f64m2( @@ -139,7 +139,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei16_v_f64m2(vfloat64m2_t *v0, vfloat64m2_t *v1, vfloat64m2_t *v2, const double *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg3ei16_v_f64m2(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei16_v_f64m2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei16_v_i8mf8( @@ -154,7 +154,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei16_v_i8mf8(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, const int8_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg3ei16_v_i8mf8(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei16_v_i8mf8(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei16_v_i8mf4( @@ -169,7 +169,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei16_v_i8mf4(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, const int8_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg3ei16_v_i8mf4(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei16_v_i8mf4(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei16_v_i8mf2( @@ -184,7 +184,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei16_v_i8mf2(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, const int8_t *base, vuint16m1_t bindex, size_t vl) { - return vloxseg3ei16_v_i8mf2(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei16_v_i8mf2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei16_v_i8m1( @@ -199,7 +199,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei16_v_i8m1(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, const int8_t *base, vuint16m2_t bindex, size_t vl) { - return vloxseg3ei16_v_i8m1(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei16_v_i8m1(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei16_v_i8m2( @@ -214,7 +214,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei16_v_i8m2(vint8m2_t *v0, vint8m2_t *v1, vint8m2_t *v2, const int8_t *base, vuint16m4_t bindex, size_t vl) { - return vloxseg3ei16_v_i8m2(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei16_v_i8m2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei16_v_i16mf4( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei16_v_i16mf4(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, const int16_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg3ei16_v_i16mf4(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei16_v_i16mf4(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei16_v_i16mf2( @@ -244,7 +244,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei16_v_i16mf2(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, const int16_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg3ei16_v_i16mf2(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei16_v_i16mf2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei16_v_i16m1( @@ -259,7 +259,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei16_v_i16m1(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, const int16_t *base, vuint16m1_t bindex, size_t vl) { - return vloxseg3ei16_v_i16m1(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei16_v_i16m1(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei16_v_i16m2( @@ -274,7 +274,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei16_v_i16m2(vint16m2_t *v0, vint16m2_t *v1, vint16m2_t *v2, const int16_t *base, vuint16m2_t bindex, size_t vl) { - return vloxseg3ei16_v_i16m2(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei16_v_i16m2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei16_v_i32mf2( @@ -289,7 +289,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei16_v_i32mf2(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, const int32_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg3ei16_v_i32mf2(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei16_v_i32mf2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei16_v_i32m1( @@ -304,7 +304,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei16_v_i32m1(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, const int32_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg3ei16_v_i32m1(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei16_v_i32m1(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei16_v_i32m2( @@ -319,7 +319,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei16_v_i32m2(vint32m2_t *v0, vint32m2_t *v1, vint32m2_t *v2, const int32_t *base, vuint16m1_t bindex, size_t vl) { - return vloxseg3ei16_v_i32m2(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei16_v_i32m2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei16_v_i64m1( @@ -334,7 +334,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei16_v_i64m1(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, const int64_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg3ei16_v_i64m1(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei16_v_i64m1(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei16_v_i64m2( @@ -349,7 +349,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei16_v_i64m2(vint64m2_t *v0, vint64m2_t *v1, vint64m2_t *v2, const int64_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg3ei16_v_i64m2(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei16_v_i64m2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei16_v_u8mf8( @@ -364,7 +364,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei16_v_u8mf8(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, const uint8_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg3ei16_v_u8mf8(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei16_v_u8mf8(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei16_v_u8mf4( @@ -379,7 +379,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei16_v_u8mf4(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, const uint8_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg3ei16_v_u8mf4(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei16_v_u8mf4(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei16_v_u8mf2( @@ -394,7 +394,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei16_v_u8mf2(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, const uint8_t *base, vuint16m1_t bindex, size_t vl) { - return vloxseg3ei16_v_u8mf2(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei16_v_u8mf2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei16_v_u8m1( @@ -409,7 +409,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei16_v_u8m1(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, const uint8_t *base, vuint16m2_t bindex, size_t vl) { - return vloxseg3ei16_v_u8m1(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei16_v_u8m1(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei16_v_u8m2( @@ -424,7 +424,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei16_v_u8m2(vuint8m2_t *v0, vuint8m2_t *v1, vuint8m2_t *v2, const uint8_t *base, vuint16m4_t bindex, size_t vl) { - return vloxseg3ei16_v_u8m2(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei16_v_u8m2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei16_v_u16mf4( @@ -439,7 +439,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei16_v_u16mf4(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, const uint16_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg3ei16_v_u16mf4(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei16_v_u16mf4(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei16_v_u16mf2( @@ -454,7 +454,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei16_v_u16mf2(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, const uint16_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg3ei16_v_u16mf2(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei16_v_u16mf2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei16_v_u16m1( @@ -469,7 +469,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei16_v_u16m1(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, const uint16_t *base, vuint16m1_t bindex, size_t vl) { - return vloxseg3ei16_v_u16m1(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei16_v_u16m1(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei16_v_u16m2( @@ -484,7 +484,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei16_v_u16m2(vuint16m2_t *v0, vuint16m2_t *v1, vuint16m2_t *v2, const uint16_t *base, vuint16m2_t bindex, size_t vl) { - return vloxseg3ei16_v_u16m2(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei16_v_u16m2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei16_v_u32mf2( @@ -499,7 +499,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei16_v_u32mf2(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, const uint32_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg3ei16_v_u32mf2(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei16_v_u32mf2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei16_v_u32m1( @@ -514,7 +514,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei16_v_u32m1(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, const uint32_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg3ei16_v_u32m1(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei16_v_u32m1(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei16_v_u32m2( @@ -529,7 +529,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei16_v_u32m2(vuint32m2_t *v0, vuint32m2_t *v1, vuint32m2_t *v2, const uint32_t *base, vuint16m1_t bindex, size_t vl) { - return vloxseg3ei16_v_u32m2(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei16_v_u32m2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei16_v_u64m1( @@ -544,7 +544,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei16_v_u64m1(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, const uint64_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg3ei16_v_u64m1(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei16_v_u64m1(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei16_v_u64m2( @@ -559,7 +559,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei16_v_u64m2(vuint64m2_t *v0, vuint64m2_t *v1, vuint64m2_t *v2, const uint64_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg3ei16_v_u64m2(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei16_v_u64m2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei16_v_f16mf4_m( @@ -574,7 +574,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei16_v_f16mf4_m(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vbool64_t mask, const _Float16 *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg3ei16_v_f16mf4_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei16_v_f16mf4_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei16_v_f16mf2_m( @@ -589,7 +589,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei16_v_f16mf2_m(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vbool32_t mask, const _Float16 *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg3ei16_v_f16mf2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei16_v_f16mf2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei16_v_f16m1_m( @@ -604,7 +604,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei16_v_f16m1_m(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vbool16_t mask, const _Float16 *base, vuint16m1_t bindex, size_t vl) { - return vloxseg3ei16_v_f16m1_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei16_v_f16m1_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei16_v_f16m2_m( @@ -619,7 +619,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei16_v_f16m2_m(vfloat16m2_t *v0, vfloat16m2_t *v1, vfloat16m2_t *v2, vbool8_t mask, const _Float16 *base, vuint16m2_t bindex, size_t vl) { - return vloxseg3ei16_v_f16m2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei16_v_f16m2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei16_v_f32mf2_m( @@ -634,7 +634,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei16_v_f32mf2_m(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vbool64_t mask, const float *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg3ei16_v_f32mf2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei16_v_f32mf2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei16_v_f32m1_m( @@ -649,7 +649,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei16_v_f32m1_m(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vbool32_t mask, const float *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg3ei16_v_f32m1_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei16_v_f32m1_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei16_v_f32m2_m( @@ -664,7 +664,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei16_v_f32m2_m(vfloat32m2_t *v0, vfloat32m2_t *v1, vfloat32m2_t *v2, vbool16_t mask, const float *base, vuint16m1_t bindex, size_t vl) { - return vloxseg3ei16_v_f32m2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei16_v_f32m2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei16_v_f64m1_m( @@ -679,7 +679,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei16_v_f64m1_m(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vbool64_t mask, const double *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg3ei16_v_f64m1_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei16_v_f64m1_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei16_v_f64m2_m( @@ -694,7 +694,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei16_v_f64m2_m(vfloat64m2_t *v0, vfloat64m2_t *v1, vfloat64m2_t *v2, vbool32_t mask, const double *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg3ei16_v_f64m2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei16_v_f64m2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei16_v_i8mf8_m( @@ -709,7 +709,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei16_v_i8mf8_m(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vbool64_t mask, const int8_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg3ei16_v_i8mf8_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei16_v_i8mf8_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei16_v_i8mf4_m( @@ -724,7 +724,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei16_v_i8mf4_m(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vbool32_t mask, const int8_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg3ei16_v_i8mf4_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei16_v_i8mf4_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei16_v_i8mf2_m( @@ -739,7 +739,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei16_v_i8mf2_m(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vbool16_t mask, const int8_t *base, vuint16m1_t bindex, size_t vl) { - return vloxseg3ei16_v_i8mf2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei16_v_i8mf2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei16_v_i8m1_m( @@ -754,7 +754,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei16_v_i8m1_m(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vbool8_t mask, const int8_t *base, vuint16m2_t bindex, size_t vl) { - return vloxseg3ei16_v_i8m1_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei16_v_i8m1_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei16_v_i8m2_m( @@ -769,7 +769,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei16_v_i8m2_m(vint8m2_t *v0, vint8m2_t *v1, vint8m2_t *v2, vbool4_t mask, const int8_t *base, vuint16m4_t bindex, size_t vl) { - return vloxseg3ei16_v_i8m2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei16_v_i8m2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei16_v_i16mf4_m( @@ -784,7 +784,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei16_v_i16mf4_m(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vbool64_t mask, const int16_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg3ei16_v_i16mf4_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei16_v_i16mf4_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei16_v_i16mf2_m( @@ -799,7 +799,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei16_v_i16mf2_m(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vbool32_t mask, const int16_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg3ei16_v_i16mf2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei16_v_i16mf2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei16_v_i16m1_m( @@ -814,7 +814,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei16_v_i16m1_m(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vbool16_t mask, const int16_t *base, vuint16m1_t bindex, size_t vl) { - return vloxseg3ei16_v_i16m1_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei16_v_i16m1_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei16_v_i16m2_m( @@ -829,7 +829,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei16_v_i16m2_m(vint16m2_t *v0, vint16m2_t *v1, vint16m2_t *v2, vbool8_t mask, const int16_t *base, vuint16m2_t bindex, size_t vl) { - return vloxseg3ei16_v_i16m2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei16_v_i16m2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei16_v_i32mf2_m( @@ -844,7 +844,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei16_v_i32mf2_m(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vbool64_t mask, const int32_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg3ei16_v_i32mf2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei16_v_i32mf2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei16_v_i32m1_m( @@ -859,7 +859,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei16_v_i32m1_m(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vbool32_t mask, const int32_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg3ei16_v_i32m1_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei16_v_i32m1_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei16_v_i32m2_m( @@ -874,7 +874,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei16_v_i32m2_m(vint32m2_t *v0, vint32m2_t *v1, vint32m2_t *v2, vbool16_t mask, const int32_t *base, vuint16m1_t bindex, size_t vl) { - return vloxseg3ei16_v_i32m2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei16_v_i32m2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei16_v_i64m1_m( @@ -889,7 +889,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei16_v_i64m1_m(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vbool64_t mask, const int64_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg3ei16_v_i64m1_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei16_v_i64m1_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei16_v_i64m2_m( @@ -904,7 +904,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei16_v_i64m2_m(vint64m2_t *v0, vint64m2_t *v1, vint64m2_t *v2, vbool32_t mask, const int64_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg3ei16_v_i64m2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei16_v_i64m2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei16_v_u8mf8_m( @@ -919,7 +919,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei16_v_u8mf8_m(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vbool64_t mask, const uint8_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg3ei16_v_u8mf8_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei16_v_u8mf8_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei16_v_u8mf4_m( @@ -934,7 +934,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei16_v_u8mf4_m(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vbool32_t mask, const uint8_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg3ei16_v_u8mf4_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei16_v_u8mf4_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei16_v_u8mf2_m( @@ -949,7 +949,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei16_v_u8mf2_m(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vbool16_t mask, const uint8_t *base, vuint16m1_t bindex, size_t vl) { - return vloxseg3ei16_v_u8mf2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei16_v_u8mf2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei16_v_u8m1_m( @@ -964,7 +964,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei16_v_u8m1_m(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vbool8_t mask, const uint8_t *base, vuint16m2_t bindex, size_t vl) { - return vloxseg3ei16_v_u8m1_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei16_v_u8m1_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei16_v_u8m2_m( @@ -979,7 +979,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei16_v_u8m2_m(vuint8m2_t *v0, vuint8m2_t *v1, vuint8m2_t *v2, vbool4_t mask, const uint8_t *base, vuint16m4_t bindex, size_t vl) { - return vloxseg3ei16_v_u8m2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei16_v_u8m2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei16_v_u16mf4_m( @@ -994,7 +994,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei16_v_u16mf4_m(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vbool64_t mask, const uint16_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg3ei16_v_u16mf4_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei16_v_u16mf4_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei16_v_u16mf2_m( @@ -1009,7 +1009,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei16_v_u16mf2_m(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vbool32_t mask, const uint16_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg3ei16_v_u16mf2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei16_v_u16mf2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei16_v_u16m1_m( @@ -1024,7 +1024,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei16_v_u16m1_m(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vbool16_t mask, const uint16_t *base, vuint16m1_t bindex, size_t vl) { - return vloxseg3ei16_v_u16m1_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei16_v_u16m1_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei16_v_u16m2_m( @@ -1039,7 +1039,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei16_v_u16m2_m(vuint16m2_t *v0, vuint16m2_t *v1, vuint16m2_t *v2, vbool8_t mask, const uint16_t *base, vuint16m2_t bindex, size_t vl) { - return vloxseg3ei16_v_u16m2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei16_v_u16m2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei16_v_u32mf2_m( @@ -1054,7 +1054,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei16_v_u32mf2_m(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vbool64_t mask, const uint32_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg3ei16_v_u32mf2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei16_v_u32mf2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei16_v_u32m1_m( @@ -1069,7 +1069,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei16_v_u32m1_m(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vbool32_t mask, const uint32_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg3ei16_v_u32m1_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei16_v_u32m1_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei16_v_u32m2_m( @@ -1084,7 +1084,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei16_v_u32m2_m(vuint32m2_t *v0, vuint32m2_t *v1, vuint32m2_t *v2, vbool16_t mask, const uint32_t *base, vuint16m1_t bindex, size_t vl) { - return vloxseg3ei16_v_u32m2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei16_v_u32m2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei16_v_u64m1_m( @@ -1099,7 +1099,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei16_v_u64m1_m(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vbool64_t mask, const uint64_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg3ei16_v_u64m1_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei16_v_u64m1_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei16_v_u64m2_m( @@ -1114,6 +1114,6 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei16_v_u64m2_m(vuint64m2_t *v0, vuint64m2_t *v1, vuint64m2_t *v2, vbool32_t mask, const uint64_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg3ei16_v_u64m2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei16_v_u64m2_m(v0, v1, v2, mask, base, bindex, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg3ei32.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg3ei32.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg3ei32.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg3ei32.c @@ -19,7 +19,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei32_v_f16mf4(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, const _Float16 *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg3ei32_v_f16mf4(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei32_v_f16mf4(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei32_v_f16mf2( @@ -34,7 +34,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei32_v_f16mf2(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, const _Float16 *base, vuint32m1_t bindex, size_t vl) { - return vloxseg3ei32_v_f16mf2(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei32_v_f16mf2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei32_v_f16m1( @@ -49,7 +49,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei32_v_f16m1(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, const _Float16 *base, vuint32m2_t bindex, size_t vl) { - return vloxseg3ei32_v_f16m1(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei32_v_f16m1(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei32_v_f16m2( @@ -64,7 +64,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei32_v_f16m2(vfloat16m2_t *v0, vfloat16m2_t *v1, vfloat16m2_t *v2, const _Float16 *base, vuint32m4_t bindex, size_t vl) { - return vloxseg3ei32_v_f16m2(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei32_v_f16m2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei32_v_f32mf2( @@ -79,7 +79,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei32_v_f32mf2(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, const float *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg3ei32_v_f32mf2(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei32_v_f32mf2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei32_v_f32m1( @@ -94,7 +94,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei32_v_f32m1(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, const float *base, vuint32m1_t bindex, size_t vl) { - return vloxseg3ei32_v_f32m1(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei32_v_f32m1(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei32_v_f32m2( @@ -109,7 +109,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei32_v_f32m2(vfloat32m2_t *v0, vfloat32m2_t *v1, vfloat32m2_t *v2, const float *base, vuint32m2_t bindex, size_t vl) { - return vloxseg3ei32_v_f32m2(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei32_v_f32m2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei32_v_f64m1( @@ -124,7 +124,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei32_v_f64m1(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, const double *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg3ei32_v_f64m1(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei32_v_f64m1(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei32_v_f64m2( @@ -139,7 +139,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei32_v_f64m2(vfloat64m2_t *v0, vfloat64m2_t *v1, vfloat64m2_t *v2, const double *base, vuint32m1_t bindex, size_t vl) { - return vloxseg3ei32_v_f64m2(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei32_v_f64m2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei32_v_i8mf8( @@ -154,7 +154,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei32_v_i8mf8(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, const int8_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg3ei32_v_i8mf8(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei32_v_i8mf8(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei32_v_i8mf4( @@ -169,7 +169,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei32_v_i8mf4(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, const int8_t *base, vuint32m1_t bindex, size_t vl) { - return vloxseg3ei32_v_i8mf4(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei32_v_i8mf4(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei32_v_i8mf2( @@ -184,7 +184,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei32_v_i8mf2(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, const int8_t *base, vuint32m2_t bindex, size_t vl) { - return vloxseg3ei32_v_i8mf2(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei32_v_i8mf2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei32_v_i8m1( @@ -199,7 +199,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei32_v_i8m1(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, const int8_t *base, vuint32m4_t bindex, size_t vl) { - return vloxseg3ei32_v_i8m1(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei32_v_i8m1(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei32_v_i8m2( @@ -214,7 +214,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei32_v_i8m2(vint8m2_t *v0, vint8m2_t *v1, vint8m2_t *v2, const int8_t *base, vuint32m8_t bindex, size_t vl) { - return vloxseg3ei32_v_i8m2(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei32_v_i8m2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei32_v_i16mf4( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei32_v_i16mf4(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, const int16_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg3ei32_v_i16mf4(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei32_v_i16mf4(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei32_v_i16mf2( @@ -244,7 +244,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei32_v_i16mf2(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, const int16_t *base, vuint32m1_t bindex, size_t vl) { - return vloxseg3ei32_v_i16mf2(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei32_v_i16mf2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei32_v_i16m1( @@ -259,7 +259,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei32_v_i16m1(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, const int16_t *base, vuint32m2_t bindex, size_t vl) { - return vloxseg3ei32_v_i16m1(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei32_v_i16m1(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei32_v_i16m2( @@ -274,7 +274,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei32_v_i16m2(vint16m2_t *v0, vint16m2_t *v1, vint16m2_t *v2, const int16_t *base, vuint32m4_t bindex, size_t vl) { - return vloxseg3ei32_v_i16m2(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei32_v_i16m2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei32_v_i32mf2( @@ -289,7 +289,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei32_v_i32mf2(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, const int32_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg3ei32_v_i32mf2(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei32_v_i32mf2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei32_v_i32m1( @@ -304,7 +304,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei32_v_i32m1(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, const int32_t *base, vuint32m1_t bindex, size_t vl) { - return vloxseg3ei32_v_i32m1(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei32_v_i32m1(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei32_v_i32m2( @@ -319,7 +319,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei32_v_i32m2(vint32m2_t *v0, vint32m2_t *v1, vint32m2_t *v2, const int32_t *base, vuint32m2_t bindex, size_t vl) { - return vloxseg3ei32_v_i32m2(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei32_v_i32m2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei32_v_i64m1( @@ -334,7 +334,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei32_v_i64m1(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, const int64_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg3ei32_v_i64m1(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei32_v_i64m1(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei32_v_i64m2( @@ -349,7 +349,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei32_v_i64m2(vint64m2_t *v0, vint64m2_t *v1, vint64m2_t *v2, const int64_t *base, vuint32m1_t bindex, size_t vl) { - return vloxseg3ei32_v_i64m2(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei32_v_i64m2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei32_v_u8mf8( @@ -364,7 +364,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei32_v_u8mf8(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, const uint8_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg3ei32_v_u8mf8(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei32_v_u8mf8(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei32_v_u8mf4( @@ -379,7 +379,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei32_v_u8mf4(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, const uint8_t *base, vuint32m1_t bindex, size_t vl) { - return vloxseg3ei32_v_u8mf4(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei32_v_u8mf4(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei32_v_u8mf2( @@ -394,7 +394,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei32_v_u8mf2(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, const uint8_t *base, vuint32m2_t bindex, size_t vl) { - return vloxseg3ei32_v_u8mf2(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei32_v_u8mf2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei32_v_u8m1( @@ -409,7 +409,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei32_v_u8m1(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, const uint8_t *base, vuint32m4_t bindex, size_t vl) { - return vloxseg3ei32_v_u8m1(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei32_v_u8m1(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei32_v_u8m2( @@ -424,7 +424,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei32_v_u8m2(vuint8m2_t *v0, vuint8m2_t *v1, vuint8m2_t *v2, const uint8_t *base, vuint32m8_t bindex, size_t vl) { - return vloxseg3ei32_v_u8m2(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei32_v_u8m2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei32_v_u16mf4( @@ -439,7 +439,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei32_v_u16mf4(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, const uint16_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg3ei32_v_u16mf4(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei32_v_u16mf4(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei32_v_u16mf2( @@ -454,7 +454,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei32_v_u16mf2(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, const uint16_t *base, vuint32m1_t bindex, size_t vl) { - return vloxseg3ei32_v_u16mf2(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei32_v_u16mf2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei32_v_u16m1( @@ -469,7 +469,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei32_v_u16m1(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, const uint16_t *base, vuint32m2_t bindex, size_t vl) { - return vloxseg3ei32_v_u16m1(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei32_v_u16m1(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei32_v_u16m2( @@ -484,7 +484,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei32_v_u16m2(vuint16m2_t *v0, vuint16m2_t *v1, vuint16m2_t *v2, const uint16_t *base, vuint32m4_t bindex, size_t vl) { - return vloxseg3ei32_v_u16m2(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei32_v_u16m2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei32_v_u32mf2( @@ -499,7 +499,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei32_v_u32mf2(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, const uint32_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg3ei32_v_u32mf2(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei32_v_u32mf2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei32_v_u32m1( @@ -514,7 +514,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei32_v_u32m1(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, const uint32_t *base, vuint32m1_t bindex, size_t vl) { - return vloxseg3ei32_v_u32m1(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei32_v_u32m1(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei32_v_u32m2( @@ -529,7 +529,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei32_v_u32m2(vuint32m2_t *v0, vuint32m2_t *v1, vuint32m2_t *v2, const uint32_t *base, vuint32m2_t bindex, size_t vl) { - return vloxseg3ei32_v_u32m2(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei32_v_u32m2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei32_v_u64m1( @@ -544,7 +544,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei32_v_u64m1(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, const uint64_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg3ei32_v_u64m1(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei32_v_u64m1(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei32_v_u64m2( @@ -559,7 +559,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei32_v_u64m2(vuint64m2_t *v0, vuint64m2_t *v1, vuint64m2_t *v2, const uint64_t *base, vuint32m1_t bindex, size_t vl) { - return vloxseg3ei32_v_u64m2(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei32_v_u64m2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei32_v_f16mf4_m( @@ -574,7 +574,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei32_v_f16mf4_m(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vbool64_t mask, const _Float16 *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg3ei32_v_f16mf4_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei32_v_f16mf4_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei32_v_f16mf2_m( @@ -589,7 +589,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei32_v_f16mf2_m(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vbool32_t mask, const _Float16 *base, vuint32m1_t bindex, size_t vl) { - return vloxseg3ei32_v_f16mf2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei32_v_f16mf2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei32_v_f16m1_m( @@ -604,7 +604,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei32_v_f16m1_m(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vbool16_t mask, const _Float16 *base, vuint32m2_t bindex, size_t vl) { - return vloxseg3ei32_v_f16m1_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei32_v_f16m1_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei32_v_f16m2_m( @@ -619,7 +619,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei32_v_f16m2_m(vfloat16m2_t *v0, vfloat16m2_t *v1, vfloat16m2_t *v2, vbool8_t mask, const _Float16 *base, vuint32m4_t bindex, size_t vl) { - return vloxseg3ei32_v_f16m2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei32_v_f16m2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei32_v_f32mf2_m( @@ -634,7 +634,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei32_v_f32mf2_m(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vbool64_t mask, const float *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg3ei32_v_f32mf2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei32_v_f32mf2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei32_v_f32m1_m( @@ -649,7 +649,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei32_v_f32m1_m(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vbool32_t mask, const float *base, vuint32m1_t bindex, size_t vl) { - return vloxseg3ei32_v_f32m1_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei32_v_f32m1_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei32_v_f32m2_m( @@ -664,7 +664,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei32_v_f32m2_m(vfloat32m2_t *v0, vfloat32m2_t *v1, vfloat32m2_t *v2, vbool16_t mask, const float *base, vuint32m2_t bindex, size_t vl) { - return vloxseg3ei32_v_f32m2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei32_v_f32m2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei32_v_f64m1_m( @@ -679,7 +679,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei32_v_f64m1_m(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vbool64_t mask, const double *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg3ei32_v_f64m1_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei32_v_f64m1_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei32_v_f64m2_m( @@ -694,7 +694,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei32_v_f64m2_m(vfloat64m2_t *v0, vfloat64m2_t *v1, vfloat64m2_t *v2, vbool32_t mask, const double *base, vuint32m1_t bindex, size_t vl) { - return vloxseg3ei32_v_f64m2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei32_v_f64m2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei32_v_i8mf8_m( @@ -709,7 +709,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei32_v_i8mf8_m(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vbool64_t mask, const int8_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg3ei32_v_i8mf8_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei32_v_i8mf8_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei32_v_i8mf4_m( @@ -724,7 +724,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei32_v_i8mf4_m(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vbool32_t mask, const int8_t *base, vuint32m1_t bindex, size_t vl) { - return vloxseg3ei32_v_i8mf4_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei32_v_i8mf4_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei32_v_i8mf2_m( @@ -739,7 +739,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei32_v_i8mf2_m(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vbool16_t mask, const int8_t *base, vuint32m2_t bindex, size_t vl) { - return vloxseg3ei32_v_i8mf2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei32_v_i8mf2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei32_v_i8m1_m( @@ -754,7 +754,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei32_v_i8m1_m(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vbool8_t mask, const int8_t *base, vuint32m4_t bindex, size_t vl) { - return vloxseg3ei32_v_i8m1_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei32_v_i8m1_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei32_v_i8m2_m( @@ -769,7 +769,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei32_v_i8m2_m(vint8m2_t *v0, vint8m2_t *v1, vint8m2_t *v2, vbool4_t mask, const int8_t *base, vuint32m8_t bindex, size_t vl) { - return vloxseg3ei32_v_i8m2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei32_v_i8m2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei32_v_i16mf4_m( @@ -784,7 +784,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei32_v_i16mf4_m(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vbool64_t mask, const int16_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg3ei32_v_i16mf4_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei32_v_i16mf4_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei32_v_i16mf2_m( @@ -799,7 +799,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei32_v_i16mf2_m(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vbool32_t mask, const int16_t *base, vuint32m1_t bindex, size_t vl) { - return vloxseg3ei32_v_i16mf2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei32_v_i16mf2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei32_v_i16m1_m( @@ -814,7 +814,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei32_v_i16m1_m(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vbool16_t mask, const int16_t *base, vuint32m2_t bindex, size_t vl) { - return vloxseg3ei32_v_i16m1_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei32_v_i16m1_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei32_v_i16m2_m( @@ -829,7 +829,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei32_v_i16m2_m(vint16m2_t *v0, vint16m2_t *v1, vint16m2_t *v2, vbool8_t mask, const int16_t *base, vuint32m4_t bindex, size_t vl) { - return vloxseg3ei32_v_i16m2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei32_v_i16m2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei32_v_i32mf2_m( @@ -844,7 +844,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei32_v_i32mf2_m(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vbool64_t mask, const int32_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg3ei32_v_i32mf2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei32_v_i32mf2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei32_v_i32m1_m( @@ -859,7 +859,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei32_v_i32m1_m(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vbool32_t mask, const int32_t *base, vuint32m1_t bindex, size_t vl) { - return vloxseg3ei32_v_i32m1_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei32_v_i32m1_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei32_v_i32m2_m( @@ -874,7 +874,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei32_v_i32m2_m(vint32m2_t *v0, vint32m2_t *v1, vint32m2_t *v2, vbool16_t mask, const int32_t *base, vuint32m2_t bindex, size_t vl) { - return vloxseg3ei32_v_i32m2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei32_v_i32m2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei32_v_i64m1_m( @@ -889,7 +889,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei32_v_i64m1_m(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vbool64_t mask, const int64_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg3ei32_v_i64m1_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei32_v_i64m1_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei32_v_i64m2_m( @@ -904,7 +904,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei32_v_i64m2_m(vint64m2_t *v0, vint64m2_t *v1, vint64m2_t *v2, vbool32_t mask, const int64_t *base, vuint32m1_t bindex, size_t vl) { - return vloxseg3ei32_v_i64m2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei32_v_i64m2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei32_v_u8mf8_m( @@ -919,7 +919,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei32_v_u8mf8_m(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vbool64_t mask, const uint8_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg3ei32_v_u8mf8_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei32_v_u8mf8_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei32_v_u8mf4_m( @@ -934,7 +934,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei32_v_u8mf4_m(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vbool32_t mask, const uint8_t *base, vuint32m1_t bindex, size_t vl) { - return vloxseg3ei32_v_u8mf4_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei32_v_u8mf4_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei32_v_u8mf2_m( @@ -949,7 +949,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei32_v_u8mf2_m(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vbool16_t mask, const uint8_t *base, vuint32m2_t bindex, size_t vl) { - return vloxseg3ei32_v_u8mf2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei32_v_u8mf2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei32_v_u8m1_m( @@ -964,7 +964,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei32_v_u8m1_m(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vbool8_t mask, const uint8_t *base, vuint32m4_t bindex, size_t vl) { - return vloxseg3ei32_v_u8m1_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei32_v_u8m1_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei32_v_u8m2_m( @@ -979,7 +979,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei32_v_u8m2_m(vuint8m2_t *v0, vuint8m2_t *v1, vuint8m2_t *v2, vbool4_t mask, const uint8_t *base, vuint32m8_t bindex, size_t vl) { - return vloxseg3ei32_v_u8m2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei32_v_u8m2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei32_v_u16mf4_m( @@ -994,7 +994,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei32_v_u16mf4_m(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vbool64_t mask, const uint16_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg3ei32_v_u16mf4_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei32_v_u16mf4_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei32_v_u16mf2_m( @@ -1009,7 +1009,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei32_v_u16mf2_m(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vbool32_t mask, const uint16_t *base, vuint32m1_t bindex, size_t vl) { - return vloxseg3ei32_v_u16mf2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei32_v_u16mf2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei32_v_u16m1_m( @@ -1024,7 +1024,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei32_v_u16m1_m(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vbool16_t mask, const uint16_t *base, vuint32m2_t bindex, size_t vl) { - return vloxseg3ei32_v_u16m1_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei32_v_u16m1_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei32_v_u16m2_m( @@ -1039,7 +1039,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei32_v_u16m2_m(vuint16m2_t *v0, vuint16m2_t *v1, vuint16m2_t *v2, vbool8_t mask, const uint16_t *base, vuint32m4_t bindex, size_t vl) { - return vloxseg3ei32_v_u16m2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei32_v_u16m2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei32_v_u32mf2_m( @@ -1054,7 +1054,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei32_v_u32mf2_m(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vbool64_t mask, const uint32_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg3ei32_v_u32mf2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei32_v_u32mf2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei32_v_u32m1_m( @@ -1069,7 +1069,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei32_v_u32m1_m(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vbool32_t mask, const uint32_t *base, vuint32m1_t bindex, size_t vl) { - return vloxseg3ei32_v_u32m1_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei32_v_u32m1_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei32_v_u32m2_m( @@ -1084,7 +1084,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei32_v_u32m2_m(vuint32m2_t *v0, vuint32m2_t *v1, vuint32m2_t *v2, vbool16_t mask, const uint32_t *base, vuint32m2_t bindex, size_t vl) { - return vloxseg3ei32_v_u32m2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei32_v_u32m2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei32_v_u64m1_m( @@ -1099,7 +1099,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei32_v_u64m1_m(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vbool64_t mask, const uint64_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg3ei32_v_u64m1_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei32_v_u64m1_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei32_v_u64m2_m( @@ -1114,6 +1114,6 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei32_v_u64m2_m(vuint64m2_t *v0, vuint64m2_t *v1, vuint64m2_t *v2, vbool32_t mask, const uint64_t *base, vuint32m1_t bindex, size_t vl) { - return vloxseg3ei32_v_u64m2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei32_v_u64m2_m(v0, v1, v2, mask, base, bindex, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg3ei64.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg3ei64.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg3ei64.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg3ei64.c @@ -19,7 +19,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei64_v_f16mf4(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, const _Float16 *base, vuint64m1_t bindex, size_t vl) { - return vloxseg3ei64_v_f16mf4(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei64_v_f16mf4(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei64_v_f16mf2( @@ -34,7 +34,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei64_v_f16mf2(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, const _Float16 *base, vuint64m2_t bindex, size_t vl) { - return vloxseg3ei64_v_f16mf2(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei64_v_f16mf2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei64_v_f16m1( @@ -49,7 +49,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei64_v_f16m1(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, const _Float16 *base, vuint64m4_t bindex, size_t vl) { - return vloxseg3ei64_v_f16m1(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei64_v_f16m1(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei64_v_f16m2( @@ -64,7 +64,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei64_v_f16m2(vfloat16m2_t *v0, vfloat16m2_t *v1, vfloat16m2_t *v2, const _Float16 *base, vuint64m8_t bindex, size_t vl) { - return vloxseg3ei64_v_f16m2(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei64_v_f16m2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei64_v_f32mf2( @@ -79,7 +79,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei64_v_f32mf2(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, const float *base, vuint64m1_t bindex, size_t vl) { - return vloxseg3ei64_v_f32mf2(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei64_v_f32mf2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei64_v_f32m1( @@ -94,7 +94,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei64_v_f32m1(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, const float *base, vuint64m2_t bindex, size_t vl) { - return vloxseg3ei64_v_f32m1(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei64_v_f32m1(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei64_v_f32m2( @@ -109,7 +109,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei64_v_f32m2(vfloat32m2_t *v0, vfloat32m2_t *v1, vfloat32m2_t *v2, const float *base, vuint64m4_t bindex, size_t vl) { - return vloxseg3ei64_v_f32m2(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei64_v_f32m2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei64_v_f64m1( @@ -124,7 +124,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei64_v_f64m1(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, const double *base, vuint64m1_t bindex, size_t vl) { - return vloxseg3ei64_v_f64m1(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei64_v_f64m1(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei64_v_f64m2( @@ -139,7 +139,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei64_v_f64m2(vfloat64m2_t *v0, vfloat64m2_t *v1, vfloat64m2_t *v2, const double *base, vuint64m2_t bindex, size_t vl) { - return vloxseg3ei64_v_f64m2(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei64_v_f64m2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei64_v_i8mf8( @@ -154,7 +154,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei64_v_i8mf8(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, const int8_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg3ei64_v_i8mf8(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei64_v_i8mf8(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei64_v_i8mf4( @@ -169,7 +169,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei64_v_i8mf4(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, const int8_t *base, vuint64m2_t bindex, size_t vl) { - return vloxseg3ei64_v_i8mf4(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei64_v_i8mf4(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei64_v_i8mf2( @@ -184,7 +184,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei64_v_i8mf2(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, const int8_t *base, vuint64m4_t bindex, size_t vl) { - return vloxseg3ei64_v_i8mf2(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei64_v_i8mf2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei64_v_i8m1( @@ -199,7 +199,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei64_v_i8m1(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, const int8_t *base, vuint64m8_t bindex, size_t vl) { - return vloxseg3ei64_v_i8m1(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei64_v_i8m1(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei64_v_i16mf4( @@ -214,7 +214,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei64_v_i16mf4(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, const int16_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg3ei64_v_i16mf4(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei64_v_i16mf4(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei64_v_i16mf2( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei64_v_i16mf2(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, const int16_t *base, vuint64m2_t bindex, size_t vl) { - return vloxseg3ei64_v_i16mf2(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei64_v_i16mf2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei64_v_i16m1( @@ -244,7 +244,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei64_v_i16m1(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, const int16_t *base, vuint64m4_t bindex, size_t vl) { - return vloxseg3ei64_v_i16m1(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei64_v_i16m1(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei64_v_i16m2( @@ -259,7 +259,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei64_v_i16m2(vint16m2_t *v0, vint16m2_t *v1, vint16m2_t *v2, const int16_t *base, vuint64m8_t bindex, size_t vl) { - return vloxseg3ei64_v_i16m2(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei64_v_i16m2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei64_v_i32mf2( @@ -274,7 +274,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei64_v_i32mf2(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, const int32_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg3ei64_v_i32mf2(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei64_v_i32mf2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei64_v_i32m1( @@ -289,7 +289,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei64_v_i32m1(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, const int32_t *base, vuint64m2_t bindex, size_t vl) { - return vloxseg3ei64_v_i32m1(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei64_v_i32m1(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei64_v_i32m2( @@ -304,7 +304,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei64_v_i32m2(vint32m2_t *v0, vint32m2_t *v1, vint32m2_t *v2, const int32_t *base, vuint64m4_t bindex, size_t vl) { - return vloxseg3ei64_v_i32m2(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei64_v_i32m2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei64_v_i64m1( @@ -319,7 +319,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei64_v_i64m1(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, const int64_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg3ei64_v_i64m1(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei64_v_i64m1(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei64_v_i64m2( @@ -334,7 +334,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei64_v_i64m2(vint64m2_t *v0, vint64m2_t *v1, vint64m2_t *v2, const int64_t *base, vuint64m2_t bindex, size_t vl) { - return vloxseg3ei64_v_i64m2(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei64_v_i64m2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei64_v_u8mf8( @@ -349,7 +349,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei64_v_u8mf8(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, const uint8_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg3ei64_v_u8mf8(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei64_v_u8mf8(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei64_v_u8mf4( @@ -364,7 +364,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei64_v_u8mf4(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, const uint8_t *base, vuint64m2_t bindex, size_t vl) { - return vloxseg3ei64_v_u8mf4(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei64_v_u8mf4(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei64_v_u8mf2( @@ -379,7 +379,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei64_v_u8mf2(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, const uint8_t *base, vuint64m4_t bindex, size_t vl) { - return vloxseg3ei64_v_u8mf2(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei64_v_u8mf2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei64_v_u8m1( @@ -394,7 +394,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei64_v_u8m1(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, const uint8_t *base, vuint64m8_t bindex, size_t vl) { - return vloxseg3ei64_v_u8m1(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei64_v_u8m1(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei64_v_u16mf4( @@ -409,7 +409,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei64_v_u16mf4(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, const uint16_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg3ei64_v_u16mf4(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei64_v_u16mf4(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei64_v_u16mf2( @@ -424,7 +424,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei64_v_u16mf2(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, const uint16_t *base, vuint64m2_t bindex, size_t vl) { - return vloxseg3ei64_v_u16mf2(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei64_v_u16mf2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei64_v_u16m1( @@ -439,7 +439,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei64_v_u16m1(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, const uint16_t *base, vuint64m4_t bindex, size_t vl) { - return vloxseg3ei64_v_u16m1(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei64_v_u16m1(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei64_v_u16m2( @@ -454,7 +454,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei64_v_u16m2(vuint16m2_t *v0, vuint16m2_t *v1, vuint16m2_t *v2, const uint16_t *base, vuint64m8_t bindex, size_t vl) { - return vloxseg3ei64_v_u16m2(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei64_v_u16m2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei64_v_u32mf2( @@ -469,7 +469,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei64_v_u32mf2(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, const uint32_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg3ei64_v_u32mf2(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei64_v_u32mf2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei64_v_u32m1( @@ -484,7 +484,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei64_v_u32m1(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, const uint32_t *base, vuint64m2_t bindex, size_t vl) { - return vloxseg3ei64_v_u32m1(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei64_v_u32m1(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei64_v_u32m2( @@ -499,7 +499,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei64_v_u32m2(vuint32m2_t *v0, vuint32m2_t *v1, vuint32m2_t *v2, const uint32_t *base, vuint64m4_t bindex, size_t vl) { - return vloxseg3ei64_v_u32m2(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei64_v_u32m2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei64_v_u64m1( @@ -514,7 +514,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei64_v_u64m1(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, const uint64_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg3ei64_v_u64m1(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei64_v_u64m1(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei64_v_u64m2( @@ -529,7 +529,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei64_v_u64m2(vuint64m2_t *v0, vuint64m2_t *v1, vuint64m2_t *v2, const uint64_t *base, vuint64m2_t bindex, size_t vl) { - return vloxseg3ei64_v_u64m2(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei64_v_u64m2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei64_v_f16mf4_m( @@ -544,7 +544,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei64_v_f16mf4_m(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vbool64_t mask, const _Float16 *base, vuint64m1_t bindex, size_t vl) { - return vloxseg3ei64_v_f16mf4_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei64_v_f16mf4_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei64_v_f16mf2_m( @@ -559,7 +559,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei64_v_f16mf2_m(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vbool32_t mask, const _Float16 *base, vuint64m2_t bindex, size_t vl) { - return vloxseg3ei64_v_f16mf2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei64_v_f16mf2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei64_v_f16m1_m( @@ -574,7 +574,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei64_v_f16m1_m(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vbool16_t mask, const _Float16 *base, vuint64m4_t bindex, size_t vl) { - return vloxseg3ei64_v_f16m1_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei64_v_f16m1_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei64_v_f16m2_m( @@ -589,7 +589,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei64_v_f16m2_m(vfloat16m2_t *v0, vfloat16m2_t *v1, vfloat16m2_t *v2, vbool8_t mask, const _Float16 *base, vuint64m8_t bindex, size_t vl) { - return vloxseg3ei64_v_f16m2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei64_v_f16m2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei64_v_f32mf2_m( @@ -604,7 +604,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei64_v_f32mf2_m(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vbool64_t mask, const float *base, vuint64m1_t bindex, size_t vl) { - return vloxseg3ei64_v_f32mf2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei64_v_f32mf2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei64_v_f32m1_m( @@ -619,7 +619,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei64_v_f32m1_m(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vbool32_t mask, const float *base, vuint64m2_t bindex, size_t vl) { - return vloxseg3ei64_v_f32m1_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei64_v_f32m1_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei64_v_f32m2_m( @@ -634,7 +634,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei64_v_f32m2_m(vfloat32m2_t *v0, vfloat32m2_t *v1, vfloat32m2_t *v2, vbool16_t mask, const float *base, vuint64m4_t bindex, size_t vl) { - return vloxseg3ei64_v_f32m2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei64_v_f32m2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei64_v_f64m1_m( @@ -649,7 +649,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei64_v_f64m1_m(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vbool64_t mask, const double *base, vuint64m1_t bindex, size_t vl) { - return vloxseg3ei64_v_f64m1_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei64_v_f64m1_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei64_v_f64m2_m( @@ -664,7 +664,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei64_v_f64m2_m(vfloat64m2_t *v0, vfloat64m2_t *v1, vfloat64m2_t *v2, vbool32_t mask, const double *base, vuint64m2_t bindex, size_t vl) { - return vloxseg3ei64_v_f64m2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei64_v_f64m2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei64_v_i8mf8_m( @@ -679,7 +679,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei64_v_i8mf8_m(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vbool64_t mask, const int8_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg3ei64_v_i8mf8_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei64_v_i8mf8_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei64_v_i8mf4_m( @@ -694,7 +694,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei64_v_i8mf4_m(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vbool32_t mask, const int8_t *base, vuint64m2_t bindex, size_t vl) { - return vloxseg3ei64_v_i8mf4_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei64_v_i8mf4_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei64_v_i8mf2_m( @@ -709,7 +709,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei64_v_i8mf2_m(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vbool16_t mask, const int8_t *base, vuint64m4_t bindex, size_t vl) { - return vloxseg3ei64_v_i8mf2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei64_v_i8mf2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei64_v_i8m1_m( @@ -724,7 +724,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei64_v_i8m1_m(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vbool8_t mask, const int8_t *base, vuint64m8_t bindex, size_t vl) { - return vloxseg3ei64_v_i8m1_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei64_v_i8m1_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei64_v_i16mf4_m( @@ -739,7 +739,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei64_v_i16mf4_m(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vbool64_t mask, const int16_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg3ei64_v_i16mf4_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei64_v_i16mf4_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei64_v_i16mf2_m( @@ -754,7 +754,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei64_v_i16mf2_m(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vbool32_t mask, const int16_t *base, vuint64m2_t bindex, size_t vl) { - return vloxseg3ei64_v_i16mf2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei64_v_i16mf2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei64_v_i16m1_m( @@ -769,7 +769,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei64_v_i16m1_m(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vbool16_t mask, const int16_t *base, vuint64m4_t bindex, size_t vl) { - return vloxseg3ei64_v_i16m1_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei64_v_i16m1_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei64_v_i16m2_m( @@ -784,7 +784,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei64_v_i16m2_m(vint16m2_t *v0, vint16m2_t *v1, vint16m2_t *v2, vbool8_t mask, const int16_t *base, vuint64m8_t bindex, size_t vl) { - return vloxseg3ei64_v_i16m2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei64_v_i16m2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei64_v_i32mf2_m( @@ -799,7 +799,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei64_v_i32mf2_m(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vbool64_t mask, const int32_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg3ei64_v_i32mf2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei64_v_i32mf2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei64_v_i32m1_m( @@ -814,7 +814,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei64_v_i32m1_m(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vbool32_t mask, const int32_t *base, vuint64m2_t bindex, size_t vl) { - return vloxseg3ei64_v_i32m1_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei64_v_i32m1_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei64_v_i32m2_m( @@ -829,7 +829,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei64_v_i32m2_m(vint32m2_t *v0, vint32m2_t *v1, vint32m2_t *v2, vbool16_t mask, const int32_t *base, vuint64m4_t bindex, size_t vl) { - return vloxseg3ei64_v_i32m2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei64_v_i32m2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei64_v_i64m1_m( @@ -844,7 +844,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei64_v_i64m1_m(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vbool64_t mask, const int64_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg3ei64_v_i64m1_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei64_v_i64m1_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei64_v_i64m2_m( @@ -859,7 +859,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei64_v_i64m2_m(vint64m2_t *v0, vint64m2_t *v1, vint64m2_t *v2, vbool32_t mask, const int64_t *base, vuint64m2_t bindex, size_t vl) { - return vloxseg3ei64_v_i64m2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei64_v_i64m2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei64_v_u8mf8_m( @@ -874,7 +874,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei64_v_u8mf8_m(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vbool64_t mask, const uint8_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg3ei64_v_u8mf8_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei64_v_u8mf8_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei64_v_u8mf4_m( @@ -889,7 +889,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei64_v_u8mf4_m(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vbool32_t mask, const uint8_t *base, vuint64m2_t bindex, size_t vl) { - return vloxseg3ei64_v_u8mf4_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei64_v_u8mf4_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei64_v_u8mf2_m( @@ -904,7 +904,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei64_v_u8mf2_m(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vbool16_t mask, const uint8_t *base, vuint64m4_t bindex, size_t vl) { - return vloxseg3ei64_v_u8mf2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei64_v_u8mf2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei64_v_u8m1_m( @@ -919,7 +919,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei64_v_u8m1_m(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vbool8_t mask, const uint8_t *base, vuint64m8_t bindex, size_t vl) { - return vloxseg3ei64_v_u8m1_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei64_v_u8m1_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei64_v_u16mf4_m( @@ -934,7 +934,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei64_v_u16mf4_m(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vbool64_t mask, const uint16_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg3ei64_v_u16mf4_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei64_v_u16mf4_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei64_v_u16mf2_m( @@ -949,7 +949,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei64_v_u16mf2_m(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vbool32_t mask, const uint16_t *base, vuint64m2_t bindex, size_t vl) { - return vloxseg3ei64_v_u16mf2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei64_v_u16mf2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei64_v_u16m1_m( @@ -964,7 +964,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei64_v_u16m1_m(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vbool16_t mask, const uint16_t *base, vuint64m4_t bindex, size_t vl) { - return vloxseg3ei64_v_u16m1_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei64_v_u16m1_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei64_v_u16m2_m( @@ -979,7 +979,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei64_v_u16m2_m(vuint16m2_t *v0, vuint16m2_t *v1, vuint16m2_t *v2, vbool8_t mask, const uint16_t *base, vuint64m8_t bindex, size_t vl) { - return vloxseg3ei64_v_u16m2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei64_v_u16m2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei64_v_u32mf2_m( @@ -994,7 +994,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei64_v_u32mf2_m(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vbool64_t mask, const uint32_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg3ei64_v_u32mf2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei64_v_u32mf2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei64_v_u32m1_m( @@ -1009,7 +1009,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei64_v_u32m1_m(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vbool32_t mask, const uint32_t *base, vuint64m2_t bindex, size_t vl) { - return vloxseg3ei64_v_u32m1_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei64_v_u32m1_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei64_v_u32m2_m( @@ -1024,7 +1024,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei64_v_u32m2_m(vuint32m2_t *v0, vuint32m2_t *v1, vuint32m2_t *v2, vbool16_t mask, const uint32_t *base, vuint64m4_t bindex, size_t vl) { - return vloxseg3ei64_v_u32m2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei64_v_u32m2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei64_v_u64m1_m( @@ -1039,7 +1039,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei64_v_u64m1_m(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vbool64_t mask, const uint64_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg3ei64_v_u64m1_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei64_v_u64m1_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei64_v_u64m2_m( @@ -1054,6 +1054,6 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei64_v_u64m2_m(vuint64m2_t *v0, vuint64m2_t *v1, vuint64m2_t *v2, vbool32_t mask, const uint64_t *base, vuint64m2_t bindex, size_t vl) { - return vloxseg3ei64_v_u64m2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei64_v_u64m2_m(v0, v1, v2, mask, base, bindex, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg3ei8.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg3ei8.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg3ei8.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg3ei8.c @@ -19,7 +19,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei8_v_f16mf4(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, const _Float16 *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg3ei8_v_f16mf4(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei8_v_f16mf4(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei8_v_f16mf2( @@ -34,7 +34,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei8_v_f16mf2(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, const _Float16 *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg3ei8_v_f16mf2(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei8_v_f16mf2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei8_v_f16m1( @@ -49,7 +49,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei8_v_f16m1(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, const _Float16 *base, vuint8mf2_t bindex, size_t vl) { - return vloxseg3ei8_v_f16m1(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei8_v_f16m1(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei8_v_f16m2( @@ -64,7 +64,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei8_v_f16m2(vfloat16m2_t *v0, vfloat16m2_t *v1, vfloat16m2_t *v2, const _Float16 *base, vuint8m1_t bindex, size_t vl) { - return vloxseg3ei8_v_f16m2(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei8_v_f16m2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei8_v_f32mf2( @@ -79,7 +79,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei8_v_f32mf2(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, const float *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg3ei8_v_f32mf2(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei8_v_f32mf2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei8_v_f32m1( @@ -94,7 +94,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei8_v_f32m1(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, const float *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg3ei8_v_f32m1(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei8_v_f32m1(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei8_v_f32m2( @@ -109,7 +109,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei8_v_f32m2(vfloat32m2_t *v0, vfloat32m2_t *v1, vfloat32m2_t *v2, const float *base, vuint8mf2_t bindex, size_t vl) { - return vloxseg3ei8_v_f32m2(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei8_v_f32m2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei8_v_f64m1( @@ -124,7 +124,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei8_v_f64m1(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, const double *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg3ei8_v_f64m1(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei8_v_f64m1(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei8_v_f64m2( @@ -139,7 +139,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei8_v_f64m2(vfloat64m2_t *v0, vfloat64m2_t *v1, vfloat64m2_t *v2, const double *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg3ei8_v_f64m2(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei8_v_f64m2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei8_v_i8mf8( @@ -154,7 +154,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei8_v_i8mf8(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, const int8_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg3ei8_v_i8mf8(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei8_v_i8mf8(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei8_v_i8mf4( @@ -169,7 +169,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei8_v_i8mf4(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, const int8_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg3ei8_v_i8mf4(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei8_v_i8mf4(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei8_v_i8mf2( @@ -184,7 +184,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei8_v_i8mf2(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, const int8_t *base, vuint8mf2_t bindex, size_t vl) { - return vloxseg3ei8_v_i8mf2(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei8_v_i8mf2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei8_v_i8m1( @@ -199,7 +199,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei8_v_i8m1(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, const int8_t *base, vuint8m1_t bindex, size_t vl) { - return vloxseg3ei8_v_i8m1(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei8_v_i8m1(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei8_v_i8m2( @@ -214,7 +214,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei8_v_i8m2(vint8m2_t *v0, vint8m2_t *v1, vint8m2_t *v2, const int8_t *base, vuint8m2_t bindex, size_t vl) { - return vloxseg3ei8_v_i8m2(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei8_v_i8m2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei8_v_i16mf4( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei8_v_i16mf4(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, const int16_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg3ei8_v_i16mf4(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei8_v_i16mf4(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei8_v_i16mf2( @@ -244,7 +244,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei8_v_i16mf2(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, const int16_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg3ei8_v_i16mf2(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei8_v_i16mf2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei8_v_i16m1( @@ -259,7 +259,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei8_v_i16m1(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, const int16_t *base, vuint8mf2_t bindex, size_t vl) { - return vloxseg3ei8_v_i16m1(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei8_v_i16m1(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei8_v_i16m2( @@ -274,7 +274,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei8_v_i16m2(vint16m2_t *v0, vint16m2_t *v1, vint16m2_t *v2, const int16_t *base, vuint8m1_t bindex, size_t vl) { - return vloxseg3ei8_v_i16m2(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei8_v_i16m2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei8_v_i32mf2( @@ -289,7 +289,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei8_v_i32mf2(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, const int32_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg3ei8_v_i32mf2(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei8_v_i32mf2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei8_v_i32m1( @@ -304,7 +304,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei8_v_i32m1(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, const int32_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg3ei8_v_i32m1(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei8_v_i32m1(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei8_v_i32m2( @@ -319,7 +319,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei8_v_i32m2(vint32m2_t *v0, vint32m2_t *v1, vint32m2_t *v2, const int32_t *base, vuint8mf2_t bindex, size_t vl) { - return vloxseg3ei8_v_i32m2(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei8_v_i32m2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei8_v_i64m1( @@ -334,7 +334,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei8_v_i64m1(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, const int64_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg3ei8_v_i64m1(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei8_v_i64m1(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei8_v_i64m2( @@ -349,7 +349,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei8_v_i64m2(vint64m2_t *v0, vint64m2_t *v1, vint64m2_t *v2, const int64_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg3ei8_v_i64m2(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei8_v_i64m2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei8_v_u8mf8( @@ -364,7 +364,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei8_v_u8mf8(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, const uint8_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg3ei8_v_u8mf8(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei8_v_u8mf8(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei8_v_u8mf4( @@ -379,7 +379,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei8_v_u8mf4(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, const uint8_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg3ei8_v_u8mf4(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei8_v_u8mf4(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei8_v_u8mf2( @@ -394,7 +394,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei8_v_u8mf2(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, const uint8_t *base, vuint8mf2_t bindex, size_t vl) { - return vloxseg3ei8_v_u8mf2(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei8_v_u8mf2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei8_v_u8m1( @@ -409,7 +409,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei8_v_u8m1(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, const uint8_t *base, vuint8m1_t bindex, size_t vl) { - return vloxseg3ei8_v_u8m1(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei8_v_u8m1(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei8_v_u8m2( @@ -424,7 +424,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei8_v_u8m2(vuint8m2_t *v0, vuint8m2_t *v1, vuint8m2_t *v2, const uint8_t *base, vuint8m2_t bindex, size_t vl) { - return vloxseg3ei8_v_u8m2(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei8_v_u8m2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei8_v_u16mf4( @@ -439,7 +439,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei8_v_u16mf4(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, const uint16_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg3ei8_v_u16mf4(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei8_v_u16mf4(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei8_v_u16mf2( @@ -454,7 +454,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei8_v_u16mf2(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, const uint16_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg3ei8_v_u16mf2(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei8_v_u16mf2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei8_v_u16m1( @@ -469,7 +469,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei8_v_u16m1(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, const uint16_t *base, vuint8mf2_t bindex, size_t vl) { - return vloxseg3ei8_v_u16m1(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei8_v_u16m1(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei8_v_u16m2( @@ -484,7 +484,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei8_v_u16m2(vuint16m2_t *v0, vuint16m2_t *v1, vuint16m2_t *v2, const uint16_t *base, vuint8m1_t bindex, size_t vl) { - return vloxseg3ei8_v_u16m2(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei8_v_u16m2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei8_v_u32mf2( @@ -499,7 +499,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei8_v_u32mf2(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, const uint32_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg3ei8_v_u32mf2(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei8_v_u32mf2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei8_v_u32m1( @@ -514,7 +514,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei8_v_u32m1(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, const uint32_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg3ei8_v_u32m1(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei8_v_u32m1(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei8_v_u32m2( @@ -529,7 +529,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei8_v_u32m2(vuint32m2_t *v0, vuint32m2_t *v1, vuint32m2_t *v2, const uint32_t *base, vuint8mf2_t bindex, size_t vl) { - return vloxseg3ei8_v_u32m2(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei8_v_u32m2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei8_v_u64m1( @@ -544,7 +544,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei8_v_u64m1(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, const uint64_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg3ei8_v_u64m1(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei8_v_u64m1(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei8_v_u64m2( @@ -559,7 +559,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei8_v_u64m2(vuint64m2_t *v0, vuint64m2_t *v1, vuint64m2_t *v2, const uint64_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg3ei8_v_u64m2(v0, v1, v2, base, bindex, vl); + return __riscv_vloxseg3ei8_v_u64m2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei8_v_f16mf4_m( @@ -574,7 +574,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei8_v_f16mf4_m(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vbool64_t mask, const _Float16 *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg3ei8_v_f16mf4_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei8_v_f16mf4_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei8_v_f16mf2_m( @@ -589,7 +589,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei8_v_f16mf2_m(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vbool32_t mask, const _Float16 *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg3ei8_v_f16mf2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei8_v_f16mf2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei8_v_f16m1_m( @@ -604,7 +604,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei8_v_f16m1_m(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vbool16_t mask, const _Float16 *base, vuint8mf2_t bindex, size_t vl) { - return vloxseg3ei8_v_f16m1_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei8_v_f16m1_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei8_v_f16m2_m( @@ -619,7 +619,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei8_v_f16m2_m(vfloat16m2_t *v0, vfloat16m2_t *v1, vfloat16m2_t *v2, vbool8_t mask, const _Float16 *base, vuint8m1_t bindex, size_t vl) { - return vloxseg3ei8_v_f16m2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei8_v_f16m2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei8_v_f32mf2_m( @@ -634,7 +634,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei8_v_f32mf2_m(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vbool64_t mask, const float *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg3ei8_v_f32mf2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei8_v_f32mf2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei8_v_f32m1_m( @@ -649,7 +649,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei8_v_f32m1_m(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vbool32_t mask, const float *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg3ei8_v_f32m1_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei8_v_f32m1_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei8_v_f32m2_m( @@ -664,7 +664,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei8_v_f32m2_m(vfloat32m2_t *v0, vfloat32m2_t *v1, vfloat32m2_t *v2, vbool16_t mask, const float *base, vuint8mf2_t bindex, size_t vl) { - return vloxseg3ei8_v_f32m2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei8_v_f32m2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei8_v_f64m1_m( @@ -679,7 +679,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei8_v_f64m1_m(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vbool64_t mask, const double *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg3ei8_v_f64m1_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei8_v_f64m1_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei8_v_f64m2_m( @@ -694,7 +694,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei8_v_f64m2_m(vfloat64m2_t *v0, vfloat64m2_t *v1, vfloat64m2_t *v2, vbool32_t mask, const double *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg3ei8_v_f64m2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei8_v_f64m2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei8_v_i8mf8_m( @@ -709,7 +709,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei8_v_i8mf8_m(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vbool64_t mask, const int8_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg3ei8_v_i8mf8_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei8_v_i8mf8_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei8_v_i8mf4_m( @@ -724,7 +724,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei8_v_i8mf4_m(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vbool32_t mask, const int8_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg3ei8_v_i8mf4_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei8_v_i8mf4_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei8_v_i8mf2_m( @@ -739,7 +739,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei8_v_i8mf2_m(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vbool16_t mask, const int8_t *base, vuint8mf2_t bindex, size_t vl) { - return vloxseg3ei8_v_i8mf2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei8_v_i8mf2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei8_v_i8m1_m( @@ -754,7 +754,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei8_v_i8m1_m(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vbool8_t mask, const int8_t *base, vuint8m1_t bindex, size_t vl) { - return vloxseg3ei8_v_i8m1_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei8_v_i8m1_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei8_v_i8m2_m( @@ -769,7 +769,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei8_v_i8m2_m(vint8m2_t *v0, vint8m2_t *v1, vint8m2_t *v2, vbool4_t mask, const int8_t *base, vuint8m2_t bindex, size_t vl) { - return vloxseg3ei8_v_i8m2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei8_v_i8m2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei8_v_i16mf4_m( @@ -784,7 +784,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei8_v_i16mf4_m(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vbool64_t mask, const int16_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg3ei8_v_i16mf4_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei8_v_i16mf4_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei8_v_i16mf2_m( @@ -799,7 +799,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei8_v_i16mf2_m(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vbool32_t mask, const int16_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg3ei8_v_i16mf2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei8_v_i16mf2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei8_v_i16m1_m( @@ -814,7 +814,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei8_v_i16m1_m(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vbool16_t mask, const int16_t *base, vuint8mf2_t bindex, size_t vl) { - return vloxseg3ei8_v_i16m1_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei8_v_i16m1_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei8_v_i16m2_m( @@ -829,7 +829,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei8_v_i16m2_m(vint16m2_t *v0, vint16m2_t *v1, vint16m2_t *v2, vbool8_t mask, const int16_t *base, vuint8m1_t bindex, size_t vl) { - return vloxseg3ei8_v_i16m2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei8_v_i16m2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei8_v_i32mf2_m( @@ -844,7 +844,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei8_v_i32mf2_m(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vbool64_t mask, const int32_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg3ei8_v_i32mf2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei8_v_i32mf2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei8_v_i32m1_m( @@ -859,7 +859,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei8_v_i32m1_m(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vbool32_t mask, const int32_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg3ei8_v_i32m1_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei8_v_i32m1_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei8_v_i32m2_m( @@ -874,7 +874,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei8_v_i32m2_m(vint32m2_t *v0, vint32m2_t *v1, vint32m2_t *v2, vbool16_t mask, const int32_t *base, vuint8mf2_t bindex, size_t vl) { - return vloxseg3ei8_v_i32m2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei8_v_i32m2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei8_v_i64m1_m( @@ -889,7 +889,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei8_v_i64m1_m(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vbool64_t mask, const int64_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg3ei8_v_i64m1_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei8_v_i64m1_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei8_v_i64m2_m( @@ -904,7 +904,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei8_v_i64m2_m(vint64m2_t *v0, vint64m2_t *v1, vint64m2_t *v2, vbool32_t mask, const int64_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg3ei8_v_i64m2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei8_v_i64m2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei8_v_u8mf8_m( @@ -919,7 +919,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei8_v_u8mf8_m(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vbool64_t mask, const uint8_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg3ei8_v_u8mf8_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei8_v_u8mf8_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei8_v_u8mf4_m( @@ -934,7 +934,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei8_v_u8mf4_m(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vbool32_t mask, const uint8_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg3ei8_v_u8mf4_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei8_v_u8mf4_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei8_v_u8mf2_m( @@ -949,7 +949,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei8_v_u8mf2_m(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vbool16_t mask, const uint8_t *base, vuint8mf2_t bindex, size_t vl) { - return vloxseg3ei8_v_u8mf2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei8_v_u8mf2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei8_v_u8m1_m( @@ -964,7 +964,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei8_v_u8m1_m(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vbool8_t mask, const uint8_t *base, vuint8m1_t bindex, size_t vl) { - return vloxseg3ei8_v_u8m1_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei8_v_u8m1_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei8_v_u8m2_m( @@ -979,7 +979,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei8_v_u8m2_m(vuint8m2_t *v0, vuint8m2_t *v1, vuint8m2_t *v2, vbool4_t mask, const uint8_t *base, vuint8m2_t bindex, size_t vl) { - return vloxseg3ei8_v_u8m2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei8_v_u8m2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei8_v_u16mf4_m( @@ -994,7 +994,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei8_v_u16mf4_m(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vbool64_t mask, const uint16_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg3ei8_v_u16mf4_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei8_v_u16mf4_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei8_v_u16mf2_m( @@ -1009,7 +1009,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei8_v_u16mf2_m(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vbool32_t mask, const uint16_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg3ei8_v_u16mf2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei8_v_u16mf2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei8_v_u16m1_m( @@ -1024,7 +1024,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei8_v_u16m1_m(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vbool16_t mask, const uint16_t *base, vuint8mf2_t bindex, size_t vl) { - return vloxseg3ei8_v_u16m1_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei8_v_u16m1_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei8_v_u16m2_m( @@ -1039,7 +1039,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei8_v_u16m2_m(vuint16m2_t *v0, vuint16m2_t *v1, vuint16m2_t *v2, vbool8_t mask, const uint16_t *base, vuint8m1_t bindex, size_t vl) { - return vloxseg3ei8_v_u16m2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei8_v_u16m2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei8_v_u32mf2_m( @@ -1054,7 +1054,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei8_v_u32mf2_m(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vbool64_t mask, const uint32_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg3ei8_v_u32mf2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei8_v_u32mf2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei8_v_u32m1_m( @@ -1069,7 +1069,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei8_v_u32m1_m(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vbool32_t mask, const uint32_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg3ei8_v_u32m1_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei8_v_u32m1_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei8_v_u32m2_m( @@ -1084,7 +1084,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei8_v_u32m2_m(vuint32m2_t *v0, vuint32m2_t *v1, vuint32m2_t *v2, vbool16_t mask, const uint32_t *base, vuint8mf2_t bindex, size_t vl) { - return vloxseg3ei8_v_u32m2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei8_v_u32m2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei8_v_u64m1_m( @@ -1099,7 +1099,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei8_v_u64m1_m(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vbool64_t mask, const uint64_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg3ei8_v_u64m1_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei8_v_u64m1_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg3ei8_v_u64m2_m( @@ -1114,6 +1114,6 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg3ei8_v_u64m2_m(vuint64m2_t *v0, vuint64m2_t *v1, vuint64m2_t *v2, vbool32_t mask, const uint64_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg3ei8_v_u64m2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vloxseg3ei8_v_u64m2_m(v0, v1, v2, mask, base, bindex, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg4ei16.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg4ei16.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg4ei16.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg4ei16.c @@ -21,7 +21,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei16_v_f16mf4(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vfloat16mf4_t *v3, const _Float16 *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg4ei16_v_f16mf4(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei16_v_f16mf4(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei16_v_f16mf2( @@ -38,7 +38,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei16_v_f16mf2(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vfloat16mf2_t *v3, const _Float16 *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg4ei16_v_f16mf2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei16_v_f16mf2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei16_v_f16m1( @@ -55,7 +55,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei16_v_f16m1(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vfloat16m1_t *v3, const _Float16 *base, vuint16m1_t bindex, size_t vl) { - return vloxseg4ei16_v_f16m1(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei16_v_f16m1(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei16_v_f16m2( @@ -72,7 +72,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei16_v_f16m2(vfloat16m2_t *v0, vfloat16m2_t *v1, vfloat16m2_t *v2, vfloat16m2_t *v3, const _Float16 *base, vuint16m2_t bindex, size_t vl) { - return vloxseg4ei16_v_f16m2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei16_v_f16m2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei16_v_f32mf2( @@ -89,7 +89,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei16_v_f32mf2(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vfloat32mf2_t *v3, const float *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg4ei16_v_f32mf2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei16_v_f32mf2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei16_v_f32m1( @@ -106,7 +106,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei16_v_f32m1(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vfloat32m1_t *v3, const float *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg4ei16_v_f32m1(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei16_v_f32m1(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei16_v_f32m2( @@ -123,7 +123,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei16_v_f32m2(vfloat32m2_t *v0, vfloat32m2_t *v1, vfloat32m2_t *v2, vfloat32m2_t *v3, const float *base, vuint16m1_t bindex, size_t vl) { - return vloxseg4ei16_v_f32m2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei16_v_f32m2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei16_v_f64m1( @@ -140,7 +140,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei16_v_f64m1(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vfloat64m1_t *v3, const double *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg4ei16_v_f64m1(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei16_v_f64m1(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei16_v_f64m2( @@ -157,7 +157,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei16_v_f64m2(vfloat64m2_t *v0, vfloat64m2_t *v1, vfloat64m2_t *v2, vfloat64m2_t *v3, const double *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg4ei16_v_f64m2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei16_v_f64m2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei16_v_i8mf8( @@ -174,7 +174,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei16_v_i8mf8(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vint8mf8_t *v3, const int8_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg4ei16_v_i8mf8(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei16_v_i8mf8(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei16_v_i8mf4( @@ -191,7 +191,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei16_v_i8mf4(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vint8mf4_t *v3, const int8_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg4ei16_v_i8mf4(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei16_v_i8mf4(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei16_v_i8mf2( @@ -208,7 +208,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei16_v_i8mf2(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vint8mf2_t *v3, const int8_t *base, vuint16m1_t bindex, size_t vl) { - return vloxseg4ei16_v_i8mf2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei16_v_i8mf2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei16_v_i8m1( @@ -225,7 +225,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei16_v_i8m1(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vint8m1_t *v3, const int8_t *base, vuint16m2_t bindex, size_t vl) { - return vloxseg4ei16_v_i8m1(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei16_v_i8m1(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei16_v_i8m2( @@ -242,7 +242,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei16_v_i8m2(vint8m2_t *v0, vint8m2_t *v1, vint8m2_t *v2, vint8m2_t *v3, const int8_t *base, vuint16m4_t bindex, size_t vl) { - return vloxseg4ei16_v_i8m2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei16_v_i8m2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei16_v_i16mf4( @@ -259,7 +259,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei16_v_i16mf4(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vint16mf4_t *v3, const int16_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg4ei16_v_i16mf4(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei16_v_i16mf4(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei16_v_i16mf2( @@ -276,7 +276,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei16_v_i16mf2(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vint16mf2_t *v3, const int16_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg4ei16_v_i16mf2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei16_v_i16mf2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei16_v_i16m1( @@ -293,7 +293,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei16_v_i16m1(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vint16m1_t *v3, const int16_t *base, vuint16m1_t bindex, size_t vl) { - return vloxseg4ei16_v_i16m1(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei16_v_i16m1(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei16_v_i16m2( @@ -310,7 +310,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei16_v_i16m2(vint16m2_t *v0, vint16m2_t *v1, vint16m2_t *v2, vint16m2_t *v3, const int16_t *base, vuint16m2_t bindex, size_t vl) { - return vloxseg4ei16_v_i16m2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei16_v_i16m2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei16_v_i32mf2( @@ -327,7 +327,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei16_v_i32mf2(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vint32mf2_t *v3, const int32_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg4ei16_v_i32mf2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei16_v_i32mf2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei16_v_i32m1( @@ -344,7 +344,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei16_v_i32m1(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vint32m1_t *v3, const int32_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg4ei16_v_i32m1(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei16_v_i32m1(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei16_v_i32m2( @@ -361,7 +361,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei16_v_i32m2(vint32m2_t *v0, vint32m2_t *v1, vint32m2_t *v2, vint32m2_t *v3, const int32_t *base, vuint16m1_t bindex, size_t vl) { - return vloxseg4ei16_v_i32m2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei16_v_i32m2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei16_v_i64m1( @@ -378,7 +378,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei16_v_i64m1(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vint64m1_t *v3, const int64_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg4ei16_v_i64m1(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei16_v_i64m1(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei16_v_i64m2( @@ -395,7 +395,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei16_v_i64m2(vint64m2_t *v0, vint64m2_t *v1, vint64m2_t *v2, vint64m2_t *v3, const int64_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg4ei16_v_i64m2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei16_v_i64m2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei16_v_u8mf8( @@ -412,7 +412,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei16_v_u8mf8(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vuint8mf8_t *v3, const uint8_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg4ei16_v_u8mf8(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei16_v_u8mf8(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei16_v_u8mf4( @@ -429,7 +429,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei16_v_u8mf4(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vuint8mf4_t *v3, const uint8_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg4ei16_v_u8mf4(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei16_v_u8mf4(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei16_v_u8mf2( @@ -446,7 +446,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei16_v_u8mf2(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vuint8mf2_t *v3, const uint8_t *base, vuint16m1_t bindex, size_t vl) { - return vloxseg4ei16_v_u8mf2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei16_v_u8mf2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei16_v_u8m1( @@ -463,7 +463,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei16_v_u8m1(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vuint8m1_t *v3, const uint8_t *base, vuint16m2_t bindex, size_t vl) { - return vloxseg4ei16_v_u8m1(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei16_v_u8m1(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei16_v_u8m2( @@ -480,7 +480,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei16_v_u8m2(vuint8m2_t *v0, vuint8m2_t *v1, vuint8m2_t *v2, vuint8m2_t *v3, const uint8_t *base, vuint16m4_t bindex, size_t vl) { - return vloxseg4ei16_v_u8m2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei16_v_u8m2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei16_v_u16mf4( @@ -497,7 +497,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei16_v_u16mf4(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vuint16mf4_t *v3, const uint16_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg4ei16_v_u16mf4(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei16_v_u16mf4(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei16_v_u16mf2( @@ -514,7 +514,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei16_v_u16mf2(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vuint16mf2_t *v3, const uint16_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg4ei16_v_u16mf2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei16_v_u16mf2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei16_v_u16m1( @@ -531,7 +531,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei16_v_u16m1(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vuint16m1_t *v3, const uint16_t *base, vuint16m1_t bindex, size_t vl) { - return vloxseg4ei16_v_u16m1(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei16_v_u16m1(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei16_v_u16m2( @@ -548,7 +548,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei16_v_u16m2(vuint16m2_t *v0, vuint16m2_t *v1, vuint16m2_t *v2, vuint16m2_t *v3, const uint16_t *base, vuint16m2_t bindex, size_t vl) { - return vloxseg4ei16_v_u16m2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei16_v_u16m2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei16_v_u32mf2( @@ -565,7 +565,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei16_v_u32mf2(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vuint32mf2_t *v3, const uint32_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg4ei16_v_u32mf2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei16_v_u32mf2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei16_v_u32m1( @@ -582,7 +582,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei16_v_u32m1(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vuint32m1_t *v3, const uint32_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg4ei16_v_u32m1(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei16_v_u32m1(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei16_v_u32m2( @@ -599,7 +599,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei16_v_u32m2(vuint32m2_t *v0, vuint32m2_t *v1, vuint32m2_t *v2, vuint32m2_t *v3, const uint32_t *base, vuint16m1_t bindex, size_t vl) { - return vloxseg4ei16_v_u32m2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei16_v_u32m2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei16_v_u64m1( @@ -616,7 +616,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei16_v_u64m1(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vuint64m1_t *v3, const uint64_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg4ei16_v_u64m1(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei16_v_u64m1(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei16_v_u64m2( @@ -633,7 +633,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei16_v_u64m2(vuint64m2_t *v0, vuint64m2_t *v1, vuint64m2_t *v2, vuint64m2_t *v3, const uint64_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg4ei16_v_u64m2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei16_v_u64m2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei16_v_f16mf4_m( @@ -650,7 +650,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei16_v_f16mf4_m(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vfloat16mf4_t *v3, vbool64_t mask, const _Float16 *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg4ei16_v_f16mf4_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei16_v_f16mf4_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei16_v_f16mf2_m( @@ -667,7 +667,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei16_v_f16mf2_m(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vfloat16mf2_t *v3, vbool32_t mask, const _Float16 *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg4ei16_v_f16mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei16_v_f16mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei16_v_f16m1_m( @@ -684,7 +684,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei16_v_f16m1_m(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vfloat16m1_t *v3, vbool16_t mask, const _Float16 *base, vuint16m1_t bindex, size_t vl) { - return vloxseg4ei16_v_f16m1_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei16_v_f16m1_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei16_v_f16m2_m( @@ -701,7 +701,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei16_v_f16m2_m(vfloat16m2_t *v0, vfloat16m2_t *v1, vfloat16m2_t *v2, vfloat16m2_t *v3, vbool8_t mask, const _Float16 *base, vuint16m2_t bindex, size_t vl) { - return vloxseg4ei16_v_f16m2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei16_v_f16m2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei16_v_f32mf2_m( @@ -718,7 +718,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei16_v_f32mf2_m(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vfloat32mf2_t *v3, vbool64_t mask, const float *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg4ei16_v_f32mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei16_v_f32mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei16_v_f32m1_m( @@ -735,7 +735,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei16_v_f32m1_m(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vfloat32m1_t *v3, vbool32_t mask, const float *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg4ei16_v_f32m1_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei16_v_f32m1_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei16_v_f32m2_m( @@ -752,7 +752,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei16_v_f32m2_m(vfloat32m2_t *v0, vfloat32m2_t *v1, vfloat32m2_t *v2, vfloat32m2_t *v3, vbool16_t mask, const float *base, vuint16m1_t bindex, size_t vl) { - return vloxseg4ei16_v_f32m2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei16_v_f32m2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei16_v_f64m1_m( @@ -769,7 +769,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei16_v_f64m1_m(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vfloat64m1_t *v3, vbool64_t mask, const double *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg4ei16_v_f64m1_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei16_v_f64m1_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei16_v_f64m2_m( @@ -786,7 +786,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei16_v_f64m2_m(vfloat64m2_t *v0, vfloat64m2_t *v1, vfloat64m2_t *v2, vfloat64m2_t *v3, vbool32_t mask, const double *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg4ei16_v_f64m2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei16_v_f64m2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei16_v_i8mf8_m( @@ -803,7 +803,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei16_v_i8mf8_m(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vint8mf8_t *v3, vbool64_t mask, const int8_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg4ei16_v_i8mf8_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei16_v_i8mf8_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei16_v_i8mf4_m( @@ -820,7 +820,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei16_v_i8mf4_m(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vint8mf4_t *v3, vbool32_t mask, const int8_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg4ei16_v_i8mf4_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei16_v_i8mf4_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei16_v_i8mf2_m( @@ -837,7 +837,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei16_v_i8mf2_m(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vint8mf2_t *v3, vbool16_t mask, const int8_t *base, vuint16m1_t bindex, size_t vl) { - return vloxseg4ei16_v_i8mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei16_v_i8mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei16_v_i8m1_m( @@ -854,7 +854,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei16_v_i8m1_m(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vint8m1_t *v3, vbool8_t mask, const int8_t *base, vuint16m2_t bindex, size_t vl) { - return vloxseg4ei16_v_i8m1_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei16_v_i8m1_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei16_v_i8m2_m( @@ -871,7 +871,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei16_v_i8m2_m(vint8m2_t *v0, vint8m2_t *v1, vint8m2_t *v2, vint8m2_t *v3, vbool4_t mask, const int8_t *base, vuint16m4_t bindex, size_t vl) { - return vloxseg4ei16_v_i8m2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei16_v_i8m2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei16_v_i16mf4_m( @@ -888,7 +888,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei16_v_i16mf4_m(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vint16mf4_t *v3, vbool64_t mask, const int16_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg4ei16_v_i16mf4_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei16_v_i16mf4_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei16_v_i16mf2_m( @@ -905,7 +905,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei16_v_i16mf2_m(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vint16mf2_t *v3, vbool32_t mask, const int16_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg4ei16_v_i16mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei16_v_i16mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei16_v_i16m1_m( @@ -922,7 +922,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei16_v_i16m1_m(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vint16m1_t *v3, vbool16_t mask, const int16_t *base, vuint16m1_t bindex, size_t vl) { - return vloxseg4ei16_v_i16m1_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei16_v_i16m1_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei16_v_i16m2_m( @@ -939,7 +939,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei16_v_i16m2_m(vint16m2_t *v0, vint16m2_t *v1, vint16m2_t *v2, vint16m2_t *v3, vbool8_t mask, const int16_t *base, vuint16m2_t bindex, size_t vl) { - return vloxseg4ei16_v_i16m2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei16_v_i16m2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei16_v_i32mf2_m( @@ -956,7 +956,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei16_v_i32mf2_m(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vint32mf2_t *v3, vbool64_t mask, const int32_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg4ei16_v_i32mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei16_v_i32mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei16_v_i32m1_m( @@ -973,7 +973,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei16_v_i32m1_m(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vint32m1_t *v3, vbool32_t mask, const int32_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg4ei16_v_i32m1_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei16_v_i32m1_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei16_v_i32m2_m( @@ -990,7 +990,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei16_v_i32m2_m(vint32m2_t *v0, vint32m2_t *v1, vint32m2_t *v2, vint32m2_t *v3, vbool16_t mask, const int32_t *base, vuint16m1_t bindex, size_t vl) { - return vloxseg4ei16_v_i32m2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei16_v_i32m2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei16_v_i64m1_m( @@ -1007,7 +1007,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei16_v_i64m1_m(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vint64m1_t *v3, vbool64_t mask, const int64_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg4ei16_v_i64m1_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei16_v_i64m1_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei16_v_i64m2_m( @@ -1024,7 +1024,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei16_v_i64m2_m(vint64m2_t *v0, vint64m2_t *v1, vint64m2_t *v2, vint64m2_t *v3, vbool32_t mask, const int64_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg4ei16_v_i64m2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei16_v_i64m2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei16_v_u8mf8_m( @@ -1041,7 +1041,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei16_v_u8mf8_m(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vuint8mf8_t *v3, vbool64_t mask, const uint8_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg4ei16_v_u8mf8_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei16_v_u8mf8_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei16_v_u8mf4_m( @@ -1058,7 +1058,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei16_v_u8mf4_m(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vuint8mf4_t *v3, vbool32_t mask, const uint8_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg4ei16_v_u8mf4_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei16_v_u8mf4_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei16_v_u8mf2_m( @@ -1075,7 +1075,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei16_v_u8mf2_m(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vuint8mf2_t *v3, vbool16_t mask, const uint8_t *base, vuint16m1_t bindex, size_t vl) { - return vloxseg4ei16_v_u8mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei16_v_u8mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei16_v_u8m1_m( @@ -1092,7 +1092,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei16_v_u8m1_m(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vuint8m1_t *v3, vbool8_t mask, const uint8_t *base, vuint16m2_t bindex, size_t vl) { - return vloxseg4ei16_v_u8m1_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei16_v_u8m1_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei16_v_u8m2_m( @@ -1109,7 +1109,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei16_v_u8m2_m(vuint8m2_t *v0, vuint8m2_t *v1, vuint8m2_t *v2, vuint8m2_t *v3, vbool4_t mask, const uint8_t *base, vuint16m4_t bindex, size_t vl) { - return vloxseg4ei16_v_u8m2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei16_v_u8m2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei16_v_u16mf4_m( @@ -1126,7 +1126,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei16_v_u16mf4_m(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vuint16mf4_t *v3, vbool64_t mask, const uint16_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg4ei16_v_u16mf4_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei16_v_u16mf4_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei16_v_u16mf2_m( @@ -1143,7 +1143,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei16_v_u16mf2_m(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vuint16mf2_t *v3, vbool32_t mask, const uint16_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg4ei16_v_u16mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei16_v_u16mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei16_v_u16m1_m( @@ -1160,7 +1160,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei16_v_u16m1_m(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vuint16m1_t *v3, vbool16_t mask, const uint16_t *base, vuint16m1_t bindex, size_t vl) { - return vloxseg4ei16_v_u16m1_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei16_v_u16m1_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei16_v_u16m2_m( @@ -1177,7 +1177,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei16_v_u16m2_m(vuint16m2_t *v0, vuint16m2_t *v1, vuint16m2_t *v2, vuint16m2_t *v3, vbool8_t mask, const uint16_t *base, vuint16m2_t bindex, size_t vl) { - return vloxseg4ei16_v_u16m2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei16_v_u16m2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei16_v_u32mf2_m( @@ -1194,7 +1194,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei16_v_u32mf2_m(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vuint32mf2_t *v3, vbool64_t mask, const uint32_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg4ei16_v_u32mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei16_v_u32mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei16_v_u32m1_m( @@ -1211,7 +1211,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei16_v_u32m1_m(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vuint32m1_t *v3, vbool32_t mask, const uint32_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg4ei16_v_u32m1_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei16_v_u32m1_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei16_v_u32m2_m( @@ -1228,7 +1228,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei16_v_u32m2_m(vuint32m2_t *v0, vuint32m2_t *v1, vuint32m2_t *v2, vuint32m2_t *v3, vbool16_t mask, const uint32_t *base, vuint16m1_t bindex, size_t vl) { - return vloxseg4ei16_v_u32m2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei16_v_u32m2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei16_v_u64m1_m( @@ -1245,7 +1245,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei16_v_u64m1_m(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vuint64m1_t *v3, vbool64_t mask, const uint64_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg4ei16_v_u64m1_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei16_v_u64m1_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei16_v_u64m2_m( @@ -1262,6 +1262,6 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei16_v_u64m2_m(vuint64m2_t *v0, vuint64m2_t *v1, vuint64m2_t *v2, vuint64m2_t *v3, vbool32_t mask, const uint64_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg4ei16_v_u64m2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei16_v_u64m2_m(v0, v1, v2, v3, mask, base, bindex, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg4ei32.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg4ei32.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg4ei32.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg4ei32.c @@ -21,7 +21,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei32_v_f16mf4(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vfloat16mf4_t *v3, const _Float16 *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg4ei32_v_f16mf4(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei32_v_f16mf4(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei32_v_f16mf2( @@ -38,7 +38,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei32_v_f16mf2(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vfloat16mf2_t *v3, const _Float16 *base, vuint32m1_t bindex, size_t vl) { - return vloxseg4ei32_v_f16mf2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei32_v_f16mf2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei32_v_f16m1( @@ -55,7 +55,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei32_v_f16m1(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vfloat16m1_t *v3, const _Float16 *base, vuint32m2_t bindex, size_t vl) { - return vloxseg4ei32_v_f16m1(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei32_v_f16m1(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei32_v_f16m2( @@ -72,7 +72,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei32_v_f16m2(vfloat16m2_t *v0, vfloat16m2_t *v1, vfloat16m2_t *v2, vfloat16m2_t *v3, const _Float16 *base, vuint32m4_t bindex, size_t vl) { - return vloxseg4ei32_v_f16m2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei32_v_f16m2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei32_v_f32mf2( @@ -89,7 +89,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei32_v_f32mf2(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vfloat32mf2_t *v3, const float *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg4ei32_v_f32mf2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei32_v_f32mf2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei32_v_f32m1( @@ -106,7 +106,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei32_v_f32m1(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vfloat32m1_t *v3, const float *base, vuint32m1_t bindex, size_t vl) { - return vloxseg4ei32_v_f32m1(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei32_v_f32m1(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei32_v_f32m2( @@ -123,7 +123,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei32_v_f32m2(vfloat32m2_t *v0, vfloat32m2_t *v1, vfloat32m2_t *v2, vfloat32m2_t *v3, const float *base, vuint32m2_t bindex, size_t vl) { - return vloxseg4ei32_v_f32m2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei32_v_f32m2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei32_v_f64m1( @@ -140,7 +140,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei32_v_f64m1(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vfloat64m1_t *v3, const double *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg4ei32_v_f64m1(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei32_v_f64m1(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei32_v_f64m2( @@ -157,7 +157,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei32_v_f64m2(vfloat64m2_t *v0, vfloat64m2_t *v1, vfloat64m2_t *v2, vfloat64m2_t *v3, const double *base, vuint32m1_t bindex, size_t vl) { - return vloxseg4ei32_v_f64m2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei32_v_f64m2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei32_v_i8mf8( @@ -174,7 +174,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei32_v_i8mf8(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vint8mf8_t *v3, const int8_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg4ei32_v_i8mf8(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei32_v_i8mf8(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei32_v_i8mf4( @@ -191,7 +191,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei32_v_i8mf4(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vint8mf4_t *v3, const int8_t *base, vuint32m1_t bindex, size_t vl) { - return vloxseg4ei32_v_i8mf4(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei32_v_i8mf4(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei32_v_i8mf2( @@ -208,7 +208,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei32_v_i8mf2(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vint8mf2_t *v3, const int8_t *base, vuint32m2_t bindex, size_t vl) { - return vloxseg4ei32_v_i8mf2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei32_v_i8mf2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei32_v_i8m1( @@ -225,7 +225,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei32_v_i8m1(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vint8m1_t *v3, const int8_t *base, vuint32m4_t bindex, size_t vl) { - return vloxseg4ei32_v_i8m1(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei32_v_i8m1(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei32_v_i8m2( @@ -242,7 +242,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei32_v_i8m2(vint8m2_t *v0, vint8m2_t *v1, vint8m2_t *v2, vint8m2_t *v3, const int8_t *base, vuint32m8_t bindex, size_t vl) { - return vloxseg4ei32_v_i8m2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei32_v_i8m2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei32_v_i16mf4( @@ -259,7 +259,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei32_v_i16mf4(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vint16mf4_t *v3, const int16_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg4ei32_v_i16mf4(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei32_v_i16mf4(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei32_v_i16mf2( @@ -276,7 +276,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei32_v_i16mf2(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vint16mf2_t *v3, const int16_t *base, vuint32m1_t bindex, size_t vl) { - return vloxseg4ei32_v_i16mf2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei32_v_i16mf2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei32_v_i16m1( @@ -293,7 +293,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei32_v_i16m1(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vint16m1_t *v3, const int16_t *base, vuint32m2_t bindex, size_t vl) { - return vloxseg4ei32_v_i16m1(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei32_v_i16m1(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei32_v_i16m2( @@ -310,7 +310,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei32_v_i16m2(vint16m2_t *v0, vint16m2_t *v1, vint16m2_t *v2, vint16m2_t *v3, const int16_t *base, vuint32m4_t bindex, size_t vl) { - return vloxseg4ei32_v_i16m2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei32_v_i16m2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei32_v_i32mf2( @@ -327,7 +327,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei32_v_i32mf2(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vint32mf2_t *v3, const int32_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg4ei32_v_i32mf2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei32_v_i32mf2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei32_v_i32m1( @@ -344,7 +344,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei32_v_i32m1(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vint32m1_t *v3, const int32_t *base, vuint32m1_t bindex, size_t vl) { - return vloxseg4ei32_v_i32m1(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei32_v_i32m1(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei32_v_i32m2( @@ -361,7 +361,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei32_v_i32m2(vint32m2_t *v0, vint32m2_t *v1, vint32m2_t *v2, vint32m2_t *v3, const int32_t *base, vuint32m2_t bindex, size_t vl) { - return vloxseg4ei32_v_i32m2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei32_v_i32m2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei32_v_i64m1( @@ -378,7 +378,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei32_v_i64m1(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vint64m1_t *v3, const int64_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg4ei32_v_i64m1(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei32_v_i64m1(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei32_v_i64m2( @@ -395,7 +395,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei32_v_i64m2(vint64m2_t *v0, vint64m2_t *v1, vint64m2_t *v2, vint64m2_t *v3, const int64_t *base, vuint32m1_t bindex, size_t vl) { - return vloxseg4ei32_v_i64m2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei32_v_i64m2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei32_v_u8mf8( @@ -412,7 +412,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei32_v_u8mf8(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vuint8mf8_t *v3, const uint8_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg4ei32_v_u8mf8(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei32_v_u8mf8(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei32_v_u8mf4( @@ -429,7 +429,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei32_v_u8mf4(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vuint8mf4_t *v3, const uint8_t *base, vuint32m1_t bindex, size_t vl) { - return vloxseg4ei32_v_u8mf4(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei32_v_u8mf4(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei32_v_u8mf2( @@ -446,7 +446,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei32_v_u8mf2(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vuint8mf2_t *v3, const uint8_t *base, vuint32m2_t bindex, size_t vl) { - return vloxseg4ei32_v_u8mf2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei32_v_u8mf2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei32_v_u8m1( @@ -463,7 +463,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei32_v_u8m1(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vuint8m1_t *v3, const uint8_t *base, vuint32m4_t bindex, size_t vl) { - return vloxseg4ei32_v_u8m1(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei32_v_u8m1(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei32_v_u8m2( @@ -480,7 +480,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei32_v_u8m2(vuint8m2_t *v0, vuint8m2_t *v1, vuint8m2_t *v2, vuint8m2_t *v3, const uint8_t *base, vuint32m8_t bindex, size_t vl) { - return vloxseg4ei32_v_u8m2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei32_v_u8m2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei32_v_u16mf4( @@ -497,7 +497,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei32_v_u16mf4(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vuint16mf4_t *v3, const uint16_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg4ei32_v_u16mf4(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei32_v_u16mf4(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei32_v_u16mf2( @@ -514,7 +514,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei32_v_u16mf2(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vuint16mf2_t *v3, const uint16_t *base, vuint32m1_t bindex, size_t vl) { - return vloxseg4ei32_v_u16mf2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei32_v_u16mf2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei32_v_u16m1( @@ -531,7 +531,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei32_v_u16m1(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vuint16m1_t *v3, const uint16_t *base, vuint32m2_t bindex, size_t vl) { - return vloxseg4ei32_v_u16m1(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei32_v_u16m1(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei32_v_u16m2( @@ -548,7 +548,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei32_v_u16m2(vuint16m2_t *v0, vuint16m2_t *v1, vuint16m2_t *v2, vuint16m2_t *v3, const uint16_t *base, vuint32m4_t bindex, size_t vl) { - return vloxseg4ei32_v_u16m2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei32_v_u16m2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei32_v_u32mf2( @@ -565,7 +565,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei32_v_u32mf2(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vuint32mf2_t *v3, const uint32_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg4ei32_v_u32mf2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei32_v_u32mf2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei32_v_u32m1( @@ -582,7 +582,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei32_v_u32m1(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vuint32m1_t *v3, const uint32_t *base, vuint32m1_t bindex, size_t vl) { - return vloxseg4ei32_v_u32m1(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei32_v_u32m1(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei32_v_u32m2( @@ -599,7 +599,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei32_v_u32m2(vuint32m2_t *v0, vuint32m2_t *v1, vuint32m2_t *v2, vuint32m2_t *v3, const uint32_t *base, vuint32m2_t bindex, size_t vl) { - return vloxseg4ei32_v_u32m2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei32_v_u32m2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei32_v_u64m1( @@ -616,7 +616,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei32_v_u64m1(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vuint64m1_t *v3, const uint64_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg4ei32_v_u64m1(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei32_v_u64m1(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei32_v_u64m2( @@ -633,7 +633,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei32_v_u64m2(vuint64m2_t *v0, vuint64m2_t *v1, vuint64m2_t *v2, vuint64m2_t *v3, const uint64_t *base, vuint32m1_t bindex, size_t vl) { - return vloxseg4ei32_v_u64m2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei32_v_u64m2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei32_v_f16mf4_m( @@ -650,7 +650,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei32_v_f16mf4_m(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vfloat16mf4_t *v3, vbool64_t mask, const _Float16 *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg4ei32_v_f16mf4_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei32_v_f16mf4_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei32_v_f16mf2_m( @@ -667,7 +667,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei32_v_f16mf2_m(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vfloat16mf2_t *v3, vbool32_t mask, const _Float16 *base, vuint32m1_t bindex, size_t vl) { - return vloxseg4ei32_v_f16mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei32_v_f16mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei32_v_f16m1_m( @@ -684,7 +684,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei32_v_f16m1_m(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vfloat16m1_t *v3, vbool16_t mask, const _Float16 *base, vuint32m2_t bindex, size_t vl) { - return vloxseg4ei32_v_f16m1_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei32_v_f16m1_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei32_v_f16m2_m( @@ -701,7 +701,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei32_v_f16m2_m(vfloat16m2_t *v0, vfloat16m2_t *v1, vfloat16m2_t *v2, vfloat16m2_t *v3, vbool8_t mask, const _Float16 *base, vuint32m4_t bindex, size_t vl) { - return vloxseg4ei32_v_f16m2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei32_v_f16m2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei32_v_f32mf2_m( @@ -718,7 +718,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei32_v_f32mf2_m(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vfloat32mf2_t *v3, vbool64_t mask, const float *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg4ei32_v_f32mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei32_v_f32mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei32_v_f32m1_m( @@ -735,7 +735,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei32_v_f32m1_m(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vfloat32m1_t *v3, vbool32_t mask, const float *base, vuint32m1_t bindex, size_t vl) { - return vloxseg4ei32_v_f32m1_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei32_v_f32m1_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei32_v_f32m2_m( @@ -752,7 +752,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei32_v_f32m2_m(vfloat32m2_t *v0, vfloat32m2_t *v1, vfloat32m2_t *v2, vfloat32m2_t *v3, vbool16_t mask, const float *base, vuint32m2_t bindex, size_t vl) { - return vloxseg4ei32_v_f32m2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei32_v_f32m2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei32_v_f64m1_m( @@ -769,7 +769,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei32_v_f64m1_m(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vfloat64m1_t *v3, vbool64_t mask, const double *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg4ei32_v_f64m1_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei32_v_f64m1_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei32_v_f64m2_m( @@ -786,7 +786,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei32_v_f64m2_m(vfloat64m2_t *v0, vfloat64m2_t *v1, vfloat64m2_t *v2, vfloat64m2_t *v3, vbool32_t mask, const double *base, vuint32m1_t bindex, size_t vl) { - return vloxseg4ei32_v_f64m2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei32_v_f64m2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei32_v_i8mf8_m( @@ -803,7 +803,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei32_v_i8mf8_m(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vint8mf8_t *v3, vbool64_t mask, const int8_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg4ei32_v_i8mf8_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei32_v_i8mf8_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei32_v_i8mf4_m( @@ -820,7 +820,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei32_v_i8mf4_m(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vint8mf4_t *v3, vbool32_t mask, const int8_t *base, vuint32m1_t bindex, size_t vl) { - return vloxseg4ei32_v_i8mf4_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei32_v_i8mf4_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei32_v_i8mf2_m( @@ -837,7 +837,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei32_v_i8mf2_m(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vint8mf2_t *v3, vbool16_t mask, const int8_t *base, vuint32m2_t bindex, size_t vl) { - return vloxseg4ei32_v_i8mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei32_v_i8mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei32_v_i8m1_m( @@ -854,7 +854,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei32_v_i8m1_m(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vint8m1_t *v3, vbool8_t mask, const int8_t *base, vuint32m4_t bindex, size_t vl) { - return vloxseg4ei32_v_i8m1_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei32_v_i8m1_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei32_v_i8m2_m( @@ -871,7 +871,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei32_v_i8m2_m(vint8m2_t *v0, vint8m2_t *v1, vint8m2_t *v2, vint8m2_t *v3, vbool4_t mask, const int8_t *base, vuint32m8_t bindex, size_t vl) { - return vloxseg4ei32_v_i8m2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei32_v_i8m2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei32_v_i16mf4_m( @@ -888,7 +888,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei32_v_i16mf4_m(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vint16mf4_t *v3, vbool64_t mask, const int16_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg4ei32_v_i16mf4_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei32_v_i16mf4_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei32_v_i16mf2_m( @@ -905,7 +905,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei32_v_i16mf2_m(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vint16mf2_t *v3, vbool32_t mask, const int16_t *base, vuint32m1_t bindex, size_t vl) { - return vloxseg4ei32_v_i16mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei32_v_i16mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei32_v_i16m1_m( @@ -922,7 +922,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei32_v_i16m1_m(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vint16m1_t *v3, vbool16_t mask, const int16_t *base, vuint32m2_t bindex, size_t vl) { - return vloxseg4ei32_v_i16m1_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei32_v_i16m1_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei32_v_i16m2_m( @@ -939,7 +939,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei32_v_i16m2_m(vint16m2_t *v0, vint16m2_t *v1, vint16m2_t *v2, vint16m2_t *v3, vbool8_t mask, const int16_t *base, vuint32m4_t bindex, size_t vl) { - return vloxseg4ei32_v_i16m2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei32_v_i16m2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei32_v_i32mf2_m( @@ -956,7 +956,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei32_v_i32mf2_m(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vint32mf2_t *v3, vbool64_t mask, const int32_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg4ei32_v_i32mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei32_v_i32mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei32_v_i32m1_m( @@ -973,7 +973,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei32_v_i32m1_m(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vint32m1_t *v3, vbool32_t mask, const int32_t *base, vuint32m1_t bindex, size_t vl) { - return vloxseg4ei32_v_i32m1_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei32_v_i32m1_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei32_v_i32m2_m( @@ -990,7 +990,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei32_v_i32m2_m(vint32m2_t *v0, vint32m2_t *v1, vint32m2_t *v2, vint32m2_t *v3, vbool16_t mask, const int32_t *base, vuint32m2_t bindex, size_t vl) { - return vloxseg4ei32_v_i32m2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei32_v_i32m2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei32_v_i64m1_m( @@ -1007,7 +1007,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei32_v_i64m1_m(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vint64m1_t *v3, vbool64_t mask, const int64_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg4ei32_v_i64m1_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei32_v_i64m1_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei32_v_i64m2_m( @@ -1024,7 +1024,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei32_v_i64m2_m(vint64m2_t *v0, vint64m2_t *v1, vint64m2_t *v2, vint64m2_t *v3, vbool32_t mask, const int64_t *base, vuint32m1_t bindex, size_t vl) { - return vloxseg4ei32_v_i64m2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei32_v_i64m2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei32_v_u8mf8_m( @@ -1041,7 +1041,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei32_v_u8mf8_m(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vuint8mf8_t *v3, vbool64_t mask, const uint8_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg4ei32_v_u8mf8_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei32_v_u8mf8_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei32_v_u8mf4_m( @@ -1058,7 +1058,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei32_v_u8mf4_m(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vuint8mf4_t *v3, vbool32_t mask, const uint8_t *base, vuint32m1_t bindex, size_t vl) { - return vloxseg4ei32_v_u8mf4_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei32_v_u8mf4_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei32_v_u8mf2_m( @@ -1075,7 +1075,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei32_v_u8mf2_m(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vuint8mf2_t *v3, vbool16_t mask, const uint8_t *base, vuint32m2_t bindex, size_t vl) { - return vloxseg4ei32_v_u8mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei32_v_u8mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei32_v_u8m1_m( @@ -1092,7 +1092,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei32_v_u8m1_m(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vuint8m1_t *v3, vbool8_t mask, const uint8_t *base, vuint32m4_t bindex, size_t vl) { - return vloxseg4ei32_v_u8m1_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei32_v_u8m1_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei32_v_u8m2_m( @@ -1109,7 +1109,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei32_v_u8m2_m(vuint8m2_t *v0, vuint8m2_t *v1, vuint8m2_t *v2, vuint8m2_t *v3, vbool4_t mask, const uint8_t *base, vuint32m8_t bindex, size_t vl) { - return vloxseg4ei32_v_u8m2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei32_v_u8m2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei32_v_u16mf4_m( @@ -1126,7 +1126,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei32_v_u16mf4_m(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vuint16mf4_t *v3, vbool64_t mask, const uint16_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg4ei32_v_u16mf4_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei32_v_u16mf4_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei32_v_u16mf2_m( @@ -1143,7 +1143,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei32_v_u16mf2_m(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vuint16mf2_t *v3, vbool32_t mask, const uint16_t *base, vuint32m1_t bindex, size_t vl) { - return vloxseg4ei32_v_u16mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei32_v_u16mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei32_v_u16m1_m( @@ -1160,7 +1160,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei32_v_u16m1_m(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vuint16m1_t *v3, vbool16_t mask, const uint16_t *base, vuint32m2_t bindex, size_t vl) { - return vloxseg4ei32_v_u16m1_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei32_v_u16m1_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei32_v_u16m2_m( @@ -1177,7 +1177,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei32_v_u16m2_m(vuint16m2_t *v0, vuint16m2_t *v1, vuint16m2_t *v2, vuint16m2_t *v3, vbool8_t mask, const uint16_t *base, vuint32m4_t bindex, size_t vl) { - return vloxseg4ei32_v_u16m2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei32_v_u16m2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei32_v_u32mf2_m( @@ -1194,7 +1194,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei32_v_u32mf2_m(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vuint32mf2_t *v3, vbool64_t mask, const uint32_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg4ei32_v_u32mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei32_v_u32mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei32_v_u32m1_m( @@ -1211,7 +1211,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei32_v_u32m1_m(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vuint32m1_t *v3, vbool32_t mask, const uint32_t *base, vuint32m1_t bindex, size_t vl) { - return vloxseg4ei32_v_u32m1_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei32_v_u32m1_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei32_v_u32m2_m( @@ -1228,7 +1228,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei32_v_u32m2_m(vuint32m2_t *v0, vuint32m2_t *v1, vuint32m2_t *v2, vuint32m2_t *v3, vbool16_t mask, const uint32_t *base, vuint32m2_t bindex, size_t vl) { - return vloxseg4ei32_v_u32m2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei32_v_u32m2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei32_v_u64m1_m( @@ -1245,7 +1245,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei32_v_u64m1_m(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vuint64m1_t *v3, vbool64_t mask, const uint64_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg4ei32_v_u64m1_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei32_v_u64m1_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei32_v_u64m2_m( @@ -1262,6 +1262,6 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei32_v_u64m2_m(vuint64m2_t *v0, vuint64m2_t *v1, vuint64m2_t *v2, vuint64m2_t *v3, vbool32_t mask, const uint64_t *base, vuint32m1_t bindex, size_t vl) { - return vloxseg4ei32_v_u64m2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei32_v_u64m2_m(v0, v1, v2, v3, mask, base, bindex, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg4ei64.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg4ei64.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg4ei64.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg4ei64.c @@ -21,7 +21,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei64_v_f16mf4(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vfloat16mf4_t *v3, const _Float16 *base, vuint64m1_t bindex, size_t vl) { - return vloxseg4ei64_v_f16mf4(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei64_v_f16mf4(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei64_v_f16mf2( @@ -38,7 +38,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei64_v_f16mf2(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vfloat16mf2_t *v3, const _Float16 *base, vuint64m2_t bindex, size_t vl) { - return vloxseg4ei64_v_f16mf2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei64_v_f16mf2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei64_v_f16m1( @@ -55,7 +55,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei64_v_f16m1(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vfloat16m1_t *v3, const _Float16 *base, vuint64m4_t bindex, size_t vl) { - return vloxseg4ei64_v_f16m1(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei64_v_f16m1(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei64_v_f16m2( @@ -72,7 +72,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei64_v_f16m2(vfloat16m2_t *v0, vfloat16m2_t *v1, vfloat16m2_t *v2, vfloat16m2_t *v3, const _Float16 *base, vuint64m8_t bindex, size_t vl) { - return vloxseg4ei64_v_f16m2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei64_v_f16m2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei64_v_f32mf2( @@ -89,7 +89,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei64_v_f32mf2(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vfloat32mf2_t *v3, const float *base, vuint64m1_t bindex, size_t vl) { - return vloxseg4ei64_v_f32mf2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei64_v_f32mf2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei64_v_f32m1( @@ -106,7 +106,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei64_v_f32m1(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vfloat32m1_t *v3, const float *base, vuint64m2_t bindex, size_t vl) { - return vloxseg4ei64_v_f32m1(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei64_v_f32m1(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei64_v_f32m2( @@ -123,7 +123,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei64_v_f32m2(vfloat32m2_t *v0, vfloat32m2_t *v1, vfloat32m2_t *v2, vfloat32m2_t *v3, const float *base, vuint64m4_t bindex, size_t vl) { - return vloxseg4ei64_v_f32m2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei64_v_f32m2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei64_v_f64m1( @@ -140,7 +140,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei64_v_f64m1(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vfloat64m1_t *v3, const double *base, vuint64m1_t bindex, size_t vl) { - return vloxseg4ei64_v_f64m1(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei64_v_f64m1(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei64_v_f64m2( @@ -157,7 +157,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei64_v_f64m2(vfloat64m2_t *v0, vfloat64m2_t *v1, vfloat64m2_t *v2, vfloat64m2_t *v3, const double *base, vuint64m2_t bindex, size_t vl) { - return vloxseg4ei64_v_f64m2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei64_v_f64m2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei64_v_i8mf8( @@ -174,7 +174,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei64_v_i8mf8(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vint8mf8_t *v3, const int8_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg4ei64_v_i8mf8(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei64_v_i8mf8(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei64_v_i8mf4( @@ -191,7 +191,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei64_v_i8mf4(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vint8mf4_t *v3, const int8_t *base, vuint64m2_t bindex, size_t vl) { - return vloxseg4ei64_v_i8mf4(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei64_v_i8mf4(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei64_v_i8mf2( @@ -208,7 +208,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei64_v_i8mf2(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vint8mf2_t *v3, const int8_t *base, vuint64m4_t bindex, size_t vl) { - return vloxseg4ei64_v_i8mf2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei64_v_i8mf2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei64_v_i8m1( @@ -225,7 +225,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei64_v_i8m1(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vint8m1_t *v3, const int8_t *base, vuint64m8_t bindex, size_t vl) { - return vloxseg4ei64_v_i8m1(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei64_v_i8m1(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei64_v_i16mf4( @@ -242,7 +242,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei64_v_i16mf4(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vint16mf4_t *v3, const int16_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg4ei64_v_i16mf4(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei64_v_i16mf4(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei64_v_i16mf2( @@ -259,7 +259,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei64_v_i16mf2(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vint16mf2_t *v3, const int16_t *base, vuint64m2_t bindex, size_t vl) { - return vloxseg4ei64_v_i16mf2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei64_v_i16mf2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei64_v_i16m1( @@ -276,7 +276,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei64_v_i16m1(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vint16m1_t *v3, const int16_t *base, vuint64m4_t bindex, size_t vl) { - return vloxseg4ei64_v_i16m1(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei64_v_i16m1(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei64_v_i16m2( @@ -293,7 +293,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei64_v_i16m2(vint16m2_t *v0, vint16m2_t *v1, vint16m2_t *v2, vint16m2_t *v3, const int16_t *base, vuint64m8_t bindex, size_t vl) { - return vloxseg4ei64_v_i16m2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei64_v_i16m2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei64_v_i32mf2( @@ -310,7 +310,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei64_v_i32mf2(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vint32mf2_t *v3, const int32_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg4ei64_v_i32mf2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei64_v_i32mf2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei64_v_i32m1( @@ -327,7 +327,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei64_v_i32m1(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vint32m1_t *v3, const int32_t *base, vuint64m2_t bindex, size_t vl) { - return vloxseg4ei64_v_i32m1(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei64_v_i32m1(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei64_v_i32m2( @@ -344,7 +344,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei64_v_i32m2(vint32m2_t *v0, vint32m2_t *v1, vint32m2_t *v2, vint32m2_t *v3, const int32_t *base, vuint64m4_t bindex, size_t vl) { - return vloxseg4ei64_v_i32m2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei64_v_i32m2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei64_v_i64m1( @@ -361,7 +361,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei64_v_i64m1(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vint64m1_t *v3, const int64_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg4ei64_v_i64m1(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei64_v_i64m1(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei64_v_i64m2( @@ -378,7 +378,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei64_v_i64m2(vint64m2_t *v0, vint64m2_t *v1, vint64m2_t *v2, vint64m2_t *v3, const int64_t *base, vuint64m2_t bindex, size_t vl) { - return vloxseg4ei64_v_i64m2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei64_v_i64m2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei64_v_u8mf8( @@ -395,7 +395,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei64_v_u8mf8(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vuint8mf8_t *v3, const uint8_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg4ei64_v_u8mf8(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei64_v_u8mf8(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei64_v_u8mf4( @@ -412,7 +412,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei64_v_u8mf4(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vuint8mf4_t *v3, const uint8_t *base, vuint64m2_t bindex, size_t vl) { - return vloxseg4ei64_v_u8mf4(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei64_v_u8mf4(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei64_v_u8mf2( @@ -429,7 +429,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei64_v_u8mf2(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vuint8mf2_t *v3, const uint8_t *base, vuint64m4_t bindex, size_t vl) { - return vloxseg4ei64_v_u8mf2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei64_v_u8mf2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei64_v_u8m1( @@ -446,7 +446,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei64_v_u8m1(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vuint8m1_t *v3, const uint8_t *base, vuint64m8_t bindex, size_t vl) { - return vloxseg4ei64_v_u8m1(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei64_v_u8m1(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei64_v_u16mf4( @@ -463,7 +463,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei64_v_u16mf4(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vuint16mf4_t *v3, const uint16_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg4ei64_v_u16mf4(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei64_v_u16mf4(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei64_v_u16mf2( @@ -480,7 +480,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei64_v_u16mf2(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vuint16mf2_t *v3, const uint16_t *base, vuint64m2_t bindex, size_t vl) { - return vloxseg4ei64_v_u16mf2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei64_v_u16mf2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei64_v_u16m1( @@ -497,7 +497,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei64_v_u16m1(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vuint16m1_t *v3, const uint16_t *base, vuint64m4_t bindex, size_t vl) { - return vloxseg4ei64_v_u16m1(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei64_v_u16m1(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei64_v_u16m2( @@ -514,7 +514,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei64_v_u16m2(vuint16m2_t *v0, vuint16m2_t *v1, vuint16m2_t *v2, vuint16m2_t *v3, const uint16_t *base, vuint64m8_t bindex, size_t vl) { - return vloxseg4ei64_v_u16m2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei64_v_u16m2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei64_v_u32mf2( @@ -531,7 +531,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei64_v_u32mf2(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vuint32mf2_t *v3, const uint32_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg4ei64_v_u32mf2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei64_v_u32mf2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei64_v_u32m1( @@ -548,7 +548,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei64_v_u32m1(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vuint32m1_t *v3, const uint32_t *base, vuint64m2_t bindex, size_t vl) { - return vloxseg4ei64_v_u32m1(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei64_v_u32m1(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei64_v_u32m2( @@ -565,7 +565,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei64_v_u32m2(vuint32m2_t *v0, vuint32m2_t *v1, vuint32m2_t *v2, vuint32m2_t *v3, const uint32_t *base, vuint64m4_t bindex, size_t vl) { - return vloxseg4ei64_v_u32m2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei64_v_u32m2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei64_v_u64m1( @@ -582,7 +582,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei64_v_u64m1(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vuint64m1_t *v3, const uint64_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg4ei64_v_u64m1(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei64_v_u64m1(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei64_v_u64m2( @@ -599,7 +599,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei64_v_u64m2(vuint64m2_t *v0, vuint64m2_t *v1, vuint64m2_t *v2, vuint64m2_t *v3, const uint64_t *base, vuint64m2_t bindex, size_t vl) { - return vloxseg4ei64_v_u64m2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei64_v_u64m2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei64_v_f16mf4_m( @@ -616,7 +616,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei64_v_f16mf4_m(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vfloat16mf4_t *v3, vbool64_t mask, const _Float16 *base, vuint64m1_t bindex, size_t vl) { - return vloxseg4ei64_v_f16mf4_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei64_v_f16mf4_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei64_v_f16mf2_m( @@ -633,7 +633,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei64_v_f16mf2_m(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vfloat16mf2_t *v3, vbool32_t mask, const _Float16 *base, vuint64m2_t bindex, size_t vl) { - return vloxseg4ei64_v_f16mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei64_v_f16mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei64_v_f16m1_m( @@ -650,7 +650,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei64_v_f16m1_m(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vfloat16m1_t *v3, vbool16_t mask, const _Float16 *base, vuint64m4_t bindex, size_t vl) { - return vloxseg4ei64_v_f16m1_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei64_v_f16m1_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei64_v_f16m2_m( @@ -667,7 +667,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei64_v_f16m2_m(vfloat16m2_t *v0, vfloat16m2_t *v1, vfloat16m2_t *v2, vfloat16m2_t *v3, vbool8_t mask, const _Float16 *base, vuint64m8_t bindex, size_t vl) { - return vloxseg4ei64_v_f16m2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei64_v_f16m2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei64_v_f32mf2_m( @@ -684,7 +684,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei64_v_f32mf2_m(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vfloat32mf2_t *v3, vbool64_t mask, const float *base, vuint64m1_t bindex, size_t vl) { - return vloxseg4ei64_v_f32mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei64_v_f32mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei64_v_f32m1_m( @@ -701,7 +701,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei64_v_f32m1_m(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vfloat32m1_t *v3, vbool32_t mask, const float *base, vuint64m2_t bindex, size_t vl) { - return vloxseg4ei64_v_f32m1_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei64_v_f32m1_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei64_v_f32m2_m( @@ -718,7 +718,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei64_v_f32m2_m(vfloat32m2_t *v0, vfloat32m2_t *v1, vfloat32m2_t *v2, vfloat32m2_t *v3, vbool16_t mask, const float *base, vuint64m4_t bindex, size_t vl) { - return vloxseg4ei64_v_f32m2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei64_v_f32m2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei64_v_f64m1_m( @@ -735,7 +735,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei64_v_f64m1_m(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vfloat64m1_t *v3, vbool64_t mask, const double *base, vuint64m1_t bindex, size_t vl) { - return vloxseg4ei64_v_f64m1_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei64_v_f64m1_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei64_v_f64m2_m( @@ -752,7 +752,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei64_v_f64m2_m(vfloat64m2_t *v0, vfloat64m2_t *v1, vfloat64m2_t *v2, vfloat64m2_t *v3, vbool32_t mask, const double *base, vuint64m2_t bindex, size_t vl) { - return vloxseg4ei64_v_f64m2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei64_v_f64m2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei64_v_i8mf8_m( @@ -769,7 +769,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei64_v_i8mf8_m(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vint8mf8_t *v3, vbool64_t mask, const int8_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg4ei64_v_i8mf8_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei64_v_i8mf8_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei64_v_i8mf4_m( @@ -786,7 +786,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei64_v_i8mf4_m(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vint8mf4_t *v3, vbool32_t mask, const int8_t *base, vuint64m2_t bindex, size_t vl) { - return vloxseg4ei64_v_i8mf4_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei64_v_i8mf4_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei64_v_i8mf2_m( @@ -803,7 +803,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei64_v_i8mf2_m(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vint8mf2_t *v3, vbool16_t mask, const int8_t *base, vuint64m4_t bindex, size_t vl) { - return vloxseg4ei64_v_i8mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei64_v_i8mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei64_v_i8m1_m( @@ -820,7 +820,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei64_v_i8m1_m(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vint8m1_t *v3, vbool8_t mask, const int8_t *base, vuint64m8_t bindex, size_t vl) { - return vloxseg4ei64_v_i8m1_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei64_v_i8m1_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei64_v_i16mf4_m( @@ -837,7 +837,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei64_v_i16mf4_m(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vint16mf4_t *v3, vbool64_t mask, const int16_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg4ei64_v_i16mf4_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei64_v_i16mf4_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei64_v_i16mf2_m( @@ -854,7 +854,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei64_v_i16mf2_m(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vint16mf2_t *v3, vbool32_t mask, const int16_t *base, vuint64m2_t bindex, size_t vl) { - return vloxseg4ei64_v_i16mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei64_v_i16mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei64_v_i16m1_m( @@ -871,7 +871,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei64_v_i16m1_m(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vint16m1_t *v3, vbool16_t mask, const int16_t *base, vuint64m4_t bindex, size_t vl) { - return vloxseg4ei64_v_i16m1_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei64_v_i16m1_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei64_v_i16m2_m( @@ -888,7 +888,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei64_v_i16m2_m(vint16m2_t *v0, vint16m2_t *v1, vint16m2_t *v2, vint16m2_t *v3, vbool8_t mask, const int16_t *base, vuint64m8_t bindex, size_t vl) { - return vloxseg4ei64_v_i16m2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei64_v_i16m2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei64_v_i32mf2_m( @@ -905,7 +905,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei64_v_i32mf2_m(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vint32mf2_t *v3, vbool64_t mask, const int32_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg4ei64_v_i32mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei64_v_i32mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei64_v_i32m1_m( @@ -922,7 +922,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei64_v_i32m1_m(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vint32m1_t *v3, vbool32_t mask, const int32_t *base, vuint64m2_t bindex, size_t vl) { - return vloxseg4ei64_v_i32m1_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei64_v_i32m1_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei64_v_i32m2_m( @@ -939,7 +939,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei64_v_i32m2_m(vint32m2_t *v0, vint32m2_t *v1, vint32m2_t *v2, vint32m2_t *v3, vbool16_t mask, const int32_t *base, vuint64m4_t bindex, size_t vl) { - return vloxseg4ei64_v_i32m2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei64_v_i32m2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei64_v_i64m1_m( @@ -956,7 +956,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei64_v_i64m1_m(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vint64m1_t *v3, vbool64_t mask, const int64_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg4ei64_v_i64m1_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei64_v_i64m1_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei64_v_i64m2_m( @@ -973,7 +973,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei64_v_i64m2_m(vint64m2_t *v0, vint64m2_t *v1, vint64m2_t *v2, vint64m2_t *v3, vbool32_t mask, const int64_t *base, vuint64m2_t bindex, size_t vl) { - return vloxseg4ei64_v_i64m2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei64_v_i64m2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei64_v_u8mf8_m( @@ -990,7 +990,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei64_v_u8mf8_m(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vuint8mf8_t *v3, vbool64_t mask, const uint8_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg4ei64_v_u8mf8_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei64_v_u8mf8_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei64_v_u8mf4_m( @@ -1007,7 +1007,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei64_v_u8mf4_m(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vuint8mf4_t *v3, vbool32_t mask, const uint8_t *base, vuint64m2_t bindex, size_t vl) { - return vloxseg4ei64_v_u8mf4_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei64_v_u8mf4_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei64_v_u8mf2_m( @@ -1024,7 +1024,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei64_v_u8mf2_m(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vuint8mf2_t *v3, vbool16_t mask, const uint8_t *base, vuint64m4_t bindex, size_t vl) { - return vloxseg4ei64_v_u8mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei64_v_u8mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei64_v_u8m1_m( @@ -1041,7 +1041,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei64_v_u8m1_m(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vuint8m1_t *v3, vbool8_t mask, const uint8_t *base, vuint64m8_t bindex, size_t vl) { - return vloxseg4ei64_v_u8m1_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei64_v_u8m1_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei64_v_u16mf4_m( @@ -1058,7 +1058,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei64_v_u16mf4_m(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vuint16mf4_t *v3, vbool64_t mask, const uint16_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg4ei64_v_u16mf4_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei64_v_u16mf4_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei64_v_u16mf2_m( @@ -1075,7 +1075,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei64_v_u16mf2_m(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vuint16mf2_t *v3, vbool32_t mask, const uint16_t *base, vuint64m2_t bindex, size_t vl) { - return vloxseg4ei64_v_u16mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei64_v_u16mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei64_v_u16m1_m( @@ -1092,7 +1092,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei64_v_u16m1_m(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vuint16m1_t *v3, vbool16_t mask, const uint16_t *base, vuint64m4_t bindex, size_t vl) { - return vloxseg4ei64_v_u16m1_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei64_v_u16m1_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei64_v_u16m2_m( @@ -1109,7 +1109,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei64_v_u16m2_m(vuint16m2_t *v0, vuint16m2_t *v1, vuint16m2_t *v2, vuint16m2_t *v3, vbool8_t mask, const uint16_t *base, vuint64m8_t bindex, size_t vl) { - return vloxseg4ei64_v_u16m2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei64_v_u16m2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei64_v_u32mf2_m( @@ -1126,7 +1126,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei64_v_u32mf2_m(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vuint32mf2_t *v3, vbool64_t mask, const uint32_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg4ei64_v_u32mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei64_v_u32mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei64_v_u32m1_m( @@ -1143,7 +1143,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei64_v_u32m1_m(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vuint32m1_t *v3, vbool32_t mask, const uint32_t *base, vuint64m2_t bindex, size_t vl) { - return vloxseg4ei64_v_u32m1_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei64_v_u32m1_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei64_v_u32m2_m( @@ -1160,7 +1160,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei64_v_u32m2_m(vuint32m2_t *v0, vuint32m2_t *v1, vuint32m2_t *v2, vuint32m2_t *v3, vbool16_t mask, const uint32_t *base, vuint64m4_t bindex, size_t vl) { - return vloxseg4ei64_v_u32m2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei64_v_u32m2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei64_v_u64m1_m( @@ -1177,7 +1177,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei64_v_u64m1_m(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vuint64m1_t *v3, vbool64_t mask, const uint64_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg4ei64_v_u64m1_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei64_v_u64m1_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei64_v_u64m2_m( @@ -1194,6 +1194,6 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei64_v_u64m2_m(vuint64m2_t *v0, vuint64m2_t *v1, vuint64m2_t *v2, vuint64m2_t *v3, vbool32_t mask, const uint64_t *base, vuint64m2_t bindex, size_t vl) { - return vloxseg4ei64_v_u64m2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei64_v_u64m2_m(v0, v1, v2, v3, mask, base, bindex, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg4ei8.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg4ei8.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg4ei8.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg4ei8.c @@ -21,7 +21,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei8_v_f16mf4(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vfloat16mf4_t *v3, const _Float16 *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg4ei8_v_f16mf4(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei8_v_f16mf4(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei8_v_f16mf2( @@ -38,7 +38,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei8_v_f16mf2(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vfloat16mf2_t *v3, const _Float16 *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg4ei8_v_f16mf2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei8_v_f16mf2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei8_v_f16m1( @@ -55,7 +55,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei8_v_f16m1(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vfloat16m1_t *v3, const _Float16 *base, vuint8mf2_t bindex, size_t vl) { - return vloxseg4ei8_v_f16m1(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei8_v_f16m1(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei8_v_f16m2( @@ -72,7 +72,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei8_v_f16m2(vfloat16m2_t *v0, vfloat16m2_t *v1, vfloat16m2_t *v2, vfloat16m2_t *v3, const _Float16 *base, vuint8m1_t bindex, size_t vl) { - return vloxseg4ei8_v_f16m2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei8_v_f16m2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei8_v_f32mf2( @@ -89,7 +89,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei8_v_f32mf2(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vfloat32mf2_t *v3, const float *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg4ei8_v_f32mf2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei8_v_f32mf2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei8_v_f32m1( @@ -106,7 +106,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei8_v_f32m1(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vfloat32m1_t *v3, const float *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg4ei8_v_f32m1(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei8_v_f32m1(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei8_v_f32m2( @@ -123,7 +123,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei8_v_f32m2(vfloat32m2_t *v0, vfloat32m2_t *v1, vfloat32m2_t *v2, vfloat32m2_t *v3, const float *base, vuint8mf2_t bindex, size_t vl) { - return vloxseg4ei8_v_f32m2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei8_v_f32m2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei8_v_f64m1( @@ -140,7 +140,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei8_v_f64m1(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vfloat64m1_t *v3, const double *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg4ei8_v_f64m1(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei8_v_f64m1(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei8_v_f64m2( @@ -157,7 +157,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei8_v_f64m2(vfloat64m2_t *v0, vfloat64m2_t *v1, vfloat64m2_t *v2, vfloat64m2_t *v3, const double *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg4ei8_v_f64m2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei8_v_f64m2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei8_v_i8mf8( @@ -174,7 +174,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei8_v_i8mf8(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vint8mf8_t *v3, const int8_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg4ei8_v_i8mf8(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei8_v_i8mf8(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei8_v_i8mf4( @@ -191,7 +191,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei8_v_i8mf4(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vint8mf4_t *v3, const int8_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg4ei8_v_i8mf4(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei8_v_i8mf4(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei8_v_i8mf2( @@ -208,7 +208,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei8_v_i8mf2(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vint8mf2_t *v3, const int8_t *base, vuint8mf2_t bindex, size_t vl) { - return vloxseg4ei8_v_i8mf2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei8_v_i8mf2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei8_v_i8m1( @@ -225,7 +225,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei8_v_i8m1(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vint8m1_t *v3, const int8_t *base, vuint8m1_t bindex, size_t vl) { - return vloxseg4ei8_v_i8m1(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei8_v_i8m1(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei8_v_i8m2( @@ -242,7 +242,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei8_v_i8m2(vint8m2_t *v0, vint8m2_t *v1, vint8m2_t *v2, vint8m2_t *v3, const int8_t *base, vuint8m2_t bindex, size_t vl) { - return vloxseg4ei8_v_i8m2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei8_v_i8m2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei8_v_i16mf4( @@ -259,7 +259,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei8_v_i16mf4(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vint16mf4_t *v3, const int16_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg4ei8_v_i16mf4(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei8_v_i16mf4(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei8_v_i16mf2( @@ -276,7 +276,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei8_v_i16mf2(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vint16mf2_t *v3, const int16_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg4ei8_v_i16mf2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei8_v_i16mf2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei8_v_i16m1( @@ -293,7 +293,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei8_v_i16m1(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vint16m1_t *v3, const int16_t *base, vuint8mf2_t bindex, size_t vl) { - return vloxseg4ei8_v_i16m1(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei8_v_i16m1(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei8_v_i16m2( @@ -310,7 +310,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei8_v_i16m2(vint16m2_t *v0, vint16m2_t *v1, vint16m2_t *v2, vint16m2_t *v3, const int16_t *base, vuint8m1_t bindex, size_t vl) { - return vloxseg4ei8_v_i16m2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei8_v_i16m2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei8_v_i32mf2( @@ -327,7 +327,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei8_v_i32mf2(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vint32mf2_t *v3, const int32_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg4ei8_v_i32mf2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei8_v_i32mf2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei8_v_i32m1( @@ -344,7 +344,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei8_v_i32m1(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vint32m1_t *v3, const int32_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg4ei8_v_i32m1(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei8_v_i32m1(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei8_v_i32m2( @@ -361,7 +361,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei8_v_i32m2(vint32m2_t *v0, vint32m2_t *v1, vint32m2_t *v2, vint32m2_t *v3, const int32_t *base, vuint8mf2_t bindex, size_t vl) { - return vloxseg4ei8_v_i32m2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei8_v_i32m2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei8_v_i64m1( @@ -378,7 +378,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei8_v_i64m1(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vint64m1_t *v3, const int64_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg4ei8_v_i64m1(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei8_v_i64m1(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei8_v_i64m2( @@ -395,7 +395,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei8_v_i64m2(vint64m2_t *v0, vint64m2_t *v1, vint64m2_t *v2, vint64m2_t *v3, const int64_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg4ei8_v_i64m2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei8_v_i64m2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei8_v_u8mf8( @@ -412,7 +412,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei8_v_u8mf8(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vuint8mf8_t *v3, const uint8_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg4ei8_v_u8mf8(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei8_v_u8mf8(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei8_v_u8mf4( @@ -429,7 +429,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei8_v_u8mf4(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vuint8mf4_t *v3, const uint8_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg4ei8_v_u8mf4(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei8_v_u8mf4(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei8_v_u8mf2( @@ -446,7 +446,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei8_v_u8mf2(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vuint8mf2_t *v3, const uint8_t *base, vuint8mf2_t bindex, size_t vl) { - return vloxseg4ei8_v_u8mf2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei8_v_u8mf2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei8_v_u8m1( @@ -463,7 +463,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei8_v_u8m1(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vuint8m1_t *v3, const uint8_t *base, vuint8m1_t bindex, size_t vl) { - return vloxseg4ei8_v_u8m1(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei8_v_u8m1(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei8_v_u8m2( @@ -480,7 +480,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei8_v_u8m2(vuint8m2_t *v0, vuint8m2_t *v1, vuint8m2_t *v2, vuint8m2_t *v3, const uint8_t *base, vuint8m2_t bindex, size_t vl) { - return vloxseg4ei8_v_u8m2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei8_v_u8m2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei8_v_u16mf4( @@ -497,7 +497,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei8_v_u16mf4(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vuint16mf4_t *v3, const uint16_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg4ei8_v_u16mf4(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei8_v_u16mf4(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei8_v_u16mf2( @@ -514,7 +514,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei8_v_u16mf2(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vuint16mf2_t *v3, const uint16_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg4ei8_v_u16mf2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei8_v_u16mf2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei8_v_u16m1( @@ -531,7 +531,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei8_v_u16m1(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vuint16m1_t *v3, const uint16_t *base, vuint8mf2_t bindex, size_t vl) { - return vloxseg4ei8_v_u16m1(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei8_v_u16m1(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei8_v_u16m2( @@ -548,7 +548,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei8_v_u16m2(vuint16m2_t *v0, vuint16m2_t *v1, vuint16m2_t *v2, vuint16m2_t *v3, const uint16_t *base, vuint8m1_t bindex, size_t vl) { - return vloxseg4ei8_v_u16m2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei8_v_u16m2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei8_v_u32mf2( @@ -565,7 +565,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei8_v_u32mf2(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vuint32mf2_t *v3, const uint32_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg4ei8_v_u32mf2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei8_v_u32mf2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei8_v_u32m1( @@ -582,7 +582,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei8_v_u32m1(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vuint32m1_t *v3, const uint32_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg4ei8_v_u32m1(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei8_v_u32m1(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei8_v_u32m2( @@ -599,7 +599,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei8_v_u32m2(vuint32m2_t *v0, vuint32m2_t *v1, vuint32m2_t *v2, vuint32m2_t *v3, const uint32_t *base, vuint8mf2_t bindex, size_t vl) { - return vloxseg4ei8_v_u32m2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei8_v_u32m2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei8_v_u64m1( @@ -616,7 +616,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei8_v_u64m1(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vuint64m1_t *v3, const uint64_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg4ei8_v_u64m1(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei8_v_u64m1(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei8_v_u64m2( @@ -633,7 +633,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei8_v_u64m2(vuint64m2_t *v0, vuint64m2_t *v1, vuint64m2_t *v2, vuint64m2_t *v3, const uint64_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg4ei8_v_u64m2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vloxseg4ei8_v_u64m2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei8_v_f16mf4_m( @@ -650,7 +650,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei8_v_f16mf4_m(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vfloat16mf4_t *v3, vbool64_t mask, const _Float16 *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg4ei8_v_f16mf4_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei8_v_f16mf4_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei8_v_f16mf2_m( @@ -667,7 +667,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei8_v_f16mf2_m(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vfloat16mf2_t *v3, vbool32_t mask, const _Float16 *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg4ei8_v_f16mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei8_v_f16mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei8_v_f16m1_m( @@ -684,7 +684,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei8_v_f16m1_m(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vfloat16m1_t *v3, vbool16_t mask, const _Float16 *base, vuint8mf2_t bindex, size_t vl) { - return vloxseg4ei8_v_f16m1_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei8_v_f16m1_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei8_v_f16m2_m( @@ -701,7 +701,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei8_v_f16m2_m(vfloat16m2_t *v0, vfloat16m2_t *v1, vfloat16m2_t *v2, vfloat16m2_t *v3, vbool8_t mask, const _Float16 *base, vuint8m1_t bindex, size_t vl) { - return vloxseg4ei8_v_f16m2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei8_v_f16m2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei8_v_f32mf2_m( @@ -718,7 +718,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei8_v_f32mf2_m(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vfloat32mf2_t *v3, vbool64_t mask, const float *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg4ei8_v_f32mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei8_v_f32mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei8_v_f32m1_m( @@ -735,7 +735,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei8_v_f32m1_m(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vfloat32m1_t *v3, vbool32_t mask, const float *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg4ei8_v_f32m1_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei8_v_f32m1_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei8_v_f32m2_m( @@ -752,7 +752,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei8_v_f32m2_m(vfloat32m2_t *v0, vfloat32m2_t *v1, vfloat32m2_t *v2, vfloat32m2_t *v3, vbool16_t mask, const float *base, vuint8mf2_t bindex, size_t vl) { - return vloxseg4ei8_v_f32m2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei8_v_f32m2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei8_v_f64m1_m( @@ -769,7 +769,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei8_v_f64m1_m(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vfloat64m1_t *v3, vbool64_t mask, const double *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg4ei8_v_f64m1_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei8_v_f64m1_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei8_v_f64m2_m( @@ -786,7 +786,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei8_v_f64m2_m(vfloat64m2_t *v0, vfloat64m2_t *v1, vfloat64m2_t *v2, vfloat64m2_t *v3, vbool32_t mask, const double *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg4ei8_v_f64m2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei8_v_f64m2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei8_v_i8mf8_m( @@ -803,7 +803,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei8_v_i8mf8_m(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vint8mf8_t *v3, vbool64_t mask, const int8_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg4ei8_v_i8mf8_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei8_v_i8mf8_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei8_v_i8mf4_m( @@ -820,7 +820,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei8_v_i8mf4_m(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vint8mf4_t *v3, vbool32_t mask, const int8_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg4ei8_v_i8mf4_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei8_v_i8mf4_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei8_v_i8mf2_m( @@ -837,7 +837,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei8_v_i8mf2_m(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vint8mf2_t *v3, vbool16_t mask, const int8_t *base, vuint8mf2_t bindex, size_t vl) { - return vloxseg4ei8_v_i8mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei8_v_i8mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei8_v_i8m1_m( @@ -854,7 +854,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei8_v_i8m1_m(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vint8m1_t *v3, vbool8_t mask, const int8_t *base, vuint8m1_t bindex, size_t vl) { - return vloxseg4ei8_v_i8m1_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei8_v_i8m1_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei8_v_i8m2_m( @@ -871,7 +871,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei8_v_i8m2_m(vint8m2_t *v0, vint8m2_t *v1, vint8m2_t *v2, vint8m2_t *v3, vbool4_t mask, const int8_t *base, vuint8m2_t bindex, size_t vl) { - return vloxseg4ei8_v_i8m2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei8_v_i8m2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei8_v_i16mf4_m( @@ -888,7 +888,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei8_v_i16mf4_m(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vint16mf4_t *v3, vbool64_t mask, const int16_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg4ei8_v_i16mf4_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei8_v_i16mf4_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei8_v_i16mf2_m( @@ -905,7 +905,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei8_v_i16mf2_m(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vint16mf2_t *v3, vbool32_t mask, const int16_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg4ei8_v_i16mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei8_v_i16mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei8_v_i16m1_m( @@ -922,7 +922,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei8_v_i16m1_m(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vint16m1_t *v3, vbool16_t mask, const int16_t *base, vuint8mf2_t bindex, size_t vl) { - return vloxseg4ei8_v_i16m1_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei8_v_i16m1_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei8_v_i16m2_m( @@ -939,7 +939,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei8_v_i16m2_m(vint16m2_t *v0, vint16m2_t *v1, vint16m2_t *v2, vint16m2_t *v3, vbool8_t mask, const int16_t *base, vuint8m1_t bindex, size_t vl) { - return vloxseg4ei8_v_i16m2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei8_v_i16m2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei8_v_i32mf2_m( @@ -956,7 +956,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei8_v_i32mf2_m(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vint32mf2_t *v3, vbool64_t mask, const int32_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg4ei8_v_i32mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei8_v_i32mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei8_v_i32m1_m( @@ -973,7 +973,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei8_v_i32m1_m(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vint32m1_t *v3, vbool32_t mask, const int32_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg4ei8_v_i32m1_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei8_v_i32m1_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei8_v_i32m2_m( @@ -990,7 +990,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei8_v_i32m2_m(vint32m2_t *v0, vint32m2_t *v1, vint32m2_t *v2, vint32m2_t *v3, vbool16_t mask, const int32_t *base, vuint8mf2_t bindex, size_t vl) { - return vloxseg4ei8_v_i32m2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei8_v_i32m2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei8_v_i64m1_m( @@ -1007,7 +1007,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei8_v_i64m1_m(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vint64m1_t *v3, vbool64_t mask, const int64_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg4ei8_v_i64m1_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei8_v_i64m1_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei8_v_i64m2_m( @@ -1024,7 +1024,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei8_v_i64m2_m(vint64m2_t *v0, vint64m2_t *v1, vint64m2_t *v2, vint64m2_t *v3, vbool32_t mask, const int64_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg4ei8_v_i64m2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei8_v_i64m2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei8_v_u8mf8_m( @@ -1041,7 +1041,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei8_v_u8mf8_m(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vuint8mf8_t *v3, vbool64_t mask, const uint8_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg4ei8_v_u8mf8_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei8_v_u8mf8_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei8_v_u8mf4_m( @@ -1058,7 +1058,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei8_v_u8mf4_m(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vuint8mf4_t *v3, vbool32_t mask, const uint8_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg4ei8_v_u8mf4_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei8_v_u8mf4_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei8_v_u8mf2_m( @@ -1075,7 +1075,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei8_v_u8mf2_m(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vuint8mf2_t *v3, vbool16_t mask, const uint8_t *base, vuint8mf2_t bindex, size_t vl) { - return vloxseg4ei8_v_u8mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei8_v_u8mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei8_v_u8m1_m( @@ -1092,7 +1092,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei8_v_u8m1_m(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vuint8m1_t *v3, vbool8_t mask, const uint8_t *base, vuint8m1_t bindex, size_t vl) { - return vloxseg4ei8_v_u8m1_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei8_v_u8m1_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei8_v_u8m2_m( @@ -1109,7 +1109,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei8_v_u8m2_m(vuint8m2_t *v0, vuint8m2_t *v1, vuint8m2_t *v2, vuint8m2_t *v3, vbool4_t mask, const uint8_t *base, vuint8m2_t bindex, size_t vl) { - return vloxseg4ei8_v_u8m2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei8_v_u8m2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei8_v_u16mf4_m( @@ -1126,7 +1126,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei8_v_u16mf4_m(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vuint16mf4_t *v3, vbool64_t mask, const uint16_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg4ei8_v_u16mf4_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei8_v_u16mf4_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei8_v_u16mf2_m( @@ -1143,7 +1143,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei8_v_u16mf2_m(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vuint16mf2_t *v3, vbool32_t mask, const uint16_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg4ei8_v_u16mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei8_v_u16mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei8_v_u16m1_m( @@ -1160,7 +1160,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei8_v_u16m1_m(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vuint16m1_t *v3, vbool16_t mask, const uint16_t *base, vuint8mf2_t bindex, size_t vl) { - return vloxseg4ei8_v_u16m1_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei8_v_u16m1_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei8_v_u16m2_m( @@ -1177,7 +1177,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei8_v_u16m2_m(vuint16m2_t *v0, vuint16m2_t *v1, vuint16m2_t *v2, vuint16m2_t *v3, vbool8_t mask, const uint16_t *base, vuint8m1_t bindex, size_t vl) { - return vloxseg4ei8_v_u16m2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei8_v_u16m2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei8_v_u32mf2_m( @@ -1194,7 +1194,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei8_v_u32mf2_m(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vuint32mf2_t *v3, vbool64_t mask, const uint32_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg4ei8_v_u32mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei8_v_u32mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei8_v_u32m1_m( @@ -1211,7 +1211,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei8_v_u32m1_m(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vuint32m1_t *v3, vbool32_t mask, const uint32_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg4ei8_v_u32m1_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei8_v_u32m1_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei8_v_u32m2_m( @@ -1228,7 +1228,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei8_v_u32m2_m(vuint32m2_t *v0, vuint32m2_t *v1, vuint32m2_t *v2, vuint32m2_t *v3, vbool16_t mask, const uint32_t *base, vuint8mf2_t bindex, size_t vl) { - return vloxseg4ei8_v_u32m2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei8_v_u32m2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei8_v_u64m1_m( @@ -1245,7 +1245,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei8_v_u64m1_m(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vuint64m1_t *v3, vbool64_t mask, const uint64_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg4ei8_v_u64m1_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei8_v_u64m1_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg4ei8_v_u64m2_m( @@ -1262,6 +1262,6 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg4ei8_v_u64m2_m(vuint64m2_t *v0, vuint64m2_t *v1, vuint64m2_t *v2, vuint64m2_t *v3, vbool32_t mask, const uint64_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg4ei8_v_u64m2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vloxseg4ei8_v_u64m2_m(v0, v1, v2, v3, mask, base, bindex, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg5ei16.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg5ei16.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg5ei16.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg5ei16.c @@ -23,7 +23,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei16_v_f16mf4(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vfloat16mf4_t *v3, vfloat16mf4_t *v4, const _Float16 *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg5ei16_v_f16mf4(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vloxseg5ei16_v_f16mf4(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei16_v_f16mf2( @@ -42,7 +42,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei16_v_f16mf2(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vfloat16mf2_t *v3, vfloat16mf2_t *v4, const _Float16 *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg5ei16_v_f16mf2(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vloxseg5ei16_v_f16mf2(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei16_v_f16m1( @@ -61,7 +61,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei16_v_f16m1(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vfloat16m1_t *v3, vfloat16m1_t *v4, const _Float16 *base, vuint16m1_t bindex, size_t vl) { - return vloxseg5ei16_v_f16m1(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vloxseg5ei16_v_f16m1(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei16_v_f32mf2( @@ -80,7 +80,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei16_v_f32mf2(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vfloat32mf2_t *v3, vfloat32mf2_t *v4, const float *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg5ei16_v_f32mf2(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vloxseg5ei16_v_f32mf2(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei16_v_f32m1( @@ -99,7 +99,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei16_v_f32m1(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vfloat32m1_t *v3, vfloat32m1_t *v4, const float *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg5ei16_v_f32m1(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vloxseg5ei16_v_f32m1(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei16_v_f64m1( @@ -118,7 +118,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei16_v_f64m1(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vfloat64m1_t *v3, vfloat64m1_t *v4, const double *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg5ei16_v_f64m1(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vloxseg5ei16_v_f64m1(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei16_v_i8mf8( @@ -137,7 +137,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei16_v_i8mf8(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vint8mf8_t *v3, vint8mf8_t *v4, const int8_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg5ei16_v_i8mf8(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vloxseg5ei16_v_i8mf8(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei16_v_i8mf4( @@ -156,7 +156,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei16_v_i8mf4(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vint8mf4_t *v3, vint8mf4_t *v4, const int8_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg5ei16_v_i8mf4(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vloxseg5ei16_v_i8mf4(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei16_v_i8mf2( @@ -175,7 +175,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei16_v_i8mf2(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vint8mf2_t *v3, vint8mf2_t *v4, const int8_t *base, vuint16m1_t bindex, size_t vl) { - return vloxseg5ei16_v_i8mf2(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vloxseg5ei16_v_i8mf2(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei16_v_i8m1( @@ -194,7 +194,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei16_v_i8m1(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vint8m1_t *v3, vint8m1_t *v4, const int8_t *base, vuint16m2_t bindex, size_t vl) { - return vloxseg5ei16_v_i8m1(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vloxseg5ei16_v_i8m1(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei16_v_i16mf4( @@ -213,7 +213,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei16_v_i16mf4(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vint16mf4_t *v3, vint16mf4_t *v4, const int16_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg5ei16_v_i16mf4(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vloxseg5ei16_v_i16mf4(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei16_v_i16mf2( @@ -232,7 +232,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei16_v_i16mf2(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vint16mf2_t *v3, vint16mf2_t *v4, const int16_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg5ei16_v_i16mf2(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vloxseg5ei16_v_i16mf2(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei16_v_i16m1( @@ -251,7 +251,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei16_v_i16m1(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vint16m1_t *v3, vint16m1_t *v4, const int16_t *base, vuint16m1_t bindex, size_t vl) { - return vloxseg5ei16_v_i16m1(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vloxseg5ei16_v_i16m1(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei16_v_i32mf2( @@ -270,7 +270,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei16_v_i32mf2(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vint32mf2_t *v3, vint32mf2_t *v4, const int32_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg5ei16_v_i32mf2(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vloxseg5ei16_v_i32mf2(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei16_v_i32m1( @@ -289,7 +289,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei16_v_i32m1(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vint32m1_t *v3, vint32m1_t *v4, const int32_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg5ei16_v_i32m1(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vloxseg5ei16_v_i32m1(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei16_v_i64m1( @@ -308,7 +308,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei16_v_i64m1(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vint64m1_t *v3, vint64m1_t *v4, const int64_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg5ei16_v_i64m1(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vloxseg5ei16_v_i64m1(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei16_v_u8mf8( @@ -327,7 +327,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei16_v_u8mf8(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vuint8mf8_t *v3, vuint8mf8_t *v4, const uint8_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg5ei16_v_u8mf8(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vloxseg5ei16_v_u8mf8(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei16_v_u8mf4( @@ -346,7 +346,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei16_v_u8mf4(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vuint8mf4_t *v3, vuint8mf4_t *v4, const uint8_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg5ei16_v_u8mf4(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vloxseg5ei16_v_u8mf4(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei16_v_u8mf2( @@ -365,7 +365,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei16_v_u8mf2(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vuint8mf2_t *v3, vuint8mf2_t *v4, const uint8_t *base, vuint16m1_t bindex, size_t vl) { - return vloxseg5ei16_v_u8mf2(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vloxseg5ei16_v_u8mf2(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei16_v_u8m1( @@ -384,7 +384,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei16_v_u8m1(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vuint8m1_t *v3, vuint8m1_t *v4, const uint8_t *base, vuint16m2_t bindex, size_t vl) { - return vloxseg5ei16_v_u8m1(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vloxseg5ei16_v_u8m1(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei16_v_u16mf4( @@ -403,7 +403,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei16_v_u16mf4(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vuint16mf4_t *v3, vuint16mf4_t *v4, const uint16_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg5ei16_v_u16mf4(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vloxseg5ei16_v_u16mf4(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei16_v_u16mf2( @@ -422,7 +422,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei16_v_u16mf2(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vuint16mf2_t *v3, vuint16mf2_t *v4, const uint16_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg5ei16_v_u16mf2(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vloxseg5ei16_v_u16mf2(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei16_v_u16m1( @@ -441,7 +441,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei16_v_u16m1(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vuint16m1_t *v3, vuint16m1_t *v4, const uint16_t *base, vuint16m1_t bindex, size_t vl) { - return vloxseg5ei16_v_u16m1(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vloxseg5ei16_v_u16m1(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei16_v_u32mf2( @@ -460,7 +460,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei16_v_u32mf2(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vuint32mf2_t *v3, vuint32mf2_t *v4, const uint32_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg5ei16_v_u32mf2(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vloxseg5ei16_v_u32mf2(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei16_v_u32m1( @@ -479,7 +479,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei16_v_u32m1(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vuint32m1_t *v3, vuint32m1_t *v4, const uint32_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg5ei16_v_u32m1(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vloxseg5ei16_v_u32m1(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei16_v_u64m1( @@ -498,7 +498,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei16_v_u64m1(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vuint64m1_t *v3, vuint64m1_t *v4, const uint64_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg5ei16_v_u64m1(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vloxseg5ei16_v_u64m1(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei16_v_f16mf4_m( @@ -517,7 +517,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei16_v_f16mf4_m(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vfloat16mf4_t *v3, vfloat16mf4_t *v4, vbool64_t mask, const _Float16 *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg5ei16_v_f16mf4_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vloxseg5ei16_v_f16mf4_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei16_v_f16mf2_m( @@ -536,7 +536,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei16_v_f16mf2_m(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vfloat16mf2_t *v3, vfloat16mf2_t *v4, vbool32_t mask, const _Float16 *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg5ei16_v_f16mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vloxseg5ei16_v_f16mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei16_v_f16m1_m( @@ -555,7 +555,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei16_v_f16m1_m(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vfloat16m1_t *v3, vfloat16m1_t *v4, vbool16_t mask, const _Float16 *base, vuint16m1_t bindex, size_t vl) { - return vloxseg5ei16_v_f16m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vloxseg5ei16_v_f16m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei16_v_f32mf2_m( @@ -574,7 +574,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei16_v_f32mf2_m(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vfloat32mf2_t *v3, vfloat32mf2_t *v4, vbool64_t mask, const float *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg5ei16_v_f32mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vloxseg5ei16_v_f32mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei16_v_f32m1_m( @@ -593,7 +593,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei16_v_f32m1_m(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vfloat32m1_t *v3, vfloat32m1_t *v4, vbool32_t mask, const float *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg5ei16_v_f32m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vloxseg5ei16_v_f32m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei16_v_f64m1_m( @@ -612,7 +612,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei16_v_f64m1_m(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vfloat64m1_t *v3, vfloat64m1_t *v4, vbool64_t mask, const double *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg5ei16_v_f64m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vloxseg5ei16_v_f64m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei16_v_i8mf8_m( @@ -631,7 +631,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei16_v_i8mf8_m(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vint8mf8_t *v3, vint8mf8_t *v4, vbool64_t mask, const int8_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg5ei16_v_i8mf8_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vloxseg5ei16_v_i8mf8_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei16_v_i8mf4_m( @@ -650,7 +650,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei16_v_i8mf4_m(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vint8mf4_t *v3, vint8mf4_t *v4, vbool32_t mask, const int8_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg5ei16_v_i8mf4_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vloxseg5ei16_v_i8mf4_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei16_v_i8mf2_m( @@ -669,7 +669,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei16_v_i8mf2_m(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vint8mf2_t *v3, vint8mf2_t *v4, vbool16_t mask, const int8_t *base, vuint16m1_t bindex, size_t vl) { - return vloxseg5ei16_v_i8mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vloxseg5ei16_v_i8mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei16_v_i8m1_m( @@ -688,7 +688,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei16_v_i8m1_m(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vint8m1_t *v3, vint8m1_t *v4, vbool8_t mask, const int8_t *base, vuint16m2_t bindex, size_t vl) { - return vloxseg5ei16_v_i8m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vloxseg5ei16_v_i8m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei16_v_i16mf4_m( @@ -707,7 +707,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei16_v_i16mf4_m(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vint16mf4_t *v3, vint16mf4_t *v4, vbool64_t mask, const int16_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg5ei16_v_i16mf4_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vloxseg5ei16_v_i16mf4_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei16_v_i16mf2_m( @@ -726,7 +726,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei16_v_i16mf2_m(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vint16mf2_t *v3, vint16mf2_t *v4, vbool32_t mask, const int16_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg5ei16_v_i16mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vloxseg5ei16_v_i16mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei16_v_i16m1_m( @@ -745,7 +745,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei16_v_i16m1_m(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vint16m1_t *v3, vint16m1_t *v4, vbool16_t mask, const int16_t *base, vuint16m1_t bindex, size_t vl) { - return vloxseg5ei16_v_i16m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vloxseg5ei16_v_i16m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei16_v_i32mf2_m( @@ -764,7 +764,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei16_v_i32mf2_m(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vint32mf2_t *v3, vint32mf2_t *v4, vbool64_t mask, const int32_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg5ei16_v_i32mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vloxseg5ei16_v_i32mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei16_v_i32m1_m( @@ -783,7 +783,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei16_v_i32m1_m(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vint32m1_t *v3, vint32m1_t *v4, vbool32_t mask, const int32_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg5ei16_v_i32m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vloxseg5ei16_v_i32m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei16_v_i64m1_m( @@ -802,7 +802,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei16_v_i64m1_m(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vint64m1_t *v3, vint64m1_t *v4, vbool64_t mask, const int64_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg5ei16_v_i64m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vloxseg5ei16_v_i64m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei16_v_u8mf8_m( @@ -821,7 +821,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei16_v_u8mf8_m(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vuint8mf8_t *v3, vuint8mf8_t *v4, vbool64_t mask, const uint8_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg5ei16_v_u8mf8_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vloxseg5ei16_v_u8mf8_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei16_v_u8mf4_m( @@ -840,7 +840,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei16_v_u8mf4_m(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vuint8mf4_t *v3, vuint8mf4_t *v4, vbool32_t mask, const uint8_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg5ei16_v_u8mf4_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vloxseg5ei16_v_u8mf4_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei16_v_u8mf2_m( @@ -859,7 +859,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei16_v_u8mf2_m(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vuint8mf2_t *v3, vuint8mf2_t *v4, vbool16_t mask, const uint8_t *base, vuint16m1_t bindex, size_t vl) { - return vloxseg5ei16_v_u8mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vloxseg5ei16_v_u8mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei16_v_u8m1_m( @@ -878,7 +878,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei16_v_u8m1_m(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vuint8m1_t *v3, vuint8m1_t *v4, vbool8_t mask, const uint8_t *base, vuint16m2_t bindex, size_t vl) { - return vloxseg5ei16_v_u8m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vloxseg5ei16_v_u8m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei16_v_u16mf4_m( @@ -897,7 +897,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei16_v_u16mf4_m(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vuint16mf4_t *v3, vuint16mf4_t *v4, vbool64_t mask, const uint16_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg5ei16_v_u16mf4_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vloxseg5ei16_v_u16mf4_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei16_v_u16mf2_m( @@ -916,7 +916,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei16_v_u16mf2_m(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vuint16mf2_t *v3, vuint16mf2_t *v4, vbool32_t mask, const uint16_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg5ei16_v_u16mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vloxseg5ei16_v_u16mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei16_v_u16m1_m( @@ -935,7 +935,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei16_v_u16m1_m(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vuint16m1_t *v3, vuint16m1_t *v4, vbool16_t mask, const uint16_t *base, vuint16m1_t bindex, size_t vl) { - return vloxseg5ei16_v_u16m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vloxseg5ei16_v_u16m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei16_v_u32mf2_m( @@ -954,7 +954,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei16_v_u32mf2_m(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vuint32mf2_t *v3, vuint32mf2_t *v4, vbool64_t mask, const uint32_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg5ei16_v_u32mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vloxseg5ei16_v_u32mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei16_v_u32m1_m( @@ -973,7 +973,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei16_v_u32m1_m(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vuint32m1_t *v3, vuint32m1_t *v4, vbool32_t mask, const uint32_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg5ei16_v_u32m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vloxseg5ei16_v_u32m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei16_v_u64m1_m( @@ -992,6 +992,6 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei16_v_u64m1_m(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vuint64m1_t *v3, vuint64m1_t *v4, vbool64_t mask, const uint64_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg5ei16_v_u64m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vloxseg5ei16_v_u64m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg5ei32.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg5ei32.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg5ei32.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg5ei32.c @@ -23,7 +23,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei32_v_f16mf4(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vfloat16mf4_t *v3, vfloat16mf4_t *v4, const _Float16 *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg5ei32_v_f16mf4(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vloxseg5ei32_v_f16mf4(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei32_v_f16mf2( @@ -42,7 +42,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei32_v_f16mf2(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vfloat16mf2_t *v3, vfloat16mf2_t *v4, const _Float16 *base, vuint32m1_t bindex, size_t vl) { - return vloxseg5ei32_v_f16mf2(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vloxseg5ei32_v_f16mf2(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei32_v_f16m1( @@ -61,7 +61,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei32_v_f16m1(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vfloat16m1_t *v3, vfloat16m1_t *v4, const _Float16 *base, vuint32m2_t bindex, size_t vl) { - return vloxseg5ei32_v_f16m1(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vloxseg5ei32_v_f16m1(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei32_v_f32mf2( @@ -80,7 +80,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei32_v_f32mf2(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vfloat32mf2_t *v3, vfloat32mf2_t *v4, const float *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg5ei32_v_f32mf2(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vloxseg5ei32_v_f32mf2(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei32_v_f32m1( @@ -99,7 +99,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei32_v_f32m1(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vfloat32m1_t *v3, vfloat32m1_t *v4, const float *base, vuint32m1_t bindex, size_t vl) { - return vloxseg5ei32_v_f32m1(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vloxseg5ei32_v_f32m1(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei32_v_f64m1( @@ -118,7 +118,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei32_v_f64m1(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vfloat64m1_t *v3, vfloat64m1_t *v4, const double *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg5ei32_v_f64m1(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vloxseg5ei32_v_f64m1(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei32_v_i8mf8( @@ -137,7 +137,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei32_v_i8mf8(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vint8mf8_t *v3, vint8mf8_t *v4, const int8_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg5ei32_v_i8mf8(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vloxseg5ei32_v_i8mf8(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei32_v_i8mf4( @@ -156,7 +156,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei32_v_i8mf4(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vint8mf4_t *v3, vint8mf4_t *v4, const int8_t *base, vuint32m1_t bindex, size_t vl) { - return vloxseg5ei32_v_i8mf4(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vloxseg5ei32_v_i8mf4(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei32_v_i8mf2( @@ -175,7 +175,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei32_v_i8mf2(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vint8mf2_t *v3, vint8mf2_t *v4, const int8_t *base, vuint32m2_t bindex, size_t vl) { - return vloxseg5ei32_v_i8mf2(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vloxseg5ei32_v_i8mf2(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei32_v_i8m1( @@ -194,7 +194,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei32_v_i8m1(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vint8m1_t *v3, vint8m1_t *v4, const int8_t *base, vuint32m4_t bindex, size_t vl) { - return vloxseg5ei32_v_i8m1(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vloxseg5ei32_v_i8m1(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei32_v_i16mf4( @@ -213,7 +213,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei32_v_i16mf4(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vint16mf4_t *v3, vint16mf4_t *v4, const int16_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg5ei32_v_i16mf4(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vloxseg5ei32_v_i16mf4(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei32_v_i16mf2( @@ -232,7 +232,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei32_v_i16mf2(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vint16mf2_t *v3, vint16mf2_t *v4, const int16_t *base, vuint32m1_t bindex, size_t vl) { - return vloxseg5ei32_v_i16mf2(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vloxseg5ei32_v_i16mf2(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei32_v_i16m1( @@ -251,7 +251,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei32_v_i16m1(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vint16m1_t *v3, vint16m1_t *v4, const int16_t *base, vuint32m2_t bindex, size_t vl) { - return vloxseg5ei32_v_i16m1(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vloxseg5ei32_v_i16m1(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei32_v_i32mf2( @@ -270,7 +270,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei32_v_i32mf2(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vint32mf2_t *v3, vint32mf2_t *v4, const int32_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg5ei32_v_i32mf2(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vloxseg5ei32_v_i32mf2(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei32_v_i32m1( @@ -289,7 +289,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei32_v_i32m1(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vint32m1_t *v3, vint32m1_t *v4, const int32_t *base, vuint32m1_t bindex, size_t vl) { - return vloxseg5ei32_v_i32m1(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vloxseg5ei32_v_i32m1(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei32_v_i64m1( @@ -308,7 +308,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei32_v_i64m1(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vint64m1_t *v3, vint64m1_t *v4, const int64_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg5ei32_v_i64m1(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vloxseg5ei32_v_i64m1(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei32_v_u8mf8( @@ -327,7 +327,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei32_v_u8mf8(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vuint8mf8_t *v3, vuint8mf8_t *v4, const uint8_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg5ei32_v_u8mf8(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vloxseg5ei32_v_u8mf8(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei32_v_u8mf4( @@ -346,7 +346,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei32_v_u8mf4(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vuint8mf4_t *v3, vuint8mf4_t *v4, const uint8_t *base, vuint32m1_t bindex, size_t vl) { - return vloxseg5ei32_v_u8mf4(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vloxseg5ei32_v_u8mf4(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei32_v_u8mf2( @@ -365,7 +365,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei32_v_u8mf2(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vuint8mf2_t *v3, vuint8mf2_t *v4, const uint8_t *base, vuint32m2_t bindex, size_t vl) { - return vloxseg5ei32_v_u8mf2(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vloxseg5ei32_v_u8mf2(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei32_v_u8m1( @@ -384,7 +384,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei32_v_u8m1(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vuint8m1_t *v3, vuint8m1_t *v4, const uint8_t *base, vuint32m4_t bindex, size_t vl) { - return vloxseg5ei32_v_u8m1(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vloxseg5ei32_v_u8m1(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei32_v_u16mf4( @@ -403,7 +403,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei32_v_u16mf4(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vuint16mf4_t *v3, vuint16mf4_t *v4, const uint16_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg5ei32_v_u16mf4(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vloxseg5ei32_v_u16mf4(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei32_v_u16mf2( @@ -422,7 +422,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei32_v_u16mf2(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vuint16mf2_t *v3, vuint16mf2_t *v4, const uint16_t *base, vuint32m1_t bindex, size_t vl) { - return vloxseg5ei32_v_u16mf2(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vloxseg5ei32_v_u16mf2(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei32_v_u16m1( @@ -441,7 +441,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei32_v_u16m1(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vuint16m1_t *v3, vuint16m1_t *v4, const uint16_t *base, vuint32m2_t bindex, size_t vl) { - return vloxseg5ei32_v_u16m1(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vloxseg5ei32_v_u16m1(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei32_v_u32mf2( @@ -460,7 +460,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei32_v_u32mf2(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vuint32mf2_t *v3, vuint32mf2_t *v4, const uint32_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg5ei32_v_u32mf2(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vloxseg5ei32_v_u32mf2(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei32_v_u32m1( @@ -479,7 +479,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei32_v_u32m1(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vuint32m1_t *v3, vuint32m1_t *v4, const uint32_t *base, vuint32m1_t bindex, size_t vl) { - return vloxseg5ei32_v_u32m1(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vloxseg5ei32_v_u32m1(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei32_v_u64m1( @@ -498,7 +498,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei32_v_u64m1(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vuint64m1_t *v3, vuint64m1_t *v4, const uint64_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg5ei32_v_u64m1(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vloxseg5ei32_v_u64m1(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei32_v_f16mf4_m( @@ -517,7 +517,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei32_v_f16mf4_m(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vfloat16mf4_t *v3, vfloat16mf4_t *v4, vbool64_t mask, const _Float16 *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg5ei32_v_f16mf4_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vloxseg5ei32_v_f16mf4_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei32_v_f16mf2_m( @@ -536,7 +536,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei32_v_f16mf2_m(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vfloat16mf2_t *v3, vfloat16mf2_t *v4, vbool32_t mask, const _Float16 *base, vuint32m1_t bindex, size_t vl) { - return vloxseg5ei32_v_f16mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vloxseg5ei32_v_f16mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei32_v_f16m1_m( @@ -555,7 +555,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei32_v_f16m1_m(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vfloat16m1_t *v3, vfloat16m1_t *v4, vbool16_t mask, const _Float16 *base, vuint32m2_t bindex, size_t vl) { - return vloxseg5ei32_v_f16m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vloxseg5ei32_v_f16m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei32_v_f32mf2_m( @@ -574,7 +574,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei32_v_f32mf2_m(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vfloat32mf2_t *v3, vfloat32mf2_t *v4, vbool64_t mask, const float *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg5ei32_v_f32mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vloxseg5ei32_v_f32mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei32_v_f32m1_m( @@ -593,7 +593,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei32_v_f32m1_m(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vfloat32m1_t *v3, vfloat32m1_t *v4, vbool32_t mask, const float *base, vuint32m1_t bindex, size_t vl) { - return vloxseg5ei32_v_f32m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vloxseg5ei32_v_f32m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei32_v_f64m1_m( @@ -612,7 +612,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei32_v_f64m1_m(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vfloat64m1_t *v3, vfloat64m1_t *v4, vbool64_t mask, const double *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg5ei32_v_f64m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vloxseg5ei32_v_f64m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei32_v_i8mf8_m( @@ -631,7 +631,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei32_v_i8mf8_m(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vint8mf8_t *v3, vint8mf8_t *v4, vbool64_t mask, const int8_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg5ei32_v_i8mf8_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vloxseg5ei32_v_i8mf8_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei32_v_i8mf4_m( @@ -650,7 +650,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei32_v_i8mf4_m(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vint8mf4_t *v3, vint8mf4_t *v4, vbool32_t mask, const int8_t *base, vuint32m1_t bindex, size_t vl) { - return vloxseg5ei32_v_i8mf4_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vloxseg5ei32_v_i8mf4_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei32_v_i8mf2_m( @@ -669,7 +669,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei32_v_i8mf2_m(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vint8mf2_t *v3, vint8mf2_t *v4, vbool16_t mask, const int8_t *base, vuint32m2_t bindex, size_t vl) { - return vloxseg5ei32_v_i8mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vloxseg5ei32_v_i8mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei32_v_i8m1_m( @@ -688,7 +688,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei32_v_i8m1_m(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vint8m1_t *v3, vint8m1_t *v4, vbool8_t mask, const int8_t *base, vuint32m4_t bindex, size_t vl) { - return vloxseg5ei32_v_i8m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vloxseg5ei32_v_i8m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei32_v_i16mf4_m( @@ -707,7 +707,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei32_v_i16mf4_m(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vint16mf4_t *v3, vint16mf4_t *v4, vbool64_t mask, const int16_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg5ei32_v_i16mf4_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vloxseg5ei32_v_i16mf4_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei32_v_i16mf2_m( @@ -726,7 +726,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei32_v_i16mf2_m(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vint16mf2_t *v3, vint16mf2_t *v4, vbool32_t mask, const int16_t *base, vuint32m1_t bindex, size_t vl) { - return vloxseg5ei32_v_i16mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vloxseg5ei32_v_i16mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei32_v_i16m1_m( @@ -745,7 +745,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei32_v_i16m1_m(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vint16m1_t *v3, vint16m1_t *v4, vbool16_t mask, const int16_t *base, vuint32m2_t bindex, size_t vl) { - return vloxseg5ei32_v_i16m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vloxseg5ei32_v_i16m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei32_v_i32mf2_m( @@ -764,7 +764,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei32_v_i32mf2_m(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vint32mf2_t *v3, vint32mf2_t *v4, vbool64_t mask, const int32_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg5ei32_v_i32mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vloxseg5ei32_v_i32mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei32_v_i32m1_m( @@ -783,7 +783,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei32_v_i32m1_m(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vint32m1_t *v3, vint32m1_t *v4, vbool32_t mask, const int32_t *base, vuint32m1_t bindex, size_t vl) { - return vloxseg5ei32_v_i32m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vloxseg5ei32_v_i32m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei32_v_i64m1_m( @@ -802,7 +802,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei32_v_i64m1_m(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vint64m1_t *v3, vint64m1_t *v4, vbool64_t mask, const int64_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg5ei32_v_i64m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vloxseg5ei32_v_i64m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei32_v_u8mf8_m( @@ -821,7 +821,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei32_v_u8mf8_m(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vuint8mf8_t *v3, vuint8mf8_t *v4, vbool64_t mask, const uint8_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg5ei32_v_u8mf8_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vloxseg5ei32_v_u8mf8_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei32_v_u8mf4_m( @@ -840,7 +840,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei32_v_u8mf4_m(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vuint8mf4_t *v3, vuint8mf4_t *v4, vbool32_t mask, const uint8_t *base, vuint32m1_t bindex, size_t vl) { - return vloxseg5ei32_v_u8mf4_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vloxseg5ei32_v_u8mf4_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei32_v_u8mf2_m( @@ -859,7 +859,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei32_v_u8mf2_m(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vuint8mf2_t *v3, vuint8mf2_t *v4, vbool16_t mask, const uint8_t *base, vuint32m2_t bindex, size_t vl) { - return vloxseg5ei32_v_u8mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vloxseg5ei32_v_u8mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei32_v_u8m1_m( @@ -878,7 +878,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei32_v_u8m1_m(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vuint8m1_t *v3, vuint8m1_t *v4, vbool8_t mask, const uint8_t *base, vuint32m4_t bindex, size_t vl) { - return vloxseg5ei32_v_u8m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vloxseg5ei32_v_u8m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei32_v_u16mf4_m( @@ -897,7 +897,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei32_v_u16mf4_m(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vuint16mf4_t *v3, vuint16mf4_t *v4, vbool64_t mask, const uint16_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg5ei32_v_u16mf4_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vloxseg5ei32_v_u16mf4_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei32_v_u16mf2_m( @@ -916,7 +916,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei32_v_u16mf2_m(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vuint16mf2_t *v3, vuint16mf2_t *v4, vbool32_t mask, const uint16_t *base, vuint32m1_t bindex, size_t vl) { - return vloxseg5ei32_v_u16mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vloxseg5ei32_v_u16mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei32_v_u16m1_m( @@ -935,7 +935,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei32_v_u16m1_m(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vuint16m1_t *v3, vuint16m1_t *v4, vbool16_t mask, const uint16_t *base, vuint32m2_t bindex, size_t vl) { - return vloxseg5ei32_v_u16m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vloxseg5ei32_v_u16m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei32_v_u32mf2_m( @@ -954,7 +954,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei32_v_u32mf2_m(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vuint32mf2_t *v3, vuint32mf2_t *v4, vbool64_t mask, const uint32_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg5ei32_v_u32mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vloxseg5ei32_v_u32mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei32_v_u32m1_m( @@ -973,7 +973,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei32_v_u32m1_m(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vuint32m1_t *v3, vuint32m1_t *v4, vbool32_t mask, const uint32_t *base, vuint32m1_t bindex, size_t vl) { - return vloxseg5ei32_v_u32m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vloxseg5ei32_v_u32m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei32_v_u64m1_m( @@ -992,6 +992,6 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei32_v_u64m1_m(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vuint64m1_t *v3, vuint64m1_t *v4, vbool64_t mask, const uint64_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg5ei32_v_u64m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vloxseg5ei32_v_u64m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg5ei64.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg5ei64.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg5ei64.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg5ei64.c @@ -23,7 +23,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei64_v_f16mf4(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vfloat16mf4_t *v3, vfloat16mf4_t *v4, const _Float16 *base, vuint64m1_t bindex, size_t vl) { - return vloxseg5ei64_v_f16mf4(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vloxseg5ei64_v_f16mf4(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei64_v_f16mf2( @@ -42,7 +42,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei64_v_f16mf2(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vfloat16mf2_t *v3, vfloat16mf2_t *v4, const _Float16 *base, vuint64m2_t bindex, size_t vl) { - return vloxseg5ei64_v_f16mf2(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vloxseg5ei64_v_f16mf2(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei64_v_f16m1( @@ -61,7 +61,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei64_v_f16m1(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vfloat16m1_t *v3, vfloat16m1_t *v4, const _Float16 *base, vuint64m4_t bindex, size_t vl) { - return vloxseg5ei64_v_f16m1(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vloxseg5ei64_v_f16m1(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei64_v_f32mf2( @@ -80,7 +80,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei64_v_f32mf2(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vfloat32mf2_t *v3, vfloat32mf2_t *v4, const float *base, vuint64m1_t bindex, size_t vl) { - return vloxseg5ei64_v_f32mf2(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vloxseg5ei64_v_f32mf2(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei64_v_f32m1( @@ -99,7 +99,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei64_v_f32m1(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vfloat32m1_t *v3, vfloat32m1_t *v4, const float *base, vuint64m2_t bindex, size_t vl) { - return vloxseg5ei64_v_f32m1(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vloxseg5ei64_v_f32m1(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei64_v_f64m1( @@ -118,7 +118,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei64_v_f64m1(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vfloat64m1_t *v3, vfloat64m1_t *v4, const double *base, vuint64m1_t bindex, size_t vl) { - return vloxseg5ei64_v_f64m1(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vloxseg5ei64_v_f64m1(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei64_v_i8mf8( @@ -137,7 +137,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei64_v_i8mf8(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vint8mf8_t *v3, vint8mf8_t *v4, const int8_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg5ei64_v_i8mf8(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vloxseg5ei64_v_i8mf8(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei64_v_i8mf4( @@ -156,7 +156,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei64_v_i8mf4(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vint8mf4_t *v3, vint8mf4_t *v4, const int8_t *base, vuint64m2_t bindex, size_t vl) { - return vloxseg5ei64_v_i8mf4(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vloxseg5ei64_v_i8mf4(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei64_v_i8mf2( @@ -175,7 +175,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei64_v_i8mf2(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vint8mf2_t *v3, vint8mf2_t *v4, const int8_t *base, vuint64m4_t bindex, size_t vl) { - return vloxseg5ei64_v_i8mf2(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vloxseg5ei64_v_i8mf2(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei64_v_i8m1( @@ -194,7 +194,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei64_v_i8m1(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vint8m1_t *v3, vint8m1_t *v4, const int8_t *base, vuint64m8_t bindex, size_t vl) { - return vloxseg5ei64_v_i8m1(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vloxseg5ei64_v_i8m1(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei64_v_i16mf4( @@ -213,7 +213,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei64_v_i16mf4(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vint16mf4_t *v3, vint16mf4_t *v4, const int16_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg5ei64_v_i16mf4(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vloxseg5ei64_v_i16mf4(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei64_v_i16mf2( @@ -232,7 +232,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei64_v_i16mf2(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vint16mf2_t *v3, vint16mf2_t *v4, const int16_t *base, vuint64m2_t bindex, size_t vl) { - return vloxseg5ei64_v_i16mf2(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vloxseg5ei64_v_i16mf2(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei64_v_i16m1( @@ -251,7 +251,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei64_v_i16m1(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vint16m1_t *v3, vint16m1_t *v4, const int16_t *base, vuint64m4_t bindex, size_t vl) { - return vloxseg5ei64_v_i16m1(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vloxseg5ei64_v_i16m1(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei64_v_i32mf2( @@ -270,7 +270,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei64_v_i32mf2(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vint32mf2_t *v3, vint32mf2_t *v4, const int32_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg5ei64_v_i32mf2(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vloxseg5ei64_v_i32mf2(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei64_v_i32m1( @@ -289,7 +289,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei64_v_i32m1(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vint32m1_t *v3, vint32m1_t *v4, const int32_t *base, vuint64m2_t bindex, size_t vl) { - return vloxseg5ei64_v_i32m1(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vloxseg5ei64_v_i32m1(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei64_v_i64m1( @@ -308,7 +308,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei64_v_i64m1(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vint64m1_t *v3, vint64m1_t *v4, const int64_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg5ei64_v_i64m1(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vloxseg5ei64_v_i64m1(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei64_v_u8mf8( @@ -327,7 +327,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei64_v_u8mf8(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vuint8mf8_t *v3, vuint8mf8_t *v4, const uint8_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg5ei64_v_u8mf8(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vloxseg5ei64_v_u8mf8(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei64_v_u8mf4( @@ -346,7 +346,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei64_v_u8mf4(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vuint8mf4_t *v3, vuint8mf4_t *v4, const uint8_t *base, vuint64m2_t bindex, size_t vl) { - return vloxseg5ei64_v_u8mf4(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vloxseg5ei64_v_u8mf4(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei64_v_u8mf2( @@ -365,7 +365,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei64_v_u8mf2(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vuint8mf2_t *v3, vuint8mf2_t *v4, const uint8_t *base, vuint64m4_t bindex, size_t vl) { - return vloxseg5ei64_v_u8mf2(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vloxseg5ei64_v_u8mf2(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei64_v_u8m1( @@ -384,7 +384,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei64_v_u8m1(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vuint8m1_t *v3, vuint8m1_t *v4, const uint8_t *base, vuint64m8_t bindex, size_t vl) { - return vloxseg5ei64_v_u8m1(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vloxseg5ei64_v_u8m1(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei64_v_u16mf4( @@ -403,7 +403,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei64_v_u16mf4(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vuint16mf4_t *v3, vuint16mf4_t *v4, const uint16_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg5ei64_v_u16mf4(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vloxseg5ei64_v_u16mf4(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei64_v_u16mf2( @@ -422,7 +422,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei64_v_u16mf2(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vuint16mf2_t *v3, vuint16mf2_t *v4, const uint16_t *base, vuint64m2_t bindex, size_t vl) { - return vloxseg5ei64_v_u16mf2(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vloxseg5ei64_v_u16mf2(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei64_v_u16m1( @@ -441,7 +441,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei64_v_u16m1(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vuint16m1_t *v3, vuint16m1_t *v4, const uint16_t *base, vuint64m4_t bindex, size_t vl) { - return vloxseg5ei64_v_u16m1(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vloxseg5ei64_v_u16m1(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei64_v_u32mf2( @@ -460,7 +460,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei64_v_u32mf2(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vuint32mf2_t *v3, vuint32mf2_t *v4, const uint32_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg5ei64_v_u32mf2(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vloxseg5ei64_v_u32mf2(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei64_v_u32m1( @@ -479,7 +479,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei64_v_u32m1(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vuint32m1_t *v3, vuint32m1_t *v4, const uint32_t *base, vuint64m2_t bindex, size_t vl) { - return vloxseg5ei64_v_u32m1(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vloxseg5ei64_v_u32m1(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei64_v_u64m1( @@ -498,7 +498,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei64_v_u64m1(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vuint64m1_t *v3, vuint64m1_t *v4, const uint64_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg5ei64_v_u64m1(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vloxseg5ei64_v_u64m1(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei64_v_f16mf4_m( @@ -517,7 +517,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei64_v_f16mf4_m(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vfloat16mf4_t *v3, vfloat16mf4_t *v4, vbool64_t mask, const _Float16 *base, vuint64m1_t bindex, size_t vl) { - return vloxseg5ei64_v_f16mf4_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vloxseg5ei64_v_f16mf4_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei64_v_f16mf2_m( @@ -536,7 +536,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei64_v_f16mf2_m(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vfloat16mf2_t *v3, vfloat16mf2_t *v4, vbool32_t mask, const _Float16 *base, vuint64m2_t bindex, size_t vl) { - return vloxseg5ei64_v_f16mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vloxseg5ei64_v_f16mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei64_v_f16m1_m( @@ -555,7 +555,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei64_v_f16m1_m(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vfloat16m1_t *v3, vfloat16m1_t *v4, vbool16_t mask, const _Float16 *base, vuint64m4_t bindex, size_t vl) { - return vloxseg5ei64_v_f16m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vloxseg5ei64_v_f16m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei64_v_f32mf2_m( @@ -574,7 +574,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei64_v_f32mf2_m(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vfloat32mf2_t *v3, vfloat32mf2_t *v4, vbool64_t mask, const float *base, vuint64m1_t bindex, size_t vl) { - return vloxseg5ei64_v_f32mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vloxseg5ei64_v_f32mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei64_v_f32m1_m( @@ -593,7 +593,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei64_v_f32m1_m(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vfloat32m1_t *v3, vfloat32m1_t *v4, vbool32_t mask, const float *base, vuint64m2_t bindex, size_t vl) { - return vloxseg5ei64_v_f32m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vloxseg5ei64_v_f32m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei64_v_f64m1_m( @@ -612,7 +612,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei64_v_f64m1_m(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vfloat64m1_t *v3, vfloat64m1_t *v4, vbool64_t mask, const double *base, vuint64m1_t bindex, size_t vl) { - return vloxseg5ei64_v_f64m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vloxseg5ei64_v_f64m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei64_v_i8mf8_m( @@ -631,7 +631,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei64_v_i8mf8_m(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vint8mf8_t *v3, vint8mf8_t *v4, vbool64_t mask, const int8_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg5ei64_v_i8mf8_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vloxseg5ei64_v_i8mf8_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei64_v_i8mf4_m( @@ -650,7 +650,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei64_v_i8mf4_m(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vint8mf4_t *v3, vint8mf4_t *v4, vbool32_t mask, const int8_t *base, vuint64m2_t bindex, size_t vl) { - return vloxseg5ei64_v_i8mf4_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vloxseg5ei64_v_i8mf4_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei64_v_i8mf2_m( @@ -669,7 +669,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei64_v_i8mf2_m(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vint8mf2_t *v3, vint8mf2_t *v4, vbool16_t mask, const int8_t *base, vuint64m4_t bindex, size_t vl) { - return vloxseg5ei64_v_i8mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vloxseg5ei64_v_i8mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei64_v_i8m1_m( @@ -688,7 +688,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei64_v_i8m1_m(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vint8m1_t *v3, vint8m1_t *v4, vbool8_t mask, const int8_t *base, vuint64m8_t bindex, size_t vl) { - return vloxseg5ei64_v_i8m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vloxseg5ei64_v_i8m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei64_v_i16mf4_m( @@ -707,7 +707,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei64_v_i16mf4_m(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vint16mf4_t *v3, vint16mf4_t *v4, vbool64_t mask, const int16_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg5ei64_v_i16mf4_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vloxseg5ei64_v_i16mf4_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei64_v_i16mf2_m( @@ -726,7 +726,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei64_v_i16mf2_m(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vint16mf2_t *v3, vint16mf2_t *v4, vbool32_t mask, const int16_t *base, vuint64m2_t bindex, size_t vl) { - return vloxseg5ei64_v_i16mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vloxseg5ei64_v_i16mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei64_v_i16m1_m( @@ -745,7 +745,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei64_v_i16m1_m(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vint16m1_t *v3, vint16m1_t *v4, vbool16_t mask, const int16_t *base, vuint64m4_t bindex, size_t vl) { - return vloxseg5ei64_v_i16m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vloxseg5ei64_v_i16m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei64_v_i32mf2_m( @@ -764,7 +764,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei64_v_i32mf2_m(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vint32mf2_t *v3, vint32mf2_t *v4, vbool64_t mask, const int32_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg5ei64_v_i32mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vloxseg5ei64_v_i32mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei64_v_i32m1_m( @@ -783,7 +783,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei64_v_i32m1_m(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vint32m1_t *v3, vint32m1_t *v4, vbool32_t mask, const int32_t *base, vuint64m2_t bindex, size_t vl) { - return vloxseg5ei64_v_i32m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vloxseg5ei64_v_i32m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei64_v_i64m1_m( @@ -802,7 +802,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei64_v_i64m1_m(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vint64m1_t *v3, vint64m1_t *v4, vbool64_t mask, const int64_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg5ei64_v_i64m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vloxseg5ei64_v_i64m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei64_v_u8mf8_m( @@ -821,7 +821,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei64_v_u8mf8_m(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vuint8mf8_t *v3, vuint8mf8_t *v4, vbool64_t mask, const uint8_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg5ei64_v_u8mf8_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vloxseg5ei64_v_u8mf8_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei64_v_u8mf4_m( @@ -840,7 +840,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei64_v_u8mf4_m(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vuint8mf4_t *v3, vuint8mf4_t *v4, vbool32_t mask, const uint8_t *base, vuint64m2_t bindex, size_t vl) { - return vloxseg5ei64_v_u8mf4_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vloxseg5ei64_v_u8mf4_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei64_v_u8mf2_m( @@ -859,7 +859,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei64_v_u8mf2_m(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vuint8mf2_t *v3, vuint8mf2_t *v4, vbool16_t mask, const uint8_t *base, vuint64m4_t bindex, size_t vl) { - return vloxseg5ei64_v_u8mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vloxseg5ei64_v_u8mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei64_v_u8m1_m( @@ -878,7 +878,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei64_v_u8m1_m(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vuint8m1_t *v3, vuint8m1_t *v4, vbool8_t mask, const uint8_t *base, vuint64m8_t bindex, size_t vl) { - return vloxseg5ei64_v_u8m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vloxseg5ei64_v_u8m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei64_v_u16mf4_m( @@ -897,7 +897,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei64_v_u16mf4_m(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vuint16mf4_t *v3, vuint16mf4_t *v4, vbool64_t mask, const uint16_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg5ei64_v_u16mf4_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vloxseg5ei64_v_u16mf4_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei64_v_u16mf2_m( @@ -916,7 +916,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei64_v_u16mf2_m(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vuint16mf2_t *v3, vuint16mf2_t *v4, vbool32_t mask, const uint16_t *base, vuint64m2_t bindex, size_t vl) { - return vloxseg5ei64_v_u16mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vloxseg5ei64_v_u16mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei64_v_u16m1_m( @@ -935,7 +935,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei64_v_u16m1_m(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vuint16m1_t *v3, vuint16m1_t *v4, vbool16_t mask, const uint16_t *base, vuint64m4_t bindex, size_t vl) { - return vloxseg5ei64_v_u16m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vloxseg5ei64_v_u16m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei64_v_u32mf2_m( @@ -954,7 +954,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei64_v_u32mf2_m(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vuint32mf2_t *v3, vuint32mf2_t *v4, vbool64_t mask, const uint32_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg5ei64_v_u32mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vloxseg5ei64_v_u32mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei64_v_u32m1_m( @@ -973,7 +973,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei64_v_u32m1_m(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vuint32m1_t *v3, vuint32m1_t *v4, vbool32_t mask, const uint32_t *base, vuint64m2_t bindex, size_t vl) { - return vloxseg5ei64_v_u32m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vloxseg5ei64_v_u32m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei64_v_u64m1_m( @@ -992,6 +992,6 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei64_v_u64m1_m(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vuint64m1_t *v3, vuint64m1_t *v4, vbool64_t mask, const uint64_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg5ei64_v_u64m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vloxseg5ei64_v_u64m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg5ei8.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg5ei8.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg5ei8.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg5ei8.c @@ -23,7 +23,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei8_v_f16mf4(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vfloat16mf4_t *v3, vfloat16mf4_t *v4, const _Float16 *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg5ei8_v_f16mf4(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vloxseg5ei8_v_f16mf4(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei8_v_f16mf2( @@ -42,7 +42,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei8_v_f16mf2(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vfloat16mf2_t *v3, vfloat16mf2_t *v4, const _Float16 *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg5ei8_v_f16mf2(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vloxseg5ei8_v_f16mf2(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei8_v_f16m1( @@ -61,7 +61,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei8_v_f16m1(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vfloat16m1_t *v3, vfloat16m1_t *v4, const _Float16 *base, vuint8mf2_t bindex, size_t vl) { - return vloxseg5ei8_v_f16m1(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vloxseg5ei8_v_f16m1(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei8_v_f32mf2( @@ -80,7 +80,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei8_v_f32mf2(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vfloat32mf2_t *v3, vfloat32mf2_t *v4, const float *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg5ei8_v_f32mf2(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vloxseg5ei8_v_f32mf2(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei8_v_f32m1( @@ -99,7 +99,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei8_v_f32m1(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vfloat32m1_t *v3, vfloat32m1_t *v4, const float *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg5ei8_v_f32m1(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vloxseg5ei8_v_f32m1(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei8_v_f64m1( @@ -118,7 +118,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei8_v_f64m1(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vfloat64m1_t *v3, vfloat64m1_t *v4, const double *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg5ei8_v_f64m1(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vloxseg5ei8_v_f64m1(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei8_v_i8mf8( @@ -137,7 +137,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei8_v_i8mf8(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vint8mf8_t *v3, vint8mf8_t *v4, const int8_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg5ei8_v_i8mf8(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vloxseg5ei8_v_i8mf8(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei8_v_i8mf4( @@ -156,7 +156,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei8_v_i8mf4(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vint8mf4_t *v3, vint8mf4_t *v4, const int8_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg5ei8_v_i8mf4(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vloxseg5ei8_v_i8mf4(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei8_v_i8mf2( @@ -175,7 +175,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei8_v_i8mf2(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vint8mf2_t *v3, vint8mf2_t *v4, const int8_t *base, vuint8mf2_t bindex, size_t vl) { - return vloxseg5ei8_v_i8mf2(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vloxseg5ei8_v_i8mf2(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei8_v_i8m1( @@ -194,7 +194,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei8_v_i8m1(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vint8m1_t *v3, vint8m1_t *v4, const int8_t *base, vuint8m1_t bindex, size_t vl) { - return vloxseg5ei8_v_i8m1(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vloxseg5ei8_v_i8m1(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei8_v_i16mf4( @@ -213,7 +213,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei8_v_i16mf4(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vint16mf4_t *v3, vint16mf4_t *v4, const int16_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg5ei8_v_i16mf4(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vloxseg5ei8_v_i16mf4(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei8_v_i16mf2( @@ -232,7 +232,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei8_v_i16mf2(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vint16mf2_t *v3, vint16mf2_t *v4, const int16_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg5ei8_v_i16mf2(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vloxseg5ei8_v_i16mf2(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei8_v_i16m1( @@ -251,7 +251,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei8_v_i16m1(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vint16m1_t *v3, vint16m1_t *v4, const int16_t *base, vuint8mf2_t bindex, size_t vl) { - return vloxseg5ei8_v_i16m1(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vloxseg5ei8_v_i16m1(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei8_v_i32mf2( @@ -270,7 +270,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei8_v_i32mf2(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vint32mf2_t *v3, vint32mf2_t *v4, const int32_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg5ei8_v_i32mf2(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vloxseg5ei8_v_i32mf2(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei8_v_i32m1( @@ -289,7 +289,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei8_v_i32m1(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vint32m1_t *v3, vint32m1_t *v4, const int32_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg5ei8_v_i32m1(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vloxseg5ei8_v_i32m1(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei8_v_i64m1( @@ -308,7 +308,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei8_v_i64m1(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vint64m1_t *v3, vint64m1_t *v4, const int64_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg5ei8_v_i64m1(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vloxseg5ei8_v_i64m1(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei8_v_u8mf8( @@ -327,7 +327,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei8_v_u8mf8(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vuint8mf8_t *v3, vuint8mf8_t *v4, const uint8_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg5ei8_v_u8mf8(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vloxseg5ei8_v_u8mf8(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei8_v_u8mf4( @@ -346,7 +346,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei8_v_u8mf4(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vuint8mf4_t *v3, vuint8mf4_t *v4, const uint8_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg5ei8_v_u8mf4(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vloxseg5ei8_v_u8mf4(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei8_v_u8mf2( @@ -365,7 +365,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei8_v_u8mf2(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vuint8mf2_t *v3, vuint8mf2_t *v4, const uint8_t *base, vuint8mf2_t bindex, size_t vl) { - return vloxseg5ei8_v_u8mf2(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vloxseg5ei8_v_u8mf2(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei8_v_u8m1( @@ -384,7 +384,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei8_v_u8m1(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vuint8m1_t *v3, vuint8m1_t *v4, const uint8_t *base, vuint8m1_t bindex, size_t vl) { - return vloxseg5ei8_v_u8m1(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vloxseg5ei8_v_u8m1(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei8_v_u16mf4( @@ -403,7 +403,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei8_v_u16mf4(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vuint16mf4_t *v3, vuint16mf4_t *v4, const uint16_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg5ei8_v_u16mf4(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vloxseg5ei8_v_u16mf4(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei8_v_u16mf2( @@ -422,7 +422,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei8_v_u16mf2(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vuint16mf2_t *v3, vuint16mf2_t *v4, const uint16_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg5ei8_v_u16mf2(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vloxseg5ei8_v_u16mf2(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei8_v_u16m1( @@ -441,7 +441,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei8_v_u16m1(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vuint16m1_t *v3, vuint16m1_t *v4, const uint16_t *base, vuint8mf2_t bindex, size_t vl) { - return vloxseg5ei8_v_u16m1(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vloxseg5ei8_v_u16m1(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei8_v_u32mf2( @@ -460,7 +460,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei8_v_u32mf2(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vuint32mf2_t *v3, vuint32mf2_t *v4, const uint32_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg5ei8_v_u32mf2(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vloxseg5ei8_v_u32mf2(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei8_v_u32m1( @@ -479,7 +479,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei8_v_u32m1(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vuint32m1_t *v3, vuint32m1_t *v4, const uint32_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg5ei8_v_u32m1(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vloxseg5ei8_v_u32m1(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei8_v_u64m1( @@ -498,7 +498,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei8_v_u64m1(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vuint64m1_t *v3, vuint64m1_t *v4, const uint64_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg5ei8_v_u64m1(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vloxseg5ei8_v_u64m1(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei8_v_f16mf4_m( @@ -517,7 +517,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei8_v_f16mf4_m(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vfloat16mf4_t *v3, vfloat16mf4_t *v4, vbool64_t mask, const _Float16 *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg5ei8_v_f16mf4_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vloxseg5ei8_v_f16mf4_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei8_v_f16mf2_m( @@ -536,7 +536,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei8_v_f16mf2_m(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vfloat16mf2_t *v3, vfloat16mf2_t *v4, vbool32_t mask, const _Float16 *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg5ei8_v_f16mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vloxseg5ei8_v_f16mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei8_v_f16m1_m( @@ -555,7 +555,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei8_v_f16m1_m(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vfloat16m1_t *v3, vfloat16m1_t *v4, vbool16_t mask, const _Float16 *base, vuint8mf2_t bindex, size_t vl) { - return vloxseg5ei8_v_f16m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vloxseg5ei8_v_f16m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei8_v_f32mf2_m( @@ -574,7 +574,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei8_v_f32mf2_m(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vfloat32mf2_t *v3, vfloat32mf2_t *v4, vbool64_t mask, const float *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg5ei8_v_f32mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vloxseg5ei8_v_f32mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei8_v_f32m1_m( @@ -593,7 +593,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei8_v_f32m1_m(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vfloat32m1_t *v3, vfloat32m1_t *v4, vbool32_t mask, const float *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg5ei8_v_f32m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vloxseg5ei8_v_f32m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei8_v_f64m1_m( @@ -612,7 +612,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei8_v_f64m1_m(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vfloat64m1_t *v3, vfloat64m1_t *v4, vbool64_t mask, const double *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg5ei8_v_f64m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vloxseg5ei8_v_f64m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei8_v_i8mf8_m( @@ -631,7 +631,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei8_v_i8mf8_m(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vint8mf8_t *v3, vint8mf8_t *v4, vbool64_t mask, const int8_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg5ei8_v_i8mf8_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vloxseg5ei8_v_i8mf8_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei8_v_i8mf4_m( @@ -650,7 +650,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei8_v_i8mf4_m(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vint8mf4_t *v3, vint8mf4_t *v4, vbool32_t mask, const int8_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg5ei8_v_i8mf4_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vloxseg5ei8_v_i8mf4_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei8_v_i8mf2_m( @@ -669,7 +669,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei8_v_i8mf2_m(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vint8mf2_t *v3, vint8mf2_t *v4, vbool16_t mask, const int8_t *base, vuint8mf2_t bindex, size_t vl) { - return vloxseg5ei8_v_i8mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vloxseg5ei8_v_i8mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei8_v_i8m1_m( @@ -688,7 +688,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei8_v_i8m1_m(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vint8m1_t *v3, vint8m1_t *v4, vbool8_t mask, const int8_t *base, vuint8m1_t bindex, size_t vl) { - return vloxseg5ei8_v_i8m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vloxseg5ei8_v_i8m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei8_v_i16mf4_m( @@ -707,7 +707,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei8_v_i16mf4_m(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vint16mf4_t *v3, vint16mf4_t *v4, vbool64_t mask, const int16_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg5ei8_v_i16mf4_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vloxseg5ei8_v_i16mf4_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei8_v_i16mf2_m( @@ -726,7 +726,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei8_v_i16mf2_m(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vint16mf2_t *v3, vint16mf2_t *v4, vbool32_t mask, const int16_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg5ei8_v_i16mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vloxseg5ei8_v_i16mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei8_v_i16m1_m( @@ -745,7 +745,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei8_v_i16m1_m(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vint16m1_t *v3, vint16m1_t *v4, vbool16_t mask, const int16_t *base, vuint8mf2_t bindex, size_t vl) { - return vloxseg5ei8_v_i16m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vloxseg5ei8_v_i16m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei8_v_i32mf2_m( @@ -764,7 +764,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei8_v_i32mf2_m(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vint32mf2_t *v3, vint32mf2_t *v4, vbool64_t mask, const int32_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg5ei8_v_i32mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vloxseg5ei8_v_i32mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei8_v_i32m1_m( @@ -783,7 +783,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei8_v_i32m1_m(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vint32m1_t *v3, vint32m1_t *v4, vbool32_t mask, const int32_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg5ei8_v_i32m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vloxseg5ei8_v_i32m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei8_v_i64m1_m( @@ -802,7 +802,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei8_v_i64m1_m(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vint64m1_t *v3, vint64m1_t *v4, vbool64_t mask, const int64_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg5ei8_v_i64m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vloxseg5ei8_v_i64m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei8_v_u8mf8_m( @@ -821,7 +821,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei8_v_u8mf8_m(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vuint8mf8_t *v3, vuint8mf8_t *v4, vbool64_t mask, const uint8_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg5ei8_v_u8mf8_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vloxseg5ei8_v_u8mf8_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei8_v_u8mf4_m( @@ -840,7 +840,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei8_v_u8mf4_m(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vuint8mf4_t *v3, vuint8mf4_t *v4, vbool32_t mask, const uint8_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg5ei8_v_u8mf4_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vloxseg5ei8_v_u8mf4_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei8_v_u8mf2_m( @@ -859,7 +859,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei8_v_u8mf2_m(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vuint8mf2_t *v3, vuint8mf2_t *v4, vbool16_t mask, const uint8_t *base, vuint8mf2_t bindex, size_t vl) { - return vloxseg5ei8_v_u8mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vloxseg5ei8_v_u8mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei8_v_u8m1_m( @@ -878,7 +878,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei8_v_u8m1_m(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vuint8m1_t *v3, vuint8m1_t *v4, vbool8_t mask, const uint8_t *base, vuint8m1_t bindex, size_t vl) { - return vloxseg5ei8_v_u8m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vloxseg5ei8_v_u8m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei8_v_u16mf4_m( @@ -897,7 +897,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei8_v_u16mf4_m(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vuint16mf4_t *v3, vuint16mf4_t *v4, vbool64_t mask, const uint16_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg5ei8_v_u16mf4_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vloxseg5ei8_v_u16mf4_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei8_v_u16mf2_m( @@ -916,7 +916,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei8_v_u16mf2_m(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vuint16mf2_t *v3, vuint16mf2_t *v4, vbool32_t mask, const uint16_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg5ei8_v_u16mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vloxseg5ei8_v_u16mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei8_v_u16m1_m( @@ -935,7 +935,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei8_v_u16m1_m(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vuint16m1_t *v3, vuint16m1_t *v4, vbool16_t mask, const uint16_t *base, vuint8mf2_t bindex, size_t vl) { - return vloxseg5ei8_v_u16m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vloxseg5ei8_v_u16m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei8_v_u32mf2_m( @@ -954,7 +954,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei8_v_u32mf2_m(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vuint32mf2_t *v3, vuint32mf2_t *v4, vbool64_t mask, const uint32_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg5ei8_v_u32mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vloxseg5ei8_v_u32mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei8_v_u32m1_m( @@ -973,7 +973,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei8_v_u32m1_m(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vuint32m1_t *v3, vuint32m1_t *v4, vbool32_t mask, const uint32_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg5ei8_v_u32m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vloxseg5ei8_v_u32m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg5ei8_v_u64m1_m( @@ -992,6 +992,6 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg5ei8_v_u64m1_m(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vuint64m1_t *v3, vuint64m1_t *v4, vbool64_t mask, const uint64_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg5ei8_v_u64m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vloxseg5ei8_v_u64m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg6ei16.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg6ei16.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg6ei16.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg6ei16.c @@ -25,7 +25,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei16_v_f16mf4(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vfloat16mf4_t *v3, vfloat16mf4_t *v4, vfloat16mf4_t *v5, const _Float16 *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg6ei16_v_f16mf4(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vloxseg6ei16_v_f16mf4(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei16_v_f16mf2( @@ -46,7 +46,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei16_v_f16mf2(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vfloat16mf2_t *v3, vfloat16mf2_t *v4, vfloat16mf2_t *v5, const _Float16 *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg6ei16_v_f16mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vloxseg6ei16_v_f16mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei16_v_f16m1( @@ -67,7 +67,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei16_v_f16m1(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vfloat16m1_t *v3, vfloat16m1_t *v4, vfloat16m1_t *v5, const _Float16 *base, vuint16m1_t bindex, size_t vl) { - return vloxseg6ei16_v_f16m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vloxseg6ei16_v_f16m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei16_v_f32mf2( @@ -88,7 +88,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei16_v_f32mf2(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vfloat32mf2_t *v3, vfloat32mf2_t *v4, vfloat32mf2_t *v5, const float *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg6ei16_v_f32mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vloxseg6ei16_v_f32mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei16_v_f32m1( @@ -109,7 +109,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei16_v_f32m1(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vfloat32m1_t *v3, vfloat32m1_t *v4, vfloat32m1_t *v5, const float *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg6ei16_v_f32m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vloxseg6ei16_v_f32m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei16_v_f64m1( @@ -130,7 +130,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei16_v_f64m1(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vfloat64m1_t *v3, vfloat64m1_t *v4, vfloat64m1_t *v5, const double *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg6ei16_v_f64m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vloxseg6ei16_v_f64m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei16_v_i8mf8( @@ -151,7 +151,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei16_v_i8mf8(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vint8mf8_t *v3, vint8mf8_t *v4, vint8mf8_t *v5, const int8_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg6ei16_v_i8mf8(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vloxseg6ei16_v_i8mf8(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei16_v_i8mf4( @@ -172,7 +172,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei16_v_i8mf4(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vint8mf4_t *v3, vint8mf4_t *v4, vint8mf4_t *v5, const int8_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg6ei16_v_i8mf4(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vloxseg6ei16_v_i8mf4(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei16_v_i8mf2( @@ -193,7 +193,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei16_v_i8mf2(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vint8mf2_t *v3, vint8mf2_t *v4, vint8mf2_t *v5, const int8_t *base, vuint16m1_t bindex, size_t vl) { - return vloxseg6ei16_v_i8mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vloxseg6ei16_v_i8mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei16_v_i8m1( @@ -214,7 +214,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei16_v_i8m1(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vint8m1_t *v3, vint8m1_t *v4, vint8m1_t *v5, const int8_t *base, vuint16m2_t bindex, size_t vl) { - return vloxseg6ei16_v_i8m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vloxseg6ei16_v_i8m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei16_v_i16mf4( @@ -235,7 +235,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei16_v_i16mf4(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vint16mf4_t *v3, vint16mf4_t *v4, vint16mf4_t *v5, const int16_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg6ei16_v_i16mf4(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vloxseg6ei16_v_i16mf4(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei16_v_i16mf2( @@ -256,7 +256,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei16_v_i16mf2(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vint16mf2_t *v3, vint16mf2_t *v4, vint16mf2_t *v5, const int16_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg6ei16_v_i16mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vloxseg6ei16_v_i16mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei16_v_i16m1( @@ -277,7 +277,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei16_v_i16m1(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vint16m1_t *v3, vint16m1_t *v4, vint16m1_t *v5, const int16_t *base, vuint16m1_t bindex, size_t vl) { - return vloxseg6ei16_v_i16m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vloxseg6ei16_v_i16m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei16_v_i32mf2( @@ -298,7 +298,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei16_v_i32mf2(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vint32mf2_t *v3, vint32mf2_t *v4, vint32mf2_t *v5, const int32_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg6ei16_v_i32mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vloxseg6ei16_v_i32mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei16_v_i32m1( @@ -319,7 +319,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei16_v_i32m1(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vint32m1_t *v3, vint32m1_t *v4, vint32m1_t *v5, const int32_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg6ei16_v_i32m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vloxseg6ei16_v_i32m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei16_v_i64m1( @@ -340,7 +340,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei16_v_i64m1(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vint64m1_t *v3, vint64m1_t *v4, vint64m1_t *v5, const int64_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg6ei16_v_i64m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vloxseg6ei16_v_i64m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei16_v_u8mf8( @@ -361,7 +361,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei16_v_u8mf8(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vuint8mf8_t *v3, vuint8mf8_t *v4, vuint8mf8_t *v5, const uint8_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg6ei16_v_u8mf8(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vloxseg6ei16_v_u8mf8(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei16_v_u8mf4( @@ -382,7 +382,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei16_v_u8mf4(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vuint8mf4_t *v3, vuint8mf4_t *v4, vuint8mf4_t *v5, const uint8_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg6ei16_v_u8mf4(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vloxseg6ei16_v_u8mf4(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei16_v_u8mf2( @@ -403,7 +403,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei16_v_u8mf2(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vuint8mf2_t *v3, vuint8mf2_t *v4, vuint8mf2_t *v5, const uint8_t *base, vuint16m1_t bindex, size_t vl) { - return vloxseg6ei16_v_u8mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vloxseg6ei16_v_u8mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei16_v_u8m1( @@ -424,7 +424,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei16_v_u8m1(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vuint8m1_t *v3, vuint8m1_t *v4, vuint8m1_t *v5, const uint8_t *base, vuint16m2_t bindex, size_t vl) { - return vloxseg6ei16_v_u8m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vloxseg6ei16_v_u8m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei16_v_u16mf4( @@ -445,7 +445,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei16_v_u16mf4(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vuint16mf4_t *v3, vuint16mf4_t *v4, vuint16mf4_t *v5, const uint16_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg6ei16_v_u16mf4(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vloxseg6ei16_v_u16mf4(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei16_v_u16mf2( @@ -466,7 +466,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei16_v_u16mf2(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vuint16mf2_t *v3, vuint16mf2_t *v4, vuint16mf2_t *v5, const uint16_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg6ei16_v_u16mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vloxseg6ei16_v_u16mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei16_v_u16m1( @@ -487,7 +487,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei16_v_u16m1(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vuint16m1_t *v3, vuint16m1_t *v4, vuint16m1_t *v5, const uint16_t *base, vuint16m1_t bindex, size_t vl) { - return vloxseg6ei16_v_u16m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vloxseg6ei16_v_u16m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei16_v_u32mf2( @@ -508,7 +508,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei16_v_u32mf2(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vuint32mf2_t *v3, vuint32mf2_t *v4, vuint32mf2_t *v5, const uint32_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg6ei16_v_u32mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vloxseg6ei16_v_u32mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei16_v_u32m1( @@ -529,7 +529,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei16_v_u32m1(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vuint32m1_t *v3, vuint32m1_t *v4, vuint32m1_t *v5, const uint32_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg6ei16_v_u32m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vloxseg6ei16_v_u32m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei16_v_u64m1( @@ -550,7 +550,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei16_v_u64m1(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vuint64m1_t *v3, vuint64m1_t *v4, vuint64m1_t *v5, const uint64_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg6ei16_v_u64m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vloxseg6ei16_v_u64m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei16_v_f16mf4_m( @@ -571,7 +571,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei16_v_f16mf4_m(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vfloat16mf4_t *v3, vfloat16mf4_t *v4, vfloat16mf4_t *v5, vbool64_t mask, const _Float16 *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg6ei16_v_f16mf4_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vloxseg6ei16_v_f16mf4_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei16_v_f16mf2_m( @@ -592,7 +592,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei16_v_f16mf2_m(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vfloat16mf2_t *v3, vfloat16mf2_t *v4, vfloat16mf2_t *v5, vbool32_t mask, const _Float16 *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg6ei16_v_f16mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vloxseg6ei16_v_f16mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei16_v_f16m1_m( @@ -613,7 +613,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei16_v_f16m1_m(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vfloat16m1_t *v3, vfloat16m1_t *v4, vfloat16m1_t *v5, vbool16_t mask, const _Float16 *base, vuint16m1_t bindex, size_t vl) { - return vloxseg6ei16_v_f16m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vloxseg6ei16_v_f16m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei16_v_f32mf2_m( @@ -634,7 +634,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei16_v_f32mf2_m(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vfloat32mf2_t *v3, vfloat32mf2_t *v4, vfloat32mf2_t *v5, vbool64_t mask, const float *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg6ei16_v_f32mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vloxseg6ei16_v_f32mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei16_v_f32m1_m( @@ -655,7 +655,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei16_v_f32m1_m(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vfloat32m1_t *v3, vfloat32m1_t *v4, vfloat32m1_t *v5, vbool32_t mask, const float *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg6ei16_v_f32m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vloxseg6ei16_v_f32m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei16_v_f64m1_m( @@ -676,7 +676,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei16_v_f64m1_m(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vfloat64m1_t *v3, vfloat64m1_t *v4, vfloat64m1_t *v5, vbool64_t mask, const double *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg6ei16_v_f64m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vloxseg6ei16_v_f64m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei16_v_i8mf8_m( @@ -697,7 +697,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei16_v_i8mf8_m(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vint8mf8_t *v3, vint8mf8_t *v4, vint8mf8_t *v5, vbool64_t mask, const int8_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg6ei16_v_i8mf8_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vloxseg6ei16_v_i8mf8_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei16_v_i8mf4_m( @@ -718,7 +718,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei16_v_i8mf4_m(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vint8mf4_t *v3, vint8mf4_t *v4, vint8mf4_t *v5, vbool32_t mask, const int8_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg6ei16_v_i8mf4_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vloxseg6ei16_v_i8mf4_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei16_v_i8mf2_m( @@ -739,7 +739,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei16_v_i8mf2_m(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vint8mf2_t *v3, vint8mf2_t *v4, vint8mf2_t *v5, vbool16_t mask, const int8_t *base, vuint16m1_t bindex, size_t vl) { - return vloxseg6ei16_v_i8mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vloxseg6ei16_v_i8mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei16_v_i8m1_m( @@ -760,7 +760,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei16_v_i8m1_m(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vint8m1_t *v3, vint8m1_t *v4, vint8m1_t *v5, vbool8_t mask, const int8_t *base, vuint16m2_t bindex, size_t vl) { - return vloxseg6ei16_v_i8m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vloxseg6ei16_v_i8m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei16_v_i16mf4_m( @@ -781,7 +781,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei16_v_i16mf4_m(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vint16mf4_t *v3, vint16mf4_t *v4, vint16mf4_t *v5, vbool64_t mask, const int16_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg6ei16_v_i16mf4_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vloxseg6ei16_v_i16mf4_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei16_v_i16mf2_m( @@ -802,7 +802,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei16_v_i16mf2_m(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vint16mf2_t *v3, vint16mf2_t *v4, vint16mf2_t *v5, vbool32_t mask, const int16_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg6ei16_v_i16mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vloxseg6ei16_v_i16mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei16_v_i16m1_m( @@ -823,7 +823,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei16_v_i16m1_m(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vint16m1_t *v3, vint16m1_t *v4, vint16m1_t *v5, vbool16_t mask, const int16_t *base, vuint16m1_t bindex, size_t vl) { - return vloxseg6ei16_v_i16m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vloxseg6ei16_v_i16m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei16_v_i32mf2_m( @@ -844,7 +844,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei16_v_i32mf2_m(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vint32mf2_t *v3, vint32mf2_t *v4, vint32mf2_t *v5, vbool64_t mask, const int32_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg6ei16_v_i32mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vloxseg6ei16_v_i32mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei16_v_i32m1_m( @@ -865,7 +865,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei16_v_i32m1_m(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vint32m1_t *v3, vint32m1_t *v4, vint32m1_t *v5, vbool32_t mask, const int32_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg6ei16_v_i32m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vloxseg6ei16_v_i32m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei16_v_i64m1_m( @@ -886,7 +886,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei16_v_i64m1_m(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vint64m1_t *v3, vint64m1_t *v4, vint64m1_t *v5, vbool64_t mask, const int64_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg6ei16_v_i64m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vloxseg6ei16_v_i64m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei16_v_u8mf8_m( @@ -907,7 +907,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei16_v_u8mf8_m(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vuint8mf8_t *v3, vuint8mf8_t *v4, vuint8mf8_t *v5, vbool64_t mask, const uint8_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg6ei16_v_u8mf8_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vloxseg6ei16_v_u8mf8_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei16_v_u8mf4_m( @@ -928,7 +928,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei16_v_u8mf4_m(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vuint8mf4_t *v3, vuint8mf4_t *v4, vuint8mf4_t *v5, vbool32_t mask, const uint8_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg6ei16_v_u8mf4_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vloxseg6ei16_v_u8mf4_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei16_v_u8mf2_m( @@ -949,7 +949,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei16_v_u8mf2_m(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vuint8mf2_t *v3, vuint8mf2_t *v4, vuint8mf2_t *v5, vbool16_t mask, const uint8_t *base, vuint16m1_t bindex, size_t vl) { - return vloxseg6ei16_v_u8mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vloxseg6ei16_v_u8mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei16_v_u8m1_m( @@ -970,7 +970,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei16_v_u8m1_m(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vuint8m1_t *v3, vuint8m1_t *v4, vuint8m1_t *v5, vbool8_t mask, const uint8_t *base, vuint16m2_t bindex, size_t vl) { - return vloxseg6ei16_v_u8m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vloxseg6ei16_v_u8m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei16_v_u16mf4_m( @@ -991,7 +991,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei16_v_u16mf4_m(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vuint16mf4_t *v3, vuint16mf4_t *v4, vuint16mf4_t *v5, vbool64_t mask, const uint16_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg6ei16_v_u16mf4_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vloxseg6ei16_v_u16mf4_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei16_v_u16mf2_m( @@ -1012,7 +1012,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei16_v_u16mf2_m(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vuint16mf2_t *v3, vuint16mf2_t *v4, vuint16mf2_t *v5, vbool32_t mask, const uint16_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg6ei16_v_u16mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vloxseg6ei16_v_u16mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei16_v_u16m1_m( @@ -1033,7 +1033,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei16_v_u16m1_m(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vuint16m1_t *v3, vuint16m1_t *v4, vuint16m1_t *v5, vbool16_t mask, const uint16_t *base, vuint16m1_t bindex, size_t vl) { - return vloxseg6ei16_v_u16m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vloxseg6ei16_v_u16m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei16_v_u32mf2_m( @@ -1054,7 +1054,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei16_v_u32mf2_m(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vuint32mf2_t *v3, vuint32mf2_t *v4, vuint32mf2_t *v5, vbool64_t mask, const uint32_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg6ei16_v_u32mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vloxseg6ei16_v_u32mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei16_v_u32m1_m( @@ -1075,7 +1075,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei16_v_u32m1_m(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vuint32m1_t *v3, vuint32m1_t *v4, vuint32m1_t *v5, vbool32_t mask, const uint32_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg6ei16_v_u32m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vloxseg6ei16_v_u32m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei16_v_u64m1_m( @@ -1096,6 +1096,6 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei16_v_u64m1_m(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vuint64m1_t *v3, vuint64m1_t *v4, vuint64m1_t *v5, vbool64_t mask, const uint64_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg6ei16_v_u64m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vloxseg6ei16_v_u64m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg6ei32.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg6ei32.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg6ei32.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg6ei32.c @@ -25,7 +25,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei32_v_f16mf4(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vfloat16mf4_t *v3, vfloat16mf4_t *v4, vfloat16mf4_t *v5, const _Float16 *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg6ei32_v_f16mf4(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vloxseg6ei32_v_f16mf4(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei32_v_f16mf2( @@ -46,7 +46,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei32_v_f16mf2(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vfloat16mf2_t *v3, vfloat16mf2_t *v4, vfloat16mf2_t *v5, const _Float16 *base, vuint32m1_t bindex, size_t vl) { - return vloxseg6ei32_v_f16mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vloxseg6ei32_v_f16mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei32_v_f16m1( @@ -67,7 +67,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei32_v_f16m1(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vfloat16m1_t *v3, vfloat16m1_t *v4, vfloat16m1_t *v5, const _Float16 *base, vuint32m2_t bindex, size_t vl) { - return vloxseg6ei32_v_f16m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vloxseg6ei32_v_f16m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei32_v_f32mf2( @@ -88,7 +88,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei32_v_f32mf2(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vfloat32mf2_t *v3, vfloat32mf2_t *v4, vfloat32mf2_t *v5, const float *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg6ei32_v_f32mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vloxseg6ei32_v_f32mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei32_v_f32m1( @@ -109,7 +109,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei32_v_f32m1(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vfloat32m1_t *v3, vfloat32m1_t *v4, vfloat32m1_t *v5, const float *base, vuint32m1_t bindex, size_t vl) { - return vloxseg6ei32_v_f32m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vloxseg6ei32_v_f32m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei32_v_f64m1( @@ -130,7 +130,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei32_v_f64m1(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vfloat64m1_t *v3, vfloat64m1_t *v4, vfloat64m1_t *v5, const double *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg6ei32_v_f64m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vloxseg6ei32_v_f64m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei32_v_i8mf8( @@ -151,7 +151,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei32_v_i8mf8(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vint8mf8_t *v3, vint8mf8_t *v4, vint8mf8_t *v5, const int8_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg6ei32_v_i8mf8(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vloxseg6ei32_v_i8mf8(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei32_v_i8mf4( @@ -172,7 +172,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei32_v_i8mf4(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vint8mf4_t *v3, vint8mf4_t *v4, vint8mf4_t *v5, const int8_t *base, vuint32m1_t bindex, size_t vl) { - return vloxseg6ei32_v_i8mf4(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vloxseg6ei32_v_i8mf4(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei32_v_i8mf2( @@ -193,7 +193,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei32_v_i8mf2(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vint8mf2_t *v3, vint8mf2_t *v4, vint8mf2_t *v5, const int8_t *base, vuint32m2_t bindex, size_t vl) { - return vloxseg6ei32_v_i8mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vloxseg6ei32_v_i8mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei32_v_i8m1( @@ -214,7 +214,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei32_v_i8m1(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vint8m1_t *v3, vint8m1_t *v4, vint8m1_t *v5, const int8_t *base, vuint32m4_t bindex, size_t vl) { - return vloxseg6ei32_v_i8m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vloxseg6ei32_v_i8m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei32_v_i16mf4( @@ -235,7 +235,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei32_v_i16mf4(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vint16mf4_t *v3, vint16mf4_t *v4, vint16mf4_t *v5, const int16_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg6ei32_v_i16mf4(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vloxseg6ei32_v_i16mf4(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei32_v_i16mf2( @@ -256,7 +256,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei32_v_i16mf2(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vint16mf2_t *v3, vint16mf2_t *v4, vint16mf2_t *v5, const int16_t *base, vuint32m1_t bindex, size_t vl) { - return vloxseg6ei32_v_i16mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vloxseg6ei32_v_i16mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei32_v_i16m1( @@ -277,7 +277,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei32_v_i16m1(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vint16m1_t *v3, vint16m1_t *v4, vint16m1_t *v5, const int16_t *base, vuint32m2_t bindex, size_t vl) { - return vloxseg6ei32_v_i16m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vloxseg6ei32_v_i16m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei32_v_i32mf2( @@ -298,7 +298,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei32_v_i32mf2(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vint32mf2_t *v3, vint32mf2_t *v4, vint32mf2_t *v5, const int32_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg6ei32_v_i32mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vloxseg6ei32_v_i32mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei32_v_i32m1( @@ -319,7 +319,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei32_v_i32m1(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vint32m1_t *v3, vint32m1_t *v4, vint32m1_t *v5, const int32_t *base, vuint32m1_t bindex, size_t vl) { - return vloxseg6ei32_v_i32m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vloxseg6ei32_v_i32m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei32_v_i64m1( @@ -340,7 +340,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei32_v_i64m1(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vint64m1_t *v3, vint64m1_t *v4, vint64m1_t *v5, const int64_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg6ei32_v_i64m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vloxseg6ei32_v_i64m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei32_v_u8mf8( @@ -361,7 +361,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei32_v_u8mf8(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vuint8mf8_t *v3, vuint8mf8_t *v4, vuint8mf8_t *v5, const uint8_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg6ei32_v_u8mf8(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vloxseg6ei32_v_u8mf8(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei32_v_u8mf4( @@ -382,7 +382,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei32_v_u8mf4(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vuint8mf4_t *v3, vuint8mf4_t *v4, vuint8mf4_t *v5, const uint8_t *base, vuint32m1_t bindex, size_t vl) { - return vloxseg6ei32_v_u8mf4(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vloxseg6ei32_v_u8mf4(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei32_v_u8mf2( @@ -403,7 +403,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei32_v_u8mf2(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vuint8mf2_t *v3, vuint8mf2_t *v4, vuint8mf2_t *v5, const uint8_t *base, vuint32m2_t bindex, size_t vl) { - return vloxseg6ei32_v_u8mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vloxseg6ei32_v_u8mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei32_v_u8m1( @@ -424,7 +424,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei32_v_u8m1(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vuint8m1_t *v3, vuint8m1_t *v4, vuint8m1_t *v5, const uint8_t *base, vuint32m4_t bindex, size_t vl) { - return vloxseg6ei32_v_u8m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vloxseg6ei32_v_u8m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei32_v_u16mf4( @@ -445,7 +445,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei32_v_u16mf4(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vuint16mf4_t *v3, vuint16mf4_t *v4, vuint16mf4_t *v5, const uint16_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg6ei32_v_u16mf4(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vloxseg6ei32_v_u16mf4(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei32_v_u16mf2( @@ -466,7 +466,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei32_v_u16mf2(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vuint16mf2_t *v3, vuint16mf2_t *v4, vuint16mf2_t *v5, const uint16_t *base, vuint32m1_t bindex, size_t vl) { - return vloxseg6ei32_v_u16mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vloxseg6ei32_v_u16mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei32_v_u16m1( @@ -487,7 +487,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei32_v_u16m1(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vuint16m1_t *v3, vuint16m1_t *v4, vuint16m1_t *v5, const uint16_t *base, vuint32m2_t bindex, size_t vl) { - return vloxseg6ei32_v_u16m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vloxseg6ei32_v_u16m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei32_v_u32mf2( @@ -508,7 +508,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei32_v_u32mf2(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vuint32mf2_t *v3, vuint32mf2_t *v4, vuint32mf2_t *v5, const uint32_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg6ei32_v_u32mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vloxseg6ei32_v_u32mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei32_v_u32m1( @@ -529,7 +529,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei32_v_u32m1(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vuint32m1_t *v3, vuint32m1_t *v4, vuint32m1_t *v5, const uint32_t *base, vuint32m1_t bindex, size_t vl) { - return vloxseg6ei32_v_u32m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vloxseg6ei32_v_u32m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei32_v_u64m1( @@ -550,7 +550,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei32_v_u64m1(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vuint64m1_t *v3, vuint64m1_t *v4, vuint64m1_t *v5, const uint64_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg6ei32_v_u64m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vloxseg6ei32_v_u64m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei32_v_f16mf4_m( @@ -571,7 +571,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei32_v_f16mf4_m(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vfloat16mf4_t *v3, vfloat16mf4_t *v4, vfloat16mf4_t *v5, vbool64_t mask, const _Float16 *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg6ei32_v_f16mf4_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vloxseg6ei32_v_f16mf4_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei32_v_f16mf2_m( @@ -592,7 +592,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei32_v_f16mf2_m(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vfloat16mf2_t *v3, vfloat16mf2_t *v4, vfloat16mf2_t *v5, vbool32_t mask, const _Float16 *base, vuint32m1_t bindex, size_t vl) { - return vloxseg6ei32_v_f16mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vloxseg6ei32_v_f16mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei32_v_f16m1_m( @@ -613,7 +613,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei32_v_f16m1_m(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vfloat16m1_t *v3, vfloat16m1_t *v4, vfloat16m1_t *v5, vbool16_t mask, const _Float16 *base, vuint32m2_t bindex, size_t vl) { - return vloxseg6ei32_v_f16m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vloxseg6ei32_v_f16m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei32_v_f32mf2_m( @@ -634,7 +634,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei32_v_f32mf2_m(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vfloat32mf2_t *v3, vfloat32mf2_t *v4, vfloat32mf2_t *v5, vbool64_t mask, const float *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg6ei32_v_f32mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vloxseg6ei32_v_f32mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei32_v_f32m1_m( @@ -655,7 +655,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei32_v_f32m1_m(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vfloat32m1_t *v3, vfloat32m1_t *v4, vfloat32m1_t *v5, vbool32_t mask, const float *base, vuint32m1_t bindex, size_t vl) { - return vloxseg6ei32_v_f32m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vloxseg6ei32_v_f32m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei32_v_f64m1_m( @@ -676,7 +676,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei32_v_f64m1_m(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vfloat64m1_t *v3, vfloat64m1_t *v4, vfloat64m1_t *v5, vbool64_t mask, const double *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg6ei32_v_f64m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vloxseg6ei32_v_f64m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei32_v_i8mf8_m( @@ -697,7 +697,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei32_v_i8mf8_m(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vint8mf8_t *v3, vint8mf8_t *v4, vint8mf8_t *v5, vbool64_t mask, const int8_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg6ei32_v_i8mf8_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vloxseg6ei32_v_i8mf8_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei32_v_i8mf4_m( @@ -718,7 +718,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei32_v_i8mf4_m(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vint8mf4_t *v3, vint8mf4_t *v4, vint8mf4_t *v5, vbool32_t mask, const int8_t *base, vuint32m1_t bindex, size_t vl) { - return vloxseg6ei32_v_i8mf4_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vloxseg6ei32_v_i8mf4_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei32_v_i8mf2_m( @@ -739,7 +739,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei32_v_i8mf2_m(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vint8mf2_t *v3, vint8mf2_t *v4, vint8mf2_t *v5, vbool16_t mask, const int8_t *base, vuint32m2_t bindex, size_t vl) { - return vloxseg6ei32_v_i8mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vloxseg6ei32_v_i8mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei32_v_i8m1_m( @@ -760,7 +760,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei32_v_i8m1_m(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vint8m1_t *v3, vint8m1_t *v4, vint8m1_t *v5, vbool8_t mask, const int8_t *base, vuint32m4_t bindex, size_t vl) { - return vloxseg6ei32_v_i8m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vloxseg6ei32_v_i8m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei32_v_i16mf4_m( @@ -781,7 +781,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei32_v_i16mf4_m(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vint16mf4_t *v3, vint16mf4_t *v4, vint16mf4_t *v5, vbool64_t mask, const int16_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg6ei32_v_i16mf4_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vloxseg6ei32_v_i16mf4_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei32_v_i16mf2_m( @@ -802,7 +802,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei32_v_i16mf2_m(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vint16mf2_t *v3, vint16mf2_t *v4, vint16mf2_t *v5, vbool32_t mask, const int16_t *base, vuint32m1_t bindex, size_t vl) { - return vloxseg6ei32_v_i16mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vloxseg6ei32_v_i16mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei32_v_i16m1_m( @@ -823,7 +823,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei32_v_i16m1_m(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vint16m1_t *v3, vint16m1_t *v4, vint16m1_t *v5, vbool16_t mask, const int16_t *base, vuint32m2_t bindex, size_t vl) { - return vloxseg6ei32_v_i16m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vloxseg6ei32_v_i16m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei32_v_i32mf2_m( @@ -844,7 +844,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei32_v_i32mf2_m(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vint32mf2_t *v3, vint32mf2_t *v4, vint32mf2_t *v5, vbool64_t mask, const int32_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg6ei32_v_i32mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vloxseg6ei32_v_i32mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei32_v_i32m1_m( @@ -865,7 +865,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei32_v_i32m1_m(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vint32m1_t *v3, vint32m1_t *v4, vint32m1_t *v5, vbool32_t mask, const int32_t *base, vuint32m1_t bindex, size_t vl) { - return vloxseg6ei32_v_i32m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vloxseg6ei32_v_i32m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei32_v_i64m1_m( @@ -886,7 +886,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei32_v_i64m1_m(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vint64m1_t *v3, vint64m1_t *v4, vint64m1_t *v5, vbool64_t mask, const int64_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg6ei32_v_i64m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vloxseg6ei32_v_i64m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei32_v_u8mf8_m( @@ -907,7 +907,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei32_v_u8mf8_m(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vuint8mf8_t *v3, vuint8mf8_t *v4, vuint8mf8_t *v5, vbool64_t mask, const uint8_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg6ei32_v_u8mf8_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vloxseg6ei32_v_u8mf8_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei32_v_u8mf4_m( @@ -928,7 +928,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei32_v_u8mf4_m(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vuint8mf4_t *v3, vuint8mf4_t *v4, vuint8mf4_t *v5, vbool32_t mask, const uint8_t *base, vuint32m1_t bindex, size_t vl) { - return vloxseg6ei32_v_u8mf4_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vloxseg6ei32_v_u8mf4_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei32_v_u8mf2_m( @@ -949,7 +949,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei32_v_u8mf2_m(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vuint8mf2_t *v3, vuint8mf2_t *v4, vuint8mf2_t *v5, vbool16_t mask, const uint8_t *base, vuint32m2_t bindex, size_t vl) { - return vloxseg6ei32_v_u8mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vloxseg6ei32_v_u8mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei32_v_u8m1_m( @@ -970,7 +970,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei32_v_u8m1_m(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vuint8m1_t *v3, vuint8m1_t *v4, vuint8m1_t *v5, vbool8_t mask, const uint8_t *base, vuint32m4_t bindex, size_t vl) { - return vloxseg6ei32_v_u8m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vloxseg6ei32_v_u8m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei32_v_u16mf4_m( @@ -991,7 +991,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei32_v_u16mf4_m(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vuint16mf4_t *v3, vuint16mf4_t *v4, vuint16mf4_t *v5, vbool64_t mask, const uint16_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg6ei32_v_u16mf4_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vloxseg6ei32_v_u16mf4_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei32_v_u16mf2_m( @@ -1012,7 +1012,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei32_v_u16mf2_m(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vuint16mf2_t *v3, vuint16mf2_t *v4, vuint16mf2_t *v5, vbool32_t mask, const uint16_t *base, vuint32m1_t bindex, size_t vl) { - return vloxseg6ei32_v_u16mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vloxseg6ei32_v_u16mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei32_v_u16m1_m( @@ -1033,7 +1033,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei32_v_u16m1_m(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vuint16m1_t *v3, vuint16m1_t *v4, vuint16m1_t *v5, vbool16_t mask, const uint16_t *base, vuint32m2_t bindex, size_t vl) { - return vloxseg6ei32_v_u16m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vloxseg6ei32_v_u16m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei32_v_u32mf2_m( @@ -1054,7 +1054,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei32_v_u32mf2_m(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vuint32mf2_t *v3, vuint32mf2_t *v4, vuint32mf2_t *v5, vbool64_t mask, const uint32_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg6ei32_v_u32mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vloxseg6ei32_v_u32mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei32_v_u32m1_m( @@ -1075,7 +1075,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei32_v_u32m1_m(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vuint32m1_t *v3, vuint32m1_t *v4, vuint32m1_t *v5, vbool32_t mask, const uint32_t *base, vuint32m1_t bindex, size_t vl) { - return vloxseg6ei32_v_u32m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vloxseg6ei32_v_u32m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei32_v_u64m1_m( @@ -1096,6 +1096,6 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei32_v_u64m1_m(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vuint64m1_t *v3, vuint64m1_t *v4, vuint64m1_t *v5, vbool64_t mask, const uint64_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg6ei32_v_u64m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vloxseg6ei32_v_u64m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg6ei64.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg6ei64.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg6ei64.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg6ei64.c @@ -25,7 +25,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei64_v_f16mf4(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vfloat16mf4_t *v3, vfloat16mf4_t *v4, vfloat16mf4_t *v5, const _Float16 *base, vuint64m1_t bindex, size_t vl) { - return vloxseg6ei64_v_f16mf4(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vloxseg6ei64_v_f16mf4(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei64_v_f16mf2( @@ -46,7 +46,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei64_v_f16mf2(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vfloat16mf2_t *v3, vfloat16mf2_t *v4, vfloat16mf2_t *v5, const _Float16 *base, vuint64m2_t bindex, size_t vl) { - return vloxseg6ei64_v_f16mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vloxseg6ei64_v_f16mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei64_v_f16m1( @@ -67,7 +67,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei64_v_f16m1(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vfloat16m1_t *v3, vfloat16m1_t *v4, vfloat16m1_t *v5, const _Float16 *base, vuint64m4_t bindex, size_t vl) { - return vloxseg6ei64_v_f16m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vloxseg6ei64_v_f16m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei64_v_f32mf2( @@ -88,7 +88,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei64_v_f32mf2(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vfloat32mf2_t *v3, vfloat32mf2_t *v4, vfloat32mf2_t *v5, const float *base, vuint64m1_t bindex, size_t vl) { - return vloxseg6ei64_v_f32mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vloxseg6ei64_v_f32mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei64_v_f32m1( @@ -109,7 +109,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei64_v_f32m1(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vfloat32m1_t *v3, vfloat32m1_t *v4, vfloat32m1_t *v5, const float *base, vuint64m2_t bindex, size_t vl) { - return vloxseg6ei64_v_f32m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vloxseg6ei64_v_f32m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei64_v_f64m1( @@ -130,7 +130,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei64_v_f64m1(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vfloat64m1_t *v3, vfloat64m1_t *v4, vfloat64m1_t *v5, const double *base, vuint64m1_t bindex, size_t vl) { - return vloxseg6ei64_v_f64m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vloxseg6ei64_v_f64m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei64_v_i8mf8( @@ -151,7 +151,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei64_v_i8mf8(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vint8mf8_t *v3, vint8mf8_t *v4, vint8mf8_t *v5, const int8_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg6ei64_v_i8mf8(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vloxseg6ei64_v_i8mf8(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei64_v_i8mf4( @@ -172,7 +172,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei64_v_i8mf4(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vint8mf4_t *v3, vint8mf4_t *v4, vint8mf4_t *v5, const int8_t *base, vuint64m2_t bindex, size_t vl) { - return vloxseg6ei64_v_i8mf4(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vloxseg6ei64_v_i8mf4(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei64_v_i8mf2( @@ -193,7 +193,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei64_v_i8mf2(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vint8mf2_t *v3, vint8mf2_t *v4, vint8mf2_t *v5, const int8_t *base, vuint64m4_t bindex, size_t vl) { - return vloxseg6ei64_v_i8mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vloxseg6ei64_v_i8mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei64_v_i8m1( @@ -214,7 +214,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei64_v_i8m1(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vint8m1_t *v3, vint8m1_t *v4, vint8m1_t *v5, const int8_t *base, vuint64m8_t bindex, size_t vl) { - return vloxseg6ei64_v_i8m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vloxseg6ei64_v_i8m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei64_v_i16mf4( @@ -235,7 +235,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei64_v_i16mf4(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vint16mf4_t *v3, vint16mf4_t *v4, vint16mf4_t *v5, const int16_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg6ei64_v_i16mf4(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vloxseg6ei64_v_i16mf4(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei64_v_i16mf2( @@ -256,7 +256,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei64_v_i16mf2(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vint16mf2_t *v3, vint16mf2_t *v4, vint16mf2_t *v5, const int16_t *base, vuint64m2_t bindex, size_t vl) { - return vloxseg6ei64_v_i16mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vloxseg6ei64_v_i16mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei64_v_i16m1( @@ -277,7 +277,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei64_v_i16m1(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vint16m1_t *v3, vint16m1_t *v4, vint16m1_t *v5, const int16_t *base, vuint64m4_t bindex, size_t vl) { - return vloxseg6ei64_v_i16m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vloxseg6ei64_v_i16m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei64_v_i32mf2( @@ -298,7 +298,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei64_v_i32mf2(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vint32mf2_t *v3, vint32mf2_t *v4, vint32mf2_t *v5, const int32_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg6ei64_v_i32mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vloxseg6ei64_v_i32mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei64_v_i32m1( @@ -319,7 +319,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei64_v_i32m1(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vint32m1_t *v3, vint32m1_t *v4, vint32m1_t *v5, const int32_t *base, vuint64m2_t bindex, size_t vl) { - return vloxseg6ei64_v_i32m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vloxseg6ei64_v_i32m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei64_v_i64m1( @@ -340,7 +340,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei64_v_i64m1(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vint64m1_t *v3, vint64m1_t *v4, vint64m1_t *v5, const int64_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg6ei64_v_i64m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vloxseg6ei64_v_i64m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei64_v_u8mf8( @@ -361,7 +361,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei64_v_u8mf8(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vuint8mf8_t *v3, vuint8mf8_t *v4, vuint8mf8_t *v5, const uint8_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg6ei64_v_u8mf8(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vloxseg6ei64_v_u8mf8(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei64_v_u8mf4( @@ -382,7 +382,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei64_v_u8mf4(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vuint8mf4_t *v3, vuint8mf4_t *v4, vuint8mf4_t *v5, const uint8_t *base, vuint64m2_t bindex, size_t vl) { - return vloxseg6ei64_v_u8mf4(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vloxseg6ei64_v_u8mf4(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei64_v_u8mf2( @@ -403,7 +403,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei64_v_u8mf2(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vuint8mf2_t *v3, vuint8mf2_t *v4, vuint8mf2_t *v5, const uint8_t *base, vuint64m4_t bindex, size_t vl) { - return vloxseg6ei64_v_u8mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vloxseg6ei64_v_u8mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei64_v_u8m1( @@ -424,7 +424,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei64_v_u8m1(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vuint8m1_t *v3, vuint8m1_t *v4, vuint8m1_t *v5, const uint8_t *base, vuint64m8_t bindex, size_t vl) { - return vloxseg6ei64_v_u8m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vloxseg6ei64_v_u8m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei64_v_u16mf4( @@ -445,7 +445,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei64_v_u16mf4(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vuint16mf4_t *v3, vuint16mf4_t *v4, vuint16mf4_t *v5, const uint16_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg6ei64_v_u16mf4(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vloxseg6ei64_v_u16mf4(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei64_v_u16mf2( @@ -466,7 +466,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei64_v_u16mf2(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vuint16mf2_t *v3, vuint16mf2_t *v4, vuint16mf2_t *v5, const uint16_t *base, vuint64m2_t bindex, size_t vl) { - return vloxseg6ei64_v_u16mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vloxseg6ei64_v_u16mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei64_v_u16m1( @@ -487,7 +487,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei64_v_u16m1(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vuint16m1_t *v3, vuint16m1_t *v4, vuint16m1_t *v5, const uint16_t *base, vuint64m4_t bindex, size_t vl) { - return vloxseg6ei64_v_u16m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vloxseg6ei64_v_u16m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei64_v_u32mf2( @@ -508,7 +508,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei64_v_u32mf2(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vuint32mf2_t *v3, vuint32mf2_t *v4, vuint32mf2_t *v5, const uint32_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg6ei64_v_u32mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vloxseg6ei64_v_u32mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei64_v_u32m1( @@ -529,7 +529,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei64_v_u32m1(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vuint32m1_t *v3, vuint32m1_t *v4, vuint32m1_t *v5, const uint32_t *base, vuint64m2_t bindex, size_t vl) { - return vloxseg6ei64_v_u32m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vloxseg6ei64_v_u32m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei64_v_u64m1( @@ -550,7 +550,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei64_v_u64m1(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vuint64m1_t *v3, vuint64m1_t *v4, vuint64m1_t *v5, const uint64_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg6ei64_v_u64m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vloxseg6ei64_v_u64m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei64_v_f16mf4_m( @@ -571,7 +571,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei64_v_f16mf4_m(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vfloat16mf4_t *v3, vfloat16mf4_t *v4, vfloat16mf4_t *v5, vbool64_t mask, const _Float16 *base, vuint64m1_t bindex, size_t vl) { - return vloxseg6ei64_v_f16mf4_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vloxseg6ei64_v_f16mf4_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei64_v_f16mf2_m( @@ -592,7 +592,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei64_v_f16mf2_m(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vfloat16mf2_t *v3, vfloat16mf2_t *v4, vfloat16mf2_t *v5, vbool32_t mask, const _Float16 *base, vuint64m2_t bindex, size_t vl) { - return vloxseg6ei64_v_f16mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vloxseg6ei64_v_f16mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei64_v_f16m1_m( @@ -613,7 +613,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei64_v_f16m1_m(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vfloat16m1_t *v3, vfloat16m1_t *v4, vfloat16m1_t *v5, vbool16_t mask, const _Float16 *base, vuint64m4_t bindex, size_t vl) { - return vloxseg6ei64_v_f16m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vloxseg6ei64_v_f16m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei64_v_f32mf2_m( @@ -634,7 +634,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei64_v_f32mf2_m(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vfloat32mf2_t *v3, vfloat32mf2_t *v4, vfloat32mf2_t *v5, vbool64_t mask, const float *base, vuint64m1_t bindex, size_t vl) { - return vloxseg6ei64_v_f32mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vloxseg6ei64_v_f32mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei64_v_f32m1_m( @@ -655,7 +655,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei64_v_f32m1_m(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vfloat32m1_t *v3, vfloat32m1_t *v4, vfloat32m1_t *v5, vbool32_t mask, const float *base, vuint64m2_t bindex, size_t vl) { - return vloxseg6ei64_v_f32m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vloxseg6ei64_v_f32m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei64_v_f64m1_m( @@ -676,7 +676,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei64_v_f64m1_m(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vfloat64m1_t *v3, vfloat64m1_t *v4, vfloat64m1_t *v5, vbool64_t mask, const double *base, vuint64m1_t bindex, size_t vl) { - return vloxseg6ei64_v_f64m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vloxseg6ei64_v_f64m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei64_v_i8mf8_m( @@ -697,7 +697,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei64_v_i8mf8_m(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vint8mf8_t *v3, vint8mf8_t *v4, vint8mf8_t *v5, vbool64_t mask, const int8_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg6ei64_v_i8mf8_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vloxseg6ei64_v_i8mf8_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei64_v_i8mf4_m( @@ -718,7 +718,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei64_v_i8mf4_m(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vint8mf4_t *v3, vint8mf4_t *v4, vint8mf4_t *v5, vbool32_t mask, const int8_t *base, vuint64m2_t bindex, size_t vl) { - return vloxseg6ei64_v_i8mf4_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vloxseg6ei64_v_i8mf4_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei64_v_i8mf2_m( @@ -739,7 +739,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei64_v_i8mf2_m(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vint8mf2_t *v3, vint8mf2_t *v4, vint8mf2_t *v5, vbool16_t mask, const int8_t *base, vuint64m4_t bindex, size_t vl) { - return vloxseg6ei64_v_i8mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vloxseg6ei64_v_i8mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei64_v_i8m1_m( @@ -760,7 +760,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei64_v_i8m1_m(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vint8m1_t *v3, vint8m1_t *v4, vint8m1_t *v5, vbool8_t mask, const int8_t *base, vuint64m8_t bindex, size_t vl) { - return vloxseg6ei64_v_i8m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vloxseg6ei64_v_i8m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei64_v_i16mf4_m( @@ -781,7 +781,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei64_v_i16mf4_m(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vint16mf4_t *v3, vint16mf4_t *v4, vint16mf4_t *v5, vbool64_t mask, const int16_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg6ei64_v_i16mf4_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vloxseg6ei64_v_i16mf4_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei64_v_i16mf2_m( @@ -802,7 +802,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei64_v_i16mf2_m(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vint16mf2_t *v3, vint16mf2_t *v4, vint16mf2_t *v5, vbool32_t mask, const int16_t *base, vuint64m2_t bindex, size_t vl) { - return vloxseg6ei64_v_i16mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vloxseg6ei64_v_i16mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei64_v_i16m1_m( @@ -823,7 +823,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei64_v_i16m1_m(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vint16m1_t *v3, vint16m1_t *v4, vint16m1_t *v5, vbool16_t mask, const int16_t *base, vuint64m4_t bindex, size_t vl) { - return vloxseg6ei64_v_i16m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vloxseg6ei64_v_i16m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei64_v_i32mf2_m( @@ -844,7 +844,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei64_v_i32mf2_m(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vint32mf2_t *v3, vint32mf2_t *v4, vint32mf2_t *v5, vbool64_t mask, const int32_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg6ei64_v_i32mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vloxseg6ei64_v_i32mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei64_v_i32m1_m( @@ -865,7 +865,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei64_v_i32m1_m(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vint32m1_t *v3, vint32m1_t *v4, vint32m1_t *v5, vbool32_t mask, const int32_t *base, vuint64m2_t bindex, size_t vl) { - return vloxseg6ei64_v_i32m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vloxseg6ei64_v_i32m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei64_v_i64m1_m( @@ -886,7 +886,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei64_v_i64m1_m(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vint64m1_t *v3, vint64m1_t *v4, vint64m1_t *v5, vbool64_t mask, const int64_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg6ei64_v_i64m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vloxseg6ei64_v_i64m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei64_v_u8mf8_m( @@ -907,7 +907,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei64_v_u8mf8_m(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vuint8mf8_t *v3, vuint8mf8_t *v4, vuint8mf8_t *v5, vbool64_t mask, const uint8_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg6ei64_v_u8mf8_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vloxseg6ei64_v_u8mf8_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei64_v_u8mf4_m( @@ -928,7 +928,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei64_v_u8mf4_m(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vuint8mf4_t *v3, vuint8mf4_t *v4, vuint8mf4_t *v5, vbool32_t mask, const uint8_t *base, vuint64m2_t bindex, size_t vl) { - return vloxseg6ei64_v_u8mf4_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vloxseg6ei64_v_u8mf4_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei64_v_u8mf2_m( @@ -949,7 +949,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei64_v_u8mf2_m(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vuint8mf2_t *v3, vuint8mf2_t *v4, vuint8mf2_t *v5, vbool16_t mask, const uint8_t *base, vuint64m4_t bindex, size_t vl) { - return vloxseg6ei64_v_u8mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vloxseg6ei64_v_u8mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei64_v_u8m1_m( @@ -970,7 +970,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei64_v_u8m1_m(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vuint8m1_t *v3, vuint8m1_t *v4, vuint8m1_t *v5, vbool8_t mask, const uint8_t *base, vuint64m8_t bindex, size_t vl) { - return vloxseg6ei64_v_u8m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vloxseg6ei64_v_u8m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei64_v_u16mf4_m( @@ -991,7 +991,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei64_v_u16mf4_m(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vuint16mf4_t *v3, vuint16mf4_t *v4, vuint16mf4_t *v5, vbool64_t mask, const uint16_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg6ei64_v_u16mf4_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vloxseg6ei64_v_u16mf4_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei64_v_u16mf2_m( @@ -1012,7 +1012,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei64_v_u16mf2_m(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vuint16mf2_t *v3, vuint16mf2_t *v4, vuint16mf2_t *v5, vbool32_t mask, const uint16_t *base, vuint64m2_t bindex, size_t vl) { - return vloxseg6ei64_v_u16mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vloxseg6ei64_v_u16mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei64_v_u16m1_m( @@ -1033,7 +1033,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei64_v_u16m1_m(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vuint16m1_t *v3, vuint16m1_t *v4, vuint16m1_t *v5, vbool16_t mask, const uint16_t *base, vuint64m4_t bindex, size_t vl) { - return vloxseg6ei64_v_u16m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vloxseg6ei64_v_u16m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei64_v_u32mf2_m( @@ -1054,7 +1054,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei64_v_u32mf2_m(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vuint32mf2_t *v3, vuint32mf2_t *v4, vuint32mf2_t *v5, vbool64_t mask, const uint32_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg6ei64_v_u32mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vloxseg6ei64_v_u32mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei64_v_u32m1_m( @@ -1075,7 +1075,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei64_v_u32m1_m(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vuint32m1_t *v3, vuint32m1_t *v4, vuint32m1_t *v5, vbool32_t mask, const uint32_t *base, vuint64m2_t bindex, size_t vl) { - return vloxseg6ei64_v_u32m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vloxseg6ei64_v_u32m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei64_v_u64m1_m( @@ -1096,6 +1096,6 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei64_v_u64m1_m(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vuint64m1_t *v3, vuint64m1_t *v4, vuint64m1_t *v5, vbool64_t mask, const uint64_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg6ei64_v_u64m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vloxseg6ei64_v_u64m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg6ei8.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg6ei8.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg6ei8.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg6ei8.c @@ -25,7 +25,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei8_v_f16mf4(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vfloat16mf4_t *v3, vfloat16mf4_t *v4, vfloat16mf4_t *v5, const _Float16 *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg6ei8_v_f16mf4(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vloxseg6ei8_v_f16mf4(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei8_v_f16mf2( @@ -46,7 +46,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei8_v_f16mf2(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vfloat16mf2_t *v3, vfloat16mf2_t *v4, vfloat16mf2_t *v5, const _Float16 *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg6ei8_v_f16mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vloxseg6ei8_v_f16mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei8_v_f16m1( @@ -67,7 +67,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei8_v_f16m1(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vfloat16m1_t *v3, vfloat16m1_t *v4, vfloat16m1_t *v5, const _Float16 *base, vuint8mf2_t bindex, size_t vl) { - return vloxseg6ei8_v_f16m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vloxseg6ei8_v_f16m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei8_v_f32mf2( @@ -88,7 +88,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei8_v_f32mf2(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vfloat32mf2_t *v3, vfloat32mf2_t *v4, vfloat32mf2_t *v5, const float *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg6ei8_v_f32mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vloxseg6ei8_v_f32mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei8_v_f32m1( @@ -109,7 +109,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei8_v_f32m1(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vfloat32m1_t *v3, vfloat32m1_t *v4, vfloat32m1_t *v5, const float *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg6ei8_v_f32m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vloxseg6ei8_v_f32m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei8_v_f64m1( @@ -130,7 +130,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei8_v_f64m1(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vfloat64m1_t *v3, vfloat64m1_t *v4, vfloat64m1_t *v5, const double *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg6ei8_v_f64m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vloxseg6ei8_v_f64m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei8_v_i8mf8( @@ -151,7 +151,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei8_v_i8mf8(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vint8mf8_t *v3, vint8mf8_t *v4, vint8mf8_t *v5, const int8_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg6ei8_v_i8mf8(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vloxseg6ei8_v_i8mf8(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei8_v_i8mf4( @@ -172,7 +172,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei8_v_i8mf4(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vint8mf4_t *v3, vint8mf4_t *v4, vint8mf4_t *v5, const int8_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg6ei8_v_i8mf4(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vloxseg6ei8_v_i8mf4(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei8_v_i8mf2( @@ -193,7 +193,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei8_v_i8mf2(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vint8mf2_t *v3, vint8mf2_t *v4, vint8mf2_t *v5, const int8_t *base, vuint8mf2_t bindex, size_t vl) { - return vloxseg6ei8_v_i8mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vloxseg6ei8_v_i8mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei8_v_i8m1( @@ -214,7 +214,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei8_v_i8m1(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vint8m1_t *v3, vint8m1_t *v4, vint8m1_t *v5, const int8_t *base, vuint8m1_t bindex, size_t vl) { - return vloxseg6ei8_v_i8m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vloxseg6ei8_v_i8m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei8_v_i16mf4( @@ -235,7 +235,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei8_v_i16mf4(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vint16mf4_t *v3, vint16mf4_t *v4, vint16mf4_t *v5, const int16_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg6ei8_v_i16mf4(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vloxseg6ei8_v_i16mf4(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei8_v_i16mf2( @@ -256,7 +256,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei8_v_i16mf2(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vint16mf2_t *v3, vint16mf2_t *v4, vint16mf2_t *v5, const int16_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg6ei8_v_i16mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vloxseg6ei8_v_i16mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei8_v_i16m1( @@ -277,7 +277,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei8_v_i16m1(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vint16m1_t *v3, vint16m1_t *v4, vint16m1_t *v5, const int16_t *base, vuint8mf2_t bindex, size_t vl) { - return vloxseg6ei8_v_i16m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vloxseg6ei8_v_i16m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei8_v_i32mf2( @@ -298,7 +298,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei8_v_i32mf2(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vint32mf2_t *v3, vint32mf2_t *v4, vint32mf2_t *v5, const int32_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg6ei8_v_i32mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vloxseg6ei8_v_i32mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei8_v_i32m1( @@ -319,7 +319,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei8_v_i32m1(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vint32m1_t *v3, vint32m1_t *v4, vint32m1_t *v5, const int32_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg6ei8_v_i32m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vloxseg6ei8_v_i32m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei8_v_i64m1( @@ -340,7 +340,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei8_v_i64m1(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vint64m1_t *v3, vint64m1_t *v4, vint64m1_t *v5, const int64_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg6ei8_v_i64m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vloxseg6ei8_v_i64m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei8_v_u8mf8( @@ -361,7 +361,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei8_v_u8mf8(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vuint8mf8_t *v3, vuint8mf8_t *v4, vuint8mf8_t *v5, const uint8_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg6ei8_v_u8mf8(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vloxseg6ei8_v_u8mf8(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei8_v_u8mf4( @@ -382,7 +382,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei8_v_u8mf4(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vuint8mf4_t *v3, vuint8mf4_t *v4, vuint8mf4_t *v5, const uint8_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg6ei8_v_u8mf4(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vloxseg6ei8_v_u8mf4(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei8_v_u8mf2( @@ -403,7 +403,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei8_v_u8mf2(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vuint8mf2_t *v3, vuint8mf2_t *v4, vuint8mf2_t *v5, const uint8_t *base, vuint8mf2_t bindex, size_t vl) { - return vloxseg6ei8_v_u8mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vloxseg6ei8_v_u8mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei8_v_u8m1( @@ -424,7 +424,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei8_v_u8m1(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vuint8m1_t *v3, vuint8m1_t *v4, vuint8m1_t *v5, const uint8_t *base, vuint8m1_t bindex, size_t vl) { - return vloxseg6ei8_v_u8m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vloxseg6ei8_v_u8m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei8_v_u16mf4( @@ -445,7 +445,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei8_v_u16mf4(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vuint16mf4_t *v3, vuint16mf4_t *v4, vuint16mf4_t *v5, const uint16_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg6ei8_v_u16mf4(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vloxseg6ei8_v_u16mf4(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei8_v_u16mf2( @@ -466,7 +466,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei8_v_u16mf2(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vuint16mf2_t *v3, vuint16mf2_t *v4, vuint16mf2_t *v5, const uint16_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg6ei8_v_u16mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vloxseg6ei8_v_u16mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei8_v_u16m1( @@ -487,7 +487,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei8_v_u16m1(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vuint16m1_t *v3, vuint16m1_t *v4, vuint16m1_t *v5, const uint16_t *base, vuint8mf2_t bindex, size_t vl) { - return vloxseg6ei8_v_u16m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vloxseg6ei8_v_u16m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei8_v_u32mf2( @@ -508,7 +508,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei8_v_u32mf2(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vuint32mf2_t *v3, vuint32mf2_t *v4, vuint32mf2_t *v5, const uint32_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg6ei8_v_u32mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vloxseg6ei8_v_u32mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei8_v_u32m1( @@ -529,7 +529,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei8_v_u32m1(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vuint32m1_t *v3, vuint32m1_t *v4, vuint32m1_t *v5, const uint32_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg6ei8_v_u32m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vloxseg6ei8_v_u32m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei8_v_u64m1( @@ -550,7 +550,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei8_v_u64m1(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vuint64m1_t *v3, vuint64m1_t *v4, vuint64m1_t *v5, const uint64_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg6ei8_v_u64m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vloxseg6ei8_v_u64m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei8_v_f16mf4_m( @@ -571,7 +571,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei8_v_f16mf4_m(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vfloat16mf4_t *v3, vfloat16mf4_t *v4, vfloat16mf4_t *v5, vbool64_t mask, const _Float16 *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg6ei8_v_f16mf4_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vloxseg6ei8_v_f16mf4_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei8_v_f16mf2_m( @@ -592,7 +592,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei8_v_f16mf2_m(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vfloat16mf2_t *v3, vfloat16mf2_t *v4, vfloat16mf2_t *v5, vbool32_t mask, const _Float16 *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg6ei8_v_f16mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vloxseg6ei8_v_f16mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei8_v_f16m1_m( @@ -613,7 +613,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei8_v_f16m1_m(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vfloat16m1_t *v3, vfloat16m1_t *v4, vfloat16m1_t *v5, vbool16_t mask, const _Float16 *base, vuint8mf2_t bindex, size_t vl) { - return vloxseg6ei8_v_f16m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vloxseg6ei8_v_f16m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei8_v_f32mf2_m( @@ -634,7 +634,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei8_v_f32mf2_m(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vfloat32mf2_t *v3, vfloat32mf2_t *v4, vfloat32mf2_t *v5, vbool64_t mask, const float *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg6ei8_v_f32mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vloxseg6ei8_v_f32mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei8_v_f32m1_m( @@ -655,7 +655,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei8_v_f32m1_m(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vfloat32m1_t *v3, vfloat32m1_t *v4, vfloat32m1_t *v5, vbool32_t mask, const float *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg6ei8_v_f32m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vloxseg6ei8_v_f32m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei8_v_f64m1_m( @@ -676,7 +676,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei8_v_f64m1_m(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vfloat64m1_t *v3, vfloat64m1_t *v4, vfloat64m1_t *v5, vbool64_t mask, const double *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg6ei8_v_f64m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vloxseg6ei8_v_f64m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei8_v_i8mf8_m( @@ -697,7 +697,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei8_v_i8mf8_m(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vint8mf8_t *v3, vint8mf8_t *v4, vint8mf8_t *v5, vbool64_t mask, const int8_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg6ei8_v_i8mf8_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vloxseg6ei8_v_i8mf8_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei8_v_i8mf4_m( @@ -718,7 +718,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei8_v_i8mf4_m(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vint8mf4_t *v3, vint8mf4_t *v4, vint8mf4_t *v5, vbool32_t mask, const int8_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg6ei8_v_i8mf4_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vloxseg6ei8_v_i8mf4_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei8_v_i8mf2_m( @@ -739,7 +739,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei8_v_i8mf2_m(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vint8mf2_t *v3, vint8mf2_t *v4, vint8mf2_t *v5, vbool16_t mask, const int8_t *base, vuint8mf2_t bindex, size_t vl) { - return vloxseg6ei8_v_i8mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vloxseg6ei8_v_i8mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei8_v_i8m1_m( @@ -760,7 +760,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei8_v_i8m1_m(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vint8m1_t *v3, vint8m1_t *v4, vint8m1_t *v5, vbool8_t mask, const int8_t *base, vuint8m1_t bindex, size_t vl) { - return vloxseg6ei8_v_i8m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vloxseg6ei8_v_i8m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei8_v_i16mf4_m( @@ -781,7 +781,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei8_v_i16mf4_m(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vint16mf4_t *v3, vint16mf4_t *v4, vint16mf4_t *v5, vbool64_t mask, const int16_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg6ei8_v_i16mf4_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vloxseg6ei8_v_i16mf4_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei8_v_i16mf2_m( @@ -802,7 +802,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei8_v_i16mf2_m(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vint16mf2_t *v3, vint16mf2_t *v4, vint16mf2_t *v5, vbool32_t mask, const int16_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg6ei8_v_i16mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vloxseg6ei8_v_i16mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei8_v_i16m1_m( @@ -823,7 +823,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei8_v_i16m1_m(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vint16m1_t *v3, vint16m1_t *v4, vint16m1_t *v5, vbool16_t mask, const int16_t *base, vuint8mf2_t bindex, size_t vl) { - return vloxseg6ei8_v_i16m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vloxseg6ei8_v_i16m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei8_v_i32mf2_m( @@ -844,7 +844,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei8_v_i32mf2_m(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vint32mf2_t *v3, vint32mf2_t *v4, vint32mf2_t *v5, vbool64_t mask, const int32_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg6ei8_v_i32mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vloxseg6ei8_v_i32mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei8_v_i32m1_m( @@ -865,7 +865,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei8_v_i32m1_m(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vint32m1_t *v3, vint32m1_t *v4, vint32m1_t *v5, vbool32_t mask, const int32_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg6ei8_v_i32m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vloxseg6ei8_v_i32m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei8_v_i64m1_m( @@ -886,7 +886,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei8_v_i64m1_m(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vint64m1_t *v3, vint64m1_t *v4, vint64m1_t *v5, vbool64_t mask, const int64_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg6ei8_v_i64m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vloxseg6ei8_v_i64m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei8_v_u8mf8_m( @@ -907,7 +907,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei8_v_u8mf8_m(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vuint8mf8_t *v3, vuint8mf8_t *v4, vuint8mf8_t *v5, vbool64_t mask, const uint8_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg6ei8_v_u8mf8_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vloxseg6ei8_v_u8mf8_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei8_v_u8mf4_m( @@ -928,7 +928,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei8_v_u8mf4_m(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vuint8mf4_t *v3, vuint8mf4_t *v4, vuint8mf4_t *v5, vbool32_t mask, const uint8_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg6ei8_v_u8mf4_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vloxseg6ei8_v_u8mf4_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei8_v_u8mf2_m( @@ -949,7 +949,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei8_v_u8mf2_m(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vuint8mf2_t *v3, vuint8mf2_t *v4, vuint8mf2_t *v5, vbool16_t mask, const uint8_t *base, vuint8mf2_t bindex, size_t vl) { - return vloxseg6ei8_v_u8mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vloxseg6ei8_v_u8mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei8_v_u8m1_m( @@ -970,7 +970,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei8_v_u8m1_m(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vuint8m1_t *v3, vuint8m1_t *v4, vuint8m1_t *v5, vbool8_t mask, const uint8_t *base, vuint8m1_t bindex, size_t vl) { - return vloxseg6ei8_v_u8m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vloxseg6ei8_v_u8m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei8_v_u16mf4_m( @@ -991,7 +991,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei8_v_u16mf4_m(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vuint16mf4_t *v3, vuint16mf4_t *v4, vuint16mf4_t *v5, vbool64_t mask, const uint16_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg6ei8_v_u16mf4_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vloxseg6ei8_v_u16mf4_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei8_v_u16mf2_m( @@ -1012,7 +1012,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei8_v_u16mf2_m(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vuint16mf2_t *v3, vuint16mf2_t *v4, vuint16mf2_t *v5, vbool32_t mask, const uint16_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg6ei8_v_u16mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vloxseg6ei8_v_u16mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei8_v_u16m1_m( @@ -1033,7 +1033,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei8_v_u16m1_m(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vuint16m1_t *v3, vuint16m1_t *v4, vuint16m1_t *v5, vbool16_t mask, const uint16_t *base, vuint8mf2_t bindex, size_t vl) { - return vloxseg6ei8_v_u16m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vloxseg6ei8_v_u16m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei8_v_u32mf2_m( @@ -1054,7 +1054,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei8_v_u32mf2_m(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vuint32mf2_t *v3, vuint32mf2_t *v4, vuint32mf2_t *v5, vbool64_t mask, const uint32_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg6ei8_v_u32mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vloxseg6ei8_v_u32mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei8_v_u32m1_m( @@ -1075,7 +1075,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei8_v_u32m1_m(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vuint32m1_t *v3, vuint32m1_t *v4, vuint32m1_t *v5, vbool32_t mask, const uint32_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg6ei8_v_u32m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vloxseg6ei8_v_u32m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg6ei8_v_u64m1_m( @@ -1096,6 +1096,6 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg6ei8_v_u64m1_m(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vuint64m1_t *v3, vuint64m1_t *v4, vuint64m1_t *v5, vbool64_t mask, const uint64_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg6ei8_v_u64m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vloxseg6ei8_v_u64m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg7ei16.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg7ei16.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg7ei16.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg7ei16.c @@ -27,7 +27,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei16_v_f16mf4(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vfloat16mf4_t *v3, vfloat16mf4_t *v4, vfloat16mf4_t *v5, vfloat16mf4_t *v6, const _Float16 *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg7ei16_v_f16mf4(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vloxseg7ei16_v_f16mf4(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei16_v_f16mf2( @@ -50,7 +50,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei16_v_f16mf2(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vfloat16mf2_t *v3, vfloat16mf2_t *v4, vfloat16mf2_t *v5, vfloat16mf2_t *v6, const _Float16 *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg7ei16_v_f16mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vloxseg7ei16_v_f16mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei16_v_f16m1( @@ -73,7 +73,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei16_v_f16m1(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vfloat16m1_t *v3, vfloat16m1_t *v4, vfloat16m1_t *v5, vfloat16m1_t *v6, const _Float16 *base, vuint16m1_t bindex, size_t vl) { - return vloxseg7ei16_v_f16m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vloxseg7ei16_v_f16m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei16_v_f32mf2( @@ -96,7 +96,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei16_v_f32mf2(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vfloat32mf2_t *v3, vfloat32mf2_t *v4, vfloat32mf2_t *v5, vfloat32mf2_t *v6, const float *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg7ei16_v_f32mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vloxseg7ei16_v_f32mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei16_v_f32m1( @@ -119,7 +119,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei16_v_f32m1(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vfloat32m1_t *v3, vfloat32m1_t *v4, vfloat32m1_t *v5, vfloat32m1_t *v6, const float *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg7ei16_v_f32m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vloxseg7ei16_v_f32m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei16_v_f64m1( @@ -142,7 +142,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei16_v_f64m1(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vfloat64m1_t *v3, vfloat64m1_t *v4, vfloat64m1_t *v5, vfloat64m1_t *v6, const double *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg7ei16_v_f64m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vloxseg7ei16_v_f64m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei16_v_i8mf8( @@ -165,7 +165,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei16_v_i8mf8(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vint8mf8_t *v3, vint8mf8_t *v4, vint8mf8_t *v5, vint8mf8_t *v6, const int8_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg7ei16_v_i8mf8(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vloxseg7ei16_v_i8mf8(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei16_v_i8mf4( @@ -188,7 +188,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei16_v_i8mf4(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vint8mf4_t *v3, vint8mf4_t *v4, vint8mf4_t *v5, vint8mf4_t *v6, const int8_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg7ei16_v_i8mf4(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vloxseg7ei16_v_i8mf4(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei16_v_i8mf2( @@ -211,7 +211,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei16_v_i8mf2(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vint8mf2_t *v3, vint8mf2_t *v4, vint8mf2_t *v5, vint8mf2_t *v6, const int8_t *base, vuint16m1_t bindex, size_t vl) { - return vloxseg7ei16_v_i8mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vloxseg7ei16_v_i8mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei16_v_i8m1( @@ -234,7 +234,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei16_v_i8m1(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vint8m1_t *v3, vint8m1_t *v4, vint8m1_t *v5, vint8m1_t *v6, const int8_t *base, vuint16m2_t bindex, size_t vl) { - return vloxseg7ei16_v_i8m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vloxseg7ei16_v_i8m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei16_v_i16mf4( @@ -257,7 +257,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei16_v_i16mf4(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vint16mf4_t *v3, vint16mf4_t *v4, vint16mf4_t *v5, vint16mf4_t *v6, const int16_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg7ei16_v_i16mf4(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vloxseg7ei16_v_i16mf4(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei16_v_i16mf2( @@ -280,7 +280,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei16_v_i16mf2(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vint16mf2_t *v3, vint16mf2_t *v4, vint16mf2_t *v5, vint16mf2_t *v6, const int16_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg7ei16_v_i16mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vloxseg7ei16_v_i16mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei16_v_i16m1( @@ -303,7 +303,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei16_v_i16m1(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vint16m1_t *v3, vint16m1_t *v4, vint16m1_t *v5, vint16m1_t *v6, const int16_t *base, vuint16m1_t bindex, size_t vl) { - return vloxseg7ei16_v_i16m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vloxseg7ei16_v_i16m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei16_v_i32mf2( @@ -326,7 +326,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei16_v_i32mf2(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vint32mf2_t *v3, vint32mf2_t *v4, vint32mf2_t *v5, vint32mf2_t *v6, const int32_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg7ei16_v_i32mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vloxseg7ei16_v_i32mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei16_v_i32m1( @@ -349,7 +349,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei16_v_i32m1(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vint32m1_t *v3, vint32m1_t *v4, vint32m1_t *v5, vint32m1_t *v6, const int32_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg7ei16_v_i32m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vloxseg7ei16_v_i32m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei16_v_i64m1( @@ -372,7 +372,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei16_v_i64m1(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vint64m1_t *v3, vint64m1_t *v4, vint64m1_t *v5, vint64m1_t *v6, const int64_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg7ei16_v_i64m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vloxseg7ei16_v_i64m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei16_v_u8mf8( @@ -395,7 +395,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei16_v_u8mf8(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vuint8mf8_t *v3, vuint8mf8_t *v4, vuint8mf8_t *v5, vuint8mf8_t *v6, const uint8_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg7ei16_v_u8mf8(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vloxseg7ei16_v_u8mf8(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei16_v_u8mf4( @@ -418,7 +418,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei16_v_u8mf4(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vuint8mf4_t *v3, vuint8mf4_t *v4, vuint8mf4_t *v5, vuint8mf4_t *v6, const uint8_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg7ei16_v_u8mf4(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vloxseg7ei16_v_u8mf4(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei16_v_u8mf2( @@ -441,7 +441,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei16_v_u8mf2(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vuint8mf2_t *v3, vuint8mf2_t *v4, vuint8mf2_t *v5, vuint8mf2_t *v6, const uint8_t *base, vuint16m1_t bindex, size_t vl) { - return vloxseg7ei16_v_u8mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vloxseg7ei16_v_u8mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei16_v_u8m1( @@ -464,7 +464,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei16_v_u8m1(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vuint8m1_t *v3, vuint8m1_t *v4, vuint8m1_t *v5, vuint8m1_t *v6, const uint8_t *base, vuint16m2_t bindex, size_t vl) { - return vloxseg7ei16_v_u8m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vloxseg7ei16_v_u8m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei16_v_u16mf4( @@ -487,7 +487,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei16_v_u16mf4(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vuint16mf4_t *v3, vuint16mf4_t *v4, vuint16mf4_t *v5, vuint16mf4_t *v6, const uint16_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg7ei16_v_u16mf4(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vloxseg7ei16_v_u16mf4(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei16_v_u16mf2( @@ -510,7 +510,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei16_v_u16mf2(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vuint16mf2_t *v3, vuint16mf2_t *v4, vuint16mf2_t *v5, vuint16mf2_t *v6, const uint16_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg7ei16_v_u16mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vloxseg7ei16_v_u16mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei16_v_u16m1( @@ -533,7 +533,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei16_v_u16m1(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vuint16m1_t *v3, vuint16m1_t *v4, vuint16m1_t *v5, vuint16m1_t *v6, const uint16_t *base, vuint16m1_t bindex, size_t vl) { - return vloxseg7ei16_v_u16m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vloxseg7ei16_v_u16m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei16_v_u32mf2( @@ -556,7 +556,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei16_v_u32mf2(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vuint32mf2_t *v3, vuint32mf2_t *v4, vuint32mf2_t *v5, vuint32mf2_t *v6, const uint32_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg7ei16_v_u32mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vloxseg7ei16_v_u32mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei16_v_u32m1( @@ -579,7 +579,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei16_v_u32m1(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vuint32m1_t *v3, vuint32m1_t *v4, vuint32m1_t *v5, vuint32m1_t *v6, const uint32_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg7ei16_v_u32m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vloxseg7ei16_v_u32m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei16_v_u64m1( @@ -602,7 +602,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei16_v_u64m1(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vuint64m1_t *v3, vuint64m1_t *v4, vuint64m1_t *v5, vuint64m1_t *v6, const uint64_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg7ei16_v_u64m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vloxseg7ei16_v_u64m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei16_v_f16mf4_m( @@ -625,7 +625,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei16_v_f16mf4_m(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vfloat16mf4_t *v3, vfloat16mf4_t *v4, vfloat16mf4_t *v5, vfloat16mf4_t *v6, vbool64_t mask, const _Float16 *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg7ei16_v_f16mf4_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vloxseg7ei16_v_f16mf4_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei16_v_f16mf2_m( @@ -648,7 +648,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei16_v_f16mf2_m(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vfloat16mf2_t *v3, vfloat16mf2_t *v4, vfloat16mf2_t *v5, vfloat16mf2_t *v6, vbool32_t mask, const _Float16 *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg7ei16_v_f16mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vloxseg7ei16_v_f16mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei16_v_f16m1_m( @@ -671,7 +671,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei16_v_f16m1_m(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vfloat16m1_t *v3, vfloat16m1_t *v4, vfloat16m1_t *v5, vfloat16m1_t *v6, vbool16_t mask, const _Float16 *base, vuint16m1_t bindex, size_t vl) { - return vloxseg7ei16_v_f16m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vloxseg7ei16_v_f16m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei16_v_f32mf2_m( @@ -694,7 +694,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei16_v_f32mf2_m(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vfloat32mf2_t *v3, vfloat32mf2_t *v4, vfloat32mf2_t *v5, vfloat32mf2_t *v6, vbool64_t mask, const float *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg7ei16_v_f32mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vloxseg7ei16_v_f32mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei16_v_f32m1_m( @@ -717,7 +717,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei16_v_f32m1_m(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vfloat32m1_t *v3, vfloat32m1_t *v4, vfloat32m1_t *v5, vfloat32m1_t *v6, vbool32_t mask, const float *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg7ei16_v_f32m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vloxseg7ei16_v_f32m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei16_v_f64m1_m( @@ -740,7 +740,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei16_v_f64m1_m(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vfloat64m1_t *v3, vfloat64m1_t *v4, vfloat64m1_t *v5, vfloat64m1_t *v6, vbool64_t mask, const double *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg7ei16_v_f64m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vloxseg7ei16_v_f64m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei16_v_i8mf8_m( @@ -763,7 +763,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei16_v_i8mf8_m(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vint8mf8_t *v3, vint8mf8_t *v4, vint8mf8_t *v5, vint8mf8_t *v6, vbool64_t mask, const int8_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg7ei16_v_i8mf8_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vloxseg7ei16_v_i8mf8_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei16_v_i8mf4_m( @@ -786,7 +786,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei16_v_i8mf4_m(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vint8mf4_t *v3, vint8mf4_t *v4, vint8mf4_t *v5, vint8mf4_t *v6, vbool32_t mask, const int8_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg7ei16_v_i8mf4_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vloxseg7ei16_v_i8mf4_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei16_v_i8mf2_m( @@ -809,7 +809,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei16_v_i8mf2_m(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vint8mf2_t *v3, vint8mf2_t *v4, vint8mf2_t *v5, vint8mf2_t *v6, vbool16_t mask, const int8_t *base, vuint16m1_t bindex, size_t vl) { - return vloxseg7ei16_v_i8mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vloxseg7ei16_v_i8mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei16_v_i8m1_m( @@ -832,7 +832,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei16_v_i8m1_m(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vint8m1_t *v3, vint8m1_t *v4, vint8m1_t *v5, vint8m1_t *v6, vbool8_t mask, const int8_t *base, vuint16m2_t bindex, size_t vl) { - return vloxseg7ei16_v_i8m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vloxseg7ei16_v_i8m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei16_v_i16mf4_m( @@ -855,7 +855,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei16_v_i16mf4_m(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vint16mf4_t *v3, vint16mf4_t *v4, vint16mf4_t *v5, vint16mf4_t *v6, vbool64_t mask, const int16_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg7ei16_v_i16mf4_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vloxseg7ei16_v_i16mf4_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei16_v_i16mf2_m( @@ -878,7 +878,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei16_v_i16mf2_m(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vint16mf2_t *v3, vint16mf2_t *v4, vint16mf2_t *v5, vint16mf2_t *v6, vbool32_t mask, const int16_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg7ei16_v_i16mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vloxseg7ei16_v_i16mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei16_v_i16m1_m( @@ -901,7 +901,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei16_v_i16m1_m(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vint16m1_t *v3, vint16m1_t *v4, vint16m1_t *v5, vint16m1_t *v6, vbool16_t mask, const int16_t *base, vuint16m1_t bindex, size_t vl) { - return vloxseg7ei16_v_i16m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vloxseg7ei16_v_i16m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei16_v_i32mf2_m( @@ -924,7 +924,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei16_v_i32mf2_m(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vint32mf2_t *v3, vint32mf2_t *v4, vint32mf2_t *v5, vint32mf2_t *v6, vbool64_t mask, const int32_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg7ei16_v_i32mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vloxseg7ei16_v_i32mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei16_v_i32m1_m( @@ -947,7 +947,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei16_v_i32m1_m(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vint32m1_t *v3, vint32m1_t *v4, vint32m1_t *v5, vint32m1_t *v6, vbool32_t mask, const int32_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg7ei16_v_i32m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vloxseg7ei16_v_i32m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei16_v_i64m1_m( @@ -970,7 +970,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei16_v_i64m1_m(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vint64m1_t *v3, vint64m1_t *v4, vint64m1_t *v5, vint64m1_t *v6, vbool64_t mask, const int64_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg7ei16_v_i64m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vloxseg7ei16_v_i64m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei16_v_u8mf8_m( @@ -993,7 +993,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei16_v_u8mf8_m(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vuint8mf8_t *v3, vuint8mf8_t *v4, vuint8mf8_t *v5, vuint8mf8_t *v6, vbool64_t mask, const uint8_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg7ei16_v_u8mf8_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vloxseg7ei16_v_u8mf8_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei16_v_u8mf4_m( @@ -1016,7 +1016,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei16_v_u8mf4_m(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vuint8mf4_t *v3, vuint8mf4_t *v4, vuint8mf4_t *v5, vuint8mf4_t *v6, vbool32_t mask, const uint8_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg7ei16_v_u8mf4_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vloxseg7ei16_v_u8mf4_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei16_v_u8mf2_m( @@ -1039,7 +1039,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei16_v_u8mf2_m(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vuint8mf2_t *v3, vuint8mf2_t *v4, vuint8mf2_t *v5, vuint8mf2_t *v6, vbool16_t mask, const uint8_t *base, vuint16m1_t bindex, size_t vl) { - return vloxseg7ei16_v_u8mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vloxseg7ei16_v_u8mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei16_v_u8m1_m( @@ -1062,7 +1062,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei16_v_u8m1_m(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vuint8m1_t *v3, vuint8m1_t *v4, vuint8m1_t *v5, vuint8m1_t *v6, vbool8_t mask, const uint8_t *base, vuint16m2_t bindex, size_t vl) { - return vloxseg7ei16_v_u8m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vloxseg7ei16_v_u8m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei16_v_u16mf4_m( @@ -1085,7 +1085,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei16_v_u16mf4_m(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vuint16mf4_t *v3, vuint16mf4_t *v4, vuint16mf4_t *v5, vuint16mf4_t *v6, vbool64_t mask, const uint16_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg7ei16_v_u16mf4_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vloxseg7ei16_v_u16mf4_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei16_v_u16mf2_m( @@ -1108,7 +1108,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei16_v_u16mf2_m(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vuint16mf2_t *v3, vuint16mf2_t *v4, vuint16mf2_t *v5, vuint16mf2_t *v6, vbool32_t mask, const uint16_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg7ei16_v_u16mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vloxseg7ei16_v_u16mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei16_v_u16m1_m( @@ -1131,7 +1131,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei16_v_u16m1_m(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vuint16m1_t *v3, vuint16m1_t *v4, vuint16m1_t *v5, vuint16m1_t *v6, vbool16_t mask, const uint16_t *base, vuint16m1_t bindex, size_t vl) { - return vloxseg7ei16_v_u16m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vloxseg7ei16_v_u16m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei16_v_u32mf2_m( @@ -1154,7 +1154,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei16_v_u32mf2_m(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vuint32mf2_t *v3, vuint32mf2_t *v4, vuint32mf2_t *v5, vuint32mf2_t *v6, vbool64_t mask, const uint32_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg7ei16_v_u32mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vloxseg7ei16_v_u32mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei16_v_u32m1_m( @@ -1177,7 +1177,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei16_v_u32m1_m(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vuint32m1_t *v3, vuint32m1_t *v4, vuint32m1_t *v5, vuint32m1_t *v6, vbool32_t mask, const uint32_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg7ei16_v_u32m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vloxseg7ei16_v_u32m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei16_v_u64m1_m( @@ -1200,6 +1200,6 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei16_v_u64m1_m(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vuint64m1_t *v3, vuint64m1_t *v4, vuint64m1_t *v5, vuint64m1_t *v6, vbool64_t mask, const uint64_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg7ei16_v_u64m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vloxseg7ei16_v_u64m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg7ei32.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg7ei32.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg7ei32.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg7ei32.c @@ -27,7 +27,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei32_v_f16mf4(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vfloat16mf4_t *v3, vfloat16mf4_t *v4, vfloat16mf4_t *v5, vfloat16mf4_t *v6, const _Float16 *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg7ei32_v_f16mf4(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vloxseg7ei32_v_f16mf4(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei32_v_f16mf2( @@ -50,7 +50,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei32_v_f16mf2(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vfloat16mf2_t *v3, vfloat16mf2_t *v4, vfloat16mf2_t *v5, vfloat16mf2_t *v6, const _Float16 *base, vuint32m1_t bindex, size_t vl) { - return vloxseg7ei32_v_f16mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vloxseg7ei32_v_f16mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei32_v_f16m1( @@ -73,7 +73,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei32_v_f16m1(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vfloat16m1_t *v3, vfloat16m1_t *v4, vfloat16m1_t *v5, vfloat16m1_t *v6, const _Float16 *base, vuint32m2_t bindex, size_t vl) { - return vloxseg7ei32_v_f16m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vloxseg7ei32_v_f16m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei32_v_f32mf2( @@ -96,7 +96,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei32_v_f32mf2(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vfloat32mf2_t *v3, vfloat32mf2_t *v4, vfloat32mf2_t *v5, vfloat32mf2_t *v6, const float *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg7ei32_v_f32mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vloxseg7ei32_v_f32mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei32_v_f32m1( @@ -119,7 +119,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei32_v_f32m1(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vfloat32m1_t *v3, vfloat32m1_t *v4, vfloat32m1_t *v5, vfloat32m1_t *v6, const float *base, vuint32m1_t bindex, size_t vl) { - return vloxseg7ei32_v_f32m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vloxseg7ei32_v_f32m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei32_v_f64m1( @@ -142,7 +142,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei32_v_f64m1(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vfloat64m1_t *v3, vfloat64m1_t *v4, vfloat64m1_t *v5, vfloat64m1_t *v6, const double *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg7ei32_v_f64m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vloxseg7ei32_v_f64m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei32_v_i8mf8( @@ -165,7 +165,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei32_v_i8mf8(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vint8mf8_t *v3, vint8mf8_t *v4, vint8mf8_t *v5, vint8mf8_t *v6, const int8_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg7ei32_v_i8mf8(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vloxseg7ei32_v_i8mf8(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei32_v_i8mf4( @@ -188,7 +188,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei32_v_i8mf4(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vint8mf4_t *v3, vint8mf4_t *v4, vint8mf4_t *v5, vint8mf4_t *v6, const int8_t *base, vuint32m1_t bindex, size_t vl) { - return vloxseg7ei32_v_i8mf4(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vloxseg7ei32_v_i8mf4(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei32_v_i8mf2( @@ -211,7 +211,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei32_v_i8mf2(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vint8mf2_t *v3, vint8mf2_t *v4, vint8mf2_t *v5, vint8mf2_t *v6, const int8_t *base, vuint32m2_t bindex, size_t vl) { - return vloxseg7ei32_v_i8mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vloxseg7ei32_v_i8mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei32_v_i8m1( @@ -234,7 +234,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei32_v_i8m1(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vint8m1_t *v3, vint8m1_t *v4, vint8m1_t *v5, vint8m1_t *v6, const int8_t *base, vuint32m4_t bindex, size_t vl) { - return vloxseg7ei32_v_i8m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vloxseg7ei32_v_i8m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei32_v_i16mf4( @@ -257,7 +257,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei32_v_i16mf4(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vint16mf4_t *v3, vint16mf4_t *v4, vint16mf4_t *v5, vint16mf4_t *v6, const int16_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg7ei32_v_i16mf4(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vloxseg7ei32_v_i16mf4(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei32_v_i16mf2( @@ -280,7 +280,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei32_v_i16mf2(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vint16mf2_t *v3, vint16mf2_t *v4, vint16mf2_t *v5, vint16mf2_t *v6, const int16_t *base, vuint32m1_t bindex, size_t vl) { - return vloxseg7ei32_v_i16mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vloxseg7ei32_v_i16mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei32_v_i16m1( @@ -303,7 +303,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei32_v_i16m1(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vint16m1_t *v3, vint16m1_t *v4, vint16m1_t *v5, vint16m1_t *v6, const int16_t *base, vuint32m2_t bindex, size_t vl) { - return vloxseg7ei32_v_i16m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vloxseg7ei32_v_i16m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei32_v_i32mf2( @@ -326,7 +326,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei32_v_i32mf2(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vint32mf2_t *v3, vint32mf2_t *v4, vint32mf2_t *v5, vint32mf2_t *v6, const int32_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg7ei32_v_i32mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vloxseg7ei32_v_i32mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei32_v_i32m1( @@ -349,7 +349,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei32_v_i32m1(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vint32m1_t *v3, vint32m1_t *v4, vint32m1_t *v5, vint32m1_t *v6, const int32_t *base, vuint32m1_t bindex, size_t vl) { - return vloxseg7ei32_v_i32m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vloxseg7ei32_v_i32m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei32_v_i64m1( @@ -372,7 +372,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei32_v_i64m1(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vint64m1_t *v3, vint64m1_t *v4, vint64m1_t *v5, vint64m1_t *v6, const int64_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg7ei32_v_i64m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vloxseg7ei32_v_i64m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei32_v_u8mf8( @@ -395,7 +395,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei32_v_u8mf8(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vuint8mf8_t *v3, vuint8mf8_t *v4, vuint8mf8_t *v5, vuint8mf8_t *v6, const uint8_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg7ei32_v_u8mf8(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vloxseg7ei32_v_u8mf8(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei32_v_u8mf4( @@ -418,7 +418,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei32_v_u8mf4(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vuint8mf4_t *v3, vuint8mf4_t *v4, vuint8mf4_t *v5, vuint8mf4_t *v6, const uint8_t *base, vuint32m1_t bindex, size_t vl) { - return vloxseg7ei32_v_u8mf4(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vloxseg7ei32_v_u8mf4(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei32_v_u8mf2( @@ -441,7 +441,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei32_v_u8mf2(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vuint8mf2_t *v3, vuint8mf2_t *v4, vuint8mf2_t *v5, vuint8mf2_t *v6, const uint8_t *base, vuint32m2_t bindex, size_t vl) { - return vloxseg7ei32_v_u8mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vloxseg7ei32_v_u8mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei32_v_u8m1( @@ -464,7 +464,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei32_v_u8m1(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vuint8m1_t *v3, vuint8m1_t *v4, vuint8m1_t *v5, vuint8m1_t *v6, const uint8_t *base, vuint32m4_t bindex, size_t vl) { - return vloxseg7ei32_v_u8m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vloxseg7ei32_v_u8m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei32_v_u16mf4( @@ -487,7 +487,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei32_v_u16mf4(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vuint16mf4_t *v3, vuint16mf4_t *v4, vuint16mf4_t *v5, vuint16mf4_t *v6, const uint16_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg7ei32_v_u16mf4(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vloxseg7ei32_v_u16mf4(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei32_v_u16mf2( @@ -510,7 +510,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei32_v_u16mf2(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vuint16mf2_t *v3, vuint16mf2_t *v4, vuint16mf2_t *v5, vuint16mf2_t *v6, const uint16_t *base, vuint32m1_t bindex, size_t vl) { - return vloxseg7ei32_v_u16mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vloxseg7ei32_v_u16mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei32_v_u16m1( @@ -533,7 +533,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei32_v_u16m1(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vuint16m1_t *v3, vuint16m1_t *v4, vuint16m1_t *v5, vuint16m1_t *v6, const uint16_t *base, vuint32m2_t bindex, size_t vl) { - return vloxseg7ei32_v_u16m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vloxseg7ei32_v_u16m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei32_v_u32mf2( @@ -556,7 +556,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei32_v_u32mf2(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vuint32mf2_t *v3, vuint32mf2_t *v4, vuint32mf2_t *v5, vuint32mf2_t *v6, const uint32_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg7ei32_v_u32mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vloxseg7ei32_v_u32mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei32_v_u32m1( @@ -579,7 +579,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei32_v_u32m1(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vuint32m1_t *v3, vuint32m1_t *v4, vuint32m1_t *v5, vuint32m1_t *v6, const uint32_t *base, vuint32m1_t bindex, size_t vl) { - return vloxseg7ei32_v_u32m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vloxseg7ei32_v_u32m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei32_v_u64m1( @@ -602,7 +602,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei32_v_u64m1(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vuint64m1_t *v3, vuint64m1_t *v4, vuint64m1_t *v5, vuint64m1_t *v6, const uint64_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg7ei32_v_u64m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vloxseg7ei32_v_u64m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei32_v_f16mf4_m( @@ -625,7 +625,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei32_v_f16mf4_m(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vfloat16mf4_t *v3, vfloat16mf4_t *v4, vfloat16mf4_t *v5, vfloat16mf4_t *v6, vbool64_t mask, const _Float16 *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg7ei32_v_f16mf4_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vloxseg7ei32_v_f16mf4_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei32_v_f16mf2_m( @@ -648,7 +648,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei32_v_f16mf2_m(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vfloat16mf2_t *v3, vfloat16mf2_t *v4, vfloat16mf2_t *v5, vfloat16mf2_t *v6, vbool32_t mask, const _Float16 *base, vuint32m1_t bindex, size_t vl) { - return vloxseg7ei32_v_f16mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vloxseg7ei32_v_f16mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei32_v_f16m1_m( @@ -671,7 +671,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei32_v_f16m1_m(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vfloat16m1_t *v3, vfloat16m1_t *v4, vfloat16m1_t *v5, vfloat16m1_t *v6, vbool16_t mask, const _Float16 *base, vuint32m2_t bindex, size_t vl) { - return vloxseg7ei32_v_f16m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vloxseg7ei32_v_f16m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei32_v_f32mf2_m( @@ -694,7 +694,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei32_v_f32mf2_m(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vfloat32mf2_t *v3, vfloat32mf2_t *v4, vfloat32mf2_t *v5, vfloat32mf2_t *v6, vbool64_t mask, const float *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg7ei32_v_f32mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vloxseg7ei32_v_f32mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei32_v_f32m1_m( @@ -717,7 +717,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei32_v_f32m1_m(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vfloat32m1_t *v3, vfloat32m1_t *v4, vfloat32m1_t *v5, vfloat32m1_t *v6, vbool32_t mask, const float *base, vuint32m1_t bindex, size_t vl) { - return vloxseg7ei32_v_f32m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vloxseg7ei32_v_f32m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei32_v_f64m1_m( @@ -740,7 +740,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei32_v_f64m1_m(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vfloat64m1_t *v3, vfloat64m1_t *v4, vfloat64m1_t *v5, vfloat64m1_t *v6, vbool64_t mask, const double *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg7ei32_v_f64m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vloxseg7ei32_v_f64m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei32_v_i8mf8_m( @@ -763,7 +763,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei32_v_i8mf8_m(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vint8mf8_t *v3, vint8mf8_t *v4, vint8mf8_t *v5, vint8mf8_t *v6, vbool64_t mask, const int8_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg7ei32_v_i8mf8_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vloxseg7ei32_v_i8mf8_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei32_v_i8mf4_m( @@ -786,7 +786,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei32_v_i8mf4_m(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vint8mf4_t *v3, vint8mf4_t *v4, vint8mf4_t *v5, vint8mf4_t *v6, vbool32_t mask, const int8_t *base, vuint32m1_t bindex, size_t vl) { - return vloxseg7ei32_v_i8mf4_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vloxseg7ei32_v_i8mf4_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei32_v_i8mf2_m( @@ -809,7 +809,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei32_v_i8mf2_m(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vint8mf2_t *v3, vint8mf2_t *v4, vint8mf2_t *v5, vint8mf2_t *v6, vbool16_t mask, const int8_t *base, vuint32m2_t bindex, size_t vl) { - return vloxseg7ei32_v_i8mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vloxseg7ei32_v_i8mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei32_v_i8m1_m( @@ -832,7 +832,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei32_v_i8m1_m(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vint8m1_t *v3, vint8m1_t *v4, vint8m1_t *v5, vint8m1_t *v6, vbool8_t mask, const int8_t *base, vuint32m4_t bindex, size_t vl) { - return vloxseg7ei32_v_i8m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vloxseg7ei32_v_i8m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei32_v_i16mf4_m( @@ -855,7 +855,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei32_v_i16mf4_m(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vint16mf4_t *v3, vint16mf4_t *v4, vint16mf4_t *v5, vint16mf4_t *v6, vbool64_t mask, const int16_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg7ei32_v_i16mf4_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vloxseg7ei32_v_i16mf4_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei32_v_i16mf2_m( @@ -878,7 +878,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei32_v_i16mf2_m(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vint16mf2_t *v3, vint16mf2_t *v4, vint16mf2_t *v5, vint16mf2_t *v6, vbool32_t mask, const int16_t *base, vuint32m1_t bindex, size_t vl) { - return vloxseg7ei32_v_i16mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vloxseg7ei32_v_i16mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei32_v_i16m1_m( @@ -901,7 +901,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei32_v_i16m1_m(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vint16m1_t *v3, vint16m1_t *v4, vint16m1_t *v5, vint16m1_t *v6, vbool16_t mask, const int16_t *base, vuint32m2_t bindex, size_t vl) { - return vloxseg7ei32_v_i16m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vloxseg7ei32_v_i16m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei32_v_i32mf2_m( @@ -924,7 +924,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei32_v_i32mf2_m(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vint32mf2_t *v3, vint32mf2_t *v4, vint32mf2_t *v5, vint32mf2_t *v6, vbool64_t mask, const int32_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg7ei32_v_i32mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vloxseg7ei32_v_i32mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei32_v_i32m1_m( @@ -947,7 +947,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei32_v_i32m1_m(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vint32m1_t *v3, vint32m1_t *v4, vint32m1_t *v5, vint32m1_t *v6, vbool32_t mask, const int32_t *base, vuint32m1_t bindex, size_t vl) { - return vloxseg7ei32_v_i32m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vloxseg7ei32_v_i32m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei32_v_i64m1_m( @@ -970,7 +970,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei32_v_i64m1_m(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vint64m1_t *v3, vint64m1_t *v4, vint64m1_t *v5, vint64m1_t *v6, vbool64_t mask, const int64_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg7ei32_v_i64m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vloxseg7ei32_v_i64m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei32_v_u8mf8_m( @@ -993,7 +993,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei32_v_u8mf8_m(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vuint8mf8_t *v3, vuint8mf8_t *v4, vuint8mf8_t *v5, vuint8mf8_t *v6, vbool64_t mask, const uint8_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg7ei32_v_u8mf8_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vloxseg7ei32_v_u8mf8_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei32_v_u8mf4_m( @@ -1016,7 +1016,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei32_v_u8mf4_m(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vuint8mf4_t *v3, vuint8mf4_t *v4, vuint8mf4_t *v5, vuint8mf4_t *v6, vbool32_t mask, const uint8_t *base, vuint32m1_t bindex, size_t vl) { - return vloxseg7ei32_v_u8mf4_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vloxseg7ei32_v_u8mf4_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei32_v_u8mf2_m( @@ -1039,7 +1039,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei32_v_u8mf2_m(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vuint8mf2_t *v3, vuint8mf2_t *v4, vuint8mf2_t *v5, vuint8mf2_t *v6, vbool16_t mask, const uint8_t *base, vuint32m2_t bindex, size_t vl) { - return vloxseg7ei32_v_u8mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vloxseg7ei32_v_u8mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei32_v_u8m1_m( @@ -1062,7 +1062,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei32_v_u8m1_m(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vuint8m1_t *v3, vuint8m1_t *v4, vuint8m1_t *v5, vuint8m1_t *v6, vbool8_t mask, const uint8_t *base, vuint32m4_t bindex, size_t vl) { - return vloxseg7ei32_v_u8m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vloxseg7ei32_v_u8m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei32_v_u16mf4_m( @@ -1085,7 +1085,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei32_v_u16mf4_m(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vuint16mf4_t *v3, vuint16mf4_t *v4, vuint16mf4_t *v5, vuint16mf4_t *v6, vbool64_t mask, const uint16_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg7ei32_v_u16mf4_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vloxseg7ei32_v_u16mf4_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei32_v_u16mf2_m( @@ -1108,7 +1108,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei32_v_u16mf2_m(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vuint16mf2_t *v3, vuint16mf2_t *v4, vuint16mf2_t *v5, vuint16mf2_t *v6, vbool32_t mask, const uint16_t *base, vuint32m1_t bindex, size_t vl) { - return vloxseg7ei32_v_u16mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vloxseg7ei32_v_u16mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei32_v_u16m1_m( @@ -1131,7 +1131,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei32_v_u16m1_m(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vuint16m1_t *v3, vuint16m1_t *v4, vuint16m1_t *v5, vuint16m1_t *v6, vbool16_t mask, const uint16_t *base, vuint32m2_t bindex, size_t vl) { - return vloxseg7ei32_v_u16m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vloxseg7ei32_v_u16m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei32_v_u32mf2_m( @@ -1154,7 +1154,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei32_v_u32mf2_m(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vuint32mf2_t *v3, vuint32mf2_t *v4, vuint32mf2_t *v5, vuint32mf2_t *v6, vbool64_t mask, const uint32_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg7ei32_v_u32mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vloxseg7ei32_v_u32mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei32_v_u32m1_m( @@ -1177,7 +1177,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei32_v_u32m1_m(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vuint32m1_t *v3, vuint32m1_t *v4, vuint32m1_t *v5, vuint32m1_t *v6, vbool32_t mask, const uint32_t *base, vuint32m1_t bindex, size_t vl) { - return vloxseg7ei32_v_u32m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vloxseg7ei32_v_u32m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei32_v_u64m1_m( @@ -1200,6 +1200,6 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei32_v_u64m1_m(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vuint64m1_t *v3, vuint64m1_t *v4, vuint64m1_t *v5, vuint64m1_t *v6, vbool64_t mask, const uint64_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg7ei32_v_u64m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vloxseg7ei32_v_u64m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg7ei64.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg7ei64.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg7ei64.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg7ei64.c @@ -27,7 +27,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei64_v_f16mf4(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vfloat16mf4_t *v3, vfloat16mf4_t *v4, vfloat16mf4_t *v5, vfloat16mf4_t *v6, const _Float16 *base, vuint64m1_t bindex, size_t vl) { - return vloxseg7ei64_v_f16mf4(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vloxseg7ei64_v_f16mf4(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei64_v_f16mf2( @@ -50,7 +50,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei64_v_f16mf2(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vfloat16mf2_t *v3, vfloat16mf2_t *v4, vfloat16mf2_t *v5, vfloat16mf2_t *v6, const _Float16 *base, vuint64m2_t bindex, size_t vl) { - return vloxseg7ei64_v_f16mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vloxseg7ei64_v_f16mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei64_v_f16m1( @@ -73,7 +73,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei64_v_f16m1(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vfloat16m1_t *v3, vfloat16m1_t *v4, vfloat16m1_t *v5, vfloat16m1_t *v6, const _Float16 *base, vuint64m4_t bindex, size_t vl) { - return vloxseg7ei64_v_f16m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vloxseg7ei64_v_f16m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei64_v_f32mf2( @@ -96,7 +96,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei64_v_f32mf2(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vfloat32mf2_t *v3, vfloat32mf2_t *v4, vfloat32mf2_t *v5, vfloat32mf2_t *v6, const float *base, vuint64m1_t bindex, size_t vl) { - return vloxseg7ei64_v_f32mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vloxseg7ei64_v_f32mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei64_v_f32m1( @@ -119,7 +119,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei64_v_f32m1(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vfloat32m1_t *v3, vfloat32m1_t *v4, vfloat32m1_t *v5, vfloat32m1_t *v6, const float *base, vuint64m2_t bindex, size_t vl) { - return vloxseg7ei64_v_f32m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vloxseg7ei64_v_f32m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei64_v_f64m1( @@ -142,7 +142,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei64_v_f64m1(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vfloat64m1_t *v3, vfloat64m1_t *v4, vfloat64m1_t *v5, vfloat64m1_t *v6, const double *base, vuint64m1_t bindex, size_t vl) { - return vloxseg7ei64_v_f64m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vloxseg7ei64_v_f64m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei64_v_i8mf8( @@ -165,7 +165,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei64_v_i8mf8(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vint8mf8_t *v3, vint8mf8_t *v4, vint8mf8_t *v5, vint8mf8_t *v6, const int8_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg7ei64_v_i8mf8(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vloxseg7ei64_v_i8mf8(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei64_v_i8mf4( @@ -188,7 +188,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei64_v_i8mf4(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vint8mf4_t *v3, vint8mf4_t *v4, vint8mf4_t *v5, vint8mf4_t *v6, const int8_t *base, vuint64m2_t bindex, size_t vl) { - return vloxseg7ei64_v_i8mf4(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vloxseg7ei64_v_i8mf4(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei64_v_i8mf2( @@ -211,7 +211,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei64_v_i8mf2(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vint8mf2_t *v3, vint8mf2_t *v4, vint8mf2_t *v5, vint8mf2_t *v6, const int8_t *base, vuint64m4_t bindex, size_t vl) { - return vloxseg7ei64_v_i8mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vloxseg7ei64_v_i8mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei64_v_i8m1( @@ -234,7 +234,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei64_v_i8m1(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vint8m1_t *v3, vint8m1_t *v4, vint8m1_t *v5, vint8m1_t *v6, const int8_t *base, vuint64m8_t bindex, size_t vl) { - return vloxseg7ei64_v_i8m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vloxseg7ei64_v_i8m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei64_v_i16mf4( @@ -257,7 +257,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei64_v_i16mf4(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vint16mf4_t *v3, vint16mf4_t *v4, vint16mf4_t *v5, vint16mf4_t *v6, const int16_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg7ei64_v_i16mf4(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vloxseg7ei64_v_i16mf4(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei64_v_i16mf2( @@ -280,7 +280,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei64_v_i16mf2(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vint16mf2_t *v3, vint16mf2_t *v4, vint16mf2_t *v5, vint16mf2_t *v6, const int16_t *base, vuint64m2_t bindex, size_t vl) { - return vloxseg7ei64_v_i16mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vloxseg7ei64_v_i16mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei64_v_i16m1( @@ -303,7 +303,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei64_v_i16m1(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vint16m1_t *v3, vint16m1_t *v4, vint16m1_t *v5, vint16m1_t *v6, const int16_t *base, vuint64m4_t bindex, size_t vl) { - return vloxseg7ei64_v_i16m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vloxseg7ei64_v_i16m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei64_v_i32mf2( @@ -326,7 +326,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei64_v_i32mf2(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vint32mf2_t *v3, vint32mf2_t *v4, vint32mf2_t *v5, vint32mf2_t *v6, const int32_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg7ei64_v_i32mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vloxseg7ei64_v_i32mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei64_v_i32m1( @@ -349,7 +349,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei64_v_i32m1(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vint32m1_t *v3, vint32m1_t *v4, vint32m1_t *v5, vint32m1_t *v6, const int32_t *base, vuint64m2_t bindex, size_t vl) { - return vloxseg7ei64_v_i32m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vloxseg7ei64_v_i32m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei64_v_i64m1( @@ -372,7 +372,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei64_v_i64m1(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vint64m1_t *v3, vint64m1_t *v4, vint64m1_t *v5, vint64m1_t *v6, const int64_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg7ei64_v_i64m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vloxseg7ei64_v_i64m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei64_v_u8mf8( @@ -395,7 +395,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei64_v_u8mf8(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vuint8mf8_t *v3, vuint8mf8_t *v4, vuint8mf8_t *v5, vuint8mf8_t *v6, const uint8_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg7ei64_v_u8mf8(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vloxseg7ei64_v_u8mf8(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei64_v_u8mf4( @@ -418,7 +418,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei64_v_u8mf4(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vuint8mf4_t *v3, vuint8mf4_t *v4, vuint8mf4_t *v5, vuint8mf4_t *v6, const uint8_t *base, vuint64m2_t bindex, size_t vl) { - return vloxseg7ei64_v_u8mf4(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vloxseg7ei64_v_u8mf4(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei64_v_u8mf2( @@ -441,7 +441,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei64_v_u8mf2(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vuint8mf2_t *v3, vuint8mf2_t *v4, vuint8mf2_t *v5, vuint8mf2_t *v6, const uint8_t *base, vuint64m4_t bindex, size_t vl) { - return vloxseg7ei64_v_u8mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vloxseg7ei64_v_u8mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei64_v_u8m1( @@ -464,7 +464,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei64_v_u8m1(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vuint8m1_t *v3, vuint8m1_t *v4, vuint8m1_t *v5, vuint8m1_t *v6, const uint8_t *base, vuint64m8_t bindex, size_t vl) { - return vloxseg7ei64_v_u8m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vloxseg7ei64_v_u8m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei64_v_u16mf4( @@ -487,7 +487,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei64_v_u16mf4(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vuint16mf4_t *v3, vuint16mf4_t *v4, vuint16mf4_t *v5, vuint16mf4_t *v6, const uint16_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg7ei64_v_u16mf4(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vloxseg7ei64_v_u16mf4(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei64_v_u16mf2( @@ -510,7 +510,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei64_v_u16mf2(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vuint16mf2_t *v3, vuint16mf2_t *v4, vuint16mf2_t *v5, vuint16mf2_t *v6, const uint16_t *base, vuint64m2_t bindex, size_t vl) { - return vloxseg7ei64_v_u16mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vloxseg7ei64_v_u16mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei64_v_u16m1( @@ -533,7 +533,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei64_v_u16m1(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vuint16m1_t *v3, vuint16m1_t *v4, vuint16m1_t *v5, vuint16m1_t *v6, const uint16_t *base, vuint64m4_t bindex, size_t vl) { - return vloxseg7ei64_v_u16m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vloxseg7ei64_v_u16m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei64_v_u32mf2( @@ -556,7 +556,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei64_v_u32mf2(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vuint32mf2_t *v3, vuint32mf2_t *v4, vuint32mf2_t *v5, vuint32mf2_t *v6, const uint32_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg7ei64_v_u32mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vloxseg7ei64_v_u32mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei64_v_u32m1( @@ -579,7 +579,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei64_v_u32m1(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vuint32m1_t *v3, vuint32m1_t *v4, vuint32m1_t *v5, vuint32m1_t *v6, const uint32_t *base, vuint64m2_t bindex, size_t vl) { - return vloxseg7ei64_v_u32m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vloxseg7ei64_v_u32m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei64_v_u64m1( @@ -602,7 +602,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei64_v_u64m1(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vuint64m1_t *v3, vuint64m1_t *v4, vuint64m1_t *v5, vuint64m1_t *v6, const uint64_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg7ei64_v_u64m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vloxseg7ei64_v_u64m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei64_v_f16mf4_m( @@ -625,7 +625,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei64_v_f16mf4_m(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vfloat16mf4_t *v3, vfloat16mf4_t *v4, vfloat16mf4_t *v5, vfloat16mf4_t *v6, vbool64_t mask, const _Float16 *base, vuint64m1_t bindex, size_t vl) { - return vloxseg7ei64_v_f16mf4_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vloxseg7ei64_v_f16mf4_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei64_v_f16mf2_m( @@ -648,7 +648,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei64_v_f16mf2_m(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vfloat16mf2_t *v3, vfloat16mf2_t *v4, vfloat16mf2_t *v5, vfloat16mf2_t *v6, vbool32_t mask, const _Float16 *base, vuint64m2_t bindex, size_t vl) { - return vloxseg7ei64_v_f16mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vloxseg7ei64_v_f16mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei64_v_f16m1_m( @@ -671,7 +671,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei64_v_f16m1_m(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vfloat16m1_t *v3, vfloat16m1_t *v4, vfloat16m1_t *v5, vfloat16m1_t *v6, vbool16_t mask, const _Float16 *base, vuint64m4_t bindex, size_t vl) { - return vloxseg7ei64_v_f16m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vloxseg7ei64_v_f16m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei64_v_f32mf2_m( @@ -694,7 +694,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei64_v_f32mf2_m(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vfloat32mf2_t *v3, vfloat32mf2_t *v4, vfloat32mf2_t *v5, vfloat32mf2_t *v6, vbool64_t mask, const float *base, vuint64m1_t bindex, size_t vl) { - return vloxseg7ei64_v_f32mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vloxseg7ei64_v_f32mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei64_v_f32m1_m( @@ -717,7 +717,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei64_v_f32m1_m(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vfloat32m1_t *v3, vfloat32m1_t *v4, vfloat32m1_t *v5, vfloat32m1_t *v6, vbool32_t mask, const float *base, vuint64m2_t bindex, size_t vl) { - return vloxseg7ei64_v_f32m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vloxseg7ei64_v_f32m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei64_v_f64m1_m( @@ -740,7 +740,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei64_v_f64m1_m(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vfloat64m1_t *v3, vfloat64m1_t *v4, vfloat64m1_t *v5, vfloat64m1_t *v6, vbool64_t mask, const double *base, vuint64m1_t bindex, size_t vl) { - return vloxseg7ei64_v_f64m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vloxseg7ei64_v_f64m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei64_v_i8mf8_m( @@ -763,7 +763,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei64_v_i8mf8_m(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vint8mf8_t *v3, vint8mf8_t *v4, vint8mf8_t *v5, vint8mf8_t *v6, vbool64_t mask, const int8_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg7ei64_v_i8mf8_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vloxseg7ei64_v_i8mf8_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei64_v_i8mf4_m( @@ -786,7 +786,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei64_v_i8mf4_m(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vint8mf4_t *v3, vint8mf4_t *v4, vint8mf4_t *v5, vint8mf4_t *v6, vbool32_t mask, const int8_t *base, vuint64m2_t bindex, size_t vl) { - return vloxseg7ei64_v_i8mf4_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vloxseg7ei64_v_i8mf4_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei64_v_i8mf2_m( @@ -809,7 +809,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei64_v_i8mf2_m(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vint8mf2_t *v3, vint8mf2_t *v4, vint8mf2_t *v5, vint8mf2_t *v6, vbool16_t mask, const int8_t *base, vuint64m4_t bindex, size_t vl) { - return vloxseg7ei64_v_i8mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vloxseg7ei64_v_i8mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei64_v_i8m1_m( @@ -832,7 +832,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei64_v_i8m1_m(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vint8m1_t *v3, vint8m1_t *v4, vint8m1_t *v5, vint8m1_t *v6, vbool8_t mask, const int8_t *base, vuint64m8_t bindex, size_t vl) { - return vloxseg7ei64_v_i8m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vloxseg7ei64_v_i8m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei64_v_i16mf4_m( @@ -855,7 +855,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei64_v_i16mf4_m(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vint16mf4_t *v3, vint16mf4_t *v4, vint16mf4_t *v5, vint16mf4_t *v6, vbool64_t mask, const int16_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg7ei64_v_i16mf4_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vloxseg7ei64_v_i16mf4_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei64_v_i16mf2_m( @@ -878,7 +878,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei64_v_i16mf2_m(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vint16mf2_t *v3, vint16mf2_t *v4, vint16mf2_t *v5, vint16mf2_t *v6, vbool32_t mask, const int16_t *base, vuint64m2_t bindex, size_t vl) { - return vloxseg7ei64_v_i16mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vloxseg7ei64_v_i16mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei64_v_i16m1_m( @@ -901,7 +901,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei64_v_i16m1_m(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vint16m1_t *v3, vint16m1_t *v4, vint16m1_t *v5, vint16m1_t *v6, vbool16_t mask, const int16_t *base, vuint64m4_t bindex, size_t vl) { - return vloxseg7ei64_v_i16m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vloxseg7ei64_v_i16m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei64_v_i32mf2_m( @@ -924,7 +924,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei64_v_i32mf2_m(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vint32mf2_t *v3, vint32mf2_t *v4, vint32mf2_t *v5, vint32mf2_t *v6, vbool64_t mask, const int32_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg7ei64_v_i32mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vloxseg7ei64_v_i32mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei64_v_i32m1_m( @@ -947,7 +947,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei64_v_i32m1_m(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vint32m1_t *v3, vint32m1_t *v4, vint32m1_t *v5, vint32m1_t *v6, vbool32_t mask, const int32_t *base, vuint64m2_t bindex, size_t vl) { - return vloxseg7ei64_v_i32m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vloxseg7ei64_v_i32m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei64_v_i64m1_m( @@ -970,7 +970,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei64_v_i64m1_m(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vint64m1_t *v3, vint64m1_t *v4, vint64m1_t *v5, vint64m1_t *v6, vbool64_t mask, const int64_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg7ei64_v_i64m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vloxseg7ei64_v_i64m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei64_v_u8mf8_m( @@ -993,7 +993,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei64_v_u8mf8_m(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vuint8mf8_t *v3, vuint8mf8_t *v4, vuint8mf8_t *v5, vuint8mf8_t *v6, vbool64_t mask, const uint8_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg7ei64_v_u8mf8_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vloxseg7ei64_v_u8mf8_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei64_v_u8mf4_m( @@ -1016,7 +1016,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei64_v_u8mf4_m(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vuint8mf4_t *v3, vuint8mf4_t *v4, vuint8mf4_t *v5, vuint8mf4_t *v6, vbool32_t mask, const uint8_t *base, vuint64m2_t bindex, size_t vl) { - return vloxseg7ei64_v_u8mf4_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vloxseg7ei64_v_u8mf4_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei64_v_u8mf2_m( @@ -1039,7 +1039,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei64_v_u8mf2_m(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vuint8mf2_t *v3, vuint8mf2_t *v4, vuint8mf2_t *v5, vuint8mf2_t *v6, vbool16_t mask, const uint8_t *base, vuint64m4_t bindex, size_t vl) { - return vloxseg7ei64_v_u8mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vloxseg7ei64_v_u8mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei64_v_u8m1_m( @@ -1062,7 +1062,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei64_v_u8m1_m(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vuint8m1_t *v3, vuint8m1_t *v4, vuint8m1_t *v5, vuint8m1_t *v6, vbool8_t mask, const uint8_t *base, vuint64m8_t bindex, size_t vl) { - return vloxseg7ei64_v_u8m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vloxseg7ei64_v_u8m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei64_v_u16mf4_m( @@ -1085,7 +1085,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei64_v_u16mf4_m(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vuint16mf4_t *v3, vuint16mf4_t *v4, vuint16mf4_t *v5, vuint16mf4_t *v6, vbool64_t mask, const uint16_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg7ei64_v_u16mf4_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vloxseg7ei64_v_u16mf4_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei64_v_u16mf2_m( @@ -1108,7 +1108,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei64_v_u16mf2_m(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vuint16mf2_t *v3, vuint16mf2_t *v4, vuint16mf2_t *v5, vuint16mf2_t *v6, vbool32_t mask, const uint16_t *base, vuint64m2_t bindex, size_t vl) { - return vloxseg7ei64_v_u16mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vloxseg7ei64_v_u16mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei64_v_u16m1_m( @@ -1131,7 +1131,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei64_v_u16m1_m(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vuint16m1_t *v3, vuint16m1_t *v4, vuint16m1_t *v5, vuint16m1_t *v6, vbool16_t mask, const uint16_t *base, vuint64m4_t bindex, size_t vl) { - return vloxseg7ei64_v_u16m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vloxseg7ei64_v_u16m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei64_v_u32mf2_m( @@ -1154,7 +1154,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei64_v_u32mf2_m(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vuint32mf2_t *v3, vuint32mf2_t *v4, vuint32mf2_t *v5, vuint32mf2_t *v6, vbool64_t mask, const uint32_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg7ei64_v_u32mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vloxseg7ei64_v_u32mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei64_v_u32m1_m( @@ -1177,7 +1177,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei64_v_u32m1_m(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vuint32m1_t *v3, vuint32m1_t *v4, vuint32m1_t *v5, vuint32m1_t *v6, vbool32_t mask, const uint32_t *base, vuint64m2_t bindex, size_t vl) { - return vloxseg7ei64_v_u32m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vloxseg7ei64_v_u32m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei64_v_u64m1_m( @@ -1200,6 +1200,6 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei64_v_u64m1_m(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vuint64m1_t *v3, vuint64m1_t *v4, vuint64m1_t *v5, vuint64m1_t *v6, vbool64_t mask, const uint64_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg7ei64_v_u64m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vloxseg7ei64_v_u64m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg7ei8.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg7ei8.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg7ei8.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg7ei8.c @@ -27,7 +27,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei8_v_f16mf4(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vfloat16mf4_t *v3, vfloat16mf4_t *v4, vfloat16mf4_t *v5, vfloat16mf4_t *v6, const _Float16 *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg7ei8_v_f16mf4(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vloxseg7ei8_v_f16mf4(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei8_v_f16mf2( @@ -50,7 +50,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei8_v_f16mf2(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vfloat16mf2_t *v3, vfloat16mf2_t *v4, vfloat16mf2_t *v5, vfloat16mf2_t *v6, const _Float16 *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg7ei8_v_f16mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vloxseg7ei8_v_f16mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei8_v_f16m1( @@ -73,7 +73,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei8_v_f16m1(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vfloat16m1_t *v3, vfloat16m1_t *v4, vfloat16m1_t *v5, vfloat16m1_t *v6, const _Float16 *base, vuint8mf2_t bindex, size_t vl) { - return vloxseg7ei8_v_f16m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vloxseg7ei8_v_f16m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei8_v_f32mf2( @@ -96,7 +96,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei8_v_f32mf2(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vfloat32mf2_t *v3, vfloat32mf2_t *v4, vfloat32mf2_t *v5, vfloat32mf2_t *v6, const float *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg7ei8_v_f32mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vloxseg7ei8_v_f32mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei8_v_f32m1( @@ -119,7 +119,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei8_v_f32m1(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vfloat32m1_t *v3, vfloat32m1_t *v4, vfloat32m1_t *v5, vfloat32m1_t *v6, const float *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg7ei8_v_f32m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vloxseg7ei8_v_f32m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei8_v_f64m1( @@ -142,7 +142,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei8_v_f64m1(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vfloat64m1_t *v3, vfloat64m1_t *v4, vfloat64m1_t *v5, vfloat64m1_t *v6, const double *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg7ei8_v_f64m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vloxseg7ei8_v_f64m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei8_v_i8mf8( @@ -165,7 +165,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei8_v_i8mf8(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vint8mf8_t *v3, vint8mf8_t *v4, vint8mf8_t *v5, vint8mf8_t *v6, const int8_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg7ei8_v_i8mf8(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vloxseg7ei8_v_i8mf8(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei8_v_i8mf4( @@ -188,7 +188,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei8_v_i8mf4(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vint8mf4_t *v3, vint8mf4_t *v4, vint8mf4_t *v5, vint8mf4_t *v6, const int8_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg7ei8_v_i8mf4(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vloxseg7ei8_v_i8mf4(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei8_v_i8mf2( @@ -211,7 +211,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei8_v_i8mf2(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vint8mf2_t *v3, vint8mf2_t *v4, vint8mf2_t *v5, vint8mf2_t *v6, const int8_t *base, vuint8mf2_t bindex, size_t vl) { - return vloxseg7ei8_v_i8mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vloxseg7ei8_v_i8mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei8_v_i8m1( @@ -234,7 +234,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei8_v_i8m1(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vint8m1_t *v3, vint8m1_t *v4, vint8m1_t *v5, vint8m1_t *v6, const int8_t *base, vuint8m1_t bindex, size_t vl) { - return vloxseg7ei8_v_i8m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vloxseg7ei8_v_i8m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei8_v_i16mf4( @@ -257,7 +257,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei8_v_i16mf4(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vint16mf4_t *v3, vint16mf4_t *v4, vint16mf4_t *v5, vint16mf4_t *v6, const int16_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg7ei8_v_i16mf4(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vloxseg7ei8_v_i16mf4(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei8_v_i16mf2( @@ -280,7 +280,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei8_v_i16mf2(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vint16mf2_t *v3, vint16mf2_t *v4, vint16mf2_t *v5, vint16mf2_t *v6, const int16_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg7ei8_v_i16mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vloxseg7ei8_v_i16mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei8_v_i16m1( @@ -303,7 +303,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei8_v_i16m1(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vint16m1_t *v3, vint16m1_t *v4, vint16m1_t *v5, vint16m1_t *v6, const int16_t *base, vuint8mf2_t bindex, size_t vl) { - return vloxseg7ei8_v_i16m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vloxseg7ei8_v_i16m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei8_v_i32mf2( @@ -326,7 +326,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei8_v_i32mf2(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vint32mf2_t *v3, vint32mf2_t *v4, vint32mf2_t *v5, vint32mf2_t *v6, const int32_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg7ei8_v_i32mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vloxseg7ei8_v_i32mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei8_v_i32m1( @@ -349,7 +349,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei8_v_i32m1(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vint32m1_t *v3, vint32m1_t *v4, vint32m1_t *v5, vint32m1_t *v6, const int32_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg7ei8_v_i32m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vloxseg7ei8_v_i32m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei8_v_i64m1( @@ -372,7 +372,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei8_v_i64m1(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vint64m1_t *v3, vint64m1_t *v4, vint64m1_t *v5, vint64m1_t *v6, const int64_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg7ei8_v_i64m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vloxseg7ei8_v_i64m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei8_v_u8mf8( @@ -395,7 +395,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei8_v_u8mf8(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vuint8mf8_t *v3, vuint8mf8_t *v4, vuint8mf8_t *v5, vuint8mf8_t *v6, const uint8_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg7ei8_v_u8mf8(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vloxseg7ei8_v_u8mf8(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei8_v_u8mf4( @@ -418,7 +418,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei8_v_u8mf4(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vuint8mf4_t *v3, vuint8mf4_t *v4, vuint8mf4_t *v5, vuint8mf4_t *v6, const uint8_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg7ei8_v_u8mf4(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vloxseg7ei8_v_u8mf4(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei8_v_u8mf2( @@ -441,7 +441,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei8_v_u8mf2(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vuint8mf2_t *v3, vuint8mf2_t *v4, vuint8mf2_t *v5, vuint8mf2_t *v6, const uint8_t *base, vuint8mf2_t bindex, size_t vl) { - return vloxseg7ei8_v_u8mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vloxseg7ei8_v_u8mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei8_v_u8m1( @@ -464,7 +464,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei8_v_u8m1(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vuint8m1_t *v3, vuint8m1_t *v4, vuint8m1_t *v5, vuint8m1_t *v6, const uint8_t *base, vuint8m1_t bindex, size_t vl) { - return vloxseg7ei8_v_u8m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vloxseg7ei8_v_u8m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei8_v_u16mf4( @@ -487,7 +487,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei8_v_u16mf4(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vuint16mf4_t *v3, vuint16mf4_t *v4, vuint16mf4_t *v5, vuint16mf4_t *v6, const uint16_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg7ei8_v_u16mf4(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vloxseg7ei8_v_u16mf4(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei8_v_u16mf2( @@ -510,7 +510,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei8_v_u16mf2(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vuint16mf2_t *v3, vuint16mf2_t *v4, vuint16mf2_t *v5, vuint16mf2_t *v6, const uint16_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg7ei8_v_u16mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vloxseg7ei8_v_u16mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei8_v_u16m1( @@ -533,7 +533,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei8_v_u16m1(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vuint16m1_t *v3, vuint16m1_t *v4, vuint16m1_t *v5, vuint16m1_t *v6, const uint16_t *base, vuint8mf2_t bindex, size_t vl) { - return vloxseg7ei8_v_u16m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vloxseg7ei8_v_u16m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei8_v_u32mf2( @@ -556,7 +556,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei8_v_u32mf2(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vuint32mf2_t *v3, vuint32mf2_t *v4, vuint32mf2_t *v5, vuint32mf2_t *v6, const uint32_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg7ei8_v_u32mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vloxseg7ei8_v_u32mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei8_v_u32m1( @@ -579,7 +579,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei8_v_u32m1(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vuint32m1_t *v3, vuint32m1_t *v4, vuint32m1_t *v5, vuint32m1_t *v6, const uint32_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg7ei8_v_u32m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vloxseg7ei8_v_u32m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei8_v_u64m1( @@ -602,7 +602,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei8_v_u64m1(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vuint64m1_t *v3, vuint64m1_t *v4, vuint64m1_t *v5, vuint64m1_t *v6, const uint64_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg7ei8_v_u64m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vloxseg7ei8_v_u64m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei8_v_f16mf4_m( @@ -625,7 +625,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei8_v_f16mf4_m(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vfloat16mf4_t *v3, vfloat16mf4_t *v4, vfloat16mf4_t *v5, vfloat16mf4_t *v6, vbool64_t mask, const _Float16 *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg7ei8_v_f16mf4_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vloxseg7ei8_v_f16mf4_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei8_v_f16mf2_m( @@ -648,7 +648,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei8_v_f16mf2_m(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vfloat16mf2_t *v3, vfloat16mf2_t *v4, vfloat16mf2_t *v5, vfloat16mf2_t *v6, vbool32_t mask, const _Float16 *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg7ei8_v_f16mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vloxseg7ei8_v_f16mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei8_v_f16m1_m( @@ -671,7 +671,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei8_v_f16m1_m(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vfloat16m1_t *v3, vfloat16m1_t *v4, vfloat16m1_t *v5, vfloat16m1_t *v6, vbool16_t mask, const _Float16 *base, vuint8mf2_t bindex, size_t vl) { - return vloxseg7ei8_v_f16m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vloxseg7ei8_v_f16m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei8_v_f32mf2_m( @@ -694,7 +694,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei8_v_f32mf2_m(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vfloat32mf2_t *v3, vfloat32mf2_t *v4, vfloat32mf2_t *v5, vfloat32mf2_t *v6, vbool64_t mask, const float *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg7ei8_v_f32mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vloxseg7ei8_v_f32mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei8_v_f32m1_m( @@ -717,7 +717,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei8_v_f32m1_m(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vfloat32m1_t *v3, vfloat32m1_t *v4, vfloat32m1_t *v5, vfloat32m1_t *v6, vbool32_t mask, const float *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg7ei8_v_f32m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vloxseg7ei8_v_f32m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei8_v_f64m1_m( @@ -740,7 +740,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei8_v_f64m1_m(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vfloat64m1_t *v3, vfloat64m1_t *v4, vfloat64m1_t *v5, vfloat64m1_t *v6, vbool64_t mask, const double *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg7ei8_v_f64m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vloxseg7ei8_v_f64m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei8_v_i8mf8_m( @@ -763,7 +763,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei8_v_i8mf8_m(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vint8mf8_t *v3, vint8mf8_t *v4, vint8mf8_t *v5, vint8mf8_t *v6, vbool64_t mask, const int8_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg7ei8_v_i8mf8_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vloxseg7ei8_v_i8mf8_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei8_v_i8mf4_m( @@ -786,7 +786,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei8_v_i8mf4_m(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vint8mf4_t *v3, vint8mf4_t *v4, vint8mf4_t *v5, vint8mf4_t *v6, vbool32_t mask, const int8_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg7ei8_v_i8mf4_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vloxseg7ei8_v_i8mf4_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei8_v_i8mf2_m( @@ -809,7 +809,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei8_v_i8mf2_m(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vint8mf2_t *v3, vint8mf2_t *v4, vint8mf2_t *v5, vint8mf2_t *v6, vbool16_t mask, const int8_t *base, vuint8mf2_t bindex, size_t vl) { - return vloxseg7ei8_v_i8mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vloxseg7ei8_v_i8mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei8_v_i8m1_m( @@ -832,7 +832,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei8_v_i8m1_m(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vint8m1_t *v3, vint8m1_t *v4, vint8m1_t *v5, vint8m1_t *v6, vbool8_t mask, const int8_t *base, vuint8m1_t bindex, size_t vl) { - return vloxseg7ei8_v_i8m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vloxseg7ei8_v_i8m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei8_v_i16mf4_m( @@ -855,7 +855,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei8_v_i16mf4_m(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vint16mf4_t *v3, vint16mf4_t *v4, vint16mf4_t *v5, vint16mf4_t *v6, vbool64_t mask, const int16_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg7ei8_v_i16mf4_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vloxseg7ei8_v_i16mf4_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei8_v_i16mf2_m( @@ -878,7 +878,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei8_v_i16mf2_m(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vint16mf2_t *v3, vint16mf2_t *v4, vint16mf2_t *v5, vint16mf2_t *v6, vbool32_t mask, const int16_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg7ei8_v_i16mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vloxseg7ei8_v_i16mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei8_v_i16m1_m( @@ -901,7 +901,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei8_v_i16m1_m(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vint16m1_t *v3, vint16m1_t *v4, vint16m1_t *v5, vint16m1_t *v6, vbool16_t mask, const int16_t *base, vuint8mf2_t bindex, size_t vl) { - return vloxseg7ei8_v_i16m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vloxseg7ei8_v_i16m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei8_v_i32mf2_m( @@ -924,7 +924,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei8_v_i32mf2_m(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vint32mf2_t *v3, vint32mf2_t *v4, vint32mf2_t *v5, vint32mf2_t *v6, vbool64_t mask, const int32_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg7ei8_v_i32mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vloxseg7ei8_v_i32mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei8_v_i32m1_m( @@ -947,7 +947,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei8_v_i32m1_m(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vint32m1_t *v3, vint32m1_t *v4, vint32m1_t *v5, vint32m1_t *v6, vbool32_t mask, const int32_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg7ei8_v_i32m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vloxseg7ei8_v_i32m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei8_v_i64m1_m( @@ -970,7 +970,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei8_v_i64m1_m(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vint64m1_t *v3, vint64m1_t *v4, vint64m1_t *v5, vint64m1_t *v6, vbool64_t mask, const int64_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg7ei8_v_i64m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vloxseg7ei8_v_i64m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei8_v_u8mf8_m( @@ -993,7 +993,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei8_v_u8mf8_m(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vuint8mf8_t *v3, vuint8mf8_t *v4, vuint8mf8_t *v5, vuint8mf8_t *v6, vbool64_t mask, const uint8_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg7ei8_v_u8mf8_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vloxseg7ei8_v_u8mf8_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei8_v_u8mf4_m( @@ -1016,7 +1016,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei8_v_u8mf4_m(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vuint8mf4_t *v3, vuint8mf4_t *v4, vuint8mf4_t *v5, vuint8mf4_t *v6, vbool32_t mask, const uint8_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg7ei8_v_u8mf4_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vloxseg7ei8_v_u8mf4_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei8_v_u8mf2_m( @@ -1039,7 +1039,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei8_v_u8mf2_m(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vuint8mf2_t *v3, vuint8mf2_t *v4, vuint8mf2_t *v5, vuint8mf2_t *v6, vbool16_t mask, const uint8_t *base, vuint8mf2_t bindex, size_t vl) { - return vloxseg7ei8_v_u8mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vloxseg7ei8_v_u8mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei8_v_u8m1_m( @@ -1062,7 +1062,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei8_v_u8m1_m(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vuint8m1_t *v3, vuint8m1_t *v4, vuint8m1_t *v5, vuint8m1_t *v6, vbool8_t mask, const uint8_t *base, vuint8m1_t bindex, size_t vl) { - return vloxseg7ei8_v_u8m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vloxseg7ei8_v_u8m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei8_v_u16mf4_m( @@ -1085,7 +1085,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei8_v_u16mf4_m(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vuint16mf4_t *v3, vuint16mf4_t *v4, vuint16mf4_t *v5, vuint16mf4_t *v6, vbool64_t mask, const uint16_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg7ei8_v_u16mf4_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vloxseg7ei8_v_u16mf4_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei8_v_u16mf2_m( @@ -1108,7 +1108,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei8_v_u16mf2_m(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vuint16mf2_t *v3, vuint16mf2_t *v4, vuint16mf2_t *v5, vuint16mf2_t *v6, vbool32_t mask, const uint16_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg7ei8_v_u16mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vloxseg7ei8_v_u16mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei8_v_u16m1_m( @@ -1131,7 +1131,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei8_v_u16m1_m(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vuint16m1_t *v3, vuint16m1_t *v4, vuint16m1_t *v5, vuint16m1_t *v6, vbool16_t mask, const uint16_t *base, vuint8mf2_t bindex, size_t vl) { - return vloxseg7ei8_v_u16m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vloxseg7ei8_v_u16m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei8_v_u32mf2_m( @@ -1154,7 +1154,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei8_v_u32mf2_m(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vuint32mf2_t *v3, vuint32mf2_t *v4, vuint32mf2_t *v5, vuint32mf2_t *v6, vbool64_t mask, const uint32_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg7ei8_v_u32mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vloxseg7ei8_v_u32mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei8_v_u32m1_m( @@ -1177,7 +1177,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei8_v_u32m1_m(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vuint32m1_t *v3, vuint32m1_t *v4, vuint32m1_t *v5, vuint32m1_t *v6, vbool32_t mask, const uint32_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg7ei8_v_u32m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vloxseg7ei8_v_u32m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg7ei8_v_u64m1_m( @@ -1200,6 +1200,6 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg7ei8_v_u64m1_m(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vuint64m1_t *v3, vuint64m1_t *v4, vuint64m1_t *v5, vuint64m1_t *v6, vbool64_t mask, const uint64_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg7ei8_v_u64m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vloxseg7ei8_v_u64m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg8ei16.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg8ei16.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg8ei16.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg8ei16.c @@ -29,7 +29,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei16_v_f16mf4(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vfloat16mf4_t *v3, vfloat16mf4_t *v4, vfloat16mf4_t *v5, vfloat16mf4_t *v6, vfloat16mf4_t *v7, const _Float16 *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg8ei16_v_f16mf4(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vloxseg8ei16_v_f16mf4(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei16_v_f16mf2( @@ -54,7 +54,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei16_v_f16mf2(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vfloat16mf2_t *v3, vfloat16mf2_t *v4, vfloat16mf2_t *v5, vfloat16mf2_t *v6, vfloat16mf2_t *v7, const _Float16 *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg8ei16_v_f16mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vloxseg8ei16_v_f16mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei16_v_f16m1( @@ -79,7 +79,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei16_v_f16m1(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vfloat16m1_t *v3, vfloat16m1_t *v4, vfloat16m1_t *v5, vfloat16m1_t *v6, vfloat16m1_t *v7, const _Float16 *base, vuint16m1_t bindex, size_t vl) { - return vloxseg8ei16_v_f16m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vloxseg8ei16_v_f16m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei16_v_f32mf2( @@ -104,7 +104,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei16_v_f32mf2(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vfloat32mf2_t *v3, vfloat32mf2_t *v4, vfloat32mf2_t *v5, vfloat32mf2_t *v6, vfloat32mf2_t *v7, const float *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg8ei16_v_f32mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vloxseg8ei16_v_f32mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei16_v_f32m1( @@ -129,7 +129,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei16_v_f32m1(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vfloat32m1_t *v3, vfloat32m1_t *v4, vfloat32m1_t *v5, vfloat32m1_t *v6, vfloat32m1_t *v7, const float *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg8ei16_v_f32m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vloxseg8ei16_v_f32m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei16_v_f64m1( @@ -154,7 +154,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei16_v_f64m1(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vfloat64m1_t *v3, vfloat64m1_t *v4, vfloat64m1_t *v5, vfloat64m1_t *v6, vfloat64m1_t *v7, const double *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg8ei16_v_f64m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vloxseg8ei16_v_f64m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei16_v_i8mf8( @@ -179,7 +179,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei16_v_i8mf8(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vint8mf8_t *v3, vint8mf8_t *v4, vint8mf8_t *v5, vint8mf8_t *v6, vint8mf8_t *v7, const int8_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg8ei16_v_i8mf8(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vloxseg8ei16_v_i8mf8(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei16_v_i8mf4( @@ -204,7 +204,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei16_v_i8mf4(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vint8mf4_t *v3, vint8mf4_t *v4, vint8mf4_t *v5, vint8mf4_t *v6, vint8mf4_t *v7, const int8_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg8ei16_v_i8mf4(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vloxseg8ei16_v_i8mf4(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei16_v_i8mf2( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei16_v_i8mf2(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vint8mf2_t *v3, vint8mf2_t *v4, vint8mf2_t *v5, vint8mf2_t *v6, vint8mf2_t *v7, const int8_t *base, vuint16m1_t bindex, size_t vl) { - return vloxseg8ei16_v_i8mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vloxseg8ei16_v_i8mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei16_v_i8m1( @@ -254,7 +254,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei16_v_i8m1(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vint8m1_t *v3, vint8m1_t *v4, vint8m1_t *v5, vint8m1_t *v6, vint8m1_t *v7, const int8_t *base, vuint16m2_t bindex, size_t vl) { - return vloxseg8ei16_v_i8m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vloxseg8ei16_v_i8m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei16_v_i16mf4( @@ -279,7 +279,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei16_v_i16mf4(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vint16mf4_t *v3, vint16mf4_t *v4, vint16mf4_t *v5, vint16mf4_t *v6, vint16mf4_t *v7, const int16_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg8ei16_v_i16mf4(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vloxseg8ei16_v_i16mf4(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei16_v_i16mf2( @@ -304,7 +304,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei16_v_i16mf2(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vint16mf2_t *v3, vint16mf2_t *v4, vint16mf2_t *v5, vint16mf2_t *v6, vint16mf2_t *v7, const int16_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg8ei16_v_i16mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vloxseg8ei16_v_i16mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei16_v_i16m1( @@ -329,7 +329,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei16_v_i16m1(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vint16m1_t *v3, vint16m1_t *v4, vint16m1_t *v5, vint16m1_t *v6, vint16m1_t *v7, const int16_t *base, vuint16m1_t bindex, size_t vl) { - return vloxseg8ei16_v_i16m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vloxseg8ei16_v_i16m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei16_v_i32mf2( @@ -354,7 +354,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei16_v_i32mf2(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vint32mf2_t *v3, vint32mf2_t *v4, vint32mf2_t *v5, vint32mf2_t *v6, vint32mf2_t *v7, const int32_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg8ei16_v_i32mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vloxseg8ei16_v_i32mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei16_v_i32m1( @@ -379,7 +379,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei16_v_i32m1(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vint32m1_t *v3, vint32m1_t *v4, vint32m1_t *v5, vint32m1_t *v6, vint32m1_t *v7, const int32_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg8ei16_v_i32m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vloxseg8ei16_v_i32m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei16_v_i64m1( @@ -404,7 +404,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei16_v_i64m1(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vint64m1_t *v3, vint64m1_t *v4, vint64m1_t *v5, vint64m1_t *v6, vint64m1_t *v7, const int64_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg8ei16_v_i64m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vloxseg8ei16_v_i64m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei16_v_u8mf8( @@ -429,7 +429,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei16_v_u8mf8(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vuint8mf8_t *v3, vuint8mf8_t *v4, vuint8mf8_t *v5, vuint8mf8_t *v6, vuint8mf8_t *v7, const uint8_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg8ei16_v_u8mf8(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vloxseg8ei16_v_u8mf8(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei16_v_u8mf4( @@ -454,7 +454,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei16_v_u8mf4(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vuint8mf4_t *v3, vuint8mf4_t *v4, vuint8mf4_t *v5, vuint8mf4_t *v6, vuint8mf4_t *v7, const uint8_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg8ei16_v_u8mf4(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vloxseg8ei16_v_u8mf4(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei16_v_u8mf2( @@ -479,7 +479,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei16_v_u8mf2(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vuint8mf2_t *v3, vuint8mf2_t *v4, vuint8mf2_t *v5, vuint8mf2_t *v6, vuint8mf2_t *v7, const uint8_t *base, vuint16m1_t bindex, size_t vl) { - return vloxseg8ei16_v_u8mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vloxseg8ei16_v_u8mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei16_v_u8m1( @@ -504,7 +504,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei16_v_u8m1(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vuint8m1_t *v3, vuint8m1_t *v4, vuint8m1_t *v5, vuint8m1_t *v6, vuint8m1_t *v7, const uint8_t *base, vuint16m2_t bindex, size_t vl) { - return vloxseg8ei16_v_u8m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vloxseg8ei16_v_u8m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei16_v_u16mf4( @@ -529,7 +529,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei16_v_u16mf4(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vuint16mf4_t *v3, vuint16mf4_t *v4, vuint16mf4_t *v5, vuint16mf4_t *v6, vuint16mf4_t *v7, const uint16_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg8ei16_v_u16mf4(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vloxseg8ei16_v_u16mf4(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei16_v_u16mf2( @@ -554,7 +554,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei16_v_u16mf2(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vuint16mf2_t *v3, vuint16mf2_t *v4, vuint16mf2_t *v5, vuint16mf2_t *v6, vuint16mf2_t *v7, const uint16_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg8ei16_v_u16mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vloxseg8ei16_v_u16mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei16_v_u16m1( @@ -579,7 +579,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei16_v_u16m1(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vuint16m1_t *v3, vuint16m1_t *v4, vuint16m1_t *v5, vuint16m1_t *v6, vuint16m1_t *v7, const uint16_t *base, vuint16m1_t bindex, size_t vl) { - return vloxseg8ei16_v_u16m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vloxseg8ei16_v_u16m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei16_v_u32mf2( @@ -604,7 +604,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei16_v_u32mf2(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vuint32mf2_t *v3, vuint32mf2_t *v4, vuint32mf2_t *v5, vuint32mf2_t *v6, vuint32mf2_t *v7, const uint32_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg8ei16_v_u32mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vloxseg8ei16_v_u32mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei16_v_u32m1( @@ -629,7 +629,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei16_v_u32m1(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vuint32m1_t *v3, vuint32m1_t *v4, vuint32m1_t *v5, vuint32m1_t *v6, vuint32m1_t *v7, const uint32_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg8ei16_v_u32m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vloxseg8ei16_v_u32m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei16_v_u64m1( @@ -654,7 +654,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei16_v_u64m1(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vuint64m1_t *v3, vuint64m1_t *v4, vuint64m1_t *v5, vuint64m1_t *v6, vuint64m1_t *v7, const uint64_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg8ei16_v_u64m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vloxseg8ei16_v_u64m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei16_v_f16mf4_m( @@ -679,7 +679,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei16_v_f16mf4_m(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vfloat16mf4_t *v3, vfloat16mf4_t *v4, vfloat16mf4_t *v5, vfloat16mf4_t *v6, vfloat16mf4_t *v7, vbool64_t mask, const _Float16 *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg8ei16_v_f16mf4_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vloxseg8ei16_v_f16mf4_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei16_v_f16mf2_m( @@ -704,7 +704,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei16_v_f16mf2_m(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vfloat16mf2_t *v3, vfloat16mf2_t *v4, vfloat16mf2_t *v5, vfloat16mf2_t *v6, vfloat16mf2_t *v7, vbool32_t mask, const _Float16 *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg8ei16_v_f16mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vloxseg8ei16_v_f16mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei16_v_f16m1_m( @@ -729,7 +729,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei16_v_f16m1_m(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vfloat16m1_t *v3, vfloat16m1_t *v4, vfloat16m1_t *v5, vfloat16m1_t *v6, vfloat16m1_t *v7, vbool16_t mask, const _Float16 *base, vuint16m1_t bindex, size_t vl) { - return vloxseg8ei16_v_f16m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vloxseg8ei16_v_f16m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei16_v_f32mf2_m( @@ -754,7 +754,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei16_v_f32mf2_m(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vfloat32mf2_t *v3, vfloat32mf2_t *v4, vfloat32mf2_t *v5, vfloat32mf2_t *v6, vfloat32mf2_t *v7, vbool64_t mask, const float *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg8ei16_v_f32mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vloxseg8ei16_v_f32mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei16_v_f32m1_m( @@ -779,7 +779,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei16_v_f32m1_m(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vfloat32m1_t *v3, vfloat32m1_t *v4, vfloat32m1_t *v5, vfloat32m1_t *v6, vfloat32m1_t *v7, vbool32_t mask, const float *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg8ei16_v_f32m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vloxseg8ei16_v_f32m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei16_v_f64m1_m( @@ -804,7 +804,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei16_v_f64m1_m(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vfloat64m1_t *v3, vfloat64m1_t *v4, vfloat64m1_t *v5, vfloat64m1_t *v6, vfloat64m1_t *v7, vbool64_t mask, const double *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg8ei16_v_f64m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vloxseg8ei16_v_f64m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei16_v_i8mf8_m( @@ -829,7 +829,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei16_v_i8mf8_m(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vint8mf8_t *v3, vint8mf8_t *v4, vint8mf8_t *v5, vint8mf8_t *v6, vint8mf8_t *v7, vbool64_t mask, const int8_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg8ei16_v_i8mf8_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vloxseg8ei16_v_i8mf8_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei16_v_i8mf4_m( @@ -854,7 +854,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei16_v_i8mf4_m(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vint8mf4_t *v3, vint8mf4_t *v4, vint8mf4_t *v5, vint8mf4_t *v6, vint8mf4_t *v7, vbool32_t mask, const int8_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg8ei16_v_i8mf4_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vloxseg8ei16_v_i8mf4_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei16_v_i8mf2_m( @@ -879,7 +879,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei16_v_i8mf2_m(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vint8mf2_t *v3, vint8mf2_t *v4, vint8mf2_t *v5, vint8mf2_t *v6, vint8mf2_t *v7, vbool16_t mask, const int8_t *base, vuint16m1_t bindex, size_t vl) { - return vloxseg8ei16_v_i8mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vloxseg8ei16_v_i8mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei16_v_i8m1_m( @@ -904,7 +904,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei16_v_i8m1_m(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vint8m1_t *v3, vint8m1_t *v4, vint8m1_t *v5, vint8m1_t *v6, vint8m1_t *v7, vbool8_t mask, const int8_t *base, vuint16m2_t bindex, size_t vl) { - return vloxseg8ei16_v_i8m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vloxseg8ei16_v_i8m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei16_v_i16mf4_m( @@ -929,7 +929,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei16_v_i16mf4_m(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vint16mf4_t *v3, vint16mf4_t *v4, vint16mf4_t *v5, vint16mf4_t *v6, vint16mf4_t *v7, vbool64_t mask, const int16_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg8ei16_v_i16mf4_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vloxseg8ei16_v_i16mf4_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei16_v_i16mf2_m( @@ -954,7 +954,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei16_v_i16mf2_m(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vint16mf2_t *v3, vint16mf2_t *v4, vint16mf2_t *v5, vint16mf2_t *v6, vint16mf2_t *v7, vbool32_t mask, const int16_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg8ei16_v_i16mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vloxseg8ei16_v_i16mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei16_v_i16m1_m( @@ -979,7 +979,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei16_v_i16m1_m(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vint16m1_t *v3, vint16m1_t *v4, vint16m1_t *v5, vint16m1_t *v6, vint16m1_t *v7, vbool16_t mask, const int16_t *base, vuint16m1_t bindex, size_t vl) { - return vloxseg8ei16_v_i16m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vloxseg8ei16_v_i16m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei16_v_i32mf2_m( @@ -1004,7 +1004,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei16_v_i32mf2_m(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vint32mf2_t *v3, vint32mf2_t *v4, vint32mf2_t *v5, vint32mf2_t *v6, vint32mf2_t *v7, vbool64_t mask, const int32_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg8ei16_v_i32mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vloxseg8ei16_v_i32mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei16_v_i32m1_m( @@ -1029,7 +1029,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei16_v_i32m1_m(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vint32m1_t *v3, vint32m1_t *v4, vint32m1_t *v5, vint32m1_t *v6, vint32m1_t *v7, vbool32_t mask, const int32_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg8ei16_v_i32m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vloxseg8ei16_v_i32m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei16_v_i64m1_m( @@ -1054,7 +1054,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei16_v_i64m1_m(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vint64m1_t *v3, vint64m1_t *v4, vint64m1_t *v5, vint64m1_t *v6, vint64m1_t *v7, vbool64_t mask, const int64_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg8ei16_v_i64m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vloxseg8ei16_v_i64m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei16_v_u8mf8_m( @@ -1079,7 +1079,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei16_v_u8mf8_m(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vuint8mf8_t *v3, vuint8mf8_t *v4, vuint8mf8_t *v5, vuint8mf8_t *v6, vuint8mf8_t *v7, vbool64_t mask, const uint8_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg8ei16_v_u8mf8_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vloxseg8ei16_v_u8mf8_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei16_v_u8mf4_m( @@ -1104,7 +1104,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei16_v_u8mf4_m(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vuint8mf4_t *v3, vuint8mf4_t *v4, vuint8mf4_t *v5, vuint8mf4_t *v6, vuint8mf4_t *v7, vbool32_t mask, const uint8_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg8ei16_v_u8mf4_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vloxseg8ei16_v_u8mf4_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei16_v_u8mf2_m( @@ -1129,7 +1129,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei16_v_u8mf2_m(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vuint8mf2_t *v3, vuint8mf2_t *v4, vuint8mf2_t *v5, vuint8mf2_t *v6, vuint8mf2_t *v7, vbool16_t mask, const uint8_t *base, vuint16m1_t bindex, size_t vl) { - return vloxseg8ei16_v_u8mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vloxseg8ei16_v_u8mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei16_v_u8m1_m( @@ -1154,7 +1154,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei16_v_u8m1_m(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vuint8m1_t *v3, vuint8m1_t *v4, vuint8m1_t *v5, vuint8m1_t *v6, vuint8m1_t *v7, vbool8_t mask, const uint8_t *base, vuint16m2_t bindex, size_t vl) { - return vloxseg8ei16_v_u8m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vloxseg8ei16_v_u8m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei16_v_u16mf4_m( @@ -1179,7 +1179,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei16_v_u16mf4_m(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vuint16mf4_t *v3, vuint16mf4_t *v4, vuint16mf4_t *v5, vuint16mf4_t *v6, vuint16mf4_t *v7, vbool64_t mask, const uint16_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg8ei16_v_u16mf4_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vloxseg8ei16_v_u16mf4_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei16_v_u16mf2_m( @@ -1204,7 +1204,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei16_v_u16mf2_m(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vuint16mf2_t *v3, vuint16mf2_t *v4, vuint16mf2_t *v5, vuint16mf2_t *v6, vuint16mf2_t *v7, vbool32_t mask, const uint16_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg8ei16_v_u16mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vloxseg8ei16_v_u16mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei16_v_u16m1_m( @@ -1229,7 +1229,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei16_v_u16m1_m(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vuint16m1_t *v3, vuint16m1_t *v4, vuint16m1_t *v5, vuint16m1_t *v6, vuint16m1_t *v7, vbool16_t mask, const uint16_t *base, vuint16m1_t bindex, size_t vl) { - return vloxseg8ei16_v_u16m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vloxseg8ei16_v_u16m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei16_v_u32mf2_m( @@ -1254,7 +1254,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei16_v_u32mf2_m(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vuint32mf2_t *v3, vuint32mf2_t *v4, vuint32mf2_t *v5, vuint32mf2_t *v6, vuint32mf2_t *v7, vbool64_t mask, const uint32_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg8ei16_v_u32mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vloxseg8ei16_v_u32mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei16_v_u32m1_m( @@ -1279,7 +1279,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei16_v_u32m1_m(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vuint32m1_t *v3, vuint32m1_t *v4, vuint32m1_t *v5, vuint32m1_t *v6, vuint32m1_t *v7, vbool32_t mask, const uint32_t *base, vuint16mf2_t bindex, size_t vl) { - return vloxseg8ei16_v_u32m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vloxseg8ei16_v_u32m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei16_v_u64m1_m( @@ -1304,6 +1304,6 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei16_v_u64m1_m(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vuint64m1_t *v3, vuint64m1_t *v4, vuint64m1_t *v5, vuint64m1_t *v6, vuint64m1_t *v7, vbool64_t mask, const uint64_t *base, vuint16mf4_t bindex, size_t vl) { - return vloxseg8ei16_v_u64m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vloxseg8ei16_v_u64m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg8ei32.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg8ei32.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg8ei32.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg8ei32.c @@ -29,7 +29,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei32_v_f16mf4(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vfloat16mf4_t *v3, vfloat16mf4_t *v4, vfloat16mf4_t *v5, vfloat16mf4_t *v6, vfloat16mf4_t *v7, const _Float16 *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg8ei32_v_f16mf4(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vloxseg8ei32_v_f16mf4(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei32_v_f16mf2( @@ -54,7 +54,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei32_v_f16mf2(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vfloat16mf2_t *v3, vfloat16mf2_t *v4, vfloat16mf2_t *v5, vfloat16mf2_t *v6, vfloat16mf2_t *v7, const _Float16 *base, vuint32m1_t bindex, size_t vl) { - return vloxseg8ei32_v_f16mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vloxseg8ei32_v_f16mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei32_v_f16m1( @@ -79,7 +79,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei32_v_f16m1(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vfloat16m1_t *v3, vfloat16m1_t *v4, vfloat16m1_t *v5, vfloat16m1_t *v6, vfloat16m1_t *v7, const _Float16 *base, vuint32m2_t bindex, size_t vl) { - return vloxseg8ei32_v_f16m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vloxseg8ei32_v_f16m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei32_v_f32mf2( @@ -104,7 +104,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei32_v_f32mf2(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vfloat32mf2_t *v3, vfloat32mf2_t *v4, vfloat32mf2_t *v5, vfloat32mf2_t *v6, vfloat32mf2_t *v7, const float *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg8ei32_v_f32mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vloxseg8ei32_v_f32mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei32_v_f32m1( @@ -129,7 +129,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei32_v_f32m1(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vfloat32m1_t *v3, vfloat32m1_t *v4, vfloat32m1_t *v5, vfloat32m1_t *v6, vfloat32m1_t *v7, const float *base, vuint32m1_t bindex, size_t vl) { - return vloxseg8ei32_v_f32m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vloxseg8ei32_v_f32m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei32_v_f64m1( @@ -154,7 +154,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei32_v_f64m1(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vfloat64m1_t *v3, vfloat64m1_t *v4, vfloat64m1_t *v5, vfloat64m1_t *v6, vfloat64m1_t *v7, const double *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg8ei32_v_f64m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vloxseg8ei32_v_f64m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei32_v_i8mf8( @@ -179,7 +179,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei32_v_i8mf8(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vint8mf8_t *v3, vint8mf8_t *v4, vint8mf8_t *v5, vint8mf8_t *v6, vint8mf8_t *v7, const int8_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg8ei32_v_i8mf8(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vloxseg8ei32_v_i8mf8(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei32_v_i8mf4( @@ -204,7 +204,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei32_v_i8mf4(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vint8mf4_t *v3, vint8mf4_t *v4, vint8mf4_t *v5, vint8mf4_t *v6, vint8mf4_t *v7, const int8_t *base, vuint32m1_t bindex, size_t vl) { - return vloxseg8ei32_v_i8mf4(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vloxseg8ei32_v_i8mf4(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei32_v_i8mf2( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei32_v_i8mf2(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vint8mf2_t *v3, vint8mf2_t *v4, vint8mf2_t *v5, vint8mf2_t *v6, vint8mf2_t *v7, const int8_t *base, vuint32m2_t bindex, size_t vl) { - return vloxseg8ei32_v_i8mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vloxseg8ei32_v_i8mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei32_v_i8m1( @@ -254,7 +254,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei32_v_i8m1(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vint8m1_t *v3, vint8m1_t *v4, vint8m1_t *v5, vint8m1_t *v6, vint8m1_t *v7, const int8_t *base, vuint32m4_t bindex, size_t vl) { - return vloxseg8ei32_v_i8m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vloxseg8ei32_v_i8m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei32_v_i16mf4( @@ -279,7 +279,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei32_v_i16mf4(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vint16mf4_t *v3, vint16mf4_t *v4, vint16mf4_t *v5, vint16mf4_t *v6, vint16mf4_t *v7, const int16_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg8ei32_v_i16mf4(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vloxseg8ei32_v_i16mf4(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei32_v_i16mf2( @@ -304,7 +304,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei32_v_i16mf2(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vint16mf2_t *v3, vint16mf2_t *v4, vint16mf2_t *v5, vint16mf2_t *v6, vint16mf2_t *v7, const int16_t *base, vuint32m1_t bindex, size_t vl) { - return vloxseg8ei32_v_i16mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vloxseg8ei32_v_i16mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei32_v_i16m1( @@ -329,7 +329,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei32_v_i16m1(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vint16m1_t *v3, vint16m1_t *v4, vint16m1_t *v5, vint16m1_t *v6, vint16m1_t *v7, const int16_t *base, vuint32m2_t bindex, size_t vl) { - return vloxseg8ei32_v_i16m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vloxseg8ei32_v_i16m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei32_v_i32mf2( @@ -354,7 +354,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei32_v_i32mf2(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vint32mf2_t *v3, vint32mf2_t *v4, vint32mf2_t *v5, vint32mf2_t *v6, vint32mf2_t *v7, const int32_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg8ei32_v_i32mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vloxseg8ei32_v_i32mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei32_v_i32m1( @@ -379,7 +379,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei32_v_i32m1(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vint32m1_t *v3, vint32m1_t *v4, vint32m1_t *v5, vint32m1_t *v6, vint32m1_t *v7, const int32_t *base, vuint32m1_t bindex, size_t vl) { - return vloxseg8ei32_v_i32m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vloxseg8ei32_v_i32m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei32_v_i64m1( @@ -404,7 +404,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei32_v_i64m1(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vint64m1_t *v3, vint64m1_t *v4, vint64m1_t *v5, vint64m1_t *v6, vint64m1_t *v7, const int64_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg8ei32_v_i64m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vloxseg8ei32_v_i64m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei32_v_u8mf8( @@ -429,7 +429,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei32_v_u8mf8(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vuint8mf8_t *v3, vuint8mf8_t *v4, vuint8mf8_t *v5, vuint8mf8_t *v6, vuint8mf8_t *v7, const uint8_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg8ei32_v_u8mf8(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vloxseg8ei32_v_u8mf8(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei32_v_u8mf4( @@ -454,7 +454,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei32_v_u8mf4(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vuint8mf4_t *v3, vuint8mf4_t *v4, vuint8mf4_t *v5, vuint8mf4_t *v6, vuint8mf4_t *v7, const uint8_t *base, vuint32m1_t bindex, size_t vl) { - return vloxseg8ei32_v_u8mf4(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vloxseg8ei32_v_u8mf4(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei32_v_u8mf2( @@ -479,7 +479,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei32_v_u8mf2(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vuint8mf2_t *v3, vuint8mf2_t *v4, vuint8mf2_t *v5, vuint8mf2_t *v6, vuint8mf2_t *v7, const uint8_t *base, vuint32m2_t bindex, size_t vl) { - return vloxseg8ei32_v_u8mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vloxseg8ei32_v_u8mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei32_v_u8m1( @@ -504,7 +504,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei32_v_u8m1(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vuint8m1_t *v3, vuint8m1_t *v4, vuint8m1_t *v5, vuint8m1_t *v6, vuint8m1_t *v7, const uint8_t *base, vuint32m4_t bindex, size_t vl) { - return vloxseg8ei32_v_u8m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vloxseg8ei32_v_u8m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei32_v_u16mf4( @@ -529,7 +529,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei32_v_u16mf4(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vuint16mf4_t *v3, vuint16mf4_t *v4, vuint16mf4_t *v5, vuint16mf4_t *v6, vuint16mf4_t *v7, const uint16_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg8ei32_v_u16mf4(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vloxseg8ei32_v_u16mf4(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei32_v_u16mf2( @@ -554,7 +554,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei32_v_u16mf2(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vuint16mf2_t *v3, vuint16mf2_t *v4, vuint16mf2_t *v5, vuint16mf2_t *v6, vuint16mf2_t *v7, const uint16_t *base, vuint32m1_t bindex, size_t vl) { - return vloxseg8ei32_v_u16mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vloxseg8ei32_v_u16mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei32_v_u16m1( @@ -579,7 +579,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei32_v_u16m1(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vuint16m1_t *v3, vuint16m1_t *v4, vuint16m1_t *v5, vuint16m1_t *v6, vuint16m1_t *v7, const uint16_t *base, vuint32m2_t bindex, size_t vl) { - return vloxseg8ei32_v_u16m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vloxseg8ei32_v_u16m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei32_v_u32mf2( @@ -604,7 +604,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei32_v_u32mf2(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vuint32mf2_t *v3, vuint32mf2_t *v4, vuint32mf2_t *v5, vuint32mf2_t *v6, vuint32mf2_t *v7, const uint32_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg8ei32_v_u32mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vloxseg8ei32_v_u32mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei32_v_u32m1( @@ -629,7 +629,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei32_v_u32m1(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vuint32m1_t *v3, vuint32m1_t *v4, vuint32m1_t *v5, vuint32m1_t *v6, vuint32m1_t *v7, const uint32_t *base, vuint32m1_t bindex, size_t vl) { - return vloxseg8ei32_v_u32m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vloxseg8ei32_v_u32m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei32_v_u64m1( @@ -654,7 +654,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei32_v_u64m1(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vuint64m1_t *v3, vuint64m1_t *v4, vuint64m1_t *v5, vuint64m1_t *v6, vuint64m1_t *v7, const uint64_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg8ei32_v_u64m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vloxseg8ei32_v_u64m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei32_v_f16mf4_m( @@ -679,7 +679,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei32_v_f16mf4_m(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vfloat16mf4_t *v3, vfloat16mf4_t *v4, vfloat16mf4_t *v5, vfloat16mf4_t *v6, vfloat16mf4_t *v7, vbool64_t mask, const _Float16 *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg8ei32_v_f16mf4_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vloxseg8ei32_v_f16mf4_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei32_v_f16mf2_m( @@ -704,7 +704,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei32_v_f16mf2_m(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vfloat16mf2_t *v3, vfloat16mf2_t *v4, vfloat16mf2_t *v5, vfloat16mf2_t *v6, vfloat16mf2_t *v7, vbool32_t mask, const _Float16 *base, vuint32m1_t bindex, size_t vl) { - return vloxseg8ei32_v_f16mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vloxseg8ei32_v_f16mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei32_v_f16m1_m( @@ -729,7 +729,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei32_v_f16m1_m(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vfloat16m1_t *v3, vfloat16m1_t *v4, vfloat16m1_t *v5, vfloat16m1_t *v6, vfloat16m1_t *v7, vbool16_t mask, const _Float16 *base, vuint32m2_t bindex, size_t vl) { - return vloxseg8ei32_v_f16m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vloxseg8ei32_v_f16m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei32_v_f32mf2_m( @@ -754,7 +754,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei32_v_f32mf2_m(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vfloat32mf2_t *v3, vfloat32mf2_t *v4, vfloat32mf2_t *v5, vfloat32mf2_t *v6, vfloat32mf2_t *v7, vbool64_t mask, const float *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg8ei32_v_f32mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vloxseg8ei32_v_f32mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei32_v_f32m1_m( @@ -779,7 +779,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei32_v_f32m1_m(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vfloat32m1_t *v3, vfloat32m1_t *v4, vfloat32m1_t *v5, vfloat32m1_t *v6, vfloat32m1_t *v7, vbool32_t mask, const float *base, vuint32m1_t bindex, size_t vl) { - return vloxseg8ei32_v_f32m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vloxseg8ei32_v_f32m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei32_v_f64m1_m( @@ -804,7 +804,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei32_v_f64m1_m(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vfloat64m1_t *v3, vfloat64m1_t *v4, vfloat64m1_t *v5, vfloat64m1_t *v6, vfloat64m1_t *v7, vbool64_t mask, const double *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg8ei32_v_f64m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vloxseg8ei32_v_f64m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei32_v_i8mf8_m( @@ -829,7 +829,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei32_v_i8mf8_m(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vint8mf8_t *v3, vint8mf8_t *v4, vint8mf8_t *v5, vint8mf8_t *v6, vint8mf8_t *v7, vbool64_t mask, const int8_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg8ei32_v_i8mf8_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vloxseg8ei32_v_i8mf8_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei32_v_i8mf4_m( @@ -854,7 +854,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei32_v_i8mf4_m(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vint8mf4_t *v3, vint8mf4_t *v4, vint8mf4_t *v5, vint8mf4_t *v6, vint8mf4_t *v7, vbool32_t mask, const int8_t *base, vuint32m1_t bindex, size_t vl) { - return vloxseg8ei32_v_i8mf4_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vloxseg8ei32_v_i8mf4_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei32_v_i8mf2_m( @@ -879,7 +879,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei32_v_i8mf2_m(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vint8mf2_t *v3, vint8mf2_t *v4, vint8mf2_t *v5, vint8mf2_t *v6, vint8mf2_t *v7, vbool16_t mask, const int8_t *base, vuint32m2_t bindex, size_t vl) { - return vloxseg8ei32_v_i8mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vloxseg8ei32_v_i8mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei32_v_i8m1_m( @@ -904,7 +904,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei32_v_i8m1_m(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vint8m1_t *v3, vint8m1_t *v4, vint8m1_t *v5, vint8m1_t *v6, vint8m1_t *v7, vbool8_t mask, const int8_t *base, vuint32m4_t bindex, size_t vl) { - return vloxseg8ei32_v_i8m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vloxseg8ei32_v_i8m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei32_v_i16mf4_m( @@ -929,7 +929,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei32_v_i16mf4_m(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vint16mf4_t *v3, vint16mf4_t *v4, vint16mf4_t *v5, vint16mf4_t *v6, vint16mf4_t *v7, vbool64_t mask, const int16_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg8ei32_v_i16mf4_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vloxseg8ei32_v_i16mf4_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei32_v_i16mf2_m( @@ -954,7 +954,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei32_v_i16mf2_m(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vint16mf2_t *v3, vint16mf2_t *v4, vint16mf2_t *v5, vint16mf2_t *v6, vint16mf2_t *v7, vbool32_t mask, const int16_t *base, vuint32m1_t bindex, size_t vl) { - return vloxseg8ei32_v_i16mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vloxseg8ei32_v_i16mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei32_v_i16m1_m( @@ -979,7 +979,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei32_v_i16m1_m(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vint16m1_t *v3, vint16m1_t *v4, vint16m1_t *v5, vint16m1_t *v6, vint16m1_t *v7, vbool16_t mask, const int16_t *base, vuint32m2_t bindex, size_t vl) { - return vloxseg8ei32_v_i16m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vloxseg8ei32_v_i16m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei32_v_i32mf2_m( @@ -1004,7 +1004,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei32_v_i32mf2_m(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vint32mf2_t *v3, vint32mf2_t *v4, vint32mf2_t *v5, vint32mf2_t *v6, vint32mf2_t *v7, vbool64_t mask, const int32_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg8ei32_v_i32mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vloxseg8ei32_v_i32mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei32_v_i32m1_m( @@ -1029,7 +1029,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei32_v_i32m1_m(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vint32m1_t *v3, vint32m1_t *v4, vint32m1_t *v5, vint32m1_t *v6, vint32m1_t *v7, vbool32_t mask, const int32_t *base, vuint32m1_t bindex, size_t vl) { - return vloxseg8ei32_v_i32m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vloxseg8ei32_v_i32m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei32_v_i64m1_m( @@ -1054,7 +1054,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei32_v_i64m1_m(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vint64m1_t *v3, vint64m1_t *v4, vint64m1_t *v5, vint64m1_t *v6, vint64m1_t *v7, vbool64_t mask, const int64_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg8ei32_v_i64m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vloxseg8ei32_v_i64m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei32_v_u8mf8_m( @@ -1079,7 +1079,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei32_v_u8mf8_m(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vuint8mf8_t *v3, vuint8mf8_t *v4, vuint8mf8_t *v5, vuint8mf8_t *v6, vuint8mf8_t *v7, vbool64_t mask, const uint8_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg8ei32_v_u8mf8_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vloxseg8ei32_v_u8mf8_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei32_v_u8mf4_m( @@ -1104,7 +1104,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei32_v_u8mf4_m(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vuint8mf4_t *v3, vuint8mf4_t *v4, vuint8mf4_t *v5, vuint8mf4_t *v6, vuint8mf4_t *v7, vbool32_t mask, const uint8_t *base, vuint32m1_t bindex, size_t vl) { - return vloxseg8ei32_v_u8mf4_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vloxseg8ei32_v_u8mf4_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei32_v_u8mf2_m( @@ -1129,7 +1129,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei32_v_u8mf2_m(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vuint8mf2_t *v3, vuint8mf2_t *v4, vuint8mf2_t *v5, vuint8mf2_t *v6, vuint8mf2_t *v7, vbool16_t mask, const uint8_t *base, vuint32m2_t bindex, size_t vl) { - return vloxseg8ei32_v_u8mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vloxseg8ei32_v_u8mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei32_v_u8m1_m( @@ -1154,7 +1154,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei32_v_u8m1_m(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vuint8m1_t *v3, vuint8m1_t *v4, vuint8m1_t *v5, vuint8m1_t *v6, vuint8m1_t *v7, vbool8_t mask, const uint8_t *base, vuint32m4_t bindex, size_t vl) { - return vloxseg8ei32_v_u8m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vloxseg8ei32_v_u8m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei32_v_u16mf4_m( @@ -1179,7 +1179,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei32_v_u16mf4_m(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vuint16mf4_t *v3, vuint16mf4_t *v4, vuint16mf4_t *v5, vuint16mf4_t *v6, vuint16mf4_t *v7, vbool64_t mask, const uint16_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg8ei32_v_u16mf4_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vloxseg8ei32_v_u16mf4_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei32_v_u16mf2_m( @@ -1204,7 +1204,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei32_v_u16mf2_m(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vuint16mf2_t *v3, vuint16mf2_t *v4, vuint16mf2_t *v5, vuint16mf2_t *v6, vuint16mf2_t *v7, vbool32_t mask, const uint16_t *base, vuint32m1_t bindex, size_t vl) { - return vloxseg8ei32_v_u16mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vloxseg8ei32_v_u16mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei32_v_u16m1_m( @@ -1229,7 +1229,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei32_v_u16m1_m(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vuint16m1_t *v3, vuint16m1_t *v4, vuint16m1_t *v5, vuint16m1_t *v6, vuint16m1_t *v7, vbool16_t mask, const uint16_t *base, vuint32m2_t bindex, size_t vl) { - return vloxseg8ei32_v_u16m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vloxseg8ei32_v_u16m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei32_v_u32mf2_m( @@ -1254,7 +1254,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei32_v_u32mf2_m(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vuint32mf2_t *v3, vuint32mf2_t *v4, vuint32mf2_t *v5, vuint32mf2_t *v6, vuint32mf2_t *v7, vbool64_t mask, const uint32_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg8ei32_v_u32mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vloxseg8ei32_v_u32mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei32_v_u32m1_m( @@ -1279,7 +1279,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei32_v_u32m1_m(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vuint32m1_t *v3, vuint32m1_t *v4, vuint32m1_t *v5, vuint32m1_t *v6, vuint32m1_t *v7, vbool32_t mask, const uint32_t *base, vuint32m1_t bindex, size_t vl) { - return vloxseg8ei32_v_u32m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vloxseg8ei32_v_u32m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei32_v_u64m1_m( @@ -1304,6 +1304,6 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei32_v_u64m1_m(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vuint64m1_t *v3, vuint64m1_t *v4, vuint64m1_t *v5, vuint64m1_t *v6, vuint64m1_t *v7, vbool64_t mask, const uint64_t *base, vuint32mf2_t bindex, size_t vl) { - return vloxseg8ei32_v_u64m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vloxseg8ei32_v_u64m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg8ei64.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg8ei64.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg8ei64.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg8ei64.c @@ -29,7 +29,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei64_v_f16mf4(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vfloat16mf4_t *v3, vfloat16mf4_t *v4, vfloat16mf4_t *v5, vfloat16mf4_t *v6, vfloat16mf4_t *v7, const _Float16 *base, vuint64m1_t bindex, size_t vl) { - return vloxseg8ei64_v_f16mf4(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vloxseg8ei64_v_f16mf4(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei64_v_f16mf2( @@ -54,7 +54,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei64_v_f16mf2(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vfloat16mf2_t *v3, vfloat16mf2_t *v4, vfloat16mf2_t *v5, vfloat16mf2_t *v6, vfloat16mf2_t *v7, const _Float16 *base, vuint64m2_t bindex, size_t vl) { - return vloxseg8ei64_v_f16mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vloxseg8ei64_v_f16mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei64_v_f16m1( @@ -79,7 +79,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei64_v_f16m1(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vfloat16m1_t *v3, vfloat16m1_t *v4, vfloat16m1_t *v5, vfloat16m1_t *v6, vfloat16m1_t *v7, const _Float16 *base, vuint64m4_t bindex, size_t vl) { - return vloxseg8ei64_v_f16m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vloxseg8ei64_v_f16m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei64_v_f32mf2( @@ -104,7 +104,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei64_v_f32mf2(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vfloat32mf2_t *v3, vfloat32mf2_t *v4, vfloat32mf2_t *v5, vfloat32mf2_t *v6, vfloat32mf2_t *v7, const float *base, vuint64m1_t bindex, size_t vl) { - return vloxseg8ei64_v_f32mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vloxseg8ei64_v_f32mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei64_v_f32m1( @@ -129,7 +129,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei64_v_f32m1(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vfloat32m1_t *v3, vfloat32m1_t *v4, vfloat32m1_t *v5, vfloat32m1_t *v6, vfloat32m1_t *v7, const float *base, vuint64m2_t bindex, size_t vl) { - return vloxseg8ei64_v_f32m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vloxseg8ei64_v_f32m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei64_v_f64m1( @@ -154,7 +154,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei64_v_f64m1(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vfloat64m1_t *v3, vfloat64m1_t *v4, vfloat64m1_t *v5, vfloat64m1_t *v6, vfloat64m1_t *v7, const double *base, vuint64m1_t bindex, size_t vl) { - return vloxseg8ei64_v_f64m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vloxseg8ei64_v_f64m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei64_v_i8mf8( @@ -179,7 +179,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei64_v_i8mf8(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vint8mf8_t *v3, vint8mf8_t *v4, vint8mf8_t *v5, vint8mf8_t *v6, vint8mf8_t *v7, const int8_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg8ei64_v_i8mf8(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vloxseg8ei64_v_i8mf8(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei64_v_i8mf4( @@ -204,7 +204,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei64_v_i8mf4(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vint8mf4_t *v3, vint8mf4_t *v4, vint8mf4_t *v5, vint8mf4_t *v6, vint8mf4_t *v7, const int8_t *base, vuint64m2_t bindex, size_t vl) { - return vloxseg8ei64_v_i8mf4(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vloxseg8ei64_v_i8mf4(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei64_v_i8mf2( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei64_v_i8mf2(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vint8mf2_t *v3, vint8mf2_t *v4, vint8mf2_t *v5, vint8mf2_t *v6, vint8mf2_t *v7, const int8_t *base, vuint64m4_t bindex, size_t vl) { - return vloxseg8ei64_v_i8mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vloxseg8ei64_v_i8mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei64_v_i8m1( @@ -254,7 +254,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei64_v_i8m1(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vint8m1_t *v3, vint8m1_t *v4, vint8m1_t *v5, vint8m1_t *v6, vint8m1_t *v7, const int8_t *base, vuint64m8_t bindex, size_t vl) { - return vloxseg8ei64_v_i8m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vloxseg8ei64_v_i8m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei64_v_i16mf4( @@ -279,7 +279,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei64_v_i16mf4(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vint16mf4_t *v3, vint16mf4_t *v4, vint16mf4_t *v5, vint16mf4_t *v6, vint16mf4_t *v7, const int16_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg8ei64_v_i16mf4(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vloxseg8ei64_v_i16mf4(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei64_v_i16mf2( @@ -304,7 +304,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei64_v_i16mf2(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vint16mf2_t *v3, vint16mf2_t *v4, vint16mf2_t *v5, vint16mf2_t *v6, vint16mf2_t *v7, const int16_t *base, vuint64m2_t bindex, size_t vl) { - return vloxseg8ei64_v_i16mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vloxseg8ei64_v_i16mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei64_v_i16m1( @@ -329,7 +329,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei64_v_i16m1(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vint16m1_t *v3, vint16m1_t *v4, vint16m1_t *v5, vint16m1_t *v6, vint16m1_t *v7, const int16_t *base, vuint64m4_t bindex, size_t vl) { - return vloxseg8ei64_v_i16m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vloxseg8ei64_v_i16m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei64_v_i32mf2( @@ -354,7 +354,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei64_v_i32mf2(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vint32mf2_t *v3, vint32mf2_t *v4, vint32mf2_t *v5, vint32mf2_t *v6, vint32mf2_t *v7, const int32_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg8ei64_v_i32mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vloxseg8ei64_v_i32mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei64_v_i32m1( @@ -379,7 +379,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei64_v_i32m1(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vint32m1_t *v3, vint32m1_t *v4, vint32m1_t *v5, vint32m1_t *v6, vint32m1_t *v7, const int32_t *base, vuint64m2_t bindex, size_t vl) { - return vloxseg8ei64_v_i32m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vloxseg8ei64_v_i32m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei64_v_i64m1( @@ -404,7 +404,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei64_v_i64m1(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vint64m1_t *v3, vint64m1_t *v4, vint64m1_t *v5, vint64m1_t *v6, vint64m1_t *v7, const int64_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg8ei64_v_i64m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vloxseg8ei64_v_i64m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei64_v_u8mf8( @@ -429,7 +429,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei64_v_u8mf8(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vuint8mf8_t *v3, vuint8mf8_t *v4, vuint8mf8_t *v5, vuint8mf8_t *v6, vuint8mf8_t *v7, const uint8_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg8ei64_v_u8mf8(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vloxseg8ei64_v_u8mf8(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei64_v_u8mf4( @@ -454,7 +454,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei64_v_u8mf4(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vuint8mf4_t *v3, vuint8mf4_t *v4, vuint8mf4_t *v5, vuint8mf4_t *v6, vuint8mf4_t *v7, const uint8_t *base, vuint64m2_t bindex, size_t vl) { - return vloxseg8ei64_v_u8mf4(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vloxseg8ei64_v_u8mf4(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei64_v_u8mf2( @@ -479,7 +479,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei64_v_u8mf2(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vuint8mf2_t *v3, vuint8mf2_t *v4, vuint8mf2_t *v5, vuint8mf2_t *v6, vuint8mf2_t *v7, const uint8_t *base, vuint64m4_t bindex, size_t vl) { - return vloxseg8ei64_v_u8mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vloxseg8ei64_v_u8mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei64_v_u8m1( @@ -504,7 +504,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei64_v_u8m1(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vuint8m1_t *v3, vuint8m1_t *v4, vuint8m1_t *v5, vuint8m1_t *v6, vuint8m1_t *v7, const uint8_t *base, vuint64m8_t bindex, size_t vl) { - return vloxseg8ei64_v_u8m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vloxseg8ei64_v_u8m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei64_v_u16mf4( @@ -529,7 +529,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei64_v_u16mf4(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vuint16mf4_t *v3, vuint16mf4_t *v4, vuint16mf4_t *v5, vuint16mf4_t *v6, vuint16mf4_t *v7, const uint16_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg8ei64_v_u16mf4(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vloxseg8ei64_v_u16mf4(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei64_v_u16mf2( @@ -554,7 +554,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei64_v_u16mf2(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vuint16mf2_t *v3, vuint16mf2_t *v4, vuint16mf2_t *v5, vuint16mf2_t *v6, vuint16mf2_t *v7, const uint16_t *base, vuint64m2_t bindex, size_t vl) { - return vloxseg8ei64_v_u16mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vloxseg8ei64_v_u16mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei64_v_u16m1( @@ -579,7 +579,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei64_v_u16m1(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vuint16m1_t *v3, vuint16m1_t *v4, vuint16m1_t *v5, vuint16m1_t *v6, vuint16m1_t *v7, const uint16_t *base, vuint64m4_t bindex, size_t vl) { - return vloxseg8ei64_v_u16m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vloxseg8ei64_v_u16m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei64_v_u32mf2( @@ -604,7 +604,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei64_v_u32mf2(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vuint32mf2_t *v3, vuint32mf2_t *v4, vuint32mf2_t *v5, vuint32mf2_t *v6, vuint32mf2_t *v7, const uint32_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg8ei64_v_u32mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vloxseg8ei64_v_u32mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei64_v_u32m1( @@ -629,7 +629,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei64_v_u32m1(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vuint32m1_t *v3, vuint32m1_t *v4, vuint32m1_t *v5, vuint32m1_t *v6, vuint32m1_t *v7, const uint32_t *base, vuint64m2_t bindex, size_t vl) { - return vloxseg8ei64_v_u32m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vloxseg8ei64_v_u32m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei64_v_u64m1( @@ -654,7 +654,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei64_v_u64m1(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vuint64m1_t *v3, vuint64m1_t *v4, vuint64m1_t *v5, vuint64m1_t *v6, vuint64m1_t *v7, const uint64_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg8ei64_v_u64m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vloxseg8ei64_v_u64m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei64_v_f16mf4_m( @@ -679,7 +679,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei64_v_f16mf4_m(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vfloat16mf4_t *v3, vfloat16mf4_t *v4, vfloat16mf4_t *v5, vfloat16mf4_t *v6, vfloat16mf4_t *v7, vbool64_t mask, const _Float16 *base, vuint64m1_t bindex, size_t vl) { - return vloxseg8ei64_v_f16mf4_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vloxseg8ei64_v_f16mf4_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei64_v_f16mf2_m( @@ -704,7 +704,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei64_v_f16mf2_m(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vfloat16mf2_t *v3, vfloat16mf2_t *v4, vfloat16mf2_t *v5, vfloat16mf2_t *v6, vfloat16mf2_t *v7, vbool32_t mask, const _Float16 *base, vuint64m2_t bindex, size_t vl) { - return vloxseg8ei64_v_f16mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vloxseg8ei64_v_f16mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei64_v_f16m1_m( @@ -729,7 +729,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei64_v_f16m1_m(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vfloat16m1_t *v3, vfloat16m1_t *v4, vfloat16m1_t *v5, vfloat16m1_t *v6, vfloat16m1_t *v7, vbool16_t mask, const _Float16 *base, vuint64m4_t bindex, size_t vl) { - return vloxseg8ei64_v_f16m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vloxseg8ei64_v_f16m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei64_v_f32mf2_m( @@ -754,7 +754,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei64_v_f32mf2_m(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vfloat32mf2_t *v3, vfloat32mf2_t *v4, vfloat32mf2_t *v5, vfloat32mf2_t *v6, vfloat32mf2_t *v7, vbool64_t mask, const float *base, vuint64m1_t bindex, size_t vl) { - return vloxseg8ei64_v_f32mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vloxseg8ei64_v_f32mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei64_v_f32m1_m( @@ -779,7 +779,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei64_v_f32m1_m(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vfloat32m1_t *v3, vfloat32m1_t *v4, vfloat32m1_t *v5, vfloat32m1_t *v6, vfloat32m1_t *v7, vbool32_t mask, const float *base, vuint64m2_t bindex, size_t vl) { - return vloxseg8ei64_v_f32m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vloxseg8ei64_v_f32m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei64_v_f64m1_m( @@ -804,7 +804,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei64_v_f64m1_m(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vfloat64m1_t *v3, vfloat64m1_t *v4, vfloat64m1_t *v5, vfloat64m1_t *v6, vfloat64m1_t *v7, vbool64_t mask, const double *base, vuint64m1_t bindex, size_t vl) { - return vloxseg8ei64_v_f64m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vloxseg8ei64_v_f64m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei64_v_i8mf8_m( @@ -829,7 +829,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei64_v_i8mf8_m(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vint8mf8_t *v3, vint8mf8_t *v4, vint8mf8_t *v5, vint8mf8_t *v6, vint8mf8_t *v7, vbool64_t mask, const int8_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg8ei64_v_i8mf8_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vloxseg8ei64_v_i8mf8_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei64_v_i8mf4_m( @@ -854,7 +854,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei64_v_i8mf4_m(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vint8mf4_t *v3, vint8mf4_t *v4, vint8mf4_t *v5, vint8mf4_t *v6, vint8mf4_t *v7, vbool32_t mask, const int8_t *base, vuint64m2_t bindex, size_t vl) { - return vloxseg8ei64_v_i8mf4_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vloxseg8ei64_v_i8mf4_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei64_v_i8mf2_m( @@ -879,7 +879,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei64_v_i8mf2_m(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vint8mf2_t *v3, vint8mf2_t *v4, vint8mf2_t *v5, vint8mf2_t *v6, vint8mf2_t *v7, vbool16_t mask, const int8_t *base, vuint64m4_t bindex, size_t vl) { - return vloxseg8ei64_v_i8mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vloxseg8ei64_v_i8mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei64_v_i8m1_m( @@ -904,7 +904,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei64_v_i8m1_m(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vint8m1_t *v3, vint8m1_t *v4, vint8m1_t *v5, vint8m1_t *v6, vint8m1_t *v7, vbool8_t mask, const int8_t *base, vuint64m8_t bindex, size_t vl) { - return vloxseg8ei64_v_i8m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vloxseg8ei64_v_i8m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei64_v_i16mf4_m( @@ -929,7 +929,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei64_v_i16mf4_m(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vint16mf4_t *v3, vint16mf4_t *v4, vint16mf4_t *v5, vint16mf4_t *v6, vint16mf4_t *v7, vbool64_t mask, const int16_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg8ei64_v_i16mf4_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vloxseg8ei64_v_i16mf4_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei64_v_i16mf2_m( @@ -954,7 +954,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei64_v_i16mf2_m(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vint16mf2_t *v3, vint16mf2_t *v4, vint16mf2_t *v5, vint16mf2_t *v6, vint16mf2_t *v7, vbool32_t mask, const int16_t *base, vuint64m2_t bindex, size_t vl) { - return vloxseg8ei64_v_i16mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vloxseg8ei64_v_i16mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei64_v_i16m1_m( @@ -979,7 +979,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei64_v_i16m1_m(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vint16m1_t *v3, vint16m1_t *v4, vint16m1_t *v5, vint16m1_t *v6, vint16m1_t *v7, vbool16_t mask, const int16_t *base, vuint64m4_t bindex, size_t vl) { - return vloxseg8ei64_v_i16m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vloxseg8ei64_v_i16m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei64_v_i32mf2_m( @@ -1004,7 +1004,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei64_v_i32mf2_m(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vint32mf2_t *v3, vint32mf2_t *v4, vint32mf2_t *v5, vint32mf2_t *v6, vint32mf2_t *v7, vbool64_t mask, const int32_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg8ei64_v_i32mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vloxseg8ei64_v_i32mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei64_v_i32m1_m( @@ -1029,7 +1029,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei64_v_i32m1_m(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vint32m1_t *v3, vint32m1_t *v4, vint32m1_t *v5, vint32m1_t *v6, vint32m1_t *v7, vbool32_t mask, const int32_t *base, vuint64m2_t bindex, size_t vl) { - return vloxseg8ei64_v_i32m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vloxseg8ei64_v_i32m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei64_v_i64m1_m( @@ -1054,7 +1054,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei64_v_i64m1_m(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vint64m1_t *v3, vint64m1_t *v4, vint64m1_t *v5, vint64m1_t *v6, vint64m1_t *v7, vbool64_t mask, const int64_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg8ei64_v_i64m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vloxseg8ei64_v_i64m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei64_v_u8mf8_m( @@ -1079,7 +1079,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei64_v_u8mf8_m(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vuint8mf8_t *v3, vuint8mf8_t *v4, vuint8mf8_t *v5, vuint8mf8_t *v6, vuint8mf8_t *v7, vbool64_t mask, const uint8_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg8ei64_v_u8mf8_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vloxseg8ei64_v_u8mf8_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei64_v_u8mf4_m( @@ -1104,7 +1104,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei64_v_u8mf4_m(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vuint8mf4_t *v3, vuint8mf4_t *v4, vuint8mf4_t *v5, vuint8mf4_t *v6, vuint8mf4_t *v7, vbool32_t mask, const uint8_t *base, vuint64m2_t bindex, size_t vl) { - return vloxseg8ei64_v_u8mf4_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vloxseg8ei64_v_u8mf4_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei64_v_u8mf2_m( @@ -1129,7 +1129,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei64_v_u8mf2_m(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vuint8mf2_t *v3, vuint8mf2_t *v4, vuint8mf2_t *v5, vuint8mf2_t *v6, vuint8mf2_t *v7, vbool16_t mask, const uint8_t *base, vuint64m4_t bindex, size_t vl) { - return vloxseg8ei64_v_u8mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vloxseg8ei64_v_u8mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei64_v_u8m1_m( @@ -1154,7 +1154,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei64_v_u8m1_m(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vuint8m1_t *v3, vuint8m1_t *v4, vuint8m1_t *v5, vuint8m1_t *v6, vuint8m1_t *v7, vbool8_t mask, const uint8_t *base, vuint64m8_t bindex, size_t vl) { - return vloxseg8ei64_v_u8m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vloxseg8ei64_v_u8m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei64_v_u16mf4_m( @@ -1179,7 +1179,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei64_v_u16mf4_m(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vuint16mf4_t *v3, vuint16mf4_t *v4, vuint16mf4_t *v5, vuint16mf4_t *v6, vuint16mf4_t *v7, vbool64_t mask, const uint16_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg8ei64_v_u16mf4_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vloxseg8ei64_v_u16mf4_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei64_v_u16mf2_m( @@ -1204,7 +1204,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei64_v_u16mf2_m(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vuint16mf2_t *v3, vuint16mf2_t *v4, vuint16mf2_t *v5, vuint16mf2_t *v6, vuint16mf2_t *v7, vbool32_t mask, const uint16_t *base, vuint64m2_t bindex, size_t vl) { - return vloxseg8ei64_v_u16mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vloxseg8ei64_v_u16mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei64_v_u16m1_m( @@ -1229,7 +1229,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei64_v_u16m1_m(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vuint16m1_t *v3, vuint16m1_t *v4, vuint16m1_t *v5, vuint16m1_t *v6, vuint16m1_t *v7, vbool16_t mask, const uint16_t *base, vuint64m4_t bindex, size_t vl) { - return vloxseg8ei64_v_u16m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vloxseg8ei64_v_u16m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei64_v_u32mf2_m( @@ -1254,7 +1254,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei64_v_u32mf2_m(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vuint32mf2_t *v3, vuint32mf2_t *v4, vuint32mf2_t *v5, vuint32mf2_t *v6, vuint32mf2_t *v7, vbool64_t mask, const uint32_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg8ei64_v_u32mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vloxseg8ei64_v_u32mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei64_v_u32m1_m( @@ -1279,7 +1279,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei64_v_u32m1_m(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vuint32m1_t *v3, vuint32m1_t *v4, vuint32m1_t *v5, vuint32m1_t *v6, vuint32m1_t *v7, vbool32_t mask, const uint32_t *base, vuint64m2_t bindex, size_t vl) { - return vloxseg8ei64_v_u32m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vloxseg8ei64_v_u32m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei64_v_u64m1_m( @@ -1304,6 +1304,6 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei64_v_u64m1_m(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vuint64m1_t *v3, vuint64m1_t *v4, vuint64m1_t *v5, vuint64m1_t *v6, vuint64m1_t *v7, vbool64_t mask, const uint64_t *base, vuint64m1_t bindex, size_t vl) { - return vloxseg8ei64_v_u64m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vloxseg8ei64_v_u64m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg8ei8.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg8ei8.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg8ei8.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vloxseg8ei8.c @@ -29,7 +29,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei8_v_f16mf4(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vfloat16mf4_t *v3, vfloat16mf4_t *v4, vfloat16mf4_t *v5, vfloat16mf4_t *v6, vfloat16mf4_t *v7, const _Float16 *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg8ei8_v_f16mf4(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vloxseg8ei8_v_f16mf4(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei8_v_f16mf2( @@ -54,7 +54,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei8_v_f16mf2(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vfloat16mf2_t *v3, vfloat16mf2_t *v4, vfloat16mf2_t *v5, vfloat16mf2_t *v6, vfloat16mf2_t *v7, const _Float16 *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg8ei8_v_f16mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vloxseg8ei8_v_f16mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei8_v_f16m1( @@ -79,7 +79,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei8_v_f16m1(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vfloat16m1_t *v3, vfloat16m1_t *v4, vfloat16m1_t *v5, vfloat16m1_t *v6, vfloat16m1_t *v7, const _Float16 *base, vuint8mf2_t bindex, size_t vl) { - return vloxseg8ei8_v_f16m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vloxseg8ei8_v_f16m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei8_v_f32mf2( @@ -104,7 +104,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei8_v_f32mf2(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vfloat32mf2_t *v3, vfloat32mf2_t *v4, vfloat32mf2_t *v5, vfloat32mf2_t *v6, vfloat32mf2_t *v7, const float *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg8ei8_v_f32mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vloxseg8ei8_v_f32mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei8_v_f32m1( @@ -129,7 +129,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei8_v_f32m1(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vfloat32m1_t *v3, vfloat32m1_t *v4, vfloat32m1_t *v5, vfloat32m1_t *v6, vfloat32m1_t *v7, const float *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg8ei8_v_f32m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vloxseg8ei8_v_f32m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei8_v_f64m1( @@ -154,7 +154,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei8_v_f64m1(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vfloat64m1_t *v3, vfloat64m1_t *v4, vfloat64m1_t *v5, vfloat64m1_t *v6, vfloat64m1_t *v7, const double *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg8ei8_v_f64m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vloxseg8ei8_v_f64m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei8_v_i8mf8( @@ -179,7 +179,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei8_v_i8mf8(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vint8mf8_t *v3, vint8mf8_t *v4, vint8mf8_t *v5, vint8mf8_t *v6, vint8mf8_t *v7, const int8_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg8ei8_v_i8mf8(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vloxseg8ei8_v_i8mf8(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei8_v_i8mf4( @@ -204,7 +204,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei8_v_i8mf4(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vint8mf4_t *v3, vint8mf4_t *v4, vint8mf4_t *v5, vint8mf4_t *v6, vint8mf4_t *v7, const int8_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg8ei8_v_i8mf4(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vloxseg8ei8_v_i8mf4(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei8_v_i8mf2( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei8_v_i8mf2(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vint8mf2_t *v3, vint8mf2_t *v4, vint8mf2_t *v5, vint8mf2_t *v6, vint8mf2_t *v7, const int8_t *base, vuint8mf2_t bindex, size_t vl) { - return vloxseg8ei8_v_i8mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vloxseg8ei8_v_i8mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei8_v_i8m1( @@ -254,7 +254,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei8_v_i8m1(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vint8m1_t *v3, vint8m1_t *v4, vint8m1_t *v5, vint8m1_t *v6, vint8m1_t *v7, const int8_t *base, vuint8m1_t bindex, size_t vl) { - return vloxseg8ei8_v_i8m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vloxseg8ei8_v_i8m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei8_v_i16mf4( @@ -279,7 +279,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei8_v_i16mf4(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vint16mf4_t *v3, vint16mf4_t *v4, vint16mf4_t *v5, vint16mf4_t *v6, vint16mf4_t *v7, const int16_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg8ei8_v_i16mf4(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vloxseg8ei8_v_i16mf4(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei8_v_i16mf2( @@ -304,7 +304,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei8_v_i16mf2(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vint16mf2_t *v3, vint16mf2_t *v4, vint16mf2_t *v5, vint16mf2_t *v6, vint16mf2_t *v7, const int16_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg8ei8_v_i16mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vloxseg8ei8_v_i16mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei8_v_i16m1( @@ -329,7 +329,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei8_v_i16m1(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vint16m1_t *v3, vint16m1_t *v4, vint16m1_t *v5, vint16m1_t *v6, vint16m1_t *v7, const int16_t *base, vuint8mf2_t bindex, size_t vl) { - return vloxseg8ei8_v_i16m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vloxseg8ei8_v_i16m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei8_v_i32mf2( @@ -354,7 +354,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei8_v_i32mf2(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vint32mf2_t *v3, vint32mf2_t *v4, vint32mf2_t *v5, vint32mf2_t *v6, vint32mf2_t *v7, const int32_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg8ei8_v_i32mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vloxseg8ei8_v_i32mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei8_v_i32m1( @@ -379,7 +379,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei8_v_i32m1(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vint32m1_t *v3, vint32m1_t *v4, vint32m1_t *v5, vint32m1_t *v6, vint32m1_t *v7, const int32_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg8ei8_v_i32m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vloxseg8ei8_v_i32m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei8_v_i64m1( @@ -404,7 +404,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei8_v_i64m1(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vint64m1_t *v3, vint64m1_t *v4, vint64m1_t *v5, vint64m1_t *v6, vint64m1_t *v7, const int64_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg8ei8_v_i64m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vloxseg8ei8_v_i64m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei8_v_u8mf8( @@ -429,7 +429,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei8_v_u8mf8(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vuint8mf8_t *v3, vuint8mf8_t *v4, vuint8mf8_t *v5, vuint8mf8_t *v6, vuint8mf8_t *v7, const uint8_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg8ei8_v_u8mf8(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vloxseg8ei8_v_u8mf8(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei8_v_u8mf4( @@ -454,7 +454,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei8_v_u8mf4(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vuint8mf4_t *v3, vuint8mf4_t *v4, vuint8mf4_t *v5, vuint8mf4_t *v6, vuint8mf4_t *v7, const uint8_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg8ei8_v_u8mf4(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vloxseg8ei8_v_u8mf4(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei8_v_u8mf2( @@ -479,7 +479,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei8_v_u8mf2(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vuint8mf2_t *v3, vuint8mf2_t *v4, vuint8mf2_t *v5, vuint8mf2_t *v6, vuint8mf2_t *v7, const uint8_t *base, vuint8mf2_t bindex, size_t vl) { - return vloxseg8ei8_v_u8mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vloxseg8ei8_v_u8mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei8_v_u8m1( @@ -504,7 +504,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei8_v_u8m1(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vuint8m1_t *v3, vuint8m1_t *v4, vuint8m1_t *v5, vuint8m1_t *v6, vuint8m1_t *v7, const uint8_t *base, vuint8m1_t bindex, size_t vl) { - return vloxseg8ei8_v_u8m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vloxseg8ei8_v_u8m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei8_v_u16mf4( @@ -529,7 +529,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei8_v_u16mf4(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vuint16mf4_t *v3, vuint16mf4_t *v4, vuint16mf4_t *v5, vuint16mf4_t *v6, vuint16mf4_t *v7, const uint16_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg8ei8_v_u16mf4(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vloxseg8ei8_v_u16mf4(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei8_v_u16mf2( @@ -554,7 +554,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei8_v_u16mf2(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vuint16mf2_t *v3, vuint16mf2_t *v4, vuint16mf2_t *v5, vuint16mf2_t *v6, vuint16mf2_t *v7, const uint16_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg8ei8_v_u16mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vloxseg8ei8_v_u16mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei8_v_u16m1( @@ -579,7 +579,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei8_v_u16m1(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vuint16m1_t *v3, vuint16m1_t *v4, vuint16m1_t *v5, vuint16m1_t *v6, vuint16m1_t *v7, const uint16_t *base, vuint8mf2_t bindex, size_t vl) { - return vloxseg8ei8_v_u16m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vloxseg8ei8_v_u16m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei8_v_u32mf2( @@ -604,7 +604,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei8_v_u32mf2(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vuint32mf2_t *v3, vuint32mf2_t *v4, vuint32mf2_t *v5, vuint32mf2_t *v6, vuint32mf2_t *v7, const uint32_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg8ei8_v_u32mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vloxseg8ei8_v_u32mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei8_v_u32m1( @@ -629,7 +629,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei8_v_u32m1(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vuint32m1_t *v3, vuint32m1_t *v4, vuint32m1_t *v5, vuint32m1_t *v6, vuint32m1_t *v7, const uint32_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg8ei8_v_u32m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vloxseg8ei8_v_u32m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei8_v_u64m1( @@ -654,7 +654,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei8_v_u64m1(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vuint64m1_t *v3, vuint64m1_t *v4, vuint64m1_t *v5, vuint64m1_t *v6, vuint64m1_t *v7, const uint64_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg8ei8_v_u64m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vloxseg8ei8_v_u64m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei8_v_f16mf4_m( @@ -679,7 +679,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei8_v_f16mf4_m(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vfloat16mf4_t *v3, vfloat16mf4_t *v4, vfloat16mf4_t *v5, vfloat16mf4_t *v6, vfloat16mf4_t *v7, vbool64_t mask, const _Float16 *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg8ei8_v_f16mf4_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vloxseg8ei8_v_f16mf4_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei8_v_f16mf2_m( @@ -704,7 +704,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei8_v_f16mf2_m(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vfloat16mf2_t *v3, vfloat16mf2_t *v4, vfloat16mf2_t *v5, vfloat16mf2_t *v6, vfloat16mf2_t *v7, vbool32_t mask, const _Float16 *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg8ei8_v_f16mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vloxseg8ei8_v_f16mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei8_v_f16m1_m( @@ -729,7 +729,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei8_v_f16m1_m(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vfloat16m1_t *v3, vfloat16m1_t *v4, vfloat16m1_t *v5, vfloat16m1_t *v6, vfloat16m1_t *v7, vbool16_t mask, const _Float16 *base, vuint8mf2_t bindex, size_t vl) { - return vloxseg8ei8_v_f16m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vloxseg8ei8_v_f16m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei8_v_f32mf2_m( @@ -754,7 +754,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei8_v_f32mf2_m(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vfloat32mf2_t *v3, vfloat32mf2_t *v4, vfloat32mf2_t *v5, vfloat32mf2_t *v6, vfloat32mf2_t *v7, vbool64_t mask, const float *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg8ei8_v_f32mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vloxseg8ei8_v_f32mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei8_v_f32m1_m( @@ -779,7 +779,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei8_v_f32m1_m(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vfloat32m1_t *v3, vfloat32m1_t *v4, vfloat32m1_t *v5, vfloat32m1_t *v6, vfloat32m1_t *v7, vbool32_t mask, const float *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg8ei8_v_f32m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vloxseg8ei8_v_f32m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei8_v_f64m1_m( @@ -804,7 +804,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei8_v_f64m1_m(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vfloat64m1_t *v3, vfloat64m1_t *v4, vfloat64m1_t *v5, vfloat64m1_t *v6, vfloat64m1_t *v7, vbool64_t mask, const double *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg8ei8_v_f64m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vloxseg8ei8_v_f64m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei8_v_i8mf8_m( @@ -829,7 +829,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei8_v_i8mf8_m(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vint8mf8_t *v3, vint8mf8_t *v4, vint8mf8_t *v5, vint8mf8_t *v6, vint8mf8_t *v7, vbool64_t mask, const int8_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg8ei8_v_i8mf8_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vloxseg8ei8_v_i8mf8_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei8_v_i8mf4_m( @@ -854,7 +854,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei8_v_i8mf4_m(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vint8mf4_t *v3, vint8mf4_t *v4, vint8mf4_t *v5, vint8mf4_t *v6, vint8mf4_t *v7, vbool32_t mask, const int8_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg8ei8_v_i8mf4_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vloxseg8ei8_v_i8mf4_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei8_v_i8mf2_m( @@ -879,7 +879,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei8_v_i8mf2_m(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vint8mf2_t *v3, vint8mf2_t *v4, vint8mf2_t *v5, vint8mf2_t *v6, vint8mf2_t *v7, vbool16_t mask, const int8_t *base, vuint8mf2_t bindex, size_t vl) { - return vloxseg8ei8_v_i8mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vloxseg8ei8_v_i8mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei8_v_i8m1_m( @@ -904,7 +904,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei8_v_i8m1_m(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vint8m1_t *v3, vint8m1_t *v4, vint8m1_t *v5, vint8m1_t *v6, vint8m1_t *v7, vbool8_t mask, const int8_t *base, vuint8m1_t bindex, size_t vl) { - return vloxseg8ei8_v_i8m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vloxseg8ei8_v_i8m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei8_v_i16mf4_m( @@ -929,7 +929,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei8_v_i16mf4_m(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vint16mf4_t *v3, vint16mf4_t *v4, vint16mf4_t *v5, vint16mf4_t *v6, vint16mf4_t *v7, vbool64_t mask, const int16_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg8ei8_v_i16mf4_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vloxseg8ei8_v_i16mf4_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei8_v_i16mf2_m( @@ -954,7 +954,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei8_v_i16mf2_m(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vint16mf2_t *v3, vint16mf2_t *v4, vint16mf2_t *v5, vint16mf2_t *v6, vint16mf2_t *v7, vbool32_t mask, const int16_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg8ei8_v_i16mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vloxseg8ei8_v_i16mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei8_v_i16m1_m( @@ -979,7 +979,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei8_v_i16m1_m(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vint16m1_t *v3, vint16m1_t *v4, vint16m1_t *v5, vint16m1_t *v6, vint16m1_t *v7, vbool16_t mask, const int16_t *base, vuint8mf2_t bindex, size_t vl) { - return vloxseg8ei8_v_i16m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vloxseg8ei8_v_i16m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei8_v_i32mf2_m( @@ -1004,7 +1004,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei8_v_i32mf2_m(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vint32mf2_t *v3, vint32mf2_t *v4, vint32mf2_t *v5, vint32mf2_t *v6, vint32mf2_t *v7, vbool64_t mask, const int32_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg8ei8_v_i32mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vloxseg8ei8_v_i32mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei8_v_i32m1_m( @@ -1029,7 +1029,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei8_v_i32m1_m(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vint32m1_t *v3, vint32m1_t *v4, vint32m1_t *v5, vint32m1_t *v6, vint32m1_t *v7, vbool32_t mask, const int32_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg8ei8_v_i32m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vloxseg8ei8_v_i32m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei8_v_i64m1_m( @@ -1054,7 +1054,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei8_v_i64m1_m(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vint64m1_t *v3, vint64m1_t *v4, vint64m1_t *v5, vint64m1_t *v6, vint64m1_t *v7, vbool64_t mask, const int64_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg8ei8_v_i64m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vloxseg8ei8_v_i64m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei8_v_u8mf8_m( @@ -1079,7 +1079,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei8_v_u8mf8_m(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vuint8mf8_t *v3, vuint8mf8_t *v4, vuint8mf8_t *v5, vuint8mf8_t *v6, vuint8mf8_t *v7, vbool64_t mask, const uint8_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg8ei8_v_u8mf8_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vloxseg8ei8_v_u8mf8_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei8_v_u8mf4_m( @@ -1104,7 +1104,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei8_v_u8mf4_m(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vuint8mf4_t *v3, vuint8mf4_t *v4, vuint8mf4_t *v5, vuint8mf4_t *v6, vuint8mf4_t *v7, vbool32_t mask, const uint8_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg8ei8_v_u8mf4_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vloxseg8ei8_v_u8mf4_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei8_v_u8mf2_m( @@ -1129,7 +1129,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei8_v_u8mf2_m(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vuint8mf2_t *v3, vuint8mf2_t *v4, vuint8mf2_t *v5, vuint8mf2_t *v6, vuint8mf2_t *v7, vbool16_t mask, const uint8_t *base, vuint8mf2_t bindex, size_t vl) { - return vloxseg8ei8_v_u8mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vloxseg8ei8_v_u8mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei8_v_u8m1_m( @@ -1154,7 +1154,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei8_v_u8m1_m(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vuint8m1_t *v3, vuint8m1_t *v4, vuint8m1_t *v5, vuint8m1_t *v6, vuint8m1_t *v7, vbool8_t mask, const uint8_t *base, vuint8m1_t bindex, size_t vl) { - return vloxseg8ei8_v_u8m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vloxseg8ei8_v_u8m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei8_v_u16mf4_m( @@ -1179,7 +1179,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei8_v_u16mf4_m(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vuint16mf4_t *v3, vuint16mf4_t *v4, vuint16mf4_t *v5, vuint16mf4_t *v6, vuint16mf4_t *v7, vbool64_t mask, const uint16_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg8ei8_v_u16mf4_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vloxseg8ei8_v_u16mf4_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei8_v_u16mf2_m( @@ -1204,7 +1204,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei8_v_u16mf2_m(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vuint16mf2_t *v3, vuint16mf2_t *v4, vuint16mf2_t *v5, vuint16mf2_t *v6, vuint16mf2_t *v7, vbool32_t mask, const uint16_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg8ei8_v_u16mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vloxseg8ei8_v_u16mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei8_v_u16m1_m( @@ -1229,7 +1229,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei8_v_u16m1_m(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vuint16m1_t *v3, vuint16m1_t *v4, vuint16m1_t *v5, vuint16m1_t *v6, vuint16m1_t *v7, vbool16_t mask, const uint16_t *base, vuint8mf2_t bindex, size_t vl) { - return vloxseg8ei8_v_u16m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vloxseg8ei8_v_u16m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei8_v_u32mf2_m( @@ -1254,7 +1254,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei8_v_u32mf2_m(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vuint32mf2_t *v3, vuint32mf2_t *v4, vuint32mf2_t *v5, vuint32mf2_t *v6, vuint32mf2_t *v7, vbool64_t mask, const uint32_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg8ei8_v_u32mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vloxseg8ei8_v_u32mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei8_v_u32m1_m( @@ -1279,7 +1279,7 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei8_v_u32m1_m(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vuint32m1_t *v3, vuint32m1_t *v4, vuint32m1_t *v5, vuint32m1_t *v6, vuint32m1_t *v7, vbool32_t mask, const uint32_t *base, vuint8mf4_t bindex, size_t vl) { - return vloxseg8ei8_v_u32m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vloxseg8ei8_v_u32m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vloxseg8ei8_v_u64m1_m( @@ -1304,6 +1304,6 @@ // CHECK-RV64-NEXT: ret void // void test_vloxseg8ei8_v_u64m1_m(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vuint64m1_t *v3, vuint64m1_t *v4, vuint64m1_t *v5, vuint64m1_t *v6, vuint64m1_t *v7, vbool64_t mask, const uint64_t *base, vuint8mf8_t bindex, size_t vl) { - return vloxseg8ei8_v_u64m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vloxseg8ei8_v_u64m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlse16.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlse16.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlse16.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlse16.c @@ -13,7 +13,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vlse16_v_f16mf4(const _Float16 *base, ptrdiff_t bstride, size_t vl) { - return vlse16_v_f16mf4(base, bstride, vl); + return __riscv_vlse16_v_f16mf4(base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse16_v_f16mf2( @@ -22,7 +22,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vlse16_v_f16mf2(const _Float16 *base, ptrdiff_t bstride, size_t vl) { - return vlse16_v_f16mf2(base, bstride, vl); + return __riscv_vlse16_v_f16mf2(base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse16_v_f16m1( @@ -31,7 +31,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vlse16_v_f16m1(const _Float16 *base, ptrdiff_t bstride, size_t vl) { - return vlse16_v_f16m1(base, bstride, vl); + return __riscv_vlse16_v_f16m1(base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse16_v_f16m2( @@ -40,7 +40,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vlse16_v_f16m2(const _Float16 *base, ptrdiff_t bstride, size_t vl) { - return vlse16_v_f16m2(base, bstride, vl); + return __riscv_vlse16_v_f16m2(base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse16_v_f16m4( @@ -49,7 +49,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vlse16_v_f16m4(const _Float16 *base, ptrdiff_t bstride, size_t vl) { - return vlse16_v_f16m4(base, bstride, vl); + return __riscv_vlse16_v_f16m4(base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse16_v_f16m8( @@ -58,7 +58,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vlse16_v_f16m8(const _Float16 *base, ptrdiff_t bstride, size_t vl) { - return vlse16_v_f16m8(base, bstride, vl); + return __riscv_vlse16_v_f16m8(base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse16_v_i16mf4( @@ -67,7 +67,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vlse16_v_i16mf4(const int16_t *base, ptrdiff_t bstride, size_t vl) { - return vlse16_v_i16mf4(base, bstride, vl); + return __riscv_vlse16_v_i16mf4(base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse16_v_i16mf2( @@ -76,7 +76,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vlse16_v_i16mf2(const int16_t *base, ptrdiff_t bstride, size_t vl) { - return vlse16_v_i16mf2(base, bstride, vl); + return __riscv_vlse16_v_i16mf2(base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse16_v_i16m1( @@ -85,7 +85,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vlse16_v_i16m1(const int16_t *base, ptrdiff_t bstride, size_t vl) { - return vlse16_v_i16m1(base, bstride, vl); + return __riscv_vlse16_v_i16m1(base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse16_v_i16m2( @@ -94,7 +94,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vlse16_v_i16m2(const int16_t *base, ptrdiff_t bstride, size_t vl) { - return vlse16_v_i16m2(base, bstride, vl); + return __riscv_vlse16_v_i16m2(base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse16_v_i16m4( @@ -103,7 +103,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vlse16_v_i16m4(const int16_t *base, ptrdiff_t bstride, size_t vl) { - return vlse16_v_i16m4(base, bstride, vl); + return __riscv_vlse16_v_i16m4(base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse16_v_i16m8( @@ -112,7 +112,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m8_t test_vlse16_v_i16m8(const int16_t *base, ptrdiff_t bstride, size_t vl) { - return vlse16_v_i16m8(base, bstride, vl); + return __riscv_vlse16_v_i16m8(base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse16_v_u16mf4( @@ -121,7 +121,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vlse16_v_u16mf4(const uint16_t *base, ptrdiff_t bstride, size_t vl) { - return vlse16_v_u16mf4(base, bstride, vl); + return __riscv_vlse16_v_u16mf4(base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse16_v_u16mf2( @@ -130,7 +130,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vlse16_v_u16mf2(const uint16_t *base, ptrdiff_t bstride, size_t vl) { - return vlse16_v_u16mf2(base, bstride, vl); + return __riscv_vlse16_v_u16mf2(base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse16_v_u16m1( @@ -139,7 +139,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vlse16_v_u16m1(const uint16_t *base, ptrdiff_t bstride, size_t vl) { - return vlse16_v_u16m1(base, bstride, vl); + return __riscv_vlse16_v_u16m1(base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse16_v_u16m2( @@ -148,7 +148,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vlse16_v_u16m2(const uint16_t *base, ptrdiff_t bstride, size_t vl) { - return vlse16_v_u16m2(base, bstride, vl); + return __riscv_vlse16_v_u16m2(base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse16_v_u16m4( @@ -157,7 +157,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_vlse16_v_u16m4(const uint16_t *base, ptrdiff_t bstride, size_t vl) { - return vlse16_v_u16m4(base, bstride, vl); + return __riscv_vlse16_v_u16m4(base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse16_v_u16m8( @@ -166,7 +166,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m8_t test_vlse16_v_u16m8(const uint16_t *base, ptrdiff_t bstride, size_t vl) { - return vlse16_v_u16m8(base, bstride, vl); + return __riscv_vlse16_v_u16m8(base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse16_v_f16mf4_m( @@ -175,7 +175,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vlse16_v_f16mf4_m(vbool64_t mask, const _Float16 *base, ptrdiff_t bstride, size_t vl) { - return vlse16_v_f16mf4_m(mask, base, bstride, vl); + return __riscv_vlse16_v_f16mf4_m(mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse16_v_f16mf2_m( @@ -184,7 +184,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vlse16_v_f16mf2_m(vbool32_t mask, const _Float16 *base, ptrdiff_t bstride, size_t vl) { - return vlse16_v_f16mf2_m(mask, base, bstride, vl); + return __riscv_vlse16_v_f16mf2_m(mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse16_v_f16m1_m( @@ -193,7 +193,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vlse16_v_f16m1_m(vbool16_t mask, const _Float16 *base, ptrdiff_t bstride, size_t vl) { - return vlse16_v_f16m1_m(mask, base, bstride, vl); + return __riscv_vlse16_v_f16m1_m(mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse16_v_f16m2_m( @@ -202,7 +202,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vlse16_v_f16m2_m(vbool8_t mask, const _Float16 *base, ptrdiff_t bstride, size_t vl) { - return vlse16_v_f16m2_m(mask, base, bstride, vl); + return __riscv_vlse16_v_f16m2_m(mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse16_v_f16m4_m( @@ -211,7 +211,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vlse16_v_f16m4_m(vbool4_t mask, const _Float16 *base, ptrdiff_t bstride, size_t vl) { - return vlse16_v_f16m4_m(mask, base, bstride, vl); + return __riscv_vlse16_v_f16m4_m(mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse16_v_f16m8_m( @@ -220,7 +220,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vlse16_v_f16m8_m(vbool2_t mask, const _Float16 *base, ptrdiff_t bstride, size_t vl) { - return vlse16_v_f16m8_m(mask, base, bstride, vl); + return __riscv_vlse16_v_f16m8_m(mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse16_v_i16mf4_m( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vlse16_v_i16mf4_m(vbool64_t mask, const int16_t *base, ptrdiff_t bstride, size_t vl) { - return vlse16_v_i16mf4_m(mask, base, bstride, vl); + return __riscv_vlse16_v_i16mf4_m(mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse16_v_i16mf2_m( @@ -238,7 +238,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vlse16_v_i16mf2_m(vbool32_t mask, const int16_t *base, ptrdiff_t bstride, size_t vl) { - return vlse16_v_i16mf2_m(mask, base, bstride, vl); + return __riscv_vlse16_v_i16mf2_m(mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse16_v_i16m1_m( @@ -247,7 +247,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vlse16_v_i16m1_m(vbool16_t mask, const int16_t *base, ptrdiff_t bstride, size_t vl) { - return vlse16_v_i16m1_m(mask, base, bstride, vl); + return __riscv_vlse16_v_i16m1_m(mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse16_v_i16m2_m( @@ -256,7 +256,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vlse16_v_i16m2_m(vbool8_t mask, const int16_t *base, ptrdiff_t bstride, size_t vl) { - return vlse16_v_i16m2_m(mask, base, bstride, vl); + return __riscv_vlse16_v_i16m2_m(mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse16_v_i16m4_m( @@ -265,7 +265,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vlse16_v_i16m4_m(vbool4_t mask, const int16_t *base, ptrdiff_t bstride, size_t vl) { - return vlse16_v_i16m4_m(mask, base, bstride, vl); + return __riscv_vlse16_v_i16m4_m(mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse16_v_i16m8_m( @@ -274,7 +274,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m8_t test_vlse16_v_i16m8_m(vbool2_t mask, const int16_t *base, ptrdiff_t bstride, size_t vl) { - return vlse16_v_i16m8_m(mask, base, bstride, vl); + return __riscv_vlse16_v_i16m8_m(mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse16_v_u16mf4_m( @@ -283,7 +283,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vlse16_v_u16mf4_m(vbool64_t mask, const uint16_t *base, ptrdiff_t bstride, size_t vl) { - return vlse16_v_u16mf4_m(mask, base, bstride, vl); + return __riscv_vlse16_v_u16mf4_m(mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse16_v_u16mf2_m( @@ -292,7 +292,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vlse16_v_u16mf2_m(vbool32_t mask, const uint16_t *base, ptrdiff_t bstride, size_t vl) { - return vlse16_v_u16mf2_m(mask, base, bstride, vl); + return __riscv_vlse16_v_u16mf2_m(mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse16_v_u16m1_m( @@ -301,7 +301,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vlse16_v_u16m1_m(vbool16_t mask, const uint16_t *base, ptrdiff_t bstride, size_t vl) { - return vlse16_v_u16m1_m(mask, base, bstride, vl); + return __riscv_vlse16_v_u16m1_m(mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse16_v_u16m2_m( @@ -310,7 +310,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vlse16_v_u16m2_m(vbool8_t mask, const uint16_t *base, ptrdiff_t bstride, size_t vl) { - return vlse16_v_u16m2_m(mask, base, bstride, vl); + return __riscv_vlse16_v_u16m2_m(mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse16_v_u16m4_m( @@ -319,7 +319,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_vlse16_v_u16m4_m(vbool4_t mask, const uint16_t *base, ptrdiff_t bstride, size_t vl) { - return vlse16_v_u16m4_m(mask, base, bstride, vl); + return __riscv_vlse16_v_u16m4_m(mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse16_v_u16m8_m( @@ -328,6 +328,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m8_t test_vlse16_v_u16m8_m(vbool2_t mask, const uint16_t *base, ptrdiff_t bstride, size_t vl) { - return vlse16_v_u16m8_m(mask, base, bstride, vl); + return __riscv_vlse16_v_u16m8_m(mask, base, bstride, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlse32.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlse32.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlse32.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlse32.c @@ -13,7 +13,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vlse32_v_f32mf2(const float *base, ptrdiff_t bstride, size_t vl) { - return vlse32_v_f32mf2(base, bstride, vl); + return __riscv_vlse32_v_f32mf2(base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse32_v_f32m1( @@ -22,7 +22,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vlse32_v_f32m1(const float *base, ptrdiff_t bstride, size_t vl) { - return vlse32_v_f32m1(base, bstride, vl); + return __riscv_vlse32_v_f32m1(base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse32_v_f32m2( @@ -31,7 +31,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vlse32_v_f32m2(const float *base, ptrdiff_t bstride, size_t vl) { - return vlse32_v_f32m2(base, bstride, vl); + return __riscv_vlse32_v_f32m2(base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse32_v_f32m4( @@ -40,7 +40,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vlse32_v_f32m4(const float *base, ptrdiff_t bstride, size_t vl) { - return vlse32_v_f32m4(base, bstride, vl); + return __riscv_vlse32_v_f32m4(base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse32_v_f32m8( @@ -49,7 +49,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vlse32_v_f32m8(const float *base, ptrdiff_t bstride, size_t vl) { - return vlse32_v_f32m8(base, bstride, vl); + return __riscv_vlse32_v_f32m8(base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse32_v_i32mf2( @@ -58,7 +58,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vlse32_v_i32mf2(const int32_t *base, ptrdiff_t bstride, size_t vl) { - return vlse32_v_i32mf2(base, bstride, vl); + return __riscv_vlse32_v_i32mf2(base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse32_v_i32m1( @@ -67,7 +67,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vlse32_v_i32m1(const int32_t *base, ptrdiff_t bstride, size_t vl) { - return vlse32_v_i32m1(base, bstride, vl); + return __riscv_vlse32_v_i32m1(base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse32_v_i32m2( @@ -76,7 +76,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vlse32_v_i32m2(const int32_t *base, ptrdiff_t bstride, size_t vl) { - return vlse32_v_i32m2(base, bstride, vl); + return __riscv_vlse32_v_i32m2(base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse32_v_i32m4( @@ -85,7 +85,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vlse32_v_i32m4(const int32_t *base, ptrdiff_t bstride, size_t vl) { - return vlse32_v_i32m4(base, bstride, vl); + return __riscv_vlse32_v_i32m4(base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse32_v_i32m8( @@ -94,7 +94,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m8_t test_vlse32_v_i32m8(const int32_t *base, ptrdiff_t bstride, size_t vl) { - return vlse32_v_i32m8(base, bstride, vl); + return __riscv_vlse32_v_i32m8(base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse32_v_u32mf2( @@ -103,7 +103,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vlse32_v_u32mf2(const uint32_t *base, ptrdiff_t bstride, size_t vl) { - return vlse32_v_u32mf2(base, bstride, vl); + return __riscv_vlse32_v_u32mf2(base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse32_v_u32m1( @@ -112,7 +112,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vlse32_v_u32m1(const uint32_t *base, ptrdiff_t bstride, size_t vl) { - return vlse32_v_u32m1(base, bstride, vl); + return __riscv_vlse32_v_u32m1(base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse32_v_u32m2( @@ -121,7 +121,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vlse32_v_u32m2(const uint32_t *base, ptrdiff_t bstride, size_t vl) { - return vlse32_v_u32m2(base, bstride, vl); + return __riscv_vlse32_v_u32m2(base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse32_v_u32m4( @@ -130,7 +130,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vlse32_v_u32m4(const uint32_t *base, ptrdiff_t bstride, size_t vl) { - return vlse32_v_u32m4(base, bstride, vl); + return __riscv_vlse32_v_u32m4(base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse32_v_u32m8( @@ -139,7 +139,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m8_t test_vlse32_v_u32m8(const uint32_t *base, ptrdiff_t bstride, size_t vl) { - return vlse32_v_u32m8(base, bstride, vl); + return __riscv_vlse32_v_u32m8(base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse32_v_f32mf2_m( @@ -148,7 +148,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vlse32_v_f32mf2_m(vbool64_t mask, const float *base, ptrdiff_t bstride, size_t vl) { - return vlse32_v_f32mf2_m(mask, base, bstride, vl); + return __riscv_vlse32_v_f32mf2_m(mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse32_v_f32m1_m( @@ -157,7 +157,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vlse32_v_f32m1_m(vbool32_t mask, const float *base, ptrdiff_t bstride, size_t vl) { - return vlse32_v_f32m1_m(mask, base, bstride, vl); + return __riscv_vlse32_v_f32m1_m(mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse32_v_f32m2_m( @@ -166,7 +166,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vlse32_v_f32m2_m(vbool16_t mask, const float *base, ptrdiff_t bstride, size_t vl) { - return vlse32_v_f32m2_m(mask, base, bstride, vl); + return __riscv_vlse32_v_f32m2_m(mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse32_v_f32m4_m( @@ -175,7 +175,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vlse32_v_f32m4_m(vbool8_t mask, const float *base, ptrdiff_t bstride, size_t vl) { - return vlse32_v_f32m4_m(mask, base, bstride, vl); + return __riscv_vlse32_v_f32m4_m(mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse32_v_f32m8_m( @@ -184,7 +184,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vlse32_v_f32m8_m(vbool4_t mask, const float *base, ptrdiff_t bstride, size_t vl) { - return vlse32_v_f32m8_m(mask, base, bstride, vl); + return __riscv_vlse32_v_f32m8_m(mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse32_v_i32mf2_m( @@ -193,7 +193,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vlse32_v_i32mf2_m(vbool64_t mask, const int32_t *base, ptrdiff_t bstride, size_t vl) { - return vlse32_v_i32mf2_m(mask, base, bstride, vl); + return __riscv_vlse32_v_i32mf2_m(mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse32_v_i32m1_m( @@ -202,7 +202,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vlse32_v_i32m1_m(vbool32_t mask, const int32_t *base, ptrdiff_t bstride, size_t vl) { - return vlse32_v_i32m1_m(mask, base, bstride, vl); + return __riscv_vlse32_v_i32m1_m(mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse32_v_i32m2_m( @@ -211,7 +211,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vlse32_v_i32m2_m(vbool16_t mask, const int32_t *base, ptrdiff_t bstride, size_t vl) { - return vlse32_v_i32m2_m(mask, base, bstride, vl); + return __riscv_vlse32_v_i32m2_m(mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse32_v_i32m4_m( @@ -220,7 +220,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vlse32_v_i32m4_m(vbool8_t mask, const int32_t *base, ptrdiff_t bstride, size_t vl) { - return vlse32_v_i32m4_m(mask, base, bstride, vl); + return __riscv_vlse32_v_i32m4_m(mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse32_v_i32m8_m( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m8_t test_vlse32_v_i32m8_m(vbool4_t mask, const int32_t *base, ptrdiff_t bstride, size_t vl) { - return vlse32_v_i32m8_m(mask, base, bstride, vl); + return __riscv_vlse32_v_i32m8_m(mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse32_v_u32mf2_m( @@ -238,7 +238,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vlse32_v_u32mf2_m(vbool64_t mask, const uint32_t *base, ptrdiff_t bstride, size_t vl) { - return vlse32_v_u32mf2_m(mask, base, bstride, vl); + return __riscv_vlse32_v_u32mf2_m(mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse32_v_u32m1_m( @@ -247,7 +247,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vlse32_v_u32m1_m(vbool32_t mask, const uint32_t *base, ptrdiff_t bstride, size_t vl) { - return vlse32_v_u32m1_m(mask, base, bstride, vl); + return __riscv_vlse32_v_u32m1_m(mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse32_v_u32m2_m( @@ -256,7 +256,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vlse32_v_u32m2_m(vbool16_t mask, const uint32_t *base, ptrdiff_t bstride, size_t vl) { - return vlse32_v_u32m2_m(mask, base, bstride, vl); + return __riscv_vlse32_v_u32m2_m(mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse32_v_u32m4_m( @@ -265,7 +265,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vlse32_v_u32m4_m(vbool8_t mask, const uint32_t *base, ptrdiff_t bstride, size_t vl) { - return vlse32_v_u32m4_m(mask, base, bstride, vl); + return __riscv_vlse32_v_u32m4_m(mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse32_v_u32m8_m( @@ -274,6 +274,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m8_t test_vlse32_v_u32m8_m(vbool4_t mask, const uint32_t *base, ptrdiff_t bstride, size_t vl) { - return vlse32_v_u32m8_m(mask, base, bstride, vl); + return __riscv_vlse32_v_u32m8_m(mask, base, bstride, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlse64.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlse64.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlse64.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlse64.c @@ -13,7 +13,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vlse64_v_f64m1(const double *base, ptrdiff_t bstride, size_t vl) { - return vlse64_v_f64m1(base, bstride, vl); + return __riscv_vlse64_v_f64m1(base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse64_v_f64m2( @@ -22,7 +22,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vlse64_v_f64m2(const double *base, ptrdiff_t bstride, size_t vl) { - return vlse64_v_f64m2(base, bstride, vl); + return __riscv_vlse64_v_f64m2(base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse64_v_f64m4( @@ -31,7 +31,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vlse64_v_f64m4(const double *base, ptrdiff_t bstride, size_t vl) { - return vlse64_v_f64m4(base, bstride, vl); + return __riscv_vlse64_v_f64m4(base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse64_v_f64m8( @@ -40,7 +40,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vlse64_v_f64m8(const double *base, ptrdiff_t bstride, size_t vl) { - return vlse64_v_f64m8(base, bstride, vl); + return __riscv_vlse64_v_f64m8(base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse64_v_i64m1( @@ -49,7 +49,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vlse64_v_i64m1(const int64_t *base, ptrdiff_t bstride, size_t vl) { - return vlse64_v_i64m1(base, bstride, vl); + return __riscv_vlse64_v_i64m1(base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse64_v_i64m2( @@ -58,7 +58,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m2_t test_vlse64_v_i64m2(const int64_t *base, ptrdiff_t bstride, size_t vl) { - return vlse64_v_i64m2(base, bstride, vl); + return __riscv_vlse64_v_i64m2(base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse64_v_i64m4( @@ -67,7 +67,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m4_t test_vlse64_v_i64m4(const int64_t *base, ptrdiff_t bstride, size_t vl) { - return vlse64_v_i64m4(base, bstride, vl); + return __riscv_vlse64_v_i64m4(base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse64_v_i64m8( @@ -76,7 +76,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m8_t test_vlse64_v_i64m8(const int64_t *base, ptrdiff_t bstride, size_t vl) { - return vlse64_v_i64m8(base, bstride, vl); + return __riscv_vlse64_v_i64m8(base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse64_v_u64m1( @@ -85,7 +85,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m1_t test_vlse64_v_u64m1(const uint64_t *base, ptrdiff_t bstride, size_t vl) { - return vlse64_v_u64m1(base, bstride, vl); + return __riscv_vlse64_v_u64m1(base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse64_v_u64m2( @@ -94,7 +94,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m2_t test_vlse64_v_u64m2(const uint64_t *base, ptrdiff_t bstride, size_t vl) { - return vlse64_v_u64m2(base, bstride, vl); + return __riscv_vlse64_v_u64m2(base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse64_v_u64m4( @@ -103,7 +103,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m4_t test_vlse64_v_u64m4(const uint64_t *base, ptrdiff_t bstride, size_t vl) { - return vlse64_v_u64m4(base, bstride, vl); + return __riscv_vlse64_v_u64m4(base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse64_v_u64m8( @@ -112,7 +112,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m8_t test_vlse64_v_u64m8(const uint64_t *base, ptrdiff_t bstride, size_t vl) { - return vlse64_v_u64m8(base, bstride, vl); + return __riscv_vlse64_v_u64m8(base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse64_v_f64m1_m( @@ -121,7 +121,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vlse64_v_f64m1_m(vbool64_t mask, const double *base, ptrdiff_t bstride, size_t vl) { - return vlse64_v_f64m1_m(mask, base, bstride, vl); + return __riscv_vlse64_v_f64m1_m(mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse64_v_f64m2_m( @@ -130,7 +130,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vlse64_v_f64m2_m(vbool32_t mask, const double *base, ptrdiff_t bstride, size_t vl) { - return vlse64_v_f64m2_m(mask, base, bstride, vl); + return __riscv_vlse64_v_f64m2_m(mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse64_v_f64m4_m( @@ -139,7 +139,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vlse64_v_f64m4_m(vbool16_t mask, const double *base, ptrdiff_t bstride, size_t vl) { - return vlse64_v_f64m4_m(mask, base, bstride, vl); + return __riscv_vlse64_v_f64m4_m(mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse64_v_f64m8_m( @@ -148,7 +148,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vlse64_v_f64m8_m(vbool8_t mask, const double *base, ptrdiff_t bstride, size_t vl) { - return vlse64_v_f64m8_m(mask, base, bstride, vl); + return __riscv_vlse64_v_f64m8_m(mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse64_v_i64m1_m( @@ -157,7 +157,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vlse64_v_i64m1_m(vbool64_t mask, const int64_t *base, ptrdiff_t bstride, size_t vl) { - return vlse64_v_i64m1_m(mask, base, bstride, vl); + return __riscv_vlse64_v_i64m1_m(mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse64_v_i64m2_m( @@ -166,7 +166,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m2_t test_vlse64_v_i64m2_m(vbool32_t mask, const int64_t *base, ptrdiff_t bstride, size_t vl) { - return vlse64_v_i64m2_m(mask, base, bstride, vl); + return __riscv_vlse64_v_i64m2_m(mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse64_v_i64m4_m( @@ -175,7 +175,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m4_t test_vlse64_v_i64m4_m(vbool16_t mask, const int64_t *base, ptrdiff_t bstride, size_t vl) { - return vlse64_v_i64m4_m(mask, base, bstride, vl); + return __riscv_vlse64_v_i64m4_m(mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse64_v_i64m8_m( @@ -184,7 +184,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m8_t test_vlse64_v_i64m8_m(vbool8_t mask, const int64_t *base, ptrdiff_t bstride, size_t vl) { - return vlse64_v_i64m8_m(mask, base, bstride, vl); + return __riscv_vlse64_v_i64m8_m(mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse64_v_u64m1_m( @@ -193,7 +193,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m1_t test_vlse64_v_u64m1_m(vbool64_t mask, const uint64_t *base, ptrdiff_t bstride, size_t vl) { - return vlse64_v_u64m1_m(mask, base, bstride, vl); + return __riscv_vlse64_v_u64m1_m(mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse64_v_u64m2_m( @@ -202,7 +202,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m2_t test_vlse64_v_u64m2_m(vbool32_t mask, const uint64_t *base, ptrdiff_t bstride, size_t vl) { - return vlse64_v_u64m2_m(mask, base, bstride, vl); + return __riscv_vlse64_v_u64m2_m(mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse64_v_u64m4_m( @@ -211,7 +211,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m4_t test_vlse64_v_u64m4_m(vbool16_t mask, const uint64_t *base, ptrdiff_t bstride, size_t vl) { - return vlse64_v_u64m4_m(mask, base, bstride, vl); + return __riscv_vlse64_v_u64m4_m(mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse64_v_u64m8_m( @@ -220,6 +220,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m8_t test_vlse64_v_u64m8_m(vbool8_t mask, const uint64_t *base, ptrdiff_t bstride, size_t vl) { - return vlse64_v_u64m8_m(mask, base, bstride, vl); + return __riscv_vlse64_v_u64m8_m(mask, base, bstride, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlse8.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlse8.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlse8.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlse8.c @@ -12,7 +12,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vlse8_v_i8mf8(const int8_t *base, ptrdiff_t bstride, size_t vl) { - return vlse8_v_i8mf8(base, bstride, vl); + return __riscv_vlse8_v_i8mf8(base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse8_v_i8mf4( @@ -21,7 +21,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vlse8_v_i8mf4(const int8_t *base, ptrdiff_t bstride, size_t vl) { - return vlse8_v_i8mf4(base, bstride, vl); + return __riscv_vlse8_v_i8mf4(base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse8_v_i8mf2( @@ -30,7 +30,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vlse8_v_i8mf2(const int8_t *base, ptrdiff_t bstride, size_t vl) { - return vlse8_v_i8mf2(base, bstride, vl); + return __riscv_vlse8_v_i8mf2(base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse8_v_i8m1( @@ -39,7 +39,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vlse8_v_i8m1(const int8_t *base, ptrdiff_t bstride, size_t vl) { - return vlse8_v_i8m1(base, bstride, vl); + return __riscv_vlse8_v_i8m1(base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse8_v_i8m2( @@ -48,7 +48,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m2_t test_vlse8_v_i8m2(const int8_t *base, ptrdiff_t bstride, size_t vl) { - return vlse8_v_i8m2(base, bstride, vl); + return __riscv_vlse8_v_i8m2(base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse8_v_i8m4( @@ -57,7 +57,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m4_t test_vlse8_v_i8m4(const int8_t *base, ptrdiff_t bstride, size_t vl) { - return vlse8_v_i8m4(base, bstride, vl); + return __riscv_vlse8_v_i8m4(base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse8_v_i8m8( @@ -66,7 +66,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m8_t test_vlse8_v_i8m8(const int8_t *base, ptrdiff_t bstride, size_t vl) { - return vlse8_v_i8m8(base, bstride, vl); + return __riscv_vlse8_v_i8m8(base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse8_v_u8mf8( @@ -75,7 +75,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf8_t test_vlse8_v_u8mf8(const uint8_t *base, ptrdiff_t bstride, size_t vl) { - return vlse8_v_u8mf8(base, bstride, vl); + return __riscv_vlse8_v_u8mf8(base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse8_v_u8mf4( @@ -84,7 +84,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf4_t test_vlse8_v_u8mf4(const uint8_t *base, ptrdiff_t bstride, size_t vl) { - return vlse8_v_u8mf4(base, bstride, vl); + return __riscv_vlse8_v_u8mf4(base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse8_v_u8mf2( @@ -93,7 +93,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf2_t test_vlse8_v_u8mf2(const uint8_t *base, ptrdiff_t bstride, size_t vl) { - return vlse8_v_u8mf2(base, bstride, vl); + return __riscv_vlse8_v_u8mf2(base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse8_v_u8m1( @@ -102,7 +102,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vlse8_v_u8m1(const uint8_t *base, ptrdiff_t bstride, size_t vl) { - return vlse8_v_u8m1(base, bstride, vl); + return __riscv_vlse8_v_u8m1(base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse8_v_u8m2( @@ -111,7 +111,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m2_t test_vlse8_v_u8m2(const uint8_t *base, ptrdiff_t bstride, size_t vl) { - return vlse8_v_u8m2(base, bstride, vl); + return __riscv_vlse8_v_u8m2(base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse8_v_u8m4( @@ -120,7 +120,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m4_t test_vlse8_v_u8m4(const uint8_t *base, ptrdiff_t bstride, size_t vl) { - return vlse8_v_u8m4(base, bstride, vl); + return __riscv_vlse8_v_u8m4(base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse8_v_u8m8( @@ -129,7 +129,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m8_t test_vlse8_v_u8m8(const uint8_t *base, ptrdiff_t bstride, size_t vl) { - return vlse8_v_u8m8(base, bstride, vl); + return __riscv_vlse8_v_u8m8(base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse8_v_i8mf8_m( @@ -138,7 +138,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vlse8_v_i8mf8_m(vbool64_t mask, const int8_t *base, ptrdiff_t bstride, size_t vl) { - return vlse8_v_i8mf8_m(mask, base, bstride, vl); + return __riscv_vlse8_v_i8mf8_m(mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse8_v_i8mf4_m( @@ -147,7 +147,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vlse8_v_i8mf4_m(vbool32_t mask, const int8_t *base, ptrdiff_t bstride, size_t vl) { - return vlse8_v_i8mf4_m(mask, base, bstride, vl); + return __riscv_vlse8_v_i8mf4_m(mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse8_v_i8mf2_m( @@ -156,7 +156,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vlse8_v_i8mf2_m(vbool16_t mask, const int8_t *base, ptrdiff_t bstride, size_t vl) { - return vlse8_v_i8mf2_m(mask, base, bstride, vl); + return __riscv_vlse8_v_i8mf2_m(mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse8_v_i8m1_m( @@ -165,7 +165,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vlse8_v_i8m1_m(vbool8_t mask, const int8_t *base, ptrdiff_t bstride, size_t vl) { - return vlse8_v_i8m1_m(mask, base, bstride, vl); + return __riscv_vlse8_v_i8m1_m(mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse8_v_i8m2_m( @@ -174,7 +174,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m2_t test_vlse8_v_i8m2_m(vbool4_t mask, const int8_t *base, ptrdiff_t bstride, size_t vl) { - return vlse8_v_i8m2_m(mask, base, bstride, vl); + return __riscv_vlse8_v_i8m2_m(mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse8_v_i8m4_m( @@ -183,7 +183,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m4_t test_vlse8_v_i8m4_m(vbool2_t mask, const int8_t *base, ptrdiff_t bstride, size_t vl) { - return vlse8_v_i8m4_m(mask, base, bstride, vl); + return __riscv_vlse8_v_i8m4_m(mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse8_v_i8m8_m( @@ -192,7 +192,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m8_t test_vlse8_v_i8m8_m(vbool1_t mask, const int8_t *base, ptrdiff_t bstride, size_t vl) { - return vlse8_v_i8m8_m(mask, base, bstride, vl); + return __riscv_vlse8_v_i8m8_m(mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse8_v_u8mf8_m( @@ -201,7 +201,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf8_t test_vlse8_v_u8mf8_m(vbool64_t mask, const uint8_t *base, ptrdiff_t bstride, size_t vl) { - return vlse8_v_u8mf8_m(mask, base, bstride, vl); + return __riscv_vlse8_v_u8mf8_m(mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse8_v_u8mf4_m( @@ -210,7 +210,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf4_t test_vlse8_v_u8mf4_m(vbool32_t mask, const uint8_t *base, ptrdiff_t bstride, size_t vl) { - return vlse8_v_u8mf4_m(mask, base, bstride, vl); + return __riscv_vlse8_v_u8mf4_m(mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse8_v_u8mf2_m( @@ -219,7 +219,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf2_t test_vlse8_v_u8mf2_m(vbool16_t mask, const uint8_t *base, ptrdiff_t bstride, size_t vl) { - return vlse8_v_u8mf2_m(mask, base, bstride, vl); + return __riscv_vlse8_v_u8mf2_m(mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse8_v_u8m1_m( @@ -228,7 +228,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vlse8_v_u8m1_m(vbool8_t mask, const uint8_t *base, ptrdiff_t bstride, size_t vl) { - return vlse8_v_u8m1_m(mask, base, bstride, vl); + return __riscv_vlse8_v_u8m1_m(mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse8_v_u8m2_m( @@ -237,7 +237,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m2_t test_vlse8_v_u8m2_m(vbool4_t mask, const uint8_t *base, ptrdiff_t bstride, size_t vl) { - return vlse8_v_u8m2_m(mask, base, bstride, vl); + return __riscv_vlse8_v_u8m2_m(mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse8_v_u8m4_m( @@ -246,7 +246,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m4_t test_vlse8_v_u8m4_m(vbool2_t mask, const uint8_t *base, ptrdiff_t bstride, size_t vl) { - return vlse8_v_u8m4_m(mask, base, bstride, vl); + return __riscv_vlse8_v_u8m4_m(mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlse8_v_u8m8_m( @@ -255,6 +255,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m8_t test_vlse8_v_u8m8_m(vbool1_t mask, const uint8_t *base, ptrdiff_t bstride, size_t vl) { - return vlse8_v_u8m8_m(mask, base, bstride, vl); + return __riscv_vlse8_v_u8m8_m(mask, base, bstride, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg2e16.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg2e16.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg2e16.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg2e16.c @@ -17,7 +17,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e16_v_f16mf4(vfloat16mf4_t *v0, vfloat16mf4_t *v1, const _Float16 *base, size_t vl) { - return vlseg2e16_v_f16mf4(v0, v1, base, vl); + return __riscv_vlseg2e16_v_f16mf4(v0, v1, base, vl); } // CHECK-RV64-LABEL: @test_vlseg2e16_v_f16mf2( @@ -30,7 +30,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e16_v_f16mf2(vfloat16mf2_t *v0, vfloat16mf2_t *v1, const _Float16 *base, size_t vl) { - return vlseg2e16_v_f16mf2(v0, v1, base, vl); + return __riscv_vlseg2e16_v_f16mf2(v0, v1, base, vl); } // CHECK-RV64-LABEL: @test_vlseg2e16_v_f16m1( @@ -43,7 +43,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e16_v_f16m1(vfloat16m1_t *v0, vfloat16m1_t *v1, const _Float16 *base, size_t vl) { - return vlseg2e16_v_f16m1(v0, v1, base, vl); + return __riscv_vlseg2e16_v_f16m1(v0, v1, base, vl); } // CHECK-RV64-LABEL: @test_vlseg2e16_v_f16m2( @@ -56,7 +56,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e16_v_f16m2(vfloat16m2_t *v0, vfloat16m2_t *v1, const _Float16 *base, size_t vl) { - return vlseg2e16_v_f16m2(v0, v1, base, vl); + return __riscv_vlseg2e16_v_f16m2(v0, v1, base, vl); } // CHECK-RV64-LABEL: @test_vlseg2e16_v_f16m4( @@ -69,7 +69,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e16_v_f16m4(vfloat16m4_t *v0, vfloat16m4_t *v1, const _Float16 *base, size_t vl) { - return vlseg2e16_v_f16m4(v0, v1, base, vl); + return __riscv_vlseg2e16_v_f16m4(v0, v1, base, vl); } // CHECK-RV64-LABEL: @test_vlseg2e16_v_i16mf4( @@ -82,7 +82,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e16_v_i16mf4(vint16mf4_t *v0, vint16mf4_t *v1, const int16_t *base, size_t vl) { - return vlseg2e16_v_i16mf4(v0, v1, base, vl); + return __riscv_vlseg2e16_v_i16mf4(v0, v1, base, vl); } // CHECK-RV64-LABEL: @test_vlseg2e16_v_i16mf2( @@ -95,7 +95,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e16_v_i16mf2(vint16mf2_t *v0, vint16mf2_t *v1, const int16_t *base, size_t vl) { - return vlseg2e16_v_i16mf2(v0, v1, base, vl); + return __riscv_vlseg2e16_v_i16mf2(v0, v1, base, vl); } // CHECK-RV64-LABEL: @test_vlseg2e16_v_i16m1( @@ -108,7 +108,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e16_v_i16m1(vint16m1_t *v0, vint16m1_t *v1, const int16_t *base, size_t vl) { - return vlseg2e16_v_i16m1(v0, v1, base, vl); + return __riscv_vlseg2e16_v_i16m1(v0, v1, base, vl); } // CHECK-RV64-LABEL: @test_vlseg2e16_v_i16m2( @@ -121,7 +121,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e16_v_i16m2(vint16m2_t *v0, vint16m2_t *v1, const int16_t *base, size_t vl) { - return vlseg2e16_v_i16m2(v0, v1, base, vl); + return __riscv_vlseg2e16_v_i16m2(v0, v1, base, vl); } // CHECK-RV64-LABEL: @test_vlseg2e16_v_i16m4( @@ -134,7 +134,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e16_v_i16m4(vint16m4_t *v0, vint16m4_t *v1, const int16_t *base, size_t vl) { - return vlseg2e16_v_i16m4(v0, v1, base, vl); + return __riscv_vlseg2e16_v_i16m4(v0, v1, base, vl); } // CHECK-RV64-LABEL: @test_vlseg2e16_v_u16mf4( @@ -147,7 +147,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e16_v_u16mf4(vuint16mf4_t *v0, vuint16mf4_t *v1, const uint16_t *base, size_t vl) { - return vlseg2e16_v_u16mf4(v0, v1, base, vl); + return __riscv_vlseg2e16_v_u16mf4(v0, v1, base, vl); } // CHECK-RV64-LABEL: @test_vlseg2e16_v_u16mf2( @@ -160,7 +160,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e16_v_u16mf2(vuint16mf2_t *v0, vuint16mf2_t *v1, const uint16_t *base, size_t vl) { - return vlseg2e16_v_u16mf2(v0, v1, base, vl); + return __riscv_vlseg2e16_v_u16mf2(v0, v1, base, vl); } // CHECK-RV64-LABEL: @test_vlseg2e16_v_u16m1( @@ -173,7 +173,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e16_v_u16m1(vuint16m1_t *v0, vuint16m1_t *v1, const uint16_t *base, size_t vl) { - return vlseg2e16_v_u16m1(v0, v1, base, vl); + return __riscv_vlseg2e16_v_u16m1(v0, v1, base, vl); } // CHECK-RV64-LABEL: @test_vlseg2e16_v_u16m2( @@ -186,7 +186,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e16_v_u16m2(vuint16m2_t *v0, vuint16m2_t *v1, const uint16_t *base, size_t vl) { - return vlseg2e16_v_u16m2(v0, v1, base, vl); + return __riscv_vlseg2e16_v_u16m2(v0, v1, base, vl); } // CHECK-RV64-LABEL: @test_vlseg2e16_v_u16m4( @@ -199,7 +199,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e16_v_u16m4(vuint16m4_t *v0, vuint16m4_t *v1, const uint16_t *base, size_t vl) { - return vlseg2e16_v_u16m4(v0, v1, base, vl); + return __riscv_vlseg2e16_v_u16m4(v0, v1, base, vl); } // CHECK-RV64-LABEL: @test_vlseg2e16_v_f16mf4_m( @@ -212,7 +212,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e16_v_f16mf4_m(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vbool64_t mask, const _Float16 *base, size_t vl) { - return vlseg2e16_v_f16mf4_m(v0, v1, mask, base, vl); + return __riscv_vlseg2e16_v_f16mf4_m(v0, v1, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg2e16_v_f16mf2_m( @@ -225,7 +225,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e16_v_f16mf2_m(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vbool32_t mask, const _Float16 *base, size_t vl) { - return vlseg2e16_v_f16mf2_m(v0, v1, mask, base, vl); + return __riscv_vlseg2e16_v_f16mf2_m(v0, v1, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg2e16_v_f16m1_m( @@ -238,7 +238,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e16_v_f16m1_m(vfloat16m1_t *v0, vfloat16m1_t *v1, vbool16_t mask, const _Float16 *base, size_t vl) { - return vlseg2e16_v_f16m1_m(v0, v1, mask, base, vl); + return __riscv_vlseg2e16_v_f16m1_m(v0, v1, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg2e16_v_f16m2_m( @@ -251,7 +251,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e16_v_f16m2_m(vfloat16m2_t *v0, vfloat16m2_t *v1, vbool8_t mask, const _Float16 *base, size_t vl) { - return vlseg2e16_v_f16m2_m(v0, v1, mask, base, vl); + return __riscv_vlseg2e16_v_f16m2_m(v0, v1, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg2e16_v_f16m4_m( @@ -264,7 +264,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e16_v_f16m4_m(vfloat16m4_t *v0, vfloat16m4_t *v1, vbool4_t mask, const _Float16 *base, size_t vl) { - return vlseg2e16_v_f16m4_m(v0, v1, mask, base, vl); + return __riscv_vlseg2e16_v_f16m4_m(v0, v1, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg2e16_v_i16mf4_m( @@ -277,7 +277,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e16_v_i16mf4_m(vint16mf4_t *v0, vint16mf4_t *v1, vbool64_t mask, const int16_t *base, size_t vl) { - return vlseg2e16_v_i16mf4_m(v0, v1, mask, base, vl); + return __riscv_vlseg2e16_v_i16mf4_m(v0, v1, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg2e16_v_i16mf2_m( @@ -290,7 +290,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e16_v_i16mf2_m(vint16mf2_t *v0, vint16mf2_t *v1, vbool32_t mask, const int16_t *base, size_t vl) { - return vlseg2e16_v_i16mf2_m(v0, v1, mask, base, vl); + return __riscv_vlseg2e16_v_i16mf2_m(v0, v1, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg2e16_v_i16m1_m( @@ -303,7 +303,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e16_v_i16m1_m(vint16m1_t *v0, vint16m1_t *v1, vbool16_t mask, const int16_t *base, size_t vl) { - return vlseg2e16_v_i16m1_m(v0, v1, mask, base, vl); + return __riscv_vlseg2e16_v_i16m1_m(v0, v1, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg2e16_v_i16m2_m( @@ -316,7 +316,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e16_v_i16m2_m(vint16m2_t *v0, vint16m2_t *v1, vbool8_t mask, const int16_t *base, size_t vl) { - return vlseg2e16_v_i16m2_m(v0, v1, mask, base, vl); + return __riscv_vlseg2e16_v_i16m2_m(v0, v1, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg2e16_v_i16m4_m( @@ -329,7 +329,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e16_v_i16m4_m(vint16m4_t *v0, vint16m4_t *v1, vbool4_t mask, const int16_t *base, size_t vl) { - return vlseg2e16_v_i16m4_m(v0, v1, mask, base, vl); + return __riscv_vlseg2e16_v_i16m4_m(v0, v1, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg2e16_v_u16mf4_m( @@ -342,7 +342,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e16_v_u16mf4_m(vuint16mf4_t *v0, vuint16mf4_t *v1, vbool64_t mask, const uint16_t *base, size_t vl) { - return vlseg2e16_v_u16mf4_m(v0, v1, mask, base, vl); + return __riscv_vlseg2e16_v_u16mf4_m(v0, v1, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg2e16_v_u16mf2_m( @@ -355,7 +355,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e16_v_u16mf2_m(vuint16mf2_t *v0, vuint16mf2_t *v1, vbool32_t mask, const uint16_t *base, size_t vl) { - return vlseg2e16_v_u16mf2_m(v0, v1, mask, base, vl); + return __riscv_vlseg2e16_v_u16mf2_m(v0, v1, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg2e16_v_u16m1_m( @@ -368,7 +368,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e16_v_u16m1_m(vuint16m1_t *v0, vuint16m1_t *v1, vbool16_t mask, const uint16_t *base, size_t vl) { - return vlseg2e16_v_u16m1_m(v0, v1, mask, base, vl); + return __riscv_vlseg2e16_v_u16m1_m(v0, v1, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg2e16_v_u16m2_m( @@ -381,7 +381,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e16_v_u16m2_m(vuint16m2_t *v0, vuint16m2_t *v1, vbool8_t mask, const uint16_t *base, size_t vl) { - return vlseg2e16_v_u16m2_m(v0, v1, mask, base, vl); + return __riscv_vlseg2e16_v_u16m2_m(v0, v1, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg2e16_v_u16m4_m( @@ -394,6 +394,6 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e16_v_u16m4_m(vuint16m4_t *v0, vuint16m4_t *v1, vbool4_t mask, const uint16_t *base, size_t vl) { - return vlseg2e16_v_u16m4_m(v0, v1, mask, base, vl); + return __riscv_vlseg2e16_v_u16m4_m(v0, v1, mask, base, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg2e16ff.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg2e16ff.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg2e16ff.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg2e16ff.c @@ -19,7 +19,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e16ff_v_f16mf4(vfloat16mf4_t *v0, vfloat16mf4_t *v1, const _Float16 *base, size_t *new_vl, size_t vl) { - return vlseg2e16ff_v_f16mf4(v0, v1, base, new_vl, vl); + return __riscv_vlseg2e16ff_v_f16mf4(v0, v1, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg2e16ff_v_f16mf2( @@ -34,7 +34,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e16ff_v_f16mf2(vfloat16mf2_t *v0, vfloat16mf2_t *v1, const _Float16 *base, size_t *new_vl, size_t vl) { - return vlseg2e16ff_v_f16mf2(v0, v1, base, new_vl, vl); + return __riscv_vlseg2e16ff_v_f16mf2(v0, v1, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg2e16ff_v_f16m1( @@ -49,7 +49,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e16ff_v_f16m1(vfloat16m1_t *v0, vfloat16m1_t *v1, const _Float16 *base, size_t *new_vl, size_t vl) { - return vlseg2e16ff_v_f16m1(v0, v1, base, new_vl, vl); + return __riscv_vlseg2e16ff_v_f16m1(v0, v1, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg2e16ff_v_f16m2( @@ -64,7 +64,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e16ff_v_f16m2(vfloat16m2_t *v0, vfloat16m2_t *v1, const _Float16 *base, size_t *new_vl, size_t vl) { - return vlseg2e16ff_v_f16m2(v0, v1, base, new_vl, vl); + return __riscv_vlseg2e16ff_v_f16m2(v0, v1, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg2e16ff_v_f16m4( @@ -79,7 +79,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e16ff_v_f16m4(vfloat16m4_t *v0, vfloat16m4_t *v1, const _Float16 *base, size_t *new_vl, size_t vl) { - return vlseg2e16ff_v_f16m4(v0, v1, base, new_vl, vl); + return __riscv_vlseg2e16ff_v_f16m4(v0, v1, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg2e16ff_v_i16mf4( @@ -94,7 +94,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e16ff_v_i16mf4(vint16mf4_t *v0, vint16mf4_t *v1, const int16_t *base, size_t *new_vl, size_t vl) { - return vlseg2e16ff_v_i16mf4(v0, v1, base, new_vl, vl); + return __riscv_vlseg2e16ff_v_i16mf4(v0, v1, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg2e16ff_v_i16mf2( @@ -109,7 +109,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e16ff_v_i16mf2(vint16mf2_t *v0, vint16mf2_t *v1, const int16_t *base, size_t *new_vl, size_t vl) { - return vlseg2e16ff_v_i16mf2(v0, v1, base, new_vl, vl); + return __riscv_vlseg2e16ff_v_i16mf2(v0, v1, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg2e16ff_v_i16m1( @@ -124,7 +124,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e16ff_v_i16m1(vint16m1_t *v0, vint16m1_t *v1, const int16_t *base, size_t *new_vl, size_t vl) { - return vlseg2e16ff_v_i16m1(v0, v1, base, new_vl, vl); + return __riscv_vlseg2e16ff_v_i16m1(v0, v1, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg2e16ff_v_i16m2( @@ -139,7 +139,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e16ff_v_i16m2(vint16m2_t *v0, vint16m2_t *v1, const int16_t *base, size_t *new_vl, size_t vl) { - return vlseg2e16ff_v_i16m2(v0, v1, base, new_vl, vl); + return __riscv_vlseg2e16ff_v_i16m2(v0, v1, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg2e16ff_v_i16m4( @@ -154,7 +154,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e16ff_v_i16m4(vint16m4_t *v0, vint16m4_t *v1, const int16_t *base, size_t *new_vl, size_t vl) { - return vlseg2e16ff_v_i16m4(v0, v1, base, new_vl, vl); + return __riscv_vlseg2e16ff_v_i16m4(v0, v1, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg2e16ff_v_u16mf4( @@ -169,7 +169,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e16ff_v_u16mf4(vuint16mf4_t *v0, vuint16mf4_t *v1, const uint16_t *base, size_t *new_vl, size_t vl) { - return vlseg2e16ff_v_u16mf4(v0, v1, base, new_vl, vl); + return __riscv_vlseg2e16ff_v_u16mf4(v0, v1, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg2e16ff_v_u16mf2( @@ -184,7 +184,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e16ff_v_u16mf2(vuint16mf2_t *v0, vuint16mf2_t *v1, const uint16_t *base, size_t *new_vl, size_t vl) { - return vlseg2e16ff_v_u16mf2(v0, v1, base, new_vl, vl); + return __riscv_vlseg2e16ff_v_u16mf2(v0, v1, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg2e16ff_v_u16m1( @@ -199,7 +199,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e16ff_v_u16m1(vuint16m1_t *v0, vuint16m1_t *v1, const uint16_t *base, size_t *new_vl, size_t vl) { - return vlseg2e16ff_v_u16m1(v0, v1, base, new_vl, vl); + return __riscv_vlseg2e16ff_v_u16m1(v0, v1, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg2e16ff_v_u16m2( @@ -214,7 +214,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e16ff_v_u16m2(vuint16m2_t *v0, vuint16m2_t *v1, const uint16_t *base, size_t *new_vl, size_t vl) { - return vlseg2e16ff_v_u16m2(v0, v1, base, new_vl, vl); + return __riscv_vlseg2e16ff_v_u16m2(v0, v1, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg2e16ff_v_u16m4( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e16ff_v_u16m4(vuint16m4_t *v0, vuint16m4_t *v1, const uint16_t *base, size_t *new_vl, size_t vl) { - return vlseg2e16ff_v_u16m4(v0, v1, base, new_vl, vl); + return __riscv_vlseg2e16ff_v_u16m4(v0, v1, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg2e16ff_v_f16mf4_m( @@ -244,7 +244,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e16ff_v_f16mf4_m(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vbool64_t mask, const _Float16 *base, size_t *new_vl, size_t vl) { - return vlseg2e16ff_v_f16mf4_m(v0, v1, mask, base, new_vl, vl); + return __riscv_vlseg2e16ff_v_f16mf4_m(v0, v1, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg2e16ff_v_f16mf2_m( @@ -259,7 +259,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e16ff_v_f16mf2_m(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vbool32_t mask, const _Float16 *base, size_t *new_vl, size_t vl) { - return vlseg2e16ff_v_f16mf2_m(v0, v1, mask, base, new_vl, vl); + return __riscv_vlseg2e16ff_v_f16mf2_m(v0, v1, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg2e16ff_v_f16m1_m( @@ -274,7 +274,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e16ff_v_f16m1_m(vfloat16m1_t *v0, vfloat16m1_t *v1, vbool16_t mask, const _Float16 *base, size_t *new_vl, size_t vl) { - return vlseg2e16ff_v_f16m1_m(v0, v1, mask, base, new_vl, vl); + return __riscv_vlseg2e16ff_v_f16m1_m(v0, v1, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg2e16ff_v_f16m2_m( @@ -289,7 +289,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e16ff_v_f16m2_m(vfloat16m2_t *v0, vfloat16m2_t *v1, vbool8_t mask, const _Float16 *base, size_t *new_vl, size_t vl) { - return vlseg2e16ff_v_f16m2_m(v0, v1, mask, base, new_vl, vl); + return __riscv_vlseg2e16ff_v_f16m2_m(v0, v1, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg2e16ff_v_f16m4_m( @@ -304,7 +304,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e16ff_v_f16m4_m(vfloat16m4_t *v0, vfloat16m4_t *v1, vbool4_t mask, const _Float16 *base, size_t *new_vl, size_t vl) { - return vlseg2e16ff_v_f16m4_m(v0, v1, mask, base, new_vl, vl); + return __riscv_vlseg2e16ff_v_f16m4_m(v0, v1, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg2e16ff_v_i16mf4_m( @@ -319,7 +319,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e16ff_v_i16mf4_m(vint16mf4_t *v0, vint16mf4_t *v1, vbool64_t mask, const int16_t *base, size_t *new_vl, size_t vl) { - return vlseg2e16ff_v_i16mf4_m(v0, v1, mask, base, new_vl, vl); + return __riscv_vlseg2e16ff_v_i16mf4_m(v0, v1, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg2e16ff_v_i16mf2_m( @@ -334,7 +334,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e16ff_v_i16mf2_m(vint16mf2_t *v0, vint16mf2_t *v1, vbool32_t mask, const int16_t *base, size_t *new_vl, size_t vl) { - return vlseg2e16ff_v_i16mf2_m(v0, v1, mask, base, new_vl, vl); + return __riscv_vlseg2e16ff_v_i16mf2_m(v0, v1, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg2e16ff_v_i16m1_m( @@ -349,7 +349,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e16ff_v_i16m1_m(vint16m1_t *v0, vint16m1_t *v1, vbool16_t mask, const int16_t *base, size_t *new_vl, size_t vl) { - return vlseg2e16ff_v_i16m1_m(v0, v1, mask, base, new_vl, vl); + return __riscv_vlseg2e16ff_v_i16m1_m(v0, v1, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg2e16ff_v_i16m2_m( @@ -364,7 +364,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e16ff_v_i16m2_m(vint16m2_t *v0, vint16m2_t *v1, vbool8_t mask, const int16_t *base, size_t *new_vl, size_t vl) { - return vlseg2e16ff_v_i16m2_m(v0, v1, mask, base, new_vl, vl); + return __riscv_vlseg2e16ff_v_i16m2_m(v0, v1, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg2e16ff_v_i16m4_m( @@ -379,7 +379,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e16ff_v_i16m4_m(vint16m4_t *v0, vint16m4_t *v1, vbool4_t mask, const int16_t *base, size_t *new_vl, size_t vl) { - return vlseg2e16ff_v_i16m4_m(v0, v1, mask, base, new_vl, vl); + return __riscv_vlseg2e16ff_v_i16m4_m(v0, v1, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg2e16ff_v_u16mf4_m( @@ -394,7 +394,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e16ff_v_u16mf4_m(vuint16mf4_t *v0, vuint16mf4_t *v1, vbool64_t mask, const uint16_t *base, size_t *new_vl, size_t vl) { - return vlseg2e16ff_v_u16mf4_m(v0, v1, mask, base, new_vl, vl); + return __riscv_vlseg2e16ff_v_u16mf4_m(v0, v1, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg2e16ff_v_u16mf2_m( @@ -409,7 +409,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e16ff_v_u16mf2_m(vuint16mf2_t *v0, vuint16mf2_t *v1, vbool32_t mask, const uint16_t *base, size_t *new_vl, size_t vl) { - return vlseg2e16ff_v_u16mf2_m(v0, v1, mask, base, new_vl, vl); + return __riscv_vlseg2e16ff_v_u16mf2_m(v0, v1, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg2e16ff_v_u16m1_m( @@ -424,7 +424,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e16ff_v_u16m1_m(vuint16m1_t *v0, vuint16m1_t *v1, vbool16_t mask, const uint16_t *base, size_t *new_vl, size_t vl) { - return vlseg2e16ff_v_u16m1_m(v0, v1, mask, base, new_vl, vl); + return __riscv_vlseg2e16ff_v_u16m1_m(v0, v1, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg2e16ff_v_u16m2_m( @@ -439,7 +439,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e16ff_v_u16m2_m(vuint16m2_t *v0, vuint16m2_t *v1, vbool8_t mask, const uint16_t *base, size_t *new_vl, size_t vl) { - return vlseg2e16ff_v_u16m2_m(v0, v1, mask, base, new_vl, vl); + return __riscv_vlseg2e16ff_v_u16m2_m(v0, v1, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg2e16ff_v_u16m4_m( @@ -454,6 +454,6 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e16ff_v_u16m4_m(vuint16m4_t *v0, vuint16m4_t *v1, vbool4_t mask, const uint16_t *base, size_t *new_vl, size_t vl) { - return vlseg2e16ff_v_u16m4_m(v0, v1, mask, base, new_vl, vl); + return __riscv_vlseg2e16ff_v_u16m4_m(v0, v1, mask, base, new_vl, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg2e32.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg2e32.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg2e32.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg2e32.c @@ -17,7 +17,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e32_v_f32mf2(vfloat32mf2_t *v0, vfloat32mf2_t *v1, const float *base, size_t vl) { - return vlseg2e32_v_f32mf2(v0, v1, base, vl); + return __riscv_vlseg2e32_v_f32mf2(v0, v1, base, vl); } // CHECK-RV64-LABEL: @test_vlseg2e32_v_f32m1( @@ -30,7 +30,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e32_v_f32m1(vfloat32m1_t *v0, vfloat32m1_t *v1, const float *base, size_t vl) { - return vlseg2e32_v_f32m1(v0, v1, base, vl); + return __riscv_vlseg2e32_v_f32m1(v0, v1, base, vl); } // CHECK-RV64-LABEL: @test_vlseg2e32_v_f32m2( @@ -43,7 +43,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e32_v_f32m2(vfloat32m2_t *v0, vfloat32m2_t *v1, const float *base, size_t vl) { - return vlseg2e32_v_f32m2(v0, v1, base, vl); + return __riscv_vlseg2e32_v_f32m2(v0, v1, base, vl); } // CHECK-RV64-LABEL: @test_vlseg2e32_v_f32m4( @@ -56,7 +56,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e32_v_f32m4(vfloat32m4_t *v0, vfloat32m4_t *v1, const float *base, size_t vl) { - return vlseg2e32_v_f32m4(v0, v1, base, vl); + return __riscv_vlseg2e32_v_f32m4(v0, v1, base, vl); } // CHECK-RV64-LABEL: @test_vlseg2e32_v_i32mf2( @@ -69,7 +69,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e32_v_i32mf2(vint32mf2_t *v0, vint32mf2_t *v1, const int32_t *base, size_t vl) { - return vlseg2e32_v_i32mf2(v0, v1, base, vl); + return __riscv_vlseg2e32_v_i32mf2(v0, v1, base, vl); } // CHECK-RV64-LABEL: @test_vlseg2e32_v_i32m1( @@ -82,7 +82,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e32_v_i32m1(vint32m1_t *v0, vint32m1_t *v1, const int32_t *base, size_t vl) { - return vlseg2e32_v_i32m1(v0, v1, base, vl); + return __riscv_vlseg2e32_v_i32m1(v0, v1, base, vl); } // CHECK-RV64-LABEL: @test_vlseg2e32_v_i32m2( @@ -95,7 +95,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e32_v_i32m2(vint32m2_t *v0, vint32m2_t *v1, const int32_t *base, size_t vl) { - return vlseg2e32_v_i32m2(v0, v1, base, vl); + return __riscv_vlseg2e32_v_i32m2(v0, v1, base, vl); } // CHECK-RV64-LABEL: @test_vlseg2e32_v_i32m4( @@ -108,7 +108,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e32_v_i32m4(vint32m4_t *v0, vint32m4_t *v1, const int32_t *base, size_t vl) { - return vlseg2e32_v_i32m4(v0, v1, base, vl); + return __riscv_vlseg2e32_v_i32m4(v0, v1, base, vl); } // CHECK-RV64-LABEL: @test_vlseg2e32_v_u32mf2( @@ -121,7 +121,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e32_v_u32mf2(vuint32mf2_t *v0, vuint32mf2_t *v1, const uint32_t *base, size_t vl) { - return vlseg2e32_v_u32mf2(v0, v1, base, vl); + return __riscv_vlseg2e32_v_u32mf2(v0, v1, base, vl); } // CHECK-RV64-LABEL: @test_vlseg2e32_v_u32m1( @@ -134,7 +134,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e32_v_u32m1(vuint32m1_t *v0, vuint32m1_t *v1, const uint32_t *base, size_t vl) { - return vlseg2e32_v_u32m1(v0, v1, base, vl); + return __riscv_vlseg2e32_v_u32m1(v0, v1, base, vl); } // CHECK-RV64-LABEL: @test_vlseg2e32_v_u32m2( @@ -147,7 +147,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e32_v_u32m2(vuint32m2_t *v0, vuint32m2_t *v1, const uint32_t *base, size_t vl) { - return vlseg2e32_v_u32m2(v0, v1, base, vl); + return __riscv_vlseg2e32_v_u32m2(v0, v1, base, vl); } // CHECK-RV64-LABEL: @test_vlseg2e32_v_u32m4( @@ -160,7 +160,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e32_v_u32m4(vuint32m4_t *v0, vuint32m4_t *v1, const uint32_t *base, size_t vl) { - return vlseg2e32_v_u32m4(v0, v1, base, vl); + return __riscv_vlseg2e32_v_u32m4(v0, v1, base, vl); } // CHECK-RV64-LABEL: @test_vlseg2e32_v_f32mf2_m( @@ -173,7 +173,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e32_v_f32mf2_m(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vbool64_t mask, const float *base, size_t vl) { - return vlseg2e32_v_f32mf2_m(v0, v1, mask, base, vl); + return __riscv_vlseg2e32_v_f32mf2_m(v0, v1, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg2e32_v_f32m1_m( @@ -186,7 +186,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e32_v_f32m1_m(vfloat32m1_t *v0, vfloat32m1_t *v1, vbool32_t mask, const float *base, size_t vl) { - return vlseg2e32_v_f32m1_m(v0, v1, mask, base, vl); + return __riscv_vlseg2e32_v_f32m1_m(v0, v1, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg2e32_v_f32m2_m( @@ -199,7 +199,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e32_v_f32m2_m(vfloat32m2_t *v0, vfloat32m2_t *v1, vbool16_t mask, const float *base, size_t vl) { - return vlseg2e32_v_f32m2_m(v0, v1, mask, base, vl); + return __riscv_vlseg2e32_v_f32m2_m(v0, v1, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg2e32_v_f32m4_m( @@ -212,7 +212,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e32_v_f32m4_m(vfloat32m4_t *v0, vfloat32m4_t *v1, vbool8_t mask, const float *base, size_t vl) { - return vlseg2e32_v_f32m4_m(v0, v1, mask, base, vl); + return __riscv_vlseg2e32_v_f32m4_m(v0, v1, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg2e32_v_i32mf2_m( @@ -225,7 +225,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e32_v_i32mf2_m(vint32mf2_t *v0, vint32mf2_t *v1, vbool64_t mask, const int32_t *base, size_t vl) { - return vlseg2e32_v_i32mf2_m(v0, v1, mask, base, vl); + return __riscv_vlseg2e32_v_i32mf2_m(v0, v1, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg2e32_v_i32m1_m( @@ -238,7 +238,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e32_v_i32m1_m(vint32m1_t *v0, vint32m1_t *v1, vbool32_t mask, const int32_t *base, size_t vl) { - return vlseg2e32_v_i32m1_m(v0, v1, mask, base, vl); + return __riscv_vlseg2e32_v_i32m1_m(v0, v1, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg2e32_v_i32m2_m( @@ -251,7 +251,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e32_v_i32m2_m(vint32m2_t *v0, vint32m2_t *v1, vbool16_t mask, const int32_t *base, size_t vl) { - return vlseg2e32_v_i32m2_m(v0, v1, mask, base, vl); + return __riscv_vlseg2e32_v_i32m2_m(v0, v1, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg2e32_v_i32m4_m( @@ -264,7 +264,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e32_v_i32m4_m(vint32m4_t *v0, vint32m4_t *v1, vbool8_t mask, const int32_t *base, size_t vl) { - return vlseg2e32_v_i32m4_m(v0, v1, mask, base, vl); + return __riscv_vlseg2e32_v_i32m4_m(v0, v1, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg2e32_v_u32mf2_m( @@ -277,7 +277,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e32_v_u32mf2_m(vuint32mf2_t *v0, vuint32mf2_t *v1, vbool64_t mask, const uint32_t *base, size_t vl) { - return vlseg2e32_v_u32mf2_m(v0, v1, mask, base, vl); + return __riscv_vlseg2e32_v_u32mf2_m(v0, v1, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg2e32_v_u32m1_m( @@ -290,7 +290,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e32_v_u32m1_m(vuint32m1_t *v0, vuint32m1_t *v1, vbool32_t mask, const uint32_t *base, size_t vl) { - return vlseg2e32_v_u32m1_m(v0, v1, mask, base, vl); + return __riscv_vlseg2e32_v_u32m1_m(v0, v1, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg2e32_v_u32m2_m( @@ -303,7 +303,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e32_v_u32m2_m(vuint32m2_t *v0, vuint32m2_t *v1, vbool16_t mask, const uint32_t *base, size_t vl) { - return vlseg2e32_v_u32m2_m(v0, v1, mask, base, vl); + return __riscv_vlseg2e32_v_u32m2_m(v0, v1, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg2e32_v_u32m4_m( @@ -316,6 +316,6 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e32_v_u32m4_m(vuint32m4_t *v0, vuint32m4_t *v1, vbool8_t mask, const uint32_t *base, size_t vl) { - return vlseg2e32_v_u32m4_m(v0, v1, mask, base, vl); + return __riscv_vlseg2e32_v_u32m4_m(v0, v1, mask, base, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg2e32ff.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg2e32ff.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg2e32ff.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg2e32ff.c @@ -19,7 +19,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e32ff_v_f32mf2(vfloat32mf2_t *v0, vfloat32mf2_t *v1, const float *base, size_t *new_vl, size_t vl) { - return vlseg2e32ff_v_f32mf2(v0, v1, base, new_vl, vl); + return __riscv_vlseg2e32ff_v_f32mf2(v0, v1, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg2e32ff_v_f32m1( @@ -34,7 +34,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e32ff_v_f32m1(vfloat32m1_t *v0, vfloat32m1_t *v1, const float *base, size_t *new_vl, size_t vl) { - return vlseg2e32ff_v_f32m1(v0, v1, base, new_vl, vl); + return __riscv_vlseg2e32ff_v_f32m1(v0, v1, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg2e32ff_v_f32m2( @@ -49,7 +49,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e32ff_v_f32m2(vfloat32m2_t *v0, vfloat32m2_t *v1, const float *base, size_t *new_vl, size_t vl) { - return vlseg2e32ff_v_f32m2(v0, v1, base, new_vl, vl); + return __riscv_vlseg2e32ff_v_f32m2(v0, v1, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg2e32ff_v_f32m4( @@ -64,7 +64,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e32ff_v_f32m4(vfloat32m4_t *v0, vfloat32m4_t *v1, const float *base, size_t *new_vl, size_t vl) { - return vlseg2e32ff_v_f32m4(v0, v1, base, new_vl, vl); + return __riscv_vlseg2e32ff_v_f32m4(v0, v1, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg2e32ff_v_i32mf2( @@ -79,7 +79,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e32ff_v_i32mf2(vint32mf2_t *v0, vint32mf2_t *v1, const int32_t *base, size_t *new_vl, size_t vl) { - return vlseg2e32ff_v_i32mf2(v0, v1, base, new_vl, vl); + return __riscv_vlseg2e32ff_v_i32mf2(v0, v1, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg2e32ff_v_i32m1( @@ -94,7 +94,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e32ff_v_i32m1(vint32m1_t *v0, vint32m1_t *v1, const int32_t *base, size_t *new_vl, size_t vl) { - return vlseg2e32ff_v_i32m1(v0, v1, base, new_vl, vl); + return __riscv_vlseg2e32ff_v_i32m1(v0, v1, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg2e32ff_v_i32m2( @@ -109,7 +109,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e32ff_v_i32m2(vint32m2_t *v0, vint32m2_t *v1, const int32_t *base, size_t *new_vl, size_t vl) { - return vlseg2e32ff_v_i32m2(v0, v1, base, new_vl, vl); + return __riscv_vlseg2e32ff_v_i32m2(v0, v1, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg2e32ff_v_i32m4( @@ -124,7 +124,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e32ff_v_i32m4(vint32m4_t *v0, vint32m4_t *v1, const int32_t *base, size_t *new_vl, size_t vl) { - return vlseg2e32ff_v_i32m4(v0, v1, base, new_vl, vl); + return __riscv_vlseg2e32ff_v_i32m4(v0, v1, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg2e32ff_v_u32mf2( @@ -139,7 +139,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e32ff_v_u32mf2(vuint32mf2_t *v0, vuint32mf2_t *v1, const uint32_t *base, size_t *new_vl, size_t vl) { - return vlseg2e32ff_v_u32mf2(v0, v1, base, new_vl, vl); + return __riscv_vlseg2e32ff_v_u32mf2(v0, v1, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg2e32ff_v_u32m1( @@ -154,7 +154,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e32ff_v_u32m1(vuint32m1_t *v0, vuint32m1_t *v1, const uint32_t *base, size_t *new_vl, size_t vl) { - return vlseg2e32ff_v_u32m1(v0, v1, base, new_vl, vl); + return __riscv_vlseg2e32ff_v_u32m1(v0, v1, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg2e32ff_v_u32m2( @@ -169,7 +169,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e32ff_v_u32m2(vuint32m2_t *v0, vuint32m2_t *v1, const uint32_t *base, size_t *new_vl, size_t vl) { - return vlseg2e32ff_v_u32m2(v0, v1, base, new_vl, vl); + return __riscv_vlseg2e32ff_v_u32m2(v0, v1, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg2e32ff_v_u32m4( @@ -184,7 +184,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e32ff_v_u32m4(vuint32m4_t *v0, vuint32m4_t *v1, const uint32_t *base, size_t *new_vl, size_t vl) { - return vlseg2e32ff_v_u32m4(v0, v1, base, new_vl, vl); + return __riscv_vlseg2e32ff_v_u32m4(v0, v1, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg2e32ff_v_f32mf2_m( @@ -199,7 +199,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e32ff_v_f32mf2_m(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vbool64_t mask, const float *base, size_t *new_vl, size_t vl) { - return vlseg2e32ff_v_f32mf2_m(v0, v1, mask, base, new_vl, vl); + return __riscv_vlseg2e32ff_v_f32mf2_m(v0, v1, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg2e32ff_v_f32m1_m( @@ -214,7 +214,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e32ff_v_f32m1_m(vfloat32m1_t *v0, vfloat32m1_t *v1, vbool32_t mask, const float *base, size_t *new_vl, size_t vl) { - return vlseg2e32ff_v_f32m1_m(v0, v1, mask, base, new_vl, vl); + return __riscv_vlseg2e32ff_v_f32m1_m(v0, v1, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg2e32ff_v_f32m2_m( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e32ff_v_f32m2_m(vfloat32m2_t *v0, vfloat32m2_t *v1, vbool16_t mask, const float *base, size_t *new_vl, size_t vl) { - return vlseg2e32ff_v_f32m2_m(v0, v1, mask, base, new_vl, vl); + return __riscv_vlseg2e32ff_v_f32m2_m(v0, v1, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg2e32ff_v_f32m4_m( @@ -244,7 +244,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e32ff_v_f32m4_m(vfloat32m4_t *v0, vfloat32m4_t *v1, vbool8_t mask, const float *base, size_t *new_vl, size_t vl) { - return vlseg2e32ff_v_f32m4_m(v0, v1, mask, base, new_vl, vl); + return __riscv_vlseg2e32ff_v_f32m4_m(v0, v1, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg2e32ff_v_i32mf2_m( @@ -259,7 +259,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e32ff_v_i32mf2_m(vint32mf2_t *v0, vint32mf2_t *v1, vbool64_t mask, const int32_t *base, size_t *new_vl, size_t vl) { - return vlseg2e32ff_v_i32mf2_m(v0, v1, mask, base, new_vl, vl); + return __riscv_vlseg2e32ff_v_i32mf2_m(v0, v1, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg2e32ff_v_i32m1_m( @@ -274,7 +274,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e32ff_v_i32m1_m(vint32m1_t *v0, vint32m1_t *v1, vbool32_t mask, const int32_t *base, size_t *new_vl, size_t vl) { - return vlseg2e32ff_v_i32m1_m(v0, v1, mask, base, new_vl, vl); + return __riscv_vlseg2e32ff_v_i32m1_m(v0, v1, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg2e32ff_v_i32m2_m( @@ -289,7 +289,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e32ff_v_i32m2_m(vint32m2_t *v0, vint32m2_t *v1, vbool16_t mask, const int32_t *base, size_t *new_vl, size_t vl) { - return vlseg2e32ff_v_i32m2_m(v0, v1, mask, base, new_vl, vl); + return __riscv_vlseg2e32ff_v_i32m2_m(v0, v1, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg2e32ff_v_i32m4_m( @@ -304,7 +304,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e32ff_v_i32m4_m(vint32m4_t *v0, vint32m4_t *v1, vbool8_t mask, const int32_t *base, size_t *new_vl, size_t vl) { - return vlseg2e32ff_v_i32m4_m(v0, v1, mask, base, new_vl, vl); + return __riscv_vlseg2e32ff_v_i32m4_m(v0, v1, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg2e32ff_v_u32mf2_m( @@ -319,7 +319,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e32ff_v_u32mf2_m(vuint32mf2_t *v0, vuint32mf2_t *v1, vbool64_t mask, const uint32_t *base, size_t *new_vl, size_t vl) { - return vlseg2e32ff_v_u32mf2_m(v0, v1, mask, base, new_vl, vl); + return __riscv_vlseg2e32ff_v_u32mf2_m(v0, v1, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg2e32ff_v_u32m1_m( @@ -334,7 +334,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e32ff_v_u32m1_m(vuint32m1_t *v0, vuint32m1_t *v1, vbool32_t mask, const uint32_t *base, size_t *new_vl, size_t vl) { - return vlseg2e32ff_v_u32m1_m(v0, v1, mask, base, new_vl, vl); + return __riscv_vlseg2e32ff_v_u32m1_m(v0, v1, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg2e32ff_v_u32m2_m( @@ -349,7 +349,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e32ff_v_u32m2_m(vuint32m2_t *v0, vuint32m2_t *v1, vbool16_t mask, const uint32_t *base, size_t *new_vl, size_t vl) { - return vlseg2e32ff_v_u32m2_m(v0, v1, mask, base, new_vl, vl); + return __riscv_vlseg2e32ff_v_u32m2_m(v0, v1, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg2e32ff_v_u32m4_m( @@ -364,6 +364,6 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e32ff_v_u32m4_m(vuint32m4_t *v0, vuint32m4_t *v1, vbool8_t mask, const uint32_t *base, size_t *new_vl, size_t vl) { - return vlseg2e32ff_v_u32m4_m(v0, v1, mask, base, new_vl, vl); + return __riscv_vlseg2e32ff_v_u32m4_m(v0, v1, mask, base, new_vl, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg2e64.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg2e64.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg2e64.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg2e64.c @@ -17,7 +17,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e64_v_f64m1(vfloat64m1_t *v0, vfloat64m1_t *v1, const double *base, size_t vl) { - return vlseg2e64_v_f64m1(v0, v1, base, vl); + return __riscv_vlseg2e64_v_f64m1(v0, v1, base, vl); } // CHECK-RV64-LABEL: @test_vlseg2e64_v_f64m2( @@ -30,7 +30,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e64_v_f64m2(vfloat64m2_t *v0, vfloat64m2_t *v1, const double *base, size_t vl) { - return vlseg2e64_v_f64m2(v0, v1, base, vl); + return __riscv_vlseg2e64_v_f64m2(v0, v1, base, vl); } // CHECK-RV64-LABEL: @test_vlseg2e64_v_f64m4( @@ -43,7 +43,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e64_v_f64m4(vfloat64m4_t *v0, vfloat64m4_t *v1, const double *base, size_t vl) { - return vlseg2e64_v_f64m4(v0, v1, base, vl); + return __riscv_vlseg2e64_v_f64m4(v0, v1, base, vl); } // CHECK-RV64-LABEL: @test_vlseg2e64_v_i64m1( @@ -56,7 +56,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e64_v_i64m1(vint64m1_t *v0, vint64m1_t *v1, const int64_t *base, size_t vl) { - return vlseg2e64_v_i64m1(v0, v1, base, vl); + return __riscv_vlseg2e64_v_i64m1(v0, v1, base, vl); } // CHECK-RV64-LABEL: @test_vlseg2e64_v_i64m2( @@ -69,7 +69,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e64_v_i64m2(vint64m2_t *v0, vint64m2_t *v1, const int64_t *base, size_t vl) { - return vlseg2e64_v_i64m2(v0, v1, base, vl); + return __riscv_vlseg2e64_v_i64m2(v0, v1, base, vl); } // CHECK-RV64-LABEL: @test_vlseg2e64_v_i64m4( @@ -82,7 +82,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e64_v_i64m4(vint64m4_t *v0, vint64m4_t *v1, const int64_t *base, size_t vl) { - return vlseg2e64_v_i64m4(v0, v1, base, vl); + return __riscv_vlseg2e64_v_i64m4(v0, v1, base, vl); } // CHECK-RV64-LABEL: @test_vlseg2e64_v_u64m1( @@ -95,7 +95,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e64_v_u64m1(vuint64m1_t *v0, vuint64m1_t *v1, const uint64_t *base, size_t vl) { - return vlseg2e64_v_u64m1(v0, v1, base, vl); + return __riscv_vlseg2e64_v_u64m1(v0, v1, base, vl); } // CHECK-RV64-LABEL: @test_vlseg2e64_v_u64m2( @@ -108,7 +108,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e64_v_u64m2(vuint64m2_t *v0, vuint64m2_t *v1, const uint64_t *base, size_t vl) { - return vlseg2e64_v_u64m2(v0, v1, base, vl); + return __riscv_vlseg2e64_v_u64m2(v0, v1, base, vl); } // CHECK-RV64-LABEL: @test_vlseg2e64_v_u64m4( @@ -121,7 +121,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e64_v_u64m4(vuint64m4_t *v0, vuint64m4_t *v1, const uint64_t *base, size_t vl) { - return vlseg2e64_v_u64m4(v0, v1, base, vl); + return __riscv_vlseg2e64_v_u64m4(v0, v1, base, vl); } // CHECK-RV64-LABEL: @test_vlseg2e64_v_f64m1_m( @@ -134,7 +134,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e64_v_f64m1_m(vfloat64m1_t *v0, vfloat64m1_t *v1, vbool64_t mask, const double *base, size_t vl) { - return vlseg2e64_v_f64m1_m(v0, v1, mask, base, vl); + return __riscv_vlseg2e64_v_f64m1_m(v0, v1, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg2e64_v_f64m2_m( @@ -147,7 +147,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e64_v_f64m2_m(vfloat64m2_t *v0, vfloat64m2_t *v1, vbool32_t mask, const double *base, size_t vl) { - return vlseg2e64_v_f64m2_m(v0, v1, mask, base, vl); + return __riscv_vlseg2e64_v_f64m2_m(v0, v1, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg2e64_v_f64m4_m( @@ -160,7 +160,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e64_v_f64m4_m(vfloat64m4_t *v0, vfloat64m4_t *v1, vbool16_t mask, const double *base, size_t vl) { - return vlseg2e64_v_f64m4_m(v0, v1, mask, base, vl); + return __riscv_vlseg2e64_v_f64m4_m(v0, v1, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg2e64_v_i64m1_m( @@ -173,7 +173,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e64_v_i64m1_m(vint64m1_t *v0, vint64m1_t *v1, vbool64_t mask, const int64_t *base, size_t vl) { - return vlseg2e64_v_i64m1_m(v0, v1, mask, base, vl); + return __riscv_vlseg2e64_v_i64m1_m(v0, v1, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg2e64_v_i64m2_m( @@ -186,7 +186,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e64_v_i64m2_m(vint64m2_t *v0, vint64m2_t *v1, vbool32_t mask, const int64_t *base, size_t vl) { - return vlseg2e64_v_i64m2_m(v0, v1, mask, base, vl); + return __riscv_vlseg2e64_v_i64m2_m(v0, v1, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg2e64_v_i64m4_m( @@ -199,7 +199,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e64_v_i64m4_m(vint64m4_t *v0, vint64m4_t *v1, vbool16_t mask, const int64_t *base, size_t vl) { - return vlseg2e64_v_i64m4_m(v0, v1, mask, base, vl); + return __riscv_vlseg2e64_v_i64m4_m(v0, v1, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg2e64_v_u64m1_m( @@ -212,7 +212,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e64_v_u64m1_m(vuint64m1_t *v0, vuint64m1_t *v1, vbool64_t mask, const uint64_t *base, size_t vl) { - return vlseg2e64_v_u64m1_m(v0, v1, mask, base, vl); + return __riscv_vlseg2e64_v_u64m1_m(v0, v1, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg2e64_v_u64m2_m( @@ -225,7 +225,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e64_v_u64m2_m(vuint64m2_t *v0, vuint64m2_t *v1, vbool32_t mask, const uint64_t *base, size_t vl) { - return vlseg2e64_v_u64m2_m(v0, v1, mask, base, vl); + return __riscv_vlseg2e64_v_u64m2_m(v0, v1, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg2e64_v_u64m4_m( @@ -238,6 +238,6 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e64_v_u64m4_m(vuint64m4_t *v0, vuint64m4_t *v1, vbool16_t mask, const uint64_t *base, size_t vl) { - return vlseg2e64_v_u64m4_m(v0, v1, mask, base, vl); + return __riscv_vlseg2e64_v_u64m4_m(v0, v1, mask, base, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg2e64ff.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg2e64ff.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg2e64ff.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg2e64ff.c @@ -19,7 +19,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e64ff_v_f64m1(vfloat64m1_t *v0, vfloat64m1_t *v1, const double *base, size_t *new_vl, size_t vl) { - return vlseg2e64ff_v_f64m1(v0, v1, base, new_vl, vl); + return __riscv_vlseg2e64ff_v_f64m1(v0, v1, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg2e64ff_v_f64m2( @@ -34,7 +34,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e64ff_v_f64m2(vfloat64m2_t *v0, vfloat64m2_t *v1, const double *base, size_t *new_vl, size_t vl) { - return vlseg2e64ff_v_f64m2(v0, v1, base, new_vl, vl); + return __riscv_vlseg2e64ff_v_f64m2(v0, v1, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg2e64ff_v_f64m4( @@ -49,7 +49,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e64ff_v_f64m4(vfloat64m4_t *v0, vfloat64m4_t *v1, const double *base, size_t *new_vl, size_t vl) { - return vlseg2e64ff_v_f64m4(v0, v1, base, new_vl, vl); + return __riscv_vlseg2e64ff_v_f64m4(v0, v1, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg2e64ff_v_i64m1( @@ -64,7 +64,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e64ff_v_i64m1(vint64m1_t *v0, vint64m1_t *v1, const int64_t *base, size_t *new_vl, size_t vl) { - return vlseg2e64ff_v_i64m1(v0, v1, base, new_vl, vl); + return __riscv_vlseg2e64ff_v_i64m1(v0, v1, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg2e64ff_v_i64m2( @@ -79,7 +79,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e64ff_v_i64m2(vint64m2_t *v0, vint64m2_t *v1, const int64_t *base, size_t *new_vl, size_t vl) { - return vlseg2e64ff_v_i64m2(v0, v1, base, new_vl, vl); + return __riscv_vlseg2e64ff_v_i64m2(v0, v1, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg2e64ff_v_i64m4( @@ -94,7 +94,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e64ff_v_i64m4(vint64m4_t *v0, vint64m4_t *v1, const int64_t *base, size_t *new_vl, size_t vl) { - return vlseg2e64ff_v_i64m4(v0, v1, base, new_vl, vl); + return __riscv_vlseg2e64ff_v_i64m4(v0, v1, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg2e64ff_v_u64m1( @@ -109,7 +109,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e64ff_v_u64m1(vuint64m1_t *v0, vuint64m1_t *v1, const uint64_t *base, size_t *new_vl, size_t vl) { - return vlseg2e64ff_v_u64m1(v0, v1, base, new_vl, vl); + return __riscv_vlseg2e64ff_v_u64m1(v0, v1, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg2e64ff_v_u64m2( @@ -124,7 +124,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e64ff_v_u64m2(vuint64m2_t *v0, vuint64m2_t *v1, const uint64_t *base, size_t *new_vl, size_t vl) { - return vlseg2e64ff_v_u64m2(v0, v1, base, new_vl, vl); + return __riscv_vlseg2e64ff_v_u64m2(v0, v1, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg2e64ff_v_u64m4( @@ -139,7 +139,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e64ff_v_u64m4(vuint64m4_t *v0, vuint64m4_t *v1, const uint64_t *base, size_t *new_vl, size_t vl) { - return vlseg2e64ff_v_u64m4(v0, v1, base, new_vl, vl); + return __riscv_vlseg2e64ff_v_u64m4(v0, v1, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg2e64ff_v_f64m1_m( @@ -154,7 +154,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e64ff_v_f64m1_m(vfloat64m1_t *v0, vfloat64m1_t *v1, vbool64_t mask, const double *base, size_t *new_vl, size_t vl) { - return vlseg2e64ff_v_f64m1_m(v0, v1, mask, base, new_vl, vl); + return __riscv_vlseg2e64ff_v_f64m1_m(v0, v1, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg2e64ff_v_f64m2_m( @@ -169,7 +169,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e64ff_v_f64m2_m(vfloat64m2_t *v0, vfloat64m2_t *v1, vbool32_t mask, const double *base, size_t *new_vl, size_t vl) { - return vlseg2e64ff_v_f64m2_m(v0, v1, mask, base, new_vl, vl); + return __riscv_vlseg2e64ff_v_f64m2_m(v0, v1, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg2e64ff_v_f64m4_m( @@ -184,7 +184,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e64ff_v_f64m4_m(vfloat64m4_t *v0, vfloat64m4_t *v1, vbool16_t mask, const double *base, size_t *new_vl, size_t vl) { - return vlseg2e64ff_v_f64m4_m(v0, v1, mask, base, new_vl, vl); + return __riscv_vlseg2e64ff_v_f64m4_m(v0, v1, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg2e64ff_v_i64m1_m( @@ -199,7 +199,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e64ff_v_i64m1_m(vint64m1_t *v0, vint64m1_t *v1, vbool64_t mask, const int64_t *base, size_t *new_vl, size_t vl) { - return vlseg2e64ff_v_i64m1_m(v0, v1, mask, base, new_vl, vl); + return __riscv_vlseg2e64ff_v_i64m1_m(v0, v1, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg2e64ff_v_i64m2_m( @@ -214,7 +214,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e64ff_v_i64m2_m(vint64m2_t *v0, vint64m2_t *v1, vbool32_t mask, const int64_t *base, size_t *new_vl, size_t vl) { - return vlseg2e64ff_v_i64m2_m(v0, v1, mask, base, new_vl, vl); + return __riscv_vlseg2e64ff_v_i64m2_m(v0, v1, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg2e64ff_v_i64m4_m( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e64ff_v_i64m4_m(vint64m4_t *v0, vint64m4_t *v1, vbool16_t mask, const int64_t *base, size_t *new_vl, size_t vl) { - return vlseg2e64ff_v_i64m4_m(v0, v1, mask, base, new_vl, vl); + return __riscv_vlseg2e64ff_v_i64m4_m(v0, v1, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg2e64ff_v_u64m1_m( @@ -244,7 +244,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e64ff_v_u64m1_m(vuint64m1_t *v0, vuint64m1_t *v1, vbool64_t mask, const uint64_t *base, size_t *new_vl, size_t vl) { - return vlseg2e64ff_v_u64m1_m(v0, v1, mask, base, new_vl, vl); + return __riscv_vlseg2e64ff_v_u64m1_m(v0, v1, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg2e64ff_v_u64m2_m( @@ -259,7 +259,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e64ff_v_u64m2_m(vuint64m2_t *v0, vuint64m2_t *v1, vbool32_t mask, const uint64_t *base, size_t *new_vl, size_t vl) { - return vlseg2e64ff_v_u64m2_m(v0, v1, mask, base, new_vl, vl); + return __riscv_vlseg2e64ff_v_u64m2_m(v0, v1, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg2e64ff_v_u64m4_m( @@ -274,6 +274,6 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e64ff_v_u64m4_m(vuint64m4_t *v0, vuint64m4_t *v1, vbool16_t mask, const uint64_t *base, size_t *new_vl, size_t vl) { - return vlseg2e64ff_v_u64m4_m(v0, v1, mask, base, new_vl, vl); + return __riscv_vlseg2e64ff_v_u64m4_m(v0, v1, mask, base, new_vl, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg2e8.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg2e8.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg2e8.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg2e8.c @@ -16,7 +16,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e8_v_i8mf8(vint8mf8_t *v0, vint8mf8_t *v1, const int8_t *base, size_t vl) { - return vlseg2e8_v_i8mf8(v0, v1, base, vl); + return __riscv_vlseg2e8_v_i8mf8(v0, v1, base, vl); } // CHECK-RV64-LABEL: @test_vlseg2e8_v_i8mf4( @@ -29,7 +29,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e8_v_i8mf4(vint8mf4_t *v0, vint8mf4_t *v1, const int8_t *base, size_t vl) { - return vlseg2e8_v_i8mf4(v0, v1, base, vl); + return __riscv_vlseg2e8_v_i8mf4(v0, v1, base, vl); } // CHECK-RV64-LABEL: @test_vlseg2e8_v_i8mf2( @@ -42,7 +42,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e8_v_i8mf2(vint8mf2_t *v0, vint8mf2_t *v1, const int8_t *base, size_t vl) { - return vlseg2e8_v_i8mf2(v0, v1, base, vl); + return __riscv_vlseg2e8_v_i8mf2(v0, v1, base, vl); } // CHECK-RV64-LABEL: @test_vlseg2e8_v_i8m1( @@ -55,7 +55,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e8_v_i8m1(vint8m1_t *v0, vint8m1_t *v1, const int8_t *base, size_t vl) { - return vlseg2e8_v_i8m1(v0, v1, base, vl); + return __riscv_vlseg2e8_v_i8m1(v0, v1, base, vl); } // CHECK-RV64-LABEL: @test_vlseg2e8_v_i8m2( @@ -68,7 +68,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e8_v_i8m2(vint8m2_t *v0, vint8m2_t *v1, const int8_t *base, size_t vl) { - return vlseg2e8_v_i8m2(v0, v1, base, vl); + return __riscv_vlseg2e8_v_i8m2(v0, v1, base, vl); } // CHECK-RV64-LABEL: @test_vlseg2e8_v_i8m4( @@ -81,7 +81,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e8_v_i8m4(vint8m4_t *v0, vint8m4_t *v1, const int8_t *base, size_t vl) { - return vlseg2e8_v_i8m4(v0, v1, base, vl); + return __riscv_vlseg2e8_v_i8m4(v0, v1, base, vl); } // CHECK-RV64-LABEL: @test_vlseg2e8_v_u8mf8( @@ -94,7 +94,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e8_v_u8mf8(vuint8mf8_t *v0, vuint8mf8_t *v1, const uint8_t *base, size_t vl) { - return vlseg2e8_v_u8mf8(v0, v1, base, vl); + return __riscv_vlseg2e8_v_u8mf8(v0, v1, base, vl); } // CHECK-RV64-LABEL: @test_vlseg2e8_v_u8mf4( @@ -107,7 +107,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e8_v_u8mf4(vuint8mf4_t *v0, vuint8mf4_t *v1, const uint8_t *base, size_t vl) { - return vlseg2e8_v_u8mf4(v0, v1, base, vl); + return __riscv_vlseg2e8_v_u8mf4(v0, v1, base, vl); } // CHECK-RV64-LABEL: @test_vlseg2e8_v_u8mf2( @@ -120,7 +120,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e8_v_u8mf2(vuint8mf2_t *v0, vuint8mf2_t *v1, const uint8_t *base, size_t vl) { - return vlseg2e8_v_u8mf2(v0, v1, base, vl); + return __riscv_vlseg2e8_v_u8mf2(v0, v1, base, vl); } // CHECK-RV64-LABEL: @test_vlseg2e8_v_u8m1( @@ -133,7 +133,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e8_v_u8m1(vuint8m1_t *v0, vuint8m1_t *v1, const uint8_t *base, size_t vl) { - return vlseg2e8_v_u8m1(v0, v1, base, vl); + return __riscv_vlseg2e8_v_u8m1(v0, v1, base, vl); } // CHECK-RV64-LABEL: @test_vlseg2e8_v_u8m2( @@ -146,7 +146,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e8_v_u8m2(vuint8m2_t *v0, vuint8m2_t *v1, const uint8_t *base, size_t vl) { - return vlseg2e8_v_u8m2(v0, v1, base, vl); + return __riscv_vlseg2e8_v_u8m2(v0, v1, base, vl); } // CHECK-RV64-LABEL: @test_vlseg2e8_v_u8m4( @@ -159,7 +159,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e8_v_u8m4(vuint8m4_t *v0, vuint8m4_t *v1, const uint8_t *base, size_t vl) { - return vlseg2e8_v_u8m4(v0, v1, base, vl); + return __riscv_vlseg2e8_v_u8m4(v0, v1, base, vl); } // CHECK-RV64-LABEL: @test_vlseg2e8_v_i8mf8_m( @@ -172,7 +172,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e8_v_i8mf8_m(vint8mf8_t *v0, vint8mf8_t *v1, vbool64_t mask, const int8_t *base, size_t vl) { - return vlseg2e8_v_i8mf8_m(v0, v1, mask, base, vl); + return __riscv_vlseg2e8_v_i8mf8_m(v0, v1, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg2e8_v_i8mf4_m( @@ -185,7 +185,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e8_v_i8mf4_m(vint8mf4_t *v0, vint8mf4_t *v1, vbool32_t mask, const int8_t *base, size_t vl) { - return vlseg2e8_v_i8mf4_m(v0, v1, mask, base, vl); + return __riscv_vlseg2e8_v_i8mf4_m(v0, v1, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg2e8_v_i8mf2_m( @@ -198,7 +198,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e8_v_i8mf2_m(vint8mf2_t *v0, vint8mf2_t *v1, vbool16_t mask, const int8_t *base, size_t vl) { - return vlseg2e8_v_i8mf2_m(v0, v1, mask, base, vl); + return __riscv_vlseg2e8_v_i8mf2_m(v0, v1, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg2e8_v_i8m1_m( @@ -211,7 +211,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e8_v_i8m1_m(vint8m1_t *v0, vint8m1_t *v1, vbool8_t mask, const int8_t *base, size_t vl) { - return vlseg2e8_v_i8m1_m(v0, v1, mask, base, vl); + return __riscv_vlseg2e8_v_i8m1_m(v0, v1, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg2e8_v_i8m2_m( @@ -224,7 +224,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e8_v_i8m2_m(vint8m2_t *v0, vint8m2_t *v1, vbool4_t mask, const int8_t *base, size_t vl) { - return vlseg2e8_v_i8m2_m(v0, v1, mask, base, vl); + return __riscv_vlseg2e8_v_i8m2_m(v0, v1, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg2e8_v_i8m4_m( @@ -237,7 +237,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e8_v_i8m4_m(vint8m4_t *v0, vint8m4_t *v1, vbool2_t mask, const int8_t *base, size_t vl) { - return vlseg2e8_v_i8m4_m(v0, v1, mask, base, vl); + return __riscv_vlseg2e8_v_i8m4_m(v0, v1, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg2e8_v_u8mf8_m( @@ -250,7 +250,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e8_v_u8mf8_m(vuint8mf8_t *v0, vuint8mf8_t *v1, vbool64_t mask, const uint8_t *base, size_t vl) { - return vlseg2e8_v_u8mf8_m(v0, v1, mask, base, vl); + return __riscv_vlseg2e8_v_u8mf8_m(v0, v1, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg2e8_v_u8mf4_m( @@ -263,7 +263,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e8_v_u8mf4_m(vuint8mf4_t *v0, vuint8mf4_t *v1, vbool32_t mask, const uint8_t *base, size_t vl) { - return vlseg2e8_v_u8mf4_m(v0, v1, mask, base, vl); + return __riscv_vlseg2e8_v_u8mf4_m(v0, v1, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg2e8_v_u8mf2_m( @@ -276,7 +276,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e8_v_u8mf2_m(vuint8mf2_t *v0, vuint8mf2_t *v1, vbool16_t mask, const uint8_t *base, size_t vl) { - return vlseg2e8_v_u8mf2_m(v0, v1, mask, base, vl); + return __riscv_vlseg2e8_v_u8mf2_m(v0, v1, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg2e8_v_u8m1_m( @@ -289,7 +289,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e8_v_u8m1_m(vuint8m1_t *v0, vuint8m1_t *v1, vbool8_t mask, const uint8_t *base, size_t vl) { - return vlseg2e8_v_u8m1_m(v0, v1, mask, base, vl); + return __riscv_vlseg2e8_v_u8m1_m(v0, v1, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg2e8_v_u8m2_m( @@ -302,7 +302,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e8_v_u8m2_m(vuint8m2_t *v0, vuint8m2_t *v1, vbool4_t mask, const uint8_t *base, size_t vl) { - return vlseg2e8_v_u8m2_m(v0, v1, mask, base, vl); + return __riscv_vlseg2e8_v_u8m2_m(v0, v1, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg2e8_v_u8m4_m( @@ -315,6 +315,6 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e8_v_u8m4_m(vuint8m4_t *v0, vuint8m4_t *v1, vbool2_t mask, const uint8_t *base, size_t vl) { - return vlseg2e8_v_u8m4_m(v0, v1, mask, base, vl); + return __riscv_vlseg2e8_v_u8m4_m(v0, v1, mask, base, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg2e8ff.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg2e8ff.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg2e8ff.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg2e8ff.c @@ -19,7 +19,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e8ff_v_i8mf8(vint8mf8_t *v0, vint8mf8_t *v1, const int8_t *base, size_t *new_vl, size_t vl) { - return vlseg2e8ff_v_i8mf8(v0, v1, base, new_vl, vl); + return __riscv_vlseg2e8ff_v_i8mf8(v0, v1, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg2e8ff_v_i8mf4( @@ -34,7 +34,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e8ff_v_i8mf4(vint8mf4_t *v0, vint8mf4_t *v1, const int8_t *base, size_t *new_vl, size_t vl) { - return vlseg2e8ff_v_i8mf4(v0, v1, base, new_vl, vl); + return __riscv_vlseg2e8ff_v_i8mf4(v0, v1, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg2e8ff_v_i8mf2( @@ -49,7 +49,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e8ff_v_i8mf2(vint8mf2_t *v0, vint8mf2_t *v1, const int8_t *base, size_t *new_vl, size_t vl) { - return vlseg2e8ff_v_i8mf2(v0, v1, base, new_vl, vl); + return __riscv_vlseg2e8ff_v_i8mf2(v0, v1, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg2e8ff_v_i8m1( @@ -64,7 +64,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e8ff_v_i8m1(vint8m1_t *v0, vint8m1_t *v1, const int8_t *base, size_t *new_vl, size_t vl) { - return vlseg2e8ff_v_i8m1(v0, v1, base, new_vl, vl); + return __riscv_vlseg2e8ff_v_i8m1(v0, v1, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg2e8ff_v_i8m2( @@ -79,7 +79,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e8ff_v_i8m2(vint8m2_t *v0, vint8m2_t *v1, const int8_t *base, size_t *new_vl, size_t vl) { - return vlseg2e8ff_v_i8m2(v0, v1, base, new_vl, vl); + return __riscv_vlseg2e8ff_v_i8m2(v0, v1, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg2e8ff_v_i8m4( @@ -94,7 +94,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e8ff_v_i8m4(vint8m4_t *v0, vint8m4_t *v1, const int8_t *base, size_t *new_vl, size_t vl) { - return vlseg2e8ff_v_i8m4(v0, v1, base, new_vl, vl); + return __riscv_vlseg2e8ff_v_i8m4(v0, v1, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg2e8ff_v_u8mf8( @@ -109,7 +109,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e8ff_v_u8mf8(vuint8mf8_t *v0, vuint8mf8_t *v1, const uint8_t *base, size_t *new_vl, size_t vl) { - return vlseg2e8ff_v_u8mf8(v0, v1, base, new_vl, vl); + return __riscv_vlseg2e8ff_v_u8mf8(v0, v1, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg2e8ff_v_u8mf4( @@ -124,7 +124,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e8ff_v_u8mf4(vuint8mf4_t *v0, vuint8mf4_t *v1, const uint8_t *base, size_t *new_vl, size_t vl) { - return vlseg2e8ff_v_u8mf4(v0, v1, base, new_vl, vl); + return __riscv_vlseg2e8ff_v_u8mf4(v0, v1, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg2e8ff_v_u8mf2( @@ -139,7 +139,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e8ff_v_u8mf2(vuint8mf2_t *v0, vuint8mf2_t *v1, const uint8_t *base, size_t *new_vl, size_t vl) { - return vlseg2e8ff_v_u8mf2(v0, v1, base, new_vl, vl); + return __riscv_vlseg2e8ff_v_u8mf2(v0, v1, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg2e8ff_v_u8m1( @@ -154,7 +154,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e8ff_v_u8m1(vuint8m1_t *v0, vuint8m1_t *v1, const uint8_t *base, size_t *new_vl, size_t vl) { - return vlseg2e8ff_v_u8m1(v0, v1, base, new_vl, vl); + return __riscv_vlseg2e8ff_v_u8m1(v0, v1, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg2e8ff_v_u8m2( @@ -169,7 +169,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e8ff_v_u8m2(vuint8m2_t *v0, vuint8m2_t *v1, const uint8_t *base, size_t *new_vl, size_t vl) { - return vlseg2e8ff_v_u8m2(v0, v1, base, new_vl, vl); + return __riscv_vlseg2e8ff_v_u8m2(v0, v1, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg2e8ff_v_u8m4( @@ -184,7 +184,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e8ff_v_u8m4(vuint8m4_t *v0, vuint8m4_t *v1, const uint8_t *base, size_t *new_vl, size_t vl) { - return vlseg2e8ff_v_u8m4(v0, v1, base, new_vl, vl); + return __riscv_vlseg2e8ff_v_u8m4(v0, v1, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg2e8ff_v_i8mf8_m( @@ -199,7 +199,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e8ff_v_i8mf8_m(vint8mf8_t *v0, vint8mf8_t *v1, vbool64_t mask, const int8_t *base, size_t *new_vl, size_t vl) { - return vlseg2e8ff_v_i8mf8_m(v0, v1, mask, base, new_vl, vl); + return __riscv_vlseg2e8ff_v_i8mf8_m(v0, v1, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg2e8ff_v_i8mf4_m( @@ -214,7 +214,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e8ff_v_i8mf4_m(vint8mf4_t *v0, vint8mf4_t *v1, vbool32_t mask, const int8_t *base, size_t *new_vl, size_t vl) { - return vlseg2e8ff_v_i8mf4_m(v0, v1, mask, base, new_vl, vl); + return __riscv_vlseg2e8ff_v_i8mf4_m(v0, v1, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg2e8ff_v_i8mf2_m( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e8ff_v_i8mf2_m(vint8mf2_t *v0, vint8mf2_t *v1, vbool16_t mask, const int8_t *base, size_t *new_vl, size_t vl) { - return vlseg2e8ff_v_i8mf2_m(v0, v1, mask, base, new_vl, vl); + return __riscv_vlseg2e8ff_v_i8mf2_m(v0, v1, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg2e8ff_v_i8m1_m( @@ -244,7 +244,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e8ff_v_i8m1_m(vint8m1_t *v0, vint8m1_t *v1, vbool8_t mask, const int8_t *base, size_t *new_vl, size_t vl) { - return vlseg2e8ff_v_i8m1_m(v0, v1, mask, base, new_vl, vl); + return __riscv_vlseg2e8ff_v_i8m1_m(v0, v1, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg2e8ff_v_i8m2_m( @@ -259,7 +259,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e8ff_v_i8m2_m(vint8m2_t *v0, vint8m2_t *v1, vbool4_t mask, const int8_t *base, size_t *new_vl, size_t vl) { - return vlseg2e8ff_v_i8m2_m(v0, v1, mask, base, new_vl, vl); + return __riscv_vlseg2e8ff_v_i8m2_m(v0, v1, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg2e8ff_v_i8m4_m( @@ -274,7 +274,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e8ff_v_i8m4_m(vint8m4_t *v0, vint8m4_t *v1, vbool2_t mask, const int8_t *base, size_t *new_vl, size_t vl) { - return vlseg2e8ff_v_i8m4_m(v0, v1, mask, base, new_vl, vl); + return __riscv_vlseg2e8ff_v_i8m4_m(v0, v1, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg2e8ff_v_u8mf8_m( @@ -289,7 +289,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e8ff_v_u8mf8_m(vuint8mf8_t *v0, vuint8mf8_t *v1, vbool64_t mask, const uint8_t *base, size_t *new_vl, size_t vl) { - return vlseg2e8ff_v_u8mf8_m(v0, v1, mask, base, new_vl, vl); + return __riscv_vlseg2e8ff_v_u8mf8_m(v0, v1, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg2e8ff_v_u8mf4_m( @@ -304,7 +304,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e8ff_v_u8mf4_m(vuint8mf4_t *v0, vuint8mf4_t *v1, vbool32_t mask, const uint8_t *base, size_t *new_vl, size_t vl) { - return vlseg2e8ff_v_u8mf4_m(v0, v1, mask, base, new_vl, vl); + return __riscv_vlseg2e8ff_v_u8mf4_m(v0, v1, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg2e8ff_v_u8mf2_m( @@ -319,7 +319,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e8ff_v_u8mf2_m(vuint8mf2_t *v0, vuint8mf2_t *v1, vbool16_t mask, const uint8_t *base, size_t *new_vl, size_t vl) { - return vlseg2e8ff_v_u8mf2_m(v0, v1, mask, base, new_vl, vl); + return __riscv_vlseg2e8ff_v_u8mf2_m(v0, v1, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg2e8ff_v_u8m1_m( @@ -334,7 +334,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e8ff_v_u8m1_m(vuint8m1_t *v0, vuint8m1_t *v1, vbool8_t mask, const uint8_t *base, size_t *new_vl, size_t vl) { - return vlseg2e8ff_v_u8m1_m(v0, v1, mask, base, new_vl, vl); + return __riscv_vlseg2e8ff_v_u8m1_m(v0, v1, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg2e8ff_v_u8m2_m( @@ -349,7 +349,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e8ff_v_u8m2_m(vuint8m2_t *v0, vuint8m2_t *v1, vbool4_t mask, const uint8_t *base, size_t *new_vl, size_t vl) { - return vlseg2e8ff_v_u8m2_m(v0, v1, mask, base, new_vl, vl); + return __riscv_vlseg2e8ff_v_u8m2_m(v0, v1, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg2e8ff_v_u8m4_m( @@ -364,6 +364,6 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg2e8ff_v_u8m4_m(vuint8m4_t *v0, vuint8m4_t *v1, vbool2_t mask, const uint8_t *base, size_t *new_vl, size_t vl) { - return vlseg2e8ff_v_u8m4_m(v0, v1, mask, base, new_vl, vl); + return __riscv_vlseg2e8ff_v_u8m4_m(v0, v1, mask, base, new_vl, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg3e16.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg3e16.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg3e16.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg3e16.c @@ -19,7 +19,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e16_v_f16mf4(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, const _Float16 *base, size_t vl) { - return vlseg3e16_v_f16mf4(v0, v1, v2, base, vl); + return __riscv_vlseg3e16_v_f16mf4(v0, v1, v2, base, vl); } // CHECK-RV64-LABEL: @test_vlseg3e16_v_f16mf2( @@ -34,7 +34,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e16_v_f16mf2(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, const _Float16 *base, size_t vl) { - return vlseg3e16_v_f16mf2(v0, v1, v2, base, vl); + return __riscv_vlseg3e16_v_f16mf2(v0, v1, v2, base, vl); } // CHECK-RV64-LABEL: @test_vlseg3e16_v_f16m1( @@ -49,7 +49,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e16_v_f16m1(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, const _Float16 *base, size_t vl) { - return vlseg3e16_v_f16m1(v0, v1, v2, base, vl); + return __riscv_vlseg3e16_v_f16m1(v0, v1, v2, base, vl); } // CHECK-RV64-LABEL: @test_vlseg3e16_v_f16m2( @@ -64,7 +64,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e16_v_f16m2(vfloat16m2_t *v0, vfloat16m2_t *v1, vfloat16m2_t *v2, const _Float16 *base, size_t vl) { - return vlseg3e16_v_f16m2(v0, v1, v2, base, vl); + return __riscv_vlseg3e16_v_f16m2(v0, v1, v2, base, vl); } // CHECK-RV64-LABEL: @test_vlseg3e16_v_i16mf4( @@ -79,7 +79,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e16_v_i16mf4(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, const int16_t *base, size_t vl) { - return vlseg3e16_v_i16mf4(v0, v1, v2, base, vl); + return __riscv_vlseg3e16_v_i16mf4(v0, v1, v2, base, vl); } // CHECK-RV64-LABEL: @test_vlseg3e16_v_i16mf2( @@ -94,7 +94,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e16_v_i16mf2(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, const int16_t *base, size_t vl) { - return vlseg3e16_v_i16mf2(v0, v1, v2, base, vl); + return __riscv_vlseg3e16_v_i16mf2(v0, v1, v2, base, vl); } // CHECK-RV64-LABEL: @test_vlseg3e16_v_i16m1( @@ -109,7 +109,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e16_v_i16m1(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, const int16_t *base, size_t vl) { - return vlseg3e16_v_i16m1(v0, v1, v2, base, vl); + return __riscv_vlseg3e16_v_i16m1(v0, v1, v2, base, vl); } // CHECK-RV64-LABEL: @test_vlseg3e16_v_i16m2( @@ -124,7 +124,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e16_v_i16m2(vint16m2_t *v0, vint16m2_t *v1, vint16m2_t *v2, const int16_t *base, size_t vl) { - return vlseg3e16_v_i16m2(v0, v1, v2, base, vl); + return __riscv_vlseg3e16_v_i16m2(v0, v1, v2, base, vl); } // CHECK-RV64-LABEL: @test_vlseg3e16_v_u16mf4( @@ -139,7 +139,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e16_v_u16mf4(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, const uint16_t *base, size_t vl) { - return vlseg3e16_v_u16mf4(v0, v1, v2, base, vl); + return __riscv_vlseg3e16_v_u16mf4(v0, v1, v2, base, vl); } // CHECK-RV64-LABEL: @test_vlseg3e16_v_u16mf2( @@ -154,7 +154,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e16_v_u16mf2(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, const uint16_t *base, size_t vl) { - return vlseg3e16_v_u16mf2(v0, v1, v2, base, vl); + return __riscv_vlseg3e16_v_u16mf2(v0, v1, v2, base, vl); } // CHECK-RV64-LABEL: @test_vlseg3e16_v_u16m1( @@ -169,7 +169,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e16_v_u16m1(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, const uint16_t *base, size_t vl) { - return vlseg3e16_v_u16m1(v0, v1, v2, base, vl); + return __riscv_vlseg3e16_v_u16m1(v0, v1, v2, base, vl); } // CHECK-RV64-LABEL: @test_vlseg3e16_v_u16m2( @@ -184,7 +184,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e16_v_u16m2(vuint16m2_t *v0, vuint16m2_t *v1, vuint16m2_t *v2, const uint16_t *base, size_t vl) { - return vlseg3e16_v_u16m2(v0, v1, v2, base, vl); + return __riscv_vlseg3e16_v_u16m2(v0, v1, v2, base, vl); } // CHECK-RV64-LABEL: @test_vlseg3e16_v_f16mf4_m( @@ -199,7 +199,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e16_v_f16mf4_m(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vbool64_t mask, const _Float16 *base, size_t vl) { - return vlseg3e16_v_f16mf4_m(v0, v1, v2, mask, base, vl); + return __riscv_vlseg3e16_v_f16mf4_m(v0, v1, v2, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg3e16_v_f16mf2_m( @@ -214,7 +214,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e16_v_f16mf2_m(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vbool32_t mask, const _Float16 *base, size_t vl) { - return vlseg3e16_v_f16mf2_m(v0, v1, v2, mask, base, vl); + return __riscv_vlseg3e16_v_f16mf2_m(v0, v1, v2, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg3e16_v_f16m1_m( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e16_v_f16m1_m(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vbool16_t mask, const _Float16 *base, size_t vl) { - return vlseg3e16_v_f16m1_m(v0, v1, v2, mask, base, vl); + return __riscv_vlseg3e16_v_f16m1_m(v0, v1, v2, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg3e16_v_f16m2_m( @@ -244,7 +244,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e16_v_f16m2_m(vfloat16m2_t *v0, vfloat16m2_t *v1, vfloat16m2_t *v2, vbool8_t mask, const _Float16 *base, size_t vl) { - return vlseg3e16_v_f16m2_m(v0, v1, v2, mask, base, vl); + return __riscv_vlseg3e16_v_f16m2_m(v0, v1, v2, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg3e16_v_i16mf4_m( @@ -259,7 +259,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e16_v_i16mf4_m(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vbool64_t mask, const int16_t *base, size_t vl) { - return vlseg3e16_v_i16mf4_m(v0, v1, v2, mask, base, vl); + return __riscv_vlseg3e16_v_i16mf4_m(v0, v1, v2, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg3e16_v_i16mf2_m( @@ -274,7 +274,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e16_v_i16mf2_m(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vbool32_t mask, const int16_t *base, size_t vl) { - return vlseg3e16_v_i16mf2_m(v0, v1, v2, mask, base, vl); + return __riscv_vlseg3e16_v_i16mf2_m(v0, v1, v2, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg3e16_v_i16m1_m( @@ -289,7 +289,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e16_v_i16m1_m(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vbool16_t mask, const int16_t *base, size_t vl) { - return vlseg3e16_v_i16m1_m(v0, v1, v2, mask, base, vl); + return __riscv_vlseg3e16_v_i16m1_m(v0, v1, v2, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg3e16_v_i16m2_m( @@ -304,7 +304,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e16_v_i16m2_m(vint16m2_t *v0, vint16m2_t *v1, vint16m2_t *v2, vbool8_t mask, const int16_t *base, size_t vl) { - return vlseg3e16_v_i16m2_m(v0, v1, v2, mask, base, vl); + return __riscv_vlseg3e16_v_i16m2_m(v0, v1, v2, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg3e16_v_u16mf4_m( @@ -319,7 +319,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e16_v_u16mf4_m(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vbool64_t mask, const uint16_t *base, size_t vl) { - return vlseg3e16_v_u16mf4_m(v0, v1, v2, mask, base, vl); + return __riscv_vlseg3e16_v_u16mf4_m(v0, v1, v2, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg3e16_v_u16mf2_m( @@ -334,7 +334,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e16_v_u16mf2_m(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vbool32_t mask, const uint16_t *base, size_t vl) { - return vlseg3e16_v_u16mf2_m(v0, v1, v2, mask, base, vl); + return __riscv_vlseg3e16_v_u16mf2_m(v0, v1, v2, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg3e16_v_u16m1_m( @@ -349,7 +349,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e16_v_u16m1_m(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vbool16_t mask, const uint16_t *base, size_t vl) { - return vlseg3e16_v_u16m1_m(v0, v1, v2, mask, base, vl); + return __riscv_vlseg3e16_v_u16m1_m(v0, v1, v2, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg3e16_v_u16m2_m( @@ -364,6 +364,6 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e16_v_u16m2_m(vuint16m2_t *v0, vuint16m2_t *v1, vuint16m2_t *v2, vbool8_t mask, const uint16_t *base, size_t vl) { - return vlseg3e16_v_u16m2_m(v0, v1, v2, mask, base, vl); + return __riscv_vlseg3e16_v_u16m2_m(v0, v1, v2, mask, base, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg3e16ff.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg3e16ff.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg3e16ff.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg3e16ff.c @@ -21,7 +21,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e16ff_v_f16mf4(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, const _Float16 *base, size_t *new_vl, size_t vl) { - return vlseg3e16ff_v_f16mf4(v0, v1, v2, base, new_vl, vl); + return __riscv_vlseg3e16ff_v_f16mf4(v0, v1, v2, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg3e16ff_v_f16mf2( @@ -38,7 +38,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e16ff_v_f16mf2(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, const _Float16 *base, size_t *new_vl, size_t vl) { - return vlseg3e16ff_v_f16mf2(v0, v1, v2, base, new_vl, vl); + return __riscv_vlseg3e16ff_v_f16mf2(v0, v1, v2, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg3e16ff_v_f16m1( @@ -55,7 +55,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e16ff_v_f16m1(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, const _Float16 *base, size_t *new_vl, size_t vl) { - return vlseg3e16ff_v_f16m1(v0, v1, v2, base, new_vl, vl); + return __riscv_vlseg3e16ff_v_f16m1(v0, v1, v2, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg3e16ff_v_f16m2( @@ -72,7 +72,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e16ff_v_f16m2(vfloat16m2_t *v0, vfloat16m2_t *v1, vfloat16m2_t *v2, const _Float16 *base, size_t *new_vl, size_t vl) { - return vlseg3e16ff_v_f16m2(v0, v1, v2, base, new_vl, vl); + return __riscv_vlseg3e16ff_v_f16m2(v0, v1, v2, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg3e16ff_v_i16mf4( @@ -89,7 +89,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e16ff_v_i16mf4(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, const int16_t *base, size_t *new_vl, size_t vl) { - return vlseg3e16ff_v_i16mf4(v0, v1, v2, base, new_vl, vl); + return __riscv_vlseg3e16ff_v_i16mf4(v0, v1, v2, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg3e16ff_v_i16mf2( @@ -106,7 +106,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e16ff_v_i16mf2(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, const int16_t *base, size_t *new_vl, size_t vl) { - return vlseg3e16ff_v_i16mf2(v0, v1, v2, base, new_vl, vl); + return __riscv_vlseg3e16ff_v_i16mf2(v0, v1, v2, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg3e16ff_v_i16m1( @@ -123,7 +123,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e16ff_v_i16m1(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, const int16_t *base, size_t *new_vl, size_t vl) { - return vlseg3e16ff_v_i16m1(v0, v1, v2, base, new_vl, vl); + return __riscv_vlseg3e16ff_v_i16m1(v0, v1, v2, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg3e16ff_v_i16m2( @@ -140,7 +140,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e16ff_v_i16m2(vint16m2_t *v0, vint16m2_t *v1, vint16m2_t *v2, const int16_t *base, size_t *new_vl, size_t vl) { - return vlseg3e16ff_v_i16m2(v0, v1, v2, base, new_vl, vl); + return __riscv_vlseg3e16ff_v_i16m2(v0, v1, v2, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg3e16ff_v_u16mf4( @@ -157,7 +157,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e16ff_v_u16mf4(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, const uint16_t *base, size_t *new_vl, size_t vl) { - return vlseg3e16ff_v_u16mf4(v0, v1, v2, base, new_vl, vl); + return __riscv_vlseg3e16ff_v_u16mf4(v0, v1, v2, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg3e16ff_v_u16mf2( @@ -174,7 +174,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e16ff_v_u16mf2(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, const uint16_t *base, size_t *new_vl, size_t vl) { - return vlseg3e16ff_v_u16mf2(v0, v1, v2, base, new_vl, vl); + return __riscv_vlseg3e16ff_v_u16mf2(v0, v1, v2, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg3e16ff_v_u16m1( @@ -191,7 +191,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e16ff_v_u16m1(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, const uint16_t *base, size_t *new_vl, size_t vl) { - return vlseg3e16ff_v_u16m1(v0, v1, v2, base, new_vl, vl); + return __riscv_vlseg3e16ff_v_u16m1(v0, v1, v2, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg3e16ff_v_u16m2( @@ -208,7 +208,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e16ff_v_u16m2(vuint16m2_t *v0, vuint16m2_t *v1, vuint16m2_t *v2, const uint16_t *base, size_t *new_vl, size_t vl) { - return vlseg3e16ff_v_u16m2(v0, v1, v2, base, new_vl, vl); + return __riscv_vlseg3e16ff_v_u16m2(v0, v1, v2, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg3e16ff_v_f16mf4_m( @@ -225,7 +225,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e16ff_v_f16mf4_m(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vbool64_t mask, const _Float16 *base, size_t *new_vl, size_t vl) { - return vlseg3e16ff_v_f16mf4_m(v0, v1, v2, mask, base, new_vl, vl); + return __riscv_vlseg3e16ff_v_f16mf4_m(v0, v1, v2, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg3e16ff_v_f16mf2_m( @@ -242,7 +242,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e16ff_v_f16mf2_m(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vbool32_t mask, const _Float16 *base, size_t *new_vl, size_t vl) { - return vlseg3e16ff_v_f16mf2_m(v0, v1, v2, mask, base, new_vl, vl); + return __riscv_vlseg3e16ff_v_f16mf2_m(v0, v1, v2, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg3e16ff_v_f16m1_m( @@ -259,7 +259,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e16ff_v_f16m1_m(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vbool16_t mask, const _Float16 *base, size_t *new_vl, size_t vl) { - return vlseg3e16ff_v_f16m1_m(v0, v1, v2, mask, base, new_vl, vl); + return __riscv_vlseg3e16ff_v_f16m1_m(v0, v1, v2, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg3e16ff_v_f16m2_m( @@ -276,7 +276,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e16ff_v_f16m2_m(vfloat16m2_t *v0, vfloat16m2_t *v1, vfloat16m2_t *v2, vbool8_t mask, const _Float16 *base, size_t *new_vl, size_t vl) { - return vlseg3e16ff_v_f16m2_m(v0, v1, v2, mask, base, new_vl, vl); + return __riscv_vlseg3e16ff_v_f16m2_m(v0, v1, v2, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg3e16ff_v_i16mf4_m( @@ -293,7 +293,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e16ff_v_i16mf4_m(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vbool64_t mask, const int16_t *base, size_t *new_vl, size_t vl) { - return vlseg3e16ff_v_i16mf4_m(v0, v1, v2, mask, base, new_vl, vl); + return __riscv_vlseg3e16ff_v_i16mf4_m(v0, v1, v2, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg3e16ff_v_i16mf2_m( @@ -310,7 +310,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e16ff_v_i16mf2_m(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vbool32_t mask, const int16_t *base, size_t *new_vl, size_t vl) { - return vlseg3e16ff_v_i16mf2_m(v0, v1, v2, mask, base, new_vl, vl); + return __riscv_vlseg3e16ff_v_i16mf2_m(v0, v1, v2, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg3e16ff_v_i16m1_m( @@ -327,7 +327,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e16ff_v_i16m1_m(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vbool16_t mask, const int16_t *base, size_t *new_vl, size_t vl) { - return vlseg3e16ff_v_i16m1_m(v0, v1, v2, mask, base, new_vl, vl); + return __riscv_vlseg3e16ff_v_i16m1_m(v0, v1, v2, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg3e16ff_v_i16m2_m( @@ -344,7 +344,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e16ff_v_i16m2_m(vint16m2_t *v0, vint16m2_t *v1, vint16m2_t *v2, vbool8_t mask, const int16_t *base, size_t *new_vl, size_t vl) { - return vlseg3e16ff_v_i16m2_m(v0, v1, v2, mask, base, new_vl, vl); + return __riscv_vlseg3e16ff_v_i16m2_m(v0, v1, v2, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg3e16ff_v_u16mf4_m( @@ -361,7 +361,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e16ff_v_u16mf4_m(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vbool64_t mask, const uint16_t *base, size_t *new_vl, size_t vl) { - return vlseg3e16ff_v_u16mf4_m(v0, v1, v2, mask, base, new_vl, vl); + return __riscv_vlseg3e16ff_v_u16mf4_m(v0, v1, v2, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg3e16ff_v_u16mf2_m( @@ -378,7 +378,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e16ff_v_u16mf2_m(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vbool32_t mask, const uint16_t *base, size_t *new_vl, size_t vl) { - return vlseg3e16ff_v_u16mf2_m(v0, v1, v2, mask, base, new_vl, vl); + return __riscv_vlseg3e16ff_v_u16mf2_m(v0, v1, v2, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg3e16ff_v_u16m1_m( @@ -395,7 +395,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e16ff_v_u16m1_m(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vbool16_t mask, const uint16_t *base, size_t *new_vl, size_t vl) { - return vlseg3e16ff_v_u16m1_m(v0, v1, v2, mask, base, new_vl, vl); + return __riscv_vlseg3e16ff_v_u16m1_m(v0, v1, v2, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg3e16ff_v_u16m2_m( @@ -412,6 +412,6 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e16ff_v_u16m2_m(vuint16m2_t *v0, vuint16m2_t *v1, vuint16m2_t *v2, vbool8_t mask, const uint16_t *base, size_t *new_vl, size_t vl) { - return vlseg3e16ff_v_u16m2_m(v0, v1, v2, mask, base, new_vl, vl); + return __riscv_vlseg3e16ff_v_u16m2_m(v0, v1, v2, mask, base, new_vl, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg3e32.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg3e32.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg3e32.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg3e32.c @@ -19,7 +19,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e32_v_f32mf2(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, const float *base, size_t vl) { - return vlseg3e32_v_f32mf2(v0, v1, v2, base, vl); + return __riscv_vlseg3e32_v_f32mf2(v0, v1, v2, base, vl); } // CHECK-RV64-LABEL: @test_vlseg3e32_v_f32m1( @@ -34,7 +34,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e32_v_f32m1(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, const float *base, size_t vl) { - return vlseg3e32_v_f32m1(v0, v1, v2, base, vl); + return __riscv_vlseg3e32_v_f32m1(v0, v1, v2, base, vl); } // CHECK-RV64-LABEL: @test_vlseg3e32_v_f32m2( @@ -49,7 +49,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e32_v_f32m2(vfloat32m2_t *v0, vfloat32m2_t *v1, vfloat32m2_t *v2, const float *base, size_t vl) { - return vlseg3e32_v_f32m2(v0, v1, v2, base, vl); + return __riscv_vlseg3e32_v_f32m2(v0, v1, v2, base, vl); } // CHECK-RV64-LABEL: @test_vlseg3e32_v_i32mf2( @@ -64,7 +64,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e32_v_i32mf2(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, const int32_t *base, size_t vl) { - return vlseg3e32_v_i32mf2(v0, v1, v2, base, vl); + return __riscv_vlseg3e32_v_i32mf2(v0, v1, v2, base, vl); } // CHECK-RV64-LABEL: @test_vlseg3e32_v_i32m1( @@ -79,7 +79,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e32_v_i32m1(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, const int32_t *base, size_t vl) { - return vlseg3e32_v_i32m1(v0, v1, v2, base, vl); + return __riscv_vlseg3e32_v_i32m1(v0, v1, v2, base, vl); } // CHECK-RV64-LABEL: @test_vlseg3e32_v_i32m2( @@ -94,7 +94,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e32_v_i32m2(vint32m2_t *v0, vint32m2_t *v1, vint32m2_t *v2, const int32_t *base, size_t vl) { - return vlseg3e32_v_i32m2(v0, v1, v2, base, vl); + return __riscv_vlseg3e32_v_i32m2(v0, v1, v2, base, vl); } // CHECK-RV64-LABEL: @test_vlseg3e32_v_u32mf2( @@ -109,7 +109,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e32_v_u32mf2(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, const uint32_t *base, size_t vl) { - return vlseg3e32_v_u32mf2(v0, v1, v2, base, vl); + return __riscv_vlseg3e32_v_u32mf2(v0, v1, v2, base, vl); } // CHECK-RV64-LABEL: @test_vlseg3e32_v_u32m1( @@ -124,7 +124,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e32_v_u32m1(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, const uint32_t *base, size_t vl) { - return vlseg3e32_v_u32m1(v0, v1, v2, base, vl); + return __riscv_vlseg3e32_v_u32m1(v0, v1, v2, base, vl); } // CHECK-RV64-LABEL: @test_vlseg3e32_v_u32m2( @@ -139,7 +139,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e32_v_u32m2(vuint32m2_t *v0, vuint32m2_t *v1, vuint32m2_t *v2, const uint32_t *base, size_t vl) { - return vlseg3e32_v_u32m2(v0, v1, v2, base, vl); + return __riscv_vlseg3e32_v_u32m2(v0, v1, v2, base, vl); } // CHECK-RV64-LABEL: @test_vlseg3e32_v_f32mf2_m( @@ -154,7 +154,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e32_v_f32mf2_m(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vbool64_t mask, const float *base, size_t vl) { - return vlseg3e32_v_f32mf2_m(v0, v1, v2, mask, base, vl); + return __riscv_vlseg3e32_v_f32mf2_m(v0, v1, v2, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg3e32_v_f32m1_m( @@ -169,7 +169,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e32_v_f32m1_m(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vbool32_t mask, const float *base, size_t vl) { - return vlseg3e32_v_f32m1_m(v0, v1, v2, mask, base, vl); + return __riscv_vlseg3e32_v_f32m1_m(v0, v1, v2, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg3e32_v_f32m2_m( @@ -184,7 +184,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e32_v_f32m2_m(vfloat32m2_t *v0, vfloat32m2_t *v1, vfloat32m2_t *v2, vbool16_t mask, const float *base, size_t vl) { - return vlseg3e32_v_f32m2_m(v0, v1, v2, mask, base, vl); + return __riscv_vlseg3e32_v_f32m2_m(v0, v1, v2, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg3e32_v_i32mf2_m( @@ -199,7 +199,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e32_v_i32mf2_m(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vbool64_t mask, const int32_t *base, size_t vl) { - return vlseg3e32_v_i32mf2_m(v0, v1, v2, mask, base, vl); + return __riscv_vlseg3e32_v_i32mf2_m(v0, v1, v2, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg3e32_v_i32m1_m( @@ -214,7 +214,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e32_v_i32m1_m(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vbool32_t mask, const int32_t *base, size_t vl) { - return vlseg3e32_v_i32m1_m(v0, v1, v2, mask, base, vl); + return __riscv_vlseg3e32_v_i32m1_m(v0, v1, v2, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg3e32_v_i32m2_m( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e32_v_i32m2_m(vint32m2_t *v0, vint32m2_t *v1, vint32m2_t *v2, vbool16_t mask, const int32_t *base, size_t vl) { - return vlseg3e32_v_i32m2_m(v0, v1, v2, mask, base, vl); + return __riscv_vlseg3e32_v_i32m2_m(v0, v1, v2, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg3e32_v_u32mf2_m( @@ -244,7 +244,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e32_v_u32mf2_m(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vbool64_t mask, const uint32_t *base, size_t vl) { - return vlseg3e32_v_u32mf2_m(v0, v1, v2, mask, base, vl); + return __riscv_vlseg3e32_v_u32mf2_m(v0, v1, v2, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg3e32_v_u32m1_m( @@ -259,7 +259,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e32_v_u32m1_m(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vbool32_t mask, const uint32_t *base, size_t vl) { - return vlseg3e32_v_u32m1_m(v0, v1, v2, mask, base, vl); + return __riscv_vlseg3e32_v_u32m1_m(v0, v1, v2, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg3e32_v_u32m2_m( @@ -274,6 +274,6 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e32_v_u32m2_m(vuint32m2_t *v0, vuint32m2_t *v1, vuint32m2_t *v2, vbool16_t mask, const uint32_t *base, size_t vl) { - return vlseg3e32_v_u32m2_m(v0, v1, v2, mask, base, vl); + return __riscv_vlseg3e32_v_u32m2_m(v0, v1, v2, mask, base, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg3e32ff.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg3e32ff.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg3e32ff.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg3e32ff.c @@ -21,7 +21,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e32ff_v_f32mf2(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, const float *base, size_t *new_vl, size_t vl) { - return vlseg3e32ff_v_f32mf2(v0, v1, v2, base, new_vl, vl); + return __riscv_vlseg3e32ff_v_f32mf2(v0, v1, v2, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg3e32ff_v_f32m1( @@ -38,7 +38,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e32ff_v_f32m1(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, const float *base, size_t *new_vl, size_t vl) { - return vlseg3e32ff_v_f32m1(v0, v1, v2, base, new_vl, vl); + return __riscv_vlseg3e32ff_v_f32m1(v0, v1, v2, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg3e32ff_v_f32m2( @@ -55,7 +55,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e32ff_v_f32m2(vfloat32m2_t *v0, vfloat32m2_t *v1, vfloat32m2_t *v2, const float *base, size_t *new_vl, size_t vl) { - return vlseg3e32ff_v_f32m2(v0, v1, v2, base, new_vl, vl); + return __riscv_vlseg3e32ff_v_f32m2(v0, v1, v2, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg3e32ff_v_i32mf2( @@ -72,7 +72,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e32ff_v_i32mf2(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, const int32_t *base, size_t *new_vl, size_t vl) { - return vlseg3e32ff_v_i32mf2(v0, v1, v2, base, new_vl, vl); + return __riscv_vlseg3e32ff_v_i32mf2(v0, v1, v2, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg3e32ff_v_i32m1( @@ -89,7 +89,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e32ff_v_i32m1(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, const int32_t *base, size_t *new_vl, size_t vl) { - return vlseg3e32ff_v_i32m1(v0, v1, v2, base, new_vl, vl); + return __riscv_vlseg3e32ff_v_i32m1(v0, v1, v2, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg3e32ff_v_i32m2( @@ -106,7 +106,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e32ff_v_i32m2(vint32m2_t *v0, vint32m2_t *v1, vint32m2_t *v2, const int32_t *base, size_t *new_vl, size_t vl) { - return vlseg3e32ff_v_i32m2(v0, v1, v2, base, new_vl, vl); + return __riscv_vlseg3e32ff_v_i32m2(v0, v1, v2, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg3e32ff_v_u32mf2( @@ -123,7 +123,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e32ff_v_u32mf2(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, const uint32_t *base, size_t *new_vl, size_t vl) { - return vlseg3e32ff_v_u32mf2(v0, v1, v2, base, new_vl, vl); + return __riscv_vlseg3e32ff_v_u32mf2(v0, v1, v2, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg3e32ff_v_u32m1( @@ -140,7 +140,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e32ff_v_u32m1(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, const uint32_t *base, size_t *new_vl, size_t vl) { - return vlseg3e32ff_v_u32m1(v0, v1, v2, base, new_vl, vl); + return __riscv_vlseg3e32ff_v_u32m1(v0, v1, v2, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg3e32ff_v_u32m2( @@ -157,7 +157,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e32ff_v_u32m2(vuint32m2_t *v0, vuint32m2_t *v1, vuint32m2_t *v2, const uint32_t *base, size_t *new_vl, size_t vl) { - return vlseg3e32ff_v_u32m2(v0, v1, v2, base, new_vl, vl); + return __riscv_vlseg3e32ff_v_u32m2(v0, v1, v2, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg3e32ff_v_f32mf2_m( @@ -174,7 +174,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e32ff_v_f32mf2_m(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vbool64_t mask, const float *base, size_t *new_vl, size_t vl) { - return vlseg3e32ff_v_f32mf2_m(v0, v1, v2, mask, base, new_vl, vl); + return __riscv_vlseg3e32ff_v_f32mf2_m(v0, v1, v2, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg3e32ff_v_f32m1_m( @@ -191,7 +191,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e32ff_v_f32m1_m(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vbool32_t mask, const float *base, size_t *new_vl, size_t vl) { - return vlseg3e32ff_v_f32m1_m(v0, v1, v2, mask, base, new_vl, vl); + return __riscv_vlseg3e32ff_v_f32m1_m(v0, v1, v2, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg3e32ff_v_f32m2_m( @@ -208,7 +208,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e32ff_v_f32m2_m(vfloat32m2_t *v0, vfloat32m2_t *v1, vfloat32m2_t *v2, vbool16_t mask, const float *base, size_t *new_vl, size_t vl) { - return vlseg3e32ff_v_f32m2_m(v0, v1, v2, mask, base, new_vl, vl); + return __riscv_vlseg3e32ff_v_f32m2_m(v0, v1, v2, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg3e32ff_v_i32mf2_m( @@ -225,7 +225,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e32ff_v_i32mf2_m(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vbool64_t mask, const int32_t *base, size_t *new_vl, size_t vl) { - return vlseg3e32ff_v_i32mf2_m(v0, v1, v2, mask, base, new_vl, vl); + return __riscv_vlseg3e32ff_v_i32mf2_m(v0, v1, v2, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg3e32ff_v_i32m1_m( @@ -242,7 +242,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e32ff_v_i32m1_m(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vbool32_t mask, const int32_t *base, size_t *new_vl, size_t vl) { - return vlseg3e32ff_v_i32m1_m(v0, v1, v2, mask, base, new_vl, vl); + return __riscv_vlseg3e32ff_v_i32m1_m(v0, v1, v2, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg3e32ff_v_i32m2_m( @@ -259,7 +259,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e32ff_v_i32m2_m(vint32m2_t *v0, vint32m2_t *v1, vint32m2_t *v2, vbool16_t mask, const int32_t *base, size_t *new_vl, size_t vl) { - return vlseg3e32ff_v_i32m2_m(v0, v1, v2, mask, base, new_vl, vl); + return __riscv_vlseg3e32ff_v_i32m2_m(v0, v1, v2, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg3e32ff_v_u32mf2_m( @@ -276,7 +276,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e32ff_v_u32mf2_m(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vbool64_t mask, const uint32_t *base, size_t *new_vl, size_t vl) { - return vlseg3e32ff_v_u32mf2_m(v0, v1, v2, mask, base, new_vl, vl); + return __riscv_vlseg3e32ff_v_u32mf2_m(v0, v1, v2, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg3e32ff_v_u32m1_m( @@ -293,7 +293,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e32ff_v_u32m1_m(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vbool32_t mask, const uint32_t *base, size_t *new_vl, size_t vl) { - return vlseg3e32ff_v_u32m1_m(v0, v1, v2, mask, base, new_vl, vl); + return __riscv_vlseg3e32ff_v_u32m1_m(v0, v1, v2, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg3e32ff_v_u32m2_m( @@ -310,6 +310,6 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e32ff_v_u32m2_m(vuint32m2_t *v0, vuint32m2_t *v1, vuint32m2_t *v2, vbool16_t mask, const uint32_t *base, size_t *new_vl, size_t vl) { - return vlseg3e32ff_v_u32m2_m(v0, v1, v2, mask, base, new_vl, vl); + return __riscv_vlseg3e32ff_v_u32m2_m(v0, v1, v2, mask, base, new_vl, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg3e64.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg3e64.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg3e64.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg3e64.c @@ -19,7 +19,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e64_v_f64m1(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, const double *base, size_t vl) { - return vlseg3e64_v_f64m1(v0, v1, v2, base, vl); + return __riscv_vlseg3e64_v_f64m1(v0, v1, v2, base, vl); } // CHECK-RV64-LABEL: @test_vlseg3e64_v_f64m2( @@ -34,7 +34,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e64_v_f64m2(vfloat64m2_t *v0, vfloat64m2_t *v1, vfloat64m2_t *v2, const double *base, size_t vl) { - return vlseg3e64_v_f64m2(v0, v1, v2, base, vl); + return __riscv_vlseg3e64_v_f64m2(v0, v1, v2, base, vl); } // CHECK-RV64-LABEL: @test_vlseg3e64_v_i64m1( @@ -49,7 +49,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e64_v_i64m1(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, const int64_t *base, size_t vl) { - return vlseg3e64_v_i64m1(v0, v1, v2, base, vl); + return __riscv_vlseg3e64_v_i64m1(v0, v1, v2, base, vl); } // CHECK-RV64-LABEL: @test_vlseg3e64_v_i64m2( @@ -64,7 +64,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e64_v_i64m2(vint64m2_t *v0, vint64m2_t *v1, vint64m2_t *v2, const int64_t *base, size_t vl) { - return vlseg3e64_v_i64m2(v0, v1, v2, base, vl); + return __riscv_vlseg3e64_v_i64m2(v0, v1, v2, base, vl); } // CHECK-RV64-LABEL: @test_vlseg3e64_v_u64m1( @@ -79,7 +79,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e64_v_u64m1(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, const uint64_t *base, size_t vl) { - return vlseg3e64_v_u64m1(v0, v1, v2, base, vl); + return __riscv_vlseg3e64_v_u64m1(v0, v1, v2, base, vl); } // CHECK-RV64-LABEL: @test_vlseg3e64_v_u64m2( @@ -94,7 +94,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e64_v_u64m2(vuint64m2_t *v0, vuint64m2_t *v1, vuint64m2_t *v2, const uint64_t *base, size_t vl) { - return vlseg3e64_v_u64m2(v0, v1, v2, base, vl); + return __riscv_vlseg3e64_v_u64m2(v0, v1, v2, base, vl); } // CHECK-RV64-LABEL: @test_vlseg3e64_v_f64m1_m( @@ -109,7 +109,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e64_v_f64m1_m(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vbool64_t mask, const double *base, size_t vl) { - return vlseg3e64_v_f64m1_m(v0, v1, v2, mask, base, vl); + return __riscv_vlseg3e64_v_f64m1_m(v0, v1, v2, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg3e64_v_f64m2_m( @@ -124,7 +124,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e64_v_f64m2_m(vfloat64m2_t *v0, vfloat64m2_t *v1, vfloat64m2_t *v2, vbool32_t mask, const double *base, size_t vl) { - return vlseg3e64_v_f64m2_m(v0, v1, v2, mask, base, vl); + return __riscv_vlseg3e64_v_f64m2_m(v0, v1, v2, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg3e64_v_i64m1_m( @@ -139,7 +139,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e64_v_i64m1_m(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vbool64_t mask, const int64_t *base, size_t vl) { - return vlseg3e64_v_i64m1_m(v0, v1, v2, mask, base, vl); + return __riscv_vlseg3e64_v_i64m1_m(v0, v1, v2, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg3e64_v_i64m2_m( @@ -154,7 +154,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e64_v_i64m2_m(vint64m2_t *v0, vint64m2_t *v1, vint64m2_t *v2, vbool32_t mask, const int64_t *base, size_t vl) { - return vlseg3e64_v_i64m2_m(v0, v1, v2, mask, base, vl); + return __riscv_vlseg3e64_v_i64m2_m(v0, v1, v2, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg3e64_v_u64m1_m( @@ -169,7 +169,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e64_v_u64m1_m(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vbool64_t mask, const uint64_t *base, size_t vl) { - return vlseg3e64_v_u64m1_m(v0, v1, v2, mask, base, vl); + return __riscv_vlseg3e64_v_u64m1_m(v0, v1, v2, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg3e64_v_u64m2_m( @@ -184,6 +184,6 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e64_v_u64m2_m(vuint64m2_t *v0, vuint64m2_t *v1, vuint64m2_t *v2, vbool32_t mask, const uint64_t *base, size_t vl) { - return vlseg3e64_v_u64m2_m(v0, v1, v2, mask, base, vl); + return __riscv_vlseg3e64_v_u64m2_m(v0, v1, v2, mask, base, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg3e64ff.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg3e64ff.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg3e64ff.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg3e64ff.c @@ -21,7 +21,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e64ff_v_f64m1(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, const double *base, size_t *new_vl, size_t vl) { - return vlseg3e64ff_v_f64m1(v0, v1, v2, base, new_vl, vl); + return __riscv_vlseg3e64ff_v_f64m1(v0, v1, v2, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg3e64ff_v_f64m2( @@ -38,7 +38,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e64ff_v_f64m2(vfloat64m2_t *v0, vfloat64m2_t *v1, vfloat64m2_t *v2, const double *base, size_t *new_vl, size_t vl) { - return vlseg3e64ff_v_f64m2(v0, v1, v2, base, new_vl, vl); + return __riscv_vlseg3e64ff_v_f64m2(v0, v1, v2, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg3e64ff_v_i64m1( @@ -55,7 +55,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e64ff_v_i64m1(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, const int64_t *base, size_t *new_vl, size_t vl) { - return vlseg3e64ff_v_i64m1(v0, v1, v2, base, new_vl, vl); + return __riscv_vlseg3e64ff_v_i64m1(v0, v1, v2, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg3e64ff_v_i64m2( @@ -72,7 +72,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e64ff_v_i64m2(vint64m2_t *v0, vint64m2_t *v1, vint64m2_t *v2, const int64_t *base, size_t *new_vl, size_t vl) { - return vlseg3e64ff_v_i64m2(v0, v1, v2, base, new_vl, vl); + return __riscv_vlseg3e64ff_v_i64m2(v0, v1, v2, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg3e64ff_v_u64m1( @@ -89,7 +89,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e64ff_v_u64m1(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, const uint64_t *base, size_t *new_vl, size_t vl) { - return vlseg3e64ff_v_u64m1(v0, v1, v2, base, new_vl, vl); + return __riscv_vlseg3e64ff_v_u64m1(v0, v1, v2, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg3e64ff_v_u64m2( @@ -106,7 +106,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e64ff_v_u64m2(vuint64m2_t *v0, vuint64m2_t *v1, vuint64m2_t *v2, const uint64_t *base, size_t *new_vl, size_t vl) { - return vlseg3e64ff_v_u64m2(v0, v1, v2, base, new_vl, vl); + return __riscv_vlseg3e64ff_v_u64m2(v0, v1, v2, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg3e64ff_v_f64m1_m( @@ -123,7 +123,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e64ff_v_f64m1_m(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vbool64_t mask, const double *base, size_t *new_vl, size_t vl) { - return vlseg3e64ff_v_f64m1_m(v0, v1, v2, mask, base, new_vl, vl); + return __riscv_vlseg3e64ff_v_f64m1_m(v0, v1, v2, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg3e64ff_v_f64m2_m( @@ -140,7 +140,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e64ff_v_f64m2_m(vfloat64m2_t *v0, vfloat64m2_t *v1, vfloat64m2_t *v2, vbool32_t mask, const double *base, size_t *new_vl, size_t vl) { - return vlseg3e64ff_v_f64m2_m(v0, v1, v2, mask, base, new_vl, vl); + return __riscv_vlseg3e64ff_v_f64m2_m(v0, v1, v2, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg3e64ff_v_i64m1_m( @@ -157,7 +157,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e64ff_v_i64m1_m(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vbool64_t mask, const int64_t *base, size_t *new_vl, size_t vl) { - return vlseg3e64ff_v_i64m1_m(v0, v1, v2, mask, base, new_vl, vl); + return __riscv_vlseg3e64ff_v_i64m1_m(v0, v1, v2, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg3e64ff_v_i64m2_m( @@ -174,7 +174,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e64ff_v_i64m2_m(vint64m2_t *v0, vint64m2_t *v1, vint64m2_t *v2, vbool32_t mask, const int64_t *base, size_t *new_vl, size_t vl) { - return vlseg3e64ff_v_i64m2_m(v0, v1, v2, mask, base, new_vl, vl); + return __riscv_vlseg3e64ff_v_i64m2_m(v0, v1, v2, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg3e64ff_v_u64m1_m( @@ -191,7 +191,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e64ff_v_u64m1_m(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vbool64_t mask, const uint64_t *base, size_t *new_vl, size_t vl) { - return vlseg3e64ff_v_u64m1_m(v0, v1, v2, mask, base, new_vl, vl); + return __riscv_vlseg3e64ff_v_u64m1_m(v0, v1, v2, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg3e64ff_v_u64m2_m( @@ -208,6 +208,6 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e64ff_v_u64m2_m(vuint64m2_t *v0, vuint64m2_t *v1, vuint64m2_t *v2, vbool32_t mask, const uint64_t *base, size_t *new_vl, size_t vl) { - return vlseg3e64ff_v_u64m2_m(v0, v1, v2, mask, base, new_vl, vl); + return __riscv_vlseg3e64ff_v_u64m2_m(v0, v1, v2, mask, base, new_vl, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg3e8.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg3e8.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg3e8.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg3e8.c @@ -18,7 +18,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e8_v_i8mf8(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, const int8_t *base, size_t vl) { - return vlseg3e8_v_i8mf8(v0, v1, v2, base, vl); + return __riscv_vlseg3e8_v_i8mf8(v0, v1, v2, base, vl); } // CHECK-RV64-LABEL: @test_vlseg3e8_v_i8mf4( @@ -33,7 +33,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e8_v_i8mf4(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, const int8_t *base, size_t vl) { - return vlseg3e8_v_i8mf4(v0, v1, v2, base, vl); + return __riscv_vlseg3e8_v_i8mf4(v0, v1, v2, base, vl); } // CHECK-RV64-LABEL: @test_vlseg3e8_v_i8mf2( @@ -48,7 +48,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e8_v_i8mf2(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, const int8_t *base, size_t vl) { - return vlseg3e8_v_i8mf2(v0, v1, v2, base, vl); + return __riscv_vlseg3e8_v_i8mf2(v0, v1, v2, base, vl); } // CHECK-RV64-LABEL: @test_vlseg3e8_v_i8m1( @@ -63,7 +63,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e8_v_i8m1(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, const int8_t *base, size_t vl) { - return vlseg3e8_v_i8m1(v0, v1, v2, base, vl); + return __riscv_vlseg3e8_v_i8m1(v0, v1, v2, base, vl); } // CHECK-RV64-LABEL: @test_vlseg3e8_v_i8m2( @@ -78,7 +78,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e8_v_i8m2(vint8m2_t *v0, vint8m2_t *v1, vint8m2_t *v2, const int8_t *base, size_t vl) { - return vlseg3e8_v_i8m2(v0, v1, v2, base, vl); + return __riscv_vlseg3e8_v_i8m2(v0, v1, v2, base, vl); } // CHECK-RV64-LABEL: @test_vlseg3e8_v_u8mf8( @@ -93,7 +93,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e8_v_u8mf8(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, const uint8_t *base, size_t vl) { - return vlseg3e8_v_u8mf8(v0, v1, v2, base, vl); + return __riscv_vlseg3e8_v_u8mf8(v0, v1, v2, base, vl); } // CHECK-RV64-LABEL: @test_vlseg3e8_v_u8mf4( @@ -108,7 +108,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e8_v_u8mf4(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, const uint8_t *base, size_t vl) { - return vlseg3e8_v_u8mf4(v0, v1, v2, base, vl); + return __riscv_vlseg3e8_v_u8mf4(v0, v1, v2, base, vl); } // CHECK-RV64-LABEL: @test_vlseg3e8_v_u8mf2( @@ -123,7 +123,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e8_v_u8mf2(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, const uint8_t *base, size_t vl) { - return vlseg3e8_v_u8mf2(v0, v1, v2, base, vl); + return __riscv_vlseg3e8_v_u8mf2(v0, v1, v2, base, vl); } // CHECK-RV64-LABEL: @test_vlseg3e8_v_u8m1( @@ -138,7 +138,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e8_v_u8m1(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, const uint8_t *base, size_t vl) { - return vlseg3e8_v_u8m1(v0, v1, v2, base, vl); + return __riscv_vlseg3e8_v_u8m1(v0, v1, v2, base, vl); } // CHECK-RV64-LABEL: @test_vlseg3e8_v_u8m2( @@ -153,7 +153,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e8_v_u8m2(vuint8m2_t *v0, vuint8m2_t *v1, vuint8m2_t *v2, const uint8_t *base, size_t vl) { - return vlseg3e8_v_u8m2(v0, v1, v2, base, vl); + return __riscv_vlseg3e8_v_u8m2(v0, v1, v2, base, vl); } // CHECK-RV64-LABEL: @test_vlseg3e8_v_i8mf8_m( @@ -168,7 +168,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e8_v_i8mf8_m(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vbool64_t mask, const int8_t *base, size_t vl) { - return vlseg3e8_v_i8mf8_m(v0, v1, v2, mask, base, vl); + return __riscv_vlseg3e8_v_i8mf8_m(v0, v1, v2, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg3e8_v_i8mf4_m( @@ -183,7 +183,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e8_v_i8mf4_m(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vbool32_t mask, const int8_t *base, size_t vl) { - return vlseg3e8_v_i8mf4_m(v0, v1, v2, mask, base, vl); + return __riscv_vlseg3e8_v_i8mf4_m(v0, v1, v2, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg3e8_v_i8mf2_m( @@ -198,7 +198,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e8_v_i8mf2_m(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vbool16_t mask, const int8_t *base, size_t vl) { - return vlseg3e8_v_i8mf2_m(v0, v1, v2, mask, base, vl); + return __riscv_vlseg3e8_v_i8mf2_m(v0, v1, v2, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg3e8_v_i8m1_m( @@ -213,7 +213,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e8_v_i8m1_m(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vbool8_t mask, const int8_t *base, size_t vl) { - return vlseg3e8_v_i8m1_m(v0, v1, v2, mask, base, vl); + return __riscv_vlseg3e8_v_i8m1_m(v0, v1, v2, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg3e8_v_i8m2_m( @@ -228,7 +228,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e8_v_i8m2_m(vint8m2_t *v0, vint8m2_t *v1, vint8m2_t *v2, vbool4_t mask, const int8_t *base, size_t vl) { - return vlseg3e8_v_i8m2_m(v0, v1, v2, mask, base, vl); + return __riscv_vlseg3e8_v_i8m2_m(v0, v1, v2, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg3e8_v_u8mf8_m( @@ -243,7 +243,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e8_v_u8mf8_m(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vbool64_t mask, const uint8_t *base, size_t vl) { - return vlseg3e8_v_u8mf8_m(v0, v1, v2, mask, base, vl); + return __riscv_vlseg3e8_v_u8mf8_m(v0, v1, v2, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg3e8_v_u8mf4_m( @@ -258,7 +258,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e8_v_u8mf4_m(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vbool32_t mask, const uint8_t *base, size_t vl) { - return vlseg3e8_v_u8mf4_m(v0, v1, v2, mask, base, vl); + return __riscv_vlseg3e8_v_u8mf4_m(v0, v1, v2, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg3e8_v_u8mf2_m( @@ -273,7 +273,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e8_v_u8mf2_m(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vbool16_t mask, const uint8_t *base, size_t vl) { - return vlseg3e8_v_u8mf2_m(v0, v1, v2, mask, base, vl); + return __riscv_vlseg3e8_v_u8mf2_m(v0, v1, v2, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg3e8_v_u8m1_m( @@ -288,7 +288,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e8_v_u8m1_m(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vbool8_t mask, const uint8_t *base, size_t vl) { - return vlseg3e8_v_u8m1_m(v0, v1, v2, mask, base, vl); + return __riscv_vlseg3e8_v_u8m1_m(v0, v1, v2, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg3e8_v_u8m2_m( @@ -303,6 +303,6 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e8_v_u8m2_m(vuint8m2_t *v0, vuint8m2_t *v1, vuint8m2_t *v2, vbool4_t mask, const uint8_t *base, size_t vl) { - return vlseg3e8_v_u8m2_m(v0, v1, v2, mask, base, vl); + return __riscv_vlseg3e8_v_u8m2_m(v0, v1, v2, mask, base, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg3e8ff.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg3e8ff.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg3e8ff.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg3e8ff.c @@ -21,7 +21,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e8ff_v_i8mf8(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, const int8_t *base, size_t *new_vl, size_t vl) { - return vlseg3e8ff_v_i8mf8(v0, v1, v2, base, new_vl, vl); + return __riscv_vlseg3e8ff_v_i8mf8(v0, v1, v2, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg3e8ff_v_i8mf4( @@ -38,7 +38,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e8ff_v_i8mf4(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, const int8_t *base, size_t *new_vl, size_t vl) { - return vlseg3e8ff_v_i8mf4(v0, v1, v2, base, new_vl, vl); + return __riscv_vlseg3e8ff_v_i8mf4(v0, v1, v2, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg3e8ff_v_i8mf2( @@ -55,7 +55,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e8ff_v_i8mf2(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, const int8_t *base, size_t *new_vl, size_t vl) { - return vlseg3e8ff_v_i8mf2(v0, v1, v2, base, new_vl, vl); + return __riscv_vlseg3e8ff_v_i8mf2(v0, v1, v2, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg3e8ff_v_i8m1( @@ -72,7 +72,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e8ff_v_i8m1(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, const int8_t *base, size_t *new_vl, size_t vl) { - return vlseg3e8ff_v_i8m1(v0, v1, v2, base, new_vl, vl); + return __riscv_vlseg3e8ff_v_i8m1(v0, v1, v2, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg3e8ff_v_i8m2( @@ -89,7 +89,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e8ff_v_i8m2(vint8m2_t *v0, vint8m2_t *v1, vint8m2_t *v2, const int8_t *base, size_t *new_vl, size_t vl) { - return vlseg3e8ff_v_i8m2(v0, v1, v2, base, new_vl, vl); + return __riscv_vlseg3e8ff_v_i8m2(v0, v1, v2, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg3e8ff_v_u8mf8( @@ -106,7 +106,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e8ff_v_u8mf8(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, const uint8_t *base, size_t *new_vl, size_t vl) { - return vlseg3e8ff_v_u8mf8(v0, v1, v2, base, new_vl, vl); + return __riscv_vlseg3e8ff_v_u8mf8(v0, v1, v2, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg3e8ff_v_u8mf4( @@ -123,7 +123,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e8ff_v_u8mf4(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, const uint8_t *base, size_t *new_vl, size_t vl) { - return vlseg3e8ff_v_u8mf4(v0, v1, v2, base, new_vl, vl); + return __riscv_vlseg3e8ff_v_u8mf4(v0, v1, v2, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg3e8ff_v_u8mf2( @@ -140,7 +140,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e8ff_v_u8mf2(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, const uint8_t *base, size_t *new_vl, size_t vl) { - return vlseg3e8ff_v_u8mf2(v0, v1, v2, base, new_vl, vl); + return __riscv_vlseg3e8ff_v_u8mf2(v0, v1, v2, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg3e8ff_v_u8m1( @@ -157,7 +157,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e8ff_v_u8m1(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, const uint8_t *base, size_t *new_vl, size_t vl) { - return vlseg3e8ff_v_u8m1(v0, v1, v2, base, new_vl, vl); + return __riscv_vlseg3e8ff_v_u8m1(v0, v1, v2, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg3e8ff_v_u8m2( @@ -174,7 +174,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e8ff_v_u8m2(vuint8m2_t *v0, vuint8m2_t *v1, vuint8m2_t *v2, const uint8_t *base, size_t *new_vl, size_t vl) { - return vlseg3e8ff_v_u8m2(v0, v1, v2, base, new_vl, vl); + return __riscv_vlseg3e8ff_v_u8m2(v0, v1, v2, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg3e8ff_v_i8mf8_m( @@ -191,7 +191,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e8ff_v_i8mf8_m(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vbool64_t mask, const int8_t *base, size_t *new_vl, size_t vl) { - return vlseg3e8ff_v_i8mf8_m(v0, v1, v2, mask, base, new_vl, vl); + return __riscv_vlseg3e8ff_v_i8mf8_m(v0, v1, v2, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg3e8ff_v_i8mf4_m( @@ -208,7 +208,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e8ff_v_i8mf4_m(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vbool32_t mask, const int8_t *base, size_t *new_vl, size_t vl) { - return vlseg3e8ff_v_i8mf4_m(v0, v1, v2, mask, base, new_vl, vl); + return __riscv_vlseg3e8ff_v_i8mf4_m(v0, v1, v2, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg3e8ff_v_i8mf2_m( @@ -225,7 +225,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e8ff_v_i8mf2_m(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vbool16_t mask, const int8_t *base, size_t *new_vl, size_t vl) { - return vlseg3e8ff_v_i8mf2_m(v0, v1, v2, mask, base, new_vl, vl); + return __riscv_vlseg3e8ff_v_i8mf2_m(v0, v1, v2, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg3e8ff_v_i8m1_m( @@ -242,7 +242,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e8ff_v_i8m1_m(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vbool8_t mask, const int8_t *base, size_t *new_vl, size_t vl) { - return vlseg3e8ff_v_i8m1_m(v0, v1, v2, mask, base, new_vl, vl); + return __riscv_vlseg3e8ff_v_i8m1_m(v0, v1, v2, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg3e8ff_v_i8m2_m( @@ -259,7 +259,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e8ff_v_i8m2_m(vint8m2_t *v0, vint8m2_t *v1, vint8m2_t *v2, vbool4_t mask, const int8_t *base, size_t *new_vl, size_t vl) { - return vlseg3e8ff_v_i8m2_m(v0, v1, v2, mask, base, new_vl, vl); + return __riscv_vlseg3e8ff_v_i8m2_m(v0, v1, v2, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg3e8ff_v_u8mf8_m( @@ -276,7 +276,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e8ff_v_u8mf8_m(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vbool64_t mask, const uint8_t *base, size_t *new_vl, size_t vl) { - return vlseg3e8ff_v_u8mf8_m(v0, v1, v2, mask, base, new_vl, vl); + return __riscv_vlseg3e8ff_v_u8mf8_m(v0, v1, v2, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg3e8ff_v_u8mf4_m( @@ -293,7 +293,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e8ff_v_u8mf4_m(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vbool32_t mask, const uint8_t *base, size_t *new_vl, size_t vl) { - return vlseg3e8ff_v_u8mf4_m(v0, v1, v2, mask, base, new_vl, vl); + return __riscv_vlseg3e8ff_v_u8mf4_m(v0, v1, v2, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg3e8ff_v_u8mf2_m( @@ -310,7 +310,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e8ff_v_u8mf2_m(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vbool16_t mask, const uint8_t *base, size_t *new_vl, size_t vl) { - return vlseg3e8ff_v_u8mf2_m(v0, v1, v2, mask, base, new_vl, vl); + return __riscv_vlseg3e8ff_v_u8mf2_m(v0, v1, v2, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg3e8ff_v_u8m1_m( @@ -327,7 +327,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e8ff_v_u8m1_m(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vbool8_t mask, const uint8_t *base, size_t *new_vl, size_t vl) { - return vlseg3e8ff_v_u8m1_m(v0, v1, v2, mask, base, new_vl, vl); + return __riscv_vlseg3e8ff_v_u8m1_m(v0, v1, v2, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg3e8ff_v_u8m2_m( @@ -344,6 +344,6 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg3e8ff_v_u8m2_m(vuint8m2_t *v0, vuint8m2_t *v1, vuint8m2_t *v2, vbool4_t mask, const uint8_t *base, size_t *new_vl, size_t vl) { - return vlseg3e8ff_v_u8m2_m(v0, v1, v2, mask, base, new_vl, vl); + return __riscv_vlseg3e8ff_v_u8m2_m(v0, v1, v2, mask, base, new_vl, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg4e16.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg4e16.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg4e16.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg4e16.c @@ -21,7 +21,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e16_v_f16mf4(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vfloat16mf4_t *v3, const _Float16 *base, size_t vl) { - return vlseg4e16_v_f16mf4(v0, v1, v2, v3, base, vl); + return __riscv_vlseg4e16_v_f16mf4(v0, v1, v2, v3, base, vl); } // CHECK-RV64-LABEL: @test_vlseg4e16_v_f16mf2( @@ -38,7 +38,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e16_v_f16mf2(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vfloat16mf2_t *v3, const _Float16 *base, size_t vl) { - return vlseg4e16_v_f16mf2(v0, v1, v2, v3, base, vl); + return __riscv_vlseg4e16_v_f16mf2(v0, v1, v2, v3, base, vl); } // CHECK-RV64-LABEL: @test_vlseg4e16_v_f16m1( @@ -55,7 +55,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e16_v_f16m1(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vfloat16m1_t *v3, const _Float16 *base, size_t vl) { - return vlseg4e16_v_f16m1(v0, v1, v2, v3, base, vl); + return __riscv_vlseg4e16_v_f16m1(v0, v1, v2, v3, base, vl); } // CHECK-RV64-LABEL: @test_vlseg4e16_v_f16m2( @@ -72,7 +72,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e16_v_f16m2(vfloat16m2_t *v0, vfloat16m2_t *v1, vfloat16m2_t *v2, vfloat16m2_t *v3, const _Float16 *base, size_t vl) { - return vlseg4e16_v_f16m2(v0, v1, v2, v3, base, vl); + return __riscv_vlseg4e16_v_f16m2(v0, v1, v2, v3, base, vl); } // CHECK-RV64-LABEL: @test_vlseg4e16_v_i16mf4( @@ -89,7 +89,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e16_v_i16mf4(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vint16mf4_t *v3, const int16_t *base, size_t vl) { - return vlseg4e16_v_i16mf4(v0, v1, v2, v3, base, vl); + return __riscv_vlseg4e16_v_i16mf4(v0, v1, v2, v3, base, vl); } // CHECK-RV64-LABEL: @test_vlseg4e16_v_i16mf2( @@ -106,7 +106,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e16_v_i16mf2(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vint16mf2_t *v3, const int16_t *base, size_t vl) { - return vlseg4e16_v_i16mf2(v0, v1, v2, v3, base, vl); + return __riscv_vlseg4e16_v_i16mf2(v0, v1, v2, v3, base, vl); } // CHECK-RV64-LABEL: @test_vlseg4e16_v_i16m1( @@ -123,7 +123,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e16_v_i16m1(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vint16m1_t *v3, const int16_t *base, size_t vl) { - return vlseg4e16_v_i16m1(v0, v1, v2, v3, base, vl); + return __riscv_vlseg4e16_v_i16m1(v0, v1, v2, v3, base, vl); } // CHECK-RV64-LABEL: @test_vlseg4e16_v_i16m2( @@ -140,7 +140,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e16_v_i16m2(vint16m2_t *v0, vint16m2_t *v1, vint16m2_t *v2, vint16m2_t *v3, const int16_t *base, size_t vl) { - return vlseg4e16_v_i16m2(v0, v1, v2, v3, base, vl); + return __riscv_vlseg4e16_v_i16m2(v0, v1, v2, v3, base, vl); } // CHECK-RV64-LABEL: @test_vlseg4e16_v_u16mf4( @@ -157,7 +157,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e16_v_u16mf4(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vuint16mf4_t *v3, const uint16_t *base, size_t vl) { - return vlseg4e16_v_u16mf4(v0, v1, v2, v3, base, vl); + return __riscv_vlseg4e16_v_u16mf4(v0, v1, v2, v3, base, vl); } // CHECK-RV64-LABEL: @test_vlseg4e16_v_u16mf2( @@ -174,7 +174,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e16_v_u16mf2(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vuint16mf2_t *v3, const uint16_t *base, size_t vl) { - return vlseg4e16_v_u16mf2(v0, v1, v2, v3, base, vl); + return __riscv_vlseg4e16_v_u16mf2(v0, v1, v2, v3, base, vl); } // CHECK-RV64-LABEL: @test_vlseg4e16_v_u16m1( @@ -191,7 +191,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e16_v_u16m1(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vuint16m1_t *v3, const uint16_t *base, size_t vl) { - return vlseg4e16_v_u16m1(v0, v1, v2, v3, base, vl); + return __riscv_vlseg4e16_v_u16m1(v0, v1, v2, v3, base, vl); } // CHECK-RV64-LABEL: @test_vlseg4e16_v_u16m2( @@ -208,7 +208,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e16_v_u16m2(vuint16m2_t *v0, vuint16m2_t *v1, vuint16m2_t *v2, vuint16m2_t *v3, const uint16_t *base, size_t vl) { - return vlseg4e16_v_u16m2(v0, v1, v2, v3, base, vl); + return __riscv_vlseg4e16_v_u16m2(v0, v1, v2, v3, base, vl); } // CHECK-RV64-LABEL: @test_vlseg4e16_v_f16mf4_m( @@ -225,7 +225,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e16_v_f16mf4_m(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vfloat16mf4_t *v3, vbool64_t mask, const _Float16 *base, size_t vl) { - return vlseg4e16_v_f16mf4_m(v0, v1, v2, v3, mask, base, vl); + return __riscv_vlseg4e16_v_f16mf4_m(v0, v1, v2, v3, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg4e16_v_f16mf2_m( @@ -242,7 +242,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e16_v_f16mf2_m(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vfloat16mf2_t *v3, vbool32_t mask, const _Float16 *base, size_t vl) { - return vlseg4e16_v_f16mf2_m(v0, v1, v2, v3, mask, base, vl); + return __riscv_vlseg4e16_v_f16mf2_m(v0, v1, v2, v3, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg4e16_v_f16m1_m( @@ -259,7 +259,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e16_v_f16m1_m(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vfloat16m1_t *v3, vbool16_t mask, const _Float16 *base, size_t vl) { - return vlseg4e16_v_f16m1_m(v0, v1, v2, v3, mask, base, vl); + return __riscv_vlseg4e16_v_f16m1_m(v0, v1, v2, v3, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg4e16_v_f16m2_m( @@ -276,7 +276,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e16_v_f16m2_m(vfloat16m2_t *v0, vfloat16m2_t *v1, vfloat16m2_t *v2, vfloat16m2_t *v3, vbool8_t mask, const _Float16 *base, size_t vl) { - return vlseg4e16_v_f16m2_m(v0, v1, v2, v3, mask, base, vl); + return __riscv_vlseg4e16_v_f16m2_m(v0, v1, v2, v3, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg4e16_v_i16mf4_m( @@ -293,7 +293,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e16_v_i16mf4_m(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vint16mf4_t *v3, vbool64_t mask, const int16_t *base, size_t vl) { - return vlseg4e16_v_i16mf4_m(v0, v1, v2, v3, mask, base, vl); + return __riscv_vlseg4e16_v_i16mf4_m(v0, v1, v2, v3, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg4e16_v_i16mf2_m( @@ -310,7 +310,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e16_v_i16mf2_m(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vint16mf2_t *v3, vbool32_t mask, const int16_t *base, size_t vl) { - return vlseg4e16_v_i16mf2_m(v0, v1, v2, v3, mask, base, vl); + return __riscv_vlseg4e16_v_i16mf2_m(v0, v1, v2, v3, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg4e16_v_i16m1_m( @@ -327,7 +327,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e16_v_i16m1_m(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vint16m1_t *v3, vbool16_t mask, const int16_t *base, size_t vl) { - return vlseg4e16_v_i16m1_m(v0, v1, v2, v3, mask, base, vl); + return __riscv_vlseg4e16_v_i16m1_m(v0, v1, v2, v3, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg4e16_v_i16m2_m( @@ -344,7 +344,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e16_v_i16m2_m(vint16m2_t *v0, vint16m2_t *v1, vint16m2_t *v2, vint16m2_t *v3, vbool8_t mask, const int16_t *base, size_t vl) { - return vlseg4e16_v_i16m2_m(v0, v1, v2, v3, mask, base, vl); + return __riscv_vlseg4e16_v_i16m2_m(v0, v1, v2, v3, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg4e16_v_u16mf4_m( @@ -361,7 +361,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e16_v_u16mf4_m(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vuint16mf4_t *v3, vbool64_t mask, const uint16_t *base, size_t vl) { - return vlseg4e16_v_u16mf4_m(v0, v1, v2, v3, mask, base, vl); + return __riscv_vlseg4e16_v_u16mf4_m(v0, v1, v2, v3, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg4e16_v_u16mf2_m( @@ -378,7 +378,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e16_v_u16mf2_m(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vuint16mf2_t *v3, vbool32_t mask, const uint16_t *base, size_t vl) { - return vlseg4e16_v_u16mf2_m(v0, v1, v2, v3, mask, base, vl); + return __riscv_vlseg4e16_v_u16mf2_m(v0, v1, v2, v3, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg4e16_v_u16m1_m( @@ -395,7 +395,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e16_v_u16m1_m(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vuint16m1_t *v3, vbool16_t mask, const uint16_t *base, size_t vl) { - return vlseg4e16_v_u16m1_m(v0, v1, v2, v3, mask, base, vl); + return __riscv_vlseg4e16_v_u16m1_m(v0, v1, v2, v3, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg4e16_v_u16m2_m( @@ -412,6 +412,6 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e16_v_u16m2_m(vuint16m2_t *v0, vuint16m2_t *v1, vuint16m2_t *v2, vuint16m2_t *v3, vbool8_t mask, const uint16_t *base, size_t vl) { - return vlseg4e16_v_u16m2_m(v0, v1, v2, v3, mask, base, vl); + return __riscv_vlseg4e16_v_u16m2_m(v0, v1, v2, v3, mask, base, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg4e16ff.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg4e16ff.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg4e16ff.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg4e16ff.c @@ -23,7 +23,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e16ff_v_f16mf4(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vfloat16mf4_t *v3, const _Float16 *base, size_t *new_vl, size_t vl) { - return vlseg4e16ff_v_f16mf4(v0, v1, v2, v3, base, new_vl, vl); + return __riscv_vlseg4e16ff_v_f16mf4(v0, v1, v2, v3, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg4e16ff_v_f16mf2( @@ -42,7 +42,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e16ff_v_f16mf2(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vfloat16mf2_t *v3, const _Float16 *base, size_t *new_vl, size_t vl) { - return vlseg4e16ff_v_f16mf2(v0, v1, v2, v3, base, new_vl, vl); + return __riscv_vlseg4e16ff_v_f16mf2(v0, v1, v2, v3, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg4e16ff_v_f16m1( @@ -61,7 +61,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e16ff_v_f16m1(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vfloat16m1_t *v3, const _Float16 *base, size_t *new_vl, size_t vl) { - return vlseg4e16ff_v_f16m1(v0, v1, v2, v3, base, new_vl, vl); + return __riscv_vlseg4e16ff_v_f16m1(v0, v1, v2, v3, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg4e16ff_v_f16m2( @@ -80,7 +80,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e16ff_v_f16m2(vfloat16m2_t *v0, vfloat16m2_t *v1, vfloat16m2_t *v2, vfloat16m2_t *v3, const _Float16 *base, size_t *new_vl, size_t vl) { - return vlseg4e16ff_v_f16m2(v0, v1, v2, v3, base, new_vl, vl); + return __riscv_vlseg4e16ff_v_f16m2(v0, v1, v2, v3, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg4e16ff_v_i16mf4( @@ -99,7 +99,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e16ff_v_i16mf4(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vint16mf4_t *v3, const int16_t *base, size_t *new_vl, size_t vl) { - return vlseg4e16ff_v_i16mf4(v0, v1, v2, v3, base, new_vl, vl); + return __riscv_vlseg4e16ff_v_i16mf4(v0, v1, v2, v3, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg4e16ff_v_i16mf2( @@ -118,7 +118,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e16ff_v_i16mf2(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vint16mf2_t *v3, const int16_t *base, size_t *new_vl, size_t vl) { - return vlseg4e16ff_v_i16mf2(v0, v1, v2, v3, base, new_vl, vl); + return __riscv_vlseg4e16ff_v_i16mf2(v0, v1, v2, v3, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg4e16ff_v_i16m1( @@ -137,7 +137,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e16ff_v_i16m1(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vint16m1_t *v3, const int16_t *base, size_t *new_vl, size_t vl) { - return vlseg4e16ff_v_i16m1(v0, v1, v2, v3, base, new_vl, vl); + return __riscv_vlseg4e16ff_v_i16m1(v0, v1, v2, v3, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg4e16ff_v_i16m2( @@ -156,7 +156,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e16ff_v_i16m2(vint16m2_t *v0, vint16m2_t *v1, vint16m2_t *v2, vint16m2_t *v3, const int16_t *base, size_t *new_vl, size_t vl) { - return vlseg4e16ff_v_i16m2(v0, v1, v2, v3, base, new_vl, vl); + return __riscv_vlseg4e16ff_v_i16m2(v0, v1, v2, v3, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg4e16ff_v_u16mf4( @@ -175,7 +175,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e16ff_v_u16mf4(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vuint16mf4_t *v3, const uint16_t *base, size_t *new_vl, size_t vl) { - return vlseg4e16ff_v_u16mf4(v0, v1, v2, v3, base, new_vl, vl); + return __riscv_vlseg4e16ff_v_u16mf4(v0, v1, v2, v3, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg4e16ff_v_u16mf2( @@ -194,7 +194,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e16ff_v_u16mf2(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vuint16mf2_t *v3, const uint16_t *base, size_t *new_vl, size_t vl) { - return vlseg4e16ff_v_u16mf2(v0, v1, v2, v3, base, new_vl, vl); + return __riscv_vlseg4e16ff_v_u16mf2(v0, v1, v2, v3, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg4e16ff_v_u16m1( @@ -213,7 +213,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e16ff_v_u16m1(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vuint16m1_t *v3, const uint16_t *base, size_t *new_vl, size_t vl) { - return vlseg4e16ff_v_u16m1(v0, v1, v2, v3, base, new_vl, vl); + return __riscv_vlseg4e16ff_v_u16m1(v0, v1, v2, v3, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg4e16ff_v_u16m2( @@ -232,7 +232,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e16ff_v_u16m2(vuint16m2_t *v0, vuint16m2_t *v1, vuint16m2_t *v2, vuint16m2_t *v3, const uint16_t *base, size_t *new_vl, size_t vl) { - return vlseg4e16ff_v_u16m2(v0, v1, v2, v3, base, new_vl, vl); + return __riscv_vlseg4e16ff_v_u16m2(v0, v1, v2, v3, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg4e16ff_v_f16mf4_m( @@ -251,7 +251,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e16ff_v_f16mf4_m(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vfloat16mf4_t *v3, vbool64_t mask, const _Float16 *base, size_t *new_vl, size_t vl) { - return vlseg4e16ff_v_f16mf4_m(v0, v1, v2, v3, mask, base, new_vl, vl); + return __riscv_vlseg4e16ff_v_f16mf4_m(v0, v1, v2, v3, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg4e16ff_v_f16mf2_m( @@ -270,7 +270,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e16ff_v_f16mf2_m(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vfloat16mf2_t *v3, vbool32_t mask, const _Float16 *base, size_t *new_vl, size_t vl) { - return vlseg4e16ff_v_f16mf2_m(v0, v1, v2, v3, mask, base, new_vl, vl); + return __riscv_vlseg4e16ff_v_f16mf2_m(v0, v1, v2, v3, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg4e16ff_v_f16m1_m( @@ -289,7 +289,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e16ff_v_f16m1_m(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vfloat16m1_t *v3, vbool16_t mask, const _Float16 *base, size_t *new_vl, size_t vl) { - return vlseg4e16ff_v_f16m1_m(v0, v1, v2, v3, mask, base, new_vl, vl); + return __riscv_vlseg4e16ff_v_f16m1_m(v0, v1, v2, v3, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg4e16ff_v_f16m2_m( @@ -308,7 +308,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e16ff_v_f16m2_m(vfloat16m2_t *v0, vfloat16m2_t *v1, vfloat16m2_t *v2, vfloat16m2_t *v3, vbool8_t mask, const _Float16 *base, size_t *new_vl, size_t vl) { - return vlseg4e16ff_v_f16m2_m(v0, v1, v2, v3, mask, base, new_vl, vl); + return __riscv_vlseg4e16ff_v_f16m2_m(v0, v1, v2, v3, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg4e16ff_v_i16mf4_m( @@ -327,7 +327,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e16ff_v_i16mf4_m(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vint16mf4_t *v3, vbool64_t mask, const int16_t *base, size_t *new_vl, size_t vl) { - return vlseg4e16ff_v_i16mf4_m(v0, v1, v2, v3, mask, base, new_vl, vl); + return __riscv_vlseg4e16ff_v_i16mf4_m(v0, v1, v2, v3, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg4e16ff_v_i16mf2_m( @@ -346,7 +346,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e16ff_v_i16mf2_m(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vint16mf2_t *v3, vbool32_t mask, const int16_t *base, size_t *new_vl, size_t vl) { - return vlseg4e16ff_v_i16mf2_m(v0, v1, v2, v3, mask, base, new_vl, vl); + return __riscv_vlseg4e16ff_v_i16mf2_m(v0, v1, v2, v3, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg4e16ff_v_i16m1_m( @@ -365,7 +365,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e16ff_v_i16m1_m(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vint16m1_t *v3, vbool16_t mask, const int16_t *base, size_t *new_vl, size_t vl) { - return vlseg4e16ff_v_i16m1_m(v0, v1, v2, v3, mask, base, new_vl, vl); + return __riscv_vlseg4e16ff_v_i16m1_m(v0, v1, v2, v3, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg4e16ff_v_i16m2_m( @@ -384,7 +384,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e16ff_v_i16m2_m(vint16m2_t *v0, vint16m2_t *v1, vint16m2_t *v2, vint16m2_t *v3, vbool8_t mask, const int16_t *base, size_t *new_vl, size_t vl) { - return vlseg4e16ff_v_i16m2_m(v0, v1, v2, v3, mask, base, new_vl, vl); + return __riscv_vlseg4e16ff_v_i16m2_m(v0, v1, v2, v3, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg4e16ff_v_u16mf4_m( @@ -403,7 +403,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e16ff_v_u16mf4_m(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vuint16mf4_t *v3, vbool64_t mask, const uint16_t *base, size_t *new_vl, size_t vl) { - return vlseg4e16ff_v_u16mf4_m(v0, v1, v2, v3, mask, base, new_vl, vl); + return __riscv_vlseg4e16ff_v_u16mf4_m(v0, v1, v2, v3, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg4e16ff_v_u16mf2_m( @@ -422,7 +422,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e16ff_v_u16mf2_m(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vuint16mf2_t *v3, vbool32_t mask, const uint16_t *base, size_t *new_vl, size_t vl) { - return vlseg4e16ff_v_u16mf2_m(v0, v1, v2, v3, mask, base, new_vl, vl); + return __riscv_vlseg4e16ff_v_u16mf2_m(v0, v1, v2, v3, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg4e16ff_v_u16m1_m( @@ -441,7 +441,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e16ff_v_u16m1_m(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vuint16m1_t *v3, vbool16_t mask, const uint16_t *base, size_t *new_vl, size_t vl) { - return vlseg4e16ff_v_u16m1_m(v0, v1, v2, v3, mask, base, new_vl, vl); + return __riscv_vlseg4e16ff_v_u16m1_m(v0, v1, v2, v3, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg4e16ff_v_u16m2_m( @@ -460,6 +460,6 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e16ff_v_u16m2_m(vuint16m2_t *v0, vuint16m2_t *v1, vuint16m2_t *v2, vuint16m2_t *v3, vbool8_t mask, const uint16_t *base, size_t *new_vl, size_t vl) { - return vlseg4e16ff_v_u16m2_m(v0, v1, v2, v3, mask, base, new_vl, vl); + return __riscv_vlseg4e16ff_v_u16m2_m(v0, v1, v2, v3, mask, base, new_vl, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg4e32.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg4e32.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg4e32.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg4e32.c @@ -21,7 +21,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e32_v_f32mf2(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vfloat32mf2_t *v3, const float *base, size_t vl) { - return vlseg4e32_v_f32mf2(v0, v1, v2, v3, base, vl); + return __riscv_vlseg4e32_v_f32mf2(v0, v1, v2, v3, base, vl); } // CHECK-RV64-LABEL: @test_vlseg4e32_v_f32m1( @@ -38,7 +38,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e32_v_f32m1(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vfloat32m1_t *v3, const float *base, size_t vl) { - return vlseg4e32_v_f32m1(v0, v1, v2, v3, base, vl); + return __riscv_vlseg4e32_v_f32m1(v0, v1, v2, v3, base, vl); } // CHECK-RV64-LABEL: @test_vlseg4e32_v_f32m2( @@ -55,7 +55,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e32_v_f32m2(vfloat32m2_t *v0, vfloat32m2_t *v1, vfloat32m2_t *v2, vfloat32m2_t *v3, const float *base, size_t vl) { - return vlseg4e32_v_f32m2(v0, v1, v2, v3, base, vl); + return __riscv_vlseg4e32_v_f32m2(v0, v1, v2, v3, base, vl); } // CHECK-RV64-LABEL: @test_vlseg4e32_v_i32mf2( @@ -72,7 +72,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e32_v_i32mf2(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vint32mf2_t *v3, const int32_t *base, size_t vl) { - return vlseg4e32_v_i32mf2(v0, v1, v2, v3, base, vl); + return __riscv_vlseg4e32_v_i32mf2(v0, v1, v2, v3, base, vl); } // CHECK-RV64-LABEL: @test_vlseg4e32_v_i32m1( @@ -89,7 +89,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e32_v_i32m1(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vint32m1_t *v3, const int32_t *base, size_t vl) { - return vlseg4e32_v_i32m1(v0, v1, v2, v3, base, vl); + return __riscv_vlseg4e32_v_i32m1(v0, v1, v2, v3, base, vl); } // CHECK-RV64-LABEL: @test_vlseg4e32_v_i32m2( @@ -106,7 +106,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e32_v_i32m2(vint32m2_t *v0, vint32m2_t *v1, vint32m2_t *v2, vint32m2_t *v3, const int32_t *base, size_t vl) { - return vlseg4e32_v_i32m2(v0, v1, v2, v3, base, vl); + return __riscv_vlseg4e32_v_i32m2(v0, v1, v2, v3, base, vl); } // CHECK-RV64-LABEL: @test_vlseg4e32_v_u32mf2( @@ -123,7 +123,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e32_v_u32mf2(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vuint32mf2_t *v3, const uint32_t *base, size_t vl) { - return vlseg4e32_v_u32mf2(v0, v1, v2, v3, base, vl); + return __riscv_vlseg4e32_v_u32mf2(v0, v1, v2, v3, base, vl); } // CHECK-RV64-LABEL: @test_vlseg4e32_v_u32m1( @@ -140,7 +140,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e32_v_u32m1(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vuint32m1_t *v3, const uint32_t *base, size_t vl) { - return vlseg4e32_v_u32m1(v0, v1, v2, v3, base, vl); + return __riscv_vlseg4e32_v_u32m1(v0, v1, v2, v3, base, vl); } // CHECK-RV64-LABEL: @test_vlseg4e32_v_u32m2( @@ -157,7 +157,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e32_v_u32m2(vuint32m2_t *v0, vuint32m2_t *v1, vuint32m2_t *v2, vuint32m2_t *v3, const uint32_t *base, size_t vl) { - return vlseg4e32_v_u32m2(v0, v1, v2, v3, base, vl); + return __riscv_vlseg4e32_v_u32m2(v0, v1, v2, v3, base, vl); } // CHECK-RV64-LABEL: @test_vlseg4e32_v_f32mf2_m( @@ -174,7 +174,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e32_v_f32mf2_m(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vfloat32mf2_t *v3, vbool64_t mask, const float *base, size_t vl) { - return vlseg4e32_v_f32mf2_m(v0, v1, v2, v3, mask, base, vl); + return __riscv_vlseg4e32_v_f32mf2_m(v0, v1, v2, v3, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg4e32_v_f32m1_m( @@ -191,7 +191,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e32_v_f32m1_m(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vfloat32m1_t *v3, vbool32_t mask, const float *base, size_t vl) { - return vlseg4e32_v_f32m1_m(v0, v1, v2, v3, mask, base, vl); + return __riscv_vlseg4e32_v_f32m1_m(v0, v1, v2, v3, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg4e32_v_f32m2_m( @@ -208,7 +208,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e32_v_f32m2_m(vfloat32m2_t *v0, vfloat32m2_t *v1, vfloat32m2_t *v2, vfloat32m2_t *v3, vbool16_t mask, const float *base, size_t vl) { - return vlseg4e32_v_f32m2_m(v0, v1, v2, v3, mask, base, vl); + return __riscv_vlseg4e32_v_f32m2_m(v0, v1, v2, v3, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg4e32_v_i32mf2_m( @@ -225,7 +225,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e32_v_i32mf2_m(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vint32mf2_t *v3, vbool64_t mask, const int32_t *base, size_t vl) { - return vlseg4e32_v_i32mf2_m(v0, v1, v2, v3, mask, base, vl); + return __riscv_vlseg4e32_v_i32mf2_m(v0, v1, v2, v3, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg4e32_v_i32m1_m( @@ -242,7 +242,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e32_v_i32m1_m(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vint32m1_t *v3, vbool32_t mask, const int32_t *base, size_t vl) { - return vlseg4e32_v_i32m1_m(v0, v1, v2, v3, mask, base, vl); + return __riscv_vlseg4e32_v_i32m1_m(v0, v1, v2, v3, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg4e32_v_i32m2_m( @@ -259,7 +259,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e32_v_i32m2_m(vint32m2_t *v0, vint32m2_t *v1, vint32m2_t *v2, vint32m2_t *v3, vbool16_t mask, const int32_t *base, size_t vl) { - return vlseg4e32_v_i32m2_m(v0, v1, v2, v3, mask, base, vl); + return __riscv_vlseg4e32_v_i32m2_m(v0, v1, v2, v3, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg4e32_v_u32mf2_m( @@ -276,7 +276,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e32_v_u32mf2_m(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vuint32mf2_t *v3, vbool64_t mask, const uint32_t *base, size_t vl) { - return vlseg4e32_v_u32mf2_m(v0, v1, v2, v3, mask, base, vl); + return __riscv_vlseg4e32_v_u32mf2_m(v0, v1, v2, v3, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg4e32_v_u32m1_m( @@ -293,7 +293,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e32_v_u32m1_m(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vuint32m1_t *v3, vbool32_t mask, const uint32_t *base, size_t vl) { - return vlseg4e32_v_u32m1_m(v0, v1, v2, v3, mask, base, vl); + return __riscv_vlseg4e32_v_u32m1_m(v0, v1, v2, v3, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg4e32_v_u32m2_m( @@ -310,6 +310,6 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e32_v_u32m2_m(vuint32m2_t *v0, vuint32m2_t *v1, vuint32m2_t *v2, vuint32m2_t *v3, vbool16_t mask, const uint32_t *base, size_t vl) { - return vlseg4e32_v_u32m2_m(v0, v1, v2, v3, mask, base, vl); + return __riscv_vlseg4e32_v_u32m2_m(v0, v1, v2, v3, mask, base, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg4e32ff.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg4e32ff.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg4e32ff.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg4e32ff.c @@ -23,7 +23,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e32ff_v_f32mf2(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vfloat32mf2_t *v3, const float *base, size_t *new_vl, size_t vl) { - return vlseg4e32ff_v_f32mf2(v0, v1, v2, v3, base, new_vl, vl); + return __riscv_vlseg4e32ff_v_f32mf2(v0, v1, v2, v3, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg4e32ff_v_f32m1( @@ -42,7 +42,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e32ff_v_f32m1(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vfloat32m1_t *v3, const float *base, size_t *new_vl, size_t vl) { - return vlseg4e32ff_v_f32m1(v0, v1, v2, v3, base, new_vl, vl); + return __riscv_vlseg4e32ff_v_f32m1(v0, v1, v2, v3, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg4e32ff_v_f32m2( @@ -61,7 +61,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e32ff_v_f32m2(vfloat32m2_t *v0, vfloat32m2_t *v1, vfloat32m2_t *v2, vfloat32m2_t *v3, const float *base, size_t *new_vl, size_t vl) { - return vlseg4e32ff_v_f32m2(v0, v1, v2, v3, base, new_vl, vl); + return __riscv_vlseg4e32ff_v_f32m2(v0, v1, v2, v3, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg4e32ff_v_i32mf2( @@ -80,7 +80,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e32ff_v_i32mf2(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vint32mf2_t *v3, const int32_t *base, size_t *new_vl, size_t vl) { - return vlseg4e32ff_v_i32mf2(v0, v1, v2, v3, base, new_vl, vl); + return __riscv_vlseg4e32ff_v_i32mf2(v0, v1, v2, v3, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg4e32ff_v_i32m1( @@ -99,7 +99,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e32ff_v_i32m1(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vint32m1_t *v3, const int32_t *base, size_t *new_vl, size_t vl) { - return vlseg4e32ff_v_i32m1(v0, v1, v2, v3, base, new_vl, vl); + return __riscv_vlseg4e32ff_v_i32m1(v0, v1, v2, v3, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg4e32ff_v_i32m2( @@ -118,7 +118,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e32ff_v_i32m2(vint32m2_t *v0, vint32m2_t *v1, vint32m2_t *v2, vint32m2_t *v3, const int32_t *base, size_t *new_vl, size_t vl) { - return vlseg4e32ff_v_i32m2(v0, v1, v2, v3, base, new_vl, vl); + return __riscv_vlseg4e32ff_v_i32m2(v0, v1, v2, v3, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg4e32ff_v_u32mf2( @@ -137,7 +137,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e32ff_v_u32mf2(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vuint32mf2_t *v3, const uint32_t *base, size_t *new_vl, size_t vl) { - return vlseg4e32ff_v_u32mf2(v0, v1, v2, v3, base, new_vl, vl); + return __riscv_vlseg4e32ff_v_u32mf2(v0, v1, v2, v3, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg4e32ff_v_u32m1( @@ -156,7 +156,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e32ff_v_u32m1(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vuint32m1_t *v3, const uint32_t *base, size_t *new_vl, size_t vl) { - return vlseg4e32ff_v_u32m1(v0, v1, v2, v3, base, new_vl, vl); + return __riscv_vlseg4e32ff_v_u32m1(v0, v1, v2, v3, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg4e32ff_v_u32m2( @@ -175,7 +175,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e32ff_v_u32m2(vuint32m2_t *v0, vuint32m2_t *v1, vuint32m2_t *v2, vuint32m2_t *v3, const uint32_t *base, size_t *new_vl, size_t vl) { - return vlseg4e32ff_v_u32m2(v0, v1, v2, v3, base, new_vl, vl); + return __riscv_vlseg4e32ff_v_u32m2(v0, v1, v2, v3, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg4e32ff_v_f32mf2_m( @@ -194,7 +194,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e32ff_v_f32mf2_m(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vfloat32mf2_t *v3, vbool64_t mask, const float *base, size_t *new_vl, size_t vl) { - return vlseg4e32ff_v_f32mf2_m(v0, v1, v2, v3, mask, base, new_vl, vl); + return __riscv_vlseg4e32ff_v_f32mf2_m(v0, v1, v2, v3, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg4e32ff_v_f32m1_m( @@ -213,7 +213,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e32ff_v_f32m1_m(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vfloat32m1_t *v3, vbool32_t mask, const float *base, size_t *new_vl, size_t vl) { - return vlseg4e32ff_v_f32m1_m(v0, v1, v2, v3, mask, base, new_vl, vl); + return __riscv_vlseg4e32ff_v_f32m1_m(v0, v1, v2, v3, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg4e32ff_v_f32m2_m( @@ -232,7 +232,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e32ff_v_f32m2_m(vfloat32m2_t *v0, vfloat32m2_t *v1, vfloat32m2_t *v2, vfloat32m2_t *v3, vbool16_t mask, const float *base, size_t *new_vl, size_t vl) { - return vlseg4e32ff_v_f32m2_m(v0, v1, v2, v3, mask, base, new_vl, vl); + return __riscv_vlseg4e32ff_v_f32m2_m(v0, v1, v2, v3, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg4e32ff_v_i32mf2_m( @@ -251,7 +251,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e32ff_v_i32mf2_m(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vint32mf2_t *v3, vbool64_t mask, const int32_t *base, size_t *new_vl, size_t vl) { - return vlseg4e32ff_v_i32mf2_m(v0, v1, v2, v3, mask, base, new_vl, vl); + return __riscv_vlseg4e32ff_v_i32mf2_m(v0, v1, v2, v3, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg4e32ff_v_i32m1_m( @@ -270,7 +270,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e32ff_v_i32m1_m(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vint32m1_t *v3, vbool32_t mask, const int32_t *base, size_t *new_vl, size_t vl) { - return vlseg4e32ff_v_i32m1_m(v0, v1, v2, v3, mask, base, new_vl, vl); + return __riscv_vlseg4e32ff_v_i32m1_m(v0, v1, v2, v3, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg4e32ff_v_i32m2_m( @@ -289,7 +289,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e32ff_v_i32m2_m(vint32m2_t *v0, vint32m2_t *v1, vint32m2_t *v2, vint32m2_t *v3, vbool16_t mask, const int32_t *base, size_t *new_vl, size_t vl) { - return vlseg4e32ff_v_i32m2_m(v0, v1, v2, v3, mask, base, new_vl, vl); + return __riscv_vlseg4e32ff_v_i32m2_m(v0, v1, v2, v3, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg4e32ff_v_u32mf2_m( @@ -308,7 +308,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e32ff_v_u32mf2_m(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vuint32mf2_t *v3, vbool64_t mask, const uint32_t *base, size_t *new_vl, size_t vl) { - return vlseg4e32ff_v_u32mf2_m(v0, v1, v2, v3, mask, base, new_vl, vl); + return __riscv_vlseg4e32ff_v_u32mf2_m(v0, v1, v2, v3, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg4e32ff_v_u32m1_m( @@ -327,7 +327,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e32ff_v_u32m1_m(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vuint32m1_t *v3, vbool32_t mask, const uint32_t *base, size_t *new_vl, size_t vl) { - return vlseg4e32ff_v_u32m1_m(v0, v1, v2, v3, mask, base, new_vl, vl); + return __riscv_vlseg4e32ff_v_u32m1_m(v0, v1, v2, v3, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg4e32ff_v_u32m2_m( @@ -346,6 +346,6 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e32ff_v_u32m2_m(vuint32m2_t *v0, vuint32m2_t *v1, vuint32m2_t *v2, vuint32m2_t *v3, vbool16_t mask, const uint32_t *base, size_t *new_vl, size_t vl) { - return vlseg4e32ff_v_u32m2_m(v0, v1, v2, v3, mask, base, new_vl, vl); + return __riscv_vlseg4e32ff_v_u32m2_m(v0, v1, v2, v3, mask, base, new_vl, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg4e64.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg4e64.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg4e64.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg4e64.c @@ -21,7 +21,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e64_v_f64m1(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vfloat64m1_t *v3, const double *base, size_t vl) { - return vlseg4e64_v_f64m1(v0, v1, v2, v3, base, vl); + return __riscv_vlseg4e64_v_f64m1(v0, v1, v2, v3, base, vl); } // CHECK-RV64-LABEL: @test_vlseg4e64_v_f64m2( @@ -38,7 +38,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e64_v_f64m2(vfloat64m2_t *v0, vfloat64m2_t *v1, vfloat64m2_t *v2, vfloat64m2_t *v3, const double *base, size_t vl) { - return vlseg4e64_v_f64m2(v0, v1, v2, v3, base, vl); + return __riscv_vlseg4e64_v_f64m2(v0, v1, v2, v3, base, vl); } // CHECK-RV64-LABEL: @test_vlseg4e64_v_i64m1( @@ -55,7 +55,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e64_v_i64m1(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vint64m1_t *v3, const int64_t *base, size_t vl) { - return vlseg4e64_v_i64m1(v0, v1, v2, v3, base, vl); + return __riscv_vlseg4e64_v_i64m1(v0, v1, v2, v3, base, vl); } // CHECK-RV64-LABEL: @test_vlseg4e64_v_i64m2( @@ -72,7 +72,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e64_v_i64m2(vint64m2_t *v0, vint64m2_t *v1, vint64m2_t *v2, vint64m2_t *v3, const int64_t *base, size_t vl) { - return vlseg4e64_v_i64m2(v0, v1, v2, v3, base, vl); + return __riscv_vlseg4e64_v_i64m2(v0, v1, v2, v3, base, vl); } // CHECK-RV64-LABEL: @test_vlseg4e64_v_u64m1( @@ -89,7 +89,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e64_v_u64m1(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vuint64m1_t *v3, const uint64_t *base, size_t vl) { - return vlseg4e64_v_u64m1(v0, v1, v2, v3, base, vl); + return __riscv_vlseg4e64_v_u64m1(v0, v1, v2, v3, base, vl); } // CHECK-RV64-LABEL: @test_vlseg4e64_v_u64m2( @@ -106,7 +106,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e64_v_u64m2(vuint64m2_t *v0, vuint64m2_t *v1, vuint64m2_t *v2, vuint64m2_t *v3, const uint64_t *base, size_t vl) { - return vlseg4e64_v_u64m2(v0, v1, v2, v3, base, vl); + return __riscv_vlseg4e64_v_u64m2(v0, v1, v2, v3, base, vl); } // CHECK-RV64-LABEL: @test_vlseg4e64_v_f64m1_m( @@ -123,7 +123,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e64_v_f64m1_m(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vfloat64m1_t *v3, vbool64_t mask, const double *base, size_t vl) { - return vlseg4e64_v_f64m1_m(v0, v1, v2, v3, mask, base, vl); + return __riscv_vlseg4e64_v_f64m1_m(v0, v1, v2, v3, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg4e64_v_f64m2_m( @@ -140,7 +140,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e64_v_f64m2_m(vfloat64m2_t *v0, vfloat64m2_t *v1, vfloat64m2_t *v2, vfloat64m2_t *v3, vbool32_t mask, const double *base, size_t vl) { - return vlseg4e64_v_f64m2_m(v0, v1, v2, v3, mask, base, vl); + return __riscv_vlseg4e64_v_f64m2_m(v0, v1, v2, v3, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg4e64_v_i64m1_m( @@ -157,7 +157,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e64_v_i64m1_m(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vint64m1_t *v3, vbool64_t mask, const int64_t *base, size_t vl) { - return vlseg4e64_v_i64m1_m(v0, v1, v2, v3, mask, base, vl); + return __riscv_vlseg4e64_v_i64m1_m(v0, v1, v2, v3, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg4e64_v_i64m2_m( @@ -174,7 +174,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e64_v_i64m2_m(vint64m2_t *v0, vint64m2_t *v1, vint64m2_t *v2, vint64m2_t *v3, vbool32_t mask, const int64_t *base, size_t vl) { - return vlseg4e64_v_i64m2_m(v0, v1, v2, v3, mask, base, vl); + return __riscv_vlseg4e64_v_i64m2_m(v0, v1, v2, v3, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg4e64_v_u64m1_m( @@ -191,7 +191,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e64_v_u64m1_m(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vuint64m1_t *v3, vbool64_t mask, const uint64_t *base, size_t vl) { - return vlseg4e64_v_u64m1_m(v0, v1, v2, v3, mask, base, vl); + return __riscv_vlseg4e64_v_u64m1_m(v0, v1, v2, v3, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg4e64_v_u64m2_m( @@ -208,6 +208,6 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e64_v_u64m2_m(vuint64m2_t *v0, vuint64m2_t *v1, vuint64m2_t *v2, vuint64m2_t *v3, vbool32_t mask, const uint64_t *base, size_t vl) { - return vlseg4e64_v_u64m2_m(v0, v1, v2, v3, mask, base, vl); + return __riscv_vlseg4e64_v_u64m2_m(v0, v1, v2, v3, mask, base, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg4e64ff.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg4e64ff.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg4e64ff.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg4e64ff.c @@ -23,7 +23,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e64ff_v_f64m1(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vfloat64m1_t *v3, const double *base, size_t *new_vl, size_t vl) { - return vlseg4e64ff_v_f64m1(v0, v1, v2, v3, base, new_vl, vl); + return __riscv_vlseg4e64ff_v_f64m1(v0, v1, v2, v3, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg4e64ff_v_f64m2( @@ -42,7 +42,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e64ff_v_f64m2(vfloat64m2_t *v0, vfloat64m2_t *v1, vfloat64m2_t *v2, vfloat64m2_t *v3, const double *base, size_t *new_vl, size_t vl) { - return vlseg4e64ff_v_f64m2(v0, v1, v2, v3, base, new_vl, vl); + return __riscv_vlseg4e64ff_v_f64m2(v0, v1, v2, v3, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg4e64ff_v_i64m1( @@ -61,7 +61,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e64ff_v_i64m1(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vint64m1_t *v3, const int64_t *base, size_t *new_vl, size_t vl) { - return vlseg4e64ff_v_i64m1(v0, v1, v2, v3, base, new_vl, vl); + return __riscv_vlseg4e64ff_v_i64m1(v0, v1, v2, v3, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg4e64ff_v_i64m2( @@ -80,7 +80,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e64ff_v_i64m2(vint64m2_t *v0, vint64m2_t *v1, vint64m2_t *v2, vint64m2_t *v3, const int64_t *base, size_t *new_vl, size_t vl) { - return vlseg4e64ff_v_i64m2(v0, v1, v2, v3, base, new_vl, vl); + return __riscv_vlseg4e64ff_v_i64m2(v0, v1, v2, v3, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg4e64ff_v_u64m1( @@ -99,7 +99,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e64ff_v_u64m1(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vuint64m1_t *v3, const uint64_t *base, size_t *new_vl, size_t vl) { - return vlseg4e64ff_v_u64m1(v0, v1, v2, v3, base, new_vl, vl); + return __riscv_vlseg4e64ff_v_u64m1(v0, v1, v2, v3, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg4e64ff_v_u64m2( @@ -118,7 +118,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e64ff_v_u64m2(vuint64m2_t *v0, vuint64m2_t *v1, vuint64m2_t *v2, vuint64m2_t *v3, const uint64_t *base, size_t *new_vl, size_t vl) { - return vlseg4e64ff_v_u64m2(v0, v1, v2, v3, base, new_vl, vl); + return __riscv_vlseg4e64ff_v_u64m2(v0, v1, v2, v3, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg4e64ff_v_f64m1_m( @@ -137,7 +137,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e64ff_v_f64m1_m(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vfloat64m1_t *v3, vbool64_t mask, const double *base, size_t *new_vl, size_t vl) { - return vlseg4e64ff_v_f64m1_m(v0, v1, v2, v3, mask, base, new_vl, vl); + return __riscv_vlseg4e64ff_v_f64m1_m(v0, v1, v2, v3, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg4e64ff_v_f64m2_m( @@ -156,7 +156,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e64ff_v_f64m2_m(vfloat64m2_t *v0, vfloat64m2_t *v1, vfloat64m2_t *v2, vfloat64m2_t *v3, vbool32_t mask, const double *base, size_t *new_vl, size_t vl) { - return vlseg4e64ff_v_f64m2_m(v0, v1, v2, v3, mask, base, new_vl, vl); + return __riscv_vlseg4e64ff_v_f64m2_m(v0, v1, v2, v3, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg4e64ff_v_i64m1_m( @@ -175,7 +175,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e64ff_v_i64m1_m(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vint64m1_t *v3, vbool64_t mask, const int64_t *base, size_t *new_vl, size_t vl) { - return vlseg4e64ff_v_i64m1_m(v0, v1, v2, v3, mask, base, new_vl, vl); + return __riscv_vlseg4e64ff_v_i64m1_m(v0, v1, v2, v3, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg4e64ff_v_i64m2_m( @@ -194,7 +194,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e64ff_v_i64m2_m(vint64m2_t *v0, vint64m2_t *v1, vint64m2_t *v2, vint64m2_t *v3, vbool32_t mask, const int64_t *base, size_t *new_vl, size_t vl) { - return vlseg4e64ff_v_i64m2_m(v0, v1, v2, v3, mask, base, new_vl, vl); + return __riscv_vlseg4e64ff_v_i64m2_m(v0, v1, v2, v3, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg4e64ff_v_u64m1_m( @@ -213,7 +213,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e64ff_v_u64m1_m(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vuint64m1_t *v3, vbool64_t mask, const uint64_t *base, size_t *new_vl, size_t vl) { - return vlseg4e64ff_v_u64m1_m(v0, v1, v2, v3, mask, base, new_vl, vl); + return __riscv_vlseg4e64ff_v_u64m1_m(v0, v1, v2, v3, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg4e64ff_v_u64m2_m( @@ -232,6 +232,6 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e64ff_v_u64m2_m(vuint64m2_t *v0, vuint64m2_t *v1, vuint64m2_t *v2, vuint64m2_t *v3, vbool32_t mask, const uint64_t *base, size_t *new_vl, size_t vl) { - return vlseg4e64ff_v_u64m2_m(v0, v1, v2, v3, mask, base, new_vl, vl); + return __riscv_vlseg4e64ff_v_u64m2_m(v0, v1, v2, v3, mask, base, new_vl, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg4e8.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg4e8.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg4e8.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg4e8.c @@ -20,7 +20,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e8_v_i8mf8(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vint8mf8_t *v3, const int8_t *base, size_t vl) { - return vlseg4e8_v_i8mf8(v0, v1, v2, v3, base, vl); + return __riscv_vlseg4e8_v_i8mf8(v0, v1, v2, v3, base, vl); } // CHECK-RV64-LABEL: @test_vlseg4e8_v_i8mf4( @@ -37,7 +37,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e8_v_i8mf4(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vint8mf4_t *v3, const int8_t *base, size_t vl) { - return vlseg4e8_v_i8mf4(v0, v1, v2, v3, base, vl); + return __riscv_vlseg4e8_v_i8mf4(v0, v1, v2, v3, base, vl); } // CHECK-RV64-LABEL: @test_vlseg4e8_v_i8mf2( @@ -54,7 +54,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e8_v_i8mf2(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vint8mf2_t *v3, const int8_t *base, size_t vl) { - return vlseg4e8_v_i8mf2(v0, v1, v2, v3, base, vl); + return __riscv_vlseg4e8_v_i8mf2(v0, v1, v2, v3, base, vl); } // CHECK-RV64-LABEL: @test_vlseg4e8_v_i8m1( @@ -71,7 +71,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e8_v_i8m1(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vint8m1_t *v3, const int8_t *base, size_t vl) { - return vlseg4e8_v_i8m1(v0, v1, v2, v3, base, vl); + return __riscv_vlseg4e8_v_i8m1(v0, v1, v2, v3, base, vl); } // CHECK-RV64-LABEL: @test_vlseg4e8_v_i8m2( @@ -88,7 +88,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e8_v_i8m2(vint8m2_t *v0, vint8m2_t *v1, vint8m2_t *v2, vint8m2_t *v3, const int8_t *base, size_t vl) { - return vlseg4e8_v_i8m2(v0, v1, v2, v3, base, vl); + return __riscv_vlseg4e8_v_i8m2(v0, v1, v2, v3, base, vl); } // CHECK-RV64-LABEL: @test_vlseg4e8_v_u8mf8( @@ -105,7 +105,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e8_v_u8mf8(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vuint8mf8_t *v3, const uint8_t *base, size_t vl) { - return vlseg4e8_v_u8mf8(v0, v1, v2, v3, base, vl); + return __riscv_vlseg4e8_v_u8mf8(v0, v1, v2, v3, base, vl); } // CHECK-RV64-LABEL: @test_vlseg4e8_v_u8mf4( @@ -122,7 +122,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e8_v_u8mf4(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vuint8mf4_t *v3, const uint8_t *base, size_t vl) { - return vlseg4e8_v_u8mf4(v0, v1, v2, v3, base, vl); + return __riscv_vlseg4e8_v_u8mf4(v0, v1, v2, v3, base, vl); } // CHECK-RV64-LABEL: @test_vlseg4e8_v_u8mf2( @@ -139,7 +139,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e8_v_u8mf2(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vuint8mf2_t *v3, const uint8_t *base, size_t vl) { - return vlseg4e8_v_u8mf2(v0, v1, v2, v3, base, vl); + return __riscv_vlseg4e8_v_u8mf2(v0, v1, v2, v3, base, vl); } // CHECK-RV64-LABEL: @test_vlseg4e8_v_u8m1( @@ -156,7 +156,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e8_v_u8m1(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vuint8m1_t *v3, const uint8_t *base, size_t vl) { - return vlseg4e8_v_u8m1(v0, v1, v2, v3, base, vl); + return __riscv_vlseg4e8_v_u8m1(v0, v1, v2, v3, base, vl); } // CHECK-RV64-LABEL: @test_vlseg4e8_v_u8m2( @@ -173,7 +173,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e8_v_u8m2(vuint8m2_t *v0, vuint8m2_t *v1, vuint8m2_t *v2, vuint8m2_t *v3, const uint8_t *base, size_t vl) { - return vlseg4e8_v_u8m2(v0, v1, v2, v3, base, vl); + return __riscv_vlseg4e8_v_u8m2(v0, v1, v2, v3, base, vl); } // CHECK-RV64-LABEL: @test_vlseg4e8_v_i8mf8_m( @@ -190,7 +190,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e8_v_i8mf8_m(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vint8mf8_t *v3, vbool64_t mask, const int8_t *base, size_t vl) { - return vlseg4e8_v_i8mf8_m(v0, v1, v2, v3, mask, base, vl); + return __riscv_vlseg4e8_v_i8mf8_m(v0, v1, v2, v3, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg4e8_v_i8mf4_m( @@ -207,7 +207,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e8_v_i8mf4_m(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vint8mf4_t *v3, vbool32_t mask, const int8_t *base, size_t vl) { - return vlseg4e8_v_i8mf4_m(v0, v1, v2, v3, mask, base, vl); + return __riscv_vlseg4e8_v_i8mf4_m(v0, v1, v2, v3, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg4e8_v_i8mf2_m( @@ -224,7 +224,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e8_v_i8mf2_m(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vint8mf2_t *v3, vbool16_t mask, const int8_t *base, size_t vl) { - return vlseg4e8_v_i8mf2_m(v0, v1, v2, v3, mask, base, vl); + return __riscv_vlseg4e8_v_i8mf2_m(v0, v1, v2, v3, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg4e8_v_i8m1_m( @@ -241,7 +241,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e8_v_i8m1_m(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vint8m1_t *v3, vbool8_t mask, const int8_t *base, size_t vl) { - return vlseg4e8_v_i8m1_m(v0, v1, v2, v3, mask, base, vl); + return __riscv_vlseg4e8_v_i8m1_m(v0, v1, v2, v3, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg4e8_v_i8m2_m( @@ -258,7 +258,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e8_v_i8m2_m(vint8m2_t *v0, vint8m2_t *v1, vint8m2_t *v2, vint8m2_t *v3, vbool4_t mask, const int8_t *base, size_t vl) { - return vlseg4e8_v_i8m2_m(v0, v1, v2, v3, mask, base, vl); + return __riscv_vlseg4e8_v_i8m2_m(v0, v1, v2, v3, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg4e8_v_u8mf8_m( @@ -275,7 +275,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e8_v_u8mf8_m(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vuint8mf8_t *v3, vbool64_t mask, const uint8_t *base, size_t vl) { - return vlseg4e8_v_u8mf8_m(v0, v1, v2, v3, mask, base, vl); + return __riscv_vlseg4e8_v_u8mf8_m(v0, v1, v2, v3, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg4e8_v_u8mf4_m( @@ -292,7 +292,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e8_v_u8mf4_m(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vuint8mf4_t *v3, vbool32_t mask, const uint8_t *base, size_t vl) { - return vlseg4e8_v_u8mf4_m(v0, v1, v2, v3, mask, base, vl); + return __riscv_vlseg4e8_v_u8mf4_m(v0, v1, v2, v3, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg4e8_v_u8mf2_m( @@ -309,7 +309,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e8_v_u8mf2_m(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vuint8mf2_t *v3, vbool16_t mask, const uint8_t *base, size_t vl) { - return vlseg4e8_v_u8mf2_m(v0, v1, v2, v3, mask, base, vl); + return __riscv_vlseg4e8_v_u8mf2_m(v0, v1, v2, v3, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg4e8_v_u8m1_m( @@ -326,7 +326,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e8_v_u8m1_m(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vuint8m1_t *v3, vbool8_t mask, const uint8_t *base, size_t vl) { - return vlseg4e8_v_u8m1_m(v0, v1, v2, v3, mask, base, vl); + return __riscv_vlseg4e8_v_u8m1_m(v0, v1, v2, v3, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg4e8_v_u8m2_m( @@ -343,6 +343,6 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e8_v_u8m2_m(vuint8m2_t *v0, vuint8m2_t *v1, vuint8m2_t *v2, vuint8m2_t *v3, vbool4_t mask, const uint8_t *base, size_t vl) { - return vlseg4e8_v_u8m2_m(v0, v1, v2, v3, mask, base, vl); + return __riscv_vlseg4e8_v_u8m2_m(v0, v1, v2, v3, mask, base, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg4e8ff.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg4e8ff.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg4e8ff.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg4e8ff.c @@ -23,7 +23,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e8ff_v_i8mf8(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vint8mf8_t *v3, const int8_t *base, size_t *new_vl, size_t vl) { - return vlseg4e8ff_v_i8mf8(v0, v1, v2, v3, base, new_vl, vl); + return __riscv_vlseg4e8ff_v_i8mf8(v0, v1, v2, v3, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg4e8ff_v_i8mf4( @@ -42,7 +42,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e8ff_v_i8mf4(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vint8mf4_t *v3, const int8_t *base, size_t *new_vl, size_t vl) { - return vlseg4e8ff_v_i8mf4(v0, v1, v2, v3, base, new_vl, vl); + return __riscv_vlseg4e8ff_v_i8mf4(v0, v1, v2, v3, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg4e8ff_v_i8mf2( @@ -61,7 +61,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e8ff_v_i8mf2(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vint8mf2_t *v3, const int8_t *base, size_t *new_vl, size_t vl) { - return vlseg4e8ff_v_i8mf2(v0, v1, v2, v3, base, new_vl, vl); + return __riscv_vlseg4e8ff_v_i8mf2(v0, v1, v2, v3, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg4e8ff_v_i8m1( @@ -80,7 +80,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e8ff_v_i8m1(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vint8m1_t *v3, const int8_t *base, size_t *new_vl, size_t vl) { - return vlseg4e8ff_v_i8m1(v0, v1, v2, v3, base, new_vl, vl); + return __riscv_vlseg4e8ff_v_i8m1(v0, v1, v2, v3, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg4e8ff_v_i8m2( @@ -99,7 +99,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e8ff_v_i8m2(vint8m2_t *v0, vint8m2_t *v1, vint8m2_t *v2, vint8m2_t *v3, const int8_t *base, size_t *new_vl, size_t vl) { - return vlseg4e8ff_v_i8m2(v0, v1, v2, v3, base, new_vl, vl); + return __riscv_vlseg4e8ff_v_i8m2(v0, v1, v2, v3, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg4e8ff_v_u8mf8( @@ -118,7 +118,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e8ff_v_u8mf8(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vuint8mf8_t *v3, const uint8_t *base, size_t *new_vl, size_t vl) { - return vlseg4e8ff_v_u8mf8(v0, v1, v2, v3, base, new_vl, vl); + return __riscv_vlseg4e8ff_v_u8mf8(v0, v1, v2, v3, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg4e8ff_v_u8mf4( @@ -137,7 +137,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e8ff_v_u8mf4(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vuint8mf4_t *v3, const uint8_t *base, size_t *new_vl, size_t vl) { - return vlseg4e8ff_v_u8mf4(v0, v1, v2, v3, base, new_vl, vl); + return __riscv_vlseg4e8ff_v_u8mf4(v0, v1, v2, v3, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg4e8ff_v_u8mf2( @@ -156,7 +156,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e8ff_v_u8mf2(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vuint8mf2_t *v3, const uint8_t *base, size_t *new_vl, size_t vl) { - return vlseg4e8ff_v_u8mf2(v0, v1, v2, v3, base, new_vl, vl); + return __riscv_vlseg4e8ff_v_u8mf2(v0, v1, v2, v3, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg4e8ff_v_u8m1( @@ -175,7 +175,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e8ff_v_u8m1(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vuint8m1_t *v3, const uint8_t *base, size_t *new_vl, size_t vl) { - return vlseg4e8ff_v_u8m1(v0, v1, v2, v3, base, new_vl, vl); + return __riscv_vlseg4e8ff_v_u8m1(v0, v1, v2, v3, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg4e8ff_v_u8m2( @@ -194,7 +194,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e8ff_v_u8m2(vuint8m2_t *v0, vuint8m2_t *v1, vuint8m2_t *v2, vuint8m2_t *v3, const uint8_t *base, size_t *new_vl, size_t vl) { - return vlseg4e8ff_v_u8m2(v0, v1, v2, v3, base, new_vl, vl); + return __riscv_vlseg4e8ff_v_u8m2(v0, v1, v2, v3, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg4e8ff_v_i8mf8_m( @@ -213,7 +213,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e8ff_v_i8mf8_m(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vint8mf8_t *v3, vbool64_t mask, const int8_t *base, size_t *new_vl, size_t vl) { - return vlseg4e8ff_v_i8mf8_m(v0, v1, v2, v3, mask, base, new_vl, vl); + return __riscv_vlseg4e8ff_v_i8mf8_m(v0, v1, v2, v3, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg4e8ff_v_i8mf4_m( @@ -232,7 +232,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e8ff_v_i8mf4_m(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vint8mf4_t *v3, vbool32_t mask, const int8_t *base, size_t *new_vl, size_t vl) { - return vlseg4e8ff_v_i8mf4_m(v0, v1, v2, v3, mask, base, new_vl, vl); + return __riscv_vlseg4e8ff_v_i8mf4_m(v0, v1, v2, v3, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg4e8ff_v_i8mf2_m( @@ -251,7 +251,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e8ff_v_i8mf2_m(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vint8mf2_t *v3, vbool16_t mask, const int8_t *base, size_t *new_vl, size_t vl) { - return vlseg4e8ff_v_i8mf2_m(v0, v1, v2, v3, mask, base, new_vl, vl); + return __riscv_vlseg4e8ff_v_i8mf2_m(v0, v1, v2, v3, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg4e8ff_v_i8m1_m( @@ -270,7 +270,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e8ff_v_i8m1_m(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vint8m1_t *v3, vbool8_t mask, const int8_t *base, size_t *new_vl, size_t vl) { - return vlseg4e8ff_v_i8m1_m(v0, v1, v2, v3, mask, base, new_vl, vl); + return __riscv_vlseg4e8ff_v_i8m1_m(v0, v1, v2, v3, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg4e8ff_v_i8m2_m( @@ -289,7 +289,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e8ff_v_i8m2_m(vint8m2_t *v0, vint8m2_t *v1, vint8m2_t *v2, vint8m2_t *v3, vbool4_t mask, const int8_t *base, size_t *new_vl, size_t vl) { - return vlseg4e8ff_v_i8m2_m(v0, v1, v2, v3, mask, base, new_vl, vl); + return __riscv_vlseg4e8ff_v_i8m2_m(v0, v1, v2, v3, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg4e8ff_v_u8mf8_m( @@ -308,7 +308,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e8ff_v_u8mf8_m(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vuint8mf8_t *v3, vbool64_t mask, const uint8_t *base, size_t *new_vl, size_t vl) { - return vlseg4e8ff_v_u8mf8_m(v0, v1, v2, v3, mask, base, new_vl, vl); + return __riscv_vlseg4e8ff_v_u8mf8_m(v0, v1, v2, v3, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg4e8ff_v_u8mf4_m( @@ -327,7 +327,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e8ff_v_u8mf4_m(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vuint8mf4_t *v3, vbool32_t mask, const uint8_t *base, size_t *new_vl, size_t vl) { - return vlseg4e8ff_v_u8mf4_m(v0, v1, v2, v3, mask, base, new_vl, vl); + return __riscv_vlseg4e8ff_v_u8mf4_m(v0, v1, v2, v3, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg4e8ff_v_u8mf2_m( @@ -346,7 +346,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e8ff_v_u8mf2_m(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vuint8mf2_t *v3, vbool16_t mask, const uint8_t *base, size_t *new_vl, size_t vl) { - return vlseg4e8ff_v_u8mf2_m(v0, v1, v2, v3, mask, base, new_vl, vl); + return __riscv_vlseg4e8ff_v_u8mf2_m(v0, v1, v2, v3, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg4e8ff_v_u8m1_m( @@ -365,7 +365,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e8ff_v_u8m1_m(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vuint8m1_t *v3, vbool8_t mask, const uint8_t *base, size_t *new_vl, size_t vl) { - return vlseg4e8ff_v_u8m1_m(v0, v1, v2, v3, mask, base, new_vl, vl); + return __riscv_vlseg4e8ff_v_u8m1_m(v0, v1, v2, v3, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg4e8ff_v_u8m2_m( @@ -384,6 +384,6 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg4e8ff_v_u8m2_m(vuint8m2_t *v0, vuint8m2_t *v1, vuint8m2_t *v2, vuint8m2_t *v3, vbool4_t mask, const uint8_t *base, size_t *new_vl, size_t vl) { - return vlseg4e8ff_v_u8m2_m(v0, v1, v2, v3, mask, base, new_vl, vl); + return __riscv_vlseg4e8ff_v_u8m2_m(v0, v1, v2, v3, mask, base, new_vl, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg5e16.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg5e16.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg5e16.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg5e16.c @@ -23,7 +23,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg5e16_v_f16mf4(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vfloat16mf4_t *v3, vfloat16mf4_t *v4, const _Float16 *base, size_t vl) { - return vlseg5e16_v_f16mf4(v0, v1, v2, v3, v4, base, vl); + return __riscv_vlseg5e16_v_f16mf4(v0, v1, v2, v3, v4, base, vl); } // CHECK-RV64-LABEL: @test_vlseg5e16_v_f16mf2( @@ -42,7 +42,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg5e16_v_f16mf2(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vfloat16mf2_t *v3, vfloat16mf2_t *v4, const _Float16 *base, size_t vl) { - return vlseg5e16_v_f16mf2(v0, v1, v2, v3, v4, base, vl); + return __riscv_vlseg5e16_v_f16mf2(v0, v1, v2, v3, v4, base, vl); } // CHECK-RV64-LABEL: @test_vlseg5e16_v_f16m1( @@ -61,7 +61,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg5e16_v_f16m1(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vfloat16m1_t *v3, vfloat16m1_t *v4, const _Float16 *base, size_t vl) { - return vlseg5e16_v_f16m1(v0, v1, v2, v3, v4, base, vl); + return __riscv_vlseg5e16_v_f16m1(v0, v1, v2, v3, v4, base, vl); } // CHECK-RV64-LABEL: @test_vlseg5e16_v_i16mf4( @@ -80,7 +80,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg5e16_v_i16mf4(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vint16mf4_t *v3, vint16mf4_t *v4, const int16_t *base, size_t vl) { - return vlseg5e16_v_i16mf4(v0, v1, v2, v3, v4, base, vl); + return __riscv_vlseg5e16_v_i16mf4(v0, v1, v2, v3, v4, base, vl); } // CHECK-RV64-LABEL: @test_vlseg5e16_v_i16mf2( @@ -99,7 +99,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg5e16_v_i16mf2(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vint16mf2_t *v3, vint16mf2_t *v4, const int16_t *base, size_t vl) { - return vlseg5e16_v_i16mf2(v0, v1, v2, v3, v4, base, vl); + return __riscv_vlseg5e16_v_i16mf2(v0, v1, v2, v3, v4, base, vl); } // CHECK-RV64-LABEL: @test_vlseg5e16_v_i16m1( @@ -118,7 +118,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg5e16_v_i16m1(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vint16m1_t *v3, vint16m1_t *v4, const int16_t *base, size_t vl) { - return vlseg5e16_v_i16m1(v0, v1, v2, v3, v4, base, vl); + return __riscv_vlseg5e16_v_i16m1(v0, v1, v2, v3, v4, base, vl); } // CHECK-RV64-LABEL: @test_vlseg5e16_v_u16mf4( @@ -137,7 +137,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg5e16_v_u16mf4(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vuint16mf4_t *v3, vuint16mf4_t *v4, const uint16_t *base, size_t vl) { - return vlseg5e16_v_u16mf4(v0, v1, v2, v3, v4, base, vl); + return __riscv_vlseg5e16_v_u16mf4(v0, v1, v2, v3, v4, base, vl); } // CHECK-RV64-LABEL: @test_vlseg5e16_v_u16mf2( @@ -156,7 +156,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg5e16_v_u16mf2(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vuint16mf2_t *v3, vuint16mf2_t *v4, const uint16_t *base, size_t vl) { - return vlseg5e16_v_u16mf2(v0, v1, v2, v3, v4, base, vl); + return __riscv_vlseg5e16_v_u16mf2(v0, v1, v2, v3, v4, base, vl); } // CHECK-RV64-LABEL: @test_vlseg5e16_v_u16m1( @@ -175,7 +175,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg5e16_v_u16m1(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vuint16m1_t *v3, vuint16m1_t *v4, const uint16_t *base, size_t vl) { - return vlseg5e16_v_u16m1(v0, v1, v2, v3, v4, base, vl); + return __riscv_vlseg5e16_v_u16m1(v0, v1, v2, v3, v4, base, vl); } // CHECK-RV64-LABEL: @test_vlseg5e16_v_f16mf4_m( @@ -194,7 +194,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg5e16_v_f16mf4_m(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vfloat16mf4_t *v3, vfloat16mf4_t *v4, vbool64_t mask, const _Float16 *base, size_t vl) { - return vlseg5e16_v_f16mf4_m(v0, v1, v2, v3, v4, mask, base, vl); + return __riscv_vlseg5e16_v_f16mf4_m(v0, v1, v2, v3, v4, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg5e16_v_f16mf2_m( @@ -213,7 +213,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg5e16_v_f16mf2_m(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vfloat16mf2_t *v3, vfloat16mf2_t *v4, vbool32_t mask, const _Float16 *base, size_t vl) { - return vlseg5e16_v_f16mf2_m(v0, v1, v2, v3, v4, mask, base, vl); + return __riscv_vlseg5e16_v_f16mf2_m(v0, v1, v2, v3, v4, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg5e16_v_f16m1_m( @@ -232,7 +232,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg5e16_v_f16m1_m(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vfloat16m1_t *v3, vfloat16m1_t *v4, vbool16_t mask, const _Float16 *base, size_t vl) { - return vlseg5e16_v_f16m1_m(v0, v1, v2, v3, v4, mask, base, vl); + return __riscv_vlseg5e16_v_f16m1_m(v0, v1, v2, v3, v4, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg5e16_v_i16mf4_m( @@ -251,7 +251,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg5e16_v_i16mf4_m(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vint16mf4_t *v3, vint16mf4_t *v4, vbool64_t mask, const int16_t *base, size_t vl) { - return vlseg5e16_v_i16mf4_m(v0, v1, v2, v3, v4, mask, base, vl); + return __riscv_vlseg5e16_v_i16mf4_m(v0, v1, v2, v3, v4, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg5e16_v_i16mf2_m( @@ -270,7 +270,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg5e16_v_i16mf2_m(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vint16mf2_t *v3, vint16mf2_t *v4, vbool32_t mask, const int16_t *base, size_t vl) { - return vlseg5e16_v_i16mf2_m(v0, v1, v2, v3, v4, mask, base, vl); + return __riscv_vlseg5e16_v_i16mf2_m(v0, v1, v2, v3, v4, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg5e16_v_i16m1_m( @@ -289,7 +289,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg5e16_v_i16m1_m(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vint16m1_t *v3, vint16m1_t *v4, vbool16_t mask, const int16_t *base, size_t vl) { - return vlseg5e16_v_i16m1_m(v0, v1, v2, v3, v4, mask, base, vl); + return __riscv_vlseg5e16_v_i16m1_m(v0, v1, v2, v3, v4, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg5e16_v_u16mf4_m( @@ -308,7 +308,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg5e16_v_u16mf4_m(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vuint16mf4_t *v3, vuint16mf4_t *v4, vbool64_t mask, const uint16_t *base, size_t vl) { - return vlseg5e16_v_u16mf4_m(v0, v1, v2, v3, v4, mask, base, vl); + return __riscv_vlseg5e16_v_u16mf4_m(v0, v1, v2, v3, v4, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg5e16_v_u16mf2_m( @@ -327,7 +327,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg5e16_v_u16mf2_m(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vuint16mf2_t *v3, vuint16mf2_t *v4, vbool32_t mask, const uint16_t *base, size_t vl) { - return vlseg5e16_v_u16mf2_m(v0, v1, v2, v3, v4, mask, base, vl); + return __riscv_vlseg5e16_v_u16mf2_m(v0, v1, v2, v3, v4, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg5e16_v_u16m1_m( @@ -346,6 +346,6 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg5e16_v_u16m1_m(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vuint16m1_t *v3, vuint16m1_t *v4, vbool16_t mask, const uint16_t *base, size_t vl) { - return vlseg5e16_v_u16m1_m(v0, v1, v2, v3, v4, mask, base, vl); + return __riscv_vlseg5e16_v_u16m1_m(v0, v1, v2, v3, v4, mask, base, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg5e16ff.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg5e16ff.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg5e16ff.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg5e16ff.c @@ -25,7 +25,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg5e16ff_v_f16mf4(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vfloat16mf4_t *v3, vfloat16mf4_t *v4, const _Float16 *base, size_t *new_vl, size_t vl) { - return vlseg5e16ff_v_f16mf4(v0, v1, v2, v3, v4, base, new_vl, vl); + return __riscv_vlseg5e16ff_v_f16mf4(v0, v1, v2, v3, v4, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg5e16ff_v_f16mf2( @@ -46,7 +46,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg5e16ff_v_f16mf2(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vfloat16mf2_t *v3, vfloat16mf2_t *v4, const _Float16 *base, size_t *new_vl, size_t vl) { - return vlseg5e16ff_v_f16mf2(v0, v1, v2, v3, v4, base, new_vl, vl); + return __riscv_vlseg5e16ff_v_f16mf2(v0, v1, v2, v3, v4, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg5e16ff_v_f16m1( @@ -67,7 +67,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg5e16ff_v_f16m1(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vfloat16m1_t *v3, vfloat16m1_t *v4, const _Float16 *base, size_t *new_vl, size_t vl) { - return vlseg5e16ff_v_f16m1(v0, v1, v2, v3, v4, base, new_vl, vl); + return __riscv_vlseg5e16ff_v_f16m1(v0, v1, v2, v3, v4, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg5e16ff_v_i16mf4( @@ -88,7 +88,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg5e16ff_v_i16mf4(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vint16mf4_t *v3, vint16mf4_t *v4, const int16_t *base, size_t *new_vl, size_t vl) { - return vlseg5e16ff_v_i16mf4(v0, v1, v2, v3, v4, base, new_vl, vl); + return __riscv_vlseg5e16ff_v_i16mf4(v0, v1, v2, v3, v4, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg5e16ff_v_i16mf2( @@ -109,7 +109,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg5e16ff_v_i16mf2(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vint16mf2_t *v3, vint16mf2_t *v4, const int16_t *base, size_t *new_vl, size_t vl) { - return vlseg5e16ff_v_i16mf2(v0, v1, v2, v3, v4, base, new_vl, vl); + return __riscv_vlseg5e16ff_v_i16mf2(v0, v1, v2, v3, v4, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg5e16ff_v_i16m1( @@ -130,7 +130,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg5e16ff_v_i16m1(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vint16m1_t *v3, vint16m1_t *v4, const int16_t *base, size_t *new_vl, size_t vl) { - return vlseg5e16ff_v_i16m1(v0, v1, v2, v3, v4, base, new_vl, vl); + return __riscv_vlseg5e16ff_v_i16m1(v0, v1, v2, v3, v4, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg5e16ff_v_u16mf4( @@ -151,7 +151,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg5e16ff_v_u16mf4(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vuint16mf4_t *v3, vuint16mf4_t *v4, const uint16_t *base, size_t *new_vl, size_t vl) { - return vlseg5e16ff_v_u16mf4(v0, v1, v2, v3, v4, base, new_vl, vl); + return __riscv_vlseg5e16ff_v_u16mf4(v0, v1, v2, v3, v4, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg5e16ff_v_u16mf2( @@ -172,7 +172,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg5e16ff_v_u16mf2(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vuint16mf2_t *v3, vuint16mf2_t *v4, const uint16_t *base, size_t *new_vl, size_t vl) { - return vlseg5e16ff_v_u16mf2(v0, v1, v2, v3, v4, base, new_vl, vl); + return __riscv_vlseg5e16ff_v_u16mf2(v0, v1, v2, v3, v4, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg5e16ff_v_u16m1( @@ -193,7 +193,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg5e16ff_v_u16m1(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vuint16m1_t *v3, vuint16m1_t *v4, const uint16_t *base, size_t *new_vl, size_t vl) { - return vlseg5e16ff_v_u16m1(v0, v1, v2, v3, v4, base, new_vl, vl); + return __riscv_vlseg5e16ff_v_u16m1(v0, v1, v2, v3, v4, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg5e16ff_v_f16mf4_m( @@ -214,7 +214,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg5e16ff_v_f16mf4_m(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vfloat16mf4_t *v3, vfloat16mf4_t *v4, vbool64_t mask, const _Float16 *base, size_t *new_vl, size_t vl) { - return vlseg5e16ff_v_f16mf4_m(v0, v1, v2, v3, v4, mask, base, new_vl, vl); + return __riscv_vlseg5e16ff_v_f16mf4_m(v0, v1, v2, v3, v4, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg5e16ff_v_f16mf2_m( @@ -235,7 +235,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg5e16ff_v_f16mf2_m(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vfloat16mf2_t *v3, vfloat16mf2_t *v4, vbool32_t mask, const _Float16 *base, size_t *new_vl, size_t vl) { - return vlseg5e16ff_v_f16mf2_m(v0, v1, v2, v3, v4, mask, base, new_vl, vl); + return __riscv_vlseg5e16ff_v_f16mf2_m(v0, v1, v2, v3, v4, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg5e16ff_v_f16m1_m( @@ -256,7 +256,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg5e16ff_v_f16m1_m(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vfloat16m1_t *v3, vfloat16m1_t *v4, vbool16_t mask, const _Float16 *base, size_t *new_vl, size_t vl) { - return vlseg5e16ff_v_f16m1_m(v0, v1, v2, v3, v4, mask, base, new_vl, vl); + return __riscv_vlseg5e16ff_v_f16m1_m(v0, v1, v2, v3, v4, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg5e16ff_v_i16mf4_m( @@ -277,7 +277,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg5e16ff_v_i16mf4_m(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vint16mf4_t *v3, vint16mf4_t *v4, vbool64_t mask, const int16_t *base, size_t *new_vl, size_t vl) { - return vlseg5e16ff_v_i16mf4_m(v0, v1, v2, v3, v4, mask, base, new_vl, vl); + return __riscv_vlseg5e16ff_v_i16mf4_m(v0, v1, v2, v3, v4, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg5e16ff_v_i16mf2_m( @@ -298,7 +298,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg5e16ff_v_i16mf2_m(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vint16mf2_t *v3, vint16mf2_t *v4, vbool32_t mask, const int16_t *base, size_t *new_vl, size_t vl) { - return vlseg5e16ff_v_i16mf2_m(v0, v1, v2, v3, v4, mask, base, new_vl, vl); + return __riscv_vlseg5e16ff_v_i16mf2_m(v0, v1, v2, v3, v4, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg5e16ff_v_i16m1_m( @@ -319,7 +319,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg5e16ff_v_i16m1_m(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vint16m1_t *v3, vint16m1_t *v4, vbool16_t mask, const int16_t *base, size_t *new_vl, size_t vl) { - return vlseg5e16ff_v_i16m1_m(v0, v1, v2, v3, v4, mask, base, new_vl, vl); + return __riscv_vlseg5e16ff_v_i16m1_m(v0, v1, v2, v3, v4, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg5e16ff_v_u16mf4_m( @@ -340,7 +340,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg5e16ff_v_u16mf4_m(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vuint16mf4_t *v3, vuint16mf4_t *v4, vbool64_t mask, const uint16_t *base, size_t *new_vl, size_t vl) { - return vlseg5e16ff_v_u16mf4_m(v0, v1, v2, v3, v4, mask, base, new_vl, vl); + return __riscv_vlseg5e16ff_v_u16mf4_m(v0, v1, v2, v3, v4, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg5e16ff_v_u16mf2_m( @@ -361,7 +361,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg5e16ff_v_u16mf2_m(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vuint16mf2_t *v3, vuint16mf2_t *v4, vbool32_t mask, const uint16_t *base, size_t *new_vl, size_t vl) { - return vlseg5e16ff_v_u16mf2_m(v0, v1, v2, v3, v4, mask, base, new_vl, vl); + return __riscv_vlseg5e16ff_v_u16mf2_m(v0, v1, v2, v3, v4, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg5e16ff_v_u16m1_m( @@ -382,6 +382,6 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg5e16ff_v_u16m1_m(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vuint16m1_t *v3, vuint16m1_t *v4, vbool16_t mask, const uint16_t *base, size_t *new_vl, size_t vl) { - return vlseg5e16ff_v_u16m1_m(v0, v1, v2, v3, v4, mask, base, new_vl, vl); + return __riscv_vlseg5e16ff_v_u16m1_m(v0, v1, v2, v3, v4, mask, base, new_vl, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg5e32.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg5e32.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg5e32.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg5e32.c @@ -23,7 +23,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg5e32_v_f32mf2(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vfloat32mf2_t *v3, vfloat32mf2_t *v4, const float *base, size_t vl) { - return vlseg5e32_v_f32mf2(v0, v1, v2, v3, v4, base, vl); + return __riscv_vlseg5e32_v_f32mf2(v0, v1, v2, v3, v4, base, vl); } // CHECK-RV64-LABEL: @test_vlseg5e32_v_f32m1( @@ -42,7 +42,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg5e32_v_f32m1(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vfloat32m1_t *v3, vfloat32m1_t *v4, const float *base, size_t vl) { - return vlseg5e32_v_f32m1(v0, v1, v2, v3, v4, base, vl); + return __riscv_vlseg5e32_v_f32m1(v0, v1, v2, v3, v4, base, vl); } // CHECK-RV64-LABEL: @test_vlseg5e32_v_i32mf2( @@ -61,7 +61,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg5e32_v_i32mf2(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vint32mf2_t *v3, vint32mf2_t *v4, const int32_t *base, size_t vl) { - return vlseg5e32_v_i32mf2(v0, v1, v2, v3, v4, base, vl); + return __riscv_vlseg5e32_v_i32mf2(v0, v1, v2, v3, v4, base, vl); } // CHECK-RV64-LABEL: @test_vlseg5e32_v_i32m1( @@ -80,7 +80,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg5e32_v_i32m1(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vint32m1_t *v3, vint32m1_t *v4, const int32_t *base, size_t vl) { - return vlseg5e32_v_i32m1(v0, v1, v2, v3, v4, base, vl); + return __riscv_vlseg5e32_v_i32m1(v0, v1, v2, v3, v4, base, vl); } // CHECK-RV64-LABEL: @test_vlseg5e32_v_u32mf2( @@ -99,7 +99,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg5e32_v_u32mf2(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vuint32mf2_t *v3, vuint32mf2_t *v4, const uint32_t *base, size_t vl) { - return vlseg5e32_v_u32mf2(v0, v1, v2, v3, v4, base, vl); + return __riscv_vlseg5e32_v_u32mf2(v0, v1, v2, v3, v4, base, vl); } // CHECK-RV64-LABEL: @test_vlseg5e32_v_u32m1( @@ -118,7 +118,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg5e32_v_u32m1(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vuint32m1_t *v3, vuint32m1_t *v4, const uint32_t *base, size_t vl) { - return vlseg5e32_v_u32m1(v0, v1, v2, v3, v4, base, vl); + return __riscv_vlseg5e32_v_u32m1(v0, v1, v2, v3, v4, base, vl); } // CHECK-RV64-LABEL: @test_vlseg5e32_v_f32mf2_m( @@ -137,7 +137,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg5e32_v_f32mf2_m(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vfloat32mf2_t *v3, vfloat32mf2_t *v4, vbool64_t mask, const float *base, size_t vl) { - return vlseg5e32_v_f32mf2_m(v0, v1, v2, v3, v4, mask, base, vl); + return __riscv_vlseg5e32_v_f32mf2_m(v0, v1, v2, v3, v4, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg5e32_v_f32m1_m( @@ -156,7 +156,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg5e32_v_f32m1_m(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vfloat32m1_t *v3, vfloat32m1_t *v4, vbool32_t mask, const float *base, size_t vl) { - return vlseg5e32_v_f32m1_m(v0, v1, v2, v3, v4, mask, base, vl); + return __riscv_vlseg5e32_v_f32m1_m(v0, v1, v2, v3, v4, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg5e32_v_i32mf2_m( @@ -175,7 +175,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg5e32_v_i32mf2_m(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vint32mf2_t *v3, vint32mf2_t *v4, vbool64_t mask, const int32_t *base, size_t vl) { - return vlseg5e32_v_i32mf2_m(v0, v1, v2, v3, v4, mask, base, vl); + return __riscv_vlseg5e32_v_i32mf2_m(v0, v1, v2, v3, v4, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg5e32_v_i32m1_m( @@ -194,7 +194,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg5e32_v_i32m1_m(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vint32m1_t *v3, vint32m1_t *v4, vbool32_t mask, const int32_t *base, size_t vl) { - return vlseg5e32_v_i32m1_m(v0, v1, v2, v3, v4, mask, base, vl); + return __riscv_vlseg5e32_v_i32m1_m(v0, v1, v2, v3, v4, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg5e32_v_u32mf2_m( @@ -213,7 +213,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg5e32_v_u32mf2_m(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vuint32mf2_t *v3, vuint32mf2_t *v4, vbool64_t mask, const uint32_t *base, size_t vl) { - return vlseg5e32_v_u32mf2_m(v0, v1, v2, v3, v4, mask, base, vl); + return __riscv_vlseg5e32_v_u32mf2_m(v0, v1, v2, v3, v4, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg5e32_v_u32m1_m( @@ -232,6 +232,6 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg5e32_v_u32m1_m(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vuint32m1_t *v3, vuint32m1_t *v4, vbool32_t mask, const uint32_t *base, size_t vl) { - return vlseg5e32_v_u32m1_m(v0, v1, v2, v3, v4, mask, base, vl); + return __riscv_vlseg5e32_v_u32m1_m(v0, v1, v2, v3, v4, mask, base, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg5e32ff.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg5e32ff.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg5e32ff.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg5e32ff.c @@ -25,7 +25,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg5e32ff_v_f32mf2(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vfloat32mf2_t *v3, vfloat32mf2_t *v4, const float *base, size_t *new_vl, size_t vl) { - return vlseg5e32ff_v_f32mf2(v0, v1, v2, v3, v4, base, new_vl, vl); + return __riscv_vlseg5e32ff_v_f32mf2(v0, v1, v2, v3, v4, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg5e32ff_v_f32m1( @@ -46,7 +46,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg5e32ff_v_f32m1(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vfloat32m1_t *v3, vfloat32m1_t *v4, const float *base, size_t *new_vl, size_t vl) { - return vlseg5e32ff_v_f32m1(v0, v1, v2, v3, v4, base, new_vl, vl); + return __riscv_vlseg5e32ff_v_f32m1(v0, v1, v2, v3, v4, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg5e32ff_v_i32mf2( @@ -67,7 +67,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg5e32ff_v_i32mf2(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vint32mf2_t *v3, vint32mf2_t *v4, const int32_t *base, size_t *new_vl, size_t vl) { - return vlseg5e32ff_v_i32mf2(v0, v1, v2, v3, v4, base, new_vl, vl); + return __riscv_vlseg5e32ff_v_i32mf2(v0, v1, v2, v3, v4, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg5e32ff_v_i32m1( @@ -88,7 +88,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg5e32ff_v_i32m1(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vint32m1_t *v3, vint32m1_t *v4, const int32_t *base, size_t *new_vl, size_t vl) { - return vlseg5e32ff_v_i32m1(v0, v1, v2, v3, v4, base, new_vl, vl); + return __riscv_vlseg5e32ff_v_i32m1(v0, v1, v2, v3, v4, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg5e32ff_v_u32mf2( @@ -109,7 +109,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg5e32ff_v_u32mf2(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vuint32mf2_t *v3, vuint32mf2_t *v4, const uint32_t *base, size_t *new_vl, size_t vl) { - return vlseg5e32ff_v_u32mf2(v0, v1, v2, v3, v4, base, new_vl, vl); + return __riscv_vlseg5e32ff_v_u32mf2(v0, v1, v2, v3, v4, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg5e32ff_v_u32m1( @@ -130,7 +130,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg5e32ff_v_u32m1(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vuint32m1_t *v3, vuint32m1_t *v4, const uint32_t *base, size_t *new_vl, size_t vl) { - return vlseg5e32ff_v_u32m1(v0, v1, v2, v3, v4, base, new_vl, vl); + return __riscv_vlseg5e32ff_v_u32m1(v0, v1, v2, v3, v4, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg5e32ff_v_f32mf2_m( @@ -151,7 +151,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg5e32ff_v_f32mf2_m(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vfloat32mf2_t *v3, vfloat32mf2_t *v4, vbool64_t mask, const float *base, size_t *new_vl, size_t vl) { - return vlseg5e32ff_v_f32mf2_m(v0, v1, v2, v3, v4, mask, base, new_vl, vl); + return __riscv_vlseg5e32ff_v_f32mf2_m(v0, v1, v2, v3, v4, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg5e32ff_v_f32m1_m( @@ -172,7 +172,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg5e32ff_v_f32m1_m(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vfloat32m1_t *v3, vfloat32m1_t *v4, vbool32_t mask, const float *base, size_t *new_vl, size_t vl) { - return vlseg5e32ff_v_f32m1_m(v0, v1, v2, v3, v4, mask, base, new_vl, vl); + return __riscv_vlseg5e32ff_v_f32m1_m(v0, v1, v2, v3, v4, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg5e32ff_v_i32mf2_m( @@ -193,7 +193,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg5e32ff_v_i32mf2_m(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vint32mf2_t *v3, vint32mf2_t *v4, vbool64_t mask, const int32_t *base, size_t *new_vl, size_t vl) { - return vlseg5e32ff_v_i32mf2_m(v0, v1, v2, v3, v4, mask, base, new_vl, vl); + return __riscv_vlseg5e32ff_v_i32mf2_m(v0, v1, v2, v3, v4, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg5e32ff_v_i32m1_m( @@ -214,7 +214,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg5e32ff_v_i32m1_m(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vint32m1_t *v3, vint32m1_t *v4, vbool32_t mask, const int32_t *base, size_t *new_vl, size_t vl) { - return vlseg5e32ff_v_i32m1_m(v0, v1, v2, v3, v4, mask, base, new_vl, vl); + return __riscv_vlseg5e32ff_v_i32m1_m(v0, v1, v2, v3, v4, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg5e32ff_v_u32mf2_m( @@ -235,7 +235,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg5e32ff_v_u32mf2_m(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vuint32mf2_t *v3, vuint32mf2_t *v4, vbool64_t mask, const uint32_t *base, size_t *new_vl, size_t vl) { - return vlseg5e32ff_v_u32mf2_m(v0, v1, v2, v3, v4, mask, base, new_vl, vl); + return __riscv_vlseg5e32ff_v_u32mf2_m(v0, v1, v2, v3, v4, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg5e32ff_v_u32m1_m( @@ -256,6 +256,6 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg5e32ff_v_u32m1_m(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vuint32m1_t *v3, vuint32m1_t *v4, vbool32_t mask, const uint32_t *base, size_t *new_vl, size_t vl) { - return vlseg5e32ff_v_u32m1_m(v0, v1, v2, v3, v4, mask, base, new_vl, vl); + return __riscv_vlseg5e32ff_v_u32m1_m(v0, v1, v2, v3, v4, mask, base, new_vl, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg5e64.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg5e64.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg5e64.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg5e64.c @@ -23,7 +23,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg5e64_v_f64m1(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vfloat64m1_t *v3, vfloat64m1_t *v4, const double *base, size_t vl) { - return vlseg5e64_v_f64m1(v0, v1, v2, v3, v4, base, vl); + return __riscv_vlseg5e64_v_f64m1(v0, v1, v2, v3, v4, base, vl); } // CHECK-RV64-LABEL: @test_vlseg5e64_v_i64m1( @@ -42,7 +42,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg5e64_v_i64m1(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vint64m1_t *v3, vint64m1_t *v4, const int64_t *base, size_t vl) { - return vlseg5e64_v_i64m1(v0, v1, v2, v3, v4, base, vl); + return __riscv_vlseg5e64_v_i64m1(v0, v1, v2, v3, v4, base, vl); } // CHECK-RV64-LABEL: @test_vlseg5e64_v_u64m1( @@ -61,7 +61,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg5e64_v_u64m1(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vuint64m1_t *v3, vuint64m1_t *v4, const uint64_t *base, size_t vl) { - return vlseg5e64_v_u64m1(v0, v1, v2, v3, v4, base, vl); + return __riscv_vlseg5e64_v_u64m1(v0, v1, v2, v3, v4, base, vl); } // CHECK-RV64-LABEL: @test_vlseg5e64_v_f64m1_m( @@ -80,7 +80,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg5e64_v_f64m1_m(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vfloat64m1_t *v3, vfloat64m1_t *v4, vbool64_t mask, const double *base, size_t vl) { - return vlseg5e64_v_f64m1_m(v0, v1, v2, v3, v4, mask, base, vl); + return __riscv_vlseg5e64_v_f64m1_m(v0, v1, v2, v3, v4, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg5e64_v_i64m1_m( @@ -99,7 +99,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg5e64_v_i64m1_m(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vint64m1_t *v3, vint64m1_t *v4, vbool64_t mask, const int64_t *base, size_t vl) { - return vlseg5e64_v_i64m1_m(v0, v1, v2, v3, v4, mask, base, vl); + return __riscv_vlseg5e64_v_i64m1_m(v0, v1, v2, v3, v4, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg5e64_v_u64m1_m( @@ -118,6 +118,6 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg5e64_v_u64m1_m(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vuint64m1_t *v3, vuint64m1_t *v4, vbool64_t mask, const uint64_t *base, size_t vl) { - return vlseg5e64_v_u64m1_m(v0, v1, v2, v3, v4, mask, base, vl); + return __riscv_vlseg5e64_v_u64m1_m(v0, v1, v2, v3, v4, mask, base, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg5e64ff.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg5e64ff.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg5e64ff.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg5e64ff.c @@ -25,7 +25,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg5e64ff_v_f64m1(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vfloat64m1_t *v3, vfloat64m1_t *v4, const double *base, size_t *new_vl, size_t vl) { - return vlseg5e64ff_v_f64m1(v0, v1, v2, v3, v4, base, new_vl, vl); + return __riscv_vlseg5e64ff_v_f64m1(v0, v1, v2, v3, v4, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg5e64ff_v_i64m1( @@ -46,7 +46,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg5e64ff_v_i64m1(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vint64m1_t *v3, vint64m1_t *v4, const int64_t *base, size_t *new_vl, size_t vl) { - return vlseg5e64ff_v_i64m1(v0, v1, v2, v3, v4, base, new_vl, vl); + return __riscv_vlseg5e64ff_v_i64m1(v0, v1, v2, v3, v4, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg5e64ff_v_u64m1( @@ -67,7 +67,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg5e64ff_v_u64m1(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vuint64m1_t *v3, vuint64m1_t *v4, const uint64_t *base, size_t *new_vl, size_t vl) { - return vlseg5e64ff_v_u64m1(v0, v1, v2, v3, v4, base, new_vl, vl); + return __riscv_vlseg5e64ff_v_u64m1(v0, v1, v2, v3, v4, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg5e64ff_v_f64m1_m( @@ -88,7 +88,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg5e64ff_v_f64m1_m(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vfloat64m1_t *v3, vfloat64m1_t *v4, vbool64_t mask, const double *base, size_t *new_vl, size_t vl) { - return vlseg5e64ff_v_f64m1_m(v0, v1, v2, v3, v4, mask, base, new_vl, vl); + return __riscv_vlseg5e64ff_v_f64m1_m(v0, v1, v2, v3, v4, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg5e64ff_v_i64m1_m( @@ -109,7 +109,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg5e64ff_v_i64m1_m(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vint64m1_t *v3, vint64m1_t *v4, vbool64_t mask, const int64_t *base, size_t *new_vl, size_t vl) { - return vlseg5e64ff_v_i64m1_m(v0, v1, v2, v3, v4, mask, base, new_vl, vl); + return __riscv_vlseg5e64ff_v_i64m1_m(v0, v1, v2, v3, v4, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg5e64ff_v_u64m1_m( @@ -130,6 +130,6 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg5e64ff_v_u64m1_m(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vuint64m1_t *v3, vuint64m1_t *v4, vbool64_t mask, const uint64_t *base, size_t *new_vl, size_t vl) { - return vlseg5e64ff_v_u64m1_m(v0, v1, v2, v3, v4, mask, base, new_vl, vl); + return __riscv_vlseg5e64ff_v_u64m1_m(v0, v1, v2, v3, v4, mask, base, new_vl, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg5e8.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg5e8.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg5e8.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg5e8.c @@ -22,7 +22,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg5e8_v_i8mf8(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vint8mf8_t *v3, vint8mf8_t *v4, const int8_t *base, size_t vl) { - return vlseg5e8_v_i8mf8(v0, v1, v2, v3, v4, base, vl); + return __riscv_vlseg5e8_v_i8mf8(v0, v1, v2, v3, v4, base, vl); } // CHECK-RV64-LABEL: @test_vlseg5e8_v_i8mf4( @@ -41,7 +41,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg5e8_v_i8mf4(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vint8mf4_t *v3, vint8mf4_t *v4, const int8_t *base, size_t vl) { - return vlseg5e8_v_i8mf4(v0, v1, v2, v3, v4, base, vl); + return __riscv_vlseg5e8_v_i8mf4(v0, v1, v2, v3, v4, base, vl); } // CHECK-RV64-LABEL: @test_vlseg5e8_v_i8mf2( @@ -60,7 +60,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg5e8_v_i8mf2(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vint8mf2_t *v3, vint8mf2_t *v4, const int8_t *base, size_t vl) { - return vlseg5e8_v_i8mf2(v0, v1, v2, v3, v4, base, vl); + return __riscv_vlseg5e8_v_i8mf2(v0, v1, v2, v3, v4, base, vl); } // CHECK-RV64-LABEL: @test_vlseg5e8_v_i8m1( @@ -79,7 +79,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg5e8_v_i8m1(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vint8m1_t *v3, vint8m1_t *v4, const int8_t *base, size_t vl) { - return vlseg5e8_v_i8m1(v0, v1, v2, v3, v4, base, vl); + return __riscv_vlseg5e8_v_i8m1(v0, v1, v2, v3, v4, base, vl); } // CHECK-RV64-LABEL: @test_vlseg5e8_v_u8mf8( @@ -98,7 +98,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg5e8_v_u8mf8(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vuint8mf8_t *v3, vuint8mf8_t *v4, const uint8_t *base, size_t vl) { - return vlseg5e8_v_u8mf8(v0, v1, v2, v3, v4, base, vl); + return __riscv_vlseg5e8_v_u8mf8(v0, v1, v2, v3, v4, base, vl); } // CHECK-RV64-LABEL: @test_vlseg5e8_v_u8mf4( @@ -117,7 +117,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg5e8_v_u8mf4(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vuint8mf4_t *v3, vuint8mf4_t *v4, const uint8_t *base, size_t vl) { - return vlseg5e8_v_u8mf4(v0, v1, v2, v3, v4, base, vl); + return __riscv_vlseg5e8_v_u8mf4(v0, v1, v2, v3, v4, base, vl); } // CHECK-RV64-LABEL: @test_vlseg5e8_v_u8mf2( @@ -136,7 +136,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg5e8_v_u8mf2(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vuint8mf2_t *v3, vuint8mf2_t *v4, const uint8_t *base, size_t vl) { - return vlseg5e8_v_u8mf2(v0, v1, v2, v3, v4, base, vl); + return __riscv_vlseg5e8_v_u8mf2(v0, v1, v2, v3, v4, base, vl); } // CHECK-RV64-LABEL: @test_vlseg5e8_v_u8m1( @@ -155,7 +155,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg5e8_v_u8m1(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vuint8m1_t *v3, vuint8m1_t *v4, const uint8_t *base, size_t vl) { - return vlseg5e8_v_u8m1(v0, v1, v2, v3, v4, base, vl); + return __riscv_vlseg5e8_v_u8m1(v0, v1, v2, v3, v4, base, vl); } // CHECK-RV64-LABEL: @test_vlseg5e8_v_i8mf8_m( @@ -174,7 +174,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg5e8_v_i8mf8_m(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vint8mf8_t *v3, vint8mf8_t *v4, vbool64_t mask, const int8_t *base, size_t vl) { - return vlseg5e8_v_i8mf8_m(v0, v1, v2, v3, v4, mask, base, vl); + return __riscv_vlseg5e8_v_i8mf8_m(v0, v1, v2, v3, v4, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg5e8_v_i8mf4_m( @@ -193,7 +193,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg5e8_v_i8mf4_m(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vint8mf4_t *v3, vint8mf4_t *v4, vbool32_t mask, const int8_t *base, size_t vl) { - return vlseg5e8_v_i8mf4_m(v0, v1, v2, v3, v4, mask, base, vl); + return __riscv_vlseg5e8_v_i8mf4_m(v0, v1, v2, v3, v4, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg5e8_v_i8mf2_m( @@ -212,7 +212,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg5e8_v_i8mf2_m(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vint8mf2_t *v3, vint8mf2_t *v4, vbool16_t mask, const int8_t *base, size_t vl) { - return vlseg5e8_v_i8mf2_m(v0, v1, v2, v3, v4, mask, base, vl); + return __riscv_vlseg5e8_v_i8mf2_m(v0, v1, v2, v3, v4, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg5e8_v_i8m1_m( @@ -231,7 +231,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg5e8_v_i8m1_m(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vint8m1_t *v3, vint8m1_t *v4, vbool8_t mask, const int8_t *base, size_t vl) { - return vlseg5e8_v_i8m1_m(v0, v1, v2, v3, v4, mask, base, vl); + return __riscv_vlseg5e8_v_i8m1_m(v0, v1, v2, v3, v4, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg5e8_v_u8mf8_m( @@ -250,7 +250,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg5e8_v_u8mf8_m(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vuint8mf8_t *v3, vuint8mf8_t *v4, vbool64_t mask, const uint8_t *base, size_t vl) { - return vlseg5e8_v_u8mf8_m(v0, v1, v2, v3, v4, mask, base, vl); + return __riscv_vlseg5e8_v_u8mf8_m(v0, v1, v2, v3, v4, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg5e8_v_u8mf4_m( @@ -269,7 +269,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg5e8_v_u8mf4_m(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vuint8mf4_t *v3, vuint8mf4_t *v4, vbool32_t mask, const uint8_t *base, size_t vl) { - return vlseg5e8_v_u8mf4_m(v0, v1, v2, v3, v4, mask, base, vl); + return __riscv_vlseg5e8_v_u8mf4_m(v0, v1, v2, v3, v4, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg5e8_v_u8mf2_m( @@ -288,7 +288,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg5e8_v_u8mf2_m(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vuint8mf2_t *v3, vuint8mf2_t *v4, vbool16_t mask, const uint8_t *base, size_t vl) { - return vlseg5e8_v_u8mf2_m(v0, v1, v2, v3, v4, mask, base, vl); + return __riscv_vlseg5e8_v_u8mf2_m(v0, v1, v2, v3, v4, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg5e8_v_u8m1_m( @@ -307,6 +307,6 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg5e8_v_u8m1_m(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vuint8m1_t *v3, vuint8m1_t *v4, vbool8_t mask, const uint8_t *base, size_t vl) { - return vlseg5e8_v_u8m1_m(v0, v1, v2, v3, v4, mask, base, vl); + return __riscv_vlseg5e8_v_u8m1_m(v0, v1, v2, v3, v4, mask, base, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg5e8ff.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg5e8ff.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg5e8ff.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg5e8ff.c @@ -25,7 +25,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg5e8ff_v_i8mf8(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vint8mf8_t *v3, vint8mf8_t *v4, const int8_t *base, size_t *new_vl, size_t vl) { - return vlseg5e8ff_v_i8mf8(v0, v1, v2, v3, v4, base, new_vl, vl); + return __riscv_vlseg5e8ff_v_i8mf8(v0, v1, v2, v3, v4, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg5e8ff_v_i8mf4( @@ -46,7 +46,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg5e8ff_v_i8mf4(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vint8mf4_t *v3, vint8mf4_t *v4, const int8_t *base, size_t *new_vl, size_t vl) { - return vlseg5e8ff_v_i8mf4(v0, v1, v2, v3, v4, base, new_vl, vl); + return __riscv_vlseg5e8ff_v_i8mf4(v0, v1, v2, v3, v4, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg5e8ff_v_i8mf2( @@ -67,7 +67,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg5e8ff_v_i8mf2(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vint8mf2_t *v3, vint8mf2_t *v4, const int8_t *base, size_t *new_vl, size_t vl) { - return vlseg5e8ff_v_i8mf2(v0, v1, v2, v3, v4, base, new_vl, vl); + return __riscv_vlseg5e8ff_v_i8mf2(v0, v1, v2, v3, v4, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg5e8ff_v_i8m1( @@ -88,7 +88,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg5e8ff_v_i8m1(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vint8m1_t *v3, vint8m1_t *v4, const int8_t *base, size_t *new_vl, size_t vl) { - return vlseg5e8ff_v_i8m1(v0, v1, v2, v3, v4, base, new_vl, vl); + return __riscv_vlseg5e8ff_v_i8m1(v0, v1, v2, v3, v4, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg5e8ff_v_u8mf8( @@ -109,7 +109,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg5e8ff_v_u8mf8(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vuint8mf8_t *v3, vuint8mf8_t *v4, const uint8_t *base, size_t *new_vl, size_t vl) { - return vlseg5e8ff_v_u8mf8(v0, v1, v2, v3, v4, base, new_vl, vl); + return __riscv_vlseg5e8ff_v_u8mf8(v0, v1, v2, v3, v4, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg5e8ff_v_u8mf4( @@ -130,7 +130,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg5e8ff_v_u8mf4(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vuint8mf4_t *v3, vuint8mf4_t *v4, const uint8_t *base, size_t *new_vl, size_t vl) { - return vlseg5e8ff_v_u8mf4(v0, v1, v2, v3, v4, base, new_vl, vl); + return __riscv_vlseg5e8ff_v_u8mf4(v0, v1, v2, v3, v4, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg5e8ff_v_u8mf2( @@ -151,7 +151,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg5e8ff_v_u8mf2(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vuint8mf2_t *v3, vuint8mf2_t *v4, const uint8_t *base, size_t *new_vl, size_t vl) { - return vlseg5e8ff_v_u8mf2(v0, v1, v2, v3, v4, base, new_vl, vl); + return __riscv_vlseg5e8ff_v_u8mf2(v0, v1, v2, v3, v4, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg5e8ff_v_u8m1( @@ -172,7 +172,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg5e8ff_v_u8m1(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vuint8m1_t *v3, vuint8m1_t *v4, const uint8_t *base, size_t *new_vl, size_t vl) { - return vlseg5e8ff_v_u8m1(v0, v1, v2, v3, v4, base, new_vl, vl); + return __riscv_vlseg5e8ff_v_u8m1(v0, v1, v2, v3, v4, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg5e8ff_v_i8mf8_m( @@ -193,7 +193,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg5e8ff_v_i8mf8_m(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vint8mf8_t *v3, vint8mf8_t *v4, vbool64_t mask, const int8_t *base, size_t *new_vl, size_t vl) { - return vlseg5e8ff_v_i8mf8_m(v0, v1, v2, v3, v4, mask, base, new_vl, vl); + return __riscv_vlseg5e8ff_v_i8mf8_m(v0, v1, v2, v3, v4, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg5e8ff_v_i8mf4_m( @@ -214,7 +214,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg5e8ff_v_i8mf4_m(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vint8mf4_t *v3, vint8mf4_t *v4, vbool32_t mask, const int8_t *base, size_t *new_vl, size_t vl) { - return vlseg5e8ff_v_i8mf4_m(v0, v1, v2, v3, v4, mask, base, new_vl, vl); + return __riscv_vlseg5e8ff_v_i8mf4_m(v0, v1, v2, v3, v4, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg5e8ff_v_i8mf2_m( @@ -235,7 +235,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg5e8ff_v_i8mf2_m(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vint8mf2_t *v3, vint8mf2_t *v4, vbool16_t mask, const int8_t *base, size_t *new_vl, size_t vl) { - return vlseg5e8ff_v_i8mf2_m(v0, v1, v2, v3, v4, mask, base, new_vl, vl); + return __riscv_vlseg5e8ff_v_i8mf2_m(v0, v1, v2, v3, v4, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg5e8ff_v_i8m1_m( @@ -256,7 +256,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg5e8ff_v_i8m1_m(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vint8m1_t *v3, vint8m1_t *v4, vbool8_t mask, const int8_t *base, size_t *new_vl, size_t vl) { - return vlseg5e8ff_v_i8m1_m(v0, v1, v2, v3, v4, mask, base, new_vl, vl); + return __riscv_vlseg5e8ff_v_i8m1_m(v0, v1, v2, v3, v4, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg5e8ff_v_u8mf8_m( @@ -277,7 +277,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg5e8ff_v_u8mf8_m(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vuint8mf8_t *v3, vuint8mf8_t *v4, vbool64_t mask, const uint8_t *base, size_t *new_vl, size_t vl) { - return vlseg5e8ff_v_u8mf8_m(v0, v1, v2, v3, v4, mask, base, new_vl, vl); + return __riscv_vlseg5e8ff_v_u8mf8_m(v0, v1, v2, v3, v4, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg5e8ff_v_u8mf4_m( @@ -298,7 +298,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg5e8ff_v_u8mf4_m(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vuint8mf4_t *v3, vuint8mf4_t *v4, vbool32_t mask, const uint8_t *base, size_t *new_vl, size_t vl) { - return vlseg5e8ff_v_u8mf4_m(v0, v1, v2, v3, v4, mask, base, new_vl, vl); + return __riscv_vlseg5e8ff_v_u8mf4_m(v0, v1, v2, v3, v4, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg5e8ff_v_u8mf2_m( @@ -319,7 +319,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg5e8ff_v_u8mf2_m(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vuint8mf2_t *v3, vuint8mf2_t *v4, vbool16_t mask, const uint8_t *base, size_t *new_vl, size_t vl) { - return vlseg5e8ff_v_u8mf2_m(v0, v1, v2, v3, v4, mask, base, new_vl, vl); + return __riscv_vlseg5e8ff_v_u8mf2_m(v0, v1, v2, v3, v4, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg5e8ff_v_u8m1_m( @@ -340,6 +340,6 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg5e8ff_v_u8m1_m(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vuint8m1_t *v3, vuint8m1_t *v4, vbool8_t mask, const uint8_t *base, size_t *new_vl, size_t vl) { - return vlseg5e8ff_v_u8m1_m(v0, v1, v2, v3, v4, mask, base, new_vl, vl); + return __riscv_vlseg5e8ff_v_u8m1_m(v0, v1, v2, v3, v4, mask, base, new_vl, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg6e16.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg6e16.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg6e16.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg6e16.c @@ -25,7 +25,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg6e16_v_f16mf4(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vfloat16mf4_t *v3, vfloat16mf4_t *v4, vfloat16mf4_t *v5, const _Float16 *base, size_t vl) { - return vlseg6e16_v_f16mf4(v0, v1, v2, v3, v4, v5, base, vl); + return __riscv_vlseg6e16_v_f16mf4(v0, v1, v2, v3, v4, v5, base, vl); } // CHECK-RV64-LABEL: @test_vlseg6e16_v_f16mf2( @@ -46,7 +46,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg6e16_v_f16mf2(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vfloat16mf2_t *v3, vfloat16mf2_t *v4, vfloat16mf2_t *v5, const _Float16 *base, size_t vl) { - return vlseg6e16_v_f16mf2(v0, v1, v2, v3, v4, v5, base, vl); + return __riscv_vlseg6e16_v_f16mf2(v0, v1, v2, v3, v4, v5, base, vl); } // CHECK-RV64-LABEL: @test_vlseg6e16_v_f16m1( @@ -67,7 +67,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg6e16_v_f16m1(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vfloat16m1_t *v3, vfloat16m1_t *v4, vfloat16m1_t *v5, const _Float16 *base, size_t vl) { - return vlseg6e16_v_f16m1(v0, v1, v2, v3, v4, v5, base, vl); + return __riscv_vlseg6e16_v_f16m1(v0, v1, v2, v3, v4, v5, base, vl); } // CHECK-RV64-LABEL: @test_vlseg6e16_v_i16mf4( @@ -88,7 +88,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg6e16_v_i16mf4(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vint16mf4_t *v3, vint16mf4_t *v4, vint16mf4_t *v5, const int16_t *base, size_t vl) { - return vlseg6e16_v_i16mf4(v0, v1, v2, v3, v4, v5, base, vl); + return __riscv_vlseg6e16_v_i16mf4(v0, v1, v2, v3, v4, v5, base, vl); } // CHECK-RV64-LABEL: @test_vlseg6e16_v_i16mf2( @@ -109,7 +109,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg6e16_v_i16mf2(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vint16mf2_t *v3, vint16mf2_t *v4, vint16mf2_t *v5, const int16_t *base, size_t vl) { - return vlseg6e16_v_i16mf2(v0, v1, v2, v3, v4, v5, base, vl); + return __riscv_vlseg6e16_v_i16mf2(v0, v1, v2, v3, v4, v5, base, vl); } // CHECK-RV64-LABEL: @test_vlseg6e16_v_i16m1( @@ -130,7 +130,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg6e16_v_i16m1(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vint16m1_t *v3, vint16m1_t *v4, vint16m1_t *v5, const int16_t *base, size_t vl) { - return vlseg6e16_v_i16m1(v0, v1, v2, v3, v4, v5, base, vl); + return __riscv_vlseg6e16_v_i16m1(v0, v1, v2, v3, v4, v5, base, vl); } // CHECK-RV64-LABEL: @test_vlseg6e16_v_u16mf4( @@ -151,7 +151,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg6e16_v_u16mf4(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vuint16mf4_t *v3, vuint16mf4_t *v4, vuint16mf4_t *v5, const uint16_t *base, size_t vl) { - return vlseg6e16_v_u16mf4(v0, v1, v2, v3, v4, v5, base, vl); + return __riscv_vlseg6e16_v_u16mf4(v0, v1, v2, v3, v4, v5, base, vl); } // CHECK-RV64-LABEL: @test_vlseg6e16_v_u16mf2( @@ -172,7 +172,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg6e16_v_u16mf2(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vuint16mf2_t *v3, vuint16mf2_t *v4, vuint16mf2_t *v5, const uint16_t *base, size_t vl) { - return vlseg6e16_v_u16mf2(v0, v1, v2, v3, v4, v5, base, vl); + return __riscv_vlseg6e16_v_u16mf2(v0, v1, v2, v3, v4, v5, base, vl); } // CHECK-RV64-LABEL: @test_vlseg6e16_v_u16m1( @@ -193,7 +193,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg6e16_v_u16m1(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vuint16m1_t *v3, vuint16m1_t *v4, vuint16m1_t *v5, const uint16_t *base, size_t vl) { - return vlseg6e16_v_u16m1(v0, v1, v2, v3, v4, v5, base, vl); + return __riscv_vlseg6e16_v_u16m1(v0, v1, v2, v3, v4, v5, base, vl); } // CHECK-RV64-LABEL: @test_vlseg6e16_v_f16mf4_m( @@ -214,7 +214,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg6e16_v_f16mf4_m(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vfloat16mf4_t *v3, vfloat16mf4_t *v4, vfloat16mf4_t *v5, vbool64_t mask, const _Float16 *base, size_t vl) { - return vlseg6e16_v_f16mf4_m(v0, v1, v2, v3, v4, v5, mask, base, vl); + return __riscv_vlseg6e16_v_f16mf4_m(v0, v1, v2, v3, v4, v5, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg6e16_v_f16mf2_m( @@ -235,7 +235,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg6e16_v_f16mf2_m(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vfloat16mf2_t *v3, vfloat16mf2_t *v4, vfloat16mf2_t *v5, vbool32_t mask, const _Float16 *base, size_t vl) { - return vlseg6e16_v_f16mf2_m(v0, v1, v2, v3, v4, v5, mask, base, vl); + return __riscv_vlseg6e16_v_f16mf2_m(v0, v1, v2, v3, v4, v5, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg6e16_v_f16m1_m( @@ -256,7 +256,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg6e16_v_f16m1_m(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vfloat16m1_t *v3, vfloat16m1_t *v4, vfloat16m1_t *v5, vbool16_t mask, const _Float16 *base, size_t vl) { - return vlseg6e16_v_f16m1_m(v0, v1, v2, v3, v4, v5, mask, base, vl); + return __riscv_vlseg6e16_v_f16m1_m(v0, v1, v2, v3, v4, v5, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg6e16_v_i16mf4_m( @@ -277,7 +277,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg6e16_v_i16mf4_m(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vint16mf4_t *v3, vint16mf4_t *v4, vint16mf4_t *v5, vbool64_t mask, const int16_t *base, size_t vl) { - return vlseg6e16_v_i16mf4_m(v0, v1, v2, v3, v4, v5, mask, base, vl); + return __riscv_vlseg6e16_v_i16mf4_m(v0, v1, v2, v3, v4, v5, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg6e16_v_i16mf2_m( @@ -298,7 +298,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg6e16_v_i16mf2_m(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vint16mf2_t *v3, vint16mf2_t *v4, vint16mf2_t *v5, vbool32_t mask, const int16_t *base, size_t vl) { - return vlseg6e16_v_i16mf2_m(v0, v1, v2, v3, v4, v5, mask, base, vl); + return __riscv_vlseg6e16_v_i16mf2_m(v0, v1, v2, v3, v4, v5, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg6e16_v_i16m1_m( @@ -319,7 +319,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg6e16_v_i16m1_m(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vint16m1_t *v3, vint16m1_t *v4, vint16m1_t *v5, vbool16_t mask, const int16_t *base, size_t vl) { - return vlseg6e16_v_i16m1_m(v0, v1, v2, v3, v4, v5, mask, base, vl); + return __riscv_vlseg6e16_v_i16m1_m(v0, v1, v2, v3, v4, v5, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg6e16_v_u16mf4_m( @@ -340,7 +340,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg6e16_v_u16mf4_m(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vuint16mf4_t *v3, vuint16mf4_t *v4, vuint16mf4_t *v5, vbool64_t mask, const uint16_t *base, size_t vl) { - return vlseg6e16_v_u16mf4_m(v0, v1, v2, v3, v4, v5, mask, base, vl); + return __riscv_vlseg6e16_v_u16mf4_m(v0, v1, v2, v3, v4, v5, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg6e16_v_u16mf2_m( @@ -361,7 +361,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg6e16_v_u16mf2_m(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vuint16mf2_t *v3, vuint16mf2_t *v4, vuint16mf2_t *v5, vbool32_t mask, const uint16_t *base, size_t vl) { - return vlseg6e16_v_u16mf2_m(v0, v1, v2, v3, v4, v5, mask, base, vl); + return __riscv_vlseg6e16_v_u16mf2_m(v0, v1, v2, v3, v4, v5, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg6e16_v_u16m1_m( @@ -382,6 +382,6 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg6e16_v_u16m1_m(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vuint16m1_t *v3, vuint16m1_t *v4, vuint16m1_t *v5, vbool16_t mask, const uint16_t *base, size_t vl) { - return vlseg6e16_v_u16m1_m(v0, v1, v2, v3, v4, v5, mask, base, vl); + return __riscv_vlseg6e16_v_u16m1_m(v0, v1, v2, v3, v4, v5, mask, base, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg6e16ff.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg6e16ff.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg6e16ff.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg6e16ff.c @@ -27,7 +27,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg6e16ff_v_f16mf4(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vfloat16mf4_t *v3, vfloat16mf4_t *v4, vfloat16mf4_t *v5, const _Float16 *base, size_t *new_vl, size_t vl) { - return vlseg6e16ff_v_f16mf4(v0, v1, v2, v3, v4, v5, base, new_vl, vl); + return __riscv_vlseg6e16ff_v_f16mf4(v0, v1, v2, v3, v4, v5, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg6e16ff_v_f16mf2( @@ -50,7 +50,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg6e16ff_v_f16mf2(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vfloat16mf2_t *v3, vfloat16mf2_t *v4, vfloat16mf2_t *v5, const _Float16 *base, size_t *new_vl, size_t vl) { - return vlseg6e16ff_v_f16mf2(v0, v1, v2, v3, v4, v5, base, new_vl, vl); + return __riscv_vlseg6e16ff_v_f16mf2(v0, v1, v2, v3, v4, v5, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg6e16ff_v_f16m1( @@ -73,7 +73,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg6e16ff_v_f16m1(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vfloat16m1_t *v3, vfloat16m1_t *v4, vfloat16m1_t *v5, const _Float16 *base, size_t *new_vl, size_t vl) { - return vlseg6e16ff_v_f16m1(v0, v1, v2, v3, v4, v5, base, new_vl, vl); + return __riscv_vlseg6e16ff_v_f16m1(v0, v1, v2, v3, v4, v5, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg6e16ff_v_i16mf4( @@ -96,7 +96,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg6e16ff_v_i16mf4(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vint16mf4_t *v3, vint16mf4_t *v4, vint16mf4_t *v5, const int16_t *base, size_t *new_vl, size_t vl) { - return vlseg6e16ff_v_i16mf4(v0, v1, v2, v3, v4, v5, base, new_vl, vl); + return __riscv_vlseg6e16ff_v_i16mf4(v0, v1, v2, v3, v4, v5, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg6e16ff_v_i16mf2( @@ -119,7 +119,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg6e16ff_v_i16mf2(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vint16mf2_t *v3, vint16mf2_t *v4, vint16mf2_t *v5, const int16_t *base, size_t *new_vl, size_t vl) { - return vlseg6e16ff_v_i16mf2(v0, v1, v2, v3, v4, v5, base, new_vl, vl); + return __riscv_vlseg6e16ff_v_i16mf2(v0, v1, v2, v3, v4, v5, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg6e16ff_v_i16m1( @@ -142,7 +142,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg6e16ff_v_i16m1(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vint16m1_t *v3, vint16m1_t *v4, vint16m1_t *v5, const int16_t *base, size_t *new_vl, size_t vl) { - return vlseg6e16ff_v_i16m1(v0, v1, v2, v3, v4, v5, base, new_vl, vl); + return __riscv_vlseg6e16ff_v_i16m1(v0, v1, v2, v3, v4, v5, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg6e16ff_v_u16mf4( @@ -165,7 +165,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg6e16ff_v_u16mf4(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vuint16mf4_t *v3, vuint16mf4_t *v4, vuint16mf4_t *v5, const uint16_t *base, size_t *new_vl, size_t vl) { - return vlseg6e16ff_v_u16mf4(v0, v1, v2, v3, v4, v5, base, new_vl, vl); + return __riscv_vlseg6e16ff_v_u16mf4(v0, v1, v2, v3, v4, v5, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg6e16ff_v_u16mf2( @@ -188,7 +188,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg6e16ff_v_u16mf2(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vuint16mf2_t *v3, vuint16mf2_t *v4, vuint16mf2_t *v5, const uint16_t *base, size_t *new_vl, size_t vl) { - return vlseg6e16ff_v_u16mf2(v0, v1, v2, v3, v4, v5, base, new_vl, vl); + return __riscv_vlseg6e16ff_v_u16mf2(v0, v1, v2, v3, v4, v5, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg6e16ff_v_u16m1( @@ -211,7 +211,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg6e16ff_v_u16m1(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vuint16m1_t *v3, vuint16m1_t *v4, vuint16m1_t *v5, const uint16_t *base, size_t *new_vl, size_t vl) { - return vlseg6e16ff_v_u16m1(v0, v1, v2, v3, v4, v5, base, new_vl, vl); + return __riscv_vlseg6e16ff_v_u16m1(v0, v1, v2, v3, v4, v5, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg6e16ff_v_f16mf4_m( @@ -234,7 +234,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg6e16ff_v_f16mf4_m(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vfloat16mf4_t *v3, vfloat16mf4_t *v4, vfloat16mf4_t *v5, vbool64_t mask, const _Float16 *base, size_t *new_vl, size_t vl) { - return vlseg6e16ff_v_f16mf4_m(v0, v1, v2, v3, v4, v5, mask, base, new_vl, vl); + return __riscv_vlseg6e16ff_v_f16mf4_m(v0, v1, v2, v3, v4, v5, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg6e16ff_v_f16mf2_m( @@ -257,7 +257,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg6e16ff_v_f16mf2_m(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vfloat16mf2_t *v3, vfloat16mf2_t *v4, vfloat16mf2_t *v5, vbool32_t mask, const _Float16 *base, size_t *new_vl, size_t vl) { - return vlseg6e16ff_v_f16mf2_m(v0, v1, v2, v3, v4, v5, mask, base, new_vl, vl); + return __riscv_vlseg6e16ff_v_f16mf2_m(v0, v1, v2, v3, v4, v5, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg6e16ff_v_f16m1_m( @@ -280,7 +280,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg6e16ff_v_f16m1_m(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vfloat16m1_t *v3, vfloat16m1_t *v4, vfloat16m1_t *v5, vbool16_t mask, const _Float16 *base, size_t *new_vl, size_t vl) { - return vlseg6e16ff_v_f16m1_m(v0, v1, v2, v3, v4, v5, mask, base, new_vl, vl); + return __riscv_vlseg6e16ff_v_f16m1_m(v0, v1, v2, v3, v4, v5, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg6e16ff_v_i16mf4_m( @@ -303,7 +303,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg6e16ff_v_i16mf4_m(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vint16mf4_t *v3, vint16mf4_t *v4, vint16mf4_t *v5, vbool64_t mask, const int16_t *base, size_t *new_vl, size_t vl) { - return vlseg6e16ff_v_i16mf4_m(v0, v1, v2, v3, v4, v5, mask, base, new_vl, vl); + return __riscv_vlseg6e16ff_v_i16mf4_m(v0, v1, v2, v3, v4, v5, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg6e16ff_v_i16mf2_m( @@ -326,7 +326,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg6e16ff_v_i16mf2_m(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vint16mf2_t *v3, vint16mf2_t *v4, vint16mf2_t *v5, vbool32_t mask, const int16_t *base, size_t *new_vl, size_t vl) { - return vlseg6e16ff_v_i16mf2_m(v0, v1, v2, v3, v4, v5, mask, base, new_vl, vl); + return __riscv_vlseg6e16ff_v_i16mf2_m(v0, v1, v2, v3, v4, v5, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg6e16ff_v_i16m1_m( @@ -349,7 +349,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg6e16ff_v_i16m1_m(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vint16m1_t *v3, vint16m1_t *v4, vint16m1_t *v5, vbool16_t mask, const int16_t *base, size_t *new_vl, size_t vl) { - return vlseg6e16ff_v_i16m1_m(v0, v1, v2, v3, v4, v5, mask, base, new_vl, vl); + return __riscv_vlseg6e16ff_v_i16m1_m(v0, v1, v2, v3, v4, v5, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg6e16ff_v_u16mf4_m( @@ -372,7 +372,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg6e16ff_v_u16mf4_m(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vuint16mf4_t *v3, vuint16mf4_t *v4, vuint16mf4_t *v5, vbool64_t mask, const uint16_t *base, size_t *new_vl, size_t vl) { - return vlseg6e16ff_v_u16mf4_m(v0, v1, v2, v3, v4, v5, mask, base, new_vl, vl); + return __riscv_vlseg6e16ff_v_u16mf4_m(v0, v1, v2, v3, v4, v5, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg6e16ff_v_u16mf2_m( @@ -395,7 +395,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg6e16ff_v_u16mf2_m(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vuint16mf2_t *v3, vuint16mf2_t *v4, vuint16mf2_t *v5, vbool32_t mask, const uint16_t *base, size_t *new_vl, size_t vl) { - return vlseg6e16ff_v_u16mf2_m(v0, v1, v2, v3, v4, v5, mask, base, new_vl, vl); + return __riscv_vlseg6e16ff_v_u16mf2_m(v0, v1, v2, v3, v4, v5, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg6e16ff_v_u16m1_m( @@ -418,6 +418,6 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg6e16ff_v_u16m1_m(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vuint16m1_t *v3, vuint16m1_t *v4, vuint16m1_t *v5, vbool16_t mask, const uint16_t *base, size_t *new_vl, size_t vl) { - return vlseg6e16ff_v_u16m1_m(v0, v1, v2, v3, v4, v5, mask, base, new_vl, vl); + return __riscv_vlseg6e16ff_v_u16m1_m(v0, v1, v2, v3, v4, v5, mask, base, new_vl, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg6e32.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg6e32.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg6e32.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg6e32.c @@ -25,7 +25,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg6e32_v_f32mf2(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vfloat32mf2_t *v3, vfloat32mf2_t *v4, vfloat32mf2_t *v5, const float *base, size_t vl) { - return vlseg6e32_v_f32mf2(v0, v1, v2, v3, v4, v5, base, vl); + return __riscv_vlseg6e32_v_f32mf2(v0, v1, v2, v3, v4, v5, base, vl); } // CHECK-RV64-LABEL: @test_vlseg6e32_v_f32m1( @@ -46,7 +46,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg6e32_v_f32m1(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vfloat32m1_t *v3, vfloat32m1_t *v4, vfloat32m1_t *v5, const float *base, size_t vl) { - return vlseg6e32_v_f32m1(v0, v1, v2, v3, v4, v5, base, vl); + return __riscv_vlseg6e32_v_f32m1(v0, v1, v2, v3, v4, v5, base, vl); } // CHECK-RV64-LABEL: @test_vlseg6e32_v_i32mf2( @@ -67,7 +67,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg6e32_v_i32mf2(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vint32mf2_t *v3, vint32mf2_t *v4, vint32mf2_t *v5, const int32_t *base, size_t vl) { - return vlseg6e32_v_i32mf2(v0, v1, v2, v3, v4, v5, base, vl); + return __riscv_vlseg6e32_v_i32mf2(v0, v1, v2, v3, v4, v5, base, vl); } // CHECK-RV64-LABEL: @test_vlseg6e32_v_i32m1( @@ -88,7 +88,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg6e32_v_i32m1(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vint32m1_t *v3, vint32m1_t *v4, vint32m1_t *v5, const int32_t *base, size_t vl) { - return vlseg6e32_v_i32m1(v0, v1, v2, v3, v4, v5, base, vl); + return __riscv_vlseg6e32_v_i32m1(v0, v1, v2, v3, v4, v5, base, vl); } // CHECK-RV64-LABEL: @test_vlseg6e32_v_u32mf2( @@ -109,7 +109,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg6e32_v_u32mf2(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vuint32mf2_t *v3, vuint32mf2_t *v4, vuint32mf2_t *v5, const uint32_t *base, size_t vl) { - return vlseg6e32_v_u32mf2(v0, v1, v2, v3, v4, v5, base, vl); + return __riscv_vlseg6e32_v_u32mf2(v0, v1, v2, v3, v4, v5, base, vl); } // CHECK-RV64-LABEL: @test_vlseg6e32_v_u32m1( @@ -130,7 +130,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg6e32_v_u32m1(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vuint32m1_t *v3, vuint32m1_t *v4, vuint32m1_t *v5, const uint32_t *base, size_t vl) { - return vlseg6e32_v_u32m1(v0, v1, v2, v3, v4, v5, base, vl); + return __riscv_vlseg6e32_v_u32m1(v0, v1, v2, v3, v4, v5, base, vl); } // CHECK-RV64-LABEL: @test_vlseg6e32_v_f32mf2_m( @@ -151,7 +151,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg6e32_v_f32mf2_m(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vfloat32mf2_t *v3, vfloat32mf2_t *v4, vfloat32mf2_t *v5, vbool64_t mask, const float *base, size_t vl) { - return vlseg6e32_v_f32mf2_m(v0, v1, v2, v3, v4, v5, mask, base, vl); + return __riscv_vlseg6e32_v_f32mf2_m(v0, v1, v2, v3, v4, v5, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg6e32_v_f32m1_m( @@ -172,7 +172,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg6e32_v_f32m1_m(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vfloat32m1_t *v3, vfloat32m1_t *v4, vfloat32m1_t *v5, vbool32_t mask, const float *base, size_t vl) { - return vlseg6e32_v_f32m1_m(v0, v1, v2, v3, v4, v5, mask, base, vl); + return __riscv_vlseg6e32_v_f32m1_m(v0, v1, v2, v3, v4, v5, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg6e32_v_i32mf2_m( @@ -193,7 +193,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg6e32_v_i32mf2_m(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vint32mf2_t *v3, vint32mf2_t *v4, vint32mf2_t *v5, vbool64_t mask, const int32_t *base, size_t vl) { - return vlseg6e32_v_i32mf2_m(v0, v1, v2, v3, v4, v5, mask, base, vl); + return __riscv_vlseg6e32_v_i32mf2_m(v0, v1, v2, v3, v4, v5, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg6e32_v_i32m1_m( @@ -214,7 +214,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg6e32_v_i32m1_m(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vint32m1_t *v3, vint32m1_t *v4, vint32m1_t *v5, vbool32_t mask, const int32_t *base, size_t vl) { - return vlseg6e32_v_i32m1_m(v0, v1, v2, v3, v4, v5, mask, base, vl); + return __riscv_vlseg6e32_v_i32m1_m(v0, v1, v2, v3, v4, v5, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg6e32_v_u32mf2_m( @@ -235,7 +235,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg6e32_v_u32mf2_m(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vuint32mf2_t *v3, vuint32mf2_t *v4, vuint32mf2_t *v5, vbool64_t mask, const uint32_t *base, size_t vl) { - return vlseg6e32_v_u32mf2_m(v0, v1, v2, v3, v4, v5, mask, base, vl); + return __riscv_vlseg6e32_v_u32mf2_m(v0, v1, v2, v3, v4, v5, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg6e32_v_u32m1_m( @@ -256,6 +256,6 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg6e32_v_u32m1_m(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vuint32m1_t *v3, vuint32m1_t *v4, vuint32m1_t *v5, vbool32_t mask, const uint32_t *base, size_t vl) { - return vlseg6e32_v_u32m1_m(v0, v1, v2, v3, v4, v5, mask, base, vl); + return __riscv_vlseg6e32_v_u32m1_m(v0, v1, v2, v3, v4, v5, mask, base, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg6e32ff.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg6e32ff.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg6e32ff.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg6e32ff.c @@ -27,7 +27,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg6e32ff_v_f32mf2(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vfloat32mf2_t *v3, vfloat32mf2_t *v4, vfloat32mf2_t *v5, const float *base, size_t *new_vl, size_t vl) { - return vlseg6e32ff_v_f32mf2(v0, v1, v2, v3, v4, v5, base, new_vl, vl); + return __riscv_vlseg6e32ff_v_f32mf2(v0, v1, v2, v3, v4, v5, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg6e32ff_v_f32m1( @@ -50,7 +50,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg6e32ff_v_f32m1(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vfloat32m1_t *v3, vfloat32m1_t *v4, vfloat32m1_t *v5, const float *base, size_t *new_vl, size_t vl) { - return vlseg6e32ff_v_f32m1(v0, v1, v2, v3, v4, v5, base, new_vl, vl); + return __riscv_vlseg6e32ff_v_f32m1(v0, v1, v2, v3, v4, v5, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg6e32ff_v_i32mf2( @@ -73,7 +73,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg6e32ff_v_i32mf2(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vint32mf2_t *v3, vint32mf2_t *v4, vint32mf2_t *v5, const int32_t *base, size_t *new_vl, size_t vl) { - return vlseg6e32ff_v_i32mf2(v0, v1, v2, v3, v4, v5, base, new_vl, vl); + return __riscv_vlseg6e32ff_v_i32mf2(v0, v1, v2, v3, v4, v5, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg6e32ff_v_i32m1( @@ -96,7 +96,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg6e32ff_v_i32m1(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vint32m1_t *v3, vint32m1_t *v4, vint32m1_t *v5, const int32_t *base, size_t *new_vl, size_t vl) { - return vlseg6e32ff_v_i32m1(v0, v1, v2, v3, v4, v5, base, new_vl, vl); + return __riscv_vlseg6e32ff_v_i32m1(v0, v1, v2, v3, v4, v5, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg6e32ff_v_u32mf2( @@ -119,7 +119,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg6e32ff_v_u32mf2(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vuint32mf2_t *v3, vuint32mf2_t *v4, vuint32mf2_t *v5, const uint32_t *base, size_t *new_vl, size_t vl) { - return vlseg6e32ff_v_u32mf2(v0, v1, v2, v3, v4, v5, base, new_vl, vl); + return __riscv_vlseg6e32ff_v_u32mf2(v0, v1, v2, v3, v4, v5, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg6e32ff_v_u32m1( @@ -142,7 +142,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg6e32ff_v_u32m1(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vuint32m1_t *v3, vuint32m1_t *v4, vuint32m1_t *v5, const uint32_t *base, size_t *new_vl, size_t vl) { - return vlseg6e32ff_v_u32m1(v0, v1, v2, v3, v4, v5, base, new_vl, vl); + return __riscv_vlseg6e32ff_v_u32m1(v0, v1, v2, v3, v4, v5, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg6e32ff_v_f32mf2_m( @@ -165,7 +165,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg6e32ff_v_f32mf2_m(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vfloat32mf2_t *v3, vfloat32mf2_t *v4, vfloat32mf2_t *v5, vbool64_t mask, const float *base, size_t *new_vl, size_t vl) { - return vlseg6e32ff_v_f32mf2_m(v0, v1, v2, v3, v4, v5, mask, base, new_vl, vl); + return __riscv_vlseg6e32ff_v_f32mf2_m(v0, v1, v2, v3, v4, v5, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg6e32ff_v_f32m1_m( @@ -188,7 +188,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg6e32ff_v_f32m1_m(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vfloat32m1_t *v3, vfloat32m1_t *v4, vfloat32m1_t *v5, vbool32_t mask, const float *base, size_t *new_vl, size_t vl) { - return vlseg6e32ff_v_f32m1_m(v0, v1, v2, v3, v4, v5, mask, base, new_vl, vl); + return __riscv_vlseg6e32ff_v_f32m1_m(v0, v1, v2, v3, v4, v5, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg6e32ff_v_i32mf2_m( @@ -211,7 +211,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg6e32ff_v_i32mf2_m(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vint32mf2_t *v3, vint32mf2_t *v4, vint32mf2_t *v5, vbool64_t mask, const int32_t *base, size_t *new_vl, size_t vl) { - return vlseg6e32ff_v_i32mf2_m(v0, v1, v2, v3, v4, v5, mask, base, new_vl, vl); + return __riscv_vlseg6e32ff_v_i32mf2_m(v0, v1, v2, v3, v4, v5, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg6e32ff_v_i32m1_m( @@ -234,7 +234,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg6e32ff_v_i32m1_m(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vint32m1_t *v3, vint32m1_t *v4, vint32m1_t *v5, vbool32_t mask, const int32_t *base, size_t *new_vl, size_t vl) { - return vlseg6e32ff_v_i32m1_m(v0, v1, v2, v3, v4, v5, mask, base, new_vl, vl); + return __riscv_vlseg6e32ff_v_i32m1_m(v0, v1, v2, v3, v4, v5, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg6e32ff_v_u32mf2_m( @@ -257,7 +257,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg6e32ff_v_u32mf2_m(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vuint32mf2_t *v3, vuint32mf2_t *v4, vuint32mf2_t *v5, vbool64_t mask, const uint32_t *base, size_t *new_vl, size_t vl) { - return vlseg6e32ff_v_u32mf2_m(v0, v1, v2, v3, v4, v5, mask, base, new_vl, vl); + return __riscv_vlseg6e32ff_v_u32mf2_m(v0, v1, v2, v3, v4, v5, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg6e32ff_v_u32m1_m( @@ -280,6 +280,6 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg6e32ff_v_u32m1_m(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vuint32m1_t *v3, vuint32m1_t *v4, vuint32m1_t *v5, vbool32_t mask, const uint32_t *base, size_t *new_vl, size_t vl) { - return vlseg6e32ff_v_u32m1_m(v0, v1, v2, v3, v4, v5, mask, base, new_vl, vl); + return __riscv_vlseg6e32ff_v_u32m1_m(v0, v1, v2, v3, v4, v5, mask, base, new_vl, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg6e64.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg6e64.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg6e64.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg6e64.c @@ -25,7 +25,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg6e64_v_f64m1(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vfloat64m1_t *v3, vfloat64m1_t *v4, vfloat64m1_t *v5, const double *base, size_t vl) { - return vlseg6e64_v_f64m1(v0, v1, v2, v3, v4, v5, base, vl); + return __riscv_vlseg6e64_v_f64m1(v0, v1, v2, v3, v4, v5, base, vl); } // CHECK-RV64-LABEL: @test_vlseg6e64_v_i64m1( @@ -46,7 +46,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg6e64_v_i64m1(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vint64m1_t *v3, vint64m1_t *v4, vint64m1_t *v5, const int64_t *base, size_t vl) { - return vlseg6e64_v_i64m1(v0, v1, v2, v3, v4, v5, base, vl); + return __riscv_vlseg6e64_v_i64m1(v0, v1, v2, v3, v4, v5, base, vl); } // CHECK-RV64-LABEL: @test_vlseg6e64_v_u64m1( @@ -67,7 +67,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg6e64_v_u64m1(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vuint64m1_t *v3, vuint64m1_t *v4, vuint64m1_t *v5, const uint64_t *base, size_t vl) { - return vlseg6e64_v_u64m1(v0, v1, v2, v3, v4, v5, base, vl); + return __riscv_vlseg6e64_v_u64m1(v0, v1, v2, v3, v4, v5, base, vl); } // CHECK-RV64-LABEL: @test_vlseg6e64_v_f64m1_m( @@ -88,7 +88,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg6e64_v_f64m1_m(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vfloat64m1_t *v3, vfloat64m1_t *v4, vfloat64m1_t *v5, vbool64_t mask, const double *base, size_t vl) { - return vlseg6e64_v_f64m1_m(v0, v1, v2, v3, v4, v5, mask, base, vl); + return __riscv_vlseg6e64_v_f64m1_m(v0, v1, v2, v3, v4, v5, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg6e64_v_i64m1_m( @@ -109,7 +109,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg6e64_v_i64m1_m(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vint64m1_t *v3, vint64m1_t *v4, vint64m1_t *v5, vbool64_t mask, const int64_t *base, size_t vl) { - return vlseg6e64_v_i64m1_m(v0, v1, v2, v3, v4, v5, mask, base, vl); + return __riscv_vlseg6e64_v_i64m1_m(v0, v1, v2, v3, v4, v5, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg6e64_v_u64m1_m( @@ -130,6 +130,6 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg6e64_v_u64m1_m(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vuint64m1_t *v3, vuint64m1_t *v4, vuint64m1_t *v5, vbool64_t mask, const uint64_t *base, size_t vl) { - return vlseg6e64_v_u64m1_m(v0, v1, v2, v3, v4, v5, mask, base, vl); + return __riscv_vlseg6e64_v_u64m1_m(v0, v1, v2, v3, v4, v5, mask, base, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg6e64ff.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg6e64ff.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg6e64ff.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg6e64ff.c @@ -27,7 +27,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg6e64ff_v_f64m1(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vfloat64m1_t *v3, vfloat64m1_t *v4, vfloat64m1_t *v5, const double *base, size_t *new_vl, size_t vl) { - return vlseg6e64ff_v_f64m1(v0, v1, v2, v3, v4, v5, base, new_vl, vl); + return __riscv_vlseg6e64ff_v_f64m1(v0, v1, v2, v3, v4, v5, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg6e64ff_v_i64m1( @@ -50,7 +50,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg6e64ff_v_i64m1(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vint64m1_t *v3, vint64m1_t *v4, vint64m1_t *v5, const int64_t *base, size_t *new_vl, size_t vl) { - return vlseg6e64ff_v_i64m1(v0, v1, v2, v3, v4, v5, base, new_vl, vl); + return __riscv_vlseg6e64ff_v_i64m1(v0, v1, v2, v3, v4, v5, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg6e64ff_v_u64m1( @@ -73,7 +73,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg6e64ff_v_u64m1(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vuint64m1_t *v3, vuint64m1_t *v4, vuint64m1_t *v5, const uint64_t *base, size_t *new_vl, size_t vl) { - return vlseg6e64ff_v_u64m1(v0, v1, v2, v3, v4, v5, base, new_vl, vl); + return __riscv_vlseg6e64ff_v_u64m1(v0, v1, v2, v3, v4, v5, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg6e64ff_v_f64m1_m( @@ -96,7 +96,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg6e64ff_v_f64m1_m(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vfloat64m1_t *v3, vfloat64m1_t *v4, vfloat64m1_t *v5, vbool64_t mask, const double *base, size_t *new_vl, size_t vl) { - return vlseg6e64ff_v_f64m1_m(v0, v1, v2, v3, v4, v5, mask, base, new_vl, vl); + return __riscv_vlseg6e64ff_v_f64m1_m(v0, v1, v2, v3, v4, v5, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg6e64ff_v_i64m1_m( @@ -119,7 +119,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg6e64ff_v_i64m1_m(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vint64m1_t *v3, vint64m1_t *v4, vint64m1_t *v5, vbool64_t mask, const int64_t *base, size_t *new_vl, size_t vl) { - return vlseg6e64ff_v_i64m1_m(v0, v1, v2, v3, v4, v5, mask, base, new_vl, vl); + return __riscv_vlseg6e64ff_v_i64m1_m(v0, v1, v2, v3, v4, v5, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg6e64ff_v_u64m1_m( @@ -142,6 +142,6 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg6e64ff_v_u64m1_m(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vuint64m1_t *v3, vuint64m1_t *v4, vuint64m1_t *v5, vbool64_t mask, const uint64_t *base, size_t *new_vl, size_t vl) { - return vlseg6e64ff_v_u64m1_m(v0, v1, v2, v3, v4, v5, mask, base, new_vl, vl); + return __riscv_vlseg6e64ff_v_u64m1_m(v0, v1, v2, v3, v4, v5, mask, base, new_vl, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg6e8.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg6e8.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg6e8.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg6e8.c @@ -24,7 +24,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg6e8_v_i8mf8(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vint8mf8_t *v3, vint8mf8_t *v4, vint8mf8_t *v5, const int8_t *base, size_t vl) { - return vlseg6e8_v_i8mf8(v0, v1, v2, v3, v4, v5, base, vl); + return __riscv_vlseg6e8_v_i8mf8(v0, v1, v2, v3, v4, v5, base, vl); } // CHECK-RV64-LABEL: @test_vlseg6e8_v_i8mf4( @@ -45,7 +45,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg6e8_v_i8mf4(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vint8mf4_t *v3, vint8mf4_t *v4, vint8mf4_t *v5, const int8_t *base, size_t vl) { - return vlseg6e8_v_i8mf4(v0, v1, v2, v3, v4, v5, base, vl); + return __riscv_vlseg6e8_v_i8mf4(v0, v1, v2, v3, v4, v5, base, vl); } // CHECK-RV64-LABEL: @test_vlseg6e8_v_i8mf2( @@ -66,7 +66,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg6e8_v_i8mf2(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vint8mf2_t *v3, vint8mf2_t *v4, vint8mf2_t *v5, const int8_t *base, size_t vl) { - return vlseg6e8_v_i8mf2(v0, v1, v2, v3, v4, v5, base, vl); + return __riscv_vlseg6e8_v_i8mf2(v0, v1, v2, v3, v4, v5, base, vl); } // CHECK-RV64-LABEL: @test_vlseg6e8_v_i8m1( @@ -87,7 +87,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg6e8_v_i8m1(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vint8m1_t *v3, vint8m1_t *v4, vint8m1_t *v5, const int8_t *base, size_t vl) { - return vlseg6e8_v_i8m1(v0, v1, v2, v3, v4, v5, base, vl); + return __riscv_vlseg6e8_v_i8m1(v0, v1, v2, v3, v4, v5, base, vl); } // CHECK-RV64-LABEL: @test_vlseg6e8_v_u8mf8( @@ -108,7 +108,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg6e8_v_u8mf8(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vuint8mf8_t *v3, vuint8mf8_t *v4, vuint8mf8_t *v5, const uint8_t *base, size_t vl) { - return vlseg6e8_v_u8mf8(v0, v1, v2, v3, v4, v5, base, vl); + return __riscv_vlseg6e8_v_u8mf8(v0, v1, v2, v3, v4, v5, base, vl); } // CHECK-RV64-LABEL: @test_vlseg6e8_v_u8mf4( @@ -129,7 +129,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg6e8_v_u8mf4(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vuint8mf4_t *v3, vuint8mf4_t *v4, vuint8mf4_t *v5, const uint8_t *base, size_t vl) { - return vlseg6e8_v_u8mf4(v0, v1, v2, v3, v4, v5, base, vl); + return __riscv_vlseg6e8_v_u8mf4(v0, v1, v2, v3, v4, v5, base, vl); } // CHECK-RV64-LABEL: @test_vlseg6e8_v_u8mf2( @@ -150,7 +150,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg6e8_v_u8mf2(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vuint8mf2_t *v3, vuint8mf2_t *v4, vuint8mf2_t *v5, const uint8_t *base, size_t vl) { - return vlseg6e8_v_u8mf2(v0, v1, v2, v3, v4, v5, base, vl); + return __riscv_vlseg6e8_v_u8mf2(v0, v1, v2, v3, v4, v5, base, vl); } // CHECK-RV64-LABEL: @test_vlseg6e8_v_u8m1( @@ -171,7 +171,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg6e8_v_u8m1(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vuint8m1_t *v3, vuint8m1_t *v4, vuint8m1_t *v5, const uint8_t *base, size_t vl) { - return vlseg6e8_v_u8m1(v0, v1, v2, v3, v4, v5, base, vl); + return __riscv_vlseg6e8_v_u8m1(v0, v1, v2, v3, v4, v5, base, vl); } // CHECK-RV64-LABEL: @test_vlseg6e8_v_i8mf8_m( @@ -192,7 +192,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg6e8_v_i8mf8_m(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vint8mf8_t *v3, vint8mf8_t *v4, vint8mf8_t *v5, vbool64_t mask, const int8_t *base, size_t vl) { - return vlseg6e8_v_i8mf8_m(v0, v1, v2, v3, v4, v5, mask, base, vl); + return __riscv_vlseg6e8_v_i8mf8_m(v0, v1, v2, v3, v4, v5, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg6e8_v_i8mf4_m( @@ -213,7 +213,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg6e8_v_i8mf4_m(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vint8mf4_t *v3, vint8mf4_t *v4, vint8mf4_t *v5, vbool32_t mask, const int8_t *base, size_t vl) { - return vlseg6e8_v_i8mf4_m(v0, v1, v2, v3, v4, v5, mask, base, vl); + return __riscv_vlseg6e8_v_i8mf4_m(v0, v1, v2, v3, v4, v5, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg6e8_v_i8mf2_m( @@ -234,7 +234,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg6e8_v_i8mf2_m(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vint8mf2_t *v3, vint8mf2_t *v4, vint8mf2_t *v5, vbool16_t mask, const int8_t *base, size_t vl) { - return vlseg6e8_v_i8mf2_m(v0, v1, v2, v3, v4, v5, mask, base, vl); + return __riscv_vlseg6e8_v_i8mf2_m(v0, v1, v2, v3, v4, v5, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg6e8_v_i8m1_m( @@ -255,7 +255,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg6e8_v_i8m1_m(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vint8m1_t *v3, vint8m1_t *v4, vint8m1_t *v5, vbool8_t mask, const int8_t *base, size_t vl) { - return vlseg6e8_v_i8m1_m(v0, v1, v2, v3, v4, v5, mask, base, vl); + return __riscv_vlseg6e8_v_i8m1_m(v0, v1, v2, v3, v4, v5, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg6e8_v_u8mf8_m( @@ -276,7 +276,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg6e8_v_u8mf8_m(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vuint8mf8_t *v3, vuint8mf8_t *v4, vuint8mf8_t *v5, vbool64_t mask, const uint8_t *base, size_t vl) { - return vlseg6e8_v_u8mf8_m(v0, v1, v2, v3, v4, v5, mask, base, vl); + return __riscv_vlseg6e8_v_u8mf8_m(v0, v1, v2, v3, v4, v5, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg6e8_v_u8mf4_m( @@ -297,7 +297,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg6e8_v_u8mf4_m(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vuint8mf4_t *v3, vuint8mf4_t *v4, vuint8mf4_t *v5, vbool32_t mask, const uint8_t *base, size_t vl) { - return vlseg6e8_v_u8mf4_m(v0, v1, v2, v3, v4, v5, mask, base, vl); + return __riscv_vlseg6e8_v_u8mf4_m(v0, v1, v2, v3, v4, v5, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg6e8_v_u8mf2_m( @@ -318,7 +318,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg6e8_v_u8mf2_m(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vuint8mf2_t *v3, vuint8mf2_t *v4, vuint8mf2_t *v5, vbool16_t mask, const uint8_t *base, size_t vl) { - return vlseg6e8_v_u8mf2_m(v0, v1, v2, v3, v4, v5, mask, base, vl); + return __riscv_vlseg6e8_v_u8mf2_m(v0, v1, v2, v3, v4, v5, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg6e8_v_u8m1_m( @@ -339,6 +339,6 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg6e8_v_u8m1_m(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vuint8m1_t *v3, vuint8m1_t *v4, vuint8m1_t *v5, vbool8_t mask, const uint8_t *base, size_t vl) { - return vlseg6e8_v_u8m1_m(v0, v1, v2, v3, v4, v5, mask, base, vl); + return __riscv_vlseg6e8_v_u8m1_m(v0, v1, v2, v3, v4, v5, mask, base, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg6e8ff.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg6e8ff.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg6e8ff.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg6e8ff.c @@ -27,7 +27,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg6e8ff_v_i8mf8(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vint8mf8_t *v3, vint8mf8_t *v4, vint8mf8_t *v5, const int8_t *base, size_t *new_vl, size_t vl) { - return vlseg6e8ff_v_i8mf8(v0, v1, v2, v3, v4, v5, base, new_vl, vl); + return __riscv_vlseg6e8ff_v_i8mf8(v0, v1, v2, v3, v4, v5, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg6e8ff_v_i8mf4( @@ -50,7 +50,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg6e8ff_v_i8mf4(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vint8mf4_t *v3, vint8mf4_t *v4, vint8mf4_t *v5, const int8_t *base, size_t *new_vl, size_t vl) { - return vlseg6e8ff_v_i8mf4(v0, v1, v2, v3, v4, v5, base, new_vl, vl); + return __riscv_vlseg6e8ff_v_i8mf4(v0, v1, v2, v3, v4, v5, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg6e8ff_v_i8mf2( @@ -73,7 +73,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg6e8ff_v_i8mf2(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vint8mf2_t *v3, vint8mf2_t *v4, vint8mf2_t *v5, const int8_t *base, size_t *new_vl, size_t vl) { - return vlseg6e8ff_v_i8mf2(v0, v1, v2, v3, v4, v5, base, new_vl, vl); + return __riscv_vlseg6e8ff_v_i8mf2(v0, v1, v2, v3, v4, v5, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg6e8ff_v_i8m1( @@ -96,7 +96,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg6e8ff_v_i8m1(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vint8m1_t *v3, vint8m1_t *v4, vint8m1_t *v5, const int8_t *base, size_t *new_vl, size_t vl) { - return vlseg6e8ff_v_i8m1(v0, v1, v2, v3, v4, v5, base, new_vl, vl); + return __riscv_vlseg6e8ff_v_i8m1(v0, v1, v2, v3, v4, v5, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg6e8ff_v_u8mf8( @@ -119,7 +119,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg6e8ff_v_u8mf8(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vuint8mf8_t *v3, vuint8mf8_t *v4, vuint8mf8_t *v5, const uint8_t *base, size_t *new_vl, size_t vl) { - return vlseg6e8ff_v_u8mf8(v0, v1, v2, v3, v4, v5, base, new_vl, vl); + return __riscv_vlseg6e8ff_v_u8mf8(v0, v1, v2, v3, v4, v5, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg6e8ff_v_u8mf4( @@ -142,7 +142,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg6e8ff_v_u8mf4(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vuint8mf4_t *v3, vuint8mf4_t *v4, vuint8mf4_t *v5, const uint8_t *base, size_t *new_vl, size_t vl) { - return vlseg6e8ff_v_u8mf4(v0, v1, v2, v3, v4, v5, base, new_vl, vl); + return __riscv_vlseg6e8ff_v_u8mf4(v0, v1, v2, v3, v4, v5, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg6e8ff_v_u8mf2( @@ -165,7 +165,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg6e8ff_v_u8mf2(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vuint8mf2_t *v3, vuint8mf2_t *v4, vuint8mf2_t *v5, const uint8_t *base, size_t *new_vl, size_t vl) { - return vlseg6e8ff_v_u8mf2(v0, v1, v2, v3, v4, v5, base, new_vl, vl); + return __riscv_vlseg6e8ff_v_u8mf2(v0, v1, v2, v3, v4, v5, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg6e8ff_v_u8m1( @@ -188,7 +188,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg6e8ff_v_u8m1(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vuint8m1_t *v3, vuint8m1_t *v4, vuint8m1_t *v5, const uint8_t *base, size_t *new_vl, size_t vl) { - return vlseg6e8ff_v_u8m1(v0, v1, v2, v3, v4, v5, base, new_vl, vl); + return __riscv_vlseg6e8ff_v_u8m1(v0, v1, v2, v3, v4, v5, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg6e8ff_v_i8mf8_m( @@ -211,7 +211,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg6e8ff_v_i8mf8_m(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vint8mf8_t *v3, vint8mf8_t *v4, vint8mf8_t *v5, vbool64_t mask, const int8_t *base, size_t *new_vl, size_t vl) { - return vlseg6e8ff_v_i8mf8_m(v0, v1, v2, v3, v4, v5, mask, base, new_vl, vl); + return __riscv_vlseg6e8ff_v_i8mf8_m(v0, v1, v2, v3, v4, v5, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg6e8ff_v_i8mf4_m( @@ -234,7 +234,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg6e8ff_v_i8mf4_m(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vint8mf4_t *v3, vint8mf4_t *v4, vint8mf4_t *v5, vbool32_t mask, const int8_t *base, size_t *new_vl, size_t vl) { - return vlseg6e8ff_v_i8mf4_m(v0, v1, v2, v3, v4, v5, mask, base, new_vl, vl); + return __riscv_vlseg6e8ff_v_i8mf4_m(v0, v1, v2, v3, v4, v5, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg6e8ff_v_i8mf2_m( @@ -257,7 +257,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg6e8ff_v_i8mf2_m(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vint8mf2_t *v3, vint8mf2_t *v4, vint8mf2_t *v5, vbool16_t mask, const int8_t *base, size_t *new_vl, size_t vl) { - return vlseg6e8ff_v_i8mf2_m(v0, v1, v2, v3, v4, v5, mask, base, new_vl, vl); + return __riscv_vlseg6e8ff_v_i8mf2_m(v0, v1, v2, v3, v4, v5, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg6e8ff_v_i8m1_m( @@ -280,7 +280,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg6e8ff_v_i8m1_m(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vint8m1_t *v3, vint8m1_t *v4, vint8m1_t *v5, vbool8_t mask, const int8_t *base, size_t *new_vl, size_t vl) { - return vlseg6e8ff_v_i8m1_m(v0, v1, v2, v3, v4, v5, mask, base, new_vl, vl); + return __riscv_vlseg6e8ff_v_i8m1_m(v0, v1, v2, v3, v4, v5, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg6e8ff_v_u8mf8_m( @@ -303,7 +303,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg6e8ff_v_u8mf8_m(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vuint8mf8_t *v3, vuint8mf8_t *v4, vuint8mf8_t *v5, vbool64_t mask, const uint8_t *base, size_t *new_vl, size_t vl) { - return vlseg6e8ff_v_u8mf8_m(v0, v1, v2, v3, v4, v5, mask, base, new_vl, vl); + return __riscv_vlseg6e8ff_v_u8mf8_m(v0, v1, v2, v3, v4, v5, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg6e8ff_v_u8mf4_m( @@ -326,7 +326,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg6e8ff_v_u8mf4_m(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vuint8mf4_t *v3, vuint8mf4_t *v4, vuint8mf4_t *v5, vbool32_t mask, const uint8_t *base, size_t *new_vl, size_t vl) { - return vlseg6e8ff_v_u8mf4_m(v0, v1, v2, v3, v4, v5, mask, base, new_vl, vl); + return __riscv_vlseg6e8ff_v_u8mf4_m(v0, v1, v2, v3, v4, v5, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg6e8ff_v_u8mf2_m( @@ -349,7 +349,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg6e8ff_v_u8mf2_m(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vuint8mf2_t *v3, vuint8mf2_t *v4, vuint8mf2_t *v5, vbool16_t mask, const uint8_t *base, size_t *new_vl, size_t vl) { - return vlseg6e8ff_v_u8mf2_m(v0, v1, v2, v3, v4, v5, mask, base, new_vl, vl); + return __riscv_vlseg6e8ff_v_u8mf2_m(v0, v1, v2, v3, v4, v5, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg6e8ff_v_u8m1_m( @@ -372,6 +372,6 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg6e8ff_v_u8m1_m(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vuint8m1_t *v3, vuint8m1_t *v4, vuint8m1_t *v5, vbool8_t mask, const uint8_t *base, size_t *new_vl, size_t vl) { - return vlseg6e8ff_v_u8m1_m(v0, v1, v2, v3, v4, v5, mask, base, new_vl, vl); + return __riscv_vlseg6e8ff_v_u8m1_m(v0, v1, v2, v3, v4, v5, mask, base, new_vl, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg7e16.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg7e16.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg7e16.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg7e16.c @@ -27,7 +27,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg7e16_v_f16mf4(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vfloat16mf4_t *v3, vfloat16mf4_t *v4, vfloat16mf4_t *v5, vfloat16mf4_t *v6, const _Float16 *base, size_t vl) { - return vlseg7e16_v_f16mf4(v0, v1, v2, v3, v4, v5, v6, base, vl); + return __riscv_vlseg7e16_v_f16mf4(v0, v1, v2, v3, v4, v5, v6, base, vl); } // CHECK-RV64-LABEL: @test_vlseg7e16_v_f16mf2( @@ -50,7 +50,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg7e16_v_f16mf2(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vfloat16mf2_t *v3, vfloat16mf2_t *v4, vfloat16mf2_t *v5, vfloat16mf2_t *v6, const _Float16 *base, size_t vl) { - return vlseg7e16_v_f16mf2(v0, v1, v2, v3, v4, v5, v6, base, vl); + return __riscv_vlseg7e16_v_f16mf2(v0, v1, v2, v3, v4, v5, v6, base, vl); } // CHECK-RV64-LABEL: @test_vlseg7e16_v_f16m1( @@ -73,7 +73,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg7e16_v_f16m1(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vfloat16m1_t *v3, vfloat16m1_t *v4, vfloat16m1_t *v5, vfloat16m1_t *v6, const _Float16 *base, size_t vl) { - return vlseg7e16_v_f16m1(v0, v1, v2, v3, v4, v5, v6, base, vl); + return __riscv_vlseg7e16_v_f16m1(v0, v1, v2, v3, v4, v5, v6, base, vl); } // CHECK-RV64-LABEL: @test_vlseg7e16_v_i16mf4( @@ -96,7 +96,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg7e16_v_i16mf4(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vint16mf4_t *v3, vint16mf4_t *v4, vint16mf4_t *v5, vint16mf4_t *v6, const int16_t *base, size_t vl) { - return vlseg7e16_v_i16mf4(v0, v1, v2, v3, v4, v5, v6, base, vl); + return __riscv_vlseg7e16_v_i16mf4(v0, v1, v2, v3, v4, v5, v6, base, vl); } // CHECK-RV64-LABEL: @test_vlseg7e16_v_i16mf2( @@ -119,7 +119,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg7e16_v_i16mf2(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vint16mf2_t *v3, vint16mf2_t *v4, vint16mf2_t *v5, vint16mf2_t *v6, const int16_t *base, size_t vl) { - return vlseg7e16_v_i16mf2(v0, v1, v2, v3, v4, v5, v6, base, vl); + return __riscv_vlseg7e16_v_i16mf2(v0, v1, v2, v3, v4, v5, v6, base, vl); } // CHECK-RV64-LABEL: @test_vlseg7e16_v_i16m1( @@ -142,7 +142,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg7e16_v_i16m1(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vint16m1_t *v3, vint16m1_t *v4, vint16m1_t *v5, vint16m1_t *v6, const int16_t *base, size_t vl) { - return vlseg7e16_v_i16m1(v0, v1, v2, v3, v4, v5, v6, base, vl); + return __riscv_vlseg7e16_v_i16m1(v0, v1, v2, v3, v4, v5, v6, base, vl); } // CHECK-RV64-LABEL: @test_vlseg7e16_v_u16mf4( @@ -165,7 +165,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg7e16_v_u16mf4(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vuint16mf4_t *v3, vuint16mf4_t *v4, vuint16mf4_t *v5, vuint16mf4_t *v6, const uint16_t *base, size_t vl) { - return vlseg7e16_v_u16mf4(v0, v1, v2, v3, v4, v5, v6, base, vl); + return __riscv_vlseg7e16_v_u16mf4(v0, v1, v2, v3, v4, v5, v6, base, vl); } // CHECK-RV64-LABEL: @test_vlseg7e16_v_u16mf2( @@ -188,7 +188,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg7e16_v_u16mf2(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vuint16mf2_t *v3, vuint16mf2_t *v4, vuint16mf2_t *v5, vuint16mf2_t *v6, const uint16_t *base, size_t vl) { - return vlseg7e16_v_u16mf2(v0, v1, v2, v3, v4, v5, v6, base, vl); + return __riscv_vlseg7e16_v_u16mf2(v0, v1, v2, v3, v4, v5, v6, base, vl); } // CHECK-RV64-LABEL: @test_vlseg7e16_v_u16m1( @@ -211,7 +211,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg7e16_v_u16m1(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vuint16m1_t *v3, vuint16m1_t *v4, vuint16m1_t *v5, vuint16m1_t *v6, const uint16_t *base, size_t vl) { - return vlseg7e16_v_u16m1(v0, v1, v2, v3, v4, v5, v6, base, vl); + return __riscv_vlseg7e16_v_u16m1(v0, v1, v2, v3, v4, v5, v6, base, vl); } // CHECK-RV64-LABEL: @test_vlseg7e16_v_f16mf4_m( @@ -234,7 +234,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg7e16_v_f16mf4_m(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vfloat16mf4_t *v3, vfloat16mf4_t *v4, vfloat16mf4_t *v5, vfloat16mf4_t *v6, vbool64_t mask, const _Float16 *base, size_t vl) { - return vlseg7e16_v_f16mf4_m(v0, v1, v2, v3, v4, v5, v6, mask, base, vl); + return __riscv_vlseg7e16_v_f16mf4_m(v0, v1, v2, v3, v4, v5, v6, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg7e16_v_f16mf2_m( @@ -257,7 +257,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg7e16_v_f16mf2_m(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vfloat16mf2_t *v3, vfloat16mf2_t *v4, vfloat16mf2_t *v5, vfloat16mf2_t *v6, vbool32_t mask, const _Float16 *base, size_t vl) { - return vlseg7e16_v_f16mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, vl); + return __riscv_vlseg7e16_v_f16mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg7e16_v_f16m1_m( @@ -280,7 +280,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg7e16_v_f16m1_m(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vfloat16m1_t *v3, vfloat16m1_t *v4, vfloat16m1_t *v5, vfloat16m1_t *v6, vbool16_t mask, const _Float16 *base, size_t vl) { - return vlseg7e16_v_f16m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, vl); + return __riscv_vlseg7e16_v_f16m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg7e16_v_i16mf4_m( @@ -303,7 +303,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg7e16_v_i16mf4_m(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vint16mf4_t *v3, vint16mf4_t *v4, vint16mf4_t *v5, vint16mf4_t *v6, vbool64_t mask, const int16_t *base, size_t vl) { - return vlseg7e16_v_i16mf4_m(v0, v1, v2, v3, v4, v5, v6, mask, base, vl); + return __riscv_vlseg7e16_v_i16mf4_m(v0, v1, v2, v3, v4, v5, v6, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg7e16_v_i16mf2_m( @@ -326,7 +326,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg7e16_v_i16mf2_m(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vint16mf2_t *v3, vint16mf2_t *v4, vint16mf2_t *v5, vint16mf2_t *v6, vbool32_t mask, const int16_t *base, size_t vl) { - return vlseg7e16_v_i16mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, vl); + return __riscv_vlseg7e16_v_i16mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg7e16_v_i16m1_m( @@ -349,7 +349,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg7e16_v_i16m1_m(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vint16m1_t *v3, vint16m1_t *v4, vint16m1_t *v5, vint16m1_t *v6, vbool16_t mask, const int16_t *base, size_t vl) { - return vlseg7e16_v_i16m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, vl); + return __riscv_vlseg7e16_v_i16m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg7e16_v_u16mf4_m( @@ -372,7 +372,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg7e16_v_u16mf4_m(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vuint16mf4_t *v3, vuint16mf4_t *v4, vuint16mf4_t *v5, vuint16mf4_t *v6, vbool64_t mask, const uint16_t *base, size_t vl) { - return vlseg7e16_v_u16mf4_m(v0, v1, v2, v3, v4, v5, v6, mask, base, vl); + return __riscv_vlseg7e16_v_u16mf4_m(v0, v1, v2, v3, v4, v5, v6, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg7e16_v_u16mf2_m( @@ -395,7 +395,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg7e16_v_u16mf2_m(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vuint16mf2_t *v3, vuint16mf2_t *v4, vuint16mf2_t *v5, vuint16mf2_t *v6, vbool32_t mask, const uint16_t *base, size_t vl) { - return vlseg7e16_v_u16mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, vl); + return __riscv_vlseg7e16_v_u16mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg7e16_v_u16m1_m( @@ -418,6 +418,6 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg7e16_v_u16m1_m(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vuint16m1_t *v3, vuint16m1_t *v4, vuint16m1_t *v5, vuint16m1_t *v6, vbool16_t mask, const uint16_t *base, size_t vl) { - return vlseg7e16_v_u16m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, vl); + return __riscv_vlseg7e16_v_u16m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg7e16ff.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg7e16ff.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg7e16ff.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg7e16ff.c @@ -29,7 +29,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg7e16ff_v_f16mf4(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vfloat16mf4_t *v3, vfloat16mf4_t *v4, vfloat16mf4_t *v5, vfloat16mf4_t *v6, const _Float16 *base, size_t *new_vl, size_t vl) { - return vlseg7e16ff_v_f16mf4(v0, v1, v2, v3, v4, v5, v6, base, new_vl, vl); + return __riscv_vlseg7e16ff_v_f16mf4(v0, v1, v2, v3, v4, v5, v6, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg7e16ff_v_f16mf2( @@ -54,7 +54,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg7e16ff_v_f16mf2(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vfloat16mf2_t *v3, vfloat16mf2_t *v4, vfloat16mf2_t *v5, vfloat16mf2_t *v6, const _Float16 *base, size_t *new_vl, size_t vl) { - return vlseg7e16ff_v_f16mf2(v0, v1, v2, v3, v4, v5, v6, base, new_vl, vl); + return __riscv_vlseg7e16ff_v_f16mf2(v0, v1, v2, v3, v4, v5, v6, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg7e16ff_v_f16m1( @@ -79,7 +79,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg7e16ff_v_f16m1(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vfloat16m1_t *v3, vfloat16m1_t *v4, vfloat16m1_t *v5, vfloat16m1_t *v6, const _Float16 *base, size_t *new_vl, size_t vl) { - return vlseg7e16ff_v_f16m1(v0, v1, v2, v3, v4, v5, v6, base, new_vl, vl); + return __riscv_vlseg7e16ff_v_f16m1(v0, v1, v2, v3, v4, v5, v6, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg7e16ff_v_i16mf4( @@ -104,7 +104,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg7e16ff_v_i16mf4(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vint16mf4_t *v3, vint16mf4_t *v4, vint16mf4_t *v5, vint16mf4_t *v6, const int16_t *base, size_t *new_vl, size_t vl) { - return vlseg7e16ff_v_i16mf4(v0, v1, v2, v3, v4, v5, v6, base, new_vl, vl); + return __riscv_vlseg7e16ff_v_i16mf4(v0, v1, v2, v3, v4, v5, v6, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg7e16ff_v_i16mf2( @@ -129,7 +129,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg7e16ff_v_i16mf2(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vint16mf2_t *v3, vint16mf2_t *v4, vint16mf2_t *v5, vint16mf2_t *v6, const int16_t *base, size_t *new_vl, size_t vl) { - return vlseg7e16ff_v_i16mf2(v0, v1, v2, v3, v4, v5, v6, base, new_vl, vl); + return __riscv_vlseg7e16ff_v_i16mf2(v0, v1, v2, v3, v4, v5, v6, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg7e16ff_v_i16m1( @@ -154,7 +154,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg7e16ff_v_i16m1(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vint16m1_t *v3, vint16m1_t *v4, vint16m1_t *v5, vint16m1_t *v6, const int16_t *base, size_t *new_vl, size_t vl) { - return vlseg7e16ff_v_i16m1(v0, v1, v2, v3, v4, v5, v6, base, new_vl, vl); + return __riscv_vlseg7e16ff_v_i16m1(v0, v1, v2, v3, v4, v5, v6, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg7e16ff_v_u16mf4( @@ -179,7 +179,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg7e16ff_v_u16mf4(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vuint16mf4_t *v3, vuint16mf4_t *v4, vuint16mf4_t *v5, vuint16mf4_t *v6, const uint16_t *base, size_t *new_vl, size_t vl) { - return vlseg7e16ff_v_u16mf4(v0, v1, v2, v3, v4, v5, v6, base, new_vl, vl); + return __riscv_vlseg7e16ff_v_u16mf4(v0, v1, v2, v3, v4, v5, v6, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg7e16ff_v_u16mf2( @@ -204,7 +204,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg7e16ff_v_u16mf2(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vuint16mf2_t *v3, vuint16mf2_t *v4, vuint16mf2_t *v5, vuint16mf2_t *v6, const uint16_t *base, size_t *new_vl, size_t vl) { - return vlseg7e16ff_v_u16mf2(v0, v1, v2, v3, v4, v5, v6, base, new_vl, vl); + return __riscv_vlseg7e16ff_v_u16mf2(v0, v1, v2, v3, v4, v5, v6, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg7e16ff_v_u16m1( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg7e16ff_v_u16m1(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vuint16m1_t *v3, vuint16m1_t *v4, vuint16m1_t *v5, vuint16m1_t *v6, const uint16_t *base, size_t *new_vl, size_t vl) { - return vlseg7e16ff_v_u16m1(v0, v1, v2, v3, v4, v5, v6, base, new_vl, vl); + return __riscv_vlseg7e16ff_v_u16m1(v0, v1, v2, v3, v4, v5, v6, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg7e16ff_v_f16mf4_m( @@ -254,7 +254,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg7e16ff_v_f16mf4_m(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vfloat16mf4_t *v3, vfloat16mf4_t *v4, vfloat16mf4_t *v5, vfloat16mf4_t *v6, vbool64_t mask, const _Float16 *base, size_t *new_vl, size_t vl) { - return vlseg7e16ff_v_f16mf4_m(v0, v1, v2, v3, v4, v5, v6, mask, base, new_vl, vl); + return __riscv_vlseg7e16ff_v_f16mf4_m(v0, v1, v2, v3, v4, v5, v6, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg7e16ff_v_f16mf2_m( @@ -279,7 +279,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg7e16ff_v_f16mf2_m(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vfloat16mf2_t *v3, vfloat16mf2_t *v4, vfloat16mf2_t *v5, vfloat16mf2_t *v6, vbool32_t mask, const _Float16 *base, size_t *new_vl, size_t vl) { - return vlseg7e16ff_v_f16mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, new_vl, vl); + return __riscv_vlseg7e16ff_v_f16mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg7e16ff_v_f16m1_m( @@ -304,7 +304,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg7e16ff_v_f16m1_m(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vfloat16m1_t *v3, vfloat16m1_t *v4, vfloat16m1_t *v5, vfloat16m1_t *v6, vbool16_t mask, const _Float16 *base, size_t *new_vl, size_t vl) { - return vlseg7e16ff_v_f16m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, new_vl, vl); + return __riscv_vlseg7e16ff_v_f16m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg7e16ff_v_i16mf4_m( @@ -329,7 +329,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg7e16ff_v_i16mf4_m(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vint16mf4_t *v3, vint16mf4_t *v4, vint16mf4_t *v5, vint16mf4_t *v6, vbool64_t mask, const int16_t *base, size_t *new_vl, size_t vl) { - return vlseg7e16ff_v_i16mf4_m(v0, v1, v2, v3, v4, v5, v6, mask, base, new_vl, vl); + return __riscv_vlseg7e16ff_v_i16mf4_m(v0, v1, v2, v3, v4, v5, v6, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg7e16ff_v_i16mf2_m( @@ -354,7 +354,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg7e16ff_v_i16mf2_m(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vint16mf2_t *v3, vint16mf2_t *v4, vint16mf2_t *v5, vint16mf2_t *v6, vbool32_t mask, const int16_t *base, size_t *new_vl, size_t vl) { - return vlseg7e16ff_v_i16mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, new_vl, vl); + return __riscv_vlseg7e16ff_v_i16mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg7e16ff_v_i16m1_m( @@ -379,7 +379,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg7e16ff_v_i16m1_m(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vint16m1_t *v3, vint16m1_t *v4, vint16m1_t *v5, vint16m1_t *v6, vbool16_t mask, const int16_t *base, size_t *new_vl, size_t vl) { - return vlseg7e16ff_v_i16m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, new_vl, vl); + return __riscv_vlseg7e16ff_v_i16m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg7e16ff_v_u16mf4_m( @@ -404,7 +404,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg7e16ff_v_u16mf4_m(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vuint16mf4_t *v3, vuint16mf4_t *v4, vuint16mf4_t *v5, vuint16mf4_t *v6, vbool64_t mask, const uint16_t *base, size_t *new_vl, size_t vl) { - return vlseg7e16ff_v_u16mf4_m(v0, v1, v2, v3, v4, v5, v6, mask, base, new_vl, vl); + return __riscv_vlseg7e16ff_v_u16mf4_m(v0, v1, v2, v3, v4, v5, v6, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg7e16ff_v_u16mf2_m( @@ -429,7 +429,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg7e16ff_v_u16mf2_m(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vuint16mf2_t *v3, vuint16mf2_t *v4, vuint16mf2_t *v5, vuint16mf2_t *v6, vbool32_t mask, const uint16_t *base, size_t *new_vl, size_t vl) { - return vlseg7e16ff_v_u16mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, new_vl, vl); + return __riscv_vlseg7e16ff_v_u16mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg7e16ff_v_u16m1_m( @@ -454,6 +454,6 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg7e16ff_v_u16m1_m(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vuint16m1_t *v3, vuint16m1_t *v4, vuint16m1_t *v5, vuint16m1_t *v6, vbool16_t mask, const uint16_t *base, size_t *new_vl, size_t vl) { - return vlseg7e16ff_v_u16m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, new_vl, vl); + return __riscv_vlseg7e16ff_v_u16m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, new_vl, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg7e32.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg7e32.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg7e32.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg7e32.c @@ -27,7 +27,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg7e32_v_f32mf2(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vfloat32mf2_t *v3, vfloat32mf2_t *v4, vfloat32mf2_t *v5, vfloat32mf2_t *v6, const float *base, size_t vl) { - return vlseg7e32_v_f32mf2(v0, v1, v2, v3, v4, v5, v6, base, vl); + return __riscv_vlseg7e32_v_f32mf2(v0, v1, v2, v3, v4, v5, v6, base, vl); } // CHECK-RV64-LABEL: @test_vlseg7e32_v_f32m1( @@ -50,7 +50,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg7e32_v_f32m1(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vfloat32m1_t *v3, vfloat32m1_t *v4, vfloat32m1_t *v5, vfloat32m1_t *v6, const float *base, size_t vl) { - return vlseg7e32_v_f32m1(v0, v1, v2, v3, v4, v5, v6, base, vl); + return __riscv_vlseg7e32_v_f32m1(v0, v1, v2, v3, v4, v5, v6, base, vl); } // CHECK-RV64-LABEL: @test_vlseg7e32_v_i32mf2( @@ -73,7 +73,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg7e32_v_i32mf2(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vint32mf2_t *v3, vint32mf2_t *v4, vint32mf2_t *v5, vint32mf2_t *v6, const int32_t *base, size_t vl) { - return vlseg7e32_v_i32mf2(v0, v1, v2, v3, v4, v5, v6, base, vl); + return __riscv_vlseg7e32_v_i32mf2(v0, v1, v2, v3, v4, v5, v6, base, vl); } // CHECK-RV64-LABEL: @test_vlseg7e32_v_i32m1( @@ -96,7 +96,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg7e32_v_i32m1(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vint32m1_t *v3, vint32m1_t *v4, vint32m1_t *v5, vint32m1_t *v6, const int32_t *base, size_t vl) { - return vlseg7e32_v_i32m1(v0, v1, v2, v3, v4, v5, v6, base, vl); + return __riscv_vlseg7e32_v_i32m1(v0, v1, v2, v3, v4, v5, v6, base, vl); } // CHECK-RV64-LABEL: @test_vlseg7e32_v_u32mf2( @@ -119,7 +119,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg7e32_v_u32mf2(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vuint32mf2_t *v3, vuint32mf2_t *v4, vuint32mf2_t *v5, vuint32mf2_t *v6, const uint32_t *base, size_t vl) { - return vlseg7e32_v_u32mf2(v0, v1, v2, v3, v4, v5, v6, base, vl); + return __riscv_vlseg7e32_v_u32mf2(v0, v1, v2, v3, v4, v5, v6, base, vl); } // CHECK-RV64-LABEL: @test_vlseg7e32_v_u32m1( @@ -142,7 +142,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg7e32_v_u32m1(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vuint32m1_t *v3, vuint32m1_t *v4, vuint32m1_t *v5, vuint32m1_t *v6, const uint32_t *base, size_t vl) { - return vlseg7e32_v_u32m1(v0, v1, v2, v3, v4, v5, v6, base, vl); + return __riscv_vlseg7e32_v_u32m1(v0, v1, v2, v3, v4, v5, v6, base, vl); } // CHECK-RV64-LABEL: @test_vlseg7e32_v_f32mf2_m( @@ -165,7 +165,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg7e32_v_f32mf2_m(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vfloat32mf2_t *v3, vfloat32mf2_t *v4, vfloat32mf2_t *v5, vfloat32mf2_t *v6, vbool64_t mask, const float *base, size_t vl) { - return vlseg7e32_v_f32mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, vl); + return __riscv_vlseg7e32_v_f32mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg7e32_v_f32m1_m( @@ -188,7 +188,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg7e32_v_f32m1_m(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vfloat32m1_t *v3, vfloat32m1_t *v4, vfloat32m1_t *v5, vfloat32m1_t *v6, vbool32_t mask, const float *base, size_t vl) { - return vlseg7e32_v_f32m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, vl); + return __riscv_vlseg7e32_v_f32m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg7e32_v_i32mf2_m( @@ -211,7 +211,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg7e32_v_i32mf2_m(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vint32mf2_t *v3, vint32mf2_t *v4, vint32mf2_t *v5, vint32mf2_t *v6, vbool64_t mask, const int32_t *base, size_t vl) { - return vlseg7e32_v_i32mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, vl); + return __riscv_vlseg7e32_v_i32mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg7e32_v_i32m1_m( @@ -234,7 +234,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg7e32_v_i32m1_m(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vint32m1_t *v3, vint32m1_t *v4, vint32m1_t *v5, vint32m1_t *v6, vbool32_t mask, const int32_t *base, size_t vl) { - return vlseg7e32_v_i32m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, vl); + return __riscv_vlseg7e32_v_i32m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg7e32_v_u32mf2_m( @@ -257,7 +257,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg7e32_v_u32mf2_m(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vuint32mf2_t *v3, vuint32mf2_t *v4, vuint32mf2_t *v5, vuint32mf2_t *v6, vbool64_t mask, const uint32_t *base, size_t vl) { - return vlseg7e32_v_u32mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, vl); + return __riscv_vlseg7e32_v_u32mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg7e32_v_u32m1_m( @@ -280,6 +280,6 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg7e32_v_u32m1_m(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vuint32m1_t *v3, vuint32m1_t *v4, vuint32m1_t *v5, vuint32m1_t *v6, vbool32_t mask, const uint32_t *base, size_t vl) { - return vlseg7e32_v_u32m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, vl); + return __riscv_vlseg7e32_v_u32m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg7e32ff.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg7e32ff.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg7e32ff.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg7e32ff.c @@ -29,7 +29,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg7e32ff_v_f32mf2(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vfloat32mf2_t *v3, vfloat32mf2_t *v4, vfloat32mf2_t *v5, vfloat32mf2_t *v6, const float *base, size_t *new_vl, size_t vl) { - return vlseg7e32ff_v_f32mf2(v0, v1, v2, v3, v4, v5, v6, base, new_vl, vl); + return __riscv_vlseg7e32ff_v_f32mf2(v0, v1, v2, v3, v4, v5, v6, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg7e32ff_v_f32m1( @@ -54,7 +54,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg7e32ff_v_f32m1(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vfloat32m1_t *v3, vfloat32m1_t *v4, vfloat32m1_t *v5, vfloat32m1_t *v6, const float *base, size_t *new_vl, size_t vl) { - return vlseg7e32ff_v_f32m1(v0, v1, v2, v3, v4, v5, v6, base, new_vl, vl); + return __riscv_vlseg7e32ff_v_f32m1(v0, v1, v2, v3, v4, v5, v6, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg7e32ff_v_i32mf2( @@ -79,7 +79,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg7e32ff_v_i32mf2(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vint32mf2_t *v3, vint32mf2_t *v4, vint32mf2_t *v5, vint32mf2_t *v6, const int32_t *base, size_t *new_vl, size_t vl) { - return vlseg7e32ff_v_i32mf2(v0, v1, v2, v3, v4, v5, v6, base, new_vl, vl); + return __riscv_vlseg7e32ff_v_i32mf2(v0, v1, v2, v3, v4, v5, v6, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg7e32ff_v_i32m1( @@ -104,7 +104,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg7e32ff_v_i32m1(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vint32m1_t *v3, vint32m1_t *v4, vint32m1_t *v5, vint32m1_t *v6, const int32_t *base, size_t *new_vl, size_t vl) { - return vlseg7e32ff_v_i32m1(v0, v1, v2, v3, v4, v5, v6, base, new_vl, vl); + return __riscv_vlseg7e32ff_v_i32m1(v0, v1, v2, v3, v4, v5, v6, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg7e32ff_v_u32mf2( @@ -129,7 +129,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg7e32ff_v_u32mf2(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vuint32mf2_t *v3, vuint32mf2_t *v4, vuint32mf2_t *v5, vuint32mf2_t *v6, const uint32_t *base, size_t *new_vl, size_t vl) { - return vlseg7e32ff_v_u32mf2(v0, v1, v2, v3, v4, v5, v6, base, new_vl, vl); + return __riscv_vlseg7e32ff_v_u32mf2(v0, v1, v2, v3, v4, v5, v6, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg7e32ff_v_u32m1( @@ -154,7 +154,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg7e32ff_v_u32m1(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vuint32m1_t *v3, vuint32m1_t *v4, vuint32m1_t *v5, vuint32m1_t *v6, const uint32_t *base, size_t *new_vl, size_t vl) { - return vlseg7e32ff_v_u32m1(v0, v1, v2, v3, v4, v5, v6, base, new_vl, vl); + return __riscv_vlseg7e32ff_v_u32m1(v0, v1, v2, v3, v4, v5, v6, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg7e32ff_v_f32mf2_m( @@ -179,7 +179,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg7e32ff_v_f32mf2_m(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vfloat32mf2_t *v3, vfloat32mf2_t *v4, vfloat32mf2_t *v5, vfloat32mf2_t *v6, vbool64_t mask, const float *base, size_t *new_vl, size_t vl) { - return vlseg7e32ff_v_f32mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, new_vl, vl); + return __riscv_vlseg7e32ff_v_f32mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg7e32ff_v_f32m1_m( @@ -204,7 +204,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg7e32ff_v_f32m1_m(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vfloat32m1_t *v3, vfloat32m1_t *v4, vfloat32m1_t *v5, vfloat32m1_t *v6, vbool32_t mask, const float *base, size_t *new_vl, size_t vl) { - return vlseg7e32ff_v_f32m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, new_vl, vl); + return __riscv_vlseg7e32ff_v_f32m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg7e32ff_v_i32mf2_m( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg7e32ff_v_i32mf2_m(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vint32mf2_t *v3, vint32mf2_t *v4, vint32mf2_t *v5, vint32mf2_t *v6, vbool64_t mask, const int32_t *base, size_t *new_vl, size_t vl) { - return vlseg7e32ff_v_i32mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, new_vl, vl); + return __riscv_vlseg7e32ff_v_i32mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg7e32ff_v_i32m1_m( @@ -254,7 +254,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg7e32ff_v_i32m1_m(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vint32m1_t *v3, vint32m1_t *v4, vint32m1_t *v5, vint32m1_t *v6, vbool32_t mask, const int32_t *base, size_t *new_vl, size_t vl) { - return vlseg7e32ff_v_i32m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, new_vl, vl); + return __riscv_vlseg7e32ff_v_i32m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg7e32ff_v_u32mf2_m( @@ -279,7 +279,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg7e32ff_v_u32mf2_m(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vuint32mf2_t *v3, vuint32mf2_t *v4, vuint32mf2_t *v5, vuint32mf2_t *v6, vbool64_t mask, const uint32_t *base, size_t *new_vl, size_t vl) { - return vlseg7e32ff_v_u32mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, new_vl, vl); + return __riscv_vlseg7e32ff_v_u32mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg7e32ff_v_u32m1_m( @@ -304,6 +304,6 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg7e32ff_v_u32m1_m(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vuint32m1_t *v3, vuint32m1_t *v4, vuint32m1_t *v5, vuint32m1_t *v6, vbool32_t mask, const uint32_t *base, size_t *new_vl, size_t vl) { - return vlseg7e32ff_v_u32m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, new_vl, vl); + return __riscv_vlseg7e32ff_v_u32m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, new_vl, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg7e64.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg7e64.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg7e64.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg7e64.c @@ -27,7 +27,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg7e64_v_f64m1(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vfloat64m1_t *v3, vfloat64m1_t *v4, vfloat64m1_t *v5, vfloat64m1_t *v6, const double *base, size_t vl) { - return vlseg7e64_v_f64m1(v0, v1, v2, v3, v4, v5, v6, base, vl); + return __riscv_vlseg7e64_v_f64m1(v0, v1, v2, v3, v4, v5, v6, base, vl); } // CHECK-RV64-LABEL: @test_vlseg7e64_v_i64m1( @@ -50,7 +50,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg7e64_v_i64m1(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vint64m1_t *v3, vint64m1_t *v4, vint64m1_t *v5, vint64m1_t *v6, const int64_t *base, size_t vl) { - return vlseg7e64_v_i64m1(v0, v1, v2, v3, v4, v5, v6, base, vl); + return __riscv_vlseg7e64_v_i64m1(v0, v1, v2, v3, v4, v5, v6, base, vl); } // CHECK-RV64-LABEL: @test_vlseg7e64_v_u64m1( @@ -73,7 +73,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg7e64_v_u64m1(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vuint64m1_t *v3, vuint64m1_t *v4, vuint64m1_t *v5, vuint64m1_t *v6, const uint64_t *base, size_t vl) { - return vlseg7e64_v_u64m1(v0, v1, v2, v3, v4, v5, v6, base, vl); + return __riscv_vlseg7e64_v_u64m1(v0, v1, v2, v3, v4, v5, v6, base, vl); } // CHECK-RV64-LABEL: @test_vlseg7e64_v_f64m1_m( @@ -96,7 +96,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg7e64_v_f64m1_m(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vfloat64m1_t *v3, vfloat64m1_t *v4, vfloat64m1_t *v5, vfloat64m1_t *v6, vbool64_t mask, const double *base, size_t vl) { - return vlseg7e64_v_f64m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, vl); + return __riscv_vlseg7e64_v_f64m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg7e64_v_i64m1_m( @@ -119,7 +119,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg7e64_v_i64m1_m(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vint64m1_t *v3, vint64m1_t *v4, vint64m1_t *v5, vint64m1_t *v6, vbool64_t mask, const int64_t *base, size_t vl) { - return vlseg7e64_v_i64m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, vl); + return __riscv_vlseg7e64_v_i64m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg7e64_v_u64m1_m( @@ -142,6 +142,6 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg7e64_v_u64m1_m(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vuint64m1_t *v3, vuint64m1_t *v4, vuint64m1_t *v5, vuint64m1_t *v6, vbool64_t mask, const uint64_t *base, size_t vl) { - return vlseg7e64_v_u64m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, vl); + return __riscv_vlseg7e64_v_u64m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg7e64ff.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg7e64ff.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg7e64ff.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg7e64ff.c @@ -29,7 +29,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg7e64ff_v_f64m1(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vfloat64m1_t *v3, vfloat64m1_t *v4, vfloat64m1_t *v5, vfloat64m1_t *v6, const double *base, size_t *new_vl, size_t vl) { - return vlseg7e64ff_v_f64m1(v0, v1, v2, v3, v4, v5, v6, base, new_vl, vl); + return __riscv_vlseg7e64ff_v_f64m1(v0, v1, v2, v3, v4, v5, v6, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg7e64ff_v_i64m1( @@ -54,7 +54,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg7e64ff_v_i64m1(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vint64m1_t *v3, vint64m1_t *v4, vint64m1_t *v5, vint64m1_t *v6, const int64_t *base, size_t *new_vl, size_t vl) { - return vlseg7e64ff_v_i64m1(v0, v1, v2, v3, v4, v5, v6, base, new_vl, vl); + return __riscv_vlseg7e64ff_v_i64m1(v0, v1, v2, v3, v4, v5, v6, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg7e64ff_v_u64m1( @@ -79,7 +79,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg7e64ff_v_u64m1(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vuint64m1_t *v3, vuint64m1_t *v4, vuint64m1_t *v5, vuint64m1_t *v6, const uint64_t *base, size_t *new_vl, size_t vl) { - return vlseg7e64ff_v_u64m1(v0, v1, v2, v3, v4, v5, v6, base, new_vl, vl); + return __riscv_vlseg7e64ff_v_u64m1(v0, v1, v2, v3, v4, v5, v6, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg7e64ff_v_f64m1_m( @@ -104,7 +104,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg7e64ff_v_f64m1_m(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vfloat64m1_t *v3, vfloat64m1_t *v4, vfloat64m1_t *v5, vfloat64m1_t *v6, vbool64_t mask, const double *base, size_t *new_vl, size_t vl) { - return vlseg7e64ff_v_f64m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, new_vl, vl); + return __riscv_vlseg7e64ff_v_f64m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg7e64ff_v_i64m1_m( @@ -129,7 +129,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg7e64ff_v_i64m1_m(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vint64m1_t *v3, vint64m1_t *v4, vint64m1_t *v5, vint64m1_t *v6, vbool64_t mask, const int64_t *base, size_t *new_vl, size_t vl) { - return vlseg7e64ff_v_i64m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, new_vl, vl); + return __riscv_vlseg7e64ff_v_i64m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg7e64ff_v_u64m1_m( @@ -154,6 +154,6 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg7e64ff_v_u64m1_m(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vuint64m1_t *v3, vuint64m1_t *v4, vuint64m1_t *v5, vuint64m1_t *v6, vbool64_t mask, const uint64_t *base, size_t *new_vl, size_t vl) { - return vlseg7e64ff_v_u64m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, new_vl, vl); + return __riscv_vlseg7e64ff_v_u64m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, new_vl, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg7e8.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg7e8.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg7e8.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg7e8.c @@ -26,7 +26,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg7e8_v_i8mf8(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vint8mf8_t *v3, vint8mf8_t *v4, vint8mf8_t *v5, vint8mf8_t *v6, const int8_t *base, size_t vl) { - return vlseg7e8_v_i8mf8(v0, v1, v2, v3, v4, v5, v6, base, vl); + return __riscv_vlseg7e8_v_i8mf8(v0, v1, v2, v3, v4, v5, v6, base, vl); } // CHECK-RV64-LABEL: @test_vlseg7e8_v_i8mf4( @@ -49,7 +49,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg7e8_v_i8mf4(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vint8mf4_t *v3, vint8mf4_t *v4, vint8mf4_t *v5, vint8mf4_t *v6, const int8_t *base, size_t vl) { - return vlseg7e8_v_i8mf4(v0, v1, v2, v3, v4, v5, v6, base, vl); + return __riscv_vlseg7e8_v_i8mf4(v0, v1, v2, v3, v4, v5, v6, base, vl); } // CHECK-RV64-LABEL: @test_vlseg7e8_v_i8mf2( @@ -72,7 +72,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg7e8_v_i8mf2(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vint8mf2_t *v3, vint8mf2_t *v4, vint8mf2_t *v5, vint8mf2_t *v6, const int8_t *base, size_t vl) { - return vlseg7e8_v_i8mf2(v0, v1, v2, v3, v4, v5, v6, base, vl); + return __riscv_vlseg7e8_v_i8mf2(v0, v1, v2, v3, v4, v5, v6, base, vl); } // CHECK-RV64-LABEL: @test_vlseg7e8_v_i8m1( @@ -95,7 +95,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg7e8_v_i8m1(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vint8m1_t *v3, vint8m1_t *v4, vint8m1_t *v5, vint8m1_t *v6, const int8_t *base, size_t vl) { - return vlseg7e8_v_i8m1(v0, v1, v2, v3, v4, v5, v6, base, vl); + return __riscv_vlseg7e8_v_i8m1(v0, v1, v2, v3, v4, v5, v6, base, vl); } // CHECK-RV64-LABEL: @test_vlseg7e8_v_u8mf8( @@ -118,7 +118,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg7e8_v_u8mf8(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vuint8mf8_t *v3, vuint8mf8_t *v4, vuint8mf8_t *v5, vuint8mf8_t *v6, const uint8_t *base, size_t vl) { - return vlseg7e8_v_u8mf8(v0, v1, v2, v3, v4, v5, v6, base, vl); + return __riscv_vlseg7e8_v_u8mf8(v0, v1, v2, v3, v4, v5, v6, base, vl); } // CHECK-RV64-LABEL: @test_vlseg7e8_v_u8mf4( @@ -141,7 +141,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg7e8_v_u8mf4(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vuint8mf4_t *v3, vuint8mf4_t *v4, vuint8mf4_t *v5, vuint8mf4_t *v6, const uint8_t *base, size_t vl) { - return vlseg7e8_v_u8mf4(v0, v1, v2, v3, v4, v5, v6, base, vl); + return __riscv_vlseg7e8_v_u8mf4(v0, v1, v2, v3, v4, v5, v6, base, vl); } // CHECK-RV64-LABEL: @test_vlseg7e8_v_u8mf2( @@ -164,7 +164,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg7e8_v_u8mf2(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vuint8mf2_t *v3, vuint8mf2_t *v4, vuint8mf2_t *v5, vuint8mf2_t *v6, const uint8_t *base, size_t vl) { - return vlseg7e8_v_u8mf2(v0, v1, v2, v3, v4, v5, v6, base, vl); + return __riscv_vlseg7e8_v_u8mf2(v0, v1, v2, v3, v4, v5, v6, base, vl); } // CHECK-RV64-LABEL: @test_vlseg7e8_v_u8m1( @@ -187,7 +187,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg7e8_v_u8m1(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vuint8m1_t *v3, vuint8m1_t *v4, vuint8m1_t *v5, vuint8m1_t *v6, const uint8_t *base, size_t vl) { - return vlseg7e8_v_u8m1(v0, v1, v2, v3, v4, v5, v6, base, vl); + return __riscv_vlseg7e8_v_u8m1(v0, v1, v2, v3, v4, v5, v6, base, vl); } // CHECK-RV64-LABEL: @test_vlseg7e8_v_i8mf8_m( @@ -210,7 +210,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg7e8_v_i8mf8_m(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vint8mf8_t *v3, vint8mf8_t *v4, vint8mf8_t *v5, vint8mf8_t *v6, vbool64_t mask, const int8_t *base, size_t vl) { - return vlseg7e8_v_i8mf8_m(v0, v1, v2, v3, v4, v5, v6, mask, base, vl); + return __riscv_vlseg7e8_v_i8mf8_m(v0, v1, v2, v3, v4, v5, v6, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg7e8_v_i8mf4_m( @@ -233,7 +233,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg7e8_v_i8mf4_m(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vint8mf4_t *v3, vint8mf4_t *v4, vint8mf4_t *v5, vint8mf4_t *v6, vbool32_t mask, const int8_t *base, size_t vl) { - return vlseg7e8_v_i8mf4_m(v0, v1, v2, v3, v4, v5, v6, mask, base, vl); + return __riscv_vlseg7e8_v_i8mf4_m(v0, v1, v2, v3, v4, v5, v6, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg7e8_v_i8mf2_m( @@ -256,7 +256,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg7e8_v_i8mf2_m(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vint8mf2_t *v3, vint8mf2_t *v4, vint8mf2_t *v5, vint8mf2_t *v6, vbool16_t mask, const int8_t *base, size_t vl) { - return vlseg7e8_v_i8mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, vl); + return __riscv_vlseg7e8_v_i8mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg7e8_v_i8m1_m( @@ -279,7 +279,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg7e8_v_i8m1_m(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vint8m1_t *v3, vint8m1_t *v4, vint8m1_t *v5, vint8m1_t *v6, vbool8_t mask, const int8_t *base, size_t vl) { - return vlseg7e8_v_i8m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, vl); + return __riscv_vlseg7e8_v_i8m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg7e8_v_u8mf8_m( @@ -302,7 +302,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg7e8_v_u8mf8_m(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vuint8mf8_t *v3, vuint8mf8_t *v4, vuint8mf8_t *v5, vuint8mf8_t *v6, vbool64_t mask, const uint8_t *base, size_t vl) { - return vlseg7e8_v_u8mf8_m(v0, v1, v2, v3, v4, v5, v6, mask, base, vl); + return __riscv_vlseg7e8_v_u8mf8_m(v0, v1, v2, v3, v4, v5, v6, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg7e8_v_u8mf4_m( @@ -325,7 +325,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg7e8_v_u8mf4_m(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vuint8mf4_t *v3, vuint8mf4_t *v4, vuint8mf4_t *v5, vuint8mf4_t *v6, vbool32_t mask, const uint8_t *base, size_t vl) { - return vlseg7e8_v_u8mf4_m(v0, v1, v2, v3, v4, v5, v6, mask, base, vl); + return __riscv_vlseg7e8_v_u8mf4_m(v0, v1, v2, v3, v4, v5, v6, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg7e8_v_u8mf2_m( @@ -348,7 +348,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg7e8_v_u8mf2_m(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vuint8mf2_t *v3, vuint8mf2_t *v4, vuint8mf2_t *v5, vuint8mf2_t *v6, vbool16_t mask, const uint8_t *base, size_t vl) { - return vlseg7e8_v_u8mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, vl); + return __riscv_vlseg7e8_v_u8mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg7e8_v_u8m1_m( @@ -371,6 +371,6 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg7e8_v_u8m1_m(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vuint8m1_t *v3, vuint8m1_t *v4, vuint8m1_t *v5, vuint8m1_t *v6, vbool8_t mask, const uint8_t *base, size_t vl) { - return vlseg7e8_v_u8m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, vl); + return __riscv_vlseg7e8_v_u8m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg7e8ff.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg7e8ff.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg7e8ff.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg7e8ff.c @@ -29,7 +29,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg7e8ff_v_i8mf8(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vint8mf8_t *v3, vint8mf8_t *v4, vint8mf8_t *v5, vint8mf8_t *v6, const int8_t *base, size_t *new_vl, size_t vl) { - return vlseg7e8ff_v_i8mf8(v0, v1, v2, v3, v4, v5, v6, base, new_vl, vl); + return __riscv_vlseg7e8ff_v_i8mf8(v0, v1, v2, v3, v4, v5, v6, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg7e8ff_v_i8mf4( @@ -54,7 +54,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg7e8ff_v_i8mf4(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vint8mf4_t *v3, vint8mf4_t *v4, vint8mf4_t *v5, vint8mf4_t *v6, const int8_t *base, size_t *new_vl, size_t vl) { - return vlseg7e8ff_v_i8mf4(v0, v1, v2, v3, v4, v5, v6, base, new_vl, vl); + return __riscv_vlseg7e8ff_v_i8mf4(v0, v1, v2, v3, v4, v5, v6, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg7e8ff_v_i8mf2( @@ -79,7 +79,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg7e8ff_v_i8mf2(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vint8mf2_t *v3, vint8mf2_t *v4, vint8mf2_t *v5, vint8mf2_t *v6, const int8_t *base, size_t *new_vl, size_t vl) { - return vlseg7e8ff_v_i8mf2(v0, v1, v2, v3, v4, v5, v6, base, new_vl, vl); + return __riscv_vlseg7e8ff_v_i8mf2(v0, v1, v2, v3, v4, v5, v6, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg7e8ff_v_i8m1( @@ -104,7 +104,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg7e8ff_v_i8m1(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vint8m1_t *v3, vint8m1_t *v4, vint8m1_t *v5, vint8m1_t *v6, const int8_t *base, size_t *new_vl, size_t vl) { - return vlseg7e8ff_v_i8m1(v0, v1, v2, v3, v4, v5, v6, base, new_vl, vl); + return __riscv_vlseg7e8ff_v_i8m1(v0, v1, v2, v3, v4, v5, v6, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg7e8ff_v_u8mf8( @@ -129,7 +129,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg7e8ff_v_u8mf8(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vuint8mf8_t *v3, vuint8mf8_t *v4, vuint8mf8_t *v5, vuint8mf8_t *v6, const uint8_t *base, size_t *new_vl, size_t vl) { - return vlseg7e8ff_v_u8mf8(v0, v1, v2, v3, v4, v5, v6, base, new_vl, vl); + return __riscv_vlseg7e8ff_v_u8mf8(v0, v1, v2, v3, v4, v5, v6, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg7e8ff_v_u8mf4( @@ -154,7 +154,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg7e8ff_v_u8mf4(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vuint8mf4_t *v3, vuint8mf4_t *v4, vuint8mf4_t *v5, vuint8mf4_t *v6, const uint8_t *base, size_t *new_vl, size_t vl) { - return vlseg7e8ff_v_u8mf4(v0, v1, v2, v3, v4, v5, v6, base, new_vl, vl); + return __riscv_vlseg7e8ff_v_u8mf4(v0, v1, v2, v3, v4, v5, v6, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg7e8ff_v_u8mf2( @@ -179,7 +179,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg7e8ff_v_u8mf2(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vuint8mf2_t *v3, vuint8mf2_t *v4, vuint8mf2_t *v5, vuint8mf2_t *v6, const uint8_t *base, size_t *new_vl, size_t vl) { - return vlseg7e8ff_v_u8mf2(v0, v1, v2, v3, v4, v5, v6, base, new_vl, vl); + return __riscv_vlseg7e8ff_v_u8mf2(v0, v1, v2, v3, v4, v5, v6, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg7e8ff_v_u8m1( @@ -204,7 +204,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg7e8ff_v_u8m1(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vuint8m1_t *v3, vuint8m1_t *v4, vuint8m1_t *v5, vuint8m1_t *v6, const uint8_t *base, size_t *new_vl, size_t vl) { - return vlseg7e8ff_v_u8m1(v0, v1, v2, v3, v4, v5, v6, base, new_vl, vl); + return __riscv_vlseg7e8ff_v_u8m1(v0, v1, v2, v3, v4, v5, v6, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg7e8ff_v_i8mf8_m( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg7e8ff_v_i8mf8_m(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vint8mf8_t *v3, vint8mf8_t *v4, vint8mf8_t *v5, vint8mf8_t *v6, vbool64_t mask, const int8_t *base, size_t *new_vl, size_t vl) { - return vlseg7e8ff_v_i8mf8_m(v0, v1, v2, v3, v4, v5, v6, mask, base, new_vl, vl); + return __riscv_vlseg7e8ff_v_i8mf8_m(v0, v1, v2, v3, v4, v5, v6, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg7e8ff_v_i8mf4_m( @@ -254,7 +254,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg7e8ff_v_i8mf4_m(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vint8mf4_t *v3, vint8mf4_t *v4, vint8mf4_t *v5, vint8mf4_t *v6, vbool32_t mask, const int8_t *base, size_t *new_vl, size_t vl) { - return vlseg7e8ff_v_i8mf4_m(v0, v1, v2, v3, v4, v5, v6, mask, base, new_vl, vl); + return __riscv_vlseg7e8ff_v_i8mf4_m(v0, v1, v2, v3, v4, v5, v6, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg7e8ff_v_i8mf2_m( @@ -279,7 +279,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg7e8ff_v_i8mf2_m(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vint8mf2_t *v3, vint8mf2_t *v4, vint8mf2_t *v5, vint8mf2_t *v6, vbool16_t mask, const int8_t *base, size_t *new_vl, size_t vl) { - return vlseg7e8ff_v_i8mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, new_vl, vl); + return __riscv_vlseg7e8ff_v_i8mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg7e8ff_v_i8m1_m( @@ -304,7 +304,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg7e8ff_v_i8m1_m(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vint8m1_t *v3, vint8m1_t *v4, vint8m1_t *v5, vint8m1_t *v6, vbool8_t mask, const int8_t *base, size_t *new_vl, size_t vl) { - return vlseg7e8ff_v_i8m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, new_vl, vl); + return __riscv_vlseg7e8ff_v_i8m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg7e8ff_v_u8mf8_m( @@ -329,7 +329,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg7e8ff_v_u8mf8_m(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vuint8mf8_t *v3, vuint8mf8_t *v4, vuint8mf8_t *v5, vuint8mf8_t *v6, vbool64_t mask, const uint8_t *base, size_t *new_vl, size_t vl) { - return vlseg7e8ff_v_u8mf8_m(v0, v1, v2, v3, v4, v5, v6, mask, base, new_vl, vl); + return __riscv_vlseg7e8ff_v_u8mf8_m(v0, v1, v2, v3, v4, v5, v6, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg7e8ff_v_u8mf4_m( @@ -354,7 +354,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg7e8ff_v_u8mf4_m(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vuint8mf4_t *v3, vuint8mf4_t *v4, vuint8mf4_t *v5, vuint8mf4_t *v6, vbool32_t mask, const uint8_t *base, size_t *new_vl, size_t vl) { - return vlseg7e8ff_v_u8mf4_m(v0, v1, v2, v3, v4, v5, v6, mask, base, new_vl, vl); + return __riscv_vlseg7e8ff_v_u8mf4_m(v0, v1, v2, v3, v4, v5, v6, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg7e8ff_v_u8mf2_m( @@ -379,7 +379,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg7e8ff_v_u8mf2_m(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vuint8mf2_t *v3, vuint8mf2_t *v4, vuint8mf2_t *v5, vuint8mf2_t *v6, vbool16_t mask, const uint8_t *base, size_t *new_vl, size_t vl) { - return vlseg7e8ff_v_u8mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, new_vl, vl); + return __riscv_vlseg7e8ff_v_u8mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg7e8ff_v_u8m1_m( @@ -404,6 +404,6 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg7e8ff_v_u8m1_m(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vuint8m1_t *v3, vuint8m1_t *v4, vuint8m1_t *v5, vuint8m1_t *v6, vbool8_t mask, const uint8_t *base, size_t *new_vl, size_t vl) { - return vlseg7e8ff_v_u8m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, new_vl, vl); + return __riscv_vlseg7e8ff_v_u8m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, new_vl, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg8e16.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg8e16.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg8e16.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg8e16.c @@ -29,7 +29,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg8e16_v_f16mf4(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vfloat16mf4_t *v3, vfloat16mf4_t *v4, vfloat16mf4_t *v5, vfloat16mf4_t *v6, vfloat16mf4_t *v7, const _Float16 *base, size_t vl) { - return vlseg8e16_v_f16mf4(v0, v1, v2, v3, v4, v5, v6, v7, base, vl); + return __riscv_vlseg8e16_v_f16mf4(v0, v1, v2, v3, v4, v5, v6, v7, base, vl); } // CHECK-RV64-LABEL: @test_vlseg8e16_v_f16mf2( @@ -54,7 +54,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg8e16_v_f16mf2(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vfloat16mf2_t *v3, vfloat16mf2_t *v4, vfloat16mf2_t *v5, vfloat16mf2_t *v6, vfloat16mf2_t *v7, const _Float16 *base, size_t vl) { - return vlseg8e16_v_f16mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, vl); + return __riscv_vlseg8e16_v_f16mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, vl); } // CHECK-RV64-LABEL: @test_vlseg8e16_v_f16m1( @@ -79,7 +79,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg8e16_v_f16m1(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vfloat16m1_t *v3, vfloat16m1_t *v4, vfloat16m1_t *v5, vfloat16m1_t *v6, vfloat16m1_t *v7, const _Float16 *base, size_t vl) { - return vlseg8e16_v_f16m1(v0, v1, v2, v3, v4, v5, v6, v7, base, vl); + return __riscv_vlseg8e16_v_f16m1(v0, v1, v2, v3, v4, v5, v6, v7, base, vl); } // CHECK-RV64-LABEL: @test_vlseg8e16_v_i16mf4( @@ -104,7 +104,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg8e16_v_i16mf4(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vint16mf4_t *v3, vint16mf4_t *v4, vint16mf4_t *v5, vint16mf4_t *v6, vint16mf4_t *v7, const int16_t *base, size_t vl) { - return vlseg8e16_v_i16mf4(v0, v1, v2, v3, v4, v5, v6, v7, base, vl); + return __riscv_vlseg8e16_v_i16mf4(v0, v1, v2, v3, v4, v5, v6, v7, base, vl); } // CHECK-RV64-LABEL: @test_vlseg8e16_v_i16mf2( @@ -129,7 +129,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg8e16_v_i16mf2(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vint16mf2_t *v3, vint16mf2_t *v4, vint16mf2_t *v5, vint16mf2_t *v6, vint16mf2_t *v7, const int16_t *base, size_t vl) { - return vlseg8e16_v_i16mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, vl); + return __riscv_vlseg8e16_v_i16mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, vl); } // CHECK-RV64-LABEL: @test_vlseg8e16_v_i16m1( @@ -154,7 +154,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg8e16_v_i16m1(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vint16m1_t *v3, vint16m1_t *v4, vint16m1_t *v5, vint16m1_t *v6, vint16m1_t *v7, const int16_t *base, size_t vl) { - return vlseg8e16_v_i16m1(v0, v1, v2, v3, v4, v5, v6, v7, base, vl); + return __riscv_vlseg8e16_v_i16m1(v0, v1, v2, v3, v4, v5, v6, v7, base, vl); } // CHECK-RV64-LABEL: @test_vlseg8e16_v_u16mf4( @@ -179,7 +179,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg8e16_v_u16mf4(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vuint16mf4_t *v3, vuint16mf4_t *v4, vuint16mf4_t *v5, vuint16mf4_t *v6, vuint16mf4_t *v7, const uint16_t *base, size_t vl) { - return vlseg8e16_v_u16mf4(v0, v1, v2, v3, v4, v5, v6, v7, base, vl); + return __riscv_vlseg8e16_v_u16mf4(v0, v1, v2, v3, v4, v5, v6, v7, base, vl); } // CHECK-RV64-LABEL: @test_vlseg8e16_v_u16mf2( @@ -204,7 +204,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg8e16_v_u16mf2(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vuint16mf2_t *v3, vuint16mf2_t *v4, vuint16mf2_t *v5, vuint16mf2_t *v6, vuint16mf2_t *v7, const uint16_t *base, size_t vl) { - return vlseg8e16_v_u16mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, vl); + return __riscv_vlseg8e16_v_u16mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, vl); } // CHECK-RV64-LABEL: @test_vlseg8e16_v_u16m1( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg8e16_v_u16m1(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vuint16m1_t *v3, vuint16m1_t *v4, vuint16m1_t *v5, vuint16m1_t *v6, vuint16m1_t *v7, const uint16_t *base, size_t vl) { - return vlseg8e16_v_u16m1(v0, v1, v2, v3, v4, v5, v6, v7, base, vl); + return __riscv_vlseg8e16_v_u16m1(v0, v1, v2, v3, v4, v5, v6, v7, base, vl); } // CHECK-RV64-LABEL: @test_vlseg8e16_v_f16mf4_m( @@ -254,7 +254,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg8e16_v_f16mf4_m(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vfloat16mf4_t *v3, vfloat16mf4_t *v4, vfloat16mf4_t *v5, vfloat16mf4_t *v6, vfloat16mf4_t *v7, vbool64_t mask, const _Float16 *base, size_t vl) { - return vlseg8e16_v_f16mf4_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, vl); + return __riscv_vlseg8e16_v_f16mf4_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg8e16_v_f16mf2_m( @@ -279,7 +279,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg8e16_v_f16mf2_m(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vfloat16mf2_t *v3, vfloat16mf2_t *v4, vfloat16mf2_t *v5, vfloat16mf2_t *v6, vfloat16mf2_t *v7, vbool32_t mask, const _Float16 *base, size_t vl) { - return vlseg8e16_v_f16mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, vl); + return __riscv_vlseg8e16_v_f16mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg8e16_v_f16m1_m( @@ -304,7 +304,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg8e16_v_f16m1_m(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vfloat16m1_t *v3, vfloat16m1_t *v4, vfloat16m1_t *v5, vfloat16m1_t *v6, vfloat16m1_t *v7, vbool16_t mask, const _Float16 *base, size_t vl) { - return vlseg8e16_v_f16m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, vl); + return __riscv_vlseg8e16_v_f16m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg8e16_v_i16mf4_m( @@ -329,7 +329,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg8e16_v_i16mf4_m(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vint16mf4_t *v3, vint16mf4_t *v4, vint16mf4_t *v5, vint16mf4_t *v6, vint16mf4_t *v7, vbool64_t mask, const int16_t *base, size_t vl) { - return vlseg8e16_v_i16mf4_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, vl); + return __riscv_vlseg8e16_v_i16mf4_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg8e16_v_i16mf2_m( @@ -354,7 +354,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg8e16_v_i16mf2_m(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vint16mf2_t *v3, vint16mf2_t *v4, vint16mf2_t *v5, vint16mf2_t *v6, vint16mf2_t *v7, vbool32_t mask, const int16_t *base, size_t vl) { - return vlseg8e16_v_i16mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, vl); + return __riscv_vlseg8e16_v_i16mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg8e16_v_i16m1_m( @@ -379,7 +379,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg8e16_v_i16m1_m(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vint16m1_t *v3, vint16m1_t *v4, vint16m1_t *v5, vint16m1_t *v6, vint16m1_t *v7, vbool16_t mask, const int16_t *base, size_t vl) { - return vlseg8e16_v_i16m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, vl); + return __riscv_vlseg8e16_v_i16m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg8e16_v_u16mf4_m( @@ -404,7 +404,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg8e16_v_u16mf4_m(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vuint16mf4_t *v3, vuint16mf4_t *v4, vuint16mf4_t *v5, vuint16mf4_t *v6, vuint16mf4_t *v7, vbool64_t mask, const uint16_t *base, size_t vl) { - return vlseg8e16_v_u16mf4_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, vl); + return __riscv_vlseg8e16_v_u16mf4_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg8e16_v_u16mf2_m( @@ -429,7 +429,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg8e16_v_u16mf2_m(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vuint16mf2_t *v3, vuint16mf2_t *v4, vuint16mf2_t *v5, vuint16mf2_t *v6, vuint16mf2_t *v7, vbool32_t mask, const uint16_t *base, size_t vl) { - return vlseg8e16_v_u16mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, vl); + return __riscv_vlseg8e16_v_u16mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg8e16_v_u16m1_m( @@ -454,6 +454,6 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg8e16_v_u16m1_m(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vuint16m1_t *v3, vuint16m1_t *v4, vuint16m1_t *v5, vuint16m1_t *v6, vuint16m1_t *v7, vbool16_t mask, const uint16_t *base, size_t vl) { - return vlseg8e16_v_u16m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, vl); + return __riscv_vlseg8e16_v_u16m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg8e16ff.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg8e16ff.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg8e16ff.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg8e16ff.c @@ -31,7 +31,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg8e16ff_v_f16mf4(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vfloat16mf4_t *v3, vfloat16mf4_t *v4, vfloat16mf4_t *v5, vfloat16mf4_t *v6, vfloat16mf4_t *v7, const _Float16 *base, size_t *new_vl, size_t vl) { - return vlseg8e16ff_v_f16mf4(v0, v1, v2, v3, v4, v5, v6, v7, base, new_vl, vl); + return __riscv_vlseg8e16ff_v_f16mf4(v0, v1, v2, v3, v4, v5, v6, v7, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg8e16ff_v_f16mf2( @@ -58,7 +58,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg8e16ff_v_f16mf2(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vfloat16mf2_t *v3, vfloat16mf2_t *v4, vfloat16mf2_t *v5, vfloat16mf2_t *v6, vfloat16mf2_t *v7, const _Float16 *base, size_t *new_vl, size_t vl) { - return vlseg8e16ff_v_f16mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, new_vl, vl); + return __riscv_vlseg8e16ff_v_f16mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg8e16ff_v_f16m1( @@ -85,7 +85,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg8e16ff_v_f16m1(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vfloat16m1_t *v3, vfloat16m1_t *v4, vfloat16m1_t *v5, vfloat16m1_t *v6, vfloat16m1_t *v7, const _Float16 *base, size_t *new_vl, size_t vl) { - return vlseg8e16ff_v_f16m1(v0, v1, v2, v3, v4, v5, v6, v7, base, new_vl, vl); + return __riscv_vlseg8e16ff_v_f16m1(v0, v1, v2, v3, v4, v5, v6, v7, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg8e16ff_v_i16mf4( @@ -112,7 +112,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg8e16ff_v_i16mf4(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vint16mf4_t *v3, vint16mf4_t *v4, vint16mf4_t *v5, vint16mf4_t *v6, vint16mf4_t *v7, const int16_t *base, size_t *new_vl, size_t vl) { - return vlseg8e16ff_v_i16mf4(v0, v1, v2, v3, v4, v5, v6, v7, base, new_vl, vl); + return __riscv_vlseg8e16ff_v_i16mf4(v0, v1, v2, v3, v4, v5, v6, v7, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg8e16ff_v_i16mf2( @@ -139,7 +139,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg8e16ff_v_i16mf2(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vint16mf2_t *v3, vint16mf2_t *v4, vint16mf2_t *v5, vint16mf2_t *v6, vint16mf2_t *v7, const int16_t *base, size_t *new_vl, size_t vl) { - return vlseg8e16ff_v_i16mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, new_vl, vl); + return __riscv_vlseg8e16ff_v_i16mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg8e16ff_v_i16m1( @@ -166,7 +166,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg8e16ff_v_i16m1(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vint16m1_t *v3, vint16m1_t *v4, vint16m1_t *v5, vint16m1_t *v6, vint16m1_t *v7, const int16_t *base, size_t *new_vl, size_t vl) { - return vlseg8e16ff_v_i16m1(v0, v1, v2, v3, v4, v5, v6, v7, base, new_vl, vl); + return __riscv_vlseg8e16ff_v_i16m1(v0, v1, v2, v3, v4, v5, v6, v7, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg8e16ff_v_u16mf4( @@ -193,7 +193,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg8e16ff_v_u16mf4(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vuint16mf4_t *v3, vuint16mf4_t *v4, vuint16mf4_t *v5, vuint16mf4_t *v6, vuint16mf4_t *v7, const uint16_t *base, size_t *new_vl, size_t vl) { - return vlseg8e16ff_v_u16mf4(v0, v1, v2, v3, v4, v5, v6, v7, base, new_vl, vl); + return __riscv_vlseg8e16ff_v_u16mf4(v0, v1, v2, v3, v4, v5, v6, v7, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg8e16ff_v_u16mf2( @@ -220,7 +220,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg8e16ff_v_u16mf2(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vuint16mf2_t *v3, vuint16mf2_t *v4, vuint16mf2_t *v5, vuint16mf2_t *v6, vuint16mf2_t *v7, const uint16_t *base, size_t *new_vl, size_t vl) { - return vlseg8e16ff_v_u16mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, new_vl, vl); + return __riscv_vlseg8e16ff_v_u16mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg8e16ff_v_u16m1( @@ -247,7 +247,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg8e16ff_v_u16m1(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vuint16m1_t *v3, vuint16m1_t *v4, vuint16m1_t *v5, vuint16m1_t *v6, vuint16m1_t *v7, const uint16_t *base, size_t *new_vl, size_t vl) { - return vlseg8e16ff_v_u16m1(v0, v1, v2, v3, v4, v5, v6, v7, base, new_vl, vl); + return __riscv_vlseg8e16ff_v_u16m1(v0, v1, v2, v3, v4, v5, v6, v7, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg8e16ff_v_f16mf4_m( @@ -274,7 +274,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg8e16ff_v_f16mf4_m(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vfloat16mf4_t *v3, vfloat16mf4_t *v4, vfloat16mf4_t *v5, vfloat16mf4_t *v6, vfloat16mf4_t *v7, vbool64_t mask, const _Float16 *base, size_t *new_vl, size_t vl) { - return vlseg8e16ff_v_f16mf4_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, new_vl, vl); + return __riscv_vlseg8e16ff_v_f16mf4_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg8e16ff_v_f16mf2_m( @@ -301,7 +301,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg8e16ff_v_f16mf2_m(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vfloat16mf2_t *v3, vfloat16mf2_t *v4, vfloat16mf2_t *v5, vfloat16mf2_t *v6, vfloat16mf2_t *v7, vbool32_t mask, const _Float16 *base, size_t *new_vl, size_t vl) { - return vlseg8e16ff_v_f16mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, new_vl, vl); + return __riscv_vlseg8e16ff_v_f16mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg8e16ff_v_f16m1_m( @@ -328,7 +328,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg8e16ff_v_f16m1_m(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vfloat16m1_t *v3, vfloat16m1_t *v4, vfloat16m1_t *v5, vfloat16m1_t *v6, vfloat16m1_t *v7, vbool16_t mask, const _Float16 *base, size_t *new_vl, size_t vl) { - return vlseg8e16ff_v_f16m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, new_vl, vl); + return __riscv_vlseg8e16ff_v_f16m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg8e16ff_v_i16mf4_m( @@ -355,7 +355,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg8e16ff_v_i16mf4_m(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vint16mf4_t *v3, vint16mf4_t *v4, vint16mf4_t *v5, vint16mf4_t *v6, vint16mf4_t *v7, vbool64_t mask, const int16_t *base, size_t *new_vl, size_t vl) { - return vlseg8e16ff_v_i16mf4_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, new_vl, vl); + return __riscv_vlseg8e16ff_v_i16mf4_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg8e16ff_v_i16mf2_m( @@ -382,7 +382,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg8e16ff_v_i16mf2_m(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vint16mf2_t *v3, vint16mf2_t *v4, vint16mf2_t *v5, vint16mf2_t *v6, vint16mf2_t *v7, vbool32_t mask, const int16_t *base, size_t *new_vl, size_t vl) { - return vlseg8e16ff_v_i16mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, new_vl, vl); + return __riscv_vlseg8e16ff_v_i16mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg8e16ff_v_i16m1_m( @@ -409,7 +409,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg8e16ff_v_i16m1_m(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vint16m1_t *v3, vint16m1_t *v4, vint16m1_t *v5, vint16m1_t *v6, vint16m1_t *v7, vbool16_t mask, const int16_t *base, size_t *new_vl, size_t vl) { - return vlseg8e16ff_v_i16m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, new_vl, vl); + return __riscv_vlseg8e16ff_v_i16m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg8e16ff_v_u16mf4_m( @@ -436,7 +436,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg8e16ff_v_u16mf4_m(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vuint16mf4_t *v3, vuint16mf4_t *v4, vuint16mf4_t *v5, vuint16mf4_t *v6, vuint16mf4_t *v7, vbool64_t mask, const uint16_t *base, size_t *new_vl, size_t vl) { - return vlseg8e16ff_v_u16mf4_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, new_vl, vl); + return __riscv_vlseg8e16ff_v_u16mf4_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg8e16ff_v_u16mf2_m( @@ -463,7 +463,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg8e16ff_v_u16mf2_m(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vuint16mf2_t *v3, vuint16mf2_t *v4, vuint16mf2_t *v5, vuint16mf2_t *v6, vuint16mf2_t *v7, vbool32_t mask, const uint16_t *base, size_t *new_vl, size_t vl) { - return vlseg8e16ff_v_u16mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, new_vl, vl); + return __riscv_vlseg8e16ff_v_u16mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg8e16ff_v_u16m1_m( @@ -490,6 +490,6 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg8e16ff_v_u16m1_m(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vuint16m1_t *v3, vuint16m1_t *v4, vuint16m1_t *v5, vuint16m1_t *v6, vuint16m1_t *v7, vbool16_t mask, const uint16_t *base, size_t *new_vl, size_t vl) { - return vlseg8e16ff_v_u16m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, new_vl, vl); + return __riscv_vlseg8e16ff_v_u16m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, new_vl, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg8e32.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg8e32.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg8e32.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg8e32.c @@ -29,7 +29,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg8e32_v_f32mf2(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vfloat32mf2_t *v3, vfloat32mf2_t *v4, vfloat32mf2_t *v5, vfloat32mf2_t *v6, vfloat32mf2_t *v7, const float *base, size_t vl) { - return vlseg8e32_v_f32mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, vl); + return __riscv_vlseg8e32_v_f32mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, vl); } // CHECK-RV64-LABEL: @test_vlseg8e32_v_f32m1( @@ -54,7 +54,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg8e32_v_f32m1(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vfloat32m1_t *v3, vfloat32m1_t *v4, vfloat32m1_t *v5, vfloat32m1_t *v6, vfloat32m1_t *v7, const float *base, size_t vl) { - return vlseg8e32_v_f32m1(v0, v1, v2, v3, v4, v5, v6, v7, base, vl); + return __riscv_vlseg8e32_v_f32m1(v0, v1, v2, v3, v4, v5, v6, v7, base, vl); } // CHECK-RV64-LABEL: @test_vlseg8e32_v_i32mf2( @@ -79,7 +79,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg8e32_v_i32mf2(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vint32mf2_t *v3, vint32mf2_t *v4, vint32mf2_t *v5, vint32mf2_t *v6, vint32mf2_t *v7, const int32_t *base, size_t vl) { - return vlseg8e32_v_i32mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, vl); + return __riscv_vlseg8e32_v_i32mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, vl); } // CHECK-RV64-LABEL: @test_vlseg8e32_v_i32m1( @@ -104,7 +104,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg8e32_v_i32m1(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vint32m1_t *v3, vint32m1_t *v4, vint32m1_t *v5, vint32m1_t *v6, vint32m1_t *v7, const int32_t *base, size_t vl) { - return vlseg8e32_v_i32m1(v0, v1, v2, v3, v4, v5, v6, v7, base, vl); + return __riscv_vlseg8e32_v_i32m1(v0, v1, v2, v3, v4, v5, v6, v7, base, vl); } // CHECK-RV64-LABEL: @test_vlseg8e32_v_u32mf2( @@ -129,7 +129,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg8e32_v_u32mf2(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vuint32mf2_t *v3, vuint32mf2_t *v4, vuint32mf2_t *v5, vuint32mf2_t *v6, vuint32mf2_t *v7, const uint32_t *base, size_t vl) { - return vlseg8e32_v_u32mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, vl); + return __riscv_vlseg8e32_v_u32mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, vl); } // CHECK-RV64-LABEL: @test_vlseg8e32_v_u32m1( @@ -154,7 +154,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg8e32_v_u32m1(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vuint32m1_t *v3, vuint32m1_t *v4, vuint32m1_t *v5, vuint32m1_t *v6, vuint32m1_t *v7, const uint32_t *base, size_t vl) { - return vlseg8e32_v_u32m1(v0, v1, v2, v3, v4, v5, v6, v7, base, vl); + return __riscv_vlseg8e32_v_u32m1(v0, v1, v2, v3, v4, v5, v6, v7, base, vl); } // CHECK-RV64-LABEL: @test_vlseg8e32_v_f32mf2_m( @@ -179,7 +179,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg8e32_v_f32mf2_m(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vfloat32mf2_t *v3, vfloat32mf2_t *v4, vfloat32mf2_t *v5, vfloat32mf2_t *v6, vfloat32mf2_t *v7, vbool64_t mask, const float *base, size_t vl) { - return vlseg8e32_v_f32mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, vl); + return __riscv_vlseg8e32_v_f32mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg8e32_v_f32m1_m( @@ -204,7 +204,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg8e32_v_f32m1_m(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vfloat32m1_t *v3, vfloat32m1_t *v4, vfloat32m1_t *v5, vfloat32m1_t *v6, vfloat32m1_t *v7, vbool32_t mask, const float *base, size_t vl) { - return vlseg8e32_v_f32m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, vl); + return __riscv_vlseg8e32_v_f32m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg8e32_v_i32mf2_m( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg8e32_v_i32mf2_m(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vint32mf2_t *v3, vint32mf2_t *v4, vint32mf2_t *v5, vint32mf2_t *v6, vint32mf2_t *v7, vbool64_t mask, const int32_t *base, size_t vl) { - return vlseg8e32_v_i32mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, vl); + return __riscv_vlseg8e32_v_i32mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg8e32_v_i32m1_m( @@ -254,7 +254,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg8e32_v_i32m1_m(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vint32m1_t *v3, vint32m1_t *v4, vint32m1_t *v5, vint32m1_t *v6, vint32m1_t *v7, vbool32_t mask, const int32_t *base, size_t vl) { - return vlseg8e32_v_i32m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, vl); + return __riscv_vlseg8e32_v_i32m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg8e32_v_u32mf2_m( @@ -279,7 +279,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg8e32_v_u32mf2_m(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vuint32mf2_t *v3, vuint32mf2_t *v4, vuint32mf2_t *v5, vuint32mf2_t *v6, vuint32mf2_t *v7, vbool64_t mask, const uint32_t *base, size_t vl) { - return vlseg8e32_v_u32mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, vl); + return __riscv_vlseg8e32_v_u32mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg8e32_v_u32m1_m( @@ -304,6 +304,6 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg8e32_v_u32m1_m(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vuint32m1_t *v3, vuint32m1_t *v4, vuint32m1_t *v5, vuint32m1_t *v6, vuint32m1_t *v7, vbool32_t mask, const uint32_t *base, size_t vl) { - return vlseg8e32_v_u32m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, vl); + return __riscv_vlseg8e32_v_u32m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg8e32ff.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg8e32ff.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg8e32ff.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg8e32ff.c @@ -31,7 +31,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg8e32ff_v_f32mf2(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vfloat32mf2_t *v3, vfloat32mf2_t *v4, vfloat32mf2_t *v5, vfloat32mf2_t *v6, vfloat32mf2_t *v7, const float *base, size_t *new_vl, size_t vl) { - return vlseg8e32ff_v_f32mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, new_vl, vl); + return __riscv_vlseg8e32ff_v_f32mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg8e32ff_v_f32m1( @@ -58,7 +58,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg8e32ff_v_f32m1(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vfloat32m1_t *v3, vfloat32m1_t *v4, vfloat32m1_t *v5, vfloat32m1_t *v6, vfloat32m1_t *v7, const float *base, size_t *new_vl, size_t vl) { - return vlseg8e32ff_v_f32m1(v0, v1, v2, v3, v4, v5, v6, v7, base, new_vl, vl); + return __riscv_vlseg8e32ff_v_f32m1(v0, v1, v2, v3, v4, v5, v6, v7, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg8e32ff_v_i32mf2( @@ -85,7 +85,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg8e32ff_v_i32mf2(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vint32mf2_t *v3, vint32mf2_t *v4, vint32mf2_t *v5, vint32mf2_t *v6, vint32mf2_t *v7, const int32_t *base, size_t *new_vl, size_t vl) { - return vlseg8e32ff_v_i32mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, new_vl, vl); + return __riscv_vlseg8e32ff_v_i32mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg8e32ff_v_i32m1( @@ -112,7 +112,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg8e32ff_v_i32m1(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vint32m1_t *v3, vint32m1_t *v4, vint32m1_t *v5, vint32m1_t *v6, vint32m1_t *v7, const int32_t *base, size_t *new_vl, size_t vl) { - return vlseg8e32ff_v_i32m1(v0, v1, v2, v3, v4, v5, v6, v7, base, new_vl, vl); + return __riscv_vlseg8e32ff_v_i32m1(v0, v1, v2, v3, v4, v5, v6, v7, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg8e32ff_v_u32mf2( @@ -139,7 +139,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg8e32ff_v_u32mf2(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vuint32mf2_t *v3, vuint32mf2_t *v4, vuint32mf2_t *v5, vuint32mf2_t *v6, vuint32mf2_t *v7, const uint32_t *base, size_t *new_vl, size_t vl) { - return vlseg8e32ff_v_u32mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, new_vl, vl); + return __riscv_vlseg8e32ff_v_u32mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg8e32ff_v_u32m1( @@ -166,7 +166,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg8e32ff_v_u32m1(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vuint32m1_t *v3, vuint32m1_t *v4, vuint32m1_t *v5, vuint32m1_t *v6, vuint32m1_t *v7, const uint32_t *base, size_t *new_vl, size_t vl) { - return vlseg8e32ff_v_u32m1(v0, v1, v2, v3, v4, v5, v6, v7, base, new_vl, vl); + return __riscv_vlseg8e32ff_v_u32m1(v0, v1, v2, v3, v4, v5, v6, v7, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg8e32ff_v_f32mf2_m( @@ -193,7 +193,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg8e32ff_v_f32mf2_m(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vfloat32mf2_t *v3, vfloat32mf2_t *v4, vfloat32mf2_t *v5, vfloat32mf2_t *v6, vfloat32mf2_t *v7, vbool64_t mask, const float *base, size_t *new_vl, size_t vl) { - return vlseg8e32ff_v_f32mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, new_vl, vl); + return __riscv_vlseg8e32ff_v_f32mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg8e32ff_v_f32m1_m( @@ -220,7 +220,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg8e32ff_v_f32m1_m(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vfloat32m1_t *v3, vfloat32m1_t *v4, vfloat32m1_t *v5, vfloat32m1_t *v6, vfloat32m1_t *v7, vbool32_t mask, const float *base, size_t *new_vl, size_t vl) { - return vlseg8e32ff_v_f32m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, new_vl, vl); + return __riscv_vlseg8e32ff_v_f32m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg8e32ff_v_i32mf2_m( @@ -247,7 +247,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg8e32ff_v_i32mf2_m(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vint32mf2_t *v3, vint32mf2_t *v4, vint32mf2_t *v5, vint32mf2_t *v6, vint32mf2_t *v7, vbool64_t mask, const int32_t *base, size_t *new_vl, size_t vl) { - return vlseg8e32ff_v_i32mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, new_vl, vl); + return __riscv_vlseg8e32ff_v_i32mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg8e32ff_v_i32m1_m( @@ -274,7 +274,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg8e32ff_v_i32m1_m(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vint32m1_t *v3, vint32m1_t *v4, vint32m1_t *v5, vint32m1_t *v6, vint32m1_t *v7, vbool32_t mask, const int32_t *base, size_t *new_vl, size_t vl) { - return vlseg8e32ff_v_i32m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, new_vl, vl); + return __riscv_vlseg8e32ff_v_i32m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg8e32ff_v_u32mf2_m( @@ -301,7 +301,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg8e32ff_v_u32mf2_m(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vuint32mf2_t *v3, vuint32mf2_t *v4, vuint32mf2_t *v5, vuint32mf2_t *v6, vuint32mf2_t *v7, vbool64_t mask, const uint32_t *base, size_t *new_vl, size_t vl) { - return vlseg8e32ff_v_u32mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, new_vl, vl); + return __riscv_vlseg8e32ff_v_u32mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg8e32ff_v_u32m1_m( @@ -328,6 +328,6 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg8e32ff_v_u32m1_m(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vuint32m1_t *v3, vuint32m1_t *v4, vuint32m1_t *v5, vuint32m1_t *v6, vuint32m1_t *v7, vbool32_t mask, const uint32_t *base, size_t *new_vl, size_t vl) { - return vlseg8e32ff_v_u32m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, new_vl, vl); + return __riscv_vlseg8e32ff_v_u32m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, new_vl, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg8e64.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg8e64.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg8e64.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg8e64.c @@ -29,7 +29,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg8e64_v_f64m1(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vfloat64m1_t *v3, vfloat64m1_t *v4, vfloat64m1_t *v5, vfloat64m1_t *v6, vfloat64m1_t *v7, const double *base, size_t vl) { - return vlseg8e64_v_f64m1(v0, v1, v2, v3, v4, v5, v6, v7, base, vl); + return __riscv_vlseg8e64_v_f64m1(v0, v1, v2, v3, v4, v5, v6, v7, base, vl); } // CHECK-RV64-LABEL: @test_vlseg8e64_v_i64m1( @@ -54,7 +54,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg8e64_v_i64m1(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vint64m1_t *v3, vint64m1_t *v4, vint64m1_t *v5, vint64m1_t *v6, vint64m1_t *v7, const int64_t *base, size_t vl) { - return vlseg8e64_v_i64m1(v0, v1, v2, v3, v4, v5, v6, v7, base, vl); + return __riscv_vlseg8e64_v_i64m1(v0, v1, v2, v3, v4, v5, v6, v7, base, vl); } // CHECK-RV64-LABEL: @test_vlseg8e64_v_u64m1( @@ -79,7 +79,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg8e64_v_u64m1(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vuint64m1_t *v3, vuint64m1_t *v4, vuint64m1_t *v5, vuint64m1_t *v6, vuint64m1_t *v7, const uint64_t *base, size_t vl) { - return vlseg8e64_v_u64m1(v0, v1, v2, v3, v4, v5, v6, v7, base, vl); + return __riscv_vlseg8e64_v_u64m1(v0, v1, v2, v3, v4, v5, v6, v7, base, vl); } // CHECK-RV64-LABEL: @test_vlseg8e64_v_f64m1_m( @@ -104,7 +104,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg8e64_v_f64m1_m(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vfloat64m1_t *v3, vfloat64m1_t *v4, vfloat64m1_t *v5, vfloat64m1_t *v6, vfloat64m1_t *v7, vbool64_t mask, const double *base, size_t vl) { - return vlseg8e64_v_f64m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, vl); + return __riscv_vlseg8e64_v_f64m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg8e64_v_i64m1_m( @@ -129,7 +129,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg8e64_v_i64m1_m(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vint64m1_t *v3, vint64m1_t *v4, vint64m1_t *v5, vint64m1_t *v6, vint64m1_t *v7, vbool64_t mask, const int64_t *base, size_t vl) { - return vlseg8e64_v_i64m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, vl); + return __riscv_vlseg8e64_v_i64m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg8e64_v_u64m1_m( @@ -154,6 +154,6 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg8e64_v_u64m1_m(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vuint64m1_t *v3, vuint64m1_t *v4, vuint64m1_t *v5, vuint64m1_t *v6, vuint64m1_t *v7, vbool64_t mask, const uint64_t *base, size_t vl) { - return vlseg8e64_v_u64m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, vl); + return __riscv_vlseg8e64_v_u64m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg8e64ff.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg8e64ff.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg8e64ff.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg8e64ff.c @@ -31,7 +31,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg8e64ff_v_f64m1(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vfloat64m1_t *v3, vfloat64m1_t *v4, vfloat64m1_t *v5, vfloat64m1_t *v6, vfloat64m1_t *v7, const double *base, size_t *new_vl, size_t vl) { - return vlseg8e64ff_v_f64m1(v0, v1, v2, v3, v4, v5, v6, v7, base, new_vl, vl); + return __riscv_vlseg8e64ff_v_f64m1(v0, v1, v2, v3, v4, v5, v6, v7, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg8e64ff_v_i64m1( @@ -58,7 +58,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg8e64ff_v_i64m1(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vint64m1_t *v3, vint64m1_t *v4, vint64m1_t *v5, vint64m1_t *v6, vint64m1_t *v7, const int64_t *base, size_t *new_vl, size_t vl) { - return vlseg8e64ff_v_i64m1(v0, v1, v2, v3, v4, v5, v6, v7, base, new_vl, vl); + return __riscv_vlseg8e64ff_v_i64m1(v0, v1, v2, v3, v4, v5, v6, v7, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg8e64ff_v_u64m1( @@ -85,7 +85,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg8e64ff_v_u64m1(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vuint64m1_t *v3, vuint64m1_t *v4, vuint64m1_t *v5, vuint64m1_t *v6, vuint64m1_t *v7, const uint64_t *base, size_t *new_vl, size_t vl) { - return vlseg8e64ff_v_u64m1(v0, v1, v2, v3, v4, v5, v6, v7, base, new_vl, vl); + return __riscv_vlseg8e64ff_v_u64m1(v0, v1, v2, v3, v4, v5, v6, v7, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg8e64ff_v_f64m1_m( @@ -112,7 +112,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg8e64ff_v_f64m1_m(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vfloat64m1_t *v3, vfloat64m1_t *v4, vfloat64m1_t *v5, vfloat64m1_t *v6, vfloat64m1_t *v7, vbool64_t mask, const double *base, size_t *new_vl, size_t vl) { - return vlseg8e64ff_v_f64m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, new_vl, vl); + return __riscv_vlseg8e64ff_v_f64m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg8e64ff_v_i64m1_m( @@ -139,7 +139,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg8e64ff_v_i64m1_m(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vint64m1_t *v3, vint64m1_t *v4, vint64m1_t *v5, vint64m1_t *v6, vint64m1_t *v7, vbool64_t mask, const int64_t *base, size_t *new_vl, size_t vl) { - return vlseg8e64ff_v_i64m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, new_vl, vl); + return __riscv_vlseg8e64ff_v_i64m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg8e64ff_v_u64m1_m( @@ -166,6 +166,6 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg8e64ff_v_u64m1_m(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vuint64m1_t *v3, vuint64m1_t *v4, vuint64m1_t *v5, vuint64m1_t *v6, vuint64m1_t *v7, vbool64_t mask, const uint64_t *base, size_t *new_vl, size_t vl) { - return vlseg8e64ff_v_u64m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, new_vl, vl); + return __riscv_vlseg8e64ff_v_u64m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, new_vl, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg8e8.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg8e8.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg8e8.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg8e8.c @@ -28,7 +28,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg8e8_v_i8mf8(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vint8mf8_t *v3, vint8mf8_t *v4, vint8mf8_t *v5, vint8mf8_t *v6, vint8mf8_t *v7, const int8_t *base, size_t vl) { - return vlseg8e8_v_i8mf8(v0, v1, v2, v3, v4, v5, v6, v7, base, vl); + return __riscv_vlseg8e8_v_i8mf8(v0, v1, v2, v3, v4, v5, v6, v7, base, vl); } // CHECK-RV64-LABEL: @test_vlseg8e8_v_i8mf4( @@ -53,7 +53,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg8e8_v_i8mf4(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vint8mf4_t *v3, vint8mf4_t *v4, vint8mf4_t *v5, vint8mf4_t *v6, vint8mf4_t *v7, const int8_t *base, size_t vl) { - return vlseg8e8_v_i8mf4(v0, v1, v2, v3, v4, v5, v6, v7, base, vl); + return __riscv_vlseg8e8_v_i8mf4(v0, v1, v2, v3, v4, v5, v6, v7, base, vl); } // CHECK-RV64-LABEL: @test_vlseg8e8_v_i8mf2( @@ -78,7 +78,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg8e8_v_i8mf2(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vint8mf2_t *v3, vint8mf2_t *v4, vint8mf2_t *v5, vint8mf2_t *v6, vint8mf2_t *v7, const int8_t *base, size_t vl) { - return vlseg8e8_v_i8mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, vl); + return __riscv_vlseg8e8_v_i8mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, vl); } // CHECK-RV64-LABEL: @test_vlseg8e8_v_i8m1( @@ -103,7 +103,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg8e8_v_i8m1(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vint8m1_t *v3, vint8m1_t *v4, vint8m1_t *v5, vint8m1_t *v6, vint8m1_t *v7, const int8_t *base, size_t vl) { - return vlseg8e8_v_i8m1(v0, v1, v2, v3, v4, v5, v6, v7, base, vl); + return __riscv_vlseg8e8_v_i8m1(v0, v1, v2, v3, v4, v5, v6, v7, base, vl); } // CHECK-RV64-LABEL: @test_vlseg8e8_v_u8mf8( @@ -128,7 +128,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg8e8_v_u8mf8(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vuint8mf8_t *v3, vuint8mf8_t *v4, vuint8mf8_t *v5, vuint8mf8_t *v6, vuint8mf8_t *v7, const uint8_t *base, size_t vl) { - return vlseg8e8_v_u8mf8(v0, v1, v2, v3, v4, v5, v6, v7, base, vl); + return __riscv_vlseg8e8_v_u8mf8(v0, v1, v2, v3, v4, v5, v6, v7, base, vl); } // CHECK-RV64-LABEL: @test_vlseg8e8_v_u8mf4( @@ -153,7 +153,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg8e8_v_u8mf4(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vuint8mf4_t *v3, vuint8mf4_t *v4, vuint8mf4_t *v5, vuint8mf4_t *v6, vuint8mf4_t *v7, const uint8_t *base, size_t vl) { - return vlseg8e8_v_u8mf4(v0, v1, v2, v3, v4, v5, v6, v7, base, vl); + return __riscv_vlseg8e8_v_u8mf4(v0, v1, v2, v3, v4, v5, v6, v7, base, vl); } // CHECK-RV64-LABEL: @test_vlseg8e8_v_u8mf2( @@ -178,7 +178,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg8e8_v_u8mf2(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vuint8mf2_t *v3, vuint8mf2_t *v4, vuint8mf2_t *v5, vuint8mf2_t *v6, vuint8mf2_t *v7, const uint8_t *base, size_t vl) { - return vlseg8e8_v_u8mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, vl); + return __riscv_vlseg8e8_v_u8mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, vl); } // CHECK-RV64-LABEL: @test_vlseg8e8_v_u8m1( @@ -203,7 +203,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg8e8_v_u8m1(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vuint8m1_t *v3, vuint8m1_t *v4, vuint8m1_t *v5, vuint8m1_t *v6, vuint8m1_t *v7, const uint8_t *base, size_t vl) { - return vlseg8e8_v_u8m1(v0, v1, v2, v3, v4, v5, v6, v7, base, vl); + return __riscv_vlseg8e8_v_u8m1(v0, v1, v2, v3, v4, v5, v6, v7, base, vl); } // CHECK-RV64-LABEL: @test_vlseg8e8_v_i8mf8_m( @@ -228,7 +228,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg8e8_v_i8mf8_m(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vint8mf8_t *v3, vint8mf8_t *v4, vint8mf8_t *v5, vint8mf8_t *v6, vint8mf8_t *v7, vbool64_t mask, const int8_t *base, size_t vl) { - return vlseg8e8_v_i8mf8_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, vl); + return __riscv_vlseg8e8_v_i8mf8_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg8e8_v_i8mf4_m( @@ -253,7 +253,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg8e8_v_i8mf4_m(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vint8mf4_t *v3, vint8mf4_t *v4, vint8mf4_t *v5, vint8mf4_t *v6, vint8mf4_t *v7, vbool32_t mask, const int8_t *base, size_t vl) { - return vlseg8e8_v_i8mf4_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, vl); + return __riscv_vlseg8e8_v_i8mf4_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg8e8_v_i8mf2_m( @@ -278,7 +278,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg8e8_v_i8mf2_m(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vint8mf2_t *v3, vint8mf2_t *v4, vint8mf2_t *v5, vint8mf2_t *v6, vint8mf2_t *v7, vbool16_t mask, const int8_t *base, size_t vl) { - return vlseg8e8_v_i8mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, vl); + return __riscv_vlseg8e8_v_i8mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg8e8_v_i8m1_m( @@ -303,7 +303,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg8e8_v_i8m1_m(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vint8m1_t *v3, vint8m1_t *v4, vint8m1_t *v5, vint8m1_t *v6, vint8m1_t *v7, vbool8_t mask, const int8_t *base, size_t vl) { - return vlseg8e8_v_i8m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, vl); + return __riscv_vlseg8e8_v_i8m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg8e8_v_u8mf8_m( @@ -328,7 +328,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg8e8_v_u8mf8_m(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vuint8mf8_t *v3, vuint8mf8_t *v4, vuint8mf8_t *v5, vuint8mf8_t *v6, vuint8mf8_t *v7, vbool64_t mask, const uint8_t *base, size_t vl) { - return vlseg8e8_v_u8mf8_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, vl); + return __riscv_vlseg8e8_v_u8mf8_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg8e8_v_u8mf4_m( @@ -353,7 +353,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg8e8_v_u8mf4_m(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vuint8mf4_t *v3, vuint8mf4_t *v4, vuint8mf4_t *v5, vuint8mf4_t *v6, vuint8mf4_t *v7, vbool32_t mask, const uint8_t *base, size_t vl) { - return vlseg8e8_v_u8mf4_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, vl); + return __riscv_vlseg8e8_v_u8mf4_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg8e8_v_u8mf2_m( @@ -378,7 +378,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg8e8_v_u8mf2_m(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vuint8mf2_t *v3, vuint8mf2_t *v4, vuint8mf2_t *v5, vuint8mf2_t *v6, vuint8mf2_t *v7, vbool16_t mask, const uint8_t *base, size_t vl) { - return vlseg8e8_v_u8mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, vl); + return __riscv_vlseg8e8_v_u8mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, vl); } // CHECK-RV64-LABEL: @test_vlseg8e8_v_u8m1_m( @@ -403,6 +403,6 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg8e8_v_u8m1_m(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vuint8m1_t *v3, vuint8m1_t *v4, vuint8m1_t *v5, vuint8m1_t *v6, vuint8m1_t *v7, vbool8_t mask, const uint8_t *base, size_t vl) { - return vlseg8e8_v_u8m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, vl); + return __riscv_vlseg8e8_v_u8m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg8e8ff.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg8e8ff.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg8e8ff.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlseg8e8ff.c @@ -31,7 +31,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg8e8ff_v_i8mf8(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vint8mf8_t *v3, vint8mf8_t *v4, vint8mf8_t *v5, vint8mf8_t *v6, vint8mf8_t *v7, const int8_t *base, size_t *new_vl, size_t vl) { - return vlseg8e8ff_v_i8mf8(v0, v1, v2, v3, v4, v5, v6, v7, base, new_vl, vl); + return __riscv_vlseg8e8ff_v_i8mf8(v0, v1, v2, v3, v4, v5, v6, v7, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg8e8ff_v_i8mf4( @@ -58,7 +58,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg8e8ff_v_i8mf4(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vint8mf4_t *v3, vint8mf4_t *v4, vint8mf4_t *v5, vint8mf4_t *v6, vint8mf4_t *v7, const int8_t *base, size_t *new_vl, size_t vl) { - return vlseg8e8ff_v_i8mf4(v0, v1, v2, v3, v4, v5, v6, v7, base, new_vl, vl); + return __riscv_vlseg8e8ff_v_i8mf4(v0, v1, v2, v3, v4, v5, v6, v7, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg8e8ff_v_i8mf2( @@ -85,7 +85,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg8e8ff_v_i8mf2(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vint8mf2_t *v3, vint8mf2_t *v4, vint8mf2_t *v5, vint8mf2_t *v6, vint8mf2_t *v7, const int8_t *base, size_t *new_vl, size_t vl) { - return vlseg8e8ff_v_i8mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, new_vl, vl); + return __riscv_vlseg8e8ff_v_i8mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg8e8ff_v_i8m1( @@ -112,7 +112,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg8e8ff_v_i8m1(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vint8m1_t *v3, vint8m1_t *v4, vint8m1_t *v5, vint8m1_t *v6, vint8m1_t *v7, const int8_t *base, size_t *new_vl, size_t vl) { - return vlseg8e8ff_v_i8m1(v0, v1, v2, v3, v4, v5, v6, v7, base, new_vl, vl); + return __riscv_vlseg8e8ff_v_i8m1(v0, v1, v2, v3, v4, v5, v6, v7, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg8e8ff_v_u8mf8( @@ -139,7 +139,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg8e8ff_v_u8mf8(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vuint8mf8_t *v3, vuint8mf8_t *v4, vuint8mf8_t *v5, vuint8mf8_t *v6, vuint8mf8_t *v7, const uint8_t *base, size_t *new_vl, size_t vl) { - return vlseg8e8ff_v_u8mf8(v0, v1, v2, v3, v4, v5, v6, v7, base, new_vl, vl); + return __riscv_vlseg8e8ff_v_u8mf8(v0, v1, v2, v3, v4, v5, v6, v7, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg8e8ff_v_u8mf4( @@ -166,7 +166,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg8e8ff_v_u8mf4(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vuint8mf4_t *v3, vuint8mf4_t *v4, vuint8mf4_t *v5, vuint8mf4_t *v6, vuint8mf4_t *v7, const uint8_t *base, size_t *new_vl, size_t vl) { - return vlseg8e8ff_v_u8mf4(v0, v1, v2, v3, v4, v5, v6, v7, base, new_vl, vl); + return __riscv_vlseg8e8ff_v_u8mf4(v0, v1, v2, v3, v4, v5, v6, v7, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg8e8ff_v_u8mf2( @@ -193,7 +193,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg8e8ff_v_u8mf2(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vuint8mf2_t *v3, vuint8mf2_t *v4, vuint8mf2_t *v5, vuint8mf2_t *v6, vuint8mf2_t *v7, const uint8_t *base, size_t *new_vl, size_t vl) { - return vlseg8e8ff_v_u8mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, new_vl, vl); + return __riscv_vlseg8e8ff_v_u8mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg8e8ff_v_u8m1( @@ -220,7 +220,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg8e8ff_v_u8m1(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vuint8m1_t *v3, vuint8m1_t *v4, vuint8m1_t *v5, vuint8m1_t *v6, vuint8m1_t *v7, const uint8_t *base, size_t *new_vl, size_t vl) { - return vlseg8e8ff_v_u8m1(v0, v1, v2, v3, v4, v5, v6, v7, base, new_vl, vl); + return __riscv_vlseg8e8ff_v_u8m1(v0, v1, v2, v3, v4, v5, v6, v7, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg8e8ff_v_i8mf8_m( @@ -247,7 +247,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg8e8ff_v_i8mf8_m(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vint8mf8_t *v3, vint8mf8_t *v4, vint8mf8_t *v5, vint8mf8_t *v6, vint8mf8_t *v7, vbool64_t mask, const int8_t *base, size_t *new_vl, size_t vl) { - return vlseg8e8ff_v_i8mf8_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, new_vl, vl); + return __riscv_vlseg8e8ff_v_i8mf8_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg8e8ff_v_i8mf4_m( @@ -274,7 +274,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg8e8ff_v_i8mf4_m(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vint8mf4_t *v3, vint8mf4_t *v4, vint8mf4_t *v5, vint8mf4_t *v6, vint8mf4_t *v7, vbool32_t mask, const int8_t *base, size_t *new_vl, size_t vl) { - return vlseg8e8ff_v_i8mf4_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, new_vl, vl); + return __riscv_vlseg8e8ff_v_i8mf4_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg8e8ff_v_i8mf2_m( @@ -301,7 +301,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg8e8ff_v_i8mf2_m(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vint8mf2_t *v3, vint8mf2_t *v4, vint8mf2_t *v5, vint8mf2_t *v6, vint8mf2_t *v7, vbool16_t mask, const int8_t *base, size_t *new_vl, size_t vl) { - return vlseg8e8ff_v_i8mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, new_vl, vl); + return __riscv_vlseg8e8ff_v_i8mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg8e8ff_v_i8m1_m( @@ -328,7 +328,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg8e8ff_v_i8m1_m(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vint8m1_t *v3, vint8m1_t *v4, vint8m1_t *v5, vint8m1_t *v6, vint8m1_t *v7, vbool8_t mask, const int8_t *base, size_t *new_vl, size_t vl) { - return vlseg8e8ff_v_i8m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, new_vl, vl); + return __riscv_vlseg8e8ff_v_i8m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg8e8ff_v_u8mf8_m( @@ -355,7 +355,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg8e8ff_v_u8mf8_m(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vuint8mf8_t *v3, vuint8mf8_t *v4, vuint8mf8_t *v5, vuint8mf8_t *v6, vuint8mf8_t *v7, vbool64_t mask, const uint8_t *base, size_t *new_vl, size_t vl) { - return vlseg8e8ff_v_u8mf8_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, new_vl, vl); + return __riscv_vlseg8e8ff_v_u8mf8_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg8e8ff_v_u8mf4_m( @@ -382,7 +382,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg8e8ff_v_u8mf4_m(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vuint8mf4_t *v3, vuint8mf4_t *v4, vuint8mf4_t *v5, vuint8mf4_t *v6, vuint8mf4_t *v7, vbool32_t mask, const uint8_t *base, size_t *new_vl, size_t vl) { - return vlseg8e8ff_v_u8mf4_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, new_vl, vl); + return __riscv_vlseg8e8ff_v_u8mf4_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg8e8ff_v_u8mf2_m( @@ -409,7 +409,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg8e8ff_v_u8mf2_m(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vuint8mf2_t *v3, vuint8mf2_t *v4, vuint8mf2_t *v5, vuint8mf2_t *v6, vuint8mf2_t *v7, vbool16_t mask, const uint8_t *base, size_t *new_vl, size_t vl) { - return vlseg8e8ff_v_u8mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, new_vl, vl); + return __riscv_vlseg8e8ff_v_u8mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, new_vl, vl); } // CHECK-RV64-LABEL: @test_vlseg8e8ff_v_u8m1_m( @@ -436,6 +436,6 @@ // CHECK-RV64-NEXT: ret void // void test_vlseg8e8ff_v_u8m1_m(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vuint8m1_t *v3, vuint8m1_t *v4, vuint8m1_t *v5, vuint8m1_t *v6, vuint8m1_t *v7, vbool8_t mask, const uint8_t *base, size_t *new_vl, size_t vl) { - return vlseg8e8ff_v_u8m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, new_vl, vl); + return __riscv_vlseg8e8ff_v_u8m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, new_vl, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg2e16.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg2e16.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg2e16.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg2e16.c @@ -17,7 +17,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg2e16_v_f16mf4(vfloat16mf4_t *v0, vfloat16mf4_t *v1, const _Float16 *base, ptrdiff_t bstride, size_t vl) { - return vlsseg2e16_v_f16mf4(v0, v1, base, bstride, vl); + return __riscv_vlsseg2e16_v_f16mf4(v0, v1, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg2e16_v_f16mf2( @@ -30,7 +30,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg2e16_v_f16mf2(vfloat16mf2_t *v0, vfloat16mf2_t *v1, const _Float16 *base, ptrdiff_t bstride, size_t vl) { - return vlsseg2e16_v_f16mf2(v0, v1, base, bstride, vl); + return __riscv_vlsseg2e16_v_f16mf2(v0, v1, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg2e16_v_f16m1( @@ -43,7 +43,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg2e16_v_f16m1(vfloat16m1_t *v0, vfloat16m1_t *v1, const _Float16 *base, ptrdiff_t bstride, size_t vl) { - return vlsseg2e16_v_f16m1(v0, v1, base, bstride, vl); + return __riscv_vlsseg2e16_v_f16m1(v0, v1, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg2e16_v_f16m2( @@ -56,7 +56,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg2e16_v_f16m2(vfloat16m2_t *v0, vfloat16m2_t *v1, const _Float16 *base, ptrdiff_t bstride, size_t vl) { - return vlsseg2e16_v_f16m2(v0, v1, base, bstride, vl); + return __riscv_vlsseg2e16_v_f16m2(v0, v1, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg2e16_v_f16m4( @@ -69,7 +69,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg2e16_v_f16m4(vfloat16m4_t *v0, vfloat16m4_t *v1, const _Float16 *base, ptrdiff_t bstride, size_t vl) { - return vlsseg2e16_v_f16m4(v0, v1, base, bstride, vl); + return __riscv_vlsseg2e16_v_f16m4(v0, v1, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg2e16_v_i16mf4( @@ -82,7 +82,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg2e16_v_i16mf4(vint16mf4_t *v0, vint16mf4_t *v1, const int16_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg2e16_v_i16mf4(v0, v1, base, bstride, vl); + return __riscv_vlsseg2e16_v_i16mf4(v0, v1, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg2e16_v_i16mf2( @@ -95,7 +95,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg2e16_v_i16mf2(vint16mf2_t *v0, vint16mf2_t *v1, const int16_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg2e16_v_i16mf2(v0, v1, base, bstride, vl); + return __riscv_vlsseg2e16_v_i16mf2(v0, v1, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg2e16_v_i16m1( @@ -108,7 +108,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg2e16_v_i16m1(vint16m1_t *v0, vint16m1_t *v1, const int16_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg2e16_v_i16m1(v0, v1, base, bstride, vl); + return __riscv_vlsseg2e16_v_i16m1(v0, v1, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg2e16_v_i16m2( @@ -121,7 +121,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg2e16_v_i16m2(vint16m2_t *v0, vint16m2_t *v1, const int16_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg2e16_v_i16m2(v0, v1, base, bstride, vl); + return __riscv_vlsseg2e16_v_i16m2(v0, v1, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg2e16_v_i16m4( @@ -134,7 +134,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg2e16_v_i16m4(vint16m4_t *v0, vint16m4_t *v1, const int16_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg2e16_v_i16m4(v0, v1, base, bstride, vl); + return __riscv_vlsseg2e16_v_i16m4(v0, v1, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg2e16_v_u16mf4( @@ -147,7 +147,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg2e16_v_u16mf4(vuint16mf4_t *v0, vuint16mf4_t *v1, const uint16_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg2e16_v_u16mf4(v0, v1, base, bstride, vl); + return __riscv_vlsseg2e16_v_u16mf4(v0, v1, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg2e16_v_u16mf2( @@ -160,7 +160,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg2e16_v_u16mf2(vuint16mf2_t *v0, vuint16mf2_t *v1, const uint16_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg2e16_v_u16mf2(v0, v1, base, bstride, vl); + return __riscv_vlsseg2e16_v_u16mf2(v0, v1, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg2e16_v_u16m1( @@ -173,7 +173,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg2e16_v_u16m1(vuint16m1_t *v0, vuint16m1_t *v1, const uint16_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg2e16_v_u16m1(v0, v1, base, bstride, vl); + return __riscv_vlsseg2e16_v_u16m1(v0, v1, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg2e16_v_u16m2( @@ -186,7 +186,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg2e16_v_u16m2(vuint16m2_t *v0, vuint16m2_t *v1, const uint16_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg2e16_v_u16m2(v0, v1, base, bstride, vl); + return __riscv_vlsseg2e16_v_u16m2(v0, v1, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg2e16_v_u16m4( @@ -199,7 +199,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg2e16_v_u16m4(vuint16m4_t *v0, vuint16m4_t *v1, const uint16_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg2e16_v_u16m4(v0, v1, base, bstride, vl); + return __riscv_vlsseg2e16_v_u16m4(v0, v1, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg2e16_v_f16mf4_m( @@ -212,7 +212,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg2e16_v_f16mf4_m(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vbool64_t mask, const _Float16 *base, ptrdiff_t bstride, size_t vl) { - return vlsseg2e16_v_f16mf4_m(v0, v1, mask, base, bstride, vl); + return __riscv_vlsseg2e16_v_f16mf4_m(v0, v1, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg2e16_v_f16mf2_m( @@ -225,7 +225,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg2e16_v_f16mf2_m(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vbool32_t mask, const _Float16 *base, ptrdiff_t bstride, size_t vl) { - return vlsseg2e16_v_f16mf2_m(v0, v1, mask, base, bstride, vl); + return __riscv_vlsseg2e16_v_f16mf2_m(v0, v1, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg2e16_v_f16m1_m( @@ -238,7 +238,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg2e16_v_f16m1_m(vfloat16m1_t *v0, vfloat16m1_t *v1, vbool16_t mask, const _Float16 *base, ptrdiff_t bstride, size_t vl) { - return vlsseg2e16_v_f16m1_m(v0, v1, mask, base, bstride, vl); + return __riscv_vlsseg2e16_v_f16m1_m(v0, v1, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg2e16_v_f16m2_m( @@ -251,7 +251,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg2e16_v_f16m2_m(vfloat16m2_t *v0, vfloat16m2_t *v1, vbool8_t mask, const _Float16 *base, ptrdiff_t bstride, size_t vl) { - return vlsseg2e16_v_f16m2_m(v0, v1, mask, base, bstride, vl); + return __riscv_vlsseg2e16_v_f16m2_m(v0, v1, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg2e16_v_f16m4_m( @@ -264,7 +264,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg2e16_v_f16m4_m(vfloat16m4_t *v0, vfloat16m4_t *v1, vbool4_t mask, const _Float16 *base, ptrdiff_t bstride, size_t vl) { - return vlsseg2e16_v_f16m4_m(v0, v1, mask, base, bstride, vl); + return __riscv_vlsseg2e16_v_f16m4_m(v0, v1, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg2e16_v_i16mf4_m( @@ -277,7 +277,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg2e16_v_i16mf4_m(vint16mf4_t *v0, vint16mf4_t *v1, vbool64_t mask, const int16_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg2e16_v_i16mf4_m(v0, v1, mask, base, bstride, vl); + return __riscv_vlsseg2e16_v_i16mf4_m(v0, v1, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg2e16_v_i16mf2_m( @@ -290,7 +290,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg2e16_v_i16mf2_m(vint16mf2_t *v0, vint16mf2_t *v1, vbool32_t mask, const int16_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg2e16_v_i16mf2_m(v0, v1, mask, base, bstride, vl); + return __riscv_vlsseg2e16_v_i16mf2_m(v0, v1, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg2e16_v_i16m1_m( @@ -303,7 +303,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg2e16_v_i16m1_m(vint16m1_t *v0, vint16m1_t *v1, vbool16_t mask, const int16_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg2e16_v_i16m1_m(v0, v1, mask, base, bstride, vl); + return __riscv_vlsseg2e16_v_i16m1_m(v0, v1, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg2e16_v_i16m2_m( @@ -316,7 +316,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg2e16_v_i16m2_m(vint16m2_t *v0, vint16m2_t *v1, vbool8_t mask, const int16_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg2e16_v_i16m2_m(v0, v1, mask, base, bstride, vl); + return __riscv_vlsseg2e16_v_i16m2_m(v0, v1, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg2e16_v_i16m4_m( @@ -329,7 +329,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg2e16_v_i16m4_m(vint16m4_t *v0, vint16m4_t *v1, vbool4_t mask, const int16_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg2e16_v_i16m4_m(v0, v1, mask, base, bstride, vl); + return __riscv_vlsseg2e16_v_i16m4_m(v0, v1, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg2e16_v_u16mf4_m( @@ -342,7 +342,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg2e16_v_u16mf4_m(vuint16mf4_t *v0, vuint16mf4_t *v1, vbool64_t mask, const uint16_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg2e16_v_u16mf4_m(v0, v1, mask, base, bstride, vl); + return __riscv_vlsseg2e16_v_u16mf4_m(v0, v1, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg2e16_v_u16mf2_m( @@ -355,7 +355,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg2e16_v_u16mf2_m(vuint16mf2_t *v0, vuint16mf2_t *v1, vbool32_t mask, const uint16_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg2e16_v_u16mf2_m(v0, v1, mask, base, bstride, vl); + return __riscv_vlsseg2e16_v_u16mf2_m(v0, v1, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg2e16_v_u16m1_m( @@ -368,7 +368,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg2e16_v_u16m1_m(vuint16m1_t *v0, vuint16m1_t *v1, vbool16_t mask, const uint16_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg2e16_v_u16m1_m(v0, v1, mask, base, bstride, vl); + return __riscv_vlsseg2e16_v_u16m1_m(v0, v1, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg2e16_v_u16m2_m( @@ -381,7 +381,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg2e16_v_u16m2_m(vuint16m2_t *v0, vuint16m2_t *v1, vbool8_t mask, const uint16_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg2e16_v_u16m2_m(v0, v1, mask, base, bstride, vl); + return __riscv_vlsseg2e16_v_u16m2_m(v0, v1, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg2e16_v_u16m4_m( @@ -394,6 +394,6 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg2e16_v_u16m4_m(vuint16m4_t *v0, vuint16m4_t *v1, vbool4_t mask, const uint16_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg2e16_v_u16m4_m(v0, v1, mask, base, bstride, vl); + return __riscv_vlsseg2e16_v_u16m4_m(v0, v1, mask, base, bstride, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg2e32.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg2e32.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg2e32.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg2e32.c @@ -17,7 +17,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg2e32_v_f32mf2(vfloat32mf2_t *v0, vfloat32mf2_t *v1, const float *base, ptrdiff_t bstride, size_t vl) { - return vlsseg2e32_v_f32mf2(v0, v1, base, bstride, vl); + return __riscv_vlsseg2e32_v_f32mf2(v0, v1, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg2e32_v_f32m1( @@ -30,7 +30,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg2e32_v_f32m1(vfloat32m1_t *v0, vfloat32m1_t *v1, const float *base, ptrdiff_t bstride, size_t vl) { - return vlsseg2e32_v_f32m1(v0, v1, base, bstride, vl); + return __riscv_vlsseg2e32_v_f32m1(v0, v1, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg2e32_v_f32m2( @@ -43,7 +43,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg2e32_v_f32m2(vfloat32m2_t *v0, vfloat32m2_t *v1, const float *base, ptrdiff_t bstride, size_t vl) { - return vlsseg2e32_v_f32m2(v0, v1, base, bstride, vl); + return __riscv_vlsseg2e32_v_f32m2(v0, v1, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg2e32_v_f32m4( @@ -56,7 +56,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg2e32_v_f32m4(vfloat32m4_t *v0, vfloat32m4_t *v1, const float *base, ptrdiff_t bstride, size_t vl) { - return vlsseg2e32_v_f32m4(v0, v1, base, bstride, vl); + return __riscv_vlsseg2e32_v_f32m4(v0, v1, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg2e32_v_i32mf2( @@ -69,7 +69,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg2e32_v_i32mf2(vint32mf2_t *v0, vint32mf2_t *v1, const int32_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg2e32_v_i32mf2(v0, v1, base, bstride, vl); + return __riscv_vlsseg2e32_v_i32mf2(v0, v1, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg2e32_v_i32m1( @@ -82,7 +82,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg2e32_v_i32m1(vint32m1_t *v0, vint32m1_t *v1, const int32_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg2e32_v_i32m1(v0, v1, base, bstride, vl); + return __riscv_vlsseg2e32_v_i32m1(v0, v1, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg2e32_v_i32m2( @@ -95,7 +95,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg2e32_v_i32m2(vint32m2_t *v0, vint32m2_t *v1, const int32_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg2e32_v_i32m2(v0, v1, base, bstride, vl); + return __riscv_vlsseg2e32_v_i32m2(v0, v1, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg2e32_v_i32m4( @@ -108,7 +108,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg2e32_v_i32m4(vint32m4_t *v0, vint32m4_t *v1, const int32_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg2e32_v_i32m4(v0, v1, base, bstride, vl); + return __riscv_vlsseg2e32_v_i32m4(v0, v1, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg2e32_v_u32mf2( @@ -121,7 +121,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg2e32_v_u32mf2(vuint32mf2_t *v0, vuint32mf2_t *v1, const uint32_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg2e32_v_u32mf2(v0, v1, base, bstride, vl); + return __riscv_vlsseg2e32_v_u32mf2(v0, v1, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg2e32_v_u32m1( @@ -134,7 +134,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg2e32_v_u32m1(vuint32m1_t *v0, vuint32m1_t *v1, const uint32_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg2e32_v_u32m1(v0, v1, base, bstride, vl); + return __riscv_vlsseg2e32_v_u32m1(v0, v1, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg2e32_v_u32m2( @@ -147,7 +147,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg2e32_v_u32m2(vuint32m2_t *v0, vuint32m2_t *v1, const uint32_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg2e32_v_u32m2(v0, v1, base, bstride, vl); + return __riscv_vlsseg2e32_v_u32m2(v0, v1, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg2e32_v_u32m4( @@ -160,7 +160,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg2e32_v_u32m4(vuint32m4_t *v0, vuint32m4_t *v1, const uint32_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg2e32_v_u32m4(v0, v1, base, bstride, vl); + return __riscv_vlsseg2e32_v_u32m4(v0, v1, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg2e32_v_f32mf2_m( @@ -173,7 +173,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg2e32_v_f32mf2_m(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vbool64_t mask, const float *base, ptrdiff_t bstride, size_t vl) { - return vlsseg2e32_v_f32mf2_m(v0, v1, mask, base, bstride, vl); + return __riscv_vlsseg2e32_v_f32mf2_m(v0, v1, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg2e32_v_f32m1_m( @@ -186,7 +186,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg2e32_v_f32m1_m(vfloat32m1_t *v0, vfloat32m1_t *v1, vbool32_t mask, const float *base, ptrdiff_t bstride, size_t vl) { - return vlsseg2e32_v_f32m1_m(v0, v1, mask, base, bstride, vl); + return __riscv_vlsseg2e32_v_f32m1_m(v0, v1, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg2e32_v_f32m2_m( @@ -199,7 +199,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg2e32_v_f32m2_m(vfloat32m2_t *v0, vfloat32m2_t *v1, vbool16_t mask, const float *base, ptrdiff_t bstride, size_t vl) { - return vlsseg2e32_v_f32m2_m(v0, v1, mask, base, bstride, vl); + return __riscv_vlsseg2e32_v_f32m2_m(v0, v1, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg2e32_v_f32m4_m( @@ -212,7 +212,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg2e32_v_f32m4_m(vfloat32m4_t *v0, vfloat32m4_t *v1, vbool8_t mask, const float *base, ptrdiff_t bstride, size_t vl) { - return vlsseg2e32_v_f32m4_m(v0, v1, mask, base, bstride, vl); + return __riscv_vlsseg2e32_v_f32m4_m(v0, v1, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg2e32_v_i32mf2_m( @@ -225,7 +225,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg2e32_v_i32mf2_m(vint32mf2_t *v0, vint32mf2_t *v1, vbool64_t mask, const int32_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg2e32_v_i32mf2_m(v0, v1, mask, base, bstride, vl); + return __riscv_vlsseg2e32_v_i32mf2_m(v0, v1, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg2e32_v_i32m1_m( @@ -238,7 +238,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg2e32_v_i32m1_m(vint32m1_t *v0, vint32m1_t *v1, vbool32_t mask, const int32_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg2e32_v_i32m1_m(v0, v1, mask, base, bstride, vl); + return __riscv_vlsseg2e32_v_i32m1_m(v0, v1, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg2e32_v_i32m2_m( @@ -251,7 +251,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg2e32_v_i32m2_m(vint32m2_t *v0, vint32m2_t *v1, vbool16_t mask, const int32_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg2e32_v_i32m2_m(v0, v1, mask, base, bstride, vl); + return __riscv_vlsseg2e32_v_i32m2_m(v0, v1, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg2e32_v_i32m4_m( @@ -264,7 +264,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg2e32_v_i32m4_m(vint32m4_t *v0, vint32m4_t *v1, vbool8_t mask, const int32_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg2e32_v_i32m4_m(v0, v1, mask, base, bstride, vl); + return __riscv_vlsseg2e32_v_i32m4_m(v0, v1, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg2e32_v_u32mf2_m( @@ -277,7 +277,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg2e32_v_u32mf2_m(vuint32mf2_t *v0, vuint32mf2_t *v1, vbool64_t mask, const uint32_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg2e32_v_u32mf2_m(v0, v1, mask, base, bstride, vl); + return __riscv_vlsseg2e32_v_u32mf2_m(v0, v1, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg2e32_v_u32m1_m( @@ -290,7 +290,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg2e32_v_u32m1_m(vuint32m1_t *v0, vuint32m1_t *v1, vbool32_t mask, const uint32_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg2e32_v_u32m1_m(v0, v1, mask, base, bstride, vl); + return __riscv_vlsseg2e32_v_u32m1_m(v0, v1, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg2e32_v_u32m2_m( @@ -303,7 +303,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg2e32_v_u32m2_m(vuint32m2_t *v0, vuint32m2_t *v1, vbool16_t mask, const uint32_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg2e32_v_u32m2_m(v0, v1, mask, base, bstride, vl); + return __riscv_vlsseg2e32_v_u32m2_m(v0, v1, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg2e32_v_u32m4_m( @@ -316,6 +316,6 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg2e32_v_u32m4_m(vuint32m4_t *v0, vuint32m4_t *v1, vbool8_t mask, const uint32_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg2e32_v_u32m4_m(v0, v1, mask, base, bstride, vl); + return __riscv_vlsseg2e32_v_u32m4_m(v0, v1, mask, base, bstride, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg2e64.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg2e64.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg2e64.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg2e64.c @@ -17,7 +17,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg2e64_v_f64m1(vfloat64m1_t *v0, vfloat64m1_t *v1, const double *base, ptrdiff_t bstride, size_t vl) { - return vlsseg2e64_v_f64m1(v0, v1, base, bstride, vl); + return __riscv_vlsseg2e64_v_f64m1(v0, v1, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg2e64_v_f64m2( @@ -30,7 +30,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg2e64_v_f64m2(vfloat64m2_t *v0, vfloat64m2_t *v1, const double *base, ptrdiff_t bstride, size_t vl) { - return vlsseg2e64_v_f64m2(v0, v1, base, bstride, vl); + return __riscv_vlsseg2e64_v_f64m2(v0, v1, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg2e64_v_f64m4( @@ -43,7 +43,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg2e64_v_f64m4(vfloat64m4_t *v0, vfloat64m4_t *v1, const double *base, ptrdiff_t bstride, size_t vl) { - return vlsseg2e64_v_f64m4(v0, v1, base, bstride, vl); + return __riscv_vlsseg2e64_v_f64m4(v0, v1, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg2e64_v_i64m1( @@ -56,7 +56,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg2e64_v_i64m1(vint64m1_t *v0, vint64m1_t *v1, const int64_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg2e64_v_i64m1(v0, v1, base, bstride, vl); + return __riscv_vlsseg2e64_v_i64m1(v0, v1, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg2e64_v_i64m2( @@ -69,7 +69,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg2e64_v_i64m2(vint64m2_t *v0, vint64m2_t *v1, const int64_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg2e64_v_i64m2(v0, v1, base, bstride, vl); + return __riscv_vlsseg2e64_v_i64m2(v0, v1, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg2e64_v_i64m4( @@ -82,7 +82,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg2e64_v_i64m4(vint64m4_t *v0, vint64m4_t *v1, const int64_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg2e64_v_i64m4(v0, v1, base, bstride, vl); + return __riscv_vlsseg2e64_v_i64m4(v0, v1, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg2e64_v_u64m1( @@ -95,7 +95,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg2e64_v_u64m1(vuint64m1_t *v0, vuint64m1_t *v1, const uint64_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg2e64_v_u64m1(v0, v1, base, bstride, vl); + return __riscv_vlsseg2e64_v_u64m1(v0, v1, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg2e64_v_u64m2( @@ -108,7 +108,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg2e64_v_u64m2(vuint64m2_t *v0, vuint64m2_t *v1, const uint64_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg2e64_v_u64m2(v0, v1, base, bstride, vl); + return __riscv_vlsseg2e64_v_u64m2(v0, v1, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg2e64_v_u64m4( @@ -121,7 +121,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg2e64_v_u64m4(vuint64m4_t *v0, vuint64m4_t *v1, const uint64_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg2e64_v_u64m4(v0, v1, base, bstride, vl); + return __riscv_vlsseg2e64_v_u64m4(v0, v1, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg2e64_v_f64m1_m( @@ -134,7 +134,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg2e64_v_f64m1_m(vfloat64m1_t *v0, vfloat64m1_t *v1, vbool64_t mask, const double *base, ptrdiff_t bstride, size_t vl) { - return vlsseg2e64_v_f64m1_m(v0, v1, mask, base, bstride, vl); + return __riscv_vlsseg2e64_v_f64m1_m(v0, v1, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg2e64_v_f64m2_m( @@ -147,7 +147,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg2e64_v_f64m2_m(vfloat64m2_t *v0, vfloat64m2_t *v1, vbool32_t mask, const double *base, ptrdiff_t bstride, size_t vl) { - return vlsseg2e64_v_f64m2_m(v0, v1, mask, base, bstride, vl); + return __riscv_vlsseg2e64_v_f64m2_m(v0, v1, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg2e64_v_f64m4_m( @@ -160,7 +160,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg2e64_v_f64m4_m(vfloat64m4_t *v0, vfloat64m4_t *v1, vbool16_t mask, const double *base, ptrdiff_t bstride, size_t vl) { - return vlsseg2e64_v_f64m4_m(v0, v1, mask, base, bstride, vl); + return __riscv_vlsseg2e64_v_f64m4_m(v0, v1, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg2e64_v_i64m1_m( @@ -173,7 +173,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg2e64_v_i64m1_m(vint64m1_t *v0, vint64m1_t *v1, vbool64_t mask, const int64_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg2e64_v_i64m1_m(v0, v1, mask, base, bstride, vl); + return __riscv_vlsseg2e64_v_i64m1_m(v0, v1, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg2e64_v_i64m2_m( @@ -186,7 +186,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg2e64_v_i64m2_m(vint64m2_t *v0, vint64m2_t *v1, vbool32_t mask, const int64_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg2e64_v_i64m2_m(v0, v1, mask, base, bstride, vl); + return __riscv_vlsseg2e64_v_i64m2_m(v0, v1, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg2e64_v_i64m4_m( @@ -199,7 +199,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg2e64_v_i64m4_m(vint64m4_t *v0, vint64m4_t *v1, vbool16_t mask, const int64_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg2e64_v_i64m4_m(v0, v1, mask, base, bstride, vl); + return __riscv_vlsseg2e64_v_i64m4_m(v0, v1, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg2e64_v_u64m1_m( @@ -212,7 +212,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg2e64_v_u64m1_m(vuint64m1_t *v0, vuint64m1_t *v1, vbool64_t mask, const uint64_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg2e64_v_u64m1_m(v0, v1, mask, base, bstride, vl); + return __riscv_vlsseg2e64_v_u64m1_m(v0, v1, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg2e64_v_u64m2_m( @@ -225,7 +225,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg2e64_v_u64m2_m(vuint64m2_t *v0, vuint64m2_t *v1, vbool32_t mask, const uint64_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg2e64_v_u64m2_m(v0, v1, mask, base, bstride, vl); + return __riscv_vlsseg2e64_v_u64m2_m(v0, v1, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg2e64_v_u64m4_m( @@ -238,6 +238,6 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg2e64_v_u64m4_m(vuint64m4_t *v0, vuint64m4_t *v1, vbool16_t mask, const uint64_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg2e64_v_u64m4_m(v0, v1, mask, base, bstride, vl); + return __riscv_vlsseg2e64_v_u64m4_m(v0, v1, mask, base, bstride, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg2e8.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg2e8.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg2e8.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg2e8.c @@ -16,7 +16,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg2e8_v_i8mf8(vint8mf8_t *v0, vint8mf8_t *v1, const int8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg2e8_v_i8mf8(v0, v1, base, bstride, vl); + return __riscv_vlsseg2e8_v_i8mf8(v0, v1, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg2e8_v_i8mf4( @@ -29,7 +29,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg2e8_v_i8mf4(vint8mf4_t *v0, vint8mf4_t *v1, const int8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg2e8_v_i8mf4(v0, v1, base, bstride, vl); + return __riscv_vlsseg2e8_v_i8mf4(v0, v1, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg2e8_v_i8mf2( @@ -42,7 +42,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg2e8_v_i8mf2(vint8mf2_t *v0, vint8mf2_t *v1, const int8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg2e8_v_i8mf2(v0, v1, base, bstride, vl); + return __riscv_vlsseg2e8_v_i8mf2(v0, v1, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg2e8_v_i8m1( @@ -55,7 +55,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg2e8_v_i8m1(vint8m1_t *v0, vint8m1_t *v1, const int8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg2e8_v_i8m1(v0, v1, base, bstride, vl); + return __riscv_vlsseg2e8_v_i8m1(v0, v1, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg2e8_v_i8m2( @@ -68,7 +68,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg2e8_v_i8m2(vint8m2_t *v0, vint8m2_t *v1, const int8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg2e8_v_i8m2(v0, v1, base, bstride, vl); + return __riscv_vlsseg2e8_v_i8m2(v0, v1, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg2e8_v_i8m4( @@ -81,7 +81,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg2e8_v_i8m4(vint8m4_t *v0, vint8m4_t *v1, const int8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg2e8_v_i8m4(v0, v1, base, bstride, vl); + return __riscv_vlsseg2e8_v_i8m4(v0, v1, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg2e8_v_u8mf8( @@ -94,7 +94,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg2e8_v_u8mf8(vuint8mf8_t *v0, vuint8mf8_t *v1, const uint8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg2e8_v_u8mf8(v0, v1, base, bstride, vl); + return __riscv_vlsseg2e8_v_u8mf8(v0, v1, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg2e8_v_u8mf4( @@ -107,7 +107,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg2e8_v_u8mf4(vuint8mf4_t *v0, vuint8mf4_t *v1, const uint8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg2e8_v_u8mf4(v0, v1, base, bstride, vl); + return __riscv_vlsseg2e8_v_u8mf4(v0, v1, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg2e8_v_u8mf2( @@ -120,7 +120,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg2e8_v_u8mf2(vuint8mf2_t *v0, vuint8mf2_t *v1, const uint8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg2e8_v_u8mf2(v0, v1, base, bstride, vl); + return __riscv_vlsseg2e8_v_u8mf2(v0, v1, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg2e8_v_u8m1( @@ -133,7 +133,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg2e8_v_u8m1(vuint8m1_t *v0, vuint8m1_t *v1, const uint8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg2e8_v_u8m1(v0, v1, base, bstride, vl); + return __riscv_vlsseg2e8_v_u8m1(v0, v1, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg2e8_v_u8m2( @@ -146,7 +146,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg2e8_v_u8m2(vuint8m2_t *v0, vuint8m2_t *v1, const uint8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg2e8_v_u8m2(v0, v1, base, bstride, vl); + return __riscv_vlsseg2e8_v_u8m2(v0, v1, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg2e8_v_u8m4( @@ -159,7 +159,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg2e8_v_u8m4(vuint8m4_t *v0, vuint8m4_t *v1, const uint8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg2e8_v_u8m4(v0, v1, base, bstride, vl); + return __riscv_vlsseg2e8_v_u8m4(v0, v1, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg2e8_v_i8mf8_m( @@ -172,7 +172,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg2e8_v_i8mf8_m(vint8mf8_t *v0, vint8mf8_t *v1, vbool64_t mask, const int8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg2e8_v_i8mf8_m(v0, v1, mask, base, bstride, vl); + return __riscv_vlsseg2e8_v_i8mf8_m(v0, v1, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg2e8_v_i8mf4_m( @@ -185,7 +185,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg2e8_v_i8mf4_m(vint8mf4_t *v0, vint8mf4_t *v1, vbool32_t mask, const int8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg2e8_v_i8mf4_m(v0, v1, mask, base, bstride, vl); + return __riscv_vlsseg2e8_v_i8mf4_m(v0, v1, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg2e8_v_i8mf2_m( @@ -198,7 +198,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg2e8_v_i8mf2_m(vint8mf2_t *v0, vint8mf2_t *v1, vbool16_t mask, const int8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg2e8_v_i8mf2_m(v0, v1, mask, base, bstride, vl); + return __riscv_vlsseg2e8_v_i8mf2_m(v0, v1, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg2e8_v_i8m1_m( @@ -211,7 +211,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg2e8_v_i8m1_m(vint8m1_t *v0, vint8m1_t *v1, vbool8_t mask, const int8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg2e8_v_i8m1_m(v0, v1, mask, base, bstride, vl); + return __riscv_vlsseg2e8_v_i8m1_m(v0, v1, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg2e8_v_i8m2_m( @@ -224,7 +224,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg2e8_v_i8m2_m(vint8m2_t *v0, vint8m2_t *v1, vbool4_t mask, const int8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg2e8_v_i8m2_m(v0, v1, mask, base, bstride, vl); + return __riscv_vlsseg2e8_v_i8m2_m(v0, v1, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg2e8_v_i8m4_m( @@ -237,7 +237,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg2e8_v_i8m4_m(vint8m4_t *v0, vint8m4_t *v1, vbool2_t mask, const int8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg2e8_v_i8m4_m(v0, v1, mask, base, bstride, vl); + return __riscv_vlsseg2e8_v_i8m4_m(v0, v1, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg2e8_v_u8mf8_m( @@ -250,7 +250,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg2e8_v_u8mf8_m(vuint8mf8_t *v0, vuint8mf8_t *v1, vbool64_t mask, const uint8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg2e8_v_u8mf8_m(v0, v1, mask, base, bstride, vl); + return __riscv_vlsseg2e8_v_u8mf8_m(v0, v1, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg2e8_v_u8mf4_m( @@ -263,7 +263,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg2e8_v_u8mf4_m(vuint8mf4_t *v0, vuint8mf4_t *v1, vbool32_t mask, const uint8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg2e8_v_u8mf4_m(v0, v1, mask, base, bstride, vl); + return __riscv_vlsseg2e8_v_u8mf4_m(v0, v1, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg2e8_v_u8mf2_m( @@ -276,7 +276,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg2e8_v_u8mf2_m(vuint8mf2_t *v0, vuint8mf2_t *v1, vbool16_t mask, const uint8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg2e8_v_u8mf2_m(v0, v1, mask, base, bstride, vl); + return __riscv_vlsseg2e8_v_u8mf2_m(v0, v1, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg2e8_v_u8m1_m( @@ -289,7 +289,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg2e8_v_u8m1_m(vuint8m1_t *v0, vuint8m1_t *v1, vbool8_t mask, const uint8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg2e8_v_u8m1_m(v0, v1, mask, base, bstride, vl); + return __riscv_vlsseg2e8_v_u8m1_m(v0, v1, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg2e8_v_u8m2_m( @@ -302,7 +302,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg2e8_v_u8m2_m(vuint8m2_t *v0, vuint8m2_t *v1, vbool4_t mask, const uint8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg2e8_v_u8m2_m(v0, v1, mask, base, bstride, vl); + return __riscv_vlsseg2e8_v_u8m2_m(v0, v1, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg2e8_v_u8m4_m( @@ -315,6 +315,6 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg2e8_v_u8m4_m(vuint8m4_t *v0, vuint8m4_t *v1, vbool2_t mask, const uint8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg2e8_v_u8m4_m(v0, v1, mask, base, bstride, vl); + return __riscv_vlsseg2e8_v_u8m4_m(v0, v1, mask, base, bstride, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg3e16.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg3e16.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg3e16.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg3e16.c @@ -19,7 +19,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg3e16_v_f16mf4(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, const _Float16 *base, ptrdiff_t bstride, size_t vl) { - return vlsseg3e16_v_f16mf4(v0, v1, v2, base, bstride, vl); + return __riscv_vlsseg3e16_v_f16mf4(v0, v1, v2, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg3e16_v_f16mf2( @@ -34,7 +34,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg3e16_v_f16mf2(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, const _Float16 *base, ptrdiff_t bstride, size_t vl) { - return vlsseg3e16_v_f16mf2(v0, v1, v2, base, bstride, vl); + return __riscv_vlsseg3e16_v_f16mf2(v0, v1, v2, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg3e16_v_f16m1( @@ -49,7 +49,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg3e16_v_f16m1(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, const _Float16 *base, ptrdiff_t bstride, size_t vl) { - return vlsseg3e16_v_f16m1(v0, v1, v2, base, bstride, vl); + return __riscv_vlsseg3e16_v_f16m1(v0, v1, v2, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg3e16_v_f16m2( @@ -64,7 +64,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg3e16_v_f16m2(vfloat16m2_t *v0, vfloat16m2_t *v1, vfloat16m2_t *v2, const _Float16 *base, ptrdiff_t bstride, size_t vl) { - return vlsseg3e16_v_f16m2(v0, v1, v2, base, bstride, vl); + return __riscv_vlsseg3e16_v_f16m2(v0, v1, v2, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg3e16_v_i16mf4( @@ -79,7 +79,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg3e16_v_i16mf4(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, const int16_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg3e16_v_i16mf4(v0, v1, v2, base, bstride, vl); + return __riscv_vlsseg3e16_v_i16mf4(v0, v1, v2, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg3e16_v_i16mf2( @@ -94,7 +94,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg3e16_v_i16mf2(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, const int16_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg3e16_v_i16mf2(v0, v1, v2, base, bstride, vl); + return __riscv_vlsseg3e16_v_i16mf2(v0, v1, v2, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg3e16_v_i16m1( @@ -109,7 +109,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg3e16_v_i16m1(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, const int16_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg3e16_v_i16m1(v0, v1, v2, base, bstride, vl); + return __riscv_vlsseg3e16_v_i16m1(v0, v1, v2, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg3e16_v_i16m2( @@ -124,7 +124,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg3e16_v_i16m2(vint16m2_t *v0, vint16m2_t *v1, vint16m2_t *v2, const int16_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg3e16_v_i16m2(v0, v1, v2, base, bstride, vl); + return __riscv_vlsseg3e16_v_i16m2(v0, v1, v2, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg3e16_v_u16mf4( @@ -139,7 +139,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg3e16_v_u16mf4(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, const uint16_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg3e16_v_u16mf4(v0, v1, v2, base, bstride, vl); + return __riscv_vlsseg3e16_v_u16mf4(v0, v1, v2, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg3e16_v_u16mf2( @@ -154,7 +154,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg3e16_v_u16mf2(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, const uint16_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg3e16_v_u16mf2(v0, v1, v2, base, bstride, vl); + return __riscv_vlsseg3e16_v_u16mf2(v0, v1, v2, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg3e16_v_u16m1( @@ -169,7 +169,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg3e16_v_u16m1(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, const uint16_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg3e16_v_u16m1(v0, v1, v2, base, bstride, vl); + return __riscv_vlsseg3e16_v_u16m1(v0, v1, v2, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg3e16_v_u16m2( @@ -184,7 +184,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg3e16_v_u16m2(vuint16m2_t *v0, vuint16m2_t *v1, vuint16m2_t *v2, const uint16_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg3e16_v_u16m2(v0, v1, v2, base, bstride, vl); + return __riscv_vlsseg3e16_v_u16m2(v0, v1, v2, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg3e16_v_f16mf4_m( @@ -199,7 +199,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg3e16_v_f16mf4_m(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vbool64_t mask, const _Float16 *base, ptrdiff_t bstride, size_t vl) { - return vlsseg3e16_v_f16mf4_m(v0, v1, v2, mask, base, bstride, vl); + return __riscv_vlsseg3e16_v_f16mf4_m(v0, v1, v2, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg3e16_v_f16mf2_m( @@ -214,7 +214,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg3e16_v_f16mf2_m(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vbool32_t mask, const _Float16 *base, ptrdiff_t bstride, size_t vl) { - return vlsseg3e16_v_f16mf2_m(v0, v1, v2, mask, base, bstride, vl); + return __riscv_vlsseg3e16_v_f16mf2_m(v0, v1, v2, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg3e16_v_f16m1_m( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg3e16_v_f16m1_m(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vbool16_t mask, const _Float16 *base, ptrdiff_t bstride, size_t vl) { - return vlsseg3e16_v_f16m1_m(v0, v1, v2, mask, base, bstride, vl); + return __riscv_vlsseg3e16_v_f16m1_m(v0, v1, v2, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg3e16_v_f16m2_m( @@ -244,7 +244,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg3e16_v_f16m2_m(vfloat16m2_t *v0, vfloat16m2_t *v1, vfloat16m2_t *v2, vbool8_t mask, const _Float16 *base, ptrdiff_t bstride, size_t vl) { - return vlsseg3e16_v_f16m2_m(v0, v1, v2, mask, base, bstride, vl); + return __riscv_vlsseg3e16_v_f16m2_m(v0, v1, v2, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg3e16_v_i16mf4_m( @@ -259,7 +259,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg3e16_v_i16mf4_m(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vbool64_t mask, const int16_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg3e16_v_i16mf4_m(v0, v1, v2, mask, base, bstride, vl); + return __riscv_vlsseg3e16_v_i16mf4_m(v0, v1, v2, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg3e16_v_i16mf2_m( @@ -274,7 +274,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg3e16_v_i16mf2_m(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vbool32_t mask, const int16_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg3e16_v_i16mf2_m(v0, v1, v2, mask, base, bstride, vl); + return __riscv_vlsseg3e16_v_i16mf2_m(v0, v1, v2, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg3e16_v_i16m1_m( @@ -289,7 +289,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg3e16_v_i16m1_m(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vbool16_t mask, const int16_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg3e16_v_i16m1_m(v0, v1, v2, mask, base, bstride, vl); + return __riscv_vlsseg3e16_v_i16m1_m(v0, v1, v2, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg3e16_v_i16m2_m( @@ -304,7 +304,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg3e16_v_i16m2_m(vint16m2_t *v0, vint16m2_t *v1, vint16m2_t *v2, vbool8_t mask, const int16_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg3e16_v_i16m2_m(v0, v1, v2, mask, base, bstride, vl); + return __riscv_vlsseg3e16_v_i16m2_m(v0, v1, v2, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg3e16_v_u16mf4_m( @@ -319,7 +319,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg3e16_v_u16mf4_m(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vbool64_t mask, const uint16_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg3e16_v_u16mf4_m(v0, v1, v2, mask, base, bstride, vl); + return __riscv_vlsseg3e16_v_u16mf4_m(v0, v1, v2, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg3e16_v_u16mf2_m( @@ -334,7 +334,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg3e16_v_u16mf2_m(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vbool32_t mask, const uint16_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg3e16_v_u16mf2_m(v0, v1, v2, mask, base, bstride, vl); + return __riscv_vlsseg3e16_v_u16mf2_m(v0, v1, v2, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg3e16_v_u16m1_m( @@ -349,7 +349,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg3e16_v_u16m1_m(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vbool16_t mask, const uint16_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg3e16_v_u16m1_m(v0, v1, v2, mask, base, bstride, vl); + return __riscv_vlsseg3e16_v_u16m1_m(v0, v1, v2, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg3e16_v_u16m2_m( @@ -364,6 +364,6 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg3e16_v_u16m2_m(vuint16m2_t *v0, vuint16m2_t *v1, vuint16m2_t *v2, vbool8_t mask, const uint16_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg3e16_v_u16m2_m(v0, v1, v2, mask, base, bstride, vl); + return __riscv_vlsseg3e16_v_u16m2_m(v0, v1, v2, mask, base, bstride, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg3e32.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg3e32.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg3e32.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg3e32.c @@ -19,7 +19,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg3e32_v_f32mf2(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, const float *base, ptrdiff_t bstride, size_t vl) { - return vlsseg3e32_v_f32mf2(v0, v1, v2, base, bstride, vl); + return __riscv_vlsseg3e32_v_f32mf2(v0, v1, v2, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg3e32_v_f32m1( @@ -34,7 +34,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg3e32_v_f32m1(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, const float *base, ptrdiff_t bstride, size_t vl) { - return vlsseg3e32_v_f32m1(v0, v1, v2, base, bstride, vl); + return __riscv_vlsseg3e32_v_f32m1(v0, v1, v2, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg3e32_v_f32m2( @@ -49,7 +49,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg3e32_v_f32m2(vfloat32m2_t *v0, vfloat32m2_t *v1, vfloat32m2_t *v2, const float *base, ptrdiff_t bstride, size_t vl) { - return vlsseg3e32_v_f32m2(v0, v1, v2, base, bstride, vl); + return __riscv_vlsseg3e32_v_f32m2(v0, v1, v2, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg3e32_v_i32mf2( @@ -64,7 +64,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg3e32_v_i32mf2(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, const int32_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg3e32_v_i32mf2(v0, v1, v2, base, bstride, vl); + return __riscv_vlsseg3e32_v_i32mf2(v0, v1, v2, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg3e32_v_i32m1( @@ -79,7 +79,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg3e32_v_i32m1(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, const int32_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg3e32_v_i32m1(v0, v1, v2, base, bstride, vl); + return __riscv_vlsseg3e32_v_i32m1(v0, v1, v2, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg3e32_v_i32m2( @@ -94,7 +94,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg3e32_v_i32m2(vint32m2_t *v0, vint32m2_t *v1, vint32m2_t *v2, const int32_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg3e32_v_i32m2(v0, v1, v2, base, bstride, vl); + return __riscv_vlsseg3e32_v_i32m2(v0, v1, v2, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg3e32_v_u32mf2( @@ -109,7 +109,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg3e32_v_u32mf2(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, const uint32_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg3e32_v_u32mf2(v0, v1, v2, base, bstride, vl); + return __riscv_vlsseg3e32_v_u32mf2(v0, v1, v2, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg3e32_v_u32m1( @@ -124,7 +124,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg3e32_v_u32m1(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, const uint32_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg3e32_v_u32m1(v0, v1, v2, base, bstride, vl); + return __riscv_vlsseg3e32_v_u32m1(v0, v1, v2, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg3e32_v_u32m2( @@ -139,7 +139,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg3e32_v_u32m2(vuint32m2_t *v0, vuint32m2_t *v1, vuint32m2_t *v2, const uint32_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg3e32_v_u32m2(v0, v1, v2, base, bstride, vl); + return __riscv_vlsseg3e32_v_u32m2(v0, v1, v2, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg3e32_v_f32mf2_m( @@ -154,7 +154,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg3e32_v_f32mf2_m(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vbool64_t mask, const float *base, ptrdiff_t bstride, size_t vl) { - return vlsseg3e32_v_f32mf2_m(v0, v1, v2, mask, base, bstride, vl); + return __riscv_vlsseg3e32_v_f32mf2_m(v0, v1, v2, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg3e32_v_f32m1_m( @@ -169,7 +169,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg3e32_v_f32m1_m(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vbool32_t mask, const float *base, ptrdiff_t bstride, size_t vl) { - return vlsseg3e32_v_f32m1_m(v0, v1, v2, mask, base, bstride, vl); + return __riscv_vlsseg3e32_v_f32m1_m(v0, v1, v2, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg3e32_v_f32m2_m( @@ -184,7 +184,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg3e32_v_f32m2_m(vfloat32m2_t *v0, vfloat32m2_t *v1, vfloat32m2_t *v2, vbool16_t mask, const float *base, ptrdiff_t bstride, size_t vl) { - return vlsseg3e32_v_f32m2_m(v0, v1, v2, mask, base, bstride, vl); + return __riscv_vlsseg3e32_v_f32m2_m(v0, v1, v2, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg3e32_v_i32mf2_m( @@ -199,7 +199,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg3e32_v_i32mf2_m(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vbool64_t mask, const int32_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg3e32_v_i32mf2_m(v0, v1, v2, mask, base, bstride, vl); + return __riscv_vlsseg3e32_v_i32mf2_m(v0, v1, v2, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg3e32_v_i32m1_m( @@ -214,7 +214,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg3e32_v_i32m1_m(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vbool32_t mask, const int32_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg3e32_v_i32m1_m(v0, v1, v2, mask, base, bstride, vl); + return __riscv_vlsseg3e32_v_i32m1_m(v0, v1, v2, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg3e32_v_i32m2_m( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg3e32_v_i32m2_m(vint32m2_t *v0, vint32m2_t *v1, vint32m2_t *v2, vbool16_t mask, const int32_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg3e32_v_i32m2_m(v0, v1, v2, mask, base, bstride, vl); + return __riscv_vlsseg3e32_v_i32m2_m(v0, v1, v2, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg3e32_v_u32mf2_m( @@ -244,7 +244,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg3e32_v_u32mf2_m(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vbool64_t mask, const uint32_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg3e32_v_u32mf2_m(v0, v1, v2, mask, base, bstride, vl); + return __riscv_vlsseg3e32_v_u32mf2_m(v0, v1, v2, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg3e32_v_u32m1_m( @@ -259,7 +259,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg3e32_v_u32m1_m(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vbool32_t mask, const uint32_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg3e32_v_u32m1_m(v0, v1, v2, mask, base, bstride, vl); + return __riscv_vlsseg3e32_v_u32m1_m(v0, v1, v2, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg3e32_v_u32m2_m( @@ -274,6 +274,6 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg3e32_v_u32m2_m(vuint32m2_t *v0, vuint32m2_t *v1, vuint32m2_t *v2, vbool16_t mask, const uint32_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg3e32_v_u32m2_m(v0, v1, v2, mask, base, bstride, vl); + return __riscv_vlsseg3e32_v_u32m2_m(v0, v1, v2, mask, base, bstride, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg3e64.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg3e64.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg3e64.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg3e64.c @@ -19,7 +19,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg3e64_v_f64m1(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, const double *base, ptrdiff_t bstride, size_t vl) { - return vlsseg3e64_v_f64m1(v0, v1, v2, base, bstride, vl); + return __riscv_vlsseg3e64_v_f64m1(v0, v1, v2, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg3e64_v_f64m2( @@ -34,7 +34,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg3e64_v_f64m2(vfloat64m2_t *v0, vfloat64m2_t *v1, vfloat64m2_t *v2, const double *base, ptrdiff_t bstride, size_t vl) { - return vlsseg3e64_v_f64m2(v0, v1, v2, base, bstride, vl); + return __riscv_vlsseg3e64_v_f64m2(v0, v1, v2, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg3e64_v_i64m1( @@ -49,7 +49,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg3e64_v_i64m1(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, const int64_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg3e64_v_i64m1(v0, v1, v2, base, bstride, vl); + return __riscv_vlsseg3e64_v_i64m1(v0, v1, v2, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg3e64_v_i64m2( @@ -64,7 +64,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg3e64_v_i64m2(vint64m2_t *v0, vint64m2_t *v1, vint64m2_t *v2, const int64_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg3e64_v_i64m2(v0, v1, v2, base, bstride, vl); + return __riscv_vlsseg3e64_v_i64m2(v0, v1, v2, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg3e64_v_u64m1( @@ -79,7 +79,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg3e64_v_u64m1(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, const uint64_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg3e64_v_u64m1(v0, v1, v2, base, bstride, vl); + return __riscv_vlsseg3e64_v_u64m1(v0, v1, v2, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg3e64_v_u64m2( @@ -94,7 +94,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg3e64_v_u64m2(vuint64m2_t *v0, vuint64m2_t *v1, vuint64m2_t *v2, const uint64_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg3e64_v_u64m2(v0, v1, v2, base, bstride, vl); + return __riscv_vlsseg3e64_v_u64m2(v0, v1, v2, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg3e64_v_f64m1_m( @@ -109,7 +109,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg3e64_v_f64m1_m(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vbool64_t mask, const double *base, ptrdiff_t bstride, size_t vl) { - return vlsseg3e64_v_f64m1_m(v0, v1, v2, mask, base, bstride, vl); + return __riscv_vlsseg3e64_v_f64m1_m(v0, v1, v2, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg3e64_v_f64m2_m( @@ -124,7 +124,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg3e64_v_f64m2_m(vfloat64m2_t *v0, vfloat64m2_t *v1, vfloat64m2_t *v2, vbool32_t mask, const double *base, ptrdiff_t bstride, size_t vl) { - return vlsseg3e64_v_f64m2_m(v0, v1, v2, mask, base, bstride, vl); + return __riscv_vlsseg3e64_v_f64m2_m(v0, v1, v2, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg3e64_v_i64m1_m( @@ -139,7 +139,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg3e64_v_i64m1_m(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vbool64_t mask, const int64_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg3e64_v_i64m1_m(v0, v1, v2, mask, base, bstride, vl); + return __riscv_vlsseg3e64_v_i64m1_m(v0, v1, v2, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg3e64_v_i64m2_m( @@ -154,7 +154,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg3e64_v_i64m2_m(vint64m2_t *v0, vint64m2_t *v1, vint64m2_t *v2, vbool32_t mask, const int64_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg3e64_v_i64m2_m(v0, v1, v2, mask, base, bstride, vl); + return __riscv_vlsseg3e64_v_i64m2_m(v0, v1, v2, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg3e64_v_u64m1_m( @@ -169,7 +169,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg3e64_v_u64m1_m(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vbool64_t mask, const uint64_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg3e64_v_u64m1_m(v0, v1, v2, mask, base, bstride, vl); + return __riscv_vlsseg3e64_v_u64m1_m(v0, v1, v2, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg3e64_v_u64m2_m( @@ -184,6 +184,6 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg3e64_v_u64m2_m(vuint64m2_t *v0, vuint64m2_t *v1, vuint64m2_t *v2, vbool32_t mask, const uint64_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg3e64_v_u64m2_m(v0, v1, v2, mask, base, bstride, vl); + return __riscv_vlsseg3e64_v_u64m2_m(v0, v1, v2, mask, base, bstride, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg3e8.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg3e8.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg3e8.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg3e8.c @@ -18,7 +18,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg3e8_v_i8mf8(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, const int8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg3e8_v_i8mf8(v0, v1, v2, base, bstride, vl); + return __riscv_vlsseg3e8_v_i8mf8(v0, v1, v2, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg3e8_v_i8mf4( @@ -33,7 +33,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg3e8_v_i8mf4(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, const int8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg3e8_v_i8mf4(v0, v1, v2, base, bstride, vl); + return __riscv_vlsseg3e8_v_i8mf4(v0, v1, v2, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg3e8_v_i8mf2( @@ -48,7 +48,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg3e8_v_i8mf2(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, const int8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg3e8_v_i8mf2(v0, v1, v2, base, bstride, vl); + return __riscv_vlsseg3e8_v_i8mf2(v0, v1, v2, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg3e8_v_i8m1( @@ -63,7 +63,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg3e8_v_i8m1(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, const int8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg3e8_v_i8m1(v0, v1, v2, base, bstride, vl); + return __riscv_vlsseg3e8_v_i8m1(v0, v1, v2, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg3e8_v_i8m2( @@ -78,7 +78,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg3e8_v_i8m2(vint8m2_t *v0, vint8m2_t *v1, vint8m2_t *v2, const int8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg3e8_v_i8m2(v0, v1, v2, base, bstride, vl); + return __riscv_vlsseg3e8_v_i8m2(v0, v1, v2, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg3e8_v_u8mf8( @@ -93,7 +93,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg3e8_v_u8mf8(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, const uint8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg3e8_v_u8mf8(v0, v1, v2, base, bstride, vl); + return __riscv_vlsseg3e8_v_u8mf8(v0, v1, v2, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg3e8_v_u8mf4( @@ -108,7 +108,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg3e8_v_u8mf4(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, const uint8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg3e8_v_u8mf4(v0, v1, v2, base, bstride, vl); + return __riscv_vlsseg3e8_v_u8mf4(v0, v1, v2, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg3e8_v_u8mf2( @@ -123,7 +123,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg3e8_v_u8mf2(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, const uint8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg3e8_v_u8mf2(v0, v1, v2, base, bstride, vl); + return __riscv_vlsseg3e8_v_u8mf2(v0, v1, v2, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg3e8_v_u8m1( @@ -138,7 +138,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg3e8_v_u8m1(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, const uint8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg3e8_v_u8m1(v0, v1, v2, base, bstride, vl); + return __riscv_vlsseg3e8_v_u8m1(v0, v1, v2, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg3e8_v_u8m2( @@ -153,7 +153,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg3e8_v_u8m2(vuint8m2_t *v0, vuint8m2_t *v1, vuint8m2_t *v2, const uint8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg3e8_v_u8m2(v0, v1, v2, base, bstride, vl); + return __riscv_vlsseg3e8_v_u8m2(v0, v1, v2, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg3e8_v_i8mf8_m( @@ -168,7 +168,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg3e8_v_i8mf8_m(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vbool64_t mask, const int8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg3e8_v_i8mf8_m(v0, v1, v2, mask, base, bstride, vl); + return __riscv_vlsseg3e8_v_i8mf8_m(v0, v1, v2, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg3e8_v_i8mf4_m( @@ -183,7 +183,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg3e8_v_i8mf4_m(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vbool32_t mask, const int8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg3e8_v_i8mf4_m(v0, v1, v2, mask, base, bstride, vl); + return __riscv_vlsseg3e8_v_i8mf4_m(v0, v1, v2, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg3e8_v_i8mf2_m( @@ -198,7 +198,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg3e8_v_i8mf2_m(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vbool16_t mask, const int8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg3e8_v_i8mf2_m(v0, v1, v2, mask, base, bstride, vl); + return __riscv_vlsseg3e8_v_i8mf2_m(v0, v1, v2, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg3e8_v_i8m1_m( @@ -213,7 +213,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg3e8_v_i8m1_m(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vbool8_t mask, const int8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg3e8_v_i8m1_m(v0, v1, v2, mask, base, bstride, vl); + return __riscv_vlsseg3e8_v_i8m1_m(v0, v1, v2, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg3e8_v_i8m2_m( @@ -228,7 +228,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg3e8_v_i8m2_m(vint8m2_t *v0, vint8m2_t *v1, vint8m2_t *v2, vbool4_t mask, const int8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg3e8_v_i8m2_m(v0, v1, v2, mask, base, bstride, vl); + return __riscv_vlsseg3e8_v_i8m2_m(v0, v1, v2, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg3e8_v_u8mf8_m( @@ -243,7 +243,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg3e8_v_u8mf8_m(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vbool64_t mask, const uint8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg3e8_v_u8mf8_m(v0, v1, v2, mask, base, bstride, vl); + return __riscv_vlsseg3e8_v_u8mf8_m(v0, v1, v2, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg3e8_v_u8mf4_m( @@ -258,7 +258,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg3e8_v_u8mf4_m(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vbool32_t mask, const uint8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg3e8_v_u8mf4_m(v0, v1, v2, mask, base, bstride, vl); + return __riscv_vlsseg3e8_v_u8mf4_m(v0, v1, v2, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg3e8_v_u8mf2_m( @@ -273,7 +273,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg3e8_v_u8mf2_m(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vbool16_t mask, const uint8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg3e8_v_u8mf2_m(v0, v1, v2, mask, base, bstride, vl); + return __riscv_vlsseg3e8_v_u8mf2_m(v0, v1, v2, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg3e8_v_u8m1_m( @@ -288,7 +288,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg3e8_v_u8m1_m(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vbool8_t mask, const uint8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg3e8_v_u8m1_m(v0, v1, v2, mask, base, bstride, vl); + return __riscv_vlsseg3e8_v_u8m1_m(v0, v1, v2, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg3e8_v_u8m2_m( @@ -303,6 +303,6 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg3e8_v_u8m2_m(vuint8m2_t *v0, vuint8m2_t *v1, vuint8m2_t *v2, vbool4_t mask, const uint8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg3e8_v_u8m2_m(v0, v1, v2, mask, base, bstride, vl); + return __riscv_vlsseg3e8_v_u8m2_m(v0, v1, v2, mask, base, bstride, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg4e16.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg4e16.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg4e16.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg4e16.c @@ -21,7 +21,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg4e16_v_f16mf4(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vfloat16mf4_t *v3, const _Float16 *base, ptrdiff_t bstride, size_t vl) { - return vlsseg4e16_v_f16mf4(v0, v1, v2, v3, base, bstride, vl); + return __riscv_vlsseg4e16_v_f16mf4(v0, v1, v2, v3, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg4e16_v_f16mf2( @@ -38,7 +38,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg4e16_v_f16mf2(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vfloat16mf2_t *v3, const _Float16 *base, ptrdiff_t bstride, size_t vl) { - return vlsseg4e16_v_f16mf2(v0, v1, v2, v3, base, bstride, vl); + return __riscv_vlsseg4e16_v_f16mf2(v0, v1, v2, v3, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg4e16_v_f16m1( @@ -55,7 +55,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg4e16_v_f16m1(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vfloat16m1_t *v3, const _Float16 *base, ptrdiff_t bstride, size_t vl) { - return vlsseg4e16_v_f16m1(v0, v1, v2, v3, base, bstride, vl); + return __riscv_vlsseg4e16_v_f16m1(v0, v1, v2, v3, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg4e16_v_f16m2( @@ -72,7 +72,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg4e16_v_f16m2(vfloat16m2_t *v0, vfloat16m2_t *v1, vfloat16m2_t *v2, vfloat16m2_t *v3, const _Float16 *base, ptrdiff_t bstride, size_t vl) { - return vlsseg4e16_v_f16m2(v0, v1, v2, v3, base, bstride, vl); + return __riscv_vlsseg4e16_v_f16m2(v0, v1, v2, v3, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg4e16_v_i16mf4( @@ -89,7 +89,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg4e16_v_i16mf4(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vint16mf4_t *v3, const int16_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg4e16_v_i16mf4(v0, v1, v2, v3, base, bstride, vl); + return __riscv_vlsseg4e16_v_i16mf4(v0, v1, v2, v3, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg4e16_v_i16mf2( @@ -106,7 +106,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg4e16_v_i16mf2(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vint16mf2_t *v3, const int16_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg4e16_v_i16mf2(v0, v1, v2, v3, base, bstride, vl); + return __riscv_vlsseg4e16_v_i16mf2(v0, v1, v2, v3, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg4e16_v_i16m1( @@ -123,7 +123,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg4e16_v_i16m1(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vint16m1_t *v3, const int16_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg4e16_v_i16m1(v0, v1, v2, v3, base, bstride, vl); + return __riscv_vlsseg4e16_v_i16m1(v0, v1, v2, v3, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg4e16_v_i16m2( @@ -140,7 +140,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg4e16_v_i16m2(vint16m2_t *v0, vint16m2_t *v1, vint16m2_t *v2, vint16m2_t *v3, const int16_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg4e16_v_i16m2(v0, v1, v2, v3, base, bstride, vl); + return __riscv_vlsseg4e16_v_i16m2(v0, v1, v2, v3, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg4e16_v_u16mf4( @@ -157,7 +157,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg4e16_v_u16mf4(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vuint16mf4_t *v3, const uint16_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg4e16_v_u16mf4(v0, v1, v2, v3, base, bstride, vl); + return __riscv_vlsseg4e16_v_u16mf4(v0, v1, v2, v3, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg4e16_v_u16mf2( @@ -174,7 +174,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg4e16_v_u16mf2(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vuint16mf2_t *v3, const uint16_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg4e16_v_u16mf2(v0, v1, v2, v3, base, bstride, vl); + return __riscv_vlsseg4e16_v_u16mf2(v0, v1, v2, v3, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg4e16_v_u16m1( @@ -191,7 +191,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg4e16_v_u16m1(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vuint16m1_t *v3, const uint16_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg4e16_v_u16m1(v0, v1, v2, v3, base, bstride, vl); + return __riscv_vlsseg4e16_v_u16m1(v0, v1, v2, v3, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg4e16_v_u16m2( @@ -208,7 +208,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg4e16_v_u16m2(vuint16m2_t *v0, vuint16m2_t *v1, vuint16m2_t *v2, vuint16m2_t *v3, const uint16_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg4e16_v_u16m2(v0, v1, v2, v3, base, bstride, vl); + return __riscv_vlsseg4e16_v_u16m2(v0, v1, v2, v3, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg4e16_v_f16mf4_m( @@ -225,7 +225,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg4e16_v_f16mf4_m(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vfloat16mf4_t *v3, vbool64_t mask, const _Float16 *base, ptrdiff_t bstride, size_t vl) { - return vlsseg4e16_v_f16mf4_m(v0, v1, v2, v3, mask, base, bstride, vl); + return __riscv_vlsseg4e16_v_f16mf4_m(v0, v1, v2, v3, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg4e16_v_f16mf2_m( @@ -242,7 +242,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg4e16_v_f16mf2_m(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vfloat16mf2_t *v3, vbool32_t mask, const _Float16 *base, ptrdiff_t bstride, size_t vl) { - return vlsseg4e16_v_f16mf2_m(v0, v1, v2, v3, mask, base, bstride, vl); + return __riscv_vlsseg4e16_v_f16mf2_m(v0, v1, v2, v3, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg4e16_v_f16m1_m( @@ -259,7 +259,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg4e16_v_f16m1_m(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vfloat16m1_t *v3, vbool16_t mask, const _Float16 *base, ptrdiff_t bstride, size_t vl) { - return vlsseg4e16_v_f16m1_m(v0, v1, v2, v3, mask, base, bstride, vl); + return __riscv_vlsseg4e16_v_f16m1_m(v0, v1, v2, v3, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg4e16_v_f16m2_m( @@ -276,7 +276,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg4e16_v_f16m2_m(vfloat16m2_t *v0, vfloat16m2_t *v1, vfloat16m2_t *v2, vfloat16m2_t *v3, vbool8_t mask, const _Float16 *base, ptrdiff_t bstride, size_t vl) { - return vlsseg4e16_v_f16m2_m(v0, v1, v2, v3, mask, base, bstride, vl); + return __riscv_vlsseg4e16_v_f16m2_m(v0, v1, v2, v3, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg4e16_v_i16mf4_m( @@ -293,7 +293,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg4e16_v_i16mf4_m(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vint16mf4_t *v3, vbool64_t mask, const int16_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg4e16_v_i16mf4_m(v0, v1, v2, v3, mask, base, bstride, vl); + return __riscv_vlsseg4e16_v_i16mf4_m(v0, v1, v2, v3, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg4e16_v_i16mf2_m( @@ -310,7 +310,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg4e16_v_i16mf2_m(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vint16mf2_t *v3, vbool32_t mask, const int16_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg4e16_v_i16mf2_m(v0, v1, v2, v3, mask, base, bstride, vl); + return __riscv_vlsseg4e16_v_i16mf2_m(v0, v1, v2, v3, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg4e16_v_i16m1_m( @@ -327,7 +327,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg4e16_v_i16m1_m(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vint16m1_t *v3, vbool16_t mask, const int16_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg4e16_v_i16m1_m(v0, v1, v2, v3, mask, base, bstride, vl); + return __riscv_vlsseg4e16_v_i16m1_m(v0, v1, v2, v3, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg4e16_v_i16m2_m( @@ -344,7 +344,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg4e16_v_i16m2_m(vint16m2_t *v0, vint16m2_t *v1, vint16m2_t *v2, vint16m2_t *v3, vbool8_t mask, const int16_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg4e16_v_i16m2_m(v0, v1, v2, v3, mask, base, bstride, vl); + return __riscv_vlsseg4e16_v_i16m2_m(v0, v1, v2, v3, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg4e16_v_u16mf4_m( @@ -361,7 +361,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg4e16_v_u16mf4_m(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vuint16mf4_t *v3, vbool64_t mask, const uint16_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg4e16_v_u16mf4_m(v0, v1, v2, v3, mask, base, bstride, vl); + return __riscv_vlsseg4e16_v_u16mf4_m(v0, v1, v2, v3, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg4e16_v_u16mf2_m( @@ -378,7 +378,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg4e16_v_u16mf2_m(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vuint16mf2_t *v3, vbool32_t mask, const uint16_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg4e16_v_u16mf2_m(v0, v1, v2, v3, mask, base, bstride, vl); + return __riscv_vlsseg4e16_v_u16mf2_m(v0, v1, v2, v3, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg4e16_v_u16m1_m( @@ -395,7 +395,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg4e16_v_u16m1_m(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vuint16m1_t *v3, vbool16_t mask, const uint16_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg4e16_v_u16m1_m(v0, v1, v2, v3, mask, base, bstride, vl); + return __riscv_vlsseg4e16_v_u16m1_m(v0, v1, v2, v3, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg4e16_v_u16m2_m( @@ -412,6 +412,6 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg4e16_v_u16m2_m(vuint16m2_t *v0, vuint16m2_t *v1, vuint16m2_t *v2, vuint16m2_t *v3, vbool8_t mask, const uint16_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg4e16_v_u16m2_m(v0, v1, v2, v3, mask, base, bstride, vl); + return __riscv_vlsseg4e16_v_u16m2_m(v0, v1, v2, v3, mask, base, bstride, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg4e32.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg4e32.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg4e32.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg4e32.c @@ -21,7 +21,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg4e32_v_f32mf2(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vfloat32mf2_t *v3, const float *base, ptrdiff_t bstride, size_t vl) { - return vlsseg4e32_v_f32mf2(v0, v1, v2, v3, base, bstride, vl); + return __riscv_vlsseg4e32_v_f32mf2(v0, v1, v2, v3, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg4e32_v_f32m1( @@ -38,7 +38,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg4e32_v_f32m1(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vfloat32m1_t *v3, const float *base, ptrdiff_t bstride, size_t vl) { - return vlsseg4e32_v_f32m1(v0, v1, v2, v3, base, bstride, vl); + return __riscv_vlsseg4e32_v_f32m1(v0, v1, v2, v3, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg4e32_v_f32m2( @@ -55,7 +55,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg4e32_v_f32m2(vfloat32m2_t *v0, vfloat32m2_t *v1, vfloat32m2_t *v2, vfloat32m2_t *v3, const float *base, ptrdiff_t bstride, size_t vl) { - return vlsseg4e32_v_f32m2(v0, v1, v2, v3, base, bstride, vl); + return __riscv_vlsseg4e32_v_f32m2(v0, v1, v2, v3, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg4e32_v_i32mf2( @@ -72,7 +72,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg4e32_v_i32mf2(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vint32mf2_t *v3, const int32_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg4e32_v_i32mf2(v0, v1, v2, v3, base, bstride, vl); + return __riscv_vlsseg4e32_v_i32mf2(v0, v1, v2, v3, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg4e32_v_i32m1( @@ -89,7 +89,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg4e32_v_i32m1(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vint32m1_t *v3, const int32_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg4e32_v_i32m1(v0, v1, v2, v3, base, bstride, vl); + return __riscv_vlsseg4e32_v_i32m1(v0, v1, v2, v3, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg4e32_v_i32m2( @@ -106,7 +106,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg4e32_v_i32m2(vint32m2_t *v0, vint32m2_t *v1, vint32m2_t *v2, vint32m2_t *v3, const int32_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg4e32_v_i32m2(v0, v1, v2, v3, base, bstride, vl); + return __riscv_vlsseg4e32_v_i32m2(v0, v1, v2, v3, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg4e32_v_u32mf2( @@ -123,7 +123,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg4e32_v_u32mf2(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vuint32mf2_t *v3, const uint32_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg4e32_v_u32mf2(v0, v1, v2, v3, base, bstride, vl); + return __riscv_vlsseg4e32_v_u32mf2(v0, v1, v2, v3, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg4e32_v_u32m1( @@ -140,7 +140,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg4e32_v_u32m1(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vuint32m1_t *v3, const uint32_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg4e32_v_u32m1(v0, v1, v2, v3, base, bstride, vl); + return __riscv_vlsseg4e32_v_u32m1(v0, v1, v2, v3, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg4e32_v_u32m2( @@ -157,7 +157,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg4e32_v_u32m2(vuint32m2_t *v0, vuint32m2_t *v1, vuint32m2_t *v2, vuint32m2_t *v3, const uint32_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg4e32_v_u32m2(v0, v1, v2, v3, base, bstride, vl); + return __riscv_vlsseg4e32_v_u32m2(v0, v1, v2, v3, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg4e32_v_f32mf2_m( @@ -174,7 +174,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg4e32_v_f32mf2_m(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vfloat32mf2_t *v3, vbool64_t mask, const float *base, ptrdiff_t bstride, size_t vl) { - return vlsseg4e32_v_f32mf2_m(v0, v1, v2, v3, mask, base, bstride, vl); + return __riscv_vlsseg4e32_v_f32mf2_m(v0, v1, v2, v3, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg4e32_v_f32m1_m( @@ -191,7 +191,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg4e32_v_f32m1_m(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vfloat32m1_t *v3, vbool32_t mask, const float *base, ptrdiff_t bstride, size_t vl) { - return vlsseg4e32_v_f32m1_m(v0, v1, v2, v3, mask, base, bstride, vl); + return __riscv_vlsseg4e32_v_f32m1_m(v0, v1, v2, v3, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg4e32_v_f32m2_m( @@ -208,7 +208,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg4e32_v_f32m2_m(vfloat32m2_t *v0, vfloat32m2_t *v1, vfloat32m2_t *v2, vfloat32m2_t *v3, vbool16_t mask, const float *base, ptrdiff_t bstride, size_t vl) { - return vlsseg4e32_v_f32m2_m(v0, v1, v2, v3, mask, base, bstride, vl); + return __riscv_vlsseg4e32_v_f32m2_m(v0, v1, v2, v3, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg4e32_v_i32mf2_m( @@ -225,7 +225,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg4e32_v_i32mf2_m(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vint32mf2_t *v3, vbool64_t mask, const int32_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg4e32_v_i32mf2_m(v0, v1, v2, v3, mask, base, bstride, vl); + return __riscv_vlsseg4e32_v_i32mf2_m(v0, v1, v2, v3, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg4e32_v_i32m1_m( @@ -242,7 +242,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg4e32_v_i32m1_m(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vint32m1_t *v3, vbool32_t mask, const int32_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg4e32_v_i32m1_m(v0, v1, v2, v3, mask, base, bstride, vl); + return __riscv_vlsseg4e32_v_i32m1_m(v0, v1, v2, v3, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg4e32_v_i32m2_m( @@ -259,7 +259,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg4e32_v_i32m2_m(vint32m2_t *v0, vint32m2_t *v1, vint32m2_t *v2, vint32m2_t *v3, vbool16_t mask, const int32_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg4e32_v_i32m2_m(v0, v1, v2, v3, mask, base, bstride, vl); + return __riscv_vlsseg4e32_v_i32m2_m(v0, v1, v2, v3, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg4e32_v_u32mf2_m( @@ -276,7 +276,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg4e32_v_u32mf2_m(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vuint32mf2_t *v3, vbool64_t mask, const uint32_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg4e32_v_u32mf2_m(v0, v1, v2, v3, mask, base, bstride, vl); + return __riscv_vlsseg4e32_v_u32mf2_m(v0, v1, v2, v3, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg4e32_v_u32m1_m( @@ -293,7 +293,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg4e32_v_u32m1_m(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vuint32m1_t *v3, vbool32_t mask, const uint32_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg4e32_v_u32m1_m(v0, v1, v2, v3, mask, base, bstride, vl); + return __riscv_vlsseg4e32_v_u32m1_m(v0, v1, v2, v3, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg4e32_v_u32m2_m( @@ -310,6 +310,6 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg4e32_v_u32m2_m(vuint32m2_t *v0, vuint32m2_t *v1, vuint32m2_t *v2, vuint32m2_t *v3, vbool16_t mask, const uint32_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg4e32_v_u32m2_m(v0, v1, v2, v3, mask, base, bstride, vl); + return __riscv_vlsseg4e32_v_u32m2_m(v0, v1, v2, v3, mask, base, bstride, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg4e64.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg4e64.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg4e64.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg4e64.c @@ -21,7 +21,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg4e64_v_f64m1(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vfloat64m1_t *v3, const double *base, ptrdiff_t bstride, size_t vl) { - return vlsseg4e64_v_f64m1(v0, v1, v2, v3, base, bstride, vl); + return __riscv_vlsseg4e64_v_f64m1(v0, v1, v2, v3, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg4e64_v_f64m2( @@ -38,7 +38,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg4e64_v_f64m2(vfloat64m2_t *v0, vfloat64m2_t *v1, vfloat64m2_t *v2, vfloat64m2_t *v3, const double *base, ptrdiff_t bstride, size_t vl) { - return vlsseg4e64_v_f64m2(v0, v1, v2, v3, base, bstride, vl); + return __riscv_vlsseg4e64_v_f64m2(v0, v1, v2, v3, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg4e64_v_i64m1( @@ -55,7 +55,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg4e64_v_i64m1(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vint64m1_t *v3, const int64_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg4e64_v_i64m1(v0, v1, v2, v3, base, bstride, vl); + return __riscv_vlsseg4e64_v_i64m1(v0, v1, v2, v3, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg4e64_v_i64m2( @@ -72,7 +72,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg4e64_v_i64m2(vint64m2_t *v0, vint64m2_t *v1, vint64m2_t *v2, vint64m2_t *v3, const int64_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg4e64_v_i64m2(v0, v1, v2, v3, base, bstride, vl); + return __riscv_vlsseg4e64_v_i64m2(v0, v1, v2, v3, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg4e64_v_u64m1( @@ -89,7 +89,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg4e64_v_u64m1(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vuint64m1_t *v3, const uint64_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg4e64_v_u64m1(v0, v1, v2, v3, base, bstride, vl); + return __riscv_vlsseg4e64_v_u64m1(v0, v1, v2, v3, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg4e64_v_u64m2( @@ -106,7 +106,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg4e64_v_u64m2(vuint64m2_t *v0, vuint64m2_t *v1, vuint64m2_t *v2, vuint64m2_t *v3, const uint64_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg4e64_v_u64m2(v0, v1, v2, v3, base, bstride, vl); + return __riscv_vlsseg4e64_v_u64m2(v0, v1, v2, v3, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg4e64_v_f64m1_m( @@ -123,7 +123,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg4e64_v_f64m1_m(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vfloat64m1_t *v3, vbool64_t mask, const double *base, ptrdiff_t bstride, size_t vl) { - return vlsseg4e64_v_f64m1_m(v0, v1, v2, v3, mask, base, bstride, vl); + return __riscv_vlsseg4e64_v_f64m1_m(v0, v1, v2, v3, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg4e64_v_f64m2_m( @@ -140,7 +140,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg4e64_v_f64m2_m(vfloat64m2_t *v0, vfloat64m2_t *v1, vfloat64m2_t *v2, vfloat64m2_t *v3, vbool32_t mask, const double *base, ptrdiff_t bstride, size_t vl) { - return vlsseg4e64_v_f64m2_m(v0, v1, v2, v3, mask, base, bstride, vl); + return __riscv_vlsseg4e64_v_f64m2_m(v0, v1, v2, v3, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg4e64_v_i64m1_m( @@ -157,7 +157,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg4e64_v_i64m1_m(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vint64m1_t *v3, vbool64_t mask, const int64_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg4e64_v_i64m1_m(v0, v1, v2, v3, mask, base, bstride, vl); + return __riscv_vlsseg4e64_v_i64m1_m(v0, v1, v2, v3, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg4e64_v_i64m2_m( @@ -174,7 +174,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg4e64_v_i64m2_m(vint64m2_t *v0, vint64m2_t *v1, vint64m2_t *v2, vint64m2_t *v3, vbool32_t mask, const int64_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg4e64_v_i64m2_m(v0, v1, v2, v3, mask, base, bstride, vl); + return __riscv_vlsseg4e64_v_i64m2_m(v0, v1, v2, v3, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg4e64_v_u64m1_m( @@ -191,7 +191,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg4e64_v_u64m1_m(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vuint64m1_t *v3, vbool64_t mask, const uint64_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg4e64_v_u64m1_m(v0, v1, v2, v3, mask, base, bstride, vl); + return __riscv_vlsseg4e64_v_u64m1_m(v0, v1, v2, v3, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg4e64_v_u64m2_m( @@ -208,6 +208,6 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg4e64_v_u64m2_m(vuint64m2_t *v0, vuint64m2_t *v1, vuint64m2_t *v2, vuint64m2_t *v3, vbool32_t mask, const uint64_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg4e64_v_u64m2_m(v0, v1, v2, v3, mask, base, bstride, vl); + return __riscv_vlsseg4e64_v_u64m2_m(v0, v1, v2, v3, mask, base, bstride, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg4e8.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg4e8.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg4e8.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg4e8.c @@ -20,7 +20,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg4e8_v_i8mf8(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vint8mf8_t *v3, const int8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg4e8_v_i8mf8(v0, v1, v2, v3, base, bstride, vl); + return __riscv_vlsseg4e8_v_i8mf8(v0, v1, v2, v3, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg4e8_v_i8mf4( @@ -37,7 +37,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg4e8_v_i8mf4(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vint8mf4_t *v3, const int8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg4e8_v_i8mf4(v0, v1, v2, v3, base, bstride, vl); + return __riscv_vlsseg4e8_v_i8mf4(v0, v1, v2, v3, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg4e8_v_i8mf2( @@ -54,7 +54,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg4e8_v_i8mf2(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vint8mf2_t *v3, const int8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg4e8_v_i8mf2(v0, v1, v2, v3, base, bstride, vl); + return __riscv_vlsseg4e8_v_i8mf2(v0, v1, v2, v3, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg4e8_v_i8m1( @@ -71,7 +71,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg4e8_v_i8m1(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vint8m1_t *v3, const int8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg4e8_v_i8m1(v0, v1, v2, v3, base, bstride, vl); + return __riscv_vlsseg4e8_v_i8m1(v0, v1, v2, v3, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg4e8_v_i8m2( @@ -88,7 +88,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg4e8_v_i8m2(vint8m2_t *v0, vint8m2_t *v1, vint8m2_t *v2, vint8m2_t *v3, const int8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg4e8_v_i8m2(v0, v1, v2, v3, base, bstride, vl); + return __riscv_vlsseg4e8_v_i8m2(v0, v1, v2, v3, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg4e8_v_u8mf8( @@ -105,7 +105,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg4e8_v_u8mf8(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vuint8mf8_t *v3, const uint8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg4e8_v_u8mf8(v0, v1, v2, v3, base, bstride, vl); + return __riscv_vlsseg4e8_v_u8mf8(v0, v1, v2, v3, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg4e8_v_u8mf4( @@ -122,7 +122,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg4e8_v_u8mf4(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vuint8mf4_t *v3, const uint8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg4e8_v_u8mf4(v0, v1, v2, v3, base, bstride, vl); + return __riscv_vlsseg4e8_v_u8mf4(v0, v1, v2, v3, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg4e8_v_u8mf2( @@ -139,7 +139,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg4e8_v_u8mf2(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vuint8mf2_t *v3, const uint8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg4e8_v_u8mf2(v0, v1, v2, v3, base, bstride, vl); + return __riscv_vlsseg4e8_v_u8mf2(v0, v1, v2, v3, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg4e8_v_u8m1( @@ -156,7 +156,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg4e8_v_u8m1(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vuint8m1_t *v3, const uint8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg4e8_v_u8m1(v0, v1, v2, v3, base, bstride, vl); + return __riscv_vlsseg4e8_v_u8m1(v0, v1, v2, v3, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg4e8_v_u8m2( @@ -173,7 +173,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg4e8_v_u8m2(vuint8m2_t *v0, vuint8m2_t *v1, vuint8m2_t *v2, vuint8m2_t *v3, const uint8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg4e8_v_u8m2(v0, v1, v2, v3, base, bstride, vl); + return __riscv_vlsseg4e8_v_u8m2(v0, v1, v2, v3, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg4e8_v_i8mf8_m( @@ -190,7 +190,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg4e8_v_i8mf8_m(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vint8mf8_t *v3, vbool64_t mask, const int8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg4e8_v_i8mf8_m(v0, v1, v2, v3, mask, base, bstride, vl); + return __riscv_vlsseg4e8_v_i8mf8_m(v0, v1, v2, v3, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg4e8_v_i8mf4_m( @@ -207,7 +207,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg4e8_v_i8mf4_m(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vint8mf4_t *v3, vbool32_t mask, const int8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg4e8_v_i8mf4_m(v0, v1, v2, v3, mask, base, bstride, vl); + return __riscv_vlsseg4e8_v_i8mf4_m(v0, v1, v2, v3, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg4e8_v_i8mf2_m( @@ -224,7 +224,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg4e8_v_i8mf2_m(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vint8mf2_t *v3, vbool16_t mask, const int8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg4e8_v_i8mf2_m(v0, v1, v2, v3, mask, base, bstride, vl); + return __riscv_vlsseg4e8_v_i8mf2_m(v0, v1, v2, v3, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg4e8_v_i8m1_m( @@ -241,7 +241,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg4e8_v_i8m1_m(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vint8m1_t *v3, vbool8_t mask, const int8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg4e8_v_i8m1_m(v0, v1, v2, v3, mask, base, bstride, vl); + return __riscv_vlsseg4e8_v_i8m1_m(v0, v1, v2, v3, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg4e8_v_i8m2_m( @@ -258,7 +258,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg4e8_v_i8m2_m(vint8m2_t *v0, vint8m2_t *v1, vint8m2_t *v2, vint8m2_t *v3, vbool4_t mask, const int8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg4e8_v_i8m2_m(v0, v1, v2, v3, mask, base, bstride, vl); + return __riscv_vlsseg4e8_v_i8m2_m(v0, v1, v2, v3, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg4e8_v_u8mf8_m( @@ -275,7 +275,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg4e8_v_u8mf8_m(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vuint8mf8_t *v3, vbool64_t mask, const uint8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg4e8_v_u8mf8_m(v0, v1, v2, v3, mask, base, bstride, vl); + return __riscv_vlsseg4e8_v_u8mf8_m(v0, v1, v2, v3, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg4e8_v_u8mf4_m( @@ -292,7 +292,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg4e8_v_u8mf4_m(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vuint8mf4_t *v3, vbool32_t mask, const uint8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg4e8_v_u8mf4_m(v0, v1, v2, v3, mask, base, bstride, vl); + return __riscv_vlsseg4e8_v_u8mf4_m(v0, v1, v2, v3, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg4e8_v_u8mf2_m( @@ -309,7 +309,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg4e8_v_u8mf2_m(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vuint8mf2_t *v3, vbool16_t mask, const uint8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg4e8_v_u8mf2_m(v0, v1, v2, v3, mask, base, bstride, vl); + return __riscv_vlsseg4e8_v_u8mf2_m(v0, v1, v2, v3, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg4e8_v_u8m1_m( @@ -326,7 +326,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg4e8_v_u8m1_m(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vuint8m1_t *v3, vbool8_t mask, const uint8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg4e8_v_u8m1_m(v0, v1, v2, v3, mask, base, bstride, vl); + return __riscv_vlsseg4e8_v_u8m1_m(v0, v1, v2, v3, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg4e8_v_u8m2_m( @@ -343,6 +343,6 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg4e8_v_u8m2_m(vuint8m2_t *v0, vuint8m2_t *v1, vuint8m2_t *v2, vuint8m2_t *v3, vbool4_t mask, const uint8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg4e8_v_u8m2_m(v0, v1, v2, v3, mask, base, bstride, vl); + return __riscv_vlsseg4e8_v_u8m2_m(v0, v1, v2, v3, mask, base, bstride, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg5e16.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg5e16.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg5e16.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg5e16.c @@ -23,7 +23,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg5e16_v_f16mf4(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vfloat16mf4_t *v3, vfloat16mf4_t *v4, const _Float16 *base, ptrdiff_t bstride, size_t vl) { - return vlsseg5e16_v_f16mf4(v0, v1, v2, v3, v4, base, bstride, vl); + return __riscv_vlsseg5e16_v_f16mf4(v0, v1, v2, v3, v4, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg5e16_v_f16mf2( @@ -42,7 +42,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg5e16_v_f16mf2(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vfloat16mf2_t *v3, vfloat16mf2_t *v4, const _Float16 *base, ptrdiff_t bstride, size_t vl) { - return vlsseg5e16_v_f16mf2(v0, v1, v2, v3, v4, base, bstride, vl); + return __riscv_vlsseg5e16_v_f16mf2(v0, v1, v2, v3, v4, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg5e16_v_f16m1( @@ -61,7 +61,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg5e16_v_f16m1(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vfloat16m1_t *v3, vfloat16m1_t *v4, const _Float16 *base, ptrdiff_t bstride, size_t vl) { - return vlsseg5e16_v_f16m1(v0, v1, v2, v3, v4, base, bstride, vl); + return __riscv_vlsseg5e16_v_f16m1(v0, v1, v2, v3, v4, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg5e16_v_i16mf4( @@ -80,7 +80,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg5e16_v_i16mf4(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vint16mf4_t *v3, vint16mf4_t *v4, const int16_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg5e16_v_i16mf4(v0, v1, v2, v3, v4, base, bstride, vl); + return __riscv_vlsseg5e16_v_i16mf4(v0, v1, v2, v3, v4, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg5e16_v_i16mf2( @@ -99,7 +99,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg5e16_v_i16mf2(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vint16mf2_t *v3, vint16mf2_t *v4, const int16_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg5e16_v_i16mf2(v0, v1, v2, v3, v4, base, bstride, vl); + return __riscv_vlsseg5e16_v_i16mf2(v0, v1, v2, v3, v4, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg5e16_v_i16m1( @@ -118,7 +118,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg5e16_v_i16m1(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vint16m1_t *v3, vint16m1_t *v4, const int16_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg5e16_v_i16m1(v0, v1, v2, v3, v4, base, bstride, vl); + return __riscv_vlsseg5e16_v_i16m1(v0, v1, v2, v3, v4, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg5e16_v_u16mf4( @@ -137,7 +137,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg5e16_v_u16mf4(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vuint16mf4_t *v3, vuint16mf4_t *v4, const uint16_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg5e16_v_u16mf4(v0, v1, v2, v3, v4, base, bstride, vl); + return __riscv_vlsseg5e16_v_u16mf4(v0, v1, v2, v3, v4, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg5e16_v_u16mf2( @@ -156,7 +156,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg5e16_v_u16mf2(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vuint16mf2_t *v3, vuint16mf2_t *v4, const uint16_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg5e16_v_u16mf2(v0, v1, v2, v3, v4, base, bstride, vl); + return __riscv_vlsseg5e16_v_u16mf2(v0, v1, v2, v3, v4, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg5e16_v_u16m1( @@ -175,7 +175,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg5e16_v_u16m1(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vuint16m1_t *v3, vuint16m1_t *v4, const uint16_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg5e16_v_u16m1(v0, v1, v2, v3, v4, base, bstride, vl); + return __riscv_vlsseg5e16_v_u16m1(v0, v1, v2, v3, v4, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg5e16_v_f16mf4_m( @@ -194,7 +194,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg5e16_v_f16mf4_m(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vfloat16mf4_t *v3, vfloat16mf4_t *v4, vbool64_t mask, const _Float16 *base, ptrdiff_t bstride, size_t vl) { - return vlsseg5e16_v_f16mf4_m(v0, v1, v2, v3, v4, mask, base, bstride, vl); + return __riscv_vlsseg5e16_v_f16mf4_m(v0, v1, v2, v3, v4, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg5e16_v_f16mf2_m( @@ -213,7 +213,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg5e16_v_f16mf2_m(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vfloat16mf2_t *v3, vfloat16mf2_t *v4, vbool32_t mask, const _Float16 *base, ptrdiff_t bstride, size_t vl) { - return vlsseg5e16_v_f16mf2_m(v0, v1, v2, v3, v4, mask, base, bstride, vl); + return __riscv_vlsseg5e16_v_f16mf2_m(v0, v1, v2, v3, v4, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg5e16_v_f16m1_m( @@ -232,7 +232,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg5e16_v_f16m1_m(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vfloat16m1_t *v3, vfloat16m1_t *v4, vbool16_t mask, const _Float16 *base, ptrdiff_t bstride, size_t vl) { - return vlsseg5e16_v_f16m1_m(v0, v1, v2, v3, v4, mask, base, bstride, vl); + return __riscv_vlsseg5e16_v_f16m1_m(v0, v1, v2, v3, v4, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg5e16_v_i16mf4_m( @@ -251,7 +251,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg5e16_v_i16mf4_m(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vint16mf4_t *v3, vint16mf4_t *v4, vbool64_t mask, const int16_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg5e16_v_i16mf4_m(v0, v1, v2, v3, v4, mask, base, bstride, vl); + return __riscv_vlsseg5e16_v_i16mf4_m(v0, v1, v2, v3, v4, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg5e16_v_i16mf2_m( @@ -270,7 +270,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg5e16_v_i16mf2_m(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vint16mf2_t *v3, vint16mf2_t *v4, vbool32_t mask, const int16_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg5e16_v_i16mf2_m(v0, v1, v2, v3, v4, mask, base, bstride, vl); + return __riscv_vlsseg5e16_v_i16mf2_m(v0, v1, v2, v3, v4, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg5e16_v_i16m1_m( @@ -289,7 +289,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg5e16_v_i16m1_m(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vint16m1_t *v3, vint16m1_t *v4, vbool16_t mask, const int16_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg5e16_v_i16m1_m(v0, v1, v2, v3, v4, mask, base, bstride, vl); + return __riscv_vlsseg5e16_v_i16m1_m(v0, v1, v2, v3, v4, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg5e16_v_u16mf4_m( @@ -308,7 +308,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg5e16_v_u16mf4_m(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vuint16mf4_t *v3, vuint16mf4_t *v4, vbool64_t mask, const uint16_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg5e16_v_u16mf4_m(v0, v1, v2, v3, v4, mask, base, bstride, vl); + return __riscv_vlsseg5e16_v_u16mf4_m(v0, v1, v2, v3, v4, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg5e16_v_u16mf2_m( @@ -327,7 +327,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg5e16_v_u16mf2_m(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vuint16mf2_t *v3, vuint16mf2_t *v4, vbool32_t mask, const uint16_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg5e16_v_u16mf2_m(v0, v1, v2, v3, v4, mask, base, bstride, vl); + return __riscv_vlsseg5e16_v_u16mf2_m(v0, v1, v2, v3, v4, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg5e16_v_u16m1_m( @@ -346,6 +346,6 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg5e16_v_u16m1_m(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vuint16m1_t *v3, vuint16m1_t *v4, vbool16_t mask, const uint16_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg5e16_v_u16m1_m(v0, v1, v2, v3, v4, mask, base, bstride, vl); + return __riscv_vlsseg5e16_v_u16m1_m(v0, v1, v2, v3, v4, mask, base, bstride, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg5e32.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg5e32.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg5e32.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg5e32.c @@ -23,7 +23,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg5e32_v_f32mf2(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vfloat32mf2_t *v3, vfloat32mf2_t *v4, const float *base, ptrdiff_t bstride, size_t vl) { - return vlsseg5e32_v_f32mf2(v0, v1, v2, v3, v4, base, bstride, vl); + return __riscv_vlsseg5e32_v_f32mf2(v0, v1, v2, v3, v4, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg5e32_v_f32m1( @@ -42,7 +42,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg5e32_v_f32m1(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vfloat32m1_t *v3, vfloat32m1_t *v4, const float *base, ptrdiff_t bstride, size_t vl) { - return vlsseg5e32_v_f32m1(v0, v1, v2, v3, v4, base, bstride, vl); + return __riscv_vlsseg5e32_v_f32m1(v0, v1, v2, v3, v4, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg5e32_v_i32mf2( @@ -61,7 +61,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg5e32_v_i32mf2(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vint32mf2_t *v3, vint32mf2_t *v4, const int32_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg5e32_v_i32mf2(v0, v1, v2, v3, v4, base, bstride, vl); + return __riscv_vlsseg5e32_v_i32mf2(v0, v1, v2, v3, v4, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg5e32_v_i32m1( @@ -80,7 +80,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg5e32_v_i32m1(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vint32m1_t *v3, vint32m1_t *v4, const int32_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg5e32_v_i32m1(v0, v1, v2, v3, v4, base, bstride, vl); + return __riscv_vlsseg5e32_v_i32m1(v0, v1, v2, v3, v4, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg5e32_v_u32mf2( @@ -99,7 +99,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg5e32_v_u32mf2(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vuint32mf2_t *v3, vuint32mf2_t *v4, const uint32_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg5e32_v_u32mf2(v0, v1, v2, v3, v4, base, bstride, vl); + return __riscv_vlsseg5e32_v_u32mf2(v0, v1, v2, v3, v4, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg5e32_v_u32m1( @@ -118,7 +118,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg5e32_v_u32m1(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vuint32m1_t *v3, vuint32m1_t *v4, const uint32_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg5e32_v_u32m1(v0, v1, v2, v3, v4, base, bstride, vl); + return __riscv_vlsseg5e32_v_u32m1(v0, v1, v2, v3, v4, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg5e32_v_f32mf2_m( @@ -137,7 +137,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg5e32_v_f32mf2_m(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vfloat32mf2_t *v3, vfloat32mf2_t *v4, vbool64_t mask, const float *base, ptrdiff_t bstride, size_t vl) { - return vlsseg5e32_v_f32mf2_m(v0, v1, v2, v3, v4, mask, base, bstride, vl); + return __riscv_vlsseg5e32_v_f32mf2_m(v0, v1, v2, v3, v4, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg5e32_v_f32m1_m( @@ -156,7 +156,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg5e32_v_f32m1_m(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vfloat32m1_t *v3, vfloat32m1_t *v4, vbool32_t mask, const float *base, ptrdiff_t bstride, size_t vl) { - return vlsseg5e32_v_f32m1_m(v0, v1, v2, v3, v4, mask, base, bstride, vl); + return __riscv_vlsseg5e32_v_f32m1_m(v0, v1, v2, v3, v4, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg5e32_v_i32mf2_m( @@ -175,7 +175,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg5e32_v_i32mf2_m(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vint32mf2_t *v3, vint32mf2_t *v4, vbool64_t mask, const int32_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg5e32_v_i32mf2_m(v0, v1, v2, v3, v4, mask, base, bstride, vl); + return __riscv_vlsseg5e32_v_i32mf2_m(v0, v1, v2, v3, v4, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg5e32_v_i32m1_m( @@ -194,7 +194,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg5e32_v_i32m1_m(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vint32m1_t *v3, vint32m1_t *v4, vbool32_t mask, const int32_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg5e32_v_i32m1_m(v0, v1, v2, v3, v4, mask, base, bstride, vl); + return __riscv_vlsseg5e32_v_i32m1_m(v0, v1, v2, v3, v4, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg5e32_v_u32mf2_m( @@ -213,7 +213,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg5e32_v_u32mf2_m(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vuint32mf2_t *v3, vuint32mf2_t *v4, vbool64_t mask, const uint32_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg5e32_v_u32mf2_m(v0, v1, v2, v3, v4, mask, base, bstride, vl); + return __riscv_vlsseg5e32_v_u32mf2_m(v0, v1, v2, v3, v4, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg5e32_v_u32m1_m( @@ -232,6 +232,6 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg5e32_v_u32m1_m(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vuint32m1_t *v3, vuint32m1_t *v4, vbool32_t mask, const uint32_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg5e32_v_u32m1_m(v0, v1, v2, v3, v4, mask, base, bstride, vl); + return __riscv_vlsseg5e32_v_u32m1_m(v0, v1, v2, v3, v4, mask, base, bstride, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg5e64.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg5e64.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg5e64.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg5e64.c @@ -23,7 +23,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg5e64_v_f64m1(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vfloat64m1_t *v3, vfloat64m1_t *v4, const double *base, ptrdiff_t bstride, size_t vl) { - return vlsseg5e64_v_f64m1(v0, v1, v2, v3, v4, base, bstride, vl); + return __riscv_vlsseg5e64_v_f64m1(v0, v1, v2, v3, v4, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg5e64_v_i64m1( @@ -42,7 +42,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg5e64_v_i64m1(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vint64m1_t *v3, vint64m1_t *v4, const int64_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg5e64_v_i64m1(v0, v1, v2, v3, v4, base, bstride, vl); + return __riscv_vlsseg5e64_v_i64m1(v0, v1, v2, v3, v4, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg5e64_v_u64m1( @@ -61,7 +61,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg5e64_v_u64m1(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vuint64m1_t *v3, vuint64m1_t *v4, const uint64_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg5e64_v_u64m1(v0, v1, v2, v3, v4, base, bstride, vl); + return __riscv_vlsseg5e64_v_u64m1(v0, v1, v2, v3, v4, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg5e64_v_f64m1_m( @@ -80,7 +80,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg5e64_v_f64m1_m(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vfloat64m1_t *v3, vfloat64m1_t *v4, vbool64_t mask, const double *base, ptrdiff_t bstride, size_t vl) { - return vlsseg5e64_v_f64m1_m(v0, v1, v2, v3, v4, mask, base, bstride, vl); + return __riscv_vlsseg5e64_v_f64m1_m(v0, v1, v2, v3, v4, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg5e64_v_i64m1_m( @@ -99,7 +99,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg5e64_v_i64m1_m(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vint64m1_t *v3, vint64m1_t *v4, vbool64_t mask, const int64_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg5e64_v_i64m1_m(v0, v1, v2, v3, v4, mask, base, bstride, vl); + return __riscv_vlsseg5e64_v_i64m1_m(v0, v1, v2, v3, v4, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg5e64_v_u64m1_m( @@ -118,6 +118,6 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg5e64_v_u64m1_m(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vuint64m1_t *v3, vuint64m1_t *v4, vbool64_t mask, const uint64_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg5e64_v_u64m1_m(v0, v1, v2, v3, v4, mask, base, bstride, vl); + return __riscv_vlsseg5e64_v_u64m1_m(v0, v1, v2, v3, v4, mask, base, bstride, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg5e8.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg5e8.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg5e8.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg5e8.c @@ -22,7 +22,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg5e8_v_i8mf8(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vint8mf8_t *v3, vint8mf8_t *v4, const int8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg5e8_v_i8mf8(v0, v1, v2, v3, v4, base, bstride, vl); + return __riscv_vlsseg5e8_v_i8mf8(v0, v1, v2, v3, v4, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg5e8_v_i8mf4( @@ -41,7 +41,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg5e8_v_i8mf4(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vint8mf4_t *v3, vint8mf4_t *v4, const int8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg5e8_v_i8mf4(v0, v1, v2, v3, v4, base, bstride, vl); + return __riscv_vlsseg5e8_v_i8mf4(v0, v1, v2, v3, v4, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg5e8_v_i8mf2( @@ -60,7 +60,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg5e8_v_i8mf2(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vint8mf2_t *v3, vint8mf2_t *v4, const int8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg5e8_v_i8mf2(v0, v1, v2, v3, v4, base, bstride, vl); + return __riscv_vlsseg5e8_v_i8mf2(v0, v1, v2, v3, v4, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg5e8_v_i8m1( @@ -79,7 +79,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg5e8_v_i8m1(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vint8m1_t *v3, vint8m1_t *v4, const int8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg5e8_v_i8m1(v0, v1, v2, v3, v4, base, bstride, vl); + return __riscv_vlsseg5e8_v_i8m1(v0, v1, v2, v3, v4, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg5e8_v_u8mf8( @@ -98,7 +98,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg5e8_v_u8mf8(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vuint8mf8_t *v3, vuint8mf8_t *v4, const uint8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg5e8_v_u8mf8(v0, v1, v2, v3, v4, base, bstride, vl); + return __riscv_vlsseg5e8_v_u8mf8(v0, v1, v2, v3, v4, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg5e8_v_u8mf4( @@ -117,7 +117,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg5e8_v_u8mf4(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vuint8mf4_t *v3, vuint8mf4_t *v4, const uint8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg5e8_v_u8mf4(v0, v1, v2, v3, v4, base, bstride, vl); + return __riscv_vlsseg5e8_v_u8mf4(v0, v1, v2, v3, v4, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg5e8_v_u8mf2( @@ -136,7 +136,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg5e8_v_u8mf2(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vuint8mf2_t *v3, vuint8mf2_t *v4, const uint8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg5e8_v_u8mf2(v0, v1, v2, v3, v4, base, bstride, vl); + return __riscv_vlsseg5e8_v_u8mf2(v0, v1, v2, v3, v4, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg5e8_v_u8m1( @@ -155,7 +155,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg5e8_v_u8m1(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vuint8m1_t *v3, vuint8m1_t *v4, const uint8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg5e8_v_u8m1(v0, v1, v2, v3, v4, base, bstride, vl); + return __riscv_vlsseg5e8_v_u8m1(v0, v1, v2, v3, v4, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg5e8_v_i8mf8_m( @@ -174,7 +174,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg5e8_v_i8mf8_m(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vint8mf8_t *v3, vint8mf8_t *v4, vbool64_t mask, const int8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg5e8_v_i8mf8_m(v0, v1, v2, v3, v4, mask, base, bstride, vl); + return __riscv_vlsseg5e8_v_i8mf8_m(v0, v1, v2, v3, v4, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg5e8_v_i8mf4_m( @@ -193,7 +193,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg5e8_v_i8mf4_m(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vint8mf4_t *v3, vint8mf4_t *v4, vbool32_t mask, const int8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg5e8_v_i8mf4_m(v0, v1, v2, v3, v4, mask, base, bstride, vl); + return __riscv_vlsseg5e8_v_i8mf4_m(v0, v1, v2, v3, v4, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg5e8_v_i8mf2_m( @@ -212,7 +212,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg5e8_v_i8mf2_m(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vint8mf2_t *v3, vint8mf2_t *v4, vbool16_t mask, const int8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg5e8_v_i8mf2_m(v0, v1, v2, v3, v4, mask, base, bstride, vl); + return __riscv_vlsseg5e8_v_i8mf2_m(v0, v1, v2, v3, v4, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg5e8_v_i8m1_m( @@ -231,7 +231,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg5e8_v_i8m1_m(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vint8m1_t *v3, vint8m1_t *v4, vbool8_t mask, const int8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg5e8_v_i8m1_m(v0, v1, v2, v3, v4, mask, base, bstride, vl); + return __riscv_vlsseg5e8_v_i8m1_m(v0, v1, v2, v3, v4, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg5e8_v_u8mf8_m( @@ -250,7 +250,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg5e8_v_u8mf8_m(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vuint8mf8_t *v3, vuint8mf8_t *v4, vbool64_t mask, const uint8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg5e8_v_u8mf8_m(v0, v1, v2, v3, v4, mask, base, bstride, vl); + return __riscv_vlsseg5e8_v_u8mf8_m(v0, v1, v2, v3, v4, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg5e8_v_u8mf4_m( @@ -269,7 +269,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg5e8_v_u8mf4_m(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vuint8mf4_t *v3, vuint8mf4_t *v4, vbool32_t mask, const uint8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg5e8_v_u8mf4_m(v0, v1, v2, v3, v4, mask, base, bstride, vl); + return __riscv_vlsseg5e8_v_u8mf4_m(v0, v1, v2, v3, v4, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg5e8_v_u8mf2_m( @@ -288,7 +288,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg5e8_v_u8mf2_m(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vuint8mf2_t *v3, vuint8mf2_t *v4, vbool16_t mask, const uint8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg5e8_v_u8mf2_m(v0, v1, v2, v3, v4, mask, base, bstride, vl); + return __riscv_vlsseg5e8_v_u8mf2_m(v0, v1, v2, v3, v4, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg5e8_v_u8m1_m( @@ -307,6 +307,6 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg5e8_v_u8m1_m(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vuint8m1_t *v3, vuint8m1_t *v4, vbool8_t mask, const uint8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg5e8_v_u8m1_m(v0, v1, v2, v3, v4, mask, base, bstride, vl); + return __riscv_vlsseg5e8_v_u8m1_m(v0, v1, v2, v3, v4, mask, base, bstride, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg6e16.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg6e16.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg6e16.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg6e16.c @@ -25,7 +25,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg6e16_v_f16mf4(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vfloat16mf4_t *v3, vfloat16mf4_t *v4, vfloat16mf4_t *v5, const _Float16 *base, ptrdiff_t bstride, size_t vl) { - return vlsseg6e16_v_f16mf4(v0, v1, v2, v3, v4, v5, base, bstride, vl); + return __riscv_vlsseg6e16_v_f16mf4(v0, v1, v2, v3, v4, v5, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg6e16_v_f16mf2( @@ -46,7 +46,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg6e16_v_f16mf2(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vfloat16mf2_t *v3, vfloat16mf2_t *v4, vfloat16mf2_t *v5, const _Float16 *base, ptrdiff_t bstride, size_t vl) { - return vlsseg6e16_v_f16mf2(v0, v1, v2, v3, v4, v5, base, bstride, vl); + return __riscv_vlsseg6e16_v_f16mf2(v0, v1, v2, v3, v4, v5, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg6e16_v_f16m1( @@ -67,7 +67,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg6e16_v_f16m1(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vfloat16m1_t *v3, vfloat16m1_t *v4, vfloat16m1_t *v5, const _Float16 *base, ptrdiff_t bstride, size_t vl) { - return vlsseg6e16_v_f16m1(v0, v1, v2, v3, v4, v5, base, bstride, vl); + return __riscv_vlsseg6e16_v_f16m1(v0, v1, v2, v3, v4, v5, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg6e16_v_i16mf4( @@ -88,7 +88,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg6e16_v_i16mf4(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vint16mf4_t *v3, vint16mf4_t *v4, vint16mf4_t *v5, const int16_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg6e16_v_i16mf4(v0, v1, v2, v3, v4, v5, base, bstride, vl); + return __riscv_vlsseg6e16_v_i16mf4(v0, v1, v2, v3, v4, v5, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg6e16_v_i16mf2( @@ -109,7 +109,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg6e16_v_i16mf2(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vint16mf2_t *v3, vint16mf2_t *v4, vint16mf2_t *v5, const int16_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg6e16_v_i16mf2(v0, v1, v2, v3, v4, v5, base, bstride, vl); + return __riscv_vlsseg6e16_v_i16mf2(v0, v1, v2, v3, v4, v5, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg6e16_v_i16m1( @@ -130,7 +130,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg6e16_v_i16m1(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vint16m1_t *v3, vint16m1_t *v4, vint16m1_t *v5, const int16_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg6e16_v_i16m1(v0, v1, v2, v3, v4, v5, base, bstride, vl); + return __riscv_vlsseg6e16_v_i16m1(v0, v1, v2, v3, v4, v5, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg6e16_v_u16mf4( @@ -151,7 +151,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg6e16_v_u16mf4(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vuint16mf4_t *v3, vuint16mf4_t *v4, vuint16mf4_t *v5, const uint16_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg6e16_v_u16mf4(v0, v1, v2, v3, v4, v5, base, bstride, vl); + return __riscv_vlsseg6e16_v_u16mf4(v0, v1, v2, v3, v4, v5, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg6e16_v_u16mf2( @@ -172,7 +172,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg6e16_v_u16mf2(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vuint16mf2_t *v3, vuint16mf2_t *v4, vuint16mf2_t *v5, const uint16_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg6e16_v_u16mf2(v0, v1, v2, v3, v4, v5, base, bstride, vl); + return __riscv_vlsseg6e16_v_u16mf2(v0, v1, v2, v3, v4, v5, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg6e16_v_u16m1( @@ -193,7 +193,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg6e16_v_u16m1(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vuint16m1_t *v3, vuint16m1_t *v4, vuint16m1_t *v5, const uint16_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg6e16_v_u16m1(v0, v1, v2, v3, v4, v5, base, bstride, vl); + return __riscv_vlsseg6e16_v_u16m1(v0, v1, v2, v3, v4, v5, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg6e16_v_f16mf4_m( @@ -214,7 +214,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg6e16_v_f16mf4_m(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vfloat16mf4_t *v3, vfloat16mf4_t *v4, vfloat16mf4_t *v5, vbool64_t mask, const _Float16 *base, ptrdiff_t bstride, size_t vl) { - return vlsseg6e16_v_f16mf4_m(v0, v1, v2, v3, v4, v5, mask, base, bstride, vl); + return __riscv_vlsseg6e16_v_f16mf4_m(v0, v1, v2, v3, v4, v5, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg6e16_v_f16mf2_m( @@ -235,7 +235,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg6e16_v_f16mf2_m(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vfloat16mf2_t *v3, vfloat16mf2_t *v4, vfloat16mf2_t *v5, vbool32_t mask, const _Float16 *base, ptrdiff_t bstride, size_t vl) { - return vlsseg6e16_v_f16mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bstride, vl); + return __riscv_vlsseg6e16_v_f16mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg6e16_v_f16m1_m( @@ -256,7 +256,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg6e16_v_f16m1_m(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vfloat16m1_t *v3, vfloat16m1_t *v4, vfloat16m1_t *v5, vbool16_t mask, const _Float16 *base, ptrdiff_t bstride, size_t vl) { - return vlsseg6e16_v_f16m1_m(v0, v1, v2, v3, v4, v5, mask, base, bstride, vl); + return __riscv_vlsseg6e16_v_f16m1_m(v0, v1, v2, v3, v4, v5, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg6e16_v_i16mf4_m( @@ -277,7 +277,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg6e16_v_i16mf4_m(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vint16mf4_t *v3, vint16mf4_t *v4, vint16mf4_t *v5, vbool64_t mask, const int16_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg6e16_v_i16mf4_m(v0, v1, v2, v3, v4, v5, mask, base, bstride, vl); + return __riscv_vlsseg6e16_v_i16mf4_m(v0, v1, v2, v3, v4, v5, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg6e16_v_i16mf2_m( @@ -298,7 +298,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg6e16_v_i16mf2_m(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vint16mf2_t *v3, vint16mf2_t *v4, vint16mf2_t *v5, vbool32_t mask, const int16_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg6e16_v_i16mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bstride, vl); + return __riscv_vlsseg6e16_v_i16mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg6e16_v_i16m1_m( @@ -319,7 +319,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg6e16_v_i16m1_m(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vint16m1_t *v3, vint16m1_t *v4, vint16m1_t *v5, vbool16_t mask, const int16_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg6e16_v_i16m1_m(v0, v1, v2, v3, v4, v5, mask, base, bstride, vl); + return __riscv_vlsseg6e16_v_i16m1_m(v0, v1, v2, v3, v4, v5, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg6e16_v_u16mf4_m( @@ -340,7 +340,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg6e16_v_u16mf4_m(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vuint16mf4_t *v3, vuint16mf4_t *v4, vuint16mf4_t *v5, vbool64_t mask, const uint16_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg6e16_v_u16mf4_m(v0, v1, v2, v3, v4, v5, mask, base, bstride, vl); + return __riscv_vlsseg6e16_v_u16mf4_m(v0, v1, v2, v3, v4, v5, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg6e16_v_u16mf2_m( @@ -361,7 +361,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg6e16_v_u16mf2_m(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vuint16mf2_t *v3, vuint16mf2_t *v4, vuint16mf2_t *v5, vbool32_t mask, const uint16_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg6e16_v_u16mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bstride, vl); + return __riscv_vlsseg6e16_v_u16mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg6e16_v_u16m1_m( @@ -382,6 +382,6 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg6e16_v_u16m1_m(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vuint16m1_t *v3, vuint16m1_t *v4, vuint16m1_t *v5, vbool16_t mask, const uint16_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg6e16_v_u16m1_m(v0, v1, v2, v3, v4, v5, mask, base, bstride, vl); + return __riscv_vlsseg6e16_v_u16m1_m(v0, v1, v2, v3, v4, v5, mask, base, bstride, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg6e32.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg6e32.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg6e32.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg6e32.c @@ -25,7 +25,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg6e32_v_f32mf2(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vfloat32mf2_t *v3, vfloat32mf2_t *v4, vfloat32mf2_t *v5, const float *base, ptrdiff_t bstride, size_t vl) { - return vlsseg6e32_v_f32mf2(v0, v1, v2, v3, v4, v5, base, bstride, vl); + return __riscv_vlsseg6e32_v_f32mf2(v0, v1, v2, v3, v4, v5, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg6e32_v_f32m1( @@ -46,7 +46,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg6e32_v_f32m1(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vfloat32m1_t *v3, vfloat32m1_t *v4, vfloat32m1_t *v5, const float *base, ptrdiff_t bstride, size_t vl) { - return vlsseg6e32_v_f32m1(v0, v1, v2, v3, v4, v5, base, bstride, vl); + return __riscv_vlsseg6e32_v_f32m1(v0, v1, v2, v3, v4, v5, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg6e32_v_i32mf2( @@ -67,7 +67,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg6e32_v_i32mf2(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vint32mf2_t *v3, vint32mf2_t *v4, vint32mf2_t *v5, const int32_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg6e32_v_i32mf2(v0, v1, v2, v3, v4, v5, base, bstride, vl); + return __riscv_vlsseg6e32_v_i32mf2(v0, v1, v2, v3, v4, v5, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg6e32_v_i32m1( @@ -88,7 +88,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg6e32_v_i32m1(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vint32m1_t *v3, vint32m1_t *v4, vint32m1_t *v5, const int32_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg6e32_v_i32m1(v0, v1, v2, v3, v4, v5, base, bstride, vl); + return __riscv_vlsseg6e32_v_i32m1(v0, v1, v2, v3, v4, v5, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg6e32_v_u32mf2( @@ -109,7 +109,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg6e32_v_u32mf2(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vuint32mf2_t *v3, vuint32mf2_t *v4, vuint32mf2_t *v5, const uint32_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg6e32_v_u32mf2(v0, v1, v2, v3, v4, v5, base, bstride, vl); + return __riscv_vlsseg6e32_v_u32mf2(v0, v1, v2, v3, v4, v5, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg6e32_v_u32m1( @@ -130,7 +130,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg6e32_v_u32m1(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vuint32m1_t *v3, vuint32m1_t *v4, vuint32m1_t *v5, const uint32_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg6e32_v_u32m1(v0, v1, v2, v3, v4, v5, base, bstride, vl); + return __riscv_vlsseg6e32_v_u32m1(v0, v1, v2, v3, v4, v5, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg6e32_v_f32mf2_m( @@ -151,7 +151,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg6e32_v_f32mf2_m(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vfloat32mf2_t *v3, vfloat32mf2_t *v4, vfloat32mf2_t *v5, vbool64_t mask, const float *base, ptrdiff_t bstride, size_t vl) { - return vlsseg6e32_v_f32mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bstride, vl); + return __riscv_vlsseg6e32_v_f32mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg6e32_v_f32m1_m( @@ -172,7 +172,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg6e32_v_f32m1_m(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vfloat32m1_t *v3, vfloat32m1_t *v4, vfloat32m1_t *v5, vbool32_t mask, const float *base, ptrdiff_t bstride, size_t vl) { - return vlsseg6e32_v_f32m1_m(v0, v1, v2, v3, v4, v5, mask, base, bstride, vl); + return __riscv_vlsseg6e32_v_f32m1_m(v0, v1, v2, v3, v4, v5, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg6e32_v_i32mf2_m( @@ -193,7 +193,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg6e32_v_i32mf2_m(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vint32mf2_t *v3, vint32mf2_t *v4, vint32mf2_t *v5, vbool64_t mask, const int32_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg6e32_v_i32mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bstride, vl); + return __riscv_vlsseg6e32_v_i32mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg6e32_v_i32m1_m( @@ -214,7 +214,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg6e32_v_i32m1_m(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vint32m1_t *v3, vint32m1_t *v4, vint32m1_t *v5, vbool32_t mask, const int32_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg6e32_v_i32m1_m(v0, v1, v2, v3, v4, v5, mask, base, bstride, vl); + return __riscv_vlsseg6e32_v_i32m1_m(v0, v1, v2, v3, v4, v5, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg6e32_v_u32mf2_m( @@ -235,7 +235,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg6e32_v_u32mf2_m(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vuint32mf2_t *v3, vuint32mf2_t *v4, vuint32mf2_t *v5, vbool64_t mask, const uint32_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg6e32_v_u32mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bstride, vl); + return __riscv_vlsseg6e32_v_u32mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg6e32_v_u32m1_m( @@ -256,6 +256,6 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg6e32_v_u32m1_m(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vuint32m1_t *v3, vuint32m1_t *v4, vuint32m1_t *v5, vbool32_t mask, const uint32_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg6e32_v_u32m1_m(v0, v1, v2, v3, v4, v5, mask, base, bstride, vl); + return __riscv_vlsseg6e32_v_u32m1_m(v0, v1, v2, v3, v4, v5, mask, base, bstride, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg6e64.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg6e64.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg6e64.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg6e64.c @@ -25,7 +25,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg6e64_v_f64m1(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vfloat64m1_t *v3, vfloat64m1_t *v4, vfloat64m1_t *v5, const double *base, ptrdiff_t bstride, size_t vl) { - return vlsseg6e64_v_f64m1(v0, v1, v2, v3, v4, v5, base, bstride, vl); + return __riscv_vlsseg6e64_v_f64m1(v0, v1, v2, v3, v4, v5, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg6e64_v_i64m1( @@ -46,7 +46,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg6e64_v_i64m1(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vint64m1_t *v3, vint64m1_t *v4, vint64m1_t *v5, const int64_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg6e64_v_i64m1(v0, v1, v2, v3, v4, v5, base, bstride, vl); + return __riscv_vlsseg6e64_v_i64m1(v0, v1, v2, v3, v4, v5, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg6e64_v_u64m1( @@ -67,7 +67,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg6e64_v_u64m1(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vuint64m1_t *v3, vuint64m1_t *v4, vuint64m1_t *v5, const uint64_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg6e64_v_u64m1(v0, v1, v2, v3, v4, v5, base, bstride, vl); + return __riscv_vlsseg6e64_v_u64m1(v0, v1, v2, v3, v4, v5, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg6e64_v_f64m1_m( @@ -88,7 +88,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg6e64_v_f64m1_m(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vfloat64m1_t *v3, vfloat64m1_t *v4, vfloat64m1_t *v5, vbool64_t mask, const double *base, ptrdiff_t bstride, size_t vl) { - return vlsseg6e64_v_f64m1_m(v0, v1, v2, v3, v4, v5, mask, base, bstride, vl); + return __riscv_vlsseg6e64_v_f64m1_m(v0, v1, v2, v3, v4, v5, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg6e64_v_i64m1_m( @@ -109,7 +109,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg6e64_v_i64m1_m(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vint64m1_t *v3, vint64m1_t *v4, vint64m1_t *v5, vbool64_t mask, const int64_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg6e64_v_i64m1_m(v0, v1, v2, v3, v4, v5, mask, base, bstride, vl); + return __riscv_vlsseg6e64_v_i64m1_m(v0, v1, v2, v3, v4, v5, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg6e64_v_u64m1_m( @@ -130,6 +130,6 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg6e64_v_u64m1_m(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vuint64m1_t *v3, vuint64m1_t *v4, vuint64m1_t *v5, vbool64_t mask, const uint64_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg6e64_v_u64m1_m(v0, v1, v2, v3, v4, v5, mask, base, bstride, vl); + return __riscv_vlsseg6e64_v_u64m1_m(v0, v1, v2, v3, v4, v5, mask, base, bstride, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg6e8.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg6e8.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg6e8.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg6e8.c @@ -24,7 +24,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg6e8_v_i8mf8(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vint8mf8_t *v3, vint8mf8_t *v4, vint8mf8_t *v5, const int8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg6e8_v_i8mf8(v0, v1, v2, v3, v4, v5, base, bstride, vl); + return __riscv_vlsseg6e8_v_i8mf8(v0, v1, v2, v3, v4, v5, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg6e8_v_i8mf4( @@ -45,7 +45,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg6e8_v_i8mf4(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vint8mf4_t *v3, vint8mf4_t *v4, vint8mf4_t *v5, const int8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg6e8_v_i8mf4(v0, v1, v2, v3, v4, v5, base, bstride, vl); + return __riscv_vlsseg6e8_v_i8mf4(v0, v1, v2, v3, v4, v5, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg6e8_v_i8mf2( @@ -66,7 +66,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg6e8_v_i8mf2(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vint8mf2_t *v3, vint8mf2_t *v4, vint8mf2_t *v5, const int8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg6e8_v_i8mf2(v0, v1, v2, v3, v4, v5, base, bstride, vl); + return __riscv_vlsseg6e8_v_i8mf2(v0, v1, v2, v3, v4, v5, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg6e8_v_i8m1( @@ -87,7 +87,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg6e8_v_i8m1(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vint8m1_t *v3, vint8m1_t *v4, vint8m1_t *v5, const int8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg6e8_v_i8m1(v0, v1, v2, v3, v4, v5, base, bstride, vl); + return __riscv_vlsseg6e8_v_i8m1(v0, v1, v2, v3, v4, v5, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg6e8_v_u8mf8( @@ -108,7 +108,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg6e8_v_u8mf8(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vuint8mf8_t *v3, vuint8mf8_t *v4, vuint8mf8_t *v5, const uint8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg6e8_v_u8mf8(v0, v1, v2, v3, v4, v5, base, bstride, vl); + return __riscv_vlsseg6e8_v_u8mf8(v0, v1, v2, v3, v4, v5, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg6e8_v_u8mf4( @@ -129,7 +129,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg6e8_v_u8mf4(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vuint8mf4_t *v3, vuint8mf4_t *v4, vuint8mf4_t *v5, const uint8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg6e8_v_u8mf4(v0, v1, v2, v3, v4, v5, base, bstride, vl); + return __riscv_vlsseg6e8_v_u8mf4(v0, v1, v2, v3, v4, v5, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg6e8_v_u8mf2( @@ -150,7 +150,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg6e8_v_u8mf2(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vuint8mf2_t *v3, vuint8mf2_t *v4, vuint8mf2_t *v5, const uint8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg6e8_v_u8mf2(v0, v1, v2, v3, v4, v5, base, bstride, vl); + return __riscv_vlsseg6e8_v_u8mf2(v0, v1, v2, v3, v4, v5, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg6e8_v_u8m1( @@ -171,7 +171,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg6e8_v_u8m1(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vuint8m1_t *v3, vuint8m1_t *v4, vuint8m1_t *v5, const uint8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg6e8_v_u8m1(v0, v1, v2, v3, v4, v5, base, bstride, vl); + return __riscv_vlsseg6e8_v_u8m1(v0, v1, v2, v3, v4, v5, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg6e8_v_i8mf8_m( @@ -192,7 +192,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg6e8_v_i8mf8_m(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vint8mf8_t *v3, vint8mf8_t *v4, vint8mf8_t *v5, vbool64_t mask, const int8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg6e8_v_i8mf8_m(v0, v1, v2, v3, v4, v5, mask, base, bstride, vl); + return __riscv_vlsseg6e8_v_i8mf8_m(v0, v1, v2, v3, v4, v5, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg6e8_v_i8mf4_m( @@ -213,7 +213,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg6e8_v_i8mf4_m(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vint8mf4_t *v3, vint8mf4_t *v4, vint8mf4_t *v5, vbool32_t mask, const int8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg6e8_v_i8mf4_m(v0, v1, v2, v3, v4, v5, mask, base, bstride, vl); + return __riscv_vlsseg6e8_v_i8mf4_m(v0, v1, v2, v3, v4, v5, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg6e8_v_i8mf2_m( @@ -234,7 +234,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg6e8_v_i8mf2_m(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vint8mf2_t *v3, vint8mf2_t *v4, vint8mf2_t *v5, vbool16_t mask, const int8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg6e8_v_i8mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bstride, vl); + return __riscv_vlsseg6e8_v_i8mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg6e8_v_i8m1_m( @@ -255,7 +255,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg6e8_v_i8m1_m(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vint8m1_t *v3, vint8m1_t *v4, vint8m1_t *v5, vbool8_t mask, const int8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg6e8_v_i8m1_m(v0, v1, v2, v3, v4, v5, mask, base, bstride, vl); + return __riscv_vlsseg6e8_v_i8m1_m(v0, v1, v2, v3, v4, v5, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg6e8_v_u8mf8_m( @@ -276,7 +276,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg6e8_v_u8mf8_m(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vuint8mf8_t *v3, vuint8mf8_t *v4, vuint8mf8_t *v5, vbool64_t mask, const uint8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg6e8_v_u8mf8_m(v0, v1, v2, v3, v4, v5, mask, base, bstride, vl); + return __riscv_vlsseg6e8_v_u8mf8_m(v0, v1, v2, v3, v4, v5, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg6e8_v_u8mf4_m( @@ -297,7 +297,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg6e8_v_u8mf4_m(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vuint8mf4_t *v3, vuint8mf4_t *v4, vuint8mf4_t *v5, vbool32_t mask, const uint8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg6e8_v_u8mf4_m(v0, v1, v2, v3, v4, v5, mask, base, bstride, vl); + return __riscv_vlsseg6e8_v_u8mf4_m(v0, v1, v2, v3, v4, v5, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg6e8_v_u8mf2_m( @@ -318,7 +318,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg6e8_v_u8mf2_m(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vuint8mf2_t *v3, vuint8mf2_t *v4, vuint8mf2_t *v5, vbool16_t mask, const uint8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg6e8_v_u8mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bstride, vl); + return __riscv_vlsseg6e8_v_u8mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg6e8_v_u8m1_m( @@ -339,6 +339,6 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg6e8_v_u8m1_m(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vuint8m1_t *v3, vuint8m1_t *v4, vuint8m1_t *v5, vbool8_t mask, const uint8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg6e8_v_u8m1_m(v0, v1, v2, v3, v4, v5, mask, base, bstride, vl); + return __riscv_vlsseg6e8_v_u8m1_m(v0, v1, v2, v3, v4, v5, mask, base, bstride, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg7e16.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg7e16.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg7e16.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg7e16.c @@ -27,7 +27,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg7e16_v_f16mf4(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vfloat16mf4_t *v3, vfloat16mf4_t *v4, vfloat16mf4_t *v5, vfloat16mf4_t *v6, const _Float16 *base, ptrdiff_t bstride, size_t vl) { - return vlsseg7e16_v_f16mf4(v0, v1, v2, v3, v4, v5, v6, base, bstride, vl); + return __riscv_vlsseg7e16_v_f16mf4(v0, v1, v2, v3, v4, v5, v6, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg7e16_v_f16mf2( @@ -50,7 +50,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg7e16_v_f16mf2(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vfloat16mf2_t *v3, vfloat16mf2_t *v4, vfloat16mf2_t *v5, vfloat16mf2_t *v6, const _Float16 *base, ptrdiff_t bstride, size_t vl) { - return vlsseg7e16_v_f16mf2(v0, v1, v2, v3, v4, v5, v6, base, bstride, vl); + return __riscv_vlsseg7e16_v_f16mf2(v0, v1, v2, v3, v4, v5, v6, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg7e16_v_f16m1( @@ -73,7 +73,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg7e16_v_f16m1(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vfloat16m1_t *v3, vfloat16m1_t *v4, vfloat16m1_t *v5, vfloat16m1_t *v6, const _Float16 *base, ptrdiff_t bstride, size_t vl) { - return vlsseg7e16_v_f16m1(v0, v1, v2, v3, v4, v5, v6, base, bstride, vl); + return __riscv_vlsseg7e16_v_f16m1(v0, v1, v2, v3, v4, v5, v6, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg7e16_v_i16mf4( @@ -96,7 +96,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg7e16_v_i16mf4(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vint16mf4_t *v3, vint16mf4_t *v4, vint16mf4_t *v5, vint16mf4_t *v6, const int16_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg7e16_v_i16mf4(v0, v1, v2, v3, v4, v5, v6, base, bstride, vl); + return __riscv_vlsseg7e16_v_i16mf4(v0, v1, v2, v3, v4, v5, v6, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg7e16_v_i16mf2( @@ -119,7 +119,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg7e16_v_i16mf2(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vint16mf2_t *v3, vint16mf2_t *v4, vint16mf2_t *v5, vint16mf2_t *v6, const int16_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg7e16_v_i16mf2(v0, v1, v2, v3, v4, v5, v6, base, bstride, vl); + return __riscv_vlsseg7e16_v_i16mf2(v0, v1, v2, v3, v4, v5, v6, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg7e16_v_i16m1( @@ -142,7 +142,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg7e16_v_i16m1(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vint16m1_t *v3, vint16m1_t *v4, vint16m1_t *v5, vint16m1_t *v6, const int16_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg7e16_v_i16m1(v0, v1, v2, v3, v4, v5, v6, base, bstride, vl); + return __riscv_vlsseg7e16_v_i16m1(v0, v1, v2, v3, v4, v5, v6, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg7e16_v_u16mf4( @@ -165,7 +165,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg7e16_v_u16mf4(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vuint16mf4_t *v3, vuint16mf4_t *v4, vuint16mf4_t *v5, vuint16mf4_t *v6, const uint16_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg7e16_v_u16mf4(v0, v1, v2, v3, v4, v5, v6, base, bstride, vl); + return __riscv_vlsseg7e16_v_u16mf4(v0, v1, v2, v3, v4, v5, v6, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg7e16_v_u16mf2( @@ -188,7 +188,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg7e16_v_u16mf2(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vuint16mf2_t *v3, vuint16mf2_t *v4, vuint16mf2_t *v5, vuint16mf2_t *v6, const uint16_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg7e16_v_u16mf2(v0, v1, v2, v3, v4, v5, v6, base, bstride, vl); + return __riscv_vlsseg7e16_v_u16mf2(v0, v1, v2, v3, v4, v5, v6, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg7e16_v_u16m1( @@ -211,7 +211,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg7e16_v_u16m1(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vuint16m1_t *v3, vuint16m1_t *v4, vuint16m1_t *v5, vuint16m1_t *v6, const uint16_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg7e16_v_u16m1(v0, v1, v2, v3, v4, v5, v6, base, bstride, vl); + return __riscv_vlsseg7e16_v_u16m1(v0, v1, v2, v3, v4, v5, v6, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg7e16_v_f16mf4_m( @@ -234,7 +234,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg7e16_v_f16mf4_m(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vfloat16mf4_t *v3, vfloat16mf4_t *v4, vfloat16mf4_t *v5, vfloat16mf4_t *v6, vbool64_t mask, const _Float16 *base, ptrdiff_t bstride, size_t vl) { - return vlsseg7e16_v_f16mf4_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bstride, vl); + return __riscv_vlsseg7e16_v_f16mf4_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg7e16_v_f16mf2_m( @@ -257,7 +257,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg7e16_v_f16mf2_m(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vfloat16mf2_t *v3, vfloat16mf2_t *v4, vfloat16mf2_t *v5, vfloat16mf2_t *v6, vbool32_t mask, const _Float16 *base, ptrdiff_t bstride, size_t vl) { - return vlsseg7e16_v_f16mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bstride, vl); + return __riscv_vlsseg7e16_v_f16mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg7e16_v_f16m1_m( @@ -280,7 +280,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg7e16_v_f16m1_m(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vfloat16m1_t *v3, vfloat16m1_t *v4, vfloat16m1_t *v5, vfloat16m1_t *v6, vbool16_t mask, const _Float16 *base, ptrdiff_t bstride, size_t vl) { - return vlsseg7e16_v_f16m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bstride, vl); + return __riscv_vlsseg7e16_v_f16m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg7e16_v_i16mf4_m( @@ -303,7 +303,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg7e16_v_i16mf4_m(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vint16mf4_t *v3, vint16mf4_t *v4, vint16mf4_t *v5, vint16mf4_t *v6, vbool64_t mask, const int16_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg7e16_v_i16mf4_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bstride, vl); + return __riscv_vlsseg7e16_v_i16mf4_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg7e16_v_i16mf2_m( @@ -326,7 +326,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg7e16_v_i16mf2_m(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vint16mf2_t *v3, vint16mf2_t *v4, vint16mf2_t *v5, vint16mf2_t *v6, vbool32_t mask, const int16_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg7e16_v_i16mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bstride, vl); + return __riscv_vlsseg7e16_v_i16mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg7e16_v_i16m1_m( @@ -349,7 +349,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg7e16_v_i16m1_m(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vint16m1_t *v3, vint16m1_t *v4, vint16m1_t *v5, vint16m1_t *v6, vbool16_t mask, const int16_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg7e16_v_i16m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bstride, vl); + return __riscv_vlsseg7e16_v_i16m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg7e16_v_u16mf4_m( @@ -372,7 +372,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg7e16_v_u16mf4_m(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vuint16mf4_t *v3, vuint16mf4_t *v4, vuint16mf4_t *v5, vuint16mf4_t *v6, vbool64_t mask, const uint16_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg7e16_v_u16mf4_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bstride, vl); + return __riscv_vlsseg7e16_v_u16mf4_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg7e16_v_u16mf2_m( @@ -395,7 +395,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg7e16_v_u16mf2_m(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vuint16mf2_t *v3, vuint16mf2_t *v4, vuint16mf2_t *v5, vuint16mf2_t *v6, vbool32_t mask, const uint16_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg7e16_v_u16mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bstride, vl); + return __riscv_vlsseg7e16_v_u16mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg7e16_v_u16m1_m( @@ -418,6 +418,6 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg7e16_v_u16m1_m(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vuint16m1_t *v3, vuint16m1_t *v4, vuint16m1_t *v5, vuint16m1_t *v6, vbool16_t mask, const uint16_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg7e16_v_u16m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bstride, vl); + return __riscv_vlsseg7e16_v_u16m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bstride, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg7e32.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg7e32.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg7e32.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg7e32.c @@ -27,7 +27,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg7e32_v_f32mf2(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vfloat32mf2_t *v3, vfloat32mf2_t *v4, vfloat32mf2_t *v5, vfloat32mf2_t *v6, const float *base, ptrdiff_t bstride, size_t vl) { - return vlsseg7e32_v_f32mf2(v0, v1, v2, v3, v4, v5, v6, base, bstride, vl); + return __riscv_vlsseg7e32_v_f32mf2(v0, v1, v2, v3, v4, v5, v6, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg7e32_v_f32m1( @@ -50,7 +50,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg7e32_v_f32m1(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vfloat32m1_t *v3, vfloat32m1_t *v4, vfloat32m1_t *v5, vfloat32m1_t *v6, const float *base, ptrdiff_t bstride, size_t vl) { - return vlsseg7e32_v_f32m1(v0, v1, v2, v3, v4, v5, v6, base, bstride, vl); + return __riscv_vlsseg7e32_v_f32m1(v0, v1, v2, v3, v4, v5, v6, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg7e32_v_i32mf2( @@ -73,7 +73,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg7e32_v_i32mf2(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vint32mf2_t *v3, vint32mf2_t *v4, vint32mf2_t *v5, vint32mf2_t *v6, const int32_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg7e32_v_i32mf2(v0, v1, v2, v3, v4, v5, v6, base, bstride, vl); + return __riscv_vlsseg7e32_v_i32mf2(v0, v1, v2, v3, v4, v5, v6, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg7e32_v_i32m1( @@ -96,7 +96,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg7e32_v_i32m1(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vint32m1_t *v3, vint32m1_t *v4, vint32m1_t *v5, vint32m1_t *v6, const int32_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg7e32_v_i32m1(v0, v1, v2, v3, v4, v5, v6, base, bstride, vl); + return __riscv_vlsseg7e32_v_i32m1(v0, v1, v2, v3, v4, v5, v6, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg7e32_v_u32mf2( @@ -119,7 +119,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg7e32_v_u32mf2(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vuint32mf2_t *v3, vuint32mf2_t *v4, vuint32mf2_t *v5, vuint32mf2_t *v6, const uint32_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg7e32_v_u32mf2(v0, v1, v2, v3, v4, v5, v6, base, bstride, vl); + return __riscv_vlsseg7e32_v_u32mf2(v0, v1, v2, v3, v4, v5, v6, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg7e32_v_u32m1( @@ -142,7 +142,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg7e32_v_u32m1(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vuint32m1_t *v3, vuint32m1_t *v4, vuint32m1_t *v5, vuint32m1_t *v6, const uint32_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg7e32_v_u32m1(v0, v1, v2, v3, v4, v5, v6, base, bstride, vl); + return __riscv_vlsseg7e32_v_u32m1(v0, v1, v2, v3, v4, v5, v6, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg7e32_v_f32mf2_m( @@ -165,7 +165,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg7e32_v_f32mf2_m(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vfloat32mf2_t *v3, vfloat32mf2_t *v4, vfloat32mf2_t *v5, vfloat32mf2_t *v6, vbool64_t mask, const float *base, ptrdiff_t bstride, size_t vl) { - return vlsseg7e32_v_f32mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bstride, vl); + return __riscv_vlsseg7e32_v_f32mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg7e32_v_f32m1_m( @@ -188,7 +188,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg7e32_v_f32m1_m(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vfloat32m1_t *v3, vfloat32m1_t *v4, vfloat32m1_t *v5, vfloat32m1_t *v6, vbool32_t mask, const float *base, ptrdiff_t bstride, size_t vl) { - return vlsseg7e32_v_f32m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bstride, vl); + return __riscv_vlsseg7e32_v_f32m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg7e32_v_i32mf2_m( @@ -211,7 +211,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg7e32_v_i32mf2_m(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vint32mf2_t *v3, vint32mf2_t *v4, vint32mf2_t *v5, vint32mf2_t *v6, vbool64_t mask, const int32_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg7e32_v_i32mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bstride, vl); + return __riscv_vlsseg7e32_v_i32mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg7e32_v_i32m1_m( @@ -234,7 +234,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg7e32_v_i32m1_m(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vint32m1_t *v3, vint32m1_t *v4, vint32m1_t *v5, vint32m1_t *v6, vbool32_t mask, const int32_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg7e32_v_i32m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bstride, vl); + return __riscv_vlsseg7e32_v_i32m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg7e32_v_u32mf2_m( @@ -257,7 +257,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg7e32_v_u32mf2_m(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vuint32mf2_t *v3, vuint32mf2_t *v4, vuint32mf2_t *v5, vuint32mf2_t *v6, vbool64_t mask, const uint32_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg7e32_v_u32mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bstride, vl); + return __riscv_vlsseg7e32_v_u32mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg7e32_v_u32m1_m( @@ -280,6 +280,6 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg7e32_v_u32m1_m(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vuint32m1_t *v3, vuint32m1_t *v4, vuint32m1_t *v5, vuint32m1_t *v6, vbool32_t mask, const uint32_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg7e32_v_u32m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bstride, vl); + return __riscv_vlsseg7e32_v_u32m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bstride, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg7e64.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg7e64.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg7e64.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg7e64.c @@ -27,7 +27,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg7e64_v_f64m1(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vfloat64m1_t *v3, vfloat64m1_t *v4, vfloat64m1_t *v5, vfloat64m1_t *v6, const double *base, ptrdiff_t bstride, size_t vl) { - return vlsseg7e64_v_f64m1(v0, v1, v2, v3, v4, v5, v6, base, bstride, vl); + return __riscv_vlsseg7e64_v_f64m1(v0, v1, v2, v3, v4, v5, v6, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg7e64_v_i64m1( @@ -50,7 +50,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg7e64_v_i64m1(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vint64m1_t *v3, vint64m1_t *v4, vint64m1_t *v5, vint64m1_t *v6, const int64_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg7e64_v_i64m1(v0, v1, v2, v3, v4, v5, v6, base, bstride, vl); + return __riscv_vlsseg7e64_v_i64m1(v0, v1, v2, v3, v4, v5, v6, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg7e64_v_u64m1( @@ -73,7 +73,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg7e64_v_u64m1(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vuint64m1_t *v3, vuint64m1_t *v4, vuint64m1_t *v5, vuint64m1_t *v6, const uint64_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg7e64_v_u64m1(v0, v1, v2, v3, v4, v5, v6, base, bstride, vl); + return __riscv_vlsseg7e64_v_u64m1(v0, v1, v2, v3, v4, v5, v6, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg7e64_v_f64m1_m( @@ -96,7 +96,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg7e64_v_f64m1_m(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vfloat64m1_t *v3, vfloat64m1_t *v4, vfloat64m1_t *v5, vfloat64m1_t *v6, vbool64_t mask, const double *base, ptrdiff_t bstride, size_t vl) { - return vlsseg7e64_v_f64m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bstride, vl); + return __riscv_vlsseg7e64_v_f64m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg7e64_v_i64m1_m( @@ -119,7 +119,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg7e64_v_i64m1_m(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vint64m1_t *v3, vint64m1_t *v4, vint64m1_t *v5, vint64m1_t *v6, vbool64_t mask, const int64_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg7e64_v_i64m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bstride, vl); + return __riscv_vlsseg7e64_v_i64m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg7e64_v_u64m1_m( @@ -142,6 +142,6 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg7e64_v_u64m1_m(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vuint64m1_t *v3, vuint64m1_t *v4, vuint64m1_t *v5, vuint64m1_t *v6, vbool64_t mask, const uint64_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg7e64_v_u64m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bstride, vl); + return __riscv_vlsseg7e64_v_u64m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bstride, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg7e8.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg7e8.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg7e8.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg7e8.c @@ -26,7 +26,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg7e8_v_i8mf8(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vint8mf8_t *v3, vint8mf8_t *v4, vint8mf8_t *v5, vint8mf8_t *v6, const int8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg7e8_v_i8mf8(v0, v1, v2, v3, v4, v5, v6, base, bstride, vl); + return __riscv_vlsseg7e8_v_i8mf8(v0, v1, v2, v3, v4, v5, v6, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg7e8_v_i8mf4( @@ -49,7 +49,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg7e8_v_i8mf4(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vint8mf4_t *v3, vint8mf4_t *v4, vint8mf4_t *v5, vint8mf4_t *v6, const int8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg7e8_v_i8mf4(v0, v1, v2, v3, v4, v5, v6, base, bstride, vl); + return __riscv_vlsseg7e8_v_i8mf4(v0, v1, v2, v3, v4, v5, v6, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg7e8_v_i8mf2( @@ -72,7 +72,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg7e8_v_i8mf2(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vint8mf2_t *v3, vint8mf2_t *v4, vint8mf2_t *v5, vint8mf2_t *v6, const int8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg7e8_v_i8mf2(v0, v1, v2, v3, v4, v5, v6, base, bstride, vl); + return __riscv_vlsseg7e8_v_i8mf2(v0, v1, v2, v3, v4, v5, v6, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg7e8_v_i8m1( @@ -95,7 +95,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg7e8_v_i8m1(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vint8m1_t *v3, vint8m1_t *v4, vint8m1_t *v5, vint8m1_t *v6, const int8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg7e8_v_i8m1(v0, v1, v2, v3, v4, v5, v6, base, bstride, vl); + return __riscv_vlsseg7e8_v_i8m1(v0, v1, v2, v3, v4, v5, v6, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg7e8_v_u8mf8( @@ -118,7 +118,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg7e8_v_u8mf8(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vuint8mf8_t *v3, vuint8mf8_t *v4, vuint8mf8_t *v5, vuint8mf8_t *v6, const uint8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg7e8_v_u8mf8(v0, v1, v2, v3, v4, v5, v6, base, bstride, vl); + return __riscv_vlsseg7e8_v_u8mf8(v0, v1, v2, v3, v4, v5, v6, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg7e8_v_u8mf4( @@ -141,7 +141,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg7e8_v_u8mf4(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vuint8mf4_t *v3, vuint8mf4_t *v4, vuint8mf4_t *v5, vuint8mf4_t *v6, const uint8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg7e8_v_u8mf4(v0, v1, v2, v3, v4, v5, v6, base, bstride, vl); + return __riscv_vlsseg7e8_v_u8mf4(v0, v1, v2, v3, v4, v5, v6, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg7e8_v_u8mf2( @@ -164,7 +164,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg7e8_v_u8mf2(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vuint8mf2_t *v3, vuint8mf2_t *v4, vuint8mf2_t *v5, vuint8mf2_t *v6, const uint8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg7e8_v_u8mf2(v0, v1, v2, v3, v4, v5, v6, base, bstride, vl); + return __riscv_vlsseg7e8_v_u8mf2(v0, v1, v2, v3, v4, v5, v6, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg7e8_v_u8m1( @@ -187,7 +187,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg7e8_v_u8m1(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vuint8m1_t *v3, vuint8m1_t *v4, vuint8m1_t *v5, vuint8m1_t *v6, const uint8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg7e8_v_u8m1(v0, v1, v2, v3, v4, v5, v6, base, bstride, vl); + return __riscv_vlsseg7e8_v_u8m1(v0, v1, v2, v3, v4, v5, v6, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg7e8_v_i8mf8_m( @@ -210,7 +210,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg7e8_v_i8mf8_m(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vint8mf8_t *v3, vint8mf8_t *v4, vint8mf8_t *v5, vint8mf8_t *v6, vbool64_t mask, const int8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg7e8_v_i8mf8_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bstride, vl); + return __riscv_vlsseg7e8_v_i8mf8_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg7e8_v_i8mf4_m( @@ -233,7 +233,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg7e8_v_i8mf4_m(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vint8mf4_t *v3, vint8mf4_t *v4, vint8mf4_t *v5, vint8mf4_t *v6, vbool32_t mask, const int8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg7e8_v_i8mf4_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bstride, vl); + return __riscv_vlsseg7e8_v_i8mf4_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg7e8_v_i8mf2_m( @@ -256,7 +256,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg7e8_v_i8mf2_m(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vint8mf2_t *v3, vint8mf2_t *v4, vint8mf2_t *v5, vint8mf2_t *v6, vbool16_t mask, const int8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg7e8_v_i8mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bstride, vl); + return __riscv_vlsseg7e8_v_i8mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg7e8_v_i8m1_m( @@ -279,7 +279,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg7e8_v_i8m1_m(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vint8m1_t *v3, vint8m1_t *v4, vint8m1_t *v5, vint8m1_t *v6, vbool8_t mask, const int8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg7e8_v_i8m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bstride, vl); + return __riscv_vlsseg7e8_v_i8m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg7e8_v_u8mf8_m( @@ -302,7 +302,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg7e8_v_u8mf8_m(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vuint8mf8_t *v3, vuint8mf8_t *v4, vuint8mf8_t *v5, vuint8mf8_t *v6, vbool64_t mask, const uint8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg7e8_v_u8mf8_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bstride, vl); + return __riscv_vlsseg7e8_v_u8mf8_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg7e8_v_u8mf4_m( @@ -325,7 +325,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg7e8_v_u8mf4_m(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vuint8mf4_t *v3, vuint8mf4_t *v4, vuint8mf4_t *v5, vuint8mf4_t *v6, vbool32_t mask, const uint8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg7e8_v_u8mf4_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bstride, vl); + return __riscv_vlsseg7e8_v_u8mf4_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg7e8_v_u8mf2_m( @@ -348,7 +348,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg7e8_v_u8mf2_m(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vuint8mf2_t *v3, vuint8mf2_t *v4, vuint8mf2_t *v5, vuint8mf2_t *v6, vbool16_t mask, const uint8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg7e8_v_u8mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bstride, vl); + return __riscv_vlsseg7e8_v_u8mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg7e8_v_u8m1_m( @@ -371,6 +371,6 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg7e8_v_u8m1_m(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vuint8m1_t *v3, vuint8m1_t *v4, vuint8m1_t *v5, vuint8m1_t *v6, vbool8_t mask, const uint8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg7e8_v_u8m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bstride, vl); + return __riscv_vlsseg7e8_v_u8m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bstride, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg8e16.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg8e16.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg8e16.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg8e16.c @@ -29,7 +29,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg8e16_v_f16mf4(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vfloat16mf4_t *v3, vfloat16mf4_t *v4, vfloat16mf4_t *v5, vfloat16mf4_t *v6, vfloat16mf4_t *v7, const _Float16 *base, ptrdiff_t bstride, size_t vl) { - return vlsseg8e16_v_f16mf4(v0, v1, v2, v3, v4, v5, v6, v7, base, bstride, vl); + return __riscv_vlsseg8e16_v_f16mf4(v0, v1, v2, v3, v4, v5, v6, v7, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg8e16_v_f16mf2( @@ -54,7 +54,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg8e16_v_f16mf2(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vfloat16mf2_t *v3, vfloat16mf2_t *v4, vfloat16mf2_t *v5, vfloat16mf2_t *v6, vfloat16mf2_t *v7, const _Float16 *base, ptrdiff_t bstride, size_t vl) { - return vlsseg8e16_v_f16mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bstride, vl); + return __riscv_vlsseg8e16_v_f16mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg8e16_v_f16m1( @@ -79,7 +79,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg8e16_v_f16m1(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vfloat16m1_t *v3, vfloat16m1_t *v4, vfloat16m1_t *v5, vfloat16m1_t *v6, vfloat16m1_t *v7, const _Float16 *base, ptrdiff_t bstride, size_t vl) { - return vlsseg8e16_v_f16m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bstride, vl); + return __riscv_vlsseg8e16_v_f16m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg8e16_v_i16mf4( @@ -104,7 +104,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg8e16_v_i16mf4(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vint16mf4_t *v3, vint16mf4_t *v4, vint16mf4_t *v5, vint16mf4_t *v6, vint16mf4_t *v7, const int16_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg8e16_v_i16mf4(v0, v1, v2, v3, v4, v5, v6, v7, base, bstride, vl); + return __riscv_vlsseg8e16_v_i16mf4(v0, v1, v2, v3, v4, v5, v6, v7, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg8e16_v_i16mf2( @@ -129,7 +129,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg8e16_v_i16mf2(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vint16mf2_t *v3, vint16mf2_t *v4, vint16mf2_t *v5, vint16mf2_t *v6, vint16mf2_t *v7, const int16_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg8e16_v_i16mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bstride, vl); + return __riscv_vlsseg8e16_v_i16mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg8e16_v_i16m1( @@ -154,7 +154,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg8e16_v_i16m1(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vint16m1_t *v3, vint16m1_t *v4, vint16m1_t *v5, vint16m1_t *v6, vint16m1_t *v7, const int16_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg8e16_v_i16m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bstride, vl); + return __riscv_vlsseg8e16_v_i16m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg8e16_v_u16mf4( @@ -179,7 +179,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg8e16_v_u16mf4(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vuint16mf4_t *v3, vuint16mf4_t *v4, vuint16mf4_t *v5, vuint16mf4_t *v6, vuint16mf4_t *v7, const uint16_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg8e16_v_u16mf4(v0, v1, v2, v3, v4, v5, v6, v7, base, bstride, vl); + return __riscv_vlsseg8e16_v_u16mf4(v0, v1, v2, v3, v4, v5, v6, v7, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg8e16_v_u16mf2( @@ -204,7 +204,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg8e16_v_u16mf2(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vuint16mf2_t *v3, vuint16mf2_t *v4, vuint16mf2_t *v5, vuint16mf2_t *v6, vuint16mf2_t *v7, const uint16_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg8e16_v_u16mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bstride, vl); + return __riscv_vlsseg8e16_v_u16mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg8e16_v_u16m1( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg8e16_v_u16m1(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vuint16m1_t *v3, vuint16m1_t *v4, vuint16m1_t *v5, vuint16m1_t *v6, vuint16m1_t *v7, const uint16_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg8e16_v_u16m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bstride, vl); + return __riscv_vlsseg8e16_v_u16m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg8e16_v_f16mf4_m( @@ -254,7 +254,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg8e16_v_f16mf4_m(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vfloat16mf4_t *v3, vfloat16mf4_t *v4, vfloat16mf4_t *v5, vfloat16mf4_t *v6, vfloat16mf4_t *v7, vbool64_t mask, const _Float16 *base, ptrdiff_t bstride, size_t vl) { - return vlsseg8e16_v_f16mf4_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bstride, vl); + return __riscv_vlsseg8e16_v_f16mf4_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg8e16_v_f16mf2_m( @@ -279,7 +279,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg8e16_v_f16mf2_m(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vfloat16mf2_t *v3, vfloat16mf2_t *v4, vfloat16mf2_t *v5, vfloat16mf2_t *v6, vfloat16mf2_t *v7, vbool32_t mask, const _Float16 *base, ptrdiff_t bstride, size_t vl) { - return vlsseg8e16_v_f16mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bstride, vl); + return __riscv_vlsseg8e16_v_f16mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg8e16_v_f16m1_m( @@ -304,7 +304,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg8e16_v_f16m1_m(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vfloat16m1_t *v3, vfloat16m1_t *v4, vfloat16m1_t *v5, vfloat16m1_t *v6, vfloat16m1_t *v7, vbool16_t mask, const _Float16 *base, ptrdiff_t bstride, size_t vl) { - return vlsseg8e16_v_f16m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bstride, vl); + return __riscv_vlsseg8e16_v_f16m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg8e16_v_i16mf4_m( @@ -329,7 +329,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg8e16_v_i16mf4_m(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vint16mf4_t *v3, vint16mf4_t *v4, vint16mf4_t *v5, vint16mf4_t *v6, vint16mf4_t *v7, vbool64_t mask, const int16_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg8e16_v_i16mf4_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bstride, vl); + return __riscv_vlsseg8e16_v_i16mf4_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg8e16_v_i16mf2_m( @@ -354,7 +354,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg8e16_v_i16mf2_m(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vint16mf2_t *v3, vint16mf2_t *v4, vint16mf2_t *v5, vint16mf2_t *v6, vint16mf2_t *v7, vbool32_t mask, const int16_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg8e16_v_i16mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bstride, vl); + return __riscv_vlsseg8e16_v_i16mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg8e16_v_i16m1_m( @@ -379,7 +379,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg8e16_v_i16m1_m(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vint16m1_t *v3, vint16m1_t *v4, vint16m1_t *v5, vint16m1_t *v6, vint16m1_t *v7, vbool16_t mask, const int16_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg8e16_v_i16m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bstride, vl); + return __riscv_vlsseg8e16_v_i16m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg8e16_v_u16mf4_m( @@ -404,7 +404,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg8e16_v_u16mf4_m(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vuint16mf4_t *v3, vuint16mf4_t *v4, vuint16mf4_t *v5, vuint16mf4_t *v6, vuint16mf4_t *v7, vbool64_t mask, const uint16_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg8e16_v_u16mf4_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bstride, vl); + return __riscv_vlsseg8e16_v_u16mf4_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg8e16_v_u16mf2_m( @@ -429,7 +429,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg8e16_v_u16mf2_m(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vuint16mf2_t *v3, vuint16mf2_t *v4, vuint16mf2_t *v5, vuint16mf2_t *v6, vuint16mf2_t *v7, vbool32_t mask, const uint16_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg8e16_v_u16mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bstride, vl); + return __riscv_vlsseg8e16_v_u16mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg8e16_v_u16m1_m( @@ -454,6 +454,6 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg8e16_v_u16m1_m(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vuint16m1_t *v3, vuint16m1_t *v4, vuint16m1_t *v5, vuint16m1_t *v6, vuint16m1_t *v7, vbool16_t mask, const uint16_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg8e16_v_u16m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bstride, vl); + return __riscv_vlsseg8e16_v_u16m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bstride, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg8e32.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg8e32.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg8e32.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg8e32.c @@ -29,7 +29,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg8e32_v_f32mf2(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vfloat32mf2_t *v3, vfloat32mf2_t *v4, vfloat32mf2_t *v5, vfloat32mf2_t *v6, vfloat32mf2_t *v7, const float *base, ptrdiff_t bstride, size_t vl) { - return vlsseg8e32_v_f32mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bstride, vl); + return __riscv_vlsseg8e32_v_f32mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg8e32_v_f32m1( @@ -54,7 +54,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg8e32_v_f32m1(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vfloat32m1_t *v3, vfloat32m1_t *v4, vfloat32m1_t *v5, vfloat32m1_t *v6, vfloat32m1_t *v7, const float *base, ptrdiff_t bstride, size_t vl) { - return vlsseg8e32_v_f32m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bstride, vl); + return __riscv_vlsseg8e32_v_f32m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg8e32_v_i32mf2( @@ -79,7 +79,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg8e32_v_i32mf2(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vint32mf2_t *v3, vint32mf2_t *v4, vint32mf2_t *v5, vint32mf2_t *v6, vint32mf2_t *v7, const int32_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg8e32_v_i32mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bstride, vl); + return __riscv_vlsseg8e32_v_i32mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg8e32_v_i32m1( @@ -104,7 +104,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg8e32_v_i32m1(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vint32m1_t *v3, vint32m1_t *v4, vint32m1_t *v5, vint32m1_t *v6, vint32m1_t *v7, const int32_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg8e32_v_i32m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bstride, vl); + return __riscv_vlsseg8e32_v_i32m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg8e32_v_u32mf2( @@ -129,7 +129,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg8e32_v_u32mf2(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vuint32mf2_t *v3, vuint32mf2_t *v4, vuint32mf2_t *v5, vuint32mf2_t *v6, vuint32mf2_t *v7, const uint32_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg8e32_v_u32mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bstride, vl); + return __riscv_vlsseg8e32_v_u32mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg8e32_v_u32m1( @@ -154,7 +154,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg8e32_v_u32m1(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vuint32m1_t *v3, vuint32m1_t *v4, vuint32m1_t *v5, vuint32m1_t *v6, vuint32m1_t *v7, const uint32_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg8e32_v_u32m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bstride, vl); + return __riscv_vlsseg8e32_v_u32m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg8e32_v_f32mf2_m( @@ -179,7 +179,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg8e32_v_f32mf2_m(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vfloat32mf2_t *v3, vfloat32mf2_t *v4, vfloat32mf2_t *v5, vfloat32mf2_t *v6, vfloat32mf2_t *v7, vbool64_t mask, const float *base, ptrdiff_t bstride, size_t vl) { - return vlsseg8e32_v_f32mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bstride, vl); + return __riscv_vlsseg8e32_v_f32mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg8e32_v_f32m1_m( @@ -204,7 +204,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg8e32_v_f32m1_m(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vfloat32m1_t *v3, vfloat32m1_t *v4, vfloat32m1_t *v5, vfloat32m1_t *v6, vfloat32m1_t *v7, vbool32_t mask, const float *base, ptrdiff_t bstride, size_t vl) { - return vlsseg8e32_v_f32m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bstride, vl); + return __riscv_vlsseg8e32_v_f32m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg8e32_v_i32mf2_m( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg8e32_v_i32mf2_m(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vint32mf2_t *v3, vint32mf2_t *v4, vint32mf2_t *v5, vint32mf2_t *v6, vint32mf2_t *v7, vbool64_t mask, const int32_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg8e32_v_i32mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bstride, vl); + return __riscv_vlsseg8e32_v_i32mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg8e32_v_i32m1_m( @@ -254,7 +254,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg8e32_v_i32m1_m(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vint32m1_t *v3, vint32m1_t *v4, vint32m1_t *v5, vint32m1_t *v6, vint32m1_t *v7, vbool32_t mask, const int32_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg8e32_v_i32m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bstride, vl); + return __riscv_vlsseg8e32_v_i32m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg8e32_v_u32mf2_m( @@ -279,7 +279,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg8e32_v_u32mf2_m(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vuint32mf2_t *v3, vuint32mf2_t *v4, vuint32mf2_t *v5, vuint32mf2_t *v6, vuint32mf2_t *v7, vbool64_t mask, const uint32_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg8e32_v_u32mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bstride, vl); + return __riscv_vlsseg8e32_v_u32mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg8e32_v_u32m1_m( @@ -304,6 +304,6 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg8e32_v_u32m1_m(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vuint32m1_t *v3, vuint32m1_t *v4, vuint32m1_t *v5, vuint32m1_t *v6, vuint32m1_t *v7, vbool32_t mask, const uint32_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg8e32_v_u32m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bstride, vl); + return __riscv_vlsseg8e32_v_u32m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bstride, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg8e64.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg8e64.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg8e64.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg8e64.c @@ -29,7 +29,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg8e64_v_f64m1(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vfloat64m1_t *v3, vfloat64m1_t *v4, vfloat64m1_t *v5, vfloat64m1_t *v6, vfloat64m1_t *v7, const double *base, ptrdiff_t bstride, size_t vl) { - return vlsseg8e64_v_f64m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bstride, vl); + return __riscv_vlsseg8e64_v_f64m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg8e64_v_i64m1( @@ -54,7 +54,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg8e64_v_i64m1(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vint64m1_t *v3, vint64m1_t *v4, vint64m1_t *v5, vint64m1_t *v6, vint64m1_t *v7, const int64_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg8e64_v_i64m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bstride, vl); + return __riscv_vlsseg8e64_v_i64m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg8e64_v_u64m1( @@ -79,7 +79,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg8e64_v_u64m1(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vuint64m1_t *v3, vuint64m1_t *v4, vuint64m1_t *v5, vuint64m1_t *v6, vuint64m1_t *v7, const uint64_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg8e64_v_u64m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bstride, vl); + return __riscv_vlsseg8e64_v_u64m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg8e64_v_f64m1_m( @@ -104,7 +104,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg8e64_v_f64m1_m(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vfloat64m1_t *v3, vfloat64m1_t *v4, vfloat64m1_t *v5, vfloat64m1_t *v6, vfloat64m1_t *v7, vbool64_t mask, const double *base, ptrdiff_t bstride, size_t vl) { - return vlsseg8e64_v_f64m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bstride, vl); + return __riscv_vlsseg8e64_v_f64m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg8e64_v_i64m1_m( @@ -129,7 +129,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg8e64_v_i64m1_m(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vint64m1_t *v3, vint64m1_t *v4, vint64m1_t *v5, vint64m1_t *v6, vint64m1_t *v7, vbool64_t mask, const int64_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg8e64_v_i64m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bstride, vl); + return __riscv_vlsseg8e64_v_i64m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg8e64_v_u64m1_m( @@ -154,6 +154,6 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg8e64_v_u64m1_m(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vuint64m1_t *v3, vuint64m1_t *v4, vuint64m1_t *v5, vuint64m1_t *v6, vuint64m1_t *v7, vbool64_t mask, const uint64_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg8e64_v_u64m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bstride, vl); + return __riscv_vlsseg8e64_v_u64m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bstride, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg8e8.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg8e8.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg8e8.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vlsseg8e8.c @@ -28,7 +28,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg8e8_v_i8mf8(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vint8mf8_t *v3, vint8mf8_t *v4, vint8mf8_t *v5, vint8mf8_t *v6, vint8mf8_t *v7, const int8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg8e8_v_i8mf8(v0, v1, v2, v3, v4, v5, v6, v7, base, bstride, vl); + return __riscv_vlsseg8e8_v_i8mf8(v0, v1, v2, v3, v4, v5, v6, v7, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg8e8_v_i8mf4( @@ -53,7 +53,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg8e8_v_i8mf4(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vint8mf4_t *v3, vint8mf4_t *v4, vint8mf4_t *v5, vint8mf4_t *v6, vint8mf4_t *v7, const int8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg8e8_v_i8mf4(v0, v1, v2, v3, v4, v5, v6, v7, base, bstride, vl); + return __riscv_vlsseg8e8_v_i8mf4(v0, v1, v2, v3, v4, v5, v6, v7, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg8e8_v_i8mf2( @@ -78,7 +78,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg8e8_v_i8mf2(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vint8mf2_t *v3, vint8mf2_t *v4, vint8mf2_t *v5, vint8mf2_t *v6, vint8mf2_t *v7, const int8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg8e8_v_i8mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bstride, vl); + return __riscv_vlsseg8e8_v_i8mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg8e8_v_i8m1( @@ -103,7 +103,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg8e8_v_i8m1(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vint8m1_t *v3, vint8m1_t *v4, vint8m1_t *v5, vint8m1_t *v6, vint8m1_t *v7, const int8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg8e8_v_i8m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bstride, vl); + return __riscv_vlsseg8e8_v_i8m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg8e8_v_u8mf8( @@ -128,7 +128,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg8e8_v_u8mf8(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vuint8mf8_t *v3, vuint8mf8_t *v4, vuint8mf8_t *v5, vuint8mf8_t *v6, vuint8mf8_t *v7, const uint8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg8e8_v_u8mf8(v0, v1, v2, v3, v4, v5, v6, v7, base, bstride, vl); + return __riscv_vlsseg8e8_v_u8mf8(v0, v1, v2, v3, v4, v5, v6, v7, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg8e8_v_u8mf4( @@ -153,7 +153,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg8e8_v_u8mf4(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vuint8mf4_t *v3, vuint8mf4_t *v4, vuint8mf4_t *v5, vuint8mf4_t *v6, vuint8mf4_t *v7, const uint8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg8e8_v_u8mf4(v0, v1, v2, v3, v4, v5, v6, v7, base, bstride, vl); + return __riscv_vlsseg8e8_v_u8mf4(v0, v1, v2, v3, v4, v5, v6, v7, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg8e8_v_u8mf2( @@ -178,7 +178,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg8e8_v_u8mf2(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vuint8mf2_t *v3, vuint8mf2_t *v4, vuint8mf2_t *v5, vuint8mf2_t *v6, vuint8mf2_t *v7, const uint8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg8e8_v_u8mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bstride, vl); + return __riscv_vlsseg8e8_v_u8mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg8e8_v_u8m1( @@ -203,7 +203,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg8e8_v_u8m1(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vuint8m1_t *v3, vuint8m1_t *v4, vuint8m1_t *v5, vuint8m1_t *v6, vuint8m1_t *v7, const uint8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg8e8_v_u8m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bstride, vl); + return __riscv_vlsseg8e8_v_u8m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg8e8_v_i8mf8_m( @@ -228,7 +228,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg8e8_v_i8mf8_m(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vint8mf8_t *v3, vint8mf8_t *v4, vint8mf8_t *v5, vint8mf8_t *v6, vint8mf8_t *v7, vbool64_t mask, const int8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg8e8_v_i8mf8_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bstride, vl); + return __riscv_vlsseg8e8_v_i8mf8_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg8e8_v_i8mf4_m( @@ -253,7 +253,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg8e8_v_i8mf4_m(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vint8mf4_t *v3, vint8mf4_t *v4, vint8mf4_t *v5, vint8mf4_t *v6, vint8mf4_t *v7, vbool32_t mask, const int8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg8e8_v_i8mf4_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bstride, vl); + return __riscv_vlsseg8e8_v_i8mf4_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg8e8_v_i8mf2_m( @@ -278,7 +278,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg8e8_v_i8mf2_m(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vint8mf2_t *v3, vint8mf2_t *v4, vint8mf2_t *v5, vint8mf2_t *v6, vint8mf2_t *v7, vbool16_t mask, const int8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg8e8_v_i8mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bstride, vl); + return __riscv_vlsseg8e8_v_i8mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg8e8_v_i8m1_m( @@ -303,7 +303,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg8e8_v_i8m1_m(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vint8m1_t *v3, vint8m1_t *v4, vint8m1_t *v5, vint8m1_t *v6, vint8m1_t *v7, vbool8_t mask, const int8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg8e8_v_i8m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bstride, vl); + return __riscv_vlsseg8e8_v_i8m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg8e8_v_u8mf8_m( @@ -328,7 +328,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg8e8_v_u8mf8_m(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vuint8mf8_t *v3, vuint8mf8_t *v4, vuint8mf8_t *v5, vuint8mf8_t *v6, vuint8mf8_t *v7, vbool64_t mask, const uint8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg8e8_v_u8mf8_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bstride, vl); + return __riscv_vlsseg8e8_v_u8mf8_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg8e8_v_u8mf4_m( @@ -353,7 +353,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg8e8_v_u8mf4_m(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vuint8mf4_t *v3, vuint8mf4_t *v4, vuint8mf4_t *v5, vuint8mf4_t *v6, vuint8mf4_t *v7, vbool32_t mask, const uint8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg8e8_v_u8mf4_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bstride, vl); + return __riscv_vlsseg8e8_v_u8mf4_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg8e8_v_u8mf2_m( @@ -378,7 +378,7 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg8e8_v_u8mf2_m(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vuint8mf2_t *v3, vuint8mf2_t *v4, vuint8mf2_t *v5, vuint8mf2_t *v6, vuint8mf2_t *v7, vbool16_t mask, const uint8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg8e8_v_u8mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bstride, vl); + return __riscv_vlsseg8e8_v_u8mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bstride, vl); } // CHECK-RV64-LABEL: @test_vlsseg8e8_v_u8m1_m( @@ -403,6 +403,6 @@ // CHECK-RV64-NEXT: ret void // void test_vlsseg8e8_v_u8m1_m(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vuint8m1_t *v3, vuint8m1_t *v4, vuint8m1_t *v5, vuint8m1_t *v6, vuint8m1_t *v7, vbool8_t mask, const uint8_t *base, ptrdiff_t bstride, size_t vl) { - return vlsseg8e8_v_u8m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bstride, vl); + return __riscv_vlsseg8e8_v_u8m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bstride, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxei16.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxei16.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxei16.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxei16.c @@ -13,7 +13,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vluxei16_v_f16mf4(const _Float16 *base, vuint16mf4_t bindex, size_t vl) { - return vluxei16_v_f16mf4(base, bindex, vl); + return __riscv_vluxei16_v_f16mf4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_f16mf2( @@ -22,7 +22,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vluxei16_v_f16mf2(const _Float16 *base, vuint16mf2_t bindex, size_t vl) { - return vluxei16_v_f16mf2(base, bindex, vl); + return __riscv_vluxei16_v_f16mf2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_f16m1( @@ -31,7 +31,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vluxei16_v_f16m1(const _Float16 *base, vuint16m1_t bindex, size_t vl) { - return vluxei16_v_f16m1(base, bindex, vl); + return __riscv_vluxei16_v_f16m1(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_f16m2( @@ -40,7 +40,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vluxei16_v_f16m2(const _Float16 *base, vuint16m2_t bindex, size_t vl) { - return vluxei16_v_f16m2(base, bindex, vl); + return __riscv_vluxei16_v_f16m2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_f16m4( @@ -49,7 +49,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vluxei16_v_f16m4(const _Float16 *base, vuint16m4_t bindex, size_t vl) { - return vluxei16_v_f16m4(base, bindex, vl); + return __riscv_vluxei16_v_f16m4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_f16m8( @@ -58,7 +58,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vluxei16_v_f16m8(const _Float16 *base, vuint16m8_t bindex, size_t vl) { - return vluxei16_v_f16m8(base, bindex, vl); + return __riscv_vluxei16_v_f16m8(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_f32mf2( @@ -67,7 +67,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vluxei16_v_f32mf2(const float *base, vuint16mf4_t bindex, size_t vl) { - return vluxei16_v_f32mf2(base, bindex, vl); + return __riscv_vluxei16_v_f32mf2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_f32m1( @@ -76,7 +76,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vluxei16_v_f32m1(const float *base, vuint16mf2_t bindex, size_t vl) { - return vluxei16_v_f32m1(base, bindex, vl); + return __riscv_vluxei16_v_f32m1(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_f32m2( @@ -85,7 +85,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vluxei16_v_f32m2(const float *base, vuint16m1_t bindex, size_t vl) { - return vluxei16_v_f32m2(base, bindex, vl); + return __riscv_vluxei16_v_f32m2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_f32m4( @@ -94,7 +94,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vluxei16_v_f32m4(const float *base, vuint16m2_t bindex, size_t vl) { - return vluxei16_v_f32m4(base, bindex, vl); + return __riscv_vluxei16_v_f32m4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_f32m8( @@ -103,7 +103,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vluxei16_v_f32m8(const float *base, vuint16m4_t bindex, size_t vl) { - return vluxei16_v_f32m8(base, bindex, vl); + return __riscv_vluxei16_v_f32m8(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_f64m1( @@ -112,7 +112,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vluxei16_v_f64m1(const double *base, vuint16mf4_t bindex, size_t vl) { - return vluxei16_v_f64m1(base, bindex, vl); + return __riscv_vluxei16_v_f64m1(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_f64m2( @@ -121,7 +121,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vluxei16_v_f64m2(const double *base, vuint16mf2_t bindex, size_t vl) { - return vluxei16_v_f64m2(base, bindex, vl); + return __riscv_vluxei16_v_f64m2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_f64m4( @@ -130,7 +130,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vluxei16_v_f64m4(const double *base, vuint16m1_t bindex, size_t vl) { - return vluxei16_v_f64m4(base, bindex, vl); + return __riscv_vluxei16_v_f64m4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_f64m8( @@ -139,7 +139,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vluxei16_v_f64m8(const double *base, vuint16m2_t bindex, size_t vl) { - return vluxei16_v_f64m8(base, bindex, vl); + return __riscv_vluxei16_v_f64m8(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_i8mf8( @@ -148,7 +148,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vluxei16_v_i8mf8(const int8_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxei16_v_i8mf8(base, bindex, vl); + return __riscv_vluxei16_v_i8mf8(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_i8mf4( @@ -157,7 +157,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vluxei16_v_i8mf4(const int8_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxei16_v_i8mf4(base, bindex, vl); + return __riscv_vluxei16_v_i8mf4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_i8mf2( @@ -166,7 +166,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vluxei16_v_i8mf2(const int8_t *base, vuint16m1_t bindex, size_t vl) { - return vluxei16_v_i8mf2(base, bindex, vl); + return __riscv_vluxei16_v_i8mf2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_i8m1( @@ -175,7 +175,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vluxei16_v_i8m1(const int8_t *base, vuint16m2_t bindex, size_t vl) { - return vluxei16_v_i8m1(base, bindex, vl); + return __riscv_vluxei16_v_i8m1(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_i8m2( @@ -184,7 +184,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m2_t test_vluxei16_v_i8m2(const int8_t *base, vuint16m4_t bindex, size_t vl) { - return vluxei16_v_i8m2(base, bindex, vl); + return __riscv_vluxei16_v_i8m2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_i8m4( @@ -193,7 +193,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m4_t test_vluxei16_v_i8m4(const int8_t *base, vuint16m8_t bindex, size_t vl) { - return vluxei16_v_i8m4(base, bindex, vl); + return __riscv_vluxei16_v_i8m4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_i16mf4( @@ -202,7 +202,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vluxei16_v_i16mf4(const int16_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxei16_v_i16mf4(base, bindex, vl); + return __riscv_vluxei16_v_i16mf4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_i16mf2( @@ -211,7 +211,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vluxei16_v_i16mf2(const int16_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxei16_v_i16mf2(base, bindex, vl); + return __riscv_vluxei16_v_i16mf2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_i16m1( @@ -220,7 +220,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vluxei16_v_i16m1(const int16_t *base, vuint16m1_t bindex, size_t vl) { - return vluxei16_v_i16m1(base, bindex, vl); + return __riscv_vluxei16_v_i16m1(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_i16m2( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vluxei16_v_i16m2(const int16_t *base, vuint16m2_t bindex, size_t vl) { - return vluxei16_v_i16m2(base, bindex, vl); + return __riscv_vluxei16_v_i16m2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_i16m4( @@ -238,7 +238,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vluxei16_v_i16m4(const int16_t *base, vuint16m4_t bindex, size_t vl) { - return vluxei16_v_i16m4(base, bindex, vl); + return __riscv_vluxei16_v_i16m4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_i16m8( @@ -247,7 +247,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m8_t test_vluxei16_v_i16m8(const int16_t *base, vuint16m8_t bindex, size_t vl) { - return vluxei16_v_i16m8(base, bindex, vl); + return __riscv_vluxei16_v_i16m8(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_i32mf2( @@ -256,7 +256,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vluxei16_v_i32mf2(const int32_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxei16_v_i32mf2(base, bindex, vl); + return __riscv_vluxei16_v_i32mf2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_i32m1( @@ -265,7 +265,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vluxei16_v_i32m1(const int32_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxei16_v_i32m1(base, bindex, vl); + return __riscv_vluxei16_v_i32m1(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_i32m2( @@ -274,7 +274,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vluxei16_v_i32m2(const int32_t *base, vuint16m1_t bindex, size_t vl) { - return vluxei16_v_i32m2(base, bindex, vl); + return __riscv_vluxei16_v_i32m2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_i32m4( @@ -283,7 +283,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vluxei16_v_i32m4(const int32_t *base, vuint16m2_t bindex, size_t vl) { - return vluxei16_v_i32m4(base, bindex, vl); + return __riscv_vluxei16_v_i32m4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_i32m8( @@ -292,7 +292,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m8_t test_vluxei16_v_i32m8(const int32_t *base, vuint16m4_t bindex, size_t vl) { - return vluxei16_v_i32m8(base, bindex, vl); + return __riscv_vluxei16_v_i32m8(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_i64m1( @@ -301,7 +301,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vluxei16_v_i64m1(const int64_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxei16_v_i64m1(base, bindex, vl); + return __riscv_vluxei16_v_i64m1(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_i64m2( @@ -310,7 +310,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m2_t test_vluxei16_v_i64m2(const int64_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxei16_v_i64m2(base, bindex, vl); + return __riscv_vluxei16_v_i64m2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_i64m4( @@ -319,7 +319,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m4_t test_vluxei16_v_i64m4(const int64_t *base, vuint16m1_t bindex, size_t vl) { - return vluxei16_v_i64m4(base, bindex, vl); + return __riscv_vluxei16_v_i64m4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_i64m8( @@ -328,7 +328,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m8_t test_vluxei16_v_i64m8(const int64_t *base, vuint16m2_t bindex, size_t vl) { - return vluxei16_v_i64m8(base, bindex, vl); + return __riscv_vluxei16_v_i64m8(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_u8mf8( @@ -337,7 +337,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf8_t test_vluxei16_v_u8mf8(const uint8_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxei16_v_u8mf8(base, bindex, vl); + return __riscv_vluxei16_v_u8mf8(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_u8mf4( @@ -346,7 +346,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf4_t test_vluxei16_v_u8mf4(const uint8_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxei16_v_u8mf4(base, bindex, vl); + return __riscv_vluxei16_v_u8mf4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_u8mf2( @@ -355,7 +355,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf2_t test_vluxei16_v_u8mf2(const uint8_t *base, vuint16m1_t bindex, size_t vl) { - return vluxei16_v_u8mf2(base, bindex, vl); + return __riscv_vluxei16_v_u8mf2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_u8m1( @@ -364,7 +364,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vluxei16_v_u8m1(const uint8_t *base, vuint16m2_t bindex, size_t vl) { - return vluxei16_v_u8m1(base, bindex, vl); + return __riscv_vluxei16_v_u8m1(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_u8m2( @@ -373,7 +373,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m2_t test_vluxei16_v_u8m2(const uint8_t *base, vuint16m4_t bindex, size_t vl) { - return vluxei16_v_u8m2(base, bindex, vl); + return __riscv_vluxei16_v_u8m2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_u8m4( @@ -382,7 +382,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m4_t test_vluxei16_v_u8m4(const uint8_t *base, vuint16m8_t bindex, size_t vl) { - return vluxei16_v_u8m4(base, bindex, vl); + return __riscv_vluxei16_v_u8m4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_u16mf4( @@ -391,7 +391,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vluxei16_v_u16mf4(const uint16_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxei16_v_u16mf4(base, bindex, vl); + return __riscv_vluxei16_v_u16mf4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_u16mf2( @@ -400,7 +400,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vluxei16_v_u16mf2(const uint16_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxei16_v_u16mf2(base, bindex, vl); + return __riscv_vluxei16_v_u16mf2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_u16m1( @@ -409,7 +409,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vluxei16_v_u16m1(const uint16_t *base, vuint16m1_t bindex, size_t vl) { - return vluxei16_v_u16m1(base, bindex, vl); + return __riscv_vluxei16_v_u16m1(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_u16m2( @@ -418,7 +418,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vluxei16_v_u16m2(const uint16_t *base, vuint16m2_t bindex, size_t vl) { - return vluxei16_v_u16m2(base, bindex, vl); + return __riscv_vluxei16_v_u16m2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_u16m4( @@ -427,7 +427,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_vluxei16_v_u16m4(const uint16_t *base, vuint16m4_t bindex, size_t vl) { - return vluxei16_v_u16m4(base, bindex, vl); + return __riscv_vluxei16_v_u16m4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_u16m8( @@ -436,7 +436,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m8_t test_vluxei16_v_u16m8(const uint16_t *base, vuint16m8_t bindex, size_t vl) { - return vluxei16_v_u16m8(base, bindex, vl); + return __riscv_vluxei16_v_u16m8(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_u32mf2( @@ -445,7 +445,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vluxei16_v_u32mf2(const uint32_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxei16_v_u32mf2(base, bindex, vl); + return __riscv_vluxei16_v_u32mf2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_u32m1( @@ -454,7 +454,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vluxei16_v_u32m1(const uint32_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxei16_v_u32m1(base, bindex, vl); + return __riscv_vluxei16_v_u32m1(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_u32m2( @@ -463,7 +463,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vluxei16_v_u32m2(const uint32_t *base, vuint16m1_t bindex, size_t vl) { - return vluxei16_v_u32m2(base, bindex, vl); + return __riscv_vluxei16_v_u32m2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_u32m4( @@ -472,7 +472,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vluxei16_v_u32m4(const uint32_t *base, vuint16m2_t bindex, size_t vl) { - return vluxei16_v_u32m4(base, bindex, vl); + return __riscv_vluxei16_v_u32m4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_u32m8( @@ -481,7 +481,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m8_t test_vluxei16_v_u32m8(const uint32_t *base, vuint16m4_t bindex, size_t vl) { - return vluxei16_v_u32m8(base, bindex, vl); + return __riscv_vluxei16_v_u32m8(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_u64m1( @@ -490,7 +490,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m1_t test_vluxei16_v_u64m1(const uint64_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxei16_v_u64m1(base, bindex, vl); + return __riscv_vluxei16_v_u64m1(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_u64m2( @@ -499,7 +499,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m2_t test_vluxei16_v_u64m2(const uint64_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxei16_v_u64m2(base, bindex, vl); + return __riscv_vluxei16_v_u64m2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_u64m4( @@ -508,7 +508,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m4_t test_vluxei16_v_u64m4(const uint64_t *base, vuint16m1_t bindex, size_t vl) { - return vluxei16_v_u64m4(base, bindex, vl); + return __riscv_vluxei16_v_u64m4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_u64m8( @@ -517,7 +517,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m8_t test_vluxei16_v_u64m8(const uint64_t *base, vuint16m2_t bindex, size_t vl) { - return vluxei16_v_u64m8(base, bindex, vl); + return __riscv_vluxei16_v_u64m8(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_f16mf4_m( @@ -526,7 +526,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vluxei16_v_f16mf4_m(vbool64_t mask, const _Float16 *base, vuint16mf4_t bindex, size_t vl) { - return vluxei16_v_f16mf4_m(mask, base, bindex, vl); + return __riscv_vluxei16_v_f16mf4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_f16mf2_m( @@ -535,7 +535,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vluxei16_v_f16mf2_m(vbool32_t mask, const _Float16 *base, vuint16mf2_t bindex, size_t vl) { - return vluxei16_v_f16mf2_m(mask, base, bindex, vl); + return __riscv_vluxei16_v_f16mf2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_f16m1_m( @@ -544,7 +544,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vluxei16_v_f16m1_m(vbool16_t mask, const _Float16 *base, vuint16m1_t bindex, size_t vl) { - return vluxei16_v_f16m1_m(mask, base, bindex, vl); + return __riscv_vluxei16_v_f16m1_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_f16m2_m( @@ -553,7 +553,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vluxei16_v_f16m2_m(vbool8_t mask, const _Float16 *base, vuint16m2_t bindex, size_t vl) { - return vluxei16_v_f16m2_m(mask, base, bindex, vl); + return __riscv_vluxei16_v_f16m2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_f16m4_m( @@ -562,7 +562,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vluxei16_v_f16m4_m(vbool4_t mask, const _Float16 *base, vuint16m4_t bindex, size_t vl) { - return vluxei16_v_f16m4_m(mask, base, bindex, vl); + return __riscv_vluxei16_v_f16m4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_f16m8_m( @@ -571,7 +571,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vluxei16_v_f16m8_m(vbool2_t mask, const _Float16 *base, vuint16m8_t bindex, size_t vl) { - return vluxei16_v_f16m8_m(mask, base, bindex, vl); + return __riscv_vluxei16_v_f16m8_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_f32mf2_m( @@ -580,7 +580,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vluxei16_v_f32mf2_m(vbool64_t mask, const float *base, vuint16mf4_t bindex, size_t vl) { - return vluxei16_v_f32mf2_m(mask, base, bindex, vl); + return __riscv_vluxei16_v_f32mf2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_f32m1_m( @@ -589,7 +589,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vluxei16_v_f32m1_m(vbool32_t mask, const float *base, vuint16mf2_t bindex, size_t vl) { - return vluxei16_v_f32m1_m(mask, base, bindex, vl); + return __riscv_vluxei16_v_f32m1_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_f32m2_m( @@ -598,7 +598,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vluxei16_v_f32m2_m(vbool16_t mask, const float *base, vuint16m1_t bindex, size_t vl) { - return vluxei16_v_f32m2_m(mask, base, bindex, vl); + return __riscv_vluxei16_v_f32m2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_f32m4_m( @@ -607,7 +607,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vluxei16_v_f32m4_m(vbool8_t mask, const float *base, vuint16m2_t bindex, size_t vl) { - return vluxei16_v_f32m4_m(mask, base, bindex, vl); + return __riscv_vluxei16_v_f32m4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_f32m8_m( @@ -616,7 +616,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vluxei16_v_f32m8_m(vbool4_t mask, const float *base, vuint16m4_t bindex, size_t vl) { - return vluxei16_v_f32m8_m(mask, base, bindex, vl); + return __riscv_vluxei16_v_f32m8_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_f64m1_m( @@ -625,7 +625,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vluxei16_v_f64m1_m(vbool64_t mask, const double *base, vuint16mf4_t bindex, size_t vl) { - return vluxei16_v_f64m1_m(mask, base, bindex, vl); + return __riscv_vluxei16_v_f64m1_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_f64m2_m( @@ -634,7 +634,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vluxei16_v_f64m2_m(vbool32_t mask, const double *base, vuint16mf2_t bindex, size_t vl) { - return vluxei16_v_f64m2_m(mask, base, bindex, vl); + return __riscv_vluxei16_v_f64m2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_f64m4_m( @@ -643,7 +643,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vluxei16_v_f64m4_m(vbool16_t mask, const double *base, vuint16m1_t bindex, size_t vl) { - return vluxei16_v_f64m4_m(mask, base, bindex, vl); + return __riscv_vluxei16_v_f64m4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_f64m8_m( @@ -652,7 +652,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vluxei16_v_f64m8_m(vbool8_t mask, const double *base, vuint16m2_t bindex, size_t vl) { - return vluxei16_v_f64m8_m(mask, base, bindex, vl); + return __riscv_vluxei16_v_f64m8_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_i8mf8_m( @@ -661,7 +661,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vluxei16_v_i8mf8_m(vbool64_t mask, const int8_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxei16_v_i8mf8_m(mask, base, bindex, vl); + return __riscv_vluxei16_v_i8mf8_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_i8mf4_m( @@ -670,7 +670,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vluxei16_v_i8mf4_m(vbool32_t mask, const int8_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxei16_v_i8mf4_m(mask, base, bindex, vl); + return __riscv_vluxei16_v_i8mf4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_i8mf2_m( @@ -679,7 +679,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vluxei16_v_i8mf2_m(vbool16_t mask, const int8_t *base, vuint16m1_t bindex, size_t vl) { - return vluxei16_v_i8mf2_m(mask, base, bindex, vl); + return __riscv_vluxei16_v_i8mf2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_i8m1_m( @@ -688,7 +688,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vluxei16_v_i8m1_m(vbool8_t mask, const int8_t *base, vuint16m2_t bindex, size_t vl) { - return vluxei16_v_i8m1_m(mask, base, bindex, vl); + return __riscv_vluxei16_v_i8m1_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_i8m2_m( @@ -697,7 +697,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m2_t test_vluxei16_v_i8m2_m(vbool4_t mask, const int8_t *base, vuint16m4_t bindex, size_t vl) { - return vluxei16_v_i8m2_m(mask, base, bindex, vl); + return __riscv_vluxei16_v_i8m2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_i8m4_m( @@ -706,7 +706,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m4_t test_vluxei16_v_i8m4_m(vbool2_t mask, const int8_t *base, vuint16m8_t bindex, size_t vl) { - return vluxei16_v_i8m4_m(mask, base, bindex, vl); + return __riscv_vluxei16_v_i8m4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_i16mf4_m( @@ -715,7 +715,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vluxei16_v_i16mf4_m(vbool64_t mask, const int16_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxei16_v_i16mf4_m(mask, base, bindex, vl); + return __riscv_vluxei16_v_i16mf4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_i16mf2_m( @@ -724,7 +724,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vluxei16_v_i16mf2_m(vbool32_t mask, const int16_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxei16_v_i16mf2_m(mask, base, bindex, vl); + return __riscv_vluxei16_v_i16mf2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_i16m1_m( @@ -733,7 +733,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vluxei16_v_i16m1_m(vbool16_t mask, const int16_t *base, vuint16m1_t bindex, size_t vl) { - return vluxei16_v_i16m1_m(mask, base, bindex, vl); + return __riscv_vluxei16_v_i16m1_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_i16m2_m( @@ -742,7 +742,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vluxei16_v_i16m2_m(vbool8_t mask, const int16_t *base, vuint16m2_t bindex, size_t vl) { - return vluxei16_v_i16m2_m(mask, base, bindex, vl); + return __riscv_vluxei16_v_i16m2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_i16m4_m( @@ -751,7 +751,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vluxei16_v_i16m4_m(vbool4_t mask, const int16_t *base, vuint16m4_t bindex, size_t vl) { - return vluxei16_v_i16m4_m(mask, base, bindex, vl); + return __riscv_vluxei16_v_i16m4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_i16m8_m( @@ -760,7 +760,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m8_t test_vluxei16_v_i16m8_m(vbool2_t mask, const int16_t *base, vuint16m8_t bindex, size_t vl) { - return vluxei16_v_i16m8_m(mask, base, bindex, vl); + return __riscv_vluxei16_v_i16m8_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_i32mf2_m( @@ -769,7 +769,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vluxei16_v_i32mf2_m(vbool64_t mask, const int32_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxei16_v_i32mf2_m(mask, base, bindex, vl); + return __riscv_vluxei16_v_i32mf2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_i32m1_m( @@ -778,7 +778,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vluxei16_v_i32m1_m(vbool32_t mask, const int32_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxei16_v_i32m1_m(mask, base, bindex, vl); + return __riscv_vluxei16_v_i32m1_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_i32m2_m( @@ -787,7 +787,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vluxei16_v_i32m2_m(vbool16_t mask, const int32_t *base, vuint16m1_t bindex, size_t vl) { - return vluxei16_v_i32m2_m(mask, base, bindex, vl); + return __riscv_vluxei16_v_i32m2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_i32m4_m( @@ -796,7 +796,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vluxei16_v_i32m4_m(vbool8_t mask, const int32_t *base, vuint16m2_t bindex, size_t vl) { - return vluxei16_v_i32m4_m(mask, base, bindex, vl); + return __riscv_vluxei16_v_i32m4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_i32m8_m( @@ -805,7 +805,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m8_t test_vluxei16_v_i32m8_m(vbool4_t mask, const int32_t *base, vuint16m4_t bindex, size_t vl) { - return vluxei16_v_i32m8_m(mask, base, bindex, vl); + return __riscv_vluxei16_v_i32m8_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_i64m1_m( @@ -814,7 +814,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vluxei16_v_i64m1_m(vbool64_t mask, const int64_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxei16_v_i64m1_m(mask, base, bindex, vl); + return __riscv_vluxei16_v_i64m1_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_i64m2_m( @@ -823,7 +823,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m2_t test_vluxei16_v_i64m2_m(vbool32_t mask, const int64_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxei16_v_i64m2_m(mask, base, bindex, vl); + return __riscv_vluxei16_v_i64m2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_i64m4_m( @@ -832,7 +832,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m4_t test_vluxei16_v_i64m4_m(vbool16_t mask, const int64_t *base, vuint16m1_t bindex, size_t vl) { - return vluxei16_v_i64m4_m(mask, base, bindex, vl); + return __riscv_vluxei16_v_i64m4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_i64m8_m( @@ -841,7 +841,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m8_t test_vluxei16_v_i64m8_m(vbool8_t mask, const int64_t *base, vuint16m2_t bindex, size_t vl) { - return vluxei16_v_i64m8_m(mask, base, bindex, vl); + return __riscv_vluxei16_v_i64m8_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_u8mf8_m( @@ -850,7 +850,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf8_t test_vluxei16_v_u8mf8_m(vbool64_t mask, const uint8_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxei16_v_u8mf8_m(mask, base, bindex, vl); + return __riscv_vluxei16_v_u8mf8_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_u8mf4_m( @@ -859,7 +859,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf4_t test_vluxei16_v_u8mf4_m(vbool32_t mask, const uint8_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxei16_v_u8mf4_m(mask, base, bindex, vl); + return __riscv_vluxei16_v_u8mf4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_u8mf2_m( @@ -868,7 +868,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf2_t test_vluxei16_v_u8mf2_m(vbool16_t mask, const uint8_t *base, vuint16m1_t bindex, size_t vl) { - return vluxei16_v_u8mf2_m(mask, base, bindex, vl); + return __riscv_vluxei16_v_u8mf2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_u8m1_m( @@ -877,7 +877,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vluxei16_v_u8m1_m(vbool8_t mask, const uint8_t *base, vuint16m2_t bindex, size_t vl) { - return vluxei16_v_u8m1_m(mask, base, bindex, vl); + return __riscv_vluxei16_v_u8m1_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_u8m2_m( @@ -886,7 +886,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m2_t test_vluxei16_v_u8m2_m(vbool4_t mask, const uint8_t *base, vuint16m4_t bindex, size_t vl) { - return vluxei16_v_u8m2_m(mask, base, bindex, vl); + return __riscv_vluxei16_v_u8m2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_u8m4_m( @@ -895,7 +895,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m4_t test_vluxei16_v_u8m4_m(vbool2_t mask, const uint8_t *base, vuint16m8_t bindex, size_t vl) { - return vluxei16_v_u8m4_m(mask, base, bindex, vl); + return __riscv_vluxei16_v_u8m4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_u16mf4_m( @@ -904,7 +904,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vluxei16_v_u16mf4_m(vbool64_t mask, const uint16_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxei16_v_u16mf4_m(mask, base, bindex, vl); + return __riscv_vluxei16_v_u16mf4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_u16mf2_m( @@ -913,7 +913,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vluxei16_v_u16mf2_m(vbool32_t mask, const uint16_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxei16_v_u16mf2_m(mask, base, bindex, vl); + return __riscv_vluxei16_v_u16mf2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_u16m1_m( @@ -922,7 +922,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vluxei16_v_u16m1_m(vbool16_t mask, const uint16_t *base, vuint16m1_t bindex, size_t vl) { - return vluxei16_v_u16m1_m(mask, base, bindex, vl); + return __riscv_vluxei16_v_u16m1_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_u16m2_m( @@ -931,7 +931,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vluxei16_v_u16m2_m(vbool8_t mask, const uint16_t *base, vuint16m2_t bindex, size_t vl) { - return vluxei16_v_u16m2_m(mask, base, bindex, vl); + return __riscv_vluxei16_v_u16m2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_u16m4_m( @@ -940,7 +940,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_vluxei16_v_u16m4_m(vbool4_t mask, const uint16_t *base, vuint16m4_t bindex, size_t vl) { - return vluxei16_v_u16m4_m(mask, base, bindex, vl); + return __riscv_vluxei16_v_u16m4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_u16m8_m( @@ -949,7 +949,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m8_t test_vluxei16_v_u16m8_m(vbool2_t mask, const uint16_t *base, vuint16m8_t bindex, size_t vl) { - return vluxei16_v_u16m8_m(mask, base, bindex, vl); + return __riscv_vluxei16_v_u16m8_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_u32mf2_m( @@ -958,7 +958,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vluxei16_v_u32mf2_m(vbool64_t mask, const uint32_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxei16_v_u32mf2_m(mask, base, bindex, vl); + return __riscv_vluxei16_v_u32mf2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_u32m1_m( @@ -967,7 +967,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vluxei16_v_u32m1_m(vbool32_t mask, const uint32_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxei16_v_u32m1_m(mask, base, bindex, vl); + return __riscv_vluxei16_v_u32m1_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_u32m2_m( @@ -976,7 +976,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vluxei16_v_u32m2_m(vbool16_t mask, const uint32_t *base, vuint16m1_t bindex, size_t vl) { - return vluxei16_v_u32m2_m(mask, base, bindex, vl); + return __riscv_vluxei16_v_u32m2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_u32m4_m( @@ -985,7 +985,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vluxei16_v_u32m4_m(vbool8_t mask, const uint32_t *base, vuint16m2_t bindex, size_t vl) { - return vluxei16_v_u32m4_m(mask, base, bindex, vl); + return __riscv_vluxei16_v_u32m4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_u32m8_m( @@ -994,7 +994,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m8_t test_vluxei16_v_u32m8_m(vbool4_t mask, const uint32_t *base, vuint16m4_t bindex, size_t vl) { - return vluxei16_v_u32m8_m(mask, base, bindex, vl); + return __riscv_vluxei16_v_u32m8_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_u64m1_m( @@ -1003,7 +1003,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m1_t test_vluxei16_v_u64m1_m(vbool64_t mask, const uint64_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxei16_v_u64m1_m(mask, base, bindex, vl); + return __riscv_vluxei16_v_u64m1_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_u64m2_m( @@ -1012,7 +1012,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m2_t test_vluxei16_v_u64m2_m(vbool32_t mask, const uint64_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxei16_v_u64m2_m(mask, base, bindex, vl); + return __riscv_vluxei16_v_u64m2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_u64m4_m( @@ -1021,7 +1021,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m4_t test_vluxei16_v_u64m4_m(vbool16_t mask, const uint64_t *base, vuint16m1_t bindex, size_t vl) { - return vluxei16_v_u64m4_m(mask, base, bindex, vl); + return __riscv_vluxei16_v_u64m4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei16_v_u64m8_m( @@ -1030,6 +1030,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m8_t test_vluxei16_v_u64m8_m(vbool8_t mask, const uint64_t *base, vuint16m2_t bindex, size_t vl) { - return vluxei16_v_u64m8_m(mask, base, bindex, vl); + return __riscv_vluxei16_v_u64m8_m(mask, base, bindex, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxei32.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxei32.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxei32.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxei32.c @@ -13,7 +13,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vluxei32_v_f16mf4(const _Float16 *base, vuint32mf2_t bindex, size_t vl) { - return vluxei32_v_f16mf4(base, bindex, vl); + return __riscv_vluxei32_v_f16mf4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei32_v_f16mf2( @@ -22,7 +22,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vluxei32_v_f16mf2(const _Float16 *base, vuint32m1_t bindex, size_t vl) { - return vluxei32_v_f16mf2(base, bindex, vl); + return __riscv_vluxei32_v_f16mf2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei32_v_f16m1( @@ -31,7 +31,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vluxei32_v_f16m1(const _Float16 *base, vuint32m2_t bindex, size_t vl) { - return vluxei32_v_f16m1(base, bindex, vl); + return __riscv_vluxei32_v_f16m1(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei32_v_f16m2( @@ -40,7 +40,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vluxei32_v_f16m2(const _Float16 *base, vuint32m4_t bindex, size_t vl) { - return vluxei32_v_f16m2(base, bindex, vl); + return __riscv_vluxei32_v_f16m2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei32_v_f16m4( @@ -49,7 +49,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vluxei32_v_f16m4(const _Float16 *base, vuint32m8_t bindex, size_t vl) { - return vluxei32_v_f16m4(base, bindex, vl); + return __riscv_vluxei32_v_f16m4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei32_v_f32mf2( @@ -58,7 +58,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vluxei32_v_f32mf2(const float *base, vuint32mf2_t bindex, size_t vl) { - return vluxei32_v_f32mf2(base, bindex, vl); + return __riscv_vluxei32_v_f32mf2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei32_v_f32m1( @@ -67,7 +67,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vluxei32_v_f32m1(const float *base, vuint32m1_t bindex, size_t vl) { - return vluxei32_v_f32m1(base, bindex, vl); + return __riscv_vluxei32_v_f32m1(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei32_v_f32m2( @@ -76,7 +76,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vluxei32_v_f32m2(const float *base, vuint32m2_t bindex, size_t vl) { - return vluxei32_v_f32m2(base, bindex, vl); + return __riscv_vluxei32_v_f32m2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei32_v_f32m4( @@ -85,7 +85,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vluxei32_v_f32m4(const float *base, vuint32m4_t bindex, size_t vl) { - return vluxei32_v_f32m4(base, bindex, vl); + return __riscv_vluxei32_v_f32m4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei32_v_f32m8( @@ -94,7 +94,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vluxei32_v_f32m8(const float *base, vuint32m8_t bindex, size_t vl) { - return vluxei32_v_f32m8(base, bindex, vl); + return __riscv_vluxei32_v_f32m8(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei32_v_f64m1( @@ -103,7 +103,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vluxei32_v_f64m1(const double *base, vuint32mf2_t bindex, size_t vl) { - return vluxei32_v_f64m1(base, bindex, vl); + return __riscv_vluxei32_v_f64m1(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei32_v_f64m2( @@ -112,7 +112,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vluxei32_v_f64m2(const double *base, vuint32m1_t bindex, size_t vl) { - return vluxei32_v_f64m2(base, bindex, vl); + return __riscv_vluxei32_v_f64m2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei32_v_f64m4( @@ -121,7 +121,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vluxei32_v_f64m4(const double *base, vuint32m2_t bindex, size_t vl) { - return vluxei32_v_f64m4(base, bindex, vl); + return __riscv_vluxei32_v_f64m4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei32_v_f64m8( @@ -130,7 +130,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vluxei32_v_f64m8(const double *base, vuint32m4_t bindex, size_t vl) { - return vluxei32_v_f64m8(base, bindex, vl); + return __riscv_vluxei32_v_f64m8(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei32_v_i8mf8( @@ -139,7 +139,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vluxei32_v_i8mf8(const int8_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxei32_v_i8mf8(base, bindex, vl); + return __riscv_vluxei32_v_i8mf8(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei32_v_i8mf4( @@ -148,7 +148,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vluxei32_v_i8mf4(const int8_t *base, vuint32m1_t bindex, size_t vl) { - return vluxei32_v_i8mf4(base, bindex, vl); + return __riscv_vluxei32_v_i8mf4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei32_v_i8mf2( @@ -157,7 +157,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vluxei32_v_i8mf2(const int8_t *base, vuint32m2_t bindex, size_t vl) { - return vluxei32_v_i8mf2(base, bindex, vl); + return __riscv_vluxei32_v_i8mf2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei32_v_i8m1( @@ -166,7 +166,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vluxei32_v_i8m1(const int8_t *base, vuint32m4_t bindex, size_t vl) { - return vluxei32_v_i8m1(base, bindex, vl); + return __riscv_vluxei32_v_i8m1(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei32_v_i8m2( @@ -175,7 +175,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m2_t test_vluxei32_v_i8m2(const int8_t *base, vuint32m8_t bindex, size_t vl) { - return vluxei32_v_i8m2(base, bindex, vl); + return __riscv_vluxei32_v_i8m2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei32_v_i16mf4( @@ -184,7 +184,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vluxei32_v_i16mf4(const int16_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxei32_v_i16mf4(base, bindex, vl); + return __riscv_vluxei32_v_i16mf4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei32_v_i16mf2( @@ -193,7 +193,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vluxei32_v_i16mf2(const int16_t *base, vuint32m1_t bindex, size_t vl) { - return vluxei32_v_i16mf2(base, bindex, vl); + return __riscv_vluxei32_v_i16mf2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei32_v_i16m1( @@ -202,7 +202,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vluxei32_v_i16m1(const int16_t *base, vuint32m2_t bindex, size_t vl) { - return vluxei32_v_i16m1(base, bindex, vl); + return __riscv_vluxei32_v_i16m1(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei32_v_i16m2( @@ -211,7 +211,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vluxei32_v_i16m2(const int16_t *base, vuint32m4_t bindex, size_t vl) { - return vluxei32_v_i16m2(base, bindex, vl); + return __riscv_vluxei32_v_i16m2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei32_v_i16m4( @@ -220,7 +220,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vluxei32_v_i16m4(const int16_t *base, vuint32m8_t bindex, size_t vl) { - return vluxei32_v_i16m4(base, bindex, vl); + return __riscv_vluxei32_v_i16m4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei32_v_i32mf2( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vluxei32_v_i32mf2(const int32_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxei32_v_i32mf2(base, bindex, vl); + return __riscv_vluxei32_v_i32mf2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei32_v_i32m1( @@ -238,7 +238,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vluxei32_v_i32m1(const int32_t *base, vuint32m1_t bindex, size_t vl) { - return vluxei32_v_i32m1(base, bindex, vl); + return __riscv_vluxei32_v_i32m1(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei32_v_i32m2( @@ -247,7 +247,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vluxei32_v_i32m2(const int32_t *base, vuint32m2_t bindex, size_t vl) { - return vluxei32_v_i32m2(base, bindex, vl); + return __riscv_vluxei32_v_i32m2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei32_v_i32m4( @@ -256,7 +256,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vluxei32_v_i32m4(const int32_t *base, vuint32m4_t bindex, size_t vl) { - return vluxei32_v_i32m4(base, bindex, vl); + return __riscv_vluxei32_v_i32m4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei32_v_i32m8( @@ -265,7 +265,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m8_t test_vluxei32_v_i32m8(const int32_t *base, vuint32m8_t bindex, size_t vl) { - return vluxei32_v_i32m8(base, bindex, vl); + return __riscv_vluxei32_v_i32m8(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei32_v_i64m1( @@ -274,7 +274,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vluxei32_v_i64m1(const int64_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxei32_v_i64m1(base, bindex, vl); + return __riscv_vluxei32_v_i64m1(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei32_v_i64m2( @@ -283,7 +283,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m2_t test_vluxei32_v_i64m2(const int64_t *base, vuint32m1_t bindex, size_t vl) { - return vluxei32_v_i64m2(base, bindex, vl); + return __riscv_vluxei32_v_i64m2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei32_v_i64m4( @@ -292,7 +292,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m4_t test_vluxei32_v_i64m4(const int64_t *base, vuint32m2_t bindex, size_t vl) { - return vluxei32_v_i64m4(base, bindex, vl); + return __riscv_vluxei32_v_i64m4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei32_v_i64m8( @@ -301,7 +301,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m8_t test_vluxei32_v_i64m8(const int64_t *base, vuint32m4_t bindex, size_t vl) { - return vluxei32_v_i64m8(base, bindex, vl); + return __riscv_vluxei32_v_i64m8(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei32_v_u8mf8( @@ -310,7 +310,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf8_t test_vluxei32_v_u8mf8(const uint8_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxei32_v_u8mf8(base, bindex, vl); + return __riscv_vluxei32_v_u8mf8(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei32_v_u8mf4( @@ -319,7 +319,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf4_t test_vluxei32_v_u8mf4(const uint8_t *base, vuint32m1_t bindex, size_t vl) { - return vluxei32_v_u8mf4(base, bindex, vl); + return __riscv_vluxei32_v_u8mf4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei32_v_u8mf2( @@ -328,7 +328,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf2_t test_vluxei32_v_u8mf2(const uint8_t *base, vuint32m2_t bindex, size_t vl) { - return vluxei32_v_u8mf2(base, bindex, vl); + return __riscv_vluxei32_v_u8mf2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei32_v_u8m1( @@ -337,7 +337,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vluxei32_v_u8m1(const uint8_t *base, vuint32m4_t bindex, size_t vl) { - return vluxei32_v_u8m1(base, bindex, vl); + return __riscv_vluxei32_v_u8m1(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei32_v_u8m2( @@ -346,7 +346,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m2_t test_vluxei32_v_u8m2(const uint8_t *base, vuint32m8_t bindex, size_t vl) { - return vluxei32_v_u8m2(base, bindex, vl); + return __riscv_vluxei32_v_u8m2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei32_v_u16mf4( @@ -355,7 +355,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vluxei32_v_u16mf4(const uint16_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxei32_v_u16mf4(base, bindex, vl); + return __riscv_vluxei32_v_u16mf4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei32_v_u16mf2( @@ -364,7 +364,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vluxei32_v_u16mf2(const uint16_t *base, vuint32m1_t bindex, size_t vl) { - return vluxei32_v_u16mf2(base, bindex, vl); + return __riscv_vluxei32_v_u16mf2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei32_v_u16m1( @@ -373,7 +373,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vluxei32_v_u16m1(const uint16_t *base, vuint32m2_t bindex, size_t vl) { - return vluxei32_v_u16m1(base, bindex, vl); + return __riscv_vluxei32_v_u16m1(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei32_v_u16m2( @@ -382,7 +382,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vluxei32_v_u16m2(const uint16_t *base, vuint32m4_t bindex, size_t vl) { - return vluxei32_v_u16m2(base, bindex, vl); + return __riscv_vluxei32_v_u16m2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei32_v_u16m4( @@ -391,7 +391,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_vluxei32_v_u16m4(const uint16_t *base, vuint32m8_t bindex, size_t vl) { - return vluxei32_v_u16m4(base, bindex, vl); + return __riscv_vluxei32_v_u16m4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei32_v_u32mf2( @@ -400,7 +400,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vluxei32_v_u32mf2(const uint32_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxei32_v_u32mf2(base, bindex, vl); + return __riscv_vluxei32_v_u32mf2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei32_v_u32m1( @@ -409,7 +409,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vluxei32_v_u32m1(const uint32_t *base, vuint32m1_t bindex, size_t vl) { - return vluxei32_v_u32m1(base, bindex, vl); + return __riscv_vluxei32_v_u32m1(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei32_v_u32m2( @@ -418,7 +418,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vluxei32_v_u32m2(const uint32_t *base, vuint32m2_t bindex, size_t vl) { - return vluxei32_v_u32m2(base, bindex, vl); + return __riscv_vluxei32_v_u32m2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei32_v_u32m4( @@ -427,7 +427,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vluxei32_v_u32m4(const uint32_t *base, vuint32m4_t bindex, size_t vl) { - return vluxei32_v_u32m4(base, bindex, vl); + return __riscv_vluxei32_v_u32m4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei32_v_u32m8( @@ -436,7 +436,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m8_t test_vluxei32_v_u32m8(const uint32_t *base, vuint32m8_t bindex, size_t vl) { - return vluxei32_v_u32m8(base, bindex, vl); + return __riscv_vluxei32_v_u32m8(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei32_v_u64m1( @@ -445,7 +445,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m1_t test_vluxei32_v_u64m1(const uint64_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxei32_v_u64m1(base, bindex, vl); + return __riscv_vluxei32_v_u64m1(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei32_v_u64m2( @@ -454,7 +454,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m2_t test_vluxei32_v_u64m2(const uint64_t *base, vuint32m1_t bindex, size_t vl) { - return vluxei32_v_u64m2(base, bindex, vl); + return __riscv_vluxei32_v_u64m2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei32_v_u64m4( @@ -463,7 +463,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m4_t test_vluxei32_v_u64m4(const uint64_t *base, vuint32m2_t bindex, size_t vl) { - return vluxei32_v_u64m4(base, bindex, vl); + return __riscv_vluxei32_v_u64m4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei32_v_u64m8( @@ -472,7 +472,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m8_t test_vluxei32_v_u64m8(const uint64_t *base, vuint32m4_t bindex, size_t vl) { - return vluxei32_v_u64m8(base, bindex, vl); + return __riscv_vluxei32_v_u64m8(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei32_v_f16mf4_m( @@ -481,7 +481,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vluxei32_v_f16mf4_m(vbool64_t mask, const _Float16 *base, vuint32mf2_t bindex, size_t vl) { - return vluxei32_v_f16mf4_m(mask, base, bindex, vl); + return __riscv_vluxei32_v_f16mf4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei32_v_f16mf2_m( @@ -490,7 +490,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vluxei32_v_f16mf2_m(vbool32_t mask, const _Float16 *base, vuint32m1_t bindex, size_t vl) { - return vluxei32_v_f16mf2_m(mask, base, bindex, vl); + return __riscv_vluxei32_v_f16mf2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei32_v_f16m1_m( @@ -499,7 +499,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vluxei32_v_f16m1_m(vbool16_t mask, const _Float16 *base, vuint32m2_t bindex, size_t vl) { - return vluxei32_v_f16m1_m(mask, base, bindex, vl); + return __riscv_vluxei32_v_f16m1_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei32_v_f16m2_m( @@ -508,7 +508,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vluxei32_v_f16m2_m(vbool8_t mask, const _Float16 *base, vuint32m4_t bindex, size_t vl) { - return vluxei32_v_f16m2_m(mask, base, bindex, vl); + return __riscv_vluxei32_v_f16m2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei32_v_f16m4_m( @@ -517,7 +517,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vluxei32_v_f16m4_m(vbool4_t mask, const _Float16 *base, vuint32m8_t bindex, size_t vl) { - return vluxei32_v_f16m4_m(mask, base, bindex, vl); + return __riscv_vluxei32_v_f16m4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei32_v_f32mf2_m( @@ -526,7 +526,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vluxei32_v_f32mf2_m(vbool64_t mask, const float *base, vuint32mf2_t bindex, size_t vl) { - return vluxei32_v_f32mf2_m(mask, base, bindex, vl); + return __riscv_vluxei32_v_f32mf2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei32_v_f32m1_m( @@ -535,7 +535,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vluxei32_v_f32m1_m(vbool32_t mask, const float *base, vuint32m1_t bindex, size_t vl) { - return vluxei32_v_f32m1_m(mask, base, bindex, vl); + return __riscv_vluxei32_v_f32m1_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei32_v_f32m2_m( @@ -544,7 +544,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vluxei32_v_f32m2_m(vbool16_t mask, const float *base, vuint32m2_t bindex, size_t vl) { - return vluxei32_v_f32m2_m(mask, base, bindex, vl); + return __riscv_vluxei32_v_f32m2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei32_v_f32m4_m( @@ -553,7 +553,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vluxei32_v_f32m4_m(vbool8_t mask, const float *base, vuint32m4_t bindex, size_t vl) { - return vluxei32_v_f32m4_m(mask, base, bindex, vl); + return __riscv_vluxei32_v_f32m4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei32_v_f32m8_m( @@ -562,7 +562,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vluxei32_v_f32m8_m(vbool4_t mask, const float *base, vuint32m8_t bindex, size_t vl) { - return vluxei32_v_f32m8_m(mask, base, bindex, vl); + return __riscv_vluxei32_v_f32m8_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei32_v_f64m1_m( @@ -571,7 +571,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vluxei32_v_f64m1_m(vbool64_t mask, const double *base, vuint32mf2_t bindex, size_t vl) { - return vluxei32_v_f64m1_m(mask, base, bindex, vl); + return __riscv_vluxei32_v_f64m1_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei32_v_f64m2_m( @@ -580,7 +580,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vluxei32_v_f64m2_m(vbool32_t mask, const double *base, vuint32m1_t bindex, size_t vl) { - return vluxei32_v_f64m2_m(mask, base, bindex, vl); + return __riscv_vluxei32_v_f64m2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei32_v_f64m4_m( @@ -589,7 +589,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vluxei32_v_f64m4_m(vbool16_t mask, const double *base, vuint32m2_t bindex, size_t vl) { - return vluxei32_v_f64m4_m(mask, base, bindex, vl); + return __riscv_vluxei32_v_f64m4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei32_v_f64m8_m( @@ -598,7 +598,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vluxei32_v_f64m8_m(vbool8_t mask, const double *base, vuint32m4_t bindex, size_t vl) { - return vluxei32_v_f64m8_m(mask, base, bindex, vl); + return __riscv_vluxei32_v_f64m8_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei32_v_i8mf8_m( @@ -607,7 +607,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vluxei32_v_i8mf8_m(vbool64_t mask, const int8_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxei32_v_i8mf8_m(mask, base, bindex, vl); + return __riscv_vluxei32_v_i8mf8_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei32_v_i8mf4_m( @@ -616,7 +616,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vluxei32_v_i8mf4_m(vbool32_t mask, const int8_t *base, vuint32m1_t bindex, size_t vl) { - return vluxei32_v_i8mf4_m(mask, base, bindex, vl); + return __riscv_vluxei32_v_i8mf4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei32_v_i8mf2_m( @@ -625,7 +625,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vluxei32_v_i8mf2_m(vbool16_t mask, const int8_t *base, vuint32m2_t bindex, size_t vl) { - return vluxei32_v_i8mf2_m(mask, base, bindex, vl); + return __riscv_vluxei32_v_i8mf2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei32_v_i8m1_m( @@ -634,7 +634,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vluxei32_v_i8m1_m(vbool8_t mask, const int8_t *base, vuint32m4_t bindex, size_t vl) { - return vluxei32_v_i8m1_m(mask, base, bindex, vl); + return __riscv_vluxei32_v_i8m1_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei32_v_i8m2_m( @@ -643,7 +643,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m2_t test_vluxei32_v_i8m2_m(vbool4_t mask, const int8_t *base, vuint32m8_t bindex, size_t vl) { - return vluxei32_v_i8m2_m(mask, base, bindex, vl); + return __riscv_vluxei32_v_i8m2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei32_v_i16mf4_m( @@ -652,7 +652,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vluxei32_v_i16mf4_m(vbool64_t mask, const int16_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxei32_v_i16mf4_m(mask, base, bindex, vl); + return __riscv_vluxei32_v_i16mf4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei32_v_i16mf2_m( @@ -661,7 +661,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vluxei32_v_i16mf2_m(vbool32_t mask, const int16_t *base, vuint32m1_t bindex, size_t vl) { - return vluxei32_v_i16mf2_m(mask, base, bindex, vl); + return __riscv_vluxei32_v_i16mf2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei32_v_i16m1_m( @@ -670,7 +670,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vluxei32_v_i16m1_m(vbool16_t mask, const int16_t *base, vuint32m2_t bindex, size_t vl) { - return vluxei32_v_i16m1_m(mask, base, bindex, vl); + return __riscv_vluxei32_v_i16m1_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei32_v_i16m2_m( @@ -679,7 +679,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vluxei32_v_i16m2_m(vbool8_t mask, const int16_t *base, vuint32m4_t bindex, size_t vl) { - return vluxei32_v_i16m2_m(mask, base, bindex, vl); + return __riscv_vluxei32_v_i16m2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei32_v_i16m4_m( @@ -688,7 +688,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vluxei32_v_i16m4_m(vbool4_t mask, const int16_t *base, vuint32m8_t bindex, size_t vl) { - return vluxei32_v_i16m4_m(mask, base, bindex, vl); + return __riscv_vluxei32_v_i16m4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei32_v_i32mf2_m( @@ -697,7 +697,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vluxei32_v_i32mf2_m(vbool64_t mask, const int32_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxei32_v_i32mf2_m(mask, base, bindex, vl); + return __riscv_vluxei32_v_i32mf2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei32_v_i32m1_m( @@ -706,7 +706,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vluxei32_v_i32m1_m(vbool32_t mask, const int32_t *base, vuint32m1_t bindex, size_t vl) { - return vluxei32_v_i32m1_m(mask, base, bindex, vl); + return __riscv_vluxei32_v_i32m1_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei32_v_i32m2_m( @@ -715,7 +715,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vluxei32_v_i32m2_m(vbool16_t mask, const int32_t *base, vuint32m2_t bindex, size_t vl) { - return vluxei32_v_i32m2_m(mask, base, bindex, vl); + return __riscv_vluxei32_v_i32m2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei32_v_i32m4_m( @@ -724,7 +724,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vluxei32_v_i32m4_m(vbool8_t mask, const int32_t *base, vuint32m4_t bindex, size_t vl) { - return vluxei32_v_i32m4_m(mask, base, bindex, vl); + return __riscv_vluxei32_v_i32m4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei32_v_i32m8_m( @@ -733,7 +733,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m8_t test_vluxei32_v_i32m8_m(vbool4_t mask, const int32_t *base, vuint32m8_t bindex, size_t vl) { - return vluxei32_v_i32m8_m(mask, base, bindex, vl); + return __riscv_vluxei32_v_i32m8_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei32_v_i64m1_m( @@ -742,7 +742,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vluxei32_v_i64m1_m(vbool64_t mask, const int64_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxei32_v_i64m1_m(mask, base, bindex, vl); + return __riscv_vluxei32_v_i64m1_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei32_v_i64m2_m( @@ -751,7 +751,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m2_t test_vluxei32_v_i64m2_m(vbool32_t mask, const int64_t *base, vuint32m1_t bindex, size_t vl) { - return vluxei32_v_i64m2_m(mask, base, bindex, vl); + return __riscv_vluxei32_v_i64m2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei32_v_i64m4_m( @@ -760,7 +760,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m4_t test_vluxei32_v_i64m4_m(vbool16_t mask, const int64_t *base, vuint32m2_t bindex, size_t vl) { - return vluxei32_v_i64m4_m(mask, base, bindex, vl); + return __riscv_vluxei32_v_i64m4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei32_v_i64m8_m( @@ -769,7 +769,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m8_t test_vluxei32_v_i64m8_m(vbool8_t mask, const int64_t *base, vuint32m4_t bindex, size_t vl) { - return vluxei32_v_i64m8_m(mask, base, bindex, vl); + return __riscv_vluxei32_v_i64m8_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei32_v_u8mf8_m( @@ -778,7 +778,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf8_t test_vluxei32_v_u8mf8_m(vbool64_t mask, const uint8_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxei32_v_u8mf8_m(mask, base, bindex, vl); + return __riscv_vluxei32_v_u8mf8_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei32_v_u8mf4_m( @@ -787,7 +787,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf4_t test_vluxei32_v_u8mf4_m(vbool32_t mask, const uint8_t *base, vuint32m1_t bindex, size_t vl) { - return vluxei32_v_u8mf4_m(mask, base, bindex, vl); + return __riscv_vluxei32_v_u8mf4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei32_v_u8mf2_m( @@ -796,7 +796,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf2_t test_vluxei32_v_u8mf2_m(vbool16_t mask, const uint8_t *base, vuint32m2_t bindex, size_t vl) { - return vluxei32_v_u8mf2_m(mask, base, bindex, vl); + return __riscv_vluxei32_v_u8mf2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei32_v_u8m1_m( @@ -805,7 +805,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vluxei32_v_u8m1_m(vbool8_t mask, const uint8_t *base, vuint32m4_t bindex, size_t vl) { - return vluxei32_v_u8m1_m(mask, base, bindex, vl); + return __riscv_vluxei32_v_u8m1_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei32_v_u8m2_m( @@ -814,7 +814,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m2_t test_vluxei32_v_u8m2_m(vbool4_t mask, const uint8_t *base, vuint32m8_t bindex, size_t vl) { - return vluxei32_v_u8m2_m(mask, base, bindex, vl); + return __riscv_vluxei32_v_u8m2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei32_v_u16mf4_m( @@ -823,7 +823,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vluxei32_v_u16mf4_m(vbool64_t mask, const uint16_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxei32_v_u16mf4_m(mask, base, bindex, vl); + return __riscv_vluxei32_v_u16mf4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei32_v_u16mf2_m( @@ -832,7 +832,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vluxei32_v_u16mf2_m(vbool32_t mask, const uint16_t *base, vuint32m1_t bindex, size_t vl) { - return vluxei32_v_u16mf2_m(mask, base, bindex, vl); + return __riscv_vluxei32_v_u16mf2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei32_v_u16m1_m( @@ -841,7 +841,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vluxei32_v_u16m1_m(vbool16_t mask, const uint16_t *base, vuint32m2_t bindex, size_t vl) { - return vluxei32_v_u16m1_m(mask, base, bindex, vl); + return __riscv_vluxei32_v_u16m1_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei32_v_u16m2_m( @@ -850,7 +850,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vluxei32_v_u16m2_m(vbool8_t mask, const uint16_t *base, vuint32m4_t bindex, size_t vl) { - return vluxei32_v_u16m2_m(mask, base, bindex, vl); + return __riscv_vluxei32_v_u16m2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei32_v_u16m4_m( @@ -859,7 +859,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_vluxei32_v_u16m4_m(vbool4_t mask, const uint16_t *base, vuint32m8_t bindex, size_t vl) { - return vluxei32_v_u16m4_m(mask, base, bindex, vl); + return __riscv_vluxei32_v_u16m4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei32_v_u32mf2_m( @@ -868,7 +868,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vluxei32_v_u32mf2_m(vbool64_t mask, const uint32_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxei32_v_u32mf2_m(mask, base, bindex, vl); + return __riscv_vluxei32_v_u32mf2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei32_v_u32m1_m( @@ -877,7 +877,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vluxei32_v_u32m1_m(vbool32_t mask, const uint32_t *base, vuint32m1_t bindex, size_t vl) { - return vluxei32_v_u32m1_m(mask, base, bindex, vl); + return __riscv_vluxei32_v_u32m1_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei32_v_u32m2_m( @@ -886,7 +886,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vluxei32_v_u32m2_m(vbool16_t mask, const uint32_t *base, vuint32m2_t bindex, size_t vl) { - return vluxei32_v_u32m2_m(mask, base, bindex, vl); + return __riscv_vluxei32_v_u32m2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei32_v_u32m4_m( @@ -895,7 +895,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vluxei32_v_u32m4_m(vbool8_t mask, const uint32_t *base, vuint32m4_t bindex, size_t vl) { - return vluxei32_v_u32m4_m(mask, base, bindex, vl); + return __riscv_vluxei32_v_u32m4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei32_v_u32m8_m( @@ -904,7 +904,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m8_t test_vluxei32_v_u32m8_m(vbool4_t mask, const uint32_t *base, vuint32m8_t bindex, size_t vl) { - return vluxei32_v_u32m8_m(mask, base, bindex, vl); + return __riscv_vluxei32_v_u32m8_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei32_v_u64m1_m( @@ -913,7 +913,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m1_t test_vluxei32_v_u64m1_m(vbool64_t mask, const uint64_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxei32_v_u64m1_m(mask, base, bindex, vl); + return __riscv_vluxei32_v_u64m1_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei32_v_u64m2_m( @@ -922,7 +922,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m2_t test_vluxei32_v_u64m2_m(vbool32_t mask, const uint64_t *base, vuint32m1_t bindex, size_t vl) { - return vluxei32_v_u64m2_m(mask, base, bindex, vl); + return __riscv_vluxei32_v_u64m2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei32_v_u64m4_m( @@ -931,7 +931,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m4_t test_vluxei32_v_u64m4_m(vbool16_t mask, const uint64_t *base, vuint32m2_t bindex, size_t vl) { - return vluxei32_v_u64m4_m(mask, base, bindex, vl); + return __riscv_vluxei32_v_u64m4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei32_v_u64m8_m( @@ -940,6 +940,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m8_t test_vluxei32_v_u64m8_m(vbool8_t mask, const uint64_t *base, vuint32m4_t bindex, size_t vl) { - return vluxei32_v_u64m8_m(mask, base, bindex, vl); + return __riscv_vluxei32_v_u64m8_m(mask, base, bindex, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxei64.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxei64.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxei64.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxei64.c @@ -13,7 +13,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vluxei64_v_f16mf4(const _Float16 *base, vuint64m1_t bindex, size_t vl) { - return vluxei64_v_f16mf4(base, bindex, vl); + return __riscv_vluxei64_v_f16mf4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei64_v_f16mf2( @@ -22,7 +22,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vluxei64_v_f16mf2(const _Float16 *base, vuint64m2_t bindex, size_t vl) { - return vluxei64_v_f16mf2(base, bindex, vl); + return __riscv_vluxei64_v_f16mf2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei64_v_f16m1( @@ -31,7 +31,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vluxei64_v_f16m1(const _Float16 *base, vuint64m4_t bindex, size_t vl) { - return vluxei64_v_f16m1(base, bindex, vl); + return __riscv_vluxei64_v_f16m1(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei64_v_f16m2( @@ -40,7 +40,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vluxei64_v_f16m2(const _Float16 *base, vuint64m8_t bindex, size_t vl) { - return vluxei64_v_f16m2(base, bindex, vl); + return __riscv_vluxei64_v_f16m2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei64_v_f32mf2( @@ -49,7 +49,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vluxei64_v_f32mf2(const float *base, vuint64m1_t bindex, size_t vl) { - return vluxei64_v_f32mf2(base, bindex, vl); + return __riscv_vluxei64_v_f32mf2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei64_v_f32m1( @@ -58,7 +58,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vluxei64_v_f32m1(const float *base, vuint64m2_t bindex, size_t vl) { - return vluxei64_v_f32m1(base, bindex, vl); + return __riscv_vluxei64_v_f32m1(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei64_v_f32m2( @@ -67,7 +67,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vluxei64_v_f32m2(const float *base, vuint64m4_t bindex, size_t vl) { - return vluxei64_v_f32m2(base, bindex, vl); + return __riscv_vluxei64_v_f32m2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei64_v_f32m4( @@ -76,7 +76,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vluxei64_v_f32m4(const float *base, vuint64m8_t bindex, size_t vl) { - return vluxei64_v_f32m4(base, bindex, vl); + return __riscv_vluxei64_v_f32m4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei64_v_f64m1( @@ -85,7 +85,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vluxei64_v_f64m1(const double *base, vuint64m1_t bindex, size_t vl) { - return vluxei64_v_f64m1(base, bindex, vl); + return __riscv_vluxei64_v_f64m1(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei64_v_f64m2( @@ -94,7 +94,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vluxei64_v_f64m2(const double *base, vuint64m2_t bindex, size_t vl) { - return vluxei64_v_f64m2(base, bindex, vl); + return __riscv_vluxei64_v_f64m2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei64_v_f64m4( @@ -103,7 +103,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vluxei64_v_f64m4(const double *base, vuint64m4_t bindex, size_t vl) { - return vluxei64_v_f64m4(base, bindex, vl); + return __riscv_vluxei64_v_f64m4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei64_v_f64m8( @@ -112,7 +112,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vluxei64_v_f64m8(const double *base, vuint64m8_t bindex, size_t vl) { - return vluxei64_v_f64m8(base, bindex, vl); + return __riscv_vluxei64_v_f64m8(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei64_v_i8mf8( @@ -121,7 +121,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vluxei64_v_i8mf8(const int8_t *base, vuint64m1_t bindex, size_t vl) { - return vluxei64_v_i8mf8(base, bindex, vl); + return __riscv_vluxei64_v_i8mf8(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei64_v_i8mf4( @@ -130,7 +130,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vluxei64_v_i8mf4(const int8_t *base, vuint64m2_t bindex, size_t vl) { - return vluxei64_v_i8mf4(base, bindex, vl); + return __riscv_vluxei64_v_i8mf4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei64_v_i8mf2( @@ -139,7 +139,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vluxei64_v_i8mf2(const int8_t *base, vuint64m4_t bindex, size_t vl) { - return vluxei64_v_i8mf2(base, bindex, vl); + return __riscv_vluxei64_v_i8mf2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei64_v_i8m1( @@ -148,7 +148,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vluxei64_v_i8m1(const int8_t *base, vuint64m8_t bindex, size_t vl) { - return vluxei64_v_i8m1(base, bindex, vl); + return __riscv_vluxei64_v_i8m1(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei64_v_i16mf4( @@ -157,7 +157,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vluxei64_v_i16mf4(const int16_t *base, vuint64m1_t bindex, size_t vl) { - return vluxei64_v_i16mf4(base, bindex, vl); + return __riscv_vluxei64_v_i16mf4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei64_v_i16mf2( @@ -166,7 +166,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vluxei64_v_i16mf2(const int16_t *base, vuint64m2_t bindex, size_t vl) { - return vluxei64_v_i16mf2(base, bindex, vl); + return __riscv_vluxei64_v_i16mf2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei64_v_i16m1( @@ -175,7 +175,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vluxei64_v_i16m1(const int16_t *base, vuint64m4_t bindex, size_t vl) { - return vluxei64_v_i16m1(base, bindex, vl); + return __riscv_vluxei64_v_i16m1(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei64_v_i16m2( @@ -184,7 +184,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vluxei64_v_i16m2(const int16_t *base, vuint64m8_t bindex, size_t vl) { - return vluxei64_v_i16m2(base, bindex, vl); + return __riscv_vluxei64_v_i16m2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei64_v_i32mf2( @@ -193,7 +193,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vluxei64_v_i32mf2(const int32_t *base, vuint64m1_t bindex, size_t vl) { - return vluxei64_v_i32mf2(base, bindex, vl); + return __riscv_vluxei64_v_i32mf2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei64_v_i32m1( @@ -202,7 +202,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vluxei64_v_i32m1(const int32_t *base, vuint64m2_t bindex, size_t vl) { - return vluxei64_v_i32m1(base, bindex, vl); + return __riscv_vluxei64_v_i32m1(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei64_v_i32m2( @@ -211,7 +211,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vluxei64_v_i32m2(const int32_t *base, vuint64m4_t bindex, size_t vl) { - return vluxei64_v_i32m2(base, bindex, vl); + return __riscv_vluxei64_v_i32m2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei64_v_i32m4( @@ -220,7 +220,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vluxei64_v_i32m4(const int32_t *base, vuint64m8_t bindex, size_t vl) { - return vluxei64_v_i32m4(base, bindex, vl); + return __riscv_vluxei64_v_i32m4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei64_v_i64m1( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vluxei64_v_i64m1(const int64_t *base, vuint64m1_t bindex, size_t vl) { - return vluxei64_v_i64m1(base, bindex, vl); + return __riscv_vluxei64_v_i64m1(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei64_v_i64m2( @@ -238,7 +238,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m2_t test_vluxei64_v_i64m2(const int64_t *base, vuint64m2_t bindex, size_t vl) { - return vluxei64_v_i64m2(base, bindex, vl); + return __riscv_vluxei64_v_i64m2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei64_v_i64m4( @@ -247,7 +247,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m4_t test_vluxei64_v_i64m4(const int64_t *base, vuint64m4_t bindex, size_t vl) { - return vluxei64_v_i64m4(base, bindex, vl); + return __riscv_vluxei64_v_i64m4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei64_v_i64m8( @@ -256,7 +256,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m8_t test_vluxei64_v_i64m8(const int64_t *base, vuint64m8_t bindex, size_t vl) { - return vluxei64_v_i64m8(base, bindex, vl); + return __riscv_vluxei64_v_i64m8(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei64_v_u8mf8( @@ -265,7 +265,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf8_t test_vluxei64_v_u8mf8(const uint8_t *base, vuint64m1_t bindex, size_t vl) { - return vluxei64_v_u8mf8(base, bindex, vl); + return __riscv_vluxei64_v_u8mf8(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei64_v_u8mf4( @@ -274,7 +274,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf4_t test_vluxei64_v_u8mf4(const uint8_t *base, vuint64m2_t bindex, size_t vl) { - return vluxei64_v_u8mf4(base, bindex, vl); + return __riscv_vluxei64_v_u8mf4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei64_v_u8mf2( @@ -283,7 +283,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf2_t test_vluxei64_v_u8mf2(const uint8_t *base, vuint64m4_t bindex, size_t vl) { - return vluxei64_v_u8mf2(base, bindex, vl); + return __riscv_vluxei64_v_u8mf2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei64_v_u8m1( @@ -292,7 +292,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vluxei64_v_u8m1(const uint8_t *base, vuint64m8_t bindex, size_t vl) { - return vluxei64_v_u8m1(base, bindex, vl); + return __riscv_vluxei64_v_u8m1(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei64_v_u16mf4( @@ -301,7 +301,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vluxei64_v_u16mf4(const uint16_t *base, vuint64m1_t bindex, size_t vl) { - return vluxei64_v_u16mf4(base, bindex, vl); + return __riscv_vluxei64_v_u16mf4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei64_v_u16mf2( @@ -310,7 +310,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vluxei64_v_u16mf2(const uint16_t *base, vuint64m2_t bindex, size_t vl) { - return vluxei64_v_u16mf2(base, bindex, vl); + return __riscv_vluxei64_v_u16mf2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei64_v_u16m1( @@ -319,7 +319,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vluxei64_v_u16m1(const uint16_t *base, vuint64m4_t bindex, size_t vl) { - return vluxei64_v_u16m1(base, bindex, vl); + return __riscv_vluxei64_v_u16m1(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei64_v_u16m2( @@ -328,7 +328,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vluxei64_v_u16m2(const uint16_t *base, vuint64m8_t bindex, size_t vl) { - return vluxei64_v_u16m2(base, bindex, vl); + return __riscv_vluxei64_v_u16m2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei64_v_u32mf2( @@ -337,7 +337,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vluxei64_v_u32mf2(const uint32_t *base, vuint64m1_t bindex, size_t vl) { - return vluxei64_v_u32mf2(base, bindex, vl); + return __riscv_vluxei64_v_u32mf2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei64_v_u32m1( @@ -346,7 +346,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vluxei64_v_u32m1(const uint32_t *base, vuint64m2_t bindex, size_t vl) { - return vluxei64_v_u32m1(base, bindex, vl); + return __riscv_vluxei64_v_u32m1(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei64_v_u32m2( @@ -355,7 +355,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vluxei64_v_u32m2(const uint32_t *base, vuint64m4_t bindex, size_t vl) { - return vluxei64_v_u32m2(base, bindex, vl); + return __riscv_vluxei64_v_u32m2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei64_v_u32m4( @@ -364,7 +364,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vluxei64_v_u32m4(const uint32_t *base, vuint64m8_t bindex, size_t vl) { - return vluxei64_v_u32m4(base, bindex, vl); + return __riscv_vluxei64_v_u32m4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei64_v_u64m1( @@ -373,7 +373,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m1_t test_vluxei64_v_u64m1(const uint64_t *base, vuint64m1_t bindex, size_t vl) { - return vluxei64_v_u64m1(base, bindex, vl); + return __riscv_vluxei64_v_u64m1(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei64_v_u64m2( @@ -382,7 +382,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m2_t test_vluxei64_v_u64m2(const uint64_t *base, vuint64m2_t bindex, size_t vl) { - return vluxei64_v_u64m2(base, bindex, vl); + return __riscv_vluxei64_v_u64m2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei64_v_u64m4( @@ -391,7 +391,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m4_t test_vluxei64_v_u64m4(const uint64_t *base, vuint64m4_t bindex, size_t vl) { - return vluxei64_v_u64m4(base, bindex, vl); + return __riscv_vluxei64_v_u64m4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei64_v_u64m8( @@ -400,7 +400,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m8_t test_vluxei64_v_u64m8(const uint64_t *base, vuint64m8_t bindex, size_t vl) { - return vluxei64_v_u64m8(base, bindex, vl); + return __riscv_vluxei64_v_u64m8(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei64_v_f16mf4_m( @@ -409,7 +409,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vluxei64_v_f16mf4_m(vbool64_t mask, const _Float16 *base, vuint64m1_t bindex, size_t vl) { - return vluxei64_v_f16mf4_m(mask, base, bindex, vl); + return __riscv_vluxei64_v_f16mf4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei64_v_f16mf2_m( @@ -418,7 +418,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vluxei64_v_f16mf2_m(vbool32_t mask, const _Float16 *base, vuint64m2_t bindex, size_t vl) { - return vluxei64_v_f16mf2_m(mask, base, bindex, vl); + return __riscv_vluxei64_v_f16mf2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei64_v_f16m1_m( @@ -427,7 +427,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vluxei64_v_f16m1_m(vbool16_t mask, const _Float16 *base, vuint64m4_t bindex, size_t vl) { - return vluxei64_v_f16m1_m(mask, base, bindex, vl); + return __riscv_vluxei64_v_f16m1_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei64_v_f16m2_m( @@ -436,7 +436,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vluxei64_v_f16m2_m(vbool8_t mask, const _Float16 *base, vuint64m8_t bindex, size_t vl) { - return vluxei64_v_f16m2_m(mask, base, bindex, vl); + return __riscv_vluxei64_v_f16m2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei64_v_f32mf2_m( @@ -445,7 +445,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vluxei64_v_f32mf2_m(vbool64_t mask, const float *base, vuint64m1_t bindex, size_t vl) { - return vluxei64_v_f32mf2_m(mask, base, bindex, vl); + return __riscv_vluxei64_v_f32mf2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei64_v_f32m1_m( @@ -454,7 +454,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vluxei64_v_f32m1_m(vbool32_t mask, const float *base, vuint64m2_t bindex, size_t vl) { - return vluxei64_v_f32m1_m(mask, base, bindex, vl); + return __riscv_vluxei64_v_f32m1_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei64_v_f32m2_m( @@ -463,7 +463,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vluxei64_v_f32m2_m(vbool16_t mask, const float *base, vuint64m4_t bindex, size_t vl) { - return vluxei64_v_f32m2_m(mask, base, bindex, vl); + return __riscv_vluxei64_v_f32m2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei64_v_f32m4_m( @@ -472,7 +472,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vluxei64_v_f32m4_m(vbool8_t mask, const float *base, vuint64m8_t bindex, size_t vl) { - return vluxei64_v_f32m4_m(mask, base, bindex, vl); + return __riscv_vluxei64_v_f32m4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei64_v_f64m1_m( @@ -481,7 +481,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vluxei64_v_f64m1_m(vbool64_t mask, const double *base, vuint64m1_t bindex, size_t vl) { - return vluxei64_v_f64m1_m(mask, base, bindex, vl); + return __riscv_vluxei64_v_f64m1_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei64_v_f64m2_m( @@ -490,7 +490,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vluxei64_v_f64m2_m(vbool32_t mask, const double *base, vuint64m2_t bindex, size_t vl) { - return vluxei64_v_f64m2_m(mask, base, bindex, vl); + return __riscv_vluxei64_v_f64m2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei64_v_f64m4_m( @@ -499,7 +499,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vluxei64_v_f64m4_m(vbool16_t mask, const double *base, vuint64m4_t bindex, size_t vl) { - return vluxei64_v_f64m4_m(mask, base, bindex, vl); + return __riscv_vluxei64_v_f64m4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei64_v_f64m8_m( @@ -508,7 +508,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vluxei64_v_f64m8_m(vbool8_t mask, const double *base, vuint64m8_t bindex, size_t vl) { - return vluxei64_v_f64m8_m(mask, base, bindex, vl); + return __riscv_vluxei64_v_f64m8_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei64_v_i8mf8_m( @@ -517,7 +517,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vluxei64_v_i8mf8_m(vbool64_t mask, const int8_t *base, vuint64m1_t bindex, size_t vl) { - return vluxei64_v_i8mf8_m(mask, base, bindex, vl); + return __riscv_vluxei64_v_i8mf8_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei64_v_i8mf4_m( @@ -526,7 +526,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vluxei64_v_i8mf4_m(vbool32_t mask, const int8_t *base, vuint64m2_t bindex, size_t vl) { - return vluxei64_v_i8mf4_m(mask, base, bindex, vl); + return __riscv_vluxei64_v_i8mf4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei64_v_i8mf2_m( @@ -535,7 +535,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vluxei64_v_i8mf2_m(vbool16_t mask, const int8_t *base, vuint64m4_t bindex, size_t vl) { - return vluxei64_v_i8mf2_m(mask, base, bindex, vl); + return __riscv_vluxei64_v_i8mf2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei64_v_i8m1_m( @@ -544,7 +544,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vluxei64_v_i8m1_m(vbool8_t mask, const int8_t *base, vuint64m8_t bindex, size_t vl) { - return vluxei64_v_i8m1_m(mask, base, bindex, vl); + return __riscv_vluxei64_v_i8m1_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei64_v_i16mf4_m( @@ -553,7 +553,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vluxei64_v_i16mf4_m(vbool64_t mask, const int16_t *base, vuint64m1_t bindex, size_t vl) { - return vluxei64_v_i16mf4_m(mask, base, bindex, vl); + return __riscv_vluxei64_v_i16mf4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei64_v_i16mf2_m( @@ -562,7 +562,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vluxei64_v_i16mf2_m(vbool32_t mask, const int16_t *base, vuint64m2_t bindex, size_t vl) { - return vluxei64_v_i16mf2_m(mask, base, bindex, vl); + return __riscv_vluxei64_v_i16mf2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei64_v_i16m1_m( @@ -571,7 +571,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vluxei64_v_i16m1_m(vbool16_t mask, const int16_t *base, vuint64m4_t bindex, size_t vl) { - return vluxei64_v_i16m1_m(mask, base, bindex, vl); + return __riscv_vluxei64_v_i16m1_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei64_v_i16m2_m( @@ -580,7 +580,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vluxei64_v_i16m2_m(vbool8_t mask, const int16_t *base, vuint64m8_t bindex, size_t vl) { - return vluxei64_v_i16m2_m(mask, base, bindex, vl); + return __riscv_vluxei64_v_i16m2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei64_v_i32mf2_m( @@ -589,7 +589,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vluxei64_v_i32mf2_m(vbool64_t mask, const int32_t *base, vuint64m1_t bindex, size_t vl) { - return vluxei64_v_i32mf2_m(mask, base, bindex, vl); + return __riscv_vluxei64_v_i32mf2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei64_v_i32m1_m( @@ -598,7 +598,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vluxei64_v_i32m1_m(vbool32_t mask, const int32_t *base, vuint64m2_t bindex, size_t vl) { - return vluxei64_v_i32m1_m(mask, base, bindex, vl); + return __riscv_vluxei64_v_i32m1_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei64_v_i32m2_m( @@ -607,7 +607,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vluxei64_v_i32m2_m(vbool16_t mask, const int32_t *base, vuint64m4_t bindex, size_t vl) { - return vluxei64_v_i32m2_m(mask, base, bindex, vl); + return __riscv_vluxei64_v_i32m2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei64_v_i32m4_m( @@ -616,7 +616,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vluxei64_v_i32m4_m(vbool8_t mask, const int32_t *base, vuint64m8_t bindex, size_t vl) { - return vluxei64_v_i32m4_m(mask, base, bindex, vl); + return __riscv_vluxei64_v_i32m4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei64_v_i64m1_m( @@ -625,7 +625,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vluxei64_v_i64m1_m(vbool64_t mask, const int64_t *base, vuint64m1_t bindex, size_t vl) { - return vluxei64_v_i64m1_m(mask, base, bindex, vl); + return __riscv_vluxei64_v_i64m1_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei64_v_i64m2_m( @@ -634,7 +634,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m2_t test_vluxei64_v_i64m2_m(vbool32_t mask, const int64_t *base, vuint64m2_t bindex, size_t vl) { - return vluxei64_v_i64m2_m(mask, base, bindex, vl); + return __riscv_vluxei64_v_i64m2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei64_v_i64m4_m( @@ -643,7 +643,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m4_t test_vluxei64_v_i64m4_m(vbool16_t mask, const int64_t *base, vuint64m4_t bindex, size_t vl) { - return vluxei64_v_i64m4_m(mask, base, bindex, vl); + return __riscv_vluxei64_v_i64m4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei64_v_i64m8_m( @@ -652,7 +652,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m8_t test_vluxei64_v_i64m8_m(vbool8_t mask, const int64_t *base, vuint64m8_t bindex, size_t vl) { - return vluxei64_v_i64m8_m(mask, base, bindex, vl); + return __riscv_vluxei64_v_i64m8_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei64_v_u8mf8_m( @@ -661,7 +661,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf8_t test_vluxei64_v_u8mf8_m(vbool64_t mask, const uint8_t *base, vuint64m1_t bindex, size_t vl) { - return vluxei64_v_u8mf8_m(mask, base, bindex, vl); + return __riscv_vluxei64_v_u8mf8_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei64_v_u8mf4_m( @@ -670,7 +670,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf4_t test_vluxei64_v_u8mf4_m(vbool32_t mask, const uint8_t *base, vuint64m2_t bindex, size_t vl) { - return vluxei64_v_u8mf4_m(mask, base, bindex, vl); + return __riscv_vluxei64_v_u8mf4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei64_v_u8mf2_m( @@ -679,7 +679,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf2_t test_vluxei64_v_u8mf2_m(vbool16_t mask, const uint8_t *base, vuint64m4_t bindex, size_t vl) { - return vluxei64_v_u8mf2_m(mask, base, bindex, vl); + return __riscv_vluxei64_v_u8mf2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei64_v_u8m1_m( @@ -688,7 +688,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vluxei64_v_u8m1_m(vbool8_t mask, const uint8_t *base, vuint64m8_t bindex, size_t vl) { - return vluxei64_v_u8m1_m(mask, base, bindex, vl); + return __riscv_vluxei64_v_u8m1_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei64_v_u16mf4_m( @@ -697,7 +697,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vluxei64_v_u16mf4_m(vbool64_t mask, const uint16_t *base, vuint64m1_t bindex, size_t vl) { - return vluxei64_v_u16mf4_m(mask, base, bindex, vl); + return __riscv_vluxei64_v_u16mf4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei64_v_u16mf2_m( @@ -706,7 +706,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vluxei64_v_u16mf2_m(vbool32_t mask, const uint16_t *base, vuint64m2_t bindex, size_t vl) { - return vluxei64_v_u16mf2_m(mask, base, bindex, vl); + return __riscv_vluxei64_v_u16mf2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei64_v_u16m1_m( @@ -715,7 +715,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vluxei64_v_u16m1_m(vbool16_t mask, const uint16_t *base, vuint64m4_t bindex, size_t vl) { - return vluxei64_v_u16m1_m(mask, base, bindex, vl); + return __riscv_vluxei64_v_u16m1_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei64_v_u16m2_m( @@ -724,7 +724,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vluxei64_v_u16m2_m(vbool8_t mask, const uint16_t *base, vuint64m8_t bindex, size_t vl) { - return vluxei64_v_u16m2_m(mask, base, bindex, vl); + return __riscv_vluxei64_v_u16m2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei64_v_u32mf2_m( @@ -733,7 +733,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vluxei64_v_u32mf2_m(vbool64_t mask, const uint32_t *base, vuint64m1_t bindex, size_t vl) { - return vluxei64_v_u32mf2_m(mask, base, bindex, vl); + return __riscv_vluxei64_v_u32mf2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei64_v_u32m1_m( @@ -742,7 +742,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vluxei64_v_u32m1_m(vbool32_t mask, const uint32_t *base, vuint64m2_t bindex, size_t vl) { - return vluxei64_v_u32m1_m(mask, base, bindex, vl); + return __riscv_vluxei64_v_u32m1_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei64_v_u32m2_m( @@ -751,7 +751,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vluxei64_v_u32m2_m(vbool16_t mask, const uint32_t *base, vuint64m4_t bindex, size_t vl) { - return vluxei64_v_u32m2_m(mask, base, bindex, vl); + return __riscv_vluxei64_v_u32m2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei64_v_u32m4_m( @@ -760,7 +760,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vluxei64_v_u32m4_m(vbool8_t mask, const uint32_t *base, vuint64m8_t bindex, size_t vl) { - return vluxei64_v_u32m4_m(mask, base, bindex, vl); + return __riscv_vluxei64_v_u32m4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei64_v_u64m1_m( @@ -769,7 +769,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m1_t test_vluxei64_v_u64m1_m(vbool64_t mask, const uint64_t *base, vuint64m1_t bindex, size_t vl) { - return vluxei64_v_u64m1_m(mask, base, bindex, vl); + return __riscv_vluxei64_v_u64m1_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei64_v_u64m2_m( @@ -778,7 +778,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m2_t test_vluxei64_v_u64m2_m(vbool32_t mask, const uint64_t *base, vuint64m2_t bindex, size_t vl) { - return vluxei64_v_u64m2_m(mask, base, bindex, vl); + return __riscv_vluxei64_v_u64m2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei64_v_u64m4_m( @@ -787,7 +787,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m4_t test_vluxei64_v_u64m4_m(vbool16_t mask, const uint64_t *base, vuint64m4_t bindex, size_t vl) { - return vluxei64_v_u64m4_m(mask, base, bindex, vl); + return __riscv_vluxei64_v_u64m4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei64_v_u64m8_m( @@ -796,6 +796,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m8_t test_vluxei64_v_u64m8_m(vbool8_t mask, const uint64_t *base, vuint64m8_t bindex, size_t vl) { - return vluxei64_v_u64m8_m(mask, base, bindex, vl); + return __riscv_vluxei64_v_u64m8_m(mask, base, bindex, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxei8.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxei8.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxei8.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxei8.c @@ -13,7 +13,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vluxei8_v_f16mf4(const _Float16 *base, vuint8mf8_t bindex, size_t vl) { - return vluxei8_v_f16mf4(base, bindex, vl); + return __riscv_vluxei8_v_f16mf4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_f16mf2( @@ -22,7 +22,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vluxei8_v_f16mf2(const _Float16 *base, vuint8mf4_t bindex, size_t vl) { - return vluxei8_v_f16mf2(base, bindex, vl); + return __riscv_vluxei8_v_f16mf2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_f16m1( @@ -31,7 +31,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vluxei8_v_f16m1(const _Float16 *base, vuint8mf2_t bindex, size_t vl) { - return vluxei8_v_f16m1(base, bindex, vl); + return __riscv_vluxei8_v_f16m1(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_f16m2( @@ -40,7 +40,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vluxei8_v_f16m2(const _Float16 *base, vuint8m1_t bindex, size_t vl) { - return vluxei8_v_f16m2(base, bindex, vl); + return __riscv_vluxei8_v_f16m2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_f16m4( @@ -49,7 +49,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vluxei8_v_f16m4(const _Float16 *base, vuint8m2_t bindex, size_t vl) { - return vluxei8_v_f16m4(base, bindex, vl); + return __riscv_vluxei8_v_f16m4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_f16m8( @@ -58,7 +58,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vluxei8_v_f16m8(const _Float16 *base, vuint8m4_t bindex, size_t vl) { - return vluxei8_v_f16m8(base, bindex, vl); + return __riscv_vluxei8_v_f16m8(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_f32mf2( @@ -67,7 +67,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vluxei8_v_f32mf2(const float *base, vuint8mf8_t bindex, size_t vl) { - return vluxei8_v_f32mf2(base, bindex, vl); + return __riscv_vluxei8_v_f32mf2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_f32m1( @@ -76,7 +76,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vluxei8_v_f32m1(const float *base, vuint8mf4_t bindex, size_t vl) { - return vluxei8_v_f32m1(base, bindex, vl); + return __riscv_vluxei8_v_f32m1(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_f32m2( @@ -85,7 +85,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vluxei8_v_f32m2(const float *base, vuint8mf2_t bindex, size_t vl) { - return vluxei8_v_f32m2(base, bindex, vl); + return __riscv_vluxei8_v_f32m2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_f32m4( @@ -94,7 +94,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vluxei8_v_f32m4(const float *base, vuint8m1_t bindex, size_t vl) { - return vluxei8_v_f32m4(base, bindex, vl); + return __riscv_vluxei8_v_f32m4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_f32m8( @@ -103,7 +103,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vluxei8_v_f32m8(const float *base, vuint8m2_t bindex, size_t vl) { - return vluxei8_v_f32m8(base, bindex, vl); + return __riscv_vluxei8_v_f32m8(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_f64m1( @@ -112,7 +112,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vluxei8_v_f64m1(const double *base, vuint8mf8_t bindex, size_t vl) { - return vluxei8_v_f64m1(base, bindex, vl); + return __riscv_vluxei8_v_f64m1(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_f64m2( @@ -121,7 +121,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vluxei8_v_f64m2(const double *base, vuint8mf4_t bindex, size_t vl) { - return vluxei8_v_f64m2(base, bindex, vl); + return __riscv_vluxei8_v_f64m2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_f64m4( @@ -130,7 +130,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vluxei8_v_f64m4(const double *base, vuint8mf2_t bindex, size_t vl) { - return vluxei8_v_f64m4(base, bindex, vl); + return __riscv_vluxei8_v_f64m4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_f64m8( @@ -139,7 +139,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vluxei8_v_f64m8(const double *base, vuint8m1_t bindex, size_t vl) { - return vluxei8_v_f64m8(base, bindex, vl); + return __riscv_vluxei8_v_f64m8(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_i8mf8( @@ -148,7 +148,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vluxei8_v_i8mf8(const int8_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxei8_v_i8mf8(base, bindex, vl); + return __riscv_vluxei8_v_i8mf8(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_i8mf4( @@ -157,7 +157,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vluxei8_v_i8mf4(const int8_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxei8_v_i8mf4(base, bindex, vl); + return __riscv_vluxei8_v_i8mf4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_i8mf2( @@ -166,7 +166,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vluxei8_v_i8mf2(const int8_t *base, vuint8mf2_t bindex, size_t vl) { - return vluxei8_v_i8mf2(base, bindex, vl); + return __riscv_vluxei8_v_i8mf2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_i8m1( @@ -175,7 +175,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vluxei8_v_i8m1(const int8_t *base, vuint8m1_t bindex, size_t vl) { - return vluxei8_v_i8m1(base, bindex, vl); + return __riscv_vluxei8_v_i8m1(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_i8m2( @@ -184,7 +184,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m2_t test_vluxei8_v_i8m2(const int8_t *base, vuint8m2_t bindex, size_t vl) { - return vluxei8_v_i8m2(base, bindex, vl); + return __riscv_vluxei8_v_i8m2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_i8m4( @@ -193,7 +193,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m4_t test_vluxei8_v_i8m4(const int8_t *base, vuint8m4_t bindex, size_t vl) { - return vluxei8_v_i8m4(base, bindex, vl); + return __riscv_vluxei8_v_i8m4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_i8m8( @@ -202,7 +202,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m8_t test_vluxei8_v_i8m8(const int8_t *base, vuint8m8_t bindex, size_t vl) { - return vluxei8_v_i8m8(base, bindex, vl); + return __riscv_vluxei8_v_i8m8(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_i16mf4( @@ -211,7 +211,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vluxei8_v_i16mf4(const int16_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxei8_v_i16mf4(base, bindex, vl); + return __riscv_vluxei8_v_i16mf4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_i16mf2( @@ -220,7 +220,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vluxei8_v_i16mf2(const int16_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxei8_v_i16mf2(base, bindex, vl); + return __riscv_vluxei8_v_i16mf2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_i16m1( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vluxei8_v_i16m1(const int16_t *base, vuint8mf2_t bindex, size_t vl) { - return vluxei8_v_i16m1(base, bindex, vl); + return __riscv_vluxei8_v_i16m1(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_i16m2( @@ -238,7 +238,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vluxei8_v_i16m2(const int16_t *base, vuint8m1_t bindex, size_t vl) { - return vluxei8_v_i16m2(base, bindex, vl); + return __riscv_vluxei8_v_i16m2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_i16m4( @@ -247,7 +247,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vluxei8_v_i16m4(const int16_t *base, vuint8m2_t bindex, size_t vl) { - return vluxei8_v_i16m4(base, bindex, vl); + return __riscv_vluxei8_v_i16m4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_i16m8( @@ -256,7 +256,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m8_t test_vluxei8_v_i16m8(const int16_t *base, vuint8m4_t bindex, size_t vl) { - return vluxei8_v_i16m8(base, bindex, vl); + return __riscv_vluxei8_v_i16m8(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_i32mf2( @@ -265,7 +265,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vluxei8_v_i32mf2(const int32_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxei8_v_i32mf2(base, bindex, vl); + return __riscv_vluxei8_v_i32mf2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_i32m1( @@ -274,7 +274,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vluxei8_v_i32m1(const int32_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxei8_v_i32m1(base, bindex, vl); + return __riscv_vluxei8_v_i32m1(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_i32m2( @@ -283,7 +283,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vluxei8_v_i32m2(const int32_t *base, vuint8mf2_t bindex, size_t vl) { - return vluxei8_v_i32m2(base, bindex, vl); + return __riscv_vluxei8_v_i32m2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_i32m4( @@ -292,7 +292,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vluxei8_v_i32m4(const int32_t *base, vuint8m1_t bindex, size_t vl) { - return vluxei8_v_i32m4(base, bindex, vl); + return __riscv_vluxei8_v_i32m4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_i32m8( @@ -301,7 +301,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m8_t test_vluxei8_v_i32m8(const int32_t *base, vuint8m2_t bindex, size_t vl) { - return vluxei8_v_i32m8(base, bindex, vl); + return __riscv_vluxei8_v_i32m8(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_i64m1( @@ -310,7 +310,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vluxei8_v_i64m1(const int64_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxei8_v_i64m1(base, bindex, vl); + return __riscv_vluxei8_v_i64m1(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_i64m2( @@ -319,7 +319,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m2_t test_vluxei8_v_i64m2(const int64_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxei8_v_i64m2(base, bindex, vl); + return __riscv_vluxei8_v_i64m2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_i64m4( @@ -328,7 +328,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m4_t test_vluxei8_v_i64m4(const int64_t *base, vuint8mf2_t bindex, size_t vl) { - return vluxei8_v_i64m4(base, bindex, vl); + return __riscv_vluxei8_v_i64m4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_i64m8( @@ -337,7 +337,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m8_t test_vluxei8_v_i64m8(const int64_t *base, vuint8m1_t bindex, size_t vl) { - return vluxei8_v_i64m8(base, bindex, vl); + return __riscv_vluxei8_v_i64m8(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_u8mf8( @@ -346,7 +346,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf8_t test_vluxei8_v_u8mf8(const uint8_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxei8_v_u8mf8(base, bindex, vl); + return __riscv_vluxei8_v_u8mf8(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_u8mf4( @@ -355,7 +355,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf4_t test_vluxei8_v_u8mf4(const uint8_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxei8_v_u8mf4(base, bindex, vl); + return __riscv_vluxei8_v_u8mf4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_u8mf2( @@ -364,7 +364,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf2_t test_vluxei8_v_u8mf2(const uint8_t *base, vuint8mf2_t bindex, size_t vl) { - return vluxei8_v_u8mf2(base, bindex, vl); + return __riscv_vluxei8_v_u8mf2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_u8m1( @@ -373,7 +373,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vluxei8_v_u8m1(const uint8_t *base, vuint8m1_t bindex, size_t vl) { - return vluxei8_v_u8m1(base, bindex, vl); + return __riscv_vluxei8_v_u8m1(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_u8m2( @@ -382,7 +382,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m2_t test_vluxei8_v_u8m2(const uint8_t *base, vuint8m2_t bindex, size_t vl) { - return vluxei8_v_u8m2(base, bindex, vl); + return __riscv_vluxei8_v_u8m2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_u8m4( @@ -391,7 +391,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m4_t test_vluxei8_v_u8m4(const uint8_t *base, vuint8m4_t bindex, size_t vl) { - return vluxei8_v_u8m4(base, bindex, vl); + return __riscv_vluxei8_v_u8m4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_u8m8( @@ -400,7 +400,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m8_t test_vluxei8_v_u8m8(const uint8_t *base, vuint8m8_t bindex, size_t vl) { - return vluxei8_v_u8m8(base, bindex, vl); + return __riscv_vluxei8_v_u8m8(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_u16mf4( @@ -409,7 +409,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vluxei8_v_u16mf4(const uint16_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxei8_v_u16mf4(base, bindex, vl); + return __riscv_vluxei8_v_u16mf4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_u16mf2( @@ -418,7 +418,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vluxei8_v_u16mf2(const uint16_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxei8_v_u16mf2(base, bindex, vl); + return __riscv_vluxei8_v_u16mf2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_u16m1( @@ -427,7 +427,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vluxei8_v_u16m1(const uint16_t *base, vuint8mf2_t bindex, size_t vl) { - return vluxei8_v_u16m1(base, bindex, vl); + return __riscv_vluxei8_v_u16m1(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_u16m2( @@ -436,7 +436,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vluxei8_v_u16m2(const uint16_t *base, vuint8m1_t bindex, size_t vl) { - return vluxei8_v_u16m2(base, bindex, vl); + return __riscv_vluxei8_v_u16m2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_u16m4( @@ -445,7 +445,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_vluxei8_v_u16m4(const uint16_t *base, vuint8m2_t bindex, size_t vl) { - return vluxei8_v_u16m4(base, bindex, vl); + return __riscv_vluxei8_v_u16m4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_u16m8( @@ -454,7 +454,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m8_t test_vluxei8_v_u16m8(const uint16_t *base, vuint8m4_t bindex, size_t vl) { - return vluxei8_v_u16m8(base, bindex, vl); + return __riscv_vluxei8_v_u16m8(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_u32mf2( @@ -463,7 +463,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vluxei8_v_u32mf2(const uint32_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxei8_v_u32mf2(base, bindex, vl); + return __riscv_vluxei8_v_u32mf2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_u32m1( @@ -472,7 +472,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vluxei8_v_u32m1(const uint32_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxei8_v_u32m1(base, bindex, vl); + return __riscv_vluxei8_v_u32m1(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_u32m2( @@ -481,7 +481,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vluxei8_v_u32m2(const uint32_t *base, vuint8mf2_t bindex, size_t vl) { - return vluxei8_v_u32m2(base, bindex, vl); + return __riscv_vluxei8_v_u32m2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_u32m4( @@ -490,7 +490,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vluxei8_v_u32m4(const uint32_t *base, vuint8m1_t bindex, size_t vl) { - return vluxei8_v_u32m4(base, bindex, vl); + return __riscv_vluxei8_v_u32m4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_u32m8( @@ -499,7 +499,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m8_t test_vluxei8_v_u32m8(const uint32_t *base, vuint8m2_t bindex, size_t vl) { - return vluxei8_v_u32m8(base, bindex, vl); + return __riscv_vluxei8_v_u32m8(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_u64m1( @@ -508,7 +508,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m1_t test_vluxei8_v_u64m1(const uint64_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxei8_v_u64m1(base, bindex, vl); + return __riscv_vluxei8_v_u64m1(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_u64m2( @@ -517,7 +517,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m2_t test_vluxei8_v_u64m2(const uint64_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxei8_v_u64m2(base, bindex, vl); + return __riscv_vluxei8_v_u64m2(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_u64m4( @@ -526,7 +526,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m4_t test_vluxei8_v_u64m4(const uint64_t *base, vuint8mf2_t bindex, size_t vl) { - return vluxei8_v_u64m4(base, bindex, vl); + return __riscv_vluxei8_v_u64m4(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_u64m8( @@ -535,7 +535,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m8_t test_vluxei8_v_u64m8(const uint64_t *base, vuint8m1_t bindex, size_t vl) { - return vluxei8_v_u64m8(base, bindex, vl); + return __riscv_vluxei8_v_u64m8(base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_f16mf4_m( @@ -544,7 +544,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vluxei8_v_f16mf4_m(vbool64_t mask, const _Float16 *base, vuint8mf8_t bindex, size_t vl) { - return vluxei8_v_f16mf4_m(mask, base, bindex, vl); + return __riscv_vluxei8_v_f16mf4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_f16mf2_m( @@ -553,7 +553,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vluxei8_v_f16mf2_m(vbool32_t mask, const _Float16 *base, vuint8mf4_t bindex, size_t vl) { - return vluxei8_v_f16mf2_m(mask, base, bindex, vl); + return __riscv_vluxei8_v_f16mf2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_f16m1_m( @@ -562,7 +562,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vluxei8_v_f16m1_m(vbool16_t mask, const _Float16 *base, vuint8mf2_t bindex, size_t vl) { - return vluxei8_v_f16m1_m(mask, base, bindex, vl); + return __riscv_vluxei8_v_f16m1_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_f16m2_m( @@ -571,7 +571,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vluxei8_v_f16m2_m(vbool8_t mask, const _Float16 *base, vuint8m1_t bindex, size_t vl) { - return vluxei8_v_f16m2_m(mask, base, bindex, vl); + return __riscv_vluxei8_v_f16m2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_f16m4_m( @@ -580,7 +580,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vluxei8_v_f16m4_m(vbool4_t mask, const _Float16 *base, vuint8m2_t bindex, size_t vl) { - return vluxei8_v_f16m4_m(mask, base, bindex, vl); + return __riscv_vluxei8_v_f16m4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_f16m8_m( @@ -589,7 +589,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vluxei8_v_f16m8_m(vbool2_t mask, const _Float16 *base, vuint8m4_t bindex, size_t vl) { - return vluxei8_v_f16m8_m(mask, base, bindex, vl); + return __riscv_vluxei8_v_f16m8_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_f32mf2_m( @@ -598,7 +598,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vluxei8_v_f32mf2_m(vbool64_t mask, const float *base, vuint8mf8_t bindex, size_t vl) { - return vluxei8_v_f32mf2_m(mask, base, bindex, vl); + return __riscv_vluxei8_v_f32mf2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_f32m1_m( @@ -607,7 +607,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vluxei8_v_f32m1_m(vbool32_t mask, const float *base, vuint8mf4_t bindex, size_t vl) { - return vluxei8_v_f32m1_m(mask, base, bindex, vl); + return __riscv_vluxei8_v_f32m1_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_f32m2_m( @@ -616,7 +616,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vluxei8_v_f32m2_m(vbool16_t mask, const float *base, vuint8mf2_t bindex, size_t vl) { - return vluxei8_v_f32m2_m(mask, base, bindex, vl); + return __riscv_vluxei8_v_f32m2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_f32m4_m( @@ -625,7 +625,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vluxei8_v_f32m4_m(vbool8_t mask, const float *base, vuint8m1_t bindex, size_t vl) { - return vluxei8_v_f32m4_m(mask, base, bindex, vl); + return __riscv_vluxei8_v_f32m4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_f32m8_m( @@ -634,7 +634,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vluxei8_v_f32m8_m(vbool4_t mask, const float *base, vuint8m2_t bindex, size_t vl) { - return vluxei8_v_f32m8_m(mask, base, bindex, vl); + return __riscv_vluxei8_v_f32m8_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_f64m1_m( @@ -643,7 +643,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vluxei8_v_f64m1_m(vbool64_t mask, const double *base, vuint8mf8_t bindex, size_t vl) { - return vluxei8_v_f64m1_m(mask, base, bindex, vl); + return __riscv_vluxei8_v_f64m1_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_f64m2_m( @@ -652,7 +652,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vluxei8_v_f64m2_m(vbool32_t mask, const double *base, vuint8mf4_t bindex, size_t vl) { - return vluxei8_v_f64m2_m(mask, base, bindex, vl); + return __riscv_vluxei8_v_f64m2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_f64m4_m( @@ -661,7 +661,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vluxei8_v_f64m4_m(vbool16_t mask, const double *base, vuint8mf2_t bindex, size_t vl) { - return vluxei8_v_f64m4_m(mask, base, bindex, vl); + return __riscv_vluxei8_v_f64m4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_f64m8_m( @@ -670,7 +670,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vluxei8_v_f64m8_m(vbool8_t mask, const double *base, vuint8m1_t bindex, size_t vl) { - return vluxei8_v_f64m8_m(mask, base, bindex, vl); + return __riscv_vluxei8_v_f64m8_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_i8mf8_m( @@ -679,7 +679,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vluxei8_v_i8mf8_m(vbool64_t mask, const int8_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxei8_v_i8mf8_m(mask, base, bindex, vl); + return __riscv_vluxei8_v_i8mf8_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_i8mf4_m( @@ -688,7 +688,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vluxei8_v_i8mf4_m(vbool32_t mask, const int8_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxei8_v_i8mf4_m(mask, base, bindex, vl); + return __riscv_vluxei8_v_i8mf4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_i8mf2_m( @@ -697,7 +697,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vluxei8_v_i8mf2_m(vbool16_t mask, const int8_t *base, vuint8mf2_t bindex, size_t vl) { - return vluxei8_v_i8mf2_m(mask, base, bindex, vl); + return __riscv_vluxei8_v_i8mf2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_i8m1_m( @@ -706,7 +706,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vluxei8_v_i8m1_m(vbool8_t mask, const int8_t *base, vuint8m1_t bindex, size_t vl) { - return vluxei8_v_i8m1_m(mask, base, bindex, vl); + return __riscv_vluxei8_v_i8m1_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_i8m2_m( @@ -715,7 +715,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m2_t test_vluxei8_v_i8m2_m(vbool4_t mask, const int8_t *base, vuint8m2_t bindex, size_t vl) { - return vluxei8_v_i8m2_m(mask, base, bindex, vl); + return __riscv_vluxei8_v_i8m2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_i8m4_m( @@ -724,7 +724,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m4_t test_vluxei8_v_i8m4_m(vbool2_t mask, const int8_t *base, vuint8m4_t bindex, size_t vl) { - return vluxei8_v_i8m4_m(mask, base, bindex, vl); + return __riscv_vluxei8_v_i8m4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_i8m8_m( @@ -733,7 +733,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m8_t test_vluxei8_v_i8m8_m(vbool1_t mask, const int8_t *base, vuint8m8_t bindex, size_t vl) { - return vluxei8_v_i8m8_m(mask, base, bindex, vl); + return __riscv_vluxei8_v_i8m8_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_i16mf4_m( @@ -742,7 +742,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vluxei8_v_i16mf4_m(vbool64_t mask, const int16_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxei8_v_i16mf4_m(mask, base, bindex, vl); + return __riscv_vluxei8_v_i16mf4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_i16mf2_m( @@ -751,7 +751,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vluxei8_v_i16mf2_m(vbool32_t mask, const int16_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxei8_v_i16mf2_m(mask, base, bindex, vl); + return __riscv_vluxei8_v_i16mf2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_i16m1_m( @@ -760,7 +760,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vluxei8_v_i16m1_m(vbool16_t mask, const int16_t *base, vuint8mf2_t bindex, size_t vl) { - return vluxei8_v_i16m1_m(mask, base, bindex, vl); + return __riscv_vluxei8_v_i16m1_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_i16m2_m( @@ -769,7 +769,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vluxei8_v_i16m2_m(vbool8_t mask, const int16_t *base, vuint8m1_t bindex, size_t vl) { - return vluxei8_v_i16m2_m(mask, base, bindex, vl); + return __riscv_vluxei8_v_i16m2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_i16m4_m( @@ -778,7 +778,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vluxei8_v_i16m4_m(vbool4_t mask, const int16_t *base, vuint8m2_t bindex, size_t vl) { - return vluxei8_v_i16m4_m(mask, base, bindex, vl); + return __riscv_vluxei8_v_i16m4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_i16m8_m( @@ -787,7 +787,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m8_t test_vluxei8_v_i16m8_m(vbool2_t mask, const int16_t *base, vuint8m4_t bindex, size_t vl) { - return vluxei8_v_i16m8_m(mask, base, bindex, vl); + return __riscv_vluxei8_v_i16m8_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_i32mf2_m( @@ -796,7 +796,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vluxei8_v_i32mf2_m(vbool64_t mask, const int32_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxei8_v_i32mf2_m(mask, base, bindex, vl); + return __riscv_vluxei8_v_i32mf2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_i32m1_m( @@ -805,7 +805,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vluxei8_v_i32m1_m(vbool32_t mask, const int32_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxei8_v_i32m1_m(mask, base, bindex, vl); + return __riscv_vluxei8_v_i32m1_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_i32m2_m( @@ -814,7 +814,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vluxei8_v_i32m2_m(vbool16_t mask, const int32_t *base, vuint8mf2_t bindex, size_t vl) { - return vluxei8_v_i32m2_m(mask, base, bindex, vl); + return __riscv_vluxei8_v_i32m2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_i32m4_m( @@ -823,7 +823,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vluxei8_v_i32m4_m(vbool8_t mask, const int32_t *base, vuint8m1_t bindex, size_t vl) { - return vluxei8_v_i32m4_m(mask, base, bindex, vl); + return __riscv_vluxei8_v_i32m4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_i32m8_m( @@ -832,7 +832,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m8_t test_vluxei8_v_i32m8_m(vbool4_t mask, const int32_t *base, vuint8m2_t bindex, size_t vl) { - return vluxei8_v_i32m8_m(mask, base, bindex, vl); + return __riscv_vluxei8_v_i32m8_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_i64m1_m( @@ -841,7 +841,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vluxei8_v_i64m1_m(vbool64_t mask, const int64_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxei8_v_i64m1_m(mask, base, bindex, vl); + return __riscv_vluxei8_v_i64m1_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_i64m2_m( @@ -850,7 +850,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m2_t test_vluxei8_v_i64m2_m(vbool32_t mask, const int64_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxei8_v_i64m2_m(mask, base, bindex, vl); + return __riscv_vluxei8_v_i64m2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_i64m4_m( @@ -859,7 +859,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m4_t test_vluxei8_v_i64m4_m(vbool16_t mask, const int64_t *base, vuint8mf2_t bindex, size_t vl) { - return vluxei8_v_i64m4_m(mask, base, bindex, vl); + return __riscv_vluxei8_v_i64m4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_i64m8_m( @@ -868,7 +868,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m8_t test_vluxei8_v_i64m8_m(vbool8_t mask, const int64_t *base, vuint8m1_t bindex, size_t vl) { - return vluxei8_v_i64m8_m(mask, base, bindex, vl); + return __riscv_vluxei8_v_i64m8_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_u8mf8_m( @@ -877,7 +877,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf8_t test_vluxei8_v_u8mf8_m(vbool64_t mask, const uint8_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxei8_v_u8mf8_m(mask, base, bindex, vl); + return __riscv_vluxei8_v_u8mf8_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_u8mf4_m( @@ -886,7 +886,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf4_t test_vluxei8_v_u8mf4_m(vbool32_t mask, const uint8_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxei8_v_u8mf4_m(mask, base, bindex, vl); + return __riscv_vluxei8_v_u8mf4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_u8mf2_m( @@ -895,7 +895,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf2_t test_vluxei8_v_u8mf2_m(vbool16_t mask, const uint8_t *base, vuint8mf2_t bindex, size_t vl) { - return vluxei8_v_u8mf2_m(mask, base, bindex, vl); + return __riscv_vluxei8_v_u8mf2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_u8m1_m( @@ -904,7 +904,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vluxei8_v_u8m1_m(vbool8_t mask, const uint8_t *base, vuint8m1_t bindex, size_t vl) { - return vluxei8_v_u8m1_m(mask, base, bindex, vl); + return __riscv_vluxei8_v_u8m1_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_u8m2_m( @@ -913,7 +913,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m2_t test_vluxei8_v_u8m2_m(vbool4_t mask, const uint8_t *base, vuint8m2_t bindex, size_t vl) { - return vluxei8_v_u8m2_m(mask, base, bindex, vl); + return __riscv_vluxei8_v_u8m2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_u8m4_m( @@ -922,7 +922,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m4_t test_vluxei8_v_u8m4_m(vbool2_t mask, const uint8_t *base, vuint8m4_t bindex, size_t vl) { - return vluxei8_v_u8m4_m(mask, base, bindex, vl); + return __riscv_vluxei8_v_u8m4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_u8m8_m( @@ -931,7 +931,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m8_t test_vluxei8_v_u8m8_m(vbool1_t mask, const uint8_t *base, vuint8m8_t bindex, size_t vl) { - return vluxei8_v_u8m8_m(mask, base, bindex, vl); + return __riscv_vluxei8_v_u8m8_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_u16mf4_m( @@ -940,7 +940,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vluxei8_v_u16mf4_m(vbool64_t mask, const uint16_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxei8_v_u16mf4_m(mask, base, bindex, vl); + return __riscv_vluxei8_v_u16mf4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_u16mf2_m( @@ -949,7 +949,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vluxei8_v_u16mf2_m(vbool32_t mask, const uint16_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxei8_v_u16mf2_m(mask, base, bindex, vl); + return __riscv_vluxei8_v_u16mf2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_u16m1_m( @@ -958,7 +958,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vluxei8_v_u16m1_m(vbool16_t mask, const uint16_t *base, vuint8mf2_t bindex, size_t vl) { - return vluxei8_v_u16m1_m(mask, base, bindex, vl); + return __riscv_vluxei8_v_u16m1_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_u16m2_m( @@ -967,7 +967,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vluxei8_v_u16m2_m(vbool8_t mask, const uint16_t *base, vuint8m1_t bindex, size_t vl) { - return vluxei8_v_u16m2_m(mask, base, bindex, vl); + return __riscv_vluxei8_v_u16m2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_u16m4_m( @@ -976,7 +976,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_vluxei8_v_u16m4_m(vbool4_t mask, const uint16_t *base, vuint8m2_t bindex, size_t vl) { - return vluxei8_v_u16m4_m(mask, base, bindex, vl); + return __riscv_vluxei8_v_u16m4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_u16m8_m( @@ -985,7 +985,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m8_t test_vluxei8_v_u16m8_m(vbool2_t mask, const uint16_t *base, vuint8m4_t bindex, size_t vl) { - return vluxei8_v_u16m8_m(mask, base, bindex, vl); + return __riscv_vluxei8_v_u16m8_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_u32mf2_m( @@ -994,7 +994,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vluxei8_v_u32mf2_m(vbool64_t mask, const uint32_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxei8_v_u32mf2_m(mask, base, bindex, vl); + return __riscv_vluxei8_v_u32mf2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_u32m1_m( @@ -1003,7 +1003,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vluxei8_v_u32m1_m(vbool32_t mask, const uint32_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxei8_v_u32m1_m(mask, base, bindex, vl); + return __riscv_vluxei8_v_u32m1_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_u32m2_m( @@ -1012,7 +1012,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vluxei8_v_u32m2_m(vbool16_t mask, const uint32_t *base, vuint8mf2_t bindex, size_t vl) { - return vluxei8_v_u32m2_m(mask, base, bindex, vl); + return __riscv_vluxei8_v_u32m2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_u32m4_m( @@ -1021,7 +1021,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vluxei8_v_u32m4_m(vbool8_t mask, const uint32_t *base, vuint8m1_t bindex, size_t vl) { - return vluxei8_v_u32m4_m(mask, base, bindex, vl); + return __riscv_vluxei8_v_u32m4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_u32m8_m( @@ -1030,7 +1030,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m8_t test_vluxei8_v_u32m8_m(vbool4_t mask, const uint32_t *base, vuint8m2_t bindex, size_t vl) { - return vluxei8_v_u32m8_m(mask, base, bindex, vl); + return __riscv_vluxei8_v_u32m8_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_u64m1_m( @@ -1039,7 +1039,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m1_t test_vluxei8_v_u64m1_m(vbool64_t mask, const uint64_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxei8_v_u64m1_m(mask, base, bindex, vl); + return __riscv_vluxei8_v_u64m1_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_u64m2_m( @@ -1048,7 +1048,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m2_t test_vluxei8_v_u64m2_m(vbool32_t mask, const uint64_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxei8_v_u64m2_m(mask, base, bindex, vl); + return __riscv_vluxei8_v_u64m2_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_u64m4_m( @@ -1057,7 +1057,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m4_t test_vluxei8_v_u64m4_m(vbool16_t mask, const uint64_t *base, vuint8mf2_t bindex, size_t vl) { - return vluxei8_v_u64m4_m(mask, base, bindex, vl); + return __riscv_vluxei8_v_u64m4_m(mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxei8_v_u64m8_m( @@ -1066,6 +1066,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m8_t test_vluxei8_v_u64m8_m(vbool8_t mask, const uint64_t *base, vuint8m1_t bindex, size_t vl) { - return vluxei8_v_u64m8_m(mask, base, bindex, vl); + return __riscv_vluxei8_v_u64m8_m(mask, base, bindex, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg2ei16.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg2ei16.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg2ei16.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg2ei16.c @@ -17,7 +17,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei16_v_f16mf4(vfloat16mf4_t *v0, vfloat16mf4_t *v1, const _Float16 *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg2ei16_v_f16mf4(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei16_v_f16mf4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei16_v_f16mf2( @@ -30,7 +30,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei16_v_f16mf2(vfloat16mf2_t *v0, vfloat16mf2_t *v1, const _Float16 *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg2ei16_v_f16mf2(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei16_v_f16mf2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei16_v_f16m1( @@ -43,7 +43,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei16_v_f16m1(vfloat16m1_t *v0, vfloat16m1_t *v1, const _Float16 *base, vuint16m1_t bindex, size_t vl) { - return vluxseg2ei16_v_f16m1(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei16_v_f16m1(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei16_v_f16m2( @@ -56,7 +56,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei16_v_f16m2(vfloat16m2_t *v0, vfloat16m2_t *v1, const _Float16 *base, vuint16m2_t bindex, size_t vl) { - return vluxseg2ei16_v_f16m2(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei16_v_f16m2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei16_v_f16m4( @@ -69,7 +69,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei16_v_f16m4(vfloat16m4_t *v0, vfloat16m4_t *v1, const _Float16 *base, vuint16m4_t bindex, size_t vl) { - return vluxseg2ei16_v_f16m4(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei16_v_f16m4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei16_v_f32mf2( @@ -82,7 +82,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei16_v_f32mf2(vfloat32mf2_t *v0, vfloat32mf2_t *v1, const float *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg2ei16_v_f32mf2(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei16_v_f32mf2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei16_v_f32m1( @@ -95,7 +95,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei16_v_f32m1(vfloat32m1_t *v0, vfloat32m1_t *v1, const float *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg2ei16_v_f32m1(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei16_v_f32m1(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei16_v_f32m2( @@ -108,7 +108,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei16_v_f32m2(vfloat32m2_t *v0, vfloat32m2_t *v1, const float *base, vuint16m1_t bindex, size_t vl) { - return vluxseg2ei16_v_f32m2(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei16_v_f32m2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei16_v_f32m4( @@ -121,7 +121,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei16_v_f32m4(vfloat32m4_t *v0, vfloat32m4_t *v1, const float *base, vuint16m2_t bindex, size_t vl) { - return vluxseg2ei16_v_f32m4(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei16_v_f32m4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei16_v_f64m1( @@ -134,7 +134,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei16_v_f64m1(vfloat64m1_t *v0, vfloat64m1_t *v1, const double *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg2ei16_v_f64m1(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei16_v_f64m1(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei16_v_f64m2( @@ -147,7 +147,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei16_v_f64m2(vfloat64m2_t *v0, vfloat64m2_t *v1, const double *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg2ei16_v_f64m2(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei16_v_f64m2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei16_v_f64m4( @@ -160,7 +160,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei16_v_f64m4(vfloat64m4_t *v0, vfloat64m4_t *v1, const double *base, vuint16m1_t bindex, size_t vl) { - return vluxseg2ei16_v_f64m4(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei16_v_f64m4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei16_v_i8mf8( @@ -173,7 +173,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei16_v_i8mf8(vint8mf8_t *v0, vint8mf8_t *v1, const int8_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg2ei16_v_i8mf8(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei16_v_i8mf8(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei16_v_i8mf4( @@ -186,7 +186,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei16_v_i8mf4(vint8mf4_t *v0, vint8mf4_t *v1, const int8_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg2ei16_v_i8mf4(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei16_v_i8mf4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei16_v_i8mf2( @@ -199,7 +199,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei16_v_i8mf2(vint8mf2_t *v0, vint8mf2_t *v1, const int8_t *base, vuint16m1_t bindex, size_t vl) { - return vluxseg2ei16_v_i8mf2(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei16_v_i8mf2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei16_v_i8m1( @@ -212,7 +212,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei16_v_i8m1(vint8m1_t *v0, vint8m1_t *v1, const int8_t *base, vuint16m2_t bindex, size_t vl) { - return vluxseg2ei16_v_i8m1(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei16_v_i8m1(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei16_v_i8m2( @@ -225,7 +225,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei16_v_i8m2(vint8m2_t *v0, vint8m2_t *v1, const int8_t *base, vuint16m4_t bindex, size_t vl) { - return vluxseg2ei16_v_i8m2(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei16_v_i8m2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei16_v_i8m4( @@ -238,7 +238,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei16_v_i8m4(vint8m4_t *v0, vint8m4_t *v1, const int8_t *base, vuint16m8_t bindex, size_t vl) { - return vluxseg2ei16_v_i8m4(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei16_v_i8m4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei16_v_i16mf4( @@ -251,7 +251,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei16_v_i16mf4(vint16mf4_t *v0, vint16mf4_t *v1, const int16_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg2ei16_v_i16mf4(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei16_v_i16mf4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei16_v_i16mf2( @@ -264,7 +264,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei16_v_i16mf2(vint16mf2_t *v0, vint16mf2_t *v1, const int16_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg2ei16_v_i16mf2(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei16_v_i16mf2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei16_v_i16m1( @@ -277,7 +277,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei16_v_i16m1(vint16m1_t *v0, vint16m1_t *v1, const int16_t *base, vuint16m1_t bindex, size_t vl) { - return vluxseg2ei16_v_i16m1(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei16_v_i16m1(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei16_v_i16m2( @@ -290,7 +290,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei16_v_i16m2(vint16m2_t *v0, vint16m2_t *v1, const int16_t *base, vuint16m2_t bindex, size_t vl) { - return vluxseg2ei16_v_i16m2(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei16_v_i16m2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei16_v_i16m4( @@ -303,7 +303,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei16_v_i16m4(vint16m4_t *v0, vint16m4_t *v1, const int16_t *base, vuint16m4_t bindex, size_t vl) { - return vluxseg2ei16_v_i16m4(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei16_v_i16m4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei16_v_i32mf2( @@ -316,7 +316,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei16_v_i32mf2(vint32mf2_t *v0, vint32mf2_t *v1, const int32_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg2ei16_v_i32mf2(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei16_v_i32mf2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei16_v_i32m1( @@ -329,7 +329,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei16_v_i32m1(vint32m1_t *v0, vint32m1_t *v1, const int32_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg2ei16_v_i32m1(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei16_v_i32m1(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei16_v_i32m2( @@ -342,7 +342,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei16_v_i32m2(vint32m2_t *v0, vint32m2_t *v1, const int32_t *base, vuint16m1_t bindex, size_t vl) { - return vluxseg2ei16_v_i32m2(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei16_v_i32m2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei16_v_i32m4( @@ -355,7 +355,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei16_v_i32m4(vint32m4_t *v0, vint32m4_t *v1, const int32_t *base, vuint16m2_t bindex, size_t vl) { - return vluxseg2ei16_v_i32m4(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei16_v_i32m4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei16_v_i64m1( @@ -368,7 +368,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei16_v_i64m1(vint64m1_t *v0, vint64m1_t *v1, const int64_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg2ei16_v_i64m1(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei16_v_i64m1(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei16_v_i64m2( @@ -381,7 +381,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei16_v_i64m2(vint64m2_t *v0, vint64m2_t *v1, const int64_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg2ei16_v_i64m2(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei16_v_i64m2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei16_v_i64m4( @@ -394,7 +394,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei16_v_i64m4(vint64m4_t *v0, vint64m4_t *v1, const int64_t *base, vuint16m1_t bindex, size_t vl) { - return vluxseg2ei16_v_i64m4(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei16_v_i64m4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei16_v_u8mf8( @@ -407,7 +407,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei16_v_u8mf8(vuint8mf8_t *v0, vuint8mf8_t *v1, const uint8_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg2ei16_v_u8mf8(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei16_v_u8mf8(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei16_v_u8mf4( @@ -420,7 +420,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei16_v_u8mf4(vuint8mf4_t *v0, vuint8mf4_t *v1, const uint8_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg2ei16_v_u8mf4(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei16_v_u8mf4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei16_v_u8mf2( @@ -433,7 +433,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei16_v_u8mf2(vuint8mf2_t *v0, vuint8mf2_t *v1, const uint8_t *base, vuint16m1_t bindex, size_t vl) { - return vluxseg2ei16_v_u8mf2(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei16_v_u8mf2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei16_v_u8m1( @@ -446,7 +446,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei16_v_u8m1(vuint8m1_t *v0, vuint8m1_t *v1, const uint8_t *base, vuint16m2_t bindex, size_t vl) { - return vluxseg2ei16_v_u8m1(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei16_v_u8m1(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei16_v_u8m2( @@ -459,7 +459,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei16_v_u8m2(vuint8m2_t *v0, vuint8m2_t *v1, const uint8_t *base, vuint16m4_t bindex, size_t vl) { - return vluxseg2ei16_v_u8m2(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei16_v_u8m2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei16_v_u8m4( @@ -472,7 +472,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei16_v_u8m4(vuint8m4_t *v0, vuint8m4_t *v1, const uint8_t *base, vuint16m8_t bindex, size_t vl) { - return vluxseg2ei16_v_u8m4(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei16_v_u8m4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei16_v_u16mf4( @@ -485,7 +485,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei16_v_u16mf4(vuint16mf4_t *v0, vuint16mf4_t *v1, const uint16_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg2ei16_v_u16mf4(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei16_v_u16mf4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei16_v_u16mf2( @@ -498,7 +498,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei16_v_u16mf2(vuint16mf2_t *v0, vuint16mf2_t *v1, const uint16_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg2ei16_v_u16mf2(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei16_v_u16mf2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei16_v_u16m1( @@ -511,7 +511,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei16_v_u16m1(vuint16m1_t *v0, vuint16m1_t *v1, const uint16_t *base, vuint16m1_t bindex, size_t vl) { - return vluxseg2ei16_v_u16m1(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei16_v_u16m1(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei16_v_u16m2( @@ -524,7 +524,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei16_v_u16m2(vuint16m2_t *v0, vuint16m2_t *v1, const uint16_t *base, vuint16m2_t bindex, size_t vl) { - return vluxseg2ei16_v_u16m2(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei16_v_u16m2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei16_v_u16m4( @@ -537,7 +537,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei16_v_u16m4(vuint16m4_t *v0, vuint16m4_t *v1, const uint16_t *base, vuint16m4_t bindex, size_t vl) { - return vluxseg2ei16_v_u16m4(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei16_v_u16m4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei16_v_u32mf2( @@ -550,7 +550,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei16_v_u32mf2(vuint32mf2_t *v0, vuint32mf2_t *v1, const uint32_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg2ei16_v_u32mf2(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei16_v_u32mf2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei16_v_u32m1( @@ -563,7 +563,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei16_v_u32m1(vuint32m1_t *v0, vuint32m1_t *v1, const uint32_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg2ei16_v_u32m1(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei16_v_u32m1(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei16_v_u32m2( @@ -576,7 +576,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei16_v_u32m2(vuint32m2_t *v0, vuint32m2_t *v1, const uint32_t *base, vuint16m1_t bindex, size_t vl) { - return vluxseg2ei16_v_u32m2(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei16_v_u32m2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei16_v_u32m4( @@ -589,7 +589,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei16_v_u32m4(vuint32m4_t *v0, vuint32m4_t *v1, const uint32_t *base, vuint16m2_t bindex, size_t vl) { - return vluxseg2ei16_v_u32m4(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei16_v_u32m4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei16_v_u64m1( @@ -602,7 +602,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei16_v_u64m1(vuint64m1_t *v0, vuint64m1_t *v1, const uint64_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg2ei16_v_u64m1(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei16_v_u64m1(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei16_v_u64m2( @@ -615,7 +615,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei16_v_u64m2(vuint64m2_t *v0, vuint64m2_t *v1, const uint64_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg2ei16_v_u64m2(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei16_v_u64m2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei16_v_u64m4( @@ -628,7 +628,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei16_v_u64m4(vuint64m4_t *v0, vuint64m4_t *v1, const uint64_t *base, vuint16m1_t bindex, size_t vl) { - return vluxseg2ei16_v_u64m4(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei16_v_u64m4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei16_v_f16mf4_m( @@ -641,7 +641,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei16_v_f16mf4_m(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vbool64_t mask, const _Float16 *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg2ei16_v_f16mf4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei16_v_f16mf4_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei16_v_f16mf2_m( @@ -654,7 +654,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei16_v_f16mf2_m(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vbool32_t mask, const _Float16 *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg2ei16_v_f16mf2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei16_v_f16mf2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei16_v_f16m1_m( @@ -667,7 +667,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei16_v_f16m1_m(vfloat16m1_t *v0, vfloat16m1_t *v1, vbool16_t mask, const _Float16 *base, vuint16m1_t bindex, size_t vl) { - return vluxseg2ei16_v_f16m1_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei16_v_f16m1_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei16_v_f16m2_m( @@ -680,7 +680,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei16_v_f16m2_m(vfloat16m2_t *v0, vfloat16m2_t *v1, vbool8_t mask, const _Float16 *base, vuint16m2_t bindex, size_t vl) { - return vluxseg2ei16_v_f16m2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei16_v_f16m2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei16_v_f16m4_m( @@ -693,7 +693,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei16_v_f16m4_m(vfloat16m4_t *v0, vfloat16m4_t *v1, vbool4_t mask, const _Float16 *base, vuint16m4_t bindex, size_t vl) { - return vluxseg2ei16_v_f16m4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei16_v_f16m4_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei16_v_f32mf2_m( @@ -706,7 +706,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei16_v_f32mf2_m(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vbool64_t mask, const float *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg2ei16_v_f32mf2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei16_v_f32mf2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei16_v_f32m1_m( @@ -719,7 +719,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei16_v_f32m1_m(vfloat32m1_t *v0, vfloat32m1_t *v1, vbool32_t mask, const float *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg2ei16_v_f32m1_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei16_v_f32m1_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei16_v_f32m2_m( @@ -732,7 +732,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei16_v_f32m2_m(vfloat32m2_t *v0, vfloat32m2_t *v1, vbool16_t mask, const float *base, vuint16m1_t bindex, size_t vl) { - return vluxseg2ei16_v_f32m2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei16_v_f32m2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei16_v_f32m4_m( @@ -745,7 +745,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei16_v_f32m4_m(vfloat32m4_t *v0, vfloat32m4_t *v1, vbool8_t mask, const float *base, vuint16m2_t bindex, size_t vl) { - return vluxseg2ei16_v_f32m4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei16_v_f32m4_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei16_v_f64m1_m( @@ -758,7 +758,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei16_v_f64m1_m(vfloat64m1_t *v0, vfloat64m1_t *v1, vbool64_t mask, const double *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg2ei16_v_f64m1_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei16_v_f64m1_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei16_v_f64m2_m( @@ -771,7 +771,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei16_v_f64m2_m(vfloat64m2_t *v0, vfloat64m2_t *v1, vbool32_t mask, const double *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg2ei16_v_f64m2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei16_v_f64m2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei16_v_f64m4_m( @@ -784,7 +784,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei16_v_f64m4_m(vfloat64m4_t *v0, vfloat64m4_t *v1, vbool16_t mask, const double *base, vuint16m1_t bindex, size_t vl) { - return vluxseg2ei16_v_f64m4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei16_v_f64m4_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei16_v_i8mf8_m( @@ -797,7 +797,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei16_v_i8mf8_m(vint8mf8_t *v0, vint8mf8_t *v1, vbool64_t mask, const int8_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg2ei16_v_i8mf8_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei16_v_i8mf8_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei16_v_i8mf4_m( @@ -810,7 +810,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei16_v_i8mf4_m(vint8mf4_t *v0, vint8mf4_t *v1, vbool32_t mask, const int8_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg2ei16_v_i8mf4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei16_v_i8mf4_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei16_v_i8mf2_m( @@ -823,7 +823,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei16_v_i8mf2_m(vint8mf2_t *v0, vint8mf2_t *v1, vbool16_t mask, const int8_t *base, vuint16m1_t bindex, size_t vl) { - return vluxseg2ei16_v_i8mf2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei16_v_i8mf2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei16_v_i8m1_m( @@ -836,7 +836,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei16_v_i8m1_m(vint8m1_t *v0, vint8m1_t *v1, vbool8_t mask, const int8_t *base, vuint16m2_t bindex, size_t vl) { - return vluxseg2ei16_v_i8m1_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei16_v_i8m1_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei16_v_i8m2_m( @@ -849,7 +849,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei16_v_i8m2_m(vint8m2_t *v0, vint8m2_t *v1, vbool4_t mask, const int8_t *base, vuint16m4_t bindex, size_t vl) { - return vluxseg2ei16_v_i8m2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei16_v_i8m2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei16_v_i8m4_m( @@ -862,7 +862,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei16_v_i8m4_m(vint8m4_t *v0, vint8m4_t *v1, vbool2_t mask, const int8_t *base, vuint16m8_t bindex, size_t vl) { - return vluxseg2ei16_v_i8m4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei16_v_i8m4_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei16_v_i16mf4_m( @@ -875,7 +875,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei16_v_i16mf4_m(vint16mf4_t *v0, vint16mf4_t *v1, vbool64_t mask, const int16_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg2ei16_v_i16mf4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei16_v_i16mf4_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei16_v_i16mf2_m( @@ -888,7 +888,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei16_v_i16mf2_m(vint16mf2_t *v0, vint16mf2_t *v1, vbool32_t mask, const int16_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg2ei16_v_i16mf2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei16_v_i16mf2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei16_v_i16m1_m( @@ -901,7 +901,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei16_v_i16m1_m(vint16m1_t *v0, vint16m1_t *v1, vbool16_t mask, const int16_t *base, vuint16m1_t bindex, size_t vl) { - return vluxseg2ei16_v_i16m1_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei16_v_i16m1_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei16_v_i16m2_m( @@ -914,7 +914,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei16_v_i16m2_m(vint16m2_t *v0, vint16m2_t *v1, vbool8_t mask, const int16_t *base, vuint16m2_t bindex, size_t vl) { - return vluxseg2ei16_v_i16m2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei16_v_i16m2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei16_v_i16m4_m( @@ -927,7 +927,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei16_v_i16m4_m(vint16m4_t *v0, vint16m4_t *v1, vbool4_t mask, const int16_t *base, vuint16m4_t bindex, size_t vl) { - return vluxseg2ei16_v_i16m4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei16_v_i16m4_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei16_v_i32mf2_m( @@ -940,7 +940,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei16_v_i32mf2_m(vint32mf2_t *v0, vint32mf2_t *v1, vbool64_t mask, const int32_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg2ei16_v_i32mf2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei16_v_i32mf2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei16_v_i32m1_m( @@ -953,7 +953,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei16_v_i32m1_m(vint32m1_t *v0, vint32m1_t *v1, vbool32_t mask, const int32_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg2ei16_v_i32m1_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei16_v_i32m1_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei16_v_i32m2_m( @@ -966,7 +966,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei16_v_i32m2_m(vint32m2_t *v0, vint32m2_t *v1, vbool16_t mask, const int32_t *base, vuint16m1_t bindex, size_t vl) { - return vluxseg2ei16_v_i32m2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei16_v_i32m2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei16_v_i32m4_m( @@ -979,7 +979,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei16_v_i32m4_m(vint32m4_t *v0, vint32m4_t *v1, vbool8_t mask, const int32_t *base, vuint16m2_t bindex, size_t vl) { - return vluxseg2ei16_v_i32m4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei16_v_i32m4_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei16_v_i64m1_m( @@ -992,7 +992,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei16_v_i64m1_m(vint64m1_t *v0, vint64m1_t *v1, vbool64_t mask, const int64_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg2ei16_v_i64m1_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei16_v_i64m1_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei16_v_i64m2_m( @@ -1005,7 +1005,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei16_v_i64m2_m(vint64m2_t *v0, vint64m2_t *v1, vbool32_t mask, const int64_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg2ei16_v_i64m2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei16_v_i64m2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei16_v_i64m4_m( @@ -1018,7 +1018,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei16_v_i64m4_m(vint64m4_t *v0, vint64m4_t *v1, vbool16_t mask, const int64_t *base, vuint16m1_t bindex, size_t vl) { - return vluxseg2ei16_v_i64m4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei16_v_i64m4_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei16_v_u8mf8_m( @@ -1031,7 +1031,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei16_v_u8mf8_m(vuint8mf8_t *v0, vuint8mf8_t *v1, vbool64_t mask, const uint8_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg2ei16_v_u8mf8_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei16_v_u8mf8_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei16_v_u8mf4_m( @@ -1044,7 +1044,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei16_v_u8mf4_m(vuint8mf4_t *v0, vuint8mf4_t *v1, vbool32_t mask, const uint8_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg2ei16_v_u8mf4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei16_v_u8mf4_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei16_v_u8mf2_m( @@ -1057,7 +1057,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei16_v_u8mf2_m(vuint8mf2_t *v0, vuint8mf2_t *v1, vbool16_t mask, const uint8_t *base, vuint16m1_t bindex, size_t vl) { - return vluxseg2ei16_v_u8mf2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei16_v_u8mf2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei16_v_u8m1_m( @@ -1070,7 +1070,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei16_v_u8m1_m(vuint8m1_t *v0, vuint8m1_t *v1, vbool8_t mask, const uint8_t *base, vuint16m2_t bindex, size_t vl) { - return vluxseg2ei16_v_u8m1_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei16_v_u8m1_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei16_v_u8m2_m( @@ -1083,7 +1083,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei16_v_u8m2_m(vuint8m2_t *v0, vuint8m2_t *v1, vbool4_t mask, const uint8_t *base, vuint16m4_t bindex, size_t vl) { - return vluxseg2ei16_v_u8m2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei16_v_u8m2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei16_v_u8m4_m( @@ -1096,7 +1096,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei16_v_u8m4_m(vuint8m4_t *v0, vuint8m4_t *v1, vbool2_t mask, const uint8_t *base, vuint16m8_t bindex, size_t vl) { - return vluxseg2ei16_v_u8m4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei16_v_u8m4_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei16_v_u16mf4_m( @@ -1109,7 +1109,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei16_v_u16mf4_m(vuint16mf4_t *v0, vuint16mf4_t *v1, vbool64_t mask, const uint16_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg2ei16_v_u16mf4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei16_v_u16mf4_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei16_v_u16mf2_m( @@ -1122,7 +1122,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei16_v_u16mf2_m(vuint16mf2_t *v0, vuint16mf2_t *v1, vbool32_t mask, const uint16_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg2ei16_v_u16mf2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei16_v_u16mf2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei16_v_u16m1_m( @@ -1135,7 +1135,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei16_v_u16m1_m(vuint16m1_t *v0, vuint16m1_t *v1, vbool16_t mask, const uint16_t *base, vuint16m1_t bindex, size_t vl) { - return vluxseg2ei16_v_u16m1_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei16_v_u16m1_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei16_v_u16m2_m( @@ -1148,7 +1148,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei16_v_u16m2_m(vuint16m2_t *v0, vuint16m2_t *v1, vbool8_t mask, const uint16_t *base, vuint16m2_t bindex, size_t vl) { - return vluxseg2ei16_v_u16m2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei16_v_u16m2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei16_v_u16m4_m( @@ -1161,7 +1161,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei16_v_u16m4_m(vuint16m4_t *v0, vuint16m4_t *v1, vbool4_t mask, const uint16_t *base, vuint16m4_t bindex, size_t vl) { - return vluxseg2ei16_v_u16m4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei16_v_u16m4_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei16_v_u32mf2_m( @@ -1174,7 +1174,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei16_v_u32mf2_m(vuint32mf2_t *v0, vuint32mf2_t *v1, vbool64_t mask, const uint32_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg2ei16_v_u32mf2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei16_v_u32mf2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei16_v_u32m1_m( @@ -1187,7 +1187,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei16_v_u32m1_m(vuint32m1_t *v0, vuint32m1_t *v1, vbool32_t mask, const uint32_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg2ei16_v_u32m1_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei16_v_u32m1_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei16_v_u32m2_m( @@ -1200,7 +1200,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei16_v_u32m2_m(vuint32m2_t *v0, vuint32m2_t *v1, vbool16_t mask, const uint32_t *base, vuint16m1_t bindex, size_t vl) { - return vluxseg2ei16_v_u32m2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei16_v_u32m2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei16_v_u32m4_m( @@ -1213,7 +1213,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei16_v_u32m4_m(vuint32m4_t *v0, vuint32m4_t *v1, vbool8_t mask, const uint32_t *base, vuint16m2_t bindex, size_t vl) { - return vluxseg2ei16_v_u32m4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei16_v_u32m4_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei16_v_u64m1_m( @@ -1226,7 +1226,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei16_v_u64m1_m(vuint64m1_t *v0, vuint64m1_t *v1, vbool64_t mask, const uint64_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg2ei16_v_u64m1_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei16_v_u64m1_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei16_v_u64m2_m( @@ -1239,7 +1239,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei16_v_u64m2_m(vuint64m2_t *v0, vuint64m2_t *v1, vbool32_t mask, const uint64_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg2ei16_v_u64m2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei16_v_u64m2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei16_v_u64m4_m( @@ -1252,6 +1252,6 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei16_v_u64m4_m(vuint64m4_t *v0, vuint64m4_t *v1, vbool16_t mask, const uint64_t *base, vuint16m1_t bindex, size_t vl) { - return vluxseg2ei16_v_u64m4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei16_v_u64m4_m(v0, v1, mask, base, bindex, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg2ei32.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg2ei32.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg2ei32.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg2ei32.c @@ -17,7 +17,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei32_v_f16mf4(vfloat16mf4_t *v0, vfloat16mf4_t *v1, const _Float16 *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg2ei32_v_f16mf4(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei32_v_f16mf4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei32_v_f16mf2( @@ -30,7 +30,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei32_v_f16mf2(vfloat16mf2_t *v0, vfloat16mf2_t *v1, const _Float16 *base, vuint32m1_t bindex, size_t vl) { - return vluxseg2ei32_v_f16mf2(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei32_v_f16mf2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei32_v_f16m1( @@ -43,7 +43,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei32_v_f16m1(vfloat16m1_t *v0, vfloat16m1_t *v1, const _Float16 *base, vuint32m2_t bindex, size_t vl) { - return vluxseg2ei32_v_f16m1(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei32_v_f16m1(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei32_v_f16m2( @@ -56,7 +56,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei32_v_f16m2(vfloat16m2_t *v0, vfloat16m2_t *v1, const _Float16 *base, vuint32m4_t bindex, size_t vl) { - return vluxseg2ei32_v_f16m2(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei32_v_f16m2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei32_v_f16m4( @@ -69,7 +69,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei32_v_f16m4(vfloat16m4_t *v0, vfloat16m4_t *v1, const _Float16 *base, vuint32m8_t bindex, size_t vl) { - return vluxseg2ei32_v_f16m4(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei32_v_f16m4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei32_v_f32mf2( @@ -82,7 +82,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei32_v_f32mf2(vfloat32mf2_t *v0, vfloat32mf2_t *v1, const float *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg2ei32_v_f32mf2(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei32_v_f32mf2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei32_v_f32m1( @@ -95,7 +95,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei32_v_f32m1(vfloat32m1_t *v0, vfloat32m1_t *v1, const float *base, vuint32m1_t bindex, size_t vl) { - return vluxseg2ei32_v_f32m1(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei32_v_f32m1(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei32_v_f32m2( @@ -108,7 +108,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei32_v_f32m2(vfloat32m2_t *v0, vfloat32m2_t *v1, const float *base, vuint32m2_t bindex, size_t vl) { - return vluxseg2ei32_v_f32m2(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei32_v_f32m2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei32_v_f32m4( @@ -121,7 +121,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei32_v_f32m4(vfloat32m4_t *v0, vfloat32m4_t *v1, const float *base, vuint32m4_t bindex, size_t vl) { - return vluxseg2ei32_v_f32m4(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei32_v_f32m4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei32_v_f64m1( @@ -134,7 +134,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei32_v_f64m1(vfloat64m1_t *v0, vfloat64m1_t *v1, const double *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg2ei32_v_f64m1(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei32_v_f64m1(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei32_v_f64m2( @@ -147,7 +147,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei32_v_f64m2(vfloat64m2_t *v0, vfloat64m2_t *v1, const double *base, vuint32m1_t bindex, size_t vl) { - return vluxseg2ei32_v_f64m2(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei32_v_f64m2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei32_v_f64m4( @@ -160,7 +160,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei32_v_f64m4(vfloat64m4_t *v0, vfloat64m4_t *v1, const double *base, vuint32m2_t bindex, size_t vl) { - return vluxseg2ei32_v_f64m4(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei32_v_f64m4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei32_v_i8mf8( @@ -173,7 +173,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei32_v_i8mf8(vint8mf8_t *v0, vint8mf8_t *v1, const int8_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg2ei32_v_i8mf8(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei32_v_i8mf8(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei32_v_i8mf4( @@ -186,7 +186,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei32_v_i8mf4(vint8mf4_t *v0, vint8mf4_t *v1, const int8_t *base, vuint32m1_t bindex, size_t vl) { - return vluxseg2ei32_v_i8mf4(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei32_v_i8mf4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei32_v_i8mf2( @@ -199,7 +199,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei32_v_i8mf2(vint8mf2_t *v0, vint8mf2_t *v1, const int8_t *base, vuint32m2_t bindex, size_t vl) { - return vluxseg2ei32_v_i8mf2(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei32_v_i8mf2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei32_v_i8m1( @@ -212,7 +212,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei32_v_i8m1(vint8m1_t *v0, vint8m1_t *v1, const int8_t *base, vuint32m4_t bindex, size_t vl) { - return vluxseg2ei32_v_i8m1(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei32_v_i8m1(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei32_v_i8m2( @@ -225,7 +225,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei32_v_i8m2(vint8m2_t *v0, vint8m2_t *v1, const int8_t *base, vuint32m8_t bindex, size_t vl) { - return vluxseg2ei32_v_i8m2(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei32_v_i8m2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei32_v_i16mf4( @@ -238,7 +238,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei32_v_i16mf4(vint16mf4_t *v0, vint16mf4_t *v1, const int16_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg2ei32_v_i16mf4(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei32_v_i16mf4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei32_v_i16mf2( @@ -251,7 +251,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei32_v_i16mf2(vint16mf2_t *v0, vint16mf2_t *v1, const int16_t *base, vuint32m1_t bindex, size_t vl) { - return vluxseg2ei32_v_i16mf2(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei32_v_i16mf2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei32_v_i16m1( @@ -264,7 +264,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei32_v_i16m1(vint16m1_t *v0, vint16m1_t *v1, const int16_t *base, vuint32m2_t bindex, size_t vl) { - return vluxseg2ei32_v_i16m1(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei32_v_i16m1(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei32_v_i16m2( @@ -277,7 +277,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei32_v_i16m2(vint16m2_t *v0, vint16m2_t *v1, const int16_t *base, vuint32m4_t bindex, size_t vl) { - return vluxseg2ei32_v_i16m2(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei32_v_i16m2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei32_v_i16m4( @@ -290,7 +290,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei32_v_i16m4(vint16m4_t *v0, vint16m4_t *v1, const int16_t *base, vuint32m8_t bindex, size_t vl) { - return vluxseg2ei32_v_i16m4(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei32_v_i16m4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei32_v_i32mf2( @@ -303,7 +303,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei32_v_i32mf2(vint32mf2_t *v0, vint32mf2_t *v1, const int32_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg2ei32_v_i32mf2(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei32_v_i32mf2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei32_v_i32m1( @@ -316,7 +316,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei32_v_i32m1(vint32m1_t *v0, vint32m1_t *v1, const int32_t *base, vuint32m1_t bindex, size_t vl) { - return vluxseg2ei32_v_i32m1(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei32_v_i32m1(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei32_v_i32m2( @@ -329,7 +329,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei32_v_i32m2(vint32m2_t *v0, vint32m2_t *v1, const int32_t *base, vuint32m2_t bindex, size_t vl) { - return vluxseg2ei32_v_i32m2(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei32_v_i32m2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei32_v_i32m4( @@ -342,7 +342,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei32_v_i32m4(vint32m4_t *v0, vint32m4_t *v1, const int32_t *base, vuint32m4_t bindex, size_t vl) { - return vluxseg2ei32_v_i32m4(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei32_v_i32m4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei32_v_i64m1( @@ -355,7 +355,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei32_v_i64m1(vint64m1_t *v0, vint64m1_t *v1, const int64_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg2ei32_v_i64m1(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei32_v_i64m1(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei32_v_i64m2( @@ -368,7 +368,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei32_v_i64m2(vint64m2_t *v0, vint64m2_t *v1, const int64_t *base, vuint32m1_t bindex, size_t vl) { - return vluxseg2ei32_v_i64m2(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei32_v_i64m2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei32_v_i64m4( @@ -381,7 +381,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei32_v_i64m4(vint64m4_t *v0, vint64m4_t *v1, const int64_t *base, vuint32m2_t bindex, size_t vl) { - return vluxseg2ei32_v_i64m4(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei32_v_i64m4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei32_v_u8mf8( @@ -394,7 +394,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei32_v_u8mf8(vuint8mf8_t *v0, vuint8mf8_t *v1, const uint8_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg2ei32_v_u8mf8(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei32_v_u8mf8(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei32_v_u8mf4( @@ -407,7 +407,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei32_v_u8mf4(vuint8mf4_t *v0, vuint8mf4_t *v1, const uint8_t *base, vuint32m1_t bindex, size_t vl) { - return vluxseg2ei32_v_u8mf4(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei32_v_u8mf4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei32_v_u8mf2( @@ -420,7 +420,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei32_v_u8mf2(vuint8mf2_t *v0, vuint8mf2_t *v1, const uint8_t *base, vuint32m2_t bindex, size_t vl) { - return vluxseg2ei32_v_u8mf2(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei32_v_u8mf2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei32_v_u8m1( @@ -433,7 +433,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei32_v_u8m1(vuint8m1_t *v0, vuint8m1_t *v1, const uint8_t *base, vuint32m4_t bindex, size_t vl) { - return vluxseg2ei32_v_u8m1(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei32_v_u8m1(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei32_v_u8m2( @@ -446,7 +446,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei32_v_u8m2(vuint8m2_t *v0, vuint8m2_t *v1, const uint8_t *base, vuint32m8_t bindex, size_t vl) { - return vluxseg2ei32_v_u8m2(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei32_v_u8m2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei32_v_u16mf4( @@ -459,7 +459,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei32_v_u16mf4(vuint16mf4_t *v0, vuint16mf4_t *v1, const uint16_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg2ei32_v_u16mf4(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei32_v_u16mf4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei32_v_u16mf2( @@ -472,7 +472,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei32_v_u16mf2(vuint16mf2_t *v0, vuint16mf2_t *v1, const uint16_t *base, vuint32m1_t bindex, size_t vl) { - return vluxseg2ei32_v_u16mf2(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei32_v_u16mf2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei32_v_u16m1( @@ -485,7 +485,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei32_v_u16m1(vuint16m1_t *v0, vuint16m1_t *v1, const uint16_t *base, vuint32m2_t bindex, size_t vl) { - return vluxseg2ei32_v_u16m1(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei32_v_u16m1(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei32_v_u16m2( @@ -498,7 +498,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei32_v_u16m2(vuint16m2_t *v0, vuint16m2_t *v1, const uint16_t *base, vuint32m4_t bindex, size_t vl) { - return vluxseg2ei32_v_u16m2(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei32_v_u16m2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei32_v_u16m4( @@ -511,7 +511,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei32_v_u16m4(vuint16m4_t *v0, vuint16m4_t *v1, const uint16_t *base, vuint32m8_t bindex, size_t vl) { - return vluxseg2ei32_v_u16m4(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei32_v_u16m4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei32_v_u32mf2( @@ -524,7 +524,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei32_v_u32mf2(vuint32mf2_t *v0, vuint32mf2_t *v1, const uint32_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg2ei32_v_u32mf2(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei32_v_u32mf2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei32_v_u32m1( @@ -537,7 +537,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei32_v_u32m1(vuint32m1_t *v0, vuint32m1_t *v1, const uint32_t *base, vuint32m1_t bindex, size_t vl) { - return vluxseg2ei32_v_u32m1(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei32_v_u32m1(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei32_v_u32m2( @@ -550,7 +550,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei32_v_u32m2(vuint32m2_t *v0, vuint32m2_t *v1, const uint32_t *base, vuint32m2_t bindex, size_t vl) { - return vluxseg2ei32_v_u32m2(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei32_v_u32m2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei32_v_u32m4( @@ -563,7 +563,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei32_v_u32m4(vuint32m4_t *v0, vuint32m4_t *v1, const uint32_t *base, vuint32m4_t bindex, size_t vl) { - return vluxseg2ei32_v_u32m4(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei32_v_u32m4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei32_v_u64m1( @@ -576,7 +576,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei32_v_u64m1(vuint64m1_t *v0, vuint64m1_t *v1, const uint64_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg2ei32_v_u64m1(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei32_v_u64m1(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei32_v_u64m2( @@ -589,7 +589,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei32_v_u64m2(vuint64m2_t *v0, vuint64m2_t *v1, const uint64_t *base, vuint32m1_t bindex, size_t vl) { - return vluxseg2ei32_v_u64m2(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei32_v_u64m2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei32_v_u64m4( @@ -602,7 +602,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei32_v_u64m4(vuint64m4_t *v0, vuint64m4_t *v1, const uint64_t *base, vuint32m2_t bindex, size_t vl) { - return vluxseg2ei32_v_u64m4(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei32_v_u64m4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei32_v_f16mf4_m( @@ -615,7 +615,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei32_v_f16mf4_m(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vbool64_t mask, const _Float16 *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg2ei32_v_f16mf4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei32_v_f16mf4_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei32_v_f16mf2_m( @@ -628,7 +628,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei32_v_f16mf2_m(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vbool32_t mask, const _Float16 *base, vuint32m1_t bindex, size_t vl) { - return vluxseg2ei32_v_f16mf2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei32_v_f16mf2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei32_v_f16m1_m( @@ -641,7 +641,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei32_v_f16m1_m(vfloat16m1_t *v0, vfloat16m1_t *v1, vbool16_t mask, const _Float16 *base, vuint32m2_t bindex, size_t vl) { - return vluxseg2ei32_v_f16m1_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei32_v_f16m1_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei32_v_f16m2_m( @@ -654,7 +654,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei32_v_f16m2_m(vfloat16m2_t *v0, vfloat16m2_t *v1, vbool8_t mask, const _Float16 *base, vuint32m4_t bindex, size_t vl) { - return vluxseg2ei32_v_f16m2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei32_v_f16m2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei32_v_f16m4_m( @@ -667,7 +667,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei32_v_f16m4_m(vfloat16m4_t *v0, vfloat16m4_t *v1, vbool4_t mask, const _Float16 *base, vuint32m8_t bindex, size_t vl) { - return vluxseg2ei32_v_f16m4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei32_v_f16m4_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei32_v_f32mf2_m( @@ -680,7 +680,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei32_v_f32mf2_m(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vbool64_t mask, const float *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg2ei32_v_f32mf2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei32_v_f32mf2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei32_v_f32m1_m( @@ -693,7 +693,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei32_v_f32m1_m(vfloat32m1_t *v0, vfloat32m1_t *v1, vbool32_t mask, const float *base, vuint32m1_t bindex, size_t vl) { - return vluxseg2ei32_v_f32m1_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei32_v_f32m1_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei32_v_f32m2_m( @@ -706,7 +706,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei32_v_f32m2_m(vfloat32m2_t *v0, vfloat32m2_t *v1, vbool16_t mask, const float *base, vuint32m2_t bindex, size_t vl) { - return vluxseg2ei32_v_f32m2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei32_v_f32m2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei32_v_f32m4_m( @@ -719,7 +719,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei32_v_f32m4_m(vfloat32m4_t *v0, vfloat32m4_t *v1, vbool8_t mask, const float *base, vuint32m4_t bindex, size_t vl) { - return vluxseg2ei32_v_f32m4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei32_v_f32m4_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei32_v_f64m1_m( @@ -732,7 +732,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei32_v_f64m1_m(vfloat64m1_t *v0, vfloat64m1_t *v1, vbool64_t mask, const double *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg2ei32_v_f64m1_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei32_v_f64m1_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei32_v_f64m2_m( @@ -745,7 +745,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei32_v_f64m2_m(vfloat64m2_t *v0, vfloat64m2_t *v1, vbool32_t mask, const double *base, vuint32m1_t bindex, size_t vl) { - return vluxseg2ei32_v_f64m2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei32_v_f64m2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei32_v_f64m4_m( @@ -758,7 +758,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei32_v_f64m4_m(vfloat64m4_t *v0, vfloat64m4_t *v1, vbool16_t mask, const double *base, vuint32m2_t bindex, size_t vl) { - return vluxseg2ei32_v_f64m4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei32_v_f64m4_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei32_v_i8mf8_m( @@ -771,7 +771,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei32_v_i8mf8_m(vint8mf8_t *v0, vint8mf8_t *v1, vbool64_t mask, const int8_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg2ei32_v_i8mf8_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei32_v_i8mf8_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei32_v_i8mf4_m( @@ -784,7 +784,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei32_v_i8mf4_m(vint8mf4_t *v0, vint8mf4_t *v1, vbool32_t mask, const int8_t *base, vuint32m1_t bindex, size_t vl) { - return vluxseg2ei32_v_i8mf4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei32_v_i8mf4_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei32_v_i8mf2_m( @@ -797,7 +797,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei32_v_i8mf2_m(vint8mf2_t *v0, vint8mf2_t *v1, vbool16_t mask, const int8_t *base, vuint32m2_t bindex, size_t vl) { - return vluxseg2ei32_v_i8mf2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei32_v_i8mf2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei32_v_i8m1_m( @@ -810,7 +810,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei32_v_i8m1_m(vint8m1_t *v0, vint8m1_t *v1, vbool8_t mask, const int8_t *base, vuint32m4_t bindex, size_t vl) { - return vluxseg2ei32_v_i8m1_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei32_v_i8m1_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei32_v_i8m2_m( @@ -823,7 +823,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei32_v_i8m2_m(vint8m2_t *v0, vint8m2_t *v1, vbool4_t mask, const int8_t *base, vuint32m8_t bindex, size_t vl) { - return vluxseg2ei32_v_i8m2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei32_v_i8m2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei32_v_i16mf4_m( @@ -836,7 +836,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei32_v_i16mf4_m(vint16mf4_t *v0, vint16mf4_t *v1, vbool64_t mask, const int16_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg2ei32_v_i16mf4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei32_v_i16mf4_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei32_v_i16mf2_m( @@ -849,7 +849,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei32_v_i16mf2_m(vint16mf2_t *v0, vint16mf2_t *v1, vbool32_t mask, const int16_t *base, vuint32m1_t bindex, size_t vl) { - return vluxseg2ei32_v_i16mf2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei32_v_i16mf2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei32_v_i16m1_m( @@ -862,7 +862,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei32_v_i16m1_m(vint16m1_t *v0, vint16m1_t *v1, vbool16_t mask, const int16_t *base, vuint32m2_t bindex, size_t vl) { - return vluxseg2ei32_v_i16m1_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei32_v_i16m1_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei32_v_i16m2_m( @@ -875,7 +875,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei32_v_i16m2_m(vint16m2_t *v0, vint16m2_t *v1, vbool8_t mask, const int16_t *base, vuint32m4_t bindex, size_t vl) { - return vluxseg2ei32_v_i16m2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei32_v_i16m2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei32_v_i16m4_m( @@ -888,7 +888,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei32_v_i16m4_m(vint16m4_t *v0, vint16m4_t *v1, vbool4_t mask, const int16_t *base, vuint32m8_t bindex, size_t vl) { - return vluxseg2ei32_v_i16m4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei32_v_i16m4_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei32_v_i32mf2_m( @@ -901,7 +901,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei32_v_i32mf2_m(vint32mf2_t *v0, vint32mf2_t *v1, vbool64_t mask, const int32_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg2ei32_v_i32mf2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei32_v_i32mf2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei32_v_i32m1_m( @@ -914,7 +914,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei32_v_i32m1_m(vint32m1_t *v0, vint32m1_t *v1, vbool32_t mask, const int32_t *base, vuint32m1_t bindex, size_t vl) { - return vluxseg2ei32_v_i32m1_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei32_v_i32m1_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei32_v_i32m2_m( @@ -927,7 +927,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei32_v_i32m2_m(vint32m2_t *v0, vint32m2_t *v1, vbool16_t mask, const int32_t *base, vuint32m2_t bindex, size_t vl) { - return vluxseg2ei32_v_i32m2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei32_v_i32m2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei32_v_i32m4_m( @@ -940,7 +940,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei32_v_i32m4_m(vint32m4_t *v0, vint32m4_t *v1, vbool8_t mask, const int32_t *base, vuint32m4_t bindex, size_t vl) { - return vluxseg2ei32_v_i32m4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei32_v_i32m4_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei32_v_i64m1_m( @@ -953,7 +953,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei32_v_i64m1_m(vint64m1_t *v0, vint64m1_t *v1, vbool64_t mask, const int64_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg2ei32_v_i64m1_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei32_v_i64m1_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei32_v_i64m2_m( @@ -966,7 +966,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei32_v_i64m2_m(vint64m2_t *v0, vint64m2_t *v1, vbool32_t mask, const int64_t *base, vuint32m1_t bindex, size_t vl) { - return vluxseg2ei32_v_i64m2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei32_v_i64m2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei32_v_i64m4_m( @@ -979,7 +979,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei32_v_i64m4_m(vint64m4_t *v0, vint64m4_t *v1, vbool16_t mask, const int64_t *base, vuint32m2_t bindex, size_t vl) { - return vluxseg2ei32_v_i64m4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei32_v_i64m4_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei32_v_u8mf8_m( @@ -992,7 +992,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei32_v_u8mf8_m(vuint8mf8_t *v0, vuint8mf8_t *v1, vbool64_t mask, const uint8_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg2ei32_v_u8mf8_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei32_v_u8mf8_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei32_v_u8mf4_m( @@ -1005,7 +1005,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei32_v_u8mf4_m(vuint8mf4_t *v0, vuint8mf4_t *v1, vbool32_t mask, const uint8_t *base, vuint32m1_t bindex, size_t vl) { - return vluxseg2ei32_v_u8mf4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei32_v_u8mf4_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei32_v_u8mf2_m( @@ -1018,7 +1018,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei32_v_u8mf2_m(vuint8mf2_t *v0, vuint8mf2_t *v1, vbool16_t mask, const uint8_t *base, vuint32m2_t bindex, size_t vl) { - return vluxseg2ei32_v_u8mf2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei32_v_u8mf2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei32_v_u8m1_m( @@ -1031,7 +1031,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei32_v_u8m1_m(vuint8m1_t *v0, vuint8m1_t *v1, vbool8_t mask, const uint8_t *base, vuint32m4_t bindex, size_t vl) { - return vluxseg2ei32_v_u8m1_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei32_v_u8m1_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei32_v_u8m2_m( @@ -1044,7 +1044,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei32_v_u8m2_m(vuint8m2_t *v0, vuint8m2_t *v1, vbool4_t mask, const uint8_t *base, vuint32m8_t bindex, size_t vl) { - return vluxseg2ei32_v_u8m2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei32_v_u8m2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei32_v_u16mf4_m( @@ -1057,7 +1057,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei32_v_u16mf4_m(vuint16mf4_t *v0, vuint16mf4_t *v1, vbool64_t mask, const uint16_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg2ei32_v_u16mf4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei32_v_u16mf4_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei32_v_u16mf2_m( @@ -1070,7 +1070,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei32_v_u16mf2_m(vuint16mf2_t *v0, vuint16mf2_t *v1, vbool32_t mask, const uint16_t *base, vuint32m1_t bindex, size_t vl) { - return vluxseg2ei32_v_u16mf2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei32_v_u16mf2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei32_v_u16m1_m( @@ -1083,7 +1083,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei32_v_u16m1_m(vuint16m1_t *v0, vuint16m1_t *v1, vbool16_t mask, const uint16_t *base, vuint32m2_t bindex, size_t vl) { - return vluxseg2ei32_v_u16m1_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei32_v_u16m1_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei32_v_u16m2_m( @@ -1096,7 +1096,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei32_v_u16m2_m(vuint16m2_t *v0, vuint16m2_t *v1, vbool8_t mask, const uint16_t *base, vuint32m4_t bindex, size_t vl) { - return vluxseg2ei32_v_u16m2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei32_v_u16m2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei32_v_u16m4_m( @@ -1109,7 +1109,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei32_v_u16m4_m(vuint16m4_t *v0, vuint16m4_t *v1, vbool4_t mask, const uint16_t *base, vuint32m8_t bindex, size_t vl) { - return vluxseg2ei32_v_u16m4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei32_v_u16m4_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei32_v_u32mf2_m( @@ -1122,7 +1122,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei32_v_u32mf2_m(vuint32mf2_t *v0, vuint32mf2_t *v1, vbool64_t mask, const uint32_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg2ei32_v_u32mf2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei32_v_u32mf2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei32_v_u32m1_m( @@ -1135,7 +1135,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei32_v_u32m1_m(vuint32m1_t *v0, vuint32m1_t *v1, vbool32_t mask, const uint32_t *base, vuint32m1_t bindex, size_t vl) { - return vluxseg2ei32_v_u32m1_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei32_v_u32m1_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei32_v_u32m2_m( @@ -1148,7 +1148,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei32_v_u32m2_m(vuint32m2_t *v0, vuint32m2_t *v1, vbool16_t mask, const uint32_t *base, vuint32m2_t bindex, size_t vl) { - return vluxseg2ei32_v_u32m2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei32_v_u32m2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei32_v_u32m4_m( @@ -1161,7 +1161,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei32_v_u32m4_m(vuint32m4_t *v0, vuint32m4_t *v1, vbool8_t mask, const uint32_t *base, vuint32m4_t bindex, size_t vl) { - return vluxseg2ei32_v_u32m4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei32_v_u32m4_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei32_v_u64m1_m( @@ -1174,7 +1174,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei32_v_u64m1_m(vuint64m1_t *v0, vuint64m1_t *v1, vbool64_t mask, const uint64_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg2ei32_v_u64m1_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei32_v_u64m1_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei32_v_u64m2_m( @@ -1187,7 +1187,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei32_v_u64m2_m(vuint64m2_t *v0, vuint64m2_t *v1, vbool32_t mask, const uint64_t *base, vuint32m1_t bindex, size_t vl) { - return vluxseg2ei32_v_u64m2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei32_v_u64m2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei32_v_u64m4_m( @@ -1200,6 +1200,6 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei32_v_u64m4_m(vuint64m4_t *v0, vuint64m4_t *v1, vbool16_t mask, const uint64_t *base, vuint32m2_t bindex, size_t vl) { - return vluxseg2ei32_v_u64m4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei32_v_u64m4_m(v0, v1, mask, base, bindex, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg2ei64.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg2ei64.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg2ei64.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg2ei64.c @@ -17,7 +17,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei64_v_f16mf4(vfloat16mf4_t *v0, vfloat16mf4_t *v1, const _Float16 *base, vuint64m1_t bindex, size_t vl) { - return vluxseg2ei64_v_f16mf4(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei64_v_f16mf4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei64_v_f16mf2( @@ -30,7 +30,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei64_v_f16mf2(vfloat16mf2_t *v0, vfloat16mf2_t *v1, const _Float16 *base, vuint64m2_t bindex, size_t vl) { - return vluxseg2ei64_v_f16mf2(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei64_v_f16mf2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei64_v_f16m1( @@ -43,7 +43,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei64_v_f16m1(vfloat16m1_t *v0, vfloat16m1_t *v1, const _Float16 *base, vuint64m4_t bindex, size_t vl) { - return vluxseg2ei64_v_f16m1(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei64_v_f16m1(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei64_v_f16m2( @@ -56,7 +56,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei64_v_f16m2(vfloat16m2_t *v0, vfloat16m2_t *v1, const _Float16 *base, vuint64m8_t bindex, size_t vl) { - return vluxseg2ei64_v_f16m2(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei64_v_f16m2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei64_v_f32mf2( @@ -69,7 +69,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei64_v_f32mf2(vfloat32mf2_t *v0, vfloat32mf2_t *v1, const float *base, vuint64m1_t bindex, size_t vl) { - return vluxseg2ei64_v_f32mf2(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei64_v_f32mf2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei64_v_f32m1( @@ -82,7 +82,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei64_v_f32m1(vfloat32m1_t *v0, vfloat32m1_t *v1, const float *base, vuint64m2_t bindex, size_t vl) { - return vluxseg2ei64_v_f32m1(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei64_v_f32m1(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei64_v_f32m2( @@ -95,7 +95,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei64_v_f32m2(vfloat32m2_t *v0, vfloat32m2_t *v1, const float *base, vuint64m4_t bindex, size_t vl) { - return vluxseg2ei64_v_f32m2(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei64_v_f32m2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei64_v_f32m4( @@ -108,7 +108,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei64_v_f32m4(vfloat32m4_t *v0, vfloat32m4_t *v1, const float *base, vuint64m8_t bindex, size_t vl) { - return vluxseg2ei64_v_f32m4(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei64_v_f32m4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei64_v_f64m1( @@ -121,7 +121,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei64_v_f64m1(vfloat64m1_t *v0, vfloat64m1_t *v1, const double *base, vuint64m1_t bindex, size_t vl) { - return vluxseg2ei64_v_f64m1(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei64_v_f64m1(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei64_v_f64m2( @@ -134,7 +134,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei64_v_f64m2(vfloat64m2_t *v0, vfloat64m2_t *v1, const double *base, vuint64m2_t bindex, size_t vl) { - return vluxseg2ei64_v_f64m2(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei64_v_f64m2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei64_v_f64m4( @@ -147,7 +147,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei64_v_f64m4(vfloat64m4_t *v0, vfloat64m4_t *v1, const double *base, vuint64m4_t bindex, size_t vl) { - return vluxseg2ei64_v_f64m4(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei64_v_f64m4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei64_v_i8mf8( @@ -160,7 +160,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei64_v_i8mf8(vint8mf8_t *v0, vint8mf8_t *v1, const int8_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg2ei64_v_i8mf8(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei64_v_i8mf8(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei64_v_i8mf4( @@ -173,7 +173,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei64_v_i8mf4(vint8mf4_t *v0, vint8mf4_t *v1, const int8_t *base, vuint64m2_t bindex, size_t vl) { - return vluxseg2ei64_v_i8mf4(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei64_v_i8mf4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei64_v_i8mf2( @@ -186,7 +186,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei64_v_i8mf2(vint8mf2_t *v0, vint8mf2_t *v1, const int8_t *base, vuint64m4_t bindex, size_t vl) { - return vluxseg2ei64_v_i8mf2(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei64_v_i8mf2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei64_v_i8m1( @@ -199,7 +199,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei64_v_i8m1(vint8m1_t *v0, vint8m1_t *v1, const int8_t *base, vuint64m8_t bindex, size_t vl) { - return vluxseg2ei64_v_i8m1(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei64_v_i8m1(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei64_v_i16mf4( @@ -212,7 +212,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei64_v_i16mf4(vint16mf4_t *v0, vint16mf4_t *v1, const int16_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg2ei64_v_i16mf4(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei64_v_i16mf4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei64_v_i16mf2( @@ -225,7 +225,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei64_v_i16mf2(vint16mf2_t *v0, vint16mf2_t *v1, const int16_t *base, vuint64m2_t bindex, size_t vl) { - return vluxseg2ei64_v_i16mf2(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei64_v_i16mf2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei64_v_i16m1( @@ -238,7 +238,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei64_v_i16m1(vint16m1_t *v0, vint16m1_t *v1, const int16_t *base, vuint64m4_t bindex, size_t vl) { - return vluxseg2ei64_v_i16m1(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei64_v_i16m1(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei64_v_i16m2( @@ -251,7 +251,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei64_v_i16m2(vint16m2_t *v0, vint16m2_t *v1, const int16_t *base, vuint64m8_t bindex, size_t vl) { - return vluxseg2ei64_v_i16m2(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei64_v_i16m2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei64_v_i32mf2( @@ -264,7 +264,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei64_v_i32mf2(vint32mf2_t *v0, vint32mf2_t *v1, const int32_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg2ei64_v_i32mf2(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei64_v_i32mf2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei64_v_i32m1( @@ -277,7 +277,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei64_v_i32m1(vint32m1_t *v0, vint32m1_t *v1, const int32_t *base, vuint64m2_t bindex, size_t vl) { - return vluxseg2ei64_v_i32m1(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei64_v_i32m1(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei64_v_i32m2( @@ -290,7 +290,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei64_v_i32m2(vint32m2_t *v0, vint32m2_t *v1, const int32_t *base, vuint64m4_t bindex, size_t vl) { - return vluxseg2ei64_v_i32m2(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei64_v_i32m2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei64_v_i32m4( @@ -303,7 +303,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei64_v_i32m4(vint32m4_t *v0, vint32m4_t *v1, const int32_t *base, vuint64m8_t bindex, size_t vl) { - return vluxseg2ei64_v_i32m4(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei64_v_i32m4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei64_v_i64m1( @@ -316,7 +316,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei64_v_i64m1(vint64m1_t *v0, vint64m1_t *v1, const int64_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg2ei64_v_i64m1(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei64_v_i64m1(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei64_v_i64m2( @@ -329,7 +329,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei64_v_i64m2(vint64m2_t *v0, vint64m2_t *v1, const int64_t *base, vuint64m2_t bindex, size_t vl) { - return vluxseg2ei64_v_i64m2(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei64_v_i64m2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei64_v_i64m4( @@ -342,7 +342,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei64_v_i64m4(vint64m4_t *v0, vint64m4_t *v1, const int64_t *base, vuint64m4_t bindex, size_t vl) { - return vluxseg2ei64_v_i64m4(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei64_v_i64m4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei64_v_u8mf8( @@ -355,7 +355,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei64_v_u8mf8(vuint8mf8_t *v0, vuint8mf8_t *v1, const uint8_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg2ei64_v_u8mf8(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei64_v_u8mf8(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei64_v_u8mf4( @@ -368,7 +368,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei64_v_u8mf4(vuint8mf4_t *v0, vuint8mf4_t *v1, const uint8_t *base, vuint64m2_t bindex, size_t vl) { - return vluxseg2ei64_v_u8mf4(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei64_v_u8mf4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei64_v_u8mf2( @@ -381,7 +381,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei64_v_u8mf2(vuint8mf2_t *v0, vuint8mf2_t *v1, const uint8_t *base, vuint64m4_t bindex, size_t vl) { - return vluxseg2ei64_v_u8mf2(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei64_v_u8mf2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei64_v_u8m1( @@ -394,7 +394,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei64_v_u8m1(vuint8m1_t *v0, vuint8m1_t *v1, const uint8_t *base, vuint64m8_t bindex, size_t vl) { - return vluxseg2ei64_v_u8m1(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei64_v_u8m1(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei64_v_u16mf4( @@ -407,7 +407,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei64_v_u16mf4(vuint16mf4_t *v0, vuint16mf4_t *v1, const uint16_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg2ei64_v_u16mf4(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei64_v_u16mf4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei64_v_u16mf2( @@ -420,7 +420,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei64_v_u16mf2(vuint16mf2_t *v0, vuint16mf2_t *v1, const uint16_t *base, vuint64m2_t bindex, size_t vl) { - return vluxseg2ei64_v_u16mf2(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei64_v_u16mf2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei64_v_u16m1( @@ -433,7 +433,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei64_v_u16m1(vuint16m1_t *v0, vuint16m1_t *v1, const uint16_t *base, vuint64m4_t bindex, size_t vl) { - return vluxseg2ei64_v_u16m1(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei64_v_u16m1(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei64_v_u16m2( @@ -446,7 +446,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei64_v_u16m2(vuint16m2_t *v0, vuint16m2_t *v1, const uint16_t *base, vuint64m8_t bindex, size_t vl) { - return vluxseg2ei64_v_u16m2(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei64_v_u16m2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei64_v_u32mf2( @@ -459,7 +459,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei64_v_u32mf2(vuint32mf2_t *v0, vuint32mf2_t *v1, const uint32_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg2ei64_v_u32mf2(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei64_v_u32mf2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei64_v_u32m1( @@ -472,7 +472,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei64_v_u32m1(vuint32m1_t *v0, vuint32m1_t *v1, const uint32_t *base, vuint64m2_t bindex, size_t vl) { - return vluxseg2ei64_v_u32m1(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei64_v_u32m1(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei64_v_u32m2( @@ -485,7 +485,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei64_v_u32m2(vuint32m2_t *v0, vuint32m2_t *v1, const uint32_t *base, vuint64m4_t bindex, size_t vl) { - return vluxseg2ei64_v_u32m2(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei64_v_u32m2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei64_v_u32m4( @@ -498,7 +498,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei64_v_u32m4(vuint32m4_t *v0, vuint32m4_t *v1, const uint32_t *base, vuint64m8_t bindex, size_t vl) { - return vluxseg2ei64_v_u32m4(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei64_v_u32m4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei64_v_u64m1( @@ -511,7 +511,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei64_v_u64m1(vuint64m1_t *v0, vuint64m1_t *v1, const uint64_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg2ei64_v_u64m1(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei64_v_u64m1(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei64_v_u64m2( @@ -524,7 +524,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei64_v_u64m2(vuint64m2_t *v0, vuint64m2_t *v1, const uint64_t *base, vuint64m2_t bindex, size_t vl) { - return vluxseg2ei64_v_u64m2(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei64_v_u64m2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei64_v_u64m4( @@ -537,7 +537,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei64_v_u64m4(vuint64m4_t *v0, vuint64m4_t *v1, const uint64_t *base, vuint64m4_t bindex, size_t vl) { - return vluxseg2ei64_v_u64m4(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei64_v_u64m4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei64_v_f16mf4_m( @@ -550,7 +550,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei64_v_f16mf4_m(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vbool64_t mask, const _Float16 *base, vuint64m1_t bindex, size_t vl) { - return vluxseg2ei64_v_f16mf4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei64_v_f16mf4_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei64_v_f16mf2_m( @@ -563,7 +563,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei64_v_f16mf2_m(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vbool32_t mask, const _Float16 *base, vuint64m2_t bindex, size_t vl) { - return vluxseg2ei64_v_f16mf2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei64_v_f16mf2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei64_v_f16m1_m( @@ -576,7 +576,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei64_v_f16m1_m(vfloat16m1_t *v0, vfloat16m1_t *v1, vbool16_t mask, const _Float16 *base, vuint64m4_t bindex, size_t vl) { - return vluxseg2ei64_v_f16m1_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei64_v_f16m1_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei64_v_f16m2_m( @@ -589,7 +589,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei64_v_f16m2_m(vfloat16m2_t *v0, vfloat16m2_t *v1, vbool8_t mask, const _Float16 *base, vuint64m8_t bindex, size_t vl) { - return vluxseg2ei64_v_f16m2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei64_v_f16m2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei64_v_f32mf2_m( @@ -602,7 +602,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei64_v_f32mf2_m(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vbool64_t mask, const float *base, vuint64m1_t bindex, size_t vl) { - return vluxseg2ei64_v_f32mf2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei64_v_f32mf2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei64_v_f32m1_m( @@ -615,7 +615,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei64_v_f32m1_m(vfloat32m1_t *v0, vfloat32m1_t *v1, vbool32_t mask, const float *base, vuint64m2_t bindex, size_t vl) { - return vluxseg2ei64_v_f32m1_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei64_v_f32m1_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei64_v_f32m2_m( @@ -628,7 +628,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei64_v_f32m2_m(vfloat32m2_t *v0, vfloat32m2_t *v1, vbool16_t mask, const float *base, vuint64m4_t bindex, size_t vl) { - return vluxseg2ei64_v_f32m2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei64_v_f32m2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei64_v_f32m4_m( @@ -641,7 +641,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei64_v_f32m4_m(vfloat32m4_t *v0, vfloat32m4_t *v1, vbool8_t mask, const float *base, vuint64m8_t bindex, size_t vl) { - return vluxseg2ei64_v_f32m4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei64_v_f32m4_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei64_v_f64m1_m( @@ -654,7 +654,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei64_v_f64m1_m(vfloat64m1_t *v0, vfloat64m1_t *v1, vbool64_t mask, const double *base, vuint64m1_t bindex, size_t vl) { - return vluxseg2ei64_v_f64m1_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei64_v_f64m1_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei64_v_f64m2_m( @@ -667,7 +667,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei64_v_f64m2_m(vfloat64m2_t *v0, vfloat64m2_t *v1, vbool32_t mask, const double *base, vuint64m2_t bindex, size_t vl) { - return vluxseg2ei64_v_f64m2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei64_v_f64m2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei64_v_f64m4_m( @@ -680,7 +680,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei64_v_f64m4_m(vfloat64m4_t *v0, vfloat64m4_t *v1, vbool16_t mask, const double *base, vuint64m4_t bindex, size_t vl) { - return vluxseg2ei64_v_f64m4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei64_v_f64m4_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei64_v_i8mf8_m( @@ -693,7 +693,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei64_v_i8mf8_m(vint8mf8_t *v0, vint8mf8_t *v1, vbool64_t mask, const int8_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg2ei64_v_i8mf8_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei64_v_i8mf8_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei64_v_i8mf4_m( @@ -706,7 +706,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei64_v_i8mf4_m(vint8mf4_t *v0, vint8mf4_t *v1, vbool32_t mask, const int8_t *base, vuint64m2_t bindex, size_t vl) { - return vluxseg2ei64_v_i8mf4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei64_v_i8mf4_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei64_v_i8mf2_m( @@ -719,7 +719,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei64_v_i8mf2_m(vint8mf2_t *v0, vint8mf2_t *v1, vbool16_t mask, const int8_t *base, vuint64m4_t bindex, size_t vl) { - return vluxseg2ei64_v_i8mf2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei64_v_i8mf2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei64_v_i8m1_m( @@ -732,7 +732,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei64_v_i8m1_m(vint8m1_t *v0, vint8m1_t *v1, vbool8_t mask, const int8_t *base, vuint64m8_t bindex, size_t vl) { - return vluxseg2ei64_v_i8m1_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei64_v_i8m1_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei64_v_i16mf4_m( @@ -745,7 +745,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei64_v_i16mf4_m(vint16mf4_t *v0, vint16mf4_t *v1, vbool64_t mask, const int16_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg2ei64_v_i16mf4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei64_v_i16mf4_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei64_v_i16mf2_m( @@ -758,7 +758,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei64_v_i16mf2_m(vint16mf2_t *v0, vint16mf2_t *v1, vbool32_t mask, const int16_t *base, vuint64m2_t bindex, size_t vl) { - return vluxseg2ei64_v_i16mf2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei64_v_i16mf2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei64_v_i16m1_m( @@ -771,7 +771,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei64_v_i16m1_m(vint16m1_t *v0, vint16m1_t *v1, vbool16_t mask, const int16_t *base, vuint64m4_t bindex, size_t vl) { - return vluxseg2ei64_v_i16m1_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei64_v_i16m1_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei64_v_i16m2_m( @@ -784,7 +784,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei64_v_i16m2_m(vint16m2_t *v0, vint16m2_t *v1, vbool8_t mask, const int16_t *base, vuint64m8_t bindex, size_t vl) { - return vluxseg2ei64_v_i16m2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei64_v_i16m2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei64_v_i32mf2_m( @@ -797,7 +797,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei64_v_i32mf2_m(vint32mf2_t *v0, vint32mf2_t *v1, vbool64_t mask, const int32_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg2ei64_v_i32mf2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei64_v_i32mf2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei64_v_i32m1_m( @@ -810,7 +810,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei64_v_i32m1_m(vint32m1_t *v0, vint32m1_t *v1, vbool32_t mask, const int32_t *base, vuint64m2_t bindex, size_t vl) { - return vluxseg2ei64_v_i32m1_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei64_v_i32m1_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei64_v_i32m2_m( @@ -823,7 +823,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei64_v_i32m2_m(vint32m2_t *v0, vint32m2_t *v1, vbool16_t mask, const int32_t *base, vuint64m4_t bindex, size_t vl) { - return vluxseg2ei64_v_i32m2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei64_v_i32m2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei64_v_i32m4_m( @@ -836,7 +836,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei64_v_i32m4_m(vint32m4_t *v0, vint32m4_t *v1, vbool8_t mask, const int32_t *base, vuint64m8_t bindex, size_t vl) { - return vluxseg2ei64_v_i32m4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei64_v_i32m4_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei64_v_i64m1_m( @@ -849,7 +849,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei64_v_i64m1_m(vint64m1_t *v0, vint64m1_t *v1, vbool64_t mask, const int64_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg2ei64_v_i64m1_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei64_v_i64m1_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei64_v_i64m2_m( @@ -862,7 +862,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei64_v_i64m2_m(vint64m2_t *v0, vint64m2_t *v1, vbool32_t mask, const int64_t *base, vuint64m2_t bindex, size_t vl) { - return vluxseg2ei64_v_i64m2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei64_v_i64m2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei64_v_i64m4_m( @@ -875,7 +875,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei64_v_i64m4_m(vint64m4_t *v0, vint64m4_t *v1, vbool16_t mask, const int64_t *base, vuint64m4_t bindex, size_t vl) { - return vluxseg2ei64_v_i64m4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei64_v_i64m4_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei64_v_u8mf8_m( @@ -888,7 +888,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei64_v_u8mf8_m(vuint8mf8_t *v0, vuint8mf8_t *v1, vbool64_t mask, const uint8_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg2ei64_v_u8mf8_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei64_v_u8mf8_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei64_v_u8mf4_m( @@ -901,7 +901,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei64_v_u8mf4_m(vuint8mf4_t *v0, vuint8mf4_t *v1, vbool32_t mask, const uint8_t *base, vuint64m2_t bindex, size_t vl) { - return vluxseg2ei64_v_u8mf4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei64_v_u8mf4_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei64_v_u8mf2_m( @@ -914,7 +914,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei64_v_u8mf2_m(vuint8mf2_t *v0, vuint8mf2_t *v1, vbool16_t mask, const uint8_t *base, vuint64m4_t bindex, size_t vl) { - return vluxseg2ei64_v_u8mf2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei64_v_u8mf2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei64_v_u8m1_m( @@ -927,7 +927,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei64_v_u8m1_m(vuint8m1_t *v0, vuint8m1_t *v1, vbool8_t mask, const uint8_t *base, vuint64m8_t bindex, size_t vl) { - return vluxseg2ei64_v_u8m1_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei64_v_u8m1_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei64_v_u16mf4_m( @@ -940,7 +940,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei64_v_u16mf4_m(vuint16mf4_t *v0, vuint16mf4_t *v1, vbool64_t mask, const uint16_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg2ei64_v_u16mf4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei64_v_u16mf4_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei64_v_u16mf2_m( @@ -953,7 +953,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei64_v_u16mf2_m(vuint16mf2_t *v0, vuint16mf2_t *v1, vbool32_t mask, const uint16_t *base, vuint64m2_t bindex, size_t vl) { - return vluxseg2ei64_v_u16mf2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei64_v_u16mf2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei64_v_u16m1_m( @@ -966,7 +966,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei64_v_u16m1_m(vuint16m1_t *v0, vuint16m1_t *v1, vbool16_t mask, const uint16_t *base, vuint64m4_t bindex, size_t vl) { - return vluxseg2ei64_v_u16m1_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei64_v_u16m1_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei64_v_u16m2_m( @@ -979,7 +979,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei64_v_u16m2_m(vuint16m2_t *v0, vuint16m2_t *v1, vbool8_t mask, const uint16_t *base, vuint64m8_t bindex, size_t vl) { - return vluxseg2ei64_v_u16m2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei64_v_u16m2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei64_v_u32mf2_m( @@ -992,7 +992,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei64_v_u32mf2_m(vuint32mf2_t *v0, vuint32mf2_t *v1, vbool64_t mask, const uint32_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg2ei64_v_u32mf2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei64_v_u32mf2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei64_v_u32m1_m( @@ -1005,7 +1005,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei64_v_u32m1_m(vuint32m1_t *v0, vuint32m1_t *v1, vbool32_t mask, const uint32_t *base, vuint64m2_t bindex, size_t vl) { - return vluxseg2ei64_v_u32m1_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei64_v_u32m1_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei64_v_u32m2_m( @@ -1018,7 +1018,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei64_v_u32m2_m(vuint32m2_t *v0, vuint32m2_t *v1, vbool16_t mask, const uint32_t *base, vuint64m4_t bindex, size_t vl) { - return vluxseg2ei64_v_u32m2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei64_v_u32m2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei64_v_u32m4_m( @@ -1031,7 +1031,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei64_v_u32m4_m(vuint32m4_t *v0, vuint32m4_t *v1, vbool8_t mask, const uint32_t *base, vuint64m8_t bindex, size_t vl) { - return vluxseg2ei64_v_u32m4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei64_v_u32m4_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei64_v_u64m1_m( @@ -1044,7 +1044,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei64_v_u64m1_m(vuint64m1_t *v0, vuint64m1_t *v1, vbool64_t mask, const uint64_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg2ei64_v_u64m1_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei64_v_u64m1_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei64_v_u64m2_m( @@ -1057,7 +1057,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei64_v_u64m2_m(vuint64m2_t *v0, vuint64m2_t *v1, vbool32_t mask, const uint64_t *base, vuint64m2_t bindex, size_t vl) { - return vluxseg2ei64_v_u64m2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei64_v_u64m2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei64_v_u64m4_m( @@ -1070,6 +1070,6 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei64_v_u64m4_m(vuint64m4_t *v0, vuint64m4_t *v1, vbool16_t mask, const uint64_t *base, vuint64m4_t bindex, size_t vl) { - return vluxseg2ei64_v_u64m4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei64_v_u64m4_m(v0, v1, mask, base, bindex, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg2ei8.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg2ei8.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg2ei8.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg2ei8.c @@ -17,7 +17,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei8_v_f16mf4(vfloat16mf4_t *v0, vfloat16mf4_t *v1, const _Float16 *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg2ei8_v_f16mf4(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei8_v_f16mf4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei8_v_f16mf2( @@ -30,7 +30,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei8_v_f16mf2(vfloat16mf2_t *v0, vfloat16mf2_t *v1, const _Float16 *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg2ei8_v_f16mf2(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei8_v_f16mf2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei8_v_f16m1( @@ -43,7 +43,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei8_v_f16m1(vfloat16m1_t *v0, vfloat16m1_t *v1, const _Float16 *base, vuint8mf2_t bindex, size_t vl) { - return vluxseg2ei8_v_f16m1(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei8_v_f16m1(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei8_v_f16m2( @@ -56,7 +56,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei8_v_f16m2(vfloat16m2_t *v0, vfloat16m2_t *v1, const _Float16 *base, vuint8m1_t bindex, size_t vl) { - return vluxseg2ei8_v_f16m2(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei8_v_f16m2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei8_v_f16m4( @@ -69,7 +69,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei8_v_f16m4(vfloat16m4_t *v0, vfloat16m4_t *v1, const _Float16 *base, vuint8m2_t bindex, size_t vl) { - return vluxseg2ei8_v_f16m4(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei8_v_f16m4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei8_v_f32mf2( @@ -82,7 +82,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei8_v_f32mf2(vfloat32mf2_t *v0, vfloat32mf2_t *v1, const float *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg2ei8_v_f32mf2(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei8_v_f32mf2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei8_v_f32m1( @@ -95,7 +95,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei8_v_f32m1(vfloat32m1_t *v0, vfloat32m1_t *v1, const float *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg2ei8_v_f32m1(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei8_v_f32m1(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei8_v_f32m2( @@ -108,7 +108,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei8_v_f32m2(vfloat32m2_t *v0, vfloat32m2_t *v1, const float *base, vuint8mf2_t bindex, size_t vl) { - return vluxseg2ei8_v_f32m2(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei8_v_f32m2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei8_v_f32m4( @@ -121,7 +121,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei8_v_f32m4(vfloat32m4_t *v0, vfloat32m4_t *v1, const float *base, vuint8m1_t bindex, size_t vl) { - return vluxseg2ei8_v_f32m4(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei8_v_f32m4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei8_v_f64m1( @@ -134,7 +134,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei8_v_f64m1(vfloat64m1_t *v0, vfloat64m1_t *v1, const double *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg2ei8_v_f64m1(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei8_v_f64m1(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei8_v_f64m2( @@ -147,7 +147,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei8_v_f64m2(vfloat64m2_t *v0, vfloat64m2_t *v1, const double *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg2ei8_v_f64m2(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei8_v_f64m2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei8_v_f64m4( @@ -160,7 +160,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei8_v_f64m4(vfloat64m4_t *v0, vfloat64m4_t *v1, const double *base, vuint8mf2_t bindex, size_t vl) { - return vluxseg2ei8_v_f64m4(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei8_v_f64m4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei8_v_i8mf8( @@ -173,7 +173,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei8_v_i8mf8(vint8mf8_t *v0, vint8mf8_t *v1, const int8_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg2ei8_v_i8mf8(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei8_v_i8mf8(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei8_v_i8mf4( @@ -186,7 +186,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei8_v_i8mf4(vint8mf4_t *v0, vint8mf4_t *v1, const int8_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg2ei8_v_i8mf4(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei8_v_i8mf4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei8_v_i8mf2( @@ -199,7 +199,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei8_v_i8mf2(vint8mf2_t *v0, vint8mf2_t *v1, const int8_t *base, vuint8mf2_t bindex, size_t vl) { - return vluxseg2ei8_v_i8mf2(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei8_v_i8mf2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei8_v_i8m1( @@ -212,7 +212,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei8_v_i8m1(vint8m1_t *v0, vint8m1_t *v1, const int8_t *base, vuint8m1_t bindex, size_t vl) { - return vluxseg2ei8_v_i8m1(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei8_v_i8m1(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei8_v_i8m2( @@ -225,7 +225,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei8_v_i8m2(vint8m2_t *v0, vint8m2_t *v1, const int8_t *base, vuint8m2_t bindex, size_t vl) { - return vluxseg2ei8_v_i8m2(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei8_v_i8m2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei8_v_i8m4( @@ -238,7 +238,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei8_v_i8m4(vint8m4_t *v0, vint8m4_t *v1, const int8_t *base, vuint8m4_t bindex, size_t vl) { - return vluxseg2ei8_v_i8m4(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei8_v_i8m4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei8_v_i16mf4( @@ -251,7 +251,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei8_v_i16mf4(vint16mf4_t *v0, vint16mf4_t *v1, const int16_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg2ei8_v_i16mf4(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei8_v_i16mf4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei8_v_i16mf2( @@ -264,7 +264,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei8_v_i16mf2(vint16mf2_t *v0, vint16mf2_t *v1, const int16_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg2ei8_v_i16mf2(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei8_v_i16mf2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei8_v_i16m1( @@ -277,7 +277,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei8_v_i16m1(vint16m1_t *v0, vint16m1_t *v1, const int16_t *base, vuint8mf2_t bindex, size_t vl) { - return vluxseg2ei8_v_i16m1(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei8_v_i16m1(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei8_v_i16m2( @@ -290,7 +290,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei8_v_i16m2(vint16m2_t *v0, vint16m2_t *v1, const int16_t *base, vuint8m1_t bindex, size_t vl) { - return vluxseg2ei8_v_i16m2(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei8_v_i16m2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei8_v_i16m4( @@ -303,7 +303,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei8_v_i16m4(vint16m4_t *v0, vint16m4_t *v1, const int16_t *base, vuint8m2_t bindex, size_t vl) { - return vluxseg2ei8_v_i16m4(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei8_v_i16m4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei8_v_i32mf2( @@ -316,7 +316,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei8_v_i32mf2(vint32mf2_t *v0, vint32mf2_t *v1, const int32_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg2ei8_v_i32mf2(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei8_v_i32mf2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei8_v_i32m1( @@ -329,7 +329,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei8_v_i32m1(vint32m1_t *v0, vint32m1_t *v1, const int32_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg2ei8_v_i32m1(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei8_v_i32m1(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei8_v_i32m2( @@ -342,7 +342,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei8_v_i32m2(vint32m2_t *v0, vint32m2_t *v1, const int32_t *base, vuint8mf2_t bindex, size_t vl) { - return vluxseg2ei8_v_i32m2(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei8_v_i32m2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei8_v_i32m4( @@ -355,7 +355,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei8_v_i32m4(vint32m4_t *v0, vint32m4_t *v1, const int32_t *base, vuint8m1_t bindex, size_t vl) { - return vluxseg2ei8_v_i32m4(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei8_v_i32m4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei8_v_i64m1( @@ -368,7 +368,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei8_v_i64m1(vint64m1_t *v0, vint64m1_t *v1, const int64_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg2ei8_v_i64m1(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei8_v_i64m1(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei8_v_i64m2( @@ -381,7 +381,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei8_v_i64m2(vint64m2_t *v0, vint64m2_t *v1, const int64_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg2ei8_v_i64m2(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei8_v_i64m2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei8_v_i64m4( @@ -394,7 +394,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei8_v_i64m4(vint64m4_t *v0, vint64m4_t *v1, const int64_t *base, vuint8mf2_t bindex, size_t vl) { - return vluxseg2ei8_v_i64m4(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei8_v_i64m4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei8_v_u8mf8( @@ -407,7 +407,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei8_v_u8mf8(vuint8mf8_t *v0, vuint8mf8_t *v1, const uint8_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg2ei8_v_u8mf8(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei8_v_u8mf8(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei8_v_u8mf4( @@ -420,7 +420,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei8_v_u8mf4(vuint8mf4_t *v0, vuint8mf4_t *v1, const uint8_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg2ei8_v_u8mf4(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei8_v_u8mf4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei8_v_u8mf2( @@ -433,7 +433,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei8_v_u8mf2(vuint8mf2_t *v0, vuint8mf2_t *v1, const uint8_t *base, vuint8mf2_t bindex, size_t vl) { - return vluxseg2ei8_v_u8mf2(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei8_v_u8mf2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei8_v_u8m1( @@ -446,7 +446,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei8_v_u8m1(vuint8m1_t *v0, vuint8m1_t *v1, const uint8_t *base, vuint8m1_t bindex, size_t vl) { - return vluxseg2ei8_v_u8m1(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei8_v_u8m1(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei8_v_u8m2( @@ -459,7 +459,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei8_v_u8m2(vuint8m2_t *v0, vuint8m2_t *v1, const uint8_t *base, vuint8m2_t bindex, size_t vl) { - return vluxseg2ei8_v_u8m2(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei8_v_u8m2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei8_v_u8m4( @@ -472,7 +472,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei8_v_u8m4(vuint8m4_t *v0, vuint8m4_t *v1, const uint8_t *base, vuint8m4_t bindex, size_t vl) { - return vluxseg2ei8_v_u8m4(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei8_v_u8m4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei8_v_u16mf4( @@ -485,7 +485,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei8_v_u16mf4(vuint16mf4_t *v0, vuint16mf4_t *v1, const uint16_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg2ei8_v_u16mf4(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei8_v_u16mf4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei8_v_u16mf2( @@ -498,7 +498,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei8_v_u16mf2(vuint16mf2_t *v0, vuint16mf2_t *v1, const uint16_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg2ei8_v_u16mf2(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei8_v_u16mf2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei8_v_u16m1( @@ -511,7 +511,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei8_v_u16m1(vuint16m1_t *v0, vuint16m1_t *v1, const uint16_t *base, vuint8mf2_t bindex, size_t vl) { - return vluxseg2ei8_v_u16m1(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei8_v_u16m1(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei8_v_u16m2( @@ -524,7 +524,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei8_v_u16m2(vuint16m2_t *v0, vuint16m2_t *v1, const uint16_t *base, vuint8m1_t bindex, size_t vl) { - return vluxseg2ei8_v_u16m2(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei8_v_u16m2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei8_v_u16m4( @@ -537,7 +537,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei8_v_u16m4(vuint16m4_t *v0, vuint16m4_t *v1, const uint16_t *base, vuint8m2_t bindex, size_t vl) { - return vluxseg2ei8_v_u16m4(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei8_v_u16m4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei8_v_u32mf2( @@ -550,7 +550,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei8_v_u32mf2(vuint32mf2_t *v0, vuint32mf2_t *v1, const uint32_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg2ei8_v_u32mf2(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei8_v_u32mf2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei8_v_u32m1( @@ -563,7 +563,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei8_v_u32m1(vuint32m1_t *v0, vuint32m1_t *v1, const uint32_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg2ei8_v_u32m1(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei8_v_u32m1(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei8_v_u32m2( @@ -576,7 +576,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei8_v_u32m2(vuint32m2_t *v0, vuint32m2_t *v1, const uint32_t *base, vuint8mf2_t bindex, size_t vl) { - return vluxseg2ei8_v_u32m2(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei8_v_u32m2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei8_v_u32m4( @@ -589,7 +589,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei8_v_u32m4(vuint32m4_t *v0, vuint32m4_t *v1, const uint32_t *base, vuint8m1_t bindex, size_t vl) { - return vluxseg2ei8_v_u32m4(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei8_v_u32m4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei8_v_u64m1( @@ -602,7 +602,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei8_v_u64m1(vuint64m1_t *v0, vuint64m1_t *v1, const uint64_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg2ei8_v_u64m1(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei8_v_u64m1(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei8_v_u64m2( @@ -615,7 +615,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei8_v_u64m2(vuint64m2_t *v0, vuint64m2_t *v1, const uint64_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg2ei8_v_u64m2(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei8_v_u64m2(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei8_v_u64m4( @@ -628,7 +628,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei8_v_u64m4(vuint64m4_t *v0, vuint64m4_t *v1, const uint64_t *base, vuint8mf2_t bindex, size_t vl) { - return vluxseg2ei8_v_u64m4(v0, v1, base, bindex, vl); + return __riscv_vluxseg2ei8_v_u64m4(v0, v1, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei8_v_f16mf4_m( @@ -641,7 +641,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei8_v_f16mf4_m(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vbool64_t mask, const _Float16 *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg2ei8_v_f16mf4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei8_v_f16mf4_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei8_v_f16mf2_m( @@ -654,7 +654,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei8_v_f16mf2_m(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vbool32_t mask, const _Float16 *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg2ei8_v_f16mf2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei8_v_f16mf2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei8_v_f16m1_m( @@ -667,7 +667,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei8_v_f16m1_m(vfloat16m1_t *v0, vfloat16m1_t *v1, vbool16_t mask, const _Float16 *base, vuint8mf2_t bindex, size_t vl) { - return vluxseg2ei8_v_f16m1_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei8_v_f16m1_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei8_v_f16m2_m( @@ -680,7 +680,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei8_v_f16m2_m(vfloat16m2_t *v0, vfloat16m2_t *v1, vbool8_t mask, const _Float16 *base, vuint8m1_t bindex, size_t vl) { - return vluxseg2ei8_v_f16m2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei8_v_f16m2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei8_v_f16m4_m( @@ -693,7 +693,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei8_v_f16m4_m(vfloat16m4_t *v0, vfloat16m4_t *v1, vbool4_t mask, const _Float16 *base, vuint8m2_t bindex, size_t vl) { - return vluxseg2ei8_v_f16m4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei8_v_f16m4_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei8_v_f32mf2_m( @@ -706,7 +706,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei8_v_f32mf2_m(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vbool64_t mask, const float *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg2ei8_v_f32mf2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei8_v_f32mf2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei8_v_f32m1_m( @@ -719,7 +719,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei8_v_f32m1_m(vfloat32m1_t *v0, vfloat32m1_t *v1, vbool32_t mask, const float *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg2ei8_v_f32m1_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei8_v_f32m1_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei8_v_f32m2_m( @@ -732,7 +732,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei8_v_f32m2_m(vfloat32m2_t *v0, vfloat32m2_t *v1, vbool16_t mask, const float *base, vuint8mf2_t bindex, size_t vl) { - return vluxseg2ei8_v_f32m2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei8_v_f32m2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei8_v_f32m4_m( @@ -745,7 +745,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei8_v_f32m4_m(vfloat32m4_t *v0, vfloat32m4_t *v1, vbool8_t mask, const float *base, vuint8m1_t bindex, size_t vl) { - return vluxseg2ei8_v_f32m4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei8_v_f32m4_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei8_v_f64m1_m( @@ -758,7 +758,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei8_v_f64m1_m(vfloat64m1_t *v0, vfloat64m1_t *v1, vbool64_t mask, const double *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg2ei8_v_f64m1_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei8_v_f64m1_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei8_v_f64m2_m( @@ -771,7 +771,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei8_v_f64m2_m(vfloat64m2_t *v0, vfloat64m2_t *v1, vbool32_t mask, const double *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg2ei8_v_f64m2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei8_v_f64m2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei8_v_f64m4_m( @@ -784,7 +784,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei8_v_f64m4_m(vfloat64m4_t *v0, vfloat64m4_t *v1, vbool16_t mask, const double *base, vuint8mf2_t bindex, size_t vl) { - return vluxseg2ei8_v_f64m4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei8_v_f64m4_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei8_v_i8mf8_m( @@ -797,7 +797,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei8_v_i8mf8_m(vint8mf8_t *v0, vint8mf8_t *v1, vbool64_t mask, const int8_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg2ei8_v_i8mf8_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei8_v_i8mf8_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei8_v_i8mf4_m( @@ -810,7 +810,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei8_v_i8mf4_m(vint8mf4_t *v0, vint8mf4_t *v1, vbool32_t mask, const int8_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg2ei8_v_i8mf4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei8_v_i8mf4_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei8_v_i8mf2_m( @@ -823,7 +823,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei8_v_i8mf2_m(vint8mf2_t *v0, vint8mf2_t *v1, vbool16_t mask, const int8_t *base, vuint8mf2_t bindex, size_t vl) { - return vluxseg2ei8_v_i8mf2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei8_v_i8mf2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei8_v_i8m1_m( @@ -836,7 +836,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei8_v_i8m1_m(vint8m1_t *v0, vint8m1_t *v1, vbool8_t mask, const int8_t *base, vuint8m1_t bindex, size_t vl) { - return vluxseg2ei8_v_i8m1_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei8_v_i8m1_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei8_v_i8m2_m( @@ -849,7 +849,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei8_v_i8m2_m(vint8m2_t *v0, vint8m2_t *v1, vbool4_t mask, const int8_t *base, vuint8m2_t bindex, size_t vl) { - return vluxseg2ei8_v_i8m2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei8_v_i8m2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei8_v_i8m4_m( @@ -862,7 +862,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei8_v_i8m4_m(vint8m4_t *v0, vint8m4_t *v1, vbool2_t mask, const int8_t *base, vuint8m4_t bindex, size_t vl) { - return vluxseg2ei8_v_i8m4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei8_v_i8m4_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei8_v_i16mf4_m( @@ -875,7 +875,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei8_v_i16mf4_m(vint16mf4_t *v0, vint16mf4_t *v1, vbool64_t mask, const int16_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg2ei8_v_i16mf4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei8_v_i16mf4_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei8_v_i16mf2_m( @@ -888,7 +888,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei8_v_i16mf2_m(vint16mf2_t *v0, vint16mf2_t *v1, vbool32_t mask, const int16_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg2ei8_v_i16mf2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei8_v_i16mf2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei8_v_i16m1_m( @@ -901,7 +901,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei8_v_i16m1_m(vint16m1_t *v0, vint16m1_t *v1, vbool16_t mask, const int16_t *base, vuint8mf2_t bindex, size_t vl) { - return vluxseg2ei8_v_i16m1_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei8_v_i16m1_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei8_v_i16m2_m( @@ -914,7 +914,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei8_v_i16m2_m(vint16m2_t *v0, vint16m2_t *v1, vbool8_t mask, const int16_t *base, vuint8m1_t bindex, size_t vl) { - return vluxseg2ei8_v_i16m2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei8_v_i16m2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei8_v_i16m4_m( @@ -927,7 +927,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei8_v_i16m4_m(vint16m4_t *v0, vint16m4_t *v1, vbool4_t mask, const int16_t *base, vuint8m2_t bindex, size_t vl) { - return vluxseg2ei8_v_i16m4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei8_v_i16m4_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei8_v_i32mf2_m( @@ -940,7 +940,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei8_v_i32mf2_m(vint32mf2_t *v0, vint32mf2_t *v1, vbool64_t mask, const int32_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg2ei8_v_i32mf2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei8_v_i32mf2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei8_v_i32m1_m( @@ -953,7 +953,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei8_v_i32m1_m(vint32m1_t *v0, vint32m1_t *v1, vbool32_t mask, const int32_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg2ei8_v_i32m1_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei8_v_i32m1_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei8_v_i32m2_m( @@ -966,7 +966,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei8_v_i32m2_m(vint32m2_t *v0, vint32m2_t *v1, vbool16_t mask, const int32_t *base, vuint8mf2_t bindex, size_t vl) { - return vluxseg2ei8_v_i32m2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei8_v_i32m2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei8_v_i32m4_m( @@ -979,7 +979,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei8_v_i32m4_m(vint32m4_t *v0, vint32m4_t *v1, vbool8_t mask, const int32_t *base, vuint8m1_t bindex, size_t vl) { - return vluxseg2ei8_v_i32m4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei8_v_i32m4_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei8_v_i64m1_m( @@ -992,7 +992,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei8_v_i64m1_m(vint64m1_t *v0, vint64m1_t *v1, vbool64_t mask, const int64_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg2ei8_v_i64m1_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei8_v_i64m1_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei8_v_i64m2_m( @@ -1005,7 +1005,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei8_v_i64m2_m(vint64m2_t *v0, vint64m2_t *v1, vbool32_t mask, const int64_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg2ei8_v_i64m2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei8_v_i64m2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei8_v_i64m4_m( @@ -1018,7 +1018,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei8_v_i64m4_m(vint64m4_t *v0, vint64m4_t *v1, vbool16_t mask, const int64_t *base, vuint8mf2_t bindex, size_t vl) { - return vluxseg2ei8_v_i64m4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei8_v_i64m4_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei8_v_u8mf8_m( @@ -1031,7 +1031,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei8_v_u8mf8_m(vuint8mf8_t *v0, vuint8mf8_t *v1, vbool64_t mask, const uint8_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg2ei8_v_u8mf8_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei8_v_u8mf8_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei8_v_u8mf4_m( @@ -1044,7 +1044,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei8_v_u8mf4_m(vuint8mf4_t *v0, vuint8mf4_t *v1, vbool32_t mask, const uint8_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg2ei8_v_u8mf4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei8_v_u8mf4_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei8_v_u8mf2_m( @@ -1057,7 +1057,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei8_v_u8mf2_m(vuint8mf2_t *v0, vuint8mf2_t *v1, vbool16_t mask, const uint8_t *base, vuint8mf2_t bindex, size_t vl) { - return vluxseg2ei8_v_u8mf2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei8_v_u8mf2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei8_v_u8m1_m( @@ -1070,7 +1070,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei8_v_u8m1_m(vuint8m1_t *v0, vuint8m1_t *v1, vbool8_t mask, const uint8_t *base, vuint8m1_t bindex, size_t vl) { - return vluxseg2ei8_v_u8m1_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei8_v_u8m1_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei8_v_u8m2_m( @@ -1083,7 +1083,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei8_v_u8m2_m(vuint8m2_t *v0, vuint8m2_t *v1, vbool4_t mask, const uint8_t *base, vuint8m2_t bindex, size_t vl) { - return vluxseg2ei8_v_u8m2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei8_v_u8m2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei8_v_u8m4_m( @@ -1096,7 +1096,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei8_v_u8m4_m(vuint8m4_t *v0, vuint8m4_t *v1, vbool2_t mask, const uint8_t *base, vuint8m4_t bindex, size_t vl) { - return vluxseg2ei8_v_u8m4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei8_v_u8m4_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei8_v_u16mf4_m( @@ -1109,7 +1109,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei8_v_u16mf4_m(vuint16mf4_t *v0, vuint16mf4_t *v1, vbool64_t mask, const uint16_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg2ei8_v_u16mf4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei8_v_u16mf4_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei8_v_u16mf2_m( @@ -1122,7 +1122,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei8_v_u16mf2_m(vuint16mf2_t *v0, vuint16mf2_t *v1, vbool32_t mask, const uint16_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg2ei8_v_u16mf2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei8_v_u16mf2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei8_v_u16m1_m( @@ -1135,7 +1135,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei8_v_u16m1_m(vuint16m1_t *v0, vuint16m1_t *v1, vbool16_t mask, const uint16_t *base, vuint8mf2_t bindex, size_t vl) { - return vluxseg2ei8_v_u16m1_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei8_v_u16m1_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei8_v_u16m2_m( @@ -1148,7 +1148,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei8_v_u16m2_m(vuint16m2_t *v0, vuint16m2_t *v1, vbool8_t mask, const uint16_t *base, vuint8m1_t bindex, size_t vl) { - return vluxseg2ei8_v_u16m2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei8_v_u16m2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei8_v_u16m4_m( @@ -1161,7 +1161,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei8_v_u16m4_m(vuint16m4_t *v0, vuint16m4_t *v1, vbool4_t mask, const uint16_t *base, vuint8m2_t bindex, size_t vl) { - return vluxseg2ei8_v_u16m4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei8_v_u16m4_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei8_v_u32mf2_m( @@ -1174,7 +1174,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei8_v_u32mf2_m(vuint32mf2_t *v0, vuint32mf2_t *v1, vbool64_t mask, const uint32_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg2ei8_v_u32mf2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei8_v_u32mf2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei8_v_u32m1_m( @@ -1187,7 +1187,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei8_v_u32m1_m(vuint32m1_t *v0, vuint32m1_t *v1, vbool32_t mask, const uint32_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg2ei8_v_u32m1_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei8_v_u32m1_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei8_v_u32m2_m( @@ -1200,7 +1200,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei8_v_u32m2_m(vuint32m2_t *v0, vuint32m2_t *v1, vbool16_t mask, const uint32_t *base, vuint8mf2_t bindex, size_t vl) { - return vluxseg2ei8_v_u32m2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei8_v_u32m2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei8_v_u32m4_m( @@ -1213,7 +1213,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei8_v_u32m4_m(vuint32m4_t *v0, vuint32m4_t *v1, vbool8_t mask, const uint32_t *base, vuint8m1_t bindex, size_t vl) { - return vluxseg2ei8_v_u32m4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei8_v_u32m4_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei8_v_u64m1_m( @@ -1226,7 +1226,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei8_v_u64m1_m(vuint64m1_t *v0, vuint64m1_t *v1, vbool64_t mask, const uint64_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg2ei8_v_u64m1_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei8_v_u64m1_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei8_v_u64m2_m( @@ -1239,7 +1239,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei8_v_u64m2_m(vuint64m2_t *v0, vuint64m2_t *v1, vbool32_t mask, const uint64_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg2ei8_v_u64m2_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei8_v_u64m2_m(v0, v1, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg2ei8_v_u64m4_m( @@ -1252,6 +1252,6 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg2ei8_v_u64m4_m(vuint64m4_t *v0, vuint64m4_t *v1, vbool16_t mask, const uint64_t *base, vuint8mf2_t bindex, size_t vl) { - return vluxseg2ei8_v_u64m4_m(v0, v1, mask, base, bindex, vl); + return __riscv_vluxseg2ei8_v_u64m4_m(v0, v1, mask, base, bindex, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg3ei16.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg3ei16.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg3ei16.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg3ei16.c @@ -19,7 +19,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei16_v_f16mf4(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, const _Float16 *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg3ei16_v_f16mf4(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei16_v_f16mf4(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei16_v_f16mf2( @@ -34,7 +34,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei16_v_f16mf2(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, const _Float16 *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg3ei16_v_f16mf2(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei16_v_f16mf2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei16_v_f16m1( @@ -49,7 +49,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei16_v_f16m1(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, const _Float16 *base, vuint16m1_t bindex, size_t vl) { - return vluxseg3ei16_v_f16m1(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei16_v_f16m1(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei16_v_f16m2( @@ -64,7 +64,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei16_v_f16m2(vfloat16m2_t *v0, vfloat16m2_t *v1, vfloat16m2_t *v2, const _Float16 *base, vuint16m2_t bindex, size_t vl) { - return vluxseg3ei16_v_f16m2(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei16_v_f16m2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei16_v_f32mf2( @@ -79,7 +79,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei16_v_f32mf2(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, const float *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg3ei16_v_f32mf2(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei16_v_f32mf2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei16_v_f32m1( @@ -94,7 +94,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei16_v_f32m1(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, const float *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg3ei16_v_f32m1(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei16_v_f32m1(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei16_v_f32m2( @@ -109,7 +109,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei16_v_f32m2(vfloat32m2_t *v0, vfloat32m2_t *v1, vfloat32m2_t *v2, const float *base, vuint16m1_t bindex, size_t vl) { - return vluxseg3ei16_v_f32m2(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei16_v_f32m2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei16_v_f64m1( @@ -124,7 +124,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei16_v_f64m1(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, const double *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg3ei16_v_f64m1(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei16_v_f64m1(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei16_v_f64m2( @@ -139,7 +139,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei16_v_f64m2(vfloat64m2_t *v0, vfloat64m2_t *v1, vfloat64m2_t *v2, const double *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg3ei16_v_f64m2(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei16_v_f64m2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei16_v_i8mf8( @@ -154,7 +154,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei16_v_i8mf8(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, const int8_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg3ei16_v_i8mf8(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei16_v_i8mf8(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei16_v_i8mf4( @@ -169,7 +169,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei16_v_i8mf4(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, const int8_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg3ei16_v_i8mf4(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei16_v_i8mf4(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei16_v_i8mf2( @@ -184,7 +184,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei16_v_i8mf2(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, const int8_t *base, vuint16m1_t bindex, size_t vl) { - return vluxseg3ei16_v_i8mf2(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei16_v_i8mf2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei16_v_i8m1( @@ -199,7 +199,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei16_v_i8m1(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, const int8_t *base, vuint16m2_t bindex, size_t vl) { - return vluxseg3ei16_v_i8m1(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei16_v_i8m1(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei16_v_i8m2( @@ -214,7 +214,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei16_v_i8m2(vint8m2_t *v0, vint8m2_t *v1, vint8m2_t *v2, const int8_t *base, vuint16m4_t bindex, size_t vl) { - return vluxseg3ei16_v_i8m2(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei16_v_i8m2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei16_v_i16mf4( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei16_v_i16mf4(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, const int16_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg3ei16_v_i16mf4(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei16_v_i16mf4(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei16_v_i16mf2( @@ -244,7 +244,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei16_v_i16mf2(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, const int16_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg3ei16_v_i16mf2(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei16_v_i16mf2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei16_v_i16m1( @@ -259,7 +259,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei16_v_i16m1(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, const int16_t *base, vuint16m1_t bindex, size_t vl) { - return vluxseg3ei16_v_i16m1(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei16_v_i16m1(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei16_v_i16m2( @@ -274,7 +274,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei16_v_i16m2(vint16m2_t *v0, vint16m2_t *v1, vint16m2_t *v2, const int16_t *base, vuint16m2_t bindex, size_t vl) { - return vluxseg3ei16_v_i16m2(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei16_v_i16m2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei16_v_i32mf2( @@ -289,7 +289,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei16_v_i32mf2(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, const int32_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg3ei16_v_i32mf2(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei16_v_i32mf2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei16_v_i32m1( @@ -304,7 +304,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei16_v_i32m1(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, const int32_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg3ei16_v_i32m1(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei16_v_i32m1(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei16_v_i32m2( @@ -319,7 +319,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei16_v_i32m2(vint32m2_t *v0, vint32m2_t *v1, vint32m2_t *v2, const int32_t *base, vuint16m1_t bindex, size_t vl) { - return vluxseg3ei16_v_i32m2(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei16_v_i32m2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei16_v_i64m1( @@ -334,7 +334,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei16_v_i64m1(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, const int64_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg3ei16_v_i64m1(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei16_v_i64m1(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei16_v_i64m2( @@ -349,7 +349,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei16_v_i64m2(vint64m2_t *v0, vint64m2_t *v1, vint64m2_t *v2, const int64_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg3ei16_v_i64m2(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei16_v_i64m2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei16_v_u8mf8( @@ -364,7 +364,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei16_v_u8mf8(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, const uint8_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg3ei16_v_u8mf8(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei16_v_u8mf8(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei16_v_u8mf4( @@ -379,7 +379,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei16_v_u8mf4(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, const uint8_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg3ei16_v_u8mf4(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei16_v_u8mf4(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei16_v_u8mf2( @@ -394,7 +394,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei16_v_u8mf2(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, const uint8_t *base, vuint16m1_t bindex, size_t vl) { - return vluxseg3ei16_v_u8mf2(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei16_v_u8mf2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei16_v_u8m1( @@ -409,7 +409,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei16_v_u8m1(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, const uint8_t *base, vuint16m2_t bindex, size_t vl) { - return vluxseg3ei16_v_u8m1(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei16_v_u8m1(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei16_v_u8m2( @@ -424,7 +424,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei16_v_u8m2(vuint8m2_t *v0, vuint8m2_t *v1, vuint8m2_t *v2, const uint8_t *base, vuint16m4_t bindex, size_t vl) { - return vluxseg3ei16_v_u8m2(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei16_v_u8m2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei16_v_u16mf4( @@ -439,7 +439,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei16_v_u16mf4(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, const uint16_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg3ei16_v_u16mf4(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei16_v_u16mf4(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei16_v_u16mf2( @@ -454,7 +454,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei16_v_u16mf2(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, const uint16_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg3ei16_v_u16mf2(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei16_v_u16mf2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei16_v_u16m1( @@ -469,7 +469,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei16_v_u16m1(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, const uint16_t *base, vuint16m1_t bindex, size_t vl) { - return vluxseg3ei16_v_u16m1(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei16_v_u16m1(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei16_v_u16m2( @@ -484,7 +484,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei16_v_u16m2(vuint16m2_t *v0, vuint16m2_t *v1, vuint16m2_t *v2, const uint16_t *base, vuint16m2_t bindex, size_t vl) { - return vluxseg3ei16_v_u16m2(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei16_v_u16m2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei16_v_u32mf2( @@ -499,7 +499,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei16_v_u32mf2(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, const uint32_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg3ei16_v_u32mf2(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei16_v_u32mf2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei16_v_u32m1( @@ -514,7 +514,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei16_v_u32m1(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, const uint32_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg3ei16_v_u32m1(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei16_v_u32m1(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei16_v_u32m2( @@ -529,7 +529,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei16_v_u32m2(vuint32m2_t *v0, vuint32m2_t *v1, vuint32m2_t *v2, const uint32_t *base, vuint16m1_t bindex, size_t vl) { - return vluxseg3ei16_v_u32m2(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei16_v_u32m2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei16_v_u64m1( @@ -544,7 +544,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei16_v_u64m1(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, const uint64_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg3ei16_v_u64m1(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei16_v_u64m1(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei16_v_u64m2( @@ -559,7 +559,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei16_v_u64m2(vuint64m2_t *v0, vuint64m2_t *v1, vuint64m2_t *v2, const uint64_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg3ei16_v_u64m2(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei16_v_u64m2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei16_v_f16mf4_m( @@ -574,7 +574,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei16_v_f16mf4_m(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vbool64_t mask, const _Float16 *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg3ei16_v_f16mf4_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei16_v_f16mf4_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei16_v_f16mf2_m( @@ -589,7 +589,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei16_v_f16mf2_m(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vbool32_t mask, const _Float16 *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg3ei16_v_f16mf2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei16_v_f16mf2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei16_v_f16m1_m( @@ -604,7 +604,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei16_v_f16m1_m(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vbool16_t mask, const _Float16 *base, vuint16m1_t bindex, size_t vl) { - return vluxseg3ei16_v_f16m1_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei16_v_f16m1_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei16_v_f16m2_m( @@ -619,7 +619,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei16_v_f16m2_m(vfloat16m2_t *v0, vfloat16m2_t *v1, vfloat16m2_t *v2, vbool8_t mask, const _Float16 *base, vuint16m2_t bindex, size_t vl) { - return vluxseg3ei16_v_f16m2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei16_v_f16m2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei16_v_f32mf2_m( @@ -634,7 +634,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei16_v_f32mf2_m(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vbool64_t mask, const float *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg3ei16_v_f32mf2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei16_v_f32mf2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei16_v_f32m1_m( @@ -649,7 +649,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei16_v_f32m1_m(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vbool32_t mask, const float *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg3ei16_v_f32m1_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei16_v_f32m1_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei16_v_f32m2_m( @@ -664,7 +664,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei16_v_f32m2_m(vfloat32m2_t *v0, vfloat32m2_t *v1, vfloat32m2_t *v2, vbool16_t mask, const float *base, vuint16m1_t bindex, size_t vl) { - return vluxseg3ei16_v_f32m2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei16_v_f32m2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei16_v_f64m1_m( @@ -679,7 +679,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei16_v_f64m1_m(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vbool64_t mask, const double *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg3ei16_v_f64m1_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei16_v_f64m1_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei16_v_f64m2_m( @@ -694,7 +694,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei16_v_f64m2_m(vfloat64m2_t *v0, vfloat64m2_t *v1, vfloat64m2_t *v2, vbool32_t mask, const double *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg3ei16_v_f64m2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei16_v_f64m2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei16_v_i8mf8_m( @@ -709,7 +709,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei16_v_i8mf8_m(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vbool64_t mask, const int8_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg3ei16_v_i8mf8_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei16_v_i8mf8_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei16_v_i8mf4_m( @@ -724,7 +724,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei16_v_i8mf4_m(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vbool32_t mask, const int8_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg3ei16_v_i8mf4_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei16_v_i8mf4_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei16_v_i8mf2_m( @@ -739,7 +739,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei16_v_i8mf2_m(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vbool16_t mask, const int8_t *base, vuint16m1_t bindex, size_t vl) { - return vluxseg3ei16_v_i8mf2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei16_v_i8mf2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei16_v_i8m1_m( @@ -754,7 +754,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei16_v_i8m1_m(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vbool8_t mask, const int8_t *base, vuint16m2_t bindex, size_t vl) { - return vluxseg3ei16_v_i8m1_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei16_v_i8m1_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei16_v_i8m2_m( @@ -769,7 +769,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei16_v_i8m2_m(vint8m2_t *v0, vint8m2_t *v1, vint8m2_t *v2, vbool4_t mask, const int8_t *base, vuint16m4_t bindex, size_t vl) { - return vluxseg3ei16_v_i8m2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei16_v_i8m2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei16_v_i16mf4_m( @@ -784,7 +784,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei16_v_i16mf4_m(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vbool64_t mask, const int16_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg3ei16_v_i16mf4_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei16_v_i16mf4_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei16_v_i16mf2_m( @@ -799,7 +799,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei16_v_i16mf2_m(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vbool32_t mask, const int16_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg3ei16_v_i16mf2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei16_v_i16mf2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei16_v_i16m1_m( @@ -814,7 +814,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei16_v_i16m1_m(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vbool16_t mask, const int16_t *base, vuint16m1_t bindex, size_t vl) { - return vluxseg3ei16_v_i16m1_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei16_v_i16m1_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei16_v_i16m2_m( @@ -829,7 +829,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei16_v_i16m2_m(vint16m2_t *v0, vint16m2_t *v1, vint16m2_t *v2, vbool8_t mask, const int16_t *base, vuint16m2_t bindex, size_t vl) { - return vluxseg3ei16_v_i16m2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei16_v_i16m2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei16_v_i32mf2_m( @@ -844,7 +844,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei16_v_i32mf2_m(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vbool64_t mask, const int32_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg3ei16_v_i32mf2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei16_v_i32mf2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei16_v_i32m1_m( @@ -859,7 +859,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei16_v_i32m1_m(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vbool32_t mask, const int32_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg3ei16_v_i32m1_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei16_v_i32m1_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei16_v_i32m2_m( @@ -874,7 +874,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei16_v_i32m2_m(vint32m2_t *v0, vint32m2_t *v1, vint32m2_t *v2, vbool16_t mask, const int32_t *base, vuint16m1_t bindex, size_t vl) { - return vluxseg3ei16_v_i32m2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei16_v_i32m2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei16_v_i64m1_m( @@ -889,7 +889,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei16_v_i64m1_m(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vbool64_t mask, const int64_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg3ei16_v_i64m1_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei16_v_i64m1_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei16_v_i64m2_m( @@ -904,7 +904,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei16_v_i64m2_m(vint64m2_t *v0, vint64m2_t *v1, vint64m2_t *v2, vbool32_t mask, const int64_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg3ei16_v_i64m2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei16_v_i64m2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei16_v_u8mf8_m( @@ -919,7 +919,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei16_v_u8mf8_m(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vbool64_t mask, const uint8_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg3ei16_v_u8mf8_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei16_v_u8mf8_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei16_v_u8mf4_m( @@ -934,7 +934,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei16_v_u8mf4_m(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vbool32_t mask, const uint8_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg3ei16_v_u8mf4_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei16_v_u8mf4_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei16_v_u8mf2_m( @@ -949,7 +949,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei16_v_u8mf2_m(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vbool16_t mask, const uint8_t *base, vuint16m1_t bindex, size_t vl) { - return vluxseg3ei16_v_u8mf2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei16_v_u8mf2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei16_v_u8m1_m( @@ -964,7 +964,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei16_v_u8m1_m(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vbool8_t mask, const uint8_t *base, vuint16m2_t bindex, size_t vl) { - return vluxseg3ei16_v_u8m1_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei16_v_u8m1_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei16_v_u8m2_m( @@ -979,7 +979,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei16_v_u8m2_m(vuint8m2_t *v0, vuint8m2_t *v1, vuint8m2_t *v2, vbool4_t mask, const uint8_t *base, vuint16m4_t bindex, size_t vl) { - return vluxseg3ei16_v_u8m2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei16_v_u8m2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei16_v_u16mf4_m( @@ -994,7 +994,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei16_v_u16mf4_m(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vbool64_t mask, const uint16_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg3ei16_v_u16mf4_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei16_v_u16mf4_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei16_v_u16mf2_m( @@ -1009,7 +1009,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei16_v_u16mf2_m(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vbool32_t mask, const uint16_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg3ei16_v_u16mf2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei16_v_u16mf2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei16_v_u16m1_m( @@ -1024,7 +1024,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei16_v_u16m1_m(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vbool16_t mask, const uint16_t *base, vuint16m1_t bindex, size_t vl) { - return vluxseg3ei16_v_u16m1_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei16_v_u16m1_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei16_v_u16m2_m( @@ -1039,7 +1039,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei16_v_u16m2_m(vuint16m2_t *v0, vuint16m2_t *v1, vuint16m2_t *v2, vbool8_t mask, const uint16_t *base, vuint16m2_t bindex, size_t vl) { - return vluxseg3ei16_v_u16m2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei16_v_u16m2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei16_v_u32mf2_m( @@ -1054,7 +1054,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei16_v_u32mf2_m(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vbool64_t mask, const uint32_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg3ei16_v_u32mf2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei16_v_u32mf2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei16_v_u32m1_m( @@ -1069,7 +1069,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei16_v_u32m1_m(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vbool32_t mask, const uint32_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg3ei16_v_u32m1_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei16_v_u32m1_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei16_v_u32m2_m( @@ -1084,7 +1084,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei16_v_u32m2_m(vuint32m2_t *v0, vuint32m2_t *v1, vuint32m2_t *v2, vbool16_t mask, const uint32_t *base, vuint16m1_t bindex, size_t vl) { - return vluxseg3ei16_v_u32m2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei16_v_u32m2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei16_v_u64m1_m( @@ -1099,7 +1099,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei16_v_u64m1_m(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vbool64_t mask, const uint64_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg3ei16_v_u64m1_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei16_v_u64m1_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei16_v_u64m2_m( @@ -1114,6 +1114,6 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei16_v_u64m2_m(vuint64m2_t *v0, vuint64m2_t *v1, vuint64m2_t *v2, vbool32_t mask, const uint64_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg3ei16_v_u64m2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei16_v_u64m2_m(v0, v1, v2, mask, base, bindex, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg3ei32.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg3ei32.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg3ei32.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg3ei32.c @@ -19,7 +19,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei32_v_f16mf4(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, const _Float16 *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg3ei32_v_f16mf4(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei32_v_f16mf4(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei32_v_f16mf2( @@ -34,7 +34,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei32_v_f16mf2(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, const _Float16 *base, vuint32m1_t bindex, size_t vl) { - return vluxseg3ei32_v_f16mf2(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei32_v_f16mf2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei32_v_f16m1( @@ -49,7 +49,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei32_v_f16m1(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, const _Float16 *base, vuint32m2_t bindex, size_t vl) { - return vluxseg3ei32_v_f16m1(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei32_v_f16m1(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei32_v_f16m2( @@ -64,7 +64,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei32_v_f16m2(vfloat16m2_t *v0, vfloat16m2_t *v1, vfloat16m2_t *v2, const _Float16 *base, vuint32m4_t bindex, size_t vl) { - return vluxseg3ei32_v_f16m2(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei32_v_f16m2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei32_v_f32mf2( @@ -79,7 +79,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei32_v_f32mf2(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, const float *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg3ei32_v_f32mf2(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei32_v_f32mf2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei32_v_f32m1( @@ -94,7 +94,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei32_v_f32m1(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, const float *base, vuint32m1_t bindex, size_t vl) { - return vluxseg3ei32_v_f32m1(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei32_v_f32m1(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei32_v_f32m2( @@ -109,7 +109,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei32_v_f32m2(vfloat32m2_t *v0, vfloat32m2_t *v1, vfloat32m2_t *v2, const float *base, vuint32m2_t bindex, size_t vl) { - return vluxseg3ei32_v_f32m2(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei32_v_f32m2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei32_v_f64m1( @@ -124,7 +124,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei32_v_f64m1(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, const double *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg3ei32_v_f64m1(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei32_v_f64m1(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei32_v_f64m2( @@ -139,7 +139,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei32_v_f64m2(vfloat64m2_t *v0, vfloat64m2_t *v1, vfloat64m2_t *v2, const double *base, vuint32m1_t bindex, size_t vl) { - return vluxseg3ei32_v_f64m2(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei32_v_f64m2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei32_v_i8mf8( @@ -154,7 +154,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei32_v_i8mf8(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, const int8_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg3ei32_v_i8mf8(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei32_v_i8mf8(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei32_v_i8mf4( @@ -169,7 +169,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei32_v_i8mf4(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, const int8_t *base, vuint32m1_t bindex, size_t vl) { - return vluxseg3ei32_v_i8mf4(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei32_v_i8mf4(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei32_v_i8mf2( @@ -184,7 +184,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei32_v_i8mf2(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, const int8_t *base, vuint32m2_t bindex, size_t vl) { - return vluxseg3ei32_v_i8mf2(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei32_v_i8mf2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei32_v_i8m1( @@ -199,7 +199,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei32_v_i8m1(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, const int8_t *base, vuint32m4_t bindex, size_t vl) { - return vluxseg3ei32_v_i8m1(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei32_v_i8m1(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei32_v_i8m2( @@ -214,7 +214,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei32_v_i8m2(vint8m2_t *v0, vint8m2_t *v1, vint8m2_t *v2, const int8_t *base, vuint32m8_t bindex, size_t vl) { - return vluxseg3ei32_v_i8m2(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei32_v_i8m2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei32_v_i16mf4( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei32_v_i16mf4(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, const int16_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg3ei32_v_i16mf4(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei32_v_i16mf4(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei32_v_i16mf2( @@ -244,7 +244,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei32_v_i16mf2(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, const int16_t *base, vuint32m1_t bindex, size_t vl) { - return vluxseg3ei32_v_i16mf2(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei32_v_i16mf2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei32_v_i16m1( @@ -259,7 +259,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei32_v_i16m1(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, const int16_t *base, vuint32m2_t bindex, size_t vl) { - return vluxseg3ei32_v_i16m1(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei32_v_i16m1(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei32_v_i16m2( @@ -274,7 +274,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei32_v_i16m2(vint16m2_t *v0, vint16m2_t *v1, vint16m2_t *v2, const int16_t *base, vuint32m4_t bindex, size_t vl) { - return vluxseg3ei32_v_i16m2(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei32_v_i16m2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei32_v_i32mf2( @@ -289,7 +289,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei32_v_i32mf2(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, const int32_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg3ei32_v_i32mf2(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei32_v_i32mf2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei32_v_i32m1( @@ -304,7 +304,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei32_v_i32m1(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, const int32_t *base, vuint32m1_t bindex, size_t vl) { - return vluxseg3ei32_v_i32m1(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei32_v_i32m1(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei32_v_i32m2( @@ -319,7 +319,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei32_v_i32m2(vint32m2_t *v0, vint32m2_t *v1, vint32m2_t *v2, const int32_t *base, vuint32m2_t bindex, size_t vl) { - return vluxseg3ei32_v_i32m2(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei32_v_i32m2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei32_v_i64m1( @@ -334,7 +334,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei32_v_i64m1(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, const int64_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg3ei32_v_i64m1(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei32_v_i64m1(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei32_v_i64m2( @@ -349,7 +349,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei32_v_i64m2(vint64m2_t *v0, vint64m2_t *v1, vint64m2_t *v2, const int64_t *base, vuint32m1_t bindex, size_t vl) { - return vluxseg3ei32_v_i64m2(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei32_v_i64m2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei32_v_u8mf8( @@ -364,7 +364,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei32_v_u8mf8(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, const uint8_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg3ei32_v_u8mf8(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei32_v_u8mf8(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei32_v_u8mf4( @@ -379,7 +379,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei32_v_u8mf4(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, const uint8_t *base, vuint32m1_t bindex, size_t vl) { - return vluxseg3ei32_v_u8mf4(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei32_v_u8mf4(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei32_v_u8mf2( @@ -394,7 +394,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei32_v_u8mf2(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, const uint8_t *base, vuint32m2_t bindex, size_t vl) { - return vluxseg3ei32_v_u8mf2(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei32_v_u8mf2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei32_v_u8m1( @@ -409,7 +409,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei32_v_u8m1(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, const uint8_t *base, vuint32m4_t bindex, size_t vl) { - return vluxseg3ei32_v_u8m1(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei32_v_u8m1(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei32_v_u8m2( @@ -424,7 +424,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei32_v_u8m2(vuint8m2_t *v0, vuint8m2_t *v1, vuint8m2_t *v2, const uint8_t *base, vuint32m8_t bindex, size_t vl) { - return vluxseg3ei32_v_u8m2(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei32_v_u8m2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei32_v_u16mf4( @@ -439,7 +439,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei32_v_u16mf4(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, const uint16_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg3ei32_v_u16mf4(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei32_v_u16mf4(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei32_v_u16mf2( @@ -454,7 +454,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei32_v_u16mf2(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, const uint16_t *base, vuint32m1_t bindex, size_t vl) { - return vluxseg3ei32_v_u16mf2(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei32_v_u16mf2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei32_v_u16m1( @@ -469,7 +469,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei32_v_u16m1(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, const uint16_t *base, vuint32m2_t bindex, size_t vl) { - return vluxseg3ei32_v_u16m1(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei32_v_u16m1(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei32_v_u16m2( @@ -484,7 +484,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei32_v_u16m2(vuint16m2_t *v0, vuint16m2_t *v1, vuint16m2_t *v2, const uint16_t *base, vuint32m4_t bindex, size_t vl) { - return vluxseg3ei32_v_u16m2(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei32_v_u16m2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei32_v_u32mf2( @@ -499,7 +499,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei32_v_u32mf2(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, const uint32_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg3ei32_v_u32mf2(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei32_v_u32mf2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei32_v_u32m1( @@ -514,7 +514,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei32_v_u32m1(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, const uint32_t *base, vuint32m1_t bindex, size_t vl) { - return vluxseg3ei32_v_u32m1(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei32_v_u32m1(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei32_v_u32m2( @@ -529,7 +529,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei32_v_u32m2(vuint32m2_t *v0, vuint32m2_t *v1, vuint32m2_t *v2, const uint32_t *base, vuint32m2_t bindex, size_t vl) { - return vluxseg3ei32_v_u32m2(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei32_v_u32m2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei32_v_u64m1( @@ -544,7 +544,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei32_v_u64m1(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, const uint64_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg3ei32_v_u64m1(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei32_v_u64m1(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei32_v_u64m2( @@ -559,7 +559,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei32_v_u64m2(vuint64m2_t *v0, vuint64m2_t *v1, vuint64m2_t *v2, const uint64_t *base, vuint32m1_t bindex, size_t vl) { - return vluxseg3ei32_v_u64m2(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei32_v_u64m2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei32_v_f16mf4_m( @@ -574,7 +574,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei32_v_f16mf4_m(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vbool64_t mask, const _Float16 *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg3ei32_v_f16mf4_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei32_v_f16mf4_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei32_v_f16mf2_m( @@ -589,7 +589,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei32_v_f16mf2_m(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vbool32_t mask, const _Float16 *base, vuint32m1_t bindex, size_t vl) { - return vluxseg3ei32_v_f16mf2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei32_v_f16mf2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei32_v_f16m1_m( @@ -604,7 +604,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei32_v_f16m1_m(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vbool16_t mask, const _Float16 *base, vuint32m2_t bindex, size_t vl) { - return vluxseg3ei32_v_f16m1_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei32_v_f16m1_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei32_v_f16m2_m( @@ -619,7 +619,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei32_v_f16m2_m(vfloat16m2_t *v0, vfloat16m2_t *v1, vfloat16m2_t *v2, vbool8_t mask, const _Float16 *base, vuint32m4_t bindex, size_t vl) { - return vluxseg3ei32_v_f16m2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei32_v_f16m2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei32_v_f32mf2_m( @@ -634,7 +634,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei32_v_f32mf2_m(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vbool64_t mask, const float *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg3ei32_v_f32mf2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei32_v_f32mf2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei32_v_f32m1_m( @@ -649,7 +649,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei32_v_f32m1_m(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vbool32_t mask, const float *base, vuint32m1_t bindex, size_t vl) { - return vluxseg3ei32_v_f32m1_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei32_v_f32m1_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei32_v_f32m2_m( @@ -664,7 +664,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei32_v_f32m2_m(vfloat32m2_t *v0, vfloat32m2_t *v1, vfloat32m2_t *v2, vbool16_t mask, const float *base, vuint32m2_t bindex, size_t vl) { - return vluxseg3ei32_v_f32m2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei32_v_f32m2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei32_v_f64m1_m( @@ -679,7 +679,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei32_v_f64m1_m(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vbool64_t mask, const double *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg3ei32_v_f64m1_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei32_v_f64m1_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei32_v_f64m2_m( @@ -694,7 +694,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei32_v_f64m2_m(vfloat64m2_t *v0, vfloat64m2_t *v1, vfloat64m2_t *v2, vbool32_t mask, const double *base, vuint32m1_t bindex, size_t vl) { - return vluxseg3ei32_v_f64m2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei32_v_f64m2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei32_v_i8mf8_m( @@ -709,7 +709,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei32_v_i8mf8_m(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vbool64_t mask, const int8_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg3ei32_v_i8mf8_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei32_v_i8mf8_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei32_v_i8mf4_m( @@ -724,7 +724,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei32_v_i8mf4_m(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vbool32_t mask, const int8_t *base, vuint32m1_t bindex, size_t vl) { - return vluxseg3ei32_v_i8mf4_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei32_v_i8mf4_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei32_v_i8mf2_m( @@ -739,7 +739,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei32_v_i8mf2_m(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vbool16_t mask, const int8_t *base, vuint32m2_t bindex, size_t vl) { - return vluxseg3ei32_v_i8mf2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei32_v_i8mf2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei32_v_i8m1_m( @@ -754,7 +754,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei32_v_i8m1_m(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vbool8_t mask, const int8_t *base, vuint32m4_t bindex, size_t vl) { - return vluxseg3ei32_v_i8m1_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei32_v_i8m1_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei32_v_i8m2_m( @@ -769,7 +769,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei32_v_i8m2_m(vint8m2_t *v0, vint8m2_t *v1, vint8m2_t *v2, vbool4_t mask, const int8_t *base, vuint32m8_t bindex, size_t vl) { - return vluxseg3ei32_v_i8m2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei32_v_i8m2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei32_v_i16mf4_m( @@ -784,7 +784,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei32_v_i16mf4_m(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vbool64_t mask, const int16_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg3ei32_v_i16mf4_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei32_v_i16mf4_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei32_v_i16mf2_m( @@ -799,7 +799,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei32_v_i16mf2_m(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vbool32_t mask, const int16_t *base, vuint32m1_t bindex, size_t vl) { - return vluxseg3ei32_v_i16mf2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei32_v_i16mf2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei32_v_i16m1_m( @@ -814,7 +814,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei32_v_i16m1_m(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vbool16_t mask, const int16_t *base, vuint32m2_t bindex, size_t vl) { - return vluxseg3ei32_v_i16m1_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei32_v_i16m1_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei32_v_i16m2_m( @@ -829,7 +829,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei32_v_i16m2_m(vint16m2_t *v0, vint16m2_t *v1, vint16m2_t *v2, vbool8_t mask, const int16_t *base, vuint32m4_t bindex, size_t vl) { - return vluxseg3ei32_v_i16m2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei32_v_i16m2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei32_v_i32mf2_m( @@ -844,7 +844,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei32_v_i32mf2_m(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vbool64_t mask, const int32_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg3ei32_v_i32mf2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei32_v_i32mf2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei32_v_i32m1_m( @@ -859,7 +859,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei32_v_i32m1_m(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vbool32_t mask, const int32_t *base, vuint32m1_t bindex, size_t vl) { - return vluxseg3ei32_v_i32m1_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei32_v_i32m1_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei32_v_i32m2_m( @@ -874,7 +874,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei32_v_i32m2_m(vint32m2_t *v0, vint32m2_t *v1, vint32m2_t *v2, vbool16_t mask, const int32_t *base, vuint32m2_t bindex, size_t vl) { - return vluxseg3ei32_v_i32m2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei32_v_i32m2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei32_v_i64m1_m( @@ -889,7 +889,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei32_v_i64m1_m(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vbool64_t mask, const int64_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg3ei32_v_i64m1_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei32_v_i64m1_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei32_v_i64m2_m( @@ -904,7 +904,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei32_v_i64m2_m(vint64m2_t *v0, vint64m2_t *v1, vint64m2_t *v2, vbool32_t mask, const int64_t *base, vuint32m1_t bindex, size_t vl) { - return vluxseg3ei32_v_i64m2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei32_v_i64m2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei32_v_u8mf8_m( @@ -919,7 +919,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei32_v_u8mf8_m(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vbool64_t mask, const uint8_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg3ei32_v_u8mf8_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei32_v_u8mf8_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei32_v_u8mf4_m( @@ -934,7 +934,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei32_v_u8mf4_m(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vbool32_t mask, const uint8_t *base, vuint32m1_t bindex, size_t vl) { - return vluxseg3ei32_v_u8mf4_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei32_v_u8mf4_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei32_v_u8mf2_m( @@ -949,7 +949,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei32_v_u8mf2_m(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vbool16_t mask, const uint8_t *base, vuint32m2_t bindex, size_t vl) { - return vluxseg3ei32_v_u8mf2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei32_v_u8mf2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei32_v_u8m1_m( @@ -964,7 +964,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei32_v_u8m1_m(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vbool8_t mask, const uint8_t *base, vuint32m4_t bindex, size_t vl) { - return vluxseg3ei32_v_u8m1_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei32_v_u8m1_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei32_v_u8m2_m( @@ -979,7 +979,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei32_v_u8m2_m(vuint8m2_t *v0, vuint8m2_t *v1, vuint8m2_t *v2, vbool4_t mask, const uint8_t *base, vuint32m8_t bindex, size_t vl) { - return vluxseg3ei32_v_u8m2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei32_v_u8m2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei32_v_u16mf4_m( @@ -994,7 +994,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei32_v_u16mf4_m(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vbool64_t mask, const uint16_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg3ei32_v_u16mf4_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei32_v_u16mf4_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei32_v_u16mf2_m( @@ -1009,7 +1009,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei32_v_u16mf2_m(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vbool32_t mask, const uint16_t *base, vuint32m1_t bindex, size_t vl) { - return vluxseg3ei32_v_u16mf2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei32_v_u16mf2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei32_v_u16m1_m( @@ -1024,7 +1024,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei32_v_u16m1_m(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vbool16_t mask, const uint16_t *base, vuint32m2_t bindex, size_t vl) { - return vluxseg3ei32_v_u16m1_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei32_v_u16m1_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei32_v_u16m2_m( @@ -1039,7 +1039,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei32_v_u16m2_m(vuint16m2_t *v0, vuint16m2_t *v1, vuint16m2_t *v2, vbool8_t mask, const uint16_t *base, vuint32m4_t bindex, size_t vl) { - return vluxseg3ei32_v_u16m2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei32_v_u16m2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei32_v_u32mf2_m( @@ -1054,7 +1054,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei32_v_u32mf2_m(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vbool64_t mask, const uint32_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg3ei32_v_u32mf2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei32_v_u32mf2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei32_v_u32m1_m( @@ -1069,7 +1069,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei32_v_u32m1_m(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vbool32_t mask, const uint32_t *base, vuint32m1_t bindex, size_t vl) { - return vluxseg3ei32_v_u32m1_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei32_v_u32m1_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei32_v_u32m2_m( @@ -1084,7 +1084,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei32_v_u32m2_m(vuint32m2_t *v0, vuint32m2_t *v1, vuint32m2_t *v2, vbool16_t mask, const uint32_t *base, vuint32m2_t bindex, size_t vl) { - return vluxseg3ei32_v_u32m2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei32_v_u32m2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei32_v_u64m1_m( @@ -1099,7 +1099,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei32_v_u64m1_m(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vbool64_t mask, const uint64_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg3ei32_v_u64m1_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei32_v_u64m1_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei32_v_u64m2_m( @@ -1114,6 +1114,6 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei32_v_u64m2_m(vuint64m2_t *v0, vuint64m2_t *v1, vuint64m2_t *v2, vbool32_t mask, const uint64_t *base, vuint32m1_t bindex, size_t vl) { - return vluxseg3ei32_v_u64m2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei32_v_u64m2_m(v0, v1, v2, mask, base, bindex, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg3ei64.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg3ei64.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg3ei64.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg3ei64.c @@ -19,7 +19,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei64_v_f16mf4(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, const _Float16 *base, vuint64m1_t bindex, size_t vl) { - return vluxseg3ei64_v_f16mf4(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei64_v_f16mf4(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei64_v_f16mf2( @@ -34,7 +34,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei64_v_f16mf2(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, const _Float16 *base, vuint64m2_t bindex, size_t vl) { - return vluxseg3ei64_v_f16mf2(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei64_v_f16mf2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei64_v_f16m1( @@ -49,7 +49,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei64_v_f16m1(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, const _Float16 *base, vuint64m4_t bindex, size_t vl) { - return vluxseg3ei64_v_f16m1(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei64_v_f16m1(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei64_v_f16m2( @@ -64,7 +64,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei64_v_f16m2(vfloat16m2_t *v0, vfloat16m2_t *v1, vfloat16m2_t *v2, const _Float16 *base, vuint64m8_t bindex, size_t vl) { - return vluxseg3ei64_v_f16m2(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei64_v_f16m2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei64_v_f32mf2( @@ -79,7 +79,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei64_v_f32mf2(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, const float *base, vuint64m1_t bindex, size_t vl) { - return vluxseg3ei64_v_f32mf2(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei64_v_f32mf2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei64_v_f32m1( @@ -94,7 +94,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei64_v_f32m1(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, const float *base, vuint64m2_t bindex, size_t vl) { - return vluxseg3ei64_v_f32m1(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei64_v_f32m1(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei64_v_f32m2( @@ -109,7 +109,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei64_v_f32m2(vfloat32m2_t *v0, vfloat32m2_t *v1, vfloat32m2_t *v2, const float *base, vuint64m4_t bindex, size_t vl) { - return vluxseg3ei64_v_f32m2(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei64_v_f32m2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei64_v_f64m1( @@ -124,7 +124,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei64_v_f64m1(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, const double *base, vuint64m1_t bindex, size_t vl) { - return vluxseg3ei64_v_f64m1(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei64_v_f64m1(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei64_v_f64m2( @@ -139,7 +139,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei64_v_f64m2(vfloat64m2_t *v0, vfloat64m2_t *v1, vfloat64m2_t *v2, const double *base, vuint64m2_t bindex, size_t vl) { - return vluxseg3ei64_v_f64m2(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei64_v_f64m2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei64_v_i8mf8( @@ -154,7 +154,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei64_v_i8mf8(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, const int8_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg3ei64_v_i8mf8(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei64_v_i8mf8(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei64_v_i8mf4( @@ -169,7 +169,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei64_v_i8mf4(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, const int8_t *base, vuint64m2_t bindex, size_t vl) { - return vluxseg3ei64_v_i8mf4(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei64_v_i8mf4(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei64_v_i8mf2( @@ -184,7 +184,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei64_v_i8mf2(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, const int8_t *base, vuint64m4_t bindex, size_t vl) { - return vluxseg3ei64_v_i8mf2(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei64_v_i8mf2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei64_v_i8m1( @@ -199,7 +199,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei64_v_i8m1(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, const int8_t *base, vuint64m8_t bindex, size_t vl) { - return vluxseg3ei64_v_i8m1(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei64_v_i8m1(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei64_v_i16mf4( @@ -214,7 +214,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei64_v_i16mf4(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, const int16_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg3ei64_v_i16mf4(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei64_v_i16mf4(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei64_v_i16mf2( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei64_v_i16mf2(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, const int16_t *base, vuint64m2_t bindex, size_t vl) { - return vluxseg3ei64_v_i16mf2(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei64_v_i16mf2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei64_v_i16m1( @@ -244,7 +244,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei64_v_i16m1(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, const int16_t *base, vuint64m4_t bindex, size_t vl) { - return vluxseg3ei64_v_i16m1(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei64_v_i16m1(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei64_v_i16m2( @@ -259,7 +259,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei64_v_i16m2(vint16m2_t *v0, vint16m2_t *v1, vint16m2_t *v2, const int16_t *base, vuint64m8_t bindex, size_t vl) { - return vluxseg3ei64_v_i16m2(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei64_v_i16m2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei64_v_i32mf2( @@ -274,7 +274,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei64_v_i32mf2(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, const int32_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg3ei64_v_i32mf2(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei64_v_i32mf2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei64_v_i32m1( @@ -289,7 +289,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei64_v_i32m1(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, const int32_t *base, vuint64m2_t bindex, size_t vl) { - return vluxseg3ei64_v_i32m1(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei64_v_i32m1(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei64_v_i32m2( @@ -304,7 +304,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei64_v_i32m2(vint32m2_t *v0, vint32m2_t *v1, vint32m2_t *v2, const int32_t *base, vuint64m4_t bindex, size_t vl) { - return vluxseg3ei64_v_i32m2(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei64_v_i32m2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei64_v_i64m1( @@ -319,7 +319,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei64_v_i64m1(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, const int64_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg3ei64_v_i64m1(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei64_v_i64m1(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei64_v_i64m2( @@ -334,7 +334,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei64_v_i64m2(vint64m2_t *v0, vint64m2_t *v1, vint64m2_t *v2, const int64_t *base, vuint64m2_t bindex, size_t vl) { - return vluxseg3ei64_v_i64m2(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei64_v_i64m2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei64_v_u8mf8( @@ -349,7 +349,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei64_v_u8mf8(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, const uint8_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg3ei64_v_u8mf8(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei64_v_u8mf8(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei64_v_u8mf4( @@ -364,7 +364,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei64_v_u8mf4(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, const uint8_t *base, vuint64m2_t bindex, size_t vl) { - return vluxseg3ei64_v_u8mf4(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei64_v_u8mf4(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei64_v_u8mf2( @@ -379,7 +379,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei64_v_u8mf2(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, const uint8_t *base, vuint64m4_t bindex, size_t vl) { - return vluxseg3ei64_v_u8mf2(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei64_v_u8mf2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei64_v_u8m1( @@ -394,7 +394,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei64_v_u8m1(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, const uint8_t *base, vuint64m8_t bindex, size_t vl) { - return vluxseg3ei64_v_u8m1(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei64_v_u8m1(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei64_v_u16mf4( @@ -409,7 +409,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei64_v_u16mf4(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, const uint16_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg3ei64_v_u16mf4(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei64_v_u16mf4(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei64_v_u16mf2( @@ -424,7 +424,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei64_v_u16mf2(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, const uint16_t *base, vuint64m2_t bindex, size_t vl) { - return vluxseg3ei64_v_u16mf2(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei64_v_u16mf2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei64_v_u16m1( @@ -439,7 +439,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei64_v_u16m1(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, const uint16_t *base, vuint64m4_t bindex, size_t vl) { - return vluxseg3ei64_v_u16m1(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei64_v_u16m1(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei64_v_u16m2( @@ -454,7 +454,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei64_v_u16m2(vuint16m2_t *v0, vuint16m2_t *v1, vuint16m2_t *v2, const uint16_t *base, vuint64m8_t bindex, size_t vl) { - return vluxseg3ei64_v_u16m2(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei64_v_u16m2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei64_v_u32mf2( @@ -469,7 +469,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei64_v_u32mf2(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, const uint32_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg3ei64_v_u32mf2(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei64_v_u32mf2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei64_v_u32m1( @@ -484,7 +484,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei64_v_u32m1(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, const uint32_t *base, vuint64m2_t bindex, size_t vl) { - return vluxseg3ei64_v_u32m1(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei64_v_u32m1(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei64_v_u32m2( @@ -499,7 +499,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei64_v_u32m2(vuint32m2_t *v0, vuint32m2_t *v1, vuint32m2_t *v2, const uint32_t *base, vuint64m4_t bindex, size_t vl) { - return vluxseg3ei64_v_u32m2(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei64_v_u32m2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei64_v_u64m1( @@ -514,7 +514,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei64_v_u64m1(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, const uint64_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg3ei64_v_u64m1(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei64_v_u64m1(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei64_v_u64m2( @@ -529,7 +529,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei64_v_u64m2(vuint64m2_t *v0, vuint64m2_t *v1, vuint64m2_t *v2, const uint64_t *base, vuint64m2_t bindex, size_t vl) { - return vluxseg3ei64_v_u64m2(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei64_v_u64m2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei64_v_f16mf4_m( @@ -544,7 +544,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei64_v_f16mf4_m(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vbool64_t mask, const _Float16 *base, vuint64m1_t bindex, size_t vl) { - return vluxseg3ei64_v_f16mf4_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei64_v_f16mf4_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei64_v_f16mf2_m( @@ -559,7 +559,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei64_v_f16mf2_m(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vbool32_t mask, const _Float16 *base, vuint64m2_t bindex, size_t vl) { - return vluxseg3ei64_v_f16mf2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei64_v_f16mf2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei64_v_f16m1_m( @@ -574,7 +574,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei64_v_f16m1_m(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vbool16_t mask, const _Float16 *base, vuint64m4_t bindex, size_t vl) { - return vluxseg3ei64_v_f16m1_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei64_v_f16m1_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei64_v_f16m2_m( @@ -589,7 +589,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei64_v_f16m2_m(vfloat16m2_t *v0, vfloat16m2_t *v1, vfloat16m2_t *v2, vbool8_t mask, const _Float16 *base, vuint64m8_t bindex, size_t vl) { - return vluxseg3ei64_v_f16m2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei64_v_f16m2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei64_v_f32mf2_m( @@ -604,7 +604,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei64_v_f32mf2_m(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vbool64_t mask, const float *base, vuint64m1_t bindex, size_t vl) { - return vluxseg3ei64_v_f32mf2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei64_v_f32mf2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei64_v_f32m1_m( @@ -619,7 +619,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei64_v_f32m1_m(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vbool32_t mask, const float *base, vuint64m2_t bindex, size_t vl) { - return vluxseg3ei64_v_f32m1_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei64_v_f32m1_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei64_v_f32m2_m( @@ -634,7 +634,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei64_v_f32m2_m(vfloat32m2_t *v0, vfloat32m2_t *v1, vfloat32m2_t *v2, vbool16_t mask, const float *base, vuint64m4_t bindex, size_t vl) { - return vluxseg3ei64_v_f32m2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei64_v_f32m2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei64_v_f64m1_m( @@ -649,7 +649,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei64_v_f64m1_m(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vbool64_t mask, const double *base, vuint64m1_t bindex, size_t vl) { - return vluxseg3ei64_v_f64m1_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei64_v_f64m1_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei64_v_f64m2_m( @@ -664,7 +664,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei64_v_f64m2_m(vfloat64m2_t *v0, vfloat64m2_t *v1, vfloat64m2_t *v2, vbool32_t mask, const double *base, vuint64m2_t bindex, size_t vl) { - return vluxseg3ei64_v_f64m2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei64_v_f64m2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei64_v_i8mf8_m( @@ -679,7 +679,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei64_v_i8mf8_m(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vbool64_t mask, const int8_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg3ei64_v_i8mf8_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei64_v_i8mf8_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei64_v_i8mf4_m( @@ -694,7 +694,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei64_v_i8mf4_m(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vbool32_t mask, const int8_t *base, vuint64m2_t bindex, size_t vl) { - return vluxseg3ei64_v_i8mf4_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei64_v_i8mf4_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei64_v_i8mf2_m( @@ -709,7 +709,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei64_v_i8mf2_m(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vbool16_t mask, const int8_t *base, vuint64m4_t bindex, size_t vl) { - return vluxseg3ei64_v_i8mf2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei64_v_i8mf2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei64_v_i8m1_m( @@ -724,7 +724,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei64_v_i8m1_m(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vbool8_t mask, const int8_t *base, vuint64m8_t bindex, size_t vl) { - return vluxseg3ei64_v_i8m1_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei64_v_i8m1_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei64_v_i16mf4_m( @@ -739,7 +739,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei64_v_i16mf4_m(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vbool64_t mask, const int16_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg3ei64_v_i16mf4_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei64_v_i16mf4_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei64_v_i16mf2_m( @@ -754,7 +754,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei64_v_i16mf2_m(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vbool32_t mask, const int16_t *base, vuint64m2_t bindex, size_t vl) { - return vluxseg3ei64_v_i16mf2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei64_v_i16mf2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei64_v_i16m1_m( @@ -769,7 +769,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei64_v_i16m1_m(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vbool16_t mask, const int16_t *base, vuint64m4_t bindex, size_t vl) { - return vluxseg3ei64_v_i16m1_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei64_v_i16m1_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei64_v_i16m2_m( @@ -784,7 +784,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei64_v_i16m2_m(vint16m2_t *v0, vint16m2_t *v1, vint16m2_t *v2, vbool8_t mask, const int16_t *base, vuint64m8_t bindex, size_t vl) { - return vluxseg3ei64_v_i16m2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei64_v_i16m2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei64_v_i32mf2_m( @@ -799,7 +799,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei64_v_i32mf2_m(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vbool64_t mask, const int32_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg3ei64_v_i32mf2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei64_v_i32mf2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei64_v_i32m1_m( @@ -814,7 +814,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei64_v_i32m1_m(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vbool32_t mask, const int32_t *base, vuint64m2_t bindex, size_t vl) { - return vluxseg3ei64_v_i32m1_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei64_v_i32m1_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei64_v_i32m2_m( @@ -829,7 +829,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei64_v_i32m2_m(vint32m2_t *v0, vint32m2_t *v1, vint32m2_t *v2, vbool16_t mask, const int32_t *base, vuint64m4_t bindex, size_t vl) { - return vluxseg3ei64_v_i32m2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei64_v_i32m2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei64_v_i64m1_m( @@ -844,7 +844,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei64_v_i64m1_m(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vbool64_t mask, const int64_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg3ei64_v_i64m1_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei64_v_i64m1_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei64_v_i64m2_m( @@ -859,7 +859,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei64_v_i64m2_m(vint64m2_t *v0, vint64m2_t *v1, vint64m2_t *v2, vbool32_t mask, const int64_t *base, vuint64m2_t bindex, size_t vl) { - return vluxseg3ei64_v_i64m2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei64_v_i64m2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei64_v_u8mf8_m( @@ -874,7 +874,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei64_v_u8mf8_m(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vbool64_t mask, const uint8_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg3ei64_v_u8mf8_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei64_v_u8mf8_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei64_v_u8mf4_m( @@ -889,7 +889,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei64_v_u8mf4_m(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vbool32_t mask, const uint8_t *base, vuint64m2_t bindex, size_t vl) { - return vluxseg3ei64_v_u8mf4_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei64_v_u8mf4_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei64_v_u8mf2_m( @@ -904,7 +904,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei64_v_u8mf2_m(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vbool16_t mask, const uint8_t *base, vuint64m4_t bindex, size_t vl) { - return vluxseg3ei64_v_u8mf2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei64_v_u8mf2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei64_v_u8m1_m( @@ -919,7 +919,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei64_v_u8m1_m(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vbool8_t mask, const uint8_t *base, vuint64m8_t bindex, size_t vl) { - return vluxseg3ei64_v_u8m1_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei64_v_u8m1_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei64_v_u16mf4_m( @@ -934,7 +934,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei64_v_u16mf4_m(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vbool64_t mask, const uint16_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg3ei64_v_u16mf4_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei64_v_u16mf4_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei64_v_u16mf2_m( @@ -949,7 +949,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei64_v_u16mf2_m(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vbool32_t mask, const uint16_t *base, vuint64m2_t bindex, size_t vl) { - return vluxseg3ei64_v_u16mf2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei64_v_u16mf2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei64_v_u16m1_m( @@ -964,7 +964,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei64_v_u16m1_m(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vbool16_t mask, const uint16_t *base, vuint64m4_t bindex, size_t vl) { - return vluxseg3ei64_v_u16m1_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei64_v_u16m1_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei64_v_u16m2_m( @@ -979,7 +979,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei64_v_u16m2_m(vuint16m2_t *v0, vuint16m2_t *v1, vuint16m2_t *v2, vbool8_t mask, const uint16_t *base, vuint64m8_t bindex, size_t vl) { - return vluxseg3ei64_v_u16m2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei64_v_u16m2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei64_v_u32mf2_m( @@ -994,7 +994,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei64_v_u32mf2_m(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vbool64_t mask, const uint32_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg3ei64_v_u32mf2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei64_v_u32mf2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei64_v_u32m1_m( @@ -1009,7 +1009,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei64_v_u32m1_m(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vbool32_t mask, const uint32_t *base, vuint64m2_t bindex, size_t vl) { - return vluxseg3ei64_v_u32m1_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei64_v_u32m1_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei64_v_u32m2_m( @@ -1024,7 +1024,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei64_v_u32m2_m(vuint32m2_t *v0, vuint32m2_t *v1, vuint32m2_t *v2, vbool16_t mask, const uint32_t *base, vuint64m4_t bindex, size_t vl) { - return vluxseg3ei64_v_u32m2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei64_v_u32m2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei64_v_u64m1_m( @@ -1039,7 +1039,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei64_v_u64m1_m(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vbool64_t mask, const uint64_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg3ei64_v_u64m1_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei64_v_u64m1_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei64_v_u64m2_m( @@ -1054,6 +1054,6 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei64_v_u64m2_m(vuint64m2_t *v0, vuint64m2_t *v1, vuint64m2_t *v2, vbool32_t mask, const uint64_t *base, vuint64m2_t bindex, size_t vl) { - return vluxseg3ei64_v_u64m2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei64_v_u64m2_m(v0, v1, v2, mask, base, bindex, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg3ei8.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg3ei8.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg3ei8.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg3ei8.c @@ -19,7 +19,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei8_v_f16mf4(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, const _Float16 *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg3ei8_v_f16mf4(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei8_v_f16mf4(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei8_v_f16mf2( @@ -34,7 +34,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei8_v_f16mf2(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, const _Float16 *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg3ei8_v_f16mf2(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei8_v_f16mf2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei8_v_f16m1( @@ -49,7 +49,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei8_v_f16m1(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, const _Float16 *base, vuint8mf2_t bindex, size_t vl) { - return vluxseg3ei8_v_f16m1(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei8_v_f16m1(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei8_v_f16m2( @@ -64,7 +64,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei8_v_f16m2(vfloat16m2_t *v0, vfloat16m2_t *v1, vfloat16m2_t *v2, const _Float16 *base, vuint8m1_t bindex, size_t vl) { - return vluxseg3ei8_v_f16m2(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei8_v_f16m2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei8_v_f32mf2( @@ -79,7 +79,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei8_v_f32mf2(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, const float *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg3ei8_v_f32mf2(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei8_v_f32mf2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei8_v_f32m1( @@ -94,7 +94,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei8_v_f32m1(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, const float *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg3ei8_v_f32m1(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei8_v_f32m1(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei8_v_f32m2( @@ -109,7 +109,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei8_v_f32m2(vfloat32m2_t *v0, vfloat32m2_t *v1, vfloat32m2_t *v2, const float *base, vuint8mf2_t bindex, size_t vl) { - return vluxseg3ei8_v_f32m2(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei8_v_f32m2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei8_v_f64m1( @@ -124,7 +124,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei8_v_f64m1(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, const double *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg3ei8_v_f64m1(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei8_v_f64m1(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei8_v_f64m2( @@ -139,7 +139,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei8_v_f64m2(vfloat64m2_t *v0, vfloat64m2_t *v1, vfloat64m2_t *v2, const double *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg3ei8_v_f64m2(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei8_v_f64m2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei8_v_i8mf8( @@ -154,7 +154,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei8_v_i8mf8(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, const int8_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg3ei8_v_i8mf8(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei8_v_i8mf8(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei8_v_i8mf4( @@ -169,7 +169,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei8_v_i8mf4(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, const int8_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg3ei8_v_i8mf4(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei8_v_i8mf4(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei8_v_i8mf2( @@ -184,7 +184,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei8_v_i8mf2(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, const int8_t *base, vuint8mf2_t bindex, size_t vl) { - return vluxseg3ei8_v_i8mf2(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei8_v_i8mf2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei8_v_i8m1( @@ -199,7 +199,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei8_v_i8m1(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, const int8_t *base, vuint8m1_t bindex, size_t vl) { - return vluxseg3ei8_v_i8m1(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei8_v_i8m1(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei8_v_i8m2( @@ -214,7 +214,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei8_v_i8m2(vint8m2_t *v0, vint8m2_t *v1, vint8m2_t *v2, const int8_t *base, vuint8m2_t bindex, size_t vl) { - return vluxseg3ei8_v_i8m2(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei8_v_i8m2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei8_v_i16mf4( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei8_v_i16mf4(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, const int16_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg3ei8_v_i16mf4(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei8_v_i16mf4(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei8_v_i16mf2( @@ -244,7 +244,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei8_v_i16mf2(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, const int16_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg3ei8_v_i16mf2(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei8_v_i16mf2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei8_v_i16m1( @@ -259,7 +259,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei8_v_i16m1(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, const int16_t *base, vuint8mf2_t bindex, size_t vl) { - return vluxseg3ei8_v_i16m1(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei8_v_i16m1(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei8_v_i16m2( @@ -274,7 +274,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei8_v_i16m2(vint16m2_t *v0, vint16m2_t *v1, vint16m2_t *v2, const int16_t *base, vuint8m1_t bindex, size_t vl) { - return vluxseg3ei8_v_i16m2(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei8_v_i16m2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei8_v_i32mf2( @@ -289,7 +289,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei8_v_i32mf2(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, const int32_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg3ei8_v_i32mf2(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei8_v_i32mf2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei8_v_i32m1( @@ -304,7 +304,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei8_v_i32m1(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, const int32_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg3ei8_v_i32m1(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei8_v_i32m1(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei8_v_i32m2( @@ -319,7 +319,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei8_v_i32m2(vint32m2_t *v0, vint32m2_t *v1, vint32m2_t *v2, const int32_t *base, vuint8mf2_t bindex, size_t vl) { - return vluxseg3ei8_v_i32m2(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei8_v_i32m2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei8_v_i64m1( @@ -334,7 +334,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei8_v_i64m1(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, const int64_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg3ei8_v_i64m1(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei8_v_i64m1(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei8_v_i64m2( @@ -349,7 +349,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei8_v_i64m2(vint64m2_t *v0, vint64m2_t *v1, vint64m2_t *v2, const int64_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg3ei8_v_i64m2(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei8_v_i64m2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei8_v_u8mf8( @@ -364,7 +364,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei8_v_u8mf8(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, const uint8_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg3ei8_v_u8mf8(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei8_v_u8mf8(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei8_v_u8mf4( @@ -379,7 +379,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei8_v_u8mf4(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, const uint8_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg3ei8_v_u8mf4(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei8_v_u8mf4(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei8_v_u8mf2( @@ -394,7 +394,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei8_v_u8mf2(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, const uint8_t *base, vuint8mf2_t bindex, size_t vl) { - return vluxseg3ei8_v_u8mf2(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei8_v_u8mf2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei8_v_u8m1( @@ -409,7 +409,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei8_v_u8m1(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, const uint8_t *base, vuint8m1_t bindex, size_t vl) { - return vluxseg3ei8_v_u8m1(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei8_v_u8m1(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei8_v_u8m2( @@ -424,7 +424,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei8_v_u8m2(vuint8m2_t *v0, vuint8m2_t *v1, vuint8m2_t *v2, const uint8_t *base, vuint8m2_t bindex, size_t vl) { - return vluxseg3ei8_v_u8m2(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei8_v_u8m2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei8_v_u16mf4( @@ -439,7 +439,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei8_v_u16mf4(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, const uint16_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg3ei8_v_u16mf4(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei8_v_u16mf4(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei8_v_u16mf2( @@ -454,7 +454,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei8_v_u16mf2(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, const uint16_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg3ei8_v_u16mf2(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei8_v_u16mf2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei8_v_u16m1( @@ -469,7 +469,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei8_v_u16m1(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, const uint16_t *base, vuint8mf2_t bindex, size_t vl) { - return vluxseg3ei8_v_u16m1(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei8_v_u16m1(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei8_v_u16m2( @@ -484,7 +484,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei8_v_u16m2(vuint16m2_t *v0, vuint16m2_t *v1, vuint16m2_t *v2, const uint16_t *base, vuint8m1_t bindex, size_t vl) { - return vluxseg3ei8_v_u16m2(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei8_v_u16m2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei8_v_u32mf2( @@ -499,7 +499,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei8_v_u32mf2(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, const uint32_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg3ei8_v_u32mf2(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei8_v_u32mf2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei8_v_u32m1( @@ -514,7 +514,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei8_v_u32m1(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, const uint32_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg3ei8_v_u32m1(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei8_v_u32m1(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei8_v_u32m2( @@ -529,7 +529,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei8_v_u32m2(vuint32m2_t *v0, vuint32m2_t *v1, vuint32m2_t *v2, const uint32_t *base, vuint8mf2_t bindex, size_t vl) { - return vluxseg3ei8_v_u32m2(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei8_v_u32m2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei8_v_u64m1( @@ -544,7 +544,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei8_v_u64m1(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, const uint64_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg3ei8_v_u64m1(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei8_v_u64m1(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei8_v_u64m2( @@ -559,7 +559,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei8_v_u64m2(vuint64m2_t *v0, vuint64m2_t *v1, vuint64m2_t *v2, const uint64_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg3ei8_v_u64m2(v0, v1, v2, base, bindex, vl); + return __riscv_vluxseg3ei8_v_u64m2(v0, v1, v2, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei8_v_f16mf4_m( @@ -574,7 +574,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei8_v_f16mf4_m(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vbool64_t mask, const _Float16 *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg3ei8_v_f16mf4_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei8_v_f16mf4_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei8_v_f16mf2_m( @@ -589,7 +589,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei8_v_f16mf2_m(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vbool32_t mask, const _Float16 *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg3ei8_v_f16mf2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei8_v_f16mf2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei8_v_f16m1_m( @@ -604,7 +604,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei8_v_f16m1_m(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vbool16_t mask, const _Float16 *base, vuint8mf2_t bindex, size_t vl) { - return vluxseg3ei8_v_f16m1_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei8_v_f16m1_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei8_v_f16m2_m( @@ -619,7 +619,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei8_v_f16m2_m(vfloat16m2_t *v0, vfloat16m2_t *v1, vfloat16m2_t *v2, vbool8_t mask, const _Float16 *base, vuint8m1_t bindex, size_t vl) { - return vluxseg3ei8_v_f16m2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei8_v_f16m2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei8_v_f32mf2_m( @@ -634,7 +634,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei8_v_f32mf2_m(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vbool64_t mask, const float *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg3ei8_v_f32mf2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei8_v_f32mf2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei8_v_f32m1_m( @@ -649,7 +649,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei8_v_f32m1_m(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vbool32_t mask, const float *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg3ei8_v_f32m1_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei8_v_f32m1_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei8_v_f32m2_m( @@ -664,7 +664,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei8_v_f32m2_m(vfloat32m2_t *v0, vfloat32m2_t *v1, vfloat32m2_t *v2, vbool16_t mask, const float *base, vuint8mf2_t bindex, size_t vl) { - return vluxseg3ei8_v_f32m2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei8_v_f32m2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei8_v_f64m1_m( @@ -679,7 +679,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei8_v_f64m1_m(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vbool64_t mask, const double *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg3ei8_v_f64m1_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei8_v_f64m1_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei8_v_f64m2_m( @@ -694,7 +694,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei8_v_f64m2_m(vfloat64m2_t *v0, vfloat64m2_t *v1, vfloat64m2_t *v2, vbool32_t mask, const double *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg3ei8_v_f64m2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei8_v_f64m2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei8_v_i8mf8_m( @@ -709,7 +709,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei8_v_i8mf8_m(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vbool64_t mask, const int8_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg3ei8_v_i8mf8_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei8_v_i8mf8_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei8_v_i8mf4_m( @@ -724,7 +724,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei8_v_i8mf4_m(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vbool32_t mask, const int8_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg3ei8_v_i8mf4_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei8_v_i8mf4_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei8_v_i8mf2_m( @@ -739,7 +739,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei8_v_i8mf2_m(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vbool16_t mask, const int8_t *base, vuint8mf2_t bindex, size_t vl) { - return vluxseg3ei8_v_i8mf2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei8_v_i8mf2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei8_v_i8m1_m( @@ -754,7 +754,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei8_v_i8m1_m(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vbool8_t mask, const int8_t *base, vuint8m1_t bindex, size_t vl) { - return vluxseg3ei8_v_i8m1_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei8_v_i8m1_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei8_v_i8m2_m( @@ -769,7 +769,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei8_v_i8m2_m(vint8m2_t *v0, vint8m2_t *v1, vint8m2_t *v2, vbool4_t mask, const int8_t *base, vuint8m2_t bindex, size_t vl) { - return vluxseg3ei8_v_i8m2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei8_v_i8m2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei8_v_i16mf4_m( @@ -784,7 +784,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei8_v_i16mf4_m(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vbool64_t mask, const int16_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg3ei8_v_i16mf4_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei8_v_i16mf4_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei8_v_i16mf2_m( @@ -799,7 +799,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei8_v_i16mf2_m(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vbool32_t mask, const int16_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg3ei8_v_i16mf2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei8_v_i16mf2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei8_v_i16m1_m( @@ -814,7 +814,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei8_v_i16m1_m(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vbool16_t mask, const int16_t *base, vuint8mf2_t bindex, size_t vl) { - return vluxseg3ei8_v_i16m1_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei8_v_i16m1_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei8_v_i16m2_m( @@ -829,7 +829,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei8_v_i16m2_m(vint16m2_t *v0, vint16m2_t *v1, vint16m2_t *v2, vbool8_t mask, const int16_t *base, vuint8m1_t bindex, size_t vl) { - return vluxseg3ei8_v_i16m2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei8_v_i16m2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei8_v_i32mf2_m( @@ -844,7 +844,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei8_v_i32mf2_m(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vbool64_t mask, const int32_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg3ei8_v_i32mf2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei8_v_i32mf2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei8_v_i32m1_m( @@ -859,7 +859,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei8_v_i32m1_m(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vbool32_t mask, const int32_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg3ei8_v_i32m1_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei8_v_i32m1_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei8_v_i32m2_m( @@ -874,7 +874,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei8_v_i32m2_m(vint32m2_t *v0, vint32m2_t *v1, vint32m2_t *v2, vbool16_t mask, const int32_t *base, vuint8mf2_t bindex, size_t vl) { - return vluxseg3ei8_v_i32m2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei8_v_i32m2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei8_v_i64m1_m( @@ -889,7 +889,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei8_v_i64m1_m(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vbool64_t mask, const int64_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg3ei8_v_i64m1_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei8_v_i64m1_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei8_v_i64m2_m( @@ -904,7 +904,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei8_v_i64m2_m(vint64m2_t *v0, vint64m2_t *v1, vint64m2_t *v2, vbool32_t mask, const int64_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg3ei8_v_i64m2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei8_v_i64m2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei8_v_u8mf8_m( @@ -919,7 +919,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei8_v_u8mf8_m(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vbool64_t mask, const uint8_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg3ei8_v_u8mf8_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei8_v_u8mf8_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei8_v_u8mf4_m( @@ -934,7 +934,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei8_v_u8mf4_m(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vbool32_t mask, const uint8_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg3ei8_v_u8mf4_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei8_v_u8mf4_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei8_v_u8mf2_m( @@ -949,7 +949,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei8_v_u8mf2_m(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vbool16_t mask, const uint8_t *base, vuint8mf2_t bindex, size_t vl) { - return vluxseg3ei8_v_u8mf2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei8_v_u8mf2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei8_v_u8m1_m( @@ -964,7 +964,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei8_v_u8m1_m(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vbool8_t mask, const uint8_t *base, vuint8m1_t bindex, size_t vl) { - return vluxseg3ei8_v_u8m1_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei8_v_u8m1_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei8_v_u8m2_m( @@ -979,7 +979,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei8_v_u8m2_m(vuint8m2_t *v0, vuint8m2_t *v1, vuint8m2_t *v2, vbool4_t mask, const uint8_t *base, vuint8m2_t bindex, size_t vl) { - return vluxseg3ei8_v_u8m2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei8_v_u8m2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei8_v_u16mf4_m( @@ -994,7 +994,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei8_v_u16mf4_m(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vbool64_t mask, const uint16_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg3ei8_v_u16mf4_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei8_v_u16mf4_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei8_v_u16mf2_m( @@ -1009,7 +1009,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei8_v_u16mf2_m(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vbool32_t mask, const uint16_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg3ei8_v_u16mf2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei8_v_u16mf2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei8_v_u16m1_m( @@ -1024,7 +1024,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei8_v_u16m1_m(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vbool16_t mask, const uint16_t *base, vuint8mf2_t bindex, size_t vl) { - return vluxseg3ei8_v_u16m1_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei8_v_u16m1_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei8_v_u16m2_m( @@ -1039,7 +1039,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei8_v_u16m2_m(vuint16m2_t *v0, vuint16m2_t *v1, vuint16m2_t *v2, vbool8_t mask, const uint16_t *base, vuint8m1_t bindex, size_t vl) { - return vluxseg3ei8_v_u16m2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei8_v_u16m2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei8_v_u32mf2_m( @@ -1054,7 +1054,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei8_v_u32mf2_m(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vbool64_t mask, const uint32_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg3ei8_v_u32mf2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei8_v_u32mf2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei8_v_u32m1_m( @@ -1069,7 +1069,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei8_v_u32m1_m(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vbool32_t mask, const uint32_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg3ei8_v_u32m1_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei8_v_u32m1_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei8_v_u32m2_m( @@ -1084,7 +1084,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei8_v_u32m2_m(vuint32m2_t *v0, vuint32m2_t *v1, vuint32m2_t *v2, vbool16_t mask, const uint32_t *base, vuint8mf2_t bindex, size_t vl) { - return vluxseg3ei8_v_u32m2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei8_v_u32m2_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei8_v_u64m1_m( @@ -1099,7 +1099,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei8_v_u64m1_m(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vbool64_t mask, const uint64_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg3ei8_v_u64m1_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei8_v_u64m1_m(v0, v1, v2, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg3ei8_v_u64m2_m( @@ -1114,6 +1114,6 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg3ei8_v_u64m2_m(vuint64m2_t *v0, vuint64m2_t *v1, vuint64m2_t *v2, vbool32_t mask, const uint64_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg3ei8_v_u64m2_m(v0, v1, v2, mask, base, bindex, vl); + return __riscv_vluxseg3ei8_v_u64m2_m(v0, v1, v2, mask, base, bindex, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg4ei16.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg4ei16.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg4ei16.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg4ei16.c @@ -21,7 +21,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei16_v_f16mf4(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vfloat16mf4_t *v3, const _Float16 *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg4ei16_v_f16mf4(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei16_v_f16mf4(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei16_v_f16mf2( @@ -38,7 +38,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei16_v_f16mf2(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vfloat16mf2_t *v3, const _Float16 *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg4ei16_v_f16mf2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei16_v_f16mf2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei16_v_f16m1( @@ -55,7 +55,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei16_v_f16m1(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vfloat16m1_t *v3, const _Float16 *base, vuint16m1_t bindex, size_t vl) { - return vluxseg4ei16_v_f16m1(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei16_v_f16m1(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei16_v_f16m2( @@ -72,7 +72,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei16_v_f16m2(vfloat16m2_t *v0, vfloat16m2_t *v1, vfloat16m2_t *v2, vfloat16m2_t *v3, const _Float16 *base, vuint16m2_t bindex, size_t vl) { - return vluxseg4ei16_v_f16m2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei16_v_f16m2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei16_v_f32mf2( @@ -89,7 +89,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei16_v_f32mf2(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vfloat32mf2_t *v3, const float *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg4ei16_v_f32mf2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei16_v_f32mf2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei16_v_f32m1( @@ -106,7 +106,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei16_v_f32m1(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vfloat32m1_t *v3, const float *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg4ei16_v_f32m1(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei16_v_f32m1(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei16_v_f32m2( @@ -123,7 +123,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei16_v_f32m2(vfloat32m2_t *v0, vfloat32m2_t *v1, vfloat32m2_t *v2, vfloat32m2_t *v3, const float *base, vuint16m1_t bindex, size_t vl) { - return vluxseg4ei16_v_f32m2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei16_v_f32m2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei16_v_f64m1( @@ -140,7 +140,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei16_v_f64m1(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vfloat64m1_t *v3, const double *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg4ei16_v_f64m1(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei16_v_f64m1(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei16_v_f64m2( @@ -157,7 +157,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei16_v_f64m2(vfloat64m2_t *v0, vfloat64m2_t *v1, vfloat64m2_t *v2, vfloat64m2_t *v3, const double *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg4ei16_v_f64m2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei16_v_f64m2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei16_v_i8mf8( @@ -174,7 +174,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei16_v_i8mf8(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vint8mf8_t *v3, const int8_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg4ei16_v_i8mf8(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei16_v_i8mf8(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei16_v_i8mf4( @@ -191,7 +191,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei16_v_i8mf4(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vint8mf4_t *v3, const int8_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg4ei16_v_i8mf4(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei16_v_i8mf4(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei16_v_i8mf2( @@ -208,7 +208,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei16_v_i8mf2(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vint8mf2_t *v3, const int8_t *base, vuint16m1_t bindex, size_t vl) { - return vluxseg4ei16_v_i8mf2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei16_v_i8mf2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei16_v_i8m1( @@ -225,7 +225,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei16_v_i8m1(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vint8m1_t *v3, const int8_t *base, vuint16m2_t bindex, size_t vl) { - return vluxseg4ei16_v_i8m1(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei16_v_i8m1(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei16_v_i8m2( @@ -242,7 +242,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei16_v_i8m2(vint8m2_t *v0, vint8m2_t *v1, vint8m2_t *v2, vint8m2_t *v3, const int8_t *base, vuint16m4_t bindex, size_t vl) { - return vluxseg4ei16_v_i8m2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei16_v_i8m2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei16_v_i16mf4( @@ -259,7 +259,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei16_v_i16mf4(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vint16mf4_t *v3, const int16_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg4ei16_v_i16mf4(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei16_v_i16mf4(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei16_v_i16mf2( @@ -276,7 +276,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei16_v_i16mf2(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vint16mf2_t *v3, const int16_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg4ei16_v_i16mf2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei16_v_i16mf2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei16_v_i16m1( @@ -293,7 +293,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei16_v_i16m1(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vint16m1_t *v3, const int16_t *base, vuint16m1_t bindex, size_t vl) { - return vluxseg4ei16_v_i16m1(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei16_v_i16m1(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei16_v_i16m2( @@ -310,7 +310,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei16_v_i16m2(vint16m2_t *v0, vint16m2_t *v1, vint16m2_t *v2, vint16m2_t *v3, const int16_t *base, vuint16m2_t bindex, size_t vl) { - return vluxseg4ei16_v_i16m2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei16_v_i16m2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei16_v_i32mf2( @@ -327,7 +327,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei16_v_i32mf2(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vint32mf2_t *v3, const int32_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg4ei16_v_i32mf2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei16_v_i32mf2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei16_v_i32m1( @@ -344,7 +344,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei16_v_i32m1(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vint32m1_t *v3, const int32_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg4ei16_v_i32m1(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei16_v_i32m1(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei16_v_i32m2( @@ -361,7 +361,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei16_v_i32m2(vint32m2_t *v0, vint32m2_t *v1, vint32m2_t *v2, vint32m2_t *v3, const int32_t *base, vuint16m1_t bindex, size_t vl) { - return vluxseg4ei16_v_i32m2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei16_v_i32m2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei16_v_i64m1( @@ -378,7 +378,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei16_v_i64m1(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vint64m1_t *v3, const int64_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg4ei16_v_i64m1(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei16_v_i64m1(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei16_v_i64m2( @@ -395,7 +395,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei16_v_i64m2(vint64m2_t *v0, vint64m2_t *v1, vint64m2_t *v2, vint64m2_t *v3, const int64_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg4ei16_v_i64m2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei16_v_i64m2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei16_v_u8mf8( @@ -412,7 +412,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei16_v_u8mf8(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vuint8mf8_t *v3, const uint8_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg4ei16_v_u8mf8(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei16_v_u8mf8(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei16_v_u8mf4( @@ -429,7 +429,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei16_v_u8mf4(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vuint8mf4_t *v3, const uint8_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg4ei16_v_u8mf4(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei16_v_u8mf4(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei16_v_u8mf2( @@ -446,7 +446,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei16_v_u8mf2(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vuint8mf2_t *v3, const uint8_t *base, vuint16m1_t bindex, size_t vl) { - return vluxseg4ei16_v_u8mf2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei16_v_u8mf2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei16_v_u8m1( @@ -463,7 +463,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei16_v_u8m1(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vuint8m1_t *v3, const uint8_t *base, vuint16m2_t bindex, size_t vl) { - return vluxseg4ei16_v_u8m1(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei16_v_u8m1(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei16_v_u8m2( @@ -480,7 +480,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei16_v_u8m2(vuint8m2_t *v0, vuint8m2_t *v1, vuint8m2_t *v2, vuint8m2_t *v3, const uint8_t *base, vuint16m4_t bindex, size_t vl) { - return vluxseg4ei16_v_u8m2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei16_v_u8m2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei16_v_u16mf4( @@ -497,7 +497,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei16_v_u16mf4(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vuint16mf4_t *v3, const uint16_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg4ei16_v_u16mf4(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei16_v_u16mf4(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei16_v_u16mf2( @@ -514,7 +514,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei16_v_u16mf2(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vuint16mf2_t *v3, const uint16_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg4ei16_v_u16mf2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei16_v_u16mf2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei16_v_u16m1( @@ -531,7 +531,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei16_v_u16m1(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vuint16m1_t *v3, const uint16_t *base, vuint16m1_t bindex, size_t vl) { - return vluxseg4ei16_v_u16m1(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei16_v_u16m1(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei16_v_u16m2( @@ -548,7 +548,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei16_v_u16m2(vuint16m2_t *v0, vuint16m2_t *v1, vuint16m2_t *v2, vuint16m2_t *v3, const uint16_t *base, vuint16m2_t bindex, size_t vl) { - return vluxseg4ei16_v_u16m2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei16_v_u16m2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei16_v_u32mf2( @@ -565,7 +565,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei16_v_u32mf2(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vuint32mf2_t *v3, const uint32_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg4ei16_v_u32mf2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei16_v_u32mf2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei16_v_u32m1( @@ -582,7 +582,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei16_v_u32m1(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vuint32m1_t *v3, const uint32_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg4ei16_v_u32m1(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei16_v_u32m1(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei16_v_u32m2( @@ -599,7 +599,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei16_v_u32m2(vuint32m2_t *v0, vuint32m2_t *v1, vuint32m2_t *v2, vuint32m2_t *v3, const uint32_t *base, vuint16m1_t bindex, size_t vl) { - return vluxseg4ei16_v_u32m2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei16_v_u32m2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei16_v_u64m1( @@ -616,7 +616,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei16_v_u64m1(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vuint64m1_t *v3, const uint64_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg4ei16_v_u64m1(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei16_v_u64m1(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei16_v_u64m2( @@ -633,7 +633,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei16_v_u64m2(vuint64m2_t *v0, vuint64m2_t *v1, vuint64m2_t *v2, vuint64m2_t *v3, const uint64_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg4ei16_v_u64m2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei16_v_u64m2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei16_v_f16mf4_m( @@ -650,7 +650,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei16_v_f16mf4_m(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vfloat16mf4_t *v3, vbool64_t mask, const _Float16 *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg4ei16_v_f16mf4_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei16_v_f16mf4_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei16_v_f16mf2_m( @@ -667,7 +667,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei16_v_f16mf2_m(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vfloat16mf2_t *v3, vbool32_t mask, const _Float16 *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg4ei16_v_f16mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei16_v_f16mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei16_v_f16m1_m( @@ -684,7 +684,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei16_v_f16m1_m(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vfloat16m1_t *v3, vbool16_t mask, const _Float16 *base, vuint16m1_t bindex, size_t vl) { - return vluxseg4ei16_v_f16m1_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei16_v_f16m1_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei16_v_f16m2_m( @@ -701,7 +701,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei16_v_f16m2_m(vfloat16m2_t *v0, vfloat16m2_t *v1, vfloat16m2_t *v2, vfloat16m2_t *v3, vbool8_t mask, const _Float16 *base, vuint16m2_t bindex, size_t vl) { - return vluxseg4ei16_v_f16m2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei16_v_f16m2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei16_v_f32mf2_m( @@ -718,7 +718,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei16_v_f32mf2_m(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vfloat32mf2_t *v3, vbool64_t mask, const float *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg4ei16_v_f32mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei16_v_f32mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei16_v_f32m1_m( @@ -735,7 +735,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei16_v_f32m1_m(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vfloat32m1_t *v3, vbool32_t mask, const float *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg4ei16_v_f32m1_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei16_v_f32m1_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei16_v_f32m2_m( @@ -752,7 +752,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei16_v_f32m2_m(vfloat32m2_t *v0, vfloat32m2_t *v1, vfloat32m2_t *v2, vfloat32m2_t *v3, vbool16_t mask, const float *base, vuint16m1_t bindex, size_t vl) { - return vluxseg4ei16_v_f32m2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei16_v_f32m2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei16_v_f64m1_m( @@ -769,7 +769,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei16_v_f64m1_m(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vfloat64m1_t *v3, vbool64_t mask, const double *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg4ei16_v_f64m1_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei16_v_f64m1_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei16_v_f64m2_m( @@ -786,7 +786,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei16_v_f64m2_m(vfloat64m2_t *v0, vfloat64m2_t *v1, vfloat64m2_t *v2, vfloat64m2_t *v3, vbool32_t mask, const double *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg4ei16_v_f64m2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei16_v_f64m2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei16_v_i8mf8_m( @@ -803,7 +803,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei16_v_i8mf8_m(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vint8mf8_t *v3, vbool64_t mask, const int8_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg4ei16_v_i8mf8_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei16_v_i8mf8_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei16_v_i8mf4_m( @@ -820,7 +820,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei16_v_i8mf4_m(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vint8mf4_t *v3, vbool32_t mask, const int8_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg4ei16_v_i8mf4_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei16_v_i8mf4_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei16_v_i8mf2_m( @@ -837,7 +837,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei16_v_i8mf2_m(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vint8mf2_t *v3, vbool16_t mask, const int8_t *base, vuint16m1_t bindex, size_t vl) { - return vluxseg4ei16_v_i8mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei16_v_i8mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei16_v_i8m1_m( @@ -854,7 +854,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei16_v_i8m1_m(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vint8m1_t *v3, vbool8_t mask, const int8_t *base, vuint16m2_t bindex, size_t vl) { - return vluxseg4ei16_v_i8m1_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei16_v_i8m1_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei16_v_i8m2_m( @@ -871,7 +871,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei16_v_i8m2_m(vint8m2_t *v0, vint8m2_t *v1, vint8m2_t *v2, vint8m2_t *v3, vbool4_t mask, const int8_t *base, vuint16m4_t bindex, size_t vl) { - return vluxseg4ei16_v_i8m2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei16_v_i8m2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei16_v_i16mf4_m( @@ -888,7 +888,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei16_v_i16mf4_m(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vint16mf4_t *v3, vbool64_t mask, const int16_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg4ei16_v_i16mf4_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei16_v_i16mf4_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei16_v_i16mf2_m( @@ -905,7 +905,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei16_v_i16mf2_m(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vint16mf2_t *v3, vbool32_t mask, const int16_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg4ei16_v_i16mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei16_v_i16mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei16_v_i16m1_m( @@ -922,7 +922,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei16_v_i16m1_m(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vint16m1_t *v3, vbool16_t mask, const int16_t *base, vuint16m1_t bindex, size_t vl) { - return vluxseg4ei16_v_i16m1_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei16_v_i16m1_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei16_v_i16m2_m( @@ -939,7 +939,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei16_v_i16m2_m(vint16m2_t *v0, vint16m2_t *v1, vint16m2_t *v2, vint16m2_t *v3, vbool8_t mask, const int16_t *base, vuint16m2_t bindex, size_t vl) { - return vluxseg4ei16_v_i16m2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei16_v_i16m2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei16_v_i32mf2_m( @@ -956,7 +956,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei16_v_i32mf2_m(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vint32mf2_t *v3, vbool64_t mask, const int32_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg4ei16_v_i32mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei16_v_i32mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei16_v_i32m1_m( @@ -973,7 +973,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei16_v_i32m1_m(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vint32m1_t *v3, vbool32_t mask, const int32_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg4ei16_v_i32m1_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei16_v_i32m1_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei16_v_i32m2_m( @@ -990,7 +990,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei16_v_i32m2_m(vint32m2_t *v0, vint32m2_t *v1, vint32m2_t *v2, vint32m2_t *v3, vbool16_t mask, const int32_t *base, vuint16m1_t bindex, size_t vl) { - return vluxseg4ei16_v_i32m2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei16_v_i32m2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei16_v_i64m1_m( @@ -1007,7 +1007,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei16_v_i64m1_m(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vint64m1_t *v3, vbool64_t mask, const int64_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg4ei16_v_i64m1_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei16_v_i64m1_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei16_v_i64m2_m( @@ -1024,7 +1024,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei16_v_i64m2_m(vint64m2_t *v0, vint64m2_t *v1, vint64m2_t *v2, vint64m2_t *v3, vbool32_t mask, const int64_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg4ei16_v_i64m2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei16_v_i64m2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei16_v_u8mf8_m( @@ -1041,7 +1041,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei16_v_u8mf8_m(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vuint8mf8_t *v3, vbool64_t mask, const uint8_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg4ei16_v_u8mf8_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei16_v_u8mf8_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei16_v_u8mf4_m( @@ -1058,7 +1058,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei16_v_u8mf4_m(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vuint8mf4_t *v3, vbool32_t mask, const uint8_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg4ei16_v_u8mf4_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei16_v_u8mf4_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei16_v_u8mf2_m( @@ -1075,7 +1075,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei16_v_u8mf2_m(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vuint8mf2_t *v3, vbool16_t mask, const uint8_t *base, vuint16m1_t bindex, size_t vl) { - return vluxseg4ei16_v_u8mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei16_v_u8mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei16_v_u8m1_m( @@ -1092,7 +1092,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei16_v_u8m1_m(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vuint8m1_t *v3, vbool8_t mask, const uint8_t *base, vuint16m2_t bindex, size_t vl) { - return vluxseg4ei16_v_u8m1_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei16_v_u8m1_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei16_v_u8m2_m( @@ -1109,7 +1109,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei16_v_u8m2_m(vuint8m2_t *v0, vuint8m2_t *v1, vuint8m2_t *v2, vuint8m2_t *v3, vbool4_t mask, const uint8_t *base, vuint16m4_t bindex, size_t vl) { - return vluxseg4ei16_v_u8m2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei16_v_u8m2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei16_v_u16mf4_m( @@ -1126,7 +1126,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei16_v_u16mf4_m(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vuint16mf4_t *v3, vbool64_t mask, const uint16_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg4ei16_v_u16mf4_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei16_v_u16mf4_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei16_v_u16mf2_m( @@ -1143,7 +1143,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei16_v_u16mf2_m(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vuint16mf2_t *v3, vbool32_t mask, const uint16_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg4ei16_v_u16mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei16_v_u16mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei16_v_u16m1_m( @@ -1160,7 +1160,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei16_v_u16m1_m(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vuint16m1_t *v3, vbool16_t mask, const uint16_t *base, vuint16m1_t bindex, size_t vl) { - return vluxseg4ei16_v_u16m1_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei16_v_u16m1_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei16_v_u16m2_m( @@ -1177,7 +1177,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei16_v_u16m2_m(vuint16m2_t *v0, vuint16m2_t *v1, vuint16m2_t *v2, vuint16m2_t *v3, vbool8_t mask, const uint16_t *base, vuint16m2_t bindex, size_t vl) { - return vluxseg4ei16_v_u16m2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei16_v_u16m2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei16_v_u32mf2_m( @@ -1194,7 +1194,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei16_v_u32mf2_m(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vuint32mf2_t *v3, vbool64_t mask, const uint32_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg4ei16_v_u32mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei16_v_u32mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei16_v_u32m1_m( @@ -1211,7 +1211,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei16_v_u32m1_m(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vuint32m1_t *v3, vbool32_t mask, const uint32_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg4ei16_v_u32m1_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei16_v_u32m1_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei16_v_u32m2_m( @@ -1228,7 +1228,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei16_v_u32m2_m(vuint32m2_t *v0, vuint32m2_t *v1, vuint32m2_t *v2, vuint32m2_t *v3, vbool16_t mask, const uint32_t *base, vuint16m1_t bindex, size_t vl) { - return vluxseg4ei16_v_u32m2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei16_v_u32m2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei16_v_u64m1_m( @@ -1245,7 +1245,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei16_v_u64m1_m(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vuint64m1_t *v3, vbool64_t mask, const uint64_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg4ei16_v_u64m1_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei16_v_u64m1_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei16_v_u64m2_m( @@ -1262,6 +1262,6 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei16_v_u64m2_m(vuint64m2_t *v0, vuint64m2_t *v1, vuint64m2_t *v2, vuint64m2_t *v3, vbool32_t mask, const uint64_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg4ei16_v_u64m2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei16_v_u64m2_m(v0, v1, v2, v3, mask, base, bindex, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg4ei32.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg4ei32.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg4ei32.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg4ei32.c @@ -21,7 +21,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei32_v_f16mf4(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vfloat16mf4_t *v3, const _Float16 *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg4ei32_v_f16mf4(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei32_v_f16mf4(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei32_v_f16mf2( @@ -38,7 +38,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei32_v_f16mf2(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vfloat16mf2_t *v3, const _Float16 *base, vuint32m1_t bindex, size_t vl) { - return vluxseg4ei32_v_f16mf2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei32_v_f16mf2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei32_v_f16m1( @@ -55,7 +55,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei32_v_f16m1(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vfloat16m1_t *v3, const _Float16 *base, vuint32m2_t bindex, size_t vl) { - return vluxseg4ei32_v_f16m1(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei32_v_f16m1(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei32_v_f16m2( @@ -72,7 +72,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei32_v_f16m2(vfloat16m2_t *v0, vfloat16m2_t *v1, vfloat16m2_t *v2, vfloat16m2_t *v3, const _Float16 *base, vuint32m4_t bindex, size_t vl) { - return vluxseg4ei32_v_f16m2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei32_v_f16m2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei32_v_f32mf2( @@ -89,7 +89,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei32_v_f32mf2(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vfloat32mf2_t *v3, const float *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg4ei32_v_f32mf2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei32_v_f32mf2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei32_v_f32m1( @@ -106,7 +106,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei32_v_f32m1(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vfloat32m1_t *v3, const float *base, vuint32m1_t bindex, size_t vl) { - return vluxseg4ei32_v_f32m1(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei32_v_f32m1(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei32_v_f32m2( @@ -123,7 +123,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei32_v_f32m2(vfloat32m2_t *v0, vfloat32m2_t *v1, vfloat32m2_t *v2, vfloat32m2_t *v3, const float *base, vuint32m2_t bindex, size_t vl) { - return vluxseg4ei32_v_f32m2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei32_v_f32m2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei32_v_f64m1( @@ -140,7 +140,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei32_v_f64m1(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vfloat64m1_t *v3, const double *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg4ei32_v_f64m1(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei32_v_f64m1(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei32_v_f64m2( @@ -157,7 +157,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei32_v_f64m2(vfloat64m2_t *v0, vfloat64m2_t *v1, vfloat64m2_t *v2, vfloat64m2_t *v3, const double *base, vuint32m1_t bindex, size_t vl) { - return vluxseg4ei32_v_f64m2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei32_v_f64m2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei32_v_i8mf8( @@ -174,7 +174,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei32_v_i8mf8(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vint8mf8_t *v3, const int8_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg4ei32_v_i8mf8(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei32_v_i8mf8(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei32_v_i8mf4( @@ -191,7 +191,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei32_v_i8mf4(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vint8mf4_t *v3, const int8_t *base, vuint32m1_t bindex, size_t vl) { - return vluxseg4ei32_v_i8mf4(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei32_v_i8mf4(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei32_v_i8mf2( @@ -208,7 +208,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei32_v_i8mf2(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vint8mf2_t *v3, const int8_t *base, vuint32m2_t bindex, size_t vl) { - return vluxseg4ei32_v_i8mf2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei32_v_i8mf2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei32_v_i8m1( @@ -225,7 +225,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei32_v_i8m1(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vint8m1_t *v3, const int8_t *base, vuint32m4_t bindex, size_t vl) { - return vluxseg4ei32_v_i8m1(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei32_v_i8m1(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei32_v_i8m2( @@ -242,7 +242,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei32_v_i8m2(vint8m2_t *v0, vint8m2_t *v1, vint8m2_t *v2, vint8m2_t *v3, const int8_t *base, vuint32m8_t bindex, size_t vl) { - return vluxseg4ei32_v_i8m2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei32_v_i8m2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei32_v_i16mf4( @@ -259,7 +259,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei32_v_i16mf4(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vint16mf4_t *v3, const int16_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg4ei32_v_i16mf4(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei32_v_i16mf4(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei32_v_i16mf2( @@ -276,7 +276,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei32_v_i16mf2(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vint16mf2_t *v3, const int16_t *base, vuint32m1_t bindex, size_t vl) { - return vluxseg4ei32_v_i16mf2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei32_v_i16mf2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei32_v_i16m1( @@ -293,7 +293,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei32_v_i16m1(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vint16m1_t *v3, const int16_t *base, vuint32m2_t bindex, size_t vl) { - return vluxseg4ei32_v_i16m1(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei32_v_i16m1(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei32_v_i16m2( @@ -310,7 +310,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei32_v_i16m2(vint16m2_t *v0, vint16m2_t *v1, vint16m2_t *v2, vint16m2_t *v3, const int16_t *base, vuint32m4_t bindex, size_t vl) { - return vluxseg4ei32_v_i16m2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei32_v_i16m2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei32_v_i32mf2( @@ -327,7 +327,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei32_v_i32mf2(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vint32mf2_t *v3, const int32_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg4ei32_v_i32mf2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei32_v_i32mf2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei32_v_i32m1( @@ -344,7 +344,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei32_v_i32m1(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vint32m1_t *v3, const int32_t *base, vuint32m1_t bindex, size_t vl) { - return vluxseg4ei32_v_i32m1(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei32_v_i32m1(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei32_v_i32m2( @@ -361,7 +361,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei32_v_i32m2(vint32m2_t *v0, vint32m2_t *v1, vint32m2_t *v2, vint32m2_t *v3, const int32_t *base, vuint32m2_t bindex, size_t vl) { - return vluxseg4ei32_v_i32m2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei32_v_i32m2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei32_v_i64m1( @@ -378,7 +378,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei32_v_i64m1(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vint64m1_t *v3, const int64_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg4ei32_v_i64m1(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei32_v_i64m1(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei32_v_i64m2( @@ -395,7 +395,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei32_v_i64m2(vint64m2_t *v0, vint64m2_t *v1, vint64m2_t *v2, vint64m2_t *v3, const int64_t *base, vuint32m1_t bindex, size_t vl) { - return vluxseg4ei32_v_i64m2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei32_v_i64m2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei32_v_u8mf8( @@ -412,7 +412,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei32_v_u8mf8(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vuint8mf8_t *v3, const uint8_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg4ei32_v_u8mf8(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei32_v_u8mf8(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei32_v_u8mf4( @@ -429,7 +429,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei32_v_u8mf4(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vuint8mf4_t *v3, const uint8_t *base, vuint32m1_t bindex, size_t vl) { - return vluxseg4ei32_v_u8mf4(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei32_v_u8mf4(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei32_v_u8mf2( @@ -446,7 +446,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei32_v_u8mf2(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vuint8mf2_t *v3, const uint8_t *base, vuint32m2_t bindex, size_t vl) { - return vluxseg4ei32_v_u8mf2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei32_v_u8mf2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei32_v_u8m1( @@ -463,7 +463,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei32_v_u8m1(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vuint8m1_t *v3, const uint8_t *base, vuint32m4_t bindex, size_t vl) { - return vluxseg4ei32_v_u8m1(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei32_v_u8m1(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei32_v_u8m2( @@ -480,7 +480,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei32_v_u8m2(vuint8m2_t *v0, vuint8m2_t *v1, vuint8m2_t *v2, vuint8m2_t *v3, const uint8_t *base, vuint32m8_t bindex, size_t vl) { - return vluxseg4ei32_v_u8m2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei32_v_u8m2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei32_v_u16mf4( @@ -497,7 +497,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei32_v_u16mf4(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vuint16mf4_t *v3, const uint16_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg4ei32_v_u16mf4(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei32_v_u16mf4(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei32_v_u16mf2( @@ -514,7 +514,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei32_v_u16mf2(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vuint16mf2_t *v3, const uint16_t *base, vuint32m1_t bindex, size_t vl) { - return vluxseg4ei32_v_u16mf2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei32_v_u16mf2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei32_v_u16m1( @@ -531,7 +531,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei32_v_u16m1(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vuint16m1_t *v3, const uint16_t *base, vuint32m2_t bindex, size_t vl) { - return vluxseg4ei32_v_u16m1(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei32_v_u16m1(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei32_v_u16m2( @@ -548,7 +548,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei32_v_u16m2(vuint16m2_t *v0, vuint16m2_t *v1, vuint16m2_t *v2, vuint16m2_t *v3, const uint16_t *base, vuint32m4_t bindex, size_t vl) { - return vluxseg4ei32_v_u16m2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei32_v_u16m2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei32_v_u32mf2( @@ -565,7 +565,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei32_v_u32mf2(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vuint32mf2_t *v3, const uint32_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg4ei32_v_u32mf2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei32_v_u32mf2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei32_v_u32m1( @@ -582,7 +582,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei32_v_u32m1(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vuint32m1_t *v3, const uint32_t *base, vuint32m1_t bindex, size_t vl) { - return vluxseg4ei32_v_u32m1(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei32_v_u32m1(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei32_v_u32m2( @@ -599,7 +599,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei32_v_u32m2(vuint32m2_t *v0, vuint32m2_t *v1, vuint32m2_t *v2, vuint32m2_t *v3, const uint32_t *base, vuint32m2_t bindex, size_t vl) { - return vluxseg4ei32_v_u32m2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei32_v_u32m2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei32_v_u64m1( @@ -616,7 +616,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei32_v_u64m1(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vuint64m1_t *v3, const uint64_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg4ei32_v_u64m1(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei32_v_u64m1(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei32_v_u64m2( @@ -633,7 +633,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei32_v_u64m2(vuint64m2_t *v0, vuint64m2_t *v1, vuint64m2_t *v2, vuint64m2_t *v3, const uint64_t *base, vuint32m1_t bindex, size_t vl) { - return vluxseg4ei32_v_u64m2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei32_v_u64m2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei32_v_f16mf4_m( @@ -650,7 +650,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei32_v_f16mf4_m(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vfloat16mf4_t *v3, vbool64_t mask, const _Float16 *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg4ei32_v_f16mf4_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei32_v_f16mf4_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei32_v_f16mf2_m( @@ -667,7 +667,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei32_v_f16mf2_m(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vfloat16mf2_t *v3, vbool32_t mask, const _Float16 *base, vuint32m1_t bindex, size_t vl) { - return vluxseg4ei32_v_f16mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei32_v_f16mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei32_v_f16m1_m( @@ -684,7 +684,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei32_v_f16m1_m(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vfloat16m1_t *v3, vbool16_t mask, const _Float16 *base, vuint32m2_t bindex, size_t vl) { - return vluxseg4ei32_v_f16m1_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei32_v_f16m1_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei32_v_f16m2_m( @@ -701,7 +701,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei32_v_f16m2_m(vfloat16m2_t *v0, vfloat16m2_t *v1, vfloat16m2_t *v2, vfloat16m2_t *v3, vbool8_t mask, const _Float16 *base, vuint32m4_t bindex, size_t vl) { - return vluxseg4ei32_v_f16m2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei32_v_f16m2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei32_v_f32mf2_m( @@ -718,7 +718,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei32_v_f32mf2_m(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vfloat32mf2_t *v3, vbool64_t mask, const float *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg4ei32_v_f32mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei32_v_f32mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei32_v_f32m1_m( @@ -735,7 +735,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei32_v_f32m1_m(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vfloat32m1_t *v3, vbool32_t mask, const float *base, vuint32m1_t bindex, size_t vl) { - return vluxseg4ei32_v_f32m1_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei32_v_f32m1_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei32_v_f32m2_m( @@ -752,7 +752,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei32_v_f32m2_m(vfloat32m2_t *v0, vfloat32m2_t *v1, vfloat32m2_t *v2, vfloat32m2_t *v3, vbool16_t mask, const float *base, vuint32m2_t bindex, size_t vl) { - return vluxseg4ei32_v_f32m2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei32_v_f32m2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei32_v_f64m1_m( @@ -769,7 +769,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei32_v_f64m1_m(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vfloat64m1_t *v3, vbool64_t mask, const double *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg4ei32_v_f64m1_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei32_v_f64m1_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei32_v_f64m2_m( @@ -786,7 +786,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei32_v_f64m2_m(vfloat64m2_t *v0, vfloat64m2_t *v1, vfloat64m2_t *v2, vfloat64m2_t *v3, vbool32_t mask, const double *base, vuint32m1_t bindex, size_t vl) { - return vluxseg4ei32_v_f64m2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei32_v_f64m2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei32_v_i8mf8_m( @@ -803,7 +803,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei32_v_i8mf8_m(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vint8mf8_t *v3, vbool64_t mask, const int8_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg4ei32_v_i8mf8_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei32_v_i8mf8_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei32_v_i8mf4_m( @@ -820,7 +820,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei32_v_i8mf4_m(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vint8mf4_t *v3, vbool32_t mask, const int8_t *base, vuint32m1_t bindex, size_t vl) { - return vluxseg4ei32_v_i8mf4_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei32_v_i8mf4_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei32_v_i8mf2_m( @@ -837,7 +837,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei32_v_i8mf2_m(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vint8mf2_t *v3, vbool16_t mask, const int8_t *base, vuint32m2_t bindex, size_t vl) { - return vluxseg4ei32_v_i8mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei32_v_i8mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei32_v_i8m1_m( @@ -854,7 +854,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei32_v_i8m1_m(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vint8m1_t *v3, vbool8_t mask, const int8_t *base, vuint32m4_t bindex, size_t vl) { - return vluxseg4ei32_v_i8m1_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei32_v_i8m1_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei32_v_i8m2_m( @@ -871,7 +871,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei32_v_i8m2_m(vint8m2_t *v0, vint8m2_t *v1, vint8m2_t *v2, vint8m2_t *v3, vbool4_t mask, const int8_t *base, vuint32m8_t bindex, size_t vl) { - return vluxseg4ei32_v_i8m2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei32_v_i8m2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei32_v_i16mf4_m( @@ -888,7 +888,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei32_v_i16mf4_m(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vint16mf4_t *v3, vbool64_t mask, const int16_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg4ei32_v_i16mf4_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei32_v_i16mf4_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei32_v_i16mf2_m( @@ -905,7 +905,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei32_v_i16mf2_m(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vint16mf2_t *v3, vbool32_t mask, const int16_t *base, vuint32m1_t bindex, size_t vl) { - return vluxseg4ei32_v_i16mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei32_v_i16mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei32_v_i16m1_m( @@ -922,7 +922,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei32_v_i16m1_m(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vint16m1_t *v3, vbool16_t mask, const int16_t *base, vuint32m2_t bindex, size_t vl) { - return vluxseg4ei32_v_i16m1_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei32_v_i16m1_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei32_v_i16m2_m( @@ -939,7 +939,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei32_v_i16m2_m(vint16m2_t *v0, vint16m2_t *v1, vint16m2_t *v2, vint16m2_t *v3, vbool8_t mask, const int16_t *base, vuint32m4_t bindex, size_t vl) { - return vluxseg4ei32_v_i16m2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei32_v_i16m2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei32_v_i32mf2_m( @@ -956,7 +956,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei32_v_i32mf2_m(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vint32mf2_t *v3, vbool64_t mask, const int32_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg4ei32_v_i32mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei32_v_i32mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei32_v_i32m1_m( @@ -973,7 +973,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei32_v_i32m1_m(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vint32m1_t *v3, vbool32_t mask, const int32_t *base, vuint32m1_t bindex, size_t vl) { - return vluxseg4ei32_v_i32m1_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei32_v_i32m1_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei32_v_i32m2_m( @@ -990,7 +990,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei32_v_i32m2_m(vint32m2_t *v0, vint32m2_t *v1, vint32m2_t *v2, vint32m2_t *v3, vbool16_t mask, const int32_t *base, vuint32m2_t bindex, size_t vl) { - return vluxseg4ei32_v_i32m2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei32_v_i32m2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei32_v_i64m1_m( @@ -1007,7 +1007,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei32_v_i64m1_m(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vint64m1_t *v3, vbool64_t mask, const int64_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg4ei32_v_i64m1_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei32_v_i64m1_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei32_v_i64m2_m( @@ -1024,7 +1024,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei32_v_i64m2_m(vint64m2_t *v0, vint64m2_t *v1, vint64m2_t *v2, vint64m2_t *v3, vbool32_t mask, const int64_t *base, vuint32m1_t bindex, size_t vl) { - return vluxseg4ei32_v_i64m2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei32_v_i64m2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei32_v_u8mf8_m( @@ -1041,7 +1041,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei32_v_u8mf8_m(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vuint8mf8_t *v3, vbool64_t mask, const uint8_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg4ei32_v_u8mf8_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei32_v_u8mf8_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei32_v_u8mf4_m( @@ -1058,7 +1058,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei32_v_u8mf4_m(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vuint8mf4_t *v3, vbool32_t mask, const uint8_t *base, vuint32m1_t bindex, size_t vl) { - return vluxseg4ei32_v_u8mf4_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei32_v_u8mf4_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei32_v_u8mf2_m( @@ -1075,7 +1075,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei32_v_u8mf2_m(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vuint8mf2_t *v3, vbool16_t mask, const uint8_t *base, vuint32m2_t bindex, size_t vl) { - return vluxseg4ei32_v_u8mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei32_v_u8mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei32_v_u8m1_m( @@ -1092,7 +1092,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei32_v_u8m1_m(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vuint8m1_t *v3, vbool8_t mask, const uint8_t *base, vuint32m4_t bindex, size_t vl) { - return vluxseg4ei32_v_u8m1_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei32_v_u8m1_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei32_v_u8m2_m( @@ -1109,7 +1109,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei32_v_u8m2_m(vuint8m2_t *v0, vuint8m2_t *v1, vuint8m2_t *v2, vuint8m2_t *v3, vbool4_t mask, const uint8_t *base, vuint32m8_t bindex, size_t vl) { - return vluxseg4ei32_v_u8m2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei32_v_u8m2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei32_v_u16mf4_m( @@ -1126,7 +1126,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei32_v_u16mf4_m(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vuint16mf4_t *v3, vbool64_t mask, const uint16_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg4ei32_v_u16mf4_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei32_v_u16mf4_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei32_v_u16mf2_m( @@ -1143,7 +1143,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei32_v_u16mf2_m(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vuint16mf2_t *v3, vbool32_t mask, const uint16_t *base, vuint32m1_t bindex, size_t vl) { - return vluxseg4ei32_v_u16mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei32_v_u16mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei32_v_u16m1_m( @@ -1160,7 +1160,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei32_v_u16m1_m(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vuint16m1_t *v3, vbool16_t mask, const uint16_t *base, vuint32m2_t bindex, size_t vl) { - return vluxseg4ei32_v_u16m1_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei32_v_u16m1_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei32_v_u16m2_m( @@ -1177,7 +1177,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei32_v_u16m2_m(vuint16m2_t *v0, vuint16m2_t *v1, vuint16m2_t *v2, vuint16m2_t *v3, vbool8_t mask, const uint16_t *base, vuint32m4_t bindex, size_t vl) { - return vluxseg4ei32_v_u16m2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei32_v_u16m2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei32_v_u32mf2_m( @@ -1194,7 +1194,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei32_v_u32mf2_m(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vuint32mf2_t *v3, vbool64_t mask, const uint32_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg4ei32_v_u32mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei32_v_u32mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei32_v_u32m1_m( @@ -1211,7 +1211,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei32_v_u32m1_m(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vuint32m1_t *v3, vbool32_t mask, const uint32_t *base, vuint32m1_t bindex, size_t vl) { - return vluxseg4ei32_v_u32m1_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei32_v_u32m1_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei32_v_u32m2_m( @@ -1228,7 +1228,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei32_v_u32m2_m(vuint32m2_t *v0, vuint32m2_t *v1, vuint32m2_t *v2, vuint32m2_t *v3, vbool16_t mask, const uint32_t *base, vuint32m2_t bindex, size_t vl) { - return vluxseg4ei32_v_u32m2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei32_v_u32m2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei32_v_u64m1_m( @@ -1245,7 +1245,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei32_v_u64m1_m(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vuint64m1_t *v3, vbool64_t mask, const uint64_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg4ei32_v_u64m1_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei32_v_u64m1_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei32_v_u64m2_m( @@ -1262,6 +1262,6 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei32_v_u64m2_m(vuint64m2_t *v0, vuint64m2_t *v1, vuint64m2_t *v2, vuint64m2_t *v3, vbool32_t mask, const uint64_t *base, vuint32m1_t bindex, size_t vl) { - return vluxseg4ei32_v_u64m2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei32_v_u64m2_m(v0, v1, v2, v3, mask, base, bindex, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg4ei64.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg4ei64.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg4ei64.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg4ei64.c @@ -21,7 +21,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei64_v_f16mf4(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vfloat16mf4_t *v3, const _Float16 *base, vuint64m1_t bindex, size_t vl) { - return vluxseg4ei64_v_f16mf4(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei64_v_f16mf4(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei64_v_f16mf2( @@ -38,7 +38,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei64_v_f16mf2(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vfloat16mf2_t *v3, const _Float16 *base, vuint64m2_t bindex, size_t vl) { - return vluxseg4ei64_v_f16mf2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei64_v_f16mf2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei64_v_f16m1( @@ -55,7 +55,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei64_v_f16m1(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vfloat16m1_t *v3, const _Float16 *base, vuint64m4_t bindex, size_t vl) { - return vluxseg4ei64_v_f16m1(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei64_v_f16m1(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei64_v_f16m2( @@ -72,7 +72,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei64_v_f16m2(vfloat16m2_t *v0, vfloat16m2_t *v1, vfloat16m2_t *v2, vfloat16m2_t *v3, const _Float16 *base, vuint64m8_t bindex, size_t vl) { - return vluxseg4ei64_v_f16m2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei64_v_f16m2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei64_v_f32mf2( @@ -89,7 +89,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei64_v_f32mf2(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vfloat32mf2_t *v3, const float *base, vuint64m1_t bindex, size_t vl) { - return vluxseg4ei64_v_f32mf2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei64_v_f32mf2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei64_v_f32m1( @@ -106,7 +106,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei64_v_f32m1(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vfloat32m1_t *v3, const float *base, vuint64m2_t bindex, size_t vl) { - return vluxseg4ei64_v_f32m1(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei64_v_f32m1(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei64_v_f32m2( @@ -123,7 +123,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei64_v_f32m2(vfloat32m2_t *v0, vfloat32m2_t *v1, vfloat32m2_t *v2, vfloat32m2_t *v3, const float *base, vuint64m4_t bindex, size_t vl) { - return vluxseg4ei64_v_f32m2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei64_v_f32m2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei64_v_f64m1( @@ -140,7 +140,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei64_v_f64m1(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vfloat64m1_t *v3, const double *base, vuint64m1_t bindex, size_t vl) { - return vluxseg4ei64_v_f64m1(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei64_v_f64m1(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei64_v_f64m2( @@ -157,7 +157,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei64_v_f64m2(vfloat64m2_t *v0, vfloat64m2_t *v1, vfloat64m2_t *v2, vfloat64m2_t *v3, const double *base, vuint64m2_t bindex, size_t vl) { - return vluxseg4ei64_v_f64m2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei64_v_f64m2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei64_v_i8mf8( @@ -174,7 +174,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei64_v_i8mf8(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vint8mf8_t *v3, const int8_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg4ei64_v_i8mf8(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei64_v_i8mf8(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei64_v_i8mf4( @@ -191,7 +191,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei64_v_i8mf4(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vint8mf4_t *v3, const int8_t *base, vuint64m2_t bindex, size_t vl) { - return vluxseg4ei64_v_i8mf4(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei64_v_i8mf4(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei64_v_i8mf2( @@ -208,7 +208,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei64_v_i8mf2(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vint8mf2_t *v3, const int8_t *base, vuint64m4_t bindex, size_t vl) { - return vluxseg4ei64_v_i8mf2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei64_v_i8mf2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei64_v_i8m1( @@ -225,7 +225,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei64_v_i8m1(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vint8m1_t *v3, const int8_t *base, vuint64m8_t bindex, size_t vl) { - return vluxseg4ei64_v_i8m1(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei64_v_i8m1(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei64_v_i16mf4( @@ -242,7 +242,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei64_v_i16mf4(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vint16mf4_t *v3, const int16_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg4ei64_v_i16mf4(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei64_v_i16mf4(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei64_v_i16mf2( @@ -259,7 +259,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei64_v_i16mf2(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vint16mf2_t *v3, const int16_t *base, vuint64m2_t bindex, size_t vl) { - return vluxseg4ei64_v_i16mf2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei64_v_i16mf2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei64_v_i16m1( @@ -276,7 +276,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei64_v_i16m1(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vint16m1_t *v3, const int16_t *base, vuint64m4_t bindex, size_t vl) { - return vluxseg4ei64_v_i16m1(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei64_v_i16m1(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei64_v_i16m2( @@ -293,7 +293,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei64_v_i16m2(vint16m2_t *v0, vint16m2_t *v1, vint16m2_t *v2, vint16m2_t *v3, const int16_t *base, vuint64m8_t bindex, size_t vl) { - return vluxseg4ei64_v_i16m2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei64_v_i16m2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei64_v_i32mf2( @@ -310,7 +310,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei64_v_i32mf2(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vint32mf2_t *v3, const int32_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg4ei64_v_i32mf2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei64_v_i32mf2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei64_v_i32m1( @@ -327,7 +327,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei64_v_i32m1(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vint32m1_t *v3, const int32_t *base, vuint64m2_t bindex, size_t vl) { - return vluxseg4ei64_v_i32m1(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei64_v_i32m1(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei64_v_i32m2( @@ -344,7 +344,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei64_v_i32m2(vint32m2_t *v0, vint32m2_t *v1, vint32m2_t *v2, vint32m2_t *v3, const int32_t *base, vuint64m4_t bindex, size_t vl) { - return vluxseg4ei64_v_i32m2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei64_v_i32m2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei64_v_i64m1( @@ -361,7 +361,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei64_v_i64m1(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vint64m1_t *v3, const int64_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg4ei64_v_i64m1(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei64_v_i64m1(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei64_v_i64m2( @@ -378,7 +378,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei64_v_i64m2(vint64m2_t *v0, vint64m2_t *v1, vint64m2_t *v2, vint64m2_t *v3, const int64_t *base, vuint64m2_t bindex, size_t vl) { - return vluxseg4ei64_v_i64m2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei64_v_i64m2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei64_v_u8mf8( @@ -395,7 +395,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei64_v_u8mf8(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vuint8mf8_t *v3, const uint8_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg4ei64_v_u8mf8(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei64_v_u8mf8(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei64_v_u8mf4( @@ -412,7 +412,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei64_v_u8mf4(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vuint8mf4_t *v3, const uint8_t *base, vuint64m2_t bindex, size_t vl) { - return vluxseg4ei64_v_u8mf4(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei64_v_u8mf4(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei64_v_u8mf2( @@ -429,7 +429,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei64_v_u8mf2(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vuint8mf2_t *v3, const uint8_t *base, vuint64m4_t bindex, size_t vl) { - return vluxseg4ei64_v_u8mf2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei64_v_u8mf2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei64_v_u8m1( @@ -446,7 +446,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei64_v_u8m1(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vuint8m1_t *v3, const uint8_t *base, vuint64m8_t bindex, size_t vl) { - return vluxseg4ei64_v_u8m1(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei64_v_u8m1(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei64_v_u16mf4( @@ -463,7 +463,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei64_v_u16mf4(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vuint16mf4_t *v3, const uint16_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg4ei64_v_u16mf4(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei64_v_u16mf4(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei64_v_u16mf2( @@ -480,7 +480,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei64_v_u16mf2(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vuint16mf2_t *v3, const uint16_t *base, vuint64m2_t bindex, size_t vl) { - return vluxseg4ei64_v_u16mf2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei64_v_u16mf2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei64_v_u16m1( @@ -497,7 +497,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei64_v_u16m1(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vuint16m1_t *v3, const uint16_t *base, vuint64m4_t bindex, size_t vl) { - return vluxseg4ei64_v_u16m1(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei64_v_u16m1(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei64_v_u16m2( @@ -514,7 +514,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei64_v_u16m2(vuint16m2_t *v0, vuint16m2_t *v1, vuint16m2_t *v2, vuint16m2_t *v3, const uint16_t *base, vuint64m8_t bindex, size_t vl) { - return vluxseg4ei64_v_u16m2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei64_v_u16m2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei64_v_u32mf2( @@ -531,7 +531,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei64_v_u32mf2(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vuint32mf2_t *v3, const uint32_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg4ei64_v_u32mf2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei64_v_u32mf2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei64_v_u32m1( @@ -548,7 +548,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei64_v_u32m1(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vuint32m1_t *v3, const uint32_t *base, vuint64m2_t bindex, size_t vl) { - return vluxseg4ei64_v_u32m1(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei64_v_u32m1(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei64_v_u32m2( @@ -565,7 +565,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei64_v_u32m2(vuint32m2_t *v0, vuint32m2_t *v1, vuint32m2_t *v2, vuint32m2_t *v3, const uint32_t *base, vuint64m4_t bindex, size_t vl) { - return vluxseg4ei64_v_u32m2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei64_v_u32m2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei64_v_u64m1( @@ -582,7 +582,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei64_v_u64m1(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vuint64m1_t *v3, const uint64_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg4ei64_v_u64m1(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei64_v_u64m1(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei64_v_u64m2( @@ -599,7 +599,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei64_v_u64m2(vuint64m2_t *v0, vuint64m2_t *v1, vuint64m2_t *v2, vuint64m2_t *v3, const uint64_t *base, vuint64m2_t bindex, size_t vl) { - return vluxseg4ei64_v_u64m2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei64_v_u64m2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei64_v_f16mf4_m( @@ -616,7 +616,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei64_v_f16mf4_m(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vfloat16mf4_t *v3, vbool64_t mask, const _Float16 *base, vuint64m1_t bindex, size_t vl) { - return vluxseg4ei64_v_f16mf4_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei64_v_f16mf4_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei64_v_f16mf2_m( @@ -633,7 +633,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei64_v_f16mf2_m(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vfloat16mf2_t *v3, vbool32_t mask, const _Float16 *base, vuint64m2_t bindex, size_t vl) { - return vluxseg4ei64_v_f16mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei64_v_f16mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei64_v_f16m1_m( @@ -650,7 +650,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei64_v_f16m1_m(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vfloat16m1_t *v3, vbool16_t mask, const _Float16 *base, vuint64m4_t bindex, size_t vl) { - return vluxseg4ei64_v_f16m1_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei64_v_f16m1_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei64_v_f16m2_m( @@ -667,7 +667,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei64_v_f16m2_m(vfloat16m2_t *v0, vfloat16m2_t *v1, vfloat16m2_t *v2, vfloat16m2_t *v3, vbool8_t mask, const _Float16 *base, vuint64m8_t bindex, size_t vl) { - return vluxseg4ei64_v_f16m2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei64_v_f16m2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei64_v_f32mf2_m( @@ -684,7 +684,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei64_v_f32mf2_m(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vfloat32mf2_t *v3, vbool64_t mask, const float *base, vuint64m1_t bindex, size_t vl) { - return vluxseg4ei64_v_f32mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei64_v_f32mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei64_v_f32m1_m( @@ -701,7 +701,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei64_v_f32m1_m(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vfloat32m1_t *v3, vbool32_t mask, const float *base, vuint64m2_t bindex, size_t vl) { - return vluxseg4ei64_v_f32m1_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei64_v_f32m1_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei64_v_f32m2_m( @@ -718,7 +718,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei64_v_f32m2_m(vfloat32m2_t *v0, vfloat32m2_t *v1, vfloat32m2_t *v2, vfloat32m2_t *v3, vbool16_t mask, const float *base, vuint64m4_t bindex, size_t vl) { - return vluxseg4ei64_v_f32m2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei64_v_f32m2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei64_v_f64m1_m( @@ -735,7 +735,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei64_v_f64m1_m(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vfloat64m1_t *v3, vbool64_t mask, const double *base, vuint64m1_t bindex, size_t vl) { - return vluxseg4ei64_v_f64m1_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei64_v_f64m1_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei64_v_f64m2_m( @@ -752,7 +752,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei64_v_f64m2_m(vfloat64m2_t *v0, vfloat64m2_t *v1, vfloat64m2_t *v2, vfloat64m2_t *v3, vbool32_t mask, const double *base, vuint64m2_t bindex, size_t vl) { - return vluxseg4ei64_v_f64m2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei64_v_f64m2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei64_v_i8mf8_m( @@ -769,7 +769,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei64_v_i8mf8_m(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vint8mf8_t *v3, vbool64_t mask, const int8_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg4ei64_v_i8mf8_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei64_v_i8mf8_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei64_v_i8mf4_m( @@ -786,7 +786,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei64_v_i8mf4_m(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vint8mf4_t *v3, vbool32_t mask, const int8_t *base, vuint64m2_t bindex, size_t vl) { - return vluxseg4ei64_v_i8mf4_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei64_v_i8mf4_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei64_v_i8mf2_m( @@ -803,7 +803,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei64_v_i8mf2_m(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vint8mf2_t *v3, vbool16_t mask, const int8_t *base, vuint64m4_t bindex, size_t vl) { - return vluxseg4ei64_v_i8mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei64_v_i8mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei64_v_i8m1_m( @@ -820,7 +820,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei64_v_i8m1_m(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vint8m1_t *v3, vbool8_t mask, const int8_t *base, vuint64m8_t bindex, size_t vl) { - return vluxseg4ei64_v_i8m1_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei64_v_i8m1_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei64_v_i16mf4_m( @@ -837,7 +837,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei64_v_i16mf4_m(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vint16mf4_t *v3, vbool64_t mask, const int16_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg4ei64_v_i16mf4_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei64_v_i16mf4_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei64_v_i16mf2_m( @@ -854,7 +854,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei64_v_i16mf2_m(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vint16mf2_t *v3, vbool32_t mask, const int16_t *base, vuint64m2_t bindex, size_t vl) { - return vluxseg4ei64_v_i16mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei64_v_i16mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei64_v_i16m1_m( @@ -871,7 +871,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei64_v_i16m1_m(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vint16m1_t *v3, vbool16_t mask, const int16_t *base, vuint64m4_t bindex, size_t vl) { - return vluxseg4ei64_v_i16m1_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei64_v_i16m1_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei64_v_i16m2_m( @@ -888,7 +888,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei64_v_i16m2_m(vint16m2_t *v0, vint16m2_t *v1, vint16m2_t *v2, vint16m2_t *v3, vbool8_t mask, const int16_t *base, vuint64m8_t bindex, size_t vl) { - return vluxseg4ei64_v_i16m2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei64_v_i16m2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei64_v_i32mf2_m( @@ -905,7 +905,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei64_v_i32mf2_m(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vint32mf2_t *v3, vbool64_t mask, const int32_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg4ei64_v_i32mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei64_v_i32mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei64_v_i32m1_m( @@ -922,7 +922,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei64_v_i32m1_m(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vint32m1_t *v3, vbool32_t mask, const int32_t *base, vuint64m2_t bindex, size_t vl) { - return vluxseg4ei64_v_i32m1_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei64_v_i32m1_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei64_v_i32m2_m( @@ -939,7 +939,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei64_v_i32m2_m(vint32m2_t *v0, vint32m2_t *v1, vint32m2_t *v2, vint32m2_t *v3, vbool16_t mask, const int32_t *base, vuint64m4_t bindex, size_t vl) { - return vluxseg4ei64_v_i32m2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei64_v_i32m2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei64_v_i64m1_m( @@ -956,7 +956,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei64_v_i64m1_m(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vint64m1_t *v3, vbool64_t mask, const int64_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg4ei64_v_i64m1_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei64_v_i64m1_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei64_v_i64m2_m( @@ -973,7 +973,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei64_v_i64m2_m(vint64m2_t *v0, vint64m2_t *v1, vint64m2_t *v2, vint64m2_t *v3, vbool32_t mask, const int64_t *base, vuint64m2_t bindex, size_t vl) { - return vluxseg4ei64_v_i64m2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei64_v_i64m2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei64_v_u8mf8_m( @@ -990,7 +990,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei64_v_u8mf8_m(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vuint8mf8_t *v3, vbool64_t mask, const uint8_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg4ei64_v_u8mf8_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei64_v_u8mf8_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei64_v_u8mf4_m( @@ -1007,7 +1007,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei64_v_u8mf4_m(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vuint8mf4_t *v3, vbool32_t mask, const uint8_t *base, vuint64m2_t bindex, size_t vl) { - return vluxseg4ei64_v_u8mf4_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei64_v_u8mf4_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei64_v_u8mf2_m( @@ -1024,7 +1024,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei64_v_u8mf2_m(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vuint8mf2_t *v3, vbool16_t mask, const uint8_t *base, vuint64m4_t bindex, size_t vl) { - return vluxseg4ei64_v_u8mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei64_v_u8mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei64_v_u8m1_m( @@ -1041,7 +1041,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei64_v_u8m1_m(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vuint8m1_t *v3, vbool8_t mask, const uint8_t *base, vuint64m8_t bindex, size_t vl) { - return vluxseg4ei64_v_u8m1_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei64_v_u8m1_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei64_v_u16mf4_m( @@ -1058,7 +1058,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei64_v_u16mf4_m(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vuint16mf4_t *v3, vbool64_t mask, const uint16_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg4ei64_v_u16mf4_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei64_v_u16mf4_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei64_v_u16mf2_m( @@ -1075,7 +1075,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei64_v_u16mf2_m(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vuint16mf2_t *v3, vbool32_t mask, const uint16_t *base, vuint64m2_t bindex, size_t vl) { - return vluxseg4ei64_v_u16mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei64_v_u16mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei64_v_u16m1_m( @@ -1092,7 +1092,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei64_v_u16m1_m(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vuint16m1_t *v3, vbool16_t mask, const uint16_t *base, vuint64m4_t bindex, size_t vl) { - return vluxseg4ei64_v_u16m1_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei64_v_u16m1_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei64_v_u16m2_m( @@ -1109,7 +1109,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei64_v_u16m2_m(vuint16m2_t *v0, vuint16m2_t *v1, vuint16m2_t *v2, vuint16m2_t *v3, vbool8_t mask, const uint16_t *base, vuint64m8_t bindex, size_t vl) { - return vluxseg4ei64_v_u16m2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei64_v_u16m2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei64_v_u32mf2_m( @@ -1126,7 +1126,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei64_v_u32mf2_m(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vuint32mf2_t *v3, vbool64_t mask, const uint32_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg4ei64_v_u32mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei64_v_u32mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei64_v_u32m1_m( @@ -1143,7 +1143,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei64_v_u32m1_m(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vuint32m1_t *v3, vbool32_t mask, const uint32_t *base, vuint64m2_t bindex, size_t vl) { - return vluxseg4ei64_v_u32m1_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei64_v_u32m1_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei64_v_u32m2_m( @@ -1160,7 +1160,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei64_v_u32m2_m(vuint32m2_t *v0, vuint32m2_t *v1, vuint32m2_t *v2, vuint32m2_t *v3, vbool16_t mask, const uint32_t *base, vuint64m4_t bindex, size_t vl) { - return vluxseg4ei64_v_u32m2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei64_v_u32m2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei64_v_u64m1_m( @@ -1177,7 +1177,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei64_v_u64m1_m(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vuint64m1_t *v3, vbool64_t mask, const uint64_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg4ei64_v_u64m1_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei64_v_u64m1_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei64_v_u64m2_m( @@ -1194,6 +1194,6 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei64_v_u64m2_m(vuint64m2_t *v0, vuint64m2_t *v1, vuint64m2_t *v2, vuint64m2_t *v3, vbool32_t mask, const uint64_t *base, vuint64m2_t bindex, size_t vl) { - return vluxseg4ei64_v_u64m2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei64_v_u64m2_m(v0, v1, v2, v3, mask, base, bindex, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg4ei8.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg4ei8.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg4ei8.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg4ei8.c @@ -21,7 +21,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei8_v_f16mf4(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vfloat16mf4_t *v3, const _Float16 *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg4ei8_v_f16mf4(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei8_v_f16mf4(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei8_v_f16mf2( @@ -38,7 +38,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei8_v_f16mf2(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vfloat16mf2_t *v3, const _Float16 *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg4ei8_v_f16mf2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei8_v_f16mf2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei8_v_f16m1( @@ -55,7 +55,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei8_v_f16m1(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vfloat16m1_t *v3, const _Float16 *base, vuint8mf2_t bindex, size_t vl) { - return vluxseg4ei8_v_f16m1(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei8_v_f16m1(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei8_v_f16m2( @@ -72,7 +72,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei8_v_f16m2(vfloat16m2_t *v0, vfloat16m2_t *v1, vfloat16m2_t *v2, vfloat16m2_t *v3, const _Float16 *base, vuint8m1_t bindex, size_t vl) { - return vluxseg4ei8_v_f16m2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei8_v_f16m2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei8_v_f32mf2( @@ -89,7 +89,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei8_v_f32mf2(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vfloat32mf2_t *v3, const float *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg4ei8_v_f32mf2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei8_v_f32mf2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei8_v_f32m1( @@ -106,7 +106,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei8_v_f32m1(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vfloat32m1_t *v3, const float *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg4ei8_v_f32m1(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei8_v_f32m1(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei8_v_f32m2( @@ -123,7 +123,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei8_v_f32m2(vfloat32m2_t *v0, vfloat32m2_t *v1, vfloat32m2_t *v2, vfloat32m2_t *v3, const float *base, vuint8mf2_t bindex, size_t vl) { - return vluxseg4ei8_v_f32m2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei8_v_f32m2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei8_v_f64m1( @@ -140,7 +140,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei8_v_f64m1(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vfloat64m1_t *v3, const double *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg4ei8_v_f64m1(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei8_v_f64m1(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei8_v_f64m2( @@ -157,7 +157,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei8_v_f64m2(vfloat64m2_t *v0, vfloat64m2_t *v1, vfloat64m2_t *v2, vfloat64m2_t *v3, const double *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg4ei8_v_f64m2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei8_v_f64m2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei8_v_i8mf8( @@ -174,7 +174,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei8_v_i8mf8(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vint8mf8_t *v3, const int8_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg4ei8_v_i8mf8(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei8_v_i8mf8(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei8_v_i8mf4( @@ -191,7 +191,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei8_v_i8mf4(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vint8mf4_t *v3, const int8_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg4ei8_v_i8mf4(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei8_v_i8mf4(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei8_v_i8mf2( @@ -208,7 +208,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei8_v_i8mf2(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vint8mf2_t *v3, const int8_t *base, vuint8mf2_t bindex, size_t vl) { - return vluxseg4ei8_v_i8mf2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei8_v_i8mf2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei8_v_i8m1( @@ -225,7 +225,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei8_v_i8m1(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vint8m1_t *v3, const int8_t *base, vuint8m1_t bindex, size_t vl) { - return vluxseg4ei8_v_i8m1(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei8_v_i8m1(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei8_v_i8m2( @@ -242,7 +242,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei8_v_i8m2(vint8m2_t *v0, vint8m2_t *v1, vint8m2_t *v2, vint8m2_t *v3, const int8_t *base, vuint8m2_t bindex, size_t vl) { - return vluxseg4ei8_v_i8m2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei8_v_i8m2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei8_v_i16mf4( @@ -259,7 +259,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei8_v_i16mf4(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vint16mf4_t *v3, const int16_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg4ei8_v_i16mf4(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei8_v_i16mf4(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei8_v_i16mf2( @@ -276,7 +276,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei8_v_i16mf2(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vint16mf2_t *v3, const int16_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg4ei8_v_i16mf2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei8_v_i16mf2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei8_v_i16m1( @@ -293,7 +293,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei8_v_i16m1(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vint16m1_t *v3, const int16_t *base, vuint8mf2_t bindex, size_t vl) { - return vluxseg4ei8_v_i16m1(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei8_v_i16m1(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei8_v_i16m2( @@ -310,7 +310,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei8_v_i16m2(vint16m2_t *v0, vint16m2_t *v1, vint16m2_t *v2, vint16m2_t *v3, const int16_t *base, vuint8m1_t bindex, size_t vl) { - return vluxseg4ei8_v_i16m2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei8_v_i16m2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei8_v_i32mf2( @@ -327,7 +327,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei8_v_i32mf2(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vint32mf2_t *v3, const int32_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg4ei8_v_i32mf2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei8_v_i32mf2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei8_v_i32m1( @@ -344,7 +344,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei8_v_i32m1(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vint32m1_t *v3, const int32_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg4ei8_v_i32m1(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei8_v_i32m1(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei8_v_i32m2( @@ -361,7 +361,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei8_v_i32m2(vint32m2_t *v0, vint32m2_t *v1, vint32m2_t *v2, vint32m2_t *v3, const int32_t *base, vuint8mf2_t bindex, size_t vl) { - return vluxseg4ei8_v_i32m2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei8_v_i32m2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei8_v_i64m1( @@ -378,7 +378,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei8_v_i64m1(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vint64m1_t *v3, const int64_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg4ei8_v_i64m1(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei8_v_i64m1(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei8_v_i64m2( @@ -395,7 +395,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei8_v_i64m2(vint64m2_t *v0, vint64m2_t *v1, vint64m2_t *v2, vint64m2_t *v3, const int64_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg4ei8_v_i64m2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei8_v_i64m2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei8_v_u8mf8( @@ -412,7 +412,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei8_v_u8mf8(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vuint8mf8_t *v3, const uint8_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg4ei8_v_u8mf8(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei8_v_u8mf8(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei8_v_u8mf4( @@ -429,7 +429,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei8_v_u8mf4(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vuint8mf4_t *v3, const uint8_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg4ei8_v_u8mf4(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei8_v_u8mf4(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei8_v_u8mf2( @@ -446,7 +446,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei8_v_u8mf2(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vuint8mf2_t *v3, const uint8_t *base, vuint8mf2_t bindex, size_t vl) { - return vluxseg4ei8_v_u8mf2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei8_v_u8mf2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei8_v_u8m1( @@ -463,7 +463,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei8_v_u8m1(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vuint8m1_t *v3, const uint8_t *base, vuint8m1_t bindex, size_t vl) { - return vluxseg4ei8_v_u8m1(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei8_v_u8m1(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei8_v_u8m2( @@ -480,7 +480,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei8_v_u8m2(vuint8m2_t *v0, vuint8m2_t *v1, vuint8m2_t *v2, vuint8m2_t *v3, const uint8_t *base, vuint8m2_t bindex, size_t vl) { - return vluxseg4ei8_v_u8m2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei8_v_u8m2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei8_v_u16mf4( @@ -497,7 +497,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei8_v_u16mf4(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vuint16mf4_t *v3, const uint16_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg4ei8_v_u16mf4(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei8_v_u16mf4(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei8_v_u16mf2( @@ -514,7 +514,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei8_v_u16mf2(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vuint16mf2_t *v3, const uint16_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg4ei8_v_u16mf2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei8_v_u16mf2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei8_v_u16m1( @@ -531,7 +531,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei8_v_u16m1(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vuint16m1_t *v3, const uint16_t *base, vuint8mf2_t bindex, size_t vl) { - return vluxseg4ei8_v_u16m1(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei8_v_u16m1(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei8_v_u16m2( @@ -548,7 +548,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei8_v_u16m2(vuint16m2_t *v0, vuint16m2_t *v1, vuint16m2_t *v2, vuint16m2_t *v3, const uint16_t *base, vuint8m1_t bindex, size_t vl) { - return vluxseg4ei8_v_u16m2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei8_v_u16m2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei8_v_u32mf2( @@ -565,7 +565,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei8_v_u32mf2(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vuint32mf2_t *v3, const uint32_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg4ei8_v_u32mf2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei8_v_u32mf2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei8_v_u32m1( @@ -582,7 +582,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei8_v_u32m1(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vuint32m1_t *v3, const uint32_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg4ei8_v_u32m1(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei8_v_u32m1(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei8_v_u32m2( @@ -599,7 +599,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei8_v_u32m2(vuint32m2_t *v0, vuint32m2_t *v1, vuint32m2_t *v2, vuint32m2_t *v3, const uint32_t *base, vuint8mf2_t bindex, size_t vl) { - return vluxseg4ei8_v_u32m2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei8_v_u32m2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei8_v_u64m1( @@ -616,7 +616,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei8_v_u64m1(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vuint64m1_t *v3, const uint64_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg4ei8_v_u64m1(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei8_v_u64m1(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei8_v_u64m2( @@ -633,7 +633,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei8_v_u64m2(vuint64m2_t *v0, vuint64m2_t *v1, vuint64m2_t *v2, vuint64m2_t *v3, const uint64_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg4ei8_v_u64m2(v0, v1, v2, v3, base, bindex, vl); + return __riscv_vluxseg4ei8_v_u64m2(v0, v1, v2, v3, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei8_v_f16mf4_m( @@ -650,7 +650,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei8_v_f16mf4_m(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vfloat16mf4_t *v3, vbool64_t mask, const _Float16 *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg4ei8_v_f16mf4_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei8_v_f16mf4_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei8_v_f16mf2_m( @@ -667,7 +667,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei8_v_f16mf2_m(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vfloat16mf2_t *v3, vbool32_t mask, const _Float16 *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg4ei8_v_f16mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei8_v_f16mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei8_v_f16m1_m( @@ -684,7 +684,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei8_v_f16m1_m(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vfloat16m1_t *v3, vbool16_t mask, const _Float16 *base, vuint8mf2_t bindex, size_t vl) { - return vluxseg4ei8_v_f16m1_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei8_v_f16m1_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei8_v_f16m2_m( @@ -701,7 +701,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei8_v_f16m2_m(vfloat16m2_t *v0, vfloat16m2_t *v1, vfloat16m2_t *v2, vfloat16m2_t *v3, vbool8_t mask, const _Float16 *base, vuint8m1_t bindex, size_t vl) { - return vluxseg4ei8_v_f16m2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei8_v_f16m2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei8_v_f32mf2_m( @@ -718,7 +718,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei8_v_f32mf2_m(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vfloat32mf2_t *v3, vbool64_t mask, const float *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg4ei8_v_f32mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei8_v_f32mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei8_v_f32m1_m( @@ -735,7 +735,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei8_v_f32m1_m(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vfloat32m1_t *v3, vbool32_t mask, const float *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg4ei8_v_f32m1_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei8_v_f32m1_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei8_v_f32m2_m( @@ -752,7 +752,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei8_v_f32m2_m(vfloat32m2_t *v0, vfloat32m2_t *v1, vfloat32m2_t *v2, vfloat32m2_t *v3, vbool16_t mask, const float *base, vuint8mf2_t bindex, size_t vl) { - return vluxseg4ei8_v_f32m2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei8_v_f32m2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei8_v_f64m1_m( @@ -769,7 +769,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei8_v_f64m1_m(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vfloat64m1_t *v3, vbool64_t mask, const double *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg4ei8_v_f64m1_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei8_v_f64m1_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei8_v_f64m2_m( @@ -786,7 +786,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei8_v_f64m2_m(vfloat64m2_t *v0, vfloat64m2_t *v1, vfloat64m2_t *v2, vfloat64m2_t *v3, vbool32_t mask, const double *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg4ei8_v_f64m2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei8_v_f64m2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei8_v_i8mf8_m( @@ -803,7 +803,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei8_v_i8mf8_m(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vint8mf8_t *v3, vbool64_t mask, const int8_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg4ei8_v_i8mf8_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei8_v_i8mf8_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei8_v_i8mf4_m( @@ -820,7 +820,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei8_v_i8mf4_m(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vint8mf4_t *v3, vbool32_t mask, const int8_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg4ei8_v_i8mf4_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei8_v_i8mf4_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei8_v_i8mf2_m( @@ -837,7 +837,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei8_v_i8mf2_m(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vint8mf2_t *v3, vbool16_t mask, const int8_t *base, vuint8mf2_t bindex, size_t vl) { - return vluxseg4ei8_v_i8mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei8_v_i8mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei8_v_i8m1_m( @@ -854,7 +854,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei8_v_i8m1_m(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vint8m1_t *v3, vbool8_t mask, const int8_t *base, vuint8m1_t bindex, size_t vl) { - return vluxseg4ei8_v_i8m1_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei8_v_i8m1_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei8_v_i8m2_m( @@ -871,7 +871,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei8_v_i8m2_m(vint8m2_t *v0, vint8m2_t *v1, vint8m2_t *v2, vint8m2_t *v3, vbool4_t mask, const int8_t *base, vuint8m2_t bindex, size_t vl) { - return vluxseg4ei8_v_i8m2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei8_v_i8m2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei8_v_i16mf4_m( @@ -888,7 +888,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei8_v_i16mf4_m(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vint16mf4_t *v3, vbool64_t mask, const int16_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg4ei8_v_i16mf4_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei8_v_i16mf4_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei8_v_i16mf2_m( @@ -905,7 +905,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei8_v_i16mf2_m(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vint16mf2_t *v3, vbool32_t mask, const int16_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg4ei8_v_i16mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei8_v_i16mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei8_v_i16m1_m( @@ -922,7 +922,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei8_v_i16m1_m(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vint16m1_t *v3, vbool16_t mask, const int16_t *base, vuint8mf2_t bindex, size_t vl) { - return vluxseg4ei8_v_i16m1_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei8_v_i16m1_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei8_v_i16m2_m( @@ -939,7 +939,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei8_v_i16m2_m(vint16m2_t *v0, vint16m2_t *v1, vint16m2_t *v2, vint16m2_t *v3, vbool8_t mask, const int16_t *base, vuint8m1_t bindex, size_t vl) { - return vluxseg4ei8_v_i16m2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei8_v_i16m2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei8_v_i32mf2_m( @@ -956,7 +956,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei8_v_i32mf2_m(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vint32mf2_t *v3, vbool64_t mask, const int32_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg4ei8_v_i32mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei8_v_i32mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei8_v_i32m1_m( @@ -973,7 +973,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei8_v_i32m1_m(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vint32m1_t *v3, vbool32_t mask, const int32_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg4ei8_v_i32m1_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei8_v_i32m1_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei8_v_i32m2_m( @@ -990,7 +990,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei8_v_i32m2_m(vint32m2_t *v0, vint32m2_t *v1, vint32m2_t *v2, vint32m2_t *v3, vbool16_t mask, const int32_t *base, vuint8mf2_t bindex, size_t vl) { - return vluxseg4ei8_v_i32m2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei8_v_i32m2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei8_v_i64m1_m( @@ -1007,7 +1007,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei8_v_i64m1_m(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vint64m1_t *v3, vbool64_t mask, const int64_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg4ei8_v_i64m1_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei8_v_i64m1_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei8_v_i64m2_m( @@ -1024,7 +1024,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei8_v_i64m2_m(vint64m2_t *v0, vint64m2_t *v1, vint64m2_t *v2, vint64m2_t *v3, vbool32_t mask, const int64_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg4ei8_v_i64m2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei8_v_i64m2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei8_v_u8mf8_m( @@ -1041,7 +1041,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei8_v_u8mf8_m(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vuint8mf8_t *v3, vbool64_t mask, const uint8_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg4ei8_v_u8mf8_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei8_v_u8mf8_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei8_v_u8mf4_m( @@ -1058,7 +1058,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei8_v_u8mf4_m(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vuint8mf4_t *v3, vbool32_t mask, const uint8_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg4ei8_v_u8mf4_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei8_v_u8mf4_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei8_v_u8mf2_m( @@ -1075,7 +1075,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei8_v_u8mf2_m(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vuint8mf2_t *v3, vbool16_t mask, const uint8_t *base, vuint8mf2_t bindex, size_t vl) { - return vluxseg4ei8_v_u8mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei8_v_u8mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei8_v_u8m1_m( @@ -1092,7 +1092,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei8_v_u8m1_m(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vuint8m1_t *v3, vbool8_t mask, const uint8_t *base, vuint8m1_t bindex, size_t vl) { - return vluxseg4ei8_v_u8m1_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei8_v_u8m1_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei8_v_u8m2_m( @@ -1109,7 +1109,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei8_v_u8m2_m(vuint8m2_t *v0, vuint8m2_t *v1, vuint8m2_t *v2, vuint8m2_t *v3, vbool4_t mask, const uint8_t *base, vuint8m2_t bindex, size_t vl) { - return vluxseg4ei8_v_u8m2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei8_v_u8m2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei8_v_u16mf4_m( @@ -1126,7 +1126,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei8_v_u16mf4_m(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vuint16mf4_t *v3, vbool64_t mask, const uint16_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg4ei8_v_u16mf4_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei8_v_u16mf4_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei8_v_u16mf2_m( @@ -1143,7 +1143,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei8_v_u16mf2_m(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vuint16mf2_t *v3, vbool32_t mask, const uint16_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg4ei8_v_u16mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei8_v_u16mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei8_v_u16m1_m( @@ -1160,7 +1160,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei8_v_u16m1_m(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vuint16m1_t *v3, vbool16_t mask, const uint16_t *base, vuint8mf2_t bindex, size_t vl) { - return vluxseg4ei8_v_u16m1_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei8_v_u16m1_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei8_v_u16m2_m( @@ -1177,7 +1177,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei8_v_u16m2_m(vuint16m2_t *v0, vuint16m2_t *v1, vuint16m2_t *v2, vuint16m2_t *v3, vbool8_t mask, const uint16_t *base, vuint8m1_t bindex, size_t vl) { - return vluxseg4ei8_v_u16m2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei8_v_u16m2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei8_v_u32mf2_m( @@ -1194,7 +1194,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei8_v_u32mf2_m(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vuint32mf2_t *v3, vbool64_t mask, const uint32_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg4ei8_v_u32mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei8_v_u32mf2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei8_v_u32m1_m( @@ -1211,7 +1211,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei8_v_u32m1_m(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vuint32m1_t *v3, vbool32_t mask, const uint32_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg4ei8_v_u32m1_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei8_v_u32m1_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei8_v_u32m2_m( @@ -1228,7 +1228,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei8_v_u32m2_m(vuint32m2_t *v0, vuint32m2_t *v1, vuint32m2_t *v2, vuint32m2_t *v3, vbool16_t mask, const uint32_t *base, vuint8mf2_t bindex, size_t vl) { - return vluxseg4ei8_v_u32m2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei8_v_u32m2_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei8_v_u64m1_m( @@ -1245,7 +1245,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei8_v_u64m1_m(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vuint64m1_t *v3, vbool64_t mask, const uint64_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg4ei8_v_u64m1_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei8_v_u64m1_m(v0, v1, v2, v3, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg4ei8_v_u64m2_m( @@ -1262,6 +1262,6 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg4ei8_v_u64m2_m(vuint64m2_t *v0, vuint64m2_t *v1, vuint64m2_t *v2, vuint64m2_t *v3, vbool32_t mask, const uint64_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg4ei8_v_u64m2_m(v0, v1, v2, v3, mask, base, bindex, vl); + return __riscv_vluxseg4ei8_v_u64m2_m(v0, v1, v2, v3, mask, base, bindex, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg5ei16.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg5ei16.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg5ei16.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg5ei16.c @@ -23,7 +23,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei16_v_f16mf4(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vfloat16mf4_t *v3, vfloat16mf4_t *v4, const _Float16 *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg5ei16_v_f16mf4(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vluxseg5ei16_v_f16mf4(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei16_v_f16mf2( @@ -42,7 +42,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei16_v_f16mf2(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vfloat16mf2_t *v3, vfloat16mf2_t *v4, const _Float16 *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg5ei16_v_f16mf2(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vluxseg5ei16_v_f16mf2(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei16_v_f16m1( @@ -61,7 +61,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei16_v_f16m1(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vfloat16m1_t *v3, vfloat16m1_t *v4, const _Float16 *base, vuint16m1_t bindex, size_t vl) { - return vluxseg5ei16_v_f16m1(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vluxseg5ei16_v_f16m1(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei16_v_f32mf2( @@ -80,7 +80,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei16_v_f32mf2(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vfloat32mf2_t *v3, vfloat32mf2_t *v4, const float *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg5ei16_v_f32mf2(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vluxseg5ei16_v_f32mf2(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei16_v_f32m1( @@ -99,7 +99,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei16_v_f32m1(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vfloat32m1_t *v3, vfloat32m1_t *v4, const float *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg5ei16_v_f32m1(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vluxseg5ei16_v_f32m1(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei16_v_f64m1( @@ -118,7 +118,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei16_v_f64m1(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vfloat64m1_t *v3, vfloat64m1_t *v4, const double *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg5ei16_v_f64m1(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vluxseg5ei16_v_f64m1(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei16_v_i8mf8( @@ -137,7 +137,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei16_v_i8mf8(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vint8mf8_t *v3, vint8mf8_t *v4, const int8_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg5ei16_v_i8mf8(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vluxseg5ei16_v_i8mf8(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei16_v_i8mf4( @@ -156,7 +156,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei16_v_i8mf4(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vint8mf4_t *v3, vint8mf4_t *v4, const int8_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg5ei16_v_i8mf4(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vluxseg5ei16_v_i8mf4(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei16_v_i8mf2( @@ -175,7 +175,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei16_v_i8mf2(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vint8mf2_t *v3, vint8mf2_t *v4, const int8_t *base, vuint16m1_t bindex, size_t vl) { - return vluxseg5ei16_v_i8mf2(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vluxseg5ei16_v_i8mf2(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei16_v_i8m1( @@ -194,7 +194,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei16_v_i8m1(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vint8m1_t *v3, vint8m1_t *v4, const int8_t *base, vuint16m2_t bindex, size_t vl) { - return vluxseg5ei16_v_i8m1(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vluxseg5ei16_v_i8m1(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei16_v_i16mf4( @@ -213,7 +213,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei16_v_i16mf4(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vint16mf4_t *v3, vint16mf4_t *v4, const int16_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg5ei16_v_i16mf4(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vluxseg5ei16_v_i16mf4(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei16_v_i16mf2( @@ -232,7 +232,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei16_v_i16mf2(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vint16mf2_t *v3, vint16mf2_t *v4, const int16_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg5ei16_v_i16mf2(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vluxseg5ei16_v_i16mf2(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei16_v_i16m1( @@ -251,7 +251,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei16_v_i16m1(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vint16m1_t *v3, vint16m1_t *v4, const int16_t *base, vuint16m1_t bindex, size_t vl) { - return vluxseg5ei16_v_i16m1(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vluxseg5ei16_v_i16m1(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei16_v_i32mf2( @@ -270,7 +270,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei16_v_i32mf2(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vint32mf2_t *v3, vint32mf2_t *v4, const int32_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg5ei16_v_i32mf2(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vluxseg5ei16_v_i32mf2(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei16_v_i32m1( @@ -289,7 +289,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei16_v_i32m1(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vint32m1_t *v3, vint32m1_t *v4, const int32_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg5ei16_v_i32m1(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vluxseg5ei16_v_i32m1(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei16_v_i64m1( @@ -308,7 +308,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei16_v_i64m1(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vint64m1_t *v3, vint64m1_t *v4, const int64_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg5ei16_v_i64m1(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vluxseg5ei16_v_i64m1(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei16_v_u8mf8( @@ -327,7 +327,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei16_v_u8mf8(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vuint8mf8_t *v3, vuint8mf8_t *v4, const uint8_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg5ei16_v_u8mf8(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vluxseg5ei16_v_u8mf8(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei16_v_u8mf4( @@ -346,7 +346,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei16_v_u8mf4(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vuint8mf4_t *v3, vuint8mf4_t *v4, const uint8_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg5ei16_v_u8mf4(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vluxseg5ei16_v_u8mf4(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei16_v_u8mf2( @@ -365,7 +365,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei16_v_u8mf2(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vuint8mf2_t *v3, vuint8mf2_t *v4, const uint8_t *base, vuint16m1_t bindex, size_t vl) { - return vluxseg5ei16_v_u8mf2(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vluxseg5ei16_v_u8mf2(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei16_v_u8m1( @@ -384,7 +384,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei16_v_u8m1(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vuint8m1_t *v3, vuint8m1_t *v4, const uint8_t *base, vuint16m2_t bindex, size_t vl) { - return vluxseg5ei16_v_u8m1(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vluxseg5ei16_v_u8m1(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei16_v_u16mf4( @@ -403,7 +403,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei16_v_u16mf4(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vuint16mf4_t *v3, vuint16mf4_t *v4, const uint16_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg5ei16_v_u16mf4(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vluxseg5ei16_v_u16mf4(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei16_v_u16mf2( @@ -422,7 +422,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei16_v_u16mf2(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vuint16mf2_t *v3, vuint16mf2_t *v4, const uint16_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg5ei16_v_u16mf2(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vluxseg5ei16_v_u16mf2(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei16_v_u16m1( @@ -441,7 +441,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei16_v_u16m1(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vuint16m1_t *v3, vuint16m1_t *v4, const uint16_t *base, vuint16m1_t bindex, size_t vl) { - return vluxseg5ei16_v_u16m1(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vluxseg5ei16_v_u16m1(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei16_v_u32mf2( @@ -460,7 +460,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei16_v_u32mf2(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vuint32mf2_t *v3, vuint32mf2_t *v4, const uint32_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg5ei16_v_u32mf2(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vluxseg5ei16_v_u32mf2(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei16_v_u32m1( @@ -479,7 +479,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei16_v_u32m1(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vuint32m1_t *v3, vuint32m1_t *v4, const uint32_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg5ei16_v_u32m1(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vluxseg5ei16_v_u32m1(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei16_v_u64m1( @@ -498,7 +498,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei16_v_u64m1(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vuint64m1_t *v3, vuint64m1_t *v4, const uint64_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg5ei16_v_u64m1(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vluxseg5ei16_v_u64m1(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei16_v_f16mf4_m( @@ -517,7 +517,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei16_v_f16mf4_m(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vfloat16mf4_t *v3, vfloat16mf4_t *v4, vbool64_t mask, const _Float16 *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg5ei16_v_f16mf4_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vluxseg5ei16_v_f16mf4_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei16_v_f16mf2_m( @@ -536,7 +536,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei16_v_f16mf2_m(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vfloat16mf2_t *v3, vfloat16mf2_t *v4, vbool32_t mask, const _Float16 *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg5ei16_v_f16mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vluxseg5ei16_v_f16mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei16_v_f16m1_m( @@ -555,7 +555,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei16_v_f16m1_m(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vfloat16m1_t *v3, vfloat16m1_t *v4, vbool16_t mask, const _Float16 *base, vuint16m1_t bindex, size_t vl) { - return vluxseg5ei16_v_f16m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vluxseg5ei16_v_f16m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei16_v_f32mf2_m( @@ -574,7 +574,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei16_v_f32mf2_m(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vfloat32mf2_t *v3, vfloat32mf2_t *v4, vbool64_t mask, const float *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg5ei16_v_f32mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vluxseg5ei16_v_f32mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei16_v_f32m1_m( @@ -593,7 +593,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei16_v_f32m1_m(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vfloat32m1_t *v3, vfloat32m1_t *v4, vbool32_t mask, const float *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg5ei16_v_f32m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vluxseg5ei16_v_f32m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei16_v_f64m1_m( @@ -612,7 +612,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei16_v_f64m1_m(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vfloat64m1_t *v3, vfloat64m1_t *v4, vbool64_t mask, const double *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg5ei16_v_f64m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vluxseg5ei16_v_f64m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei16_v_i8mf8_m( @@ -631,7 +631,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei16_v_i8mf8_m(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vint8mf8_t *v3, vint8mf8_t *v4, vbool64_t mask, const int8_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg5ei16_v_i8mf8_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vluxseg5ei16_v_i8mf8_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei16_v_i8mf4_m( @@ -650,7 +650,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei16_v_i8mf4_m(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vint8mf4_t *v3, vint8mf4_t *v4, vbool32_t mask, const int8_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg5ei16_v_i8mf4_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vluxseg5ei16_v_i8mf4_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei16_v_i8mf2_m( @@ -669,7 +669,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei16_v_i8mf2_m(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vint8mf2_t *v3, vint8mf2_t *v4, vbool16_t mask, const int8_t *base, vuint16m1_t bindex, size_t vl) { - return vluxseg5ei16_v_i8mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vluxseg5ei16_v_i8mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei16_v_i8m1_m( @@ -688,7 +688,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei16_v_i8m1_m(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vint8m1_t *v3, vint8m1_t *v4, vbool8_t mask, const int8_t *base, vuint16m2_t bindex, size_t vl) { - return vluxseg5ei16_v_i8m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vluxseg5ei16_v_i8m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei16_v_i16mf4_m( @@ -707,7 +707,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei16_v_i16mf4_m(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vint16mf4_t *v3, vint16mf4_t *v4, vbool64_t mask, const int16_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg5ei16_v_i16mf4_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vluxseg5ei16_v_i16mf4_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei16_v_i16mf2_m( @@ -726,7 +726,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei16_v_i16mf2_m(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vint16mf2_t *v3, vint16mf2_t *v4, vbool32_t mask, const int16_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg5ei16_v_i16mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vluxseg5ei16_v_i16mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei16_v_i16m1_m( @@ -745,7 +745,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei16_v_i16m1_m(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vint16m1_t *v3, vint16m1_t *v4, vbool16_t mask, const int16_t *base, vuint16m1_t bindex, size_t vl) { - return vluxseg5ei16_v_i16m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vluxseg5ei16_v_i16m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei16_v_i32mf2_m( @@ -764,7 +764,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei16_v_i32mf2_m(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vint32mf2_t *v3, vint32mf2_t *v4, vbool64_t mask, const int32_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg5ei16_v_i32mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vluxseg5ei16_v_i32mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei16_v_i32m1_m( @@ -783,7 +783,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei16_v_i32m1_m(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vint32m1_t *v3, vint32m1_t *v4, vbool32_t mask, const int32_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg5ei16_v_i32m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vluxseg5ei16_v_i32m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei16_v_i64m1_m( @@ -802,7 +802,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei16_v_i64m1_m(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vint64m1_t *v3, vint64m1_t *v4, vbool64_t mask, const int64_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg5ei16_v_i64m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vluxseg5ei16_v_i64m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei16_v_u8mf8_m( @@ -821,7 +821,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei16_v_u8mf8_m(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vuint8mf8_t *v3, vuint8mf8_t *v4, vbool64_t mask, const uint8_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg5ei16_v_u8mf8_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vluxseg5ei16_v_u8mf8_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei16_v_u8mf4_m( @@ -840,7 +840,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei16_v_u8mf4_m(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vuint8mf4_t *v3, vuint8mf4_t *v4, vbool32_t mask, const uint8_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg5ei16_v_u8mf4_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vluxseg5ei16_v_u8mf4_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei16_v_u8mf2_m( @@ -859,7 +859,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei16_v_u8mf2_m(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vuint8mf2_t *v3, vuint8mf2_t *v4, vbool16_t mask, const uint8_t *base, vuint16m1_t bindex, size_t vl) { - return vluxseg5ei16_v_u8mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vluxseg5ei16_v_u8mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei16_v_u8m1_m( @@ -878,7 +878,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei16_v_u8m1_m(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vuint8m1_t *v3, vuint8m1_t *v4, vbool8_t mask, const uint8_t *base, vuint16m2_t bindex, size_t vl) { - return vluxseg5ei16_v_u8m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vluxseg5ei16_v_u8m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei16_v_u16mf4_m( @@ -897,7 +897,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei16_v_u16mf4_m(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vuint16mf4_t *v3, vuint16mf4_t *v4, vbool64_t mask, const uint16_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg5ei16_v_u16mf4_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vluxseg5ei16_v_u16mf4_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei16_v_u16mf2_m( @@ -916,7 +916,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei16_v_u16mf2_m(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vuint16mf2_t *v3, vuint16mf2_t *v4, vbool32_t mask, const uint16_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg5ei16_v_u16mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vluxseg5ei16_v_u16mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei16_v_u16m1_m( @@ -935,7 +935,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei16_v_u16m1_m(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vuint16m1_t *v3, vuint16m1_t *v4, vbool16_t mask, const uint16_t *base, vuint16m1_t bindex, size_t vl) { - return vluxseg5ei16_v_u16m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vluxseg5ei16_v_u16m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei16_v_u32mf2_m( @@ -954,7 +954,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei16_v_u32mf2_m(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vuint32mf2_t *v3, vuint32mf2_t *v4, vbool64_t mask, const uint32_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg5ei16_v_u32mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vluxseg5ei16_v_u32mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei16_v_u32m1_m( @@ -973,7 +973,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei16_v_u32m1_m(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vuint32m1_t *v3, vuint32m1_t *v4, vbool32_t mask, const uint32_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg5ei16_v_u32m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vluxseg5ei16_v_u32m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei16_v_u64m1_m( @@ -992,6 +992,6 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei16_v_u64m1_m(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vuint64m1_t *v3, vuint64m1_t *v4, vbool64_t mask, const uint64_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg5ei16_v_u64m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vluxseg5ei16_v_u64m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg5ei32.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg5ei32.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg5ei32.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg5ei32.c @@ -23,7 +23,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei32_v_f16mf4(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vfloat16mf4_t *v3, vfloat16mf4_t *v4, const _Float16 *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg5ei32_v_f16mf4(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vluxseg5ei32_v_f16mf4(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei32_v_f16mf2( @@ -42,7 +42,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei32_v_f16mf2(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vfloat16mf2_t *v3, vfloat16mf2_t *v4, const _Float16 *base, vuint32m1_t bindex, size_t vl) { - return vluxseg5ei32_v_f16mf2(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vluxseg5ei32_v_f16mf2(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei32_v_f16m1( @@ -61,7 +61,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei32_v_f16m1(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vfloat16m1_t *v3, vfloat16m1_t *v4, const _Float16 *base, vuint32m2_t bindex, size_t vl) { - return vluxseg5ei32_v_f16m1(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vluxseg5ei32_v_f16m1(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei32_v_f32mf2( @@ -80,7 +80,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei32_v_f32mf2(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vfloat32mf2_t *v3, vfloat32mf2_t *v4, const float *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg5ei32_v_f32mf2(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vluxseg5ei32_v_f32mf2(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei32_v_f32m1( @@ -99,7 +99,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei32_v_f32m1(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vfloat32m1_t *v3, vfloat32m1_t *v4, const float *base, vuint32m1_t bindex, size_t vl) { - return vluxseg5ei32_v_f32m1(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vluxseg5ei32_v_f32m1(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei32_v_f64m1( @@ -118,7 +118,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei32_v_f64m1(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vfloat64m1_t *v3, vfloat64m1_t *v4, const double *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg5ei32_v_f64m1(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vluxseg5ei32_v_f64m1(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei32_v_i8mf8( @@ -137,7 +137,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei32_v_i8mf8(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vint8mf8_t *v3, vint8mf8_t *v4, const int8_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg5ei32_v_i8mf8(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vluxseg5ei32_v_i8mf8(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei32_v_i8mf4( @@ -156,7 +156,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei32_v_i8mf4(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vint8mf4_t *v3, vint8mf4_t *v4, const int8_t *base, vuint32m1_t bindex, size_t vl) { - return vluxseg5ei32_v_i8mf4(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vluxseg5ei32_v_i8mf4(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei32_v_i8mf2( @@ -175,7 +175,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei32_v_i8mf2(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vint8mf2_t *v3, vint8mf2_t *v4, const int8_t *base, vuint32m2_t bindex, size_t vl) { - return vluxseg5ei32_v_i8mf2(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vluxseg5ei32_v_i8mf2(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei32_v_i8m1( @@ -194,7 +194,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei32_v_i8m1(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vint8m1_t *v3, vint8m1_t *v4, const int8_t *base, vuint32m4_t bindex, size_t vl) { - return vluxseg5ei32_v_i8m1(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vluxseg5ei32_v_i8m1(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei32_v_i16mf4( @@ -213,7 +213,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei32_v_i16mf4(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vint16mf4_t *v3, vint16mf4_t *v4, const int16_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg5ei32_v_i16mf4(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vluxseg5ei32_v_i16mf4(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei32_v_i16mf2( @@ -232,7 +232,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei32_v_i16mf2(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vint16mf2_t *v3, vint16mf2_t *v4, const int16_t *base, vuint32m1_t bindex, size_t vl) { - return vluxseg5ei32_v_i16mf2(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vluxseg5ei32_v_i16mf2(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei32_v_i16m1( @@ -251,7 +251,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei32_v_i16m1(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vint16m1_t *v3, vint16m1_t *v4, const int16_t *base, vuint32m2_t bindex, size_t vl) { - return vluxseg5ei32_v_i16m1(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vluxseg5ei32_v_i16m1(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei32_v_i32mf2( @@ -270,7 +270,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei32_v_i32mf2(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vint32mf2_t *v3, vint32mf2_t *v4, const int32_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg5ei32_v_i32mf2(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vluxseg5ei32_v_i32mf2(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei32_v_i32m1( @@ -289,7 +289,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei32_v_i32m1(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vint32m1_t *v3, vint32m1_t *v4, const int32_t *base, vuint32m1_t bindex, size_t vl) { - return vluxseg5ei32_v_i32m1(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vluxseg5ei32_v_i32m1(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei32_v_i64m1( @@ -308,7 +308,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei32_v_i64m1(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vint64m1_t *v3, vint64m1_t *v4, const int64_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg5ei32_v_i64m1(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vluxseg5ei32_v_i64m1(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei32_v_u8mf8( @@ -327,7 +327,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei32_v_u8mf8(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vuint8mf8_t *v3, vuint8mf8_t *v4, const uint8_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg5ei32_v_u8mf8(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vluxseg5ei32_v_u8mf8(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei32_v_u8mf4( @@ -346,7 +346,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei32_v_u8mf4(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vuint8mf4_t *v3, vuint8mf4_t *v4, const uint8_t *base, vuint32m1_t bindex, size_t vl) { - return vluxseg5ei32_v_u8mf4(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vluxseg5ei32_v_u8mf4(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei32_v_u8mf2( @@ -365,7 +365,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei32_v_u8mf2(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vuint8mf2_t *v3, vuint8mf2_t *v4, const uint8_t *base, vuint32m2_t bindex, size_t vl) { - return vluxseg5ei32_v_u8mf2(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vluxseg5ei32_v_u8mf2(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei32_v_u8m1( @@ -384,7 +384,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei32_v_u8m1(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vuint8m1_t *v3, vuint8m1_t *v4, const uint8_t *base, vuint32m4_t bindex, size_t vl) { - return vluxseg5ei32_v_u8m1(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vluxseg5ei32_v_u8m1(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei32_v_u16mf4( @@ -403,7 +403,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei32_v_u16mf4(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vuint16mf4_t *v3, vuint16mf4_t *v4, const uint16_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg5ei32_v_u16mf4(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vluxseg5ei32_v_u16mf4(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei32_v_u16mf2( @@ -422,7 +422,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei32_v_u16mf2(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vuint16mf2_t *v3, vuint16mf2_t *v4, const uint16_t *base, vuint32m1_t bindex, size_t vl) { - return vluxseg5ei32_v_u16mf2(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vluxseg5ei32_v_u16mf2(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei32_v_u16m1( @@ -441,7 +441,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei32_v_u16m1(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vuint16m1_t *v3, vuint16m1_t *v4, const uint16_t *base, vuint32m2_t bindex, size_t vl) { - return vluxseg5ei32_v_u16m1(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vluxseg5ei32_v_u16m1(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei32_v_u32mf2( @@ -460,7 +460,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei32_v_u32mf2(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vuint32mf2_t *v3, vuint32mf2_t *v4, const uint32_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg5ei32_v_u32mf2(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vluxseg5ei32_v_u32mf2(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei32_v_u32m1( @@ -479,7 +479,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei32_v_u32m1(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vuint32m1_t *v3, vuint32m1_t *v4, const uint32_t *base, vuint32m1_t bindex, size_t vl) { - return vluxseg5ei32_v_u32m1(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vluxseg5ei32_v_u32m1(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei32_v_u64m1( @@ -498,7 +498,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei32_v_u64m1(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vuint64m1_t *v3, vuint64m1_t *v4, const uint64_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg5ei32_v_u64m1(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vluxseg5ei32_v_u64m1(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei32_v_f16mf4_m( @@ -517,7 +517,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei32_v_f16mf4_m(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vfloat16mf4_t *v3, vfloat16mf4_t *v4, vbool64_t mask, const _Float16 *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg5ei32_v_f16mf4_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vluxseg5ei32_v_f16mf4_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei32_v_f16mf2_m( @@ -536,7 +536,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei32_v_f16mf2_m(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vfloat16mf2_t *v3, vfloat16mf2_t *v4, vbool32_t mask, const _Float16 *base, vuint32m1_t bindex, size_t vl) { - return vluxseg5ei32_v_f16mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vluxseg5ei32_v_f16mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei32_v_f16m1_m( @@ -555,7 +555,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei32_v_f16m1_m(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vfloat16m1_t *v3, vfloat16m1_t *v4, vbool16_t mask, const _Float16 *base, vuint32m2_t bindex, size_t vl) { - return vluxseg5ei32_v_f16m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vluxseg5ei32_v_f16m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei32_v_f32mf2_m( @@ -574,7 +574,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei32_v_f32mf2_m(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vfloat32mf2_t *v3, vfloat32mf2_t *v4, vbool64_t mask, const float *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg5ei32_v_f32mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vluxseg5ei32_v_f32mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei32_v_f32m1_m( @@ -593,7 +593,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei32_v_f32m1_m(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vfloat32m1_t *v3, vfloat32m1_t *v4, vbool32_t mask, const float *base, vuint32m1_t bindex, size_t vl) { - return vluxseg5ei32_v_f32m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vluxseg5ei32_v_f32m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei32_v_f64m1_m( @@ -612,7 +612,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei32_v_f64m1_m(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vfloat64m1_t *v3, vfloat64m1_t *v4, vbool64_t mask, const double *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg5ei32_v_f64m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vluxseg5ei32_v_f64m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei32_v_i8mf8_m( @@ -631,7 +631,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei32_v_i8mf8_m(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vint8mf8_t *v3, vint8mf8_t *v4, vbool64_t mask, const int8_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg5ei32_v_i8mf8_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vluxseg5ei32_v_i8mf8_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei32_v_i8mf4_m( @@ -650,7 +650,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei32_v_i8mf4_m(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vint8mf4_t *v3, vint8mf4_t *v4, vbool32_t mask, const int8_t *base, vuint32m1_t bindex, size_t vl) { - return vluxseg5ei32_v_i8mf4_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vluxseg5ei32_v_i8mf4_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei32_v_i8mf2_m( @@ -669,7 +669,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei32_v_i8mf2_m(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vint8mf2_t *v3, vint8mf2_t *v4, vbool16_t mask, const int8_t *base, vuint32m2_t bindex, size_t vl) { - return vluxseg5ei32_v_i8mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vluxseg5ei32_v_i8mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei32_v_i8m1_m( @@ -688,7 +688,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei32_v_i8m1_m(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vint8m1_t *v3, vint8m1_t *v4, vbool8_t mask, const int8_t *base, vuint32m4_t bindex, size_t vl) { - return vluxseg5ei32_v_i8m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vluxseg5ei32_v_i8m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei32_v_i16mf4_m( @@ -707,7 +707,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei32_v_i16mf4_m(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vint16mf4_t *v3, vint16mf4_t *v4, vbool64_t mask, const int16_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg5ei32_v_i16mf4_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vluxseg5ei32_v_i16mf4_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei32_v_i16mf2_m( @@ -726,7 +726,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei32_v_i16mf2_m(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vint16mf2_t *v3, vint16mf2_t *v4, vbool32_t mask, const int16_t *base, vuint32m1_t bindex, size_t vl) { - return vluxseg5ei32_v_i16mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vluxseg5ei32_v_i16mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei32_v_i16m1_m( @@ -745,7 +745,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei32_v_i16m1_m(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vint16m1_t *v3, vint16m1_t *v4, vbool16_t mask, const int16_t *base, vuint32m2_t bindex, size_t vl) { - return vluxseg5ei32_v_i16m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vluxseg5ei32_v_i16m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei32_v_i32mf2_m( @@ -764,7 +764,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei32_v_i32mf2_m(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vint32mf2_t *v3, vint32mf2_t *v4, vbool64_t mask, const int32_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg5ei32_v_i32mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vluxseg5ei32_v_i32mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei32_v_i32m1_m( @@ -783,7 +783,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei32_v_i32m1_m(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vint32m1_t *v3, vint32m1_t *v4, vbool32_t mask, const int32_t *base, vuint32m1_t bindex, size_t vl) { - return vluxseg5ei32_v_i32m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vluxseg5ei32_v_i32m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei32_v_i64m1_m( @@ -802,7 +802,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei32_v_i64m1_m(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vint64m1_t *v3, vint64m1_t *v4, vbool64_t mask, const int64_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg5ei32_v_i64m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vluxseg5ei32_v_i64m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei32_v_u8mf8_m( @@ -821,7 +821,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei32_v_u8mf8_m(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vuint8mf8_t *v3, vuint8mf8_t *v4, vbool64_t mask, const uint8_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg5ei32_v_u8mf8_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vluxseg5ei32_v_u8mf8_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei32_v_u8mf4_m( @@ -840,7 +840,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei32_v_u8mf4_m(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vuint8mf4_t *v3, vuint8mf4_t *v4, vbool32_t mask, const uint8_t *base, vuint32m1_t bindex, size_t vl) { - return vluxseg5ei32_v_u8mf4_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vluxseg5ei32_v_u8mf4_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei32_v_u8mf2_m( @@ -859,7 +859,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei32_v_u8mf2_m(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vuint8mf2_t *v3, vuint8mf2_t *v4, vbool16_t mask, const uint8_t *base, vuint32m2_t bindex, size_t vl) { - return vluxseg5ei32_v_u8mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vluxseg5ei32_v_u8mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei32_v_u8m1_m( @@ -878,7 +878,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei32_v_u8m1_m(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vuint8m1_t *v3, vuint8m1_t *v4, vbool8_t mask, const uint8_t *base, vuint32m4_t bindex, size_t vl) { - return vluxseg5ei32_v_u8m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vluxseg5ei32_v_u8m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei32_v_u16mf4_m( @@ -897,7 +897,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei32_v_u16mf4_m(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vuint16mf4_t *v3, vuint16mf4_t *v4, vbool64_t mask, const uint16_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg5ei32_v_u16mf4_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vluxseg5ei32_v_u16mf4_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei32_v_u16mf2_m( @@ -916,7 +916,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei32_v_u16mf2_m(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vuint16mf2_t *v3, vuint16mf2_t *v4, vbool32_t mask, const uint16_t *base, vuint32m1_t bindex, size_t vl) { - return vluxseg5ei32_v_u16mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vluxseg5ei32_v_u16mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei32_v_u16m1_m( @@ -935,7 +935,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei32_v_u16m1_m(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vuint16m1_t *v3, vuint16m1_t *v4, vbool16_t mask, const uint16_t *base, vuint32m2_t bindex, size_t vl) { - return vluxseg5ei32_v_u16m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vluxseg5ei32_v_u16m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei32_v_u32mf2_m( @@ -954,7 +954,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei32_v_u32mf2_m(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vuint32mf2_t *v3, vuint32mf2_t *v4, vbool64_t mask, const uint32_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg5ei32_v_u32mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vluxseg5ei32_v_u32mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei32_v_u32m1_m( @@ -973,7 +973,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei32_v_u32m1_m(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vuint32m1_t *v3, vuint32m1_t *v4, vbool32_t mask, const uint32_t *base, vuint32m1_t bindex, size_t vl) { - return vluxseg5ei32_v_u32m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vluxseg5ei32_v_u32m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei32_v_u64m1_m( @@ -992,6 +992,6 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei32_v_u64m1_m(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vuint64m1_t *v3, vuint64m1_t *v4, vbool64_t mask, const uint64_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg5ei32_v_u64m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vluxseg5ei32_v_u64m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg5ei64.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg5ei64.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg5ei64.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg5ei64.c @@ -23,7 +23,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei64_v_f16mf4(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vfloat16mf4_t *v3, vfloat16mf4_t *v4, const _Float16 *base, vuint64m1_t bindex, size_t vl) { - return vluxseg5ei64_v_f16mf4(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vluxseg5ei64_v_f16mf4(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei64_v_f16mf2( @@ -42,7 +42,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei64_v_f16mf2(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vfloat16mf2_t *v3, vfloat16mf2_t *v4, const _Float16 *base, vuint64m2_t bindex, size_t vl) { - return vluxseg5ei64_v_f16mf2(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vluxseg5ei64_v_f16mf2(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei64_v_f16m1( @@ -61,7 +61,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei64_v_f16m1(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vfloat16m1_t *v3, vfloat16m1_t *v4, const _Float16 *base, vuint64m4_t bindex, size_t vl) { - return vluxseg5ei64_v_f16m1(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vluxseg5ei64_v_f16m1(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei64_v_f32mf2( @@ -80,7 +80,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei64_v_f32mf2(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vfloat32mf2_t *v3, vfloat32mf2_t *v4, const float *base, vuint64m1_t bindex, size_t vl) { - return vluxseg5ei64_v_f32mf2(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vluxseg5ei64_v_f32mf2(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei64_v_f32m1( @@ -99,7 +99,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei64_v_f32m1(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vfloat32m1_t *v3, vfloat32m1_t *v4, const float *base, vuint64m2_t bindex, size_t vl) { - return vluxseg5ei64_v_f32m1(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vluxseg5ei64_v_f32m1(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei64_v_f64m1( @@ -118,7 +118,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei64_v_f64m1(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vfloat64m1_t *v3, vfloat64m1_t *v4, const double *base, vuint64m1_t bindex, size_t vl) { - return vluxseg5ei64_v_f64m1(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vluxseg5ei64_v_f64m1(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei64_v_i8mf8( @@ -137,7 +137,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei64_v_i8mf8(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vint8mf8_t *v3, vint8mf8_t *v4, const int8_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg5ei64_v_i8mf8(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vluxseg5ei64_v_i8mf8(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei64_v_i8mf4( @@ -156,7 +156,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei64_v_i8mf4(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vint8mf4_t *v3, vint8mf4_t *v4, const int8_t *base, vuint64m2_t bindex, size_t vl) { - return vluxseg5ei64_v_i8mf4(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vluxseg5ei64_v_i8mf4(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei64_v_i8mf2( @@ -175,7 +175,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei64_v_i8mf2(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vint8mf2_t *v3, vint8mf2_t *v4, const int8_t *base, vuint64m4_t bindex, size_t vl) { - return vluxseg5ei64_v_i8mf2(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vluxseg5ei64_v_i8mf2(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei64_v_i8m1( @@ -194,7 +194,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei64_v_i8m1(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vint8m1_t *v3, vint8m1_t *v4, const int8_t *base, vuint64m8_t bindex, size_t vl) { - return vluxseg5ei64_v_i8m1(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vluxseg5ei64_v_i8m1(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei64_v_i16mf4( @@ -213,7 +213,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei64_v_i16mf4(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vint16mf4_t *v3, vint16mf4_t *v4, const int16_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg5ei64_v_i16mf4(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vluxseg5ei64_v_i16mf4(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei64_v_i16mf2( @@ -232,7 +232,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei64_v_i16mf2(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vint16mf2_t *v3, vint16mf2_t *v4, const int16_t *base, vuint64m2_t bindex, size_t vl) { - return vluxseg5ei64_v_i16mf2(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vluxseg5ei64_v_i16mf2(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei64_v_i16m1( @@ -251,7 +251,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei64_v_i16m1(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vint16m1_t *v3, vint16m1_t *v4, const int16_t *base, vuint64m4_t bindex, size_t vl) { - return vluxseg5ei64_v_i16m1(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vluxseg5ei64_v_i16m1(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei64_v_i32mf2( @@ -270,7 +270,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei64_v_i32mf2(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vint32mf2_t *v3, vint32mf2_t *v4, const int32_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg5ei64_v_i32mf2(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vluxseg5ei64_v_i32mf2(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei64_v_i32m1( @@ -289,7 +289,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei64_v_i32m1(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vint32m1_t *v3, vint32m1_t *v4, const int32_t *base, vuint64m2_t bindex, size_t vl) { - return vluxseg5ei64_v_i32m1(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vluxseg5ei64_v_i32m1(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei64_v_i64m1( @@ -308,7 +308,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei64_v_i64m1(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vint64m1_t *v3, vint64m1_t *v4, const int64_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg5ei64_v_i64m1(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vluxseg5ei64_v_i64m1(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei64_v_u8mf8( @@ -327,7 +327,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei64_v_u8mf8(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vuint8mf8_t *v3, vuint8mf8_t *v4, const uint8_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg5ei64_v_u8mf8(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vluxseg5ei64_v_u8mf8(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei64_v_u8mf4( @@ -346,7 +346,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei64_v_u8mf4(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vuint8mf4_t *v3, vuint8mf4_t *v4, const uint8_t *base, vuint64m2_t bindex, size_t vl) { - return vluxseg5ei64_v_u8mf4(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vluxseg5ei64_v_u8mf4(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei64_v_u8mf2( @@ -365,7 +365,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei64_v_u8mf2(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vuint8mf2_t *v3, vuint8mf2_t *v4, const uint8_t *base, vuint64m4_t bindex, size_t vl) { - return vluxseg5ei64_v_u8mf2(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vluxseg5ei64_v_u8mf2(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei64_v_u8m1( @@ -384,7 +384,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei64_v_u8m1(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vuint8m1_t *v3, vuint8m1_t *v4, const uint8_t *base, vuint64m8_t bindex, size_t vl) { - return vluxseg5ei64_v_u8m1(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vluxseg5ei64_v_u8m1(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei64_v_u16mf4( @@ -403,7 +403,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei64_v_u16mf4(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vuint16mf4_t *v3, vuint16mf4_t *v4, const uint16_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg5ei64_v_u16mf4(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vluxseg5ei64_v_u16mf4(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei64_v_u16mf2( @@ -422,7 +422,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei64_v_u16mf2(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vuint16mf2_t *v3, vuint16mf2_t *v4, const uint16_t *base, vuint64m2_t bindex, size_t vl) { - return vluxseg5ei64_v_u16mf2(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vluxseg5ei64_v_u16mf2(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei64_v_u16m1( @@ -441,7 +441,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei64_v_u16m1(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vuint16m1_t *v3, vuint16m1_t *v4, const uint16_t *base, vuint64m4_t bindex, size_t vl) { - return vluxseg5ei64_v_u16m1(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vluxseg5ei64_v_u16m1(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei64_v_u32mf2( @@ -460,7 +460,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei64_v_u32mf2(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vuint32mf2_t *v3, vuint32mf2_t *v4, const uint32_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg5ei64_v_u32mf2(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vluxseg5ei64_v_u32mf2(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei64_v_u32m1( @@ -479,7 +479,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei64_v_u32m1(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vuint32m1_t *v3, vuint32m1_t *v4, const uint32_t *base, vuint64m2_t bindex, size_t vl) { - return vluxseg5ei64_v_u32m1(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vluxseg5ei64_v_u32m1(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei64_v_u64m1( @@ -498,7 +498,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei64_v_u64m1(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vuint64m1_t *v3, vuint64m1_t *v4, const uint64_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg5ei64_v_u64m1(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vluxseg5ei64_v_u64m1(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei64_v_f16mf4_m( @@ -517,7 +517,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei64_v_f16mf4_m(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vfloat16mf4_t *v3, vfloat16mf4_t *v4, vbool64_t mask, const _Float16 *base, vuint64m1_t bindex, size_t vl) { - return vluxseg5ei64_v_f16mf4_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vluxseg5ei64_v_f16mf4_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei64_v_f16mf2_m( @@ -536,7 +536,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei64_v_f16mf2_m(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vfloat16mf2_t *v3, vfloat16mf2_t *v4, vbool32_t mask, const _Float16 *base, vuint64m2_t bindex, size_t vl) { - return vluxseg5ei64_v_f16mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vluxseg5ei64_v_f16mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei64_v_f16m1_m( @@ -555,7 +555,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei64_v_f16m1_m(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vfloat16m1_t *v3, vfloat16m1_t *v4, vbool16_t mask, const _Float16 *base, vuint64m4_t bindex, size_t vl) { - return vluxseg5ei64_v_f16m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vluxseg5ei64_v_f16m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei64_v_f32mf2_m( @@ -574,7 +574,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei64_v_f32mf2_m(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vfloat32mf2_t *v3, vfloat32mf2_t *v4, vbool64_t mask, const float *base, vuint64m1_t bindex, size_t vl) { - return vluxseg5ei64_v_f32mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vluxseg5ei64_v_f32mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei64_v_f32m1_m( @@ -593,7 +593,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei64_v_f32m1_m(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vfloat32m1_t *v3, vfloat32m1_t *v4, vbool32_t mask, const float *base, vuint64m2_t bindex, size_t vl) { - return vluxseg5ei64_v_f32m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vluxseg5ei64_v_f32m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei64_v_f64m1_m( @@ -612,7 +612,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei64_v_f64m1_m(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vfloat64m1_t *v3, vfloat64m1_t *v4, vbool64_t mask, const double *base, vuint64m1_t bindex, size_t vl) { - return vluxseg5ei64_v_f64m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vluxseg5ei64_v_f64m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei64_v_i8mf8_m( @@ -631,7 +631,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei64_v_i8mf8_m(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vint8mf8_t *v3, vint8mf8_t *v4, vbool64_t mask, const int8_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg5ei64_v_i8mf8_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vluxseg5ei64_v_i8mf8_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei64_v_i8mf4_m( @@ -650,7 +650,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei64_v_i8mf4_m(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vint8mf4_t *v3, vint8mf4_t *v4, vbool32_t mask, const int8_t *base, vuint64m2_t bindex, size_t vl) { - return vluxseg5ei64_v_i8mf4_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vluxseg5ei64_v_i8mf4_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei64_v_i8mf2_m( @@ -669,7 +669,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei64_v_i8mf2_m(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vint8mf2_t *v3, vint8mf2_t *v4, vbool16_t mask, const int8_t *base, vuint64m4_t bindex, size_t vl) { - return vluxseg5ei64_v_i8mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vluxseg5ei64_v_i8mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei64_v_i8m1_m( @@ -688,7 +688,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei64_v_i8m1_m(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vint8m1_t *v3, vint8m1_t *v4, vbool8_t mask, const int8_t *base, vuint64m8_t bindex, size_t vl) { - return vluxseg5ei64_v_i8m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vluxseg5ei64_v_i8m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei64_v_i16mf4_m( @@ -707,7 +707,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei64_v_i16mf4_m(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vint16mf4_t *v3, vint16mf4_t *v4, vbool64_t mask, const int16_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg5ei64_v_i16mf4_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vluxseg5ei64_v_i16mf4_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei64_v_i16mf2_m( @@ -726,7 +726,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei64_v_i16mf2_m(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vint16mf2_t *v3, vint16mf2_t *v4, vbool32_t mask, const int16_t *base, vuint64m2_t bindex, size_t vl) { - return vluxseg5ei64_v_i16mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vluxseg5ei64_v_i16mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei64_v_i16m1_m( @@ -745,7 +745,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei64_v_i16m1_m(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vint16m1_t *v3, vint16m1_t *v4, vbool16_t mask, const int16_t *base, vuint64m4_t bindex, size_t vl) { - return vluxseg5ei64_v_i16m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vluxseg5ei64_v_i16m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei64_v_i32mf2_m( @@ -764,7 +764,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei64_v_i32mf2_m(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vint32mf2_t *v3, vint32mf2_t *v4, vbool64_t mask, const int32_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg5ei64_v_i32mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vluxseg5ei64_v_i32mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei64_v_i32m1_m( @@ -783,7 +783,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei64_v_i32m1_m(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vint32m1_t *v3, vint32m1_t *v4, vbool32_t mask, const int32_t *base, vuint64m2_t bindex, size_t vl) { - return vluxseg5ei64_v_i32m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vluxseg5ei64_v_i32m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei64_v_i64m1_m( @@ -802,7 +802,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei64_v_i64m1_m(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vint64m1_t *v3, vint64m1_t *v4, vbool64_t mask, const int64_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg5ei64_v_i64m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vluxseg5ei64_v_i64m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei64_v_u8mf8_m( @@ -821,7 +821,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei64_v_u8mf8_m(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vuint8mf8_t *v3, vuint8mf8_t *v4, vbool64_t mask, const uint8_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg5ei64_v_u8mf8_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vluxseg5ei64_v_u8mf8_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei64_v_u8mf4_m( @@ -840,7 +840,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei64_v_u8mf4_m(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vuint8mf4_t *v3, vuint8mf4_t *v4, vbool32_t mask, const uint8_t *base, vuint64m2_t bindex, size_t vl) { - return vluxseg5ei64_v_u8mf4_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vluxseg5ei64_v_u8mf4_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei64_v_u8mf2_m( @@ -859,7 +859,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei64_v_u8mf2_m(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vuint8mf2_t *v3, vuint8mf2_t *v4, vbool16_t mask, const uint8_t *base, vuint64m4_t bindex, size_t vl) { - return vluxseg5ei64_v_u8mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vluxseg5ei64_v_u8mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei64_v_u8m1_m( @@ -878,7 +878,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei64_v_u8m1_m(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vuint8m1_t *v3, vuint8m1_t *v4, vbool8_t mask, const uint8_t *base, vuint64m8_t bindex, size_t vl) { - return vluxseg5ei64_v_u8m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vluxseg5ei64_v_u8m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei64_v_u16mf4_m( @@ -897,7 +897,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei64_v_u16mf4_m(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vuint16mf4_t *v3, vuint16mf4_t *v4, vbool64_t mask, const uint16_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg5ei64_v_u16mf4_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vluxseg5ei64_v_u16mf4_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei64_v_u16mf2_m( @@ -916,7 +916,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei64_v_u16mf2_m(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vuint16mf2_t *v3, vuint16mf2_t *v4, vbool32_t mask, const uint16_t *base, vuint64m2_t bindex, size_t vl) { - return vluxseg5ei64_v_u16mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vluxseg5ei64_v_u16mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei64_v_u16m1_m( @@ -935,7 +935,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei64_v_u16m1_m(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vuint16m1_t *v3, vuint16m1_t *v4, vbool16_t mask, const uint16_t *base, vuint64m4_t bindex, size_t vl) { - return vluxseg5ei64_v_u16m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vluxseg5ei64_v_u16m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei64_v_u32mf2_m( @@ -954,7 +954,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei64_v_u32mf2_m(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vuint32mf2_t *v3, vuint32mf2_t *v4, vbool64_t mask, const uint32_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg5ei64_v_u32mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vluxseg5ei64_v_u32mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei64_v_u32m1_m( @@ -973,7 +973,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei64_v_u32m1_m(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vuint32m1_t *v3, vuint32m1_t *v4, vbool32_t mask, const uint32_t *base, vuint64m2_t bindex, size_t vl) { - return vluxseg5ei64_v_u32m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vluxseg5ei64_v_u32m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei64_v_u64m1_m( @@ -992,6 +992,6 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei64_v_u64m1_m(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vuint64m1_t *v3, vuint64m1_t *v4, vbool64_t mask, const uint64_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg5ei64_v_u64m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vluxseg5ei64_v_u64m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg5ei8.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg5ei8.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg5ei8.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg5ei8.c @@ -23,7 +23,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei8_v_f16mf4(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vfloat16mf4_t *v3, vfloat16mf4_t *v4, const _Float16 *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg5ei8_v_f16mf4(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vluxseg5ei8_v_f16mf4(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei8_v_f16mf2( @@ -42,7 +42,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei8_v_f16mf2(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vfloat16mf2_t *v3, vfloat16mf2_t *v4, const _Float16 *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg5ei8_v_f16mf2(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vluxseg5ei8_v_f16mf2(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei8_v_f16m1( @@ -61,7 +61,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei8_v_f16m1(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vfloat16m1_t *v3, vfloat16m1_t *v4, const _Float16 *base, vuint8mf2_t bindex, size_t vl) { - return vluxseg5ei8_v_f16m1(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vluxseg5ei8_v_f16m1(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei8_v_f32mf2( @@ -80,7 +80,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei8_v_f32mf2(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vfloat32mf2_t *v3, vfloat32mf2_t *v4, const float *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg5ei8_v_f32mf2(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vluxseg5ei8_v_f32mf2(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei8_v_f32m1( @@ -99,7 +99,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei8_v_f32m1(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vfloat32m1_t *v3, vfloat32m1_t *v4, const float *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg5ei8_v_f32m1(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vluxseg5ei8_v_f32m1(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei8_v_f64m1( @@ -118,7 +118,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei8_v_f64m1(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vfloat64m1_t *v3, vfloat64m1_t *v4, const double *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg5ei8_v_f64m1(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vluxseg5ei8_v_f64m1(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei8_v_i8mf8( @@ -137,7 +137,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei8_v_i8mf8(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vint8mf8_t *v3, vint8mf8_t *v4, const int8_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg5ei8_v_i8mf8(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vluxseg5ei8_v_i8mf8(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei8_v_i8mf4( @@ -156,7 +156,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei8_v_i8mf4(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vint8mf4_t *v3, vint8mf4_t *v4, const int8_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg5ei8_v_i8mf4(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vluxseg5ei8_v_i8mf4(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei8_v_i8mf2( @@ -175,7 +175,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei8_v_i8mf2(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vint8mf2_t *v3, vint8mf2_t *v4, const int8_t *base, vuint8mf2_t bindex, size_t vl) { - return vluxseg5ei8_v_i8mf2(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vluxseg5ei8_v_i8mf2(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei8_v_i8m1( @@ -194,7 +194,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei8_v_i8m1(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vint8m1_t *v3, vint8m1_t *v4, const int8_t *base, vuint8m1_t bindex, size_t vl) { - return vluxseg5ei8_v_i8m1(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vluxseg5ei8_v_i8m1(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei8_v_i16mf4( @@ -213,7 +213,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei8_v_i16mf4(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vint16mf4_t *v3, vint16mf4_t *v4, const int16_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg5ei8_v_i16mf4(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vluxseg5ei8_v_i16mf4(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei8_v_i16mf2( @@ -232,7 +232,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei8_v_i16mf2(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vint16mf2_t *v3, vint16mf2_t *v4, const int16_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg5ei8_v_i16mf2(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vluxseg5ei8_v_i16mf2(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei8_v_i16m1( @@ -251,7 +251,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei8_v_i16m1(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vint16m1_t *v3, vint16m1_t *v4, const int16_t *base, vuint8mf2_t bindex, size_t vl) { - return vluxseg5ei8_v_i16m1(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vluxseg5ei8_v_i16m1(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei8_v_i32mf2( @@ -270,7 +270,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei8_v_i32mf2(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vint32mf2_t *v3, vint32mf2_t *v4, const int32_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg5ei8_v_i32mf2(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vluxseg5ei8_v_i32mf2(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei8_v_i32m1( @@ -289,7 +289,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei8_v_i32m1(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vint32m1_t *v3, vint32m1_t *v4, const int32_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg5ei8_v_i32m1(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vluxseg5ei8_v_i32m1(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei8_v_i64m1( @@ -308,7 +308,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei8_v_i64m1(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vint64m1_t *v3, vint64m1_t *v4, const int64_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg5ei8_v_i64m1(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vluxseg5ei8_v_i64m1(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei8_v_u8mf8( @@ -327,7 +327,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei8_v_u8mf8(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vuint8mf8_t *v3, vuint8mf8_t *v4, const uint8_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg5ei8_v_u8mf8(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vluxseg5ei8_v_u8mf8(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei8_v_u8mf4( @@ -346,7 +346,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei8_v_u8mf4(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vuint8mf4_t *v3, vuint8mf4_t *v4, const uint8_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg5ei8_v_u8mf4(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vluxseg5ei8_v_u8mf4(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei8_v_u8mf2( @@ -365,7 +365,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei8_v_u8mf2(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vuint8mf2_t *v3, vuint8mf2_t *v4, const uint8_t *base, vuint8mf2_t bindex, size_t vl) { - return vluxseg5ei8_v_u8mf2(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vluxseg5ei8_v_u8mf2(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei8_v_u8m1( @@ -384,7 +384,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei8_v_u8m1(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vuint8m1_t *v3, vuint8m1_t *v4, const uint8_t *base, vuint8m1_t bindex, size_t vl) { - return vluxseg5ei8_v_u8m1(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vluxseg5ei8_v_u8m1(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei8_v_u16mf4( @@ -403,7 +403,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei8_v_u16mf4(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vuint16mf4_t *v3, vuint16mf4_t *v4, const uint16_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg5ei8_v_u16mf4(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vluxseg5ei8_v_u16mf4(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei8_v_u16mf2( @@ -422,7 +422,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei8_v_u16mf2(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vuint16mf2_t *v3, vuint16mf2_t *v4, const uint16_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg5ei8_v_u16mf2(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vluxseg5ei8_v_u16mf2(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei8_v_u16m1( @@ -441,7 +441,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei8_v_u16m1(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vuint16m1_t *v3, vuint16m1_t *v4, const uint16_t *base, vuint8mf2_t bindex, size_t vl) { - return vluxseg5ei8_v_u16m1(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vluxseg5ei8_v_u16m1(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei8_v_u32mf2( @@ -460,7 +460,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei8_v_u32mf2(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vuint32mf2_t *v3, vuint32mf2_t *v4, const uint32_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg5ei8_v_u32mf2(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vluxseg5ei8_v_u32mf2(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei8_v_u32m1( @@ -479,7 +479,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei8_v_u32m1(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vuint32m1_t *v3, vuint32m1_t *v4, const uint32_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg5ei8_v_u32m1(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vluxseg5ei8_v_u32m1(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei8_v_u64m1( @@ -498,7 +498,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei8_v_u64m1(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vuint64m1_t *v3, vuint64m1_t *v4, const uint64_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg5ei8_v_u64m1(v0, v1, v2, v3, v4, base, bindex, vl); + return __riscv_vluxseg5ei8_v_u64m1(v0, v1, v2, v3, v4, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei8_v_f16mf4_m( @@ -517,7 +517,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei8_v_f16mf4_m(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vfloat16mf4_t *v3, vfloat16mf4_t *v4, vbool64_t mask, const _Float16 *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg5ei8_v_f16mf4_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vluxseg5ei8_v_f16mf4_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei8_v_f16mf2_m( @@ -536,7 +536,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei8_v_f16mf2_m(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vfloat16mf2_t *v3, vfloat16mf2_t *v4, vbool32_t mask, const _Float16 *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg5ei8_v_f16mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vluxseg5ei8_v_f16mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei8_v_f16m1_m( @@ -555,7 +555,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei8_v_f16m1_m(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vfloat16m1_t *v3, vfloat16m1_t *v4, vbool16_t mask, const _Float16 *base, vuint8mf2_t bindex, size_t vl) { - return vluxseg5ei8_v_f16m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vluxseg5ei8_v_f16m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei8_v_f32mf2_m( @@ -574,7 +574,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei8_v_f32mf2_m(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vfloat32mf2_t *v3, vfloat32mf2_t *v4, vbool64_t mask, const float *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg5ei8_v_f32mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vluxseg5ei8_v_f32mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei8_v_f32m1_m( @@ -593,7 +593,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei8_v_f32m1_m(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vfloat32m1_t *v3, vfloat32m1_t *v4, vbool32_t mask, const float *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg5ei8_v_f32m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vluxseg5ei8_v_f32m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei8_v_f64m1_m( @@ -612,7 +612,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei8_v_f64m1_m(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vfloat64m1_t *v3, vfloat64m1_t *v4, vbool64_t mask, const double *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg5ei8_v_f64m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vluxseg5ei8_v_f64m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei8_v_i8mf8_m( @@ -631,7 +631,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei8_v_i8mf8_m(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vint8mf8_t *v3, vint8mf8_t *v4, vbool64_t mask, const int8_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg5ei8_v_i8mf8_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vluxseg5ei8_v_i8mf8_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei8_v_i8mf4_m( @@ -650,7 +650,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei8_v_i8mf4_m(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vint8mf4_t *v3, vint8mf4_t *v4, vbool32_t mask, const int8_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg5ei8_v_i8mf4_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vluxseg5ei8_v_i8mf4_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei8_v_i8mf2_m( @@ -669,7 +669,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei8_v_i8mf2_m(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vint8mf2_t *v3, vint8mf2_t *v4, vbool16_t mask, const int8_t *base, vuint8mf2_t bindex, size_t vl) { - return vluxseg5ei8_v_i8mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vluxseg5ei8_v_i8mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei8_v_i8m1_m( @@ -688,7 +688,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei8_v_i8m1_m(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vint8m1_t *v3, vint8m1_t *v4, vbool8_t mask, const int8_t *base, vuint8m1_t bindex, size_t vl) { - return vluxseg5ei8_v_i8m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vluxseg5ei8_v_i8m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei8_v_i16mf4_m( @@ -707,7 +707,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei8_v_i16mf4_m(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vint16mf4_t *v3, vint16mf4_t *v4, vbool64_t mask, const int16_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg5ei8_v_i16mf4_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vluxseg5ei8_v_i16mf4_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei8_v_i16mf2_m( @@ -726,7 +726,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei8_v_i16mf2_m(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vint16mf2_t *v3, vint16mf2_t *v4, vbool32_t mask, const int16_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg5ei8_v_i16mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vluxseg5ei8_v_i16mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei8_v_i16m1_m( @@ -745,7 +745,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei8_v_i16m1_m(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vint16m1_t *v3, vint16m1_t *v4, vbool16_t mask, const int16_t *base, vuint8mf2_t bindex, size_t vl) { - return vluxseg5ei8_v_i16m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vluxseg5ei8_v_i16m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei8_v_i32mf2_m( @@ -764,7 +764,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei8_v_i32mf2_m(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vint32mf2_t *v3, vint32mf2_t *v4, vbool64_t mask, const int32_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg5ei8_v_i32mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vluxseg5ei8_v_i32mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei8_v_i32m1_m( @@ -783,7 +783,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei8_v_i32m1_m(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vint32m1_t *v3, vint32m1_t *v4, vbool32_t mask, const int32_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg5ei8_v_i32m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vluxseg5ei8_v_i32m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei8_v_i64m1_m( @@ -802,7 +802,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei8_v_i64m1_m(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vint64m1_t *v3, vint64m1_t *v4, vbool64_t mask, const int64_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg5ei8_v_i64m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vluxseg5ei8_v_i64m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei8_v_u8mf8_m( @@ -821,7 +821,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei8_v_u8mf8_m(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vuint8mf8_t *v3, vuint8mf8_t *v4, vbool64_t mask, const uint8_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg5ei8_v_u8mf8_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vluxseg5ei8_v_u8mf8_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei8_v_u8mf4_m( @@ -840,7 +840,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei8_v_u8mf4_m(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vuint8mf4_t *v3, vuint8mf4_t *v4, vbool32_t mask, const uint8_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg5ei8_v_u8mf4_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vluxseg5ei8_v_u8mf4_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei8_v_u8mf2_m( @@ -859,7 +859,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei8_v_u8mf2_m(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vuint8mf2_t *v3, vuint8mf2_t *v4, vbool16_t mask, const uint8_t *base, vuint8mf2_t bindex, size_t vl) { - return vluxseg5ei8_v_u8mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vluxseg5ei8_v_u8mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei8_v_u8m1_m( @@ -878,7 +878,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei8_v_u8m1_m(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vuint8m1_t *v3, vuint8m1_t *v4, vbool8_t mask, const uint8_t *base, vuint8m1_t bindex, size_t vl) { - return vluxseg5ei8_v_u8m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vluxseg5ei8_v_u8m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei8_v_u16mf4_m( @@ -897,7 +897,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei8_v_u16mf4_m(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vuint16mf4_t *v3, vuint16mf4_t *v4, vbool64_t mask, const uint16_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg5ei8_v_u16mf4_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vluxseg5ei8_v_u16mf4_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei8_v_u16mf2_m( @@ -916,7 +916,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei8_v_u16mf2_m(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vuint16mf2_t *v3, vuint16mf2_t *v4, vbool32_t mask, const uint16_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg5ei8_v_u16mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vluxseg5ei8_v_u16mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei8_v_u16m1_m( @@ -935,7 +935,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei8_v_u16m1_m(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vuint16m1_t *v3, vuint16m1_t *v4, vbool16_t mask, const uint16_t *base, vuint8mf2_t bindex, size_t vl) { - return vluxseg5ei8_v_u16m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vluxseg5ei8_v_u16m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei8_v_u32mf2_m( @@ -954,7 +954,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei8_v_u32mf2_m(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vuint32mf2_t *v3, vuint32mf2_t *v4, vbool64_t mask, const uint32_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg5ei8_v_u32mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vluxseg5ei8_v_u32mf2_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei8_v_u32m1_m( @@ -973,7 +973,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei8_v_u32m1_m(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vuint32m1_t *v3, vuint32m1_t *v4, vbool32_t mask, const uint32_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg5ei8_v_u32m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vluxseg5ei8_v_u32m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg5ei8_v_u64m1_m( @@ -992,6 +992,6 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg5ei8_v_u64m1_m(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vuint64m1_t *v3, vuint64m1_t *v4, vbool64_t mask, const uint64_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg5ei8_v_u64m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); + return __riscv_vluxseg5ei8_v_u64m1_m(v0, v1, v2, v3, v4, mask, base, bindex, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg6ei16.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg6ei16.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg6ei16.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg6ei16.c @@ -25,7 +25,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei16_v_f16mf4(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vfloat16mf4_t *v3, vfloat16mf4_t *v4, vfloat16mf4_t *v5, const _Float16 *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg6ei16_v_f16mf4(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vluxseg6ei16_v_f16mf4(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei16_v_f16mf2( @@ -46,7 +46,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei16_v_f16mf2(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vfloat16mf2_t *v3, vfloat16mf2_t *v4, vfloat16mf2_t *v5, const _Float16 *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg6ei16_v_f16mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vluxseg6ei16_v_f16mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei16_v_f16m1( @@ -67,7 +67,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei16_v_f16m1(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vfloat16m1_t *v3, vfloat16m1_t *v4, vfloat16m1_t *v5, const _Float16 *base, vuint16m1_t bindex, size_t vl) { - return vluxseg6ei16_v_f16m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vluxseg6ei16_v_f16m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei16_v_f32mf2( @@ -88,7 +88,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei16_v_f32mf2(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vfloat32mf2_t *v3, vfloat32mf2_t *v4, vfloat32mf2_t *v5, const float *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg6ei16_v_f32mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vluxseg6ei16_v_f32mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei16_v_f32m1( @@ -109,7 +109,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei16_v_f32m1(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vfloat32m1_t *v3, vfloat32m1_t *v4, vfloat32m1_t *v5, const float *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg6ei16_v_f32m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vluxseg6ei16_v_f32m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei16_v_f64m1( @@ -130,7 +130,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei16_v_f64m1(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vfloat64m1_t *v3, vfloat64m1_t *v4, vfloat64m1_t *v5, const double *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg6ei16_v_f64m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vluxseg6ei16_v_f64m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei16_v_i8mf8( @@ -151,7 +151,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei16_v_i8mf8(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vint8mf8_t *v3, vint8mf8_t *v4, vint8mf8_t *v5, const int8_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg6ei16_v_i8mf8(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vluxseg6ei16_v_i8mf8(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei16_v_i8mf4( @@ -172,7 +172,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei16_v_i8mf4(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vint8mf4_t *v3, vint8mf4_t *v4, vint8mf4_t *v5, const int8_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg6ei16_v_i8mf4(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vluxseg6ei16_v_i8mf4(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei16_v_i8mf2( @@ -193,7 +193,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei16_v_i8mf2(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vint8mf2_t *v3, vint8mf2_t *v4, vint8mf2_t *v5, const int8_t *base, vuint16m1_t bindex, size_t vl) { - return vluxseg6ei16_v_i8mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vluxseg6ei16_v_i8mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei16_v_i8m1( @@ -214,7 +214,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei16_v_i8m1(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vint8m1_t *v3, vint8m1_t *v4, vint8m1_t *v5, const int8_t *base, vuint16m2_t bindex, size_t vl) { - return vluxseg6ei16_v_i8m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vluxseg6ei16_v_i8m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei16_v_i16mf4( @@ -235,7 +235,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei16_v_i16mf4(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vint16mf4_t *v3, vint16mf4_t *v4, vint16mf4_t *v5, const int16_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg6ei16_v_i16mf4(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vluxseg6ei16_v_i16mf4(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei16_v_i16mf2( @@ -256,7 +256,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei16_v_i16mf2(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vint16mf2_t *v3, vint16mf2_t *v4, vint16mf2_t *v5, const int16_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg6ei16_v_i16mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vluxseg6ei16_v_i16mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei16_v_i16m1( @@ -277,7 +277,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei16_v_i16m1(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vint16m1_t *v3, vint16m1_t *v4, vint16m1_t *v5, const int16_t *base, vuint16m1_t bindex, size_t vl) { - return vluxseg6ei16_v_i16m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vluxseg6ei16_v_i16m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei16_v_i32mf2( @@ -298,7 +298,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei16_v_i32mf2(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vint32mf2_t *v3, vint32mf2_t *v4, vint32mf2_t *v5, const int32_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg6ei16_v_i32mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vluxseg6ei16_v_i32mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei16_v_i32m1( @@ -319,7 +319,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei16_v_i32m1(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vint32m1_t *v3, vint32m1_t *v4, vint32m1_t *v5, const int32_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg6ei16_v_i32m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vluxseg6ei16_v_i32m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei16_v_i64m1( @@ -340,7 +340,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei16_v_i64m1(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vint64m1_t *v3, vint64m1_t *v4, vint64m1_t *v5, const int64_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg6ei16_v_i64m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vluxseg6ei16_v_i64m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei16_v_u8mf8( @@ -361,7 +361,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei16_v_u8mf8(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vuint8mf8_t *v3, vuint8mf8_t *v4, vuint8mf8_t *v5, const uint8_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg6ei16_v_u8mf8(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vluxseg6ei16_v_u8mf8(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei16_v_u8mf4( @@ -382,7 +382,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei16_v_u8mf4(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vuint8mf4_t *v3, vuint8mf4_t *v4, vuint8mf4_t *v5, const uint8_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg6ei16_v_u8mf4(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vluxseg6ei16_v_u8mf4(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei16_v_u8mf2( @@ -403,7 +403,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei16_v_u8mf2(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vuint8mf2_t *v3, vuint8mf2_t *v4, vuint8mf2_t *v5, const uint8_t *base, vuint16m1_t bindex, size_t vl) { - return vluxseg6ei16_v_u8mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vluxseg6ei16_v_u8mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei16_v_u8m1( @@ -424,7 +424,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei16_v_u8m1(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vuint8m1_t *v3, vuint8m1_t *v4, vuint8m1_t *v5, const uint8_t *base, vuint16m2_t bindex, size_t vl) { - return vluxseg6ei16_v_u8m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vluxseg6ei16_v_u8m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei16_v_u16mf4( @@ -445,7 +445,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei16_v_u16mf4(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vuint16mf4_t *v3, vuint16mf4_t *v4, vuint16mf4_t *v5, const uint16_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg6ei16_v_u16mf4(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vluxseg6ei16_v_u16mf4(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei16_v_u16mf2( @@ -466,7 +466,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei16_v_u16mf2(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vuint16mf2_t *v3, vuint16mf2_t *v4, vuint16mf2_t *v5, const uint16_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg6ei16_v_u16mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vluxseg6ei16_v_u16mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei16_v_u16m1( @@ -487,7 +487,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei16_v_u16m1(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vuint16m1_t *v3, vuint16m1_t *v4, vuint16m1_t *v5, const uint16_t *base, vuint16m1_t bindex, size_t vl) { - return vluxseg6ei16_v_u16m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vluxseg6ei16_v_u16m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei16_v_u32mf2( @@ -508,7 +508,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei16_v_u32mf2(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vuint32mf2_t *v3, vuint32mf2_t *v4, vuint32mf2_t *v5, const uint32_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg6ei16_v_u32mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vluxseg6ei16_v_u32mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei16_v_u32m1( @@ -529,7 +529,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei16_v_u32m1(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vuint32m1_t *v3, vuint32m1_t *v4, vuint32m1_t *v5, const uint32_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg6ei16_v_u32m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vluxseg6ei16_v_u32m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei16_v_u64m1( @@ -550,7 +550,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei16_v_u64m1(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vuint64m1_t *v3, vuint64m1_t *v4, vuint64m1_t *v5, const uint64_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg6ei16_v_u64m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vluxseg6ei16_v_u64m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei16_v_f16mf4_m( @@ -571,7 +571,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei16_v_f16mf4_m(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vfloat16mf4_t *v3, vfloat16mf4_t *v4, vfloat16mf4_t *v5, vbool64_t mask, const _Float16 *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg6ei16_v_f16mf4_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vluxseg6ei16_v_f16mf4_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei16_v_f16mf2_m( @@ -592,7 +592,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei16_v_f16mf2_m(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vfloat16mf2_t *v3, vfloat16mf2_t *v4, vfloat16mf2_t *v5, vbool32_t mask, const _Float16 *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg6ei16_v_f16mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vluxseg6ei16_v_f16mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei16_v_f16m1_m( @@ -613,7 +613,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei16_v_f16m1_m(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vfloat16m1_t *v3, vfloat16m1_t *v4, vfloat16m1_t *v5, vbool16_t mask, const _Float16 *base, vuint16m1_t bindex, size_t vl) { - return vluxseg6ei16_v_f16m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vluxseg6ei16_v_f16m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei16_v_f32mf2_m( @@ -634,7 +634,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei16_v_f32mf2_m(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vfloat32mf2_t *v3, vfloat32mf2_t *v4, vfloat32mf2_t *v5, vbool64_t mask, const float *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg6ei16_v_f32mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vluxseg6ei16_v_f32mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei16_v_f32m1_m( @@ -655,7 +655,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei16_v_f32m1_m(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vfloat32m1_t *v3, vfloat32m1_t *v4, vfloat32m1_t *v5, vbool32_t mask, const float *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg6ei16_v_f32m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vluxseg6ei16_v_f32m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei16_v_f64m1_m( @@ -676,7 +676,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei16_v_f64m1_m(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vfloat64m1_t *v3, vfloat64m1_t *v4, vfloat64m1_t *v5, vbool64_t mask, const double *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg6ei16_v_f64m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vluxseg6ei16_v_f64m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei16_v_i8mf8_m( @@ -697,7 +697,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei16_v_i8mf8_m(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vint8mf8_t *v3, vint8mf8_t *v4, vint8mf8_t *v5, vbool64_t mask, const int8_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg6ei16_v_i8mf8_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vluxseg6ei16_v_i8mf8_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei16_v_i8mf4_m( @@ -718,7 +718,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei16_v_i8mf4_m(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vint8mf4_t *v3, vint8mf4_t *v4, vint8mf4_t *v5, vbool32_t mask, const int8_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg6ei16_v_i8mf4_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vluxseg6ei16_v_i8mf4_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei16_v_i8mf2_m( @@ -739,7 +739,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei16_v_i8mf2_m(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vint8mf2_t *v3, vint8mf2_t *v4, vint8mf2_t *v5, vbool16_t mask, const int8_t *base, vuint16m1_t bindex, size_t vl) { - return vluxseg6ei16_v_i8mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vluxseg6ei16_v_i8mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei16_v_i8m1_m( @@ -760,7 +760,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei16_v_i8m1_m(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vint8m1_t *v3, vint8m1_t *v4, vint8m1_t *v5, vbool8_t mask, const int8_t *base, vuint16m2_t bindex, size_t vl) { - return vluxseg6ei16_v_i8m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vluxseg6ei16_v_i8m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei16_v_i16mf4_m( @@ -781,7 +781,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei16_v_i16mf4_m(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vint16mf4_t *v3, vint16mf4_t *v4, vint16mf4_t *v5, vbool64_t mask, const int16_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg6ei16_v_i16mf4_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vluxseg6ei16_v_i16mf4_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei16_v_i16mf2_m( @@ -802,7 +802,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei16_v_i16mf2_m(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vint16mf2_t *v3, vint16mf2_t *v4, vint16mf2_t *v5, vbool32_t mask, const int16_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg6ei16_v_i16mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vluxseg6ei16_v_i16mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei16_v_i16m1_m( @@ -823,7 +823,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei16_v_i16m1_m(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vint16m1_t *v3, vint16m1_t *v4, vint16m1_t *v5, vbool16_t mask, const int16_t *base, vuint16m1_t bindex, size_t vl) { - return vluxseg6ei16_v_i16m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vluxseg6ei16_v_i16m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei16_v_i32mf2_m( @@ -844,7 +844,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei16_v_i32mf2_m(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vint32mf2_t *v3, vint32mf2_t *v4, vint32mf2_t *v5, vbool64_t mask, const int32_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg6ei16_v_i32mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vluxseg6ei16_v_i32mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei16_v_i32m1_m( @@ -865,7 +865,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei16_v_i32m1_m(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vint32m1_t *v3, vint32m1_t *v4, vint32m1_t *v5, vbool32_t mask, const int32_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg6ei16_v_i32m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vluxseg6ei16_v_i32m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei16_v_i64m1_m( @@ -886,7 +886,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei16_v_i64m1_m(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vint64m1_t *v3, vint64m1_t *v4, vint64m1_t *v5, vbool64_t mask, const int64_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg6ei16_v_i64m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vluxseg6ei16_v_i64m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei16_v_u8mf8_m( @@ -907,7 +907,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei16_v_u8mf8_m(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vuint8mf8_t *v3, vuint8mf8_t *v4, vuint8mf8_t *v5, vbool64_t mask, const uint8_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg6ei16_v_u8mf8_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vluxseg6ei16_v_u8mf8_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei16_v_u8mf4_m( @@ -928,7 +928,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei16_v_u8mf4_m(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vuint8mf4_t *v3, vuint8mf4_t *v4, vuint8mf4_t *v5, vbool32_t mask, const uint8_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg6ei16_v_u8mf4_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vluxseg6ei16_v_u8mf4_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei16_v_u8mf2_m( @@ -949,7 +949,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei16_v_u8mf2_m(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vuint8mf2_t *v3, vuint8mf2_t *v4, vuint8mf2_t *v5, vbool16_t mask, const uint8_t *base, vuint16m1_t bindex, size_t vl) { - return vluxseg6ei16_v_u8mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vluxseg6ei16_v_u8mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei16_v_u8m1_m( @@ -970,7 +970,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei16_v_u8m1_m(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vuint8m1_t *v3, vuint8m1_t *v4, vuint8m1_t *v5, vbool8_t mask, const uint8_t *base, vuint16m2_t bindex, size_t vl) { - return vluxseg6ei16_v_u8m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vluxseg6ei16_v_u8m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei16_v_u16mf4_m( @@ -991,7 +991,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei16_v_u16mf4_m(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vuint16mf4_t *v3, vuint16mf4_t *v4, vuint16mf4_t *v5, vbool64_t mask, const uint16_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg6ei16_v_u16mf4_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vluxseg6ei16_v_u16mf4_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei16_v_u16mf2_m( @@ -1012,7 +1012,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei16_v_u16mf2_m(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vuint16mf2_t *v3, vuint16mf2_t *v4, vuint16mf2_t *v5, vbool32_t mask, const uint16_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg6ei16_v_u16mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vluxseg6ei16_v_u16mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei16_v_u16m1_m( @@ -1033,7 +1033,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei16_v_u16m1_m(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vuint16m1_t *v3, vuint16m1_t *v4, vuint16m1_t *v5, vbool16_t mask, const uint16_t *base, vuint16m1_t bindex, size_t vl) { - return vluxseg6ei16_v_u16m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vluxseg6ei16_v_u16m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei16_v_u32mf2_m( @@ -1054,7 +1054,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei16_v_u32mf2_m(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vuint32mf2_t *v3, vuint32mf2_t *v4, vuint32mf2_t *v5, vbool64_t mask, const uint32_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg6ei16_v_u32mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vluxseg6ei16_v_u32mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei16_v_u32m1_m( @@ -1075,7 +1075,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei16_v_u32m1_m(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vuint32m1_t *v3, vuint32m1_t *v4, vuint32m1_t *v5, vbool32_t mask, const uint32_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg6ei16_v_u32m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vluxseg6ei16_v_u32m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei16_v_u64m1_m( @@ -1096,6 +1096,6 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei16_v_u64m1_m(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vuint64m1_t *v3, vuint64m1_t *v4, vuint64m1_t *v5, vbool64_t mask, const uint64_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg6ei16_v_u64m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vluxseg6ei16_v_u64m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg6ei32.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg6ei32.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg6ei32.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg6ei32.c @@ -25,7 +25,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei32_v_f16mf4(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vfloat16mf4_t *v3, vfloat16mf4_t *v4, vfloat16mf4_t *v5, const _Float16 *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg6ei32_v_f16mf4(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vluxseg6ei32_v_f16mf4(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei32_v_f16mf2( @@ -46,7 +46,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei32_v_f16mf2(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vfloat16mf2_t *v3, vfloat16mf2_t *v4, vfloat16mf2_t *v5, const _Float16 *base, vuint32m1_t bindex, size_t vl) { - return vluxseg6ei32_v_f16mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vluxseg6ei32_v_f16mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei32_v_f16m1( @@ -67,7 +67,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei32_v_f16m1(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vfloat16m1_t *v3, vfloat16m1_t *v4, vfloat16m1_t *v5, const _Float16 *base, vuint32m2_t bindex, size_t vl) { - return vluxseg6ei32_v_f16m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vluxseg6ei32_v_f16m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei32_v_f32mf2( @@ -88,7 +88,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei32_v_f32mf2(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vfloat32mf2_t *v3, vfloat32mf2_t *v4, vfloat32mf2_t *v5, const float *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg6ei32_v_f32mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vluxseg6ei32_v_f32mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei32_v_f32m1( @@ -109,7 +109,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei32_v_f32m1(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vfloat32m1_t *v3, vfloat32m1_t *v4, vfloat32m1_t *v5, const float *base, vuint32m1_t bindex, size_t vl) { - return vluxseg6ei32_v_f32m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vluxseg6ei32_v_f32m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei32_v_f64m1( @@ -130,7 +130,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei32_v_f64m1(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vfloat64m1_t *v3, vfloat64m1_t *v4, vfloat64m1_t *v5, const double *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg6ei32_v_f64m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vluxseg6ei32_v_f64m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei32_v_i8mf8( @@ -151,7 +151,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei32_v_i8mf8(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vint8mf8_t *v3, vint8mf8_t *v4, vint8mf8_t *v5, const int8_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg6ei32_v_i8mf8(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vluxseg6ei32_v_i8mf8(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei32_v_i8mf4( @@ -172,7 +172,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei32_v_i8mf4(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vint8mf4_t *v3, vint8mf4_t *v4, vint8mf4_t *v5, const int8_t *base, vuint32m1_t bindex, size_t vl) { - return vluxseg6ei32_v_i8mf4(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vluxseg6ei32_v_i8mf4(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei32_v_i8mf2( @@ -193,7 +193,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei32_v_i8mf2(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vint8mf2_t *v3, vint8mf2_t *v4, vint8mf2_t *v5, const int8_t *base, vuint32m2_t bindex, size_t vl) { - return vluxseg6ei32_v_i8mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vluxseg6ei32_v_i8mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei32_v_i8m1( @@ -214,7 +214,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei32_v_i8m1(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vint8m1_t *v3, vint8m1_t *v4, vint8m1_t *v5, const int8_t *base, vuint32m4_t bindex, size_t vl) { - return vluxseg6ei32_v_i8m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vluxseg6ei32_v_i8m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei32_v_i16mf4( @@ -235,7 +235,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei32_v_i16mf4(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vint16mf4_t *v3, vint16mf4_t *v4, vint16mf4_t *v5, const int16_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg6ei32_v_i16mf4(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vluxseg6ei32_v_i16mf4(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei32_v_i16mf2( @@ -256,7 +256,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei32_v_i16mf2(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vint16mf2_t *v3, vint16mf2_t *v4, vint16mf2_t *v5, const int16_t *base, vuint32m1_t bindex, size_t vl) { - return vluxseg6ei32_v_i16mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vluxseg6ei32_v_i16mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei32_v_i16m1( @@ -277,7 +277,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei32_v_i16m1(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vint16m1_t *v3, vint16m1_t *v4, vint16m1_t *v5, const int16_t *base, vuint32m2_t bindex, size_t vl) { - return vluxseg6ei32_v_i16m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vluxseg6ei32_v_i16m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei32_v_i32mf2( @@ -298,7 +298,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei32_v_i32mf2(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vint32mf2_t *v3, vint32mf2_t *v4, vint32mf2_t *v5, const int32_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg6ei32_v_i32mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vluxseg6ei32_v_i32mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei32_v_i32m1( @@ -319,7 +319,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei32_v_i32m1(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vint32m1_t *v3, vint32m1_t *v4, vint32m1_t *v5, const int32_t *base, vuint32m1_t bindex, size_t vl) { - return vluxseg6ei32_v_i32m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vluxseg6ei32_v_i32m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei32_v_i64m1( @@ -340,7 +340,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei32_v_i64m1(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vint64m1_t *v3, vint64m1_t *v4, vint64m1_t *v5, const int64_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg6ei32_v_i64m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vluxseg6ei32_v_i64m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei32_v_u8mf8( @@ -361,7 +361,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei32_v_u8mf8(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vuint8mf8_t *v3, vuint8mf8_t *v4, vuint8mf8_t *v5, const uint8_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg6ei32_v_u8mf8(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vluxseg6ei32_v_u8mf8(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei32_v_u8mf4( @@ -382,7 +382,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei32_v_u8mf4(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vuint8mf4_t *v3, vuint8mf4_t *v4, vuint8mf4_t *v5, const uint8_t *base, vuint32m1_t bindex, size_t vl) { - return vluxseg6ei32_v_u8mf4(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vluxseg6ei32_v_u8mf4(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei32_v_u8mf2( @@ -403,7 +403,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei32_v_u8mf2(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vuint8mf2_t *v3, vuint8mf2_t *v4, vuint8mf2_t *v5, const uint8_t *base, vuint32m2_t bindex, size_t vl) { - return vluxseg6ei32_v_u8mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vluxseg6ei32_v_u8mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei32_v_u8m1( @@ -424,7 +424,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei32_v_u8m1(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vuint8m1_t *v3, vuint8m1_t *v4, vuint8m1_t *v5, const uint8_t *base, vuint32m4_t bindex, size_t vl) { - return vluxseg6ei32_v_u8m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vluxseg6ei32_v_u8m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei32_v_u16mf4( @@ -445,7 +445,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei32_v_u16mf4(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vuint16mf4_t *v3, vuint16mf4_t *v4, vuint16mf4_t *v5, const uint16_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg6ei32_v_u16mf4(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vluxseg6ei32_v_u16mf4(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei32_v_u16mf2( @@ -466,7 +466,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei32_v_u16mf2(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vuint16mf2_t *v3, vuint16mf2_t *v4, vuint16mf2_t *v5, const uint16_t *base, vuint32m1_t bindex, size_t vl) { - return vluxseg6ei32_v_u16mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vluxseg6ei32_v_u16mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei32_v_u16m1( @@ -487,7 +487,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei32_v_u16m1(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vuint16m1_t *v3, vuint16m1_t *v4, vuint16m1_t *v5, const uint16_t *base, vuint32m2_t bindex, size_t vl) { - return vluxseg6ei32_v_u16m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vluxseg6ei32_v_u16m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei32_v_u32mf2( @@ -508,7 +508,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei32_v_u32mf2(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vuint32mf2_t *v3, vuint32mf2_t *v4, vuint32mf2_t *v5, const uint32_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg6ei32_v_u32mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vluxseg6ei32_v_u32mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei32_v_u32m1( @@ -529,7 +529,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei32_v_u32m1(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vuint32m1_t *v3, vuint32m1_t *v4, vuint32m1_t *v5, const uint32_t *base, vuint32m1_t bindex, size_t vl) { - return vluxseg6ei32_v_u32m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vluxseg6ei32_v_u32m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei32_v_u64m1( @@ -550,7 +550,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei32_v_u64m1(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vuint64m1_t *v3, vuint64m1_t *v4, vuint64m1_t *v5, const uint64_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg6ei32_v_u64m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vluxseg6ei32_v_u64m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei32_v_f16mf4_m( @@ -571,7 +571,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei32_v_f16mf4_m(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vfloat16mf4_t *v3, vfloat16mf4_t *v4, vfloat16mf4_t *v5, vbool64_t mask, const _Float16 *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg6ei32_v_f16mf4_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vluxseg6ei32_v_f16mf4_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei32_v_f16mf2_m( @@ -592,7 +592,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei32_v_f16mf2_m(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vfloat16mf2_t *v3, vfloat16mf2_t *v4, vfloat16mf2_t *v5, vbool32_t mask, const _Float16 *base, vuint32m1_t bindex, size_t vl) { - return vluxseg6ei32_v_f16mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vluxseg6ei32_v_f16mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei32_v_f16m1_m( @@ -613,7 +613,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei32_v_f16m1_m(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vfloat16m1_t *v3, vfloat16m1_t *v4, vfloat16m1_t *v5, vbool16_t mask, const _Float16 *base, vuint32m2_t bindex, size_t vl) { - return vluxseg6ei32_v_f16m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vluxseg6ei32_v_f16m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei32_v_f32mf2_m( @@ -634,7 +634,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei32_v_f32mf2_m(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vfloat32mf2_t *v3, vfloat32mf2_t *v4, vfloat32mf2_t *v5, vbool64_t mask, const float *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg6ei32_v_f32mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vluxseg6ei32_v_f32mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei32_v_f32m1_m( @@ -655,7 +655,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei32_v_f32m1_m(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vfloat32m1_t *v3, vfloat32m1_t *v4, vfloat32m1_t *v5, vbool32_t mask, const float *base, vuint32m1_t bindex, size_t vl) { - return vluxseg6ei32_v_f32m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vluxseg6ei32_v_f32m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei32_v_f64m1_m( @@ -676,7 +676,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei32_v_f64m1_m(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vfloat64m1_t *v3, vfloat64m1_t *v4, vfloat64m1_t *v5, vbool64_t mask, const double *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg6ei32_v_f64m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vluxseg6ei32_v_f64m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei32_v_i8mf8_m( @@ -697,7 +697,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei32_v_i8mf8_m(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vint8mf8_t *v3, vint8mf8_t *v4, vint8mf8_t *v5, vbool64_t mask, const int8_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg6ei32_v_i8mf8_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vluxseg6ei32_v_i8mf8_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei32_v_i8mf4_m( @@ -718,7 +718,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei32_v_i8mf4_m(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vint8mf4_t *v3, vint8mf4_t *v4, vint8mf4_t *v5, vbool32_t mask, const int8_t *base, vuint32m1_t bindex, size_t vl) { - return vluxseg6ei32_v_i8mf4_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vluxseg6ei32_v_i8mf4_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei32_v_i8mf2_m( @@ -739,7 +739,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei32_v_i8mf2_m(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vint8mf2_t *v3, vint8mf2_t *v4, vint8mf2_t *v5, vbool16_t mask, const int8_t *base, vuint32m2_t bindex, size_t vl) { - return vluxseg6ei32_v_i8mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vluxseg6ei32_v_i8mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei32_v_i8m1_m( @@ -760,7 +760,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei32_v_i8m1_m(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vint8m1_t *v3, vint8m1_t *v4, vint8m1_t *v5, vbool8_t mask, const int8_t *base, vuint32m4_t bindex, size_t vl) { - return vluxseg6ei32_v_i8m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vluxseg6ei32_v_i8m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei32_v_i16mf4_m( @@ -781,7 +781,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei32_v_i16mf4_m(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vint16mf4_t *v3, vint16mf4_t *v4, vint16mf4_t *v5, vbool64_t mask, const int16_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg6ei32_v_i16mf4_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vluxseg6ei32_v_i16mf4_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei32_v_i16mf2_m( @@ -802,7 +802,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei32_v_i16mf2_m(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vint16mf2_t *v3, vint16mf2_t *v4, vint16mf2_t *v5, vbool32_t mask, const int16_t *base, vuint32m1_t bindex, size_t vl) { - return vluxseg6ei32_v_i16mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vluxseg6ei32_v_i16mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei32_v_i16m1_m( @@ -823,7 +823,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei32_v_i16m1_m(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vint16m1_t *v3, vint16m1_t *v4, vint16m1_t *v5, vbool16_t mask, const int16_t *base, vuint32m2_t bindex, size_t vl) { - return vluxseg6ei32_v_i16m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vluxseg6ei32_v_i16m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei32_v_i32mf2_m( @@ -844,7 +844,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei32_v_i32mf2_m(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vint32mf2_t *v3, vint32mf2_t *v4, vint32mf2_t *v5, vbool64_t mask, const int32_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg6ei32_v_i32mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vluxseg6ei32_v_i32mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei32_v_i32m1_m( @@ -865,7 +865,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei32_v_i32m1_m(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vint32m1_t *v3, vint32m1_t *v4, vint32m1_t *v5, vbool32_t mask, const int32_t *base, vuint32m1_t bindex, size_t vl) { - return vluxseg6ei32_v_i32m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vluxseg6ei32_v_i32m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei32_v_i64m1_m( @@ -886,7 +886,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei32_v_i64m1_m(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vint64m1_t *v3, vint64m1_t *v4, vint64m1_t *v5, vbool64_t mask, const int64_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg6ei32_v_i64m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vluxseg6ei32_v_i64m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei32_v_u8mf8_m( @@ -907,7 +907,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei32_v_u8mf8_m(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vuint8mf8_t *v3, vuint8mf8_t *v4, vuint8mf8_t *v5, vbool64_t mask, const uint8_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg6ei32_v_u8mf8_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vluxseg6ei32_v_u8mf8_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei32_v_u8mf4_m( @@ -928,7 +928,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei32_v_u8mf4_m(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vuint8mf4_t *v3, vuint8mf4_t *v4, vuint8mf4_t *v5, vbool32_t mask, const uint8_t *base, vuint32m1_t bindex, size_t vl) { - return vluxseg6ei32_v_u8mf4_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vluxseg6ei32_v_u8mf4_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei32_v_u8mf2_m( @@ -949,7 +949,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei32_v_u8mf2_m(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vuint8mf2_t *v3, vuint8mf2_t *v4, vuint8mf2_t *v5, vbool16_t mask, const uint8_t *base, vuint32m2_t bindex, size_t vl) { - return vluxseg6ei32_v_u8mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vluxseg6ei32_v_u8mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei32_v_u8m1_m( @@ -970,7 +970,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei32_v_u8m1_m(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vuint8m1_t *v3, vuint8m1_t *v4, vuint8m1_t *v5, vbool8_t mask, const uint8_t *base, vuint32m4_t bindex, size_t vl) { - return vluxseg6ei32_v_u8m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vluxseg6ei32_v_u8m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei32_v_u16mf4_m( @@ -991,7 +991,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei32_v_u16mf4_m(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vuint16mf4_t *v3, vuint16mf4_t *v4, vuint16mf4_t *v5, vbool64_t mask, const uint16_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg6ei32_v_u16mf4_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vluxseg6ei32_v_u16mf4_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei32_v_u16mf2_m( @@ -1012,7 +1012,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei32_v_u16mf2_m(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vuint16mf2_t *v3, vuint16mf2_t *v4, vuint16mf2_t *v5, vbool32_t mask, const uint16_t *base, vuint32m1_t bindex, size_t vl) { - return vluxseg6ei32_v_u16mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vluxseg6ei32_v_u16mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei32_v_u16m1_m( @@ -1033,7 +1033,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei32_v_u16m1_m(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vuint16m1_t *v3, vuint16m1_t *v4, vuint16m1_t *v5, vbool16_t mask, const uint16_t *base, vuint32m2_t bindex, size_t vl) { - return vluxseg6ei32_v_u16m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vluxseg6ei32_v_u16m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei32_v_u32mf2_m( @@ -1054,7 +1054,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei32_v_u32mf2_m(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vuint32mf2_t *v3, vuint32mf2_t *v4, vuint32mf2_t *v5, vbool64_t mask, const uint32_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg6ei32_v_u32mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vluxseg6ei32_v_u32mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei32_v_u32m1_m( @@ -1075,7 +1075,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei32_v_u32m1_m(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vuint32m1_t *v3, vuint32m1_t *v4, vuint32m1_t *v5, vbool32_t mask, const uint32_t *base, vuint32m1_t bindex, size_t vl) { - return vluxseg6ei32_v_u32m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vluxseg6ei32_v_u32m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei32_v_u64m1_m( @@ -1096,6 +1096,6 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei32_v_u64m1_m(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vuint64m1_t *v3, vuint64m1_t *v4, vuint64m1_t *v5, vbool64_t mask, const uint64_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg6ei32_v_u64m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vluxseg6ei32_v_u64m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg6ei64.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg6ei64.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg6ei64.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg6ei64.c @@ -25,7 +25,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei64_v_f16mf4(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vfloat16mf4_t *v3, vfloat16mf4_t *v4, vfloat16mf4_t *v5, const _Float16 *base, vuint64m1_t bindex, size_t vl) { - return vluxseg6ei64_v_f16mf4(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vluxseg6ei64_v_f16mf4(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei64_v_f16mf2( @@ -46,7 +46,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei64_v_f16mf2(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vfloat16mf2_t *v3, vfloat16mf2_t *v4, vfloat16mf2_t *v5, const _Float16 *base, vuint64m2_t bindex, size_t vl) { - return vluxseg6ei64_v_f16mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vluxseg6ei64_v_f16mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei64_v_f16m1( @@ -67,7 +67,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei64_v_f16m1(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vfloat16m1_t *v3, vfloat16m1_t *v4, vfloat16m1_t *v5, const _Float16 *base, vuint64m4_t bindex, size_t vl) { - return vluxseg6ei64_v_f16m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vluxseg6ei64_v_f16m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei64_v_f32mf2( @@ -88,7 +88,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei64_v_f32mf2(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vfloat32mf2_t *v3, vfloat32mf2_t *v4, vfloat32mf2_t *v5, const float *base, vuint64m1_t bindex, size_t vl) { - return vluxseg6ei64_v_f32mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vluxseg6ei64_v_f32mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei64_v_f32m1( @@ -109,7 +109,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei64_v_f32m1(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vfloat32m1_t *v3, vfloat32m1_t *v4, vfloat32m1_t *v5, const float *base, vuint64m2_t bindex, size_t vl) { - return vluxseg6ei64_v_f32m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vluxseg6ei64_v_f32m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei64_v_f64m1( @@ -130,7 +130,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei64_v_f64m1(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vfloat64m1_t *v3, vfloat64m1_t *v4, vfloat64m1_t *v5, const double *base, vuint64m1_t bindex, size_t vl) { - return vluxseg6ei64_v_f64m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vluxseg6ei64_v_f64m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei64_v_i8mf8( @@ -151,7 +151,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei64_v_i8mf8(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vint8mf8_t *v3, vint8mf8_t *v4, vint8mf8_t *v5, const int8_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg6ei64_v_i8mf8(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vluxseg6ei64_v_i8mf8(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei64_v_i8mf4( @@ -172,7 +172,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei64_v_i8mf4(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vint8mf4_t *v3, vint8mf4_t *v4, vint8mf4_t *v5, const int8_t *base, vuint64m2_t bindex, size_t vl) { - return vluxseg6ei64_v_i8mf4(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vluxseg6ei64_v_i8mf4(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei64_v_i8mf2( @@ -193,7 +193,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei64_v_i8mf2(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vint8mf2_t *v3, vint8mf2_t *v4, vint8mf2_t *v5, const int8_t *base, vuint64m4_t bindex, size_t vl) { - return vluxseg6ei64_v_i8mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vluxseg6ei64_v_i8mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei64_v_i8m1( @@ -214,7 +214,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei64_v_i8m1(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vint8m1_t *v3, vint8m1_t *v4, vint8m1_t *v5, const int8_t *base, vuint64m8_t bindex, size_t vl) { - return vluxseg6ei64_v_i8m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vluxseg6ei64_v_i8m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei64_v_i16mf4( @@ -235,7 +235,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei64_v_i16mf4(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vint16mf4_t *v3, vint16mf4_t *v4, vint16mf4_t *v5, const int16_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg6ei64_v_i16mf4(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vluxseg6ei64_v_i16mf4(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei64_v_i16mf2( @@ -256,7 +256,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei64_v_i16mf2(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vint16mf2_t *v3, vint16mf2_t *v4, vint16mf2_t *v5, const int16_t *base, vuint64m2_t bindex, size_t vl) { - return vluxseg6ei64_v_i16mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vluxseg6ei64_v_i16mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei64_v_i16m1( @@ -277,7 +277,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei64_v_i16m1(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vint16m1_t *v3, vint16m1_t *v4, vint16m1_t *v5, const int16_t *base, vuint64m4_t bindex, size_t vl) { - return vluxseg6ei64_v_i16m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vluxseg6ei64_v_i16m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei64_v_i32mf2( @@ -298,7 +298,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei64_v_i32mf2(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vint32mf2_t *v3, vint32mf2_t *v4, vint32mf2_t *v5, const int32_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg6ei64_v_i32mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vluxseg6ei64_v_i32mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei64_v_i32m1( @@ -319,7 +319,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei64_v_i32m1(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vint32m1_t *v3, vint32m1_t *v4, vint32m1_t *v5, const int32_t *base, vuint64m2_t bindex, size_t vl) { - return vluxseg6ei64_v_i32m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vluxseg6ei64_v_i32m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei64_v_i64m1( @@ -340,7 +340,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei64_v_i64m1(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vint64m1_t *v3, vint64m1_t *v4, vint64m1_t *v5, const int64_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg6ei64_v_i64m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vluxseg6ei64_v_i64m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei64_v_u8mf8( @@ -361,7 +361,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei64_v_u8mf8(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vuint8mf8_t *v3, vuint8mf8_t *v4, vuint8mf8_t *v5, const uint8_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg6ei64_v_u8mf8(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vluxseg6ei64_v_u8mf8(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei64_v_u8mf4( @@ -382,7 +382,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei64_v_u8mf4(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vuint8mf4_t *v3, vuint8mf4_t *v4, vuint8mf4_t *v5, const uint8_t *base, vuint64m2_t bindex, size_t vl) { - return vluxseg6ei64_v_u8mf4(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vluxseg6ei64_v_u8mf4(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei64_v_u8mf2( @@ -403,7 +403,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei64_v_u8mf2(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vuint8mf2_t *v3, vuint8mf2_t *v4, vuint8mf2_t *v5, const uint8_t *base, vuint64m4_t bindex, size_t vl) { - return vluxseg6ei64_v_u8mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vluxseg6ei64_v_u8mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei64_v_u8m1( @@ -424,7 +424,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei64_v_u8m1(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vuint8m1_t *v3, vuint8m1_t *v4, vuint8m1_t *v5, const uint8_t *base, vuint64m8_t bindex, size_t vl) { - return vluxseg6ei64_v_u8m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vluxseg6ei64_v_u8m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei64_v_u16mf4( @@ -445,7 +445,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei64_v_u16mf4(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vuint16mf4_t *v3, vuint16mf4_t *v4, vuint16mf4_t *v5, const uint16_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg6ei64_v_u16mf4(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vluxseg6ei64_v_u16mf4(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei64_v_u16mf2( @@ -466,7 +466,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei64_v_u16mf2(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vuint16mf2_t *v3, vuint16mf2_t *v4, vuint16mf2_t *v5, const uint16_t *base, vuint64m2_t bindex, size_t vl) { - return vluxseg6ei64_v_u16mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vluxseg6ei64_v_u16mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei64_v_u16m1( @@ -487,7 +487,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei64_v_u16m1(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vuint16m1_t *v3, vuint16m1_t *v4, vuint16m1_t *v5, const uint16_t *base, vuint64m4_t bindex, size_t vl) { - return vluxseg6ei64_v_u16m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vluxseg6ei64_v_u16m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei64_v_u32mf2( @@ -508,7 +508,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei64_v_u32mf2(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vuint32mf2_t *v3, vuint32mf2_t *v4, vuint32mf2_t *v5, const uint32_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg6ei64_v_u32mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vluxseg6ei64_v_u32mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei64_v_u32m1( @@ -529,7 +529,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei64_v_u32m1(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vuint32m1_t *v3, vuint32m1_t *v4, vuint32m1_t *v5, const uint32_t *base, vuint64m2_t bindex, size_t vl) { - return vluxseg6ei64_v_u32m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vluxseg6ei64_v_u32m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei64_v_u64m1( @@ -550,7 +550,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei64_v_u64m1(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vuint64m1_t *v3, vuint64m1_t *v4, vuint64m1_t *v5, const uint64_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg6ei64_v_u64m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vluxseg6ei64_v_u64m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei64_v_f16mf4_m( @@ -571,7 +571,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei64_v_f16mf4_m(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vfloat16mf4_t *v3, vfloat16mf4_t *v4, vfloat16mf4_t *v5, vbool64_t mask, const _Float16 *base, vuint64m1_t bindex, size_t vl) { - return vluxseg6ei64_v_f16mf4_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vluxseg6ei64_v_f16mf4_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei64_v_f16mf2_m( @@ -592,7 +592,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei64_v_f16mf2_m(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vfloat16mf2_t *v3, vfloat16mf2_t *v4, vfloat16mf2_t *v5, vbool32_t mask, const _Float16 *base, vuint64m2_t bindex, size_t vl) { - return vluxseg6ei64_v_f16mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vluxseg6ei64_v_f16mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei64_v_f16m1_m( @@ -613,7 +613,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei64_v_f16m1_m(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vfloat16m1_t *v3, vfloat16m1_t *v4, vfloat16m1_t *v5, vbool16_t mask, const _Float16 *base, vuint64m4_t bindex, size_t vl) { - return vluxseg6ei64_v_f16m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vluxseg6ei64_v_f16m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei64_v_f32mf2_m( @@ -634,7 +634,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei64_v_f32mf2_m(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vfloat32mf2_t *v3, vfloat32mf2_t *v4, vfloat32mf2_t *v5, vbool64_t mask, const float *base, vuint64m1_t bindex, size_t vl) { - return vluxseg6ei64_v_f32mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vluxseg6ei64_v_f32mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei64_v_f32m1_m( @@ -655,7 +655,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei64_v_f32m1_m(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vfloat32m1_t *v3, vfloat32m1_t *v4, vfloat32m1_t *v5, vbool32_t mask, const float *base, vuint64m2_t bindex, size_t vl) { - return vluxseg6ei64_v_f32m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vluxseg6ei64_v_f32m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei64_v_f64m1_m( @@ -676,7 +676,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei64_v_f64m1_m(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vfloat64m1_t *v3, vfloat64m1_t *v4, vfloat64m1_t *v5, vbool64_t mask, const double *base, vuint64m1_t bindex, size_t vl) { - return vluxseg6ei64_v_f64m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vluxseg6ei64_v_f64m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei64_v_i8mf8_m( @@ -697,7 +697,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei64_v_i8mf8_m(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vint8mf8_t *v3, vint8mf8_t *v4, vint8mf8_t *v5, vbool64_t mask, const int8_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg6ei64_v_i8mf8_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vluxseg6ei64_v_i8mf8_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei64_v_i8mf4_m( @@ -718,7 +718,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei64_v_i8mf4_m(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vint8mf4_t *v3, vint8mf4_t *v4, vint8mf4_t *v5, vbool32_t mask, const int8_t *base, vuint64m2_t bindex, size_t vl) { - return vluxseg6ei64_v_i8mf4_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vluxseg6ei64_v_i8mf4_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei64_v_i8mf2_m( @@ -739,7 +739,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei64_v_i8mf2_m(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vint8mf2_t *v3, vint8mf2_t *v4, vint8mf2_t *v5, vbool16_t mask, const int8_t *base, vuint64m4_t bindex, size_t vl) { - return vluxseg6ei64_v_i8mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vluxseg6ei64_v_i8mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei64_v_i8m1_m( @@ -760,7 +760,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei64_v_i8m1_m(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vint8m1_t *v3, vint8m1_t *v4, vint8m1_t *v5, vbool8_t mask, const int8_t *base, vuint64m8_t bindex, size_t vl) { - return vluxseg6ei64_v_i8m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vluxseg6ei64_v_i8m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei64_v_i16mf4_m( @@ -781,7 +781,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei64_v_i16mf4_m(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vint16mf4_t *v3, vint16mf4_t *v4, vint16mf4_t *v5, vbool64_t mask, const int16_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg6ei64_v_i16mf4_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vluxseg6ei64_v_i16mf4_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei64_v_i16mf2_m( @@ -802,7 +802,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei64_v_i16mf2_m(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vint16mf2_t *v3, vint16mf2_t *v4, vint16mf2_t *v5, vbool32_t mask, const int16_t *base, vuint64m2_t bindex, size_t vl) { - return vluxseg6ei64_v_i16mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vluxseg6ei64_v_i16mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei64_v_i16m1_m( @@ -823,7 +823,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei64_v_i16m1_m(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vint16m1_t *v3, vint16m1_t *v4, vint16m1_t *v5, vbool16_t mask, const int16_t *base, vuint64m4_t bindex, size_t vl) { - return vluxseg6ei64_v_i16m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vluxseg6ei64_v_i16m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei64_v_i32mf2_m( @@ -844,7 +844,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei64_v_i32mf2_m(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vint32mf2_t *v3, vint32mf2_t *v4, vint32mf2_t *v5, vbool64_t mask, const int32_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg6ei64_v_i32mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vluxseg6ei64_v_i32mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei64_v_i32m1_m( @@ -865,7 +865,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei64_v_i32m1_m(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vint32m1_t *v3, vint32m1_t *v4, vint32m1_t *v5, vbool32_t mask, const int32_t *base, vuint64m2_t bindex, size_t vl) { - return vluxseg6ei64_v_i32m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vluxseg6ei64_v_i32m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei64_v_i64m1_m( @@ -886,7 +886,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei64_v_i64m1_m(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vint64m1_t *v3, vint64m1_t *v4, vint64m1_t *v5, vbool64_t mask, const int64_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg6ei64_v_i64m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vluxseg6ei64_v_i64m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei64_v_u8mf8_m( @@ -907,7 +907,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei64_v_u8mf8_m(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vuint8mf8_t *v3, vuint8mf8_t *v4, vuint8mf8_t *v5, vbool64_t mask, const uint8_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg6ei64_v_u8mf8_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vluxseg6ei64_v_u8mf8_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei64_v_u8mf4_m( @@ -928,7 +928,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei64_v_u8mf4_m(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vuint8mf4_t *v3, vuint8mf4_t *v4, vuint8mf4_t *v5, vbool32_t mask, const uint8_t *base, vuint64m2_t bindex, size_t vl) { - return vluxseg6ei64_v_u8mf4_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vluxseg6ei64_v_u8mf4_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei64_v_u8mf2_m( @@ -949,7 +949,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei64_v_u8mf2_m(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vuint8mf2_t *v3, vuint8mf2_t *v4, vuint8mf2_t *v5, vbool16_t mask, const uint8_t *base, vuint64m4_t bindex, size_t vl) { - return vluxseg6ei64_v_u8mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vluxseg6ei64_v_u8mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei64_v_u8m1_m( @@ -970,7 +970,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei64_v_u8m1_m(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vuint8m1_t *v3, vuint8m1_t *v4, vuint8m1_t *v5, vbool8_t mask, const uint8_t *base, vuint64m8_t bindex, size_t vl) { - return vluxseg6ei64_v_u8m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vluxseg6ei64_v_u8m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei64_v_u16mf4_m( @@ -991,7 +991,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei64_v_u16mf4_m(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vuint16mf4_t *v3, vuint16mf4_t *v4, vuint16mf4_t *v5, vbool64_t mask, const uint16_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg6ei64_v_u16mf4_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vluxseg6ei64_v_u16mf4_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei64_v_u16mf2_m( @@ -1012,7 +1012,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei64_v_u16mf2_m(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vuint16mf2_t *v3, vuint16mf2_t *v4, vuint16mf2_t *v5, vbool32_t mask, const uint16_t *base, vuint64m2_t bindex, size_t vl) { - return vluxseg6ei64_v_u16mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vluxseg6ei64_v_u16mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei64_v_u16m1_m( @@ -1033,7 +1033,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei64_v_u16m1_m(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vuint16m1_t *v3, vuint16m1_t *v4, vuint16m1_t *v5, vbool16_t mask, const uint16_t *base, vuint64m4_t bindex, size_t vl) { - return vluxseg6ei64_v_u16m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vluxseg6ei64_v_u16m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei64_v_u32mf2_m( @@ -1054,7 +1054,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei64_v_u32mf2_m(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vuint32mf2_t *v3, vuint32mf2_t *v4, vuint32mf2_t *v5, vbool64_t mask, const uint32_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg6ei64_v_u32mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vluxseg6ei64_v_u32mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei64_v_u32m1_m( @@ -1075,7 +1075,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei64_v_u32m1_m(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vuint32m1_t *v3, vuint32m1_t *v4, vuint32m1_t *v5, vbool32_t mask, const uint32_t *base, vuint64m2_t bindex, size_t vl) { - return vluxseg6ei64_v_u32m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vluxseg6ei64_v_u32m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei64_v_u64m1_m( @@ -1096,6 +1096,6 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei64_v_u64m1_m(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vuint64m1_t *v3, vuint64m1_t *v4, vuint64m1_t *v5, vbool64_t mask, const uint64_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg6ei64_v_u64m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vluxseg6ei64_v_u64m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg6ei8.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg6ei8.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg6ei8.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg6ei8.c @@ -25,7 +25,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei8_v_f16mf4(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vfloat16mf4_t *v3, vfloat16mf4_t *v4, vfloat16mf4_t *v5, const _Float16 *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg6ei8_v_f16mf4(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vluxseg6ei8_v_f16mf4(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei8_v_f16mf2( @@ -46,7 +46,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei8_v_f16mf2(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vfloat16mf2_t *v3, vfloat16mf2_t *v4, vfloat16mf2_t *v5, const _Float16 *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg6ei8_v_f16mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vluxseg6ei8_v_f16mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei8_v_f16m1( @@ -67,7 +67,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei8_v_f16m1(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vfloat16m1_t *v3, vfloat16m1_t *v4, vfloat16m1_t *v5, const _Float16 *base, vuint8mf2_t bindex, size_t vl) { - return vluxseg6ei8_v_f16m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vluxseg6ei8_v_f16m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei8_v_f32mf2( @@ -88,7 +88,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei8_v_f32mf2(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vfloat32mf2_t *v3, vfloat32mf2_t *v4, vfloat32mf2_t *v5, const float *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg6ei8_v_f32mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vluxseg6ei8_v_f32mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei8_v_f32m1( @@ -109,7 +109,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei8_v_f32m1(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vfloat32m1_t *v3, vfloat32m1_t *v4, vfloat32m1_t *v5, const float *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg6ei8_v_f32m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vluxseg6ei8_v_f32m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei8_v_f64m1( @@ -130,7 +130,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei8_v_f64m1(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vfloat64m1_t *v3, vfloat64m1_t *v4, vfloat64m1_t *v5, const double *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg6ei8_v_f64m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vluxseg6ei8_v_f64m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei8_v_i8mf8( @@ -151,7 +151,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei8_v_i8mf8(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vint8mf8_t *v3, vint8mf8_t *v4, vint8mf8_t *v5, const int8_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg6ei8_v_i8mf8(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vluxseg6ei8_v_i8mf8(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei8_v_i8mf4( @@ -172,7 +172,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei8_v_i8mf4(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vint8mf4_t *v3, vint8mf4_t *v4, vint8mf4_t *v5, const int8_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg6ei8_v_i8mf4(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vluxseg6ei8_v_i8mf4(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei8_v_i8mf2( @@ -193,7 +193,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei8_v_i8mf2(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vint8mf2_t *v3, vint8mf2_t *v4, vint8mf2_t *v5, const int8_t *base, vuint8mf2_t bindex, size_t vl) { - return vluxseg6ei8_v_i8mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vluxseg6ei8_v_i8mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei8_v_i8m1( @@ -214,7 +214,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei8_v_i8m1(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vint8m1_t *v3, vint8m1_t *v4, vint8m1_t *v5, const int8_t *base, vuint8m1_t bindex, size_t vl) { - return vluxseg6ei8_v_i8m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vluxseg6ei8_v_i8m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei8_v_i16mf4( @@ -235,7 +235,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei8_v_i16mf4(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vint16mf4_t *v3, vint16mf4_t *v4, vint16mf4_t *v5, const int16_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg6ei8_v_i16mf4(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vluxseg6ei8_v_i16mf4(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei8_v_i16mf2( @@ -256,7 +256,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei8_v_i16mf2(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vint16mf2_t *v3, vint16mf2_t *v4, vint16mf2_t *v5, const int16_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg6ei8_v_i16mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vluxseg6ei8_v_i16mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei8_v_i16m1( @@ -277,7 +277,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei8_v_i16m1(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vint16m1_t *v3, vint16m1_t *v4, vint16m1_t *v5, const int16_t *base, vuint8mf2_t bindex, size_t vl) { - return vluxseg6ei8_v_i16m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vluxseg6ei8_v_i16m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei8_v_i32mf2( @@ -298,7 +298,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei8_v_i32mf2(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vint32mf2_t *v3, vint32mf2_t *v4, vint32mf2_t *v5, const int32_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg6ei8_v_i32mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vluxseg6ei8_v_i32mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei8_v_i32m1( @@ -319,7 +319,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei8_v_i32m1(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vint32m1_t *v3, vint32m1_t *v4, vint32m1_t *v5, const int32_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg6ei8_v_i32m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vluxseg6ei8_v_i32m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei8_v_i64m1( @@ -340,7 +340,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei8_v_i64m1(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vint64m1_t *v3, vint64m1_t *v4, vint64m1_t *v5, const int64_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg6ei8_v_i64m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vluxseg6ei8_v_i64m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei8_v_u8mf8( @@ -361,7 +361,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei8_v_u8mf8(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vuint8mf8_t *v3, vuint8mf8_t *v4, vuint8mf8_t *v5, const uint8_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg6ei8_v_u8mf8(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vluxseg6ei8_v_u8mf8(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei8_v_u8mf4( @@ -382,7 +382,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei8_v_u8mf4(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vuint8mf4_t *v3, vuint8mf4_t *v4, vuint8mf4_t *v5, const uint8_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg6ei8_v_u8mf4(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vluxseg6ei8_v_u8mf4(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei8_v_u8mf2( @@ -403,7 +403,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei8_v_u8mf2(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vuint8mf2_t *v3, vuint8mf2_t *v4, vuint8mf2_t *v5, const uint8_t *base, vuint8mf2_t bindex, size_t vl) { - return vluxseg6ei8_v_u8mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vluxseg6ei8_v_u8mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei8_v_u8m1( @@ -424,7 +424,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei8_v_u8m1(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vuint8m1_t *v3, vuint8m1_t *v4, vuint8m1_t *v5, const uint8_t *base, vuint8m1_t bindex, size_t vl) { - return vluxseg6ei8_v_u8m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vluxseg6ei8_v_u8m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei8_v_u16mf4( @@ -445,7 +445,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei8_v_u16mf4(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vuint16mf4_t *v3, vuint16mf4_t *v4, vuint16mf4_t *v5, const uint16_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg6ei8_v_u16mf4(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vluxseg6ei8_v_u16mf4(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei8_v_u16mf2( @@ -466,7 +466,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei8_v_u16mf2(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vuint16mf2_t *v3, vuint16mf2_t *v4, vuint16mf2_t *v5, const uint16_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg6ei8_v_u16mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vluxseg6ei8_v_u16mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei8_v_u16m1( @@ -487,7 +487,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei8_v_u16m1(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vuint16m1_t *v3, vuint16m1_t *v4, vuint16m1_t *v5, const uint16_t *base, vuint8mf2_t bindex, size_t vl) { - return vluxseg6ei8_v_u16m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vluxseg6ei8_v_u16m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei8_v_u32mf2( @@ -508,7 +508,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei8_v_u32mf2(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vuint32mf2_t *v3, vuint32mf2_t *v4, vuint32mf2_t *v5, const uint32_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg6ei8_v_u32mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vluxseg6ei8_v_u32mf2(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei8_v_u32m1( @@ -529,7 +529,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei8_v_u32m1(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vuint32m1_t *v3, vuint32m1_t *v4, vuint32m1_t *v5, const uint32_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg6ei8_v_u32m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vluxseg6ei8_v_u32m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei8_v_u64m1( @@ -550,7 +550,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei8_v_u64m1(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vuint64m1_t *v3, vuint64m1_t *v4, vuint64m1_t *v5, const uint64_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg6ei8_v_u64m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); + return __riscv_vluxseg6ei8_v_u64m1(v0, v1, v2, v3, v4, v5, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei8_v_f16mf4_m( @@ -571,7 +571,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei8_v_f16mf4_m(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vfloat16mf4_t *v3, vfloat16mf4_t *v4, vfloat16mf4_t *v5, vbool64_t mask, const _Float16 *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg6ei8_v_f16mf4_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vluxseg6ei8_v_f16mf4_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei8_v_f16mf2_m( @@ -592,7 +592,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei8_v_f16mf2_m(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vfloat16mf2_t *v3, vfloat16mf2_t *v4, vfloat16mf2_t *v5, vbool32_t mask, const _Float16 *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg6ei8_v_f16mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vluxseg6ei8_v_f16mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei8_v_f16m1_m( @@ -613,7 +613,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei8_v_f16m1_m(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vfloat16m1_t *v3, vfloat16m1_t *v4, vfloat16m1_t *v5, vbool16_t mask, const _Float16 *base, vuint8mf2_t bindex, size_t vl) { - return vluxseg6ei8_v_f16m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vluxseg6ei8_v_f16m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei8_v_f32mf2_m( @@ -634,7 +634,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei8_v_f32mf2_m(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vfloat32mf2_t *v3, vfloat32mf2_t *v4, vfloat32mf2_t *v5, vbool64_t mask, const float *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg6ei8_v_f32mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vluxseg6ei8_v_f32mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei8_v_f32m1_m( @@ -655,7 +655,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei8_v_f32m1_m(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vfloat32m1_t *v3, vfloat32m1_t *v4, vfloat32m1_t *v5, vbool32_t mask, const float *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg6ei8_v_f32m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vluxseg6ei8_v_f32m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei8_v_f64m1_m( @@ -676,7 +676,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei8_v_f64m1_m(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vfloat64m1_t *v3, vfloat64m1_t *v4, vfloat64m1_t *v5, vbool64_t mask, const double *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg6ei8_v_f64m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vluxseg6ei8_v_f64m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei8_v_i8mf8_m( @@ -697,7 +697,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei8_v_i8mf8_m(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vint8mf8_t *v3, vint8mf8_t *v4, vint8mf8_t *v5, vbool64_t mask, const int8_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg6ei8_v_i8mf8_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vluxseg6ei8_v_i8mf8_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei8_v_i8mf4_m( @@ -718,7 +718,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei8_v_i8mf4_m(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vint8mf4_t *v3, vint8mf4_t *v4, vint8mf4_t *v5, vbool32_t mask, const int8_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg6ei8_v_i8mf4_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vluxseg6ei8_v_i8mf4_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei8_v_i8mf2_m( @@ -739,7 +739,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei8_v_i8mf2_m(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vint8mf2_t *v3, vint8mf2_t *v4, vint8mf2_t *v5, vbool16_t mask, const int8_t *base, vuint8mf2_t bindex, size_t vl) { - return vluxseg6ei8_v_i8mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vluxseg6ei8_v_i8mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei8_v_i8m1_m( @@ -760,7 +760,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei8_v_i8m1_m(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vint8m1_t *v3, vint8m1_t *v4, vint8m1_t *v5, vbool8_t mask, const int8_t *base, vuint8m1_t bindex, size_t vl) { - return vluxseg6ei8_v_i8m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vluxseg6ei8_v_i8m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei8_v_i16mf4_m( @@ -781,7 +781,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei8_v_i16mf4_m(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vint16mf4_t *v3, vint16mf4_t *v4, vint16mf4_t *v5, vbool64_t mask, const int16_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg6ei8_v_i16mf4_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vluxseg6ei8_v_i16mf4_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei8_v_i16mf2_m( @@ -802,7 +802,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei8_v_i16mf2_m(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vint16mf2_t *v3, vint16mf2_t *v4, vint16mf2_t *v5, vbool32_t mask, const int16_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg6ei8_v_i16mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vluxseg6ei8_v_i16mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei8_v_i16m1_m( @@ -823,7 +823,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei8_v_i16m1_m(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vint16m1_t *v3, vint16m1_t *v4, vint16m1_t *v5, vbool16_t mask, const int16_t *base, vuint8mf2_t bindex, size_t vl) { - return vluxseg6ei8_v_i16m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vluxseg6ei8_v_i16m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei8_v_i32mf2_m( @@ -844,7 +844,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei8_v_i32mf2_m(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vint32mf2_t *v3, vint32mf2_t *v4, vint32mf2_t *v5, vbool64_t mask, const int32_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg6ei8_v_i32mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vluxseg6ei8_v_i32mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei8_v_i32m1_m( @@ -865,7 +865,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei8_v_i32m1_m(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vint32m1_t *v3, vint32m1_t *v4, vint32m1_t *v5, vbool32_t mask, const int32_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg6ei8_v_i32m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vluxseg6ei8_v_i32m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei8_v_i64m1_m( @@ -886,7 +886,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei8_v_i64m1_m(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vint64m1_t *v3, vint64m1_t *v4, vint64m1_t *v5, vbool64_t mask, const int64_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg6ei8_v_i64m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vluxseg6ei8_v_i64m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei8_v_u8mf8_m( @@ -907,7 +907,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei8_v_u8mf8_m(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vuint8mf8_t *v3, vuint8mf8_t *v4, vuint8mf8_t *v5, vbool64_t mask, const uint8_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg6ei8_v_u8mf8_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vluxseg6ei8_v_u8mf8_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei8_v_u8mf4_m( @@ -928,7 +928,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei8_v_u8mf4_m(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vuint8mf4_t *v3, vuint8mf4_t *v4, vuint8mf4_t *v5, vbool32_t mask, const uint8_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg6ei8_v_u8mf4_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vluxseg6ei8_v_u8mf4_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei8_v_u8mf2_m( @@ -949,7 +949,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei8_v_u8mf2_m(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vuint8mf2_t *v3, vuint8mf2_t *v4, vuint8mf2_t *v5, vbool16_t mask, const uint8_t *base, vuint8mf2_t bindex, size_t vl) { - return vluxseg6ei8_v_u8mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vluxseg6ei8_v_u8mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei8_v_u8m1_m( @@ -970,7 +970,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei8_v_u8m1_m(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vuint8m1_t *v3, vuint8m1_t *v4, vuint8m1_t *v5, vbool8_t mask, const uint8_t *base, vuint8m1_t bindex, size_t vl) { - return vluxseg6ei8_v_u8m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vluxseg6ei8_v_u8m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei8_v_u16mf4_m( @@ -991,7 +991,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei8_v_u16mf4_m(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vuint16mf4_t *v3, vuint16mf4_t *v4, vuint16mf4_t *v5, vbool64_t mask, const uint16_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg6ei8_v_u16mf4_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vluxseg6ei8_v_u16mf4_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei8_v_u16mf2_m( @@ -1012,7 +1012,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei8_v_u16mf2_m(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vuint16mf2_t *v3, vuint16mf2_t *v4, vuint16mf2_t *v5, vbool32_t mask, const uint16_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg6ei8_v_u16mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vluxseg6ei8_v_u16mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei8_v_u16m1_m( @@ -1033,7 +1033,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei8_v_u16m1_m(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vuint16m1_t *v3, vuint16m1_t *v4, vuint16m1_t *v5, vbool16_t mask, const uint16_t *base, vuint8mf2_t bindex, size_t vl) { - return vluxseg6ei8_v_u16m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vluxseg6ei8_v_u16m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei8_v_u32mf2_m( @@ -1054,7 +1054,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei8_v_u32mf2_m(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vuint32mf2_t *v3, vuint32mf2_t *v4, vuint32mf2_t *v5, vbool64_t mask, const uint32_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg6ei8_v_u32mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vluxseg6ei8_v_u32mf2_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei8_v_u32m1_m( @@ -1075,7 +1075,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei8_v_u32m1_m(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vuint32m1_t *v3, vuint32m1_t *v4, vuint32m1_t *v5, vbool32_t mask, const uint32_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg6ei8_v_u32m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vluxseg6ei8_v_u32m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg6ei8_v_u64m1_m( @@ -1096,6 +1096,6 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg6ei8_v_u64m1_m(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vuint64m1_t *v3, vuint64m1_t *v4, vuint64m1_t *v5, vbool64_t mask, const uint64_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg6ei8_v_u64m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); + return __riscv_vluxseg6ei8_v_u64m1_m(v0, v1, v2, v3, v4, v5, mask, base, bindex, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg7ei16.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg7ei16.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg7ei16.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg7ei16.c @@ -27,7 +27,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei16_v_f16mf4(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vfloat16mf4_t *v3, vfloat16mf4_t *v4, vfloat16mf4_t *v5, vfloat16mf4_t *v6, const _Float16 *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg7ei16_v_f16mf4(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vluxseg7ei16_v_f16mf4(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei16_v_f16mf2( @@ -50,7 +50,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei16_v_f16mf2(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vfloat16mf2_t *v3, vfloat16mf2_t *v4, vfloat16mf2_t *v5, vfloat16mf2_t *v6, const _Float16 *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg7ei16_v_f16mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vluxseg7ei16_v_f16mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei16_v_f16m1( @@ -73,7 +73,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei16_v_f16m1(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vfloat16m1_t *v3, vfloat16m1_t *v4, vfloat16m1_t *v5, vfloat16m1_t *v6, const _Float16 *base, vuint16m1_t bindex, size_t vl) { - return vluxseg7ei16_v_f16m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vluxseg7ei16_v_f16m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei16_v_f32mf2( @@ -96,7 +96,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei16_v_f32mf2(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vfloat32mf2_t *v3, vfloat32mf2_t *v4, vfloat32mf2_t *v5, vfloat32mf2_t *v6, const float *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg7ei16_v_f32mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vluxseg7ei16_v_f32mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei16_v_f32m1( @@ -119,7 +119,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei16_v_f32m1(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vfloat32m1_t *v3, vfloat32m1_t *v4, vfloat32m1_t *v5, vfloat32m1_t *v6, const float *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg7ei16_v_f32m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vluxseg7ei16_v_f32m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei16_v_f64m1( @@ -142,7 +142,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei16_v_f64m1(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vfloat64m1_t *v3, vfloat64m1_t *v4, vfloat64m1_t *v5, vfloat64m1_t *v6, const double *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg7ei16_v_f64m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vluxseg7ei16_v_f64m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei16_v_i8mf8( @@ -165,7 +165,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei16_v_i8mf8(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vint8mf8_t *v3, vint8mf8_t *v4, vint8mf8_t *v5, vint8mf8_t *v6, const int8_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg7ei16_v_i8mf8(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vluxseg7ei16_v_i8mf8(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei16_v_i8mf4( @@ -188,7 +188,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei16_v_i8mf4(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vint8mf4_t *v3, vint8mf4_t *v4, vint8mf4_t *v5, vint8mf4_t *v6, const int8_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg7ei16_v_i8mf4(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vluxseg7ei16_v_i8mf4(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei16_v_i8mf2( @@ -211,7 +211,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei16_v_i8mf2(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vint8mf2_t *v3, vint8mf2_t *v4, vint8mf2_t *v5, vint8mf2_t *v6, const int8_t *base, vuint16m1_t bindex, size_t vl) { - return vluxseg7ei16_v_i8mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vluxseg7ei16_v_i8mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei16_v_i8m1( @@ -234,7 +234,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei16_v_i8m1(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vint8m1_t *v3, vint8m1_t *v4, vint8m1_t *v5, vint8m1_t *v6, const int8_t *base, vuint16m2_t bindex, size_t vl) { - return vluxseg7ei16_v_i8m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vluxseg7ei16_v_i8m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei16_v_i16mf4( @@ -257,7 +257,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei16_v_i16mf4(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vint16mf4_t *v3, vint16mf4_t *v4, vint16mf4_t *v5, vint16mf4_t *v6, const int16_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg7ei16_v_i16mf4(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vluxseg7ei16_v_i16mf4(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei16_v_i16mf2( @@ -280,7 +280,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei16_v_i16mf2(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vint16mf2_t *v3, vint16mf2_t *v4, vint16mf2_t *v5, vint16mf2_t *v6, const int16_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg7ei16_v_i16mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vluxseg7ei16_v_i16mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei16_v_i16m1( @@ -303,7 +303,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei16_v_i16m1(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vint16m1_t *v3, vint16m1_t *v4, vint16m1_t *v5, vint16m1_t *v6, const int16_t *base, vuint16m1_t bindex, size_t vl) { - return vluxseg7ei16_v_i16m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vluxseg7ei16_v_i16m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei16_v_i32mf2( @@ -326,7 +326,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei16_v_i32mf2(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vint32mf2_t *v3, vint32mf2_t *v4, vint32mf2_t *v5, vint32mf2_t *v6, const int32_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg7ei16_v_i32mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vluxseg7ei16_v_i32mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei16_v_i32m1( @@ -349,7 +349,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei16_v_i32m1(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vint32m1_t *v3, vint32m1_t *v4, vint32m1_t *v5, vint32m1_t *v6, const int32_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg7ei16_v_i32m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vluxseg7ei16_v_i32m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei16_v_i64m1( @@ -372,7 +372,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei16_v_i64m1(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vint64m1_t *v3, vint64m1_t *v4, vint64m1_t *v5, vint64m1_t *v6, const int64_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg7ei16_v_i64m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vluxseg7ei16_v_i64m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei16_v_u8mf8( @@ -395,7 +395,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei16_v_u8mf8(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vuint8mf8_t *v3, vuint8mf8_t *v4, vuint8mf8_t *v5, vuint8mf8_t *v6, const uint8_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg7ei16_v_u8mf8(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vluxseg7ei16_v_u8mf8(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei16_v_u8mf4( @@ -418,7 +418,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei16_v_u8mf4(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vuint8mf4_t *v3, vuint8mf4_t *v4, vuint8mf4_t *v5, vuint8mf4_t *v6, const uint8_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg7ei16_v_u8mf4(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vluxseg7ei16_v_u8mf4(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei16_v_u8mf2( @@ -441,7 +441,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei16_v_u8mf2(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vuint8mf2_t *v3, vuint8mf2_t *v4, vuint8mf2_t *v5, vuint8mf2_t *v6, const uint8_t *base, vuint16m1_t bindex, size_t vl) { - return vluxseg7ei16_v_u8mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vluxseg7ei16_v_u8mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei16_v_u8m1( @@ -464,7 +464,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei16_v_u8m1(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vuint8m1_t *v3, vuint8m1_t *v4, vuint8m1_t *v5, vuint8m1_t *v6, const uint8_t *base, vuint16m2_t bindex, size_t vl) { - return vluxseg7ei16_v_u8m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vluxseg7ei16_v_u8m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei16_v_u16mf4( @@ -487,7 +487,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei16_v_u16mf4(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vuint16mf4_t *v3, vuint16mf4_t *v4, vuint16mf4_t *v5, vuint16mf4_t *v6, const uint16_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg7ei16_v_u16mf4(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vluxseg7ei16_v_u16mf4(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei16_v_u16mf2( @@ -510,7 +510,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei16_v_u16mf2(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vuint16mf2_t *v3, vuint16mf2_t *v4, vuint16mf2_t *v5, vuint16mf2_t *v6, const uint16_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg7ei16_v_u16mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vluxseg7ei16_v_u16mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei16_v_u16m1( @@ -533,7 +533,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei16_v_u16m1(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vuint16m1_t *v3, vuint16m1_t *v4, vuint16m1_t *v5, vuint16m1_t *v6, const uint16_t *base, vuint16m1_t bindex, size_t vl) { - return vluxseg7ei16_v_u16m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vluxseg7ei16_v_u16m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei16_v_u32mf2( @@ -556,7 +556,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei16_v_u32mf2(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vuint32mf2_t *v3, vuint32mf2_t *v4, vuint32mf2_t *v5, vuint32mf2_t *v6, const uint32_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg7ei16_v_u32mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vluxseg7ei16_v_u32mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei16_v_u32m1( @@ -579,7 +579,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei16_v_u32m1(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vuint32m1_t *v3, vuint32m1_t *v4, vuint32m1_t *v5, vuint32m1_t *v6, const uint32_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg7ei16_v_u32m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vluxseg7ei16_v_u32m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei16_v_u64m1( @@ -602,7 +602,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei16_v_u64m1(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vuint64m1_t *v3, vuint64m1_t *v4, vuint64m1_t *v5, vuint64m1_t *v6, const uint64_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg7ei16_v_u64m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vluxseg7ei16_v_u64m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei16_v_f16mf4_m( @@ -625,7 +625,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei16_v_f16mf4_m(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vfloat16mf4_t *v3, vfloat16mf4_t *v4, vfloat16mf4_t *v5, vfloat16mf4_t *v6, vbool64_t mask, const _Float16 *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg7ei16_v_f16mf4_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vluxseg7ei16_v_f16mf4_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei16_v_f16mf2_m( @@ -648,7 +648,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei16_v_f16mf2_m(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vfloat16mf2_t *v3, vfloat16mf2_t *v4, vfloat16mf2_t *v5, vfloat16mf2_t *v6, vbool32_t mask, const _Float16 *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg7ei16_v_f16mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vluxseg7ei16_v_f16mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei16_v_f16m1_m( @@ -671,7 +671,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei16_v_f16m1_m(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vfloat16m1_t *v3, vfloat16m1_t *v4, vfloat16m1_t *v5, vfloat16m1_t *v6, vbool16_t mask, const _Float16 *base, vuint16m1_t bindex, size_t vl) { - return vluxseg7ei16_v_f16m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vluxseg7ei16_v_f16m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei16_v_f32mf2_m( @@ -694,7 +694,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei16_v_f32mf2_m(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vfloat32mf2_t *v3, vfloat32mf2_t *v4, vfloat32mf2_t *v5, vfloat32mf2_t *v6, vbool64_t mask, const float *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg7ei16_v_f32mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vluxseg7ei16_v_f32mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei16_v_f32m1_m( @@ -717,7 +717,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei16_v_f32m1_m(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vfloat32m1_t *v3, vfloat32m1_t *v4, vfloat32m1_t *v5, vfloat32m1_t *v6, vbool32_t mask, const float *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg7ei16_v_f32m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vluxseg7ei16_v_f32m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei16_v_f64m1_m( @@ -740,7 +740,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei16_v_f64m1_m(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vfloat64m1_t *v3, vfloat64m1_t *v4, vfloat64m1_t *v5, vfloat64m1_t *v6, vbool64_t mask, const double *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg7ei16_v_f64m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vluxseg7ei16_v_f64m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei16_v_i8mf8_m( @@ -763,7 +763,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei16_v_i8mf8_m(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vint8mf8_t *v3, vint8mf8_t *v4, vint8mf8_t *v5, vint8mf8_t *v6, vbool64_t mask, const int8_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg7ei16_v_i8mf8_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vluxseg7ei16_v_i8mf8_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei16_v_i8mf4_m( @@ -786,7 +786,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei16_v_i8mf4_m(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vint8mf4_t *v3, vint8mf4_t *v4, vint8mf4_t *v5, vint8mf4_t *v6, vbool32_t mask, const int8_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg7ei16_v_i8mf4_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vluxseg7ei16_v_i8mf4_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei16_v_i8mf2_m( @@ -809,7 +809,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei16_v_i8mf2_m(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vint8mf2_t *v3, vint8mf2_t *v4, vint8mf2_t *v5, vint8mf2_t *v6, vbool16_t mask, const int8_t *base, vuint16m1_t bindex, size_t vl) { - return vluxseg7ei16_v_i8mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vluxseg7ei16_v_i8mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei16_v_i8m1_m( @@ -832,7 +832,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei16_v_i8m1_m(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vint8m1_t *v3, vint8m1_t *v4, vint8m1_t *v5, vint8m1_t *v6, vbool8_t mask, const int8_t *base, vuint16m2_t bindex, size_t vl) { - return vluxseg7ei16_v_i8m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vluxseg7ei16_v_i8m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei16_v_i16mf4_m( @@ -855,7 +855,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei16_v_i16mf4_m(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vint16mf4_t *v3, vint16mf4_t *v4, vint16mf4_t *v5, vint16mf4_t *v6, vbool64_t mask, const int16_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg7ei16_v_i16mf4_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vluxseg7ei16_v_i16mf4_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei16_v_i16mf2_m( @@ -878,7 +878,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei16_v_i16mf2_m(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vint16mf2_t *v3, vint16mf2_t *v4, vint16mf2_t *v5, vint16mf2_t *v6, vbool32_t mask, const int16_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg7ei16_v_i16mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vluxseg7ei16_v_i16mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei16_v_i16m1_m( @@ -901,7 +901,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei16_v_i16m1_m(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vint16m1_t *v3, vint16m1_t *v4, vint16m1_t *v5, vint16m1_t *v6, vbool16_t mask, const int16_t *base, vuint16m1_t bindex, size_t vl) { - return vluxseg7ei16_v_i16m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vluxseg7ei16_v_i16m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei16_v_i32mf2_m( @@ -924,7 +924,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei16_v_i32mf2_m(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vint32mf2_t *v3, vint32mf2_t *v4, vint32mf2_t *v5, vint32mf2_t *v6, vbool64_t mask, const int32_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg7ei16_v_i32mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vluxseg7ei16_v_i32mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei16_v_i32m1_m( @@ -947,7 +947,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei16_v_i32m1_m(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vint32m1_t *v3, vint32m1_t *v4, vint32m1_t *v5, vint32m1_t *v6, vbool32_t mask, const int32_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg7ei16_v_i32m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vluxseg7ei16_v_i32m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei16_v_i64m1_m( @@ -970,7 +970,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei16_v_i64m1_m(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vint64m1_t *v3, vint64m1_t *v4, vint64m1_t *v5, vint64m1_t *v6, vbool64_t mask, const int64_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg7ei16_v_i64m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vluxseg7ei16_v_i64m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei16_v_u8mf8_m( @@ -993,7 +993,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei16_v_u8mf8_m(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vuint8mf8_t *v3, vuint8mf8_t *v4, vuint8mf8_t *v5, vuint8mf8_t *v6, vbool64_t mask, const uint8_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg7ei16_v_u8mf8_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vluxseg7ei16_v_u8mf8_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei16_v_u8mf4_m( @@ -1016,7 +1016,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei16_v_u8mf4_m(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vuint8mf4_t *v3, vuint8mf4_t *v4, vuint8mf4_t *v5, vuint8mf4_t *v6, vbool32_t mask, const uint8_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg7ei16_v_u8mf4_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vluxseg7ei16_v_u8mf4_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei16_v_u8mf2_m( @@ -1039,7 +1039,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei16_v_u8mf2_m(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vuint8mf2_t *v3, vuint8mf2_t *v4, vuint8mf2_t *v5, vuint8mf2_t *v6, vbool16_t mask, const uint8_t *base, vuint16m1_t bindex, size_t vl) { - return vluxseg7ei16_v_u8mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vluxseg7ei16_v_u8mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei16_v_u8m1_m( @@ -1062,7 +1062,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei16_v_u8m1_m(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vuint8m1_t *v3, vuint8m1_t *v4, vuint8m1_t *v5, vuint8m1_t *v6, vbool8_t mask, const uint8_t *base, vuint16m2_t bindex, size_t vl) { - return vluxseg7ei16_v_u8m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vluxseg7ei16_v_u8m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei16_v_u16mf4_m( @@ -1085,7 +1085,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei16_v_u16mf4_m(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vuint16mf4_t *v3, vuint16mf4_t *v4, vuint16mf4_t *v5, vuint16mf4_t *v6, vbool64_t mask, const uint16_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg7ei16_v_u16mf4_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vluxseg7ei16_v_u16mf4_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei16_v_u16mf2_m( @@ -1108,7 +1108,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei16_v_u16mf2_m(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vuint16mf2_t *v3, vuint16mf2_t *v4, vuint16mf2_t *v5, vuint16mf2_t *v6, vbool32_t mask, const uint16_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg7ei16_v_u16mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vluxseg7ei16_v_u16mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei16_v_u16m1_m( @@ -1131,7 +1131,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei16_v_u16m1_m(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vuint16m1_t *v3, vuint16m1_t *v4, vuint16m1_t *v5, vuint16m1_t *v6, vbool16_t mask, const uint16_t *base, vuint16m1_t bindex, size_t vl) { - return vluxseg7ei16_v_u16m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vluxseg7ei16_v_u16m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei16_v_u32mf2_m( @@ -1154,7 +1154,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei16_v_u32mf2_m(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vuint32mf2_t *v3, vuint32mf2_t *v4, vuint32mf2_t *v5, vuint32mf2_t *v6, vbool64_t mask, const uint32_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg7ei16_v_u32mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vluxseg7ei16_v_u32mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei16_v_u32m1_m( @@ -1177,7 +1177,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei16_v_u32m1_m(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vuint32m1_t *v3, vuint32m1_t *v4, vuint32m1_t *v5, vuint32m1_t *v6, vbool32_t mask, const uint32_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg7ei16_v_u32m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vluxseg7ei16_v_u32m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei16_v_u64m1_m( @@ -1200,6 +1200,6 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei16_v_u64m1_m(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vuint64m1_t *v3, vuint64m1_t *v4, vuint64m1_t *v5, vuint64m1_t *v6, vbool64_t mask, const uint64_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg7ei16_v_u64m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vluxseg7ei16_v_u64m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg7ei32.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg7ei32.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg7ei32.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg7ei32.c @@ -27,7 +27,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei32_v_f16mf4(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vfloat16mf4_t *v3, vfloat16mf4_t *v4, vfloat16mf4_t *v5, vfloat16mf4_t *v6, const _Float16 *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg7ei32_v_f16mf4(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vluxseg7ei32_v_f16mf4(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei32_v_f16mf2( @@ -50,7 +50,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei32_v_f16mf2(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vfloat16mf2_t *v3, vfloat16mf2_t *v4, vfloat16mf2_t *v5, vfloat16mf2_t *v6, const _Float16 *base, vuint32m1_t bindex, size_t vl) { - return vluxseg7ei32_v_f16mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vluxseg7ei32_v_f16mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei32_v_f16m1( @@ -73,7 +73,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei32_v_f16m1(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vfloat16m1_t *v3, vfloat16m1_t *v4, vfloat16m1_t *v5, vfloat16m1_t *v6, const _Float16 *base, vuint32m2_t bindex, size_t vl) { - return vluxseg7ei32_v_f16m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vluxseg7ei32_v_f16m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei32_v_f32mf2( @@ -96,7 +96,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei32_v_f32mf2(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vfloat32mf2_t *v3, vfloat32mf2_t *v4, vfloat32mf2_t *v5, vfloat32mf2_t *v6, const float *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg7ei32_v_f32mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vluxseg7ei32_v_f32mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei32_v_f32m1( @@ -119,7 +119,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei32_v_f32m1(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vfloat32m1_t *v3, vfloat32m1_t *v4, vfloat32m1_t *v5, vfloat32m1_t *v6, const float *base, vuint32m1_t bindex, size_t vl) { - return vluxseg7ei32_v_f32m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vluxseg7ei32_v_f32m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei32_v_f64m1( @@ -142,7 +142,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei32_v_f64m1(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vfloat64m1_t *v3, vfloat64m1_t *v4, vfloat64m1_t *v5, vfloat64m1_t *v6, const double *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg7ei32_v_f64m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vluxseg7ei32_v_f64m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei32_v_i8mf8( @@ -165,7 +165,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei32_v_i8mf8(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vint8mf8_t *v3, vint8mf8_t *v4, vint8mf8_t *v5, vint8mf8_t *v6, const int8_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg7ei32_v_i8mf8(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vluxseg7ei32_v_i8mf8(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei32_v_i8mf4( @@ -188,7 +188,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei32_v_i8mf4(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vint8mf4_t *v3, vint8mf4_t *v4, vint8mf4_t *v5, vint8mf4_t *v6, const int8_t *base, vuint32m1_t bindex, size_t vl) { - return vluxseg7ei32_v_i8mf4(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vluxseg7ei32_v_i8mf4(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei32_v_i8mf2( @@ -211,7 +211,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei32_v_i8mf2(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vint8mf2_t *v3, vint8mf2_t *v4, vint8mf2_t *v5, vint8mf2_t *v6, const int8_t *base, vuint32m2_t bindex, size_t vl) { - return vluxseg7ei32_v_i8mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vluxseg7ei32_v_i8mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei32_v_i8m1( @@ -234,7 +234,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei32_v_i8m1(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vint8m1_t *v3, vint8m1_t *v4, vint8m1_t *v5, vint8m1_t *v6, const int8_t *base, vuint32m4_t bindex, size_t vl) { - return vluxseg7ei32_v_i8m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vluxseg7ei32_v_i8m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei32_v_i16mf4( @@ -257,7 +257,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei32_v_i16mf4(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vint16mf4_t *v3, vint16mf4_t *v4, vint16mf4_t *v5, vint16mf4_t *v6, const int16_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg7ei32_v_i16mf4(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vluxseg7ei32_v_i16mf4(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei32_v_i16mf2( @@ -280,7 +280,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei32_v_i16mf2(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vint16mf2_t *v3, vint16mf2_t *v4, vint16mf2_t *v5, vint16mf2_t *v6, const int16_t *base, vuint32m1_t bindex, size_t vl) { - return vluxseg7ei32_v_i16mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vluxseg7ei32_v_i16mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei32_v_i16m1( @@ -303,7 +303,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei32_v_i16m1(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vint16m1_t *v3, vint16m1_t *v4, vint16m1_t *v5, vint16m1_t *v6, const int16_t *base, vuint32m2_t bindex, size_t vl) { - return vluxseg7ei32_v_i16m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vluxseg7ei32_v_i16m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei32_v_i32mf2( @@ -326,7 +326,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei32_v_i32mf2(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vint32mf2_t *v3, vint32mf2_t *v4, vint32mf2_t *v5, vint32mf2_t *v6, const int32_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg7ei32_v_i32mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vluxseg7ei32_v_i32mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei32_v_i32m1( @@ -349,7 +349,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei32_v_i32m1(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vint32m1_t *v3, vint32m1_t *v4, vint32m1_t *v5, vint32m1_t *v6, const int32_t *base, vuint32m1_t bindex, size_t vl) { - return vluxseg7ei32_v_i32m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vluxseg7ei32_v_i32m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei32_v_i64m1( @@ -372,7 +372,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei32_v_i64m1(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vint64m1_t *v3, vint64m1_t *v4, vint64m1_t *v5, vint64m1_t *v6, const int64_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg7ei32_v_i64m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vluxseg7ei32_v_i64m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei32_v_u8mf8( @@ -395,7 +395,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei32_v_u8mf8(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vuint8mf8_t *v3, vuint8mf8_t *v4, vuint8mf8_t *v5, vuint8mf8_t *v6, const uint8_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg7ei32_v_u8mf8(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vluxseg7ei32_v_u8mf8(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei32_v_u8mf4( @@ -418,7 +418,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei32_v_u8mf4(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vuint8mf4_t *v3, vuint8mf4_t *v4, vuint8mf4_t *v5, vuint8mf4_t *v6, const uint8_t *base, vuint32m1_t bindex, size_t vl) { - return vluxseg7ei32_v_u8mf4(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vluxseg7ei32_v_u8mf4(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei32_v_u8mf2( @@ -441,7 +441,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei32_v_u8mf2(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vuint8mf2_t *v3, vuint8mf2_t *v4, vuint8mf2_t *v5, vuint8mf2_t *v6, const uint8_t *base, vuint32m2_t bindex, size_t vl) { - return vluxseg7ei32_v_u8mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vluxseg7ei32_v_u8mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei32_v_u8m1( @@ -464,7 +464,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei32_v_u8m1(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vuint8m1_t *v3, vuint8m1_t *v4, vuint8m1_t *v5, vuint8m1_t *v6, const uint8_t *base, vuint32m4_t bindex, size_t vl) { - return vluxseg7ei32_v_u8m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vluxseg7ei32_v_u8m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei32_v_u16mf4( @@ -487,7 +487,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei32_v_u16mf4(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vuint16mf4_t *v3, vuint16mf4_t *v4, vuint16mf4_t *v5, vuint16mf4_t *v6, const uint16_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg7ei32_v_u16mf4(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vluxseg7ei32_v_u16mf4(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei32_v_u16mf2( @@ -510,7 +510,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei32_v_u16mf2(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vuint16mf2_t *v3, vuint16mf2_t *v4, vuint16mf2_t *v5, vuint16mf2_t *v6, const uint16_t *base, vuint32m1_t bindex, size_t vl) { - return vluxseg7ei32_v_u16mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vluxseg7ei32_v_u16mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei32_v_u16m1( @@ -533,7 +533,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei32_v_u16m1(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vuint16m1_t *v3, vuint16m1_t *v4, vuint16m1_t *v5, vuint16m1_t *v6, const uint16_t *base, vuint32m2_t bindex, size_t vl) { - return vluxseg7ei32_v_u16m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vluxseg7ei32_v_u16m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei32_v_u32mf2( @@ -556,7 +556,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei32_v_u32mf2(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vuint32mf2_t *v3, vuint32mf2_t *v4, vuint32mf2_t *v5, vuint32mf2_t *v6, const uint32_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg7ei32_v_u32mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vluxseg7ei32_v_u32mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei32_v_u32m1( @@ -579,7 +579,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei32_v_u32m1(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vuint32m1_t *v3, vuint32m1_t *v4, vuint32m1_t *v5, vuint32m1_t *v6, const uint32_t *base, vuint32m1_t bindex, size_t vl) { - return vluxseg7ei32_v_u32m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vluxseg7ei32_v_u32m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei32_v_u64m1( @@ -602,7 +602,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei32_v_u64m1(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vuint64m1_t *v3, vuint64m1_t *v4, vuint64m1_t *v5, vuint64m1_t *v6, const uint64_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg7ei32_v_u64m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vluxseg7ei32_v_u64m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei32_v_f16mf4_m( @@ -625,7 +625,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei32_v_f16mf4_m(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vfloat16mf4_t *v3, vfloat16mf4_t *v4, vfloat16mf4_t *v5, vfloat16mf4_t *v6, vbool64_t mask, const _Float16 *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg7ei32_v_f16mf4_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vluxseg7ei32_v_f16mf4_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei32_v_f16mf2_m( @@ -648,7 +648,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei32_v_f16mf2_m(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vfloat16mf2_t *v3, vfloat16mf2_t *v4, vfloat16mf2_t *v5, vfloat16mf2_t *v6, vbool32_t mask, const _Float16 *base, vuint32m1_t bindex, size_t vl) { - return vluxseg7ei32_v_f16mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vluxseg7ei32_v_f16mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei32_v_f16m1_m( @@ -671,7 +671,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei32_v_f16m1_m(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vfloat16m1_t *v3, vfloat16m1_t *v4, vfloat16m1_t *v5, vfloat16m1_t *v6, vbool16_t mask, const _Float16 *base, vuint32m2_t bindex, size_t vl) { - return vluxseg7ei32_v_f16m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vluxseg7ei32_v_f16m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei32_v_f32mf2_m( @@ -694,7 +694,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei32_v_f32mf2_m(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vfloat32mf2_t *v3, vfloat32mf2_t *v4, vfloat32mf2_t *v5, vfloat32mf2_t *v6, vbool64_t mask, const float *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg7ei32_v_f32mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vluxseg7ei32_v_f32mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei32_v_f32m1_m( @@ -717,7 +717,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei32_v_f32m1_m(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vfloat32m1_t *v3, vfloat32m1_t *v4, vfloat32m1_t *v5, vfloat32m1_t *v6, vbool32_t mask, const float *base, vuint32m1_t bindex, size_t vl) { - return vluxseg7ei32_v_f32m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vluxseg7ei32_v_f32m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei32_v_f64m1_m( @@ -740,7 +740,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei32_v_f64m1_m(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vfloat64m1_t *v3, vfloat64m1_t *v4, vfloat64m1_t *v5, vfloat64m1_t *v6, vbool64_t mask, const double *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg7ei32_v_f64m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vluxseg7ei32_v_f64m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei32_v_i8mf8_m( @@ -763,7 +763,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei32_v_i8mf8_m(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vint8mf8_t *v3, vint8mf8_t *v4, vint8mf8_t *v5, vint8mf8_t *v6, vbool64_t mask, const int8_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg7ei32_v_i8mf8_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vluxseg7ei32_v_i8mf8_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei32_v_i8mf4_m( @@ -786,7 +786,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei32_v_i8mf4_m(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vint8mf4_t *v3, vint8mf4_t *v4, vint8mf4_t *v5, vint8mf4_t *v6, vbool32_t mask, const int8_t *base, vuint32m1_t bindex, size_t vl) { - return vluxseg7ei32_v_i8mf4_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vluxseg7ei32_v_i8mf4_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei32_v_i8mf2_m( @@ -809,7 +809,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei32_v_i8mf2_m(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vint8mf2_t *v3, vint8mf2_t *v4, vint8mf2_t *v5, vint8mf2_t *v6, vbool16_t mask, const int8_t *base, vuint32m2_t bindex, size_t vl) { - return vluxseg7ei32_v_i8mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vluxseg7ei32_v_i8mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei32_v_i8m1_m( @@ -832,7 +832,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei32_v_i8m1_m(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vint8m1_t *v3, vint8m1_t *v4, vint8m1_t *v5, vint8m1_t *v6, vbool8_t mask, const int8_t *base, vuint32m4_t bindex, size_t vl) { - return vluxseg7ei32_v_i8m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vluxseg7ei32_v_i8m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei32_v_i16mf4_m( @@ -855,7 +855,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei32_v_i16mf4_m(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vint16mf4_t *v3, vint16mf4_t *v4, vint16mf4_t *v5, vint16mf4_t *v6, vbool64_t mask, const int16_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg7ei32_v_i16mf4_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vluxseg7ei32_v_i16mf4_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei32_v_i16mf2_m( @@ -878,7 +878,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei32_v_i16mf2_m(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vint16mf2_t *v3, vint16mf2_t *v4, vint16mf2_t *v5, vint16mf2_t *v6, vbool32_t mask, const int16_t *base, vuint32m1_t bindex, size_t vl) { - return vluxseg7ei32_v_i16mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vluxseg7ei32_v_i16mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei32_v_i16m1_m( @@ -901,7 +901,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei32_v_i16m1_m(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vint16m1_t *v3, vint16m1_t *v4, vint16m1_t *v5, vint16m1_t *v6, vbool16_t mask, const int16_t *base, vuint32m2_t bindex, size_t vl) { - return vluxseg7ei32_v_i16m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vluxseg7ei32_v_i16m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei32_v_i32mf2_m( @@ -924,7 +924,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei32_v_i32mf2_m(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vint32mf2_t *v3, vint32mf2_t *v4, vint32mf2_t *v5, vint32mf2_t *v6, vbool64_t mask, const int32_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg7ei32_v_i32mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vluxseg7ei32_v_i32mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei32_v_i32m1_m( @@ -947,7 +947,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei32_v_i32m1_m(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vint32m1_t *v3, vint32m1_t *v4, vint32m1_t *v5, vint32m1_t *v6, vbool32_t mask, const int32_t *base, vuint32m1_t bindex, size_t vl) { - return vluxseg7ei32_v_i32m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vluxseg7ei32_v_i32m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei32_v_i64m1_m( @@ -970,7 +970,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei32_v_i64m1_m(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vint64m1_t *v3, vint64m1_t *v4, vint64m1_t *v5, vint64m1_t *v6, vbool64_t mask, const int64_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg7ei32_v_i64m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vluxseg7ei32_v_i64m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei32_v_u8mf8_m( @@ -993,7 +993,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei32_v_u8mf8_m(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vuint8mf8_t *v3, vuint8mf8_t *v4, vuint8mf8_t *v5, vuint8mf8_t *v6, vbool64_t mask, const uint8_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg7ei32_v_u8mf8_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vluxseg7ei32_v_u8mf8_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei32_v_u8mf4_m( @@ -1016,7 +1016,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei32_v_u8mf4_m(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vuint8mf4_t *v3, vuint8mf4_t *v4, vuint8mf4_t *v5, vuint8mf4_t *v6, vbool32_t mask, const uint8_t *base, vuint32m1_t bindex, size_t vl) { - return vluxseg7ei32_v_u8mf4_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vluxseg7ei32_v_u8mf4_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei32_v_u8mf2_m( @@ -1039,7 +1039,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei32_v_u8mf2_m(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vuint8mf2_t *v3, vuint8mf2_t *v4, vuint8mf2_t *v5, vuint8mf2_t *v6, vbool16_t mask, const uint8_t *base, vuint32m2_t bindex, size_t vl) { - return vluxseg7ei32_v_u8mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vluxseg7ei32_v_u8mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei32_v_u8m1_m( @@ -1062,7 +1062,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei32_v_u8m1_m(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vuint8m1_t *v3, vuint8m1_t *v4, vuint8m1_t *v5, vuint8m1_t *v6, vbool8_t mask, const uint8_t *base, vuint32m4_t bindex, size_t vl) { - return vluxseg7ei32_v_u8m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vluxseg7ei32_v_u8m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei32_v_u16mf4_m( @@ -1085,7 +1085,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei32_v_u16mf4_m(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vuint16mf4_t *v3, vuint16mf4_t *v4, vuint16mf4_t *v5, vuint16mf4_t *v6, vbool64_t mask, const uint16_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg7ei32_v_u16mf4_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vluxseg7ei32_v_u16mf4_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei32_v_u16mf2_m( @@ -1108,7 +1108,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei32_v_u16mf2_m(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vuint16mf2_t *v3, vuint16mf2_t *v4, vuint16mf2_t *v5, vuint16mf2_t *v6, vbool32_t mask, const uint16_t *base, vuint32m1_t bindex, size_t vl) { - return vluxseg7ei32_v_u16mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vluxseg7ei32_v_u16mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei32_v_u16m1_m( @@ -1131,7 +1131,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei32_v_u16m1_m(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vuint16m1_t *v3, vuint16m1_t *v4, vuint16m1_t *v5, vuint16m1_t *v6, vbool16_t mask, const uint16_t *base, vuint32m2_t bindex, size_t vl) { - return vluxseg7ei32_v_u16m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vluxseg7ei32_v_u16m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei32_v_u32mf2_m( @@ -1154,7 +1154,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei32_v_u32mf2_m(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vuint32mf2_t *v3, vuint32mf2_t *v4, vuint32mf2_t *v5, vuint32mf2_t *v6, vbool64_t mask, const uint32_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg7ei32_v_u32mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vluxseg7ei32_v_u32mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei32_v_u32m1_m( @@ -1177,7 +1177,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei32_v_u32m1_m(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vuint32m1_t *v3, vuint32m1_t *v4, vuint32m1_t *v5, vuint32m1_t *v6, vbool32_t mask, const uint32_t *base, vuint32m1_t bindex, size_t vl) { - return vluxseg7ei32_v_u32m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vluxseg7ei32_v_u32m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei32_v_u64m1_m( @@ -1200,6 +1200,6 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei32_v_u64m1_m(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vuint64m1_t *v3, vuint64m1_t *v4, vuint64m1_t *v5, vuint64m1_t *v6, vbool64_t mask, const uint64_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg7ei32_v_u64m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vluxseg7ei32_v_u64m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg7ei64.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg7ei64.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg7ei64.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg7ei64.c @@ -27,7 +27,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei64_v_f16mf4(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vfloat16mf4_t *v3, vfloat16mf4_t *v4, vfloat16mf4_t *v5, vfloat16mf4_t *v6, const _Float16 *base, vuint64m1_t bindex, size_t vl) { - return vluxseg7ei64_v_f16mf4(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vluxseg7ei64_v_f16mf4(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei64_v_f16mf2( @@ -50,7 +50,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei64_v_f16mf2(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vfloat16mf2_t *v3, vfloat16mf2_t *v4, vfloat16mf2_t *v5, vfloat16mf2_t *v6, const _Float16 *base, vuint64m2_t bindex, size_t vl) { - return vluxseg7ei64_v_f16mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vluxseg7ei64_v_f16mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei64_v_f16m1( @@ -73,7 +73,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei64_v_f16m1(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vfloat16m1_t *v3, vfloat16m1_t *v4, vfloat16m1_t *v5, vfloat16m1_t *v6, const _Float16 *base, vuint64m4_t bindex, size_t vl) { - return vluxseg7ei64_v_f16m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vluxseg7ei64_v_f16m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei64_v_f32mf2( @@ -96,7 +96,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei64_v_f32mf2(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vfloat32mf2_t *v3, vfloat32mf2_t *v4, vfloat32mf2_t *v5, vfloat32mf2_t *v6, const float *base, vuint64m1_t bindex, size_t vl) { - return vluxseg7ei64_v_f32mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vluxseg7ei64_v_f32mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei64_v_f32m1( @@ -119,7 +119,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei64_v_f32m1(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vfloat32m1_t *v3, vfloat32m1_t *v4, vfloat32m1_t *v5, vfloat32m1_t *v6, const float *base, vuint64m2_t bindex, size_t vl) { - return vluxseg7ei64_v_f32m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vluxseg7ei64_v_f32m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei64_v_f64m1( @@ -142,7 +142,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei64_v_f64m1(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vfloat64m1_t *v3, vfloat64m1_t *v4, vfloat64m1_t *v5, vfloat64m1_t *v6, const double *base, vuint64m1_t bindex, size_t vl) { - return vluxseg7ei64_v_f64m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vluxseg7ei64_v_f64m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei64_v_i8mf8( @@ -165,7 +165,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei64_v_i8mf8(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vint8mf8_t *v3, vint8mf8_t *v4, vint8mf8_t *v5, vint8mf8_t *v6, const int8_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg7ei64_v_i8mf8(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vluxseg7ei64_v_i8mf8(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei64_v_i8mf4( @@ -188,7 +188,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei64_v_i8mf4(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vint8mf4_t *v3, vint8mf4_t *v4, vint8mf4_t *v5, vint8mf4_t *v6, const int8_t *base, vuint64m2_t bindex, size_t vl) { - return vluxseg7ei64_v_i8mf4(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vluxseg7ei64_v_i8mf4(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei64_v_i8mf2( @@ -211,7 +211,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei64_v_i8mf2(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vint8mf2_t *v3, vint8mf2_t *v4, vint8mf2_t *v5, vint8mf2_t *v6, const int8_t *base, vuint64m4_t bindex, size_t vl) { - return vluxseg7ei64_v_i8mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vluxseg7ei64_v_i8mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei64_v_i8m1( @@ -234,7 +234,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei64_v_i8m1(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vint8m1_t *v3, vint8m1_t *v4, vint8m1_t *v5, vint8m1_t *v6, const int8_t *base, vuint64m8_t bindex, size_t vl) { - return vluxseg7ei64_v_i8m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vluxseg7ei64_v_i8m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei64_v_i16mf4( @@ -257,7 +257,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei64_v_i16mf4(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vint16mf4_t *v3, vint16mf4_t *v4, vint16mf4_t *v5, vint16mf4_t *v6, const int16_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg7ei64_v_i16mf4(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vluxseg7ei64_v_i16mf4(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei64_v_i16mf2( @@ -280,7 +280,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei64_v_i16mf2(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vint16mf2_t *v3, vint16mf2_t *v4, vint16mf2_t *v5, vint16mf2_t *v6, const int16_t *base, vuint64m2_t bindex, size_t vl) { - return vluxseg7ei64_v_i16mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vluxseg7ei64_v_i16mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei64_v_i16m1( @@ -303,7 +303,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei64_v_i16m1(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vint16m1_t *v3, vint16m1_t *v4, vint16m1_t *v5, vint16m1_t *v6, const int16_t *base, vuint64m4_t bindex, size_t vl) { - return vluxseg7ei64_v_i16m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vluxseg7ei64_v_i16m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei64_v_i32mf2( @@ -326,7 +326,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei64_v_i32mf2(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vint32mf2_t *v3, vint32mf2_t *v4, vint32mf2_t *v5, vint32mf2_t *v6, const int32_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg7ei64_v_i32mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vluxseg7ei64_v_i32mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei64_v_i32m1( @@ -349,7 +349,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei64_v_i32m1(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vint32m1_t *v3, vint32m1_t *v4, vint32m1_t *v5, vint32m1_t *v6, const int32_t *base, vuint64m2_t bindex, size_t vl) { - return vluxseg7ei64_v_i32m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vluxseg7ei64_v_i32m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei64_v_i64m1( @@ -372,7 +372,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei64_v_i64m1(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vint64m1_t *v3, vint64m1_t *v4, vint64m1_t *v5, vint64m1_t *v6, const int64_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg7ei64_v_i64m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vluxseg7ei64_v_i64m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei64_v_u8mf8( @@ -395,7 +395,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei64_v_u8mf8(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vuint8mf8_t *v3, vuint8mf8_t *v4, vuint8mf8_t *v5, vuint8mf8_t *v6, const uint8_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg7ei64_v_u8mf8(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vluxseg7ei64_v_u8mf8(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei64_v_u8mf4( @@ -418,7 +418,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei64_v_u8mf4(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vuint8mf4_t *v3, vuint8mf4_t *v4, vuint8mf4_t *v5, vuint8mf4_t *v6, const uint8_t *base, vuint64m2_t bindex, size_t vl) { - return vluxseg7ei64_v_u8mf4(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vluxseg7ei64_v_u8mf4(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei64_v_u8mf2( @@ -441,7 +441,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei64_v_u8mf2(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vuint8mf2_t *v3, vuint8mf2_t *v4, vuint8mf2_t *v5, vuint8mf2_t *v6, const uint8_t *base, vuint64m4_t bindex, size_t vl) { - return vluxseg7ei64_v_u8mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vluxseg7ei64_v_u8mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei64_v_u8m1( @@ -464,7 +464,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei64_v_u8m1(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vuint8m1_t *v3, vuint8m1_t *v4, vuint8m1_t *v5, vuint8m1_t *v6, const uint8_t *base, vuint64m8_t bindex, size_t vl) { - return vluxseg7ei64_v_u8m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vluxseg7ei64_v_u8m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei64_v_u16mf4( @@ -487,7 +487,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei64_v_u16mf4(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vuint16mf4_t *v3, vuint16mf4_t *v4, vuint16mf4_t *v5, vuint16mf4_t *v6, const uint16_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg7ei64_v_u16mf4(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vluxseg7ei64_v_u16mf4(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei64_v_u16mf2( @@ -510,7 +510,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei64_v_u16mf2(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vuint16mf2_t *v3, vuint16mf2_t *v4, vuint16mf2_t *v5, vuint16mf2_t *v6, const uint16_t *base, vuint64m2_t bindex, size_t vl) { - return vluxseg7ei64_v_u16mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vluxseg7ei64_v_u16mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei64_v_u16m1( @@ -533,7 +533,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei64_v_u16m1(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vuint16m1_t *v3, vuint16m1_t *v4, vuint16m1_t *v5, vuint16m1_t *v6, const uint16_t *base, vuint64m4_t bindex, size_t vl) { - return vluxseg7ei64_v_u16m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vluxseg7ei64_v_u16m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei64_v_u32mf2( @@ -556,7 +556,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei64_v_u32mf2(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vuint32mf2_t *v3, vuint32mf2_t *v4, vuint32mf2_t *v5, vuint32mf2_t *v6, const uint32_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg7ei64_v_u32mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vluxseg7ei64_v_u32mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei64_v_u32m1( @@ -579,7 +579,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei64_v_u32m1(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vuint32m1_t *v3, vuint32m1_t *v4, vuint32m1_t *v5, vuint32m1_t *v6, const uint32_t *base, vuint64m2_t bindex, size_t vl) { - return vluxseg7ei64_v_u32m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vluxseg7ei64_v_u32m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei64_v_u64m1( @@ -602,7 +602,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei64_v_u64m1(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vuint64m1_t *v3, vuint64m1_t *v4, vuint64m1_t *v5, vuint64m1_t *v6, const uint64_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg7ei64_v_u64m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vluxseg7ei64_v_u64m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei64_v_f16mf4_m( @@ -625,7 +625,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei64_v_f16mf4_m(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vfloat16mf4_t *v3, vfloat16mf4_t *v4, vfloat16mf4_t *v5, vfloat16mf4_t *v6, vbool64_t mask, const _Float16 *base, vuint64m1_t bindex, size_t vl) { - return vluxseg7ei64_v_f16mf4_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vluxseg7ei64_v_f16mf4_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei64_v_f16mf2_m( @@ -648,7 +648,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei64_v_f16mf2_m(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vfloat16mf2_t *v3, vfloat16mf2_t *v4, vfloat16mf2_t *v5, vfloat16mf2_t *v6, vbool32_t mask, const _Float16 *base, vuint64m2_t bindex, size_t vl) { - return vluxseg7ei64_v_f16mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vluxseg7ei64_v_f16mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei64_v_f16m1_m( @@ -671,7 +671,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei64_v_f16m1_m(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vfloat16m1_t *v3, vfloat16m1_t *v4, vfloat16m1_t *v5, vfloat16m1_t *v6, vbool16_t mask, const _Float16 *base, vuint64m4_t bindex, size_t vl) { - return vluxseg7ei64_v_f16m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vluxseg7ei64_v_f16m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei64_v_f32mf2_m( @@ -694,7 +694,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei64_v_f32mf2_m(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vfloat32mf2_t *v3, vfloat32mf2_t *v4, vfloat32mf2_t *v5, vfloat32mf2_t *v6, vbool64_t mask, const float *base, vuint64m1_t bindex, size_t vl) { - return vluxseg7ei64_v_f32mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vluxseg7ei64_v_f32mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei64_v_f32m1_m( @@ -717,7 +717,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei64_v_f32m1_m(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vfloat32m1_t *v3, vfloat32m1_t *v4, vfloat32m1_t *v5, vfloat32m1_t *v6, vbool32_t mask, const float *base, vuint64m2_t bindex, size_t vl) { - return vluxseg7ei64_v_f32m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vluxseg7ei64_v_f32m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei64_v_f64m1_m( @@ -740,7 +740,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei64_v_f64m1_m(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vfloat64m1_t *v3, vfloat64m1_t *v4, vfloat64m1_t *v5, vfloat64m1_t *v6, vbool64_t mask, const double *base, vuint64m1_t bindex, size_t vl) { - return vluxseg7ei64_v_f64m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vluxseg7ei64_v_f64m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei64_v_i8mf8_m( @@ -763,7 +763,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei64_v_i8mf8_m(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vint8mf8_t *v3, vint8mf8_t *v4, vint8mf8_t *v5, vint8mf8_t *v6, vbool64_t mask, const int8_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg7ei64_v_i8mf8_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vluxseg7ei64_v_i8mf8_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei64_v_i8mf4_m( @@ -786,7 +786,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei64_v_i8mf4_m(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vint8mf4_t *v3, vint8mf4_t *v4, vint8mf4_t *v5, vint8mf4_t *v6, vbool32_t mask, const int8_t *base, vuint64m2_t bindex, size_t vl) { - return vluxseg7ei64_v_i8mf4_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vluxseg7ei64_v_i8mf4_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei64_v_i8mf2_m( @@ -809,7 +809,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei64_v_i8mf2_m(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vint8mf2_t *v3, vint8mf2_t *v4, vint8mf2_t *v5, vint8mf2_t *v6, vbool16_t mask, const int8_t *base, vuint64m4_t bindex, size_t vl) { - return vluxseg7ei64_v_i8mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vluxseg7ei64_v_i8mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei64_v_i8m1_m( @@ -832,7 +832,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei64_v_i8m1_m(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vint8m1_t *v3, vint8m1_t *v4, vint8m1_t *v5, vint8m1_t *v6, vbool8_t mask, const int8_t *base, vuint64m8_t bindex, size_t vl) { - return vluxseg7ei64_v_i8m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vluxseg7ei64_v_i8m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei64_v_i16mf4_m( @@ -855,7 +855,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei64_v_i16mf4_m(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vint16mf4_t *v3, vint16mf4_t *v4, vint16mf4_t *v5, vint16mf4_t *v6, vbool64_t mask, const int16_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg7ei64_v_i16mf4_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vluxseg7ei64_v_i16mf4_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei64_v_i16mf2_m( @@ -878,7 +878,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei64_v_i16mf2_m(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vint16mf2_t *v3, vint16mf2_t *v4, vint16mf2_t *v5, vint16mf2_t *v6, vbool32_t mask, const int16_t *base, vuint64m2_t bindex, size_t vl) { - return vluxseg7ei64_v_i16mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vluxseg7ei64_v_i16mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei64_v_i16m1_m( @@ -901,7 +901,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei64_v_i16m1_m(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vint16m1_t *v3, vint16m1_t *v4, vint16m1_t *v5, vint16m1_t *v6, vbool16_t mask, const int16_t *base, vuint64m4_t bindex, size_t vl) { - return vluxseg7ei64_v_i16m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vluxseg7ei64_v_i16m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei64_v_i32mf2_m( @@ -924,7 +924,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei64_v_i32mf2_m(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vint32mf2_t *v3, vint32mf2_t *v4, vint32mf2_t *v5, vint32mf2_t *v6, vbool64_t mask, const int32_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg7ei64_v_i32mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vluxseg7ei64_v_i32mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei64_v_i32m1_m( @@ -947,7 +947,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei64_v_i32m1_m(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vint32m1_t *v3, vint32m1_t *v4, vint32m1_t *v5, vint32m1_t *v6, vbool32_t mask, const int32_t *base, vuint64m2_t bindex, size_t vl) { - return vluxseg7ei64_v_i32m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vluxseg7ei64_v_i32m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei64_v_i64m1_m( @@ -970,7 +970,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei64_v_i64m1_m(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vint64m1_t *v3, vint64m1_t *v4, vint64m1_t *v5, vint64m1_t *v6, vbool64_t mask, const int64_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg7ei64_v_i64m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vluxseg7ei64_v_i64m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei64_v_u8mf8_m( @@ -993,7 +993,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei64_v_u8mf8_m(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vuint8mf8_t *v3, vuint8mf8_t *v4, vuint8mf8_t *v5, vuint8mf8_t *v6, vbool64_t mask, const uint8_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg7ei64_v_u8mf8_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vluxseg7ei64_v_u8mf8_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei64_v_u8mf4_m( @@ -1016,7 +1016,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei64_v_u8mf4_m(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vuint8mf4_t *v3, vuint8mf4_t *v4, vuint8mf4_t *v5, vuint8mf4_t *v6, vbool32_t mask, const uint8_t *base, vuint64m2_t bindex, size_t vl) { - return vluxseg7ei64_v_u8mf4_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vluxseg7ei64_v_u8mf4_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei64_v_u8mf2_m( @@ -1039,7 +1039,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei64_v_u8mf2_m(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vuint8mf2_t *v3, vuint8mf2_t *v4, vuint8mf2_t *v5, vuint8mf2_t *v6, vbool16_t mask, const uint8_t *base, vuint64m4_t bindex, size_t vl) { - return vluxseg7ei64_v_u8mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vluxseg7ei64_v_u8mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei64_v_u8m1_m( @@ -1062,7 +1062,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei64_v_u8m1_m(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vuint8m1_t *v3, vuint8m1_t *v4, vuint8m1_t *v5, vuint8m1_t *v6, vbool8_t mask, const uint8_t *base, vuint64m8_t bindex, size_t vl) { - return vluxseg7ei64_v_u8m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vluxseg7ei64_v_u8m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei64_v_u16mf4_m( @@ -1085,7 +1085,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei64_v_u16mf4_m(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vuint16mf4_t *v3, vuint16mf4_t *v4, vuint16mf4_t *v5, vuint16mf4_t *v6, vbool64_t mask, const uint16_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg7ei64_v_u16mf4_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vluxseg7ei64_v_u16mf4_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei64_v_u16mf2_m( @@ -1108,7 +1108,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei64_v_u16mf2_m(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vuint16mf2_t *v3, vuint16mf2_t *v4, vuint16mf2_t *v5, vuint16mf2_t *v6, vbool32_t mask, const uint16_t *base, vuint64m2_t bindex, size_t vl) { - return vluxseg7ei64_v_u16mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vluxseg7ei64_v_u16mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei64_v_u16m1_m( @@ -1131,7 +1131,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei64_v_u16m1_m(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vuint16m1_t *v3, vuint16m1_t *v4, vuint16m1_t *v5, vuint16m1_t *v6, vbool16_t mask, const uint16_t *base, vuint64m4_t bindex, size_t vl) { - return vluxseg7ei64_v_u16m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vluxseg7ei64_v_u16m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei64_v_u32mf2_m( @@ -1154,7 +1154,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei64_v_u32mf2_m(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vuint32mf2_t *v3, vuint32mf2_t *v4, vuint32mf2_t *v5, vuint32mf2_t *v6, vbool64_t mask, const uint32_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg7ei64_v_u32mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vluxseg7ei64_v_u32mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei64_v_u32m1_m( @@ -1177,7 +1177,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei64_v_u32m1_m(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vuint32m1_t *v3, vuint32m1_t *v4, vuint32m1_t *v5, vuint32m1_t *v6, vbool32_t mask, const uint32_t *base, vuint64m2_t bindex, size_t vl) { - return vluxseg7ei64_v_u32m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vluxseg7ei64_v_u32m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei64_v_u64m1_m( @@ -1200,6 +1200,6 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei64_v_u64m1_m(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vuint64m1_t *v3, vuint64m1_t *v4, vuint64m1_t *v5, vuint64m1_t *v6, vbool64_t mask, const uint64_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg7ei64_v_u64m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vluxseg7ei64_v_u64m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg7ei8.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg7ei8.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg7ei8.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg7ei8.c @@ -27,7 +27,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei8_v_f16mf4(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vfloat16mf4_t *v3, vfloat16mf4_t *v4, vfloat16mf4_t *v5, vfloat16mf4_t *v6, const _Float16 *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg7ei8_v_f16mf4(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vluxseg7ei8_v_f16mf4(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei8_v_f16mf2( @@ -50,7 +50,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei8_v_f16mf2(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vfloat16mf2_t *v3, vfloat16mf2_t *v4, vfloat16mf2_t *v5, vfloat16mf2_t *v6, const _Float16 *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg7ei8_v_f16mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vluxseg7ei8_v_f16mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei8_v_f16m1( @@ -73,7 +73,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei8_v_f16m1(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vfloat16m1_t *v3, vfloat16m1_t *v4, vfloat16m1_t *v5, vfloat16m1_t *v6, const _Float16 *base, vuint8mf2_t bindex, size_t vl) { - return vluxseg7ei8_v_f16m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vluxseg7ei8_v_f16m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei8_v_f32mf2( @@ -96,7 +96,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei8_v_f32mf2(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vfloat32mf2_t *v3, vfloat32mf2_t *v4, vfloat32mf2_t *v5, vfloat32mf2_t *v6, const float *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg7ei8_v_f32mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vluxseg7ei8_v_f32mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei8_v_f32m1( @@ -119,7 +119,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei8_v_f32m1(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vfloat32m1_t *v3, vfloat32m1_t *v4, vfloat32m1_t *v5, vfloat32m1_t *v6, const float *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg7ei8_v_f32m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vluxseg7ei8_v_f32m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei8_v_f64m1( @@ -142,7 +142,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei8_v_f64m1(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vfloat64m1_t *v3, vfloat64m1_t *v4, vfloat64m1_t *v5, vfloat64m1_t *v6, const double *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg7ei8_v_f64m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vluxseg7ei8_v_f64m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei8_v_i8mf8( @@ -165,7 +165,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei8_v_i8mf8(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vint8mf8_t *v3, vint8mf8_t *v4, vint8mf8_t *v5, vint8mf8_t *v6, const int8_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg7ei8_v_i8mf8(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vluxseg7ei8_v_i8mf8(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei8_v_i8mf4( @@ -188,7 +188,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei8_v_i8mf4(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vint8mf4_t *v3, vint8mf4_t *v4, vint8mf4_t *v5, vint8mf4_t *v6, const int8_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg7ei8_v_i8mf4(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vluxseg7ei8_v_i8mf4(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei8_v_i8mf2( @@ -211,7 +211,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei8_v_i8mf2(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vint8mf2_t *v3, vint8mf2_t *v4, vint8mf2_t *v5, vint8mf2_t *v6, const int8_t *base, vuint8mf2_t bindex, size_t vl) { - return vluxseg7ei8_v_i8mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vluxseg7ei8_v_i8mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei8_v_i8m1( @@ -234,7 +234,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei8_v_i8m1(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vint8m1_t *v3, vint8m1_t *v4, vint8m1_t *v5, vint8m1_t *v6, const int8_t *base, vuint8m1_t bindex, size_t vl) { - return vluxseg7ei8_v_i8m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vluxseg7ei8_v_i8m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei8_v_i16mf4( @@ -257,7 +257,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei8_v_i16mf4(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vint16mf4_t *v3, vint16mf4_t *v4, vint16mf4_t *v5, vint16mf4_t *v6, const int16_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg7ei8_v_i16mf4(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vluxseg7ei8_v_i16mf4(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei8_v_i16mf2( @@ -280,7 +280,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei8_v_i16mf2(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vint16mf2_t *v3, vint16mf2_t *v4, vint16mf2_t *v5, vint16mf2_t *v6, const int16_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg7ei8_v_i16mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vluxseg7ei8_v_i16mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei8_v_i16m1( @@ -303,7 +303,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei8_v_i16m1(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vint16m1_t *v3, vint16m1_t *v4, vint16m1_t *v5, vint16m1_t *v6, const int16_t *base, vuint8mf2_t bindex, size_t vl) { - return vluxseg7ei8_v_i16m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vluxseg7ei8_v_i16m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei8_v_i32mf2( @@ -326,7 +326,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei8_v_i32mf2(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vint32mf2_t *v3, vint32mf2_t *v4, vint32mf2_t *v5, vint32mf2_t *v6, const int32_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg7ei8_v_i32mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vluxseg7ei8_v_i32mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei8_v_i32m1( @@ -349,7 +349,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei8_v_i32m1(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vint32m1_t *v3, vint32m1_t *v4, vint32m1_t *v5, vint32m1_t *v6, const int32_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg7ei8_v_i32m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vluxseg7ei8_v_i32m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei8_v_i64m1( @@ -372,7 +372,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei8_v_i64m1(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vint64m1_t *v3, vint64m1_t *v4, vint64m1_t *v5, vint64m1_t *v6, const int64_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg7ei8_v_i64m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vluxseg7ei8_v_i64m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei8_v_u8mf8( @@ -395,7 +395,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei8_v_u8mf8(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vuint8mf8_t *v3, vuint8mf8_t *v4, vuint8mf8_t *v5, vuint8mf8_t *v6, const uint8_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg7ei8_v_u8mf8(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vluxseg7ei8_v_u8mf8(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei8_v_u8mf4( @@ -418,7 +418,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei8_v_u8mf4(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vuint8mf4_t *v3, vuint8mf4_t *v4, vuint8mf4_t *v5, vuint8mf4_t *v6, const uint8_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg7ei8_v_u8mf4(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vluxseg7ei8_v_u8mf4(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei8_v_u8mf2( @@ -441,7 +441,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei8_v_u8mf2(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vuint8mf2_t *v3, vuint8mf2_t *v4, vuint8mf2_t *v5, vuint8mf2_t *v6, const uint8_t *base, vuint8mf2_t bindex, size_t vl) { - return vluxseg7ei8_v_u8mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vluxseg7ei8_v_u8mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei8_v_u8m1( @@ -464,7 +464,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei8_v_u8m1(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vuint8m1_t *v3, vuint8m1_t *v4, vuint8m1_t *v5, vuint8m1_t *v6, const uint8_t *base, vuint8m1_t bindex, size_t vl) { - return vluxseg7ei8_v_u8m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vluxseg7ei8_v_u8m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei8_v_u16mf4( @@ -487,7 +487,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei8_v_u16mf4(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vuint16mf4_t *v3, vuint16mf4_t *v4, vuint16mf4_t *v5, vuint16mf4_t *v6, const uint16_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg7ei8_v_u16mf4(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vluxseg7ei8_v_u16mf4(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei8_v_u16mf2( @@ -510,7 +510,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei8_v_u16mf2(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vuint16mf2_t *v3, vuint16mf2_t *v4, vuint16mf2_t *v5, vuint16mf2_t *v6, const uint16_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg7ei8_v_u16mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vluxseg7ei8_v_u16mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei8_v_u16m1( @@ -533,7 +533,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei8_v_u16m1(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vuint16m1_t *v3, vuint16m1_t *v4, vuint16m1_t *v5, vuint16m1_t *v6, const uint16_t *base, vuint8mf2_t bindex, size_t vl) { - return vluxseg7ei8_v_u16m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vluxseg7ei8_v_u16m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei8_v_u32mf2( @@ -556,7 +556,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei8_v_u32mf2(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vuint32mf2_t *v3, vuint32mf2_t *v4, vuint32mf2_t *v5, vuint32mf2_t *v6, const uint32_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg7ei8_v_u32mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vluxseg7ei8_v_u32mf2(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei8_v_u32m1( @@ -579,7 +579,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei8_v_u32m1(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vuint32m1_t *v3, vuint32m1_t *v4, vuint32m1_t *v5, vuint32m1_t *v6, const uint32_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg7ei8_v_u32m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vluxseg7ei8_v_u32m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei8_v_u64m1( @@ -602,7 +602,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei8_v_u64m1(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vuint64m1_t *v3, vuint64m1_t *v4, vuint64m1_t *v5, vuint64m1_t *v6, const uint64_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg7ei8_v_u64m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); + return __riscv_vluxseg7ei8_v_u64m1(v0, v1, v2, v3, v4, v5, v6, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei8_v_f16mf4_m( @@ -625,7 +625,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei8_v_f16mf4_m(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vfloat16mf4_t *v3, vfloat16mf4_t *v4, vfloat16mf4_t *v5, vfloat16mf4_t *v6, vbool64_t mask, const _Float16 *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg7ei8_v_f16mf4_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vluxseg7ei8_v_f16mf4_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei8_v_f16mf2_m( @@ -648,7 +648,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei8_v_f16mf2_m(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vfloat16mf2_t *v3, vfloat16mf2_t *v4, vfloat16mf2_t *v5, vfloat16mf2_t *v6, vbool32_t mask, const _Float16 *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg7ei8_v_f16mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vluxseg7ei8_v_f16mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei8_v_f16m1_m( @@ -671,7 +671,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei8_v_f16m1_m(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vfloat16m1_t *v3, vfloat16m1_t *v4, vfloat16m1_t *v5, vfloat16m1_t *v6, vbool16_t mask, const _Float16 *base, vuint8mf2_t bindex, size_t vl) { - return vluxseg7ei8_v_f16m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vluxseg7ei8_v_f16m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei8_v_f32mf2_m( @@ -694,7 +694,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei8_v_f32mf2_m(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vfloat32mf2_t *v3, vfloat32mf2_t *v4, vfloat32mf2_t *v5, vfloat32mf2_t *v6, vbool64_t mask, const float *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg7ei8_v_f32mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vluxseg7ei8_v_f32mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei8_v_f32m1_m( @@ -717,7 +717,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei8_v_f32m1_m(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vfloat32m1_t *v3, vfloat32m1_t *v4, vfloat32m1_t *v5, vfloat32m1_t *v6, vbool32_t mask, const float *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg7ei8_v_f32m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vluxseg7ei8_v_f32m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei8_v_f64m1_m( @@ -740,7 +740,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei8_v_f64m1_m(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vfloat64m1_t *v3, vfloat64m1_t *v4, vfloat64m1_t *v5, vfloat64m1_t *v6, vbool64_t mask, const double *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg7ei8_v_f64m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vluxseg7ei8_v_f64m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei8_v_i8mf8_m( @@ -763,7 +763,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei8_v_i8mf8_m(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vint8mf8_t *v3, vint8mf8_t *v4, vint8mf8_t *v5, vint8mf8_t *v6, vbool64_t mask, const int8_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg7ei8_v_i8mf8_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vluxseg7ei8_v_i8mf8_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei8_v_i8mf4_m( @@ -786,7 +786,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei8_v_i8mf4_m(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vint8mf4_t *v3, vint8mf4_t *v4, vint8mf4_t *v5, vint8mf4_t *v6, vbool32_t mask, const int8_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg7ei8_v_i8mf4_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vluxseg7ei8_v_i8mf4_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei8_v_i8mf2_m( @@ -809,7 +809,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei8_v_i8mf2_m(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vint8mf2_t *v3, vint8mf2_t *v4, vint8mf2_t *v5, vint8mf2_t *v6, vbool16_t mask, const int8_t *base, vuint8mf2_t bindex, size_t vl) { - return vluxseg7ei8_v_i8mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vluxseg7ei8_v_i8mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei8_v_i8m1_m( @@ -832,7 +832,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei8_v_i8m1_m(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vint8m1_t *v3, vint8m1_t *v4, vint8m1_t *v5, vint8m1_t *v6, vbool8_t mask, const int8_t *base, vuint8m1_t bindex, size_t vl) { - return vluxseg7ei8_v_i8m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vluxseg7ei8_v_i8m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei8_v_i16mf4_m( @@ -855,7 +855,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei8_v_i16mf4_m(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vint16mf4_t *v3, vint16mf4_t *v4, vint16mf4_t *v5, vint16mf4_t *v6, vbool64_t mask, const int16_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg7ei8_v_i16mf4_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vluxseg7ei8_v_i16mf4_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei8_v_i16mf2_m( @@ -878,7 +878,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei8_v_i16mf2_m(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vint16mf2_t *v3, vint16mf2_t *v4, vint16mf2_t *v5, vint16mf2_t *v6, vbool32_t mask, const int16_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg7ei8_v_i16mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vluxseg7ei8_v_i16mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei8_v_i16m1_m( @@ -901,7 +901,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei8_v_i16m1_m(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vint16m1_t *v3, vint16m1_t *v4, vint16m1_t *v5, vint16m1_t *v6, vbool16_t mask, const int16_t *base, vuint8mf2_t bindex, size_t vl) { - return vluxseg7ei8_v_i16m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vluxseg7ei8_v_i16m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei8_v_i32mf2_m( @@ -924,7 +924,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei8_v_i32mf2_m(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vint32mf2_t *v3, vint32mf2_t *v4, vint32mf2_t *v5, vint32mf2_t *v6, vbool64_t mask, const int32_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg7ei8_v_i32mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vluxseg7ei8_v_i32mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei8_v_i32m1_m( @@ -947,7 +947,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei8_v_i32m1_m(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vint32m1_t *v3, vint32m1_t *v4, vint32m1_t *v5, vint32m1_t *v6, vbool32_t mask, const int32_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg7ei8_v_i32m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vluxseg7ei8_v_i32m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei8_v_i64m1_m( @@ -970,7 +970,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei8_v_i64m1_m(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vint64m1_t *v3, vint64m1_t *v4, vint64m1_t *v5, vint64m1_t *v6, vbool64_t mask, const int64_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg7ei8_v_i64m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vluxseg7ei8_v_i64m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei8_v_u8mf8_m( @@ -993,7 +993,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei8_v_u8mf8_m(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vuint8mf8_t *v3, vuint8mf8_t *v4, vuint8mf8_t *v5, vuint8mf8_t *v6, vbool64_t mask, const uint8_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg7ei8_v_u8mf8_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vluxseg7ei8_v_u8mf8_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei8_v_u8mf4_m( @@ -1016,7 +1016,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei8_v_u8mf4_m(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vuint8mf4_t *v3, vuint8mf4_t *v4, vuint8mf4_t *v5, vuint8mf4_t *v6, vbool32_t mask, const uint8_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg7ei8_v_u8mf4_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vluxseg7ei8_v_u8mf4_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei8_v_u8mf2_m( @@ -1039,7 +1039,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei8_v_u8mf2_m(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vuint8mf2_t *v3, vuint8mf2_t *v4, vuint8mf2_t *v5, vuint8mf2_t *v6, vbool16_t mask, const uint8_t *base, vuint8mf2_t bindex, size_t vl) { - return vluxseg7ei8_v_u8mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vluxseg7ei8_v_u8mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei8_v_u8m1_m( @@ -1062,7 +1062,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei8_v_u8m1_m(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vuint8m1_t *v3, vuint8m1_t *v4, vuint8m1_t *v5, vuint8m1_t *v6, vbool8_t mask, const uint8_t *base, vuint8m1_t bindex, size_t vl) { - return vluxseg7ei8_v_u8m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vluxseg7ei8_v_u8m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei8_v_u16mf4_m( @@ -1085,7 +1085,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei8_v_u16mf4_m(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vuint16mf4_t *v3, vuint16mf4_t *v4, vuint16mf4_t *v5, vuint16mf4_t *v6, vbool64_t mask, const uint16_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg7ei8_v_u16mf4_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vluxseg7ei8_v_u16mf4_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei8_v_u16mf2_m( @@ -1108,7 +1108,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei8_v_u16mf2_m(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vuint16mf2_t *v3, vuint16mf2_t *v4, vuint16mf2_t *v5, vuint16mf2_t *v6, vbool32_t mask, const uint16_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg7ei8_v_u16mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vluxseg7ei8_v_u16mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei8_v_u16m1_m( @@ -1131,7 +1131,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei8_v_u16m1_m(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vuint16m1_t *v3, vuint16m1_t *v4, vuint16m1_t *v5, vuint16m1_t *v6, vbool16_t mask, const uint16_t *base, vuint8mf2_t bindex, size_t vl) { - return vluxseg7ei8_v_u16m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vluxseg7ei8_v_u16m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei8_v_u32mf2_m( @@ -1154,7 +1154,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei8_v_u32mf2_m(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vuint32mf2_t *v3, vuint32mf2_t *v4, vuint32mf2_t *v5, vuint32mf2_t *v6, vbool64_t mask, const uint32_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg7ei8_v_u32mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vluxseg7ei8_v_u32mf2_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei8_v_u32m1_m( @@ -1177,7 +1177,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei8_v_u32m1_m(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vuint32m1_t *v3, vuint32m1_t *v4, vuint32m1_t *v5, vuint32m1_t *v6, vbool32_t mask, const uint32_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg7ei8_v_u32m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vluxseg7ei8_v_u32m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg7ei8_v_u64m1_m( @@ -1200,6 +1200,6 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg7ei8_v_u64m1_m(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vuint64m1_t *v3, vuint64m1_t *v4, vuint64m1_t *v5, vuint64m1_t *v6, vbool64_t mask, const uint64_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg7ei8_v_u64m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); + return __riscv_vluxseg7ei8_v_u64m1_m(v0, v1, v2, v3, v4, v5, v6, mask, base, bindex, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg8ei16.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg8ei16.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg8ei16.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg8ei16.c @@ -29,7 +29,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei16_v_f16mf4(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vfloat16mf4_t *v3, vfloat16mf4_t *v4, vfloat16mf4_t *v5, vfloat16mf4_t *v6, vfloat16mf4_t *v7, const _Float16 *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg8ei16_v_f16mf4(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vluxseg8ei16_v_f16mf4(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei16_v_f16mf2( @@ -54,7 +54,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei16_v_f16mf2(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vfloat16mf2_t *v3, vfloat16mf2_t *v4, vfloat16mf2_t *v5, vfloat16mf2_t *v6, vfloat16mf2_t *v7, const _Float16 *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg8ei16_v_f16mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vluxseg8ei16_v_f16mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei16_v_f16m1( @@ -79,7 +79,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei16_v_f16m1(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vfloat16m1_t *v3, vfloat16m1_t *v4, vfloat16m1_t *v5, vfloat16m1_t *v6, vfloat16m1_t *v7, const _Float16 *base, vuint16m1_t bindex, size_t vl) { - return vluxseg8ei16_v_f16m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vluxseg8ei16_v_f16m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei16_v_f32mf2( @@ -104,7 +104,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei16_v_f32mf2(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vfloat32mf2_t *v3, vfloat32mf2_t *v4, vfloat32mf2_t *v5, vfloat32mf2_t *v6, vfloat32mf2_t *v7, const float *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg8ei16_v_f32mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vluxseg8ei16_v_f32mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei16_v_f32m1( @@ -129,7 +129,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei16_v_f32m1(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vfloat32m1_t *v3, vfloat32m1_t *v4, vfloat32m1_t *v5, vfloat32m1_t *v6, vfloat32m1_t *v7, const float *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg8ei16_v_f32m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vluxseg8ei16_v_f32m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei16_v_f64m1( @@ -154,7 +154,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei16_v_f64m1(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vfloat64m1_t *v3, vfloat64m1_t *v4, vfloat64m1_t *v5, vfloat64m1_t *v6, vfloat64m1_t *v7, const double *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg8ei16_v_f64m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vluxseg8ei16_v_f64m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei16_v_i8mf8( @@ -179,7 +179,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei16_v_i8mf8(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vint8mf8_t *v3, vint8mf8_t *v4, vint8mf8_t *v5, vint8mf8_t *v6, vint8mf8_t *v7, const int8_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg8ei16_v_i8mf8(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vluxseg8ei16_v_i8mf8(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei16_v_i8mf4( @@ -204,7 +204,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei16_v_i8mf4(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vint8mf4_t *v3, vint8mf4_t *v4, vint8mf4_t *v5, vint8mf4_t *v6, vint8mf4_t *v7, const int8_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg8ei16_v_i8mf4(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vluxseg8ei16_v_i8mf4(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei16_v_i8mf2( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei16_v_i8mf2(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vint8mf2_t *v3, vint8mf2_t *v4, vint8mf2_t *v5, vint8mf2_t *v6, vint8mf2_t *v7, const int8_t *base, vuint16m1_t bindex, size_t vl) { - return vluxseg8ei16_v_i8mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vluxseg8ei16_v_i8mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei16_v_i8m1( @@ -254,7 +254,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei16_v_i8m1(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vint8m1_t *v3, vint8m1_t *v4, vint8m1_t *v5, vint8m1_t *v6, vint8m1_t *v7, const int8_t *base, vuint16m2_t bindex, size_t vl) { - return vluxseg8ei16_v_i8m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vluxseg8ei16_v_i8m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei16_v_i16mf4( @@ -279,7 +279,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei16_v_i16mf4(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vint16mf4_t *v3, vint16mf4_t *v4, vint16mf4_t *v5, vint16mf4_t *v6, vint16mf4_t *v7, const int16_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg8ei16_v_i16mf4(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vluxseg8ei16_v_i16mf4(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei16_v_i16mf2( @@ -304,7 +304,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei16_v_i16mf2(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vint16mf2_t *v3, vint16mf2_t *v4, vint16mf2_t *v5, vint16mf2_t *v6, vint16mf2_t *v7, const int16_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg8ei16_v_i16mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vluxseg8ei16_v_i16mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei16_v_i16m1( @@ -329,7 +329,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei16_v_i16m1(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vint16m1_t *v3, vint16m1_t *v4, vint16m1_t *v5, vint16m1_t *v6, vint16m1_t *v7, const int16_t *base, vuint16m1_t bindex, size_t vl) { - return vluxseg8ei16_v_i16m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vluxseg8ei16_v_i16m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei16_v_i32mf2( @@ -354,7 +354,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei16_v_i32mf2(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vint32mf2_t *v3, vint32mf2_t *v4, vint32mf2_t *v5, vint32mf2_t *v6, vint32mf2_t *v7, const int32_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg8ei16_v_i32mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vluxseg8ei16_v_i32mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei16_v_i32m1( @@ -379,7 +379,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei16_v_i32m1(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vint32m1_t *v3, vint32m1_t *v4, vint32m1_t *v5, vint32m1_t *v6, vint32m1_t *v7, const int32_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg8ei16_v_i32m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vluxseg8ei16_v_i32m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei16_v_i64m1( @@ -404,7 +404,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei16_v_i64m1(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vint64m1_t *v3, vint64m1_t *v4, vint64m1_t *v5, vint64m1_t *v6, vint64m1_t *v7, const int64_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg8ei16_v_i64m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vluxseg8ei16_v_i64m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei16_v_u8mf8( @@ -429,7 +429,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei16_v_u8mf8(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vuint8mf8_t *v3, vuint8mf8_t *v4, vuint8mf8_t *v5, vuint8mf8_t *v6, vuint8mf8_t *v7, const uint8_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg8ei16_v_u8mf8(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vluxseg8ei16_v_u8mf8(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei16_v_u8mf4( @@ -454,7 +454,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei16_v_u8mf4(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vuint8mf4_t *v3, vuint8mf4_t *v4, vuint8mf4_t *v5, vuint8mf4_t *v6, vuint8mf4_t *v7, const uint8_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg8ei16_v_u8mf4(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vluxseg8ei16_v_u8mf4(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei16_v_u8mf2( @@ -479,7 +479,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei16_v_u8mf2(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vuint8mf2_t *v3, vuint8mf2_t *v4, vuint8mf2_t *v5, vuint8mf2_t *v6, vuint8mf2_t *v7, const uint8_t *base, vuint16m1_t bindex, size_t vl) { - return vluxseg8ei16_v_u8mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vluxseg8ei16_v_u8mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei16_v_u8m1( @@ -504,7 +504,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei16_v_u8m1(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vuint8m1_t *v3, vuint8m1_t *v4, vuint8m1_t *v5, vuint8m1_t *v6, vuint8m1_t *v7, const uint8_t *base, vuint16m2_t bindex, size_t vl) { - return vluxseg8ei16_v_u8m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vluxseg8ei16_v_u8m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei16_v_u16mf4( @@ -529,7 +529,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei16_v_u16mf4(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vuint16mf4_t *v3, vuint16mf4_t *v4, vuint16mf4_t *v5, vuint16mf4_t *v6, vuint16mf4_t *v7, const uint16_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg8ei16_v_u16mf4(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vluxseg8ei16_v_u16mf4(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei16_v_u16mf2( @@ -554,7 +554,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei16_v_u16mf2(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vuint16mf2_t *v3, vuint16mf2_t *v4, vuint16mf2_t *v5, vuint16mf2_t *v6, vuint16mf2_t *v7, const uint16_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg8ei16_v_u16mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vluxseg8ei16_v_u16mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei16_v_u16m1( @@ -579,7 +579,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei16_v_u16m1(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vuint16m1_t *v3, vuint16m1_t *v4, vuint16m1_t *v5, vuint16m1_t *v6, vuint16m1_t *v7, const uint16_t *base, vuint16m1_t bindex, size_t vl) { - return vluxseg8ei16_v_u16m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vluxseg8ei16_v_u16m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei16_v_u32mf2( @@ -604,7 +604,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei16_v_u32mf2(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vuint32mf2_t *v3, vuint32mf2_t *v4, vuint32mf2_t *v5, vuint32mf2_t *v6, vuint32mf2_t *v7, const uint32_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg8ei16_v_u32mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vluxseg8ei16_v_u32mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei16_v_u32m1( @@ -629,7 +629,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei16_v_u32m1(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vuint32m1_t *v3, vuint32m1_t *v4, vuint32m1_t *v5, vuint32m1_t *v6, vuint32m1_t *v7, const uint32_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg8ei16_v_u32m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vluxseg8ei16_v_u32m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei16_v_u64m1( @@ -654,7 +654,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei16_v_u64m1(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vuint64m1_t *v3, vuint64m1_t *v4, vuint64m1_t *v5, vuint64m1_t *v6, vuint64m1_t *v7, const uint64_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg8ei16_v_u64m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vluxseg8ei16_v_u64m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei16_v_f16mf4_m( @@ -679,7 +679,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei16_v_f16mf4_m(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vfloat16mf4_t *v3, vfloat16mf4_t *v4, vfloat16mf4_t *v5, vfloat16mf4_t *v6, vfloat16mf4_t *v7, vbool64_t mask, const _Float16 *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg8ei16_v_f16mf4_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vluxseg8ei16_v_f16mf4_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei16_v_f16mf2_m( @@ -704,7 +704,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei16_v_f16mf2_m(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vfloat16mf2_t *v3, vfloat16mf2_t *v4, vfloat16mf2_t *v5, vfloat16mf2_t *v6, vfloat16mf2_t *v7, vbool32_t mask, const _Float16 *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg8ei16_v_f16mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vluxseg8ei16_v_f16mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei16_v_f16m1_m( @@ -729,7 +729,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei16_v_f16m1_m(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vfloat16m1_t *v3, vfloat16m1_t *v4, vfloat16m1_t *v5, vfloat16m1_t *v6, vfloat16m1_t *v7, vbool16_t mask, const _Float16 *base, vuint16m1_t bindex, size_t vl) { - return vluxseg8ei16_v_f16m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vluxseg8ei16_v_f16m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei16_v_f32mf2_m( @@ -754,7 +754,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei16_v_f32mf2_m(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vfloat32mf2_t *v3, vfloat32mf2_t *v4, vfloat32mf2_t *v5, vfloat32mf2_t *v6, vfloat32mf2_t *v7, vbool64_t mask, const float *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg8ei16_v_f32mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vluxseg8ei16_v_f32mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei16_v_f32m1_m( @@ -779,7 +779,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei16_v_f32m1_m(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vfloat32m1_t *v3, vfloat32m1_t *v4, vfloat32m1_t *v5, vfloat32m1_t *v6, vfloat32m1_t *v7, vbool32_t mask, const float *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg8ei16_v_f32m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vluxseg8ei16_v_f32m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei16_v_f64m1_m( @@ -804,7 +804,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei16_v_f64m1_m(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vfloat64m1_t *v3, vfloat64m1_t *v4, vfloat64m1_t *v5, vfloat64m1_t *v6, vfloat64m1_t *v7, vbool64_t mask, const double *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg8ei16_v_f64m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vluxseg8ei16_v_f64m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei16_v_i8mf8_m( @@ -829,7 +829,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei16_v_i8mf8_m(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vint8mf8_t *v3, vint8mf8_t *v4, vint8mf8_t *v5, vint8mf8_t *v6, vint8mf8_t *v7, vbool64_t mask, const int8_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg8ei16_v_i8mf8_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vluxseg8ei16_v_i8mf8_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei16_v_i8mf4_m( @@ -854,7 +854,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei16_v_i8mf4_m(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vint8mf4_t *v3, vint8mf4_t *v4, vint8mf4_t *v5, vint8mf4_t *v6, vint8mf4_t *v7, vbool32_t mask, const int8_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg8ei16_v_i8mf4_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vluxseg8ei16_v_i8mf4_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei16_v_i8mf2_m( @@ -879,7 +879,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei16_v_i8mf2_m(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vint8mf2_t *v3, vint8mf2_t *v4, vint8mf2_t *v5, vint8mf2_t *v6, vint8mf2_t *v7, vbool16_t mask, const int8_t *base, vuint16m1_t bindex, size_t vl) { - return vluxseg8ei16_v_i8mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vluxseg8ei16_v_i8mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei16_v_i8m1_m( @@ -904,7 +904,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei16_v_i8m1_m(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vint8m1_t *v3, vint8m1_t *v4, vint8m1_t *v5, vint8m1_t *v6, vint8m1_t *v7, vbool8_t mask, const int8_t *base, vuint16m2_t bindex, size_t vl) { - return vluxseg8ei16_v_i8m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vluxseg8ei16_v_i8m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei16_v_i16mf4_m( @@ -929,7 +929,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei16_v_i16mf4_m(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vint16mf4_t *v3, vint16mf4_t *v4, vint16mf4_t *v5, vint16mf4_t *v6, vint16mf4_t *v7, vbool64_t mask, const int16_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg8ei16_v_i16mf4_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vluxseg8ei16_v_i16mf4_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei16_v_i16mf2_m( @@ -954,7 +954,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei16_v_i16mf2_m(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vint16mf2_t *v3, vint16mf2_t *v4, vint16mf2_t *v5, vint16mf2_t *v6, vint16mf2_t *v7, vbool32_t mask, const int16_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg8ei16_v_i16mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vluxseg8ei16_v_i16mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei16_v_i16m1_m( @@ -979,7 +979,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei16_v_i16m1_m(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vint16m1_t *v3, vint16m1_t *v4, vint16m1_t *v5, vint16m1_t *v6, vint16m1_t *v7, vbool16_t mask, const int16_t *base, vuint16m1_t bindex, size_t vl) { - return vluxseg8ei16_v_i16m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vluxseg8ei16_v_i16m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei16_v_i32mf2_m( @@ -1004,7 +1004,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei16_v_i32mf2_m(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vint32mf2_t *v3, vint32mf2_t *v4, vint32mf2_t *v5, vint32mf2_t *v6, vint32mf2_t *v7, vbool64_t mask, const int32_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg8ei16_v_i32mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vluxseg8ei16_v_i32mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei16_v_i32m1_m( @@ -1029,7 +1029,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei16_v_i32m1_m(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vint32m1_t *v3, vint32m1_t *v4, vint32m1_t *v5, vint32m1_t *v6, vint32m1_t *v7, vbool32_t mask, const int32_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg8ei16_v_i32m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vluxseg8ei16_v_i32m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei16_v_i64m1_m( @@ -1054,7 +1054,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei16_v_i64m1_m(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vint64m1_t *v3, vint64m1_t *v4, vint64m1_t *v5, vint64m1_t *v6, vint64m1_t *v7, vbool64_t mask, const int64_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg8ei16_v_i64m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vluxseg8ei16_v_i64m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei16_v_u8mf8_m( @@ -1079,7 +1079,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei16_v_u8mf8_m(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vuint8mf8_t *v3, vuint8mf8_t *v4, vuint8mf8_t *v5, vuint8mf8_t *v6, vuint8mf8_t *v7, vbool64_t mask, const uint8_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg8ei16_v_u8mf8_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vluxseg8ei16_v_u8mf8_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei16_v_u8mf4_m( @@ -1104,7 +1104,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei16_v_u8mf4_m(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vuint8mf4_t *v3, vuint8mf4_t *v4, vuint8mf4_t *v5, vuint8mf4_t *v6, vuint8mf4_t *v7, vbool32_t mask, const uint8_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg8ei16_v_u8mf4_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vluxseg8ei16_v_u8mf4_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei16_v_u8mf2_m( @@ -1129,7 +1129,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei16_v_u8mf2_m(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vuint8mf2_t *v3, vuint8mf2_t *v4, vuint8mf2_t *v5, vuint8mf2_t *v6, vuint8mf2_t *v7, vbool16_t mask, const uint8_t *base, vuint16m1_t bindex, size_t vl) { - return vluxseg8ei16_v_u8mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vluxseg8ei16_v_u8mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei16_v_u8m1_m( @@ -1154,7 +1154,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei16_v_u8m1_m(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vuint8m1_t *v3, vuint8m1_t *v4, vuint8m1_t *v5, vuint8m1_t *v6, vuint8m1_t *v7, vbool8_t mask, const uint8_t *base, vuint16m2_t bindex, size_t vl) { - return vluxseg8ei16_v_u8m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vluxseg8ei16_v_u8m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei16_v_u16mf4_m( @@ -1179,7 +1179,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei16_v_u16mf4_m(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vuint16mf4_t *v3, vuint16mf4_t *v4, vuint16mf4_t *v5, vuint16mf4_t *v6, vuint16mf4_t *v7, vbool64_t mask, const uint16_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg8ei16_v_u16mf4_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vluxseg8ei16_v_u16mf4_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei16_v_u16mf2_m( @@ -1204,7 +1204,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei16_v_u16mf2_m(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vuint16mf2_t *v3, vuint16mf2_t *v4, vuint16mf2_t *v5, vuint16mf2_t *v6, vuint16mf2_t *v7, vbool32_t mask, const uint16_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg8ei16_v_u16mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vluxseg8ei16_v_u16mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei16_v_u16m1_m( @@ -1229,7 +1229,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei16_v_u16m1_m(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vuint16m1_t *v3, vuint16m1_t *v4, vuint16m1_t *v5, vuint16m1_t *v6, vuint16m1_t *v7, vbool16_t mask, const uint16_t *base, vuint16m1_t bindex, size_t vl) { - return vluxseg8ei16_v_u16m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vluxseg8ei16_v_u16m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei16_v_u32mf2_m( @@ -1254,7 +1254,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei16_v_u32mf2_m(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vuint32mf2_t *v3, vuint32mf2_t *v4, vuint32mf2_t *v5, vuint32mf2_t *v6, vuint32mf2_t *v7, vbool64_t mask, const uint32_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg8ei16_v_u32mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vluxseg8ei16_v_u32mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei16_v_u32m1_m( @@ -1279,7 +1279,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei16_v_u32m1_m(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vuint32m1_t *v3, vuint32m1_t *v4, vuint32m1_t *v5, vuint32m1_t *v6, vuint32m1_t *v7, vbool32_t mask, const uint32_t *base, vuint16mf2_t bindex, size_t vl) { - return vluxseg8ei16_v_u32m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vluxseg8ei16_v_u32m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei16_v_u64m1_m( @@ -1304,6 +1304,6 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei16_v_u64m1_m(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vuint64m1_t *v3, vuint64m1_t *v4, vuint64m1_t *v5, vuint64m1_t *v6, vuint64m1_t *v7, vbool64_t mask, const uint64_t *base, vuint16mf4_t bindex, size_t vl) { - return vluxseg8ei16_v_u64m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vluxseg8ei16_v_u64m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg8ei32.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg8ei32.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg8ei32.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg8ei32.c @@ -29,7 +29,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei32_v_f16mf4(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vfloat16mf4_t *v3, vfloat16mf4_t *v4, vfloat16mf4_t *v5, vfloat16mf4_t *v6, vfloat16mf4_t *v7, const _Float16 *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg8ei32_v_f16mf4(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vluxseg8ei32_v_f16mf4(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei32_v_f16mf2( @@ -54,7 +54,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei32_v_f16mf2(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vfloat16mf2_t *v3, vfloat16mf2_t *v4, vfloat16mf2_t *v5, vfloat16mf2_t *v6, vfloat16mf2_t *v7, const _Float16 *base, vuint32m1_t bindex, size_t vl) { - return vluxseg8ei32_v_f16mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vluxseg8ei32_v_f16mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei32_v_f16m1( @@ -79,7 +79,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei32_v_f16m1(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vfloat16m1_t *v3, vfloat16m1_t *v4, vfloat16m1_t *v5, vfloat16m1_t *v6, vfloat16m1_t *v7, const _Float16 *base, vuint32m2_t bindex, size_t vl) { - return vluxseg8ei32_v_f16m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vluxseg8ei32_v_f16m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei32_v_f32mf2( @@ -104,7 +104,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei32_v_f32mf2(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vfloat32mf2_t *v3, vfloat32mf2_t *v4, vfloat32mf2_t *v5, vfloat32mf2_t *v6, vfloat32mf2_t *v7, const float *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg8ei32_v_f32mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vluxseg8ei32_v_f32mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei32_v_f32m1( @@ -129,7 +129,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei32_v_f32m1(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vfloat32m1_t *v3, vfloat32m1_t *v4, vfloat32m1_t *v5, vfloat32m1_t *v6, vfloat32m1_t *v7, const float *base, vuint32m1_t bindex, size_t vl) { - return vluxseg8ei32_v_f32m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vluxseg8ei32_v_f32m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei32_v_f64m1( @@ -154,7 +154,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei32_v_f64m1(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vfloat64m1_t *v3, vfloat64m1_t *v4, vfloat64m1_t *v5, vfloat64m1_t *v6, vfloat64m1_t *v7, const double *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg8ei32_v_f64m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vluxseg8ei32_v_f64m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei32_v_i8mf8( @@ -179,7 +179,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei32_v_i8mf8(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vint8mf8_t *v3, vint8mf8_t *v4, vint8mf8_t *v5, vint8mf8_t *v6, vint8mf8_t *v7, const int8_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg8ei32_v_i8mf8(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vluxseg8ei32_v_i8mf8(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei32_v_i8mf4( @@ -204,7 +204,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei32_v_i8mf4(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vint8mf4_t *v3, vint8mf4_t *v4, vint8mf4_t *v5, vint8mf4_t *v6, vint8mf4_t *v7, const int8_t *base, vuint32m1_t bindex, size_t vl) { - return vluxseg8ei32_v_i8mf4(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vluxseg8ei32_v_i8mf4(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei32_v_i8mf2( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei32_v_i8mf2(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vint8mf2_t *v3, vint8mf2_t *v4, vint8mf2_t *v5, vint8mf2_t *v6, vint8mf2_t *v7, const int8_t *base, vuint32m2_t bindex, size_t vl) { - return vluxseg8ei32_v_i8mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vluxseg8ei32_v_i8mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei32_v_i8m1( @@ -254,7 +254,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei32_v_i8m1(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vint8m1_t *v3, vint8m1_t *v4, vint8m1_t *v5, vint8m1_t *v6, vint8m1_t *v7, const int8_t *base, vuint32m4_t bindex, size_t vl) { - return vluxseg8ei32_v_i8m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vluxseg8ei32_v_i8m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei32_v_i16mf4( @@ -279,7 +279,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei32_v_i16mf4(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vint16mf4_t *v3, vint16mf4_t *v4, vint16mf4_t *v5, vint16mf4_t *v6, vint16mf4_t *v7, const int16_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg8ei32_v_i16mf4(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vluxseg8ei32_v_i16mf4(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei32_v_i16mf2( @@ -304,7 +304,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei32_v_i16mf2(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vint16mf2_t *v3, vint16mf2_t *v4, vint16mf2_t *v5, vint16mf2_t *v6, vint16mf2_t *v7, const int16_t *base, vuint32m1_t bindex, size_t vl) { - return vluxseg8ei32_v_i16mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vluxseg8ei32_v_i16mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei32_v_i16m1( @@ -329,7 +329,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei32_v_i16m1(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vint16m1_t *v3, vint16m1_t *v4, vint16m1_t *v5, vint16m1_t *v6, vint16m1_t *v7, const int16_t *base, vuint32m2_t bindex, size_t vl) { - return vluxseg8ei32_v_i16m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vluxseg8ei32_v_i16m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei32_v_i32mf2( @@ -354,7 +354,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei32_v_i32mf2(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vint32mf2_t *v3, vint32mf2_t *v4, vint32mf2_t *v5, vint32mf2_t *v6, vint32mf2_t *v7, const int32_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg8ei32_v_i32mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vluxseg8ei32_v_i32mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei32_v_i32m1( @@ -379,7 +379,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei32_v_i32m1(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vint32m1_t *v3, vint32m1_t *v4, vint32m1_t *v5, vint32m1_t *v6, vint32m1_t *v7, const int32_t *base, vuint32m1_t bindex, size_t vl) { - return vluxseg8ei32_v_i32m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vluxseg8ei32_v_i32m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei32_v_i64m1( @@ -404,7 +404,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei32_v_i64m1(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vint64m1_t *v3, vint64m1_t *v4, vint64m1_t *v5, vint64m1_t *v6, vint64m1_t *v7, const int64_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg8ei32_v_i64m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vluxseg8ei32_v_i64m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei32_v_u8mf8( @@ -429,7 +429,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei32_v_u8mf8(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vuint8mf8_t *v3, vuint8mf8_t *v4, vuint8mf8_t *v5, vuint8mf8_t *v6, vuint8mf8_t *v7, const uint8_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg8ei32_v_u8mf8(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vluxseg8ei32_v_u8mf8(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei32_v_u8mf4( @@ -454,7 +454,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei32_v_u8mf4(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vuint8mf4_t *v3, vuint8mf4_t *v4, vuint8mf4_t *v5, vuint8mf4_t *v6, vuint8mf4_t *v7, const uint8_t *base, vuint32m1_t bindex, size_t vl) { - return vluxseg8ei32_v_u8mf4(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vluxseg8ei32_v_u8mf4(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei32_v_u8mf2( @@ -479,7 +479,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei32_v_u8mf2(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vuint8mf2_t *v3, vuint8mf2_t *v4, vuint8mf2_t *v5, vuint8mf2_t *v6, vuint8mf2_t *v7, const uint8_t *base, vuint32m2_t bindex, size_t vl) { - return vluxseg8ei32_v_u8mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vluxseg8ei32_v_u8mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei32_v_u8m1( @@ -504,7 +504,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei32_v_u8m1(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vuint8m1_t *v3, vuint8m1_t *v4, vuint8m1_t *v5, vuint8m1_t *v6, vuint8m1_t *v7, const uint8_t *base, vuint32m4_t bindex, size_t vl) { - return vluxseg8ei32_v_u8m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vluxseg8ei32_v_u8m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei32_v_u16mf4( @@ -529,7 +529,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei32_v_u16mf4(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vuint16mf4_t *v3, vuint16mf4_t *v4, vuint16mf4_t *v5, vuint16mf4_t *v6, vuint16mf4_t *v7, const uint16_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg8ei32_v_u16mf4(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vluxseg8ei32_v_u16mf4(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei32_v_u16mf2( @@ -554,7 +554,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei32_v_u16mf2(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vuint16mf2_t *v3, vuint16mf2_t *v4, vuint16mf2_t *v5, vuint16mf2_t *v6, vuint16mf2_t *v7, const uint16_t *base, vuint32m1_t bindex, size_t vl) { - return vluxseg8ei32_v_u16mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vluxseg8ei32_v_u16mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei32_v_u16m1( @@ -579,7 +579,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei32_v_u16m1(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vuint16m1_t *v3, vuint16m1_t *v4, vuint16m1_t *v5, vuint16m1_t *v6, vuint16m1_t *v7, const uint16_t *base, vuint32m2_t bindex, size_t vl) { - return vluxseg8ei32_v_u16m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vluxseg8ei32_v_u16m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei32_v_u32mf2( @@ -604,7 +604,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei32_v_u32mf2(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vuint32mf2_t *v3, vuint32mf2_t *v4, vuint32mf2_t *v5, vuint32mf2_t *v6, vuint32mf2_t *v7, const uint32_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg8ei32_v_u32mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vluxseg8ei32_v_u32mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei32_v_u32m1( @@ -629,7 +629,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei32_v_u32m1(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vuint32m1_t *v3, vuint32m1_t *v4, vuint32m1_t *v5, vuint32m1_t *v6, vuint32m1_t *v7, const uint32_t *base, vuint32m1_t bindex, size_t vl) { - return vluxseg8ei32_v_u32m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vluxseg8ei32_v_u32m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei32_v_u64m1( @@ -654,7 +654,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei32_v_u64m1(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vuint64m1_t *v3, vuint64m1_t *v4, vuint64m1_t *v5, vuint64m1_t *v6, vuint64m1_t *v7, const uint64_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg8ei32_v_u64m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vluxseg8ei32_v_u64m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei32_v_f16mf4_m( @@ -679,7 +679,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei32_v_f16mf4_m(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vfloat16mf4_t *v3, vfloat16mf4_t *v4, vfloat16mf4_t *v5, vfloat16mf4_t *v6, vfloat16mf4_t *v7, vbool64_t mask, const _Float16 *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg8ei32_v_f16mf4_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vluxseg8ei32_v_f16mf4_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei32_v_f16mf2_m( @@ -704,7 +704,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei32_v_f16mf2_m(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vfloat16mf2_t *v3, vfloat16mf2_t *v4, vfloat16mf2_t *v5, vfloat16mf2_t *v6, vfloat16mf2_t *v7, vbool32_t mask, const _Float16 *base, vuint32m1_t bindex, size_t vl) { - return vluxseg8ei32_v_f16mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vluxseg8ei32_v_f16mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei32_v_f16m1_m( @@ -729,7 +729,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei32_v_f16m1_m(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vfloat16m1_t *v3, vfloat16m1_t *v4, vfloat16m1_t *v5, vfloat16m1_t *v6, vfloat16m1_t *v7, vbool16_t mask, const _Float16 *base, vuint32m2_t bindex, size_t vl) { - return vluxseg8ei32_v_f16m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vluxseg8ei32_v_f16m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei32_v_f32mf2_m( @@ -754,7 +754,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei32_v_f32mf2_m(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vfloat32mf2_t *v3, vfloat32mf2_t *v4, vfloat32mf2_t *v5, vfloat32mf2_t *v6, vfloat32mf2_t *v7, vbool64_t mask, const float *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg8ei32_v_f32mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vluxseg8ei32_v_f32mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei32_v_f32m1_m( @@ -779,7 +779,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei32_v_f32m1_m(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vfloat32m1_t *v3, vfloat32m1_t *v4, vfloat32m1_t *v5, vfloat32m1_t *v6, vfloat32m1_t *v7, vbool32_t mask, const float *base, vuint32m1_t bindex, size_t vl) { - return vluxseg8ei32_v_f32m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vluxseg8ei32_v_f32m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei32_v_f64m1_m( @@ -804,7 +804,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei32_v_f64m1_m(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vfloat64m1_t *v3, vfloat64m1_t *v4, vfloat64m1_t *v5, vfloat64m1_t *v6, vfloat64m1_t *v7, vbool64_t mask, const double *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg8ei32_v_f64m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vluxseg8ei32_v_f64m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei32_v_i8mf8_m( @@ -829,7 +829,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei32_v_i8mf8_m(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vint8mf8_t *v3, vint8mf8_t *v4, vint8mf8_t *v5, vint8mf8_t *v6, vint8mf8_t *v7, vbool64_t mask, const int8_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg8ei32_v_i8mf8_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vluxseg8ei32_v_i8mf8_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei32_v_i8mf4_m( @@ -854,7 +854,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei32_v_i8mf4_m(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vint8mf4_t *v3, vint8mf4_t *v4, vint8mf4_t *v5, vint8mf4_t *v6, vint8mf4_t *v7, vbool32_t mask, const int8_t *base, vuint32m1_t bindex, size_t vl) { - return vluxseg8ei32_v_i8mf4_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vluxseg8ei32_v_i8mf4_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei32_v_i8mf2_m( @@ -879,7 +879,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei32_v_i8mf2_m(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vint8mf2_t *v3, vint8mf2_t *v4, vint8mf2_t *v5, vint8mf2_t *v6, vint8mf2_t *v7, vbool16_t mask, const int8_t *base, vuint32m2_t bindex, size_t vl) { - return vluxseg8ei32_v_i8mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vluxseg8ei32_v_i8mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei32_v_i8m1_m( @@ -904,7 +904,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei32_v_i8m1_m(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vint8m1_t *v3, vint8m1_t *v4, vint8m1_t *v5, vint8m1_t *v6, vint8m1_t *v7, vbool8_t mask, const int8_t *base, vuint32m4_t bindex, size_t vl) { - return vluxseg8ei32_v_i8m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vluxseg8ei32_v_i8m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei32_v_i16mf4_m( @@ -929,7 +929,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei32_v_i16mf4_m(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vint16mf4_t *v3, vint16mf4_t *v4, vint16mf4_t *v5, vint16mf4_t *v6, vint16mf4_t *v7, vbool64_t mask, const int16_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg8ei32_v_i16mf4_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vluxseg8ei32_v_i16mf4_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei32_v_i16mf2_m( @@ -954,7 +954,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei32_v_i16mf2_m(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vint16mf2_t *v3, vint16mf2_t *v4, vint16mf2_t *v5, vint16mf2_t *v6, vint16mf2_t *v7, vbool32_t mask, const int16_t *base, vuint32m1_t bindex, size_t vl) { - return vluxseg8ei32_v_i16mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vluxseg8ei32_v_i16mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei32_v_i16m1_m( @@ -979,7 +979,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei32_v_i16m1_m(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vint16m1_t *v3, vint16m1_t *v4, vint16m1_t *v5, vint16m1_t *v6, vint16m1_t *v7, vbool16_t mask, const int16_t *base, vuint32m2_t bindex, size_t vl) { - return vluxseg8ei32_v_i16m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vluxseg8ei32_v_i16m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei32_v_i32mf2_m( @@ -1004,7 +1004,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei32_v_i32mf2_m(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vint32mf2_t *v3, vint32mf2_t *v4, vint32mf2_t *v5, vint32mf2_t *v6, vint32mf2_t *v7, vbool64_t mask, const int32_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg8ei32_v_i32mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vluxseg8ei32_v_i32mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei32_v_i32m1_m( @@ -1029,7 +1029,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei32_v_i32m1_m(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vint32m1_t *v3, vint32m1_t *v4, vint32m1_t *v5, vint32m1_t *v6, vint32m1_t *v7, vbool32_t mask, const int32_t *base, vuint32m1_t bindex, size_t vl) { - return vluxseg8ei32_v_i32m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vluxseg8ei32_v_i32m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei32_v_i64m1_m( @@ -1054,7 +1054,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei32_v_i64m1_m(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vint64m1_t *v3, vint64m1_t *v4, vint64m1_t *v5, vint64m1_t *v6, vint64m1_t *v7, vbool64_t mask, const int64_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg8ei32_v_i64m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vluxseg8ei32_v_i64m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei32_v_u8mf8_m( @@ -1079,7 +1079,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei32_v_u8mf8_m(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vuint8mf8_t *v3, vuint8mf8_t *v4, vuint8mf8_t *v5, vuint8mf8_t *v6, vuint8mf8_t *v7, vbool64_t mask, const uint8_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg8ei32_v_u8mf8_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vluxseg8ei32_v_u8mf8_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei32_v_u8mf4_m( @@ -1104,7 +1104,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei32_v_u8mf4_m(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vuint8mf4_t *v3, vuint8mf4_t *v4, vuint8mf4_t *v5, vuint8mf4_t *v6, vuint8mf4_t *v7, vbool32_t mask, const uint8_t *base, vuint32m1_t bindex, size_t vl) { - return vluxseg8ei32_v_u8mf4_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vluxseg8ei32_v_u8mf4_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei32_v_u8mf2_m( @@ -1129,7 +1129,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei32_v_u8mf2_m(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vuint8mf2_t *v3, vuint8mf2_t *v4, vuint8mf2_t *v5, vuint8mf2_t *v6, vuint8mf2_t *v7, vbool16_t mask, const uint8_t *base, vuint32m2_t bindex, size_t vl) { - return vluxseg8ei32_v_u8mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vluxseg8ei32_v_u8mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei32_v_u8m1_m( @@ -1154,7 +1154,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei32_v_u8m1_m(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vuint8m1_t *v3, vuint8m1_t *v4, vuint8m1_t *v5, vuint8m1_t *v6, vuint8m1_t *v7, vbool8_t mask, const uint8_t *base, vuint32m4_t bindex, size_t vl) { - return vluxseg8ei32_v_u8m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vluxseg8ei32_v_u8m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei32_v_u16mf4_m( @@ -1179,7 +1179,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei32_v_u16mf4_m(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vuint16mf4_t *v3, vuint16mf4_t *v4, vuint16mf4_t *v5, vuint16mf4_t *v6, vuint16mf4_t *v7, vbool64_t mask, const uint16_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg8ei32_v_u16mf4_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vluxseg8ei32_v_u16mf4_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei32_v_u16mf2_m( @@ -1204,7 +1204,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei32_v_u16mf2_m(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vuint16mf2_t *v3, vuint16mf2_t *v4, vuint16mf2_t *v5, vuint16mf2_t *v6, vuint16mf2_t *v7, vbool32_t mask, const uint16_t *base, vuint32m1_t bindex, size_t vl) { - return vluxseg8ei32_v_u16mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vluxseg8ei32_v_u16mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei32_v_u16m1_m( @@ -1229,7 +1229,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei32_v_u16m1_m(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vuint16m1_t *v3, vuint16m1_t *v4, vuint16m1_t *v5, vuint16m1_t *v6, vuint16m1_t *v7, vbool16_t mask, const uint16_t *base, vuint32m2_t bindex, size_t vl) { - return vluxseg8ei32_v_u16m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vluxseg8ei32_v_u16m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei32_v_u32mf2_m( @@ -1254,7 +1254,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei32_v_u32mf2_m(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vuint32mf2_t *v3, vuint32mf2_t *v4, vuint32mf2_t *v5, vuint32mf2_t *v6, vuint32mf2_t *v7, vbool64_t mask, const uint32_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg8ei32_v_u32mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vluxseg8ei32_v_u32mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei32_v_u32m1_m( @@ -1279,7 +1279,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei32_v_u32m1_m(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vuint32m1_t *v3, vuint32m1_t *v4, vuint32m1_t *v5, vuint32m1_t *v6, vuint32m1_t *v7, vbool32_t mask, const uint32_t *base, vuint32m1_t bindex, size_t vl) { - return vluxseg8ei32_v_u32m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vluxseg8ei32_v_u32m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei32_v_u64m1_m( @@ -1304,6 +1304,6 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei32_v_u64m1_m(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vuint64m1_t *v3, vuint64m1_t *v4, vuint64m1_t *v5, vuint64m1_t *v6, vuint64m1_t *v7, vbool64_t mask, const uint64_t *base, vuint32mf2_t bindex, size_t vl) { - return vluxseg8ei32_v_u64m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vluxseg8ei32_v_u64m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg8ei64.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg8ei64.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg8ei64.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg8ei64.c @@ -29,7 +29,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei64_v_f16mf4(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vfloat16mf4_t *v3, vfloat16mf4_t *v4, vfloat16mf4_t *v5, vfloat16mf4_t *v6, vfloat16mf4_t *v7, const _Float16 *base, vuint64m1_t bindex, size_t vl) { - return vluxseg8ei64_v_f16mf4(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vluxseg8ei64_v_f16mf4(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei64_v_f16mf2( @@ -54,7 +54,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei64_v_f16mf2(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vfloat16mf2_t *v3, vfloat16mf2_t *v4, vfloat16mf2_t *v5, vfloat16mf2_t *v6, vfloat16mf2_t *v7, const _Float16 *base, vuint64m2_t bindex, size_t vl) { - return vluxseg8ei64_v_f16mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vluxseg8ei64_v_f16mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei64_v_f16m1( @@ -79,7 +79,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei64_v_f16m1(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vfloat16m1_t *v3, vfloat16m1_t *v4, vfloat16m1_t *v5, vfloat16m1_t *v6, vfloat16m1_t *v7, const _Float16 *base, vuint64m4_t bindex, size_t vl) { - return vluxseg8ei64_v_f16m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vluxseg8ei64_v_f16m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei64_v_f32mf2( @@ -104,7 +104,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei64_v_f32mf2(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vfloat32mf2_t *v3, vfloat32mf2_t *v4, vfloat32mf2_t *v5, vfloat32mf2_t *v6, vfloat32mf2_t *v7, const float *base, vuint64m1_t bindex, size_t vl) { - return vluxseg8ei64_v_f32mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vluxseg8ei64_v_f32mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei64_v_f32m1( @@ -129,7 +129,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei64_v_f32m1(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vfloat32m1_t *v3, vfloat32m1_t *v4, vfloat32m1_t *v5, vfloat32m1_t *v6, vfloat32m1_t *v7, const float *base, vuint64m2_t bindex, size_t vl) { - return vluxseg8ei64_v_f32m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vluxseg8ei64_v_f32m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei64_v_f64m1( @@ -154,7 +154,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei64_v_f64m1(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vfloat64m1_t *v3, vfloat64m1_t *v4, vfloat64m1_t *v5, vfloat64m1_t *v6, vfloat64m1_t *v7, const double *base, vuint64m1_t bindex, size_t vl) { - return vluxseg8ei64_v_f64m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vluxseg8ei64_v_f64m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei64_v_i8mf8( @@ -179,7 +179,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei64_v_i8mf8(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vint8mf8_t *v3, vint8mf8_t *v4, vint8mf8_t *v5, vint8mf8_t *v6, vint8mf8_t *v7, const int8_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg8ei64_v_i8mf8(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vluxseg8ei64_v_i8mf8(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei64_v_i8mf4( @@ -204,7 +204,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei64_v_i8mf4(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vint8mf4_t *v3, vint8mf4_t *v4, vint8mf4_t *v5, vint8mf4_t *v6, vint8mf4_t *v7, const int8_t *base, vuint64m2_t bindex, size_t vl) { - return vluxseg8ei64_v_i8mf4(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vluxseg8ei64_v_i8mf4(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei64_v_i8mf2( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei64_v_i8mf2(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vint8mf2_t *v3, vint8mf2_t *v4, vint8mf2_t *v5, vint8mf2_t *v6, vint8mf2_t *v7, const int8_t *base, vuint64m4_t bindex, size_t vl) { - return vluxseg8ei64_v_i8mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vluxseg8ei64_v_i8mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei64_v_i8m1( @@ -254,7 +254,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei64_v_i8m1(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vint8m1_t *v3, vint8m1_t *v4, vint8m1_t *v5, vint8m1_t *v6, vint8m1_t *v7, const int8_t *base, vuint64m8_t bindex, size_t vl) { - return vluxseg8ei64_v_i8m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vluxseg8ei64_v_i8m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei64_v_i16mf4( @@ -279,7 +279,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei64_v_i16mf4(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vint16mf4_t *v3, vint16mf4_t *v4, vint16mf4_t *v5, vint16mf4_t *v6, vint16mf4_t *v7, const int16_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg8ei64_v_i16mf4(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vluxseg8ei64_v_i16mf4(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei64_v_i16mf2( @@ -304,7 +304,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei64_v_i16mf2(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vint16mf2_t *v3, vint16mf2_t *v4, vint16mf2_t *v5, vint16mf2_t *v6, vint16mf2_t *v7, const int16_t *base, vuint64m2_t bindex, size_t vl) { - return vluxseg8ei64_v_i16mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vluxseg8ei64_v_i16mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei64_v_i16m1( @@ -329,7 +329,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei64_v_i16m1(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vint16m1_t *v3, vint16m1_t *v4, vint16m1_t *v5, vint16m1_t *v6, vint16m1_t *v7, const int16_t *base, vuint64m4_t bindex, size_t vl) { - return vluxseg8ei64_v_i16m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vluxseg8ei64_v_i16m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei64_v_i32mf2( @@ -354,7 +354,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei64_v_i32mf2(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vint32mf2_t *v3, vint32mf2_t *v4, vint32mf2_t *v5, vint32mf2_t *v6, vint32mf2_t *v7, const int32_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg8ei64_v_i32mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vluxseg8ei64_v_i32mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei64_v_i32m1( @@ -379,7 +379,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei64_v_i32m1(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vint32m1_t *v3, vint32m1_t *v4, vint32m1_t *v5, vint32m1_t *v6, vint32m1_t *v7, const int32_t *base, vuint64m2_t bindex, size_t vl) { - return vluxseg8ei64_v_i32m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vluxseg8ei64_v_i32m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei64_v_i64m1( @@ -404,7 +404,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei64_v_i64m1(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vint64m1_t *v3, vint64m1_t *v4, vint64m1_t *v5, vint64m1_t *v6, vint64m1_t *v7, const int64_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg8ei64_v_i64m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vluxseg8ei64_v_i64m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei64_v_u8mf8( @@ -429,7 +429,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei64_v_u8mf8(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vuint8mf8_t *v3, vuint8mf8_t *v4, vuint8mf8_t *v5, vuint8mf8_t *v6, vuint8mf8_t *v7, const uint8_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg8ei64_v_u8mf8(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vluxseg8ei64_v_u8mf8(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei64_v_u8mf4( @@ -454,7 +454,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei64_v_u8mf4(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vuint8mf4_t *v3, vuint8mf4_t *v4, vuint8mf4_t *v5, vuint8mf4_t *v6, vuint8mf4_t *v7, const uint8_t *base, vuint64m2_t bindex, size_t vl) { - return vluxseg8ei64_v_u8mf4(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vluxseg8ei64_v_u8mf4(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei64_v_u8mf2( @@ -479,7 +479,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei64_v_u8mf2(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vuint8mf2_t *v3, vuint8mf2_t *v4, vuint8mf2_t *v5, vuint8mf2_t *v6, vuint8mf2_t *v7, const uint8_t *base, vuint64m4_t bindex, size_t vl) { - return vluxseg8ei64_v_u8mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vluxseg8ei64_v_u8mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei64_v_u8m1( @@ -504,7 +504,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei64_v_u8m1(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vuint8m1_t *v3, vuint8m1_t *v4, vuint8m1_t *v5, vuint8m1_t *v6, vuint8m1_t *v7, const uint8_t *base, vuint64m8_t bindex, size_t vl) { - return vluxseg8ei64_v_u8m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vluxseg8ei64_v_u8m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei64_v_u16mf4( @@ -529,7 +529,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei64_v_u16mf4(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vuint16mf4_t *v3, vuint16mf4_t *v4, vuint16mf4_t *v5, vuint16mf4_t *v6, vuint16mf4_t *v7, const uint16_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg8ei64_v_u16mf4(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vluxseg8ei64_v_u16mf4(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei64_v_u16mf2( @@ -554,7 +554,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei64_v_u16mf2(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vuint16mf2_t *v3, vuint16mf2_t *v4, vuint16mf2_t *v5, vuint16mf2_t *v6, vuint16mf2_t *v7, const uint16_t *base, vuint64m2_t bindex, size_t vl) { - return vluxseg8ei64_v_u16mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vluxseg8ei64_v_u16mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei64_v_u16m1( @@ -579,7 +579,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei64_v_u16m1(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vuint16m1_t *v3, vuint16m1_t *v4, vuint16m1_t *v5, vuint16m1_t *v6, vuint16m1_t *v7, const uint16_t *base, vuint64m4_t bindex, size_t vl) { - return vluxseg8ei64_v_u16m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vluxseg8ei64_v_u16m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei64_v_u32mf2( @@ -604,7 +604,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei64_v_u32mf2(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vuint32mf2_t *v3, vuint32mf2_t *v4, vuint32mf2_t *v5, vuint32mf2_t *v6, vuint32mf2_t *v7, const uint32_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg8ei64_v_u32mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vluxseg8ei64_v_u32mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei64_v_u32m1( @@ -629,7 +629,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei64_v_u32m1(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vuint32m1_t *v3, vuint32m1_t *v4, vuint32m1_t *v5, vuint32m1_t *v6, vuint32m1_t *v7, const uint32_t *base, vuint64m2_t bindex, size_t vl) { - return vluxseg8ei64_v_u32m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vluxseg8ei64_v_u32m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei64_v_u64m1( @@ -654,7 +654,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei64_v_u64m1(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vuint64m1_t *v3, vuint64m1_t *v4, vuint64m1_t *v5, vuint64m1_t *v6, vuint64m1_t *v7, const uint64_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg8ei64_v_u64m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vluxseg8ei64_v_u64m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei64_v_f16mf4_m( @@ -679,7 +679,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei64_v_f16mf4_m(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vfloat16mf4_t *v3, vfloat16mf4_t *v4, vfloat16mf4_t *v5, vfloat16mf4_t *v6, vfloat16mf4_t *v7, vbool64_t mask, const _Float16 *base, vuint64m1_t bindex, size_t vl) { - return vluxseg8ei64_v_f16mf4_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vluxseg8ei64_v_f16mf4_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei64_v_f16mf2_m( @@ -704,7 +704,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei64_v_f16mf2_m(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vfloat16mf2_t *v3, vfloat16mf2_t *v4, vfloat16mf2_t *v5, vfloat16mf2_t *v6, vfloat16mf2_t *v7, vbool32_t mask, const _Float16 *base, vuint64m2_t bindex, size_t vl) { - return vluxseg8ei64_v_f16mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vluxseg8ei64_v_f16mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei64_v_f16m1_m( @@ -729,7 +729,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei64_v_f16m1_m(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vfloat16m1_t *v3, vfloat16m1_t *v4, vfloat16m1_t *v5, vfloat16m1_t *v6, vfloat16m1_t *v7, vbool16_t mask, const _Float16 *base, vuint64m4_t bindex, size_t vl) { - return vluxseg8ei64_v_f16m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vluxseg8ei64_v_f16m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei64_v_f32mf2_m( @@ -754,7 +754,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei64_v_f32mf2_m(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vfloat32mf2_t *v3, vfloat32mf2_t *v4, vfloat32mf2_t *v5, vfloat32mf2_t *v6, vfloat32mf2_t *v7, vbool64_t mask, const float *base, vuint64m1_t bindex, size_t vl) { - return vluxseg8ei64_v_f32mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vluxseg8ei64_v_f32mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei64_v_f32m1_m( @@ -779,7 +779,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei64_v_f32m1_m(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vfloat32m1_t *v3, vfloat32m1_t *v4, vfloat32m1_t *v5, vfloat32m1_t *v6, vfloat32m1_t *v7, vbool32_t mask, const float *base, vuint64m2_t bindex, size_t vl) { - return vluxseg8ei64_v_f32m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vluxseg8ei64_v_f32m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei64_v_f64m1_m( @@ -804,7 +804,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei64_v_f64m1_m(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vfloat64m1_t *v3, vfloat64m1_t *v4, vfloat64m1_t *v5, vfloat64m1_t *v6, vfloat64m1_t *v7, vbool64_t mask, const double *base, vuint64m1_t bindex, size_t vl) { - return vluxseg8ei64_v_f64m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vluxseg8ei64_v_f64m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei64_v_i8mf8_m( @@ -829,7 +829,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei64_v_i8mf8_m(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vint8mf8_t *v3, vint8mf8_t *v4, vint8mf8_t *v5, vint8mf8_t *v6, vint8mf8_t *v7, vbool64_t mask, const int8_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg8ei64_v_i8mf8_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vluxseg8ei64_v_i8mf8_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei64_v_i8mf4_m( @@ -854,7 +854,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei64_v_i8mf4_m(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vint8mf4_t *v3, vint8mf4_t *v4, vint8mf4_t *v5, vint8mf4_t *v6, vint8mf4_t *v7, vbool32_t mask, const int8_t *base, vuint64m2_t bindex, size_t vl) { - return vluxseg8ei64_v_i8mf4_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vluxseg8ei64_v_i8mf4_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei64_v_i8mf2_m( @@ -879,7 +879,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei64_v_i8mf2_m(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vint8mf2_t *v3, vint8mf2_t *v4, vint8mf2_t *v5, vint8mf2_t *v6, vint8mf2_t *v7, vbool16_t mask, const int8_t *base, vuint64m4_t bindex, size_t vl) { - return vluxseg8ei64_v_i8mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vluxseg8ei64_v_i8mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei64_v_i8m1_m( @@ -904,7 +904,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei64_v_i8m1_m(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vint8m1_t *v3, vint8m1_t *v4, vint8m1_t *v5, vint8m1_t *v6, vint8m1_t *v7, vbool8_t mask, const int8_t *base, vuint64m8_t bindex, size_t vl) { - return vluxseg8ei64_v_i8m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vluxseg8ei64_v_i8m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei64_v_i16mf4_m( @@ -929,7 +929,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei64_v_i16mf4_m(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vint16mf4_t *v3, vint16mf4_t *v4, vint16mf4_t *v5, vint16mf4_t *v6, vint16mf4_t *v7, vbool64_t mask, const int16_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg8ei64_v_i16mf4_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vluxseg8ei64_v_i16mf4_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei64_v_i16mf2_m( @@ -954,7 +954,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei64_v_i16mf2_m(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vint16mf2_t *v3, vint16mf2_t *v4, vint16mf2_t *v5, vint16mf2_t *v6, vint16mf2_t *v7, vbool32_t mask, const int16_t *base, vuint64m2_t bindex, size_t vl) { - return vluxseg8ei64_v_i16mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vluxseg8ei64_v_i16mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei64_v_i16m1_m( @@ -979,7 +979,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei64_v_i16m1_m(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vint16m1_t *v3, vint16m1_t *v4, vint16m1_t *v5, vint16m1_t *v6, vint16m1_t *v7, vbool16_t mask, const int16_t *base, vuint64m4_t bindex, size_t vl) { - return vluxseg8ei64_v_i16m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vluxseg8ei64_v_i16m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei64_v_i32mf2_m( @@ -1004,7 +1004,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei64_v_i32mf2_m(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vint32mf2_t *v3, vint32mf2_t *v4, vint32mf2_t *v5, vint32mf2_t *v6, vint32mf2_t *v7, vbool64_t mask, const int32_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg8ei64_v_i32mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vluxseg8ei64_v_i32mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei64_v_i32m1_m( @@ -1029,7 +1029,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei64_v_i32m1_m(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vint32m1_t *v3, vint32m1_t *v4, vint32m1_t *v5, vint32m1_t *v6, vint32m1_t *v7, vbool32_t mask, const int32_t *base, vuint64m2_t bindex, size_t vl) { - return vluxseg8ei64_v_i32m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vluxseg8ei64_v_i32m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei64_v_i64m1_m( @@ -1054,7 +1054,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei64_v_i64m1_m(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vint64m1_t *v3, vint64m1_t *v4, vint64m1_t *v5, vint64m1_t *v6, vint64m1_t *v7, vbool64_t mask, const int64_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg8ei64_v_i64m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vluxseg8ei64_v_i64m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei64_v_u8mf8_m( @@ -1079,7 +1079,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei64_v_u8mf8_m(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vuint8mf8_t *v3, vuint8mf8_t *v4, vuint8mf8_t *v5, vuint8mf8_t *v6, vuint8mf8_t *v7, vbool64_t mask, const uint8_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg8ei64_v_u8mf8_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vluxseg8ei64_v_u8mf8_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei64_v_u8mf4_m( @@ -1104,7 +1104,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei64_v_u8mf4_m(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vuint8mf4_t *v3, vuint8mf4_t *v4, vuint8mf4_t *v5, vuint8mf4_t *v6, vuint8mf4_t *v7, vbool32_t mask, const uint8_t *base, vuint64m2_t bindex, size_t vl) { - return vluxseg8ei64_v_u8mf4_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vluxseg8ei64_v_u8mf4_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei64_v_u8mf2_m( @@ -1129,7 +1129,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei64_v_u8mf2_m(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vuint8mf2_t *v3, vuint8mf2_t *v4, vuint8mf2_t *v5, vuint8mf2_t *v6, vuint8mf2_t *v7, vbool16_t mask, const uint8_t *base, vuint64m4_t bindex, size_t vl) { - return vluxseg8ei64_v_u8mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vluxseg8ei64_v_u8mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei64_v_u8m1_m( @@ -1154,7 +1154,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei64_v_u8m1_m(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vuint8m1_t *v3, vuint8m1_t *v4, vuint8m1_t *v5, vuint8m1_t *v6, vuint8m1_t *v7, vbool8_t mask, const uint8_t *base, vuint64m8_t bindex, size_t vl) { - return vluxseg8ei64_v_u8m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vluxseg8ei64_v_u8m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei64_v_u16mf4_m( @@ -1179,7 +1179,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei64_v_u16mf4_m(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vuint16mf4_t *v3, vuint16mf4_t *v4, vuint16mf4_t *v5, vuint16mf4_t *v6, vuint16mf4_t *v7, vbool64_t mask, const uint16_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg8ei64_v_u16mf4_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vluxseg8ei64_v_u16mf4_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei64_v_u16mf2_m( @@ -1204,7 +1204,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei64_v_u16mf2_m(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vuint16mf2_t *v3, vuint16mf2_t *v4, vuint16mf2_t *v5, vuint16mf2_t *v6, vuint16mf2_t *v7, vbool32_t mask, const uint16_t *base, vuint64m2_t bindex, size_t vl) { - return vluxseg8ei64_v_u16mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vluxseg8ei64_v_u16mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei64_v_u16m1_m( @@ -1229,7 +1229,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei64_v_u16m1_m(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vuint16m1_t *v3, vuint16m1_t *v4, vuint16m1_t *v5, vuint16m1_t *v6, vuint16m1_t *v7, vbool16_t mask, const uint16_t *base, vuint64m4_t bindex, size_t vl) { - return vluxseg8ei64_v_u16m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vluxseg8ei64_v_u16m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei64_v_u32mf2_m( @@ -1254,7 +1254,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei64_v_u32mf2_m(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vuint32mf2_t *v3, vuint32mf2_t *v4, vuint32mf2_t *v5, vuint32mf2_t *v6, vuint32mf2_t *v7, vbool64_t mask, const uint32_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg8ei64_v_u32mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vluxseg8ei64_v_u32mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei64_v_u32m1_m( @@ -1279,7 +1279,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei64_v_u32m1_m(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vuint32m1_t *v3, vuint32m1_t *v4, vuint32m1_t *v5, vuint32m1_t *v6, vuint32m1_t *v7, vbool32_t mask, const uint32_t *base, vuint64m2_t bindex, size_t vl) { - return vluxseg8ei64_v_u32m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vluxseg8ei64_v_u32m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei64_v_u64m1_m( @@ -1304,6 +1304,6 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei64_v_u64m1_m(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vuint64m1_t *v3, vuint64m1_t *v4, vuint64m1_t *v5, vuint64m1_t *v6, vuint64m1_t *v7, vbool64_t mask, const uint64_t *base, vuint64m1_t bindex, size_t vl) { - return vluxseg8ei64_v_u64m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vluxseg8ei64_v_u64m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg8ei8.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg8ei8.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg8ei8.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vluxseg8ei8.c @@ -29,7 +29,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei8_v_f16mf4(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vfloat16mf4_t *v3, vfloat16mf4_t *v4, vfloat16mf4_t *v5, vfloat16mf4_t *v6, vfloat16mf4_t *v7, const _Float16 *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg8ei8_v_f16mf4(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vluxseg8ei8_v_f16mf4(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei8_v_f16mf2( @@ -54,7 +54,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei8_v_f16mf2(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vfloat16mf2_t *v3, vfloat16mf2_t *v4, vfloat16mf2_t *v5, vfloat16mf2_t *v6, vfloat16mf2_t *v7, const _Float16 *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg8ei8_v_f16mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vluxseg8ei8_v_f16mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei8_v_f16m1( @@ -79,7 +79,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei8_v_f16m1(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vfloat16m1_t *v3, vfloat16m1_t *v4, vfloat16m1_t *v5, vfloat16m1_t *v6, vfloat16m1_t *v7, const _Float16 *base, vuint8mf2_t bindex, size_t vl) { - return vluxseg8ei8_v_f16m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vluxseg8ei8_v_f16m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei8_v_f32mf2( @@ -104,7 +104,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei8_v_f32mf2(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vfloat32mf2_t *v3, vfloat32mf2_t *v4, vfloat32mf2_t *v5, vfloat32mf2_t *v6, vfloat32mf2_t *v7, const float *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg8ei8_v_f32mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vluxseg8ei8_v_f32mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei8_v_f32m1( @@ -129,7 +129,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei8_v_f32m1(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vfloat32m1_t *v3, vfloat32m1_t *v4, vfloat32m1_t *v5, vfloat32m1_t *v6, vfloat32m1_t *v7, const float *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg8ei8_v_f32m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vluxseg8ei8_v_f32m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei8_v_f64m1( @@ -154,7 +154,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei8_v_f64m1(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vfloat64m1_t *v3, vfloat64m1_t *v4, vfloat64m1_t *v5, vfloat64m1_t *v6, vfloat64m1_t *v7, const double *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg8ei8_v_f64m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vluxseg8ei8_v_f64m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei8_v_i8mf8( @@ -179,7 +179,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei8_v_i8mf8(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vint8mf8_t *v3, vint8mf8_t *v4, vint8mf8_t *v5, vint8mf8_t *v6, vint8mf8_t *v7, const int8_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg8ei8_v_i8mf8(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vluxseg8ei8_v_i8mf8(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei8_v_i8mf4( @@ -204,7 +204,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei8_v_i8mf4(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vint8mf4_t *v3, vint8mf4_t *v4, vint8mf4_t *v5, vint8mf4_t *v6, vint8mf4_t *v7, const int8_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg8ei8_v_i8mf4(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vluxseg8ei8_v_i8mf4(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei8_v_i8mf2( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei8_v_i8mf2(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vint8mf2_t *v3, vint8mf2_t *v4, vint8mf2_t *v5, vint8mf2_t *v6, vint8mf2_t *v7, const int8_t *base, vuint8mf2_t bindex, size_t vl) { - return vluxseg8ei8_v_i8mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vluxseg8ei8_v_i8mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei8_v_i8m1( @@ -254,7 +254,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei8_v_i8m1(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vint8m1_t *v3, vint8m1_t *v4, vint8m1_t *v5, vint8m1_t *v6, vint8m1_t *v7, const int8_t *base, vuint8m1_t bindex, size_t vl) { - return vluxseg8ei8_v_i8m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vluxseg8ei8_v_i8m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei8_v_i16mf4( @@ -279,7 +279,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei8_v_i16mf4(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vint16mf4_t *v3, vint16mf4_t *v4, vint16mf4_t *v5, vint16mf4_t *v6, vint16mf4_t *v7, const int16_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg8ei8_v_i16mf4(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vluxseg8ei8_v_i16mf4(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei8_v_i16mf2( @@ -304,7 +304,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei8_v_i16mf2(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vint16mf2_t *v3, vint16mf2_t *v4, vint16mf2_t *v5, vint16mf2_t *v6, vint16mf2_t *v7, const int16_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg8ei8_v_i16mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vluxseg8ei8_v_i16mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei8_v_i16m1( @@ -329,7 +329,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei8_v_i16m1(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vint16m1_t *v3, vint16m1_t *v4, vint16m1_t *v5, vint16m1_t *v6, vint16m1_t *v7, const int16_t *base, vuint8mf2_t bindex, size_t vl) { - return vluxseg8ei8_v_i16m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vluxseg8ei8_v_i16m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei8_v_i32mf2( @@ -354,7 +354,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei8_v_i32mf2(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vint32mf2_t *v3, vint32mf2_t *v4, vint32mf2_t *v5, vint32mf2_t *v6, vint32mf2_t *v7, const int32_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg8ei8_v_i32mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vluxseg8ei8_v_i32mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei8_v_i32m1( @@ -379,7 +379,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei8_v_i32m1(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vint32m1_t *v3, vint32m1_t *v4, vint32m1_t *v5, vint32m1_t *v6, vint32m1_t *v7, const int32_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg8ei8_v_i32m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vluxseg8ei8_v_i32m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei8_v_i64m1( @@ -404,7 +404,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei8_v_i64m1(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vint64m1_t *v3, vint64m1_t *v4, vint64m1_t *v5, vint64m1_t *v6, vint64m1_t *v7, const int64_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg8ei8_v_i64m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vluxseg8ei8_v_i64m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei8_v_u8mf8( @@ -429,7 +429,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei8_v_u8mf8(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vuint8mf8_t *v3, vuint8mf8_t *v4, vuint8mf8_t *v5, vuint8mf8_t *v6, vuint8mf8_t *v7, const uint8_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg8ei8_v_u8mf8(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vluxseg8ei8_v_u8mf8(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei8_v_u8mf4( @@ -454,7 +454,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei8_v_u8mf4(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vuint8mf4_t *v3, vuint8mf4_t *v4, vuint8mf4_t *v5, vuint8mf4_t *v6, vuint8mf4_t *v7, const uint8_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg8ei8_v_u8mf4(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vluxseg8ei8_v_u8mf4(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei8_v_u8mf2( @@ -479,7 +479,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei8_v_u8mf2(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vuint8mf2_t *v3, vuint8mf2_t *v4, vuint8mf2_t *v5, vuint8mf2_t *v6, vuint8mf2_t *v7, const uint8_t *base, vuint8mf2_t bindex, size_t vl) { - return vluxseg8ei8_v_u8mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vluxseg8ei8_v_u8mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei8_v_u8m1( @@ -504,7 +504,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei8_v_u8m1(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vuint8m1_t *v3, vuint8m1_t *v4, vuint8m1_t *v5, vuint8m1_t *v6, vuint8m1_t *v7, const uint8_t *base, vuint8m1_t bindex, size_t vl) { - return vluxseg8ei8_v_u8m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vluxseg8ei8_v_u8m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei8_v_u16mf4( @@ -529,7 +529,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei8_v_u16mf4(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vuint16mf4_t *v3, vuint16mf4_t *v4, vuint16mf4_t *v5, vuint16mf4_t *v6, vuint16mf4_t *v7, const uint16_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg8ei8_v_u16mf4(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vluxseg8ei8_v_u16mf4(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei8_v_u16mf2( @@ -554,7 +554,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei8_v_u16mf2(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vuint16mf2_t *v3, vuint16mf2_t *v4, vuint16mf2_t *v5, vuint16mf2_t *v6, vuint16mf2_t *v7, const uint16_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg8ei8_v_u16mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vluxseg8ei8_v_u16mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei8_v_u16m1( @@ -579,7 +579,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei8_v_u16m1(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vuint16m1_t *v3, vuint16m1_t *v4, vuint16m1_t *v5, vuint16m1_t *v6, vuint16m1_t *v7, const uint16_t *base, vuint8mf2_t bindex, size_t vl) { - return vluxseg8ei8_v_u16m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vluxseg8ei8_v_u16m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei8_v_u32mf2( @@ -604,7 +604,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei8_v_u32mf2(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vuint32mf2_t *v3, vuint32mf2_t *v4, vuint32mf2_t *v5, vuint32mf2_t *v6, vuint32mf2_t *v7, const uint32_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg8ei8_v_u32mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vluxseg8ei8_v_u32mf2(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei8_v_u32m1( @@ -629,7 +629,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei8_v_u32m1(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vuint32m1_t *v3, vuint32m1_t *v4, vuint32m1_t *v5, vuint32m1_t *v6, vuint32m1_t *v7, const uint32_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg8ei8_v_u32m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vluxseg8ei8_v_u32m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei8_v_u64m1( @@ -654,7 +654,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei8_v_u64m1(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vuint64m1_t *v3, vuint64m1_t *v4, vuint64m1_t *v5, vuint64m1_t *v6, vuint64m1_t *v7, const uint64_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg8ei8_v_u64m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); + return __riscv_vluxseg8ei8_v_u64m1(v0, v1, v2, v3, v4, v5, v6, v7, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei8_v_f16mf4_m( @@ -679,7 +679,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei8_v_f16mf4_m(vfloat16mf4_t *v0, vfloat16mf4_t *v1, vfloat16mf4_t *v2, vfloat16mf4_t *v3, vfloat16mf4_t *v4, vfloat16mf4_t *v5, vfloat16mf4_t *v6, vfloat16mf4_t *v7, vbool64_t mask, const _Float16 *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg8ei8_v_f16mf4_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vluxseg8ei8_v_f16mf4_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei8_v_f16mf2_m( @@ -704,7 +704,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei8_v_f16mf2_m(vfloat16mf2_t *v0, vfloat16mf2_t *v1, vfloat16mf2_t *v2, vfloat16mf2_t *v3, vfloat16mf2_t *v4, vfloat16mf2_t *v5, vfloat16mf2_t *v6, vfloat16mf2_t *v7, vbool32_t mask, const _Float16 *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg8ei8_v_f16mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vluxseg8ei8_v_f16mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei8_v_f16m1_m( @@ -729,7 +729,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei8_v_f16m1_m(vfloat16m1_t *v0, vfloat16m1_t *v1, vfloat16m1_t *v2, vfloat16m1_t *v3, vfloat16m1_t *v4, vfloat16m1_t *v5, vfloat16m1_t *v6, vfloat16m1_t *v7, vbool16_t mask, const _Float16 *base, vuint8mf2_t bindex, size_t vl) { - return vluxseg8ei8_v_f16m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vluxseg8ei8_v_f16m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei8_v_f32mf2_m( @@ -754,7 +754,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei8_v_f32mf2_m(vfloat32mf2_t *v0, vfloat32mf2_t *v1, vfloat32mf2_t *v2, vfloat32mf2_t *v3, vfloat32mf2_t *v4, vfloat32mf2_t *v5, vfloat32mf2_t *v6, vfloat32mf2_t *v7, vbool64_t mask, const float *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg8ei8_v_f32mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vluxseg8ei8_v_f32mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei8_v_f32m1_m( @@ -779,7 +779,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei8_v_f32m1_m(vfloat32m1_t *v0, vfloat32m1_t *v1, vfloat32m1_t *v2, vfloat32m1_t *v3, vfloat32m1_t *v4, vfloat32m1_t *v5, vfloat32m1_t *v6, vfloat32m1_t *v7, vbool32_t mask, const float *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg8ei8_v_f32m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vluxseg8ei8_v_f32m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei8_v_f64m1_m( @@ -804,7 +804,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei8_v_f64m1_m(vfloat64m1_t *v0, vfloat64m1_t *v1, vfloat64m1_t *v2, vfloat64m1_t *v3, vfloat64m1_t *v4, vfloat64m1_t *v5, vfloat64m1_t *v6, vfloat64m1_t *v7, vbool64_t mask, const double *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg8ei8_v_f64m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vluxseg8ei8_v_f64m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei8_v_i8mf8_m( @@ -829,7 +829,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei8_v_i8mf8_m(vint8mf8_t *v0, vint8mf8_t *v1, vint8mf8_t *v2, vint8mf8_t *v3, vint8mf8_t *v4, vint8mf8_t *v5, vint8mf8_t *v6, vint8mf8_t *v7, vbool64_t mask, const int8_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg8ei8_v_i8mf8_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vluxseg8ei8_v_i8mf8_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei8_v_i8mf4_m( @@ -854,7 +854,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei8_v_i8mf4_m(vint8mf4_t *v0, vint8mf4_t *v1, vint8mf4_t *v2, vint8mf4_t *v3, vint8mf4_t *v4, vint8mf4_t *v5, vint8mf4_t *v6, vint8mf4_t *v7, vbool32_t mask, const int8_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg8ei8_v_i8mf4_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vluxseg8ei8_v_i8mf4_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei8_v_i8mf2_m( @@ -879,7 +879,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei8_v_i8mf2_m(vint8mf2_t *v0, vint8mf2_t *v1, vint8mf2_t *v2, vint8mf2_t *v3, vint8mf2_t *v4, vint8mf2_t *v5, vint8mf2_t *v6, vint8mf2_t *v7, vbool16_t mask, const int8_t *base, vuint8mf2_t bindex, size_t vl) { - return vluxseg8ei8_v_i8mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vluxseg8ei8_v_i8mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei8_v_i8m1_m( @@ -904,7 +904,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei8_v_i8m1_m(vint8m1_t *v0, vint8m1_t *v1, vint8m1_t *v2, vint8m1_t *v3, vint8m1_t *v4, vint8m1_t *v5, vint8m1_t *v6, vint8m1_t *v7, vbool8_t mask, const int8_t *base, vuint8m1_t bindex, size_t vl) { - return vluxseg8ei8_v_i8m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vluxseg8ei8_v_i8m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei8_v_i16mf4_m( @@ -929,7 +929,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei8_v_i16mf4_m(vint16mf4_t *v0, vint16mf4_t *v1, vint16mf4_t *v2, vint16mf4_t *v3, vint16mf4_t *v4, vint16mf4_t *v5, vint16mf4_t *v6, vint16mf4_t *v7, vbool64_t mask, const int16_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg8ei8_v_i16mf4_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vluxseg8ei8_v_i16mf4_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei8_v_i16mf2_m( @@ -954,7 +954,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei8_v_i16mf2_m(vint16mf2_t *v0, vint16mf2_t *v1, vint16mf2_t *v2, vint16mf2_t *v3, vint16mf2_t *v4, vint16mf2_t *v5, vint16mf2_t *v6, vint16mf2_t *v7, vbool32_t mask, const int16_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg8ei8_v_i16mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vluxseg8ei8_v_i16mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei8_v_i16m1_m( @@ -979,7 +979,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei8_v_i16m1_m(vint16m1_t *v0, vint16m1_t *v1, vint16m1_t *v2, vint16m1_t *v3, vint16m1_t *v4, vint16m1_t *v5, vint16m1_t *v6, vint16m1_t *v7, vbool16_t mask, const int16_t *base, vuint8mf2_t bindex, size_t vl) { - return vluxseg8ei8_v_i16m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vluxseg8ei8_v_i16m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei8_v_i32mf2_m( @@ -1004,7 +1004,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei8_v_i32mf2_m(vint32mf2_t *v0, vint32mf2_t *v1, vint32mf2_t *v2, vint32mf2_t *v3, vint32mf2_t *v4, vint32mf2_t *v5, vint32mf2_t *v6, vint32mf2_t *v7, vbool64_t mask, const int32_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg8ei8_v_i32mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vluxseg8ei8_v_i32mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei8_v_i32m1_m( @@ -1029,7 +1029,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei8_v_i32m1_m(vint32m1_t *v0, vint32m1_t *v1, vint32m1_t *v2, vint32m1_t *v3, vint32m1_t *v4, vint32m1_t *v5, vint32m1_t *v6, vint32m1_t *v7, vbool32_t mask, const int32_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg8ei8_v_i32m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vluxseg8ei8_v_i32m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei8_v_i64m1_m( @@ -1054,7 +1054,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei8_v_i64m1_m(vint64m1_t *v0, vint64m1_t *v1, vint64m1_t *v2, vint64m1_t *v3, vint64m1_t *v4, vint64m1_t *v5, vint64m1_t *v6, vint64m1_t *v7, vbool64_t mask, const int64_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg8ei8_v_i64m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vluxseg8ei8_v_i64m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei8_v_u8mf8_m( @@ -1079,7 +1079,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei8_v_u8mf8_m(vuint8mf8_t *v0, vuint8mf8_t *v1, vuint8mf8_t *v2, vuint8mf8_t *v3, vuint8mf8_t *v4, vuint8mf8_t *v5, vuint8mf8_t *v6, vuint8mf8_t *v7, vbool64_t mask, const uint8_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg8ei8_v_u8mf8_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vluxseg8ei8_v_u8mf8_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei8_v_u8mf4_m( @@ -1104,7 +1104,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei8_v_u8mf4_m(vuint8mf4_t *v0, vuint8mf4_t *v1, vuint8mf4_t *v2, vuint8mf4_t *v3, vuint8mf4_t *v4, vuint8mf4_t *v5, vuint8mf4_t *v6, vuint8mf4_t *v7, vbool32_t mask, const uint8_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg8ei8_v_u8mf4_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vluxseg8ei8_v_u8mf4_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei8_v_u8mf2_m( @@ -1129,7 +1129,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei8_v_u8mf2_m(vuint8mf2_t *v0, vuint8mf2_t *v1, vuint8mf2_t *v2, vuint8mf2_t *v3, vuint8mf2_t *v4, vuint8mf2_t *v5, vuint8mf2_t *v6, vuint8mf2_t *v7, vbool16_t mask, const uint8_t *base, vuint8mf2_t bindex, size_t vl) { - return vluxseg8ei8_v_u8mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vluxseg8ei8_v_u8mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei8_v_u8m1_m( @@ -1154,7 +1154,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei8_v_u8m1_m(vuint8m1_t *v0, vuint8m1_t *v1, vuint8m1_t *v2, vuint8m1_t *v3, vuint8m1_t *v4, vuint8m1_t *v5, vuint8m1_t *v6, vuint8m1_t *v7, vbool8_t mask, const uint8_t *base, vuint8m1_t bindex, size_t vl) { - return vluxseg8ei8_v_u8m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vluxseg8ei8_v_u8m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei8_v_u16mf4_m( @@ -1179,7 +1179,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei8_v_u16mf4_m(vuint16mf4_t *v0, vuint16mf4_t *v1, vuint16mf4_t *v2, vuint16mf4_t *v3, vuint16mf4_t *v4, vuint16mf4_t *v5, vuint16mf4_t *v6, vuint16mf4_t *v7, vbool64_t mask, const uint16_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg8ei8_v_u16mf4_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vluxseg8ei8_v_u16mf4_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei8_v_u16mf2_m( @@ -1204,7 +1204,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei8_v_u16mf2_m(vuint16mf2_t *v0, vuint16mf2_t *v1, vuint16mf2_t *v2, vuint16mf2_t *v3, vuint16mf2_t *v4, vuint16mf2_t *v5, vuint16mf2_t *v6, vuint16mf2_t *v7, vbool32_t mask, const uint16_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg8ei8_v_u16mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vluxseg8ei8_v_u16mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei8_v_u16m1_m( @@ -1229,7 +1229,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei8_v_u16m1_m(vuint16m1_t *v0, vuint16m1_t *v1, vuint16m1_t *v2, vuint16m1_t *v3, vuint16m1_t *v4, vuint16m1_t *v5, vuint16m1_t *v6, vuint16m1_t *v7, vbool16_t mask, const uint16_t *base, vuint8mf2_t bindex, size_t vl) { - return vluxseg8ei8_v_u16m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vluxseg8ei8_v_u16m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei8_v_u32mf2_m( @@ -1254,7 +1254,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei8_v_u32mf2_m(vuint32mf2_t *v0, vuint32mf2_t *v1, vuint32mf2_t *v2, vuint32mf2_t *v3, vuint32mf2_t *v4, vuint32mf2_t *v5, vuint32mf2_t *v6, vuint32mf2_t *v7, vbool64_t mask, const uint32_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg8ei8_v_u32mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vluxseg8ei8_v_u32mf2_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei8_v_u32m1_m( @@ -1279,7 +1279,7 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei8_v_u32m1_m(vuint32m1_t *v0, vuint32m1_t *v1, vuint32m1_t *v2, vuint32m1_t *v3, vuint32m1_t *v4, vuint32m1_t *v5, vuint32m1_t *v6, vuint32m1_t *v7, vbool32_t mask, const uint32_t *base, vuint8mf4_t bindex, size_t vl) { - return vluxseg8ei8_v_u32m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vluxseg8ei8_v_u32m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } // CHECK-RV64-LABEL: @test_vluxseg8ei8_v_u64m1_m( @@ -1304,6 +1304,6 @@ // CHECK-RV64-NEXT: ret void // void test_vluxseg8ei8_v_u64m1_m(vuint64m1_t *v0, vuint64m1_t *v1, vuint64m1_t *v2, vuint64m1_t *v3, vuint64m1_t *v4, vuint64m1_t *v5, vuint64m1_t *v6, vuint64m1_t *v7, vbool64_t mask, const uint64_t *base, vuint8mf8_t bindex, size_t vl) { - return vluxseg8ei8_v_u64m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); + return __riscv_vluxseg8ei8_v_u64m1_m(v0, v1, v2, v3, v4, v5, v6, v7, mask, base, bindex, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmacc.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmacc.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmacc.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmacc.c @@ -13,7 +13,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vmacc_vv_i8mf8(vint8mf8_t vd, vint8mf8_t vs1, vint8mf8_t vs2, size_t vl) { - return vmacc_vv_i8mf8(vd, vs1, vs2, vl); + return __riscv_vmacc_vv_i8mf8(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vx_i8mf8( @@ -22,7 +22,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vmacc_vx_i8mf8(vint8mf8_t vd, int8_t rs1, vint8mf8_t vs2, size_t vl) { - return vmacc_vx_i8mf8(vd, rs1, vs2, vl); + return __riscv_vmacc_vx_i8mf8(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vv_i8mf4( @@ -31,7 +31,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vmacc_vv_i8mf4(vint8mf4_t vd, vint8mf4_t vs1, vint8mf4_t vs2, size_t vl) { - return vmacc_vv_i8mf4(vd, vs1, vs2, vl); + return __riscv_vmacc_vv_i8mf4(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vx_i8mf4( @@ -40,7 +40,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vmacc_vx_i8mf4(vint8mf4_t vd, int8_t rs1, vint8mf4_t vs2, size_t vl) { - return vmacc_vx_i8mf4(vd, rs1, vs2, vl); + return __riscv_vmacc_vx_i8mf4(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vv_i8mf2( @@ -49,7 +49,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vmacc_vv_i8mf2(vint8mf2_t vd, vint8mf2_t vs1, vint8mf2_t vs2, size_t vl) { - return vmacc_vv_i8mf2(vd, vs1, vs2, vl); + return __riscv_vmacc_vv_i8mf2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vx_i8mf2( @@ -58,7 +58,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vmacc_vx_i8mf2(vint8mf2_t vd, int8_t rs1, vint8mf2_t vs2, size_t vl) { - return vmacc_vx_i8mf2(vd, rs1, vs2, vl); + return __riscv_vmacc_vx_i8mf2(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vv_i8m1( @@ -67,7 +67,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vmacc_vv_i8m1(vint8m1_t vd, vint8m1_t vs1, vint8m1_t vs2, size_t vl) { - return vmacc_vv_i8m1(vd, vs1, vs2, vl); + return __riscv_vmacc_vv_i8m1(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vx_i8m1( @@ -76,7 +76,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vmacc_vx_i8m1(vint8m1_t vd, int8_t rs1, vint8m1_t vs2, size_t vl) { - return vmacc_vx_i8m1(vd, rs1, vs2, vl); + return __riscv_vmacc_vx_i8m1(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vv_i8m2( @@ -85,7 +85,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m2_t test_vmacc_vv_i8m2(vint8m2_t vd, vint8m2_t vs1, vint8m2_t vs2, size_t vl) { - return vmacc_vv_i8m2(vd, vs1, vs2, vl); + return __riscv_vmacc_vv_i8m2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vx_i8m2( @@ -94,7 +94,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m2_t test_vmacc_vx_i8m2(vint8m2_t vd, int8_t rs1, vint8m2_t vs2, size_t vl) { - return vmacc_vx_i8m2(vd, rs1, vs2, vl); + return __riscv_vmacc_vx_i8m2(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vv_i8m4( @@ -103,7 +103,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m4_t test_vmacc_vv_i8m4(vint8m4_t vd, vint8m4_t vs1, vint8m4_t vs2, size_t vl) { - return vmacc_vv_i8m4(vd, vs1, vs2, vl); + return __riscv_vmacc_vv_i8m4(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vx_i8m4( @@ -112,7 +112,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m4_t test_vmacc_vx_i8m4(vint8m4_t vd, int8_t rs1, vint8m4_t vs2, size_t vl) { - return vmacc_vx_i8m4(vd, rs1, vs2, vl); + return __riscv_vmacc_vx_i8m4(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vv_i8m8( @@ -121,7 +121,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m8_t test_vmacc_vv_i8m8(vint8m8_t vd, vint8m8_t vs1, vint8m8_t vs2, size_t vl) { - return vmacc_vv_i8m8(vd, vs1, vs2, vl); + return __riscv_vmacc_vv_i8m8(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vx_i8m8( @@ -130,7 +130,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m8_t test_vmacc_vx_i8m8(vint8m8_t vd, int8_t rs1, vint8m8_t vs2, size_t vl) { - return vmacc_vx_i8m8(vd, rs1, vs2, vl); + return __riscv_vmacc_vx_i8m8(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vv_i16mf4( @@ -139,7 +139,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vmacc_vv_i16mf4(vint16mf4_t vd, vint16mf4_t vs1, vint16mf4_t vs2, size_t vl) { - return vmacc_vv_i16mf4(vd, vs1, vs2, vl); + return __riscv_vmacc_vv_i16mf4(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vx_i16mf4( @@ -148,7 +148,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vmacc_vx_i16mf4(vint16mf4_t vd, int16_t rs1, vint16mf4_t vs2, size_t vl) { - return vmacc_vx_i16mf4(vd, rs1, vs2, vl); + return __riscv_vmacc_vx_i16mf4(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vv_i16mf2( @@ -157,7 +157,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vmacc_vv_i16mf2(vint16mf2_t vd, vint16mf2_t vs1, vint16mf2_t vs2, size_t vl) { - return vmacc_vv_i16mf2(vd, vs1, vs2, vl); + return __riscv_vmacc_vv_i16mf2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vx_i16mf2( @@ -166,7 +166,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vmacc_vx_i16mf2(vint16mf2_t vd, int16_t rs1, vint16mf2_t vs2, size_t vl) { - return vmacc_vx_i16mf2(vd, rs1, vs2, vl); + return __riscv_vmacc_vx_i16mf2(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vv_i16m1( @@ -175,7 +175,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vmacc_vv_i16m1(vint16m1_t vd, vint16m1_t vs1, vint16m1_t vs2, size_t vl) { - return vmacc_vv_i16m1(vd, vs1, vs2, vl); + return __riscv_vmacc_vv_i16m1(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vx_i16m1( @@ -184,7 +184,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vmacc_vx_i16m1(vint16m1_t vd, int16_t rs1, vint16m1_t vs2, size_t vl) { - return vmacc_vx_i16m1(vd, rs1, vs2, vl); + return __riscv_vmacc_vx_i16m1(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vv_i16m2( @@ -193,7 +193,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vmacc_vv_i16m2(vint16m2_t vd, vint16m2_t vs1, vint16m2_t vs2, size_t vl) { - return vmacc_vv_i16m2(vd, vs1, vs2, vl); + return __riscv_vmacc_vv_i16m2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vx_i16m2( @@ -202,7 +202,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vmacc_vx_i16m2(vint16m2_t vd, int16_t rs1, vint16m2_t vs2, size_t vl) { - return vmacc_vx_i16m2(vd, rs1, vs2, vl); + return __riscv_vmacc_vx_i16m2(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vv_i16m4( @@ -211,7 +211,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vmacc_vv_i16m4(vint16m4_t vd, vint16m4_t vs1, vint16m4_t vs2, size_t vl) { - return vmacc_vv_i16m4(vd, vs1, vs2, vl); + return __riscv_vmacc_vv_i16m4(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vx_i16m4( @@ -220,7 +220,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vmacc_vx_i16m4(vint16m4_t vd, int16_t rs1, vint16m4_t vs2, size_t vl) { - return vmacc_vx_i16m4(vd, rs1, vs2, vl); + return __riscv_vmacc_vx_i16m4(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vv_i16m8( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m8_t test_vmacc_vv_i16m8(vint16m8_t vd, vint16m8_t vs1, vint16m8_t vs2, size_t vl) { - return vmacc_vv_i16m8(vd, vs1, vs2, vl); + return __riscv_vmacc_vv_i16m8(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vx_i16m8( @@ -238,7 +238,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m8_t test_vmacc_vx_i16m8(vint16m8_t vd, int16_t rs1, vint16m8_t vs2, size_t vl) { - return vmacc_vx_i16m8(vd, rs1, vs2, vl); + return __riscv_vmacc_vx_i16m8(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vv_i32mf2( @@ -247,7 +247,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vmacc_vv_i32mf2(vint32mf2_t vd, vint32mf2_t vs1, vint32mf2_t vs2, size_t vl) { - return vmacc_vv_i32mf2(vd, vs1, vs2, vl); + return __riscv_vmacc_vv_i32mf2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vx_i32mf2( @@ -256,7 +256,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vmacc_vx_i32mf2(vint32mf2_t vd, int32_t rs1, vint32mf2_t vs2, size_t vl) { - return vmacc_vx_i32mf2(vd, rs1, vs2, vl); + return __riscv_vmacc_vx_i32mf2(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vv_i32m1( @@ -265,7 +265,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vmacc_vv_i32m1(vint32m1_t vd, vint32m1_t vs1, vint32m1_t vs2, size_t vl) { - return vmacc_vv_i32m1(vd, vs1, vs2, vl); + return __riscv_vmacc_vv_i32m1(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vx_i32m1( @@ -274,7 +274,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vmacc_vx_i32m1(vint32m1_t vd, int32_t rs1, vint32m1_t vs2, size_t vl) { - return vmacc_vx_i32m1(vd, rs1, vs2, vl); + return __riscv_vmacc_vx_i32m1(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vv_i32m2( @@ -283,7 +283,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vmacc_vv_i32m2(vint32m2_t vd, vint32m2_t vs1, vint32m2_t vs2, size_t vl) { - return vmacc_vv_i32m2(vd, vs1, vs2, vl); + return __riscv_vmacc_vv_i32m2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vx_i32m2( @@ -292,7 +292,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vmacc_vx_i32m2(vint32m2_t vd, int32_t rs1, vint32m2_t vs2, size_t vl) { - return vmacc_vx_i32m2(vd, rs1, vs2, vl); + return __riscv_vmacc_vx_i32m2(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vv_i32m4( @@ -301,7 +301,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vmacc_vv_i32m4(vint32m4_t vd, vint32m4_t vs1, vint32m4_t vs2, size_t vl) { - return vmacc_vv_i32m4(vd, vs1, vs2, vl); + return __riscv_vmacc_vv_i32m4(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vx_i32m4( @@ -310,7 +310,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vmacc_vx_i32m4(vint32m4_t vd, int32_t rs1, vint32m4_t vs2, size_t vl) { - return vmacc_vx_i32m4(vd, rs1, vs2, vl); + return __riscv_vmacc_vx_i32m4(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vv_i32m8( @@ -319,7 +319,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m8_t test_vmacc_vv_i32m8(vint32m8_t vd, vint32m8_t vs1, vint32m8_t vs2, size_t vl) { - return vmacc_vv_i32m8(vd, vs1, vs2, vl); + return __riscv_vmacc_vv_i32m8(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vx_i32m8( @@ -328,7 +328,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m8_t test_vmacc_vx_i32m8(vint32m8_t vd, int32_t rs1, vint32m8_t vs2, size_t vl) { - return vmacc_vx_i32m8(vd, rs1, vs2, vl); + return __riscv_vmacc_vx_i32m8(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vv_i64m1( @@ -337,7 +337,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vmacc_vv_i64m1(vint64m1_t vd, vint64m1_t vs1, vint64m1_t vs2, size_t vl) { - return vmacc_vv_i64m1(vd, vs1, vs2, vl); + return __riscv_vmacc_vv_i64m1(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vx_i64m1( @@ -346,7 +346,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vmacc_vx_i64m1(vint64m1_t vd, int64_t rs1, vint64m1_t vs2, size_t vl) { - return vmacc_vx_i64m1(vd, rs1, vs2, vl); + return __riscv_vmacc_vx_i64m1(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vv_i64m2( @@ -355,7 +355,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m2_t test_vmacc_vv_i64m2(vint64m2_t vd, vint64m2_t vs1, vint64m2_t vs2, size_t vl) { - return vmacc_vv_i64m2(vd, vs1, vs2, vl); + return __riscv_vmacc_vv_i64m2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vx_i64m2( @@ -364,7 +364,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m2_t test_vmacc_vx_i64m2(vint64m2_t vd, int64_t rs1, vint64m2_t vs2, size_t vl) { - return vmacc_vx_i64m2(vd, rs1, vs2, vl); + return __riscv_vmacc_vx_i64m2(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vv_i64m4( @@ -373,7 +373,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m4_t test_vmacc_vv_i64m4(vint64m4_t vd, vint64m4_t vs1, vint64m4_t vs2, size_t vl) { - return vmacc_vv_i64m4(vd, vs1, vs2, vl); + return __riscv_vmacc_vv_i64m4(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vx_i64m4( @@ -382,7 +382,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m4_t test_vmacc_vx_i64m4(vint64m4_t vd, int64_t rs1, vint64m4_t vs2, size_t vl) { - return vmacc_vx_i64m4(vd, rs1, vs2, vl); + return __riscv_vmacc_vx_i64m4(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vv_i64m8( @@ -391,7 +391,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m8_t test_vmacc_vv_i64m8(vint64m8_t vd, vint64m8_t vs1, vint64m8_t vs2, size_t vl) { - return vmacc_vv_i64m8(vd, vs1, vs2, vl); + return __riscv_vmacc_vv_i64m8(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vx_i64m8( @@ -400,7 +400,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m8_t test_vmacc_vx_i64m8(vint64m8_t vd, int64_t rs1, vint64m8_t vs2, size_t vl) { - return vmacc_vx_i64m8(vd, rs1, vs2, vl); + return __riscv_vmacc_vx_i64m8(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vv_u8mf8( @@ -409,7 +409,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf8_t test_vmacc_vv_u8mf8(vuint8mf8_t vd, vuint8mf8_t vs1, vuint8mf8_t vs2, size_t vl) { - return vmacc_vv_u8mf8(vd, vs1, vs2, vl); + return __riscv_vmacc_vv_u8mf8(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vx_u8mf8( @@ -418,7 +418,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf8_t test_vmacc_vx_u8mf8(vuint8mf8_t vd, uint8_t rs1, vuint8mf8_t vs2, size_t vl) { - return vmacc_vx_u8mf8(vd, rs1, vs2, vl); + return __riscv_vmacc_vx_u8mf8(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vv_u8mf4( @@ -427,7 +427,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf4_t test_vmacc_vv_u8mf4(vuint8mf4_t vd, vuint8mf4_t vs1, vuint8mf4_t vs2, size_t vl) { - return vmacc_vv_u8mf4(vd, vs1, vs2, vl); + return __riscv_vmacc_vv_u8mf4(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vx_u8mf4( @@ -436,7 +436,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf4_t test_vmacc_vx_u8mf4(vuint8mf4_t vd, uint8_t rs1, vuint8mf4_t vs2, size_t vl) { - return vmacc_vx_u8mf4(vd, rs1, vs2, vl); + return __riscv_vmacc_vx_u8mf4(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vv_u8mf2( @@ -445,7 +445,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf2_t test_vmacc_vv_u8mf2(vuint8mf2_t vd, vuint8mf2_t vs1, vuint8mf2_t vs2, size_t vl) { - return vmacc_vv_u8mf2(vd, vs1, vs2, vl); + return __riscv_vmacc_vv_u8mf2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vx_u8mf2( @@ -454,7 +454,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf2_t test_vmacc_vx_u8mf2(vuint8mf2_t vd, uint8_t rs1, vuint8mf2_t vs2, size_t vl) { - return vmacc_vx_u8mf2(vd, rs1, vs2, vl); + return __riscv_vmacc_vx_u8mf2(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vv_u8m1( @@ -463,7 +463,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vmacc_vv_u8m1(vuint8m1_t vd, vuint8m1_t vs1, vuint8m1_t vs2, size_t vl) { - return vmacc_vv_u8m1(vd, vs1, vs2, vl); + return __riscv_vmacc_vv_u8m1(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vx_u8m1( @@ -472,7 +472,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vmacc_vx_u8m1(vuint8m1_t vd, uint8_t rs1, vuint8m1_t vs2, size_t vl) { - return vmacc_vx_u8m1(vd, rs1, vs2, vl); + return __riscv_vmacc_vx_u8m1(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vv_u8m2( @@ -481,7 +481,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m2_t test_vmacc_vv_u8m2(vuint8m2_t vd, vuint8m2_t vs1, vuint8m2_t vs2, size_t vl) { - return vmacc_vv_u8m2(vd, vs1, vs2, vl); + return __riscv_vmacc_vv_u8m2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vx_u8m2( @@ -490,7 +490,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m2_t test_vmacc_vx_u8m2(vuint8m2_t vd, uint8_t rs1, vuint8m2_t vs2, size_t vl) { - return vmacc_vx_u8m2(vd, rs1, vs2, vl); + return __riscv_vmacc_vx_u8m2(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vv_u8m4( @@ -499,7 +499,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m4_t test_vmacc_vv_u8m4(vuint8m4_t vd, vuint8m4_t vs1, vuint8m4_t vs2, size_t vl) { - return vmacc_vv_u8m4(vd, vs1, vs2, vl); + return __riscv_vmacc_vv_u8m4(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vx_u8m4( @@ -508,7 +508,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m4_t test_vmacc_vx_u8m4(vuint8m4_t vd, uint8_t rs1, vuint8m4_t vs2, size_t vl) { - return vmacc_vx_u8m4(vd, rs1, vs2, vl); + return __riscv_vmacc_vx_u8m4(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vv_u8m8( @@ -517,7 +517,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m8_t test_vmacc_vv_u8m8(vuint8m8_t vd, vuint8m8_t vs1, vuint8m8_t vs2, size_t vl) { - return vmacc_vv_u8m8(vd, vs1, vs2, vl); + return __riscv_vmacc_vv_u8m8(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vx_u8m8( @@ -526,7 +526,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m8_t test_vmacc_vx_u8m8(vuint8m8_t vd, uint8_t rs1, vuint8m8_t vs2, size_t vl) { - return vmacc_vx_u8m8(vd, rs1, vs2, vl); + return __riscv_vmacc_vx_u8m8(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vv_u16mf4( @@ -535,7 +535,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vmacc_vv_u16mf4(vuint16mf4_t vd, vuint16mf4_t vs1, vuint16mf4_t vs2, size_t vl) { - return vmacc_vv_u16mf4(vd, vs1, vs2, vl); + return __riscv_vmacc_vv_u16mf4(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vx_u16mf4( @@ -544,7 +544,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vmacc_vx_u16mf4(vuint16mf4_t vd, uint16_t rs1, vuint16mf4_t vs2, size_t vl) { - return vmacc_vx_u16mf4(vd, rs1, vs2, vl); + return __riscv_vmacc_vx_u16mf4(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vv_u16mf2( @@ -553,7 +553,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vmacc_vv_u16mf2(vuint16mf2_t vd, vuint16mf2_t vs1, vuint16mf2_t vs2, size_t vl) { - return vmacc_vv_u16mf2(vd, vs1, vs2, vl); + return __riscv_vmacc_vv_u16mf2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vx_u16mf2( @@ -562,7 +562,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vmacc_vx_u16mf2(vuint16mf2_t vd, uint16_t rs1, vuint16mf2_t vs2, size_t vl) { - return vmacc_vx_u16mf2(vd, rs1, vs2, vl); + return __riscv_vmacc_vx_u16mf2(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vv_u16m1( @@ -571,7 +571,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vmacc_vv_u16m1(vuint16m1_t vd, vuint16m1_t vs1, vuint16m1_t vs2, size_t vl) { - return vmacc_vv_u16m1(vd, vs1, vs2, vl); + return __riscv_vmacc_vv_u16m1(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vx_u16m1( @@ -580,7 +580,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vmacc_vx_u16m1(vuint16m1_t vd, uint16_t rs1, vuint16m1_t vs2, size_t vl) { - return vmacc_vx_u16m1(vd, rs1, vs2, vl); + return __riscv_vmacc_vx_u16m1(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vv_u16m2( @@ -589,7 +589,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vmacc_vv_u16m2(vuint16m2_t vd, vuint16m2_t vs1, vuint16m2_t vs2, size_t vl) { - return vmacc_vv_u16m2(vd, vs1, vs2, vl); + return __riscv_vmacc_vv_u16m2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vx_u16m2( @@ -598,7 +598,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vmacc_vx_u16m2(vuint16m2_t vd, uint16_t rs1, vuint16m2_t vs2, size_t vl) { - return vmacc_vx_u16m2(vd, rs1, vs2, vl); + return __riscv_vmacc_vx_u16m2(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vv_u16m4( @@ -607,7 +607,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_vmacc_vv_u16m4(vuint16m4_t vd, vuint16m4_t vs1, vuint16m4_t vs2, size_t vl) { - return vmacc_vv_u16m4(vd, vs1, vs2, vl); + return __riscv_vmacc_vv_u16m4(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vx_u16m4( @@ -616,7 +616,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_vmacc_vx_u16m4(vuint16m4_t vd, uint16_t rs1, vuint16m4_t vs2, size_t vl) { - return vmacc_vx_u16m4(vd, rs1, vs2, vl); + return __riscv_vmacc_vx_u16m4(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vv_u16m8( @@ -625,7 +625,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m8_t test_vmacc_vv_u16m8(vuint16m8_t vd, vuint16m8_t vs1, vuint16m8_t vs2, size_t vl) { - return vmacc_vv_u16m8(vd, vs1, vs2, vl); + return __riscv_vmacc_vv_u16m8(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vx_u16m8( @@ -634,7 +634,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m8_t test_vmacc_vx_u16m8(vuint16m8_t vd, uint16_t rs1, vuint16m8_t vs2, size_t vl) { - return vmacc_vx_u16m8(vd, rs1, vs2, vl); + return __riscv_vmacc_vx_u16m8(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vv_u32mf2( @@ -643,7 +643,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vmacc_vv_u32mf2(vuint32mf2_t vd, vuint32mf2_t vs1, vuint32mf2_t vs2, size_t vl) { - return vmacc_vv_u32mf2(vd, vs1, vs2, vl); + return __riscv_vmacc_vv_u32mf2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vx_u32mf2( @@ -652,7 +652,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vmacc_vx_u32mf2(vuint32mf2_t vd, uint32_t rs1, vuint32mf2_t vs2, size_t vl) { - return vmacc_vx_u32mf2(vd, rs1, vs2, vl); + return __riscv_vmacc_vx_u32mf2(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vv_u32m1( @@ -661,7 +661,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vmacc_vv_u32m1(vuint32m1_t vd, vuint32m1_t vs1, vuint32m1_t vs2, size_t vl) { - return vmacc_vv_u32m1(vd, vs1, vs2, vl); + return __riscv_vmacc_vv_u32m1(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vx_u32m1( @@ -670,7 +670,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vmacc_vx_u32m1(vuint32m1_t vd, uint32_t rs1, vuint32m1_t vs2, size_t vl) { - return vmacc_vx_u32m1(vd, rs1, vs2, vl); + return __riscv_vmacc_vx_u32m1(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vv_u32m2( @@ -679,7 +679,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vmacc_vv_u32m2(vuint32m2_t vd, vuint32m2_t vs1, vuint32m2_t vs2, size_t vl) { - return vmacc_vv_u32m2(vd, vs1, vs2, vl); + return __riscv_vmacc_vv_u32m2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vx_u32m2( @@ -688,7 +688,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vmacc_vx_u32m2(vuint32m2_t vd, uint32_t rs1, vuint32m2_t vs2, size_t vl) { - return vmacc_vx_u32m2(vd, rs1, vs2, vl); + return __riscv_vmacc_vx_u32m2(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vv_u32m4( @@ -697,7 +697,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vmacc_vv_u32m4(vuint32m4_t vd, vuint32m4_t vs1, vuint32m4_t vs2, size_t vl) { - return vmacc_vv_u32m4(vd, vs1, vs2, vl); + return __riscv_vmacc_vv_u32m4(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vx_u32m4( @@ -706,7 +706,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vmacc_vx_u32m4(vuint32m4_t vd, uint32_t rs1, vuint32m4_t vs2, size_t vl) { - return vmacc_vx_u32m4(vd, rs1, vs2, vl); + return __riscv_vmacc_vx_u32m4(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vv_u32m8( @@ -715,7 +715,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m8_t test_vmacc_vv_u32m8(vuint32m8_t vd, vuint32m8_t vs1, vuint32m8_t vs2, size_t vl) { - return vmacc_vv_u32m8(vd, vs1, vs2, vl); + return __riscv_vmacc_vv_u32m8(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vx_u32m8( @@ -724,7 +724,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m8_t test_vmacc_vx_u32m8(vuint32m8_t vd, uint32_t rs1, vuint32m8_t vs2, size_t vl) { - return vmacc_vx_u32m8(vd, rs1, vs2, vl); + return __riscv_vmacc_vx_u32m8(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vv_u64m1( @@ -733,7 +733,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m1_t test_vmacc_vv_u64m1(vuint64m1_t vd, vuint64m1_t vs1, vuint64m1_t vs2, size_t vl) { - return vmacc_vv_u64m1(vd, vs1, vs2, vl); + return __riscv_vmacc_vv_u64m1(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vx_u64m1( @@ -742,7 +742,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m1_t test_vmacc_vx_u64m1(vuint64m1_t vd, uint64_t rs1, vuint64m1_t vs2, size_t vl) { - return vmacc_vx_u64m1(vd, rs1, vs2, vl); + return __riscv_vmacc_vx_u64m1(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vv_u64m2( @@ -751,7 +751,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m2_t test_vmacc_vv_u64m2(vuint64m2_t vd, vuint64m2_t vs1, vuint64m2_t vs2, size_t vl) { - return vmacc_vv_u64m2(vd, vs1, vs2, vl); + return __riscv_vmacc_vv_u64m2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vx_u64m2( @@ -760,7 +760,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m2_t test_vmacc_vx_u64m2(vuint64m2_t vd, uint64_t rs1, vuint64m2_t vs2, size_t vl) { - return vmacc_vx_u64m2(vd, rs1, vs2, vl); + return __riscv_vmacc_vx_u64m2(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vv_u64m4( @@ -769,7 +769,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m4_t test_vmacc_vv_u64m4(vuint64m4_t vd, vuint64m4_t vs1, vuint64m4_t vs2, size_t vl) { - return vmacc_vv_u64m4(vd, vs1, vs2, vl); + return __riscv_vmacc_vv_u64m4(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vx_u64m4( @@ -778,7 +778,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m4_t test_vmacc_vx_u64m4(vuint64m4_t vd, uint64_t rs1, vuint64m4_t vs2, size_t vl) { - return vmacc_vx_u64m4(vd, rs1, vs2, vl); + return __riscv_vmacc_vx_u64m4(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vv_u64m8( @@ -787,7 +787,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m8_t test_vmacc_vv_u64m8(vuint64m8_t vd, vuint64m8_t vs1, vuint64m8_t vs2, size_t vl) { - return vmacc_vv_u64m8(vd, vs1, vs2, vl); + return __riscv_vmacc_vv_u64m8(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vx_u64m8( @@ -796,7 +796,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m8_t test_vmacc_vx_u64m8(vuint64m8_t vd, uint64_t rs1, vuint64m8_t vs2, size_t vl) { - return vmacc_vx_u64m8(vd, rs1, vs2, vl); + return __riscv_vmacc_vx_u64m8(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vv_i8mf8_m( @@ -805,7 +805,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vmacc_vv_i8mf8_m(vbool64_t mask, vint8mf8_t vd, vint8mf8_t vs1, vint8mf8_t vs2, size_t vl) { - return vmacc_vv_i8mf8_m(mask, vd, vs1, vs2, vl); + return __riscv_vmacc_vv_i8mf8_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vx_i8mf8_m( @@ -814,7 +814,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vmacc_vx_i8mf8_m(vbool64_t mask, vint8mf8_t vd, int8_t rs1, vint8mf8_t vs2, size_t vl) { - return vmacc_vx_i8mf8_m(mask, vd, rs1, vs2, vl); + return __riscv_vmacc_vx_i8mf8_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vv_i8mf4_m( @@ -823,7 +823,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vmacc_vv_i8mf4_m(vbool32_t mask, vint8mf4_t vd, vint8mf4_t vs1, vint8mf4_t vs2, size_t vl) { - return vmacc_vv_i8mf4_m(mask, vd, vs1, vs2, vl); + return __riscv_vmacc_vv_i8mf4_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vx_i8mf4_m( @@ -832,7 +832,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vmacc_vx_i8mf4_m(vbool32_t mask, vint8mf4_t vd, int8_t rs1, vint8mf4_t vs2, size_t vl) { - return vmacc_vx_i8mf4_m(mask, vd, rs1, vs2, vl); + return __riscv_vmacc_vx_i8mf4_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vv_i8mf2_m( @@ -841,7 +841,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vmacc_vv_i8mf2_m(vbool16_t mask, vint8mf2_t vd, vint8mf2_t vs1, vint8mf2_t vs2, size_t vl) { - return vmacc_vv_i8mf2_m(mask, vd, vs1, vs2, vl); + return __riscv_vmacc_vv_i8mf2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vx_i8mf2_m( @@ -850,7 +850,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vmacc_vx_i8mf2_m(vbool16_t mask, vint8mf2_t vd, int8_t rs1, vint8mf2_t vs2, size_t vl) { - return vmacc_vx_i8mf2_m(mask, vd, rs1, vs2, vl); + return __riscv_vmacc_vx_i8mf2_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vv_i8m1_m( @@ -859,7 +859,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vmacc_vv_i8m1_m(vbool8_t mask, vint8m1_t vd, vint8m1_t vs1, vint8m1_t vs2, size_t vl) { - return vmacc_vv_i8m1_m(mask, vd, vs1, vs2, vl); + return __riscv_vmacc_vv_i8m1_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vx_i8m1_m( @@ -868,7 +868,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vmacc_vx_i8m1_m(vbool8_t mask, vint8m1_t vd, int8_t rs1, vint8m1_t vs2, size_t vl) { - return vmacc_vx_i8m1_m(mask, vd, rs1, vs2, vl); + return __riscv_vmacc_vx_i8m1_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vv_i8m2_m( @@ -877,7 +877,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m2_t test_vmacc_vv_i8m2_m(vbool4_t mask, vint8m2_t vd, vint8m2_t vs1, vint8m2_t vs2, size_t vl) { - return vmacc_vv_i8m2_m(mask, vd, vs1, vs2, vl); + return __riscv_vmacc_vv_i8m2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vx_i8m2_m( @@ -886,7 +886,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m2_t test_vmacc_vx_i8m2_m(vbool4_t mask, vint8m2_t vd, int8_t rs1, vint8m2_t vs2, size_t vl) { - return vmacc_vx_i8m2_m(mask, vd, rs1, vs2, vl); + return __riscv_vmacc_vx_i8m2_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vv_i8m4_m( @@ -895,7 +895,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m4_t test_vmacc_vv_i8m4_m(vbool2_t mask, vint8m4_t vd, vint8m4_t vs1, vint8m4_t vs2, size_t vl) { - return vmacc_vv_i8m4_m(mask, vd, vs1, vs2, vl); + return __riscv_vmacc_vv_i8m4_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vx_i8m4_m( @@ -904,7 +904,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m4_t test_vmacc_vx_i8m4_m(vbool2_t mask, vint8m4_t vd, int8_t rs1, vint8m4_t vs2, size_t vl) { - return vmacc_vx_i8m4_m(mask, vd, rs1, vs2, vl); + return __riscv_vmacc_vx_i8m4_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vv_i8m8_m( @@ -913,7 +913,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m8_t test_vmacc_vv_i8m8_m(vbool1_t mask, vint8m8_t vd, vint8m8_t vs1, vint8m8_t vs2, size_t vl) { - return vmacc_vv_i8m8_m(mask, vd, vs1, vs2, vl); + return __riscv_vmacc_vv_i8m8_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vx_i8m8_m( @@ -922,7 +922,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m8_t test_vmacc_vx_i8m8_m(vbool1_t mask, vint8m8_t vd, int8_t rs1, vint8m8_t vs2, size_t vl) { - return vmacc_vx_i8m8_m(mask, vd, rs1, vs2, vl); + return __riscv_vmacc_vx_i8m8_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vv_i16mf4_m( @@ -931,7 +931,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vmacc_vv_i16mf4_m(vbool64_t mask, vint16mf4_t vd, vint16mf4_t vs1, vint16mf4_t vs2, size_t vl) { - return vmacc_vv_i16mf4_m(mask, vd, vs1, vs2, vl); + return __riscv_vmacc_vv_i16mf4_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vx_i16mf4_m( @@ -940,7 +940,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vmacc_vx_i16mf4_m(vbool64_t mask, vint16mf4_t vd, int16_t rs1, vint16mf4_t vs2, size_t vl) { - return vmacc_vx_i16mf4_m(mask, vd, rs1, vs2, vl); + return __riscv_vmacc_vx_i16mf4_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vv_i16mf2_m( @@ -949,7 +949,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vmacc_vv_i16mf2_m(vbool32_t mask, vint16mf2_t vd, vint16mf2_t vs1, vint16mf2_t vs2, size_t vl) { - return vmacc_vv_i16mf2_m(mask, vd, vs1, vs2, vl); + return __riscv_vmacc_vv_i16mf2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vx_i16mf2_m( @@ -958,7 +958,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vmacc_vx_i16mf2_m(vbool32_t mask, vint16mf2_t vd, int16_t rs1, vint16mf2_t vs2, size_t vl) { - return vmacc_vx_i16mf2_m(mask, vd, rs1, vs2, vl); + return __riscv_vmacc_vx_i16mf2_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vv_i16m1_m( @@ -967,7 +967,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vmacc_vv_i16m1_m(vbool16_t mask, vint16m1_t vd, vint16m1_t vs1, vint16m1_t vs2, size_t vl) { - return vmacc_vv_i16m1_m(mask, vd, vs1, vs2, vl); + return __riscv_vmacc_vv_i16m1_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vx_i16m1_m( @@ -976,7 +976,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vmacc_vx_i16m1_m(vbool16_t mask, vint16m1_t vd, int16_t rs1, vint16m1_t vs2, size_t vl) { - return vmacc_vx_i16m1_m(mask, vd, rs1, vs2, vl); + return __riscv_vmacc_vx_i16m1_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vv_i16m2_m( @@ -985,7 +985,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vmacc_vv_i16m2_m(vbool8_t mask, vint16m2_t vd, vint16m2_t vs1, vint16m2_t vs2, size_t vl) { - return vmacc_vv_i16m2_m(mask, vd, vs1, vs2, vl); + return __riscv_vmacc_vv_i16m2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vx_i16m2_m( @@ -994,7 +994,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vmacc_vx_i16m2_m(vbool8_t mask, vint16m2_t vd, int16_t rs1, vint16m2_t vs2, size_t vl) { - return vmacc_vx_i16m2_m(mask, vd, rs1, vs2, vl); + return __riscv_vmacc_vx_i16m2_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vv_i16m4_m( @@ -1003,7 +1003,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vmacc_vv_i16m4_m(vbool4_t mask, vint16m4_t vd, vint16m4_t vs1, vint16m4_t vs2, size_t vl) { - return vmacc_vv_i16m4_m(mask, vd, vs1, vs2, vl); + return __riscv_vmacc_vv_i16m4_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vx_i16m4_m( @@ -1012,7 +1012,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vmacc_vx_i16m4_m(vbool4_t mask, vint16m4_t vd, int16_t rs1, vint16m4_t vs2, size_t vl) { - return vmacc_vx_i16m4_m(mask, vd, rs1, vs2, vl); + return __riscv_vmacc_vx_i16m4_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vv_i16m8_m( @@ -1021,7 +1021,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m8_t test_vmacc_vv_i16m8_m(vbool2_t mask, vint16m8_t vd, vint16m8_t vs1, vint16m8_t vs2, size_t vl) { - return vmacc_vv_i16m8_m(mask, vd, vs1, vs2, vl); + return __riscv_vmacc_vv_i16m8_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vx_i16m8_m( @@ -1030,7 +1030,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m8_t test_vmacc_vx_i16m8_m(vbool2_t mask, vint16m8_t vd, int16_t rs1, vint16m8_t vs2, size_t vl) { - return vmacc_vx_i16m8_m(mask, vd, rs1, vs2, vl); + return __riscv_vmacc_vx_i16m8_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vv_i32mf2_m( @@ -1039,7 +1039,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vmacc_vv_i32mf2_m(vbool64_t mask, vint32mf2_t vd, vint32mf2_t vs1, vint32mf2_t vs2, size_t vl) { - return vmacc_vv_i32mf2_m(mask, vd, vs1, vs2, vl); + return __riscv_vmacc_vv_i32mf2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vx_i32mf2_m( @@ -1048,7 +1048,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vmacc_vx_i32mf2_m(vbool64_t mask, vint32mf2_t vd, int32_t rs1, vint32mf2_t vs2, size_t vl) { - return vmacc_vx_i32mf2_m(mask, vd, rs1, vs2, vl); + return __riscv_vmacc_vx_i32mf2_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vv_i32m1_m( @@ -1057,7 +1057,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vmacc_vv_i32m1_m(vbool32_t mask, vint32m1_t vd, vint32m1_t vs1, vint32m1_t vs2, size_t vl) { - return vmacc_vv_i32m1_m(mask, vd, vs1, vs2, vl); + return __riscv_vmacc_vv_i32m1_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vx_i32m1_m( @@ -1066,7 +1066,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vmacc_vx_i32m1_m(vbool32_t mask, vint32m1_t vd, int32_t rs1, vint32m1_t vs2, size_t vl) { - return vmacc_vx_i32m1_m(mask, vd, rs1, vs2, vl); + return __riscv_vmacc_vx_i32m1_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vv_i32m2_m( @@ -1075,7 +1075,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vmacc_vv_i32m2_m(vbool16_t mask, vint32m2_t vd, vint32m2_t vs1, vint32m2_t vs2, size_t vl) { - return vmacc_vv_i32m2_m(mask, vd, vs1, vs2, vl); + return __riscv_vmacc_vv_i32m2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vx_i32m2_m( @@ -1084,7 +1084,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vmacc_vx_i32m2_m(vbool16_t mask, vint32m2_t vd, int32_t rs1, vint32m2_t vs2, size_t vl) { - return vmacc_vx_i32m2_m(mask, vd, rs1, vs2, vl); + return __riscv_vmacc_vx_i32m2_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vv_i32m4_m( @@ -1093,7 +1093,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vmacc_vv_i32m4_m(vbool8_t mask, vint32m4_t vd, vint32m4_t vs1, vint32m4_t vs2, size_t vl) { - return vmacc_vv_i32m4_m(mask, vd, vs1, vs2, vl); + return __riscv_vmacc_vv_i32m4_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vx_i32m4_m( @@ -1102,7 +1102,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vmacc_vx_i32m4_m(vbool8_t mask, vint32m4_t vd, int32_t rs1, vint32m4_t vs2, size_t vl) { - return vmacc_vx_i32m4_m(mask, vd, rs1, vs2, vl); + return __riscv_vmacc_vx_i32m4_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vv_i32m8_m( @@ -1111,7 +1111,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m8_t test_vmacc_vv_i32m8_m(vbool4_t mask, vint32m8_t vd, vint32m8_t vs1, vint32m8_t vs2, size_t vl) { - return vmacc_vv_i32m8_m(mask, vd, vs1, vs2, vl); + return __riscv_vmacc_vv_i32m8_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vx_i32m8_m( @@ -1120,7 +1120,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m8_t test_vmacc_vx_i32m8_m(vbool4_t mask, vint32m8_t vd, int32_t rs1, vint32m8_t vs2, size_t vl) { - return vmacc_vx_i32m8_m(mask, vd, rs1, vs2, vl); + return __riscv_vmacc_vx_i32m8_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vv_i64m1_m( @@ -1129,7 +1129,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vmacc_vv_i64m1_m(vbool64_t mask, vint64m1_t vd, vint64m1_t vs1, vint64m1_t vs2, size_t vl) { - return vmacc_vv_i64m1_m(mask, vd, vs1, vs2, vl); + return __riscv_vmacc_vv_i64m1_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vx_i64m1_m( @@ -1138,7 +1138,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vmacc_vx_i64m1_m(vbool64_t mask, vint64m1_t vd, int64_t rs1, vint64m1_t vs2, size_t vl) { - return vmacc_vx_i64m1_m(mask, vd, rs1, vs2, vl); + return __riscv_vmacc_vx_i64m1_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vv_i64m2_m( @@ -1147,7 +1147,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m2_t test_vmacc_vv_i64m2_m(vbool32_t mask, vint64m2_t vd, vint64m2_t vs1, vint64m2_t vs2, size_t vl) { - return vmacc_vv_i64m2_m(mask, vd, vs1, vs2, vl); + return __riscv_vmacc_vv_i64m2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vx_i64m2_m( @@ -1156,7 +1156,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m2_t test_vmacc_vx_i64m2_m(vbool32_t mask, vint64m2_t vd, int64_t rs1, vint64m2_t vs2, size_t vl) { - return vmacc_vx_i64m2_m(mask, vd, rs1, vs2, vl); + return __riscv_vmacc_vx_i64m2_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vv_i64m4_m( @@ -1165,7 +1165,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m4_t test_vmacc_vv_i64m4_m(vbool16_t mask, vint64m4_t vd, vint64m4_t vs1, vint64m4_t vs2, size_t vl) { - return vmacc_vv_i64m4_m(mask, vd, vs1, vs2, vl); + return __riscv_vmacc_vv_i64m4_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vx_i64m4_m( @@ -1174,7 +1174,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m4_t test_vmacc_vx_i64m4_m(vbool16_t mask, vint64m4_t vd, int64_t rs1, vint64m4_t vs2, size_t vl) { - return vmacc_vx_i64m4_m(mask, vd, rs1, vs2, vl); + return __riscv_vmacc_vx_i64m4_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vv_i64m8_m( @@ -1183,7 +1183,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m8_t test_vmacc_vv_i64m8_m(vbool8_t mask, vint64m8_t vd, vint64m8_t vs1, vint64m8_t vs2, size_t vl) { - return vmacc_vv_i64m8_m(mask, vd, vs1, vs2, vl); + return __riscv_vmacc_vv_i64m8_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vx_i64m8_m( @@ -1192,7 +1192,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m8_t test_vmacc_vx_i64m8_m(vbool8_t mask, vint64m8_t vd, int64_t rs1, vint64m8_t vs2, size_t vl) { - return vmacc_vx_i64m8_m(mask, vd, rs1, vs2, vl); + return __riscv_vmacc_vx_i64m8_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vv_u8mf8_m( @@ -1201,7 +1201,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf8_t test_vmacc_vv_u8mf8_m(vbool64_t mask, vuint8mf8_t vd, vuint8mf8_t vs1, vuint8mf8_t vs2, size_t vl) { - return vmacc_vv_u8mf8_m(mask, vd, vs1, vs2, vl); + return __riscv_vmacc_vv_u8mf8_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vx_u8mf8_m( @@ -1210,7 +1210,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf8_t test_vmacc_vx_u8mf8_m(vbool64_t mask, vuint8mf8_t vd, uint8_t rs1, vuint8mf8_t vs2, size_t vl) { - return vmacc_vx_u8mf8_m(mask, vd, rs1, vs2, vl); + return __riscv_vmacc_vx_u8mf8_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vv_u8mf4_m( @@ -1219,7 +1219,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf4_t test_vmacc_vv_u8mf4_m(vbool32_t mask, vuint8mf4_t vd, vuint8mf4_t vs1, vuint8mf4_t vs2, size_t vl) { - return vmacc_vv_u8mf4_m(mask, vd, vs1, vs2, vl); + return __riscv_vmacc_vv_u8mf4_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vx_u8mf4_m( @@ -1228,7 +1228,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf4_t test_vmacc_vx_u8mf4_m(vbool32_t mask, vuint8mf4_t vd, uint8_t rs1, vuint8mf4_t vs2, size_t vl) { - return vmacc_vx_u8mf4_m(mask, vd, rs1, vs2, vl); + return __riscv_vmacc_vx_u8mf4_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vv_u8mf2_m( @@ -1237,7 +1237,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf2_t test_vmacc_vv_u8mf2_m(vbool16_t mask, vuint8mf2_t vd, vuint8mf2_t vs1, vuint8mf2_t vs2, size_t vl) { - return vmacc_vv_u8mf2_m(mask, vd, vs1, vs2, vl); + return __riscv_vmacc_vv_u8mf2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vx_u8mf2_m( @@ -1246,7 +1246,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf2_t test_vmacc_vx_u8mf2_m(vbool16_t mask, vuint8mf2_t vd, uint8_t rs1, vuint8mf2_t vs2, size_t vl) { - return vmacc_vx_u8mf2_m(mask, vd, rs1, vs2, vl); + return __riscv_vmacc_vx_u8mf2_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vv_u8m1_m( @@ -1255,7 +1255,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vmacc_vv_u8m1_m(vbool8_t mask, vuint8m1_t vd, vuint8m1_t vs1, vuint8m1_t vs2, size_t vl) { - return vmacc_vv_u8m1_m(mask, vd, vs1, vs2, vl); + return __riscv_vmacc_vv_u8m1_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vx_u8m1_m( @@ -1264,7 +1264,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vmacc_vx_u8m1_m(vbool8_t mask, vuint8m1_t vd, uint8_t rs1, vuint8m1_t vs2, size_t vl) { - return vmacc_vx_u8m1_m(mask, vd, rs1, vs2, vl); + return __riscv_vmacc_vx_u8m1_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vv_u8m2_m( @@ -1273,7 +1273,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m2_t test_vmacc_vv_u8m2_m(vbool4_t mask, vuint8m2_t vd, vuint8m2_t vs1, vuint8m2_t vs2, size_t vl) { - return vmacc_vv_u8m2_m(mask, vd, vs1, vs2, vl); + return __riscv_vmacc_vv_u8m2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vx_u8m2_m( @@ -1282,7 +1282,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m2_t test_vmacc_vx_u8m2_m(vbool4_t mask, vuint8m2_t vd, uint8_t rs1, vuint8m2_t vs2, size_t vl) { - return vmacc_vx_u8m2_m(mask, vd, rs1, vs2, vl); + return __riscv_vmacc_vx_u8m2_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vv_u8m4_m( @@ -1291,7 +1291,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m4_t test_vmacc_vv_u8m4_m(vbool2_t mask, vuint8m4_t vd, vuint8m4_t vs1, vuint8m4_t vs2, size_t vl) { - return vmacc_vv_u8m4_m(mask, vd, vs1, vs2, vl); + return __riscv_vmacc_vv_u8m4_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vx_u8m4_m( @@ -1300,7 +1300,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m4_t test_vmacc_vx_u8m4_m(vbool2_t mask, vuint8m4_t vd, uint8_t rs1, vuint8m4_t vs2, size_t vl) { - return vmacc_vx_u8m4_m(mask, vd, rs1, vs2, vl); + return __riscv_vmacc_vx_u8m4_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vv_u8m8_m( @@ -1309,7 +1309,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m8_t test_vmacc_vv_u8m8_m(vbool1_t mask, vuint8m8_t vd, vuint8m8_t vs1, vuint8m8_t vs2, size_t vl) { - return vmacc_vv_u8m8_m(mask, vd, vs1, vs2, vl); + return __riscv_vmacc_vv_u8m8_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vx_u8m8_m( @@ -1318,7 +1318,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m8_t test_vmacc_vx_u8m8_m(vbool1_t mask, vuint8m8_t vd, uint8_t rs1, vuint8m8_t vs2, size_t vl) { - return vmacc_vx_u8m8_m(mask, vd, rs1, vs2, vl); + return __riscv_vmacc_vx_u8m8_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vv_u16mf4_m( @@ -1327,7 +1327,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vmacc_vv_u16mf4_m(vbool64_t mask, vuint16mf4_t vd, vuint16mf4_t vs1, vuint16mf4_t vs2, size_t vl) { - return vmacc_vv_u16mf4_m(mask, vd, vs1, vs2, vl); + return __riscv_vmacc_vv_u16mf4_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vx_u16mf4_m( @@ -1336,7 +1336,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vmacc_vx_u16mf4_m(vbool64_t mask, vuint16mf4_t vd, uint16_t rs1, vuint16mf4_t vs2, size_t vl) { - return vmacc_vx_u16mf4_m(mask, vd, rs1, vs2, vl); + return __riscv_vmacc_vx_u16mf4_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vv_u16mf2_m( @@ -1345,7 +1345,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vmacc_vv_u16mf2_m(vbool32_t mask, vuint16mf2_t vd, vuint16mf2_t vs1, vuint16mf2_t vs2, size_t vl) { - return vmacc_vv_u16mf2_m(mask, vd, vs1, vs2, vl); + return __riscv_vmacc_vv_u16mf2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vx_u16mf2_m( @@ -1354,7 +1354,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vmacc_vx_u16mf2_m(vbool32_t mask, vuint16mf2_t vd, uint16_t rs1, vuint16mf2_t vs2, size_t vl) { - return vmacc_vx_u16mf2_m(mask, vd, rs1, vs2, vl); + return __riscv_vmacc_vx_u16mf2_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vv_u16m1_m( @@ -1363,7 +1363,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vmacc_vv_u16m1_m(vbool16_t mask, vuint16m1_t vd, vuint16m1_t vs1, vuint16m1_t vs2, size_t vl) { - return vmacc_vv_u16m1_m(mask, vd, vs1, vs2, vl); + return __riscv_vmacc_vv_u16m1_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vx_u16m1_m( @@ -1372,7 +1372,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vmacc_vx_u16m1_m(vbool16_t mask, vuint16m1_t vd, uint16_t rs1, vuint16m1_t vs2, size_t vl) { - return vmacc_vx_u16m1_m(mask, vd, rs1, vs2, vl); + return __riscv_vmacc_vx_u16m1_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vv_u16m2_m( @@ -1381,7 +1381,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vmacc_vv_u16m2_m(vbool8_t mask, vuint16m2_t vd, vuint16m2_t vs1, vuint16m2_t vs2, size_t vl) { - return vmacc_vv_u16m2_m(mask, vd, vs1, vs2, vl); + return __riscv_vmacc_vv_u16m2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vx_u16m2_m( @@ -1390,7 +1390,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vmacc_vx_u16m2_m(vbool8_t mask, vuint16m2_t vd, uint16_t rs1, vuint16m2_t vs2, size_t vl) { - return vmacc_vx_u16m2_m(mask, vd, rs1, vs2, vl); + return __riscv_vmacc_vx_u16m2_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vv_u16m4_m( @@ -1399,7 +1399,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_vmacc_vv_u16m4_m(vbool4_t mask, vuint16m4_t vd, vuint16m4_t vs1, vuint16m4_t vs2, size_t vl) { - return vmacc_vv_u16m4_m(mask, vd, vs1, vs2, vl); + return __riscv_vmacc_vv_u16m4_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vx_u16m4_m( @@ -1408,7 +1408,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_vmacc_vx_u16m4_m(vbool4_t mask, vuint16m4_t vd, uint16_t rs1, vuint16m4_t vs2, size_t vl) { - return vmacc_vx_u16m4_m(mask, vd, rs1, vs2, vl); + return __riscv_vmacc_vx_u16m4_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vv_u16m8_m( @@ -1417,7 +1417,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m8_t test_vmacc_vv_u16m8_m(vbool2_t mask, vuint16m8_t vd, vuint16m8_t vs1, vuint16m8_t vs2, size_t vl) { - return vmacc_vv_u16m8_m(mask, vd, vs1, vs2, vl); + return __riscv_vmacc_vv_u16m8_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vx_u16m8_m( @@ -1426,7 +1426,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m8_t test_vmacc_vx_u16m8_m(vbool2_t mask, vuint16m8_t vd, uint16_t rs1, vuint16m8_t vs2, size_t vl) { - return vmacc_vx_u16m8_m(mask, vd, rs1, vs2, vl); + return __riscv_vmacc_vx_u16m8_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vv_u32mf2_m( @@ -1435,7 +1435,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vmacc_vv_u32mf2_m(vbool64_t mask, vuint32mf2_t vd, vuint32mf2_t vs1, vuint32mf2_t vs2, size_t vl) { - return vmacc_vv_u32mf2_m(mask, vd, vs1, vs2, vl); + return __riscv_vmacc_vv_u32mf2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vx_u32mf2_m( @@ -1444,7 +1444,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vmacc_vx_u32mf2_m(vbool64_t mask, vuint32mf2_t vd, uint32_t rs1, vuint32mf2_t vs2, size_t vl) { - return vmacc_vx_u32mf2_m(mask, vd, rs1, vs2, vl); + return __riscv_vmacc_vx_u32mf2_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vv_u32m1_m( @@ -1453,7 +1453,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vmacc_vv_u32m1_m(vbool32_t mask, vuint32m1_t vd, vuint32m1_t vs1, vuint32m1_t vs2, size_t vl) { - return vmacc_vv_u32m1_m(mask, vd, vs1, vs2, vl); + return __riscv_vmacc_vv_u32m1_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vx_u32m1_m( @@ -1462,7 +1462,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vmacc_vx_u32m1_m(vbool32_t mask, vuint32m1_t vd, uint32_t rs1, vuint32m1_t vs2, size_t vl) { - return vmacc_vx_u32m1_m(mask, vd, rs1, vs2, vl); + return __riscv_vmacc_vx_u32m1_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vv_u32m2_m( @@ -1471,7 +1471,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vmacc_vv_u32m2_m(vbool16_t mask, vuint32m2_t vd, vuint32m2_t vs1, vuint32m2_t vs2, size_t vl) { - return vmacc_vv_u32m2_m(mask, vd, vs1, vs2, vl); + return __riscv_vmacc_vv_u32m2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vx_u32m2_m( @@ -1480,7 +1480,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vmacc_vx_u32m2_m(vbool16_t mask, vuint32m2_t vd, uint32_t rs1, vuint32m2_t vs2, size_t vl) { - return vmacc_vx_u32m2_m(mask, vd, rs1, vs2, vl); + return __riscv_vmacc_vx_u32m2_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vv_u32m4_m( @@ -1489,7 +1489,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vmacc_vv_u32m4_m(vbool8_t mask, vuint32m4_t vd, vuint32m4_t vs1, vuint32m4_t vs2, size_t vl) { - return vmacc_vv_u32m4_m(mask, vd, vs1, vs2, vl); + return __riscv_vmacc_vv_u32m4_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vx_u32m4_m( @@ -1498,7 +1498,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vmacc_vx_u32m4_m(vbool8_t mask, vuint32m4_t vd, uint32_t rs1, vuint32m4_t vs2, size_t vl) { - return vmacc_vx_u32m4_m(mask, vd, rs1, vs2, vl); + return __riscv_vmacc_vx_u32m4_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vv_u32m8_m( @@ -1507,7 +1507,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m8_t test_vmacc_vv_u32m8_m(vbool4_t mask, vuint32m8_t vd, vuint32m8_t vs1, vuint32m8_t vs2, size_t vl) { - return vmacc_vv_u32m8_m(mask, vd, vs1, vs2, vl); + return __riscv_vmacc_vv_u32m8_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vx_u32m8_m( @@ -1516,7 +1516,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m8_t test_vmacc_vx_u32m8_m(vbool4_t mask, vuint32m8_t vd, uint32_t rs1, vuint32m8_t vs2, size_t vl) { - return vmacc_vx_u32m8_m(mask, vd, rs1, vs2, vl); + return __riscv_vmacc_vx_u32m8_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vv_u64m1_m( @@ -1525,7 +1525,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m1_t test_vmacc_vv_u64m1_m(vbool64_t mask, vuint64m1_t vd, vuint64m1_t vs1, vuint64m1_t vs2, size_t vl) { - return vmacc_vv_u64m1_m(mask, vd, vs1, vs2, vl); + return __riscv_vmacc_vv_u64m1_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vx_u64m1_m( @@ -1534,7 +1534,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m1_t test_vmacc_vx_u64m1_m(vbool64_t mask, vuint64m1_t vd, uint64_t rs1, vuint64m1_t vs2, size_t vl) { - return vmacc_vx_u64m1_m(mask, vd, rs1, vs2, vl); + return __riscv_vmacc_vx_u64m1_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vv_u64m2_m( @@ -1543,7 +1543,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m2_t test_vmacc_vv_u64m2_m(vbool32_t mask, vuint64m2_t vd, vuint64m2_t vs1, vuint64m2_t vs2, size_t vl) { - return vmacc_vv_u64m2_m(mask, vd, vs1, vs2, vl); + return __riscv_vmacc_vv_u64m2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vx_u64m2_m( @@ -1552,7 +1552,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m2_t test_vmacc_vx_u64m2_m(vbool32_t mask, vuint64m2_t vd, uint64_t rs1, vuint64m2_t vs2, size_t vl) { - return vmacc_vx_u64m2_m(mask, vd, rs1, vs2, vl); + return __riscv_vmacc_vx_u64m2_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vv_u64m4_m( @@ -1561,7 +1561,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m4_t test_vmacc_vv_u64m4_m(vbool16_t mask, vuint64m4_t vd, vuint64m4_t vs1, vuint64m4_t vs2, size_t vl) { - return vmacc_vv_u64m4_m(mask, vd, vs1, vs2, vl); + return __riscv_vmacc_vv_u64m4_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vx_u64m4_m( @@ -1570,7 +1570,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m4_t test_vmacc_vx_u64m4_m(vbool16_t mask, vuint64m4_t vd, uint64_t rs1, vuint64m4_t vs2, size_t vl) { - return vmacc_vx_u64m4_m(mask, vd, rs1, vs2, vl); + return __riscv_vmacc_vx_u64m4_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vv_u64m8_m( @@ -1579,7 +1579,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m8_t test_vmacc_vv_u64m8_m(vbool8_t mask, vuint64m8_t vd, vuint64m8_t vs1, vuint64m8_t vs2, size_t vl) { - return vmacc_vv_u64m8_m(mask, vd, vs1, vs2, vl); + return __riscv_vmacc_vv_u64m8_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmacc_vx_u64m8_m( @@ -1588,6 +1588,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m8_t test_vmacc_vx_u64m8_m(vbool8_t mask, vuint64m8_t vd, uint64_t rs1, vuint64m8_t vs2, size_t vl) { - return vmacc_vx_u64m8_m(mask, vd, rs1, vs2, vl); + return __riscv_vmacc_vx_u64m8_m(mask, vd, rs1, vs2, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmadc.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmadc.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmadc.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmadc.c @@ -12,7 +12,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmadc_vvm_i8mf8_b64(vint8mf8_t op1, vint8mf8_t op2, vbool64_t carryin, size_t vl) { - return vmadc_vvm_i8mf8_b64(op1, op2, carryin, vl); + return __riscv_vmadc_vvm_i8mf8_b64(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vmadc_vxm_i8mf8_b64( @@ -21,7 +21,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmadc_vxm_i8mf8_b64(vint8mf8_t op1, int8_t op2, vbool64_t carryin, size_t vl) { - return vmadc_vxm_i8mf8_b64(op1, op2, carryin, vl); + return __riscv_vmadc_vxm_i8mf8_b64(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vmadc_vv_i8mf8_b64( @@ -30,7 +30,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmadc_vv_i8mf8_b64(vint8mf8_t op1, vint8mf8_t op2, size_t vl) { - return vmadc_vv_i8mf8_b64(op1, op2, vl); + return __riscv_vmadc_vv_i8mf8_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmadc_vx_i8mf8_b64( @@ -39,7 +39,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmadc_vx_i8mf8_b64(vint8mf8_t op1, int8_t op2, size_t vl) { - return vmadc_vx_i8mf8_b64(op1, op2, vl); + return __riscv_vmadc_vx_i8mf8_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmadc_vvm_i8mf4_b32( @@ -48,7 +48,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmadc_vvm_i8mf4_b32(vint8mf4_t op1, vint8mf4_t op2, vbool32_t carryin, size_t vl) { - return vmadc_vvm_i8mf4_b32(op1, op2, carryin, vl); + return __riscv_vmadc_vvm_i8mf4_b32(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vmadc_vxm_i8mf4_b32( @@ -57,7 +57,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmadc_vxm_i8mf4_b32(vint8mf4_t op1, int8_t op2, vbool32_t carryin, size_t vl) { - return vmadc_vxm_i8mf4_b32(op1, op2, carryin, vl); + return __riscv_vmadc_vxm_i8mf4_b32(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vmadc_vv_i8mf4_b32( @@ -66,7 +66,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmadc_vv_i8mf4_b32(vint8mf4_t op1, vint8mf4_t op2, size_t vl) { - return vmadc_vv_i8mf4_b32(op1, op2, vl); + return __riscv_vmadc_vv_i8mf4_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmadc_vx_i8mf4_b32( @@ -75,7 +75,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmadc_vx_i8mf4_b32(vint8mf4_t op1, int8_t op2, size_t vl) { - return vmadc_vx_i8mf4_b32(op1, op2, vl); + return __riscv_vmadc_vx_i8mf4_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmadc_vvm_i8mf2_b16( @@ -84,7 +84,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmadc_vvm_i8mf2_b16(vint8mf2_t op1, vint8mf2_t op2, vbool16_t carryin, size_t vl) { - return vmadc_vvm_i8mf2_b16(op1, op2, carryin, vl); + return __riscv_vmadc_vvm_i8mf2_b16(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vmadc_vxm_i8mf2_b16( @@ -93,7 +93,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmadc_vxm_i8mf2_b16(vint8mf2_t op1, int8_t op2, vbool16_t carryin, size_t vl) { - return vmadc_vxm_i8mf2_b16(op1, op2, carryin, vl); + return __riscv_vmadc_vxm_i8mf2_b16(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vmadc_vv_i8mf2_b16( @@ -102,7 +102,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmadc_vv_i8mf2_b16(vint8mf2_t op1, vint8mf2_t op2, size_t vl) { - return vmadc_vv_i8mf2_b16(op1, op2, vl); + return __riscv_vmadc_vv_i8mf2_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmadc_vx_i8mf2_b16( @@ -111,7 +111,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmadc_vx_i8mf2_b16(vint8mf2_t op1, int8_t op2, size_t vl) { - return vmadc_vx_i8mf2_b16(op1, op2, vl); + return __riscv_vmadc_vx_i8mf2_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmadc_vvm_i8m1_b8( @@ -120,7 +120,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmadc_vvm_i8m1_b8(vint8m1_t op1, vint8m1_t op2, vbool8_t carryin, size_t vl) { - return vmadc_vvm_i8m1_b8(op1, op2, carryin, vl); + return __riscv_vmadc_vvm_i8m1_b8(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vmadc_vxm_i8m1_b8( @@ -129,7 +129,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmadc_vxm_i8m1_b8(vint8m1_t op1, int8_t op2, vbool8_t carryin, size_t vl) { - return vmadc_vxm_i8m1_b8(op1, op2, carryin, vl); + return __riscv_vmadc_vxm_i8m1_b8(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vmadc_vv_i8m1_b8( @@ -138,7 +138,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmadc_vv_i8m1_b8(vint8m1_t op1, vint8m1_t op2, size_t vl) { - return vmadc_vv_i8m1_b8(op1, op2, vl); + return __riscv_vmadc_vv_i8m1_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmadc_vx_i8m1_b8( @@ -147,7 +147,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmadc_vx_i8m1_b8(vint8m1_t op1, int8_t op2, size_t vl) { - return vmadc_vx_i8m1_b8(op1, op2, vl); + return __riscv_vmadc_vx_i8m1_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmadc_vvm_i8m2_b4( @@ -156,7 +156,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmadc_vvm_i8m2_b4(vint8m2_t op1, vint8m2_t op2, vbool4_t carryin, size_t vl) { - return vmadc_vvm_i8m2_b4(op1, op2, carryin, vl); + return __riscv_vmadc_vvm_i8m2_b4(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vmadc_vxm_i8m2_b4( @@ -165,7 +165,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmadc_vxm_i8m2_b4(vint8m2_t op1, int8_t op2, vbool4_t carryin, size_t vl) { - return vmadc_vxm_i8m2_b4(op1, op2, carryin, vl); + return __riscv_vmadc_vxm_i8m2_b4(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vmadc_vv_i8m2_b4( @@ -174,7 +174,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmadc_vv_i8m2_b4(vint8m2_t op1, vint8m2_t op2, size_t vl) { - return vmadc_vv_i8m2_b4(op1, op2, vl); + return __riscv_vmadc_vv_i8m2_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmadc_vx_i8m2_b4( @@ -183,7 +183,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmadc_vx_i8m2_b4(vint8m2_t op1, int8_t op2, size_t vl) { - return vmadc_vx_i8m2_b4(op1, op2, vl); + return __riscv_vmadc_vx_i8m2_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmadc_vvm_i8m4_b2( @@ -192,7 +192,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmadc_vvm_i8m4_b2(vint8m4_t op1, vint8m4_t op2, vbool2_t carryin, size_t vl) { - return vmadc_vvm_i8m4_b2(op1, op2, carryin, vl); + return __riscv_vmadc_vvm_i8m4_b2(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vmadc_vxm_i8m4_b2( @@ -201,7 +201,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmadc_vxm_i8m4_b2(vint8m4_t op1, int8_t op2, vbool2_t carryin, size_t vl) { - return vmadc_vxm_i8m4_b2(op1, op2, carryin, vl); + return __riscv_vmadc_vxm_i8m4_b2(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vmadc_vv_i8m4_b2( @@ -210,7 +210,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmadc_vv_i8m4_b2(vint8m4_t op1, vint8m4_t op2, size_t vl) { - return vmadc_vv_i8m4_b2(op1, op2, vl); + return __riscv_vmadc_vv_i8m4_b2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmadc_vx_i8m4_b2( @@ -219,7 +219,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmadc_vx_i8m4_b2(vint8m4_t op1, int8_t op2, size_t vl) { - return vmadc_vx_i8m4_b2(op1, op2, vl); + return __riscv_vmadc_vx_i8m4_b2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmadc_vvm_i8m8_b1( @@ -228,7 +228,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool1_t test_vmadc_vvm_i8m8_b1(vint8m8_t op1, vint8m8_t op2, vbool1_t carryin, size_t vl) { - return vmadc_vvm_i8m8_b1(op1, op2, carryin, vl); + return __riscv_vmadc_vvm_i8m8_b1(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vmadc_vxm_i8m8_b1( @@ -237,7 +237,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool1_t test_vmadc_vxm_i8m8_b1(vint8m8_t op1, int8_t op2, vbool1_t carryin, size_t vl) { - return vmadc_vxm_i8m8_b1(op1, op2, carryin, vl); + return __riscv_vmadc_vxm_i8m8_b1(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vmadc_vv_i8m8_b1( @@ -246,7 +246,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool1_t test_vmadc_vv_i8m8_b1(vint8m8_t op1, vint8m8_t op2, size_t vl) { - return vmadc_vv_i8m8_b1(op1, op2, vl); + return __riscv_vmadc_vv_i8m8_b1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmadc_vx_i8m8_b1( @@ -255,7 +255,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool1_t test_vmadc_vx_i8m8_b1(vint8m8_t op1, int8_t op2, size_t vl) { - return vmadc_vx_i8m8_b1(op1, op2, vl); + return __riscv_vmadc_vx_i8m8_b1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmadc_vvm_i16mf4_b64( @@ -264,7 +264,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmadc_vvm_i16mf4_b64(vint16mf4_t op1, vint16mf4_t op2, vbool64_t carryin, size_t vl) { - return vmadc_vvm_i16mf4_b64(op1, op2, carryin, vl); + return __riscv_vmadc_vvm_i16mf4_b64(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vmadc_vxm_i16mf4_b64( @@ -273,7 +273,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmadc_vxm_i16mf4_b64(vint16mf4_t op1, int16_t op2, vbool64_t carryin, size_t vl) { - return vmadc_vxm_i16mf4_b64(op1, op2, carryin, vl); + return __riscv_vmadc_vxm_i16mf4_b64(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vmadc_vv_i16mf4_b64( @@ -282,7 +282,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmadc_vv_i16mf4_b64(vint16mf4_t op1, vint16mf4_t op2, size_t vl) { - return vmadc_vv_i16mf4_b64(op1, op2, vl); + return __riscv_vmadc_vv_i16mf4_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmadc_vx_i16mf4_b64( @@ -291,7 +291,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmadc_vx_i16mf4_b64(vint16mf4_t op1, int16_t op2, size_t vl) { - return vmadc_vx_i16mf4_b64(op1, op2, vl); + return __riscv_vmadc_vx_i16mf4_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmadc_vvm_i16mf2_b32( @@ -300,7 +300,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmadc_vvm_i16mf2_b32(vint16mf2_t op1, vint16mf2_t op2, vbool32_t carryin, size_t vl) { - return vmadc_vvm_i16mf2_b32(op1, op2, carryin, vl); + return __riscv_vmadc_vvm_i16mf2_b32(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vmadc_vxm_i16mf2_b32( @@ -309,7 +309,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmadc_vxm_i16mf2_b32(vint16mf2_t op1, int16_t op2, vbool32_t carryin, size_t vl) { - return vmadc_vxm_i16mf2_b32(op1, op2, carryin, vl); + return __riscv_vmadc_vxm_i16mf2_b32(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vmadc_vv_i16mf2_b32( @@ -318,7 +318,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmadc_vv_i16mf2_b32(vint16mf2_t op1, vint16mf2_t op2, size_t vl) { - return vmadc_vv_i16mf2_b32(op1, op2, vl); + return __riscv_vmadc_vv_i16mf2_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmadc_vx_i16mf2_b32( @@ -327,7 +327,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmadc_vx_i16mf2_b32(vint16mf2_t op1, int16_t op2, size_t vl) { - return vmadc_vx_i16mf2_b32(op1, op2, vl); + return __riscv_vmadc_vx_i16mf2_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmadc_vvm_i16m1_b16( @@ -336,7 +336,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmadc_vvm_i16m1_b16(vint16m1_t op1, vint16m1_t op2, vbool16_t carryin, size_t vl) { - return vmadc_vvm_i16m1_b16(op1, op2, carryin, vl); + return __riscv_vmadc_vvm_i16m1_b16(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vmadc_vxm_i16m1_b16( @@ -345,7 +345,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmadc_vxm_i16m1_b16(vint16m1_t op1, int16_t op2, vbool16_t carryin, size_t vl) { - return vmadc_vxm_i16m1_b16(op1, op2, carryin, vl); + return __riscv_vmadc_vxm_i16m1_b16(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vmadc_vv_i16m1_b16( @@ -354,7 +354,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmadc_vv_i16m1_b16(vint16m1_t op1, vint16m1_t op2, size_t vl) { - return vmadc_vv_i16m1_b16(op1, op2, vl); + return __riscv_vmadc_vv_i16m1_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmadc_vx_i16m1_b16( @@ -363,7 +363,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmadc_vx_i16m1_b16(vint16m1_t op1, int16_t op2, size_t vl) { - return vmadc_vx_i16m1_b16(op1, op2, vl); + return __riscv_vmadc_vx_i16m1_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmadc_vvm_i16m2_b8( @@ -372,7 +372,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmadc_vvm_i16m2_b8(vint16m2_t op1, vint16m2_t op2, vbool8_t carryin, size_t vl) { - return vmadc_vvm_i16m2_b8(op1, op2, carryin, vl); + return __riscv_vmadc_vvm_i16m2_b8(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vmadc_vxm_i16m2_b8( @@ -381,7 +381,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmadc_vxm_i16m2_b8(vint16m2_t op1, int16_t op2, vbool8_t carryin, size_t vl) { - return vmadc_vxm_i16m2_b8(op1, op2, carryin, vl); + return __riscv_vmadc_vxm_i16m2_b8(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vmadc_vv_i16m2_b8( @@ -390,7 +390,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmadc_vv_i16m2_b8(vint16m2_t op1, vint16m2_t op2, size_t vl) { - return vmadc_vv_i16m2_b8(op1, op2, vl); + return __riscv_vmadc_vv_i16m2_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmadc_vx_i16m2_b8( @@ -399,7 +399,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmadc_vx_i16m2_b8(vint16m2_t op1, int16_t op2, size_t vl) { - return vmadc_vx_i16m2_b8(op1, op2, vl); + return __riscv_vmadc_vx_i16m2_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmadc_vvm_i16m4_b4( @@ -408,7 +408,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmadc_vvm_i16m4_b4(vint16m4_t op1, vint16m4_t op2, vbool4_t carryin, size_t vl) { - return vmadc_vvm_i16m4_b4(op1, op2, carryin, vl); + return __riscv_vmadc_vvm_i16m4_b4(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vmadc_vxm_i16m4_b4( @@ -417,7 +417,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmadc_vxm_i16m4_b4(vint16m4_t op1, int16_t op2, vbool4_t carryin, size_t vl) { - return vmadc_vxm_i16m4_b4(op1, op2, carryin, vl); + return __riscv_vmadc_vxm_i16m4_b4(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vmadc_vv_i16m4_b4( @@ -426,7 +426,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmadc_vv_i16m4_b4(vint16m4_t op1, vint16m4_t op2, size_t vl) { - return vmadc_vv_i16m4_b4(op1, op2, vl); + return __riscv_vmadc_vv_i16m4_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmadc_vx_i16m4_b4( @@ -435,7 +435,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmadc_vx_i16m4_b4(vint16m4_t op1, int16_t op2, size_t vl) { - return vmadc_vx_i16m4_b4(op1, op2, vl); + return __riscv_vmadc_vx_i16m4_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmadc_vvm_i16m8_b2( @@ -444,7 +444,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmadc_vvm_i16m8_b2(vint16m8_t op1, vint16m8_t op2, vbool2_t carryin, size_t vl) { - return vmadc_vvm_i16m8_b2(op1, op2, carryin, vl); + return __riscv_vmadc_vvm_i16m8_b2(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vmadc_vxm_i16m8_b2( @@ -453,7 +453,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmadc_vxm_i16m8_b2(vint16m8_t op1, int16_t op2, vbool2_t carryin, size_t vl) { - return vmadc_vxm_i16m8_b2(op1, op2, carryin, vl); + return __riscv_vmadc_vxm_i16m8_b2(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vmadc_vv_i16m8_b2( @@ -462,7 +462,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmadc_vv_i16m8_b2(vint16m8_t op1, vint16m8_t op2, size_t vl) { - return vmadc_vv_i16m8_b2(op1, op2, vl); + return __riscv_vmadc_vv_i16m8_b2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmadc_vx_i16m8_b2( @@ -471,7 +471,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmadc_vx_i16m8_b2(vint16m8_t op1, int16_t op2, size_t vl) { - return vmadc_vx_i16m8_b2(op1, op2, vl); + return __riscv_vmadc_vx_i16m8_b2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmadc_vvm_i32mf2_b64( @@ -480,7 +480,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmadc_vvm_i32mf2_b64(vint32mf2_t op1, vint32mf2_t op2, vbool64_t carryin, size_t vl) { - return vmadc_vvm_i32mf2_b64(op1, op2, carryin, vl); + return __riscv_vmadc_vvm_i32mf2_b64(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vmadc_vxm_i32mf2_b64( @@ -489,7 +489,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmadc_vxm_i32mf2_b64(vint32mf2_t op1, int32_t op2, vbool64_t carryin, size_t vl) { - return vmadc_vxm_i32mf2_b64(op1, op2, carryin, vl); + return __riscv_vmadc_vxm_i32mf2_b64(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vmadc_vv_i32mf2_b64( @@ -498,7 +498,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmadc_vv_i32mf2_b64(vint32mf2_t op1, vint32mf2_t op2, size_t vl) { - return vmadc_vv_i32mf2_b64(op1, op2, vl); + return __riscv_vmadc_vv_i32mf2_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmadc_vx_i32mf2_b64( @@ -507,7 +507,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmadc_vx_i32mf2_b64(vint32mf2_t op1, int32_t op2, size_t vl) { - return vmadc_vx_i32mf2_b64(op1, op2, vl); + return __riscv_vmadc_vx_i32mf2_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmadc_vvm_i32m1_b32( @@ -516,7 +516,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmadc_vvm_i32m1_b32(vint32m1_t op1, vint32m1_t op2, vbool32_t carryin, size_t vl) { - return vmadc_vvm_i32m1_b32(op1, op2, carryin, vl); + return __riscv_vmadc_vvm_i32m1_b32(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vmadc_vxm_i32m1_b32( @@ -525,7 +525,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmadc_vxm_i32m1_b32(vint32m1_t op1, int32_t op2, vbool32_t carryin, size_t vl) { - return vmadc_vxm_i32m1_b32(op1, op2, carryin, vl); + return __riscv_vmadc_vxm_i32m1_b32(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vmadc_vv_i32m1_b32( @@ -534,7 +534,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmadc_vv_i32m1_b32(vint32m1_t op1, vint32m1_t op2, size_t vl) { - return vmadc_vv_i32m1_b32(op1, op2, vl); + return __riscv_vmadc_vv_i32m1_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmadc_vx_i32m1_b32( @@ -543,7 +543,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmadc_vx_i32m1_b32(vint32m1_t op1, int32_t op2, size_t vl) { - return vmadc_vx_i32m1_b32(op1, op2, vl); + return __riscv_vmadc_vx_i32m1_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmadc_vvm_i32m2_b16( @@ -552,7 +552,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmadc_vvm_i32m2_b16(vint32m2_t op1, vint32m2_t op2, vbool16_t carryin, size_t vl) { - return vmadc_vvm_i32m2_b16(op1, op2, carryin, vl); + return __riscv_vmadc_vvm_i32m2_b16(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vmadc_vxm_i32m2_b16( @@ -561,7 +561,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmadc_vxm_i32m2_b16(vint32m2_t op1, int32_t op2, vbool16_t carryin, size_t vl) { - return vmadc_vxm_i32m2_b16(op1, op2, carryin, vl); + return __riscv_vmadc_vxm_i32m2_b16(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vmadc_vv_i32m2_b16( @@ -570,7 +570,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmadc_vv_i32m2_b16(vint32m2_t op1, vint32m2_t op2, size_t vl) { - return vmadc_vv_i32m2_b16(op1, op2, vl); + return __riscv_vmadc_vv_i32m2_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmadc_vx_i32m2_b16( @@ -579,7 +579,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmadc_vx_i32m2_b16(vint32m2_t op1, int32_t op2, size_t vl) { - return vmadc_vx_i32m2_b16(op1, op2, vl); + return __riscv_vmadc_vx_i32m2_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmadc_vvm_i32m4_b8( @@ -588,7 +588,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmadc_vvm_i32m4_b8(vint32m4_t op1, vint32m4_t op2, vbool8_t carryin, size_t vl) { - return vmadc_vvm_i32m4_b8(op1, op2, carryin, vl); + return __riscv_vmadc_vvm_i32m4_b8(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vmadc_vxm_i32m4_b8( @@ -597,7 +597,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmadc_vxm_i32m4_b8(vint32m4_t op1, int32_t op2, vbool8_t carryin, size_t vl) { - return vmadc_vxm_i32m4_b8(op1, op2, carryin, vl); + return __riscv_vmadc_vxm_i32m4_b8(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vmadc_vv_i32m4_b8( @@ -606,7 +606,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmadc_vv_i32m4_b8(vint32m4_t op1, vint32m4_t op2, size_t vl) { - return vmadc_vv_i32m4_b8(op1, op2, vl); + return __riscv_vmadc_vv_i32m4_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmadc_vx_i32m4_b8( @@ -615,7 +615,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmadc_vx_i32m4_b8(vint32m4_t op1, int32_t op2, size_t vl) { - return vmadc_vx_i32m4_b8(op1, op2, vl); + return __riscv_vmadc_vx_i32m4_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmadc_vvm_i32m8_b4( @@ -624,7 +624,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmadc_vvm_i32m8_b4(vint32m8_t op1, vint32m8_t op2, vbool4_t carryin, size_t vl) { - return vmadc_vvm_i32m8_b4(op1, op2, carryin, vl); + return __riscv_vmadc_vvm_i32m8_b4(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vmadc_vxm_i32m8_b4( @@ -633,7 +633,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmadc_vxm_i32m8_b4(vint32m8_t op1, int32_t op2, vbool4_t carryin, size_t vl) { - return vmadc_vxm_i32m8_b4(op1, op2, carryin, vl); + return __riscv_vmadc_vxm_i32m8_b4(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vmadc_vv_i32m8_b4( @@ -642,7 +642,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmadc_vv_i32m8_b4(vint32m8_t op1, vint32m8_t op2, size_t vl) { - return vmadc_vv_i32m8_b4(op1, op2, vl); + return __riscv_vmadc_vv_i32m8_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmadc_vx_i32m8_b4( @@ -651,7 +651,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmadc_vx_i32m8_b4(vint32m8_t op1, int32_t op2, size_t vl) { - return vmadc_vx_i32m8_b4(op1, op2, vl); + return __riscv_vmadc_vx_i32m8_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmadc_vvm_i64m1_b64( @@ -660,7 +660,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmadc_vvm_i64m1_b64(vint64m1_t op1, vint64m1_t op2, vbool64_t carryin, size_t vl) { - return vmadc_vvm_i64m1_b64(op1, op2, carryin, vl); + return __riscv_vmadc_vvm_i64m1_b64(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vmadc_vxm_i64m1_b64( @@ -669,7 +669,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmadc_vxm_i64m1_b64(vint64m1_t op1, int64_t op2, vbool64_t carryin, size_t vl) { - return vmadc_vxm_i64m1_b64(op1, op2, carryin, vl); + return __riscv_vmadc_vxm_i64m1_b64(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vmadc_vv_i64m1_b64( @@ -678,7 +678,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmadc_vv_i64m1_b64(vint64m1_t op1, vint64m1_t op2, size_t vl) { - return vmadc_vv_i64m1_b64(op1, op2, vl); + return __riscv_vmadc_vv_i64m1_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmadc_vx_i64m1_b64( @@ -687,7 +687,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmadc_vx_i64m1_b64(vint64m1_t op1, int64_t op2, size_t vl) { - return vmadc_vx_i64m1_b64(op1, op2, vl); + return __riscv_vmadc_vx_i64m1_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmadc_vvm_i64m2_b32( @@ -696,7 +696,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmadc_vvm_i64m2_b32(vint64m2_t op1, vint64m2_t op2, vbool32_t carryin, size_t vl) { - return vmadc_vvm_i64m2_b32(op1, op2, carryin, vl); + return __riscv_vmadc_vvm_i64m2_b32(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vmadc_vxm_i64m2_b32( @@ -705,7 +705,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmadc_vxm_i64m2_b32(vint64m2_t op1, int64_t op2, vbool32_t carryin, size_t vl) { - return vmadc_vxm_i64m2_b32(op1, op2, carryin, vl); + return __riscv_vmadc_vxm_i64m2_b32(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vmadc_vv_i64m2_b32( @@ -714,7 +714,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmadc_vv_i64m2_b32(vint64m2_t op1, vint64m2_t op2, size_t vl) { - return vmadc_vv_i64m2_b32(op1, op2, vl); + return __riscv_vmadc_vv_i64m2_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmadc_vx_i64m2_b32( @@ -723,7 +723,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmadc_vx_i64m2_b32(vint64m2_t op1, int64_t op2, size_t vl) { - return vmadc_vx_i64m2_b32(op1, op2, vl); + return __riscv_vmadc_vx_i64m2_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmadc_vvm_i64m4_b16( @@ -732,7 +732,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmadc_vvm_i64m4_b16(vint64m4_t op1, vint64m4_t op2, vbool16_t carryin, size_t vl) { - return vmadc_vvm_i64m4_b16(op1, op2, carryin, vl); + return __riscv_vmadc_vvm_i64m4_b16(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vmadc_vxm_i64m4_b16( @@ -741,7 +741,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmadc_vxm_i64m4_b16(vint64m4_t op1, int64_t op2, vbool16_t carryin, size_t vl) { - return vmadc_vxm_i64m4_b16(op1, op2, carryin, vl); + return __riscv_vmadc_vxm_i64m4_b16(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vmadc_vv_i64m4_b16( @@ -750,7 +750,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmadc_vv_i64m4_b16(vint64m4_t op1, vint64m4_t op2, size_t vl) { - return vmadc_vv_i64m4_b16(op1, op2, vl); + return __riscv_vmadc_vv_i64m4_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmadc_vx_i64m4_b16( @@ -759,7 +759,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmadc_vx_i64m4_b16(vint64m4_t op1, int64_t op2, size_t vl) { - return vmadc_vx_i64m4_b16(op1, op2, vl); + return __riscv_vmadc_vx_i64m4_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmadc_vvm_i64m8_b8( @@ -768,7 +768,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmadc_vvm_i64m8_b8(vint64m8_t op1, vint64m8_t op2, vbool8_t carryin, size_t vl) { - return vmadc_vvm_i64m8_b8(op1, op2, carryin, vl); + return __riscv_vmadc_vvm_i64m8_b8(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vmadc_vxm_i64m8_b8( @@ -777,7 +777,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmadc_vxm_i64m8_b8(vint64m8_t op1, int64_t op2, vbool8_t carryin, size_t vl) { - return vmadc_vxm_i64m8_b8(op1, op2, carryin, vl); + return __riscv_vmadc_vxm_i64m8_b8(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vmadc_vv_i64m8_b8( @@ -786,7 +786,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmadc_vv_i64m8_b8(vint64m8_t op1, vint64m8_t op2, size_t vl) { - return vmadc_vv_i64m8_b8(op1, op2, vl); + return __riscv_vmadc_vv_i64m8_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmadc_vx_i64m8_b8( @@ -795,7 +795,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmadc_vx_i64m8_b8(vint64m8_t op1, int64_t op2, size_t vl) { - return vmadc_vx_i64m8_b8(op1, op2, vl); + return __riscv_vmadc_vx_i64m8_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmadc_vvm_u8mf8_b64( @@ -804,7 +804,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmadc_vvm_u8mf8_b64(vuint8mf8_t op1, vuint8mf8_t op2, vbool64_t carryin, size_t vl) { - return vmadc_vvm_u8mf8_b64(op1, op2, carryin, vl); + return __riscv_vmadc_vvm_u8mf8_b64(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vmadc_vxm_u8mf8_b64( @@ -813,7 +813,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmadc_vxm_u8mf8_b64(vuint8mf8_t op1, uint8_t op2, vbool64_t carryin, size_t vl) { - return vmadc_vxm_u8mf8_b64(op1, op2, carryin, vl); + return __riscv_vmadc_vxm_u8mf8_b64(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vmadc_vv_u8mf8_b64( @@ -822,7 +822,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmadc_vv_u8mf8_b64(vuint8mf8_t op1, vuint8mf8_t op2, size_t vl) { - return vmadc_vv_u8mf8_b64(op1, op2, vl); + return __riscv_vmadc_vv_u8mf8_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmadc_vx_u8mf8_b64( @@ -831,7 +831,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmadc_vx_u8mf8_b64(vuint8mf8_t op1, uint8_t op2, size_t vl) { - return vmadc_vx_u8mf8_b64(op1, op2, vl); + return __riscv_vmadc_vx_u8mf8_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmadc_vvm_u8mf4_b32( @@ -840,7 +840,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmadc_vvm_u8mf4_b32(vuint8mf4_t op1, vuint8mf4_t op2, vbool32_t carryin, size_t vl) { - return vmadc_vvm_u8mf4_b32(op1, op2, carryin, vl); + return __riscv_vmadc_vvm_u8mf4_b32(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vmadc_vxm_u8mf4_b32( @@ -849,7 +849,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmadc_vxm_u8mf4_b32(vuint8mf4_t op1, uint8_t op2, vbool32_t carryin, size_t vl) { - return vmadc_vxm_u8mf4_b32(op1, op2, carryin, vl); + return __riscv_vmadc_vxm_u8mf4_b32(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vmadc_vv_u8mf4_b32( @@ -858,7 +858,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmadc_vv_u8mf4_b32(vuint8mf4_t op1, vuint8mf4_t op2, size_t vl) { - return vmadc_vv_u8mf4_b32(op1, op2, vl); + return __riscv_vmadc_vv_u8mf4_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmadc_vx_u8mf4_b32( @@ -867,7 +867,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmadc_vx_u8mf4_b32(vuint8mf4_t op1, uint8_t op2, size_t vl) { - return vmadc_vx_u8mf4_b32(op1, op2, vl); + return __riscv_vmadc_vx_u8mf4_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmadc_vvm_u8mf2_b16( @@ -876,7 +876,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmadc_vvm_u8mf2_b16(vuint8mf2_t op1, vuint8mf2_t op2, vbool16_t carryin, size_t vl) { - return vmadc_vvm_u8mf2_b16(op1, op2, carryin, vl); + return __riscv_vmadc_vvm_u8mf2_b16(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vmadc_vxm_u8mf2_b16( @@ -885,7 +885,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmadc_vxm_u8mf2_b16(vuint8mf2_t op1, uint8_t op2, vbool16_t carryin, size_t vl) { - return vmadc_vxm_u8mf2_b16(op1, op2, carryin, vl); + return __riscv_vmadc_vxm_u8mf2_b16(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vmadc_vv_u8mf2_b16( @@ -894,7 +894,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmadc_vv_u8mf2_b16(vuint8mf2_t op1, vuint8mf2_t op2, size_t vl) { - return vmadc_vv_u8mf2_b16(op1, op2, vl); + return __riscv_vmadc_vv_u8mf2_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmadc_vx_u8mf2_b16( @@ -903,7 +903,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmadc_vx_u8mf2_b16(vuint8mf2_t op1, uint8_t op2, size_t vl) { - return vmadc_vx_u8mf2_b16(op1, op2, vl); + return __riscv_vmadc_vx_u8mf2_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmadc_vvm_u8m1_b8( @@ -912,7 +912,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmadc_vvm_u8m1_b8(vuint8m1_t op1, vuint8m1_t op2, vbool8_t carryin, size_t vl) { - return vmadc_vvm_u8m1_b8(op1, op2, carryin, vl); + return __riscv_vmadc_vvm_u8m1_b8(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vmadc_vxm_u8m1_b8( @@ -921,7 +921,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmadc_vxm_u8m1_b8(vuint8m1_t op1, uint8_t op2, vbool8_t carryin, size_t vl) { - return vmadc_vxm_u8m1_b8(op1, op2, carryin, vl); + return __riscv_vmadc_vxm_u8m1_b8(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vmadc_vv_u8m1_b8( @@ -930,7 +930,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmadc_vv_u8m1_b8(vuint8m1_t op1, vuint8m1_t op2, size_t vl) { - return vmadc_vv_u8m1_b8(op1, op2, vl); + return __riscv_vmadc_vv_u8m1_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmadc_vx_u8m1_b8( @@ -939,7 +939,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmadc_vx_u8m1_b8(vuint8m1_t op1, uint8_t op2, size_t vl) { - return vmadc_vx_u8m1_b8(op1, op2, vl); + return __riscv_vmadc_vx_u8m1_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmadc_vvm_u8m2_b4( @@ -948,7 +948,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmadc_vvm_u8m2_b4(vuint8m2_t op1, vuint8m2_t op2, vbool4_t carryin, size_t vl) { - return vmadc_vvm_u8m2_b4(op1, op2, carryin, vl); + return __riscv_vmadc_vvm_u8m2_b4(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vmadc_vxm_u8m2_b4( @@ -957,7 +957,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmadc_vxm_u8m2_b4(vuint8m2_t op1, uint8_t op2, vbool4_t carryin, size_t vl) { - return vmadc_vxm_u8m2_b4(op1, op2, carryin, vl); + return __riscv_vmadc_vxm_u8m2_b4(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vmadc_vv_u8m2_b4( @@ -966,7 +966,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmadc_vv_u8m2_b4(vuint8m2_t op1, vuint8m2_t op2, size_t vl) { - return vmadc_vv_u8m2_b4(op1, op2, vl); + return __riscv_vmadc_vv_u8m2_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmadc_vx_u8m2_b4( @@ -975,7 +975,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmadc_vx_u8m2_b4(vuint8m2_t op1, uint8_t op2, size_t vl) { - return vmadc_vx_u8m2_b4(op1, op2, vl); + return __riscv_vmadc_vx_u8m2_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmadc_vvm_u8m4_b2( @@ -984,7 +984,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmadc_vvm_u8m4_b2(vuint8m4_t op1, vuint8m4_t op2, vbool2_t carryin, size_t vl) { - return vmadc_vvm_u8m4_b2(op1, op2, carryin, vl); + return __riscv_vmadc_vvm_u8m4_b2(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vmadc_vxm_u8m4_b2( @@ -993,7 +993,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmadc_vxm_u8m4_b2(vuint8m4_t op1, uint8_t op2, vbool2_t carryin, size_t vl) { - return vmadc_vxm_u8m4_b2(op1, op2, carryin, vl); + return __riscv_vmadc_vxm_u8m4_b2(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vmadc_vv_u8m4_b2( @@ -1002,7 +1002,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmadc_vv_u8m4_b2(vuint8m4_t op1, vuint8m4_t op2, size_t vl) { - return vmadc_vv_u8m4_b2(op1, op2, vl); + return __riscv_vmadc_vv_u8m4_b2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmadc_vx_u8m4_b2( @@ -1011,7 +1011,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmadc_vx_u8m4_b2(vuint8m4_t op1, uint8_t op2, size_t vl) { - return vmadc_vx_u8m4_b2(op1, op2, vl); + return __riscv_vmadc_vx_u8m4_b2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmadc_vvm_u8m8_b1( @@ -1020,7 +1020,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool1_t test_vmadc_vvm_u8m8_b1(vuint8m8_t op1, vuint8m8_t op2, vbool1_t carryin, size_t vl) { - return vmadc_vvm_u8m8_b1(op1, op2, carryin, vl); + return __riscv_vmadc_vvm_u8m8_b1(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vmadc_vxm_u8m8_b1( @@ -1029,7 +1029,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool1_t test_vmadc_vxm_u8m8_b1(vuint8m8_t op1, uint8_t op2, vbool1_t carryin, size_t vl) { - return vmadc_vxm_u8m8_b1(op1, op2, carryin, vl); + return __riscv_vmadc_vxm_u8m8_b1(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vmadc_vv_u8m8_b1( @@ -1038,7 +1038,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool1_t test_vmadc_vv_u8m8_b1(vuint8m8_t op1, vuint8m8_t op2, size_t vl) { - return vmadc_vv_u8m8_b1(op1, op2, vl); + return __riscv_vmadc_vv_u8m8_b1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmadc_vx_u8m8_b1( @@ -1047,7 +1047,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool1_t test_vmadc_vx_u8m8_b1(vuint8m8_t op1, uint8_t op2, size_t vl) { - return vmadc_vx_u8m8_b1(op1, op2, vl); + return __riscv_vmadc_vx_u8m8_b1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmadc_vvm_u16mf4_b64( @@ -1056,7 +1056,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmadc_vvm_u16mf4_b64(vuint16mf4_t op1, vuint16mf4_t op2, vbool64_t carryin, size_t vl) { - return vmadc_vvm_u16mf4_b64(op1, op2, carryin, vl); + return __riscv_vmadc_vvm_u16mf4_b64(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vmadc_vxm_u16mf4_b64( @@ -1065,7 +1065,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmadc_vxm_u16mf4_b64(vuint16mf4_t op1, uint16_t op2, vbool64_t carryin, size_t vl) { - return vmadc_vxm_u16mf4_b64(op1, op2, carryin, vl); + return __riscv_vmadc_vxm_u16mf4_b64(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vmadc_vv_u16mf4_b64( @@ -1074,7 +1074,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmadc_vv_u16mf4_b64(vuint16mf4_t op1, vuint16mf4_t op2, size_t vl) { - return vmadc_vv_u16mf4_b64(op1, op2, vl); + return __riscv_vmadc_vv_u16mf4_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmadc_vx_u16mf4_b64( @@ -1083,7 +1083,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmadc_vx_u16mf4_b64(vuint16mf4_t op1, uint16_t op2, size_t vl) { - return vmadc_vx_u16mf4_b64(op1, op2, vl); + return __riscv_vmadc_vx_u16mf4_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmadc_vvm_u16mf2_b32( @@ -1092,7 +1092,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmadc_vvm_u16mf2_b32(vuint16mf2_t op1, vuint16mf2_t op2, vbool32_t carryin, size_t vl) { - return vmadc_vvm_u16mf2_b32(op1, op2, carryin, vl); + return __riscv_vmadc_vvm_u16mf2_b32(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vmadc_vxm_u16mf2_b32( @@ -1101,7 +1101,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmadc_vxm_u16mf2_b32(vuint16mf2_t op1, uint16_t op2, vbool32_t carryin, size_t vl) { - return vmadc_vxm_u16mf2_b32(op1, op2, carryin, vl); + return __riscv_vmadc_vxm_u16mf2_b32(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vmadc_vv_u16mf2_b32( @@ -1110,7 +1110,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmadc_vv_u16mf2_b32(vuint16mf2_t op1, vuint16mf2_t op2, size_t vl) { - return vmadc_vv_u16mf2_b32(op1, op2, vl); + return __riscv_vmadc_vv_u16mf2_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmadc_vx_u16mf2_b32( @@ -1119,7 +1119,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmadc_vx_u16mf2_b32(vuint16mf2_t op1, uint16_t op2, size_t vl) { - return vmadc_vx_u16mf2_b32(op1, op2, vl); + return __riscv_vmadc_vx_u16mf2_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmadc_vvm_u16m1_b16( @@ -1128,7 +1128,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmadc_vvm_u16m1_b16(vuint16m1_t op1, vuint16m1_t op2, vbool16_t carryin, size_t vl) { - return vmadc_vvm_u16m1_b16(op1, op2, carryin, vl); + return __riscv_vmadc_vvm_u16m1_b16(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vmadc_vxm_u16m1_b16( @@ -1137,7 +1137,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmadc_vxm_u16m1_b16(vuint16m1_t op1, uint16_t op2, vbool16_t carryin, size_t vl) { - return vmadc_vxm_u16m1_b16(op1, op2, carryin, vl); + return __riscv_vmadc_vxm_u16m1_b16(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vmadc_vv_u16m1_b16( @@ -1146,7 +1146,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmadc_vv_u16m1_b16(vuint16m1_t op1, vuint16m1_t op2, size_t vl) { - return vmadc_vv_u16m1_b16(op1, op2, vl); + return __riscv_vmadc_vv_u16m1_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmadc_vx_u16m1_b16( @@ -1155,7 +1155,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmadc_vx_u16m1_b16(vuint16m1_t op1, uint16_t op2, size_t vl) { - return vmadc_vx_u16m1_b16(op1, op2, vl); + return __riscv_vmadc_vx_u16m1_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmadc_vvm_u16m2_b8( @@ -1164,7 +1164,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmadc_vvm_u16m2_b8(vuint16m2_t op1, vuint16m2_t op2, vbool8_t carryin, size_t vl) { - return vmadc_vvm_u16m2_b8(op1, op2, carryin, vl); + return __riscv_vmadc_vvm_u16m2_b8(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vmadc_vxm_u16m2_b8( @@ -1173,7 +1173,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmadc_vxm_u16m2_b8(vuint16m2_t op1, uint16_t op2, vbool8_t carryin, size_t vl) { - return vmadc_vxm_u16m2_b8(op1, op2, carryin, vl); + return __riscv_vmadc_vxm_u16m2_b8(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vmadc_vv_u16m2_b8( @@ -1182,7 +1182,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmadc_vv_u16m2_b8(vuint16m2_t op1, vuint16m2_t op2, size_t vl) { - return vmadc_vv_u16m2_b8(op1, op2, vl); + return __riscv_vmadc_vv_u16m2_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmadc_vx_u16m2_b8( @@ -1191,7 +1191,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmadc_vx_u16m2_b8(vuint16m2_t op1, uint16_t op2, size_t vl) { - return vmadc_vx_u16m2_b8(op1, op2, vl); + return __riscv_vmadc_vx_u16m2_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmadc_vvm_u16m4_b4( @@ -1200,7 +1200,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmadc_vvm_u16m4_b4(vuint16m4_t op1, vuint16m4_t op2, vbool4_t carryin, size_t vl) { - return vmadc_vvm_u16m4_b4(op1, op2, carryin, vl); + return __riscv_vmadc_vvm_u16m4_b4(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vmadc_vxm_u16m4_b4( @@ -1209,7 +1209,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmadc_vxm_u16m4_b4(vuint16m4_t op1, uint16_t op2, vbool4_t carryin, size_t vl) { - return vmadc_vxm_u16m4_b4(op1, op2, carryin, vl); + return __riscv_vmadc_vxm_u16m4_b4(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vmadc_vv_u16m4_b4( @@ -1218,7 +1218,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmadc_vv_u16m4_b4(vuint16m4_t op1, vuint16m4_t op2, size_t vl) { - return vmadc_vv_u16m4_b4(op1, op2, vl); + return __riscv_vmadc_vv_u16m4_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmadc_vx_u16m4_b4( @@ -1227,7 +1227,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmadc_vx_u16m4_b4(vuint16m4_t op1, uint16_t op2, size_t vl) { - return vmadc_vx_u16m4_b4(op1, op2, vl); + return __riscv_vmadc_vx_u16m4_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmadc_vvm_u16m8_b2( @@ -1236,7 +1236,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmadc_vvm_u16m8_b2(vuint16m8_t op1, vuint16m8_t op2, vbool2_t carryin, size_t vl) { - return vmadc_vvm_u16m8_b2(op1, op2, carryin, vl); + return __riscv_vmadc_vvm_u16m8_b2(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vmadc_vxm_u16m8_b2( @@ -1245,7 +1245,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmadc_vxm_u16m8_b2(vuint16m8_t op1, uint16_t op2, vbool2_t carryin, size_t vl) { - return vmadc_vxm_u16m8_b2(op1, op2, carryin, vl); + return __riscv_vmadc_vxm_u16m8_b2(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vmadc_vv_u16m8_b2( @@ -1254,7 +1254,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmadc_vv_u16m8_b2(vuint16m8_t op1, vuint16m8_t op2, size_t vl) { - return vmadc_vv_u16m8_b2(op1, op2, vl); + return __riscv_vmadc_vv_u16m8_b2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmadc_vx_u16m8_b2( @@ -1263,7 +1263,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmadc_vx_u16m8_b2(vuint16m8_t op1, uint16_t op2, size_t vl) { - return vmadc_vx_u16m8_b2(op1, op2, vl); + return __riscv_vmadc_vx_u16m8_b2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmadc_vvm_u32mf2_b64( @@ -1272,7 +1272,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmadc_vvm_u32mf2_b64(vuint32mf2_t op1, vuint32mf2_t op2, vbool64_t carryin, size_t vl) { - return vmadc_vvm_u32mf2_b64(op1, op2, carryin, vl); + return __riscv_vmadc_vvm_u32mf2_b64(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vmadc_vxm_u32mf2_b64( @@ -1281,7 +1281,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmadc_vxm_u32mf2_b64(vuint32mf2_t op1, uint32_t op2, vbool64_t carryin, size_t vl) { - return vmadc_vxm_u32mf2_b64(op1, op2, carryin, vl); + return __riscv_vmadc_vxm_u32mf2_b64(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vmadc_vv_u32mf2_b64( @@ -1290,7 +1290,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmadc_vv_u32mf2_b64(vuint32mf2_t op1, vuint32mf2_t op2, size_t vl) { - return vmadc_vv_u32mf2_b64(op1, op2, vl); + return __riscv_vmadc_vv_u32mf2_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmadc_vx_u32mf2_b64( @@ -1299,7 +1299,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmadc_vx_u32mf2_b64(vuint32mf2_t op1, uint32_t op2, size_t vl) { - return vmadc_vx_u32mf2_b64(op1, op2, vl); + return __riscv_vmadc_vx_u32mf2_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmadc_vvm_u32m1_b32( @@ -1308,7 +1308,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmadc_vvm_u32m1_b32(vuint32m1_t op1, vuint32m1_t op2, vbool32_t carryin, size_t vl) { - return vmadc_vvm_u32m1_b32(op1, op2, carryin, vl); + return __riscv_vmadc_vvm_u32m1_b32(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vmadc_vxm_u32m1_b32( @@ -1317,7 +1317,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmadc_vxm_u32m1_b32(vuint32m1_t op1, uint32_t op2, vbool32_t carryin, size_t vl) { - return vmadc_vxm_u32m1_b32(op1, op2, carryin, vl); + return __riscv_vmadc_vxm_u32m1_b32(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vmadc_vv_u32m1_b32( @@ -1326,7 +1326,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmadc_vv_u32m1_b32(vuint32m1_t op1, vuint32m1_t op2, size_t vl) { - return vmadc_vv_u32m1_b32(op1, op2, vl); + return __riscv_vmadc_vv_u32m1_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmadc_vx_u32m1_b32( @@ -1335,7 +1335,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmadc_vx_u32m1_b32(vuint32m1_t op1, uint32_t op2, size_t vl) { - return vmadc_vx_u32m1_b32(op1, op2, vl); + return __riscv_vmadc_vx_u32m1_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmadc_vvm_u32m2_b16( @@ -1344,7 +1344,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmadc_vvm_u32m2_b16(vuint32m2_t op1, vuint32m2_t op2, vbool16_t carryin, size_t vl) { - return vmadc_vvm_u32m2_b16(op1, op2, carryin, vl); + return __riscv_vmadc_vvm_u32m2_b16(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vmadc_vxm_u32m2_b16( @@ -1353,7 +1353,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmadc_vxm_u32m2_b16(vuint32m2_t op1, uint32_t op2, vbool16_t carryin, size_t vl) { - return vmadc_vxm_u32m2_b16(op1, op2, carryin, vl); + return __riscv_vmadc_vxm_u32m2_b16(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vmadc_vv_u32m2_b16( @@ -1362,7 +1362,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmadc_vv_u32m2_b16(vuint32m2_t op1, vuint32m2_t op2, size_t vl) { - return vmadc_vv_u32m2_b16(op1, op2, vl); + return __riscv_vmadc_vv_u32m2_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmadc_vx_u32m2_b16( @@ -1371,7 +1371,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmadc_vx_u32m2_b16(vuint32m2_t op1, uint32_t op2, size_t vl) { - return vmadc_vx_u32m2_b16(op1, op2, vl); + return __riscv_vmadc_vx_u32m2_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmadc_vvm_u32m4_b8( @@ -1380,7 +1380,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmadc_vvm_u32m4_b8(vuint32m4_t op1, vuint32m4_t op2, vbool8_t carryin, size_t vl) { - return vmadc_vvm_u32m4_b8(op1, op2, carryin, vl); + return __riscv_vmadc_vvm_u32m4_b8(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vmadc_vxm_u32m4_b8( @@ -1389,7 +1389,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmadc_vxm_u32m4_b8(vuint32m4_t op1, uint32_t op2, vbool8_t carryin, size_t vl) { - return vmadc_vxm_u32m4_b8(op1, op2, carryin, vl); + return __riscv_vmadc_vxm_u32m4_b8(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vmadc_vv_u32m4_b8( @@ -1398,7 +1398,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmadc_vv_u32m4_b8(vuint32m4_t op1, vuint32m4_t op2, size_t vl) { - return vmadc_vv_u32m4_b8(op1, op2, vl); + return __riscv_vmadc_vv_u32m4_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmadc_vx_u32m4_b8( @@ -1407,7 +1407,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmadc_vx_u32m4_b8(vuint32m4_t op1, uint32_t op2, size_t vl) { - return vmadc_vx_u32m4_b8(op1, op2, vl); + return __riscv_vmadc_vx_u32m4_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmadc_vvm_u32m8_b4( @@ -1416,7 +1416,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmadc_vvm_u32m8_b4(vuint32m8_t op1, vuint32m8_t op2, vbool4_t carryin, size_t vl) { - return vmadc_vvm_u32m8_b4(op1, op2, carryin, vl); + return __riscv_vmadc_vvm_u32m8_b4(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vmadc_vxm_u32m8_b4( @@ -1425,7 +1425,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmadc_vxm_u32m8_b4(vuint32m8_t op1, uint32_t op2, vbool4_t carryin, size_t vl) { - return vmadc_vxm_u32m8_b4(op1, op2, carryin, vl); + return __riscv_vmadc_vxm_u32m8_b4(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vmadc_vv_u32m8_b4( @@ -1434,7 +1434,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmadc_vv_u32m8_b4(vuint32m8_t op1, vuint32m8_t op2, size_t vl) { - return vmadc_vv_u32m8_b4(op1, op2, vl); + return __riscv_vmadc_vv_u32m8_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmadc_vx_u32m8_b4( @@ -1443,7 +1443,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmadc_vx_u32m8_b4(vuint32m8_t op1, uint32_t op2, size_t vl) { - return vmadc_vx_u32m8_b4(op1, op2, vl); + return __riscv_vmadc_vx_u32m8_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmadc_vvm_u64m1_b64( @@ -1452,7 +1452,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmadc_vvm_u64m1_b64(vuint64m1_t op1, vuint64m1_t op2, vbool64_t carryin, size_t vl) { - return vmadc_vvm_u64m1_b64(op1, op2, carryin, vl); + return __riscv_vmadc_vvm_u64m1_b64(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vmadc_vxm_u64m1_b64( @@ -1461,7 +1461,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmadc_vxm_u64m1_b64(vuint64m1_t op1, uint64_t op2, vbool64_t carryin, size_t vl) { - return vmadc_vxm_u64m1_b64(op1, op2, carryin, vl); + return __riscv_vmadc_vxm_u64m1_b64(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vmadc_vv_u64m1_b64( @@ -1470,7 +1470,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmadc_vv_u64m1_b64(vuint64m1_t op1, vuint64m1_t op2, size_t vl) { - return vmadc_vv_u64m1_b64(op1, op2, vl); + return __riscv_vmadc_vv_u64m1_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmadc_vx_u64m1_b64( @@ -1479,7 +1479,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmadc_vx_u64m1_b64(vuint64m1_t op1, uint64_t op2, size_t vl) { - return vmadc_vx_u64m1_b64(op1, op2, vl); + return __riscv_vmadc_vx_u64m1_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmadc_vvm_u64m2_b32( @@ -1488,7 +1488,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmadc_vvm_u64m2_b32(vuint64m2_t op1, vuint64m2_t op2, vbool32_t carryin, size_t vl) { - return vmadc_vvm_u64m2_b32(op1, op2, carryin, vl); + return __riscv_vmadc_vvm_u64m2_b32(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vmadc_vxm_u64m2_b32( @@ -1497,7 +1497,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmadc_vxm_u64m2_b32(vuint64m2_t op1, uint64_t op2, vbool32_t carryin, size_t vl) { - return vmadc_vxm_u64m2_b32(op1, op2, carryin, vl); + return __riscv_vmadc_vxm_u64m2_b32(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vmadc_vv_u64m2_b32( @@ -1506,7 +1506,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmadc_vv_u64m2_b32(vuint64m2_t op1, vuint64m2_t op2, size_t vl) { - return vmadc_vv_u64m2_b32(op1, op2, vl); + return __riscv_vmadc_vv_u64m2_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmadc_vx_u64m2_b32( @@ -1515,7 +1515,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmadc_vx_u64m2_b32(vuint64m2_t op1, uint64_t op2, size_t vl) { - return vmadc_vx_u64m2_b32(op1, op2, vl); + return __riscv_vmadc_vx_u64m2_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmadc_vvm_u64m4_b16( @@ -1524,7 +1524,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmadc_vvm_u64m4_b16(vuint64m4_t op1, vuint64m4_t op2, vbool16_t carryin, size_t vl) { - return vmadc_vvm_u64m4_b16(op1, op2, carryin, vl); + return __riscv_vmadc_vvm_u64m4_b16(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vmadc_vxm_u64m4_b16( @@ -1533,7 +1533,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmadc_vxm_u64m4_b16(vuint64m4_t op1, uint64_t op2, vbool16_t carryin, size_t vl) { - return vmadc_vxm_u64m4_b16(op1, op2, carryin, vl); + return __riscv_vmadc_vxm_u64m4_b16(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vmadc_vv_u64m4_b16( @@ -1542,7 +1542,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmadc_vv_u64m4_b16(vuint64m4_t op1, vuint64m4_t op2, size_t vl) { - return vmadc_vv_u64m4_b16(op1, op2, vl); + return __riscv_vmadc_vv_u64m4_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmadc_vx_u64m4_b16( @@ -1551,7 +1551,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmadc_vx_u64m4_b16(vuint64m4_t op1, uint64_t op2, size_t vl) { - return vmadc_vx_u64m4_b16(op1, op2, vl); + return __riscv_vmadc_vx_u64m4_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmadc_vvm_u64m8_b8( @@ -1560,7 +1560,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmadc_vvm_u64m8_b8(vuint64m8_t op1, vuint64m8_t op2, vbool8_t carryin, size_t vl) { - return vmadc_vvm_u64m8_b8(op1, op2, carryin, vl); + return __riscv_vmadc_vvm_u64m8_b8(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vmadc_vxm_u64m8_b8( @@ -1569,7 +1569,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmadc_vxm_u64m8_b8(vuint64m8_t op1, uint64_t op2, vbool8_t carryin, size_t vl) { - return vmadc_vxm_u64m8_b8(op1, op2, carryin, vl); + return __riscv_vmadc_vxm_u64m8_b8(op1, op2, carryin, vl); } // CHECK-RV64-LABEL: @test_vmadc_vv_u64m8_b8( @@ -1578,7 +1578,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmadc_vv_u64m8_b8(vuint64m8_t op1, vuint64m8_t op2, size_t vl) { - return vmadc_vv_u64m8_b8(op1, op2, vl); + return __riscv_vmadc_vv_u64m8_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmadc_vx_u64m8_b8( @@ -1587,6 +1587,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmadc_vx_u64m8_b8(vuint64m8_t op1, uint64_t op2, size_t vl) { - return vmadc_vx_u64m8_b8(op1, op2, vl); + return __riscv_vmadc_vx_u64m8_b8(op1, op2, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmadd.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmadd.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmadd.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmadd.c @@ -13,7 +13,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vmadd_vv_i8mf8(vint8mf8_t vd, vint8mf8_t vs1, vint8mf8_t vs2, size_t vl) { - return vmadd_vv_i8mf8(vd, vs1, vs2, vl); + return __riscv_vmadd_vv_i8mf8(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vx_i8mf8( @@ -22,7 +22,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vmadd_vx_i8mf8(vint8mf8_t vd, int8_t rs1, vint8mf8_t vs2, size_t vl) { - return vmadd_vx_i8mf8(vd, rs1, vs2, vl); + return __riscv_vmadd_vx_i8mf8(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vv_i8mf4( @@ -31,7 +31,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vmadd_vv_i8mf4(vint8mf4_t vd, vint8mf4_t vs1, vint8mf4_t vs2, size_t vl) { - return vmadd_vv_i8mf4(vd, vs1, vs2, vl); + return __riscv_vmadd_vv_i8mf4(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vx_i8mf4( @@ -40,7 +40,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vmadd_vx_i8mf4(vint8mf4_t vd, int8_t rs1, vint8mf4_t vs2, size_t vl) { - return vmadd_vx_i8mf4(vd, rs1, vs2, vl); + return __riscv_vmadd_vx_i8mf4(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vv_i8mf2( @@ -49,7 +49,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vmadd_vv_i8mf2(vint8mf2_t vd, vint8mf2_t vs1, vint8mf2_t vs2, size_t vl) { - return vmadd_vv_i8mf2(vd, vs1, vs2, vl); + return __riscv_vmadd_vv_i8mf2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vx_i8mf2( @@ -58,7 +58,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vmadd_vx_i8mf2(vint8mf2_t vd, int8_t rs1, vint8mf2_t vs2, size_t vl) { - return vmadd_vx_i8mf2(vd, rs1, vs2, vl); + return __riscv_vmadd_vx_i8mf2(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vv_i8m1( @@ -67,7 +67,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vmadd_vv_i8m1(vint8m1_t vd, vint8m1_t vs1, vint8m1_t vs2, size_t vl) { - return vmadd_vv_i8m1(vd, vs1, vs2, vl); + return __riscv_vmadd_vv_i8m1(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vx_i8m1( @@ -76,7 +76,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vmadd_vx_i8m1(vint8m1_t vd, int8_t rs1, vint8m1_t vs2, size_t vl) { - return vmadd_vx_i8m1(vd, rs1, vs2, vl); + return __riscv_vmadd_vx_i8m1(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vv_i8m2( @@ -85,7 +85,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m2_t test_vmadd_vv_i8m2(vint8m2_t vd, vint8m2_t vs1, vint8m2_t vs2, size_t vl) { - return vmadd_vv_i8m2(vd, vs1, vs2, vl); + return __riscv_vmadd_vv_i8m2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vx_i8m2( @@ -94,7 +94,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m2_t test_vmadd_vx_i8m2(vint8m2_t vd, int8_t rs1, vint8m2_t vs2, size_t vl) { - return vmadd_vx_i8m2(vd, rs1, vs2, vl); + return __riscv_vmadd_vx_i8m2(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vv_i8m4( @@ -103,7 +103,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m4_t test_vmadd_vv_i8m4(vint8m4_t vd, vint8m4_t vs1, vint8m4_t vs2, size_t vl) { - return vmadd_vv_i8m4(vd, vs1, vs2, vl); + return __riscv_vmadd_vv_i8m4(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vx_i8m4( @@ -112,7 +112,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m4_t test_vmadd_vx_i8m4(vint8m4_t vd, int8_t rs1, vint8m4_t vs2, size_t vl) { - return vmadd_vx_i8m4(vd, rs1, vs2, vl); + return __riscv_vmadd_vx_i8m4(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vv_i8m8( @@ -121,7 +121,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m8_t test_vmadd_vv_i8m8(vint8m8_t vd, vint8m8_t vs1, vint8m8_t vs2, size_t vl) { - return vmadd_vv_i8m8(vd, vs1, vs2, vl); + return __riscv_vmadd_vv_i8m8(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vx_i8m8( @@ -130,7 +130,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m8_t test_vmadd_vx_i8m8(vint8m8_t vd, int8_t rs1, vint8m8_t vs2, size_t vl) { - return vmadd_vx_i8m8(vd, rs1, vs2, vl); + return __riscv_vmadd_vx_i8m8(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vv_i16mf4( @@ -139,7 +139,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vmadd_vv_i16mf4(vint16mf4_t vd, vint16mf4_t vs1, vint16mf4_t vs2, size_t vl) { - return vmadd_vv_i16mf4(vd, vs1, vs2, vl); + return __riscv_vmadd_vv_i16mf4(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vx_i16mf4( @@ -148,7 +148,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vmadd_vx_i16mf4(vint16mf4_t vd, int16_t rs1, vint16mf4_t vs2, size_t vl) { - return vmadd_vx_i16mf4(vd, rs1, vs2, vl); + return __riscv_vmadd_vx_i16mf4(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vv_i16mf2( @@ -157,7 +157,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vmadd_vv_i16mf2(vint16mf2_t vd, vint16mf2_t vs1, vint16mf2_t vs2, size_t vl) { - return vmadd_vv_i16mf2(vd, vs1, vs2, vl); + return __riscv_vmadd_vv_i16mf2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vx_i16mf2( @@ -166,7 +166,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vmadd_vx_i16mf2(vint16mf2_t vd, int16_t rs1, vint16mf2_t vs2, size_t vl) { - return vmadd_vx_i16mf2(vd, rs1, vs2, vl); + return __riscv_vmadd_vx_i16mf2(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vv_i16m1( @@ -175,7 +175,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vmadd_vv_i16m1(vint16m1_t vd, vint16m1_t vs1, vint16m1_t vs2, size_t vl) { - return vmadd_vv_i16m1(vd, vs1, vs2, vl); + return __riscv_vmadd_vv_i16m1(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vx_i16m1( @@ -184,7 +184,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vmadd_vx_i16m1(vint16m1_t vd, int16_t rs1, vint16m1_t vs2, size_t vl) { - return vmadd_vx_i16m1(vd, rs1, vs2, vl); + return __riscv_vmadd_vx_i16m1(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vv_i16m2( @@ -193,7 +193,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vmadd_vv_i16m2(vint16m2_t vd, vint16m2_t vs1, vint16m2_t vs2, size_t vl) { - return vmadd_vv_i16m2(vd, vs1, vs2, vl); + return __riscv_vmadd_vv_i16m2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vx_i16m2( @@ -202,7 +202,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vmadd_vx_i16m2(vint16m2_t vd, int16_t rs1, vint16m2_t vs2, size_t vl) { - return vmadd_vx_i16m2(vd, rs1, vs2, vl); + return __riscv_vmadd_vx_i16m2(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vv_i16m4( @@ -211,7 +211,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vmadd_vv_i16m4(vint16m4_t vd, vint16m4_t vs1, vint16m4_t vs2, size_t vl) { - return vmadd_vv_i16m4(vd, vs1, vs2, vl); + return __riscv_vmadd_vv_i16m4(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vx_i16m4( @@ -220,7 +220,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vmadd_vx_i16m4(vint16m4_t vd, int16_t rs1, vint16m4_t vs2, size_t vl) { - return vmadd_vx_i16m4(vd, rs1, vs2, vl); + return __riscv_vmadd_vx_i16m4(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vv_i16m8( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m8_t test_vmadd_vv_i16m8(vint16m8_t vd, vint16m8_t vs1, vint16m8_t vs2, size_t vl) { - return vmadd_vv_i16m8(vd, vs1, vs2, vl); + return __riscv_vmadd_vv_i16m8(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vx_i16m8( @@ -238,7 +238,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m8_t test_vmadd_vx_i16m8(vint16m8_t vd, int16_t rs1, vint16m8_t vs2, size_t vl) { - return vmadd_vx_i16m8(vd, rs1, vs2, vl); + return __riscv_vmadd_vx_i16m8(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vv_i32mf2( @@ -247,7 +247,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vmadd_vv_i32mf2(vint32mf2_t vd, vint32mf2_t vs1, vint32mf2_t vs2, size_t vl) { - return vmadd_vv_i32mf2(vd, vs1, vs2, vl); + return __riscv_vmadd_vv_i32mf2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vx_i32mf2( @@ -256,7 +256,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vmadd_vx_i32mf2(vint32mf2_t vd, int32_t rs1, vint32mf2_t vs2, size_t vl) { - return vmadd_vx_i32mf2(vd, rs1, vs2, vl); + return __riscv_vmadd_vx_i32mf2(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vv_i32m1( @@ -265,7 +265,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vmadd_vv_i32m1(vint32m1_t vd, vint32m1_t vs1, vint32m1_t vs2, size_t vl) { - return vmadd_vv_i32m1(vd, vs1, vs2, vl); + return __riscv_vmadd_vv_i32m1(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vx_i32m1( @@ -274,7 +274,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vmadd_vx_i32m1(vint32m1_t vd, int32_t rs1, vint32m1_t vs2, size_t vl) { - return vmadd_vx_i32m1(vd, rs1, vs2, vl); + return __riscv_vmadd_vx_i32m1(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vv_i32m2( @@ -283,7 +283,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vmadd_vv_i32m2(vint32m2_t vd, vint32m2_t vs1, vint32m2_t vs2, size_t vl) { - return vmadd_vv_i32m2(vd, vs1, vs2, vl); + return __riscv_vmadd_vv_i32m2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vx_i32m2( @@ -292,7 +292,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vmadd_vx_i32m2(vint32m2_t vd, int32_t rs1, vint32m2_t vs2, size_t vl) { - return vmadd_vx_i32m2(vd, rs1, vs2, vl); + return __riscv_vmadd_vx_i32m2(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vv_i32m4( @@ -301,7 +301,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vmadd_vv_i32m4(vint32m4_t vd, vint32m4_t vs1, vint32m4_t vs2, size_t vl) { - return vmadd_vv_i32m4(vd, vs1, vs2, vl); + return __riscv_vmadd_vv_i32m4(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vx_i32m4( @@ -310,7 +310,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vmadd_vx_i32m4(vint32m4_t vd, int32_t rs1, vint32m4_t vs2, size_t vl) { - return vmadd_vx_i32m4(vd, rs1, vs2, vl); + return __riscv_vmadd_vx_i32m4(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vv_i32m8( @@ -319,7 +319,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m8_t test_vmadd_vv_i32m8(vint32m8_t vd, vint32m8_t vs1, vint32m8_t vs2, size_t vl) { - return vmadd_vv_i32m8(vd, vs1, vs2, vl); + return __riscv_vmadd_vv_i32m8(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vx_i32m8( @@ -328,7 +328,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m8_t test_vmadd_vx_i32m8(vint32m8_t vd, int32_t rs1, vint32m8_t vs2, size_t vl) { - return vmadd_vx_i32m8(vd, rs1, vs2, vl); + return __riscv_vmadd_vx_i32m8(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vv_i64m1( @@ -337,7 +337,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vmadd_vv_i64m1(vint64m1_t vd, vint64m1_t vs1, vint64m1_t vs2, size_t vl) { - return vmadd_vv_i64m1(vd, vs1, vs2, vl); + return __riscv_vmadd_vv_i64m1(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vx_i64m1( @@ -346,7 +346,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vmadd_vx_i64m1(vint64m1_t vd, int64_t rs1, vint64m1_t vs2, size_t vl) { - return vmadd_vx_i64m1(vd, rs1, vs2, vl); + return __riscv_vmadd_vx_i64m1(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vv_i64m2( @@ -355,7 +355,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m2_t test_vmadd_vv_i64m2(vint64m2_t vd, vint64m2_t vs1, vint64m2_t vs2, size_t vl) { - return vmadd_vv_i64m2(vd, vs1, vs2, vl); + return __riscv_vmadd_vv_i64m2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vx_i64m2( @@ -364,7 +364,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m2_t test_vmadd_vx_i64m2(vint64m2_t vd, int64_t rs1, vint64m2_t vs2, size_t vl) { - return vmadd_vx_i64m2(vd, rs1, vs2, vl); + return __riscv_vmadd_vx_i64m2(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vv_i64m4( @@ -373,7 +373,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m4_t test_vmadd_vv_i64m4(vint64m4_t vd, vint64m4_t vs1, vint64m4_t vs2, size_t vl) { - return vmadd_vv_i64m4(vd, vs1, vs2, vl); + return __riscv_vmadd_vv_i64m4(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vx_i64m4( @@ -382,7 +382,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m4_t test_vmadd_vx_i64m4(vint64m4_t vd, int64_t rs1, vint64m4_t vs2, size_t vl) { - return vmadd_vx_i64m4(vd, rs1, vs2, vl); + return __riscv_vmadd_vx_i64m4(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vv_i64m8( @@ -391,7 +391,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m8_t test_vmadd_vv_i64m8(vint64m8_t vd, vint64m8_t vs1, vint64m8_t vs2, size_t vl) { - return vmadd_vv_i64m8(vd, vs1, vs2, vl); + return __riscv_vmadd_vv_i64m8(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vx_i64m8( @@ -400,7 +400,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m8_t test_vmadd_vx_i64m8(vint64m8_t vd, int64_t rs1, vint64m8_t vs2, size_t vl) { - return vmadd_vx_i64m8(vd, rs1, vs2, vl); + return __riscv_vmadd_vx_i64m8(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vv_u8mf8( @@ -409,7 +409,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf8_t test_vmadd_vv_u8mf8(vuint8mf8_t vd, vuint8mf8_t vs1, vuint8mf8_t vs2, size_t vl) { - return vmadd_vv_u8mf8(vd, vs1, vs2, vl); + return __riscv_vmadd_vv_u8mf8(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vx_u8mf8( @@ -418,7 +418,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf8_t test_vmadd_vx_u8mf8(vuint8mf8_t vd, uint8_t rs1, vuint8mf8_t vs2, size_t vl) { - return vmadd_vx_u8mf8(vd, rs1, vs2, vl); + return __riscv_vmadd_vx_u8mf8(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vv_u8mf4( @@ -427,7 +427,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf4_t test_vmadd_vv_u8mf4(vuint8mf4_t vd, vuint8mf4_t vs1, vuint8mf4_t vs2, size_t vl) { - return vmadd_vv_u8mf4(vd, vs1, vs2, vl); + return __riscv_vmadd_vv_u8mf4(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vx_u8mf4( @@ -436,7 +436,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf4_t test_vmadd_vx_u8mf4(vuint8mf4_t vd, uint8_t rs1, vuint8mf4_t vs2, size_t vl) { - return vmadd_vx_u8mf4(vd, rs1, vs2, vl); + return __riscv_vmadd_vx_u8mf4(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vv_u8mf2( @@ -445,7 +445,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf2_t test_vmadd_vv_u8mf2(vuint8mf2_t vd, vuint8mf2_t vs1, vuint8mf2_t vs2, size_t vl) { - return vmadd_vv_u8mf2(vd, vs1, vs2, vl); + return __riscv_vmadd_vv_u8mf2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vx_u8mf2( @@ -454,7 +454,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf2_t test_vmadd_vx_u8mf2(vuint8mf2_t vd, uint8_t rs1, vuint8mf2_t vs2, size_t vl) { - return vmadd_vx_u8mf2(vd, rs1, vs2, vl); + return __riscv_vmadd_vx_u8mf2(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vv_u8m1( @@ -463,7 +463,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vmadd_vv_u8m1(vuint8m1_t vd, vuint8m1_t vs1, vuint8m1_t vs2, size_t vl) { - return vmadd_vv_u8m1(vd, vs1, vs2, vl); + return __riscv_vmadd_vv_u8m1(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vx_u8m1( @@ -472,7 +472,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vmadd_vx_u8m1(vuint8m1_t vd, uint8_t rs1, vuint8m1_t vs2, size_t vl) { - return vmadd_vx_u8m1(vd, rs1, vs2, vl); + return __riscv_vmadd_vx_u8m1(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vv_u8m2( @@ -481,7 +481,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m2_t test_vmadd_vv_u8m2(vuint8m2_t vd, vuint8m2_t vs1, vuint8m2_t vs2, size_t vl) { - return vmadd_vv_u8m2(vd, vs1, vs2, vl); + return __riscv_vmadd_vv_u8m2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vx_u8m2( @@ -490,7 +490,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m2_t test_vmadd_vx_u8m2(vuint8m2_t vd, uint8_t rs1, vuint8m2_t vs2, size_t vl) { - return vmadd_vx_u8m2(vd, rs1, vs2, vl); + return __riscv_vmadd_vx_u8m2(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vv_u8m4( @@ -499,7 +499,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m4_t test_vmadd_vv_u8m4(vuint8m4_t vd, vuint8m4_t vs1, vuint8m4_t vs2, size_t vl) { - return vmadd_vv_u8m4(vd, vs1, vs2, vl); + return __riscv_vmadd_vv_u8m4(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vx_u8m4( @@ -508,7 +508,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m4_t test_vmadd_vx_u8m4(vuint8m4_t vd, uint8_t rs1, vuint8m4_t vs2, size_t vl) { - return vmadd_vx_u8m4(vd, rs1, vs2, vl); + return __riscv_vmadd_vx_u8m4(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vv_u8m8( @@ -517,7 +517,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m8_t test_vmadd_vv_u8m8(vuint8m8_t vd, vuint8m8_t vs1, vuint8m8_t vs2, size_t vl) { - return vmadd_vv_u8m8(vd, vs1, vs2, vl); + return __riscv_vmadd_vv_u8m8(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vx_u8m8( @@ -526,7 +526,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m8_t test_vmadd_vx_u8m8(vuint8m8_t vd, uint8_t rs1, vuint8m8_t vs2, size_t vl) { - return vmadd_vx_u8m8(vd, rs1, vs2, vl); + return __riscv_vmadd_vx_u8m8(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vv_u16mf4( @@ -535,7 +535,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vmadd_vv_u16mf4(vuint16mf4_t vd, vuint16mf4_t vs1, vuint16mf4_t vs2, size_t vl) { - return vmadd_vv_u16mf4(vd, vs1, vs2, vl); + return __riscv_vmadd_vv_u16mf4(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vx_u16mf4( @@ -544,7 +544,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vmadd_vx_u16mf4(vuint16mf4_t vd, uint16_t rs1, vuint16mf4_t vs2, size_t vl) { - return vmadd_vx_u16mf4(vd, rs1, vs2, vl); + return __riscv_vmadd_vx_u16mf4(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vv_u16mf2( @@ -553,7 +553,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vmadd_vv_u16mf2(vuint16mf2_t vd, vuint16mf2_t vs1, vuint16mf2_t vs2, size_t vl) { - return vmadd_vv_u16mf2(vd, vs1, vs2, vl); + return __riscv_vmadd_vv_u16mf2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vx_u16mf2( @@ -562,7 +562,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vmadd_vx_u16mf2(vuint16mf2_t vd, uint16_t rs1, vuint16mf2_t vs2, size_t vl) { - return vmadd_vx_u16mf2(vd, rs1, vs2, vl); + return __riscv_vmadd_vx_u16mf2(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vv_u16m1( @@ -571,7 +571,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vmadd_vv_u16m1(vuint16m1_t vd, vuint16m1_t vs1, vuint16m1_t vs2, size_t vl) { - return vmadd_vv_u16m1(vd, vs1, vs2, vl); + return __riscv_vmadd_vv_u16m1(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vx_u16m1( @@ -580,7 +580,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vmadd_vx_u16m1(vuint16m1_t vd, uint16_t rs1, vuint16m1_t vs2, size_t vl) { - return vmadd_vx_u16m1(vd, rs1, vs2, vl); + return __riscv_vmadd_vx_u16m1(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vv_u16m2( @@ -589,7 +589,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vmadd_vv_u16m2(vuint16m2_t vd, vuint16m2_t vs1, vuint16m2_t vs2, size_t vl) { - return vmadd_vv_u16m2(vd, vs1, vs2, vl); + return __riscv_vmadd_vv_u16m2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vx_u16m2( @@ -598,7 +598,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vmadd_vx_u16m2(vuint16m2_t vd, uint16_t rs1, vuint16m2_t vs2, size_t vl) { - return vmadd_vx_u16m2(vd, rs1, vs2, vl); + return __riscv_vmadd_vx_u16m2(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vv_u16m4( @@ -607,7 +607,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_vmadd_vv_u16m4(vuint16m4_t vd, vuint16m4_t vs1, vuint16m4_t vs2, size_t vl) { - return vmadd_vv_u16m4(vd, vs1, vs2, vl); + return __riscv_vmadd_vv_u16m4(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vx_u16m4( @@ -616,7 +616,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_vmadd_vx_u16m4(vuint16m4_t vd, uint16_t rs1, vuint16m4_t vs2, size_t vl) { - return vmadd_vx_u16m4(vd, rs1, vs2, vl); + return __riscv_vmadd_vx_u16m4(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vv_u16m8( @@ -625,7 +625,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m8_t test_vmadd_vv_u16m8(vuint16m8_t vd, vuint16m8_t vs1, vuint16m8_t vs2, size_t vl) { - return vmadd_vv_u16m8(vd, vs1, vs2, vl); + return __riscv_vmadd_vv_u16m8(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vx_u16m8( @@ -634,7 +634,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m8_t test_vmadd_vx_u16m8(vuint16m8_t vd, uint16_t rs1, vuint16m8_t vs2, size_t vl) { - return vmadd_vx_u16m8(vd, rs1, vs2, vl); + return __riscv_vmadd_vx_u16m8(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vv_u32mf2( @@ -643,7 +643,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vmadd_vv_u32mf2(vuint32mf2_t vd, vuint32mf2_t vs1, vuint32mf2_t vs2, size_t vl) { - return vmadd_vv_u32mf2(vd, vs1, vs2, vl); + return __riscv_vmadd_vv_u32mf2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vx_u32mf2( @@ -652,7 +652,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vmadd_vx_u32mf2(vuint32mf2_t vd, uint32_t rs1, vuint32mf2_t vs2, size_t vl) { - return vmadd_vx_u32mf2(vd, rs1, vs2, vl); + return __riscv_vmadd_vx_u32mf2(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vv_u32m1( @@ -661,7 +661,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vmadd_vv_u32m1(vuint32m1_t vd, vuint32m1_t vs1, vuint32m1_t vs2, size_t vl) { - return vmadd_vv_u32m1(vd, vs1, vs2, vl); + return __riscv_vmadd_vv_u32m1(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vx_u32m1( @@ -670,7 +670,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vmadd_vx_u32m1(vuint32m1_t vd, uint32_t rs1, vuint32m1_t vs2, size_t vl) { - return vmadd_vx_u32m1(vd, rs1, vs2, vl); + return __riscv_vmadd_vx_u32m1(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vv_u32m2( @@ -679,7 +679,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vmadd_vv_u32m2(vuint32m2_t vd, vuint32m2_t vs1, vuint32m2_t vs2, size_t vl) { - return vmadd_vv_u32m2(vd, vs1, vs2, vl); + return __riscv_vmadd_vv_u32m2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vx_u32m2( @@ -688,7 +688,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vmadd_vx_u32m2(vuint32m2_t vd, uint32_t rs1, vuint32m2_t vs2, size_t vl) { - return vmadd_vx_u32m2(vd, rs1, vs2, vl); + return __riscv_vmadd_vx_u32m2(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vv_u32m4( @@ -697,7 +697,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vmadd_vv_u32m4(vuint32m4_t vd, vuint32m4_t vs1, vuint32m4_t vs2, size_t vl) { - return vmadd_vv_u32m4(vd, vs1, vs2, vl); + return __riscv_vmadd_vv_u32m4(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vx_u32m4( @@ -706,7 +706,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vmadd_vx_u32m4(vuint32m4_t vd, uint32_t rs1, vuint32m4_t vs2, size_t vl) { - return vmadd_vx_u32m4(vd, rs1, vs2, vl); + return __riscv_vmadd_vx_u32m4(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vv_u32m8( @@ -715,7 +715,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m8_t test_vmadd_vv_u32m8(vuint32m8_t vd, vuint32m8_t vs1, vuint32m8_t vs2, size_t vl) { - return vmadd_vv_u32m8(vd, vs1, vs2, vl); + return __riscv_vmadd_vv_u32m8(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vx_u32m8( @@ -724,7 +724,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m8_t test_vmadd_vx_u32m8(vuint32m8_t vd, uint32_t rs1, vuint32m8_t vs2, size_t vl) { - return vmadd_vx_u32m8(vd, rs1, vs2, vl); + return __riscv_vmadd_vx_u32m8(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vv_u64m1( @@ -733,7 +733,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m1_t test_vmadd_vv_u64m1(vuint64m1_t vd, vuint64m1_t vs1, vuint64m1_t vs2, size_t vl) { - return vmadd_vv_u64m1(vd, vs1, vs2, vl); + return __riscv_vmadd_vv_u64m1(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vx_u64m1( @@ -742,7 +742,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m1_t test_vmadd_vx_u64m1(vuint64m1_t vd, uint64_t rs1, vuint64m1_t vs2, size_t vl) { - return vmadd_vx_u64m1(vd, rs1, vs2, vl); + return __riscv_vmadd_vx_u64m1(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vv_u64m2( @@ -751,7 +751,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m2_t test_vmadd_vv_u64m2(vuint64m2_t vd, vuint64m2_t vs1, vuint64m2_t vs2, size_t vl) { - return vmadd_vv_u64m2(vd, vs1, vs2, vl); + return __riscv_vmadd_vv_u64m2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vx_u64m2( @@ -760,7 +760,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m2_t test_vmadd_vx_u64m2(vuint64m2_t vd, uint64_t rs1, vuint64m2_t vs2, size_t vl) { - return vmadd_vx_u64m2(vd, rs1, vs2, vl); + return __riscv_vmadd_vx_u64m2(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vv_u64m4( @@ -769,7 +769,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m4_t test_vmadd_vv_u64m4(vuint64m4_t vd, vuint64m4_t vs1, vuint64m4_t vs2, size_t vl) { - return vmadd_vv_u64m4(vd, vs1, vs2, vl); + return __riscv_vmadd_vv_u64m4(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vx_u64m4( @@ -778,7 +778,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m4_t test_vmadd_vx_u64m4(vuint64m4_t vd, uint64_t rs1, vuint64m4_t vs2, size_t vl) { - return vmadd_vx_u64m4(vd, rs1, vs2, vl); + return __riscv_vmadd_vx_u64m4(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vv_u64m8( @@ -787,7 +787,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m8_t test_vmadd_vv_u64m8(vuint64m8_t vd, vuint64m8_t vs1, vuint64m8_t vs2, size_t vl) { - return vmadd_vv_u64m8(vd, vs1, vs2, vl); + return __riscv_vmadd_vv_u64m8(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vx_u64m8( @@ -796,7 +796,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m8_t test_vmadd_vx_u64m8(vuint64m8_t vd, uint64_t rs1, vuint64m8_t vs2, size_t vl) { - return vmadd_vx_u64m8(vd, rs1, vs2, vl); + return __riscv_vmadd_vx_u64m8(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vv_i8mf8_m( @@ -805,7 +805,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vmadd_vv_i8mf8_m(vbool64_t mask, vint8mf8_t vd, vint8mf8_t vs1, vint8mf8_t vs2, size_t vl) { - return vmadd_vv_i8mf8_m(mask, vd, vs1, vs2, vl); + return __riscv_vmadd_vv_i8mf8_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vx_i8mf8_m( @@ -814,7 +814,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vmadd_vx_i8mf8_m(vbool64_t mask, vint8mf8_t vd, int8_t rs1, vint8mf8_t vs2, size_t vl) { - return vmadd_vx_i8mf8_m(mask, vd, rs1, vs2, vl); + return __riscv_vmadd_vx_i8mf8_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vv_i8mf4_m( @@ -823,7 +823,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vmadd_vv_i8mf4_m(vbool32_t mask, vint8mf4_t vd, vint8mf4_t vs1, vint8mf4_t vs2, size_t vl) { - return vmadd_vv_i8mf4_m(mask, vd, vs1, vs2, vl); + return __riscv_vmadd_vv_i8mf4_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vx_i8mf4_m( @@ -832,7 +832,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vmadd_vx_i8mf4_m(vbool32_t mask, vint8mf4_t vd, int8_t rs1, vint8mf4_t vs2, size_t vl) { - return vmadd_vx_i8mf4_m(mask, vd, rs1, vs2, vl); + return __riscv_vmadd_vx_i8mf4_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vv_i8mf2_m( @@ -841,7 +841,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vmadd_vv_i8mf2_m(vbool16_t mask, vint8mf2_t vd, vint8mf2_t vs1, vint8mf2_t vs2, size_t vl) { - return vmadd_vv_i8mf2_m(mask, vd, vs1, vs2, vl); + return __riscv_vmadd_vv_i8mf2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vx_i8mf2_m( @@ -850,7 +850,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vmadd_vx_i8mf2_m(vbool16_t mask, vint8mf2_t vd, int8_t rs1, vint8mf2_t vs2, size_t vl) { - return vmadd_vx_i8mf2_m(mask, vd, rs1, vs2, vl); + return __riscv_vmadd_vx_i8mf2_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vv_i8m1_m( @@ -859,7 +859,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vmadd_vv_i8m1_m(vbool8_t mask, vint8m1_t vd, vint8m1_t vs1, vint8m1_t vs2, size_t vl) { - return vmadd_vv_i8m1_m(mask, vd, vs1, vs2, vl); + return __riscv_vmadd_vv_i8m1_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vx_i8m1_m( @@ -868,7 +868,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vmadd_vx_i8m1_m(vbool8_t mask, vint8m1_t vd, int8_t rs1, vint8m1_t vs2, size_t vl) { - return vmadd_vx_i8m1_m(mask, vd, rs1, vs2, vl); + return __riscv_vmadd_vx_i8m1_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vv_i8m2_m( @@ -877,7 +877,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m2_t test_vmadd_vv_i8m2_m(vbool4_t mask, vint8m2_t vd, vint8m2_t vs1, vint8m2_t vs2, size_t vl) { - return vmadd_vv_i8m2_m(mask, vd, vs1, vs2, vl); + return __riscv_vmadd_vv_i8m2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vx_i8m2_m( @@ -886,7 +886,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m2_t test_vmadd_vx_i8m2_m(vbool4_t mask, vint8m2_t vd, int8_t rs1, vint8m2_t vs2, size_t vl) { - return vmadd_vx_i8m2_m(mask, vd, rs1, vs2, vl); + return __riscv_vmadd_vx_i8m2_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vv_i8m4_m( @@ -895,7 +895,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m4_t test_vmadd_vv_i8m4_m(vbool2_t mask, vint8m4_t vd, vint8m4_t vs1, vint8m4_t vs2, size_t vl) { - return vmadd_vv_i8m4_m(mask, vd, vs1, vs2, vl); + return __riscv_vmadd_vv_i8m4_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vx_i8m4_m( @@ -904,7 +904,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m4_t test_vmadd_vx_i8m4_m(vbool2_t mask, vint8m4_t vd, int8_t rs1, vint8m4_t vs2, size_t vl) { - return vmadd_vx_i8m4_m(mask, vd, rs1, vs2, vl); + return __riscv_vmadd_vx_i8m4_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vv_i8m8_m( @@ -913,7 +913,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m8_t test_vmadd_vv_i8m8_m(vbool1_t mask, vint8m8_t vd, vint8m8_t vs1, vint8m8_t vs2, size_t vl) { - return vmadd_vv_i8m8_m(mask, vd, vs1, vs2, vl); + return __riscv_vmadd_vv_i8m8_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vx_i8m8_m( @@ -922,7 +922,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m8_t test_vmadd_vx_i8m8_m(vbool1_t mask, vint8m8_t vd, int8_t rs1, vint8m8_t vs2, size_t vl) { - return vmadd_vx_i8m8_m(mask, vd, rs1, vs2, vl); + return __riscv_vmadd_vx_i8m8_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vv_i16mf4_m( @@ -931,7 +931,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vmadd_vv_i16mf4_m(vbool64_t mask, vint16mf4_t vd, vint16mf4_t vs1, vint16mf4_t vs2, size_t vl) { - return vmadd_vv_i16mf4_m(mask, vd, vs1, vs2, vl); + return __riscv_vmadd_vv_i16mf4_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vx_i16mf4_m( @@ -940,7 +940,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vmadd_vx_i16mf4_m(vbool64_t mask, vint16mf4_t vd, int16_t rs1, vint16mf4_t vs2, size_t vl) { - return vmadd_vx_i16mf4_m(mask, vd, rs1, vs2, vl); + return __riscv_vmadd_vx_i16mf4_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vv_i16mf2_m( @@ -949,7 +949,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vmadd_vv_i16mf2_m(vbool32_t mask, vint16mf2_t vd, vint16mf2_t vs1, vint16mf2_t vs2, size_t vl) { - return vmadd_vv_i16mf2_m(mask, vd, vs1, vs2, vl); + return __riscv_vmadd_vv_i16mf2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vx_i16mf2_m( @@ -958,7 +958,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vmadd_vx_i16mf2_m(vbool32_t mask, vint16mf2_t vd, int16_t rs1, vint16mf2_t vs2, size_t vl) { - return vmadd_vx_i16mf2_m(mask, vd, rs1, vs2, vl); + return __riscv_vmadd_vx_i16mf2_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vv_i16m1_m( @@ -967,7 +967,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vmadd_vv_i16m1_m(vbool16_t mask, vint16m1_t vd, vint16m1_t vs1, vint16m1_t vs2, size_t vl) { - return vmadd_vv_i16m1_m(mask, vd, vs1, vs2, vl); + return __riscv_vmadd_vv_i16m1_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vx_i16m1_m( @@ -976,7 +976,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vmadd_vx_i16m1_m(vbool16_t mask, vint16m1_t vd, int16_t rs1, vint16m1_t vs2, size_t vl) { - return vmadd_vx_i16m1_m(mask, vd, rs1, vs2, vl); + return __riscv_vmadd_vx_i16m1_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vv_i16m2_m( @@ -985,7 +985,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vmadd_vv_i16m2_m(vbool8_t mask, vint16m2_t vd, vint16m2_t vs1, vint16m2_t vs2, size_t vl) { - return vmadd_vv_i16m2_m(mask, vd, vs1, vs2, vl); + return __riscv_vmadd_vv_i16m2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vx_i16m2_m( @@ -994,7 +994,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vmadd_vx_i16m2_m(vbool8_t mask, vint16m2_t vd, int16_t rs1, vint16m2_t vs2, size_t vl) { - return vmadd_vx_i16m2_m(mask, vd, rs1, vs2, vl); + return __riscv_vmadd_vx_i16m2_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vv_i16m4_m( @@ -1003,7 +1003,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vmadd_vv_i16m4_m(vbool4_t mask, vint16m4_t vd, vint16m4_t vs1, vint16m4_t vs2, size_t vl) { - return vmadd_vv_i16m4_m(mask, vd, vs1, vs2, vl); + return __riscv_vmadd_vv_i16m4_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vx_i16m4_m( @@ -1012,7 +1012,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vmadd_vx_i16m4_m(vbool4_t mask, vint16m4_t vd, int16_t rs1, vint16m4_t vs2, size_t vl) { - return vmadd_vx_i16m4_m(mask, vd, rs1, vs2, vl); + return __riscv_vmadd_vx_i16m4_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vv_i16m8_m( @@ -1021,7 +1021,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m8_t test_vmadd_vv_i16m8_m(vbool2_t mask, vint16m8_t vd, vint16m8_t vs1, vint16m8_t vs2, size_t vl) { - return vmadd_vv_i16m8_m(mask, vd, vs1, vs2, vl); + return __riscv_vmadd_vv_i16m8_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vx_i16m8_m( @@ -1030,7 +1030,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m8_t test_vmadd_vx_i16m8_m(vbool2_t mask, vint16m8_t vd, int16_t rs1, vint16m8_t vs2, size_t vl) { - return vmadd_vx_i16m8_m(mask, vd, rs1, vs2, vl); + return __riscv_vmadd_vx_i16m8_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vv_i32mf2_m( @@ -1039,7 +1039,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vmadd_vv_i32mf2_m(vbool64_t mask, vint32mf2_t vd, vint32mf2_t vs1, vint32mf2_t vs2, size_t vl) { - return vmadd_vv_i32mf2_m(mask, vd, vs1, vs2, vl); + return __riscv_vmadd_vv_i32mf2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vx_i32mf2_m( @@ -1048,7 +1048,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vmadd_vx_i32mf2_m(vbool64_t mask, vint32mf2_t vd, int32_t rs1, vint32mf2_t vs2, size_t vl) { - return vmadd_vx_i32mf2_m(mask, vd, rs1, vs2, vl); + return __riscv_vmadd_vx_i32mf2_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vv_i32m1_m( @@ -1057,7 +1057,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vmadd_vv_i32m1_m(vbool32_t mask, vint32m1_t vd, vint32m1_t vs1, vint32m1_t vs2, size_t vl) { - return vmadd_vv_i32m1_m(mask, vd, vs1, vs2, vl); + return __riscv_vmadd_vv_i32m1_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vx_i32m1_m( @@ -1066,7 +1066,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vmadd_vx_i32m1_m(vbool32_t mask, vint32m1_t vd, int32_t rs1, vint32m1_t vs2, size_t vl) { - return vmadd_vx_i32m1_m(mask, vd, rs1, vs2, vl); + return __riscv_vmadd_vx_i32m1_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vv_i32m2_m( @@ -1075,7 +1075,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vmadd_vv_i32m2_m(vbool16_t mask, vint32m2_t vd, vint32m2_t vs1, vint32m2_t vs2, size_t vl) { - return vmadd_vv_i32m2_m(mask, vd, vs1, vs2, vl); + return __riscv_vmadd_vv_i32m2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vx_i32m2_m( @@ -1084,7 +1084,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vmadd_vx_i32m2_m(vbool16_t mask, vint32m2_t vd, int32_t rs1, vint32m2_t vs2, size_t vl) { - return vmadd_vx_i32m2_m(mask, vd, rs1, vs2, vl); + return __riscv_vmadd_vx_i32m2_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vv_i32m4_m( @@ -1093,7 +1093,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vmadd_vv_i32m4_m(vbool8_t mask, vint32m4_t vd, vint32m4_t vs1, vint32m4_t vs2, size_t vl) { - return vmadd_vv_i32m4_m(mask, vd, vs1, vs2, vl); + return __riscv_vmadd_vv_i32m4_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vx_i32m4_m( @@ -1102,7 +1102,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vmadd_vx_i32m4_m(vbool8_t mask, vint32m4_t vd, int32_t rs1, vint32m4_t vs2, size_t vl) { - return vmadd_vx_i32m4_m(mask, vd, rs1, vs2, vl); + return __riscv_vmadd_vx_i32m4_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vv_i32m8_m( @@ -1111,7 +1111,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m8_t test_vmadd_vv_i32m8_m(vbool4_t mask, vint32m8_t vd, vint32m8_t vs1, vint32m8_t vs2, size_t vl) { - return vmadd_vv_i32m8_m(mask, vd, vs1, vs2, vl); + return __riscv_vmadd_vv_i32m8_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vx_i32m8_m( @@ -1120,7 +1120,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m8_t test_vmadd_vx_i32m8_m(vbool4_t mask, vint32m8_t vd, int32_t rs1, vint32m8_t vs2, size_t vl) { - return vmadd_vx_i32m8_m(mask, vd, rs1, vs2, vl); + return __riscv_vmadd_vx_i32m8_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vv_i64m1_m( @@ -1129,7 +1129,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vmadd_vv_i64m1_m(vbool64_t mask, vint64m1_t vd, vint64m1_t vs1, vint64m1_t vs2, size_t vl) { - return vmadd_vv_i64m1_m(mask, vd, vs1, vs2, vl); + return __riscv_vmadd_vv_i64m1_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vx_i64m1_m( @@ -1138,7 +1138,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vmadd_vx_i64m1_m(vbool64_t mask, vint64m1_t vd, int64_t rs1, vint64m1_t vs2, size_t vl) { - return vmadd_vx_i64m1_m(mask, vd, rs1, vs2, vl); + return __riscv_vmadd_vx_i64m1_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vv_i64m2_m( @@ -1147,7 +1147,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m2_t test_vmadd_vv_i64m2_m(vbool32_t mask, vint64m2_t vd, vint64m2_t vs1, vint64m2_t vs2, size_t vl) { - return vmadd_vv_i64m2_m(mask, vd, vs1, vs2, vl); + return __riscv_vmadd_vv_i64m2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vx_i64m2_m( @@ -1156,7 +1156,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m2_t test_vmadd_vx_i64m2_m(vbool32_t mask, vint64m2_t vd, int64_t rs1, vint64m2_t vs2, size_t vl) { - return vmadd_vx_i64m2_m(mask, vd, rs1, vs2, vl); + return __riscv_vmadd_vx_i64m2_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vv_i64m4_m( @@ -1165,7 +1165,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m4_t test_vmadd_vv_i64m4_m(vbool16_t mask, vint64m4_t vd, vint64m4_t vs1, vint64m4_t vs2, size_t vl) { - return vmadd_vv_i64m4_m(mask, vd, vs1, vs2, vl); + return __riscv_vmadd_vv_i64m4_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vx_i64m4_m( @@ -1174,7 +1174,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m4_t test_vmadd_vx_i64m4_m(vbool16_t mask, vint64m4_t vd, int64_t rs1, vint64m4_t vs2, size_t vl) { - return vmadd_vx_i64m4_m(mask, vd, rs1, vs2, vl); + return __riscv_vmadd_vx_i64m4_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vv_i64m8_m( @@ -1183,7 +1183,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m8_t test_vmadd_vv_i64m8_m(vbool8_t mask, vint64m8_t vd, vint64m8_t vs1, vint64m8_t vs2, size_t vl) { - return vmadd_vv_i64m8_m(mask, vd, vs1, vs2, vl); + return __riscv_vmadd_vv_i64m8_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vx_i64m8_m( @@ -1192,7 +1192,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m8_t test_vmadd_vx_i64m8_m(vbool8_t mask, vint64m8_t vd, int64_t rs1, vint64m8_t vs2, size_t vl) { - return vmadd_vx_i64m8_m(mask, vd, rs1, vs2, vl); + return __riscv_vmadd_vx_i64m8_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vv_u8mf8_m( @@ -1201,7 +1201,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf8_t test_vmadd_vv_u8mf8_m(vbool64_t mask, vuint8mf8_t vd, vuint8mf8_t vs1, vuint8mf8_t vs2, size_t vl) { - return vmadd_vv_u8mf8_m(mask, vd, vs1, vs2, vl); + return __riscv_vmadd_vv_u8mf8_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vx_u8mf8_m( @@ -1210,7 +1210,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf8_t test_vmadd_vx_u8mf8_m(vbool64_t mask, vuint8mf8_t vd, uint8_t rs1, vuint8mf8_t vs2, size_t vl) { - return vmadd_vx_u8mf8_m(mask, vd, rs1, vs2, vl); + return __riscv_vmadd_vx_u8mf8_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vv_u8mf4_m( @@ -1219,7 +1219,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf4_t test_vmadd_vv_u8mf4_m(vbool32_t mask, vuint8mf4_t vd, vuint8mf4_t vs1, vuint8mf4_t vs2, size_t vl) { - return vmadd_vv_u8mf4_m(mask, vd, vs1, vs2, vl); + return __riscv_vmadd_vv_u8mf4_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vx_u8mf4_m( @@ -1228,7 +1228,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf4_t test_vmadd_vx_u8mf4_m(vbool32_t mask, vuint8mf4_t vd, uint8_t rs1, vuint8mf4_t vs2, size_t vl) { - return vmadd_vx_u8mf4_m(mask, vd, rs1, vs2, vl); + return __riscv_vmadd_vx_u8mf4_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vv_u8mf2_m( @@ -1237,7 +1237,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf2_t test_vmadd_vv_u8mf2_m(vbool16_t mask, vuint8mf2_t vd, vuint8mf2_t vs1, vuint8mf2_t vs2, size_t vl) { - return vmadd_vv_u8mf2_m(mask, vd, vs1, vs2, vl); + return __riscv_vmadd_vv_u8mf2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vx_u8mf2_m( @@ -1246,7 +1246,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf2_t test_vmadd_vx_u8mf2_m(vbool16_t mask, vuint8mf2_t vd, uint8_t rs1, vuint8mf2_t vs2, size_t vl) { - return vmadd_vx_u8mf2_m(mask, vd, rs1, vs2, vl); + return __riscv_vmadd_vx_u8mf2_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vv_u8m1_m( @@ -1255,7 +1255,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vmadd_vv_u8m1_m(vbool8_t mask, vuint8m1_t vd, vuint8m1_t vs1, vuint8m1_t vs2, size_t vl) { - return vmadd_vv_u8m1_m(mask, vd, vs1, vs2, vl); + return __riscv_vmadd_vv_u8m1_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vx_u8m1_m( @@ -1264,7 +1264,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vmadd_vx_u8m1_m(vbool8_t mask, vuint8m1_t vd, uint8_t rs1, vuint8m1_t vs2, size_t vl) { - return vmadd_vx_u8m1_m(mask, vd, rs1, vs2, vl); + return __riscv_vmadd_vx_u8m1_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vv_u8m2_m( @@ -1273,7 +1273,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m2_t test_vmadd_vv_u8m2_m(vbool4_t mask, vuint8m2_t vd, vuint8m2_t vs1, vuint8m2_t vs2, size_t vl) { - return vmadd_vv_u8m2_m(mask, vd, vs1, vs2, vl); + return __riscv_vmadd_vv_u8m2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vx_u8m2_m( @@ -1282,7 +1282,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m2_t test_vmadd_vx_u8m2_m(vbool4_t mask, vuint8m2_t vd, uint8_t rs1, vuint8m2_t vs2, size_t vl) { - return vmadd_vx_u8m2_m(mask, vd, rs1, vs2, vl); + return __riscv_vmadd_vx_u8m2_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vv_u8m4_m( @@ -1291,7 +1291,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m4_t test_vmadd_vv_u8m4_m(vbool2_t mask, vuint8m4_t vd, vuint8m4_t vs1, vuint8m4_t vs2, size_t vl) { - return vmadd_vv_u8m4_m(mask, vd, vs1, vs2, vl); + return __riscv_vmadd_vv_u8m4_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vx_u8m4_m( @@ -1300,7 +1300,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m4_t test_vmadd_vx_u8m4_m(vbool2_t mask, vuint8m4_t vd, uint8_t rs1, vuint8m4_t vs2, size_t vl) { - return vmadd_vx_u8m4_m(mask, vd, rs1, vs2, vl); + return __riscv_vmadd_vx_u8m4_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vv_u8m8_m( @@ -1309,7 +1309,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m8_t test_vmadd_vv_u8m8_m(vbool1_t mask, vuint8m8_t vd, vuint8m8_t vs1, vuint8m8_t vs2, size_t vl) { - return vmadd_vv_u8m8_m(mask, vd, vs1, vs2, vl); + return __riscv_vmadd_vv_u8m8_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vx_u8m8_m( @@ -1318,7 +1318,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m8_t test_vmadd_vx_u8m8_m(vbool1_t mask, vuint8m8_t vd, uint8_t rs1, vuint8m8_t vs2, size_t vl) { - return vmadd_vx_u8m8_m(mask, vd, rs1, vs2, vl); + return __riscv_vmadd_vx_u8m8_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vv_u16mf4_m( @@ -1327,7 +1327,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vmadd_vv_u16mf4_m(vbool64_t mask, vuint16mf4_t vd, vuint16mf4_t vs1, vuint16mf4_t vs2, size_t vl) { - return vmadd_vv_u16mf4_m(mask, vd, vs1, vs2, vl); + return __riscv_vmadd_vv_u16mf4_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vx_u16mf4_m( @@ -1336,7 +1336,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vmadd_vx_u16mf4_m(vbool64_t mask, vuint16mf4_t vd, uint16_t rs1, vuint16mf4_t vs2, size_t vl) { - return vmadd_vx_u16mf4_m(mask, vd, rs1, vs2, vl); + return __riscv_vmadd_vx_u16mf4_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vv_u16mf2_m( @@ -1345,7 +1345,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vmadd_vv_u16mf2_m(vbool32_t mask, vuint16mf2_t vd, vuint16mf2_t vs1, vuint16mf2_t vs2, size_t vl) { - return vmadd_vv_u16mf2_m(mask, vd, vs1, vs2, vl); + return __riscv_vmadd_vv_u16mf2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vx_u16mf2_m( @@ -1354,7 +1354,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vmadd_vx_u16mf2_m(vbool32_t mask, vuint16mf2_t vd, uint16_t rs1, vuint16mf2_t vs2, size_t vl) { - return vmadd_vx_u16mf2_m(mask, vd, rs1, vs2, vl); + return __riscv_vmadd_vx_u16mf2_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vv_u16m1_m( @@ -1363,7 +1363,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vmadd_vv_u16m1_m(vbool16_t mask, vuint16m1_t vd, vuint16m1_t vs1, vuint16m1_t vs2, size_t vl) { - return vmadd_vv_u16m1_m(mask, vd, vs1, vs2, vl); + return __riscv_vmadd_vv_u16m1_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vx_u16m1_m( @@ -1372,7 +1372,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vmadd_vx_u16m1_m(vbool16_t mask, vuint16m1_t vd, uint16_t rs1, vuint16m1_t vs2, size_t vl) { - return vmadd_vx_u16m1_m(mask, vd, rs1, vs2, vl); + return __riscv_vmadd_vx_u16m1_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vv_u16m2_m( @@ -1381,7 +1381,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vmadd_vv_u16m2_m(vbool8_t mask, vuint16m2_t vd, vuint16m2_t vs1, vuint16m2_t vs2, size_t vl) { - return vmadd_vv_u16m2_m(mask, vd, vs1, vs2, vl); + return __riscv_vmadd_vv_u16m2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vx_u16m2_m( @@ -1390,7 +1390,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vmadd_vx_u16m2_m(vbool8_t mask, vuint16m2_t vd, uint16_t rs1, vuint16m2_t vs2, size_t vl) { - return vmadd_vx_u16m2_m(mask, vd, rs1, vs2, vl); + return __riscv_vmadd_vx_u16m2_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vv_u16m4_m( @@ -1399,7 +1399,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_vmadd_vv_u16m4_m(vbool4_t mask, vuint16m4_t vd, vuint16m4_t vs1, vuint16m4_t vs2, size_t vl) { - return vmadd_vv_u16m4_m(mask, vd, vs1, vs2, vl); + return __riscv_vmadd_vv_u16m4_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vx_u16m4_m( @@ -1408,7 +1408,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_vmadd_vx_u16m4_m(vbool4_t mask, vuint16m4_t vd, uint16_t rs1, vuint16m4_t vs2, size_t vl) { - return vmadd_vx_u16m4_m(mask, vd, rs1, vs2, vl); + return __riscv_vmadd_vx_u16m4_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vv_u16m8_m( @@ -1417,7 +1417,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m8_t test_vmadd_vv_u16m8_m(vbool2_t mask, vuint16m8_t vd, vuint16m8_t vs1, vuint16m8_t vs2, size_t vl) { - return vmadd_vv_u16m8_m(mask, vd, vs1, vs2, vl); + return __riscv_vmadd_vv_u16m8_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vx_u16m8_m( @@ -1426,7 +1426,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m8_t test_vmadd_vx_u16m8_m(vbool2_t mask, vuint16m8_t vd, uint16_t rs1, vuint16m8_t vs2, size_t vl) { - return vmadd_vx_u16m8_m(mask, vd, rs1, vs2, vl); + return __riscv_vmadd_vx_u16m8_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vv_u32mf2_m( @@ -1435,7 +1435,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vmadd_vv_u32mf2_m(vbool64_t mask, vuint32mf2_t vd, vuint32mf2_t vs1, vuint32mf2_t vs2, size_t vl) { - return vmadd_vv_u32mf2_m(mask, vd, vs1, vs2, vl); + return __riscv_vmadd_vv_u32mf2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vx_u32mf2_m( @@ -1444,7 +1444,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vmadd_vx_u32mf2_m(vbool64_t mask, vuint32mf2_t vd, uint32_t rs1, vuint32mf2_t vs2, size_t vl) { - return vmadd_vx_u32mf2_m(mask, vd, rs1, vs2, vl); + return __riscv_vmadd_vx_u32mf2_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vv_u32m1_m( @@ -1453,7 +1453,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vmadd_vv_u32m1_m(vbool32_t mask, vuint32m1_t vd, vuint32m1_t vs1, vuint32m1_t vs2, size_t vl) { - return vmadd_vv_u32m1_m(mask, vd, vs1, vs2, vl); + return __riscv_vmadd_vv_u32m1_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vx_u32m1_m( @@ -1462,7 +1462,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vmadd_vx_u32m1_m(vbool32_t mask, vuint32m1_t vd, uint32_t rs1, vuint32m1_t vs2, size_t vl) { - return vmadd_vx_u32m1_m(mask, vd, rs1, vs2, vl); + return __riscv_vmadd_vx_u32m1_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vv_u32m2_m( @@ -1471,7 +1471,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vmadd_vv_u32m2_m(vbool16_t mask, vuint32m2_t vd, vuint32m2_t vs1, vuint32m2_t vs2, size_t vl) { - return vmadd_vv_u32m2_m(mask, vd, vs1, vs2, vl); + return __riscv_vmadd_vv_u32m2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vx_u32m2_m( @@ -1480,7 +1480,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vmadd_vx_u32m2_m(vbool16_t mask, vuint32m2_t vd, uint32_t rs1, vuint32m2_t vs2, size_t vl) { - return vmadd_vx_u32m2_m(mask, vd, rs1, vs2, vl); + return __riscv_vmadd_vx_u32m2_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vv_u32m4_m( @@ -1489,7 +1489,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vmadd_vv_u32m4_m(vbool8_t mask, vuint32m4_t vd, vuint32m4_t vs1, vuint32m4_t vs2, size_t vl) { - return vmadd_vv_u32m4_m(mask, vd, vs1, vs2, vl); + return __riscv_vmadd_vv_u32m4_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vx_u32m4_m( @@ -1498,7 +1498,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vmadd_vx_u32m4_m(vbool8_t mask, vuint32m4_t vd, uint32_t rs1, vuint32m4_t vs2, size_t vl) { - return vmadd_vx_u32m4_m(mask, vd, rs1, vs2, vl); + return __riscv_vmadd_vx_u32m4_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vv_u32m8_m( @@ -1507,7 +1507,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m8_t test_vmadd_vv_u32m8_m(vbool4_t mask, vuint32m8_t vd, vuint32m8_t vs1, vuint32m8_t vs2, size_t vl) { - return vmadd_vv_u32m8_m(mask, vd, vs1, vs2, vl); + return __riscv_vmadd_vv_u32m8_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vx_u32m8_m( @@ -1516,7 +1516,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m8_t test_vmadd_vx_u32m8_m(vbool4_t mask, vuint32m8_t vd, uint32_t rs1, vuint32m8_t vs2, size_t vl) { - return vmadd_vx_u32m8_m(mask, vd, rs1, vs2, vl); + return __riscv_vmadd_vx_u32m8_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vv_u64m1_m( @@ -1525,7 +1525,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m1_t test_vmadd_vv_u64m1_m(vbool64_t mask, vuint64m1_t vd, vuint64m1_t vs1, vuint64m1_t vs2, size_t vl) { - return vmadd_vv_u64m1_m(mask, vd, vs1, vs2, vl); + return __riscv_vmadd_vv_u64m1_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vx_u64m1_m( @@ -1534,7 +1534,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m1_t test_vmadd_vx_u64m1_m(vbool64_t mask, vuint64m1_t vd, uint64_t rs1, vuint64m1_t vs2, size_t vl) { - return vmadd_vx_u64m1_m(mask, vd, rs1, vs2, vl); + return __riscv_vmadd_vx_u64m1_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vv_u64m2_m( @@ -1543,7 +1543,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m2_t test_vmadd_vv_u64m2_m(vbool32_t mask, vuint64m2_t vd, vuint64m2_t vs1, vuint64m2_t vs2, size_t vl) { - return vmadd_vv_u64m2_m(mask, vd, vs1, vs2, vl); + return __riscv_vmadd_vv_u64m2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vx_u64m2_m( @@ -1552,7 +1552,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m2_t test_vmadd_vx_u64m2_m(vbool32_t mask, vuint64m2_t vd, uint64_t rs1, vuint64m2_t vs2, size_t vl) { - return vmadd_vx_u64m2_m(mask, vd, rs1, vs2, vl); + return __riscv_vmadd_vx_u64m2_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vv_u64m4_m( @@ -1561,7 +1561,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m4_t test_vmadd_vv_u64m4_m(vbool16_t mask, vuint64m4_t vd, vuint64m4_t vs1, vuint64m4_t vs2, size_t vl) { - return vmadd_vv_u64m4_m(mask, vd, vs1, vs2, vl); + return __riscv_vmadd_vv_u64m4_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vx_u64m4_m( @@ -1570,7 +1570,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m4_t test_vmadd_vx_u64m4_m(vbool16_t mask, vuint64m4_t vd, uint64_t rs1, vuint64m4_t vs2, size_t vl) { - return vmadd_vx_u64m4_m(mask, vd, rs1, vs2, vl); + return __riscv_vmadd_vx_u64m4_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vv_u64m8_m( @@ -1579,7 +1579,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m8_t test_vmadd_vv_u64m8_m(vbool8_t mask, vuint64m8_t vd, vuint64m8_t vs1, vuint64m8_t vs2, size_t vl) { - return vmadd_vv_u64m8_m(mask, vd, vs1, vs2, vl); + return __riscv_vmadd_vv_u64m8_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vmadd_vx_u64m8_m( @@ -1588,6 +1588,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m8_t test_vmadd_vx_u64m8_m(vbool8_t mask, vuint64m8_t vd, uint64_t rs1, vuint64m8_t vs2, size_t vl) { - return vmadd_vx_u64m8_m(mask, vd, rs1, vs2, vl); + return __riscv_vmadd_vx_u64m8_m(mask, vd, rs1, vs2, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmand.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmand.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmand.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmand.c @@ -12,7 +12,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool1_t test_vmand_mm_b1(vbool1_t op1, vbool1_t op2, size_t vl) { - return vmand_mm_b1(op1, op2, vl); + return __riscv_vmand_mm_b1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmand_mm_b2( @@ -21,7 +21,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmand_mm_b2(vbool2_t op1, vbool2_t op2, size_t vl) { - return vmand_mm_b2(op1, op2, vl); + return __riscv_vmand_mm_b2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmand_mm_b4( @@ -30,7 +30,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmand_mm_b4(vbool4_t op1, vbool4_t op2, size_t vl) { - return vmand_mm_b4(op1, op2, vl); + return __riscv_vmand_mm_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmand_mm_b8( @@ -39,7 +39,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmand_mm_b8(vbool8_t op1, vbool8_t op2, size_t vl) { - return vmand_mm_b8(op1, op2, vl); + return __riscv_vmand_mm_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmand_mm_b16( @@ -48,7 +48,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmand_mm_b16(vbool16_t op1, vbool16_t op2, size_t vl) { - return vmand_mm_b16(op1, op2, vl); + return __riscv_vmand_mm_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmand_mm_b32( @@ -57,7 +57,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmand_mm_b32(vbool32_t op1, vbool32_t op2, size_t vl) { - return vmand_mm_b32(op1, op2, vl); + return __riscv_vmand_mm_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmand_mm_b64( @@ -66,6 +66,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmand_mm_b64(vbool64_t op1, vbool64_t op2, size_t vl) { - return vmand_mm_b64(op1, op2, vl); + return __riscv_vmand_mm_b64(op1, op2, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmandn.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmandn.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmandn.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmandn.c @@ -12,7 +12,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool1_t test_vmandn_mm_b1(vbool1_t op1, vbool1_t op2, size_t vl) { - return vmandn_mm_b1(op1, op2, vl); + return __riscv_vmandn_mm_b1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmandn_mm_b2( @@ -21,7 +21,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmandn_mm_b2(vbool2_t op1, vbool2_t op2, size_t vl) { - return vmandn_mm_b2(op1, op2, vl); + return __riscv_vmandn_mm_b2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmandn_mm_b4( @@ -30,7 +30,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmandn_mm_b4(vbool4_t op1, vbool4_t op2, size_t vl) { - return vmandn_mm_b4(op1, op2, vl); + return __riscv_vmandn_mm_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmandn_mm_b8( @@ -39,7 +39,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmandn_mm_b8(vbool8_t op1, vbool8_t op2, size_t vl) { - return vmandn_mm_b8(op1, op2, vl); + return __riscv_vmandn_mm_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmandn_mm_b16( @@ -48,7 +48,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmandn_mm_b16(vbool16_t op1, vbool16_t op2, size_t vl) { - return vmandn_mm_b16(op1, op2, vl); + return __riscv_vmandn_mm_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmandn_mm_b32( @@ -57,7 +57,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmandn_mm_b32(vbool32_t op1, vbool32_t op2, size_t vl) { - return vmandn_mm_b32(op1, op2, vl); + return __riscv_vmandn_mm_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmandn_mm_b64( @@ -66,6 +66,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmandn_mm_b64(vbool64_t op1, vbool64_t op2, size_t vl) { - return vmandn_mm_b64(op1, op2, vl); + return __riscv_vmandn_mm_b64(op1, op2, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmax.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmax.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmax.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmax.c @@ -12,7 +12,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vmax_vv_i8mf8(vint8mf8_t op1, vint8mf8_t op2, size_t vl) { - return vmax_vv_i8mf8(op1, op2, vl); + return __riscv_vmax_vv_i8mf8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmax_vx_i8mf8( @@ -21,7 +21,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vmax_vx_i8mf8(vint8mf8_t op1, int8_t op2, size_t vl) { - return vmax_vx_i8mf8(op1, op2, vl); + return __riscv_vmax_vx_i8mf8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmax_vv_i8mf4( @@ -30,7 +30,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vmax_vv_i8mf4(vint8mf4_t op1, vint8mf4_t op2, size_t vl) { - return vmax_vv_i8mf4(op1, op2, vl); + return __riscv_vmax_vv_i8mf4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmax_vx_i8mf4( @@ -39,7 +39,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vmax_vx_i8mf4(vint8mf4_t op1, int8_t op2, size_t vl) { - return vmax_vx_i8mf4(op1, op2, vl); + return __riscv_vmax_vx_i8mf4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmax_vv_i8mf2( @@ -48,7 +48,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vmax_vv_i8mf2(vint8mf2_t op1, vint8mf2_t op2, size_t vl) { - return vmax_vv_i8mf2(op1, op2, vl); + return __riscv_vmax_vv_i8mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmax_vx_i8mf2( @@ -57,7 +57,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vmax_vx_i8mf2(vint8mf2_t op1, int8_t op2, size_t vl) { - return vmax_vx_i8mf2(op1, op2, vl); + return __riscv_vmax_vx_i8mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmax_vv_i8m1( @@ -66,7 +66,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vmax_vv_i8m1(vint8m1_t op1, vint8m1_t op2, size_t vl) { - return vmax_vv_i8m1(op1, op2, vl); + return __riscv_vmax_vv_i8m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmax_vx_i8m1( @@ -75,7 +75,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vmax_vx_i8m1(vint8m1_t op1, int8_t op2, size_t vl) { - return vmax_vx_i8m1(op1, op2, vl); + return __riscv_vmax_vx_i8m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmax_vv_i8m2( @@ -84,7 +84,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m2_t test_vmax_vv_i8m2(vint8m2_t op1, vint8m2_t op2, size_t vl) { - return vmax_vv_i8m2(op1, op2, vl); + return __riscv_vmax_vv_i8m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmax_vx_i8m2( @@ -93,7 +93,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m2_t test_vmax_vx_i8m2(vint8m2_t op1, int8_t op2, size_t vl) { - return vmax_vx_i8m2(op1, op2, vl); + return __riscv_vmax_vx_i8m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmax_vv_i8m4( @@ -102,7 +102,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m4_t test_vmax_vv_i8m4(vint8m4_t op1, vint8m4_t op2, size_t vl) { - return vmax_vv_i8m4(op1, op2, vl); + return __riscv_vmax_vv_i8m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmax_vx_i8m4( @@ -111,7 +111,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m4_t test_vmax_vx_i8m4(vint8m4_t op1, int8_t op2, size_t vl) { - return vmax_vx_i8m4(op1, op2, vl); + return __riscv_vmax_vx_i8m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmax_vv_i8m8( @@ -120,7 +120,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m8_t test_vmax_vv_i8m8(vint8m8_t op1, vint8m8_t op2, size_t vl) { - return vmax_vv_i8m8(op1, op2, vl); + return __riscv_vmax_vv_i8m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmax_vx_i8m8( @@ -129,7 +129,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m8_t test_vmax_vx_i8m8(vint8m8_t op1, int8_t op2, size_t vl) { - return vmax_vx_i8m8(op1, op2, vl); + return __riscv_vmax_vx_i8m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmax_vv_i16mf4( @@ -138,7 +138,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vmax_vv_i16mf4(vint16mf4_t op1, vint16mf4_t op2, size_t vl) { - return vmax_vv_i16mf4(op1, op2, vl); + return __riscv_vmax_vv_i16mf4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmax_vx_i16mf4( @@ -147,7 +147,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vmax_vx_i16mf4(vint16mf4_t op1, int16_t op2, size_t vl) { - return vmax_vx_i16mf4(op1, op2, vl); + return __riscv_vmax_vx_i16mf4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmax_vv_i16mf2( @@ -156,7 +156,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vmax_vv_i16mf2(vint16mf2_t op1, vint16mf2_t op2, size_t vl) { - return vmax_vv_i16mf2(op1, op2, vl); + return __riscv_vmax_vv_i16mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmax_vx_i16mf2( @@ -165,7 +165,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vmax_vx_i16mf2(vint16mf2_t op1, int16_t op2, size_t vl) { - return vmax_vx_i16mf2(op1, op2, vl); + return __riscv_vmax_vx_i16mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmax_vv_i16m1( @@ -174,7 +174,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vmax_vv_i16m1(vint16m1_t op1, vint16m1_t op2, size_t vl) { - return vmax_vv_i16m1(op1, op2, vl); + return __riscv_vmax_vv_i16m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmax_vx_i16m1( @@ -183,7 +183,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vmax_vx_i16m1(vint16m1_t op1, int16_t op2, size_t vl) { - return vmax_vx_i16m1(op1, op2, vl); + return __riscv_vmax_vx_i16m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmax_vv_i16m2( @@ -192,7 +192,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vmax_vv_i16m2(vint16m2_t op1, vint16m2_t op2, size_t vl) { - return vmax_vv_i16m2(op1, op2, vl); + return __riscv_vmax_vv_i16m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmax_vx_i16m2( @@ -201,7 +201,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vmax_vx_i16m2(vint16m2_t op1, int16_t op2, size_t vl) { - return vmax_vx_i16m2(op1, op2, vl); + return __riscv_vmax_vx_i16m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmax_vv_i16m4( @@ -210,7 +210,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vmax_vv_i16m4(vint16m4_t op1, vint16m4_t op2, size_t vl) { - return vmax_vv_i16m4(op1, op2, vl); + return __riscv_vmax_vv_i16m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmax_vx_i16m4( @@ -219,7 +219,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vmax_vx_i16m4(vint16m4_t op1, int16_t op2, size_t vl) { - return vmax_vx_i16m4(op1, op2, vl); + return __riscv_vmax_vx_i16m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmax_vv_i16m8( @@ -228,7 +228,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m8_t test_vmax_vv_i16m8(vint16m8_t op1, vint16m8_t op2, size_t vl) { - return vmax_vv_i16m8(op1, op2, vl); + return __riscv_vmax_vv_i16m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmax_vx_i16m8( @@ -237,7 +237,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m8_t test_vmax_vx_i16m8(vint16m8_t op1, int16_t op2, size_t vl) { - return vmax_vx_i16m8(op1, op2, vl); + return __riscv_vmax_vx_i16m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmax_vv_i32mf2( @@ -246,7 +246,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vmax_vv_i32mf2(vint32mf2_t op1, vint32mf2_t op2, size_t vl) { - return vmax_vv_i32mf2(op1, op2, vl); + return __riscv_vmax_vv_i32mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmax_vx_i32mf2( @@ -255,7 +255,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vmax_vx_i32mf2(vint32mf2_t op1, int32_t op2, size_t vl) { - return vmax_vx_i32mf2(op1, op2, vl); + return __riscv_vmax_vx_i32mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmax_vv_i32m1( @@ -264,7 +264,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vmax_vv_i32m1(vint32m1_t op1, vint32m1_t op2, size_t vl) { - return vmax_vv_i32m1(op1, op2, vl); + return __riscv_vmax_vv_i32m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmax_vx_i32m1( @@ -273,7 +273,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vmax_vx_i32m1(vint32m1_t op1, int32_t op2, size_t vl) { - return vmax_vx_i32m1(op1, op2, vl); + return __riscv_vmax_vx_i32m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmax_vv_i32m2( @@ -282,7 +282,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vmax_vv_i32m2(vint32m2_t op1, vint32m2_t op2, size_t vl) { - return vmax_vv_i32m2(op1, op2, vl); + return __riscv_vmax_vv_i32m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmax_vx_i32m2( @@ -291,7 +291,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vmax_vx_i32m2(vint32m2_t op1, int32_t op2, size_t vl) { - return vmax_vx_i32m2(op1, op2, vl); + return __riscv_vmax_vx_i32m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmax_vv_i32m4( @@ -300,7 +300,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vmax_vv_i32m4(vint32m4_t op1, vint32m4_t op2, size_t vl) { - return vmax_vv_i32m4(op1, op2, vl); + return __riscv_vmax_vv_i32m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmax_vx_i32m4( @@ -309,7 +309,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vmax_vx_i32m4(vint32m4_t op1, int32_t op2, size_t vl) { - return vmax_vx_i32m4(op1, op2, vl); + return __riscv_vmax_vx_i32m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmax_vv_i32m8( @@ -318,7 +318,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m8_t test_vmax_vv_i32m8(vint32m8_t op1, vint32m8_t op2, size_t vl) { - return vmax_vv_i32m8(op1, op2, vl); + return __riscv_vmax_vv_i32m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmax_vx_i32m8( @@ -327,7 +327,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m8_t test_vmax_vx_i32m8(vint32m8_t op1, int32_t op2, size_t vl) { - return vmax_vx_i32m8(op1, op2, vl); + return __riscv_vmax_vx_i32m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmax_vv_i64m1( @@ -336,7 +336,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vmax_vv_i64m1(vint64m1_t op1, vint64m1_t op2, size_t vl) { - return vmax_vv_i64m1(op1, op2, vl); + return __riscv_vmax_vv_i64m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmax_vx_i64m1( @@ -345,7 +345,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vmax_vx_i64m1(vint64m1_t op1, int64_t op2, size_t vl) { - return vmax_vx_i64m1(op1, op2, vl); + return __riscv_vmax_vx_i64m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmax_vv_i64m2( @@ -354,7 +354,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m2_t test_vmax_vv_i64m2(vint64m2_t op1, vint64m2_t op2, size_t vl) { - return vmax_vv_i64m2(op1, op2, vl); + return __riscv_vmax_vv_i64m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmax_vx_i64m2( @@ -363,7 +363,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m2_t test_vmax_vx_i64m2(vint64m2_t op1, int64_t op2, size_t vl) { - return vmax_vx_i64m2(op1, op2, vl); + return __riscv_vmax_vx_i64m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmax_vv_i64m4( @@ -372,7 +372,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m4_t test_vmax_vv_i64m4(vint64m4_t op1, vint64m4_t op2, size_t vl) { - return vmax_vv_i64m4(op1, op2, vl); + return __riscv_vmax_vv_i64m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmax_vx_i64m4( @@ -381,7 +381,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m4_t test_vmax_vx_i64m4(vint64m4_t op1, int64_t op2, size_t vl) { - return vmax_vx_i64m4(op1, op2, vl); + return __riscv_vmax_vx_i64m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmax_vv_i64m8( @@ -390,7 +390,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m8_t test_vmax_vv_i64m8(vint64m8_t op1, vint64m8_t op2, size_t vl) { - return vmax_vv_i64m8(op1, op2, vl); + return __riscv_vmax_vv_i64m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmax_vx_i64m8( @@ -399,7 +399,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m8_t test_vmax_vx_i64m8(vint64m8_t op1, int64_t op2, size_t vl) { - return vmax_vx_i64m8(op1, op2, vl); + return __riscv_vmax_vx_i64m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmax_vv_i8mf8_m( @@ -408,7 +408,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vmax_vv_i8mf8_m(vbool64_t mask, vint8mf8_t op1, vint8mf8_t op2, size_t vl) { - return vmax_vv_i8mf8_m(mask, op1, op2, vl); + return __riscv_vmax_vv_i8mf8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmax_vx_i8mf8_m( @@ -417,7 +417,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vmax_vx_i8mf8_m(vbool64_t mask, vint8mf8_t op1, int8_t op2, size_t vl) { - return vmax_vx_i8mf8_m(mask, op1, op2, vl); + return __riscv_vmax_vx_i8mf8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmax_vv_i8mf4_m( @@ -426,7 +426,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vmax_vv_i8mf4_m(vbool32_t mask, vint8mf4_t op1, vint8mf4_t op2, size_t vl) { - return vmax_vv_i8mf4_m(mask, op1, op2, vl); + return __riscv_vmax_vv_i8mf4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmax_vx_i8mf4_m( @@ -435,7 +435,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vmax_vx_i8mf4_m(vbool32_t mask, vint8mf4_t op1, int8_t op2, size_t vl) { - return vmax_vx_i8mf4_m(mask, op1, op2, vl); + return __riscv_vmax_vx_i8mf4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmax_vv_i8mf2_m( @@ -444,7 +444,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vmax_vv_i8mf2_m(vbool16_t mask, vint8mf2_t op1, vint8mf2_t op2, size_t vl) { - return vmax_vv_i8mf2_m(mask, op1, op2, vl); + return __riscv_vmax_vv_i8mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmax_vx_i8mf2_m( @@ -453,7 +453,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vmax_vx_i8mf2_m(vbool16_t mask, vint8mf2_t op1, int8_t op2, size_t vl) { - return vmax_vx_i8mf2_m(mask, op1, op2, vl); + return __riscv_vmax_vx_i8mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmax_vv_i8m1_m( @@ -462,7 +462,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vmax_vv_i8m1_m(vbool8_t mask, vint8m1_t op1, vint8m1_t op2, size_t vl) { - return vmax_vv_i8m1_m(mask, op1, op2, vl); + return __riscv_vmax_vv_i8m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmax_vx_i8m1_m( @@ -471,7 +471,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vmax_vx_i8m1_m(vbool8_t mask, vint8m1_t op1, int8_t op2, size_t vl) { - return vmax_vx_i8m1_m(mask, op1, op2, vl); + return __riscv_vmax_vx_i8m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmax_vv_i8m2_m( @@ -480,7 +480,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m2_t test_vmax_vv_i8m2_m(vbool4_t mask, vint8m2_t op1, vint8m2_t op2, size_t vl) { - return vmax_vv_i8m2_m(mask, op1, op2, vl); + return __riscv_vmax_vv_i8m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmax_vx_i8m2_m( @@ -489,7 +489,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m2_t test_vmax_vx_i8m2_m(vbool4_t mask, vint8m2_t op1, int8_t op2, size_t vl) { - return vmax_vx_i8m2_m(mask, op1, op2, vl); + return __riscv_vmax_vx_i8m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmax_vv_i8m4_m( @@ -498,7 +498,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m4_t test_vmax_vv_i8m4_m(vbool2_t mask, vint8m4_t op1, vint8m4_t op2, size_t vl) { - return vmax_vv_i8m4_m(mask, op1, op2, vl); + return __riscv_vmax_vv_i8m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmax_vx_i8m4_m( @@ -507,7 +507,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m4_t test_vmax_vx_i8m4_m(vbool2_t mask, vint8m4_t op1, int8_t op2, size_t vl) { - return vmax_vx_i8m4_m(mask, op1, op2, vl); + return __riscv_vmax_vx_i8m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmax_vv_i8m8_m( @@ -516,7 +516,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m8_t test_vmax_vv_i8m8_m(vbool1_t mask, vint8m8_t op1, vint8m8_t op2, size_t vl) { - return vmax_vv_i8m8_m(mask, op1, op2, vl); + return __riscv_vmax_vv_i8m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmax_vx_i8m8_m( @@ -525,7 +525,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m8_t test_vmax_vx_i8m8_m(vbool1_t mask, vint8m8_t op1, int8_t op2, size_t vl) { - return vmax_vx_i8m8_m(mask, op1, op2, vl); + return __riscv_vmax_vx_i8m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmax_vv_i16mf4_m( @@ -534,7 +534,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vmax_vv_i16mf4_m(vbool64_t mask, vint16mf4_t op1, vint16mf4_t op2, size_t vl) { - return vmax_vv_i16mf4_m(mask, op1, op2, vl); + return __riscv_vmax_vv_i16mf4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmax_vx_i16mf4_m( @@ -543,7 +543,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vmax_vx_i16mf4_m(vbool64_t mask, vint16mf4_t op1, int16_t op2, size_t vl) { - return vmax_vx_i16mf4_m(mask, op1, op2, vl); + return __riscv_vmax_vx_i16mf4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmax_vv_i16mf2_m( @@ -552,7 +552,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vmax_vv_i16mf2_m(vbool32_t mask, vint16mf2_t op1, vint16mf2_t op2, size_t vl) { - return vmax_vv_i16mf2_m(mask, op1, op2, vl); + return __riscv_vmax_vv_i16mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmax_vx_i16mf2_m( @@ -561,7 +561,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vmax_vx_i16mf2_m(vbool32_t mask, vint16mf2_t op1, int16_t op2, size_t vl) { - return vmax_vx_i16mf2_m(mask, op1, op2, vl); + return __riscv_vmax_vx_i16mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmax_vv_i16m1_m( @@ -570,7 +570,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vmax_vv_i16m1_m(vbool16_t mask, vint16m1_t op1, vint16m1_t op2, size_t vl) { - return vmax_vv_i16m1_m(mask, op1, op2, vl); + return __riscv_vmax_vv_i16m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmax_vx_i16m1_m( @@ -579,7 +579,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vmax_vx_i16m1_m(vbool16_t mask, vint16m1_t op1, int16_t op2, size_t vl) { - return vmax_vx_i16m1_m(mask, op1, op2, vl); + return __riscv_vmax_vx_i16m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmax_vv_i16m2_m( @@ -588,7 +588,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vmax_vv_i16m2_m(vbool8_t mask, vint16m2_t op1, vint16m2_t op2, size_t vl) { - return vmax_vv_i16m2_m(mask, op1, op2, vl); + return __riscv_vmax_vv_i16m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmax_vx_i16m2_m( @@ -597,7 +597,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vmax_vx_i16m2_m(vbool8_t mask, vint16m2_t op1, int16_t op2, size_t vl) { - return vmax_vx_i16m2_m(mask, op1, op2, vl); + return __riscv_vmax_vx_i16m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmax_vv_i16m4_m( @@ -606,7 +606,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vmax_vv_i16m4_m(vbool4_t mask, vint16m4_t op1, vint16m4_t op2, size_t vl) { - return vmax_vv_i16m4_m(mask, op1, op2, vl); + return __riscv_vmax_vv_i16m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmax_vx_i16m4_m( @@ -615,7 +615,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vmax_vx_i16m4_m(vbool4_t mask, vint16m4_t op1, int16_t op2, size_t vl) { - return vmax_vx_i16m4_m(mask, op1, op2, vl); + return __riscv_vmax_vx_i16m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmax_vv_i16m8_m( @@ -624,7 +624,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m8_t test_vmax_vv_i16m8_m(vbool2_t mask, vint16m8_t op1, vint16m8_t op2, size_t vl) { - return vmax_vv_i16m8_m(mask, op1, op2, vl); + return __riscv_vmax_vv_i16m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmax_vx_i16m8_m( @@ -633,7 +633,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m8_t test_vmax_vx_i16m8_m(vbool2_t mask, vint16m8_t op1, int16_t op2, size_t vl) { - return vmax_vx_i16m8_m(mask, op1, op2, vl); + return __riscv_vmax_vx_i16m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmax_vv_i32mf2_m( @@ -642,7 +642,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vmax_vv_i32mf2_m(vbool64_t mask, vint32mf2_t op1, vint32mf2_t op2, size_t vl) { - return vmax_vv_i32mf2_m(mask, op1, op2, vl); + return __riscv_vmax_vv_i32mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmax_vx_i32mf2_m( @@ -651,7 +651,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vmax_vx_i32mf2_m(vbool64_t mask, vint32mf2_t op1, int32_t op2, size_t vl) { - return vmax_vx_i32mf2_m(mask, op1, op2, vl); + return __riscv_vmax_vx_i32mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmax_vv_i32m1_m( @@ -660,7 +660,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vmax_vv_i32m1_m(vbool32_t mask, vint32m1_t op1, vint32m1_t op2, size_t vl) { - return vmax_vv_i32m1_m(mask, op1, op2, vl); + return __riscv_vmax_vv_i32m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmax_vx_i32m1_m( @@ -669,7 +669,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vmax_vx_i32m1_m(vbool32_t mask, vint32m1_t op1, int32_t op2, size_t vl) { - return vmax_vx_i32m1_m(mask, op1, op2, vl); + return __riscv_vmax_vx_i32m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmax_vv_i32m2_m( @@ -678,7 +678,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vmax_vv_i32m2_m(vbool16_t mask, vint32m2_t op1, vint32m2_t op2, size_t vl) { - return vmax_vv_i32m2_m(mask, op1, op2, vl); + return __riscv_vmax_vv_i32m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmax_vx_i32m2_m( @@ -687,7 +687,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vmax_vx_i32m2_m(vbool16_t mask, vint32m2_t op1, int32_t op2, size_t vl) { - return vmax_vx_i32m2_m(mask, op1, op2, vl); + return __riscv_vmax_vx_i32m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmax_vv_i32m4_m( @@ -696,7 +696,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vmax_vv_i32m4_m(vbool8_t mask, vint32m4_t op1, vint32m4_t op2, size_t vl) { - return vmax_vv_i32m4_m(mask, op1, op2, vl); + return __riscv_vmax_vv_i32m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmax_vx_i32m4_m( @@ -705,7 +705,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vmax_vx_i32m4_m(vbool8_t mask, vint32m4_t op1, int32_t op2, size_t vl) { - return vmax_vx_i32m4_m(mask, op1, op2, vl); + return __riscv_vmax_vx_i32m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmax_vv_i32m8_m( @@ -714,7 +714,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m8_t test_vmax_vv_i32m8_m(vbool4_t mask, vint32m8_t op1, vint32m8_t op2, size_t vl) { - return vmax_vv_i32m8_m(mask, op1, op2, vl); + return __riscv_vmax_vv_i32m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmax_vx_i32m8_m( @@ -723,7 +723,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m8_t test_vmax_vx_i32m8_m(vbool4_t mask, vint32m8_t op1, int32_t op2, size_t vl) { - return vmax_vx_i32m8_m(mask, op1, op2, vl); + return __riscv_vmax_vx_i32m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmax_vv_i64m1_m( @@ -732,7 +732,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vmax_vv_i64m1_m(vbool64_t mask, vint64m1_t op1, vint64m1_t op2, size_t vl) { - return vmax_vv_i64m1_m(mask, op1, op2, vl); + return __riscv_vmax_vv_i64m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmax_vx_i64m1_m( @@ -741,7 +741,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vmax_vx_i64m1_m(vbool64_t mask, vint64m1_t op1, int64_t op2, size_t vl) { - return vmax_vx_i64m1_m(mask, op1, op2, vl); + return __riscv_vmax_vx_i64m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmax_vv_i64m2_m( @@ -750,7 +750,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m2_t test_vmax_vv_i64m2_m(vbool32_t mask, vint64m2_t op1, vint64m2_t op2, size_t vl) { - return vmax_vv_i64m2_m(mask, op1, op2, vl); + return __riscv_vmax_vv_i64m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmax_vx_i64m2_m( @@ -759,7 +759,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m2_t test_vmax_vx_i64m2_m(vbool32_t mask, vint64m2_t op1, int64_t op2, size_t vl) { - return vmax_vx_i64m2_m(mask, op1, op2, vl); + return __riscv_vmax_vx_i64m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmax_vv_i64m4_m( @@ -768,7 +768,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m4_t test_vmax_vv_i64m4_m(vbool16_t mask, vint64m4_t op1, vint64m4_t op2, size_t vl) { - return vmax_vv_i64m4_m(mask, op1, op2, vl); + return __riscv_vmax_vv_i64m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmax_vx_i64m4_m( @@ -777,7 +777,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m4_t test_vmax_vx_i64m4_m(vbool16_t mask, vint64m4_t op1, int64_t op2, size_t vl) { - return vmax_vx_i64m4_m(mask, op1, op2, vl); + return __riscv_vmax_vx_i64m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmax_vv_i64m8_m( @@ -786,7 +786,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m8_t test_vmax_vv_i64m8_m(vbool8_t mask, vint64m8_t op1, vint64m8_t op2, size_t vl) { - return vmax_vv_i64m8_m(mask, op1, op2, vl); + return __riscv_vmax_vv_i64m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmax_vx_i64m8_m( @@ -795,6 +795,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m8_t test_vmax_vx_i64m8_m(vbool8_t mask, vint64m8_t op1, int64_t op2, size_t vl) { - return vmax_vx_i64m8_m(mask, op1, op2, vl); + return __riscv_vmax_vx_i64m8_m(mask, op1, op2, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmaxu.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmaxu.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmaxu.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmaxu.c @@ -12,7 +12,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf8_t test_vmaxu_vv_u8mf8(vuint8mf8_t op1, vuint8mf8_t op2, size_t vl) { - return vmaxu_vv_u8mf8(op1, op2, vl); + return __riscv_vmaxu_vv_u8mf8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmaxu_vx_u8mf8( @@ -21,7 +21,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf8_t test_vmaxu_vx_u8mf8(vuint8mf8_t op1, uint8_t op2, size_t vl) { - return vmaxu_vx_u8mf8(op1, op2, vl); + return __riscv_vmaxu_vx_u8mf8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmaxu_vv_u8mf4( @@ -30,7 +30,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf4_t test_vmaxu_vv_u8mf4(vuint8mf4_t op1, vuint8mf4_t op2, size_t vl) { - return vmaxu_vv_u8mf4(op1, op2, vl); + return __riscv_vmaxu_vv_u8mf4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmaxu_vx_u8mf4( @@ -39,7 +39,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf4_t test_vmaxu_vx_u8mf4(vuint8mf4_t op1, uint8_t op2, size_t vl) { - return vmaxu_vx_u8mf4(op1, op2, vl); + return __riscv_vmaxu_vx_u8mf4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmaxu_vv_u8mf2( @@ -48,7 +48,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf2_t test_vmaxu_vv_u8mf2(vuint8mf2_t op1, vuint8mf2_t op2, size_t vl) { - return vmaxu_vv_u8mf2(op1, op2, vl); + return __riscv_vmaxu_vv_u8mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmaxu_vx_u8mf2( @@ -57,7 +57,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf2_t test_vmaxu_vx_u8mf2(vuint8mf2_t op1, uint8_t op2, size_t vl) { - return vmaxu_vx_u8mf2(op1, op2, vl); + return __riscv_vmaxu_vx_u8mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmaxu_vv_u8m1( @@ -66,7 +66,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vmaxu_vv_u8m1(vuint8m1_t op1, vuint8m1_t op2, size_t vl) { - return vmaxu_vv_u8m1(op1, op2, vl); + return __riscv_vmaxu_vv_u8m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmaxu_vx_u8m1( @@ -75,7 +75,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vmaxu_vx_u8m1(vuint8m1_t op1, uint8_t op2, size_t vl) { - return vmaxu_vx_u8m1(op1, op2, vl); + return __riscv_vmaxu_vx_u8m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmaxu_vv_u8m2( @@ -84,7 +84,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m2_t test_vmaxu_vv_u8m2(vuint8m2_t op1, vuint8m2_t op2, size_t vl) { - return vmaxu_vv_u8m2(op1, op2, vl); + return __riscv_vmaxu_vv_u8m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmaxu_vx_u8m2( @@ -93,7 +93,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m2_t test_vmaxu_vx_u8m2(vuint8m2_t op1, uint8_t op2, size_t vl) { - return vmaxu_vx_u8m2(op1, op2, vl); + return __riscv_vmaxu_vx_u8m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmaxu_vv_u8m4( @@ -102,7 +102,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m4_t test_vmaxu_vv_u8m4(vuint8m4_t op1, vuint8m4_t op2, size_t vl) { - return vmaxu_vv_u8m4(op1, op2, vl); + return __riscv_vmaxu_vv_u8m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmaxu_vx_u8m4( @@ -111,7 +111,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m4_t test_vmaxu_vx_u8m4(vuint8m4_t op1, uint8_t op2, size_t vl) { - return vmaxu_vx_u8m4(op1, op2, vl); + return __riscv_vmaxu_vx_u8m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmaxu_vv_u8m8( @@ -120,7 +120,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m8_t test_vmaxu_vv_u8m8(vuint8m8_t op1, vuint8m8_t op2, size_t vl) { - return vmaxu_vv_u8m8(op1, op2, vl); + return __riscv_vmaxu_vv_u8m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmaxu_vx_u8m8( @@ -129,7 +129,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m8_t test_vmaxu_vx_u8m8(vuint8m8_t op1, uint8_t op2, size_t vl) { - return vmaxu_vx_u8m8(op1, op2, vl); + return __riscv_vmaxu_vx_u8m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmaxu_vv_u16mf4( @@ -138,7 +138,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vmaxu_vv_u16mf4(vuint16mf4_t op1, vuint16mf4_t op2, size_t vl) { - return vmaxu_vv_u16mf4(op1, op2, vl); + return __riscv_vmaxu_vv_u16mf4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmaxu_vx_u16mf4( @@ -147,7 +147,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vmaxu_vx_u16mf4(vuint16mf4_t op1, uint16_t op2, size_t vl) { - return vmaxu_vx_u16mf4(op1, op2, vl); + return __riscv_vmaxu_vx_u16mf4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmaxu_vv_u16mf2( @@ -156,7 +156,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vmaxu_vv_u16mf2(vuint16mf2_t op1, vuint16mf2_t op2, size_t vl) { - return vmaxu_vv_u16mf2(op1, op2, vl); + return __riscv_vmaxu_vv_u16mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmaxu_vx_u16mf2( @@ -165,7 +165,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vmaxu_vx_u16mf2(vuint16mf2_t op1, uint16_t op2, size_t vl) { - return vmaxu_vx_u16mf2(op1, op2, vl); + return __riscv_vmaxu_vx_u16mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmaxu_vv_u16m1( @@ -174,7 +174,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vmaxu_vv_u16m1(vuint16m1_t op1, vuint16m1_t op2, size_t vl) { - return vmaxu_vv_u16m1(op1, op2, vl); + return __riscv_vmaxu_vv_u16m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmaxu_vx_u16m1( @@ -183,7 +183,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vmaxu_vx_u16m1(vuint16m1_t op1, uint16_t op2, size_t vl) { - return vmaxu_vx_u16m1(op1, op2, vl); + return __riscv_vmaxu_vx_u16m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmaxu_vv_u16m2( @@ -192,7 +192,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vmaxu_vv_u16m2(vuint16m2_t op1, vuint16m2_t op2, size_t vl) { - return vmaxu_vv_u16m2(op1, op2, vl); + return __riscv_vmaxu_vv_u16m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmaxu_vx_u16m2( @@ -201,7 +201,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vmaxu_vx_u16m2(vuint16m2_t op1, uint16_t op2, size_t vl) { - return vmaxu_vx_u16m2(op1, op2, vl); + return __riscv_vmaxu_vx_u16m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmaxu_vv_u16m4( @@ -210,7 +210,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_vmaxu_vv_u16m4(vuint16m4_t op1, vuint16m4_t op2, size_t vl) { - return vmaxu_vv_u16m4(op1, op2, vl); + return __riscv_vmaxu_vv_u16m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmaxu_vx_u16m4( @@ -219,7 +219,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_vmaxu_vx_u16m4(vuint16m4_t op1, uint16_t op2, size_t vl) { - return vmaxu_vx_u16m4(op1, op2, vl); + return __riscv_vmaxu_vx_u16m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmaxu_vv_u16m8( @@ -228,7 +228,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m8_t test_vmaxu_vv_u16m8(vuint16m8_t op1, vuint16m8_t op2, size_t vl) { - return vmaxu_vv_u16m8(op1, op2, vl); + return __riscv_vmaxu_vv_u16m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmaxu_vx_u16m8( @@ -237,7 +237,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m8_t test_vmaxu_vx_u16m8(vuint16m8_t op1, uint16_t op2, size_t vl) { - return vmaxu_vx_u16m8(op1, op2, vl); + return __riscv_vmaxu_vx_u16m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmaxu_vv_u32mf2( @@ -246,7 +246,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vmaxu_vv_u32mf2(vuint32mf2_t op1, vuint32mf2_t op2, size_t vl) { - return vmaxu_vv_u32mf2(op1, op2, vl); + return __riscv_vmaxu_vv_u32mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmaxu_vx_u32mf2( @@ -255,7 +255,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vmaxu_vx_u32mf2(vuint32mf2_t op1, uint32_t op2, size_t vl) { - return vmaxu_vx_u32mf2(op1, op2, vl); + return __riscv_vmaxu_vx_u32mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmaxu_vv_u32m1( @@ -264,7 +264,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vmaxu_vv_u32m1(vuint32m1_t op1, vuint32m1_t op2, size_t vl) { - return vmaxu_vv_u32m1(op1, op2, vl); + return __riscv_vmaxu_vv_u32m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmaxu_vx_u32m1( @@ -273,7 +273,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vmaxu_vx_u32m1(vuint32m1_t op1, uint32_t op2, size_t vl) { - return vmaxu_vx_u32m1(op1, op2, vl); + return __riscv_vmaxu_vx_u32m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmaxu_vv_u32m2( @@ -282,7 +282,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vmaxu_vv_u32m2(vuint32m2_t op1, vuint32m2_t op2, size_t vl) { - return vmaxu_vv_u32m2(op1, op2, vl); + return __riscv_vmaxu_vv_u32m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmaxu_vx_u32m2( @@ -291,7 +291,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vmaxu_vx_u32m2(vuint32m2_t op1, uint32_t op2, size_t vl) { - return vmaxu_vx_u32m2(op1, op2, vl); + return __riscv_vmaxu_vx_u32m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmaxu_vv_u32m4( @@ -300,7 +300,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vmaxu_vv_u32m4(vuint32m4_t op1, vuint32m4_t op2, size_t vl) { - return vmaxu_vv_u32m4(op1, op2, vl); + return __riscv_vmaxu_vv_u32m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmaxu_vx_u32m4( @@ -309,7 +309,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vmaxu_vx_u32m4(vuint32m4_t op1, uint32_t op2, size_t vl) { - return vmaxu_vx_u32m4(op1, op2, vl); + return __riscv_vmaxu_vx_u32m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmaxu_vv_u32m8( @@ -318,7 +318,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m8_t test_vmaxu_vv_u32m8(vuint32m8_t op1, vuint32m8_t op2, size_t vl) { - return vmaxu_vv_u32m8(op1, op2, vl); + return __riscv_vmaxu_vv_u32m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmaxu_vx_u32m8( @@ -327,7 +327,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m8_t test_vmaxu_vx_u32m8(vuint32m8_t op1, uint32_t op2, size_t vl) { - return vmaxu_vx_u32m8(op1, op2, vl); + return __riscv_vmaxu_vx_u32m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmaxu_vv_u64m1( @@ -336,7 +336,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m1_t test_vmaxu_vv_u64m1(vuint64m1_t op1, vuint64m1_t op2, size_t vl) { - return vmaxu_vv_u64m1(op1, op2, vl); + return __riscv_vmaxu_vv_u64m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmaxu_vx_u64m1( @@ -345,7 +345,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m1_t test_vmaxu_vx_u64m1(vuint64m1_t op1, uint64_t op2, size_t vl) { - return vmaxu_vx_u64m1(op1, op2, vl); + return __riscv_vmaxu_vx_u64m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmaxu_vv_u64m2( @@ -354,7 +354,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m2_t test_vmaxu_vv_u64m2(vuint64m2_t op1, vuint64m2_t op2, size_t vl) { - return vmaxu_vv_u64m2(op1, op2, vl); + return __riscv_vmaxu_vv_u64m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmaxu_vx_u64m2( @@ -363,7 +363,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m2_t test_vmaxu_vx_u64m2(vuint64m2_t op1, uint64_t op2, size_t vl) { - return vmaxu_vx_u64m2(op1, op2, vl); + return __riscv_vmaxu_vx_u64m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmaxu_vv_u64m4( @@ -372,7 +372,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m4_t test_vmaxu_vv_u64m4(vuint64m4_t op1, vuint64m4_t op2, size_t vl) { - return vmaxu_vv_u64m4(op1, op2, vl); + return __riscv_vmaxu_vv_u64m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmaxu_vx_u64m4( @@ -381,7 +381,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m4_t test_vmaxu_vx_u64m4(vuint64m4_t op1, uint64_t op2, size_t vl) { - return vmaxu_vx_u64m4(op1, op2, vl); + return __riscv_vmaxu_vx_u64m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmaxu_vv_u64m8( @@ -390,7 +390,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m8_t test_vmaxu_vv_u64m8(vuint64m8_t op1, vuint64m8_t op2, size_t vl) { - return vmaxu_vv_u64m8(op1, op2, vl); + return __riscv_vmaxu_vv_u64m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmaxu_vx_u64m8( @@ -399,7 +399,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m8_t test_vmaxu_vx_u64m8(vuint64m8_t op1, uint64_t op2, size_t vl) { - return vmaxu_vx_u64m8(op1, op2, vl); + return __riscv_vmaxu_vx_u64m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmaxu_vv_u8mf8_m( @@ -408,7 +408,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf8_t test_vmaxu_vv_u8mf8_m(vbool64_t mask, vuint8mf8_t op1, vuint8mf8_t op2, size_t vl) { - return vmaxu_vv_u8mf8_m(mask, op1, op2, vl); + return __riscv_vmaxu_vv_u8mf8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmaxu_vx_u8mf8_m( @@ -417,7 +417,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf8_t test_vmaxu_vx_u8mf8_m(vbool64_t mask, vuint8mf8_t op1, uint8_t op2, size_t vl) { - return vmaxu_vx_u8mf8_m(mask, op1, op2, vl); + return __riscv_vmaxu_vx_u8mf8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmaxu_vv_u8mf4_m( @@ -426,7 +426,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf4_t test_vmaxu_vv_u8mf4_m(vbool32_t mask, vuint8mf4_t op1, vuint8mf4_t op2, size_t vl) { - return vmaxu_vv_u8mf4_m(mask, op1, op2, vl); + return __riscv_vmaxu_vv_u8mf4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmaxu_vx_u8mf4_m( @@ -435,7 +435,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf4_t test_vmaxu_vx_u8mf4_m(vbool32_t mask, vuint8mf4_t op1, uint8_t op2, size_t vl) { - return vmaxu_vx_u8mf4_m(mask, op1, op2, vl); + return __riscv_vmaxu_vx_u8mf4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmaxu_vv_u8mf2_m( @@ -444,7 +444,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf2_t test_vmaxu_vv_u8mf2_m(vbool16_t mask, vuint8mf2_t op1, vuint8mf2_t op2, size_t vl) { - return vmaxu_vv_u8mf2_m(mask, op1, op2, vl); + return __riscv_vmaxu_vv_u8mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmaxu_vx_u8mf2_m( @@ -453,7 +453,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf2_t test_vmaxu_vx_u8mf2_m(vbool16_t mask, vuint8mf2_t op1, uint8_t op2, size_t vl) { - return vmaxu_vx_u8mf2_m(mask, op1, op2, vl); + return __riscv_vmaxu_vx_u8mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmaxu_vv_u8m1_m( @@ -462,7 +462,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vmaxu_vv_u8m1_m(vbool8_t mask, vuint8m1_t op1, vuint8m1_t op2, size_t vl) { - return vmaxu_vv_u8m1_m(mask, op1, op2, vl); + return __riscv_vmaxu_vv_u8m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmaxu_vx_u8m1_m( @@ -471,7 +471,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vmaxu_vx_u8m1_m(vbool8_t mask, vuint8m1_t op1, uint8_t op2, size_t vl) { - return vmaxu_vx_u8m1_m(mask, op1, op2, vl); + return __riscv_vmaxu_vx_u8m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmaxu_vv_u8m2_m( @@ -480,7 +480,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m2_t test_vmaxu_vv_u8m2_m(vbool4_t mask, vuint8m2_t op1, vuint8m2_t op2, size_t vl) { - return vmaxu_vv_u8m2_m(mask, op1, op2, vl); + return __riscv_vmaxu_vv_u8m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmaxu_vx_u8m2_m( @@ -489,7 +489,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m2_t test_vmaxu_vx_u8m2_m(vbool4_t mask, vuint8m2_t op1, uint8_t op2, size_t vl) { - return vmaxu_vx_u8m2_m(mask, op1, op2, vl); + return __riscv_vmaxu_vx_u8m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmaxu_vv_u8m4_m( @@ -498,7 +498,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m4_t test_vmaxu_vv_u8m4_m(vbool2_t mask, vuint8m4_t op1, vuint8m4_t op2, size_t vl) { - return vmaxu_vv_u8m4_m(mask, op1, op2, vl); + return __riscv_vmaxu_vv_u8m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmaxu_vx_u8m4_m( @@ -507,7 +507,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m4_t test_vmaxu_vx_u8m4_m(vbool2_t mask, vuint8m4_t op1, uint8_t op2, size_t vl) { - return vmaxu_vx_u8m4_m(mask, op1, op2, vl); + return __riscv_vmaxu_vx_u8m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmaxu_vv_u8m8_m( @@ -516,7 +516,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m8_t test_vmaxu_vv_u8m8_m(vbool1_t mask, vuint8m8_t op1, vuint8m8_t op2, size_t vl) { - return vmaxu_vv_u8m8_m(mask, op1, op2, vl); + return __riscv_vmaxu_vv_u8m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmaxu_vx_u8m8_m( @@ -525,7 +525,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m8_t test_vmaxu_vx_u8m8_m(vbool1_t mask, vuint8m8_t op1, uint8_t op2, size_t vl) { - return vmaxu_vx_u8m8_m(mask, op1, op2, vl); + return __riscv_vmaxu_vx_u8m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmaxu_vv_u16mf4_m( @@ -534,7 +534,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vmaxu_vv_u16mf4_m(vbool64_t mask, vuint16mf4_t op1, vuint16mf4_t op2, size_t vl) { - return vmaxu_vv_u16mf4_m(mask, op1, op2, vl); + return __riscv_vmaxu_vv_u16mf4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmaxu_vx_u16mf4_m( @@ -543,7 +543,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vmaxu_vx_u16mf4_m(vbool64_t mask, vuint16mf4_t op1, uint16_t op2, size_t vl) { - return vmaxu_vx_u16mf4_m(mask, op1, op2, vl); + return __riscv_vmaxu_vx_u16mf4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmaxu_vv_u16mf2_m( @@ -552,7 +552,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vmaxu_vv_u16mf2_m(vbool32_t mask, vuint16mf2_t op1, vuint16mf2_t op2, size_t vl) { - return vmaxu_vv_u16mf2_m(mask, op1, op2, vl); + return __riscv_vmaxu_vv_u16mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmaxu_vx_u16mf2_m( @@ -561,7 +561,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vmaxu_vx_u16mf2_m(vbool32_t mask, vuint16mf2_t op1, uint16_t op2, size_t vl) { - return vmaxu_vx_u16mf2_m(mask, op1, op2, vl); + return __riscv_vmaxu_vx_u16mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmaxu_vv_u16m1_m( @@ -570,7 +570,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vmaxu_vv_u16m1_m(vbool16_t mask, vuint16m1_t op1, vuint16m1_t op2, size_t vl) { - return vmaxu_vv_u16m1_m(mask, op1, op2, vl); + return __riscv_vmaxu_vv_u16m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmaxu_vx_u16m1_m( @@ -579,7 +579,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vmaxu_vx_u16m1_m(vbool16_t mask, vuint16m1_t op1, uint16_t op2, size_t vl) { - return vmaxu_vx_u16m1_m(mask, op1, op2, vl); + return __riscv_vmaxu_vx_u16m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmaxu_vv_u16m2_m( @@ -588,7 +588,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vmaxu_vv_u16m2_m(vbool8_t mask, vuint16m2_t op1, vuint16m2_t op2, size_t vl) { - return vmaxu_vv_u16m2_m(mask, op1, op2, vl); + return __riscv_vmaxu_vv_u16m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmaxu_vx_u16m2_m( @@ -597,7 +597,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vmaxu_vx_u16m2_m(vbool8_t mask, vuint16m2_t op1, uint16_t op2, size_t vl) { - return vmaxu_vx_u16m2_m(mask, op1, op2, vl); + return __riscv_vmaxu_vx_u16m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmaxu_vv_u16m4_m( @@ -606,7 +606,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_vmaxu_vv_u16m4_m(vbool4_t mask, vuint16m4_t op1, vuint16m4_t op2, size_t vl) { - return vmaxu_vv_u16m4_m(mask, op1, op2, vl); + return __riscv_vmaxu_vv_u16m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmaxu_vx_u16m4_m( @@ -615,7 +615,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_vmaxu_vx_u16m4_m(vbool4_t mask, vuint16m4_t op1, uint16_t op2, size_t vl) { - return vmaxu_vx_u16m4_m(mask, op1, op2, vl); + return __riscv_vmaxu_vx_u16m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmaxu_vv_u16m8_m( @@ -624,7 +624,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m8_t test_vmaxu_vv_u16m8_m(vbool2_t mask, vuint16m8_t op1, vuint16m8_t op2, size_t vl) { - return vmaxu_vv_u16m8_m(mask, op1, op2, vl); + return __riscv_vmaxu_vv_u16m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmaxu_vx_u16m8_m( @@ -633,7 +633,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m8_t test_vmaxu_vx_u16m8_m(vbool2_t mask, vuint16m8_t op1, uint16_t op2, size_t vl) { - return vmaxu_vx_u16m8_m(mask, op1, op2, vl); + return __riscv_vmaxu_vx_u16m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmaxu_vv_u32mf2_m( @@ -642,7 +642,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vmaxu_vv_u32mf2_m(vbool64_t mask, vuint32mf2_t op1, vuint32mf2_t op2, size_t vl) { - return vmaxu_vv_u32mf2_m(mask, op1, op2, vl); + return __riscv_vmaxu_vv_u32mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmaxu_vx_u32mf2_m( @@ -651,7 +651,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vmaxu_vx_u32mf2_m(vbool64_t mask, vuint32mf2_t op1, uint32_t op2, size_t vl) { - return vmaxu_vx_u32mf2_m(mask, op1, op2, vl); + return __riscv_vmaxu_vx_u32mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmaxu_vv_u32m1_m( @@ -660,7 +660,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vmaxu_vv_u32m1_m(vbool32_t mask, vuint32m1_t op1, vuint32m1_t op2, size_t vl) { - return vmaxu_vv_u32m1_m(mask, op1, op2, vl); + return __riscv_vmaxu_vv_u32m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmaxu_vx_u32m1_m( @@ -669,7 +669,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vmaxu_vx_u32m1_m(vbool32_t mask, vuint32m1_t op1, uint32_t op2, size_t vl) { - return vmaxu_vx_u32m1_m(mask, op1, op2, vl); + return __riscv_vmaxu_vx_u32m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmaxu_vv_u32m2_m( @@ -678,7 +678,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vmaxu_vv_u32m2_m(vbool16_t mask, vuint32m2_t op1, vuint32m2_t op2, size_t vl) { - return vmaxu_vv_u32m2_m(mask, op1, op2, vl); + return __riscv_vmaxu_vv_u32m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmaxu_vx_u32m2_m( @@ -687,7 +687,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vmaxu_vx_u32m2_m(vbool16_t mask, vuint32m2_t op1, uint32_t op2, size_t vl) { - return vmaxu_vx_u32m2_m(mask, op1, op2, vl); + return __riscv_vmaxu_vx_u32m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmaxu_vv_u32m4_m( @@ -696,7 +696,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vmaxu_vv_u32m4_m(vbool8_t mask, vuint32m4_t op1, vuint32m4_t op2, size_t vl) { - return vmaxu_vv_u32m4_m(mask, op1, op2, vl); + return __riscv_vmaxu_vv_u32m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmaxu_vx_u32m4_m( @@ -705,7 +705,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vmaxu_vx_u32m4_m(vbool8_t mask, vuint32m4_t op1, uint32_t op2, size_t vl) { - return vmaxu_vx_u32m4_m(mask, op1, op2, vl); + return __riscv_vmaxu_vx_u32m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmaxu_vv_u32m8_m( @@ -714,7 +714,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m8_t test_vmaxu_vv_u32m8_m(vbool4_t mask, vuint32m8_t op1, vuint32m8_t op2, size_t vl) { - return vmaxu_vv_u32m8_m(mask, op1, op2, vl); + return __riscv_vmaxu_vv_u32m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmaxu_vx_u32m8_m( @@ -723,7 +723,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m8_t test_vmaxu_vx_u32m8_m(vbool4_t mask, vuint32m8_t op1, uint32_t op2, size_t vl) { - return vmaxu_vx_u32m8_m(mask, op1, op2, vl); + return __riscv_vmaxu_vx_u32m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmaxu_vv_u64m1_m( @@ -732,7 +732,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m1_t test_vmaxu_vv_u64m1_m(vbool64_t mask, vuint64m1_t op1, vuint64m1_t op2, size_t vl) { - return vmaxu_vv_u64m1_m(mask, op1, op2, vl); + return __riscv_vmaxu_vv_u64m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmaxu_vx_u64m1_m( @@ -741,7 +741,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m1_t test_vmaxu_vx_u64m1_m(vbool64_t mask, vuint64m1_t op1, uint64_t op2, size_t vl) { - return vmaxu_vx_u64m1_m(mask, op1, op2, vl); + return __riscv_vmaxu_vx_u64m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmaxu_vv_u64m2_m( @@ -750,7 +750,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m2_t test_vmaxu_vv_u64m2_m(vbool32_t mask, vuint64m2_t op1, vuint64m2_t op2, size_t vl) { - return vmaxu_vv_u64m2_m(mask, op1, op2, vl); + return __riscv_vmaxu_vv_u64m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmaxu_vx_u64m2_m( @@ -759,7 +759,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m2_t test_vmaxu_vx_u64m2_m(vbool32_t mask, vuint64m2_t op1, uint64_t op2, size_t vl) { - return vmaxu_vx_u64m2_m(mask, op1, op2, vl); + return __riscv_vmaxu_vx_u64m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmaxu_vv_u64m4_m( @@ -768,7 +768,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m4_t test_vmaxu_vv_u64m4_m(vbool16_t mask, vuint64m4_t op1, vuint64m4_t op2, size_t vl) { - return vmaxu_vv_u64m4_m(mask, op1, op2, vl); + return __riscv_vmaxu_vv_u64m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmaxu_vx_u64m4_m( @@ -777,7 +777,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m4_t test_vmaxu_vx_u64m4_m(vbool16_t mask, vuint64m4_t op1, uint64_t op2, size_t vl) { - return vmaxu_vx_u64m4_m(mask, op1, op2, vl); + return __riscv_vmaxu_vx_u64m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmaxu_vv_u64m8_m( @@ -786,7 +786,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m8_t test_vmaxu_vv_u64m8_m(vbool8_t mask, vuint64m8_t op1, vuint64m8_t op2, size_t vl) { - return vmaxu_vv_u64m8_m(mask, op1, op2, vl); + return __riscv_vmaxu_vv_u64m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmaxu_vx_u64m8_m( @@ -795,6 +795,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m8_t test_vmaxu_vx_u64m8_m(vbool8_t mask, vuint64m8_t op1, uint64_t op2, size_t vl) { - return vmaxu_vx_u64m8_m(mask, op1, op2, vl); + return __riscv_vmaxu_vx_u64m8_m(mask, op1, op2, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmclr.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmclr.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmclr.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmclr.c @@ -12,7 +12,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool1_t test_vmclr_m_b1(size_t vl) { - return vmclr_m_b1(vl); + return __riscv_vmclr_m_b1(vl); } // CHECK-RV64-LABEL: @test_vmclr_m_b2( @@ -21,7 +21,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmclr_m_b2(size_t vl) { - return vmclr_m_b2(vl); + return __riscv_vmclr_m_b2(vl); } // CHECK-RV64-LABEL: @test_vmclr_m_b4( @@ -30,7 +30,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmclr_m_b4(size_t vl) { - return vmclr_m_b4(vl); + return __riscv_vmclr_m_b4(vl); } // CHECK-RV64-LABEL: @test_vmclr_m_b8( @@ -39,7 +39,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmclr_m_b8(size_t vl) { - return vmclr_m_b8(vl); + return __riscv_vmclr_m_b8(vl); } // CHECK-RV64-LABEL: @test_vmclr_m_b16( @@ -48,7 +48,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmclr_m_b16(size_t vl) { - return vmclr_m_b16(vl); + return __riscv_vmclr_m_b16(vl); } // CHECK-RV64-LABEL: @test_vmclr_m_b32( @@ -57,7 +57,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmclr_m_b32(size_t vl) { - return vmclr_m_b32(vl); + return __riscv_vmclr_m_b32(vl); } // CHECK-RV64-LABEL: @test_vmclr_m_b64( @@ -66,6 +66,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmclr_m_b64(size_t vl) { - return vmclr_m_b64(vl); + return __riscv_vmclr_m_b64(vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmerge.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmerge.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmerge.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmerge.c @@ -13,7 +13,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vmerge_vvm_i8mf8(vint8mf8_t op1, vint8mf8_t op2, vbool64_t mask, size_t vl) { - return vmerge_vvm_i8mf8(op1, op2, mask, vl); + return __riscv_vmerge_vvm_i8mf8(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vmerge_vxm_i8mf8( @@ -22,7 +22,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vmerge_vxm_i8mf8(vint8mf8_t op1, int8_t op2, vbool64_t mask, size_t vl) { - return vmerge_vxm_i8mf8(op1, op2, mask, vl); + return __riscv_vmerge_vxm_i8mf8(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vmerge_vvm_i8mf4( @@ -31,7 +31,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vmerge_vvm_i8mf4(vint8mf4_t op1, vint8mf4_t op2, vbool32_t mask, size_t vl) { - return vmerge_vvm_i8mf4(op1, op2, mask, vl); + return __riscv_vmerge_vvm_i8mf4(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vmerge_vxm_i8mf4( @@ -40,7 +40,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vmerge_vxm_i8mf4(vint8mf4_t op1, int8_t op2, vbool32_t mask, size_t vl) { - return vmerge_vxm_i8mf4(op1, op2, mask, vl); + return __riscv_vmerge_vxm_i8mf4(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vmerge_vvm_i8mf2( @@ -49,7 +49,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vmerge_vvm_i8mf2(vint8mf2_t op1, vint8mf2_t op2, vbool16_t mask, size_t vl) { - return vmerge_vvm_i8mf2(op1, op2, mask, vl); + return __riscv_vmerge_vvm_i8mf2(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vmerge_vxm_i8mf2( @@ -58,7 +58,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vmerge_vxm_i8mf2(vint8mf2_t op1, int8_t op2, vbool16_t mask, size_t vl) { - return vmerge_vxm_i8mf2(op1, op2, mask, vl); + return __riscv_vmerge_vxm_i8mf2(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vmerge_vvm_i8m1( @@ -67,7 +67,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vmerge_vvm_i8m1(vint8m1_t op1, vint8m1_t op2, vbool8_t mask, size_t vl) { - return vmerge_vvm_i8m1(op1, op2, mask, vl); + return __riscv_vmerge_vvm_i8m1(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vmerge_vxm_i8m1( @@ -76,7 +76,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vmerge_vxm_i8m1(vint8m1_t op1, int8_t op2, vbool8_t mask, size_t vl) { - return vmerge_vxm_i8m1(op1, op2, mask, vl); + return __riscv_vmerge_vxm_i8m1(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vmerge_vvm_i8m2( @@ -85,7 +85,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m2_t test_vmerge_vvm_i8m2(vint8m2_t op1, vint8m2_t op2, vbool4_t mask, size_t vl) { - return vmerge_vvm_i8m2(op1, op2, mask, vl); + return __riscv_vmerge_vvm_i8m2(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vmerge_vxm_i8m2( @@ -94,7 +94,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m2_t test_vmerge_vxm_i8m2(vint8m2_t op1, int8_t op2, vbool4_t mask, size_t vl) { - return vmerge_vxm_i8m2(op1, op2, mask, vl); + return __riscv_vmerge_vxm_i8m2(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vmerge_vvm_i8m4( @@ -103,7 +103,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m4_t test_vmerge_vvm_i8m4(vint8m4_t op1, vint8m4_t op2, vbool2_t mask, size_t vl) { - return vmerge_vvm_i8m4(op1, op2, mask, vl); + return __riscv_vmerge_vvm_i8m4(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vmerge_vxm_i8m4( @@ -112,7 +112,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m4_t test_vmerge_vxm_i8m4(vint8m4_t op1, int8_t op2, vbool2_t mask, size_t vl) { - return vmerge_vxm_i8m4(op1, op2, mask, vl); + return __riscv_vmerge_vxm_i8m4(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vmerge_vvm_i8m8( @@ -121,7 +121,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m8_t test_vmerge_vvm_i8m8(vint8m8_t op1, vint8m8_t op2, vbool1_t mask, size_t vl) { - return vmerge_vvm_i8m8(op1, op2, mask, vl); + return __riscv_vmerge_vvm_i8m8(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vmerge_vxm_i8m8( @@ -130,7 +130,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m8_t test_vmerge_vxm_i8m8(vint8m8_t op1, int8_t op2, vbool1_t mask, size_t vl) { - return vmerge_vxm_i8m8(op1, op2, mask, vl); + return __riscv_vmerge_vxm_i8m8(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vmerge_vvm_i16mf4( @@ -139,7 +139,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vmerge_vvm_i16mf4(vint16mf4_t op1, vint16mf4_t op2, vbool64_t mask, size_t vl) { - return vmerge_vvm_i16mf4(op1, op2, mask, vl); + return __riscv_vmerge_vvm_i16mf4(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vmerge_vxm_i16mf4( @@ -148,7 +148,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vmerge_vxm_i16mf4(vint16mf4_t op1, int16_t op2, vbool64_t mask, size_t vl) { - return vmerge_vxm_i16mf4(op1, op2, mask, vl); + return __riscv_vmerge_vxm_i16mf4(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vmerge_vvm_i16mf2( @@ -157,7 +157,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vmerge_vvm_i16mf2(vint16mf2_t op1, vint16mf2_t op2, vbool32_t mask, size_t vl) { - return vmerge_vvm_i16mf2(op1, op2, mask, vl); + return __riscv_vmerge_vvm_i16mf2(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vmerge_vxm_i16mf2( @@ -166,7 +166,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vmerge_vxm_i16mf2(vint16mf2_t op1, int16_t op2, vbool32_t mask, size_t vl) { - return vmerge_vxm_i16mf2(op1, op2, mask, vl); + return __riscv_vmerge_vxm_i16mf2(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vmerge_vvm_i16m1( @@ -175,7 +175,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vmerge_vvm_i16m1(vint16m1_t op1, vint16m1_t op2, vbool16_t mask, size_t vl) { - return vmerge_vvm_i16m1(op1, op2, mask, vl); + return __riscv_vmerge_vvm_i16m1(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vmerge_vxm_i16m1( @@ -184,7 +184,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vmerge_vxm_i16m1(vint16m1_t op1, int16_t op2, vbool16_t mask, size_t vl) { - return vmerge_vxm_i16m1(op1, op2, mask, vl); + return __riscv_vmerge_vxm_i16m1(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vmerge_vvm_i16m2( @@ -193,7 +193,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vmerge_vvm_i16m2(vint16m2_t op1, vint16m2_t op2, vbool8_t mask, size_t vl) { - return vmerge_vvm_i16m2(op1, op2, mask, vl); + return __riscv_vmerge_vvm_i16m2(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vmerge_vxm_i16m2( @@ -202,7 +202,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vmerge_vxm_i16m2(vint16m2_t op1, int16_t op2, vbool8_t mask, size_t vl) { - return vmerge_vxm_i16m2(op1, op2, mask, vl); + return __riscv_vmerge_vxm_i16m2(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vmerge_vvm_i16m4( @@ -211,7 +211,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vmerge_vvm_i16m4(vint16m4_t op1, vint16m4_t op2, vbool4_t mask, size_t vl) { - return vmerge_vvm_i16m4(op1, op2, mask, vl); + return __riscv_vmerge_vvm_i16m4(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vmerge_vxm_i16m4( @@ -220,7 +220,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vmerge_vxm_i16m4(vint16m4_t op1, int16_t op2, vbool4_t mask, size_t vl) { - return vmerge_vxm_i16m4(op1, op2, mask, vl); + return __riscv_vmerge_vxm_i16m4(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vmerge_vvm_i16m8( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m8_t test_vmerge_vvm_i16m8(vint16m8_t op1, vint16m8_t op2, vbool2_t mask, size_t vl) { - return vmerge_vvm_i16m8(op1, op2, mask, vl); + return __riscv_vmerge_vvm_i16m8(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vmerge_vxm_i16m8( @@ -238,7 +238,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m8_t test_vmerge_vxm_i16m8(vint16m8_t op1, int16_t op2, vbool2_t mask, size_t vl) { - return vmerge_vxm_i16m8(op1, op2, mask, vl); + return __riscv_vmerge_vxm_i16m8(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vmerge_vvm_i32mf2( @@ -247,7 +247,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vmerge_vvm_i32mf2(vint32mf2_t op1, vint32mf2_t op2, vbool64_t mask, size_t vl) { - return vmerge_vvm_i32mf2(op1, op2, mask, vl); + return __riscv_vmerge_vvm_i32mf2(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vmerge_vxm_i32mf2( @@ -256,7 +256,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vmerge_vxm_i32mf2(vint32mf2_t op1, int32_t op2, vbool64_t mask, size_t vl) { - return vmerge_vxm_i32mf2(op1, op2, mask, vl); + return __riscv_vmerge_vxm_i32mf2(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vmerge_vvm_i32m1( @@ -265,7 +265,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vmerge_vvm_i32m1(vint32m1_t op1, vint32m1_t op2, vbool32_t mask, size_t vl) { - return vmerge_vvm_i32m1(op1, op2, mask, vl); + return __riscv_vmerge_vvm_i32m1(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vmerge_vxm_i32m1( @@ -274,7 +274,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vmerge_vxm_i32m1(vint32m1_t op1, int32_t op2, vbool32_t mask, size_t vl) { - return vmerge_vxm_i32m1(op1, op2, mask, vl); + return __riscv_vmerge_vxm_i32m1(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vmerge_vvm_i32m2( @@ -283,7 +283,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vmerge_vvm_i32m2(vint32m2_t op1, vint32m2_t op2, vbool16_t mask, size_t vl) { - return vmerge_vvm_i32m2(op1, op2, mask, vl); + return __riscv_vmerge_vvm_i32m2(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vmerge_vxm_i32m2( @@ -292,7 +292,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vmerge_vxm_i32m2(vint32m2_t op1, int32_t op2, vbool16_t mask, size_t vl) { - return vmerge_vxm_i32m2(op1, op2, mask, vl); + return __riscv_vmerge_vxm_i32m2(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vmerge_vvm_i32m4( @@ -301,7 +301,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vmerge_vvm_i32m4(vint32m4_t op1, vint32m4_t op2, vbool8_t mask, size_t vl) { - return vmerge_vvm_i32m4(op1, op2, mask, vl); + return __riscv_vmerge_vvm_i32m4(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vmerge_vxm_i32m4( @@ -310,7 +310,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vmerge_vxm_i32m4(vint32m4_t op1, int32_t op2, vbool8_t mask, size_t vl) { - return vmerge_vxm_i32m4(op1, op2, mask, vl); + return __riscv_vmerge_vxm_i32m4(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vmerge_vvm_i32m8( @@ -319,7 +319,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m8_t test_vmerge_vvm_i32m8(vint32m8_t op1, vint32m8_t op2, vbool4_t mask, size_t vl) { - return vmerge_vvm_i32m8(op1, op2, mask, vl); + return __riscv_vmerge_vvm_i32m8(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vmerge_vxm_i32m8( @@ -328,7 +328,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m8_t test_vmerge_vxm_i32m8(vint32m8_t op1, int32_t op2, vbool4_t mask, size_t vl) { - return vmerge_vxm_i32m8(op1, op2, mask, vl); + return __riscv_vmerge_vxm_i32m8(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vmerge_vvm_i64m1( @@ -337,7 +337,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vmerge_vvm_i64m1(vint64m1_t op1, vint64m1_t op2, vbool64_t mask, size_t vl) { - return vmerge_vvm_i64m1(op1, op2, mask, vl); + return __riscv_vmerge_vvm_i64m1(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vmerge_vxm_i64m1( @@ -346,7 +346,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vmerge_vxm_i64m1(vint64m1_t op1, int64_t op2, vbool64_t mask, size_t vl) { - return vmerge_vxm_i64m1(op1, op2, mask, vl); + return __riscv_vmerge_vxm_i64m1(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vmerge_vvm_i64m2( @@ -355,7 +355,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m2_t test_vmerge_vvm_i64m2(vint64m2_t op1, vint64m2_t op2, vbool32_t mask, size_t vl) { - return vmerge_vvm_i64m2(op1, op2, mask, vl); + return __riscv_vmerge_vvm_i64m2(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vmerge_vxm_i64m2( @@ -364,7 +364,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m2_t test_vmerge_vxm_i64m2(vint64m2_t op1, int64_t op2, vbool32_t mask, size_t vl) { - return vmerge_vxm_i64m2(op1, op2, mask, vl); + return __riscv_vmerge_vxm_i64m2(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vmerge_vvm_i64m4( @@ -373,7 +373,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m4_t test_vmerge_vvm_i64m4(vint64m4_t op1, vint64m4_t op2, vbool16_t mask, size_t vl) { - return vmerge_vvm_i64m4(op1, op2, mask, vl); + return __riscv_vmerge_vvm_i64m4(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vmerge_vxm_i64m4( @@ -382,7 +382,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m4_t test_vmerge_vxm_i64m4(vint64m4_t op1, int64_t op2, vbool16_t mask, size_t vl) { - return vmerge_vxm_i64m4(op1, op2, mask, vl); + return __riscv_vmerge_vxm_i64m4(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vmerge_vvm_i64m8( @@ -391,7 +391,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m8_t test_vmerge_vvm_i64m8(vint64m8_t op1, vint64m8_t op2, vbool8_t mask, size_t vl) { - return vmerge_vvm_i64m8(op1, op2, mask, vl); + return __riscv_vmerge_vvm_i64m8(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vmerge_vxm_i64m8( @@ -400,7 +400,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m8_t test_vmerge_vxm_i64m8(vint64m8_t op1, int64_t op2, vbool8_t mask, size_t vl) { - return vmerge_vxm_i64m8(op1, op2, mask, vl); + return __riscv_vmerge_vxm_i64m8(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vmerge_vvm_u8mf8( @@ -409,7 +409,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf8_t test_vmerge_vvm_u8mf8(vuint8mf8_t op1, vuint8mf8_t op2, vbool64_t mask, size_t vl) { - return vmerge_vvm_u8mf8(op1, op2, mask, vl); + return __riscv_vmerge_vvm_u8mf8(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vmerge_vxm_u8mf8( @@ -418,7 +418,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf8_t test_vmerge_vxm_u8mf8(vuint8mf8_t op1, uint8_t op2, vbool64_t mask, size_t vl) { - return vmerge_vxm_u8mf8(op1, op2, mask, vl); + return __riscv_vmerge_vxm_u8mf8(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vmerge_vvm_u8mf4( @@ -427,7 +427,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf4_t test_vmerge_vvm_u8mf4(vuint8mf4_t op1, vuint8mf4_t op2, vbool32_t mask, size_t vl) { - return vmerge_vvm_u8mf4(op1, op2, mask, vl); + return __riscv_vmerge_vvm_u8mf4(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vmerge_vxm_u8mf4( @@ -436,7 +436,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf4_t test_vmerge_vxm_u8mf4(vuint8mf4_t op1, uint8_t op2, vbool32_t mask, size_t vl) { - return vmerge_vxm_u8mf4(op1, op2, mask, vl); + return __riscv_vmerge_vxm_u8mf4(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vmerge_vvm_u8mf2( @@ -445,7 +445,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf2_t test_vmerge_vvm_u8mf2(vuint8mf2_t op1, vuint8mf2_t op2, vbool16_t mask, size_t vl) { - return vmerge_vvm_u8mf2(op1, op2, mask, vl); + return __riscv_vmerge_vvm_u8mf2(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vmerge_vxm_u8mf2( @@ -454,7 +454,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf2_t test_vmerge_vxm_u8mf2(vuint8mf2_t op1, uint8_t op2, vbool16_t mask, size_t vl) { - return vmerge_vxm_u8mf2(op1, op2, mask, vl); + return __riscv_vmerge_vxm_u8mf2(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vmerge_vvm_u8m1( @@ -463,7 +463,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vmerge_vvm_u8m1(vuint8m1_t op1, vuint8m1_t op2, vbool8_t mask, size_t vl) { - return vmerge_vvm_u8m1(op1, op2, mask, vl); + return __riscv_vmerge_vvm_u8m1(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vmerge_vxm_u8m1( @@ -472,7 +472,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vmerge_vxm_u8m1(vuint8m1_t op1, uint8_t op2, vbool8_t mask, size_t vl) { - return vmerge_vxm_u8m1(op1, op2, mask, vl); + return __riscv_vmerge_vxm_u8m1(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vmerge_vvm_u8m2( @@ -481,7 +481,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m2_t test_vmerge_vvm_u8m2(vuint8m2_t op1, vuint8m2_t op2, vbool4_t mask, size_t vl) { - return vmerge_vvm_u8m2(op1, op2, mask, vl); + return __riscv_vmerge_vvm_u8m2(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vmerge_vxm_u8m2( @@ -490,7 +490,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m2_t test_vmerge_vxm_u8m2(vuint8m2_t op1, uint8_t op2, vbool4_t mask, size_t vl) { - return vmerge_vxm_u8m2(op1, op2, mask, vl); + return __riscv_vmerge_vxm_u8m2(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vmerge_vvm_u8m4( @@ -499,7 +499,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m4_t test_vmerge_vvm_u8m4(vuint8m4_t op1, vuint8m4_t op2, vbool2_t mask, size_t vl) { - return vmerge_vvm_u8m4(op1, op2, mask, vl); + return __riscv_vmerge_vvm_u8m4(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vmerge_vxm_u8m4( @@ -508,7 +508,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m4_t test_vmerge_vxm_u8m4(vuint8m4_t op1, uint8_t op2, vbool2_t mask, size_t vl) { - return vmerge_vxm_u8m4(op1, op2, mask, vl); + return __riscv_vmerge_vxm_u8m4(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vmerge_vvm_u8m8( @@ -517,7 +517,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m8_t test_vmerge_vvm_u8m8(vuint8m8_t op1, vuint8m8_t op2, vbool1_t mask, size_t vl) { - return vmerge_vvm_u8m8(op1, op2, mask, vl); + return __riscv_vmerge_vvm_u8m8(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vmerge_vxm_u8m8( @@ -526,7 +526,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m8_t test_vmerge_vxm_u8m8(vuint8m8_t op1, uint8_t op2, vbool1_t mask, size_t vl) { - return vmerge_vxm_u8m8(op1, op2, mask, vl); + return __riscv_vmerge_vxm_u8m8(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vmerge_vvm_u16mf4( @@ -535,7 +535,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vmerge_vvm_u16mf4(vuint16mf4_t op1, vuint16mf4_t op2, vbool64_t mask, size_t vl) { - return vmerge_vvm_u16mf4(op1, op2, mask, vl); + return __riscv_vmerge_vvm_u16mf4(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vmerge_vxm_u16mf4( @@ -544,7 +544,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vmerge_vxm_u16mf4(vuint16mf4_t op1, uint16_t op2, vbool64_t mask, size_t vl) { - return vmerge_vxm_u16mf4(op1, op2, mask, vl); + return __riscv_vmerge_vxm_u16mf4(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vmerge_vvm_u16mf2( @@ -553,7 +553,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vmerge_vvm_u16mf2(vuint16mf2_t op1, vuint16mf2_t op2, vbool32_t mask, size_t vl) { - return vmerge_vvm_u16mf2(op1, op2, mask, vl); + return __riscv_vmerge_vvm_u16mf2(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vmerge_vxm_u16mf2( @@ -562,7 +562,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vmerge_vxm_u16mf2(vuint16mf2_t op1, uint16_t op2, vbool32_t mask, size_t vl) { - return vmerge_vxm_u16mf2(op1, op2, mask, vl); + return __riscv_vmerge_vxm_u16mf2(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vmerge_vvm_u16m1( @@ -571,7 +571,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vmerge_vvm_u16m1(vuint16m1_t op1, vuint16m1_t op2, vbool16_t mask, size_t vl) { - return vmerge_vvm_u16m1(op1, op2, mask, vl); + return __riscv_vmerge_vvm_u16m1(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vmerge_vxm_u16m1( @@ -580,7 +580,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vmerge_vxm_u16m1(vuint16m1_t op1, uint16_t op2, vbool16_t mask, size_t vl) { - return vmerge_vxm_u16m1(op1, op2, mask, vl); + return __riscv_vmerge_vxm_u16m1(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vmerge_vvm_u16m2( @@ -589,7 +589,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vmerge_vvm_u16m2(vuint16m2_t op1, vuint16m2_t op2, vbool8_t mask, size_t vl) { - return vmerge_vvm_u16m2(op1, op2, mask, vl); + return __riscv_vmerge_vvm_u16m2(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vmerge_vxm_u16m2( @@ -598,7 +598,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vmerge_vxm_u16m2(vuint16m2_t op1, uint16_t op2, vbool8_t mask, size_t vl) { - return vmerge_vxm_u16m2(op1, op2, mask, vl); + return __riscv_vmerge_vxm_u16m2(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vmerge_vvm_u16m4( @@ -607,7 +607,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_vmerge_vvm_u16m4(vuint16m4_t op1, vuint16m4_t op2, vbool4_t mask, size_t vl) { - return vmerge_vvm_u16m4(op1, op2, mask, vl); + return __riscv_vmerge_vvm_u16m4(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vmerge_vxm_u16m4( @@ -616,7 +616,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_vmerge_vxm_u16m4(vuint16m4_t op1, uint16_t op2, vbool4_t mask, size_t vl) { - return vmerge_vxm_u16m4(op1, op2, mask, vl); + return __riscv_vmerge_vxm_u16m4(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vmerge_vvm_u16m8( @@ -625,7 +625,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m8_t test_vmerge_vvm_u16m8(vuint16m8_t op1, vuint16m8_t op2, vbool2_t mask, size_t vl) { - return vmerge_vvm_u16m8(op1, op2, mask, vl); + return __riscv_vmerge_vvm_u16m8(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vmerge_vxm_u16m8( @@ -634,7 +634,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m8_t test_vmerge_vxm_u16m8(vuint16m8_t op1, uint16_t op2, vbool2_t mask, size_t vl) { - return vmerge_vxm_u16m8(op1, op2, mask, vl); + return __riscv_vmerge_vxm_u16m8(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vmerge_vvm_u32mf2( @@ -643,7 +643,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vmerge_vvm_u32mf2(vuint32mf2_t op1, vuint32mf2_t op2, vbool64_t mask, size_t vl) { - return vmerge_vvm_u32mf2(op1, op2, mask, vl); + return __riscv_vmerge_vvm_u32mf2(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vmerge_vxm_u32mf2( @@ -652,7 +652,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vmerge_vxm_u32mf2(vuint32mf2_t op1, uint32_t op2, vbool64_t mask, size_t vl) { - return vmerge_vxm_u32mf2(op1, op2, mask, vl); + return __riscv_vmerge_vxm_u32mf2(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vmerge_vvm_u32m1( @@ -661,7 +661,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vmerge_vvm_u32m1(vuint32m1_t op1, vuint32m1_t op2, vbool32_t mask, size_t vl) { - return vmerge_vvm_u32m1(op1, op2, mask, vl); + return __riscv_vmerge_vvm_u32m1(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vmerge_vxm_u32m1( @@ -670,7 +670,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vmerge_vxm_u32m1(vuint32m1_t op1, uint32_t op2, vbool32_t mask, size_t vl) { - return vmerge_vxm_u32m1(op1, op2, mask, vl); + return __riscv_vmerge_vxm_u32m1(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vmerge_vvm_u32m2( @@ -679,7 +679,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vmerge_vvm_u32m2(vuint32m2_t op1, vuint32m2_t op2, vbool16_t mask, size_t vl) { - return vmerge_vvm_u32m2(op1, op2, mask, vl); + return __riscv_vmerge_vvm_u32m2(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vmerge_vxm_u32m2( @@ -688,7 +688,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vmerge_vxm_u32m2(vuint32m2_t op1, uint32_t op2, vbool16_t mask, size_t vl) { - return vmerge_vxm_u32m2(op1, op2, mask, vl); + return __riscv_vmerge_vxm_u32m2(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vmerge_vvm_u32m4( @@ -697,7 +697,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vmerge_vvm_u32m4(vuint32m4_t op1, vuint32m4_t op2, vbool8_t mask, size_t vl) { - return vmerge_vvm_u32m4(op1, op2, mask, vl); + return __riscv_vmerge_vvm_u32m4(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vmerge_vxm_u32m4( @@ -706,7 +706,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vmerge_vxm_u32m4(vuint32m4_t op1, uint32_t op2, vbool8_t mask, size_t vl) { - return vmerge_vxm_u32m4(op1, op2, mask, vl); + return __riscv_vmerge_vxm_u32m4(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vmerge_vvm_u32m8( @@ -715,7 +715,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m8_t test_vmerge_vvm_u32m8(vuint32m8_t op1, vuint32m8_t op2, vbool4_t mask, size_t vl) { - return vmerge_vvm_u32m8(op1, op2, mask, vl); + return __riscv_vmerge_vvm_u32m8(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vmerge_vxm_u32m8( @@ -724,7 +724,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m8_t test_vmerge_vxm_u32m8(vuint32m8_t op1, uint32_t op2, vbool4_t mask, size_t vl) { - return vmerge_vxm_u32m8(op1, op2, mask, vl); + return __riscv_vmerge_vxm_u32m8(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vmerge_vvm_u64m1( @@ -733,7 +733,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m1_t test_vmerge_vvm_u64m1(vuint64m1_t op1, vuint64m1_t op2, vbool64_t mask, size_t vl) { - return vmerge_vvm_u64m1(op1, op2, mask, vl); + return __riscv_vmerge_vvm_u64m1(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vmerge_vxm_u64m1( @@ -742,7 +742,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m1_t test_vmerge_vxm_u64m1(vuint64m1_t op1, uint64_t op2, vbool64_t mask, size_t vl) { - return vmerge_vxm_u64m1(op1, op2, mask, vl); + return __riscv_vmerge_vxm_u64m1(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vmerge_vvm_u64m2( @@ -751,7 +751,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m2_t test_vmerge_vvm_u64m2(vuint64m2_t op1, vuint64m2_t op2, vbool32_t mask, size_t vl) { - return vmerge_vvm_u64m2(op1, op2, mask, vl); + return __riscv_vmerge_vvm_u64m2(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vmerge_vxm_u64m2( @@ -760,7 +760,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m2_t test_vmerge_vxm_u64m2(vuint64m2_t op1, uint64_t op2, vbool32_t mask, size_t vl) { - return vmerge_vxm_u64m2(op1, op2, mask, vl); + return __riscv_vmerge_vxm_u64m2(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vmerge_vvm_u64m4( @@ -769,7 +769,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m4_t test_vmerge_vvm_u64m4(vuint64m4_t op1, vuint64m4_t op2, vbool16_t mask, size_t vl) { - return vmerge_vvm_u64m4(op1, op2, mask, vl); + return __riscv_vmerge_vvm_u64m4(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vmerge_vxm_u64m4( @@ -778,7 +778,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m4_t test_vmerge_vxm_u64m4(vuint64m4_t op1, uint64_t op2, vbool16_t mask, size_t vl) { - return vmerge_vxm_u64m4(op1, op2, mask, vl); + return __riscv_vmerge_vxm_u64m4(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vmerge_vvm_u64m8( @@ -787,7 +787,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m8_t test_vmerge_vvm_u64m8(vuint64m8_t op1, vuint64m8_t op2, vbool8_t mask, size_t vl) { - return vmerge_vvm_u64m8(op1, op2, mask, vl); + return __riscv_vmerge_vvm_u64m8(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vmerge_vxm_u64m8( @@ -796,7 +796,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m8_t test_vmerge_vxm_u64m8(vuint64m8_t op1, uint64_t op2, vbool8_t mask, size_t vl) { - return vmerge_vxm_u64m8(op1, op2, mask, vl); + return __riscv_vmerge_vxm_u64m8(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vmerge_vvm_f16mf4( @@ -805,7 +805,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vmerge_vvm_f16mf4(vfloat16mf4_t op1, vfloat16mf4_t op2, vbool64_t mask, size_t vl) { - return vmerge_vvm_f16mf4(op1, op2, mask, vl); + return __riscv_vmerge_vvm_f16mf4(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vmerge_vvm_f16mf2( @@ -814,7 +814,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vmerge_vvm_f16mf2(vfloat16mf2_t op1, vfloat16mf2_t op2, vbool32_t mask, size_t vl) { - return vmerge_vvm_f16mf2(op1, op2, mask, vl); + return __riscv_vmerge_vvm_f16mf2(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vmerge_vvm_f16m1( @@ -823,7 +823,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vmerge_vvm_f16m1(vfloat16m1_t op1, vfloat16m1_t op2, vbool16_t mask, size_t vl) { - return vmerge_vvm_f16m1(op1, op2, mask, vl); + return __riscv_vmerge_vvm_f16m1(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vmerge_vvm_f16m2( @@ -832,7 +832,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vmerge_vvm_f16m2(vfloat16m2_t op1, vfloat16m2_t op2, vbool8_t mask, size_t vl) { - return vmerge_vvm_f16m2(op1, op2, mask, vl); + return __riscv_vmerge_vvm_f16m2(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vmerge_vvm_f16m4( @@ -841,7 +841,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vmerge_vvm_f16m4(vfloat16m4_t op1, vfloat16m4_t op2, vbool4_t mask, size_t vl) { - return vmerge_vvm_f16m4(op1, op2, mask, vl); + return __riscv_vmerge_vvm_f16m4(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vmerge_vvm_f16m8( @@ -850,7 +850,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vmerge_vvm_f16m8(vfloat16m8_t op1, vfloat16m8_t op2, vbool2_t mask, size_t vl) { - return vmerge_vvm_f16m8(op1, op2, mask, vl); + return __riscv_vmerge_vvm_f16m8(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vmerge_vvm_f32mf2( @@ -859,7 +859,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vmerge_vvm_f32mf2(vfloat32mf2_t op1, vfloat32mf2_t op2, vbool64_t mask, size_t vl) { - return vmerge_vvm_f32mf2(op1, op2, mask, vl); + return __riscv_vmerge_vvm_f32mf2(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vmerge_vvm_f32m1( @@ -868,7 +868,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vmerge_vvm_f32m1(vfloat32m1_t op1, vfloat32m1_t op2, vbool32_t mask, size_t vl) { - return vmerge_vvm_f32m1(op1, op2, mask, vl); + return __riscv_vmerge_vvm_f32m1(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vmerge_vvm_f32m2( @@ -877,7 +877,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vmerge_vvm_f32m2(vfloat32m2_t op1, vfloat32m2_t op2, vbool16_t mask, size_t vl) { - return vmerge_vvm_f32m2(op1, op2, mask, vl); + return __riscv_vmerge_vvm_f32m2(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vmerge_vvm_f32m4( @@ -886,7 +886,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vmerge_vvm_f32m4(vfloat32m4_t op1, vfloat32m4_t op2, vbool8_t mask, size_t vl) { - return vmerge_vvm_f32m4(op1, op2, mask, vl); + return __riscv_vmerge_vvm_f32m4(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vmerge_vvm_f32m8( @@ -895,7 +895,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vmerge_vvm_f32m8(vfloat32m8_t op1, vfloat32m8_t op2, vbool4_t mask, size_t vl) { - return vmerge_vvm_f32m8(op1, op2, mask, vl); + return __riscv_vmerge_vvm_f32m8(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vmerge_vvm_f64m1( @@ -904,7 +904,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vmerge_vvm_f64m1(vfloat64m1_t op1, vfloat64m1_t op2, vbool64_t mask, size_t vl) { - return vmerge_vvm_f64m1(op1, op2, mask, vl); + return __riscv_vmerge_vvm_f64m1(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vmerge_vvm_f64m2( @@ -913,7 +913,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vmerge_vvm_f64m2(vfloat64m2_t op1, vfloat64m2_t op2, vbool32_t mask, size_t vl) { - return vmerge_vvm_f64m2(op1, op2, mask, vl); + return __riscv_vmerge_vvm_f64m2(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vmerge_vvm_f64m4( @@ -922,7 +922,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vmerge_vvm_f64m4(vfloat64m4_t op1, vfloat64m4_t op2, vbool16_t mask, size_t vl) { - return vmerge_vvm_f64m4(op1, op2, mask, vl); + return __riscv_vmerge_vvm_f64m4(op1, op2, mask, vl); } // CHECK-RV64-LABEL: @test_vmerge_vvm_f64m8( @@ -931,6 +931,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vmerge_vvm_f64m8(vfloat64m8_t op1, vfloat64m8_t op2, vbool8_t mask, size_t vl) { - return vmerge_vvm_f64m8(op1, op2, mask, vl); + return __riscv_vmerge_vvm_f64m8(op1, op2, mask, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmfeq.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmfeq.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmfeq.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmfeq.c @@ -13,7 +13,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmfeq_vv_f16mf4_b64(vfloat16mf4_t op1, vfloat16mf4_t op2, size_t vl) { - return vmfeq_vv_f16mf4_b64(op1, op2, vl); + return __riscv_vmfeq_vv_f16mf4_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfeq_vf_f16mf4_b64( @@ -22,7 +22,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmfeq_vf_f16mf4_b64(vfloat16mf4_t op1, _Float16 op2, size_t vl) { - return vmfeq_vf_f16mf4_b64(op1, op2, vl); + return __riscv_vmfeq_vf_f16mf4_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfeq_vv_f16mf2_b32( @@ -31,7 +31,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmfeq_vv_f16mf2_b32(vfloat16mf2_t op1, vfloat16mf2_t op2, size_t vl) { - return vmfeq_vv_f16mf2_b32(op1, op2, vl); + return __riscv_vmfeq_vv_f16mf2_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfeq_vf_f16mf2_b32( @@ -40,7 +40,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmfeq_vf_f16mf2_b32(vfloat16mf2_t op1, _Float16 op2, size_t vl) { - return vmfeq_vf_f16mf2_b32(op1, op2, vl); + return __riscv_vmfeq_vf_f16mf2_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfeq_vv_f16m1_b16( @@ -49,7 +49,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmfeq_vv_f16m1_b16(vfloat16m1_t op1, vfloat16m1_t op2, size_t vl) { - return vmfeq_vv_f16m1_b16(op1, op2, vl); + return __riscv_vmfeq_vv_f16m1_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfeq_vf_f16m1_b16( @@ -58,7 +58,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmfeq_vf_f16m1_b16(vfloat16m1_t op1, _Float16 op2, size_t vl) { - return vmfeq_vf_f16m1_b16(op1, op2, vl); + return __riscv_vmfeq_vf_f16m1_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfeq_vv_f16m2_b8( @@ -67,7 +67,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmfeq_vv_f16m2_b8(vfloat16m2_t op1, vfloat16m2_t op2, size_t vl) { - return vmfeq_vv_f16m2_b8(op1, op2, vl); + return __riscv_vmfeq_vv_f16m2_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfeq_vf_f16m2_b8( @@ -76,7 +76,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmfeq_vf_f16m2_b8(vfloat16m2_t op1, _Float16 op2, size_t vl) { - return vmfeq_vf_f16m2_b8(op1, op2, vl); + return __riscv_vmfeq_vf_f16m2_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfeq_vv_f16m4_b4( @@ -85,7 +85,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmfeq_vv_f16m4_b4(vfloat16m4_t op1, vfloat16m4_t op2, size_t vl) { - return vmfeq_vv_f16m4_b4(op1, op2, vl); + return __riscv_vmfeq_vv_f16m4_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfeq_vf_f16m4_b4( @@ -94,7 +94,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmfeq_vf_f16m4_b4(vfloat16m4_t op1, _Float16 op2, size_t vl) { - return vmfeq_vf_f16m4_b4(op1, op2, vl); + return __riscv_vmfeq_vf_f16m4_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfeq_vv_f16m8_b2( @@ -103,7 +103,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmfeq_vv_f16m8_b2(vfloat16m8_t op1, vfloat16m8_t op2, size_t vl) { - return vmfeq_vv_f16m8_b2(op1, op2, vl); + return __riscv_vmfeq_vv_f16m8_b2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfeq_vf_f16m8_b2( @@ -112,7 +112,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmfeq_vf_f16m8_b2(vfloat16m8_t op1, _Float16 op2, size_t vl) { - return vmfeq_vf_f16m8_b2(op1, op2, vl); + return __riscv_vmfeq_vf_f16m8_b2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfeq_vv_f32mf2_b64( @@ -121,7 +121,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmfeq_vv_f32mf2_b64(vfloat32mf2_t op1, vfloat32mf2_t op2, size_t vl) { - return vmfeq_vv_f32mf2_b64(op1, op2, vl); + return __riscv_vmfeq_vv_f32mf2_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfeq_vf_f32mf2_b64( @@ -130,7 +130,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmfeq_vf_f32mf2_b64(vfloat32mf2_t op1, float op2, size_t vl) { - return vmfeq_vf_f32mf2_b64(op1, op2, vl); + return __riscv_vmfeq_vf_f32mf2_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfeq_vv_f32m1_b32( @@ -139,7 +139,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmfeq_vv_f32m1_b32(vfloat32m1_t op1, vfloat32m1_t op2, size_t vl) { - return vmfeq_vv_f32m1_b32(op1, op2, vl); + return __riscv_vmfeq_vv_f32m1_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfeq_vf_f32m1_b32( @@ -148,7 +148,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmfeq_vf_f32m1_b32(vfloat32m1_t op1, float op2, size_t vl) { - return vmfeq_vf_f32m1_b32(op1, op2, vl); + return __riscv_vmfeq_vf_f32m1_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfeq_vv_f32m2_b16( @@ -157,7 +157,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmfeq_vv_f32m2_b16(vfloat32m2_t op1, vfloat32m2_t op2, size_t vl) { - return vmfeq_vv_f32m2_b16(op1, op2, vl); + return __riscv_vmfeq_vv_f32m2_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfeq_vf_f32m2_b16( @@ -166,7 +166,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmfeq_vf_f32m2_b16(vfloat32m2_t op1, float op2, size_t vl) { - return vmfeq_vf_f32m2_b16(op1, op2, vl); + return __riscv_vmfeq_vf_f32m2_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfeq_vv_f32m4_b8( @@ -175,7 +175,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmfeq_vv_f32m4_b8(vfloat32m4_t op1, vfloat32m4_t op2, size_t vl) { - return vmfeq_vv_f32m4_b8(op1, op2, vl); + return __riscv_vmfeq_vv_f32m4_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfeq_vf_f32m4_b8( @@ -184,7 +184,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmfeq_vf_f32m4_b8(vfloat32m4_t op1, float op2, size_t vl) { - return vmfeq_vf_f32m4_b8(op1, op2, vl); + return __riscv_vmfeq_vf_f32m4_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfeq_vv_f32m8_b4( @@ -193,7 +193,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmfeq_vv_f32m8_b4(vfloat32m8_t op1, vfloat32m8_t op2, size_t vl) { - return vmfeq_vv_f32m8_b4(op1, op2, vl); + return __riscv_vmfeq_vv_f32m8_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfeq_vf_f32m8_b4( @@ -202,7 +202,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmfeq_vf_f32m8_b4(vfloat32m8_t op1, float op2, size_t vl) { - return vmfeq_vf_f32m8_b4(op1, op2, vl); + return __riscv_vmfeq_vf_f32m8_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfeq_vv_f64m1_b64( @@ -211,7 +211,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmfeq_vv_f64m1_b64(vfloat64m1_t op1, vfloat64m1_t op2, size_t vl) { - return vmfeq_vv_f64m1_b64(op1, op2, vl); + return __riscv_vmfeq_vv_f64m1_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfeq_vf_f64m1_b64( @@ -220,7 +220,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmfeq_vf_f64m1_b64(vfloat64m1_t op1, double op2, size_t vl) { - return vmfeq_vf_f64m1_b64(op1, op2, vl); + return __riscv_vmfeq_vf_f64m1_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfeq_vv_f64m2_b32( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmfeq_vv_f64m2_b32(vfloat64m2_t op1, vfloat64m2_t op2, size_t vl) { - return vmfeq_vv_f64m2_b32(op1, op2, vl); + return __riscv_vmfeq_vv_f64m2_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfeq_vf_f64m2_b32( @@ -238,7 +238,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmfeq_vf_f64m2_b32(vfloat64m2_t op1, double op2, size_t vl) { - return vmfeq_vf_f64m2_b32(op1, op2, vl); + return __riscv_vmfeq_vf_f64m2_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfeq_vv_f64m4_b16( @@ -247,7 +247,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmfeq_vv_f64m4_b16(vfloat64m4_t op1, vfloat64m4_t op2, size_t vl) { - return vmfeq_vv_f64m4_b16(op1, op2, vl); + return __riscv_vmfeq_vv_f64m4_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfeq_vf_f64m4_b16( @@ -256,7 +256,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmfeq_vf_f64m4_b16(vfloat64m4_t op1, double op2, size_t vl) { - return vmfeq_vf_f64m4_b16(op1, op2, vl); + return __riscv_vmfeq_vf_f64m4_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfeq_vv_f64m8_b8( @@ -265,7 +265,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmfeq_vv_f64m8_b8(vfloat64m8_t op1, vfloat64m8_t op2, size_t vl) { - return vmfeq_vv_f64m8_b8(op1, op2, vl); + return __riscv_vmfeq_vv_f64m8_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfeq_vf_f64m8_b8( @@ -274,7 +274,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmfeq_vf_f64m8_b8(vfloat64m8_t op1, double op2, size_t vl) { - return vmfeq_vf_f64m8_b8(op1, op2, vl); + return __riscv_vmfeq_vf_f64m8_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfeq_vv_f16mf4_b64_m( @@ -283,7 +283,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmfeq_vv_f16mf4_b64_m(vbool64_t mask, vfloat16mf4_t op1, vfloat16mf4_t op2, size_t vl) { - return vmfeq_vv_f16mf4_b64_m(mask, op1, op2, vl); + return __riscv_vmfeq_vv_f16mf4_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfeq_vf_f16mf4_b64_m( @@ -292,7 +292,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmfeq_vf_f16mf4_b64_m(vbool64_t mask, vfloat16mf4_t op1, _Float16 op2, size_t vl) { - return vmfeq_vf_f16mf4_b64_m(mask, op1, op2, vl); + return __riscv_vmfeq_vf_f16mf4_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfeq_vv_f16mf2_b32_m( @@ -301,7 +301,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmfeq_vv_f16mf2_b32_m(vbool32_t mask, vfloat16mf2_t op1, vfloat16mf2_t op2, size_t vl) { - return vmfeq_vv_f16mf2_b32_m(mask, op1, op2, vl); + return __riscv_vmfeq_vv_f16mf2_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfeq_vf_f16mf2_b32_m( @@ -310,7 +310,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmfeq_vf_f16mf2_b32_m(vbool32_t mask, vfloat16mf2_t op1, _Float16 op2, size_t vl) { - return vmfeq_vf_f16mf2_b32_m(mask, op1, op2, vl); + return __riscv_vmfeq_vf_f16mf2_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfeq_vv_f16m1_b16_m( @@ -319,7 +319,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmfeq_vv_f16m1_b16_m(vbool16_t mask, vfloat16m1_t op1, vfloat16m1_t op2, size_t vl) { - return vmfeq_vv_f16m1_b16_m(mask, op1, op2, vl); + return __riscv_vmfeq_vv_f16m1_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfeq_vf_f16m1_b16_m( @@ -328,7 +328,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmfeq_vf_f16m1_b16_m(vbool16_t mask, vfloat16m1_t op1, _Float16 op2, size_t vl) { - return vmfeq_vf_f16m1_b16_m(mask, op1, op2, vl); + return __riscv_vmfeq_vf_f16m1_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfeq_vv_f16m2_b8_m( @@ -337,7 +337,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmfeq_vv_f16m2_b8_m(vbool8_t mask, vfloat16m2_t op1, vfloat16m2_t op2, size_t vl) { - return vmfeq_vv_f16m2_b8_m(mask, op1, op2, vl); + return __riscv_vmfeq_vv_f16m2_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfeq_vf_f16m2_b8_m( @@ -346,7 +346,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmfeq_vf_f16m2_b8_m(vbool8_t mask, vfloat16m2_t op1, _Float16 op2, size_t vl) { - return vmfeq_vf_f16m2_b8_m(mask, op1, op2, vl); + return __riscv_vmfeq_vf_f16m2_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfeq_vv_f16m4_b4_m( @@ -355,7 +355,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmfeq_vv_f16m4_b4_m(vbool4_t mask, vfloat16m4_t op1, vfloat16m4_t op2, size_t vl) { - return vmfeq_vv_f16m4_b4_m(mask, op1, op2, vl); + return __riscv_vmfeq_vv_f16m4_b4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfeq_vf_f16m4_b4_m( @@ -364,7 +364,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmfeq_vf_f16m4_b4_m(vbool4_t mask, vfloat16m4_t op1, _Float16 op2, size_t vl) { - return vmfeq_vf_f16m4_b4_m(mask, op1, op2, vl); + return __riscv_vmfeq_vf_f16m4_b4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfeq_vv_f16m8_b2_m( @@ -373,7 +373,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmfeq_vv_f16m8_b2_m(vbool2_t mask, vfloat16m8_t op1, vfloat16m8_t op2, size_t vl) { - return vmfeq_vv_f16m8_b2_m(mask, op1, op2, vl); + return __riscv_vmfeq_vv_f16m8_b2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfeq_vf_f16m8_b2_m( @@ -382,7 +382,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmfeq_vf_f16m8_b2_m(vbool2_t mask, vfloat16m8_t op1, _Float16 op2, size_t vl) { - return vmfeq_vf_f16m8_b2_m(mask, op1, op2, vl); + return __riscv_vmfeq_vf_f16m8_b2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfeq_vv_f32mf2_b64_m( @@ -391,7 +391,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmfeq_vv_f32mf2_b64_m(vbool64_t mask, vfloat32mf2_t op1, vfloat32mf2_t op2, size_t vl) { - return vmfeq_vv_f32mf2_b64_m(mask, op1, op2, vl); + return __riscv_vmfeq_vv_f32mf2_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfeq_vf_f32mf2_b64_m( @@ -400,7 +400,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmfeq_vf_f32mf2_b64_m(vbool64_t mask, vfloat32mf2_t op1, float op2, size_t vl) { - return vmfeq_vf_f32mf2_b64_m(mask, op1, op2, vl); + return __riscv_vmfeq_vf_f32mf2_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfeq_vv_f32m1_b32_m( @@ -409,7 +409,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmfeq_vv_f32m1_b32_m(vbool32_t mask, vfloat32m1_t op1, vfloat32m1_t op2, size_t vl) { - return vmfeq_vv_f32m1_b32_m(mask, op1, op2, vl); + return __riscv_vmfeq_vv_f32m1_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfeq_vf_f32m1_b32_m( @@ -418,7 +418,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmfeq_vf_f32m1_b32_m(vbool32_t mask, vfloat32m1_t op1, float op2, size_t vl) { - return vmfeq_vf_f32m1_b32_m(mask, op1, op2, vl); + return __riscv_vmfeq_vf_f32m1_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfeq_vv_f32m2_b16_m( @@ -427,7 +427,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmfeq_vv_f32m2_b16_m(vbool16_t mask, vfloat32m2_t op1, vfloat32m2_t op2, size_t vl) { - return vmfeq_vv_f32m2_b16_m(mask, op1, op2, vl); + return __riscv_vmfeq_vv_f32m2_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfeq_vf_f32m2_b16_m( @@ -436,7 +436,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmfeq_vf_f32m2_b16_m(vbool16_t mask, vfloat32m2_t op1, float op2, size_t vl) { - return vmfeq_vf_f32m2_b16_m(mask, op1, op2, vl); + return __riscv_vmfeq_vf_f32m2_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfeq_vv_f32m4_b8_m( @@ -445,7 +445,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmfeq_vv_f32m4_b8_m(vbool8_t mask, vfloat32m4_t op1, vfloat32m4_t op2, size_t vl) { - return vmfeq_vv_f32m4_b8_m(mask, op1, op2, vl); + return __riscv_vmfeq_vv_f32m4_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfeq_vf_f32m4_b8_m( @@ -454,7 +454,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmfeq_vf_f32m4_b8_m(vbool8_t mask, vfloat32m4_t op1, float op2, size_t vl) { - return vmfeq_vf_f32m4_b8_m(mask, op1, op2, vl); + return __riscv_vmfeq_vf_f32m4_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfeq_vv_f32m8_b4_m( @@ -463,7 +463,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmfeq_vv_f32m8_b4_m(vbool4_t mask, vfloat32m8_t op1, vfloat32m8_t op2, size_t vl) { - return vmfeq_vv_f32m8_b4_m(mask, op1, op2, vl); + return __riscv_vmfeq_vv_f32m8_b4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfeq_vf_f32m8_b4_m( @@ -472,7 +472,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmfeq_vf_f32m8_b4_m(vbool4_t mask, vfloat32m8_t op1, float op2, size_t vl) { - return vmfeq_vf_f32m8_b4_m(mask, op1, op2, vl); + return __riscv_vmfeq_vf_f32m8_b4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfeq_vv_f64m1_b64_m( @@ -481,7 +481,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmfeq_vv_f64m1_b64_m(vbool64_t mask, vfloat64m1_t op1, vfloat64m1_t op2, size_t vl) { - return vmfeq_vv_f64m1_b64_m(mask, op1, op2, vl); + return __riscv_vmfeq_vv_f64m1_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfeq_vf_f64m1_b64_m( @@ -490,7 +490,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmfeq_vf_f64m1_b64_m(vbool64_t mask, vfloat64m1_t op1, double op2, size_t vl) { - return vmfeq_vf_f64m1_b64_m(mask, op1, op2, vl); + return __riscv_vmfeq_vf_f64m1_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfeq_vv_f64m2_b32_m( @@ -499,7 +499,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmfeq_vv_f64m2_b32_m(vbool32_t mask, vfloat64m2_t op1, vfloat64m2_t op2, size_t vl) { - return vmfeq_vv_f64m2_b32_m(mask, op1, op2, vl); + return __riscv_vmfeq_vv_f64m2_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfeq_vf_f64m2_b32_m( @@ -508,7 +508,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmfeq_vf_f64m2_b32_m(vbool32_t mask, vfloat64m2_t op1, double op2, size_t vl) { - return vmfeq_vf_f64m2_b32_m(mask, op1, op2, vl); + return __riscv_vmfeq_vf_f64m2_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfeq_vv_f64m4_b16_m( @@ -517,7 +517,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmfeq_vv_f64m4_b16_m(vbool16_t mask, vfloat64m4_t op1, vfloat64m4_t op2, size_t vl) { - return vmfeq_vv_f64m4_b16_m(mask, op1, op2, vl); + return __riscv_vmfeq_vv_f64m4_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfeq_vf_f64m4_b16_m( @@ -526,7 +526,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmfeq_vf_f64m4_b16_m(vbool16_t mask, vfloat64m4_t op1, double op2, size_t vl) { - return vmfeq_vf_f64m4_b16_m(mask, op1, op2, vl); + return __riscv_vmfeq_vf_f64m4_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfeq_vv_f64m8_b8_m( @@ -535,7 +535,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmfeq_vv_f64m8_b8_m(vbool8_t mask, vfloat64m8_t op1, vfloat64m8_t op2, size_t vl) { - return vmfeq_vv_f64m8_b8_m(mask, op1, op2, vl); + return __riscv_vmfeq_vv_f64m8_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfeq_vf_f64m8_b8_m( @@ -544,6 +544,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmfeq_vf_f64m8_b8_m(vbool8_t mask, vfloat64m8_t op1, double op2, size_t vl) { - return vmfeq_vf_f64m8_b8_m(mask, op1, op2, vl); + return __riscv_vmfeq_vf_f64m8_b8_m(mask, op1, op2, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmfge.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmfge.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmfge.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmfge.c @@ -13,7 +13,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmfge_vv_f16mf4_b64(vfloat16mf4_t op1, vfloat16mf4_t op2, size_t vl) { - return vmfge_vv_f16mf4_b64(op1, op2, vl); + return __riscv_vmfge_vv_f16mf4_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfge_vf_f16mf4_b64( @@ -22,7 +22,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmfge_vf_f16mf4_b64(vfloat16mf4_t op1, _Float16 op2, size_t vl) { - return vmfge_vf_f16mf4_b64(op1, op2, vl); + return __riscv_vmfge_vf_f16mf4_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfge_vv_f16mf2_b32( @@ -31,7 +31,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmfge_vv_f16mf2_b32(vfloat16mf2_t op1, vfloat16mf2_t op2, size_t vl) { - return vmfge_vv_f16mf2_b32(op1, op2, vl); + return __riscv_vmfge_vv_f16mf2_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfge_vf_f16mf2_b32( @@ -40,7 +40,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmfge_vf_f16mf2_b32(vfloat16mf2_t op1, _Float16 op2, size_t vl) { - return vmfge_vf_f16mf2_b32(op1, op2, vl); + return __riscv_vmfge_vf_f16mf2_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfge_vv_f16m1_b16( @@ -49,7 +49,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmfge_vv_f16m1_b16(vfloat16m1_t op1, vfloat16m1_t op2, size_t vl) { - return vmfge_vv_f16m1_b16(op1, op2, vl); + return __riscv_vmfge_vv_f16m1_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfge_vf_f16m1_b16( @@ -58,7 +58,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmfge_vf_f16m1_b16(vfloat16m1_t op1, _Float16 op2, size_t vl) { - return vmfge_vf_f16m1_b16(op1, op2, vl); + return __riscv_vmfge_vf_f16m1_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfge_vv_f16m2_b8( @@ -67,7 +67,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmfge_vv_f16m2_b8(vfloat16m2_t op1, vfloat16m2_t op2, size_t vl) { - return vmfge_vv_f16m2_b8(op1, op2, vl); + return __riscv_vmfge_vv_f16m2_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfge_vf_f16m2_b8( @@ -76,7 +76,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmfge_vf_f16m2_b8(vfloat16m2_t op1, _Float16 op2, size_t vl) { - return vmfge_vf_f16m2_b8(op1, op2, vl); + return __riscv_vmfge_vf_f16m2_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfge_vv_f16m4_b4( @@ -85,7 +85,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmfge_vv_f16m4_b4(vfloat16m4_t op1, vfloat16m4_t op2, size_t vl) { - return vmfge_vv_f16m4_b4(op1, op2, vl); + return __riscv_vmfge_vv_f16m4_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfge_vf_f16m4_b4( @@ -94,7 +94,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmfge_vf_f16m4_b4(vfloat16m4_t op1, _Float16 op2, size_t vl) { - return vmfge_vf_f16m4_b4(op1, op2, vl); + return __riscv_vmfge_vf_f16m4_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfge_vv_f16m8_b2( @@ -103,7 +103,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmfge_vv_f16m8_b2(vfloat16m8_t op1, vfloat16m8_t op2, size_t vl) { - return vmfge_vv_f16m8_b2(op1, op2, vl); + return __riscv_vmfge_vv_f16m8_b2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfge_vf_f16m8_b2( @@ -112,7 +112,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmfge_vf_f16m8_b2(vfloat16m8_t op1, _Float16 op2, size_t vl) { - return vmfge_vf_f16m8_b2(op1, op2, vl); + return __riscv_vmfge_vf_f16m8_b2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfge_vv_f32mf2_b64( @@ -121,7 +121,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmfge_vv_f32mf2_b64(vfloat32mf2_t op1, vfloat32mf2_t op2, size_t vl) { - return vmfge_vv_f32mf2_b64(op1, op2, vl); + return __riscv_vmfge_vv_f32mf2_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfge_vf_f32mf2_b64( @@ -130,7 +130,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmfge_vf_f32mf2_b64(vfloat32mf2_t op1, float op2, size_t vl) { - return vmfge_vf_f32mf2_b64(op1, op2, vl); + return __riscv_vmfge_vf_f32mf2_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfge_vv_f32m1_b32( @@ -139,7 +139,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmfge_vv_f32m1_b32(vfloat32m1_t op1, vfloat32m1_t op2, size_t vl) { - return vmfge_vv_f32m1_b32(op1, op2, vl); + return __riscv_vmfge_vv_f32m1_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfge_vf_f32m1_b32( @@ -148,7 +148,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmfge_vf_f32m1_b32(vfloat32m1_t op1, float op2, size_t vl) { - return vmfge_vf_f32m1_b32(op1, op2, vl); + return __riscv_vmfge_vf_f32m1_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfge_vv_f32m2_b16( @@ -157,7 +157,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmfge_vv_f32m2_b16(vfloat32m2_t op1, vfloat32m2_t op2, size_t vl) { - return vmfge_vv_f32m2_b16(op1, op2, vl); + return __riscv_vmfge_vv_f32m2_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfge_vf_f32m2_b16( @@ -166,7 +166,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmfge_vf_f32m2_b16(vfloat32m2_t op1, float op2, size_t vl) { - return vmfge_vf_f32m2_b16(op1, op2, vl); + return __riscv_vmfge_vf_f32m2_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfge_vv_f32m4_b8( @@ -175,7 +175,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmfge_vv_f32m4_b8(vfloat32m4_t op1, vfloat32m4_t op2, size_t vl) { - return vmfge_vv_f32m4_b8(op1, op2, vl); + return __riscv_vmfge_vv_f32m4_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfge_vf_f32m4_b8( @@ -184,7 +184,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmfge_vf_f32m4_b8(vfloat32m4_t op1, float op2, size_t vl) { - return vmfge_vf_f32m4_b8(op1, op2, vl); + return __riscv_vmfge_vf_f32m4_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfge_vv_f32m8_b4( @@ -193,7 +193,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmfge_vv_f32m8_b4(vfloat32m8_t op1, vfloat32m8_t op2, size_t vl) { - return vmfge_vv_f32m8_b4(op1, op2, vl); + return __riscv_vmfge_vv_f32m8_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfge_vf_f32m8_b4( @@ -202,7 +202,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmfge_vf_f32m8_b4(vfloat32m8_t op1, float op2, size_t vl) { - return vmfge_vf_f32m8_b4(op1, op2, vl); + return __riscv_vmfge_vf_f32m8_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfge_vv_f64m1_b64( @@ -211,7 +211,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmfge_vv_f64m1_b64(vfloat64m1_t op1, vfloat64m1_t op2, size_t vl) { - return vmfge_vv_f64m1_b64(op1, op2, vl); + return __riscv_vmfge_vv_f64m1_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfge_vf_f64m1_b64( @@ -220,7 +220,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmfge_vf_f64m1_b64(vfloat64m1_t op1, double op2, size_t vl) { - return vmfge_vf_f64m1_b64(op1, op2, vl); + return __riscv_vmfge_vf_f64m1_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfge_vv_f64m2_b32( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmfge_vv_f64m2_b32(vfloat64m2_t op1, vfloat64m2_t op2, size_t vl) { - return vmfge_vv_f64m2_b32(op1, op2, vl); + return __riscv_vmfge_vv_f64m2_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfge_vf_f64m2_b32( @@ -238,7 +238,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmfge_vf_f64m2_b32(vfloat64m2_t op1, double op2, size_t vl) { - return vmfge_vf_f64m2_b32(op1, op2, vl); + return __riscv_vmfge_vf_f64m2_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfge_vv_f64m4_b16( @@ -247,7 +247,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmfge_vv_f64m4_b16(vfloat64m4_t op1, vfloat64m4_t op2, size_t vl) { - return vmfge_vv_f64m4_b16(op1, op2, vl); + return __riscv_vmfge_vv_f64m4_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfge_vf_f64m4_b16( @@ -256,7 +256,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmfge_vf_f64m4_b16(vfloat64m4_t op1, double op2, size_t vl) { - return vmfge_vf_f64m4_b16(op1, op2, vl); + return __riscv_vmfge_vf_f64m4_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfge_vv_f64m8_b8( @@ -265,7 +265,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmfge_vv_f64m8_b8(vfloat64m8_t op1, vfloat64m8_t op2, size_t vl) { - return vmfge_vv_f64m8_b8(op1, op2, vl); + return __riscv_vmfge_vv_f64m8_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfge_vf_f64m8_b8( @@ -274,7 +274,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmfge_vf_f64m8_b8(vfloat64m8_t op1, double op2, size_t vl) { - return vmfge_vf_f64m8_b8(op1, op2, vl); + return __riscv_vmfge_vf_f64m8_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfge_vv_f16mf4_b64_m( @@ -283,7 +283,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmfge_vv_f16mf4_b64_m(vbool64_t mask, vfloat16mf4_t op1, vfloat16mf4_t op2, size_t vl) { - return vmfge_vv_f16mf4_b64_m(mask, op1, op2, vl); + return __riscv_vmfge_vv_f16mf4_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfge_vf_f16mf4_b64_m( @@ -292,7 +292,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmfge_vf_f16mf4_b64_m(vbool64_t mask, vfloat16mf4_t op1, _Float16 op2, size_t vl) { - return vmfge_vf_f16mf4_b64_m(mask, op1, op2, vl); + return __riscv_vmfge_vf_f16mf4_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfge_vv_f16mf2_b32_m( @@ -301,7 +301,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmfge_vv_f16mf2_b32_m(vbool32_t mask, vfloat16mf2_t op1, vfloat16mf2_t op2, size_t vl) { - return vmfge_vv_f16mf2_b32_m(mask, op1, op2, vl); + return __riscv_vmfge_vv_f16mf2_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfge_vf_f16mf2_b32_m( @@ -310,7 +310,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmfge_vf_f16mf2_b32_m(vbool32_t mask, vfloat16mf2_t op1, _Float16 op2, size_t vl) { - return vmfge_vf_f16mf2_b32_m(mask, op1, op2, vl); + return __riscv_vmfge_vf_f16mf2_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfge_vv_f16m1_b16_m( @@ -319,7 +319,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmfge_vv_f16m1_b16_m(vbool16_t mask, vfloat16m1_t op1, vfloat16m1_t op2, size_t vl) { - return vmfge_vv_f16m1_b16_m(mask, op1, op2, vl); + return __riscv_vmfge_vv_f16m1_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfge_vf_f16m1_b16_m( @@ -328,7 +328,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmfge_vf_f16m1_b16_m(vbool16_t mask, vfloat16m1_t op1, _Float16 op2, size_t vl) { - return vmfge_vf_f16m1_b16_m(mask, op1, op2, vl); + return __riscv_vmfge_vf_f16m1_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfge_vv_f16m2_b8_m( @@ -337,7 +337,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmfge_vv_f16m2_b8_m(vbool8_t mask, vfloat16m2_t op1, vfloat16m2_t op2, size_t vl) { - return vmfge_vv_f16m2_b8_m(mask, op1, op2, vl); + return __riscv_vmfge_vv_f16m2_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfge_vf_f16m2_b8_m( @@ -346,7 +346,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmfge_vf_f16m2_b8_m(vbool8_t mask, vfloat16m2_t op1, _Float16 op2, size_t vl) { - return vmfge_vf_f16m2_b8_m(mask, op1, op2, vl); + return __riscv_vmfge_vf_f16m2_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfge_vv_f16m4_b4_m( @@ -355,7 +355,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmfge_vv_f16m4_b4_m(vbool4_t mask, vfloat16m4_t op1, vfloat16m4_t op2, size_t vl) { - return vmfge_vv_f16m4_b4_m(mask, op1, op2, vl); + return __riscv_vmfge_vv_f16m4_b4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfge_vf_f16m4_b4_m( @@ -364,7 +364,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmfge_vf_f16m4_b4_m(vbool4_t mask, vfloat16m4_t op1, _Float16 op2, size_t vl) { - return vmfge_vf_f16m4_b4_m(mask, op1, op2, vl); + return __riscv_vmfge_vf_f16m4_b4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfge_vv_f16m8_b2_m( @@ -373,7 +373,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmfge_vv_f16m8_b2_m(vbool2_t mask, vfloat16m8_t op1, vfloat16m8_t op2, size_t vl) { - return vmfge_vv_f16m8_b2_m(mask, op1, op2, vl); + return __riscv_vmfge_vv_f16m8_b2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfge_vf_f16m8_b2_m( @@ -382,7 +382,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmfge_vf_f16m8_b2_m(vbool2_t mask, vfloat16m8_t op1, _Float16 op2, size_t vl) { - return vmfge_vf_f16m8_b2_m(mask, op1, op2, vl); + return __riscv_vmfge_vf_f16m8_b2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfge_vv_f32mf2_b64_m( @@ -391,7 +391,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmfge_vv_f32mf2_b64_m(vbool64_t mask, vfloat32mf2_t op1, vfloat32mf2_t op2, size_t vl) { - return vmfge_vv_f32mf2_b64_m(mask, op1, op2, vl); + return __riscv_vmfge_vv_f32mf2_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfge_vf_f32mf2_b64_m( @@ -400,7 +400,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmfge_vf_f32mf2_b64_m(vbool64_t mask, vfloat32mf2_t op1, float op2, size_t vl) { - return vmfge_vf_f32mf2_b64_m(mask, op1, op2, vl); + return __riscv_vmfge_vf_f32mf2_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfge_vv_f32m1_b32_m( @@ -409,7 +409,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmfge_vv_f32m1_b32_m(vbool32_t mask, vfloat32m1_t op1, vfloat32m1_t op2, size_t vl) { - return vmfge_vv_f32m1_b32_m(mask, op1, op2, vl); + return __riscv_vmfge_vv_f32m1_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfge_vf_f32m1_b32_m( @@ -418,7 +418,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmfge_vf_f32m1_b32_m(vbool32_t mask, vfloat32m1_t op1, float op2, size_t vl) { - return vmfge_vf_f32m1_b32_m(mask, op1, op2, vl); + return __riscv_vmfge_vf_f32m1_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfge_vv_f32m2_b16_m( @@ -427,7 +427,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmfge_vv_f32m2_b16_m(vbool16_t mask, vfloat32m2_t op1, vfloat32m2_t op2, size_t vl) { - return vmfge_vv_f32m2_b16_m(mask, op1, op2, vl); + return __riscv_vmfge_vv_f32m2_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfge_vf_f32m2_b16_m( @@ -436,7 +436,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmfge_vf_f32m2_b16_m(vbool16_t mask, vfloat32m2_t op1, float op2, size_t vl) { - return vmfge_vf_f32m2_b16_m(mask, op1, op2, vl); + return __riscv_vmfge_vf_f32m2_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfge_vv_f32m4_b8_m( @@ -445,7 +445,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmfge_vv_f32m4_b8_m(vbool8_t mask, vfloat32m4_t op1, vfloat32m4_t op2, size_t vl) { - return vmfge_vv_f32m4_b8_m(mask, op1, op2, vl); + return __riscv_vmfge_vv_f32m4_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfge_vf_f32m4_b8_m( @@ -454,7 +454,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmfge_vf_f32m4_b8_m(vbool8_t mask, vfloat32m4_t op1, float op2, size_t vl) { - return vmfge_vf_f32m4_b8_m(mask, op1, op2, vl); + return __riscv_vmfge_vf_f32m4_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfge_vv_f32m8_b4_m( @@ -463,7 +463,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmfge_vv_f32m8_b4_m(vbool4_t mask, vfloat32m8_t op1, vfloat32m8_t op2, size_t vl) { - return vmfge_vv_f32m8_b4_m(mask, op1, op2, vl); + return __riscv_vmfge_vv_f32m8_b4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfge_vf_f32m8_b4_m( @@ -472,7 +472,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmfge_vf_f32m8_b4_m(vbool4_t mask, vfloat32m8_t op1, float op2, size_t vl) { - return vmfge_vf_f32m8_b4_m(mask, op1, op2, vl); + return __riscv_vmfge_vf_f32m8_b4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfge_vv_f64m1_b64_m( @@ -481,7 +481,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmfge_vv_f64m1_b64_m(vbool64_t mask, vfloat64m1_t op1, vfloat64m1_t op2, size_t vl) { - return vmfge_vv_f64m1_b64_m(mask, op1, op2, vl); + return __riscv_vmfge_vv_f64m1_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfge_vf_f64m1_b64_m( @@ -490,7 +490,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmfge_vf_f64m1_b64_m(vbool64_t mask, vfloat64m1_t op1, double op2, size_t vl) { - return vmfge_vf_f64m1_b64_m(mask, op1, op2, vl); + return __riscv_vmfge_vf_f64m1_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfge_vv_f64m2_b32_m( @@ -499,7 +499,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmfge_vv_f64m2_b32_m(vbool32_t mask, vfloat64m2_t op1, vfloat64m2_t op2, size_t vl) { - return vmfge_vv_f64m2_b32_m(mask, op1, op2, vl); + return __riscv_vmfge_vv_f64m2_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfge_vf_f64m2_b32_m( @@ -508,7 +508,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmfge_vf_f64m2_b32_m(vbool32_t mask, vfloat64m2_t op1, double op2, size_t vl) { - return vmfge_vf_f64m2_b32_m(mask, op1, op2, vl); + return __riscv_vmfge_vf_f64m2_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfge_vv_f64m4_b16_m( @@ -517,7 +517,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmfge_vv_f64m4_b16_m(vbool16_t mask, vfloat64m4_t op1, vfloat64m4_t op2, size_t vl) { - return vmfge_vv_f64m4_b16_m(mask, op1, op2, vl); + return __riscv_vmfge_vv_f64m4_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfge_vf_f64m4_b16_m( @@ -526,7 +526,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmfge_vf_f64m4_b16_m(vbool16_t mask, vfloat64m4_t op1, double op2, size_t vl) { - return vmfge_vf_f64m4_b16_m(mask, op1, op2, vl); + return __riscv_vmfge_vf_f64m4_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfge_vv_f64m8_b8_m( @@ -535,7 +535,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmfge_vv_f64m8_b8_m(vbool8_t mask, vfloat64m8_t op1, vfloat64m8_t op2, size_t vl) { - return vmfge_vv_f64m8_b8_m(mask, op1, op2, vl); + return __riscv_vmfge_vv_f64m8_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfge_vf_f64m8_b8_m( @@ -544,6 +544,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmfge_vf_f64m8_b8_m(vbool8_t mask, vfloat64m8_t op1, double op2, size_t vl) { - return vmfge_vf_f64m8_b8_m(mask, op1, op2, vl); + return __riscv_vmfge_vf_f64m8_b8_m(mask, op1, op2, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmfgt.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmfgt.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmfgt.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmfgt.c @@ -13,7 +13,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmfgt_vv_f16mf4_b64(vfloat16mf4_t op1, vfloat16mf4_t op2, size_t vl) { - return vmfgt_vv_f16mf4_b64(op1, op2, vl); + return __riscv_vmfgt_vv_f16mf4_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfgt_vf_f16mf4_b64( @@ -22,7 +22,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmfgt_vf_f16mf4_b64(vfloat16mf4_t op1, _Float16 op2, size_t vl) { - return vmfgt_vf_f16mf4_b64(op1, op2, vl); + return __riscv_vmfgt_vf_f16mf4_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfgt_vv_f16mf2_b32( @@ -31,7 +31,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmfgt_vv_f16mf2_b32(vfloat16mf2_t op1, vfloat16mf2_t op2, size_t vl) { - return vmfgt_vv_f16mf2_b32(op1, op2, vl); + return __riscv_vmfgt_vv_f16mf2_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfgt_vf_f16mf2_b32( @@ -40,7 +40,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmfgt_vf_f16mf2_b32(vfloat16mf2_t op1, _Float16 op2, size_t vl) { - return vmfgt_vf_f16mf2_b32(op1, op2, vl); + return __riscv_vmfgt_vf_f16mf2_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfgt_vv_f16m1_b16( @@ -49,7 +49,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmfgt_vv_f16m1_b16(vfloat16m1_t op1, vfloat16m1_t op2, size_t vl) { - return vmfgt_vv_f16m1_b16(op1, op2, vl); + return __riscv_vmfgt_vv_f16m1_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfgt_vf_f16m1_b16( @@ -58,7 +58,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmfgt_vf_f16m1_b16(vfloat16m1_t op1, _Float16 op2, size_t vl) { - return vmfgt_vf_f16m1_b16(op1, op2, vl); + return __riscv_vmfgt_vf_f16m1_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfgt_vv_f16m2_b8( @@ -67,7 +67,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmfgt_vv_f16m2_b8(vfloat16m2_t op1, vfloat16m2_t op2, size_t vl) { - return vmfgt_vv_f16m2_b8(op1, op2, vl); + return __riscv_vmfgt_vv_f16m2_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfgt_vf_f16m2_b8( @@ -76,7 +76,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmfgt_vf_f16m2_b8(vfloat16m2_t op1, _Float16 op2, size_t vl) { - return vmfgt_vf_f16m2_b8(op1, op2, vl); + return __riscv_vmfgt_vf_f16m2_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfgt_vv_f16m4_b4( @@ -85,7 +85,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmfgt_vv_f16m4_b4(vfloat16m4_t op1, vfloat16m4_t op2, size_t vl) { - return vmfgt_vv_f16m4_b4(op1, op2, vl); + return __riscv_vmfgt_vv_f16m4_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfgt_vf_f16m4_b4( @@ -94,7 +94,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmfgt_vf_f16m4_b4(vfloat16m4_t op1, _Float16 op2, size_t vl) { - return vmfgt_vf_f16m4_b4(op1, op2, vl); + return __riscv_vmfgt_vf_f16m4_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfgt_vv_f16m8_b2( @@ -103,7 +103,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmfgt_vv_f16m8_b2(vfloat16m8_t op1, vfloat16m8_t op2, size_t vl) { - return vmfgt_vv_f16m8_b2(op1, op2, vl); + return __riscv_vmfgt_vv_f16m8_b2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfgt_vf_f16m8_b2( @@ -112,7 +112,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmfgt_vf_f16m8_b2(vfloat16m8_t op1, _Float16 op2, size_t vl) { - return vmfgt_vf_f16m8_b2(op1, op2, vl); + return __riscv_vmfgt_vf_f16m8_b2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfgt_vv_f32mf2_b64( @@ -121,7 +121,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmfgt_vv_f32mf2_b64(vfloat32mf2_t op1, vfloat32mf2_t op2, size_t vl) { - return vmfgt_vv_f32mf2_b64(op1, op2, vl); + return __riscv_vmfgt_vv_f32mf2_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfgt_vf_f32mf2_b64( @@ -130,7 +130,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmfgt_vf_f32mf2_b64(vfloat32mf2_t op1, float op2, size_t vl) { - return vmfgt_vf_f32mf2_b64(op1, op2, vl); + return __riscv_vmfgt_vf_f32mf2_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfgt_vv_f32m1_b32( @@ -139,7 +139,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmfgt_vv_f32m1_b32(vfloat32m1_t op1, vfloat32m1_t op2, size_t vl) { - return vmfgt_vv_f32m1_b32(op1, op2, vl); + return __riscv_vmfgt_vv_f32m1_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfgt_vf_f32m1_b32( @@ -148,7 +148,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmfgt_vf_f32m1_b32(vfloat32m1_t op1, float op2, size_t vl) { - return vmfgt_vf_f32m1_b32(op1, op2, vl); + return __riscv_vmfgt_vf_f32m1_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfgt_vv_f32m2_b16( @@ -157,7 +157,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmfgt_vv_f32m2_b16(vfloat32m2_t op1, vfloat32m2_t op2, size_t vl) { - return vmfgt_vv_f32m2_b16(op1, op2, vl); + return __riscv_vmfgt_vv_f32m2_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfgt_vf_f32m2_b16( @@ -166,7 +166,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmfgt_vf_f32m2_b16(vfloat32m2_t op1, float op2, size_t vl) { - return vmfgt_vf_f32m2_b16(op1, op2, vl); + return __riscv_vmfgt_vf_f32m2_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfgt_vv_f32m4_b8( @@ -175,7 +175,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmfgt_vv_f32m4_b8(vfloat32m4_t op1, vfloat32m4_t op2, size_t vl) { - return vmfgt_vv_f32m4_b8(op1, op2, vl); + return __riscv_vmfgt_vv_f32m4_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfgt_vf_f32m4_b8( @@ -184,7 +184,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmfgt_vf_f32m4_b8(vfloat32m4_t op1, float op2, size_t vl) { - return vmfgt_vf_f32m4_b8(op1, op2, vl); + return __riscv_vmfgt_vf_f32m4_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfgt_vv_f32m8_b4( @@ -193,7 +193,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmfgt_vv_f32m8_b4(vfloat32m8_t op1, vfloat32m8_t op2, size_t vl) { - return vmfgt_vv_f32m8_b4(op1, op2, vl); + return __riscv_vmfgt_vv_f32m8_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfgt_vf_f32m8_b4( @@ -202,7 +202,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmfgt_vf_f32m8_b4(vfloat32m8_t op1, float op2, size_t vl) { - return vmfgt_vf_f32m8_b4(op1, op2, vl); + return __riscv_vmfgt_vf_f32m8_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfgt_vv_f64m1_b64( @@ -211,7 +211,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmfgt_vv_f64m1_b64(vfloat64m1_t op1, vfloat64m1_t op2, size_t vl) { - return vmfgt_vv_f64m1_b64(op1, op2, vl); + return __riscv_vmfgt_vv_f64m1_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfgt_vf_f64m1_b64( @@ -220,7 +220,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmfgt_vf_f64m1_b64(vfloat64m1_t op1, double op2, size_t vl) { - return vmfgt_vf_f64m1_b64(op1, op2, vl); + return __riscv_vmfgt_vf_f64m1_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfgt_vv_f64m2_b32( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmfgt_vv_f64m2_b32(vfloat64m2_t op1, vfloat64m2_t op2, size_t vl) { - return vmfgt_vv_f64m2_b32(op1, op2, vl); + return __riscv_vmfgt_vv_f64m2_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfgt_vf_f64m2_b32( @@ -238,7 +238,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmfgt_vf_f64m2_b32(vfloat64m2_t op1, double op2, size_t vl) { - return vmfgt_vf_f64m2_b32(op1, op2, vl); + return __riscv_vmfgt_vf_f64m2_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfgt_vv_f64m4_b16( @@ -247,7 +247,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmfgt_vv_f64m4_b16(vfloat64m4_t op1, vfloat64m4_t op2, size_t vl) { - return vmfgt_vv_f64m4_b16(op1, op2, vl); + return __riscv_vmfgt_vv_f64m4_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfgt_vf_f64m4_b16( @@ -256,7 +256,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmfgt_vf_f64m4_b16(vfloat64m4_t op1, double op2, size_t vl) { - return vmfgt_vf_f64m4_b16(op1, op2, vl); + return __riscv_vmfgt_vf_f64m4_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfgt_vv_f64m8_b8( @@ -265,7 +265,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmfgt_vv_f64m8_b8(vfloat64m8_t op1, vfloat64m8_t op2, size_t vl) { - return vmfgt_vv_f64m8_b8(op1, op2, vl); + return __riscv_vmfgt_vv_f64m8_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfgt_vf_f64m8_b8( @@ -274,7 +274,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmfgt_vf_f64m8_b8(vfloat64m8_t op1, double op2, size_t vl) { - return vmfgt_vf_f64m8_b8(op1, op2, vl); + return __riscv_vmfgt_vf_f64m8_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfgt_vv_f16mf4_b64_m( @@ -283,7 +283,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmfgt_vv_f16mf4_b64_m(vbool64_t mask, vfloat16mf4_t op1, vfloat16mf4_t op2, size_t vl) { - return vmfgt_vv_f16mf4_b64_m(mask, op1, op2, vl); + return __riscv_vmfgt_vv_f16mf4_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfgt_vf_f16mf4_b64_m( @@ -292,7 +292,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmfgt_vf_f16mf4_b64_m(vbool64_t mask, vfloat16mf4_t op1, _Float16 op2, size_t vl) { - return vmfgt_vf_f16mf4_b64_m(mask, op1, op2, vl); + return __riscv_vmfgt_vf_f16mf4_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfgt_vv_f16mf2_b32_m( @@ -301,7 +301,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmfgt_vv_f16mf2_b32_m(vbool32_t mask, vfloat16mf2_t op1, vfloat16mf2_t op2, size_t vl) { - return vmfgt_vv_f16mf2_b32_m(mask, op1, op2, vl); + return __riscv_vmfgt_vv_f16mf2_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfgt_vf_f16mf2_b32_m( @@ -310,7 +310,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmfgt_vf_f16mf2_b32_m(vbool32_t mask, vfloat16mf2_t op1, _Float16 op2, size_t vl) { - return vmfgt_vf_f16mf2_b32_m(mask, op1, op2, vl); + return __riscv_vmfgt_vf_f16mf2_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfgt_vv_f16m1_b16_m( @@ -319,7 +319,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmfgt_vv_f16m1_b16_m(vbool16_t mask, vfloat16m1_t op1, vfloat16m1_t op2, size_t vl) { - return vmfgt_vv_f16m1_b16_m(mask, op1, op2, vl); + return __riscv_vmfgt_vv_f16m1_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfgt_vf_f16m1_b16_m( @@ -328,7 +328,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmfgt_vf_f16m1_b16_m(vbool16_t mask, vfloat16m1_t op1, _Float16 op2, size_t vl) { - return vmfgt_vf_f16m1_b16_m(mask, op1, op2, vl); + return __riscv_vmfgt_vf_f16m1_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfgt_vv_f16m2_b8_m( @@ -337,7 +337,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmfgt_vv_f16m2_b8_m(vbool8_t mask, vfloat16m2_t op1, vfloat16m2_t op2, size_t vl) { - return vmfgt_vv_f16m2_b8_m(mask, op1, op2, vl); + return __riscv_vmfgt_vv_f16m2_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfgt_vf_f16m2_b8_m( @@ -346,7 +346,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmfgt_vf_f16m2_b8_m(vbool8_t mask, vfloat16m2_t op1, _Float16 op2, size_t vl) { - return vmfgt_vf_f16m2_b8_m(mask, op1, op2, vl); + return __riscv_vmfgt_vf_f16m2_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfgt_vv_f16m4_b4_m( @@ -355,7 +355,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmfgt_vv_f16m4_b4_m(vbool4_t mask, vfloat16m4_t op1, vfloat16m4_t op2, size_t vl) { - return vmfgt_vv_f16m4_b4_m(mask, op1, op2, vl); + return __riscv_vmfgt_vv_f16m4_b4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfgt_vf_f16m4_b4_m( @@ -364,7 +364,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmfgt_vf_f16m4_b4_m(vbool4_t mask, vfloat16m4_t op1, _Float16 op2, size_t vl) { - return vmfgt_vf_f16m4_b4_m(mask, op1, op2, vl); + return __riscv_vmfgt_vf_f16m4_b4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfgt_vv_f16m8_b2_m( @@ -373,7 +373,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmfgt_vv_f16m8_b2_m(vbool2_t mask, vfloat16m8_t op1, vfloat16m8_t op2, size_t vl) { - return vmfgt_vv_f16m8_b2_m(mask, op1, op2, vl); + return __riscv_vmfgt_vv_f16m8_b2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfgt_vf_f16m8_b2_m( @@ -382,7 +382,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmfgt_vf_f16m8_b2_m(vbool2_t mask, vfloat16m8_t op1, _Float16 op2, size_t vl) { - return vmfgt_vf_f16m8_b2_m(mask, op1, op2, vl); + return __riscv_vmfgt_vf_f16m8_b2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfgt_vv_f32mf2_b64_m( @@ -391,7 +391,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmfgt_vv_f32mf2_b64_m(vbool64_t mask, vfloat32mf2_t op1, vfloat32mf2_t op2, size_t vl) { - return vmfgt_vv_f32mf2_b64_m(mask, op1, op2, vl); + return __riscv_vmfgt_vv_f32mf2_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfgt_vf_f32mf2_b64_m( @@ -400,7 +400,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmfgt_vf_f32mf2_b64_m(vbool64_t mask, vfloat32mf2_t op1, float op2, size_t vl) { - return vmfgt_vf_f32mf2_b64_m(mask, op1, op2, vl); + return __riscv_vmfgt_vf_f32mf2_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfgt_vv_f32m1_b32_m( @@ -409,7 +409,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmfgt_vv_f32m1_b32_m(vbool32_t mask, vfloat32m1_t op1, vfloat32m1_t op2, size_t vl) { - return vmfgt_vv_f32m1_b32_m(mask, op1, op2, vl); + return __riscv_vmfgt_vv_f32m1_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfgt_vf_f32m1_b32_m( @@ -418,7 +418,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmfgt_vf_f32m1_b32_m(vbool32_t mask, vfloat32m1_t op1, float op2, size_t vl) { - return vmfgt_vf_f32m1_b32_m(mask, op1, op2, vl); + return __riscv_vmfgt_vf_f32m1_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfgt_vv_f32m2_b16_m( @@ -427,7 +427,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmfgt_vv_f32m2_b16_m(vbool16_t mask, vfloat32m2_t op1, vfloat32m2_t op2, size_t vl) { - return vmfgt_vv_f32m2_b16_m(mask, op1, op2, vl); + return __riscv_vmfgt_vv_f32m2_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfgt_vf_f32m2_b16_m( @@ -436,7 +436,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmfgt_vf_f32m2_b16_m(vbool16_t mask, vfloat32m2_t op1, float op2, size_t vl) { - return vmfgt_vf_f32m2_b16_m(mask, op1, op2, vl); + return __riscv_vmfgt_vf_f32m2_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfgt_vv_f32m4_b8_m( @@ -445,7 +445,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmfgt_vv_f32m4_b8_m(vbool8_t mask, vfloat32m4_t op1, vfloat32m4_t op2, size_t vl) { - return vmfgt_vv_f32m4_b8_m(mask, op1, op2, vl); + return __riscv_vmfgt_vv_f32m4_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfgt_vf_f32m4_b8_m( @@ -454,7 +454,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmfgt_vf_f32m4_b8_m(vbool8_t mask, vfloat32m4_t op1, float op2, size_t vl) { - return vmfgt_vf_f32m4_b8_m(mask, op1, op2, vl); + return __riscv_vmfgt_vf_f32m4_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfgt_vv_f32m8_b4_m( @@ -463,7 +463,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmfgt_vv_f32m8_b4_m(vbool4_t mask, vfloat32m8_t op1, vfloat32m8_t op2, size_t vl) { - return vmfgt_vv_f32m8_b4_m(mask, op1, op2, vl); + return __riscv_vmfgt_vv_f32m8_b4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfgt_vf_f32m8_b4_m( @@ -472,7 +472,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmfgt_vf_f32m8_b4_m(vbool4_t mask, vfloat32m8_t op1, float op2, size_t vl) { - return vmfgt_vf_f32m8_b4_m(mask, op1, op2, vl); + return __riscv_vmfgt_vf_f32m8_b4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfgt_vv_f64m1_b64_m( @@ -481,7 +481,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmfgt_vv_f64m1_b64_m(vbool64_t mask, vfloat64m1_t op1, vfloat64m1_t op2, size_t vl) { - return vmfgt_vv_f64m1_b64_m(mask, op1, op2, vl); + return __riscv_vmfgt_vv_f64m1_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfgt_vf_f64m1_b64_m( @@ -490,7 +490,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmfgt_vf_f64m1_b64_m(vbool64_t mask, vfloat64m1_t op1, double op2, size_t vl) { - return vmfgt_vf_f64m1_b64_m(mask, op1, op2, vl); + return __riscv_vmfgt_vf_f64m1_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfgt_vv_f64m2_b32_m( @@ -499,7 +499,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmfgt_vv_f64m2_b32_m(vbool32_t mask, vfloat64m2_t op1, vfloat64m2_t op2, size_t vl) { - return vmfgt_vv_f64m2_b32_m(mask, op1, op2, vl); + return __riscv_vmfgt_vv_f64m2_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfgt_vf_f64m2_b32_m( @@ -508,7 +508,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmfgt_vf_f64m2_b32_m(vbool32_t mask, vfloat64m2_t op1, double op2, size_t vl) { - return vmfgt_vf_f64m2_b32_m(mask, op1, op2, vl); + return __riscv_vmfgt_vf_f64m2_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfgt_vv_f64m4_b16_m( @@ -517,7 +517,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmfgt_vv_f64m4_b16_m(vbool16_t mask, vfloat64m4_t op1, vfloat64m4_t op2, size_t vl) { - return vmfgt_vv_f64m4_b16_m(mask, op1, op2, vl); + return __riscv_vmfgt_vv_f64m4_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfgt_vf_f64m4_b16_m( @@ -526,7 +526,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmfgt_vf_f64m4_b16_m(vbool16_t mask, vfloat64m4_t op1, double op2, size_t vl) { - return vmfgt_vf_f64m4_b16_m(mask, op1, op2, vl); + return __riscv_vmfgt_vf_f64m4_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfgt_vv_f64m8_b8_m( @@ -535,7 +535,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmfgt_vv_f64m8_b8_m(vbool8_t mask, vfloat64m8_t op1, vfloat64m8_t op2, size_t vl) { - return vmfgt_vv_f64m8_b8_m(mask, op1, op2, vl); + return __riscv_vmfgt_vv_f64m8_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfgt_vf_f64m8_b8_m( @@ -544,6 +544,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmfgt_vf_f64m8_b8_m(vbool8_t mask, vfloat64m8_t op1, double op2, size_t vl) { - return vmfgt_vf_f64m8_b8_m(mask, op1, op2, vl); + return __riscv_vmfgt_vf_f64m8_b8_m(mask, op1, op2, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmfle.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmfle.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmfle.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmfle.c @@ -13,7 +13,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmfle_vv_f16mf4_b64(vfloat16mf4_t op1, vfloat16mf4_t op2, size_t vl) { - return vmfle_vv_f16mf4_b64(op1, op2, vl); + return __riscv_vmfle_vv_f16mf4_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfle_vf_f16mf4_b64( @@ -22,7 +22,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmfle_vf_f16mf4_b64(vfloat16mf4_t op1, _Float16 op2, size_t vl) { - return vmfle_vf_f16mf4_b64(op1, op2, vl); + return __riscv_vmfle_vf_f16mf4_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfle_vv_f16mf2_b32( @@ -31,7 +31,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmfle_vv_f16mf2_b32(vfloat16mf2_t op1, vfloat16mf2_t op2, size_t vl) { - return vmfle_vv_f16mf2_b32(op1, op2, vl); + return __riscv_vmfle_vv_f16mf2_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfle_vf_f16mf2_b32( @@ -40,7 +40,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmfle_vf_f16mf2_b32(vfloat16mf2_t op1, _Float16 op2, size_t vl) { - return vmfle_vf_f16mf2_b32(op1, op2, vl); + return __riscv_vmfle_vf_f16mf2_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfle_vv_f16m1_b16( @@ -49,7 +49,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmfle_vv_f16m1_b16(vfloat16m1_t op1, vfloat16m1_t op2, size_t vl) { - return vmfle_vv_f16m1_b16(op1, op2, vl); + return __riscv_vmfle_vv_f16m1_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfle_vf_f16m1_b16( @@ -58,7 +58,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmfle_vf_f16m1_b16(vfloat16m1_t op1, _Float16 op2, size_t vl) { - return vmfle_vf_f16m1_b16(op1, op2, vl); + return __riscv_vmfle_vf_f16m1_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfle_vv_f16m2_b8( @@ -67,7 +67,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmfle_vv_f16m2_b8(vfloat16m2_t op1, vfloat16m2_t op2, size_t vl) { - return vmfle_vv_f16m2_b8(op1, op2, vl); + return __riscv_vmfle_vv_f16m2_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfle_vf_f16m2_b8( @@ -76,7 +76,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmfle_vf_f16m2_b8(vfloat16m2_t op1, _Float16 op2, size_t vl) { - return vmfle_vf_f16m2_b8(op1, op2, vl); + return __riscv_vmfle_vf_f16m2_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfle_vv_f16m4_b4( @@ -85,7 +85,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmfle_vv_f16m4_b4(vfloat16m4_t op1, vfloat16m4_t op2, size_t vl) { - return vmfle_vv_f16m4_b4(op1, op2, vl); + return __riscv_vmfle_vv_f16m4_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfle_vf_f16m4_b4( @@ -94,7 +94,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmfle_vf_f16m4_b4(vfloat16m4_t op1, _Float16 op2, size_t vl) { - return vmfle_vf_f16m4_b4(op1, op2, vl); + return __riscv_vmfle_vf_f16m4_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfle_vv_f16m8_b2( @@ -103,7 +103,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmfle_vv_f16m8_b2(vfloat16m8_t op1, vfloat16m8_t op2, size_t vl) { - return vmfle_vv_f16m8_b2(op1, op2, vl); + return __riscv_vmfle_vv_f16m8_b2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfle_vf_f16m8_b2( @@ -112,7 +112,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmfle_vf_f16m8_b2(vfloat16m8_t op1, _Float16 op2, size_t vl) { - return vmfle_vf_f16m8_b2(op1, op2, vl); + return __riscv_vmfle_vf_f16m8_b2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfle_vv_f32mf2_b64( @@ -121,7 +121,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmfle_vv_f32mf2_b64(vfloat32mf2_t op1, vfloat32mf2_t op2, size_t vl) { - return vmfle_vv_f32mf2_b64(op1, op2, vl); + return __riscv_vmfle_vv_f32mf2_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfle_vf_f32mf2_b64( @@ -130,7 +130,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmfle_vf_f32mf2_b64(vfloat32mf2_t op1, float op2, size_t vl) { - return vmfle_vf_f32mf2_b64(op1, op2, vl); + return __riscv_vmfle_vf_f32mf2_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfle_vv_f32m1_b32( @@ -139,7 +139,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmfle_vv_f32m1_b32(vfloat32m1_t op1, vfloat32m1_t op2, size_t vl) { - return vmfle_vv_f32m1_b32(op1, op2, vl); + return __riscv_vmfle_vv_f32m1_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfle_vf_f32m1_b32( @@ -148,7 +148,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmfle_vf_f32m1_b32(vfloat32m1_t op1, float op2, size_t vl) { - return vmfle_vf_f32m1_b32(op1, op2, vl); + return __riscv_vmfle_vf_f32m1_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfle_vv_f32m2_b16( @@ -157,7 +157,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmfle_vv_f32m2_b16(vfloat32m2_t op1, vfloat32m2_t op2, size_t vl) { - return vmfle_vv_f32m2_b16(op1, op2, vl); + return __riscv_vmfle_vv_f32m2_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfle_vf_f32m2_b16( @@ -166,7 +166,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmfle_vf_f32m2_b16(vfloat32m2_t op1, float op2, size_t vl) { - return vmfle_vf_f32m2_b16(op1, op2, vl); + return __riscv_vmfle_vf_f32m2_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfle_vv_f32m4_b8( @@ -175,7 +175,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmfle_vv_f32m4_b8(vfloat32m4_t op1, vfloat32m4_t op2, size_t vl) { - return vmfle_vv_f32m4_b8(op1, op2, vl); + return __riscv_vmfle_vv_f32m4_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfle_vf_f32m4_b8( @@ -184,7 +184,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmfle_vf_f32m4_b8(vfloat32m4_t op1, float op2, size_t vl) { - return vmfle_vf_f32m4_b8(op1, op2, vl); + return __riscv_vmfle_vf_f32m4_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfle_vv_f32m8_b4( @@ -193,7 +193,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmfle_vv_f32m8_b4(vfloat32m8_t op1, vfloat32m8_t op2, size_t vl) { - return vmfle_vv_f32m8_b4(op1, op2, vl); + return __riscv_vmfle_vv_f32m8_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfle_vf_f32m8_b4( @@ -202,7 +202,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmfle_vf_f32m8_b4(vfloat32m8_t op1, float op2, size_t vl) { - return vmfle_vf_f32m8_b4(op1, op2, vl); + return __riscv_vmfle_vf_f32m8_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfle_vv_f64m1_b64( @@ -211,7 +211,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmfle_vv_f64m1_b64(vfloat64m1_t op1, vfloat64m1_t op2, size_t vl) { - return vmfle_vv_f64m1_b64(op1, op2, vl); + return __riscv_vmfle_vv_f64m1_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfle_vf_f64m1_b64( @@ -220,7 +220,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmfle_vf_f64m1_b64(vfloat64m1_t op1, double op2, size_t vl) { - return vmfle_vf_f64m1_b64(op1, op2, vl); + return __riscv_vmfle_vf_f64m1_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfle_vv_f64m2_b32( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmfle_vv_f64m2_b32(vfloat64m2_t op1, vfloat64m2_t op2, size_t vl) { - return vmfle_vv_f64m2_b32(op1, op2, vl); + return __riscv_vmfle_vv_f64m2_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfle_vf_f64m2_b32( @@ -238,7 +238,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmfle_vf_f64m2_b32(vfloat64m2_t op1, double op2, size_t vl) { - return vmfle_vf_f64m2_b32(op1, op2, vl); + return __riscv_vmfle_vf_f64m2_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfle_vv_f64m4_b16( @@ -247,7 +247,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmfle_vv_f64m4_b16(vfloat64m4_t op1, vfloat64m4_t op2, size_t vl) { - return vmfle_vv_f64m4_b16(op1, op2, vl); + return __riscv_vmfle_vv_f64m4_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfle_vf_f64m4_b16( @@ -256,7 +256,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmfle_vf_f64m4_b16(vfloat64m4_t op1, double op2, size_t vl) { - return vmfle_vf_f64m4_b16(op1, op2, vl); + return __riscv_vmfle_vf_f64m4_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfle_vv_f64m8_b8( @@ -265,7 +265,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmfle_vv_f64m8_b8(vfloat64m8_t op1, vfloat64m8_t op2, size_t vl) { - return vmfle_vv_f64m8_b8(op1, op2, vl); + return __riscv_vmfle_vv_f64m8_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfle_vf_f64m8_b8( @@ -274,7 +274,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmfle_vf_f64m8_b8(vfloat64m8_t op1, double op2, size_t vl) { - return vmfle_vf_f64m8_b8(op1, op2, vl); + return __riscv_vmfle_vf_f64m8_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfle_vv_f16mf4_b64_m( @@ -283,7 +283,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmfle_vv_f16mf4_b64_m(vbool64_t mask, vfloat16mf4_t op1, vfloat16mf4_t op2, size_t vl) { - return vmfle_vv_f16mf4_b64_m(mask, op1, op2, vl); + return __riscv_vmfle_vv_f16mf4_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfle_vf_f16mf4_b64_m( @@ -292,7 +292,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmfle_vf_f16mf4_b64_m(vbool64_t mask, vfloat16mf4_t op1, _Float16 op2, size_t vl) { - return vmfle_vf_f16mf4_b64_m(mask, op1, op2, vl); + return __riscv_vmfle_vf_f16mf4_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfle_vv_f16mf2_b32_m( @@ -301,7 +301,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmfle_vv_f16mf2_b32_m(vbool32_t mask, vfloat16mf2_t op1, vfloat16mf2_t op2, size_t vl) { - return vmfle_vv_f16mf2_b32_m(mask, op1, op2, vl); + return __riscv_vmfle_vv_f16mf2_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfle_vf_f16mf2_b32_m( @@ -310,7 +310,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmfle_vf_f16mf2_b32_m(vbool32_t mask, vfloat16mf2_t op1, _Float16 op2, size_t vl) { - return vmfle_vf_f16mf2_b32_m(mask, op1, op2, vl); + return __riscv_vmfle_vf_f16mf2_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfle_vv_f16m1_b16_m( @@ -319,7 +319,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmfle_vv_f16m1_b16_m(vbool16_t mask, vfloat16m1_t op1, vfloat16m1_t op2, size_t vl) { - return vmfle_vv_f16m1_b16_m(mask, op1, op2, vl); + return __riscv_vmfle_vv_f16m1_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfle_vf_f16m1_b16_m( @@ -328,7 +328,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmfle_vf_f16m1_b16_m(vbool16_t mask, vfloat16m1_t op1, _Float16 op2, size_t vl) { - return vmfle_vf_f16m1_b16_m(mask, op1, op2, vl); + return __riscv_vmfle_vf_f16m1_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfle_vv_f16m2_b8_m( @@ -337,7 +337,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmfle_vv_f16m2_b8_m(vbool8_t mask, vfloat16m2_t op1, vfloat16m2_t op2, size_t vl) { - return vmfle_vv_f16m2_b8_m(mask, op1, op2, vl); + return __riscv_vmfle_vv_f16m2_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfle_vf_f16m2_b8_m( @@ -346,7 +346,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmfle_vf_f16m2_b8_m(vbool8_t mask, vfloat16m2_t op1, _Float16 op2, size_t vl) { - return vmfle_vf_f16m2_b8_m(mask, op1, op2, vl); + return __riscv_vmfle_vf_f16m2_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfle_vv_f16m4_b4_m( @@ -355,7 +355,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmfle_vv_f16m4_b4_m(vbool4_t mask, vfloat16m4_t op1, vfloat16m4_t op2, size_t vl) { - return vmfle_vv_f16m4_b4_m(mask, op1, op2, vl); + return __riscv_vmfle_vv_f16m4_b4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfle_vf_f16m4_b4_m( @@ -364,7 +364,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmfle_vf_f16m4_b4_m(vbool4_t mask, vfloat16m4_t op1, _Float16 op2, size_t vl) { - return vmfle_vf_f16m4_b4_m(mask, op1, op2, vl); + return __riscv_vmfle_vf_f16m4_b4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfle_vv_f16m8_b2_m( @@ -373,7 +373,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmfle_vv_f16m8_b2_m(vbool2_t mask, vfloat16m8_t op1, vfloat16m8_t op2, size_t vl) { - return vmfle_vv_f16m8_b2_m(mask, op1, op2, vl); + return __riscv_vmfle_vv_f16m8_b2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfle_vf_f16m8_b2_m( @@ -382,7 +382,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmfle_vf_f16m8_b2_m(vbool2_t mask, vfloat16m8_t op1, _Float16 op2, size_t vl) { - return vmfle_vf_f16m8_b2_m(mask, op1, op2, vl); + return __riscv_vmfle_vf_f16m8_b2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfle_vv_f32mf2_b64_m( @@ -391,7 +391,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmfle_vv_f32mf2_b64_m(vbool64_t mask, vfloat32mf2_t op1, vfloat32mf2_t op2, size_t vl) { - return vmfle_vv_f32mf2_b64_m(mask, op1, op2, vl); + return __riscv_vmfle_vv_f32mf2_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfle_vf_f32mf2_b64_m( @@ -400,7 +400,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmfle_vf_f32mf2_b64_m(vbool64_t mask, vfloat32mf2_t op1, float op2, size_t vl) { - return vmfle_vf_f32mf2_b64_m(mask, op1, op2, vl); + return __riscv_vmfle_vf_f32mf2_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfle_vv_f32m1_b32_m( @@ -409,7 +409,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmfle_vv_f32m1_b32_m(vbool32_t mask, vfloat32m1_t op1, vfloat32m1_t op2, size_t vl) { - return vmfle_vv_f32m1_b32_m(mask, op1, op2, vl); + return __riscv_vmfle_vv_f32m1_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfle_vf_f32m1_b32_m( @@ -418,7 +418,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmfle_vf_f32m1_b32_m(vbool32_t mask, vfloat32m1_t op1, float op2, size_t vl) { - return vmfle_vf_f32m1_b32_m(mask, op1, op2, vl); + return __riscv_vmfle_vf_f32m1_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfle_vv_f32m2_b16_m( @@ -427,7 +427,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmfle_vv_f32m2_b16_m(vbool16_t mask, vfloat32m2_t op1, vfloat32m2_t op2, size_t vl) { - return vmfle_vv_f32m2_b16_m(mask, op1, op2, vl); + return __riscv_vmfle_vv_f32m2_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfle_vf_f32m2_b16_m( @@ -436,7 +436,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmfle_vf_f32m2_b16_m(vbool16_t mask, vfloat32m2_t op1, float op2, size_t vl) { - return vmfle_vf_f32m2_b16_m(mask, op1, op2, vl); + return __riscv_vmfle_vf_f32m2_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfle_vv_f32m4_b8_m( @@ -445,7 +445,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmfle_vv_f32m4_b8_m(vbool8_t mask, vfloat32m4_t op1, vfloat32m4_t op2, size_t vl) { - return vmfle_vv_f32m4_b8_m(mask, op1, op2, vl); + return __riscv_vmfle_vv_f32m4_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfle_vf_f32m4_b8_m( @@ -454,7 +454,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmfle_vf_f32m4_b8_m(vbool8_t mask, vfloat32m4_t op1, float op2, size_t vl) { - return vmfle_vf_f32m4_b8_m(mask, op1, op2, vl); + return __riscv_vmfle_vf_f32m4_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfle_vv_f32m8_b4_m( @@ -463,7 +463,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmfle_vv_f32m8_b4_m(vbool4_t mask, vfloat32m8_t op1, vfloat32m8_t op2, size_t vl) { - return vmfle_vv_f32m8_b4_m(mask, op1, op2, vl); + return __riscv_vmfle_vv_f32m8_b4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfle_vf_f32m8_b4_m( @@ -472,7 +472,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmfle_vf_f32m8_b4_m(vbool4_t mask, vfloat32m8_t op1, float op2, size_t vl) { - return vmfle_vf_f32m8_b4_m(mask, op1, op2, vl); + return __riscv_vmfle_vf_f32m8_b4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfle_vv_f64m1_b64_m( @@ -481,7 +481,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmfle_vv_f64m1_b64_m(vbool64_t mask, vfloat64m1_t op1, vfloat64m1_t op2, size_t vl) { - return vmfle_vv_f64m1_b64_m(mask, op1, op2, vl); + return __riscv_vmfle_vv_f64m1_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfle_vf_f64m1_b64_m( @@ -490,7 +490,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmfle_vf_f64m1_b64_m(vbool64_t mask, vfloat64m1_t op1, double op2, size_t vl) { - return vmfle_vf_f64m1_b64_m(mask, op1, op2, vl); + return __riscv_vmfle_vf_f64m1_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfle_vv_f64m2_b32_m( @@ -499,7 +499,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmfle_vv_f64m2_b32_m(vbool32_t mask, vfloat64m2_t op1, vfloat64m2_t op2, size_t vl) { - return vmfle_vv_f64m2_b32_m(mask, op1, op2, vl); + return __riscv_vmfle_vv_f64m2_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfle_vf_f64m2_b32_m( @@ -508,7 +508,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmfle_vf_f64m2_b32_m(vbool32_t mask, vfloat64m2_t op1, double op2, size_t vl) { - return vmfle_vf_f64m2_b32_m(mask, op1, op2, vl); + return __riscv_vmfle_vf_f64m2_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfle_vv_f64m4_b16_m( @@ -517,7 +517,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmfle_vv_f64m4_b16_m(vbool16_t mask, vfloat64m4_t op1, vfloat64m4_t op2, size_t vl) { - return vmfle_vv_f64m4_b16_m(mask, op1, op2, vl); + return __riscv_vmfle_vv_f64m4_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfle_vf_f64m4_b16_m( @@ -526,7 +526,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmfle_vf_f64m4_b16_m(vbool16_t mask, vfloat64m4_t op1, double op2, size_t vl) { - return vmfle_vf_f64m4_b16_m(mask, op1, op2, vl); + return __riscv_vmfle_vf_f64m4_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfle_vv_f64m8_b8_m( @@ -535,7 +535,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmfle_vv_f64m8_b8_m(vbool8_t mask, vfloat64m8_t op1, vfloat64m8_t op2, size_t vl) { - return vmfle_vv_f64m8_b8_m(mask, op1, op2, vl); + return __riscv_vmfle_vv_f64m8_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfle_vf_f64m8_b8_m( @@ -544,6 +544,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmfle_vf_f64m8_b8_m(vbool8_t mask, vfloat64m8_t op1, double op2, size_t vl) { - return vmfle_vf_f64m8_b8_m(mask, op1, op2, vl); + return __riscv_vmfle_vf_f64m8_b8_m(mask, op1, op2, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmflt.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmflt.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmflt.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmflt.c @@ -13,7 +13,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmflt_vv_f16mf4_b64(vfloat16mf4_t op1, vfloat16mf4_t op2, size_t vl) { - return vmflt_vv_f16mf4_b64(op1, op2, vl); + return __riscv_vmflt_vv_f16mf4_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmflt_vf_f16mf4_b64( @@ -22,7 +22,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmflt_vf_f16mf4_b64(vfloat16mf4_t op1, _Float16 op2, size_t vl) { - return vmflt_vf_f16mf4_b64(op1, op2, vl); + return __riscv_vmflt_vf_f16mf4_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmflt_vv_f16mf2_b32( @@ -31,7 +31,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmflt_vv_f16mf2_b32(vfloat16mf2_t op1, vfloat16mf2_t op2, size_t vl) { - return vmflt_vv_f16mf2_b32(op1, op2, vl); + return __riscv_vmflt_vv_f16mf2_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmflt_vf_f16mf2_b32( @@ -40,7 +40,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmflt_vf_f16mf2_b32(vfloat16mf2_t op1, _Float16 op2, size_t vl) { - return vmflt_vf_f16mf2_b32(op1, op2, vl); + return __riscv_vmflt_vf_f16mf2_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmflt_vv_f16m1_b16( @@ -49,7 +49,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmflt_vv_f16m1_b16(vfloat16m1_t op1, vfloat16m1_t op2, size_t vl) { - return vmflt_vv_f16m1_b16(op1, op2, vl); + return __riscv_vmflt_vv_f16m1_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmflt_vf_f16m1_b16( @@ -58,7 +58,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmflt_vf_f16m1_b16(vfloat16m1_t op1, _Float16 op2, size_t vl) { - return vmflt_vf_f16m1_b16(op1, op2, vl); + return __riscv_vmflt_vf_f16m1_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmflt_vv_f16m2_b8( @@ -67,7 +67,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmflt_vv_f16m2_b8(vfloat16m2_t op1, vfloat16m2_t op2, size_t vl) { - return vmflt_vv_f16m2_b8(op1, op2, vl); + return __riscv_vmflt_vv_f16m2_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmflt_vf_f16m2_b8( @@ -76,7 +76,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmflt_vf_f16m2_b8(vfloat16m2_t op1, _Float16 op2, size_t vl) { - return vmflt_vf_f16m2_b8(op1, op2, vl); + return __riscv_vmflt_vf_f16m2_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmflt_vv_f16m4_b4( @@ -85,7 +85,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmflt_vv_f16m4_b4(vfloat16m4_t op1, vfloat16m4_t op2, size_t vl) { - return vmflt_vv_f16m4_b4(op1, op2, vl); + return __riscv_vmflt_vv_f16m4_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmflt_vf_f16m4_b4( @@ -94,7 +94,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmflt_vf_f16m4_b4(vfloat16m4_t op1, _Float16 op2, size_t vl) { - return vmflt_vf_f16m4_b4(op1, op2, vl); + return __riscv_vmflt_vf_f16m4_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmflt_vv_f16m8_b2( @@ -103,7 +103,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmflt_vv_f16m8_b2(vfloat16m8_t op1, vfloat16m8_t op2, size_t vl) { - return vmflt_vv_f16m8_b2(op1, op2, vl); + return __riscv_vmflt_vv_f16m8_b2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmflt_vf_f16m8_b2( @@ -112,7 +112,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmflt_vf_f16m8_b2(vfloat16m8_t op1, _Float16 op2, size_t vl) { - return vmflt_vf_f16m8_b2(op1, op2, vl); + return __riscv_vmflt_vf_f16m8_b2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmflt_vv_f32mf2_b64( @@ -121,7 +121,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmflt_vv_f32mf2_b64(vfloat32mf2_t op1, vfloat32mf2_t op2, size_t vl) { - return vmflt_vv_f32mf2_b64(op1, op2, vl); + return __riscv_vmflt_vv_f32mf2_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmflt_vf_f32mf2_b64( @@ -130,7 +130,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmflt_vf_f32mf2_b64(vfloat32mf2_t op1, float op2, size_t vl) { - return vmflt_vf_f32mf2_b64(op1, op2, vl); + return __riscv_vmflt_vf_f32mf2_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmflt_vv_f32m1_b32( @@ -139,7 +139,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmflt_vv_f32m1_b32(vfloat32m1_t op1, vfloat32m1_t op2, size_t vl) { - return vmflt_vv_f32m1_b32(op1, op2, vl); + return __riscv_vmflt_vv_f32m1_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmflt_vf_f32m1_b32( @@ -148,7 +148,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmflt_vf_f32m1_b32(vfloat32m1_t op1, float op2, size_t vl) { - return vmflt_vf_f32m1_b32(op1, op2, vl); + return __riscv_vmflt_vf_f32m1_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmflt_vv_f32m2_b16( @@ -157,7 +157,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmflt_vv_f32m2_b16(vfloat32m2_t op1, vfloat32m2_t op2, size_t vl) { - return vmflt_vv_f32m2_b16(op1, op2, vl); + return __riscv_vmflt_vv_f32m2_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmflt_vf_f32m2_b16( @@ -166,7 +166,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmflt_vf_f32m2_b16(vfloat32m2_t op1, float op2, size_t vl) { - return vmflt_vf_f32m2_b16(op1, op2, vl); + return __riscv_vmflt_vf_f32m2_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmflt_vv_f32m4_b8( @@ -175,7 +175,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmflt_vv_f32m4_b8(vfloat32m4_t op1, vfloat32m4_t op2, size_t vl) { - return vmflt_vv_f32m4_b8(op1, op2, vl); + return __riscv_vmflt_vv_f32m4_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmflt_vf_f32m4_b8( @@ -184,7 +184,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmflt_vf_f32m4_b8(vfloat32m4_t op1, float op2, size_t vl) { - return vmflt_vf_f32m4_b8(op1, op2, vl); + return __riscv_vmflt_vf_f32m4_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmflt_vv_f32m8_b4( @@ -193,7 +193,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmflt_vv_f32m8_b4(vfloat32m8_t op1, vfloat32m8_t op2, size_t vl) { - return vmflt_vv_f32m8_b4(op1, op2, vl); + return __riscv_vmflt_vv_f32m8_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmflt_vf_f32m8_b4( @@ -202,7 +202,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmflt_vf_f32m8_b4(vfloat32m8_t op1, float op2, size_t vl) { - return vmflt_vf_f32m8_b4(op1, op2, vl); + return __riscv_vmflt_vf_f32m8_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmflt_vv_f64m1_b64( @@ -211,7 +211,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmflt_vv_f64m1_b64(vfloat64m1_t op1, vfloat64m1_t op2, size_t vl) { - return vmflt_vv_f64m1_b64(op1, op2, vl); + return __riscv_vmflt_vv_f64m1_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmflt_vf_f64m1_b64( @@ -220,7 +220,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmflt_vf_f64m1_b64(vfloat64m1_t op1, double op2, size_t vl) { - return vmflt_vf_f64m1_b64(op1, op2, vl); + return __riscv_vmflt_vf_f64m1_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmflt_vv_f64m2_b32( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmflt_vv_f64m2_b32(vfloat64m2_t op1, vfloat64m2_t op2, size_t vl) { - return vmflt_vv_f64m2_b32(op1, op2, vl); + return __riscv_vmflt_vv_f64m2_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmflt_vf_f64m2_b32( @@ -238,7 +238,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmflt_vf_f64m2_b32(vfloat64m2_t op1, double op2, size_t vl) { - return vmflt_vf_f64m2_b32(op1, op2, vl); + return __riscv_vmflt_vf_f64m2_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmflt_vv_f64m4_b16( @@ -247,7 +247,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmflt_vv_f64m4_b16(vfloat64m4_t op1, vfloat64m4_t op2, size_t vl) { - return vmflt_vv_f64m4_b16(op1, op2, vl); + return __riscv_vmflt_vv_f64m4_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmflt_vf_f64m4_b16( @@ -256,7 +256,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmflt_vf_f64m4_b16(vfloat64m4_t op1, double op2, size_t vl) { - return vmflt_vf_f64m4_b16(op1, op2, vl); + return __riscv_vmflt_vf_f64m4_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmflt_vv_f64m8_b8( @@ -265,7 +265,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmflt_vv_f64m8_b8(vfloat64m8_t op1, vfloat64m8_t op2, size_t vl) { - return vmflt_vv_f64m8_b8(op1, op2, vl); + return __riscv_vmflt_vv_f64m8_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmflt_vf_f64m8_b8( @@ -274,7 +274,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmflt_vf_f64m8_b8(vfloat64m8_t op1, double op2, size_t vl) { - return vmflt_vf_f64m8_b8(op1, op2, vl); + return __riscv_vmflt_vf_f64m8_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmflt_vv_f16mf4_b64_m( @@ -283,7 +283,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmflt_vv_f16mf4_b64_m(vbool64_t mask, vfloat16mf4_t op1, vfloat16mf4_t op2, size_t vl) { - return vmflt_vv_f16mf4_b64_m(mask, op1, op2, vl); + return __riscv_vmflt_vv_f16mf4_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmflt_vf_f16mf4_b64_m( @@ -292,7 +292,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmflt_vf_f16mf4_b64_m(vbool64_t mask, vfloat16mf4_t op1, _Float16 op2, size_t vl) { - return vmflt_vf_f16mf4_b64_m(mask, op1, op2, vl); + return __riscv_vmflt_vf_f16mf4_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmflt_vv_f16mf2_b32_m( @@ -301,7 +301,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmflt_vv_f16mf2_b32_m(vbool32_t mask, vfloat16mf2_t op1, vfloat16mf2_t op2, size_t vl) { - return vmflt_vv_f16mf2_b32_m(mask, op1, op2, vl); + return __riscv_vmflt_vv_f16mf2_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmflt_vf_f16mf2_b32_m( @@ -310,7 +310,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmflt_vf_f16mf2_b32_m(vbool32_t mask, vfloat16mf2_t op1, _Float16 op2, size_t vl) { - return vmflt_vf_f16mf2_b32_m(mask, op1, op2, vl); + return __riscv_vmflt_vf_f16mf2_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmflt_vv_f16m1_b16_m( @@ -319,7 +319,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmflt_vv_f16m1_b16_m(vbool16_t mask, vfloat16m1_t op1, vfloat16m1_t op2, size_t vl) { - return vmflt_vv_f16m1_b16_m(mask, op1, op2, vl); + return __riscv_vmflt_vv_f16m1_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmflt_vf_f16m1_b16_m( @@ -328,7 +328,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmflt_vf_f16m1_b16_m(vbool16_t mask, vfloat16m1_t op1, _Float16 op2, size_t vl) { - return vmflt_vf_f16m1_b16_m(mask, op1, op2, vl); + return __riscv_vmflt_vf_f16m1_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmflt_vv_f16m2_b8_m( @@ -337,7 +337,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmflt_vv_f16m2_b8_m(vbool8_t mask, vfloat16m2_t op1, vfloat16m2_t op2, size_t vl) { - return vmflt_vv_f16m2_b8_m(mask, op1, op2, vl); + return __riscv_vmflt_vv_f16m2_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmflt_vf_f16m2_b8_m( @@ -346,7 +346,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmflt_vf_f16m2_b8_m(vbool8_t mask, vfloat16m2_t op1, _Float16 op2, size_t vl) { - return vmflt_vf_f16m2_b8_m(mask, op1, op2, vl); + return __riscv_vmflt_vf_f16m2_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmflt_vv_f16m4_b4_m( @@ -355,7 +355,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmflt_vv_f16m4_b4_m(vbool4_t mask, vfloat16m4_t op1, vfloat16m4_t op2, size_t vl) { - return vmflt_vv_f16m4_b4_m(mask, op1, op2, vl); + return __riscv_vmflt_vv_f16m4_b4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmflt_vf_f16m4_b4_m( @@ -364,7 +364,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmflt_vf_f16m4_b4_m(vbool4_t mask, vfloat16m4_t op1, _Float16 op2, size_t vl) { - return vmflt_vf_f16m4_b4_m(mask, op1, op2, vl); + return __riscv_vmflt_vf_f16m4_b4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmflt_vv_f16m8_b2_m( @@ -373,7 +373,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmflt_vv_f16m8_b2_m(vbool2_t mask, vfloat16m8_t op1, vfloat16m8_t op2, size_t vl) { - return vmflt_vv_f16m8_b2_m(mask, op1, op2, vl); + return __riscv_vmflt_vv_f16m8_b2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmflt_vf_f16m8_b2_m( @@ -382,7 +382,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmflt_vf_f16m8_b2_m(vbool2_t mask, vfloat16m8_t op1, _Float16 op2, size_t vl) { - return vmflt_vf_f16m8_b2_m(mask, op1, op2, vl); + return __riscv_vmflt_vf_f16m8_b2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmflt_vv_f32mf2_b64_m( @@ -391,7 +391,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmflt_vv_f32mf2_b64_m(vbool64_t mask, vfloat32mf2_t op1, vfloat32mf2_t op2, size_t vl) { - return vmflt_vv_f32mf2_b64_m(mask, op1, op2, vl); + return __riscv_vmflt_vv_f32mf2_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmflt_vf_f32mf2_b64_m( @@ -400,7 +400,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmflt_vf_f32mf2_b64_m(vbool64_t mask, vfloat32mf2_t op1, float op2, size_t vl) { - return vmflt_vf_f32mf2_b64_m(mask, op1, op2, vl); + return __riscv_vmflt_vf_f32mf2_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmflt_vv_f32m1_b32_m( @@ -409,7 +409,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmflt_vv_f32m1_b32_m(vbool32_t mask, vfloat32m1_t op1, vfloat32m1_t op2, size_t vl) { - return vmflt_vv_f32m1_b32_m(mask, op1, op2, vl); + return __riscv_vmflt_vv_f32m1_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmflt_vf_f32m1_b32_m( @@ -418,7 +418,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmflt_vf_f32m1_b32_m(vbool32_t mask, vfloat32m1_t op1, float op2, size_t vl) { - return vmflt_vf_f32m1_b32_m(mask, op1, op2, vl); + return __riscv_vmflt_vf_f32m1_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmflt_vv_f32m2_b16_m( @@ -427,7 +427,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmflt_vv_f32m2_b16_m(vbool16_t mask, vfloat32m2_t op1, vfloat32m2_t op2, size_t vl) { - return vmflt_vv_f32m2_b16_m(mask, op1, op2, vl); + return __riscv_vmflt_vv_f32m2_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmflt_vf_f32m2_b16_m( @@ -436,7 +436,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmflt_vf_f32m2_b16_m(vbool16_t mask, vfloat32m2_t op1, float op2, size_t vl) { - return vmflt_vf_f32m2_b16_m(mask, op1, op2, vl); + return __riscv_vmflt_vf_f32m2_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmflt_vv_f32m4_b8_m( @@ -445,7 +445,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmflt_vv_f32m4_b8_m(vbool8_t mask, vfloat32m4_t op1, vfloat32m4_t op2, size_t vl) { - return vmflt_vv_f32m4_b8_m(mask, op1, op2, vl); + return __riscv_vmflt_vv_f32m4_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmflt_vf_f32m4_b8_m( @@ -454,7 +454,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmflt_vf_f32m4_b8_m(vbool8_t mask, vfloat32m4_t op1, float op2, size_t vl) { - return vmflt_vf_f32m4_b8_m(mask, op1, op2, vl); + return __riscv_vmflt_vf_f32m4_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmflt_vv_f32m8_b4_m( @@ -463,7 +463,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmflt_vv_f32m8_b4_m(vbool4_t mask, vfloat32m8_t op1, vfloat32m8_t op2, size_t vl) { - return vmflt_vv_f32m8_b4_m(mask, op1, op2, vl); + return __riscv_vmflt_vv_f32m8_b4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmflt_vf_f32m8_b4_m( @@ -472,7 +472,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmflt_vf_f32m8_b4_m(vbool4_t mask, vfloat32m8_t op1, float op2, size_t vl) { - return vmflt_vf_f32m8_b4_m(mask, op1, op2, vl); + return __riscv_vmflt_vf_f32m8_b4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmflt_vv_f64m1_b64_m( @@ -481,7 +481,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmflt_vv_f64m1_b64_m(vbool64_t mask, vfloat64m1_t op1, vfloat64m1_t op2, size_t vl) { - return vmflt_vv_f64m1_b64_m(mask, op1, op2, vl); + return __riscv_vmflt_vv_f64m1_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmflt_vf_f64m1_b64_m( @@ -490,7 +490,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmflt_vf_f64m1_b64_m(vbool64_t mask, vfloat64m1_t op1, double op2, size_t vl) { - return vmflt_vf_f64m1_b64_m(mask, op1, op2, vl); + return __riscv_vmflt_vf_f64m1_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmflt_vv_f64m2_b32_m( @@ -499,7 +499,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmflt_vv_f64m2_b32_m(vbool32_t mask, vfloat64m2_t op1, vfloat64m2_t op2, size_t vl) { - return vmflt_vv_f64m2_b32_m(mask, op1, op2, vl); + return __riscv_vmflt_vv_f64m2_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmflt_vf_f64m2_b32_m( @@ -508,7 +508,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmflt_vf_f64m2_b32_m(vbool32_t mask, vfloat64m2_t op1, double op2, size_t vl) { - return vmflt_vf_f64m2_b32_m(mask, op1, op2, vl); + return __riscv_vmflt_vf_f64m2_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmflt_vv_f64m4_b16_m( @@ -517,7 +517,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmflt_vv_f64m4_b16_m(vbool16_t mask, vfloat64m4_t op1, vfloat64m4_t op2, size_t vl) { - return vmflt_vv_f64m4_b16_m(mask, op1, op2, vl); + return __riscv_vmflt_vv_f64m4_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmflt_vf_f64m4_b16_m( @@ -526,7 +526,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmflt_vf_f64m4_b16_m(vbool16_t mask, vfloat64m4_t op1, double op2, size_t vl) { - return vmflt_vf_f64m4_b16_m(mask, op1, op2, vl); + return __riscv_vmflt_vf_f64m4_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmflt_vv_f64m8_b8_m( @@ -535,7 +535,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmflt_vv_f64m8_b8_m(vbool8_t mask, vfloat64m8_t op1, vfloat64m8_t op2, size_t vl) { - return vmflt_vv_f64m8_b8_m(mask, op1, op2, vl); + return __riscv_vmflt_vv_f64m8_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmflt_vf_f64m8_b8_m( @@ -544,6 +544,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmflt_vf_f64m8_b8_m(vbool8_t mask, vfloat64m8_t op1, double op2, size_t vl) { - return vmflt_vf_f64m8_b8_m(mask, op1, op2, vl); + return __riscv_vmflt_vf_f64m8_b8_m(mask, op1, op2, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmfne.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmfne.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmfne.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmfne.c @@ -13,7 +13,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmfne_vv_f16mf4_b64(vfloat16mf4_t op1, vfloat16mf4_t op2, size_t vl) { - return vmfne_vv_f16mf4_b64(op1, op2, vl); + return __riscv_vmfne_vv_f16mf4_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfne_vf_f16mf4_b64( @@ -22,7 +22,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmfne_vf_f16mf4_b64(vfloat16mf4_t op1, _Float16 op2, size_t vl) { - return vmfne_vf_f16mf4_b64(op1, op2, vl); + return __riscv_vmfne_vf_f16mf4_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfne_vv_f16mf2_b32( @@ -31,7 +31,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmfne_vv_f16mf2_b32(vfloat16mf2_t op1, vfloat16mf2_t op2, size_t vl) { - return vmfne_vv_f16mf2_b32(op1, op2, vl); + return __riscv_vmfne_vv_f16mf2_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfne_vf_f16mf2_b32( @@ -40,7 +40,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmfne_vf_f16mf2_b32(vfloat16mf2_t op1, _Float16 op2, size_t vl) { - return vmfne_vf_f16mf2_b32(op1, op2, vl); + return __riscv_vmfne_vf_f16mf2_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfne_vv_f16m1_b16( @@ -49,7 +49,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmfne_vv_f16m1_b16(vfloat16m1_t op1, vfloat16m1_t op2, size_t vl) { - return vmfne_vv_f16m1_b16(op1, op2, vl); + return __riscv_vmfne_vv_f16m1_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfne_vf_f16m1_b16( @@ -58,7 +58,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmfne_vf_f16m1_b16(vfloat16m1_t op1, _Float16 op2, size_t vl) { - return vmfne_vf_f16m1_b16(op1, op2, vl); + return __riscv_vmfne_vf_f16m1_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfne_vv_f16m2_b8( @@ -67,7 +67,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmfne_vv_f16m2_b8(vfloat16m2_t op1, vfloat16m2_t op2, size_t vl) { - return vmfne_vv_f16m2_b8(op1, op2, vl); + return __riscv_vmfne_vv_f16m2_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfne_vf_f16m2_b8( @@ -76,7 +76,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmfne_vf_f16m2_b8(vfloat16m2_t op1, _Float16 op2, size_t vl) { - return vmfne_vf_f16m2_b8(op1, op2, vl); + return __riscv_vmfne_vf_f16m2_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfne_vv_f16m4_b4( @@ -85,7 +85,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmfne_vv_f16m4_b4(vfloat16m4_t op1, vfloat16m4_t op2, size_t vl) { - return vmfne_vv_f16m4_b4(op1, op2, vl); + return __riscv_vmfne_vv_f16m4_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfne_vf_f16m4_b4( @@ -94,7 +94,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmfne_vf_f16m4_b4(vfloat16m4_t op1, _Float16 op2, size_t vl) { - return vmfne_vf_f16m4_b4(op1, op2, vl); + return __riscv_vmfne_vf_f16m4_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfne_vv_f16m8_b2( @@ -103,7 +103,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmfne_vv_f16m8_b2(vfloat16m8_t op1, vfloat16m8_t op2, size_t vl) { - return vmfne_vv_f16m8_b2(op1, op2, vl); + return __riscv_vmfne_vv_f16m8_b2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfne_vf_f16m8_b2( @@ -112,7 +112,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmfne_vf_f16m8_b2(vfloat16m8_t op1, _Float16 op2, size_t vl) { - return vmfne_vf_f16m8_b2(op1, op2, vl); + return __riscv_vmfne_vf_f16m8_b2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfne_vv_f32mf2_b64( @@ -121,7 +121,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmfne_vv_f32mf2_b64(vfloat32mf2_t op1, vfloat32mf2_t op2, size_t vl) { - return vmfne_vv_f32mf2_b64(op1, op2, vl); + return __riscv_vmfne_vv_f32mf2_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfne_vf_f32mf2_b64( @@ -130,7 +130,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmfne_vf_f32mf2_b64(vfloat32mf2_t op1, float op2, size_t vl) { - return vmfne_vf_f32mf2_b64(op1, op2, vl); + return __riscv_vmfne_vf_f32mf2_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfne_vv_f32m1_b32( @@ -139,7 +139,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmfne_vv_f32m1_b32(vfloat32m1_t op1, vfloat32m1_t op2, size_t vl) { - return vmfne_vv_f32m1_b32(op1, op2, vl); + return __riscv_vmfne_vv_f32m1_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfne_vf_f32m1_b32( @@ -148,7 +148,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmfne_vf_f32m1_b32(vfloat32m1_t op1, float op2, size_t vl) { - return vmfne_vf_f32m1_b32(op1, op2, vl); + return __riscv_vmfne_vf_f32m1_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfne_vv_f32m2_b16( @@ -157,7 +157,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmfne_vv_f32m2_b16(vfloat32m2_t op1, vfloat32m2_t op2, size_t vl) { - return vmfne_vv_f32m2_b16(op1, op2, vl); + return __riscv_vmfne_vv_f32m2_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfne_vf_f32m2_b16( @@ -166,7 +166,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmfne_vf_f32m2_b16(vfloat32m2_t op1, float op2, size_t vl) { - return vmfne_vf_f32m2_b16(op1, op2, vl); + return __riscv_vmfne_vf_f32m2_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfne_vv_f32m4_b8( @@ -175,7 +175,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmfne_vv_f32m4_b8(vfloat32m4_t op1, vfloat32m4_t op2, size_t vl) { - return vmfne_vv_f32m4_b8(op1, op2, vl); + return __riscv_vmfne_vv_f32m4_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfne_vf_f32m4_b8( @@ -184,7 +184,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmfne_vf_f32m4_b8(vfloat32m4_t op1, float op2, size_t vl) { - return vmfne_vf_f32m4_b8(op1, op2, vl); + return __riscv_vmfne_vf_f32m4_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfne_vv_f32m8_b4( @@ -193,7 +193,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmfne_vv_f32m8_b4(vfloat32m8_t op1, vfloat32m8_t op2, size_t vl) { - return vmfne_vv_f32m8_b4(op1, op2, vl); + return __riscv_vmfne_vv_f32m8_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfne_vf_f32m8_b4( @@ -202,7 +202,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmfne_vf_f32m8_b4(vfloat32m8_t op1, float op2, size_t vl) { - return vmfne_vf_f32m8_b4(op1, op2, vl); + return __riscv_vmfne_vf_f32m8_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfne_vv_f64m1_b64( @@ -211,7 +211,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmfne_vv_f64m1_b64(vfloat64m1_t op1, vfloat64m1_t op2, size_t vl) { - return vmfne_vv_f64m1_b64(op1, op2, vl); + return __riscv_vmfne_vv_f64m1_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfne_vf_f64m1_b64( @@ -220,7 +220,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmfne_vf_f64m1_b64(vfloat64m1_t op1, double op2, size_t vl) { - return vmfne_vf_f64m1_b64(op1, op2, vl); + return __riscv_vmfne_vf_f64m1_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfne_vv_f64m2_b32( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmfne_vv_f64m2_b32(vfloat64m2_t op1, vfloat64m2_t op2, size_t vl) { - return vmfne_vv_f64m2_b32(op1, op2, vl); + return __riscv_vmfne_vv_f64m2_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfne_vf_f64m2_b32( @@ -238,7 +238,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmfne_vf_f64m2_b32(vfloat64m2_t op1, double op2, size_t vl) { - return vmfne_vf_f64m2_b32(op1, op2, vl); + return __riscv_vmfne_vf_f64m2_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfne_vv_f64m4_b16( @@ -247,7 +247,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmfne_vv_f64m4_b16(vfloat64m4_t op1, vfloat64m4_t op2, size_t vl) { - return vmfne_vv_f64m4_b16(op1, op2, vl); + return __riscv_vmfne_vv_f64m4_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfne_vf_f64m4_b16( @@ -256,7 +256,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmfne_vf_f64m4_b16(vfloat64m4_t op1, double op2, size_t vl) { - return vmfne_vf_f64m4_b16(op1, op2, vl); + return __riscv_vmfne_vf_f64m4_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfne_vv_f64m8_b8( @@ -265,7 +265,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmfne_vv_f64m8_b8(vfloat64m8_t op1, vfloat64m8_t op2, size_t vl) { - return vmfne_vv_f64m8_b8(op1, op2, vl); + return __riscv_vmfne_vv_f64m8_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfne_vf_f64m8_b8( @@ -274,7 +274,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmfne_vf_f64m8_b8(vfloat64m8_t op1, double op2, size_t vl) { - return vmfne_vf_f64m8_b8(op1, op2, vl); + return __riscv_vmfne_vf_f64m8_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfne_vv_f16mf4_b64_m( @@ -283,7 +283,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmfne_vv_f16mf4_b64_m(vbool64_t mask, vfloat16mf4_t op1, vfloat16mf4_t op2, size_t vl) { - return vmfne_vv_f16mf4_b64_m(mask, op1, op2, vl); + return __riscv_vmfne_vv_f16mf4_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfne_vf_f16mf4_b64_m( @@ -292,7 +292,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmfne_vf_f16mf4_b64_m(vbool64_t mask, vfloat16mf4_t op1, _Float16 op2, size_t vl) { - return vmfne_vf_f16mf4_b64_m(mask, op1, op2, vl); + return __riscv_vmfne_vf_f16mf4_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfne_vv_f16mf2_b32_m( @@ -301,7 +301,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmfne_vv_f16mf2_b32_m(vbool32_t mask, vfloat16mf2_t op1, vfloat16mf2_t op2, size_t vl) { - return vmfne_vv_f16mf2_b32_m(mask, op1, op2, vl); + return __riscv_vmfne_vv_f16mf2_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfne_vf_f16mf2_b32_m( @@ -310,7 +310,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmfne_vf_f16mf2_b32_m(vbool32_t mask, vfloat16mf2_t op1, _Float16 op2, size_t vl) { - return vmfne_vf_f16mf2_b32_m(mask, op1, op2, vl); + return __riscv_vmfne_vf_f16mf2_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfne_vv_f16m1_b16_m( @@ -319,7 +319,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmfne_vv_f16m1_b16_m(vbool16_t mask, vfloat16m1_t op1, vfloat16m1_t op2, size_t vl) { - return vmfne_vv_f16m1_b16_m(mask, op1, op2, vl); + return __riscv_vmfne_vv_f16m1_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfne_vf_f16m1_b16_m( @@ -328,7 +328,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmfne_vf_f16m1_b16_m(vbool16_t mask, vfloat16m1_t op1, _Float16 op2, size_t vl) { - return vmfne_vf_f16m1_b16_m(mask, op1, op2, vl); + return __riscv_vmfne_vf_f16m1_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfne_vv_f16m2_b8_m( @@ -337,7 +337,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmfne_vv_f16m2_b8_m(vbool8_t mask, vfloat16m2_t op1, vfloat16m2_t op2, size_t vl) { - return vmfne_vv_f16m2_b8_m(mask, op1, op2, vl); + return __riscv_vmfne_vv_f16m2_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfne_vf_f16m2_b8_m( @@ -346,7 +346,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmfne_vf_f16m2_b8_m(vbool8_t mask, vfloat16m2_t op1, _Float16 op2, size_t vl) { - return vmfne_vf_f16m2_b8_m(mask, op1, op2, vl); + return __riscv_vmfne_vf_f16m2_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfne_vv_f16m4_b4_m( @@ -355,7 +355,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmfne_vv_f16m4_b4_m(vbool4_t mask, vfloat16m4_t op1, vfloat16m4_t op2, size_t vl) { - return vmfne_vv_f16m4_b4_m(mask, op1, op2, vl); + return __riscv_vmfne_vv_f16m4_b4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfne_vf_f16m4_b4_m( @@ -364,7 +364,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmfne_vf_f16m4_b4_m(vbool4_t mask, vfloat16m4_t op1, _Float16 op2, size_t vl) { - return vmfne_vf_f16m4_b4_m(mask, op1, op2, vl); + return __riscv_vmfne_vf_f16m4_b4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfne_vv_f16m8_b2_m( @@ -373,7 +373,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmfne_vv_f16m8_b2_m(vbool2_t mask, vfloat16m8_t op1, vfloat16m8_t op2, size_t vl) { - return vmfne_vv_f16m8_b2_m(mask, op1, op2, vl); + return __riscv_vmfne_vv_f16m8_b2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfne_vf_f16m8_b2_m( @@ -382,7 +382,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmfne_vf_f16m8_b2_m(vbool2_t mask, vfloat16m8_t op1, _Float16 op2, size_t vl) { - return vmfne_vf_f16m8_b2_m(mask, op1, op2, vl); + return __riscv_vmfne_vf_f16m8_b2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfne_vv_f32mf2_b64_m( @@ -391,7 +391,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmfne_vv_f32mf2_b64_m(vbool64_t mask, vfloat32mf2_t op1, vfloat32mf2_t op2, size_t vl) { - return vmfne_vv_f32mf2_b64_m(mask, op1, op2, vl); + return __riscv_vmfne_vv_f32mf2_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfne_vf_f32mf2_b64_m( @@ -400,7 +400,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmfne_vf_f32mf2_b64_m(vbool64_t mask, vfloat32mf2_t op1, float op2, size_t vl) { - return vmfne_vf_f32mf2_b64_m(mask, op1, op2, vl); + return __riscv_vmfne_vf_f32mf2_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfne_vv_f32m1_b32_m( @@ -409,7 +409,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmfne_vv_f32m1_b32_m(vbool32_t mask, vfloat32m1_t op1, vfloat32m1_t op2, size_t vl) { - return vmfne_vv_f32m1_b32_m(mask, op1, op2, vl); + return __riscv_vmfne_vv_f32m1_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfne_vf_f32m1_b32_m( @@ -418,7 +418,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmfne_vf_f32m1_b32_m(vbool32_t mask, vfloat32m1_t op1, float op2, size_t vl) { - return vmfne_vf_f32m1_b32_m(mask, op1, op2, vl); + return __riscv_vmfne_vf_f32m1_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfne_vv_f32m2_b16_m( @@ -427,7 +427,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmfne_vv_f32m2_b16_m(vbool16_t mask, vfloat32m2_t op1, vfloat32m2_t op2, size_t vl) { - return vmfne_vv_f32m2_b16_m(mask, op1, op2, vl); + return __riscv_vmfne_vv_f32m2_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfne_vf_f32m2_b16_m( @@ -436,7 +436,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmfne_vf_f32m2_b16_m(vbool16_t mask, vfloat32m2_t op1, float op2, size_t vl) { - return vmfne_vf_f32m2_b16_m(mask, op1, op2, vl); + return __riscv_vmfne_vf_f32m2_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfne_vv_f32m4_b8_m( @@ -445,7 +445,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmfne_vv_f32m4_b8_m(vbool8_t mask, vfloat32m4_t op1, vfloat32m4_t op2, size_t vl) { - return vmfne_vv_f32m4_b8_m(mask, op1, op2, vl); + return __riscv_vmfne_vv_f32m4_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfne_vf_f32m4_b8_m( @@ -454,7 +454,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmfne_vf_f32m4_b8_m(vbool8_t mask, vfloat32m4_t op1, float op2, size_t vl) { - return vmfne_vf_f32m4_b8_m(mask, op1, op2, vl); + return __riscv_vmfne_vf_f32m4_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfne_vv_f32m8_b4_m( @@ -463,7 +463,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmfne_vv_f32m8_b4_m(vbool4_t mask, vfloat32m8_t op1, vfloat32m8_t op2, size_t vl) { - return vmfne_vv_f32m8_b4_m(mask, op1, op2, vl); + return __riscv_vmfne_vv_f32m8_b4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfne_vf_f32m8_b4_m( @@ -472,7 +472,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmfne_vf_f32m8_b4_m(vbool4_t mask, vfloat32m8_t op1, float op2, size_t vl) { - return vmfne_vf_f32m8_b4_m(mask, op1, op2, vl); + return __riscv_vmfne_vf_f32m8_b4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfne_vv_f64m1_b64_m( @@ -481,7 +481,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmfne_vv_f64m1_b64_m(vbool64_t mask, vfloat64m1_t op1, vfloat64m1_t op2, size_t vl) { - return vmfne_vv_f64m1_b64_m(mask, op1, op2, vl); + return __riscv_vmfne_vv_f64m1_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfne_vf_f64m1_b64_m( @@ -490,7 +490,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmfne_vf_f64m1_b64_m(vbool64_t mask, vfloat64m1_t op1, double op2, size_t vl) { - return vmfne_vf_f64m1_b64_m(mask, op1, op2, vl); + return __riscv_vmfne_vf_f64m1_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfne_vv_f64m2_b32_m( @@ -499,7 +499,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmfne_vv_f64m2_b32_m(vbool32_t mask, vfloat64m2_t op1, vfloat64m2_t op2, size_t vl) { - return vmfne_vv_f64m2_b32_m(mask, op1, op2, vl); + return __riscv_vmfne_vv_f64m2_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfne_vf_f64m2_b32_m( @@ -508,7 +508,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmfne_vf_f64m2_b32_m(vbool32_t mask, vfloat64m2_t op1, double op2, size_t vl) { - return vmfne_vf_f64m2_b32_m(mask, op1, op2, vl); + return __riscv_vmfne_vf_f64m2_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfne_vv_f64m4_b16_m( @@ -517,7 +517,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmfne_vv_f64m4_b16_m(vbool16_t mask, vfloat64m4_t op1, vfloat64m4_t op2, size_t vl) { - return vmfne_vv_f64m4_b16_m(mask, op1, op2, vl); + return __riscv_vmfne_vv_f64m4_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfne_vf_f64m4_b16_m( @@ -526,7 +526,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmfne_vf_f64m4_b16_m(vbool16_t mask, vfloat64m4_t op1, double op2, size_t vl) { - return vmfne_vf_f64m4_b16_m(mask, op1, op2, vl); + return __riscv_vmfne_vf_f64m4_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfne_vv_f64m8_b8_m( @@ -535,7 +535,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmfne_vv_f64m8_b8_m(vbool8_t mask, vfloat64m8_t op1, vfloat64m8_t op2, size_t vl) { - return vmfne_vv_f64m8_b8_m(mask, op1, op2, vl); + return __riscv_vmfne_vv_f64m8_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmfne_vf_f64m8_b8_m( @@ -544,6 +544,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmfne_vf_f64m8_b8_m(vbool8_t mask, vfloat64m8_t op1, double op2, size_t vl) { - return vmfne_vf_f64m8_b8_m(mask, op1, op2, vl); + return __riscv_vmfne_vf_f64m8_b8_m(mask, op1, op2, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmin.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmin.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmin.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmin.c @@ -12,7 +12,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vmin_vv_i8mf8(vint8mf8_t op1, vint8mf8_t op2, size_t vl) { - return vmin_vv_i8mf8(op1, op2, vl); + return __riscv_vmin_vv_i8mf8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmin_vx_i8mf8( @@ -21,7 +21,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vmin_vx_i8mf8(vint8mf8_t op1, int8_t op2, size_t vl) { - return vmin_vx_i8mf8(op1, op2, vl); + return __riscv_vmin_vx_i8mf8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmin_vv_i8mf4( @@ -30,7 +30,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vmin_vv_i8mf4(vint8mf4_t op1, vint8mf4_t op2, size_t vl) { - return vmin_vv_i8mf4(op1, op2, vl); + return __riscv_vmin_vv_i8mf4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmin_vx_i8mf4( @@ -39,7 +39,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vmin_vx_i8mf4(vint8mf4_t op1, int8_t op2, size_t vl) { - return vmin_vx_i8mf4(op1, op2, vl); + return __riscv_vmin_vx_i8mf4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmin_vv_i8mf2( @@ -48,7 +48,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vmin_vv_i8mf2(vint8mf2_t op1, vint8mf2_t op2, size_t vl) { - return vmin_vv_i8mf2(op1, op2, vl); + return __riscv_vmin_vv_i8mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmin_vx_i8mf2( @@ -57,7 +57,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vmin_vx_i8mf2(vint8mf2_t op1, int8_t op2, size_t vl) { - return vmin_vx_i8mf2(op1, op2, vl); + return __riscv_vmin_vx_i8mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmin_vv_i8m1( @@ -66,7 +66,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vmin_vv_i8m1(vint8m1_t op1, vint8m1_t op2, size_t vl) { - return vmin_vv_i8m1(op1, op2, vl); + return __riscv_vmin_vv_i8m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmin_vx_i8m1( @@ -75,7 +75,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vmin_vx_i8m1(vint8m1_t op1, int8_t op2, size_t vl) { - return vmin_vx_i8m1(op1, op2, vl); + return __riscv_vmin_vx_i8m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmin_vv_i8m2( @@ -84,7 +84,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m2_t test_vmin_vv_i8m2(vint8m2_t op1, vint8m2_t op2, size_t vl) { - return vmin_vv_i8m2(op1, op2, vl); + return __riscv_vmin_vv_i8m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmin_vx_i8m2( @@ -93,7 +93,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m2_t test_vmin_vx_i8m2(vint8m2_t op1, int8_t op2, size_t vl) { - return vmin_vx_i8m2(op1, op2, vl); + return __riscv_vmin_vx_i8m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmin_vv_i8m4( @@ -102,7 +102,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m4_t test_vmin_vv_i8m4(vint8m4_t op1, vint8m4_t op2, size_t vl) { - return vmin_vv_i8m4(op1, op2, vl); + return __riscv_vmin_vv_i8m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmin_vx_i8m4( @@ -111,7 +111,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m4_t test_vmin_vx_i8m4(vint8m4_t op1, int8_t op2, size_t vl) { - return vmin_vx_i8m4(op1, op2, vl); + return __riscv_vmin_vx_i8m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmin_vv_i8m8( @@ -120,7 +120,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m8_t test_vmin_vv_i8m8(vint8m8_t op1, vint8m8_t op2, size_t vl) { - return vmin_vv_i8m8(op1, op2, vl); + return __riscv_vmin_vv_i8m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmin_vx_i8m8( @@ -129,7 +129,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m8_t test_vmin_vx_i8m8(vint8m8_t op1, int8_t op2, size_t vl) { - return vmin_vx_i8m8(op1, op2, vl); + return __riscv_vmin_vx_i8m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmin_vv_i16mf4( @@ -138,7 +138,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vmin_vv_i16mf4(vint16mf4_t op1, vint16mf4_t op2, size_t vl) { - return vmin_vv_i16mf4(op1, op2, vl); + return __riscv_vmin_vv_i16mf4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmin_vx_i16mf4( @@ -147,7 +147,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vmin_vx_i16mf4(vint16mf4_t op1, int16_t op2, size_t vl) { - return vmin_vx_i16mf4(op1, op2, vl); + return __riscv_vmin_vx_i16mf4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmin_vv_i16mf2( @@ -156,7 +156,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vmin_vv_i16mf2(vint16mf2_t op1, vint16mf2_t op2, size_t vl) { - return vmin_vv_i16mf2(op1, op2, vl); + return __riscv_vmin_vv_i16mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmin_vx_i16mf2( @@ -165,7 +165,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vmin_vx_i16mf2(vint16mf2_t op1, int16_t op2, size_t vl) { - return vmin_vx_i16mf2(op1, op2, vl); + return __riscv_vmin_vx_i16mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmin_vv_i16m1( @@ -174,7 +174,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vmin_vv_i16m1(vint16m1_t op1, vint16m1_t op2, size_t vl) { - return vmin_vv_i16m1(op1, op2, vl); + return __riscv_vmin_vv_i16m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmin_vx_i16m1( @@ -183,7 +183,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vmin_vx_i16m1(vint16m1_t op1, int16_t op2, size_t vl) { - return vmin_vx_i16m1(op1, op2, vl); + return __riscv_vmin_vx_i16m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmin_vv_i16m2( @@ -192,7 +192,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vmin_vv_i16m2(vint16m2_t op1, vint16m2_t op2, size_t vl) { - return vmin_vv_i16m2(op1, op2, vl); + return __riscv_vmin_vv_i16m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmin_vx_i16m2( @@ -201,7 +201,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vmin_vx_i16m2(vint16m2_t op1, int16_t op2, size_t vl) { - return vmin_vx_i16m2(op1, op2, vl); + return __riscv_vmin_vx_i16m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmin_vv_i16m4( @@ -210,7 +210,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vmin_vv_i16m4(vint16m4_t op1, vint16m4_t op2, size_t vl) { - return vmin_vv_i16m4(op1, op2, vl); + return __riscv_vmin_vv_i16m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmin_vx_i16m4( @@ -219,7 +219,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vmin_vx_i16m4(vint16m4_t op1, int16_t op2, size_t vl) { - return vmin_vx_i16m4(op1, op2, vl); + return __riscv_vmin_vx_i16m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmin_vv_i16m8( @@ -228,7 +228,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m8_t test_vmin_vv_i16m8(vint16m8_t op1, vint16m8_t op2, size_t vl) { - return vmin_vv_i16m8(op1, op2, vl); + return __riscv_vmin_vv_i16m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmin_vx_i16m8( @@ -237,7 +237,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m8_t test_vmin_vx_i16m8(vint16m8_t op1, int16_t op2, size_t vl) { - return vmin_vx_i16m8(op1, op2, vl); + return __riscv_vmin_vx_i16m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmin_vv_i32mf2( @@ -246,7 +246,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vmin_vv_i32mf2(vint32mf2_t op1, vint32mf2_t op2, size_t vl) { - return vmin_vv_i32mf2(op1, op2, vl); + return __riscv_vmin_vv_i32mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmin_vx_i32mf2( @@ -255,7 +255,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vmin_vx_i32mf2(vint32mf2_t op1, int32_t op2, size_t vl) { - return vmin_vx_i32mf2(op1, op2, vl); + return __riscv_vmin_vx_i32mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmin_vv_i32m1( @@ -264,7 +264,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vmin_vv_i32m1(vint32m1_t op1, vint32m1_t op2, size_t vl) { - return vmin_vv_i32m1(op1, op2, vl); + return __riscv_vmin_vv_i32m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmin_vx_i32m1( @@ -273,7 +273,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vmin_vx_i32m1(vint32m1_t op1, int32_t op2, size_t vl) { - return vmin_vx_i32m1(op1, op2, vl); + return __riscv_vmin_vx_i32m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmin_vv_i32m2( @@ -282,7 +282,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vmin_vv_i32m2(vint32m2_t op1, vint32m2_t op2, size_t vl) { - return vmin_vv_i32m2(op1, op2, vl); + return __riscv_vmin_vv_i32m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmin_vx_i32m2( @@ -291,7 +291,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vmin_vx_i32m2(vint32m2_t op1, int32_t op2, size_t vl) { - return vmin_vx_i32m2(op1, op2, vl); + return __riscv_vmin_vx_i32m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmin_vv_i32m4( @@ -300,7 +300,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vmin_vv_i32m4(vint32m4_t op1, vint32m4_t op2, size_t vl) { - return vmin_vv_i32m4(op1, op2, vl); + return __riscv_vmin_vv_i32m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmin_vx_i32m4( @@ -309,7 +309,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vmin_vx_i32m4(vint32m4_t op1, int32_t op2, size_t vl) { - return vmin_vx_i32m4(op1, op2, vl); + return __riscv_vmin_vx_i32m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmin_vv_i32m8( @@ -318,7 +318,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m8_t test_vmin_vv_i32m8(vint32m8_t op1, vint32m8_t op2, size_t vl) { - return vmin_vv_i32m8(op1, op2, vl); + return __riscv_vmin_vv_i32m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmin_vx_i32m8( @@ -327,7 +327,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m8_t test_vmin_vx_i32m8(vint32m8_t op1, int32_t op2, size_t vl) { - return vmin_vx_i32m8(op1, op2, vl); + return __riscv_vmin_vx_i32m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmin_vv_i64m1( @@ -336,7 +336,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vmin_vv_i64m1(vint64m1_t op1, vint64m1_t op2, size_t vl) { - return vmin_vv_i64m1(op1, op2, vl); + return __riscv_vmin_vv_i64m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmin_vx_i64m1( @@ -345,7 +345,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vmin_vx_i64m1(vint64m1_t op1, int64_t op2, size_t vl) { - return vmin_vx_i64m1(op1, op2, vl); + return __riscv_vmin_vx_i64m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmin_vv_i64m2( @@ -354,7 +354,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m2_t test_vmin_vv_i64m2(vint64m2_t op1, vint64m2_t op2, size_t vl) { - return vmin_vv_i64m2(op1, op2, vl); + return __riscv_vmin_vv_i64m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmin_vx_i64m2( @@ -363,7 +363,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m2_t test_vmin_vx_i64m2(vint64m2_t op1, int64_t op2, size_t vl) { - return vmin_vx_i64m2(op1, op2, vl); + return __riscv_vmin_vx_i64m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmin_vv_i64m4( @@ -372,7 +372,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m4_t test_vmin_vv_i64m4(vint64m4_t op1, vint64m4_t op2, size_t vl) { - return vmin_vv_i64m4(op1, op2, vl); + return __riscv_vmin_vv_i64m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmin_vx_i64m4( @@ -381,7 +381,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m4_t test_vmin_vx_i64m4(vint64m4_t op1, int64_t op2, size_t vl) { - return vmin_vx_i64m4(op1, op2, vl); + return __riscv_vmin_vx_i64m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmin_vv_i64m8( @@ -390,7 +390,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m8_t test_vmin_vv_i64m8(vint64m8_t op1, vint64m8_t op2, size_t vl) { - return vmin_vv_i64m8(op1, op2, vl); + return __riscv_vmin_vv_i64m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmin_vx_i64m8( @@ -399,7 +399,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m8_t test_vmin_vx_i64m8(vint64m8_t op1, int64_t op2, size_t vl) { - return vmin_vx_i64m8(op1, op2, vl); + return __riscv_vmin_vx_i64m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmin_vv_i8mf8_m( @@ -408,7 +408,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vmin_vv_i8mf8_m(vbool64_t mask, vint8mf8_t op1, vint8mf8_t op2, size_t vl) { - return vmin_vv_i8mf8_m(mask, op1, op2, vl); + return __riscv_vmin_vv_i8mf8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmin_vx_i8mf8_m( @@ -417,7 +417,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vmin_vx_i8mf8_m(vbool64_t mask, vint8mf8_t op1, int8_t op2, size_t vl) { - return vmin_vx_i8mf8_m(mask, op1, op2, vl); + return __riscv_vmin_vx_i8mf8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmin_vv_i8mf4_m( @@ -426,7 +426,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vmin_vv_i8mf4_m(vbool32_t mask, vint8mf4_t op1, vint8mf4_t op2, size_t vl) { - return vmin_vv_i8mf4_m(mask, op1, op2, vl); + return __riscv_vmin_vv_i8mf4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmin_vx_i8mf4_m( @@ -435,7 +435,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vmin_vx_i8mf4_m(vbool32_t mask, vint8mf4_t op1, int8_t op2, size_t vl) { - return vmin_vx_i8mf4_m(mask, op1, op2, vl); + return __riscv_vmin_vx_i8mf4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmin_vv_i8mf2_m( @@ -444,7 +444,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vmin_vv_i8mf2_m(vbool16_t mask, vint8mf2_t op1, vint8mf2_t op2, size_t vl) { - return vmin_vv_i8mf2_m(mask, op1, op2, vl); + return __riscv_vmin_vv_i8mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmin_vx_i8mf2_m( @@ -453,7 +453,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vmin_vx_i8mf2_m(vbool16_t mask, vint8mf2_t op1, int8_t op2, size_t vl) { - return vmin_vx_i8mf2_m(mask, op1, op2, vl); + return __riscv_vmin_vx_i8mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmin_vv_i8m1_m( @@ -462,7 +462,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vmin_vv_i8m1_m(vbool8_t mask, vint8m1_t op1, vint8m1_t op2, size_t vl) { - return vmin_vv_i8m1_m(mask, op1, op2, vl); + return __riscv_vmin_vv_i8m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmin_vx_i8m1_m( @@ -471,7 +471,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vmin_vx_i8m1_m(vbool8_t mask, vint8m1_t op1, int8_t op2, size_t vl) { - return vmin_vx_i8m1_m(mask, op1, op2, vl); + return __riscv_vmin_vx_i8m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmin_vv_i8m2_m( @@ -480,7 +480,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m2_t test_vmin_vv_i8m2_m(vbool4_t mask, vint8m2_t op1, vint8m2_t op2, size_t vl) { - return vmin_vv_i8m2_m(mask, op1, op2, vl); + return __riscv_vmin_vv_i8m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmin_vx_i8m2_m( @@ -489,7 +489,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m2_t test_vmin_vx_i8m2_m(vbool4_t mask, vint8m2_t op1, int8_t op2, size_t vl) { - return vmin_vx_i8m2_m(mask, op1, op2, vl); + return __riscv_vmin_vx_i8m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmin_vv_i8m4_m( @@ -498,7 +498,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m4_t test_vmin_vv_i8m4_m(vbool2_t mask, vint8m4_t op1, vint8m4_t op2, size_t vl) { - return vmin_vv_i8m4_m(mask, op1, op2, vl); + return __riscv_vmin_vv_i8m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmin_vx_i8m4_m( @@ -507,7 +507,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m4_t test_vmin_vx_i8m4_m(vbool2_t mask, vint8m4_t op1, int8_t op2, size_t vl) { - return vmin_vx_i8m4_m(mask, op1, op2, vl); + return __riscv_vmin_vx_i8m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmin_vv_i8m8_m( @@ -516,7 +516,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m8_t test_vmin_vv_i8m8_m(vbool1_t mask, vint8m8_t op1, vint8m8_t op2, size_t vl) { - return vmin_vv_i8m8_m(mask, op1, op2, vl); + return __riscv_vmin_vv_i8m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmin_vx_i8m8_m( @@ -525,7 +525,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m8_t test_vmin_vx_i8m8_m(vbool1_t mask, vint8m8_t op1, int8_t op2, size_t vl) { - return vmin_vx_i8m8_m(mask, op1, op2, vl); + return __riscv_vmin_vx_i8m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmin_vv_i16mf4_m( @@ -534,7 +534,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vmin_vv_i16mf4_m(vbool64_t mask, vint16mf4_t op1, vint16mf4_t op2, size_t vl) { - return vmin_vv_i16mf4_m(mask, op1, op2, vl); + return __riscv_vmin_vv_i16mf4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmin_vx_i16mf4_m( @@ -543,7 +543,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vmin_vx_i16mf4_m(vbool64_t mask, vint16mf4_t op1, int16_t op2, size_t vl) { - return vmin_vx_i16mf4_m(mask, op1, op2, vl); + return __riscv_vmin_vx_i16mf4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmin_vv_i16mf2_m( @@ -552,7 +552,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vmin_vv_i16mf2_m(vbool32_t mask, vint16mf2_t op1, vint16mf2_t op2, size_t vl) { - return vmin_vv_i16mf2_m(mask, op1, op2, vl); + return __riscv_vmin_vv_i16mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmin_vx_i16mf2_m( @@ -561,7 +561,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vmin_vx_i16mf2_m(vbool32_t mask, vint16mf2_t op1, int16_t op2, size_t vl) { - return vmin_vx_i16mf2_m(mask, op1, op2, vl); + return __riscv_vmin_vx_i16mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmin_vv_i16m1_m( @@ -570,7 +570,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vmin_vv_i16m1_m(vbool16_t mask, vint16m1_t op1, vint16m1_t op2, size_t vl) { - return vmin_vv_i16m1_m(mask, op1, op2, vl); + return __riscv_vmin_vv_i16m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmin_vx_i16m1_m( @@ -579,7 +579,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vmin_vx_i16m1_m(vbool16_t mask, vint16m1_t op1, int16_t op2, size_t vl) { - return vmin_vx_i16m1_m(mask, op1, op2, vl); + return __riscv_vmin_vx_i16m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmin_vv_i16m2_m( @@ -588,7 +588,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vmin_vv_i16m2_m(vbool8_t mask, vint16m2_t op1, vint16m2_t op2, size_t vl) { - return vmin_vv_i16m2_m(mask, op1, op2, vl); + return __riscv_vmin_vv_i16m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmin_vx_i16m2_m( @@ -597,7 +597,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vmin_vx_i16m2_m(vbool8_t mask, vint16m2_t op1, int16_t op2, size_t vl) { - return vmin_vx_i16m2_m(mask, op1, op2, vl); + return __riscv_vmin_vx_i16m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmin_vv_i16m4_m( @@ -606,7 +606,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vmin_vv_i16m4_m(vbool4_t mask, vint16m4_t op1, vint16m4_t op2, size_t vl) { - return vmin_vv_i16m4_m(mask, op1, op2, vl); + return __riscv_vmin_vv_i16m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmin_vx_i16m4_m( @@ -615,7 +615,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vmin_vx_i16m4_m(vbool4_t mask, vint16m4_t op1, int16_t op2, size_t vl) { - return vmin_vx_i16m4_m(mask, op1, op2, vl); + return __riscv_vmin_vx_i16m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmin_vv_i16m8_m( @@ -624,7 +624,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m8_t test_vmin_vv_i16m8_m(vbool2_t mask, vint16m8_t op1, vint16m8_t op2, size_t vl) { - return vmin_vv_i16m8_m(mask, op1, op2, vl); + return __riscv_vmin_vv_i16m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmin_vx_i16m8_m( @@ -633,7 +633,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m8_t test_vmin_vx_i16m8_m(vbool2_t mask, vint16m8_t op1, int16_t op2, size_t vl) { - return vmin_vx_i16m8_m(mask, op1, op2, vl); + return __riscv_vmin_vx_i16m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmin_vv_i32mf2_m( @@ -642,7 +642,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vmin_vv_i32mf2_m(vbool64_t mask, vint32mf2_t op1, vint32mf2_t op2, size_t vl) { - return vmin_vv_i32mf2_m(mask, op1, op2, vl); + return __riscv_vmin_vv_i32mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmin_vx_i32mf2_m( @@ -651,7 +651,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vmin_vx_i32mf2_m(vbool64_t mask, vint32mf2_t op1, int32_t op2, size_t vl) { - return vmin_vx_i32mf2_m(mask, op1, op2, vl); + return __riscv_vmin_vx_i32mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmin_vv_i32m1_m( @@ -660,7 +660,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vmin_vv_i32m1_m(vbool32_t mask, vint32m1_t op1, vint32m1_t op2, size_t vl) { - return vmin_vv_i32m1_m(mask, op1, op2, vl); + return __riscv_vmin_vv_i32m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmin_vx_i32m1_m( @@ -669,7 +669,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vmin_vx_i32m1_m(vbool32_t mask, vint32m1_t op1, int32_t op2, size_t vl) { - return vmin_vx_i32m1_m(mask, op1, op2, vl); + return __riscv_vmin_vx_i32m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmin_vv_i32m2_m( @@ -678,7 +678,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vmin_vv_i32m2_m(vbool16_t mask, vint32m2_t op1, vint32m2_t op2, size_t vl) { - return vmin_vv_i32m2_m(mask, op1, op2, vl); + return __riscv_vmin_vv_i32m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmin_vx_i32m2_m( @@ -687,7 +687,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vmin_vx_i32m2_m(vbool16_t mask, vint32m2_t op1, int32_t op2, size_t vl) { - return vmin_vx_i32m2_m(mask, op1, op2, vl); + return __riscv_vmin_vx_i32m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmin_vv_i32m4_m( @@ -696,7 +696,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vmin_vv_i32m4_m(vbool8_t mask, vint32m4_t op1, vint32m4_t op2, size_t vl) { - return vmin_vv_i32m4_m(mask, op1, op2, vl); + return __riscv_vmin_vv_i32m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmin_vx_i32m4_m( @@ -705,7 +705,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vmin_vx_i32m4_m(vbool8_t mask, vint32m4_t op1, int32_t op2, size_t vl) { - return vmin_vx_i32m4_m(mask, op1, op2, vl); + return __riscv_vmin_vx_i32m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmin_vv_i32m8_m( @@ -714,7 +714,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m8_t test_vmin_vv_i32m8_m(vbool4_t mask, vint32m8_t op1, vint32m8_t op2, size_t vl) { - return vmin_vv_i32m8_m(mask, op1, op2, vl); + return __riscv_vmin_vv_i32m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmin_vx_i32m8_m( @@ -723,7 +723,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m8_t test_vmin_vx_i32m8_m(vbool4_t mask, vint32m8_t op1, int32_t op2, size_t vl) { - return vmin_vx_i32m8_m(mask, op1, op2, vl); + return __riscv_vmin_vx_i32m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmin_vv_i64m1_m( @@ -732,7 +732,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vmin_vv_i64m1_m(vbool64_t mask, vint64m1_t op1, vint64m1_t op2, size_t vl) { - return vmin_vv_i64m1_m(mask, op1, op2, vl); + return __riscv_vmin_vv_i64m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmin_vx_i64m1_m( @@ -741,7 +741,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vmin_vx_i64m1_m(vbool64_t mask, vint64m1_t op1, int64_t op2, size_t vl) { - return vmin_vx_i64m1_m(mask, op1, op2, vl); + return __riscv_vmin_vx_i64m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmin_vv_i64m2_m( @@ -750,7 +750,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m2_t test_vmin_vv_i64m2_m(vbool32_t mask, vint64m2_t op1, vint64m2_t op2, size_t vl) { - return vmin_vv_i64m2_m(mask, op1, op2, vl); + return __riscv_vmin_vv_i64m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmin_vx_i64m2_m( @@ -759,7 +759,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m2_t test_vmin_vx_i64m2_m(vbool32_t mask, vint64m2_t op1, int64_t op2, size_t vl) { - return vmin_vx_i64m2_m(mask, op1, op2, vl); + return __riscv_vmin_vx_i64m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmin_vv_i64m4_m( @@ -768,7 +768,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m4_t test_vmin_vv_i64m4_m(vbool16_t mask, vint64m4_t op1, vint64m4_t op2, size_t vl) { - return vmin_vv_i64m4_m(mask, op1, op2, vl); + return __riscv_vmin_vv_i64m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmin_vx_i64m4_m( @@ -777,7 +777,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m4_t test_vmin_vx_i64m4_m(vbool16_t mask, vint64m4_t op1, int64_t op2, size_t vl) { - return vmin_vx_i64m4_m(mask, op1, op2, vl); + return __riscv_vmin_vx_i64m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmin_vv_i64m8_m( @@ -786,7 +786,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m8_t test_vmin_vv_i64m8_m(vbool8_t mask, vint64m8_t op1, vint64m8_t op2, size_t vl) { - return vmin_vv_i64m8_m(mask, op1, op2, vl); + return __riscv_vmin_vv_i64m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmin_vx_i64m8_m( @@ -795,6 +795,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m8_t test_vmin_vx_i64m8_m(vbool8_t mask, vint64m8_t op1, int64_t op2, size_t vl) { - return vmin_vx_i64m8_m(mask, op1, op2, vl); + return __riscv_vmin_vx_i64m8_m(mask, op1, op2, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vminu.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vminu.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vminu.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vminu.c @@ -12,7 +12,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf8_t test_vminu_vv_u8mf8(vuint8mf8_t op1, vuint8mf8_t op2, size_t vl) { - return vminu_vv_u8mf8(op1, op2, vl); + return __riscv_vminu_vv_u8mf8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vminu_vx_u8mf8( @@ -21,7 +21,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf8_t test_vminu_vx_u8mf8(vuint8mf8_t op1, uint8_t op2, size_t vl) { - return vminu_vx_u8mf8(op1, op2, vl); + return __riscv_vminu_vx_u8mf8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vminu_vv_u8mf4( @@ -30,7 +30,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf4_t test_vminu_vv_u8mf4(vuint8mf4_t op1, vuint8mf4_t op2, size_t vl) { - return vminu_vv_u8mf4(op1, op2, vl); + return __riscv_vminu_vv_u8mf4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vminu_vx_u8mf4( @@ -39,7 +39,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf4_t test_vminu_vx_u8mf4(vuint8mf4_t op1, uint8_t op2, size_t vl) { - return vminu_vx_u8mf4(op1, op2, vl); + return __riscv_vminu_vx_u8mf4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vminu_vv_u8mf2( @@ -48,7 +48,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf2_t test_vminu_vv_u8mf2(vuint8mf2_t op1, vuint8mf2_t op2, size_t vl) { - return vminu_vv_u8mf2(op1, op2, vl); + return __riscv_vminu_vv_u8mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vminu_vx_u8mf2( @@ -57,7 +57,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf2_t test_vminu_vx_u8mf2(vuint8mf2_t op1, uint8_t op2, size_t vl) { - return vminu_vx_u8mf2(op1, op2, vl); + return __riscv_vminu_vx_u8mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vminu_vv_u8m1( @@ -66,7 +66,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vminu_vv_u8m1(vuint8m1_t op1, vuint8m1_t op2, size_t vl) { - return vminu_vv_u8m1(op1, op2, vl); + return __riscv_vminu_vv_u8m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vminu_vx_u8m1( @@ -75,7 +75,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vminu_vx_u8m1(vuint8m1_t op1, uint8_t op2, size_t vl) { - return vminu_vx_u8m1(op1, op2, vl); + return __riscv_vminu_vx_u8m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vminu_vv_u8m2( @@ -84,7 +84,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m2_t test_vminu_vv_u8m2(vuint8m2_t op1, vuint8m2_t op2, size_t vl) { - return vminu_vv_u8m2(op1, op2, vl); + return __riscv_vminu_vv_u8m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vminu_vx_u8m2( @@ -93,7 +93,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m2_t test_vminu_vx_u8m2(vuint8m2_t op1, uint8_t op2, size_t vl) { - return vminu_vx_u8m2(op1, op2, vl); + return __riscv_vminu_vx_u8m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vminu_vv_u8m4( @@ -102,7 +102,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m4_t test_vminu_vv_u8m4(vuint8m4_t op1, vuint8m4_t op2, size_t vl) { - return vminu_vv_u8m4(op1, op2, vl); + return __riscv_vminu_vv_u8m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vminu_vx_u8m4( @@ -111,7 +111,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m4_t test_vminu_vx_u8m4(vuint8m4_t op1, uint8_t op2, size_t vl) { - return vminu_vx_u8m4(op1, op2, vl); + return __riscv_vminu_vx_u8m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vminu_vv_u8m8( @@ -120,7 +120,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m8_t test_vminu_vv_u8m8(vuint8m8_t op1, vuint8m8_t op2, size_t vl) { - return vminu_vv_u8m8(op1, op2, vl); + return __riscv_vminu_vv_u8m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vminu_vx_u8m8( @@ -129,7 +129,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m8_t test_vminu_vx_u8m8(vuint8m8_t op1, uint8_t op2, size_t vl) { - return vminu_vx_u8m8(op1, op2, vl); + return __riscv_vminu_vx_u8m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vminu_vv_u16mf4( @@ -138,7 +138,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vminu_vv_u16mf4(vuint16mf4_t op1, vuint16mf4_t op2, size_t vl) { - return vminu_vv_u16mf4(op1, op2, vl); + return __riscv_vminu_vv_u16mf4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vminu_vx_u16mf4( @@ -147,7 +147,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vminu_vx_u16mf4(vuint16mf4_t op1, uint16_t op2, size_t vl) { - return vminu_vx_u16mf4(op1, op2, vl); + return __riscv_vminu_vx_u16mf4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vminu_vv_u16mf2( @@ -156,7 +156,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vminu_vv_u16mf2(vuint16mf2_t op1, vuint16mf2_t op2, size_t vl) { - return vminu_vv_u16mf2(op1, op2, vl); + return __riscv_vminu_vv_u16mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vminu_vx_u16mf2( @@ -165,7 +165,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vminu_vx_u16mf2(vuint16mf2_t op1, uint16_t op2, size_t vl) { - return vminu_vx_u16mf2(op1, op2, vl); + return __riscv_vminu_vx_u16mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vminu_vv_u16m1( @@ -174,7 +174,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vminu_vv_u16m1(vuint16m1_t op1, vuint16m1_t op2, size_t vl) { - return vminu_vv_u16m1(op1, op2, vl); + return __riscv_vminu_vv_u16m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vminu_vx_u16m1( @@ -183,7 +183,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vminu_vx_u16m1(vuint16m1_t op1, uint16_t op2, size_t vl) { - return vminu_vx_u16m1(op1, op2, vl); + return __riscv_vminu_vx_u16m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vminu_vv_u16m2( @@ -192,7 +192,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vminu_vv_u16m2(vuint16m2_t op1, vuint16m2_t op2, size_t vl) { - return vminu_vv_u16m2(op1, op2, vl); + return __riscv_vminu_vv_u16m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vminu_vx_u16m2( @@ -201,7 +201,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vminu_vx_u16m2(vuint16m2_t op1, uint16_t op2, size_t vl) { - return vminu_vx_u16m2(op1, op2, vl); + return __riscv_vminu_vx_u16m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vminu_vv_u16m4( @@ -210,7 +210,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_vminu_vv_u16m4(vuint16m4_t op1, vuint16m4_t op2, size_t vl) { - return vminu_vv_u16m4(op1, op2, vl); + return __riscv_vminu_vv_u16m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vminu_vx_u16m4( @@ -219,7 +219,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_vminu_vx_u16m4(vuint16m4_t op1, uint16_t op2, size_t vl) { - return vminu_vx_u16m4(op1, op2, vl); + return __riscv_vminu_vx_u16m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vminu_vv_u16m8( @@ -228,7 +228,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m8_t test_vminu_vv_u16m8(vuint16m8_t op1, vuint16m8_t op2, size_t vl) { - return vminu_vv_u16m8(op1, op2, vl); + return __riscv_vminu_vv_u16m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vminu_vx_u16m8( @@ -237,7 +237,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m8_t test_vminu_vx_u16m8(vuint16m8_t op1, uint16_t op2, size_t vl) { - return vminu_vx_u16m8(op1, op2, vl); + return __riscv_vminu_vx_u16m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vminu_vv_u32mf2( @@ -246,7 +246,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vminu_vv_u32mf2(vuint32mf2_t op1, vuint32mf2_t op2, size_t vl) { - return vminu_vv_u32mf2(op1, op2, vl); + return __riscv_vminu_vv_u32mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vminu_vx_u32mf2( @@ -255,7 +255,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vminu_vx_u32mf2(vuint32mf2_t op1, uint32_t op2, size_t vl) { - return vminu_vx_u32mf2(op1, op2, vl); + return __riscv_vminu_vx_u32mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vminu_vv_u32m1( @@ -264,7 +264,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vminu_vv_u32m1(vuint32m1_t op1, vuint32m1_t op2, size_t vl) { - return vminu_vv_u32m1(op1, op2, vl); + return __riscv_vminu_vv_u32m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vminu_vx_u32m1( @@ -273,7 +273,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vminu_vx_u32m1(vuint32m1_t op1, uint32_t op2, size_t vl) { - return vminu_vx_u32m1(op1, op2, vl); + return __riscv_vminu_vx_u32m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vminu_vv_u32m2( @@ -282,7 +282,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vminu_vv_u32m2(vuint32m2_t op1, vuint32m2_t op2, size_t vl) { - return vminu_vv_u32m2(op1, op2, vl); + return __riscv_vminu_vv_u32m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vminu_vx_u32m2( @@ -291,7 +291,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vminu_vx_u32m2(vuint32m2_t op1, uint32_t op2, size_t vl) { - return vminu_vx_u32m2(op1, op2, vl); + return __riscv_vminu_vx_u32m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vminu_vv_u32m4( @@ -300,7 +300,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vminu_vv_u32m4(vuint32m4_t op1, vuint32m4_t op2, size_t vl) { - return vminu_vv_u32m4(op1, op2, vl); + return __riscv_vminu_vv_u32m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vminu_vx_u32m4( @@ -309,7 +309,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vminu_vx_u32m4(vuint32m4_t op1, uint32_t op2, size_t vl) { - return vminu_vx_u32m4(op1, op2, vl); + return __riscv_vminu_vx_u32m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vminu_vv_u32m8( @@ -318,7 +318,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m8_t test_vminu_vv_u32m8(vuint32m8_t op1, vuint32m8_t op2, size_t vl) { - return vminu_vv_u32m8(op1, op2, vl); + return __riscv_vminu_vv_u32m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vminu_vx_u32m8( @@ -327,7 +327,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m8_t test_vminu_vx_u32m8(vuint32m8_t op1, uint32_t op2, size_t vl) { - return vminu_vx_u32m8(op1, op2, vl); + return __riscv_vminu_vx_u32m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vminu_vv_u64m1( @@ -336,7 +336,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m1_t test_vminu_vv_u64m1(vuint64m1_t op1, vuint64m1_t op2, size_t vl) { - return vminu_vv_u64m1(op1, op2, vl); + return __riscv_vminu_vv_u64m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vminu_vx_u64m1( @@ -345,7 +345,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m1_t test_vminu_vx_u64m1(vuint64m1_t op1, uint64_t op2, size_t vl) { - return vminu_vx_u64m1(op1, op2, vl); + return __riscv_vminu_vx_u64m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vminu_vv_u64m2( @@ -354,7 +354,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m2_t test_vminu_vv_u64m2(vuint64m2_t op1, vuint64m2_t op2, size_t vl) { - return vminu_vv_u64m2(op1, op2, vl); + return __riscv_vminu_vv_u64m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vminu_vx_u64m2( @@ -363,7 +363,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m2_t test_vminu_vx_u64m2(vuint64m2_t op1, uint64_t op2, size_t vl) { - return vminu_vx_u64m2(op1, op2, vl); + return __riscv_vminu_vx_u64m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vminu_vv_u64m4( @@ -372,7 +372,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m4_t test_vminu_vv_u64m4(vuint64m4_t op1, vuint64m4_t op2, size_t vl) { - return vminu_vv_u64m4(op1, op2, vl); + return __riscv_vminu_vv_u64m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vminu_vx_u64m4( @@ -381,7 +381,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m4_t test_vminu_vx_u64m4(vuint64m4_t op1, uint64_t op2, size_t vl) { - return vminu_vx_u64m4(op1, op2, vl); + return __riscv_vminu_vx_u64m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vminu_vv_u64m8( @@ -390,7 +390,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m8_t test_vminu_vv_u64m8(vuint64m8_t op1, vuint64m8_t op2, size_t vl) { - return vminu_vv_u64m8(op1, op2, vl); + return __riscv_vminu_vv_u64m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vminu_vx_u64m8( @@ -399,7 +399,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m8_t test_vminu_vx_u64m8(vuint64m8_t op1, uint64_t op2, size_t vl) { - return vminu_vx_u64m8(op1, op2, vl); + return __riscv_vminu_vx_u64m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vminu_vv_u8mf8_m( @@ -408,7 +408,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf8_t test_vminu_vv_u8mf8_m(vbool64_t mask, vuint8mf8_t op1, vuint8mf8_t op2, size_t vl) { - return vminu_vv_u8mf8_m(mask, op1, op2, vl); + return __riscv_vminu_vv_u8mf8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vminu_vx_u8mf8_m( @@ -417,7 +417,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf8_t test_vminu_vx_u8mf8_m(vbool64_t mask, vuint8mf8_t op1, uint8_t op2, size_t vl) { - return vminu_vx_u8mf8_m(mask, op1, op2, vl); + return __riscv_vminu_vx_u8mf8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vminu_vv_u8mf4_m( @@ -426,7 +426,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf4_t test_vminu_vv_u8mf4_m(vbool32_t mask, vuint8mf4_t op1, vuint8mf4_t op2, size_t vl) { - return vminu_vv_u8mf4_m(mask, op1, op2, vl); + return __riscv_vminu_vv_u8mf4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vminu_vx_u8mf4_m( @@ -435,7 +435,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf4_t test_vminu_vx_u8mf4_m(vbool32_t mask, vuint8mf4_t op1, uint8_t op2, size_t vl) { - return vminu_vx_u8mf4_m(mask, op1, op2, vl); + return __riscv_vminu_vx_u8mf4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vminu_vv_u8mf2_m( @@ -444,7 +444,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf2_t test_vminu_vv_u8mf2_m(vbool16_t mask, vuint8mf2_t op1, vuint8mf2_t op2, size_t vl) { - return vminu_vv_u8mf2_m(mask, op1, op2, vl); + return __riscv_vminu_vv_u8mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vminu_vx_u8mf2_m( @@ -453,7 +453,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf2_t test_vminu_vx_u8mf2_m(vbool16_t mask, vuint8mf2_t op1, uint8_t op2, size_t vl) { - return vminu_vx_u8mf2_m(mask, op1, op2, vl); + return __riscv_vminu_vx_u8mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vminu_vv_u8m1_m( @@ -462,7 +462,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vminu_vv_u8m1_m(vbool8_t mask, vuint8m1_t op1, vuint8m1_t op2, size_t vl) { - return vminu_vv_u8m1_m(mask, op1, op2, vl); + return __riscv_vminu_vv_u8m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vminu_vx_u8m1_m( @@ -471,7 +471,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vminu_vx_u8m1_m(vbool8_t mask, vuint8m1_t op1, uint8_t op2, size_t vl) { - return vminu_vx_u8m1_m(mask, op1, op2, vl); + return __riscv_vminu_vx_u8m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vminu_vv_u8m2_m( @@ -480,7 +480,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m2_t test_vminu_vv_u8m2_m(vbool4_t mask, vuint8m2_t op1, vuint8m2_t op2, size_t vl) { - return vminu_vv_u8m2_m(mask, op1, op2, vl); + return __riscv_vminu_vv_u8m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vminu_vx_u8m2_m( @@ -489,7 +489,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m2_t test_vminu_vx_u8m2_m(vbool4_t mask, vuint8m2_t op1, uint8_t op2, size_t vl) { - return vminu_vx_u8m2_m(mask, op1, op2, vl); + return __riscv_vminu_vx_u8m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vminu_vv_u8m4_m( @@ -498,7 +498,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m4_t test_vminu_vv_u8m4_m(vbool2_t mask, vuint8m4_t op1, vuint8m4_t op2, size_t vl) { - return vminu_vv_u8m4_m(mask, op1, op2, vl); + return __riscv_vminu_vv_u8m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vminu_vx_u8m4_m( @@ -507,7 +507,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m4_t test_vminu_vx_u8m4_m(vbool2_t mask, vuint8m4_t op1, uint8_t op2, size_t vl) { - return vminu_vx_u8m4_m(mask, op1, op2, vl); + return __riscv_vminu_vx_u8m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vminu_vv_u8m8_m( @@ -516,7 +516,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m8_t test_vminu_vv_u8m8_m(vbool1_t mask, vuint8m8_t op1, vuint8m8_t op2, size_t vl) { - return vminu_vv_u8m8_m(mask, op1, op2, vl); + return __riscv_vminu_vv_u8m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vminu_vx_u8m8_m( @@ -525,7 +525,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m8_t test_vminu_vx_u8m8_m(vbool1_t mask, vuint8m8_t op1, uint8_t op2, size_t vl) { - return vminu_vx_u8m8_m(mask, op1, op2, vl); + return __riscv_vminu_vx_u8m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vminu_vv_u16mf4_m( @@ -534,7 +534,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vminu_vv_u16mf4_m(vbool64_t mask, vuint16mf4_t op1, vuint16mf4_t op2, size_t vl) { - return vminu_vv_u16mf4_m(mask, op1, op2, vl); + return __riscv_vminu_vv_u16mf4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vminu_vx_u16mf4_m( @@ -543,7 +543,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vminu_vx_u16mf4_m(vbool64_t mask, vuint16mf4_t op1, uint16_t op2, size_t vl) { - return vminu_vx_u16mf4_m(mask, op1, op2, vl); + return __riscv_vminu_vx_u16mf4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vminu_vv_u16mf2_m( @@ -552,7 +552,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vminu_vv_u16mf2_m(vbool32_t mask, vuint16mf2_t op1, vuint16mf2_t op2, size_t vl) { - return vminu_vv_u16mf2_m(mask, op1, op2, vl); + return __riscv_vminu_vv_u16mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vminu_vx_u16mf2_m( @@ -561,7 +561,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vminu_vx_u16mf2_m(vbool32_t mask, vuint16mf2_t op1, uint16_t op2, size_t vl) { - return vminu_vx_u16mf2_m(mask, op1, op2, vl); + return __riscv_vminu_vx_u16mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vminu_vv_u16m1_m( @@ -570,7 +570,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vminu_vv_u16m1_m(vbool16_t mask, vuint16m1_t op1, vuint16m1_t op2, size_t vl) { - return vminu_vv_u16m1_m(mask, op1, op2, vl); + return __riscv_vminu_vv_u16m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vminu_vx_u16m1_m( @@ -579,7 +579,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vminu_vx_u16m1_m(vbool16_t mask, vuint16m1_t op1, uint16_t op2, size_t vl) { - return vminu_vx_u16m1_m(mask, op1, op2, vl); + return __riscv_vminu_vx_u16m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vminu_vv_u16m2_m( @@ -588,7 +588,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vminu_vv_u16m2_m(vbool8_t mask, vuint16m2_t op1, vuint16m2_t op2, size_t vl) { - return vminu_vv_u16m2_m(mask, op1, op2, vl); + return __riscv_vminu_vv_u16m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vminu_vx_u16m2_m( @@ -597,7 +597,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vminu_vx_u16m2_m(vbool8_t mask, vuint16m2_t op1, uint16_t op2, size_t vl) { - return vminu_vx_u16m2_m(mask, op1, op2, vl); + return __riscv_vminu_vx_u16m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vminu_vv_u16m4_m( @@ -606,7 +606,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_vminu_vv_u16m4_m(vbool4_t mask, vuint16m4_t op1, vuint16m4_t op2, size_t vl) { - return vminu_vv_u16m4_m(mask, op1, op2, vl); + return __riscv_vminu_vv_u16m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vminu_vx_u16m4_m( @@ -615,7 +615,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_vminu_vx_u16m4_m(vbool4_t mask, vuint16m4_t op1, uint16_t op2, size_t vl) { - return vminu_vx_u16m4_m(mask, op1, op2, vl); + return __riscv_vminu_vx_u16m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vminu_vv_u16m8_m( @@ -624,7 +624,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m8_t test_vminu_vv_u16m8_m(vbool2_t mask, vuint16m8_t op1, vuint16m8_t op2, size_t vl) { - return vminu_vv_u16m8_m(mask, op1, op2, vl); + return __riscv_vminu_vv_u16m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vminu_vx_u16m8_m( @@ -633,7 +633,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m8_t test_vminu_vx_u16m8_m(vbool2_t mask, vuint16m8_t op1, uint16_t op2, size_t vl) { - return vminu_vx_u16m8_m(mask, op1, op2, vl); + return __riscv_vminu_vx_u16m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vminu_vv_u32mf2_m( @@ -642,7 +642,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vminu_vv_u32mf2_m(vbool64_t mask, vuint32mf2_t op1, vuint32mf2_t op2, size_t vl) { - return vminu_vv_u32mf2_m(mask, op1, op2, vl); + return __riscv_vminu_vv_u32mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vminu_vx_u32mf2_m( @@ -651,7 +651,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vminu_vx_u32mf2_m(vbool64_t mask, vuint32mf2_t op1, uint32_t op2, size_t vl) { - return vminu_vx_u32mf2_m(mask, op1, op2, vl); + return __riscv_vminu_vx_u32mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vminu_vv_u32m1_m( @@ -660,7 +660,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vminu_vv_u32m1_m(vbool32_t mask, vuint32m1_t op1, vuint32m1_t op2, size_t vl) { - return vminu_vv_u32m1_m(mask, op1, op2, vl); + return __riscv_vminu_vv_u32m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vminu_vx_u32m1_m( @@ -669,7 +669,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vminu_vx_u32m1_m(vbool32_t mask, vuint32m1_t op1, uint32_t op2, size_t vl) { - return vminu_vx_u32m1_m(mask, op1, op2, vl); + return __riscv_vminu_vx_u32m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vminu_vv_u32m2_m( @@ -678,7 +678,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vminu_vv_u32m2_m(vbool16_t mask, vuint32m2_t op1, vuint32m2_t op2, size_t vl) { - return vminu_vv_u32m2_m(mask, op1, op2, vl); + return __riscv_vminu_vv_u32m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vminu_vx_u32m2_m( @@ -687,7 +687,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vminu_vx_u32m2_m(vbool16_t mask, vuint32m2_t op1, uint32_t op2, size_t vl) { - return vminu_vx_u32m2_m(mask, op1, op2, vl); + return __riscv_vminu_vx_u32m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vminu_vv_u32m4_m( @@ -696,7 +696,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vminu_vv_u32m4_m(vbool8_t mask, vuint32m4_t op1, vuint32m4_t op2, size_t vl) { - return vminu_vv_u32m4_m(mask, op1, op2, vl); + return __riscv_vminu_vv_u32m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vminu_vx_u32m4_m( @@ -705,7 +705,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vminu_vx_u32m4_m(vbool8_t mask, vuint32m4_t op1, uint32_t op2, size_t vl) { - return vminu_vx_u32m4_m(mask, op1, op2, vl); + return __riscv_vminu_vx_u32m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vminu_vv_u32m8_m( @@ -714,7 +714,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m8_t test_vminu_vv_u32m8_m(vbool4_t mask, vuint32m8_t op1, vuint32m8_t op2, size_t vl) { - return vminu_vv_u32m8_m(mask, op1, op2, vl); + return __riscv_vminu_vv_u32m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vminu_vx_u32m8_m( @@ -723,7 +723,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m8_t test_vminu_vx_u32m8_m(vbool4_t mask, vuint32m8_t op1, uint32_t op2, size_t vl) { - return vminu_vx_u32m8_m(mask, op1, op2, vl); + return __riscv_vminu_vx_u32m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vminu_vv_u64m1_m( @@ -732,7 +732,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m1_t test_vminu_vv_u64m1_m(vbool64_t mask, vuint64m1_t op1, vuint64m1_t op2, size_t vl) { - return vminu_vv_u64m1_m(mask, op1, op2, vl); + return __riscv_vminu_vv_u64m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vminu_vx_u64m1_m( @@ -741,7 +741,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m1_t test_vminu_vx_u64m1_m(vbool64_t mask, vuint64m1_t op1, uint64_t op2, size_t vl) { - return vminu_vx_u64m1_m(mask, op1, op2, vl); + return __riscv_vminu_vx_u64m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vminu_vv_u64m2_m( @@ -750,7 +750,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m2_t test_vminu_vv_u64m2_m(vbool32_t mask, vuint64m2_t op1, vuint64m2_t op2, size_t vl) { - return vminu_vv_u64m2_m(mask, op1, op2, vl); + return __riscv_vminu_vv_u64m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vminu_vx_u64m2_m( @@ -759,7 +759,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m2_t test_vminu_vx_u64m2_m(vbool32_t mask, vuint64m2_t op1, uint64_t op2, size_t vl) { - return vminu_vx_u64m2_m(mask, op1, op2, vl); + return __riscv_vminu_vx_u64m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vminu_vv_u64m4_m( @@ -768,7 +768,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m4_t test_vminu_vv_u64m4_m(vbool16_t mask, vuint64m4_t op1, vuint64m4_t op2, size_t vl) { - return vminu_vv_u64m4_m(mask, op1, op2, vl); + return __riscv_vminu_vv_u64m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vminu_vx_u64m4_m( @@ -777,7 +777,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m4_t test_vminu_vx_u64m4_m(vbool16_t mask, vuint64m4_t op1, uint64_t op2, size_t vl) { - return vminu_vx_u64m4_m(mask, op1, op2, vl); + return __riscv_vminu_vx_u64m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vminu_vv_u64m8_m( @@ -786,7 +786,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m8_t test_vminu_vv_u64m8_m(vbool8_t mask, vuint64m8_t op1, vuint64m8_t op2, size_t vl) { - return vminu_vv_u64m8_m(mask, op1, op2, vl); + return __riscv_vminu_vv_u64m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vminu_vx_u64m8_m( @@ -795,6 +795,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m8_t test_vminu_vx_u64m8_m(vbool8_t mask, vuint64m8_t op1, uint64_t op2, size_t vl) { - return vminu_vx_u64m8_m(mask, op1, op2, vl); + return __riscv_vminu_vx_u64m8_m(mask, op1, op2, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmmv.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmmv.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmmv.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmmv.c @@ -13,7 +13,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool1_t test_vmmv_m_b1(vbool1_t op1, size_t vl) { - return vmmv_m_b1(op1, vl); + return __riscv_vmmv_m_b1(op1, vl); } // CHECK-RV64-LABEL: @test_vmmv_m_b2( @@ -22,7 +22,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmmv_m_b2(vbool2_t op1, size_t vl) { - return vmmv_m_b2(op1, vl); + return __riscv_vmmv_m_b2(op1, vl); } // CHECK-RV64-LABEL: @test_vmmv_m_b4( @@ -31,7 +31,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmmv_m_b4(vbool4_t op1, size_t vl) { - return vmmv_m_b4(op1, vl); + return __riscv_vmmv_m_b4(op1, vl); } // CHECK-RV64-LABEL: @test_vmmv_m_b8( @@ -40,7 +40,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmmv_m_b8(vbool8_t op1, size_t vl) { - return vmmv_m_b8(op1, vl); + return __riscv_vmmv_m_b8(op1, vl); } // CHECK-RV64-LABEL: @test_vmmv_m_b16( @@ -49,7 +49,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmmv_m_b16(vbool16_t op1, size_t vl) { - return vmmv_m_b16(op1, vl); + return __riscv_vmmv_m_b16(op1, vl); } // CHECK-RV64-LABEL: @test_vmmv_m_b32( @@ -58,7 +58,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmmv_m_b32(vbool32_t op1, size_t vl) { - return vmmv_m_b32(op1, vl); + return __riscv_vmmv_m_b32(op1, vl); } // CHECK-RV64-LABEL: @test_vmmv_m_b64( @@ -67,6 +67,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmmv_m_b64(vbool64_t op1, size_t vl) { - return vmmv_m_b64(op1, vl); + return __riscv_vmmv_m_b64(op1, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmnand.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmnand.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmnand.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmnand.c @@ -12,7 +12,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool1_t test_vmnand_mm_b1(vbool1_t op1, vbool1_t op2, size_t vl) { - return vmnand_mm_b1(op1, op2, vl); + return __riscv_vmnand_mm_b1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmnand_mm_b2( @@ -21,7 +21,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmnand_mm_b2(vbool2_t op1, vbool2_t op2, size_t vl) { - return vmnand_mm_b2(op1, op2, vl); + return __riscv_vmnand_mm_b2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmnand_mm_b4( @@ -30,7 +30,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmnand_mm_b4(vbool4_t op1, vbool4_t op2, size_t vl) { - return vmnand_mm_b4(op1, op2, vl); + return __riscv_vmnand_mm_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmnand_mm_b8( @@ -39,7 +39,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmnand_mm_b8(vbool8_t op1, vbool8_t op2, size_t vl) { - return vmnand_mm_b8(op1, op2, vl); + return __riscv_vmnand_mm_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmnand_mm_b16( @@ -48,7 +48,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmnand_mm_b16(vbool16_t op1, vbool16_t op2, size_t vl) { - return vmnand_mm_b16(op1, op2, vl); + return __riscv_vmnand_mm_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmnand_mm_b32( @@ -57,7 +57,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmnand_mm_b32(vbool32_t op1, vbool32_t op2, size_t vl) { - return vmnand_mm_b32(op1, op2, vl); + return __riscv_vmnand_mm_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmnand_mm_b64( @@ -66,6 +66,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmnand_mm_b64(vbool64_t op1, vbool64_t op2, size_t vl) { - return vmnand_mm_b64(op1, op2, vl); + return __riscv_vmnand_mm_b64(op1, op2, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmnor.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmnor.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmnor.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmnor.c @@ -12,7 +12,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool1_t test_vmnor_mm_b1(vbool1_t op1, vbool1_t op2, size_t vl) { - return vmnor_mm_b1(op1, op2, vl); + return __riscv_vmnor_mm_b1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmnor_mm_b2( @@ -21,7 +21,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmnor_mm_b2(vbool2_t op1, vbool2_t op2, size_t vl) { - return vmnor_mm_b2(op1, op2, vl); + return __riscv_vmnor_mm_b2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmnor_mm_b4( @@ -30,7 +30,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmnor_mm_b4(vbool4_t op1, vbool4_t op2, size_t vl) { - return vmnor_mm_b4(op1, op2, vl); + return __riscv_vmnor_mm_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmnor_mm_b8( @@ -39,7 +39,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmnor_mm_b8(vbool8_t op1, vbool8_t op2, size_t vl) { - return vmnor_mm_b8(op1, op2, vl); + return __riscv_vmnor_mm_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmnor_mm_b16( @@ -48,7 +48,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmnor_mm_b16(vbool16_t op1, vbool16_t op2, size_t vl) { - return vmnor_mm_b16(op1, op2, vl); + return __riscv_vmnor_mm_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmnor_mm_b32( @@ -57,7 +57,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmnor_mm_b32(vbool32_t op1, vbool32_t op2, size_t vl) { - return vmnor_mm_b32(op1, op2, vl); + return __riscv_vmnor_mm_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmnor_mm_b64( @@ -66,6 +66,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmnor_mm_b64(vbool64_t op1, vbool64_t op2, size_t vl) { - return vmnor_mm_b64(op1, op2, vl); + return __riscv_vmnor_mm_b64(op1, op2, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmnot.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmnot.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmnot.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmnot.c @@ -12,7 +12,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool1_t test_vmnot_m_b1(vbool1_t op1, size_t vl) { - return vmnot_m_b1(op1, vl); + return __riscv_vmnot_m_b1(op1, vl); } // CHECK-RV64-LABEL: @test_vmnot_m_b2( @@ -21,7 +21,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmnot_m_b2(vbool2_t op1, size_t vl) { - return vmnot_m_b2(op1, vl); + return __riscv_vmnot_m_b2(op1, vl); } // CHECK-RV64-LABEL: @test_vmnot_m_b4( @@ -30,7 +30,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmnot_m_b4(vbool4_t op1, size_t vl) { - return vmnot_m_b4(op1, vl); + return __riscv_vmnot_m_b4(op1, vl); } // CHECK-RV64-LABEL: @test_vmnot_m_b8( @@ -39,7 +39,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmnot_m_b8(vbool8_t op1, size_t vl) { - return vmnot_m_b8(op1, vl); + return __riscv_vmnot_m_b8(op1, vl); } // CHECK-RV64-LABEL: @test_vmnot_m_b16( @@ -48,7 +48,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmnot_m_b16(vbool16_t op1, size_t vl) { - return vmnot_m_b16(op1, vl); + return __riscv_vmnot_m_b16(op1, vl); } // CHECK-RV64-LABEL: @test_vmnot_m_b32( @@ -57,7 +57,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmnot_m_b32(vbool32_t op1, size_t vl) { - return vmnot_m_b32(op1, vl); + return __riscv_vmnot_m_b32(op1, vl); } // CHECK-RV64-LABEL: @test_vmnot_m_b64( @@ -66,6 +66,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmnot_m_b64(vbool64_t op1, size_t vl) { - return vmnot_m_b64(op1, vl); + return __riscv_vmnot_m_b64(op1, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmor.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmor.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmor.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmor.c @@ -12,7 +12,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool1_t test_vmor_mm_b1(vbool1_t op1, vbool1_t op2, size_t vl) { - return vmor_mm_b1(op1, op2, vl); + return __riscv_vmor_mm_b1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmor_mm_b2( @@ -21,7 +21,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmor_mm_b2(vbool2_t op1, vbool2_t op2, size_t vl) { - return vmor_mm_b2(op1, op2, vl); + return __riscv_vmor_mm_b2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmor_mm_b4( @@ -30,7 +30,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmor_mm_b4(vbool4_t op1, vbool4_t op2, size_t vl) { - return vmor_mm_b4(op1, op2, vl); + return __riscv_vmor_mm_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmor_mm_b8( @@ -39,7 +39,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmor_mm_b8(vbool8_t op1, vbool8_t op2, size_t vl) { - return vmor_mm_b8(op1, op2, vl); + return __riscv_vmor_mm_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmor_mm_b16( @@ -48,7 +48,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmor_mm_b16(vbool16_t op1, vbool16_t op2, size_t vl) { - return vmor_mm_b16(op1, op2, vl); + return __riscv_vmor_mm_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmor_mm_b32( @@ -57,7 +57,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmor_mm_b32(vbool32_t op1, vbool32_t op2, size_t vl) { - return vmor_mm_b32(op1, op2, vl); + return __riscv_vmor_mm_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmor_mm_b64( @@ -66,6 +66,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmor_mm_b64(vbool64_t op1, vbool64_t op2, size_t vl) { - return vmor_mm_b64(op1, op2, vl); + return __riscv_vmor_mm_b64(op1, op2, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmorn.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmorn.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmorn.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmorn.c @@ -12,7 +12,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool1_t test_vmorn_mm_b1(vbool1_t op1, vbool1_t op2, size_t vl) { - return vmorn_mm_b1(op1, op2, vl); + return __riscv_vmorn_mm_b1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmorn_mm_b2( @@ -21,7 +21,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmorn_mm_b2(vbool2_t op1, vbool2_t op2, size_t vl) { - return vmorn_mm_b2(op1, op2, vl); + return __riscv_vmorn_mm_b2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmorn_mm_b4( @@ -30,7 +30,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmorn_mm_b4(vbool4_t op1, vbool4_t op2, size_t vl) { - return vmorn_mm_b4(op1, op2, vl); + return __riscv_vmorn_mm_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmorn_mm_b8( @@ -39,7 +39,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmorn_mm_b8(vbool8_t op1, vbool8_t op2, size_t vl) { - return vmorn_mm_b8(op1, op2, vl); + return __riscv_vmorn_mm_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmorn_mm_b16( @@ -48,7 +48,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmorn_mm_b16(vbool16_t op1, vbool16_t op2, size_t vl) { - return vmorn_mm_b16(op1, op2, vl); + return __riscv_vmorn_mm_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmorn_mm_b32( @@ -57,7 +57,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmorn_mm_b32(vbool32_t op1, vbool32_t op2, size_t vl) { - return vmorn_mm_b32(op1, op2, vl); + return __riscv_vmorn_mm_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmorn_mm_b64( @@ -66,6 +66,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmorn_mm_b64(vbool64_t op1, vbool64_t op2, size_t vl) { - return vmorn_mm_b64(op1, op2, vl); + return __riscv_vmorn_mm_b64(op1, op2, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmsbc.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmsbc.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmsbc.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmsbc.c @@ -12,7 +12,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsbc_vvm_i8mf8_b64(vint8mf8_t op1, vint8mf8_t op2, vbool64_t borrowin, size_t vl) { - return vmsbc_vvm_i8mf8_b64(op1, op2, borrowin, vl); + return __riscv_vmsbc_vvm_i8mf8_b64(op1, op2, borrowin, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vxm_i8mf8_b64( @@ -21,7 +21,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsbc_vxm_i8mf8_b64(vint8mf8_t op1, int8_t op2, vbool64_t borrowin, size_t vl) { - return vmsbc_vxm_i8mf8_b64(op1, op2, borrowin, vl); + return __riscv_vmsbc_vxm_i8mf8_b64(op1, op2, borrowin, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vv_i8mf8_b64( @@ -30,7 +30,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsbc_vv_i8mf8_b64(vint8mf8_t op1, vint8mf8_t op2, size_t vl) { - return vmsbc_vv_i8mf8_b64(op1, op2, vl); + return __riscv_vmsbc_vv_i8mf8_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vx_i8mf8_b64( @@ -39,7 +39,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsbc_vx_i8mf8_b64(vint8mf8_t op1, int8_t op2, size_t vl) { - return vmsbc_vx_i8mf8_b64(op1, op2, vl); + return __riscv_vmsbc_vx_i8mf8_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vvm_i8mf4_b32( @@ -48,7 +48,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsbc_vvm_i8mf4_b32(vint8mf4_t op1, vint8mf4_t op2, vbool32_t borrowin, size_t vl) { - return vmsbc_vvm_i8mf4_b32(op1, op2, borrowin, vl); + return __riscv_vmsbc_vvm_i8mf4_b32(op1, op2, borrowin, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vxm_i8mf4_b32( @@ -57,7 +57,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsbc_vxm_i8mf4_b32(vint8mf4_t op1, int8_t op2, vbool32_t borrowin, size_t vl) { - return vmsbc_vxm_i8mf4_b32(op1, op2, borrowin, vl); + return __riscv_vmsbc_vxm_i8mf4_b32(op1, op2, borrowin, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vv_i8mf4_b32( @@ -66,7 +66,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsbc_vv_i8mf4_b32(vint8mf4_t op1, vint8mf4_t op2, size_t vl) { - return vmsbc_vv_i8mf4_b32(op1, op2, vl); + return __riscv_vmsbc_vv_i8mf4_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vx_i8mf4_b32( @@ -75,7 +75,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsbc_vx_i8mf4_b32(vint8mf4_t op1, int8_t op2, size_t vl) { - return vmsbc_vx_i8mf4_b32(op1, op2, vl); + return __riscv_vmsbc_vx_i8mf4_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vvm_i8mf2_b16( @@ -84,7 +84,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsbc_vvm_i8mf2_b16(vint8mf2_t op1, vint8mf2_t op2, vbool16_t borrowin, size_t vl) { - return vmsbc_vvm_i8mf2_b16(op1, op2, borrowin, vl); + return __riscv_vmsbc_vvm_i8mf2_b16(op1, op2, borrowin, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vxm_i8mf2_b16( @@ -93,7 +93,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsbc_vxm_i8mf2_b16(vint8mf2_t op1, int8_t op2, vbool16_t borrowin, size_t vl) { - return vmsbc_vxm_i8mf2_b16(op1, op2, borrowin, vl); + return __riscv_vmsbc_vxm_i8mf2_b16(op1, op2, borrowin, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vv_i8mf2_b16( @@ -102,7 +102,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsbc_vv_i8mf2_b16(vint8mf2_t op1, vint8mf2_t op2, size_t vl) { - return vmsbc_vv_i8mf2_b16(op1, op2, vl); + return __riscv_vmsbc_vv_i8mf2_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vx_i8mf2_b16( @@ -111,7 +111,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsbc_vx_i8mf2_b16(vint8mf2_t op1, int8_t op2, size_t vl) { - return vmsbc_vx_i8mf2_b16(op1, op2, vl); + return __riscv_vmsbc_vx_i8mf2_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vvm_i8m1_b8( @@ -120,7 +120,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsbc_vvm_i8m1_b8(vint8m1_t op1, vint8m1_t op2, vbool8_t borrowin, size_t vl) { - return vmsbc_vvm_i8m1_b8(op1, op2, borrowin, vl); + return __riscv_vmsbc_vvm_i8m1_b8(op1, op2, borrowin, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vxm_i8m1_b8( @@ -129,7 +129,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsbc_vxm_i8m1_b8(vint8m1_t op1, int8_t op2, vbool8_t borrowin, size_t vl) { - return vmsbc_vxm_i8m1_b8(op1, op2, borrowin, vl); + return __riscv_vmsbc_vxm_i8m1_b8(op1, op2, borrowin, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vv_i8m1_b8( @@ -138,7 +138,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsbc_vv_i8m1_b8(vint8m1_t op1, vint8m1_t op2, size_t vl) { - return vmsbc_vv_i8m1_b8(op1, op2, vl); + return __riscv_vmsbc_vv_i8m1_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vx_i8m1_b8( @@ -147,7 +147,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsbc_vx_i8m1_b8(vint8m1_t op1, int8_t op2, size_t vl) { - return vmsbc_vx_i8m1_b8(op1, op2, vl); + return __riscv_vmsbc_vx_i8m1_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vvm_i8m2_b4( @@ -156,7 +156,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsbc_vvm_i8m2_b4(vint8m2_t op1, vint8m2_t op2, vbool4_t borrowin, size_t vl) { - return vmsbc_vvm_i8m2_b4(op1, op2, borrowin, vl); + return __riscv_vmsbc_vvm_i8m2_b4(op1, op2, borrowin, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vxm_i8m2_b4( @@ -165,7 +165,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsbc_vxm_i8m2_b4(vint8m2_t op1, int8_t op2, vbool4_t borrowin, size_t vl) { - return vmsbc_vxm_i8m2_b4(op1, op2, borrowin, vl); + return __riscv_vmsbc_vxm_i8m2_b4(op1, op2, borrowin, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vv_i8m2_b4( @@ -174,7 +174,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsbc_vv_i8m2_b4(vint8m2_t op1, vint8m2_t op2, size_t vl) { - return vmsbc_vv_i8m2_b4(op1, op2, vl); + return __riscv_vmsbc_vv_i8m2_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vx_i8m2_b4( @@ -183,7 +183,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsbc_vx_i8m2_b4(vint8m2_t op1, int8_t op2, size_t vl) { - return vmsbc_vx_i8m2_b4(op1, op2, vl); + return __riscv_vmsbc_vx_i8m2_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vvm_i8m4_b2( @@ -192,7 +192,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmsbc_vvm_i8m4_b2(vint8m4_t op1, vint8m4_t op2, vbool2_t borrowin, size_t vl) { - return vmsbc_vvm_i8m4_b2(op1, op2, borrowin, vl); + return __riscv_vmsbc_vvm_i8m4_b2(op1, op2, borrowin, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vxm_i8m4_b2( @@ -201,7 +201,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmsbc_vxm_i8m4_b2(vint8m4_t op1, int8_t op2, vbool2_t borrowin, size_t vl) { - return vmsbc_vxm_i8m4_b2(op1, op2, borrowin, vl); + return __riscv_vmsbc_vxm_i8m4_b2(op1, op2, borrowin, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vv_i8m4_b2( @@ -210,7 +210,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmsbc_vv_i8m4_b2(vint8m4_t op1, vint8m4_t op2, size_t vl) { - return vmsbc_vv_i8m4_b2(op1, op2, vl); + return __riscv_vmsbc_vv_i8m4_b2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vx_i8m4_b2( @@ -219,7 +219,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmsbc_vx_i8m4_b2(vint8m4_t op1, int8_t op2, size_t vl) { - return vmsbc_vx_i8m4_b2(op1, op2, vl); + return __riscv_vmsbc_vx_i8m4_b2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vvm_i8m8_b1( @@ -228,7 +228,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool1_t test_vmsbc_vvm_i8m8_b1(vint8m8_t op1, vint8m8_t op2, vbool1_t borrowin, size_t vl) { - return vmsbc_vvm_i8m8_b1(op1, op2, borrowin, vl); + return __riscv_vmsbc_vvm_i8m8_b1(op1, op2, borrowin, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vxm_i8m8_b1( @@ -237,7 +237,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool1_t test_vmsbc_vxm_i8m8_b1(vint8m8_t op1, int8_t op2, vbool1_t borrowin, size_t vl) { - return vmsbc_vxm_i8m8_b1(op1, op2, borrowin, vl); + return __riscv_vmsbc_vxm_i8m8_b1(op1, op2, borrowin, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vv_i8m8_b1( @@ -246,7 +246,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool1_t test_vmsbc_vv_i8m8_b1(vint8m8_t op1, vint8m8_t op2, size_t vl) { - return vmsbc_vv_i8m8_b1(op1, op2, vl); + return __riscv_vmsbc_vv_i8m8_b1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vx_i8m8_b1( @@ -255,7 +255,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool1_t test_vmsbc_vx_i8m8_b1(vint8m8_t op1, int8_t op2, size_t vl) { - return vmsbc_vx_i8m8_b1(op1, op2, vl); + return __riscv_vmsbc_vx_i8m8_b1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vvm_i16mf4_b64( @@ -264,7 +264,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsbc_vvm_i16mf4_b64(vint16mf4_t op1, vint16mf4_t op2, vbool64_t borrowin, size_t vl) { - return vmsbc_vvm_i16mf4_b64(op1, op2, borrowin, vl); + return __riscv_vmsbc_vvm_i16mf4_b64(op1, op2, borrowin, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vxm_i16mf4_b64( @@ -273,7 +273,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsbc_vxm_i16mf4_b64(vint16mf4_t op1, int16_t op2, vbool64_t borrowin, size_t vl) { - return vmsbc_vxm_i16mf4_b64(op1, op2, borrowin, vl); + return __riscv_vmsbc_vxm_i16mf4_b64(op1, op2, borrowin, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vv_i16mf4_b64( @@ -282,7 +282,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsbc_vv_i16mf4_b64(vint16mf4_t op1, vint16mf4_t op2, size_t vl) { - return vmsbc_vv_i16mf4_b64(op1, op2, vl); + return __riscv_vmsbc_vv_i16mf4_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vx_i16mf4_b64( @@ -291,7 +291,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsbc_vx_i16mf4_b64(vint16mf4_t op1, int16_t op2, size_t vl) { - return vmsbc_vx_i16mf4_b64(op1, op2, vl); + return __riscv_vmsbc_vx_i16mf4_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vvm_i16mf2_b32( @@ -300,7 +300,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsbc_vvm_i16mf2_b32(vint16mf2_t op1, vint16mf2_t op2, vbool32_t borrowin, size_t vl) { - return vmsbc_vvm_i16mf2_b32(op1, op2, borrowin, vl); + return __riscv_vmsbc_vvm_i16mf2_b32(op1, op2, borrowin, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vxm_i16mf2_b32( @@ -309,7 +309,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsbc_vxm_i16mf2_b32(vint16mf2_t op1, int16_t op2, vbool32_t borrowin, size_t vl) { - return vmsbc_vxm_i16mf2_b32(op1, op2, borrowin, vl); + return __riscv_vmsbc_vxm_i16mf2_b32(op1, op2, borrowin, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vv_i16mf2_b32( @@ -318,7 +318,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsbc_vv_i16mf2_b32(vint16mf2_t op1, vint16mf2_t op2, size_t vl) { - return vmsbc_vv_i16mf2_b32(op1, op2, vl); + return __riscv_vmsbc_vv_i16mf2_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vx_i16mf2_b32( @@ -327,7 +327,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsbc_vx_i16mf2_b32(vint16mf2_t op1, int16_t op2, size_t vl) { - return vmsbc_vx_i16mf2_b32(op1, op2, vl); + return __riscv_vmsbc_vx_i16mf2_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vvm_i16m1_b16( @@ -336,7 +336,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsbc_vvm_i16m1_b16(vint16m1_t op1, vint16m1_t op2, vbool16_t borrowin, size_t vl) { - return vmsbc_vvm_i16m1_b16(op1, op2, borrowin, vl); + return __riscv_vmsbc_vvm_i16m1_b16(op1, op2, borrowin, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vxm_i16m1_b16( @@ -345,7 +345,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsbc_vxm_i16m1_b16(vint16m1_t op1, int16_t op2, vbool16_t borrowin, size_t vl) { - return vmsbc_vxm_i16m1_b16(op1, op2, borrowin, vl); + return __riscv_vmsbc_vxm_i16m1_b16(op1, op2, borrowin, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vv_i16m1_b16( @@ -354,7 +354,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsbc_vv_i16m1_b16(vint16m1_t op1, vint16m1_t op2, size_t vl) { - return vmsbc_vv_i16m1_b16(op1, op2, vl); + return __riscv_vmsbc_vv_i16m1_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vx_i16m1_b16( @@ -363,7 +363,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsbc_vx_i16m1_b16(vint16m1_t op1, int16_t op2, size_t vl) { - return vmsbc_vx_i16m1_b16(op1, op2, vl); + return __riscv_vmsbc_vx_i16m1_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vvm_i16m2_b8( @@ -372,7 +372,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsbc_vvm_i16m2_b8(vint16m2_t op1, vint16m2_t op2, vbool8_t borrowin, size_t vl) { - return vmsbc_vvm_i16m2_b8(op1, op2, borrowin, vl); + return __riscv_vmsbc_vvm_i16m2_b8(op1, op2, borrowin, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vxm_i16m2_b8( @@ -381,7 +381,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsbc_vxm_i16m2_b8(vint16m2_t op1, int16_t op2, vbool8_t borrowin, size_t vl) { - return vmsbc_vxm_i16m2_b8(op1, op2, borrowin, vl); + return __riscv_vmsbc_vxm_i16m2_b8(op1, op2, borrowin, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vv_i16m2_b8( @@ -390,7 +390,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsbc_vv_i16m2_b8(vint16m2_t op1, vint16m2_t op2, size_t vl) { - return vmsbc_vv_i16m2_b8(op1, op2, vl); + return __riscv_vmsbc_vv_i16m2_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vx_i16m2_b8( @@ -399,7 +399,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsbc_vx_i16m2_b8(vint16m2_t op1, int16_t op2, size_t vl) { - return vmsbc_vx_i16m2_b8(op1, op2, vl); + return __riscv_vmsbc_vx_i16m2_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vvm_i16m4_b4( @@ -408,7 +408,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsbc_vvm_i16m4_b4(vint16m4_t op1, vint16m4_t op2, vbool4_t borrowin, size_t vl) { - return vmsbc_vvm_i16m4_b4(op1, op2, borrowin, vl); + return __riscv_vmsbc_vvm_i16m4_b4(op1, op2, borrowin, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vxm_i16m4_b4( @@ -417,7 +417,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsbc_vxm_i16m4_b4(vint16m4_t op1, int16_t op2, vbool4_t borrowin, size_t vl) { - return vmsbc_vxm_i16m4_b4(op1, op2, borrowin, vl); + return __riscv_vmsbc_vxm_i16m4_b4(op1, op2, borrowin, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vv_i16m4_b4( @@ -426,7 +426,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsbc_vv_i16m4_b4(vint16m4_t op1, vint16m4_t op2, size_t vl) { - return vmsbc_vv_i16m4_b4(op1, op2, vl); + return __riscv_vmsbc_vv_i16m4_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vx_i16m4_b4( @@ -435,7 +435,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsbc_vx_i16m4_b4(vint16m4_t op1, int16_t op2, size_t vl) { - return vmsbc_vx_i16m4_b4(op1, op2, vl); + return __riscv_vmsbc_vx_i16m4_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vvm_i16m8_b2( @@ -444,7 +444,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmsbc_vvm_i16m8_b2(vint16m8_t op1, vint16m8_t op2, vbool2_t borrowin, size_t vl) { - return vmsbc_vvm_i16m8_b2(op1, op2, borrowin, vl); + return __riscv_vmsbc_vvm_i16m8_b2(op1, op2, borrowin, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vxm_i16m8_b2( @@ -453,7 +453,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmsbc_vxm_i16m8_b2(vint16m8_t op1, int16_t op2, vbool2_t borrowin, size_t vl) { - return vmsbc_vxm_i16m8_b2(op1, op2, borrowin, vl); + return __riscv_vmsbc_vxm_i16m8_b2(op1, op2, borrowin, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vv_i16m8_b2( @@ -462,7 +462,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmsbc_vv_i16m8_b2(vint16m8_t op1, vint16m8_t op2, size_t vl) { - return vmsbc_vv_i16m8_b2(op1, op2, vl); + return __riscv_vmsbc_vv_i16m8_b2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vx_i16m8_b2( @@ -471,7 +471,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmsbc_vx_i16m8_b2(vint16m8_t op1, int16_t op2, size_t vl) { - return vmsbc_vx_i16m8_b2(op1, op2, vl); + return __riscv_vmsbc_vx_i16m8_b2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vvm_i32mf2_b64( @@ -480,7 +480,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsbc_vvm_i32mf2_b64(vint32mf2_t op1, vint32mf2_t op2, vbool64_t borrowin, size_t vl) { - return vmsbc_vvm_i32mf2_b64(op1, op2, borrowin, vl); + return __riscv_vmsbc_vvm_i32mf2_b64(op1, op2, borrowin, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vxm_i32mf2_b64( @@ -489,7 +489,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsbc_vxm_i32mf2_b64(vint32mf2_t op1, int32_t op2, vbool64_t borrowin, size_t vl) { - return vmsbc_vxm_i32mf2_b64(op1, op2, borrowin, vl); + return __riscv_vmsbc_vxm_i32mf2_b64(op1, op2, borrowin, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vv_i32mf2_b64( @@ -498,7 +498,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsbc_vv_i32mf2_b64(vint32mf2_t op1, vint32mf2_t op2, size_t vl) { - return vmsbc_vv_i32mf2_b64(op1, op2, vl); + return __riscv_vmsbc_vv_i32mf2_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vx_i32mf2_b64( @@ -507,7 +507,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsbc_vx_i32mf2_b64(vint32mf2_t op1, int32_t op2, size_t vl) { - return vmsbc_vx_i32mf2_b64(op1, op2, vl); + return __riscv_vmsbc_vx_i32mf2_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vvm_i32m1_b32( @@ -516,7 +516,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsbc_vvm_i32m1_b32(vint32m1_t op1, vint32m1_t op2, vbool32_t borrowin, size_t vl) { - return vmsbc_vvm_i32m1_b32(op1, op2, borrowin, vl); + return __riscv_vmsbc_vvm_i32m1_b32(op1, op2, borrowin, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vxm_i32m1_b32( @@ -525,7 +525,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsbc_vxm_i32m1_b32(vint32m1_t op1, int32_t op2, vbool32_t borrowin, size_t vl) { - return vmsbc_vxm_i32m1_b32(op1, op2, borrowin, vl); + return __riscv_vmsbc_vxm_i32m1_b32(op1, op2, borrowin, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vv_i32m1_b32( @@ -534,7 +534,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsbc_vv_i32m1_b32(vint32m1_t op1, vint32m1_t op2, size_t vl) { - return vmsbc_vv_i32m1_b32(op1, op2, vl); + return __riscv_vmsbc_vv_i32m1_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vx_i32m1_b32( @@ -543,7 +543,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsbc_vx_i32m1_b32(vint32m1_t op1, int32_t op2, size_t vl) { - return vmsbc_vx_i32m1_b32(op1, op2, vl); + return __riscv_vmsbc_vx_i32m1_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vvm_i32m2_b16( @@ -552,7 +552,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsbc_vvm_i32m2_b16(vint32m2_t op1, vint32m2_t op2, vbool16_t borrowin, size_t vl) { - return vmsbc_vvm_i32m2_b16(op1, op2, borrowin, vl); + return __riscv_vmsbc_vvm_i32m2_b16(op1, op2, borrowin, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vxm_i32m2_b16( @@ -561,7 +561,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsbc_vxm_i32m2_b16(vint32m2_t op1, int32_t op2, vbool16_t borrowin, size_t vl) { - return vmsbc_vxm_i32m2_b16(op1, op2, borrowin, vl); + return __riscv_vmsbc_vxm_i32m2_b16(op1, op2, borrowin, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vv_i32m2_b16( @@ -570,7 +570,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsbc_vv_i32m2_b16(vint32m2_t op1, vint32m2_t op2, size_t vl) { - return vmsbc_vv_i32m2_b16(op1, op2, vl); + return __riscv_vmsbc_vv_i32m2_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vx_i32m2_b16( @@ -579,7 +579,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsbc_vx_i32m2_b16(vint32m2_t op1, int32_t op2, size_t vl) { - return vmsbc_vx_i32m2_b16(op1, op2, vl); + return __riscv_vmsbc_vx_i32m2_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vvm_i32m4_b8( @@ -588,7 +588,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsbc_vvm_i32m4_b8(vint32m4_t op1, vint32m4_t op2, vbool8_t borrowin, size_t vl) { - return vmsbc_vvm_i32m4_b8(op1, op2, borrowin, vl); + return __riscv_vmsbc_vvm_i32m4_b8(op1, op2, borrowin, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vxm_i32m4_b8( @@ -597,7 +597,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsbc_vxm_i32m4_b8(vint32m4_t op1, int32_t op2, vbool8_t borrowin, size_t vl) { - return vmsbc_vxm_i32m4_b8(op1, op2, borrowin, vl); + return __riscv_vmsbc_vxm_i32m4_b8(op1, op2, borrowin, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vv_i32m4_b8( @@ -606,7 +606,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsbc_vv_i32m4_b8(vint32m4_t op1, vint32m4_t op2, size_t vl) { - return vmsbc_vv_i32m4_b8(op1, op2, vl); + return __riscv_vmsbc_vv_i32m4_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vx_i32m4_b8( @@ -615,7 +615,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsbc_vx_i32m4_b8(vint32m4_t op1, int32_t op2, size_t vl) { - return vmsbc_vx_i32m4_b8(op1, op2, vl); + return __riscv_vmsbc_vx_i32m4_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vvm_i32m8_b4( @@ -624,7 +624,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsbc_vvm_i32m8_b4(vint32m8_t op1, vint32m8_t op2, vbool4_t borrowin, size_t vl) { - return vmsbc_vvm_i32m8_b4(op1, op2, borrowin, vl); + return __riscv_vmsbc_vvm_i32m8_b4(op1, op2, borrowin, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vxm_i32m8_b4( @@ -633,7 +633,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsbc_vxm_i32m8_b4(vint32m8_t op1, int32_t op2, vbool4_t borrowin, size_t vl) { - return vmsbc_vxm_i32m8_b4(op1, op2, borrowin, vl); + return __riscv_vmsbc_vxm_i32m8_b4(op1, op2, borrowin, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vv_i32m8_b4( @@ -642,7 +642,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsbc_vv_i32m8_b4(vint32m8_t op1, vint32m8_t op2, size_t vl) { - return vmsbc_vv_i32m8_b4(op1, op2, vl); + return __riscv_vmsbc_vv_i32m8_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vx_i32m8_b4( @@ -651,7 +651,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsbc_vx_i32m8_b4(vint32m8_t op1, int32_t op2, size_t vl) { - return vmsbc_vx_i32m8_b4(op1, op2, vl); + return __riscv_vmsbc_vx_i32m8_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vvm_i64m1_b64( @@ -660,7 +660,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsbc_vvm_i64m1_b64(vint64m1_t op1, vint64m1_t op2, vbool64_t borrowin, size_t vl) { - return vmsbc_vvm_i64m1_b64(op1, op2, borrowin, vl); + return __riscv_vmsbc_vvm_i64m1_b64(op1, op2, borrowin, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vxm_i64m1_b64( @@ -669,7 +669,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsbc_vxm_i64m1_b64(vint64m1_t op1, int64_t op2, vbool64_t borrowin, size_t vl) { - return vmsbc_vxm_i64m1_b64(op1, op2, borrowin, vl); + return __riscv_vmsbc_vxm_i64m1_b64(op1, op2, borrowin, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vv_i64m1_b64( @@ -678,7 +678,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsbc_vv_i64m1_b64(vint64m1_t op1, vint64m1_t op2, size_t vl) { - return vmsbc_vv_i64m1_b64(op1, op2, vl); + return __riscv_vmsbc_vv_i64m1_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vx_i64m1_b64( @@ -687,7 +687,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsbc_vx_i64m1_b64(vint64m1_t op1, int64_t op2, size_t vl) { - return vmsbc_vx_i64m1_b64(op1, op2, vl); + return __riscv_vmsbc_vx_i64m1_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vvm_i64m2_b32( @@ -696,7 +696,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsbc_vvm_i64m2_b32(vint64m2_t op1, vint64m2_t op2, vbool32_t borrowin, size_t vl) { - return vmsbc_vvm_i64m2_b32(op1, op2, borrowin, vl); + return __riscv_vmsbc_vvm_i64m2_b32(op1, op2, borrowin, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vxm_i64m2_b32( @@ -705,7 +705,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsbc_vxm_i64m2_b32(vint64m2_t op1, int64_t op2, vbool32_t borrowin, size_t vl) { - return vmsbc_vxm_i64m2_b32(op1, op2, borrowin, vl); + return __riscv_vmsbc_vxm_i64m2_b32(op1, op2, borrowin, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vv_i64m2_b32( @@ -714,7 +714,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsbc_vv_i64m2_b32(vint64m2_t op1, vint64m2_t op2, size_t vl) { - return vmsbc_vv_i64m2_b32(op1, op2, vl); + return __riscv_vmsbc_vv_i64m2_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vx_i64m2_b32( @@ -723,7 +723,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsbc_vx_i64m2_b32(vint64m2_t op1, int64_t op2, size_t vl) { - return vmsbc_vx_i64m2_b32(op1, op2, vl); + return __riscv_vmsbc_vx_i64m2_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vvm_i64m4_b16( @@ -732,7 +732,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsbc_vvm_i64m4_b16(vint64m4_t op1, vint64m4_t op2, vbool16_t borrowin, size_t vl) { - return vmsbc_vvm_i64m4_b16(op1, op2, borrowin, vl); + return __riscv_vmsbc_vvm_i64m4_b16(op1, op2, borrowin, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vxm_i64m4_b16( @@ -741,7 +741,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsbc_vxm_i64m4_b16(vint64m4_t op1, int64_t op2, vbool16_t borrowin, size_t vl) { - return vmsbc_vxm_i64m4_b16(op1, op2, borrowin, vl); + return __riscv_vmsbc_vxm_i64m4_b16(op1, op2, borrowin, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vv_i64m4_b16( @@ -750,7 +750,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsbc_vv_i64m4_b16(vint64m4_t op1, vint64m4_t op2, size_t vl) { - return vmsbc_vv_i64m4_b16(op1, op2, vl); + return __riscv_vmsbc_vv_i64m4_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vx_i64m4_b16( @@ -759,7 +759,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsbc_vx_i64m4_b16(vint64m4_t op1, int64_t op2, size_t vl) { - return vmsbc_vx_i64m4_b16(op1, op2, vl); + return __riscv_vmsbc_vx_i64m4_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vvm_i64m8_b8( @@ -768,7 +768,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsbc_vvm_i64m8_b8(vint64m8_t op1, vint64m8_t op2, vbool8_t borrowin, size_t vl) { - return vmsbc_vvm_i64m8_b8(op1, op2, borrowin, vl); + return __riscv_vmsbc_vvm_i64m8_b8(op1, op2, borrowin, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vxm_i64m8_b8( @@ -777,7 +777,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsbc_vxm_i64m8_b8(vint64m8_t op1, int64_t op2, vbool8_t borrowin, size_t vl) { - return vmsbc_vxm_i64m8_b8(op1, op2, borrowin, vl); + return __riscv_vmsbc_vxm_i64m8_b8(op1, op2, borrowin, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vv_i64m8_b8( @@ -786,7 +786,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsbc_vv_i64m8_b8(vint64m8_t op1, vint64m8_t op2, size_t vl) { - return vmsbc_vv_i64m8_b8(op1, op2, vl); + return __riscv_vmsbc_vv_i64m8_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vx_i64m8_b8( @@ -795,7 +795,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsbc_vx_i64m8_b8(vint64m8_t op1, int64_t op2, size_t vl) { - return vmsbc_vx_i64m8_b8(op1, op2, vl); + return __riscv_vmsbc_vx_i64m8_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vvm_u8mf8_b64( @@ -804,7 +804,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsbc_vvm_u8mf8_b64(vuint8mf8_t op1, vuint8mf8_t op2, vbool64_t borrowin, size_t vl) { - return vmsbc_vvm_u8mf8_b64(op1, op2, borrowin, vl); + return __riscv_vmsbc_vvm_u8mf8_b64(op1, op2, borrowin, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vxm_u8mf8_b64( @@ -813,7 +813,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsbc_vxm_u8mf8_b64(vuint8mf8_t op1, uint8_t op2, vbool64_t borrowin, size_t vl) { - return vmsbc_vxm_u8mf8_b64(op1, op2, borrowin, vl); + return __riscv_vmsbc_vxm_u8mf8_b64(op1, op2, borrowin, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vv_u8mf8_b64( @@ -822,7 +822,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsbc_vv_u8mf8_b64(vuint8mf8_t op1, vuint8mf8_t op2, size_t vl) { - return vmsbc_vv_u8mf8_b64(op1, op2, vl); + return __riscv_vmsbc_vv_u8mf8_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vx_u8mf8_b64( @@ -831,7 +831,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsbc_vx_u8mf8_b64(vuint8mf8_t op1, uint8_t op2, size_t vl) { - return vmsbc_vx_u8mf8_b64(op1, op2, vl); + return __riscv_vmsbc_vx_u8mf8_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vvm_u8mf4_b32( @@ -840,7 +840,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsbc_vvm_u8mf4_b32(vuint8mf4_t op1, vuint8mf4_t op2, vbool32_t borrowin, size_t vl) { - return vmsbc_vvm_u8mf4_b32(op1, op2, borrowin, vl); + return __riscv_vmsbc_vvm_u8mf4_b32(op1, op2, borrowin, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vxm_u8mf4_b32( @@ -849,7 +849,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsbc_vxm_u8mf4_b32(vuint8mf4_t op1, uint8_t op2, vbool32_t borrowin, size_t vl) { - return vmsbc_vxm_u8mf4_b32(op1, op2, borrowin, vl); + return __riscv_vmsbc_vxm_u8mf4_b32(op1, op2, borrowin, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vv_u8mf4_b32( @@ -858,7 +858,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsbc_vv_u8mf4_b32(vuint8mf4_t op1, vuint8mf4_t op2, size_t vl) { - return vmsbc_vv_u8mf4_b32(op1, op2, vl); + return __riscv_vmsbc_vv_u8mf4_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vx_u8mf4_b32( @@ -867,7 +867,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsbc_vx_u8mf4_b32(vuint8mf4_t op1, uint8_t op2, size_t vl) { - return vmsbc_vx_u8mf4_b32(op1, op2, vl); + return __riscv_vmsbc_vx_u8mf4_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vvm_u8mf2_b16( @@ -876,7 +876,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsbc_vvm_u8mf2_b16(vuint8mf2_t op1, vuint8mf2_t op2, vbool16_t borrowin, size_t vl) { - return vmsbc_vvm_u8mf2_b16(op1, op2, borrowin, vl); + return __riscv_vmsbc_vvm_u8mf2_b16(op1, op2, borrowin, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vxm_u8mf2_b16( @@ -885,7 +885,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsbc_vxm_u8mf2_b16(vuint8mf2_t op1, uint8_t op2, vbool16_t borrowin, size_t vl) { - return vmsbc_vxm_u8mf2_b16(op1, op2, borrowin, vl); + return __riscv_vmsbc_vxm_u8mf2_b16(op1, op2, borrowin, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vv_u8mf2_b16( @@ -894,7 +894,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsbc_vv_u8mf2_b16(vuint8mf2_t op1, vuint8mf2_t op2, size_t vl) { - return vmsbc_vv_u8mf2_b16(op1, op2, vl); + return __riscv_vmsbc_vv_u8mf2_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vx_u8mf2_b16( @@ -903,7 +903,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsbc_vx_u8mf2_b16(vuint8mf2_t op1, uint8_t op2, size_t vl) { - return vmsbc_vx_u8mf2_b16(op1, op2, vl); + return __riscv_vmsbc_vx_u8mf2_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vvm_u8m1_b8( @@ -912,7 +912,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsbc_vvm_u8m1_b8(vuint8m1_t op1, vuint8m1_t op2, vbool8_t borrowin, size_t vl) { - return vmsbc_vvm_u8m1_b8(op1, op2, borrowin, vl); + return __riscv_vmsbc_vvm_u8m1_b8(op1, op2, borrowin, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vxm_u8m1_b8( @@ -921,7 +921,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsbc_vxm_u8m1_b8(vuint8m1_t op1, uint8_t op2, vbool8_t borrowin, size_t vl) { - return vmsbc_vxm_u8m1_b8(op1, op2, borrowin, vl); + return __riscv_vmsbc_vxm_u8m1_b8(op1, op2, borrowin, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vv_u8m1_b8( @@ -930,7 +930,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsbc_vv_u8m1_b8(vuint8m1_t op1, vuint8m1_t op2, size_t vl) { - return vmsbc_vv_u8m1_b8(op1, op2, vl); + return __riscv_vmsbc_vv_u8m1_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vx_u8m1_b8( @@ -939,7 +939,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsbc_vx_u8m1_b8(vuint8m1_t op1, uint8_t op2, size_t vl) { - return vmsbc_vx_u8m1_b8(op1, op2, vl); + return __riscv_vmsbc_vx_u8m1_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vvm_u8m2_b4( @@ -948,7 +948,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsbc_vvm_u8m2_b4(vuint8m2_t op1, vuint8m2_t op2, vbool4_t borrowin, size_t vl) { - return vmsbc_vvm_u8m2_b4(op1, op2, borrowin, vl); + return __riscv_vmsbc_vvm_u8m2_b4(op1, op2, borrowin, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vxm_u8m2_b4( @@ -957,7 +957,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsbc_vxm_u8m2_b4(vuint8m2_t op1, uint8_t op2, vbool4_t borrowin, size_t vl) { - return vmsbc_vxm_u8m2_b4(op1, op2, borrowin, vl); + return __riscv_vmsbc_vxm_u8m2_b4(op1, op2, borrowin, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vv_u8m2_b4( @@ -966,7 +966,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsbc_vv_u8m2_b4(vuint8m2_t op1, vuint8m2_t op2, size_t vl) { - return vmsbc_vv_u8m2_b4(op1, op2, vl); + return __riscv_vmsbc_vv_u8m2_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vx_u8m2_b4( @@ -975,7 +975,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsbc_vx_u8m2_b4(vuint8m2_t op1, uint8_t op2, size_t vl) { - return vmsbc_vx_u8m2_b4(op1, op2, vl); + return __riscv_vmsbc_vx_u8m2_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vvm_u8m4_b2( @@ -984,7 +984,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmsbc_vvm_u8m4_b2(vuint8m4_t op1, vuint8m4_t op2, vbool2_t borrowin, size_t vl) { - return vmsbc_vvm_u8m4_b2(op1, op2, borrowin, vl); + return __riscv_vmsbc_vvm_u8m4_b2(op1, op2, borrowin, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vxm_u8m4_b2( @@ -993,7 +993,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmsbc_vxm_u8m4_b2(vuint8m4_t op1, uint8_t op2, vbool2_t borrowin, size_t vl) { - return vmsbc_vxm_u8m4_b2(op1, op2, borrowin, vl); + return __riscv_vmsbc_vxm_u8m4_b2(op1, op2, borrowin, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vv_u8m4_b2( @@ -1002,7 +1002,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmsbc_vv_u8m4_b2(vuint8m4_t op1, vuint8m4_t op2, size_t vl) { - return vmsbc_vv_u8m4_b2(op1, op2, vl); + return __riscv_vmsbc_vv_u8m4_b2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vx_u8m4_b2( @@ -1011,7 +1011,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmsbc_vx_u8m4_b2(vuint8m4_t op1, uint8_t op2, size_t vl) { - return vmsbc_vx_u8m4_b2(op1, op2, vl); + return __riscv_vmsbc_vx_u8m4_b2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vvm_u8m8_b1( @@ -1020,7 +1020,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool1_t test_vmsbc_vvm_u8m8_b1(vuint8m8_t op1, vuint8m8_t op2, vbool1_t borrowin, size_t vl) { - return vmsbc_vvm_u8m8_b1(op1, op2, borrowin, vl); + return __riscv_vmsbc_vvm_u8m8_b1(op1, op2, borrowin, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vxm_u8m8_b1( @@ -1029,7 +1029,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool1_t test_vmsbc_vxm_u8m8_b1(vuint8m8_t op1, uint8_t op2, vbool1_t borrowin, size_t vl) { - return vmsbc_vxm_u8m8_b1(op1, op2, borrowin, vl); + return __riscv_vmsbc_vxm_u8m8_b1(op1, op2, borrowin, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vv_u8m8_b1( @@ -1038,7 +1038,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool1_t test_vmsbc_vv_u8m8_b1(vuint8m8_t op1, vuint8m8_t op2, size_t vl) { - return vmsbc_vv_u8m8_b1(op1, op2, vl); + return __riscv_vmsbc_vv_u8m8_b1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vx_u8m8_b1( @@ -1047,7 +1047,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool1_t test_vmsbc_vx_u8m8_b1(vuint8m8_t op1, uint8_t op2, size_t vl) { - return vmsbc_vx_u8m8_b1(op1, op2, vl); + return __riscv_vmsbc_vx_u8m8_b1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vvm_u16mf4_b64( @@ -1056,7 +1056,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsbc_vvm_u16mf4_b64(vuint16mf4_t op1, vuint16mf4_t op2, vbool64_t borrowin, size_t vl) { - return vmsbc_vvm_u16mf4_b64(op1, op2, borrowin, vl); + return __riscv_vmsbc_vvm_u16mf4_b64(op1, op2, borrowin, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vxm_u16mf4_b64( @@ -1065,7 +1065,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsbc_vxm_u16mf4_b64(vuint16mf4_t op1, uint16_t op2, vbool64_t borrowin, size_t vl) { - return vmsbc_vxm_u16mf4_b64(op1, op2, borrowin, vl); + return __riscv_vmsbc_vxm_u16mf4_b64(op1, op2, borrowin, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vv_u16mf4_b64( @@ -1074,7 +1074,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsbc_vv_u16mf4_b64(vuint16mf4_t op1, vuint16mf4_t op2, size_t vl) { - return vmsbc_vv_u16mf4_b64(op1, op2, vl); + return __riscv_vmsbc_vv_u16mf4_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vx_u16mf4_b64( @@ -1083,7 +1083,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsbc_vx_u16mf4_b64(vuint16mf4_t op1, uint16_t op2, size_t vl) { - return vmsbc_vx_u16mf4_b64(op1, op2, vl); + return __riscv_vmsbc_vx_u16mf4_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vvm_u16mf2_b32( @@ -1092,7 +1092,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsbc_vvm_u16mf2_b32(vuint16mf2_t op1, vuint16mf2_t op2, vbool32_t borrowin, size_t vl) { - return vmsbc_vvm_u16mf2_b32(op1, op2, borrowin, vl); + return __riscv_vmsbc_vvm_u16mf2_b32(op1, op2, borrowin, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vxm_u16mf2_b32( @@ -1101,7 +1101,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsbc_vxm_u16mf2_b32(vuint16mf2_t op1, uint16_t op2, vbool32_t borrowin, size_t vl) { - return vmsbc_vxm_u16mf2_b32(op1, op2, borrowin, vl); + return __riscv_vmsbc_vxm_u16mf2_b32(op1, op2, borrowin, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vv_u16mf2_b32( @@ -1110,7 +1110,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsbc_vv_u16mf2_b32(vuint16mf2_t op1, vuint16mf2_t op2, size_t vl) { - return vmsbc_vv_u16mf2_b32(op1, op2, vl); + return __riscv_vmsbc_vv_u16mf2_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vx_u16mf2_b32( @@ -1119,7 +1119,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsbc_vx_u16mf2_b32(vuint16mf2_t op1, uint16_t op2, size_t vl) { - return vmsbc_vx_u16mf2_b32(op1, op2, vl); + return __riscv_vmsbc_vx_u16mf2_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vvm_u16m1_b16( @@ -1128,7 +1128,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsbc_vvm_u16m1_b16(vuint16m1_t op1, vuint16m1_t op2, vbool16_t borrowin, size_t vl) { - return vmsbc_vvm_u16m1_b16(op1, op2, borrowin, vl); + return __riscv_vmsbc_vvm_u16m1_b16(op1, op2, borrowin, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vxm_u16m1_b16( @@ -1137,7 +1137,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsbc_vxm_u16m1_b16(vuint16m1_t op1, uint16_t op2, vbool16_t borrowin, size_t vl) { - return vmsbc_vxm_u16m1_b16(op1, op2, borrowin, vl); + return __riscv_vmsbc_vxm_u16m1_b16(op1, op2, borrowin, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vv_u16m1_b16( @@ -1146,7 +1146,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsbc_vv_u16m1_b16(vuint16m1_t op1, vuint16m1_t op2, size_t vl) { - return vmsbc_vv_u16m1_b16(op1, op2, vl); + return __riscv_vmsbc_vv_u16m1_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vx_u16m1_b16( @@ -1155,7 +1155,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsbc_vx_u16m1_b16(vuint16m1_t op1, uint16_t op2, size_t vl) { - return vmsbc_vx_u16m1_b16(op1, op2, vl); + return __riscv_vmsbc_vx_u16m1_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vvm_u16m2_b8( @@ -1164,7 +1164,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsbc_vvm_u16m2_b8(vuint16m2_t op1, vuint16m2_t op2, vbool8_t borrowin, size_t vl) { - return vmsbc_vvm_u16m2_b8(op1, op2, borrowin, vl); + return __riscv_vmsbc_vvm_u16m2_b8(op1, op2, borrowin, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vxm_u16m2_b8( @@ -1173,7 +1173,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsbc_vxm_u16m2_b8(vuint16m2_t op1, uint16_t op2, vbool8_t borrowin, size_t vl) { - return vmsbc_vxm_u16m2_b8(op1, op2, borrowin, vl); + return __riscv_vmsbc_vxm_u16m2_b8(op1, op2, borrowin, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vv_u16m2_b8( @@ -1182,7 +1182,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsbc_vv_u16m2_b8(vuint16m2_t op1, vuint16m2_t op2, size_t vl) { - return vmsbc_vv_u16m2_b8(op1, op2, vl); + return __riscv_vmsbc_vv_u16m2_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vx_u16m2_b8( @@ -1191,7 +1191,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsbc_vx_u16m2_b8(vuint16m2_t op1, uint16_t op2, size_t vl) { - return vmsbc_vx_u16m2_b8(op1, op2, vl); + return __riscv_vmsbc_vx_u16m2_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vvm_u16m4_b4( @@ -1200,7 +1200,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsbc_vvm_u16m4_b4(vuint16m4_t op1, vuint16m4_t op2, vbool4_t borrowin, size_t vl) { - return vmsbc_vvm_u16m4_b4(op1, op2, borrowin, vl); + return __riscv_vmsbc_vvm_u16m4_b4(op1, op2, borrowin, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vxm_u16m4_b4( @@ -1209,7 +1209,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsbc_vxm_u16m4_b4(vuint16m4_t op1, uint16_t op2, vbool4_t borrowin, size_t vl) { - return vmsbc_vxm_u16m4_b4(op1, op2, borrowin, vl); + return __riscv_vmsbc_vxm_u16m4_b4(op1, op2, borrowin, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vv_u16m4_b4( @@ -1218,7 +1218,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsbc_vv_u16m4_b4(vuint16m4_t op1, vuint16m4_t op2, size_t vl) { - return vmsbc_vv_u16m4_b4(op1, op2, vl); + return __riscv_vmsbc_vv_u16m4_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vx_u16m4_b4( @@ -1227,7 +1227,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsbc_vx_u16m4_b4(vuint16m4_t op1, uint16_t op2, size_t vl) { - return vmsbc_vx_u16m4_b4(op1, op2, vl); + return __riscv_vmsbc_vx_u16m4_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vvm_u16m8_b2( @@ -1236,7 +1236,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmsbc_vvm_u16m8_b2(vuint16m8_t op1, vuint16m8_t op2, vbool2_t borrowin, size_t vl) { - return vmsbc_vvm_u16m8_b2(op1, op2, borrowin, vl); + return __riscv_vmsbc_vvm_u16m8_b2(op1, op2, borrowin, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vxm_u16m8_b2( @@ -1245,7 +1245,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmsbc_vxm_u16m8_b2(vuint16m8_t op1, uint16_t op2, vbool2_t borrowin, size_t vl) { - return vmsbc_vxm_u16m8_b2(op1, op2, borrowin, vl); + return __riscv_vmsbc_vxm_u16m8_b2(op1, op2, borrowin, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vv_u16m8_b2( @@ -1254,7 +1254,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmsbc_vv_u16m8_b2(vuint16m8_t op1, vuint16m8_t op2, size_t vl) { - return vmsbc_vv_u16m8_b2(op1, op2, vl); + return __riscv_vmsbc_vv_u16m8_b2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vx_u16m8_b2( @@ -1263,7 +1263,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmsbc_vx_u16m8_b2(vuint16m8_t op1, uint16_t op2, size_t vl) { - return vmsbc_vx_u16m8_b2(op1, op2, vl); + return __riscv_vmsbc_vx_u16m8_b2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vvm_u32mf2_b64( @@ -1272,7 +1272,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsbc_vvm_u32mf2_b64(vuint32mf2_t op1, vuint32mf2_t op2, vbool64_t borrowin, size_t vl) { - return vmsbc_vvm_u32mf2_b64(op1, op2, borrowin, vl); + return __riscv_vmsbc_vvm_u32mf2_b64(op1, op2, borrowin, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vxm_u32mf2_b64( @@ -1281,7 +1281,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsbc_vxm_u32mf2_b64(vuint32mf2_t op1, uint32_t op2, vbool64_t borrowin, size_t vl) { - return vmsbc_vxm_u32mf2_b64(op1, op2, borrowin, vl); + return __riscv_vmsbc_vxm_u32mf2_b64(op1, op2, borrowin, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vv_u32mf2_b64( @@ -1290,7 +1290,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsbc_vv_u32mf2_b64(vuint32mf2_t op1, vuint32mf2_t op2, size_t vl) { - return vmsbc_vv_u32mf2_b64(op1, op2, vl); + return __riscv_vmsbc_vv_u32mf2_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vx_u32mf2_b64( @@ -1299,7 +1299,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsbc_vx_u32mf2_b64(vuint32mf2_t op1, uint32_t op2, size_t vl) { - return vmsbc_vx_u32mf2_b64(op1, op2, vl); + return __riscv_vmsbc_vx_u32mf2_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vvm_u32m1_b32( @@ -1308,7 +1308,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsbc_vvm_u32m1_b32(vuint32m1_t op1, vuint32m1_t op2, vbool32_t borrowin, size_t vl) { - return vmsbc_vvm_u32m1_b32(op1, op2, borrowin, vl); + return __riscv_vmsbc_vvm_u32m1_b32(op1, op2, borrowin, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vxm_u32m1_b32( @@ -1317,7 +1317,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsbc_vxm_u32m1_b32(vuint32m1_t op1, uint32_t op2, vbool32_t borrowin, size_t vl) { - return vmsbc_vxm_u32m1_b32(op1, op2, borrowin, vl); + return __riscv_vmsbc_vxm_u32m1_b32(op1, op2, borrowin, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vv_u32m1_b32( @@ -1326,7 +1326,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsbc_vv_u32m1_b32(vuint32m1_t op1, vuint32m1_t op2, size_t vl) { - return vmsbc_vv_u32m1_b32(op1, op2, vl); + return __riscv_vmsbc_vv_u32m1_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vx_u32m1_b32( @@ -1335,7 +1335,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsbc_vx_u32m1_b32(vuint32m1_t op1, uint32_t op2, size_t vl) { - return vmsbc_vx_u32m1_b32(op1, op2, vl); + return __riscv_vmsbc_vx_u32m1_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vvm_u32m2_b16( @@ -1344,7 +1344,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsbc_vvm_u32m2_b16(vuint32m2_t op1, vuint32m2_t op2, vbool16_t borrowin, size_t vl) { - return vmsbc_vvm_u32m2_b16(op1, op2, borrowin, vl); + return __riscv_vmsbc_vvm_u32m2_b16(op1, op2, borrowin, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vxm_u32m2_b16( @@ -1353,7 +1353,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsbc_vxm_u32m2_b16(vuint32m2_t op1, uint32_t op2, vbool16_t borrowin, size_t vl) { - return vmsbc_vxm_u32m2_b16(op1, op2, borrowin, vl); + return __riscv_vmsbc_vxm_u32m2_b16(op1, op2, borrowin, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vv_u32m2_b16( @@ -1362,7 +1362,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsbc_vv_u32m2_b16(vuint32m2_t op1, vuint32m2_t op2, size_t vl) { - return vmsbc_vv_u32m2_b16(op1, op2, vl); + return __riscv_vmsbc_vv_u32m2_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vx_u32m2_b16( @@ -1371,7 +1371,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsbc_vx_u32m2_b16(vuint32m2_t op1, uint32_t op2, size_t vl) { - return vmsbc_vx_u32m2_b16(op1, op2, vl); + return __riscv_vmsbc_vx_u32m2_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vvm_u32m4_b8( @@ -1380,7 +1380,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsbc_vvm_u32m4_b8(vuint32m4_t op1, vuint32m4_t op2, vbool8_t borrowin, size_t vl) { - return vmsbc_vvm_u32m4_b8(op1, op2, borrowin, vl); + return __riscv_vmsbc_vvm_u32m4_b8(op1, op2, borrowin, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vxm_u32m4_b8( @@ -1389,7 +1389,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsbc_vxm_u32m4_b8(vuint32m4_t op1, uint32_t op2, vbool8_t borrowin, size_t vl) { - return vmsbc_vxm_u32m4_b8(op1, op2, borrowin, vl); + return __riscv_vmsbc_vxm_u32m4_b8(op1, op2, borrowin, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vv_u32m4_b8( @@ -1398,7 +1398,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsbc_vv_u32m4_b8(vuint32m4_t op1, vuint32m4_t op2, size_t vl) { - return vmsbc_vv_u32m4_b8(op1, op2, vl); + return __riscv_vmsbc_vv_u32m4_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vx_u32m4_b8( @@ -1407,7 +1407,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsbc_vx_u32m4_b8(vuint32m4_t op1, uint32_t op2, size_t vl) { - return vmsbc_vx_u32m4_b8(op1, op2, vl); + return __riscv_vmsbc_vx_u32m4_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vvm_u32m8_b4( @@ -1416,7 +1416,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsbc_vvm_u32m8_b4(vuint32m8_t op1, vuint32m8_t op2, vbool4_t borrowin, size_t vl) { - return vmsbc_vvm_u32m8_b4(op1, op2, borrowin, vl); + return __riscv_vmsbc_vvm_u32m8_b4(op1, op2, borrowin, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vxm_u32m8_b4( @@ -1425,7 +1425,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsbc_vxm_u32m8_b4(vuint32m8_t op1, uint32_t op2, vbool4_t borrowin, size_t vl) { - return vmsbc_vxm_u32m8_b4(op1, op2, borrowin, vl); + return __riscv_vmsbc_vxm_u32m8_b4(op1, op2, borrowin, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vv_u32m8_b4( @@ -1434,7 +1434,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsbc_vv_u32m8_b4(vuint32m8_t op1, vuint32m8_t op2, size_t vl) { - return vmsbc_vv_u32m8_b4(op1, op2, vl); + return __riscv_vmsbc_vv_u32m8_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vx_u32m8_b4( @@ -1443,7 +1443,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsbc_vx_u32m8_b4(vuint32m8_t op1, uint32_t op2, size_t vl) { - return vmsbc_vx_u32m8_b4(op1, op2, vl); + return __riscv_vmsbc_vx_u32m8_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vvm_u64m1_b64( @@ -1452,7 +1452,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsbc_vvm_u64m1_b64(vuint64m1_t op1, vuint64m1_t op2, vbool64_t borrowin, size_t vl) { - return vmsbc_vvm_u64m1_b64(op1, op2, borrowin, vl); + return __riscv_vmsbc_vvm_u64m1_b64(op1, op2, borrowin, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vxm_u64m1_b64( @@ -1461,7 +1461,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsbc_vxm_u64m1_b64(vuint64m1_t op1, uint64_t op2, vbool64_t borrowin, size_t vl) { - return vmsbc_vxm_u64m1_b64(op1, op2, borrowin, vl); + return __riscv_vmsbc_vxm_u64m1_b64(op1, op2, borrowin, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vv_u64m1_b64( @@ -1470,7 +1470,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsbc_vv_u64m1_b64(vuint64m1_t op1, vuint64m1_t op2, size_t vl) { - return vmsbc_vv_u64m1_b64(op1, op2, vl); + return __riscv_vmsbc_vv_u64m1_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vx_u64m1_b64( @@ -1479,7 +1479,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsbc_vx_u64m1_b64(vuint64m1_t op1, uint64_t op2, size_t vl) { - return vmsbc_vx_u64m1_b64(op1, op2, vl); + return __riscv_vmsbc_vx_u64m1_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vvm_u64m2_b32( @@ -1488,7 +1488,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsbc_vvm_u64m2_b32(vuint64m2_t op1, vuint64m2_t op2, vbool32_t borrowin, size_t vl) { - return vmsbc_vvm_u64m2_b32(op1, op2, borrowin, vl); + return __riscv_vmsbc_vvm_u64m2_b32(op1, op2, borrowin, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vxm_u64m2_b32( @@ -1497,7 +1497,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsbc_vxm_u64m2_b32(vuint64m2_t op1, uint64_t op2, vbool32_t borrowin, size_t vl) { - return vmsbc_vxm_u64m2_b32(op1, op2, borrowin, vl); + return __riscv_vmsbc_vxm_u64m2_b32(op1, op2, borrowin, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vv_u64m2_b32( @@ -1506,7 +1506,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsbc_vv_u64m2_b32(vuint64m2_t op1, vuint64m2_t op2, size_t vl) { - return vmsbc_vv_u64m2_b32(op1, op2, vl); + return __riscv_vmsbc_vv_u64m2_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vx_u64m2_b32( @@ -1515,7 +1515,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsbc_vx_u64m2_b32(vuint64m2_t op1, uint64_t op2, size_t vl) { - return vmsbc_vx_u64m2_b32(op1, op2, vl); + return __riscv_vmsbc_vx_u64m2_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vvm_u64m4_b16( @@ -1524,7 +1524,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsbc_vvm_u64m4_b16(vuint64m4_t op1, vuint64m4_t op2, vbool16_t borrowin, size_t vl) { - return vmsbc_vvm_u64m4_b16(op1, op2, borrowin, vl); + return __riscv_vmsbc_vvm_u64m4_b16(op1, op2, borrowin, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vxm_u64m4_b16( @@ -1533,7 +1533,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsbc_vxm_u64m4_b16(vuint64m4_t op1, uint64_t op2, vbool16_t borrowin, size_t vl) { - return vmsbc_vxm_u64m4_b16(op1, op2, borrowin, vl); + return __riscv_vmsbc_vxm_u64m4_b16(op1, op2, borrowin, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vv_u64m4_b16( @@ -1542,7 +1542,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsbc_vv_u64m4_b16(vuint64m4_t op1, vuint64m4_t op2, size_t vl) { - return vmsbc_vv_u64m4_b16(op1, op2, vl); + return __riscv_vmsbc_vv_u64m4_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vx_u64m4_b16( @@ -1551,7 +1551,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsbc_vx_u64m4_b16(vuint64m4_t op1, uint64_t op2, size_t vl) { - return vmsbc_vx_u64m4_b16(op1, op2, vl); + return __riscv_vmsbc_vx_u64m4_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vvm_u64m8_b8( @@ -1560,7 +1560,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsbc_vvm_u64m8_b8(vuint64m8_t op1, vuint64m8_t op2, vbool8_t borrowin, size_t vl) { - return vmsbc_vvm_u64m8_b8(op1, op2, borrowin, vl); + return __riscv_vmsbc_vvm_u64m8_b8(op1, op2, borrowin, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vxm_u64m8_b8( @@ -1569,7 +1569,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsbc_vxm_u64m8_b8(vuint64m8_t op1, uint64_t op2, vbool8_t borrowin, size_t vl) { - return vmsbc_vxm_u64m8_b8(op1, op2, borrowin, vl); + return __riscv_vmsbc_vxm_u64m8_b8(op1, op2, borrowin, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vv_u64m8_b8( @@ -1578,7 +1578,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsbc_vv_u64m8_b8(vuint64m8_t op1, vuint64m8_t op2, size_t vl) { - return vmsbc_vv_u64m8_b8(op1, op2, vl); + return __riscv_vmsbc_vv_u64m8_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsbc_vx_u64m8_b8( @@ -1587,6 +1587,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsbc_vx_u64m8_b8(vuint64m8_t op1, uint64_t op2, size_t vl) { - return vmsbc_vx_u64m8_b8(op1, op2, vl); + return __riscv_vmsbc_vx_u64m8_b8(op1, op2, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmsbf.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmsbf.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmsbf.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmsbf.c @@ -12,7 +12,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool1_t test_vmsbf_m_b1(vbool1_t op1, size_t vl) { - return vmsbf_m_b1(op1, vl); + return __riscv_vmsbf_m_b1(op1, vl); } // CHECK-RV64-LABEL: @test_vmsbf_m_b2( @@ -21,7 +21,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmsbf_m_b2(vbool2_t op1, size_t vl) { - return vmsbf_m_b2(op1, vl); + return __riscv_vmsbf_m_b2(op1, vl); } // CHECK-RV64-LABEL: @test_vmsbf_m_b4( @@ -30,7 +30,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsbf_m_b4(vbool4_t op1, size_t vl) { - return vmsbf_m_b4(op1, vl); + return __riscv_vmsbf_m_b4(op1, vl); } // CHECK-RV64-LABEL: @test_vmsbf_m_b8( @@ -39,7 +39,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsbf_m_b8(vbool8_t op1, size_t vl) { - return vmsbf_m_b8(op1, vl); + return __riscv_vmsbf_m_b8(op1, vl); } // CHECK-RV64-LABEL: @test_vmsbf_m_b16( @@ -48,7 +48,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsbf_m_b16(vbool16_t op1, size_t vl) { - return vmsbf_m_b16(op1, vl); + return __riscv_vmsbf_m_b16(op1, vl); } // CHECK-RV64-LABEL: @test_vmsbf_m_b32( @@ -57,7 +57,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsbf_m_b32(vbool32_t op1, size_t vl) { - return vmsbf_m_b32(op1, vl); + return __riscv_vmsbf_m_b32(op1, vl); } // CHECK-RV64-LABEL: @test_vmsbf_m_b64( @@ -66,7 +66,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsbf_m_b64(vbool64_t op1, size_t vl) { - return vmsbf_m_b64(op1, vl); + return __riscv_vmsbf_m_b64(op1, vl); } // CHECK-RV64-LABEL: @test_vmsbf_m_b1_m( @@ -75,7 +75,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool1_t test_vmsbf_m_b1_m(vbool1_t mask, vbool1_t op1, size_t vl) { - return vmsbf_m_b1_m(mask, op1, vl); + return __riscv_vmsbf_m_b1_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vmsbf_m_b2_m( @@ -84,7 +84,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmsbf_m_b2_m(vbool2_t mask, vbool2_t op1, size_t vl) { - return vmsbf_m_b2_m(mask, op1, vl); + return __riscv_vmsbf_m_b2_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vmsbf_m_b4_m( @@ -93,7 +93,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsbf_m_b4_m(vbool4_t mask, vbool4_t op1, size_t vl) { - return vmsbf_m_b4_m(mask, op1, vl); + return __riscv_vmsbf_m_b4_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vmsbf_m_b8_m( @@ -102,7 +102,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsbf_m_b8_m(vbool8_t mask, vbool8_t op1, size_t vl) { - return vmsbf_m_b8_m(mask, op1, vl); + return __riscv_vmsbf_m_b8_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vmsbf_m_b16_m( @@ -111,7 +111,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsbf_m_b16_m(vbool16_t mask, vbool16_t op1, size_t vl) { - return vmsbf_m_b16_m(mask, op1, vl); + return __riscv_vmsbf_m_b16_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vmsbf_m_b32_m( @@ -120,7 +120,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsbf_m_b32_m(vbool32_t mask, vbool32_t op1, size_t vl) { - return vmsbf_m_b32_m(mask, op1, vl); + return __riscv_vmsbf_m_b32_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vmsbf_m_b64_m( @@ -129,6 +129,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsbf_m_b64_m(vbool64_t mask, vbool64_t op1, size_t vl) { - return vmsbf_m_b64_m(mask, op1, vl); + return __riscv_vmsbf_m_b64_m(mask, op1, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmseq.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmseq.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmseq.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmseq.c @@ -13,7 +13,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmseq_vv_i8mf8_b64(vint8mf8_t op1, vint8mf8_t op2, size_t vl) { - return vmseq_vv_i8mf8_b64(op1, op2, vl); + return __riscv_vmseq_vv_i8mf8_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vx_i8mf8_b64( @@ -22,7 +22,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmseq_vx_i8mf8_b64(vint8mf8_t op1, int8_t op2, size_t vl) { - return vmseq_vx_i8mf8_b64(op1, op2, vl); + return __riscv_vmseq_vx_i8mf8_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vv_i8mf4_b32( @@ -31,7 +31,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmseq_vv_i8mf4_b32(vint8mf4_t op1, vint8mf4_t op2, size_t vl) { - return vmseq_vv_i8mf4_b32(op1, op2, vl); + return __riscv_vmseq_vv_i8mf4_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vx_i8mf4_b32( @@ -40,7 +40,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmseq_vx_i8mf4_b32(vint8mf4_t op1, int8_t op2, size_t vl) { - return vmseq_vx_i8mf4_b32(op1, op2, vl); + return __riscv_vmseq_vx_i8mf4_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vv_i8mf2_b16( @@ -49,7 +49,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmseq_vv_i8mf2_b16(vint8mf2_t op1, vint8mf2_t op2, size_t vl) { - return vmseq_vv_i8mf2_b16(op1, op2, vl); + return __riscv_vmseq_vv_i8mf2_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vx_i8mf2_b16( @@ -58,7 +58,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmseq_vx_i8mf2_b16(vint8mf2_t op1, int8_t op2, size_t vl) { - return vmseq_vx_i8mf2_b16(op1, op2, vl); + return __riscv_vmseq_vx_i8mf2_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vv_i8m1_b8( @@ -67,7 +67,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmseq_vv_i8m1_b8(vint8m1_t op1, vint8m1_t op2, size_t vl) { - return vmseq_vv_i8m1_b8(op1, op2, vl); + return __riscv_vmseq_vv_i8m1_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vx_i8m1_b8( @@ -76,7 +76,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmseq_vx_i8m1_b8(vint8m1_t op1, int8_t op2, size_t vl) { - return vmseq_vx_i8m1_b8(op1, op2, vl); + return __riscv_vmseq_vx_i8m1_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vv_i8m2_b4( @@ -85,7 +85,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmseq_vv_i8m2_b4(vint8m2_t op1, vint8m2_t op2, size_t vl) { - return vmseq_vv_i8m2_b4(op1, op2, vl); + return __riscv_vmseq_vv_i8m2_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vx_i8m2_b4( @@ -94,7 +94,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmseq_vx_i8m2_b4(vint8m2_t op1, int8_t op2, size_t vl) { - return vmseq_vx_i8m2_b4(op1, op2, vl); + return __riscv_vmseq_vx_i8m2_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vv_i8m4_b2( @@ -103,7 +103,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmseq_vv_i8m4_b2(vint8m4_t op1, vint8m4_t op2, size_t vl) { - return vmseq_vv_i8m4_b2(op1, op2, vl); + return __riscv_vmseq_vv_i8m4_b2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vx_i8m4_b2( @@ -112,7 +112,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmseq_vx_i8m4_b2(vint8m4_t op1, int8_t op2, size_t vl) { - return vmseq_vx_i8m4_b2(op1, op2, vl); + return __riscv_vmseq_vx_i8m4_b2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vv_i8m8_b1( @@ -121,7 +121,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool1_t test_vmseq_vv_i8m8_b1(vint8m8_t op1, vint8m8_t op2, size_t vl) { - return vmseq_vv_i8m8_b1(op1, op2, vl); + return __riscv_vmseq_vv_i8m8_b1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vx_i8m8_b1( @@ -130,7 +130,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool1_t test_vmseq_vx_i8m8_b1(vint8m8_t op1, int8_t op2, size_t vl) { - return vmseq_vx_i8m8_b1(op1, op2, vl); + return __riscv_vmseq_vx_i8m8_b1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vv_i16mf4_b64( @@ -139,7 +139,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmseq_vv_i16mf4_b64(vint16mf4_t op1, vint16mf4_t op2, size_t vl) { - return vmseq_vv_i16mf4_b64(op1, op2, vl); + return __riscv_vmseq_vv_i16mf4_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vx_i16mf4_b64( @@ -148,7 +148,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmseq_vx_i16mf4_b64(vint16mf4_t op1, int16_t op2, size_t vl) { - return vmseq_vx_i16mf4_b64(op1, op2, vl); + return __riscv_vmseq_vx_i16mf4_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vv_i16mf2_b32( @@ -157,7 +157,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmseq_vv_i16mf2_b32(vint16mf2_t op1, vint16mf2_t op2, size_t vl) { - return vmseq_vv_i16mf2_b32(op1, op2, vl); + return __riscv_vmseq_vv_i16mf2_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vx_i16mf2_b32( @@ -166,7 +166,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmseq_vx_i16mf2_b32(vint16mf2_t op1, int16_t op2, size_t vl) { - return vmseq_vx_i16mf2_b32(op1, op2, vl); + return __riscv_vmseq_vx_i16mf2_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vv_i16m1_b16( @@ -175,7 +175,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmseq_vv_i16m1_b16(vint16m1_t op1, vint16m1_t op2, size_t vl) { - return vmseq_vv_i16m1_b16(op1, op2, vl); + return __riscv_vmseq_vv_i16m1_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vx_i16m1_b16( @@ -184,7 +184,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmseq_vx_i16m1_b16(vint16m1_t op1, int16_t op2, size_t vl) { - return vmseq_vx_i16m1_b16(op1, op2, vl); + return __riscv_vmseq_vx_i16m1_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vv_i16m2_b8( @@ -193,7 +193,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmseq_vv_i16m2_b8(vint16m2_t op1, vint16m2_t op2, size_t vl) { - return vmseq_vv_i16m2_b8(op1, op2, vl); + return __riscv_vmseq_vv_i16m2_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vx_i16m2_b8( @@ -202,7 +202,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmseq_vx_i16m2_b8(vint16m2_t op1, int16_t op2, size_t vl) { - return vmseq_vx_i16m2_b8(op1, op2, vl); + return __riscv_vmseq_vx_i16m2_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vv_i16m4_b4( @@ -211,7 +211,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmseq_vv_i16m4_b4(vint16m4_t op1, vint16m4_t op2, size_t vl) { - return vmseq_vv_i16m4_b4(op1, op2, vl); + return __riscv_vmseq_vv_i16m4_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vx_i16m4_b4( @@ -220,7 +220,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmseq_vx_i16m4_b4(vint16m4_t op1, int16_t op2, size_t vl) { - return vmseq_vx_i16m4_b4(op1, op2, vl); + return __riscv_vmseq_vx_i16m4_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vv_i16m8_b2( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmseq_vv_i16m8_b2(vint16m8_t op1, vint16m8_t op2, size_t vl) { - return vmseq_vv_i16m8_b2(op1, op2, vl); + return __riscv_vmseq_vv_i16m8_b2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vx_i16m8_b2( @@ -238,7 +238,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmseq_vx_i16m8_b2(vint16m8_t op1, int16_t op2, size_t vl) { - return vmseq_vx_i16m8_b2(op1, op2, vl); + return __riscv_vmseq_vx_i16m8_b2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vv_i32mf2_b64( @@ -247,7 +247,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmseq_vv_i32mf2_b64(vint32mf2_t op1, vint32mf2_t op2, size_t vl) { - return vmseq_vv_i32mf2_b64(op1, op2, vl); + return __riscv_vmseq_vv_i32mf2_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vx_i32mf2_b64( @@ -256,7 +256,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmseq_vx_i32mf2_b64(vint32mf2_t op1, int32_t op2, size_t vl) { - return vmseq_vx_i32mf2_b64(op1, op2, vl); + return __riscv_vmseq_vx_i32mf2_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vv_i32m1_b32( @@ -265,7 +265,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmseq_vv_i32m1_b32(vint32m1_t op1, vint32m1_t op2, size_t vl) { - return vmseq_vv_i32m1_b32(op1, op2, vl); + return __riscv_vmseq_vv_i32m1_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vx_i32m1_b32( @@ -274,7 +274,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmseq_vx_i32m1_b32(vint32m1_t op1, int32_t op2, size_t vl) { - return vmseq_vx_i32m1_b32(op1, op2, vl); + return __riscv_vmseq_vx_i32m1_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vv_i32m2_b16( @@ -283,7 +283,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmseq_vv_i32m2_b16(vint32m2_t op1, vint32m2_t op2, size_t vl) { - return vmseq_vv_i32m2_b16(op1, op2, vl); + return __riscv_vmseq_vv_i32m2_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vx_i32m2_b16( @@ -292,7 +292,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmseq_vx_i32m2_b16(vint32m2_t op1, int32_t op2, size_t vl) { - return vmseq_vx_i32m2_b16(op1, op2, vl); + return __riscv_vmseq_vx_i32m2_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vv_i32m4_b8( @@ -301,7 +301,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmseq_vv_i32m4_b8(vint32m4_t op1, vint32m4_t op2, size_t vl) { - return vmseq_vv_i32m4_b8(op1, op2, vl); + return __riscv_vmseq_vv_i32m4_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vx_i32m4_b8( @@ -310,7 +310,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmseq_vx_i32m4_b8(vint32m4_t op1, int32_t op2, size_t vl) { - return vmseq_vx_i32m4_b8(op1, op2, vl); + return __riscv_vmseq_vx_i32m4_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vv_i32m8_b4( @@ -319,7 +319,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmseq_vv_i32m8_b4(vint32m8_t op1, vint32m8_t op2, size_t vl) { - return vmseq_vv_i32m8_b4(op1, op2, vl); + return __riscv_vmseq_vv_i32m8_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vx_i32m8_b4( @@ -328,7 +328,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmseq_vx_i32m8_b4(vint32m8_t op1, int32_t op2, size_t vl) { - return vmseq_vx_i32m8_b4(op1, op2, vl); + return __riscv_vmseq_vx_i32m8_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vv_i64m1_b64( @@ -337,7 +337,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmseq_vv_i64m1_b64(vint64m1_t op1, vint64m1_t op2, size_t vl) { - return vmseq_vv_i64m1_b64(op1, op2, vl); + return __riscv_vmseq_vv_i64m1_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vx_i64m1_b64( @@ -346,7 +346,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmseq_vx_i64m1_b64(vint64m1_t op1, int64_t op2, size_t vl) { - return vmseq_vx_i64m1_b64(op1, op2, vl); + return __riscv_vmseq_vx_i64m1_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vv_i64m2_b32( @@ -355,7 +355,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmseq_vv_i64m2_b32(vint64m2_t op1, vint64m2_t op2, size_t vl) { - return vmseq_vv_i64m2_b32(op1, op2, vl); + return __riscv_vmseq_vv_i64m2_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vx_i64m2_b32( @@ -364,7 +364,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmseq_vx_i64m2_b32(vint64m2_t op1, int64_t op2, size_t vl) { - return vmseq_vx_i64m2_b32(op1, op2, vl); + return __riscv_vmseq_vx_i64m2_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vv_i64m4_b16( @@ -373,7 +373,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmseq_vv_i64m4_b16(vint64m4_t op1, vint64m4_t op2, size_t vl) { - return vmseq_vv_i64m4_b16(op1, op2, vl); + return __riscv_vmseq_vv_i64m4_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vx_i64m4_b16( @@ -382,7 +382,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmseq_vx_i64m4_b16(vint64m4_t op1, int64_t op2, size_t vl) { - return vmseq_vx_i64m4_b16(op1, op2, vl); + return __riscv_vmseq_vx_i64m4_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vv_i64m8_b8( @@ -391,7 +391,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmseq_vv_i64m8_b8(vint64m8_t op1, vint64m8_t op2, size_t vl) { - return vmseq_vv_i64m8_b8(op1, op2, vl); + return __riscv_vmseq_vv_i64m8_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vx_i64m8_b8( @@ -400,7 +400,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmseq_vx_i64m8_b8(vint64m8_t op1, int64_t op2, size_t vl) { - return vmseq_vx_i64m8_b8(op1, op2, vl); + return __riscv_vmseq_vx_i64m8_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vv_u8mf8_b64( @@ -409,7 +409,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmseq_vv_u8mf8_b64(vuint8mf8_t op1, vuint8mf8_t op2, size_t vl) { - return vmseq_vv_u8mf8_b64(op1, op2, vl); + return __riscv_vmseq_vv_u8mf8_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vx_u8mf8_b64( @@ -418,7 +418,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmseq_vx_u8mf8_b64(vuint8mf8_t op1, uint8_t op2, size_t vl) { - return vmseq_vx_u8mf8_b64(op1, op2, vl); + return __riscv_vmseq_vx_u8mf8_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vv_u8mf4_b32( @@ -427,7 +427,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmseq_vv_u8mf4_b32(vuint8mf4_t op1, vuint8mf4_t op2, size_t vl) { - return vmseq_vv_u8mf4_b32(op1, op2, vl); + return __riscv_vmseq_vv_u8mf4_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vx_u8mf4_b32( @@ -436,7 +436,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmseq_vx_u8mf4_b32(vuint8mf4_t op1, uint8_t op2, size_t vl) { - return vmseq_vx_u8mf4_b32(op1, op2, vl); + return __riscv_vmseq_vx_u8mf4_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vv_u8mf2_b16( @@ -445,7 +445,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmseq_vv_u8mf2_b16(vuint8mf2_t op1, vuint8mf2_t op2, size_t vl) { - return vmseq_vv_u8mf2_b16(op1, op2, vl); + return __riscv_vmseq_vv_u8mf2_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vx_u8mf2_b16( @@ -454,7 +454,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmseq_vx_u8mf2_b16(vuint8mf2_t op1, uint8_t op2, size_t vl) { - return vmseq_vx_u8mf2_b16(op1, op2, vl); + return __riscv_vmseq_vx_u8mf2_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vv_u8m1_b8( @@ -463,7 +463,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmseq_vv_u8m1_b8(vuint8m1_t op1, vuint8m1_t op2, size_t vl) { - return vmseq_vv_u8m1_b8(op1, op2, vl); + return __riscv_vmseq_vv_u8m1_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vx_u8m1_b8( @@ -472,7 +472,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmseq_vx_u8m1_b8(vuint8m1_t op1, uint8_t op2, size_t vl) { - return vmseq_vx_u8m1_b8(op1, op2, vl); + return __riscv_vmseq_vx_u8m1_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vv_u8m2_b4( @@ -481,7 +481,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmseq_vv_u8m2_b4(vuint8m2_t op1, vuint8m2_t op2, size_t vl) { - return vmseq_vv_u8m2_b4(op1, op2, vl); + return __riscv_vmseq_vv_u8m2_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vx_u8m2_b4( @@ -490,7 +490,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmseq_vx_u8m2_b4(vuint8m2_t op1, uint8_t op2, size_t vl) { - return vmseq_vx_u8m2_b4(op1, op2, vl); + return __riscv_vmseq_vx_u8m2_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vv_u8m4_b2( @@ -499,7 +499,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmseq_vv_u8m4_b2(vuint8m4_t op1, vuint8m4_t op2, size_t vl) { - return vmseq_vv_u8m4_b2(op1, op2, vl); + return __riscv_vmseq_vv_u8m4_b2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vx_u8m4_b2( @@ -508,7 +508,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmseq_vx_u8m4_b2(vuint8m4_t op1, uint8_t op2, size_t vl) { - return vmseq_vx_u8m4_b2(op1, op2, vl); + return __riscv_vmseq_vx_u8m4_b2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vv_u8m8_b1( @@ -517,7 +517,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool1_t test_vmseq_vv_u8m8_b1(vuint8m8_t op1, vuint8m8_t op2, size_t vl) { - return vmseq_vv_u8m8_b1(op1, op2, vl); + return __riscv_vmseq_vv_u8m8_b1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vx_u8m8_b1( @@ -526,7 +526,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool1_t test_vmseq_vx_u8m8_b1(vuint8m8_t op1, uint8_t op2, size_t vl) { - return vmseq_vx_u8m8_b1(op1, op2, vl); + return __riscv_vmseq_vx_u8m8_b1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vv_u16mf4_b64( @@ -535,7 +535,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmseq_vv_u16mf4_b64(vuint16mf4_t op1, vuint16mf4_t op2, size_t vl) { - return vmseq_vv_u16mf4_b64(op1, op2, vl); + return __riscv_vmseq_vv_u16mf4_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vx_u16mf4_b64( @@ -544,7 +544,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmseq_vx_u16mf4_b64(vuint16mf4_t op1, uint16_t op2, size_t vl) { - return vmseq_vx_u16mf4_b64(op1, op2, vl); + return __riscv_vmseq_vx_u16mf4_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vv_u16mf2_b32( @@ -553,7 +553,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmseq_vv_u16mf2_b32(vuint16mf2_t op1, vuint16mf2_t op2, size_t vl) { - return vmseq_vv_u16mf2_b32(op1, op2, vl); + return __riscv_vmseq_vv_u16mf2_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vx_u16mf2_b32( @@ -562,7 +562,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmseq_vx_u16mf2_b32(vuint16mf2_t op1, uint16_t op2, size_t vl) { - return vmseq_vx_u16mf2_b32(op1, op2, vl); + return __riscv_vmseq_vx_u16mf2_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vv_u16m1_b16( @@ -571,7 +571,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmseq_vv_u16m1_b16(vuint16m1_t op1, vuint16m1_t op2, size_t vl) { - return vmseq_vv_u16m1_b16(op1, op2, vl); + return __riscv_vmseq_vv_u16m1_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vx_u16m1_b16( @@ -580,7 +580,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmseq_vx_u16m1_b16(vuint16m1_t op1, uint16_t op2, size_t vl) { - return vmseq_vx_u16m1_b16(op1, op2, vl); + return __riscv_vmseq_vx_u16m1_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vv_u16m2_b8( @@ -589,7 +589,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmseq_vv_u16m2_b8(vuint16m2_t op1, vuint16m2_t op2, size_t vl) { - return vmseq_vv_u16m2_b8(op1, op2, vl); + return __riscv_vmseq_vv_u16m2_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vx_u16m2_b8( @@ -598,7 +598,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmseq_vx_u16m2_b8(vuint16m2_t op1, uint16_t op2, size_t vl) { - return vmseq_vx_u16m2_b8(op1, op2, vl); + return __riscv_vmseq_vx_u16m2_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vv_u16m4_b4( @@ -607,7 +607,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmseq_vv_u16m4_b4(vuint16m4_t op1, vuint16m4_t op2, size_t vl) { - return vmseq_vv_u16m4_b4(op1, op2, vl); + return __riscv_vmseq_vv_u16m4_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vx_u16m4_b4( @@ -616,7 +616,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmseq_vx_u16m4_b4(vuint16m4_t op1, uint16_t op2, size_t vl) { - return vmseq_vx_u16m4_b4(op1, op2, vl); + return __riscv_vmseq_vx_u16m4_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vv_u16m8_b2( @@ -625,7 +625,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmseq_vv_u16m8_b2(vuint16m8_t op1, vuint16m8_t op2, size_t vl) { - return vmseq_vv_u16m8_b2(op1, op2, vl); + return __riscv_vmseq_vv_u16m8_b2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vx_u16m8_b2( @@ -634,7 +634,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmseq_vx_u16m8_b2(vuint16m8_t op1, uint16_t op2, size_t vl) { - return vmseq_vx_u16m8_b2(op1, op2, vl); + return __riscv_vmseq_vx_u16m8_b2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vv_u32mf2_b64( @@ -643,7 +643,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmseq_vv_u32mf2_b64(vuint32mf2_t op1, vuint32mf2_t op2, size_t vl) { - return vmseq_vv_u32mf2_b64(op1, op2, vl); + return __riscv_vmseq_vv_u32mf2_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vx_u32mf2_b64( @@ -652,7 +652,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmseq_vx_u32mf2_b64(vuint32mf2_t op1, uint32_t op2, size_t vl) { - return vmseq_vx_u32mf2_b64(op1, op2, vl); + return __riscv_vmseq_vx_u32mf2_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vv_u32m1_b32( @@ -661,7 +661,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmseq_vv_u32m1_b32(vuint32m1_t op1, vuint32m1_t op2, size_t vl) { - return vmseq_vv_u32m1_b32(op1, op2, vl); + return __riscv_vmseq_vv_u32m1_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vx_u32m1_b32( @@ -670,7 +670,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmseq_vx_u32m1_b32(vuint32m1_t op1, uint32_t op2, size_t vl) { - return vmseq_vx_u32m1_b32(op1, op2, vl); + return __riscv_vmseq_vx_u32m1_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vv_u32m2_b16( @@ -679,7 +679,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmseq_vv_u32m2_b16(vuint32m2_t op1, vuint32m2_t op2, size_t vl) { - return vmseq_vv_u32m2_b16(op1, op2, vl); + return __riscv_vmseq_vv_u32m2_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vx_u32m2_b16( @@ -688,7 +688,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmseq_vx_u32m2_b16(vuint32m2_t op1, uint32_t op2, size_t vl) { - return vmseq_vx_u32m2_b16(op1, op2, vl); + return __riscv_vmseq_vx_u32m2_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vv_u32m4_b8( @@ -697,7 +697,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmseq_vv_u32m4_b8(vuint32m4_t op1, vuint32m4_t op2, size_t vl) { - return vmseq_vv_u32m4_b8(op1, op2, vl); + return __riscv_vmseq_vv_u32m4_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vx_u32m4_b8( @@ -706,7 +706,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmseq_vx_u32m4_b8(vuint32m4_t op1, uint32_t op2, size_t vl) { - return vmseq_vx_u32m4_b8(op1, op2, vl); + return __riscv_vmseq_vx_u32m4_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vv_u32m8_b4( @@ -715,7 +715,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmseq_vv_u32m8_b4(vuint32m8_t op1, vuint32m8_t op2, size_t vl) { - return vmseq_vv_u32m8_b4(op1, op2, vl); + return __riscv_vmseq_vv_u32m8_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vx_u32m8_b4( @@ -724,7 +724,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmseq_vx_u32m8_b4(vuint32m8_t op1, uint32_t op2, size_t vl) { - return vmseq_vx_u32m8_b4(op1, op2, vl); + return __riscv_vmseq_vx_u32m8_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vv_u64m1_b64( @@ -733,7 +733,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmseq_vv_u64m1_b64(vuint64m1_t op1, vuint64m1_t op2, size_t vl) { - return vmseq_vv_u64m1_b64(op1, op2, vl); + return __riscv_vmseq_vv_u64m1_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vx_u64m1_b64( @@ -742,7 +742,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmseq_vx_u64m1_b64(vuint64m1_t op1, uint64_t op2, size_t vl) { - return vmseq_vx_u64m1_b64(op1, op2, vl); + return __riscv_vmseq_vx_u64m1_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vv_u64m2_b32( @@ -751,7 +751,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmseq_vv_u64m2_b32(vuint64m2_t op1, vuint64m2_t op2, size_t vl) { - return vmseq_vv_u64m2_b32(op1, op2, vl); + return __riscv_vmseq_vv_u64m2_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vx_u64m2_b32( @@ -760,7 +760,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmseq_vx_u64m2_b32(vuint64m2_t op1, uint64_t op2, size_t vl) { - return vmseq_vx_u64m2_b32(op1, op2, vl); + return __riscv_vmseq_vx_u64m2_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vv_u64m4_b16( @@ -769,7 +769,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmseq_vv_u64m4_b16(vuint64m4_t op1, vuint64m4_t op2, size_t vl) { - return vmseq_vv_u64m4_b16(op1, op2, vl); + return __riscv_vmseq_vv_u64m4_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vx_u64m4_b16( @@ -778,7 +778,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmseq_vx_u64m4_b16(vuint64m4_t op1, uint64_t op2, size_t vl) { - return vmseq_vx_u64m4_b16(op1, op2, vl); + return __riscv_vmseq_vx_u64m4_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vv_u64m8_b8( @@ -787,7 +787,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmseq_vv_u64m8_b8(vuint64m8_t op1, vuint64m8_t op2, size_t vl) { - return vmseq_vv_u64m8_b8(op1, op2, vl); + return __riscv_vmseq_vv_u64m8_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vx_u64m8_b8( @@ -796,7 +796,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmseq_vx_u64m8_b8(vuint64m8_t op1, uint64_t op2, size_t vl) { - return vmseq_vx_u64m8_b8(op1, op2, vl); + return __riscv_vmseq_vx_u64m8_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vv_i8mf8_b64_m( @@ -805,7 +805,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmseq_vv_i8mf8_b64_m(vbool64_t mask, vint8mf8_t op1, vint8mf8_t op2, size_t vl) { - return vmseq_vv_i8mf8_b64_m(mask, op1, op2, vl); + return __riscv_vmseq_vv_i8mf8_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vx_i8mf8_b64_m( @@ -814,7 +814,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmseq_vx_i8mf8_b64_m(vbool64_t mask, vint8mf8_t op1, int8_t op2, size_t vl) { - return vmseq_vx_i8mf8_b64_m(mask, op1, op2, vl); + return __riscv_vmseq_vx_i8mf8_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vv_i8mf4_b32_m( @@ -823,7 +823,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmseq_vv_i8mf4_b32_m(vbool32_t mask, vint8mf4_t op1, vint8mf4_t op2, size_t vl) { - return vmseq_vv_i8mf4_b32_m(mask, op1, op2, vl); + return __riscv_vmseq_vv_i8mf4_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vx_i8mf4_b32_m( @@ -832,7 +832,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmseq_vx_i8mf4_b32_m(vbool32_t mask, vint8mf4_t op1, int8_t op2, size_t vl) { - return vmseq_vx_i8mf4_b32_m(mask, op1, op2, vl); + return __riscv_vmseq_vx_i8mf4_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vv_i8mf2_b16_m( @@ -841,7 +841,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmseq_vv_i8mf2_b16_m(vbool16_t mask, vint8mf2_t op1, vint8mf2_t op2, size_t vl) { - return vmseq_vv_i8mf2_b16_m(mask, op1, op2, vl); + return __riscv_vmseq_vv_i8mf2_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vx_i8mf2_b16_m( @@ -850,7 +850,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmseq_vx_i8mf2_b16_m(vbool16_t mask, vint8mf2_t op1, int8_t op2, size_t vl) { - return vmseq_vx_i8mf2_b16_m(mask, op1, op2, vl); + return __riscv_vmseq_vx_i8mf2_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vv_i8m1_b8_m( @@ -859,7 +859,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmseq_vv_i8m1_b8_m(vbool8_t mask, vint8m1_t op1, vint8m1_t op2, size_t vl) { - return vmseq_vv_i8m1_b8_m(mask, op1, op2, vl); + return __riscv_vmseq_vv_i8m1_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vx_i8m1_b8_m( @@ -868,7 +868,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmseq_vx_i8m1_b8_m(vbool8_t mask, vint8m1_t op1, int8_t op2, size_t vl) { - return vmseq_vx_i8m1_b8_m(mask, op1, op2, vl); + return __riscv_vmseq_vx_i8m1_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vv_i8m2_b4_m( @@ -877,7 +877,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmseq_vv_i8m2_b4_m(vbool4_t mask, vint8m2_t op1, vint8m2_t op2, size_t vl) { - return vmseq_vv_i8m2_b4_m(mask, op1, op2, vl); + return __riscv_vmseq_vv_i8m2_b4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vx_i8m2_b4_m( @@ -886,7 +886,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmseq_vx_i8m2_b4_m(vbool4_t mask, vint8m2_t op1, int8_t op2, size_t vl) { - return vmseq_vx_i8m2_b4_m(mask, op1, op2, vl); + return __riscv_vmseq_vx_i8m2_b4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vv_i8m4_b2_m( @@ -895,7 +895,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmseq_vv_i8m4_b2_m(vbool2_t mask, vint8m4_t op1, vint8m4_t op2, size_t vl) { - return vmseq_vv_i8m4_b2_m(mask, op1, op2, vl); + return __riscv_vmseq_vv_i8m4_b2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vx_i8m4_b2_m( @@ -904,7 +904,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmseq_vx_i8m4_b2_m(vbool2_t mask, vint8m4_t op1, int8_t op2, size_t vl) { - return vmseq_vx_i8m4_b2_m(mask, op1, op2, vl); + return __riscv_vmseq_vx_i8m4_b2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vv_i8m8_b1_m( @@ -913,7 +913,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool1_t test_vmseq_vv_i8m8_b1_m(vbool1_t mask, vint8m8_t op1, vint8m8_t op2, size_t vl) { - return vmseq_vv_i8m8_b1_m(mask, op1, op2, vl); + return __riscv_vmseq_vv_i8m8_b1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vx_i8m8_b1_m( @@ -922,7 +922,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool1_t test_vmseq_vx_i8m8_b1_m(vbool1_t mask, vint8m8_t op1, int8_t op2, size_t vl) { - return vmseq_vx_i8m8_b1_m(mask, op1, op2, vl); + return __riscv_vmseq_vx_i8m8_b1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vv_i16mf4_b64_m( @@ -931,7 +931,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmseq_vv_i16mf4_b64_m(vbool64_t mask, vint16mf4_t op1, vint16mf4_t op2, size_t vl) { - return vmseq_vv_i16mf4_b64_m(mask, op1, op2, vl); + return __riscv_vmseq_vv_i16mf4_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vx_i16mf4_b64_m( @@ -940,7 +940,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmseq_vx_i16mf4_b64_m(vbool64_t mask, vint16mf4_t op1, int16_t op2, size_t vl) { - return vmseq_vx_i16mf4_b64_m(mask, op1, op2, vl); + return __riscv_vmseq_vx_i16mf4_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vv_i16mf2_b32_m( @@ -949,7 +949,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmseq_vv_i16mf2_b32_m(vbool32_t mask, vint16mf2_t op1, vint16mf2_t op2, size_t vl) { - return vmseq_vv_i16mf2_b32_m(mask, op1, op2, vl); + return __riscv_vmseq_vv_i16mf2_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vx_i16mf2_b32_m( @@ -958,7 +958,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmseq_vx_i16mf2_b32_m(vbool32_t mask, vint16mf2_t op1, int16_t op2, size_t vl) { - return vmseq_vx_i16mf2_b32_m(mask, op1, op2, vl); + return __riscv_vmseq_vx_i16mf2_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vv_i16m1_b16_m( @@ -967,7 +967,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmseq_vv_i16m1_b16_m(vbool16_t mask, vint16m1_t op1, vint16m1_t op2, size_t vl) { - return vmseq_vv_i16m1_b16_m(mask, op1, op2, vl); + return __riscv_vmseq_vv_i16m1_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vx_i16m1_b16_m( @@ -976,7 +976,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmseq_vx_i16m1_b16_m(vbool16_t mask, vint16m1_t op1, int16_t op2, size_t vl) { - return vmseq_vx_i16m1_b16_m(mask, op1, op2, vl); + return __riscv_vmseq_vx_i16m1_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vv_i16m2_b8_m( @@ -985,7 +985,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmseq_vv_i16m2_b8_m(vbool8_t mask, vint16m2_t op1, vint16m2_t op2, size_t vl) { - return vmseq_vv_i16m2_b8_m(mask, op1, op2, vl); + return __riscv_vmseq_vv_i16m2_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vx_i16m2_b8_m( @@ -994,7 +994,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmseq_vx_i16m2_b8_m(vbool8_t mask, vint16m2_t op1, int16_t op2, size_t vl) { - return vmseq_vx_i16m2_b8_m(mask, op1, op2, vl); + return __riscv_vmseq_vx_i16m2_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vv_i16m4_b4_m( @@ -1003,7 +1003,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmseq_vv_i16m4_b4_m(vbool4_t mask, vint16m4_t op1, vint16m4_t op2, size_t vl) { - return vmseq_vv_i16m4_b4_m(mask, op1, op2, vl); + return __riscv_vmseq_vv_i16m4_b4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vx_i16m4_b4_m( @@ -1012,7 +1012,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmseq_vx_i16m4_b4_m(vbool4_t mask, vint16m4_t op1, int16_t op2, size_t vl) { - return vmseq_vx_i16m4_b4_m(mask, op1, op2, vl); + return __riscv_vmseq_vx_i16m4_b4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vv_i16m8_b2_m( @@ -1021,7 +1021,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmseq_vv_i16m8_b2_m(vbool2_t mask, vint16m8_t op1, vint16m8_t op2, size_t vl) { - return vmseq_vv_i16m8_b2_m(mask, op1, op2, vl); + return __riscv_vmseq_vv_i16m8_b2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vx_i16m8_b2_m( @@ -1030,7 +1030,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmseq_vx_i16m8_b2_m(vbool2_t mask, vint16m8_t op1, int16_t op2, size_t vl) { - return vmseq_vx_i16m8_b2_m(mask, op1, op2, vl); + return __riscv_vmseq_vx_i16m8_b2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vv_i32mf2_b64_m( @@ -1039,7 +1039,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmseq_vv_i32mf2_b64_m(vbool64_t mask, vint32mf2_t op1, vint32mf2_t op2, size_t vl) { - return vmseq_vv_i32mf2_b64_m(mask, op1, op2, vl); + return __riscv_vmseq_vv_i32mf2_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vx_i32mf2_b64_m( @@ -1048,7 +1048,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmseq_vx_i32mf2_b64_m(vbool64_t mask, vint32mf2_t op1, int32_t op2, size_t vl) { - return vmseq_vx_i32mf2_b64_m(mask, op1, op2, vl); + return __riscv_vmseq_vx_i32mf2_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vv_i32m1_b32_m( @@ -1057,7 +1057,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmseq_vv_i32m1_b32_m(vbool32_t mask, vint32m1_t op1, vint32m1_t op2, size_t vl) { - return vmseq_vv_i32m1_b32_m(mask, op1, op2, vl); + return __riscv_vmseq_vv_i32m1_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vx_i32m1_b32_m( @@ -1066,7 +1066,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmseq_vx_i32m1_b32_m(vbool32_t mask, vint32m1_t op1, int32_t op2, size_t vl) { - return vmseq_vx_i32m1_b32_m(mask, op1, op2, vl); + return __riscv_vmseq_vx_i32m1_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vv_i32m2_b16_m( @@ -1075,7 +1075,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmseq_vv_i32m2_b16_m(vbool16_t mask, vint32m2_t op1, vint32m2_t op2, size_t vl) { - return vmseq_vv_i32m2_b16_m(mask, op1, op2, vl); + return __riscv_vmseq_vv_i32m2_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vx_i32m2_b16_m( @@ -1084,7 +1084,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmseq_vx_i32m2_b16_m(vbool16_t mask, vint32m2_t op1, int32_t op2, size_t vl) { - return vmseq_vx_i32m2_b16_m(mask, op1, op2, vl); + return __riscv_vmseq_vx_i32m2_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vv_i32m4_b8_m( @@ -1093,7 +1093,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmseq_vv_i32m4_b8_m(vbool8_t mask, vint32m4_t op1, vint32m4_t op2, size_t vl) { - return vmseq_vv_i32m4_b8_m(mask, op1, op2, vl); + return __riscv_vmseq_vv_i32m4_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vx_i32m4_b8_m( @@ -1102,7 +1102,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmseq_vx_i32m4_b8_m(vbool8_t mask, vint32m4_t op1, int32_t op2, size_t vl) { - return vmseq_vx_i32m4_b8_m(mask, op1, op2, vl); + return __riscv_vmseq_vx_i32m4_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vv_i32m8_b4_m( @@ -1111,7 +1111,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmseq_vv_i32m8_b4_m(vbool4_t mask, vint32m8_t op1, vint32m8_t op2, size_t vl) { - return vmseq_vv_i32m8_b4_m(mask, op1, op2, vl); + return __riscv_vmseq_vv_i32m8_b4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vx_i32m8_b4_m( @@ -1120,7 +1120,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmseq_vx_i32m8_b4_m(vbool4_t mask, vint32m8_t op1, int32_t op2, size_t vl) { - return vmseq_vx_i32m8_b4_m(mask, op1, op2, vl); + return __riscv_vmseq_vx_i32m8_b4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vv_i64m1_b64_m( @@ -1129,7 +1129,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmseq_vv_i64m1_b64_m(vbool64_t mask, vint64m1_t op1, vint64m1_t op2, size_t vl) { - return vmseq_vv_i64m1_b64_m(mask, op1, op2, vl); + return __riscv_vmseq_vv_i64m1_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vx_i64m1_b64_m( @@ -1138,7 +1138,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmseq_vx_i64m1_b64_m(vbool64_t mask, vint64m1_t op1, int64_t op2, size_t vl) { - return vmseq_vx_i64m1_b64_m(mask, op1, op2, vl); + return __riscv_vmseq_vx_i64m1_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vv_i64m2_b32_m( @@ -1147,7 +1147,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmseq_vv_i64m2_b32_m(vbool32_t mask, vint64m2_t op1, vint64m2_t op2, size_t vl) { - return vmseq_vv_i64m2_b32_m(mask, op1, op2, vl); + return __riscv_vmseq_vv_i64m2_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vx_i64m2_b32_m( @@ -1156,7 +1156,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmseq_vx_i64m2_b32_m(vbool32_t mask, vint64m2_t op1, int64_t op2, size_t vl) { - return vmseq_vx_i64m2_b32_m(mask, op1, op2, vl); + return __riscv_vmseq_vx_i64m2_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vv_i64m4_b16_m( @@ -1165,7 +1165,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmseq_vv_i64m4_b16_m(vbool16_t mask, vint64m4_t op1, vint64m4_t op2, size_t vl) { - return vmseq_vv_i64m4_b16_m(mask, op1, op2, vl); + return __riscv_vmseq_vv_i64m4_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vx_i64m4_b16_m( @@ -1174,7 +1174,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmseq_vx_i64m4_b16_m(vbool16_t mask, vint64m4_t op1, int64_t op2, size_t vl) { - return vmseq_vx_i64m4_b16_m(mask, op1, op2, vl); + return __riscv_vmseq_vx_i64m4_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vv_i64m8_b8_m( @@ -1183,7 +1183,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmseq_vv_i64m8_b8_m(vbool8_t mask, vint64m8_t op1, vint64m8_t op2, size_t vl) { - return vmseq_vv_i64m8_b8_m(mask, op1, op2, vl); + return __riscv_vmseq_vv_i64m8_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vx_i64m8_b8_m( @@ -1192,7 +1192,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmseq_vx_i64m8_b8_m(vbool8_t mask, vint64m8_t op1, int64_t op2, size_t vl) { - return vmseq_vx_i64m8_b8_m(mask, op1, op2, vl); + return __riscv_vmseq_vx_i64m8_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vv_u8mf8_b64_m( @@ -1201,7 +1201,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmseq_vv_u8mf8_b64_m(vbool64_t mask, vuint8mf8_t op1, vuint8mf8_t op2, size_t vl) { - return vmseq_vv_u8mf8_b64_m(mask, op1, op2, vl); + return __riscv_vmseq_vv_u8mf8_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vx_u8mf8_b64_m( @@ -1210,7 +1210,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmseq_vx_u8mf8_b64_m(vbool64_t mask, vuint8mf8_t op1, uint8_t op2, size_t vl) { - return vmseq_vx_u8mf8_b64_m(mask, op1, op2, vl); + return __riscv_vmseq_vx_u8mf8_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vv_u8mf4_b32_m( @@ -1219,7 +1219,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmseq_vv_u8mf4_b32_m(vbool32_t mask, vuint8mf4_t op1, vuint8mf4_t op2, size_t vl) { - return vmseq_vv_u8mf4_b32_m(mask, op1, op2, vl); + return __riscv_vmseq_vv_u8mf4_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vx_u8mf4_b32_m( @@ -1228,7 +1228,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmseq_vx_u8mf4_b32_m(vbool32_t mask, vuint8mf4_t op1, uint8_t op2, size_t vl) { - return vmseq_vx_u8mf4_b32_m(mask, op1, op2, vl); + return __riscv_vmseq_vx_u8mf4_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vv_u8mf2_b16_m( @@ -1237,7 +1237,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmseq_vv_u8mf2_b16_m(vbool16_t mask, vuint8mf2_t op1, vuint8mf2_t op2, size_t vl) { - return vmseq_vv_u8mf2_b16_m(mask, op1, op2, vl); + return __riscv_vmseq_vv_u8mf2_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vx_u8mf2_b16_m( @@ -1246,7 +1246,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmseq_vx_u8mf2_b16_m(vbool16_t mask, vuint8mf2_t op1, uint8_t op2, size_t vl) { - return vmseq_vx_u8mf2_b16_m(mask, op1, op2, vl); + return __riscv_vmseq_vx_u8mf2_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vv_u8m1_b8_m( @@ -1255,7 +1255,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmseq_vv_u8m1_b8_m(vbool8_t mask, vuint8m1_t op1, vuint8m1_t op2, size_t vl) { - return vmseq_vv_u8m1_b8_m(mask, op1, op2, vl); + return __riscv_vmseq_vv_u8m1_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vx_u8m1_b8_m( @@ -1264,7 +1264,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmseq_vx_u8m1_b8_m(vbool8_t mask, vuint8m1_t op1, uint8_t op2, size_t vl) { - return vmseq_vx_u8m1_b8_m(mask, op1, op2, vl); + return __riscv_vmseq_vx_u8m1_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vv_u8m2_b4_m( @@ -1273,7 +1273,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmseq_vv_u8m2_b4_m(vbool4_t mask, vuint8m2_t op1, vuint8m2_t op2, size_t vl) { - return vmseq_vv_u8m2_b4_m(mask, op1, op2, vl); + return __riscv_vmseq_vv_u8m2_b4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vx_u8m2_b4_m( @@ -1282,7 +1282,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmseq_vx_u8m2_b4_m(vbool4_t mask, vuint8m2_t op1, uint8_t op2, size_t vl) { - return vmseq_vx_u8m2_b4_m(mask, op1, op2, vl); + return __riscv_vmseq_vx_u8m2_b4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vv_u8m4_b2_m( @@ -1291,7 +1291,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmseq_vv_u8m4_b2_m(vbool2_t mask, vuint8m4_t op1, vuint8m4_t op2, size_t vl) { - return vmseq_vv_u8m4_b2_m(mask, op1, op2, vl); + return __riscv_vmseq_vv_u8m4_b2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vx_u8m4_b2_m( @@ -1300,7 +1300,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmseq_vx_u8m4_b2_m(vbool2_t mask, vuint8m4_t op1, uint8_t op2, size_t vl) { - return vmseq_vx_u8m4_b2_m(mask, op1, op2, vl); + return __riscv_vmseq_vx_u8m4_b2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vv_u8m8_b1_m( @@ -1309,7 +1309,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool1_t test_vmseq_vv_u8m8_b1_m(vbool1_t mask, vuint8m8_t op1, vuint8m8_t op2, size_t vl) { - return vmseq_vv_u8m8_b1_m(mask, op1, op2, vl); + return __riscv_vmseq_vv_u8m8_b1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vx_u8m8_b1_m( @@ -1318,7 +1318,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool1_t test_vmseq_vx_u8m8_b1_m(vbool1_t mask, vuint8m8_t op1, uint8_t op2, size_t vl) { - return vmseq_vx_u8m8_b1_m(mask, op1, op2, vl); + return __riscv_vmseq_vx_u8m8_b1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vv_u16mf4_b64_m( @@ -1327,7 +1327,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmseq_vv_u16mf4_b64_m(vbool64_t mask, vuint16mf4_t op1, vuint16mf4_t op2, size_t vl) { - return vmseq_vv_u16mf4_b64_m(mask, op1, op2, vl); + return __riscv_vmseq_vv_u16mf4_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vx_u16mf4_b64_m( @@ -1336,7 +1336,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmseq_vx_u16mf4_b64_m(vbool64_t mask, vuint16mf4_t op1, uint16_t op2, size_t vl) { - return vmseq_vx_u16mf4_b64_m(mask, op1, op2, vl); + return __riscv_vmseq_vx_u16mf4_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vv_u16mf2_b32_m( @@ -1345,7 +1345,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmseq_vv_u16mf2_b32_m(vbool32_t mask, vuint16mf2_t op1, vuint16mf2_t op2, size_t vl) { - return vmseq_vv_u16mf2_b32_m(mask, op1, op2, vl); + return __riscv_vmseq_vv_u16mf2_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vx_u16mf2_b32_m( @@ -1354,7 +1354,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmseq_vx_u16mf2_b32_m(vbool32_t mask, vuint16mf2_t op1, uint16_t op2, size_t vl) { - return vmseq_vx_u16mf2_b32_m(mask, op1, op2, vl); + return __riscv_vmseq_vx_u16mf2_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vv_u16m1_b16_m( @@ -1363,7 +1363,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmseq_vv_u16m1_b16_m(vbool16_t mask, vuint16m1_t op1, vuint16m1_t op2, size_t vl) { - return vmseq_vv_u16m1_b16_m(mask, op1, op2, vl); + return __riscv_vmseq_vv_u16m1_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vx_u16m1_b16_m( @@ -1372,7 +1372,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmseq_vx_u16m1_b16_m(vbool16_t mask, vuint16m1_t op1, uint16_t op2, size_t vl) { - return vmseq_vx_u16m1_b16_m(mask, op1, op2, vl); + return __riscv_vmseq_vx_u16m1_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vv_u16m2_b8_m( @@ -1381,7 +1381,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmseq_vv_u16m2_b8_m(vbool8_t mask, vuint16m2_t op1, vuint16m2_t op2, size_t vl) { - return vmseq_vv_u16m2_b8_m(mask, op1, op2, vl); + return __riscv_vmseq_vv_u16m2_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vx_u16m2_b8_m( @@ -1390,7 +1390,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmseq_vx_u16m2_b8_m(vbool8_t mask, vuint16m2_t op1, uint16_t op2, size_t vl) { - return vmseq_vx_u16m2_b8_m(mask, op1, op2, vl); + return __riscv_vmseq_vx_u16m2_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vv_u16m4_b4_m( @@ -1399,7 +1399,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmseq_vv_u16m4_b4_m(vbool4_t mask, vuint16m4_t op1, vuint16m4_t op2, size_t vl) { - return vmseq_vv_u16m4_b4_m(mask, op1, op2, vl); + return __riscv_vmseq_vv_u16m4_b4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vx_u16m4_b4_m( @@ -1408,7 +1408,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmseq_vx_u16m4_b4_m(vbool4_t mask, vuint16m4_t op1, uint16_t op2, size_t vl) { - return vmseq_vx_u16m4_b4_m(mask, op1, op2, vl); + return __riscv_vmseq_vx_u16m4_b4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vv_u16m8_b2_m( @@ -1417,7 +1417,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmseq_vv_u16m8_b2_m(vbool2_t mask, vuint16m8_t op1, vuint16m8_t op2, size_t vl) { - return vmseq_vv_u16m8_b2_m(mask, op1, op2, vl); + return __riscv_vmseq_vv_u16m8_b2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vx_u16m8_b2_m( @@ -1426,7 +1426,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmseq_vx_u16m8_b2_m(vbool2_t mask, vuint16m8_t op1, uint16_t op2, size_t vl) { - return vmseq_vx_u16m8_b2_m(mask, op1, op2, vl); + return __riscv_vmseq_vx_u16m8_b2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vv_u32mf2_b64_m( @@ -1435,7 +1435,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmseq_vv_u32mf2_b64_m(vbool64_t mask, vuint32mf2_t op1, vuint32mf2_t op2, size_t vl) { - return vmseq_vv_u32mf2_b64_m(mask, op1, op2, vl); + return __riscv_vmseq_vv_u32mf2_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vx_u32mf2_b64_m( @@ -1444,7 +1444,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmseq_vx_u32mf2_b64_m(vbool64_t mask, vuint32mf2_t op1, uint32_t op2, size_t vl) { - return vmseq_vx_u32mf2_b64_m(mask, op1, op2, vl); + return __riscv_vmseq_vx_u32mf2_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vv_u32m1_b32_m( @@ -1453,7 +1453,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmseq_vv_u32m1_b32_m(vbool32_t mask, vuint32m1_t op1, vuint32m1_t op2, size_t vl) { - return vmseq_vv_u32m1_b32_m(mask, op1, op2, vl); + return __riscv_vmseq_vv_u32m1_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vx_u32m1_b32_m( @@ -1462,7 +1462,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmseq_vx_u32m1_b32_m(vbool32_t mask, vuint32m1_t op1, uint32_t op2, size_t vl) { - return vmseq_vx_u32m1_b32_m(mask, op1, op2, vl); + return __riscv_vmseq_vx_u32m1_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vv_u32m2_b16_m( @@ -1471,7 +1471,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmseq_vv_u32m2_b16_m(vbool16_t mask, vuint32m2_t op1, vuint32m2_t op2, size_t vl) { - return vmseq_vv_u32m2_b16_m(mask, op1, op2, vl); + return __riscv_vmseq_vv_u32m2_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vx_u32m2_b16_m( @@ -1480,7 +1480,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmseq_vx_u32m2_b16_m(vbool16_t mask, vuint32m2_t op1, uint32_t op2, size_t vl) { - return vmseq_vx_u32m2_b16_m(mask, op1, op2, vl); + return __riscv_vmseq_vx_u32m2_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vv_u32m4_b8_m( @@ -1489,7 +1489,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmseq_vv_u32m4_b8_m(vbool8_t mask, vuint32m4_t op1, vuint32m4_t op2, size_t vl) { - return vmseq_vv_u32m4_b8_m(mask, op1, op2, vl); + return __riscv_vmseq_vv_u32m4_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vx_u32m4_b8_m( @@ -1498,7 +1498,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmseq_vx_u32m4_b8_m(vbool8_t mask, vuint32m4_t op1, uint32_t op2, size_t vl) { - return vmseq_vx_u32m4_b8_m(mask, op1, op2, vl); + return __riscv_vmseq_vx_u32m4_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vv_u32m8_b4_m( @@ -1507,7 +1507,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmseq_vv_u32m8_b4_m(vbool4_t mask, vuint32m8_t op1, vuint32m8_t op2, size_t vl) { - return vmseq_vv_u32m8_b4_m(mask, op1, op2, vl); + return __riscv_vmseq_vv_u32m8_b4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vx_u32m8_b4_m( @@ -1516,7 +1516,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmseq_vx_u32m8_b4_m(vbool4_t mask, vuint32m8_t op1, uint32_t op2, size_t vl) { - return vmseq_vx_u32m8_b4_m(mask, op1, op2, vl); + return __riscv_vmseq_vx_u32m8_b4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vv_u64m1_b64_m( @@ -1525,7 +1525,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmseq_vv_u64m1_b64_m(vbool64_t mask, vuint64m1_t op1, vuint64m1_t op2, size_t vl) { - return vmseq_vv_u64m1_b64_m(mask, op1, op2, vl); + return __riscv_vmseq_vv_u64m1_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vx_u64m1_b64_m( @@ -1534,7 +1534,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmseq_vx_u64m1_b64_m(vbool64_t mask, vuint64m1_t op1, uint64_t op2, size_t vl) { - return vmseq_vx_u64m1_b64_m(mask, op1, op2, vl); + return __riscv_vmseq_vx_u64m1_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vv_u64m2_b32_m( @@ -1543,7 +1543,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmseq_vv_u64m2_b32_m(vbool32_t mask, vuint64m2_t op1, vuint64m2_t op2, size_t vl) { - return vmseq_vv_u64m2_b32_m(mask, op1, op2, vl); + return __riscv_vmseq_vv_u64m2_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vx_u64m2_b32_m( @@ -1552,7 +1552,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmseq_vx_u64m2_b32_m(vbool32_t mask, vuint64m2_t op1, uint64_t op2, size_t vl) { - return vmseq_vx_u64m2_b32_m(mask, op1, op2, vl); + return __riscv_vmseq_vx_u64m2_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vv_u64m4_b16_m( @@ -1561,7 +1561,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmseq_vv_u64m4_b16_m(vbool16_t mask, vuint64m4_t op1, vuint64m4_t op2, size_t vl) { - return vmseq_vv_u64m4_b16_m(mask, op1, op2, vl); + return __riscv_vmseq_vv_u64m4_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vx_u64m4_b16_m( @@ -1570,7 +1570,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmseq_vx_u64m4_b16_m(vbool16_t mask, vuint64m4_t op1, uint64_t op2, size_t vl) { - return vmseq_vx_u64m4_b16_m(mask, op1, op2, vl); + return __riscv_vmseq_vx_u64m4_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vv_u64m8_b8_m( @@ -1579,7 +1579,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmseq_vv_u64m8_b8_m(vbool8_t mask, vuint64m8_t op1, vuint64m8_t op2, size_t vl) { - return vmseq_vv_u64m8_b8_m(mask, op1, op2, vl); + return __riscv_vmseq_vv_u64m8_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmseq_vx_u64m8_b8_m( @@ -1588,6 +1588,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmseq_vx_u64m8_b8_m(vbool8_t mask, vuint64m8_t op1, uint64_t op2, size_t vl) { - return vmseq_vx_u64m8_b8_m(mask, op1, op2, vl); + return __riscv_vmseq_vx_u64m8_b8_m(mask, op1, op2, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmset.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmset.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmset.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmset.c @@ -12,7 +12,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool1_t test_vmset_m_b1(size_t vl) { - return vmset_m_b1(vl); + return __riscv_vmset_m_b1(vl); } // CHECK-RV64-LABEL: @test_vmset_m_b2( @@ -21,7 +21,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmset_m_b2(size_t vl) { - return vmset_m_b2(vl); + return __riscv_vmset_m_b2(vl); } // CHECK-RV64-LABEL: @test_vmset_m_b4( @@ -30,7 +30,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmset_m_b4(size_t vl) { - return vmset_m_b4(vl); + return __riscv_vmset_m_b4(vl); } // CHECK-RV64-LABEL: @test_vmset_m_b8( @@ -39,7 +39,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmset_m_b8(size_t vl) { - return vmset_m_b8(vl); + return __riscv_vmset_m_b8(vl); } // CHECK-RV64-LABEL: @test_vmset_m_b16( @@ -48,7 +48,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmset_m_b16(size_t vl) { - return vmset_m_b16(vl); + return __riscv_vmset_m_b16(vl); } // CHECK-RV64-LABEL: @test_vmset_m_b32( @@ -57,7 +57,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmset_m_b32(size_t vl) { - return vmset_m_b32(vl); + return __riscv_vmset_m_b32(vl); } // CHECK-RV64-LABEL: @test_vmset_m_b64( @@ -66,6 +66,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmset_m_b64(size_t vl) { - return vmset_m_b64(vl); + return __riscv_vmset_m_b64(vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmsge.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmsge.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmsge.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmsge.c @@ -13,7 +13,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsge_vv_i8mf8_b64(vint8mf8_t op1, vint8mf8_t op2, size_t vl) { - return vmsge_vv_i8mf8_b64(op1, op2, vl); + return __riscv_vmsge_vv_i8mf8_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsge_vx_i8mf8_b64( @@ -22,7 +22,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsge_vx_i8mf8_b64(vint8mf8_t op1, int8_t op2, size_t vl) { - return vmsge_vx_i8mf8_b64(op1, op2, vl); + return __riscv_vmsge_vx_i8mf8_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsge_vv_i8mf4_b32( @@ -31,7 +31,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsge_vv_i8mf4_b32(vint8mf4_t op1, vint8mf4_t op2, size_t vl) { - return vmsge_vv_i8mf4_b32(op1, op2, vl); + return __riscv_vmsge_vv_i8mf4_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsge_vx_i8mf4_b32( @@ -40,7 +40,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsge_vx_i8mf4_b32(vint8mf4_t op1, int8_t op2, size_t vl) { - return vmsge_vx_i8mf4_b32(op1, op2, vl); + return __riscv_vmsge_vx_i8mf4_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsge_vv_i8mf2_b16( @@ -49,7 +49,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsge_vv_i8mf2_b16(vint8mf2_t op1, vint8mf2_t op2, size_t vl) { - return vmsge_vv_i8mf2_b16(op1, op2, vl); + return __riscv_vmsge_vv_i8mf2_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsge_vx_i8mf2_b16( @@ -58,7 +58,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsge_vx_i8mf2_b16(vint8mf2_t op1, int8_t op2, size_t vl) { - return vmsge_vx_i8mf2_b16(op1, op2, vl); + return __riscv_vmsge_vx_i8mf2_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsge_vv_i8m1_b8( @@ -67,7 +67,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsge_vv_i8m1_b8(vint8m1_t op1, vint8m1_t op2, size_t vl) { - return vmsge_vv_i8m1_b8(op1, op2, vl); + return __riscv_vmsge_vv_i8m1_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsge_vx_i8m1_b8( @@ -76,7 +76,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsge_vx_i8m1_b8(vint8m1_t op1, int8_t op2, size_t vl) { - return vmsge_vx_i8m1_b8(op1, op2, vl); + return __riscv_vmsge_vx_i8m1_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsge_vv_i8m2_b4( @@ -85,7 +85,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsge_vv_i8m2_b4(vint8m2_t op1, vint8m2_t op2, size_t vl) { - return vmsge_vv_i8m2_b4(op1, op2, vl); + return __riscv_vmsge_vv_i8m2_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsge_vx_i8m2_b4( @@ -94,7 +94,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsge_vx_i8m2_b4(vint8m2_t op1, int8_t op2, size_t vl) { - return vmsge_vx_i8m2_b4(op1, op2, vl); + return __riscv_vmsge_vx_i8m2_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsge_vv_i8m4_b2( @@ -103,7 +103,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmsge_vv_i8m4_b2(vint8m4_t op1, vint8m4_t op2, size_t vl) { - return vmsge_vv_i8m4_b2(op1, op2, vl); + return __riscv_vmsge_vv_i8m4_b2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsge_vx_i8m4_b2( @@ -112,7 +112,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmsge_vx_i8m4_b2(vint8m4_t op1, int8_t op2, size_t vl) { - return vmsge_vx_i8m4_b2(op1, op2, vl); + return __riscv_vmsge_vx_i8m4_b2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsge_vv_i8m8_b1( @@ -121,7 +121,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool1_t test_vmsge_vv_i8m8_b1(vint8m8_t op1, vint8m8_t op2, size_t vl) { - return vmsge_vv_i8m8_b1(op1, op2, vl); + return __riscv_vmsge_vv_i8m8_b1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsge_vx_i8m8_b1( @@ -130,7 +130,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool1_t test_vmsge_vx_i8m8_b1(vint8m8_t op1, int8_t op2, size_t vl) { - return vmsge_vx_i8m8_b1(op1, op2, vl); + return __riscv_vmsge_vx_i8m8_b1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsge_vv_i16mf4_b64( @@ -139,7 +139,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsge_vv_i16mf4_b64(vint16mf4_t op1, vint16mf4_t op2, size_t vl) { - return vmsge_vv_i16mf4_b64(op1, op2, vl); + return __riscv_vmsge_vv_i16mf4_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsge_vx_i16mf4_b64( @@ -148,7 +148,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsge_vx_i16mf4_b64(vint16mf4_t op1, int16_t op2, size_t vl) { - return vmsge_vx_i16mf4_b64(op1, op2, vl); + return __riscv_vmsge_vx_i16mf4_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsge_vv_i16mf2_b32( @@ -157,7 +157,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsge_vv_i16mf2_b32(vint16mf2_t op1, vint16mf2_t op2, size_t vl) { - return vmsge_vv_i16mf2_b32(op1, op2, vl); + return __riscv_vmsge_vv_i16mf2_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsge_vx_i16mf2_b32( @@ -166,7 +166,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsge_vx_i16mf2_b32(vint16mf2_t op1, int16_t op2, size_t vl) { - return vmsge_vx_i16mf2_b32(op1, op2, vl); + return __riscv_vmsge_vx_i16mf2_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsge_vv_i16m1_b16( @@ -175,7 +175,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsge_vv_i16m1_b16(vint16m1_t op1, vint16m1_t op2, size_t vl) { - return vmsge_vv_i16m1_b16(op1, op2, vl); + return __riscv_vmsge_vv_i16m1_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsge_vx_i16m1_b16( @@ -184,7 +184,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsge_vx_i16m1_b16(vint16m1_t op1, int16_t op2, size_t vl) { - return vmsge_vx_i16m1_b16(op1, op2, vl); + return __riscv_vmsge_vx_i16m1_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsge_vv_i16m2_b8( @@ -193,7 +193,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsge_vv_i16m2_b8(vint16m2_t op1, vint16m2_t op2, size_t vl) { - return vmsge_vv_i16m2_b8(op1, op2, vl); + return __riscv_vmsge_vv_i16m2_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsge_vx_i16m2_b8( @@ -202,7 +202,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsge_vx_i16m2_b8(vint16m2_t op1, int16_t op2, size_t vl) { - return vmsge_vx_i16m2_b8(op1, op2, vl); + return __riscv_vmsge_vx_i16m2_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsge_vv_i16m4_b4( @@ -211,7 +211,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsge_vv_i16m4_b4(vint16m4_t op1, vint16m4_t op2, size_t vl) { - return vmsge_vv_i16m4_b4(op1, op2, vl); + return __riscv_vmsge_vv_i16m4_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsge_vx_i16m4_b4( @@ -220,7 +220,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsge_vx_i16m4_b4(vint16m4_t op1, int16_t op2, size_t vl) { - return vmsge_vx_i16m4_b4(op1, op2, vl); + return __riscv_vmsge_vx_i16m4_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsge_vv_i16m8_b2( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmsge_vv_i16m8_b2(vint16m8_t op1, vint16m8_t op2, size_t vl) { - return vmsge_vv_i16m8_b2(op1, op2, vl); + return __riscv_vmsge_vv_i16m8_b2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsge_vx_i16m8_b2( @@ -238,7 +238,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmsge_vx_i16m8_b2(vint16m8_t op1, int16_t op2, size_t vl) { - return vmsge_vx_i16m8_b2(op1, op2, vl); + return __riscv_vmsge_vx_i16m8_b2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsge_vv_i32mf2_b64( @@ -247,7 +247,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsge_vv_i32mf2_b64(vint32mf2_t op1, vint32mf2_t op2, size_t vl) { - return vmsge_vv_i32mf2_b64(op1, op2, vl); + return __riscv_vmsge_vv_i32mf2_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsge_vx_i32mf2_b64( @@ -256,7 +256,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsge_vx_i32mf2_b64(vint32mf2_t op1, int32_t op2, size_t vl) { - return vmsge_vx_i32mf2_b64(op1, op2, vl); + return __riscv_vmsge_vx_i32mf2_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsge_vv_i32m1_b32( @@ -265,7 +265,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsge_vv_i32m1_b32(vint32m1_t op1, vint32m1_t op2, size_t vl) { - return vmsge_vv_i32m1_b32(op1, op2, vl); + return __riscv_vmsge_vv_i32m1_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsge_vx_i32m1_b32( @@ -274,7 +274,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsge_vx_i32m1_b32(vint32m1_t op1, int32_t op2, size_t vl) { - return vmsge_vx_i32m1_b32(op1, op2, vl); + return __riscv_vmsge_vx_i32m1_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsge_vv_i32m2_b16( @@ -283,7 +283,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsge_vv_i32m2_b16(vint32m2_t op1, vint32m2_t op2, size_t vl) { - return vmsge_vv_i32m2_b16(op1, op2, vl); + return __riscv_vmsge_vv_i32m2_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsge_vx_i32m2_b16( @@ -292,7 +292,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsge_vx_i32m2_b16(vint32m2_t op1, int32_t op2, size_t vl) { - return vmsge_vx_i32m2_b16(op1, op2, vl); + return __riscv_vmsge_vx_i32m2_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsge_vv_i32m4_b8( @@ -301,7 +301,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsge_vv_i32m4_b8(vint32m4_t op1, vint32m4_t op2, size_t vl) { - return vmsge_vv_i32m4_b8(op1, op2, vl); + return __riscv_vmsge_vv_i32m4_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsge_vx_i32m4_b8( @@ -310,7 +310,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsge_vx_i32m4_b8(vint32m4_t op1, int32_t op2, size_t vl) { - return vmsge_vx_i32m4_b8(op1, op2, vl); + return __riscv_vmsge_vx_i32m4_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsge_vv_i32m8_b4( @@ -319,7 +319,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsge_vv_i32m8_b4(vint32m8_t op1, vint32m8_t op2, size_t vl) { - return vmsge_vv_i32m8_b4(op1, op2, vl); + return __riscv_vmsge_vv_i32m8_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsge_vx_i32m8_b4( @@ -328,7 +328,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsge_vx_i32m8_b4(vint32m8_t op1, int32_t op2, size_t vl) { - return vmsge_vx_i32m8_b4(op1, op2, vl); + return __riscv_vmsge_vx_i32m8_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsge_vv_i64m1_b64( @@ -337,7 +337,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsge_vv_i64m1_b64(vint64m1_t op1, vint64m1_t op2, size_t vl) { - return vmsge_vv_i64m1_b64(op1, op2, vl); + return __riscv_vmsge_vv_i64m1_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsge_vx_i64m1_b64( @@ -346,7 +346,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsge_vx_i64m1_b64(vint64m1_t op1, int64_t op2, size_t vl) { - return vmsge_vx_i64m1_b64(op1, op2, vl); + return __riscv_vmsge_vx_i64m1_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsge_vv_i64m2_b32( @@ -355,7 +355,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsge_vv_i64m2_b32(vint64m2_t op1, vint64m2_t op2, size_t vl) { - return vmsge_vv_i64m2_b32(op1, op2, vl); + return __riscv_vmsge_vv_i64m2_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsge_vx_i64m2_b32( @@ -364,7 +364,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsge_vx_i64m2_b32(vint64m2_t op1, int64_t op2, size_t vl) { - return vmsge_vx_i64m2_b32(op1, op2, vl); + return __riscv_vmsge_vx_i64m2_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsge_vv_i64m4_b16( @@ -373,7 +373,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsge_vv_i64m4_b16(vint64m4_t op1, vint64m4_t op2, size_t vl) { - return vmsge_vv_i64m4_b16(op1, op2, vl); + return __riscv_vmsge_vv_i64m4_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsge_vx_i64m4_b16( @@ -382,7 +382,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsge_vx_i64m4_b16(vint64m4_t op1, int64_t op2, size_t vl) { - return vmsge_vx_i64m4_b16(op1, op2, vl); + return __riscv_vmsge_vx_i64m4_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsge_vv_i64m8_b8( @@ -391,7 +391,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsge_vv_i64m8_b8(vint64m8_t op1, vint64m8_t op2, size_t vl) { - return vmsge_vv_i64m8_b8(op1, op2, vl); + return __riscv_vmsge_vv_i64m8_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsge_vx_i64m8_b8( @@ -400,7 +400,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsge_vx_i64m8_b8(vint64m8_t op1, int64_t op2, size_t vl) { - return vmsge_vx_i64m8_b8(op1, op2, vl); + return __riscv_vmsge_vx_i64m8_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsge_vv_i8mf8_b64_m( @@ -409,7 +409,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsge_vv_i8mf8_b64_m(vbool64_t mask, vint8mf8_t op1, vint8mf8_t op2, size_t vl) { - return vmsge_vv_i8mf8_b64_m(mask, op1, op2, vl); + return __riscv_vmsge_vv_i8mf8_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsge_vx_i8mf8_b64_m( @@ -418,7 +418,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsge_vx_i8mf8_b64_m(vbool64_t mask, vint8mf8_t op1, int8_t op2, size_t vl) { - return vmsge_vx_i8mf8_b64_m(mask, op1, op2, vl); + return __riscv_vmsge_vx_i8mf8_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsge_vv_i8mf4_b32_m( @@ -427,7 +427,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsge_vv_i8mf4_b32_m(vbool32_t mask, vint8mf4_t op1, vint8mf4_t op2, size_t vl) { - return vmsge_vv_i8mf4_b32_m(mask, op1, op2, vl); + return __riscv_vmsge_vv_i8mf4_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsge_vx_i8mf4_b32_m( @@ -436,7 +436,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsge_vx_i8mf4_b32_m(vbool32_t mask, vint8mf4_t op1, int8_t op2, size_t vl) { - return vmsge_vx_i8mf4_b32_m(mask, op1, op2, vl); + return __riscv_vmsge_vx_i8mf4_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsge_vv_i8mf2_b16_m( @@ -445,7 +445,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsge_vv_i8mf2_b16_m(vbool16_t mask, vint8mf2_t op1, vint8mf2_t op2, size_t vl) { - return vmsge_vv_i8mf2_b16_m(mask, op1, op2, vl); + return __riscv_vmsge_vv_i8mf2_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsge_vx_i8mf2_b16_m( @@ -454,7 +454,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsge_vx_i8mf2_b16_m(vbool16_t mask, vint8mf2_t op1, int8_t op2, size_t vl) { - return vmsge_vx_i8mf2_b16_m(mask, op1, op2, vl); + return __riscv_vmsge_vx_i8mf2_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsge_vv_i8m1_b8_m( @@ -463,7 +463,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsge_vv_i8m1_b8_m(vbool8_t mask, vint8m1_t op1, vint8m1_t op2, size_t vl) { - return vmsge_vv_i8m1_b8_m(mask, op1, op2, vl); + return __riscv_vmsge_vv_i8m1_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsge_vx_i8m1_b8_m( @@ -472,7 +472,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsge_vx_i8m1_b8_m(vbool8_t mask, vint8m1_t op1, int8_t op2, size_t vl) { - return vmsge_vx_i8m1_b8_m(mask, op1, op2, vl); + return __riscv_vmsge_vx_i8m1_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsge_vv_i8m2_b4_m( @@ -481,7 +481,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsge_vv_i8m2_b4_m(vbool4_t mask, vint8m2_t op1, vint8m2_t op2, size_t vl) { - return vmsge_vv_i8m2_b4_m(mask, op1, op2, vl); + return __riscv_vmsge_vv_i8m2_b4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsge_vx_i8m2_b4_m( @@ -490,7 +490,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsge_vx_i8m2_b4_m(vbool4_t mask, vint8m2_t op1, int8_t op2, size_t vl) { - return vmsge_vx_i8m2_b4_m(mask, op1, op2, vl); + return __riscv_vmsge_vx_i8m2_b4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsge_vv_i8m4_b2_m( @@ -499,7 +499,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmsge_vv_i8m4_b2_m(vbool2_t mask, vint8m4_t op1, vint8m4_t op2, size_t vl) { - return vmsge_vv_i8m4_b2_m(mask, op1, op2, vl); + return __riscv_vmsge_vv_i8m4_b2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsge_vx_i8m4_b2_m( @@ -508,7 +508,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmsge_vx_i8m4_b2_m(vbool2_t mask, vint8m4_t op1, int8_t op2, size_t vl) { - return vmsge_vx_i8m4_b2_m(mask, op1, op2, vl); + return __riscv_vmsge_vx_i8m4_b2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsge_vv_i8m8_b1_m( @@ -517,7 +517,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool1_t test_vmsge_vv_i8m8_b1_m(vbool1_t mask, vint8m8_t op1, vint8m8_t op2, size_t vl) { - return vmsge_vv_i8m8_b1_m(mask, op1, op2, vl); + return __riscv_vmsge_vv_i8m8_b1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsge_vx_i8m8_b1_m( @@ -526,7 +526,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool1_t test_vmsge_vx_i8m8_b1_m(vbool1_t mask, vint8m8_t op1, int8_t op2, size_t vl) { - return vmsge_vx_i8m8_b1_m(mask, op1, op2, vl); + return __riscv_vmsge_vx_i8m8_b1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsge_vv_i16mf4_b64_m( @@ -535,7 +535,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsge_vv_i16mf4_b64_m(vbool64_t mask, vint16mf4_t op1, vint16mf4_t op2, size_t vl) { - return vmsge_vv_i16mf4_b64_m(mask, op1, op2, vl); + return __riscv_vmsge_vv_i16mf4_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsge_vx_i16mf4_b64_m( @@ -544,7 +544,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsge_vx_i16mf4_b64_m(vbool64_t mask, vint16mf4_t op1, int16_t op2, size_t vl) { - return vmsge_vx_i16mf4_b64_m(mask, op1, op2, vl); + return __riscv_vmsge_vx_i16mf4_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsge_vv_i16mf2_b32_m( @@ -553,7 +553,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsge_vv_i16mf2_b32_m(vbool32_t mask, vint16mf2_t op1, vint16mf2_t op2, size_t vl) { - return vmsge_vv_i16mf2_b32_m(mask, op1, op2, vl); + return __riscv_vmsge_vv_i16mf2_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsge_vx_i16mf2_b32_m( @@ -562,7 +562,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsge_vx_i16mf2_b32_m(vbool32_t mask, vint16mf2_t op1, int16_t op2, size_t vl) { - return vmsge_vx_i16mf2_b32_m(mask, op1, op2, vl); + return __riscv_vmsge_vx_i16mf2_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsge_vv_i16m1_b16_m( @@ -571,7 +571,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsge_vv_i16m1_b16_m(vbool16_t mask, vint16m1_t op1, vint16m1_t op2, size_t vl) { - return vmsge_vv_i16m1_b16_m(mask, op1, op2, vl); + return __riscv_vmsge_vv_i16m1_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsge_vx_i16m1_b16_m( @@ -580,7 +580,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsge_vx_i16m1_b16_m(vbool16_t mask, vint16m1_t op1, int16_t op2, size_t vl) { - return vmsge_vx_i16m1_b16_m(mask, op1, op2, vl); + return __riscv_vmsge_vx_i16m1_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsge_vv_i16m2_b8_m( @@ -589,7 +589,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsge_vv_i16m2_b8_m(vbool8_t mask, vint16m2_t op1, vint16m2_t op2, size_t vl) { - return vmsge_vv_i16m2_b8_m(mask, op1, op2, vl); + return __riscv_vmsge_vv_i16m2_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsge_vx_i16m2_b8_m( @@ -598,7 +598,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsge_vx_i16m2_b8_m(vbool8_t mask, vint16m2_t op1, int16_t op2, size_t vl) { - return vmsge_vx_i16m2_b8_m(mask, op1, op2, vl); + return __riscv_vmsge_vx_i16m2_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsge_vv_i16m4_b4_m( @@ -607,7 +607,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsge_vv_i16m4_b4_m(vbool4_t mask, vint16m4_t op1, vint16m4_t op2, size_t vl) { - return vmsge_vv_i16m4_b4_m(mask, op1, op2, vl); + return __riscv_vmsge_vv_i16m4_b4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsge_vx_i16m4_b4_m( @@ -616,7 +616,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsge_vx_i16m4_b4_m(vbool4_t mask, vint16m4_t op1, int16_t op2, size_t vl) { - return vmsge_vx_i16m4_b4_m(mask, op1, op2, vl); + return __riscv_vmsge_vx_i16m4_b4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsge_vv_i16m8_b2_m( @@ -625,7 +625,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmsge_vv_i16m8_b2_m(vbool2_t mask, vint16m8_t op1, vint16m8_t op2, size_t vl) { - return vmsge_vv_i16m8_b2_m(mask, op1, op2, vl); + return __riscv_vmsge_vv_i16m8_b2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsge_vx_i16m8_b2_m( @@ -634,7 +634,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmsge_vx_i16m8_b2_m(vbool2_t mask, vint16m8_t op1, int16_t op2, size_t vl) { - return vmsge_vx_i16m8_b2_m(mask, op1, op2, vl); + return __riscv_vmsge_vx_i16m8_b2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsge_vv_i32mf2_b64_m( @@ -643,7 +643,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsge_vv_i32mf2_b64_m(vbool64_t mask, vint32mf2_t op1, vint32mf2_t op2, size_t vl) { - return vmsge_vv_i32mf2_b64_m(mask, op1, op2, vl); + return __riscv_vmsge_vv_i32mf2_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsge_vx_i32mf2_b64_m( @@ -652,7 +652,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsge_vx_i32mf2_b64_m(vbool64_t mask, vint32mf2_t op1, int32_t op2, size_t vl) { - return vmsge_vx_i32mf2_b64_m(mask, op1, op2, vl); + return __riscv_vmsge_vx_i32mf2_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsge_vv_i32m1_b32_m( @@ -661,7 +661,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsge_vv_i32m1_b32_m(vbool32_t mask, vint32m1_t op1, vint32m1_t op2, size_t vl) { - return vmsge_vv_i32m1_b32_m(mask, op1, op2, vl); + return __riscv_vmsge_vv_i32m1_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsge_vx_i32m1_b32_m( @@ -670,7 +670,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsge_vx_i32m1_b32_m(vbool32_t mask, vint32m1_t op1, int32_t op2, size_t vl) { - return vmsge_vx_i32m1_b32_m(mask, op1, op2, vl); + return __riscv_vmsge_vx_i32m1_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsge_vv_i32m2_b16_m( @@ -679,7 +679,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsge_vv_i32m2_b16_m(vbool16_t mask, vint32m2_t op1, vint32m2_t op2, size_t vl) { - return vmsge_vv_i32m2_b16_m(mask, op1, op2, vl); + return __riscv_vmsge_vv_i32m2_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsge_vx_i32m2_b16_m( @@ -688,7 +688,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsge_vx_i32m2_b16_m(vbool16_t mask, vint32m2_t op1, int32_t op2, size_t vl) { - return vmsge_vx_i32m2_b16_m(mask, op1, op2, vl); + return __riscv_vmsge_vx_i32m2_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsge_vv_i32m4_b8_m( @@ -697,7 +697,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsge_vv_i32m4_b8_m(vbool8_t mask, vint32m4_t op1, vint32m4_t op2, size_t vl) { - return vmsge_vv_i32m4_b8_m(mask, op1, op2, vl); + return __riscv_vmsge_vv_i32m4_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsge_vx_i32m4_b8_m( @@ -706,7 +706,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsge_vx_i32m4_b8_m(vbool8_t mask, vint32m4_t op1, int32_t op2, size_t vl) { - return vmsge_vx_i32m4_b8_m(mask, op1, op2, vl); + return __riscv_vmsge_vx_i32m4_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsge_vv_i32m8_b4_m( @@ -715,7 +715,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsge_vv_i32m8_b4_m(vbool4_t mask, vint32m8_t op1, vint32m8_t op2, size_t vl) { - return vmsge_vv_i32m8_b4_m(mask, op1, op2, vl); + return __riscv_vmsge_vv_i32m8_b4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsge_vx_i32m8_b4_m( @@ -724,7 +724,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsge_vx_i32m8_b4_m(vbool4_t mask, vint32m8_t op1, int32_t op2, size_t vl) { - return vmsge_vx_i32m8_b4_m(mask, op1, op2, vl); + return __riscv_vmsge_vx_i32m8_b4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsge_vv_i64m1_b64_m( @@ -733,7 +733,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsge_vv_i64m1_b64_m(vbool64_t mask, vint64m1_t op1, vint64m1_t op2, size_t vl) { - return vmsge_vv_i64m1_b64_m(mask, op1, op2, vl); + return __riscv_vmsge_vv_i64m1_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsge_vx_i64m1_b64_m( @@ -742,7 +742,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsge_vx_i64m1_b64_m(vbool64_t mask, vint64m1_t op1, int64_t op2, size_t vl) { - return vmsge_vx_i64m1_b64_m(mask, op1, op2, vl); + return __riscv_vmsge_vx_i64m1_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsge_vv_i64m2_b32_m( @@ -751,7 +751,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsge_vv_i64m2_b32_m(vbool32_t mask, vint64m2_t op1, vint64m2_t op2, size_t vl) { - return vmsge_vv_i64m2_b32_m(mask, op1, op2, vl); + return __riscv_vmsge_vv_i64m2_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsge_vx_i64m2_b32_m( @@ -760,7 +760,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsge_vx_i64m2_b32_m(vbool32_t mask, vint64m2_t op1, int64_t op2, size_t vl) { - return vmsge_vx_i64m2_b32_m(mask, op1, op2, vl); + return __riscv_vmsge_vx_i64m2_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsge_vv_i64m4_b16_m( @@ -769,7 +769,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsge_vv_i64m4_b16_m(vbool16_t mask, vint64m4_t op1, vint64m4_t op2, size_t vl) { - return vmsge_vv_i64m4_b16_m(mask, op1, op2, vl); + return __riscv_vmsge_vv_i64m4_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsge_vx_i64m4_b16_m( @@ -778,7 +778,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsge_vx_i64m4_b16_m(vbool16_t mask, vint64m4_t op1, int64_t op2, size_t vl) { - return vmsge_vx_i64m4_b16_m(mask, op1, op2, vl); + return __riscv_vmsge_vx_i64m4_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsge_vv_i64m8_b8_m( @@ -787,7 +787,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsge_vv_i64m8_b8_m(vbool8_t mask, vint64m8_t op1, vint64m8_t op2, size_t vl) { - return vmsge_vv_i64m8_b8_m(mask, op1, op2, vl); + return __riscv_vmsge_vv_i64m8_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsge_vx_i64m8_b8_m( @@ -796,6 +796,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsge_vx_i64m8_b8_m(vbool8_t mask, vint64m8_t op1, int64_t op2, size_t vl) { - return vmsge_vx_i64m8_b8_m(mask, op1, op2, vl); + return __riscv_vmsge_vx_i64m8_b8_m(mask, op1, op2, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmsgeu.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmsgeu.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmsgeu.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmsgeu.c @@ -13,7 +13,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsgeu_vv_u8mf8_b64(vuint8mf8_t op1, vuint8mf8_t op2, size_t vl) { - return vmsgeu_vv_u8mf8_b64(op1, op2, vl); + return __riscv_vmsgeu_vv_u8mf8_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgeu_vx_u8mf8_b64( @@ -22,7 +22,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsgeu_vx_u8mf8_b64(vuint8mf8_t op1, uint8_t op2, size_t vl) { - return vmsgeu_vx_u8mf8_b64(op1, op2, vl); + return __riscv_vmsgeu_vx_u8mf8_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgeu_vv_u8mf4_b32( @@ -31,7 +31,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsgeu_vv_u8mf4_b32(vuint8mf4_t op1, vuint8mf4_t op2, size_t vl) { - return vmsgeu_vv_u8mf4_b32(op1, op2, vl); + return __riscv_vmsgeu_vv_u8mf4_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgeu_vx_u8mf4_b32( @@ -40,7 +40,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsgeu_vx_u8mf4_b32(vuint8mf4_t op1, uint8_t op2, size_t vl) { - return vmsgeu_vx_u8mf4_b32(op1, op2, vl); + return __riscv_vmsgeu_vx_u8mf4_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgeu_vv_u8mf2_b16( @@ -49,7 +49,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsgeu_vv_u8mf2_b16(vuint8mf2_t op1, vuint8mf2_t op2, size_t vl) { - return vmsgeu_vv_u8mf2_b16(op1, op2, vl); + return __riscv_vmsgeu_vv_u8mf2_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgeu_vx_u8mf2_b16( @@ -58,7 +58,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsgeu_vx_u8mf2_b16(vuint8mf2_t op1, uint8_t op2, size_t vl) { - return vmsgeu_vx_u8mf2_b16(op1, op2, vl); + return __riscv_vmsgeu_vx_u8mf2_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgeu_vv_u8m1_b8( @@ -67,7 +67,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsgeu_vv_u8m1_b8(vuint8m1_t op1, vuint8m1_t op2, size_t vl) { - return vmsgeu_vv_u8m1_b8(op1, op2, vl); + return __riscv_vmsgeu_vv_u8m1_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgeu_vx_u8m1_b8( @@ -76,7 +76,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsgeu_vx_u8m1_b8(vuint8m1_t op1, uint8_t op2, size_t vl) { - return vmsgeu_vx_u8m1_b8(op1, op2, vl); + return __riscv_vmsgeu_vx_u8m1_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgeu_vv_u8m2_b4( @@ -85,7 +85,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsgeu_vv_u8m2_b4(vuint8m2_t op1, vuint8m2_t op2, size_t vl) { - return vmsgeu_vv_u8m2_b4(op1, op2, vl); + return __riscv_vmsgeu_vv_u8m2_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgeu_vx_u8m2_b4( @@ -94,7 +94,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsgeu_vx_u8m2_b4(vuint8m2_t op1, uint8_t op2, size_t vl) { - return vmsgeu_vx_u8m2_b4(op1, op2, vl); + return __riscv_vmsgeu_vx_u8m2_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgeu_vv_u8m4_b2( @@ -103,7 +103,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmsgeu_vv_u8m4_b2(vuint8m4_t op1, vuint8m4_t op2, size_t vl) { - return vmsgeu_vv_u8m4_b2(op1, op2, vl); + return __riscv_vmsgeu_vv_u8m4_b2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgeu_vx_u8m4_b2( @@ -112,7 +112,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmsgeu_vx_u8m4_b2(vuint8m4_t op1, uint8_t op2, size_t vl) { - return vmsgeu_vx_u8m4_b2(op1, op2, vl); + return __riscv_vmsgeu_vx_u8m4_b2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgeu_vv_u8m8_b1( @@ -121,7 +121,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool1_t test_vmsgeu_vv_u8m8_b1(vuint8m8_t op1, vuint8m8_t op2, size_t vl) { - return vmsgeu_vv_u8m8_b1(op1, op2, vl); + return __riscv_vmsgeu_vv_u8m8_b1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgeu_vx_u8m8_b1( @@ -130,7 +130,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool1_t test_vmsgeu_vx_u8m8_b1(vuint8m8_t op1, uint8_t op2, size_t vl) { - return vmsgeu_vx_u8m8_b1(op1, op2, vl); + return __riscv_vmsgeu_vx_u8m8_b1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgeu_vv_u16mf4_b64( @@ -139,7 +139,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsgeu_vv_u16mf4_b64(vuint16mf4_t op1, vuint16mf4_t op2, size_t vl) { - return vmsgeu_vv_u16mf4_b64(op1, op2, vl); + return __riscv_vmsgeu_vv_u16mf4_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgeu_vx_u16mf4_b64( @@ -148,7 +148,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsgeu_vx_u16mf4_b64(vuint16mf4_t op1, uint16_t op2, size_t vl) { - return vmsgeu_vx_u16mf4_b64(op1, op2, vl); + return __riscv_vmsgeu_vx_u16mf4_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgeu_vv_u16mf2_b32( @@ -157,7 +157,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsgeu_vv_u16mf2_b32(vuint16mf2_t op1, vuint16mf2_t op2, size_t vl) { - return vmsgeu_vv_u16mf2_b32(op1, op2, vl); + return __riscv_vmsgeu_vv_u16mf2_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgeu_vx_u16mf2_b32( @@ -166,7 +166,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsgeu_vx_u16mf2_b32(vuint16mf2_t op1, uint16_t op2, size_t vl) { - return vmsgeu_vx_u16mf2_b32(op1, op2, vl); + return __riscv_vmsgeu_vx_u16mf2_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgeu_vv_u16m1_b16( @@ -175,7 +175,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsgeu_vv_u16m1_b16(vuint16m1_t op1, vuint16m1_t op2, size_t vl) { - return vmsgeu_vv_u16m1_b16(op1, op2, vl); + return __riscv_vmsgeu_vv_u16m1_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgeu_vx_u16m1_b16( @@ -184,7 +184,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsgeu_vx_u16m1_b16(vuint16m1_t op1, uint16_t op2, size_t vl) { - return vmsgeu_vx_u16m1_b16(op1, op2, vl); + return __riscv_vmsgeu_vx_u16m1_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgeu_vv_u16m2_b8( @@ -193,7 +193,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsgeu_vv_u16m2_b8(vuint16m2_t op1, vuint16m2_t op2, size_t vl) { - return vmsgeu_vv_u16m2_b8(op1, op2, vl); + return __riscv_vmsgeu_vv_u16m2_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgeu_vx_u16m2_b8( @@ -202,7 +202,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsgeu_vx_u16m2_b8(vuint16m2_t op1, uint16_t op2, size_t vl) { - return vmsgeu_vx_u16m2_b8(op1, op2, vl); + return __riscv_vmsgeu_vx_u16m2_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgeu_vv_u16m4_b4( @@ -211,7 +211,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsgeu_vv_u16m4_b4(vuint16m4_t op1, vuint16m4_t op2, size_t vl) { - return vmsgeu_vv_u16m4_b4(op1, op2, vl); + return __riscv_vmsgeu_vv_u16m4_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgeu_vx_u16m4_b4( @@ -220,7 +220,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsgeu_vx_u16m4_b4(vuint16m4_t op1, uint16_t op2, size_t vl) { - return vmsgeu_vx_u16m4_b4(op1, op2, vl); + return __riscv_vmsgeu_vx_u16m4_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgeu_vv_u16m8_b2( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmsgeu_vv_u16m8_b2(vuint16m8_t op1, vuint16m8_t op2, size_t vl) { - return vmsgeu_vv_u16m8_b2(op1, op2, vl); + return __riscv_vmsgeu_vv_u16m8_b2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgeu_vx_u16m8_b2( @@ -238,7 +238,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmsgeu_vx_u16m8_b2(vuint16m8_t op1, uint16_t op2, size_t vl) { - return vmsgeu_vx_u16m8_b2(op1, op2, vl); + return __riscv_vmsgeu_vx_u16m8_b2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgeu_vv_u32mf2_b64( @@ -247,7 +247,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsgeu_vv_u32mf2_b64(vuint32mf2_t op1, vuint32mf2_t op2, size_t vl) { - return vmsgeu_vv_u32mf2_b64(op1, op2, vl); + return __riscv_vmsgeu_vv_u32mf2_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgeu_vx_u32mf2_b64( @@ -256,7 +256,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsgeu_vx_u32mf2_b64(vuint32mf2_t op1, uint32_t op2, size_t vl) { - return vmsgeu_vx_u32mf2_b64(op1, op2, vl); + return __riscv_vmsgeu_vx_u32mf2_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgeu_vv_u32m1_b32( @@ -265,7 +265,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsgeu_vv_u32m1_b32(vuint32m1_t op1, vuint32m1_t op2, size_t vl) { - return vmsgeu_vv_u32m1_b32(op1, op2, vl); + return __riscv_vmsgeu_vv_u32m1_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgeu_vx_u32m1_b32( @@ -274,7 +274,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsgeu_vx_u32m1_b32(vuint32m1_t op1, uint32_t op2, size_t vl) { - return vmsgeu_vx_u32m1_b32(op1, op2, vl); + return __riscv_vmsgeu_vx_u32m1_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgeu_vv_u32m2_b16( @@ -283,7 +283,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsgeu_vv_u32m2_b16(vuint32m2_t op1, vuint32m2_t op2, size_t vl) { - return vmsgeu_vv_u32m2_b16(op1, op2, vl); + return __riscv_vmsgeu_vv_u32m2_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgeu_vx_u32m2_b16( @@ -292,7 +292,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsgeu_vx_u32m2_b16(vuint32m2_t op1, uint32_t op2, size_t vl) { - return vmsgeu_vx_u32m2_b16(op1, op2, vl); + return __riscv_vmsgeu_vx_u32m2_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgeu_vv_u32m4_b8( @@ -301,7 +301,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsgeu_vv_u32m4_b8(vuint32m4_t op1, vuint32m4_t op2, size_t vl) { - return vmsgeu_vv_u32m4_b8(op1, op2, vl); + return __riscv_vmsgeu_vv_u32m4_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgeu_vx_u32m4_b8( @@ -310,7 +310,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsgeu_vx_u32m4_b8(vuint32m4_t op1, uint32_t op2, size_t vl) { - return vmsgeu_vx_u32m4_b8(op1, op2, vl); + return __riscv_vmsgeu_vx_u32m4_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgeu_vv_u32m8_b4( @@ -319,7 +319,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsgeu_vv_u32m8_b4(vuint32m8_t op1, vuint32m8_t op2, size_t vl) { - return vmsgeu_vv_u32m8_b4(op1, op2, vl); + return __riscv_vmsgeu_vv_u32m8_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgeu_vx_u32m8_b4( @@ -328,7 +328,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsgeu_vx_u32m8_b4(vuint32m8_t op1, uint32_t op2, size_t vl) { - return vmsgeu_vx_u32m8_b4(op1, op2, vl); + return __riscv_vmsgeu_vx_u32m8_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgeu_vv_u64m1_b64( @@ -337,7 +337,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsgeu_vv_u64m1_b64(vuint64m1_t op1, vuint64m1_t op2, size_t vl) { - return vmsgeu_vv_u64m1_b64(op1, op2, vl); + return __riscv_vmsgeu_vv_u64m1_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgeu_vx_u64m1_b64( @@ -346,7 +346,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsgeu_vx_u64m1_b64(vuint64m1_t op1, uint64_t op2, size_t vl) { - return vmsgeu_vx_u64m1_b64(op1, op2, vl); + return __riscv_vmsgeu_vx_u64m1_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgeu_vv_u64m2_b32( @@ -355,7 +355,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsgeu_vv_u64m2_b32(vuint64m2_t op1, vuint64m2_t op2, size_t vl) { - return vmsgeu_vv_u64m2_b32(op1, op2, vl); + return __riscv_vmsgeu_vv_u64m2_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgeu_vx_u64m2_b32( @@ -364,7 +364,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsgeu_vx_u64m2_b32(vuint64m2_t op1, uint64_t op2, size_t vl) { - return vmsgeu_vx_u64m2_b32(op1, op2, vl); + return __riscv_vmsgeu_vx_u64m2_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgeu_vv_u64m4_b16( @@ -373,7 +373,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsgeu_vv_u64m4_b16(vuint64m4_t op1, vuint64m4_t op2, size_t vl) { - return vmsgeu_vv_u64m4_b16(op1, op2, vl); + return __riscv_vmsgeu_vv_u64m4_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgeu_vx_u64m4_b16( @@ -382,7 +382,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsgeu_vx_u64m4_b16(vuint64m4_t op1, uint64_t op2, size_t vl) { - return vmsgeu_vx_u64m4_b16(op1, op2, vl); + return __riscv_vmsgeu_vx_u64m4_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgeu_vv_u64m8_b8( @@ -391,7 +391,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsgeu_vv_u64m8_b8(vuint64m8_t op1, vuint64m8_t op2, size_t vl) { - return vmsgeu_vv_u64m8_b8(op1, op2, vl); + return __riscv_vmsgeu_vv_u64m8_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgeu_vx_u64m8_b8( @@ -400,7 +400,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsgeu_vx_u64m8_b8(vuint64m8_t op1, uint64_t op2, size_t vl) { - return vmsgeu_vx_u64m8_b8(op1, op2, vl); + return __riscv_vmsgeu_vx_u64m8_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgeu_vv_u8mf8_b64_m( @@ -409,7 +409,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsgeu_vv_u8mf8_b64_m(vbool64_t mask, vuint8mf8_t op1, vuint8mf8_t op2, size_t vl) { - return vmsgeu_vv_u8mf8_b64_m(mask, op1, op2, vl); + return __riscv_vmsgeu_vv_u8mf8_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgeu_vx_u8mf8_b64_m( @@ -418,7 +418,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsgeu_vx_u8mf8_b64_m(vbool64_t mask, vuint8mf8_t op1, uint8_t op2, size_t vl) { - return vmsgeu_vx_u8mf8_b64_m(mask, op1, op2, vl); + return __riscv_vmsgeu_vx_u8mf8_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgeu_vv_u8mf4_b32_m( @@ -427,7 +427,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsgeu_vv_u8mf4_b32_m(vbool32_t mask, vuint8mf4_t op1, vuint8mf4_t op2, size_t vl) { - return vmsgeu_vv_u8mf4_b32_m(mask, op1, op2, vl); + return __riscv_vmsgeu_vv_u8mf4_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgeu_vx_u8mf4_b32_m( @@ -436,7 +436,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsgeu_vx_u8mf4_b32_m(vbool32_t mask, vuint8mf4_t op1, uint8_t op2, size_t vl) { - return vmsgeu_vx_u8mf4_b32_m(mask, op1, op2, vl); + return __riscv_vmsgeu_vx_u8mf4_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgeu_vv_u8mf2_b16_m( @@ -445,7 +445,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsgeu_vv_u8mf2_b16_m(vbool16_t mask, vuint8mf2_t op1, vuint8mf2_t op2, size_t vl) { - return vmsgeu_vv_u8mf2_b16_m(mask, op1, op2, vl); + return __riscv_vmsgeu_vv_u8mf2_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgeu_vx_u8mf2_b16_m( @@ -454,7 +454,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsgeu_vx_u8mf2_b16_m(vbool16_t mask, vuint8mf2_t op1, uint8_t op2, size_t vl) { - return vmsgeu_vx_u8mf2_b16_m(mask, op1, op2, vl); + return __riscv_vmsgeu_vx_u8mf2_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgeu_vv_u8m1_b8_m( @@ -463,7 +463,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsgeu_vv_u8m1_b8_m(vbool8_t mask, vuint8m1_t op1, vuint8m1_t op2, size_t vl) { - return vmsgeu_vv_u8m1_b8_m(mask, op1, op2, vl); + return __riscv_vmsgeu_vv_u8m1_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgeu_vx_u8m1_b8_m( @@ -472,7 +472,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsgeu_vx_u8m1_b8_m(vbool8_t mask, vuint8m1_t op1, uint8_t op2, size_t vl) { - return vmsgeu_vx_u8m1_b8_m(mask, op1, op2, vl); + return __riscv_vmsgeu_vx_u8m1_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgeu_vv_u8m2_b4_m( @@ -481,7 +481,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsgeu_vv_u8m2_b4_m(vbool4_t mask, vuint8m2_t op1, vuint8m2_t op2, size_t vl) { - return vmsgeu_vv_u8m2_b4_m(mask, op1, op2, vl); + return __riscv_vmsgeu_vv_u8m2_b4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgeu_vx_u8m2_b4_m( @@ -490,7 +490,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsgeu_vx_u8m2_b4_m(vbool4_t mask, vuint8m2_t op1, uint8_t op2, size_t vl) { - return vmsgeu_vx_u8m2_b4_m(mask, op1, op2, vl); + return __riscv_vmsgeu_vx_u8m2_b4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgeu_vv_u8m4_b2_m( @@ -499,7 +499,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmsgeu_vv_u8m4_b2_m(vbool2_t mask, vuint8m4_t op1, vuint8m4_t op2, size_t vl) { - return vmsgeu_vv_u8m4_b2_m(mask, op1, op2, vl); + return __riscv_vmsgeu_vv_u8m4_b2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgeu_vx_u8m4_b2_m( @@ -508,7 +508,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmsgeu_vx_u8m4_b2_m(vbool2_t mask, vuint8m4_t op1, uint8_t op2, size_t vl) { - return vmsgeu_vx_u8m4_b2_m(mask, op1, op2, vl); + return __riscv_vmsgeu_vx_u8m4_b2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgeu_vv_u8m8_b1_m( @@ -517,7 +517,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool1_t test_vmsgeu_vv_u8m8_b1_m(vbool1_t mask, vuint8m8_t op1, vuint8m8_t op2, size_t vl) { - return vmsgeu_vv_u8m8_b1_m(mask, op1, op2, vl); + return __riscv_vmsgeu_vv_u8m8_b1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgeu_vx_u8m8_b1_m( @@ -526,7 +526,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool1_t test_vmsgeu_vx_u8m8_b1_m(vbool1_t mask, vuint8m8_t op1, uint8_t op2, size_t vl) { - return vmsgeu_vx_u8m8_b1_m(mask, op1, op2, vl); + return __riscv_vmsgeu_vx_u8m8_b1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgeu_vv_u16mf4_b64_m( @@ -535,7 +535,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsgeu_vv_u16mf4_b64_m(vbool64_t mask, vuint16mf4_t op1, vuint16mf4_t op2, size_t vl) { - return vmsgeu_vv_u16mf4_b64_m(mask, op1, op2, vl); + return __riscv_vmsgeu_vv_u16mf4_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgeu_vx_u16mf4_b64_m( @@ -544,7 +544,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsgeu_vx_u16mf4_b64_m(vbool64_t mask, vuint16mf4_t op1, uint16_t op2, size_t vl) { - return vmsgeu_vx_u16mf4_b64_m(mask, op1, op2, vl); + return __riscv_vmsgeu_vx_u16mf4_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgeu_vv_u16mf2_b32_m( @@ -553,7 +553,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsgeu_vv_u16mf2_b32_m(vbool32_t mask, vuint16mf2_t op1, vuint16mf2_t op2, size_t vl) { - return vmsgeu_vv_u16mf2_b32_m(mask, op1, op2, vl); + return __riscv_vmsgeu_vv_u16mf2_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgeu_vx_u16mf2_b32_m( @@ -562,7 +562,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsgeu_vx_u16mf2_b32_m(vbool32_t mask, vuint16mf2_t op1, uint16_t op2, size_t vl) { - return vmsgeu_vx_u16mf2_b32_m(mask, op1, op2, vl); + return __riscv_vmsgeu_vx_u16mf2_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgeu_vv_u16m1_b16_m( @@ -571,7 +571,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsgeu_vv_u16m1_b16_m(vbool16_t mask, vuint16m1_t op1, vuint16m1_t op2, size_t vl) { - return vmsgeu_vv_u16m1_b16_m(mask, op1, op2, vl); + return __riscv_vmsgeu_vv_u16m1_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgeu_vx_u16m1_b16_m( @@ -580,7 +580,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsgeu_vx_u16m1_b16_m(vbool16_t mask, vuint16m1_t op1, uint16_t op2, size_t vl) { - return vmsgeu_vx_u16m1_b16_m(mask, op1, op2, vl); + return __riscv_vmsgeu_vx_u16m1_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgeu_vv_u16m2_b8_m( @@ -589,7 +589,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsgeu_vv_u16m2_b8_m(vbool8_t mask, vuint16m2_t op1, vuint16m2_t op2, size_t vl) { - return vmsgeu_vv_u16m2_b8_m(mask, op1, op2, vl); + return __riscv_vmsgeu_vv_u16m2_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgeu_vx_u16m2_b8_m( @@ -598,7 +598,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsgeu_vx_u16m2_b8_m(vbool8_t mask, vuint16m2_t op1, uint16_t op2, size_t vl) { - return vmsgeu_vx_u16m2_b8_m(mask, op1, op2, vl); + return __riscv_vmsgeu_vx_u16m2_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgeu_vv_u16m4_b4_m( @@ -607,7 +607,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsgeu_vv_u16m4_b4_m(vbool4_t mask, vuint16m4_t op1, vuint16m4_t op2, size_t vl) { - return vmsgeu_vv_u16m4_b4_m(mask, op1, op2, vl); + return __riscv_vmsgeu_vv_u16m4_b4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgeu_vx_u16m4_b4_m( @@ -616,7 +616,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsgeu_vx_u16m4_b4_m(vbool4_t mask, vuint16m4_t op1, uint16_t op2, size_t vl) { - return vmsgeu_vx_u16m4_b4_m(mask, op1, op2, vl); + return __riscv_vmsgeu_vx_u16m4_b4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgeu_vv_u16m8_b2_m( @@ -625,7 +625,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmsgeu_vv_u16m8_b2_m(vbool2_t mask, vuint16m8_t op1, vuint16m8_t op2, size_t vl) { - return vmsgeu_vv_u16m8_b2_m(mask, op1, op2, vl); + return __riscv_vmsgeu_vv_u16m8_b2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgeu_vx_u16m8_b2_m( @@ -634,7 +634,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmsgeu_vx_u16m8_b2_m(vbool2_t mask, vuint16m8_t op1, uint16_t op2, size_t vl) { - return vmsgeu_vx_u16m8_b2_m(mask, op1, op2, vl); + return __riscv_vmsgeu_vx_u16m8_b2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgeu_vv_u32mf2_b64_m( @@ -643,7 +643,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsgeu_vv_u32mf2_b64_m(vbool64_t mask, vuint32mf2_t op1, vuint32mf2_t op2, size_t vl) { - return vmsgeu_vv_u32mf2_b64_m(mask, op1, op2, vl); + return __riscv_vmsgeu_vv_u32mf2_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgeu_vx_u32mf2_b64_m( @@ -652,7 +652,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsgeu_vx_u32mf2_b64_m(vbool64_t mask, vuint32mf2_t op1, uint32_t op2, size_t vl) { - return vmsgeu_vx_u32mf2_b64_m(mask, op1, op2, vl); + return __riscv_vmsgeu_vx_u32mf2_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgeu_vv_u32m1_b32_m( @@ -661,7 +661,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsgeu_vv_u32m1_b32_m(vbool32_t mask, vuint32m1_t op1, vuint32m1_t op2, size_t vl) { - return vmsgeu_vv_u32m1_b32_m(mask, op1, op2, vl); + return __riscv_vmsgeu_vv_u32m1_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgeu_vx_u32m1_b32_m( @@ -670,7 +670,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsgeu_vx_u32m1_b32_m(vbool32_t mask, vuint32m1_t op1, uint32_t op2, size_t vl) { - return vmsgeu_vx_u32m1_b32_m(mask, op1, op2, vl); + return __riscv_vmsgeu_vx_u32m1_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgeu_vv_u32m2_b16_m( @@ -679,7 +679,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsgeu_vv_u32m2_b16_m(vbool16_t mask, vuint32m2_t op1, vuint32m2_t op2, size_t vl) { - return vmsgeu_vv_u32m2_b16_m(mask, op1, op2, vl); + return __riscv_vmsgeu_vv_u32m2_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgeu_vx_u32m2_b16_m( @@ -688,7 +688,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsgeu_vx_u32m2_b16_m(vbool16_t mask, vuint32m2_t op1, uint32_t op2, size_t vl) { - return vmsgeu_vx_u32m2_b16_m(mask, op1, op2, vl); + return __riscv_vmsgeu_vx_u32m2_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgeu_vv_u32m4_b8_m( @@ -697,7 +697,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsgeu_vv_u32m4_b8_m(vbool8_t mask, vuint32m4_t op1, vuint32m4_t op2, size_t vl) { - return vmsgeu_vv_u32m4_b8_m(mask, op1, op2, vl); + return __riscv_vmsgeu_vv_u32m4_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgeu_vx_u32m4_b8_m( @@ -706,7 +706,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsgeu_vx_u32m4_b8_m(vbool8_t mask, vuint32m4_t op1, uint32_t op2, size_t vl) { - return vmsgeu_vx_u32m4_b8_m(mask, op1, op2, vl); + return __riscv_vmsgeu_vx_u32m4_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgeu_vv_u32m8_b4_m( @@ -715,7 +715,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsgeu_vv_u32m8_b4_m(vbool4_t mask, vuint32m8_t op1, vuint32m8_t op2, size_t vl) { - return vmsgeu_vv_u32m8_b4_m(mask, op1, op2, vl); + return __riscv_vmsgeu_vv_u32m8_b4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgeu_vx_u32m8_b4_m( @@ -724,7 +724,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsgeu_vx_u32m8_b4_m(vbool4_t mask, vuint32m8_t op1, uint32_t op2, size_t vl) { - return vmsgeu_vx_u32m8_b4_m(mask, op1, op2, vl); + return __riscv_vmsgeu_vx_u32m8_b4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgeu_vv_u64m1_b64_m( @@ -733,7 +733,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsgeu_vv_u64m1_b64_m(vbool64_t mask, vuint64m1_t op1, vuint64m1_t op2, size_t vl) { - return vmsgeu_vv_u64m1_b64_m(mask, op1, op2, vl); + return __riscv_vmsgeu_vv_u64m1_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgeu_vx_u64m1_b64_m( @@ -742,7 +742,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsgeu_vx_u64m1_b64_m(vbool64_t mask, vuint64m1_t op1, uint64_t op2, size_t vl) { - return vmsgeu_vx_u64m1_b64_m(mask, op1, op2, vl); + return __riscv_vmsgeu_vx_u64m1_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgeu_vv_u64m2_b32_m( @@ -751,7 +751,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsgeu_vv_u64m2_b32_m(vbool32_t mask, vuint64m2_t op1, vuint64m2_t op2, size_t vl) { - return vmsgeu_vv_u64m2_b32_m(mask, op1, op2, vl); + return __riscv_vmsgeu_vv_u64m2_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgeu_vx_u64m2_b32_m( @@ -760,7 +760,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsgeu_vx_u64m2_b32_m(vbool32_t mask, vuint64m2_t op1, uint64_t op2, size_t vl) { - return vmsgeu_vx_u64m2_b32_m(mask, op1, op2, vl); + return __riscv_vmsgeu_vx_u64m2_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgeu_vv_u64m4_b16_m( @@ -769,7 +769,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsgeu_vv_u64m4_b16_m(vbool16_t mask, vuint64m4_t op1, vuint64m4_t op2, size_t vl) { - return vmsgeu_vv_u64m4_b16_m(mask, op1, op2, vl); + return __riscv_vmsgeu_vv_u64m4_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgeu_vx_u64m4_b16_m( @@ -778,7 +778,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsgeu_vx_u64m4_b16_m(vbool16_t mask, vuint64m4_t op1, uint64_t op2, size_t vl) { - return vmsgeu_vx_u64m4_b16_m(mask, op1, op2, vl); + return __riscv_vmsgeu_vx_u64m4_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgeu_vv_u64m8_b8_m( @@ -787,7 +787,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsgeu_vv_u64m8_b8_m(vbool8_t mask, vuint64m8_t op1, vuint64m8_t op2, size_t vl) { - return vmsgeu_vv_u64m8_b8_m(mask, op1, op2, vl); + return __riscv_vmsgeu_vv_u64m8_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgeu_vx_u64m8_b8_m( @@ -796,6 +796,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsgeu_vx_u64m8_b8_m(vbool8_t mask, vuint64m8_t op1, uint64_t op2, size_t vl) { - return vmsgeu_vx_u64m8_b8_m(mask, op1, op2, vl); + return __riscv_vmsgeu_vx_u64m8_b8_m(mask, op1, op2, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmsgt.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmsgt.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmsgt.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmsgt.c @@ -13,7 +13,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsgt_vv_i8mf8_b64(vint8mf8_t op1, vint8mf8_t op2, size_t vl) { - return vmsgt_vv_i8mf8_b64(op1, op2, vl); + return __riscv_vmsgt_vv_i8mf8_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgt_vx_i8mf8_b64( @@ -22,7 +22,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsgt_vx_i8mf8_b64(vint8mf8_t op1, int8_t op2, size_t vl) { - return vmsgt_vx_i8mf8_b64(op1, op2, vl); + return __riscv_vmsgt_vx_i8mf8_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgt_vv_i8mf4_b32( @@ -31,7 +31,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsgt_vv_i8mf4_b32(vint8mf4_t op1, vint8mf4_t op2, size_t vl) { - return vmsgt_vv_i8mf4_b32(op1, op2, vl); + return __riscv_vmsgt_vv_i8mf4_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgt_vx_i8mf4_b32( @@ -40,7 +40,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsgt_vx_i8mf4_b32(vint8mf4_t op1, int8_t op2, size_t vl) { - return vmsgt_vx_i8mf4_b32(op1, op2, vl); + return __riscv_vmsgt_vx_i8mf4_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgt_vv_i8mf2_b16( @@ -49,7 +49,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsgt_vv_i8mf2_b16(vint8mf2_t op1, vint8mf2_t op2, size_t vl) { - return vmsgt_vv_i8mf2_b16(op1, op2, vl); + return __riscv_vmsgt_vv_i8mf2_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgt_vx_i8mf2_b16( @@ -58,7 +58,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsgt_vx_i8mf2_b16(vint8mf2_t op1, int8_t op2, size_t vl) { - return vmsgt_vx_i8mf2_b16(op1, op2, vl); + return __riscv_vmsgt_vx_i8mf2_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgt_vv_i8m1_b8( @@ -67,7 +67,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsgt_vv_i8m1_b8(vint8m1_t op1, vint8m1_t op2, size_t vl) { - return vmsgt_vv_i8m1_b8(op1, op2, vl); + return __riscv_vmsgt_vv_i8m1_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgt_vx_i8m1_b8( @@ -76,7 +76,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsgt_vx_i8m1_b8(vint8m1_t op1, int8_t op2, size_t vl) { - return vmsgt_vx_i8m1_b8(op1, op2, vl); + return __riscv_vmsgt_vx_i8m1_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgt_vv_i8m2_b4( @@ -85,7 +85,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsgt_vv_i8m2_b4(vint8m2_t op1, vint8m2_t op2, size_t vl) { - return vmsgt_vv_i8m2_b4(op1, op2, vl); + return __riscv_vmsgt_vv_i8m2_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgt_vx_i8m2_b4( @@ -94,7 +94,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsgt_vx_i8m2_b4(vint8m2_t op1, int8_t op2, size_t vl) { - return vmsgt_vx_i8m2_b4(op1, op2, vl); + return __riscv_vmsgt_vx_i8m2_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgt_vv_i8m4_b2( @@ -103,7 +103,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmsgt_vv_i8m4_b2(vint8m4_t op1, vint8m4_t op2, size_t vl) { - return vmsgt_vv_i8m4_b2(op1, op2, vl); + return __riscv_vmsgt_vv_i8m4_b2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgt_vx_i8m4_b2( @@ -112,7 +112,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmsgt_vx_i8m4_b2(vint8m4_t op1, int8_t op2, size_t vl) { - return vmsgt_vx_i8m4_b2(op1, op2, vl); + return __riscv_vmsgt_vx_i8m4_b2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgt_vv_i8m8_b1( @@ -121,7 +121,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool1_t test_vmsgt_vv_i8m8_b1(vint8m8_t op1, vint8m8_t op2, size_t vl) { - return vmsgt_vv_i8m8_b1(op1, op2, vl); + return __riscv_vmsgt_vv_i8m8_b1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgt_vx_i8m8_b1( @@ -130,7 +130,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool1_t test_vmsgt_vx_i8m8_b1(vint8m8_t op1, int8_t op2, size_t vl) { - return vmsgt_vx_i8m8_b1(op1, op2, vl); + return __riscv_vmsgt_vx_i8m8_b1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgt_vv_i16mf4_b64( @@ -139,7 +139,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsgt_vv_i16mf4_b64(vint16mf4_t op1, vint16mf4_t op2, size_t vl) { - return vmsgt_vv_i16mf4_b64(op1, op2, vl); + return __riscv_vmsgt_vv_i16mf4_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgt_vx_i16mf4_b64( @@ -148,7 +148,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsgt_vx_i16mf4_b64(vint16mf4_t op1, int16_t op2, size_t vl) { - return vmsgt_vx_i16mf4_b64(op1, op2, vl); + return __riscv_vmsgt_vx_i16mf4_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgt_vv_i16mf2_b32( @@ -157,7 +157,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsgt_vv_i16mf2_b32(vint16mf2_t op1, vint16mf2_t op2, size_t vl) { - return vmsgt_vv_i16mf2_b32(op1, op2, vl); + return __riscv_vmsgt_vv_i16mf2_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgt_vx_i16mf2_b32( @@ -166,7 +166,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsgt_vx_i16mf2_b32(vint16mf2_t op1, int16_t op2, size_t vl) { - return vmsgt_vx_i16mf2_b32(op1, op2, vl); + return __riscv_vmsgt_vx_i16mf2_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgt_vv_i16m1_b16( @@ -175,7 +175,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsgt_vv_i16m1_b16(vint16m1_t op1, vint16m1_t op2, size_t vl) { - return vmsgt_vv_i16m1_b16(op1, op2, vl); + return __riscv_vmsgt_vv_i16m1_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgt_vx_i16m1_b16( @@ -184,7 +184,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsgt_vx_i16m1_b16(vint16m1_t op1, int16_t op2, size_t vl) { - return vmsgt_vx_i16m1_b16(op1, op2, vl); + return __riscv_vmsgt_vx_i16m1_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgt_vv_i16m2_b8( @@ -193,7 +193,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsgt_vv_i16m2_b8(vint16m2_t op1, vint16m2_t op2, size_t vl) { - return vmsgt_vv_i16m2_b8(op1, op2, vl); + return __riscv_vmsgt_vv_i16m2_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgt_vx_i16m2_b8( @@ -202,7 +202,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsgt_vx_i16m2_b8(vint16m2_t op1, int16_t op2, size_t vl) { - return vmsgt_vx_i16m2_b8(op1, op2, vl); + return __riscv_vmsgt_vx_i16m2_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgt_vv_i16m4_b4( @@ -211,7 +211,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsgt_vv_i16m4_b4(vint16m4_t op1, vint16m4_t op2, size_t vl) { - return vmsgt_vv_i16m4_b4(op1, op2, vl); + return __riscv_vmsgt_vv_i16m4_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgt_vx_i16m4_b4( @@ -220,7 +220,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsgt_vx_i16m4_b4(vint16m4_t op1, int16_t op2, size_t vl) { - return vmsgt_vx_i16m4_b4(op1, op2, vl); + return __riscv_vmsgt_vx_i16m4_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgt_vv_i16m8_b2( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmsgt_vv_i16m8_b2(vint16m8_t op1, vint16m8_t op2, size_t vl) { - return vmsgt_vv_i16m8_b2(op1, op2, vl); + return __riscv_vmsgt_vv_i16m8_b2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgt_vx_i16m8_b2( @@ -238,7 +238,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmsgt_vx_i16m8_b2(vint16m8_t op1, int16_t op2, size_t vl) { - return vmsgt_vx_i16m8_b2(op1, op2, vl); + return __riscv_vmsgt_vx_i16m8_b2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgt_vv_i32mf2_b64( @@ -247,7 +247,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsgt_vv_i32mf2_b64(vint32mf2_t op1, vint32mf2_t op2, size_t vl) { - return vmsgt_vv_i32mf2_b64(op1, op2, vl); + return __riscv_vmsgt_vv_i32mf2_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgt_vx_i32mf2_b64( @@ -256,7 +256,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsgt_vx_i32mf2_b64(vint32mf2_t op1, int32_t op2, size_t vl) { - return vmsgt_vx_i32mf2_b64(op1, op2, vl); + return __riscv_vmsgt_vx_i32mf2_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgt_vv_i32m1_b32( @@ -265,7 +265,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsgt_vv_i32m1_b32(vint32m1_t op1, vint32m1_t op2, size_t vl) { - return vmsgt_vv_i32m1_b32(op1, op2, vl); + return __riscv_vmsgt_vv_i32m1_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgt_vx_i32m1_b32( @@ -274,7 +274,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsgt_vx_i32m1_b32(vint32m1_t op1, int32_t op2, size_t vl) { - return vmsgt_vx_i32m1_b32(op1, op2, vl); + return __riscv_vmsgt_vx_i32m1_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgt_vv_i32m2_b16( @@ -283,7 +283,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsgt_vv_i32m2_b16(vint32m2_t op1, vint32m2_t op2, size_t vl) { - return vmsgt_vv_i32m2_b16(op1, op2, vl); + return __riscv_vmsgt_vv_i32m2_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgt_vx_i32m2_b16( @@ -292,7 +292,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsgt_vx_i32m2_b16(vint32m2_t op1, int32_t op2, size_t vl) { - return vmsgt_vx_i32m2_b16(op1, op2, vl); + return __riscv_vmsgt_vx_i32m2_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgt_vv_i32m4_b8( @@ -301,7 +301,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsgt_vv_i32m4_b8(vint32m4_t op1, vint32m4_t op2, size_t vl) { - return vmsgt_vv_i32m4_b8(op1, op2, vl); + return __riscv_vmsgt_vv_i32m4_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgt_vx_i32m4_b8( @@ -310,7 +310,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsgt_vx_i32m4_b8(vint32m4_t op1, int32_t op2, size_t vl) { - return vmsgt_vx_i32m4_b8(op1, op2, vl); + return __riscv_vmsgt_vx_i32m4_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgt_vv_i32m8_b4( @@ -319,7 +319,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsgt_vv_i32m8_b4(vint32m8_t op1, vint32m8_t op2, size_t vl) { - return vmsgt_vv_i32m8_b4(op1, op2, vl); + return __riscv_vmsgt_vv_i32m8_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgt_vx_i32m8_b4( @@ -328,7 +328,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsgt_vx_i32m8_b4(vint32m8_t op1, int32_t op2, size_t vl) { - return vmsgt_vx_i32m8_b4(op1, op2, vl); + return __riscv_vmsgt_vx_i32m8_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgt_vv_i64m1_b64( @@ -337,7 +337,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsgt_vv_i64m1_b64(vint64m1_t op1, vint64m1_t op2, size_t vl) { - return vmsgt_vv_i64m1_b64(op1, op2, vl); + return __riscv_vmsgt_vv_i64m1_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgt_vx_i64m1_b64( @@ -346,7 +346,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsgt_vx_i64m1_b64(vint64m1_t op1, int64_t op2, size_t vl) { - return vmsgt_vx_i64m1_b64(op1, op2, vl); + return __riscv_vmsgt_vx_i64m1_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgt_vv_i64m2_b32( @@ -355,7 +355,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsgt_vv_i64m2_b32(vint64m2_t op1, vint64m2_t op2, size_t vl) { - return vmsgt_vv_i64m2_b32(op1, op2, vl); + return __riscv_vmsgt_vv_i64m2_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgt_vx_i64m2_b32( @@ -364,7 +364,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsgt_vx_i64m2_b32(vint64m2_t op1, int64_t op2, size_t vl) { - return vmsgt_vx_i64m2_b32(op1, op2, vl); + return __riscv_vmsgt_vx_i64m2_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgt_vv_i64m4_b16( @@ -373,7 +373,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsgt_vv_i64m4_b16(vint64m4_t op1, vint64m4_t op2, size_t vl) { - return vmsgt_vv_i64m4_b16(op1, op2, vl); + return __riscv_vmsgt_vv_i64m4_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgt_vx_i64m4_b16( @@ -382,7 +382,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsgt_vx_i64m4_b16(vint64m4_t op1, int64_t op2, size_t vl) { - return vmsgt_vx_i64m4_b16(op1, op2, vl); + return __riscv_vmsgt_vx_i64m4_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgt_vv_i64m8_b8( @@ -391,7 +391,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsgt_vv_i64m8_b8(vint64m8_t op1, vint64m8_t op2, size_t vl) { - return vmsgt_vv_i64m8_b8(op1, op2, vl); + return __riscv_vmsgt_vv_i64m8_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgt_vx_i64m8_b8( @@ -400,7 +400,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsgt_vx_i64m8_b8(vint64m8_t op1, int64_t op2, size_t vl) { - return vmsgt_vx_i64m8_b8(op1, op2, vl); + return __riscv_vmsgt_vx_i64m8_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgt_vv_i8mf8_b64_m( @@ -409,7 +409,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsgt_vv_i8mf8_b64_m(vbool64_t mask, vint8mf8_t op1, vint8mf8_t op2, size_t vl) { - return vmsgt_vv_i8mf8_b64_m(mask, op1, op2, vl); + return __riscv_vmsgt_vv_i8mf8_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgt_vx_i8mf8_b64_m( @@ -418,7 +418,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsgt_vx_i8mf8_b64_m(vbool64_t mask, vint8mf8_t op1, int8_t op2, size_t vl) { - return vmsgt_vx_i8mf8_b64_m(mask, op1, op2, vl); + return __riscv_vmsgt_vx_i8mf8_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgt_vv_i8mf4_b32_m( @@ -427,7 +427,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsgt_vv_i8mf4_b32_m(vbool32_t mask, vint8mf4_t op1, vint8mf4_t op2, size_t vl) { - return vmsgt_vv_i8mf4_b32_m(mask, op1, op2, vl); + return __riscv_vmsgt_vv_i8mf4_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgt_vx_i8mf4_b32_m( @@ -436,7 +436,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsgt_vx_i8mf4_b32_m(vbool32_t mask, vint8mf4_t op1, int8_t op2, size_t vl) { - return vmsgt_vx_i8mf4_b32_m(mask, op1, op2, vl); + return __riscv_vmsgt_vx_i8mf4_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgt_vv_i8mf2_b16_m( @@ -445,7 +445,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsgt_vv_i8mf2_b16_m(vbool16_t mask, vint8mf2_t op1, vint8mf2_t op2, size_t vl) { - return vmsgt_vv_i8mf2_b16_m(mask, op1, op2, vl); + return __riscv_vmsgt_vv_i8mf2_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgt_vx_i8mf2_b16_m( @@ -454,7 +454,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsgt_vx_i8mf2_b16_m(vbool16_t mask, vint8mf2_t op1, int8_t op2, size_t vl) { - return vmsgt_vx_i8mf2_b16_m(mask, op1, op2, vl); + return __riscv_vmsgt_vx_i8mf2_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgt_vv_i8m1_b8_m( @@ -463,7 +463,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsgt_vv_i8m1_b8_m(vbool8_t mask, vint8m1_t op1, vint8m1_t op2, size_t vl) { - return vmsgt_vv_i8m1_b8_m(mask, op1, op2, vl); + return __riscv_vmsgt_vv_i8m1_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgt_vx_i8m1_b8_m( @@ -472,7 +472,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsgt_vx_i8m1_b8_m(vbool8_t mask, vint8m1_t op1, int8_t op2, size_t vl) { - return vmsgt_vx_i8m1_b8_m(mask, op1, op2, vl); + return __riscv_vmsgt_vx_i8m1_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgt_vv_i8m2_b4_m( @@ -481,7 +481,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsgt_vv_i8m2_b4_m(vbool4_t mask, vint8m2_t op1, vint8m2_t op2, size_t vl) { - return vmsgt_vv_i8m2_b4_m(mask, op1, op2, vl); + return __riscv_vmsgt_vv_i8m2_b4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgt_vx_i8m2_b4_m( @@ -490,7 +490,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsgt_vx_i8m2_b4_m(vbool4_t mask, vint8m2_t op1, int8_t op2, size_t vl) { - return vmsgt_vx_i8m2_b4_m(mask, op1, op2, vl); + return __riscv_vmsgt_vx_i8m2_b4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgt_vv_i8m4_b2_m( @@ -499,7 +499,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmsgt_vv_i8m4_b2_m(vbool2_t mask, vint8m4_t op1, vint8m4_t op2, size_t vl) { - return vmsgt_vv_i8m4_b2_m(mask, op1, op2, vl); + return __riscv_vmsgt_vv_i8m4_b2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgt_vx_i8m4_b2_m( @@ -508,7 +508,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmsgt_vx_i8m4_b2_m(vbool2_t mask, vint8m4_t op1, int8_t op2, size_t vl) { - return vmsgt_vx_i8m4_b2_m(mask, op1, op2, vl); + return __riscv_vmsgt_vx_i8m4_b2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgt_vv_i8m8_b1_m( @@ -517,7 +517,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool1_t test_vmsgt_vv_i8m8_b1_m(vbool1_t mask, vint8m8_t op1, vint8m8_t op2, size_t vl) { - return vmsgt_vv_i8m8_b1_m(mask, op1, op2, vl); + return __riscv_vmsgt_vv_i8m8_b1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgt_vx_i8m8_b1_m( @@ -526,7 +526,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool1_t test_vmsgt_vx_i8m8_b1_m(vbool1_t mask, vint8m8_t op1, int8_t op2, size_t vl) { - return vmsgt_vx_i8m8_b1_m(mask, op1, op2, vl); + return __riscv_vmsgt_vx_i8m8_b1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgt_vv_i16mf4_b64_m( @@ -535,7 +535,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsgt_vv_i16mf4_b64_m(vbool64_t mask, vint16mf4_t op1, vint16mf4_t op2, size_t vl) { - return vmsgt_vv_i16mf4_b64_m(mask, op1, op2, vl); + return __riscv_vmsgt_vv_i16mf4_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgt_vx_i16mf4_b64_m( @@ -544,7 +544,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsgt_vx_i16mf4_b64_m(vbool64_t mask, vint16mf4_t op1, int16_t op2, size_t vl) { - return vmsgt_vx_i16mf4_b64_m(mask, op1, op2, vl); + return __riscv_vmsgt_vx_i16mf4_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgt_vv_i16mf2_b32_m( @@ -553,7 +553,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsgt_vv_i16mf2_b32_m(vbool32_t mask, vint16mf2_t op1, vint16mf2_t op2, size_t vl) { - return vmsgt_vv_i16mf2_b32_m(mask, op1, op2, vl); + return __riscv_vmsgt_vv_i16mf2_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgt_vx_i16mf2_b32_m( @@ -562,7 +562,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsgt_vx_i16mf2_b32_m(vbool32_t mask, vint16mf2_t op1, int16_t op2, size_t vl) { - return vmsgt_vx_i16mf2_b32_m(mask, op1, op2, vl); + return __riscv_vmsgt_vx_i16mf2_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgt_vv_i16m1_b16_m( @@ -571,7 +571,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsgt_vv_i16m1_b16_m(vbool16_t mask, vint16m1_t op1, vint16m1_t op2, size_t vl) { - return vmsgt_vv_i16m1_b16_m(mask, op1, op2, vl); + return __riscv_vmsgt_vv_i16m1_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgt_vx_i16m1_b16_m( @@ -580,7 +580,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsgt_vx_i16m1_b16_m(vbool16_t mask, vint16m1_t op1, int16_t op2, size_t vl) { - return vmsgt_vx_i16m1_b16_m(mask, op1, op2, vl); + return __riscv_vmsgt_vx_i16m1_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgt_vv_i16m2_b8_m( @@ -589,7 +589,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsgt_vv_i16m2_b8_m(vbool8_t mask, vint16m2_t op1, vint16m2_t op2, size_t vl) { - return vmsgt_vv_i16m2_b8_m(mask, op1, op2, vl); + return __riscv_vmsgt_vv_i16m2_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgt_vx_i16m2_b8_m( @@ -598,7 +598,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsgt_vx_i16m2_b8_m(vbool8_t mask, vint16m2_t op1, int16_t op2, size_t vl) { - return vmsgt_vx_i16m2_b8_m(mask, op1, op2, vl); + return __riscv_vmsgt_vx_i16m2_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgt_vv_i16m4_b4_m( @@ -607,7 +607,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsgt_vv_i16m4_b4_m(vbool4_t mask, vint16m4_t op1, vint16m4_t op2, size_t vl) { - return vmsgt_vv_i16m4_b4_m(mask, op1, op2, vl); + return __riscv_vmsgt_vv_i16m4_b4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgt_vx_i16m4_b4_m( @@ -616,7 +616,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsgt_vx_i16m4_b4_m(vbool4_t mask, vint16m4_t op1, int16_t op2, size_t vl) { - return vmsgt_vx_i16m4_b4_m(mask, op1, op2, vl); + return __riscv_vmsgt_vx_i16m4_b4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgt_vv_i16m8_b2_m( @@ -625,7 +625,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmsgt_vv_i16m8_b2_m(vbool2_t mask, vint16m8_t op1, vint16m8_t op2, size_t vl) { - return vmsgt_vv_i16m8_b2_m(mask, op1, op2, vl); + return __riscv_vmsgt_vv_i16m8_b2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgt_vx_i16m8_b2_m( @@ -634,7 +634,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmsgt_vx_i16m8_b2_m(vbool2_t mask, vint16m8_t op1, int16_t op2, size_t vl) { - return vmsgt_vx_i16m8_b2_m(mask, op1, op2, vl); + return __riscv_vmsgt_vx_i16m8_b2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgt_vv_i32mf2_b64_m( @@ -643,7 +643,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsgt_vv_i32mf2_b64_m(vbool64_t mask, vint32mf2_t op1, vint32mf2_t op2, size_t vl) { - return vmsgt_vv_i32mf2_b64_m(mask, op1, op2, vl); + return __riscv_vmsgt_vv_i32mf2_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgt_vx_i32mf2_b64_m( @@ -652,7 +652,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsgt_vx_i32mf2_b64_m(vbool64_t mask, vint32mf2_t op1, int32_t op2, size_t vl) { - return vmsgt_vx_i32mf2_b64_m(mask, op1, op2, vl); + return __riscv_vmsgt_vx_i32mf2_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgt_vv_i32m1_b32_m( @@ -661,7 +661,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsgt_vv_i32m1_b32_m(vbool32_t mask, vint32m1_t op1, vint32m1_t op2, size_t vl) { - return vmsgt_vv_i32m1_b32_m(mask, op1, op2, vl); + return __riscv_vmsgt_vv_i32m1_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgt_vx_i32m1_b32_m( @@ -670,7 +670,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsgt_vx_i32m1_b32_m(vbool32_t mask, vint32m1_t op1, int32_t op2, size_t vl) { - return vmsgt_vx_i32m1_b32_m(mask, op1, op2, vl); + return __riscv_vmsgt_vx_i32m1_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgt_vv_i32m2_b16_m( @@ -679,7 +679,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsgt_vv_i32m2_b16_m(vbool16_t mask, vint32m2_t op1, vint32m2_t op2, size_t vl) { - return vmsgt_vv_i32m2_b16_m(mask, op1, op2, vl); + return __riscv_vmsgt_vv_i32m2_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgt_vx_i32m2_b16_m( @@ -688,7 +688,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsgt_vx_i32m2_b16_m(vbool16_t mask, vint32m2_t op1, int32_t op2, size_t vl) { - return vmsgt_vx_i32m2_b16_m(mask, op1, op2, vl); + return __riscv_vmsgt_vx_i32m2_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgt_vv_i32m4_b8_m( @@ -697,7 +697,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsgt_vv_i32m4_b8_m(vbool8_t mask, vint32m4_t op1, vint32m4_t op2, size_t vl) { - return vmsgt_vv_i32m4_b8_m(mask, op1, op2, vl); + return __riscv_vmsgt_vv_i32m4_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgt_vx_i32m4_b8_m( @@ -706,7 +706,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsgt_vx_i32m4_b8_m(vbool8_t mask, vint32m4_t op1, int32_t op2, size_t vl) { - return vmsgt_vx_i32m4_b8_m(mask, op1, op2, vl); + return __riscv_vmsgt_vx_i32m4_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgt_vv_i32m8_b4_m( @@ -715,7 +715,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsgt_vv_i32m8_b4_m(vbool4_t mask, vint32m8_t op1, vint32m8_t op2, size_t vl) { - return vmsgt_vv_i32m8_b4_m(mask, op1, op2, vl); + return __riscv_vmsgt_vv_i32m8_b4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgt_vx_i32m8_b4_m( @@ -724,7 +724,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsgt_vx_i32m8_b4_m(vbool4_t mask, vint32m8_t op1, int32_t op2, size_t vl) { - return vmsgt_vx_i32m8_b4_m(mask, op1, op2, vl); + return __riscv_vmsgt_vx_i32m8_b4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgt_vv_i64m1_b64_m( @@ -733,7 +733,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsgt_vv_i64m1_b64_m(vbool64_t mask, vint64m1_t op1, vint64m1_t op2, size_t vl) { - return vmsgt_vv_i64m1_b64_m(mask, op1, op2, vl); + return __riscv_vmsgt_vv_i64m1_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgt_vx_i64m1_b64_m( @@ -742,7 +742,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsgt_vx_i64m1_b64_m(vbool64_t mask, vint64m1_t op1, int64_t op2, size_t vl) { - return vmsgt_vx_i64m1_b64_m(mask, op1, op2, vl); + return __riscv_vmsgt_vx_i64m1_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgt_vv_i64m2_b32_m( @@ -751,7 +751,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsgt_vv_i64m2_b32_m(vbool32_t mask, vint64m2_t op1, vint64m2_t op2, size_t vl) { - return vmsgt_vv_i64m2_b32_m(mask, op1, op2, vl); + return __riscv_vmsgt_vv_i64m2_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgt_vx_i64m2_b32_m( @@ -760,7 +760,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsgt_vx_i64m2_b32_m(vbool32_t mask, vint64m2_t op1, int64_t op2, size_t vl) { - return vmsgt_vx_i64m2_b32_m(mask, op1, op2, vl); + return __riscv_vmsgt_vx_i64m2_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgt_vv_i64m4_b16_m( @@ -769,7 +769,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsgt_vv_i64m4_b16_m(vbool16_t mask, vint64m4_t op1, vint64m4_t op2, size_t vl) { - return vmsgt_vv_i64m4_b16_m(mask, op1, op2, vl); + return __riscv_vmsgt_vv_i64m4_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgt_vx_i64m4_b16_m( @@ -778,7 +778,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsgt_vx_i64m4_b16_m(vbool16_t mask, vint64m4_t op1, int64_t op2, size_t vl) { - return vmsgt_vx_i64m4_b16_m(mask, op1, op2, vl); + return __riscv_vmsgt_vx_i64m4_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgt_vv_i64m8_b8_m( @@ -787,7 +787,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsgt_vv_i64m8_b8_m(vbool8_t mask, vint64m8_t op1, vint64m8_t op2, size_t vl) { - return vmsgt_vv_i64m8_b8_m(mask, op1, op2, vl); + return __riscv_vmsgt_vv_i64m8_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgt_vx_i64m8_b8_m( @@ -796,6 +796,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsgt_vx_i64m8_b8_m(vbool8_t mask, vint64m8_t op1, int64_t op2, size_t vl) { - return vmsgt_vx_i64m8_b8_m(mask, op1, op2, vl); + return __riscv_vmsgt_vx_i64m8_b8_m(mask, op1, op2, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmsgtu.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmsgtu.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmsgtu.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmsgtu.c @@ -13,7 +13,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsgtu_vv_u8mf8_b64(vuint8mf8_t op1, vuint8mf8_t op2, size_t vl) { - return vmsgtu_vv_u8mf8_b64(op1, op2, vl); + return __riscv_vmsgtu_vv_u8mf8_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgtu_vx_u8mf8_b64( @@ -22,7 +22,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsgtu_vx_u8mf8_b64(vuint8mf8_t op1, uint8_t op2, size_t vl) { - return vmsgtu_vx_u8mf8_b64(op1, op2, vl); + return __riscv_vmsgtu_vx_u8mf8_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgtu_vv_u8mf4_b32( @@ -31,7 +31,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsgtu_vv_u8mf4_b32(vuint8mf4_t op1, vuint8mf4_t op2, size_t vl) { - return vmsgtu_vv_u8mf4_b32(op1, op2, vl); + return __riscv_vmsgtu_vv_u8mf4_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgtu_vx_u8mf4_b32( @@ -40,7 +40,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsgtu_vx_u8mf4_b32(vuint8mf4_t op1, uint8_t op2, size_t vl) { - return vmsgtu_vx_u8mf4_b32(op1, op2, vl); + return __riscv_vmsgtu_vx_u8mf4_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgtu_vv_u8mf2_b16( @@ -49,7 +49,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsgtu_vv_u8mf2_b16(vuint8mf2_t op1, vuint8mf2_t op2, size_t vl) { - return vmsgtu_vv_u8mf2_b16(op1, op2, vl); + return __riscv_vmsgtu_vv_u8mf2_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgtu_vx_u8mf2_b16( @@ -58,7 +58,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsgtu_vx_u8mf2_b16(vuint8mf2_t op1, uint8_t op2, size_t vl) { - return vmsgtu_vx_u8mf2_b16(op1, op2, vl); + return __riscv_vmsgtu_vx_u8mf2_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgtu_vv_u8m1_b8( @@ -67,7 +67,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsgtu_vv_u8m1_b8(vuint8m1_t op1, vuint8m1_t op2, size_t vl) { - return vmsgtu_vv_u8m1_b8(op1, op2, vl); + return __riscv_vmsgtu_vv_u8m1_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgtu_vx_u8m1_b8( @@ -76,7 +76,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsgtu_vx_u8m1_b8(vuint8m1_t op1, uint8_t op2, size_t vl) { - return vmsgtu_vx_u8m1_b8(op1, op2, vl); + return __riscv_vmsgtu_vx_u8m1_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgtu_vv_u8m2_b4( @@ -85,7 +85,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsgtu_vv_u8m2_b4(vuint8m2_t op1, vuint8m2_t op2, size_t vl) { - return vmsgtu_vv_u8m2_b4(op1, op2, vl); + return __riscv_vmsgtu_vv_u8m2_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgtu_vx_u8m2_b4( @@ -94,7 +94,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsgtu_vx_u8m2_b4(vuint8m2_t op1, uint8_t op2, size_t vl) { - return vmsgtu_vx_u8m2_b4(op1, op2, vl); + return __riscv_vmsgtu_vx_u8m2_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgtu_vv_u8m4_b2( @@ -103,7 +103,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmsgtu_vv_u8m4_b2(vuint8m4_t op1, vuint8m4_t op2, size_t vl) { - return vmsgtu_vv_u8m4_b2(op1, op2, vl); + return __riscv_vmsgtu_vv_u8m4_b2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgtu_vx_u8m4_b2( @@ -112,7 +112,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmsgtu_vx_u8m4_b2(vuint8m4_t op1, uint8_t op2, size_t vl) { - return vmsgtu_vx_u8m4_b2(op1, op2, vl); + return __riscv_vmsgtu_vx_u8m4_b2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgtu_vv_u8m8_b1( @@ -121,7 +121,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool1_t test_vmsgtu_vv_u8m8_b1(vuint8m8_t op1, vuint8m8_t op2, size_t vl) { - return vmsgtu_vv_u8m8_b1(op1, op2, vl); + return __riscv_vmsgtu_vv_u8m8_b1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgtu_vx_u8m8_b1( @@ -130,7 +130,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool1_t test_vmsgtu_vx_u8m8_b1(vuint8m8_t op1, uint8_t op2, size_t vl) { - return vmsgtu_vx_u8m8_b1(op1, op2, vl); + return __riscv_vmsgtu_vx_u8m8_b1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgtu_vv_u16mf4_b64( @@ -139,7 +139,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsgtu_vv_u16mf4_b64(vuint16mf4_t op1, vuint16mf4_t op2, size_t vl) { - return vmsgtu_vv_u16mf4_b64(op1, op2, vl); + return __riscv_vmsgtu_vv_u16mf4_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgtu_vx_u16mf4_b64( @@ -148,7 +148,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsgtu_vx_u16mf4_b64(vuint16mf4_t op1, uint16_t op2, size_t vl) { - return vmsgtu_vx_u16mf4_b64(op1, op2, vl); + return __riscv_vmsgtu_vx_u16mf4_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgtu_vv_u16mf2_b32( @@ -157,7 +157,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsgtu_vv_u16mf2_b32(vuint16mf2_t op1, vuint16mf2_t op2, size_t vl) { - return vmsgtu_vv_u16mf2_b32(op1, op2, vl); + return __riscv_vmsgtu_vv_u16mf2_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgtu_vx_u16mf2_b32( @@ -166,7 +166,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsgtu_vx_u16mf2_b32(vuint16mf2_t op1, uint16_t op2, size_t vl) { - return vmsgtu_vx_u16mf2_b32(op1, op2, vl); + return __riscv_vmsgtu_vx_u16mf2_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgtu_vv_u16m1_b16( @@ -175,7 +175,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsgtu_vv_u16m1_b16(vuint16m1_t op1, vuint16m1_t op2, size_t vl) { - return vmsgtu_vv_u16m1_b16(op1, op2, vl); + return __riscv_vmsgtu_vv_u16m1_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgtu_vx_u16m1_b16( @@ -184,7 +184,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsgtu_vx_u16m1_b16(vuint16m1_t op1, uint16_t op2, size_t vl) { - return vmsgtu_vx_u16m1_b16(op1, op2, vl); + return __riscv_vmsgtu_vx_u16m1_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgtu_vv_u16m2_b8( @@ -193,7 +193,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsgtu_vv_u16m2_b8(vuint16m2_t op1, vuint16m2_t op2, size_t vl) { - return vmsgtu_vv_u16m2_b8(op1, op2, vl); + return __riscv_vmsgtu_vv_u16m2_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgtu_vx_u16m2_b8( @@ -202,7 +202,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsgtu_vx_u16m2_b8(vuint16m2_t op1, uint16_t op2, size_t vl) { - return vmsgtu_vx_u16m2_b8(op1, op2, vl); + return __riscv_vmsgtu_vx_u16m2_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgtu_vv_u16m4_b4( @@ -211,7 +211,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsgtu_vv_u16m4_b4(vuint16m4_t op1, vuint16m4_t op2, size_t vl) { - return vmsgtu_vv_u16m4_b4(op1, op2, vl); + return __riscv_vmsgtu_vv_u16m4_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgtu_vx_u16m4_b4( @@ -220,7 +220,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsgtu_vx_u16m4_b4(vuint16m4_t op1, uint16_t op2, size_t vl) { - return vmsgtu_vx_u16m4_b4(op1, op2, vl); + return __riscv_vmsgtu_vx_u16m4_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgtu_vv_u16m8_b2( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmsgtu_vv_u16m8_b2(vuint16m8_t op1, vuint16m8_t op2, size_t vl) { - return vmsgtu_vv_u16m8_b2(op1, op2, vl); + return __riscv_vmsgtu_vv_u16m8_b2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgtu_vx_u16m8_b2( @@ -238,7 +238,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmsgtu_vx_u16m8_b2(vuint16m8_t op1, uint16_t op2, size_t vl) { - return vmsgtu_vx_u16m8_b2(op1, op2, vl); + return __riscv_vmsgtu_vx_u16m8_b2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgtu_vv_u32mf2_b64( @@ -247,7 +247,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsgtu_vv_u32mf2_b64(vuint32mf2_t op1, vuint32mf2_t op2, size_t vl) { - return vmsgtu_vv_u32mf2_b64(op1, op2, vl); + return __riscv_vmsgtu_vv_u32mf2_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgtu_vx_u32mf2_b64( @@ -256,7 +256,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsgtu_vx_u32mf2_b64(vuint32mf2_t op1, uint32_t op2, size_t vl) { - return vmsgtu_vx_u32mf2_b64(op1, op2, vl); + return __riscv_vmsgtu_vx_u32mf2_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgtu_vv_u32m1_b32( @@ -265,7 +265,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsgtu_vv_u32m1_b32(vuint32m1_t op1, vuint32m1_t op2, size_t vl) { - return vmsgtu_vv_u32m1_b32(op1, op2, vl); + return __riscv_vmsgtu_vv_u32m1_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgtu_vx_u32m1_b32( @@ -274,7 +274,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsgtu_vx_u32m1_b32(vuint32m1_t op1, uint32_t op2, size_t vl) { - return vmsgtu_vx_u32m1_b32(op1, op2, vl); + return __riscv_vmsgtu_vx_u32m1_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgtu_vv_u32m2_b16( @@ -283,7 +283,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsgtu_vv_u32m2_b16(vuint32m2_t op1, vuint32m2_t op2, size_t vl) { - return vmsgtu_vv_u32m2_b16(op1, op2, vl); + return __riscv_vmsgtu_vv_u32m2_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgtu_vx_u32m2_b16( @@ -292,7 +292,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsgtu_vx_u32m2_b16(vuint32m2_t op1, uint32_t op2, size_t vl) { - return vmsgtu_vx_u32m2_b16(op1, op2, vl); + return __riscv_vmsgtu_vx_u32m2_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgtu_vv_u32m4_b8( @@ -301,7 +301,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsgtu_vv_u32m4_b8(vuint32m4_t op1, vuint32m4_t op2, size_t vl) { - return vmsgtu_vv_u32m4_b8(op1, op2, vl); + return __riscv_vmsgtu_vv_u32m4_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgtu_vx_u32m4_b8( @@ -310,7 +310,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsgtu_vx_u32m4_b8(vuint32m4_t op1, uint32_t op2, size_t vl) { - return vmsgtu_vx_u32m4_b8(op1, op2, vl); + return __riscv_vmsgtu_vx_u32m4_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgtu_vv_u32m8_b4( @@ -319,7 +319,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsgtu_vv_u32m8_b4(vuint32m8_t op1, vuint32m8_t op2, size_t vl) { - return vmsgtu_vv_u32m8_b4(op1, op2, vl); + return __riscv_vmsgtu_vv_u32m8_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgtu_vx_u32m8_b4( @@ -328,7 +328,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsgtu_vx_u32m8_b4(vuint32m8_t op1, uint32_t op2, size_t vl) { - return vmsgtu_vx_u32m8_b4(op1, op2, vl); + return __riscv_vmsgtu_vx_u32m8_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgtu_vv_u64m1_b64( @@ -337,7 +337,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsgtu_vv_u64m1_b64(vuint64m1_t op1, vuint64m1_t op2, size_t vl) { - return vmsgtu_vv_u64m1_b64(op1, op2, vl); + return __riscv_vmsgtu_vv_u64m1_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgtu_vx_u64m1_b64( @@ -346,7 +346,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsgtu_vx_u64m1_b64(vuint64m1_t op1, uint64_t op2, size_t vl) { - return vmsgtu_vx_u64m1_b64(op1, op2, vl); + return __riscv_vmsgtu_vx_u64m1_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgtu_vv_u64m2_b32( @@ -355,7 +355,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsgtu_vv_u64m2_b32(vuint64m2_t op1, vuint64m2_t op2, size_t vl) { - return vmsgtu_vv_u64m2_b32(op1, op2, vl); + return __riscv_vmsgtu_vv_u64m2_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgtu_vx_u64m2_b32( @@ -364,7 +364,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsgtu_vx_u64m2_b32(vuint64m2_t op1, uint64_t op2, size_t vl) { - return vmsgtu_vx_u64m2_b32(op1, op2, vl); + return __riscv_vmsgtu_vx_u64m2_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgtu_vv_u64m4_b16( @@ -373,7 +373,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsgtu_vv_u64m4_b16(vuint64m4_t op1, vuint64m4_t op2, size_t vl) { - return vmsgtu_vv_u64m4_b16(op1, op2, vl); + return __riscv_vmsgtu_vv_u64m4_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgtu_vx_u64m4_b16( @@ -382,7 +382,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsgtu_vx_u64m4_b16(vuint64m4_t op1, uint64_t op2, size_t vl) { - return vmsgtu_vx_u64m4_b16(op1, op2, vl); + return __riscv_vmsgtu_vx_u64m4_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgtu_vv_u64m8_b8( @@ -391,7 +391,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsgtu_vv_u64m8_b8(vuint64m8_t op1, vuint64m8_t op2, size_t vl) { - return vmsgtu_vv_u64m8_b8(op1, op2, vl); + return __riscv_vmsgtu_vv_u64m8_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgtu_vx_u64m8_b8( @@ -400,7 +400,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsgtu_vx_u64m8_b8(vuint64m8_t op1, uint64_t op2, size_t vl) { - return vmsgtu_vx_u64m8_b8(op1, op2, vl); + return __riscv_vmsgtu_vx_u64m8_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgtu_vv_u8mf8_b64_m( @@ -409,7 +409,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsgtu_vv_u8mf8_b64_m(vbool64_t mask, vuint8mf8_t op1, vuint8mf8_t op2, size_t vl) { - return vmsgtu_vv_u8mf8_b64_m(mask, op1, op2, vl); + return __riscv_vmsgtu_vv_u8mf8_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgtu_vx_u8mf8_b64_m( @@ -418,7 +418,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsgtu_vx_u8mf8_b64_m(vbool64_t mask, vuint8mf8_t op1, uint8_t op2, size_t vl) { - return vmsgtu_vx_u8mf8_b64_m(mask, op1, op2, vl); + return __riscv_vmsgtu_vx_u8mf8_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgtu_vv_u8mf4_b32_m( @@ -427,7 +427,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsgtu_vv_u8mf4_b32_m(vbool32_t mask, vuint8mf4_t op1, vuint8mf4_t op2, size_t vl) { - return vmsgtu_vv_u8mf4_b32_m(mask, op1, op2, vl); + return __riscv_vmsgtu_vv_u8mf4_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgtu_vx_u8mf4_b32_m( @@ -436,7 +436,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsgtu_vx_u8mf4_b32_m(vbool32_t mask, vuint8mf4_t op1, uint8_t op2, size_t vl) { - return vmsgtu_vx_u8mf4_b32_m(mask, op1, op2, vl); + return __riscv_vmsgtu_vx_u8mf4_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgtu_vv_u8mf2_b16_m( @@ -445,7 +445,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsgtu_vv_u8mf2_b16_m(vbool16_t mask, vuint8mf2_t op1, vuint8mf2_t op2, size_t vl) { - return vmsgtu_vv_u8mf2_b16_m(mask, op1, op2, vl); + return __riscv_vmsgtu_vv_u8mf2_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgtu_vx_u8mf2_b16_m( @@ -454,7 +454,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsgtu_vx_u8mf2_b16_m(vbool16_t mask, vuint8mf2_t op1, uint8_t op2, size_t vl) { - return vmsgtu_vx_u8mf2_b16_m(mask, op1, op2, vl); + return __riscv_vmsgtu_vx_u8mf2_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgtu_vv_u8m1_b8_m( @@ -463,7 +463,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsgtu_vv_u8m1_b8_m(vbool8_t mask, vuint8m1_t op1, vuint8m1_t op2, size_t vl) { - return vmsgtu_vv_u8m1_b8_m(mask, op1, op2, vl); + return __riscv_vmsgtu_vv_u8m1_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgtu_vx_u8m1_b8_m( @@ -472,7 +472,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsgtu_vx_u8m1_b8_m(vbool8_t mask, vuint8m1_t op1, uint8_t op2, size_t vl) { - return vmsgtu_vx_u8m1_b8_m(mask, op1, op2, vl); + return __riscv_vmsgtu_vx_u8m1_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgtu_vv_u8m2_b4_m( @@ -481,7 +481,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsgtu_vv_u8m2_b4_m(vbool4_t mask, vuint8m2_t op1, vuint8m2_t op2, size_t vl) { - return vmsgtu_vv_u8m2_b4_m(mask, op1, op2, vl); + return __riscv_vmsgtu_vv_u8m2_b4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgtu_vx_u8m2_b4_m( @@ -490,7 +490,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsgtu_vx_u8m2_b4_m(vbool4_t mask, vuint8m2_t op1, uint8_t op2, size_t vl) { - return vmsgtu_vx_u8m2_b4_m(mask, op1, op2, vl); + return __riscv_vmsgtu_vx_u8m2_b4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgtu_vv_u8m4_b2_m( @@ -499,7 +499,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmsgtu_vv_u8m4_b2_m(vbool2_t mask, vuint8m4_t op1, vuint8m4_t op2, size_t vl) { - return vmsgtu_vv_u8m4_b2_m(mask, op1, op2, vl); + return __riscv_vmsgtu_vv_u8m4_b2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgtu_vx_u8m4_b2_m( @@ -508,7 +508,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmsgtu_vx_u8m4_b2_m(vbool2_t mask, vuint8m4_t op1, uint8_t op2, size_t vl) { - return vmsgtu_vx_u8m4_b2_m(mask, op1, op2, vl); + return __riscv_vmsgtu_vx_u8m4_b2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgtu_vv_u8m8_b1_m( @@ -517,7 +517,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool1_t test_vmsgtu_vv_u8m8_b1_m(vbool1_t mask, vuint8m8_t op1, vuint8m8_t op2, size_t vl) { - return vmsgtu_vv_u8m8_b1_m(mask, op1, op2, vl); + return __riscv_vmsgtu_vv_u8m8_b1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgtu_vx_u8m8_b1_m( @@ -526,7 +526,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool1_t test_vmsgtu_vx_u8m8_b1_m(vbool1_t mask, vuint8m8_t op1, uint8_t op2, size_t vl) { - return vmsgtu_vx_u8m8_b1_m(mask, op1, op2, vl); + return __riscv_vmsgtu_vx_u8m8_b1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgtu_vv_u16mf4_b64_m( @@ -535,7 +535,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsgtu_vv_u16mf4_b64_m(vbool64_t mask, vuint16mf4_t op1, vuint16mf4_t op2, size_t vl) { - return vmsgtu_vv_u16mf4_b64_m(mask, op1, op2, vl); + return __riscv_vmsgtu_vv_u16mf4_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgtu_vx_u16mf4_b64_m( @@ -544,7 +544,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsgtu_vx_u16mf4_b64_m(vbool64_t mask, vuint16mf4_t op1, uint16_t op2, size_t vl) { - return vmsgtu_vx_u16mf4_b64_m(mask, op1, op2, vl); + return __riscv_vmsgtu_vx_u16mf4_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgtu_vv_u16mf2_b32_m( @@ -553,7 +553,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsgtu_vv_u16mf2_b32_m(vbool32_t mask, vuint16mf2_t op1, vuint16mf2_t op2, size_t vl) { - return vmsgtu_vv_u16mf2_b32_m(mask, op1, op2, vl); + return __riscv_vmsgtu_vv_u16mf2_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgtu_vx_u16mf2_b32_m( @@ -562,7 +562,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsgtu_vx_u16mf2_b32_m(vbool32_t mask, vuint16mf2_t op1, uint16_t op2, size_t vl) { - return vmsgtu_vx_u16mf2_b32_m(mask, op1, op2, vl); + return __riscv_vmsgtu_vx_u16mf2_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgtu_vv_u16m1_b16_m( @@ -571,7 +571,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsgtu_vv_u16m1_b16_m(vbool16_t mask, vuint16m1_t op1, vuint16m1_t op2, size_t vl) { - return vmsgtu_vv_u16m1_b16_m(mask, op1, op2, vl); + return __riscv_vmsgtu_vv_u16m1_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgtu_vx_u16m1_b16_m( @@ -580,7 +580,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsgtu_vx_u16m1_b16_m(vbool16_t mask, vuint16m1_t op1, uint16_t op2, size_t vl) { - return vmsgtu_vx_u16m1_b16_m(mask, op1, op2, vl); + return __riscv_vmsgtu_vx_u16m1_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgtu_vv_u16m2_b8_m( @@ -589,7 +589,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsgtu_vv_u16m2_b8_m(vbool8_t mask, vuint16m2_t op1, vuint16m2_t op2, size_t vl) { - return vmsgtu_vv_u16m2_b8_m(mask, op1, op2, vl); + return __riscv_vmsgtu_vv_u16m2_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgtu_vx_u16m2_b8_m( @@ -598,7 +598,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsgtu_vx_u16m2_b8_m(vbool8_t mask, vuint16m2_t op1, uint16_t op2, size_t vl) { - return vmsgtu_vx_u16m2_b8_m(mask, op1, op2, vl); + return __riscv_vmsgtu_vx_u16m2_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgtu_vv_u16m4_b4_m( @@ -607,7 +607,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsgtu_vv_u16m4_b4_m(vbool4_t mask, vuint16m4_t op1, vuint16m4_t op2, size_t vl) { - return vmsgtu_vv_u16m4_b4_m(mask, op1, op2, vl); + return __riscv_vmsgtu_vv_u16m4_b4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgtu_vx_u16m4_b4_m( @@ -616,7 +616,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsgtu_vx_u16m4_b4_m(vbool4_t mask, vuint16m4_t op1, uint16_t op2, size_t vl) { - return vmsgtu_vx_u16m4_b4_m(mask, op1, op2, vl); + return __riscv_vmsgtu_vx_u16m4_b4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgtu_vv_u16m8_b2_m( @@ -625,7 +625,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmsgtu_vv_u16m8_b2_m(vbool2_t mask, vuint16m8_t op1, vuint16m8_t op2, size_t vl) { - return vmsgtu_vv_u16m8_b2_m(mask, op1, op2, vl); + return __riscv_vmsgtu_vv_u16m8_b2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgtu_vx_u16m8_b2_m( @@ -634,7 +634,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmsgtu_vx_u16m8_b2_m(vbool2_t mask, vuint16m8_t op1, uint16_t op2, size_t vl) { - return vmsgtu_vx_u16m8_b2_m(mask, op1, op2, vl); + return __riscv_vmsgtu_vx_u16m8_b2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgtu_vv_u32mf2_b64_m( @@ -643,7 +643,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsgtu_vv_u32mf2_b64_m(vbool64_t mask, vuint32mf2_t op1, vuint32mf2_t op2, size_t vl) { - return vmsgtu_vv_u32mf2_b64_m(mask, op1, op2, vl); + return __riscv_vmsgtu_vv_u32mf2_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgtu_vx_u32mf2_b64_m( @@ -652,7 +652,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsgtu_vx_u32mf2_b64_m(vbool64_t mask, vuint32mf2_t op1, uint32_t op2, size_t vl) { - return vmsgtu_vx_u32mf2_b64_m(mask, op1, op2, vl); + return __riscv_vmsgtu_vx_u32mf2_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgtu_vv_u32m1_b32_m( @@ -661,7 +661,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsgtu_vv_u32m1_b32_m(vbool32_t mask, vuint32m1_t op1, vuint32m1_t op2, size_t vl) { - return vmsgtu_vv_u32m1_b32_m(mask, op1, op2, vl); + return __riscv_vmsgtu_vv_u32m1_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgtu_vx_u32m1_b32_m( @@ -670,7 +670,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsgtu_vx_u32m1_b32_m(vbool32_t mask, vuint32m1_t op1, uint32_t op2, size_t vl) { - return vmsgtu_vx_u32m1_b32_m(mask, op1, op2, vl); + return __riscv_vmsgtu_vx_u32m1_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgtu_vv_u32m2_b16_m( @@ -679,7 +679,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsgtu_vv_u32m2_b16_m(vbool16_t mask, vuint32m2_t op1, vuint32m2_t op2, size_t vl) { - return vmsgtu_vv_u32m2_b16_m(mask, op1, op2, vl); + return __riscv_vmsgtu_vv_u32m2_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgtu_vx_u32m2_b16_m( @@ -688,7 +688,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsgtu_vx_u32m2_b16_m(vbool16_t mask, vuint32m2_t op1, uint32_t op2, size_t vl) { - return vmsgtu_vx_u32m2_b16_m(mask, op1, op2, vl); + return __riscv_vmsgtu_vx_u32m2_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgtu_vv_u32m4_b8_m( @@ -697,7 +697,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsgtu_vv_u32m4_b8_m(vbool8_t mask, vuint32m4_t op1, vuint32m4_t op2, size_t vl) { - return vmsgtu_vv_u32m4_b8_m(mask, op1, op2, vl); + return __riscv_vmsgtu_vv_u32m4_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgtu_vx_u32m4_b8_m( @@ -706,7 +706,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsgtu_vx_u32m4_b8_m(vbool8_t mask, vuint32m4_t op1, uint32_t op2, size_t vl) { - return vmsgtu_vx_u32m4_b8_m(mask, op1, op2, vl); + return __riscv_vmsgtu_vx_u32m4_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgtu_vv_u32m8_b4_m( @@ -715,7 +715,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsgtu_vv_u32m8_b4_m(vbool4_t mask, vuint32m8_t op1, vuint32m8_t op2, size_t vl) { - return vmsgtu_vv_u32m8_b4_m(mask, op1, op2, vl); + return __riscv_vmsgtu_vv_u32m8_b4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgtu_vx_u32m8_b4_m( @@ -724,7 +724,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsgtu_vx_u32m8_b4_m(vbool4_t mask, vuint32m8_t op1, uint32_t op2, size_t vl) { - return vmsgtu_vx_u32m8_b4_m(mask, op1, op2, vl); + return __riscv_vmsgtu_vx_u32m8_b4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgtu_vv_u64m1_b64_m( @@ -733,7 +733,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsgtu_vv_u64m1_b64_m(vbool64_t mask, vuint64m1_t op1, vuint64m1_t op2, size_t vl) { - return vmsgtu_vv_u64m1_b64_m(mask, op1, op2, vl); + return __riscv_vmsgtu_vv_u64m1_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgtu_vx_u64m1_b64_m( @@ -742,7 +742,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsgtu_vx_u64m1_b64_m(vbool64_t mask, vuint64m1_t op1, uint64_t op2, size_t vl) { - return vmsgtu_vx_u64m1_b64_m(mask, op1, op2, vl); + return __riscv_vmsgtu_vx_u64m1_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgtu_vv_u64m2_b32_m( @@ -751,7 +751,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsgtu_vv_u64m2_b32_m(vbool32_t mask, vuint64m2_t op1, vuint64m2_t op2, size_t vl) { - return vmsgtu_vv_u64m2_b32_m(mask, op1, op2, vl); + return __riscv_vmsgtu_vv_u64m2_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgtu_vx_u64m2_b32_m( @@ -760,7 +760,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsgtu_vx_u64m2_b32_m(vbool32_t mask, vuint64m2_t op1, uint64_t op2, size_t vl) { - return vmsgtu_vx_u64m2_b32_m(mask, op1, op2, vl); + return __riscv_vmsgtu_vx_u64m2_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgtu_vv_u64m4_b16_m( @@ -769,7 +769,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsgtu_vv_u64m4_b16_m(vbool16_t mask, vuint64m4_t op1, vuint64m4_t op2, size_t vl) { - return vmsgtu_vv_u64m4_b16_m(mask, op1, op2, vl); + return __riscv_vmsgtu_vv_u64m4_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgtu_vx_u64m4_b16_m( @@ -778,7 +778,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsgtu_vx_u64m4_b16_m(vbool16_t mask, vuint64m4_t op1, uint64_t op2, size_t vl) { - return vmsgtu_vx_u64m4_b16_m(mask, op1, op2, vl); + return __riscv_vmsgtu_vx_u64m4_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgtu_vv_u64m8_b8_m( @@ -787,7 +787,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsgtu_vv_u64m8_b8_m(vbool8_t mask, vuint64m8_t op1, vuint64m8_t op2, size_t vl) { - return vmsgtu_vv_u64m8_b8_m(mask, op1, op2, vl); + return __riscv_vmsgtu_vv_u64m8_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsgtu_vx_u64m8_b8_m( @@ -796,6 +796,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsgtu_vx_u64m8_b8_m(vbool8_t mask, vuint64m8_t op1, uint64_t op2, size_t vl) { - return vmsgtu_vx_u64m8_b8_m(mask, op1, op2, vl); + return __riscv_vmsgtu_vx_u64m8_b8_m(mask, op1, op2, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmsif.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmsif.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmsif.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmsif.c @@ -12,7 +12,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool1_t test_vmsif_m_b1(vbool1_t op1, size_t vl) { - return vmsif_m_b1(op1, vl); + return __riscv_vmsif_m_b1(op1, vl); } // CHECK-RV64-LABEL: @test_vmsif_m_b2( @@ -21,7 +21,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmsif_m_b2(vbool2_t op1, size_t vl) { - return vmsif_m_b2(op1, vl); + return __riscv_vmsif_m_b2(op1, vl); } // CHECK-RV64-LABEL: @test_vmsif_m_b4( @@ -30,7 +30,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsif_m_b4(vbool4_t op1, size_t vl) { - return vmsif_m_b4(op1, vl); + return __riscv_vmsif_m_b4(op1, vl); } // CHECK-RV64-LABEL: @test_vmsif_m_b8( @@ -39,7 +39,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsif_m_b8(vbool8_t op1, size_t vl) { - return vmsif_m_b8(op1, vl); + return __riscv_vmsif_m_b8(op1, vl); } // CHECK-RV64-LABEL: @test_vmsif_m_b16( @@ -48,7 +48,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsif_m_b16(vbool16_t op1, size_t vl) { - return vmsif_m_b16(op1, vl); + return __riscv_vmsif_m_b16(op1, vl); } // CHECK-RV64-LABEL: @test_vmsif_m_b32( @@ -57,7 +57,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsif_m_b32(vbool32_t op1, size_t vl) { - return vmsif_m_b32(op1, vl); + return __riscv_vmsif_m_b32(op1, vl); } // CHECK-RV64-LABEL: @test_vmsif_m_b64( @@ -66,7 +66,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsif_m_b64(vbool64_t op1, size_t vl) { - return vmsif_m_b64(op1, vl); + return __riscv_vmsif_m_b64(op1, vl); } // CHECK-RV64-LABEL: @test_vmsif_m_b1_m( @@ -75,7 +75,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool1_t test_vmsif_m_b1_m(vbool1_t mask, vbool1_t op1, size_t vl) { - return vmsif_m_b1_m(mask, op1, vl); + return __riscv_vmsif_m_b1_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vmsif_m_b2_m( @@ -84,7 +84,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmsif_m_b2_m(vbool2_t mask, vbool2_t op1, size_t vl) { - return vmsif_m_b2_m(mask, op1, vl); + return __riscv_vmsif_m_b2_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vmsif_m_b4_m( @@ -93,7 +93,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsif_m_b4_m(vbool4_t mask, vbool4_t op1, size_t vl) { - return vmsif_m_b4_m(mask, op1, vl); + return __riscv_vmsif_m_b4_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vmsif_m_b8_m( @@ -102,7 +102,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsif_m_b8_m(vbool8_t mask, vbool8_t op1, size_t vl) { - return vmsif_m_b8_m(mask, op1, vl); + return __riscv_vmsif_m_b8_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vmsif_m_b16_m( @@ -111,7 +111,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsif_m_b16_m(vbool16_t mask, vbool16_t op1, size_t vl) { - return vmsif_m_b16_m(mask, op1, vl); + return __riscv_vmsif_m_b16_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vmsif_m_b32_m( @@ -120,7 +120,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsif_m_b32_m(vbool32_t mask, vbool32_t op1, size_t vl) { - return vmsif_m_b32_m(mask, op1, vl); + return __riscv_vmsif_m_b32_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vmsif_m_b64_m( @@ -129,6 +129,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsif_m_b64_m(vbool64_t mask, vbool64_t op1, size_t vl) { - return vmsif_m_b64_m(mask, op1, vl); + return __riscv_vmsif_m_b64_m(mask, op1, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmsle.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmsle.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmsle.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmsle.c @@ -13,7 +13,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsle_vv_i8mf8_b64(vint8mf8_t op1, vint8mf8_t op2, size_t vl) { - return vmsle_vv_i8mf8_b64(op1, op2, vl); + return __riscv_vmsle_vv_i8mf8_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsle_vx_i8mf8_b64( @@ -22,7 +22,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsle_vx_i8mf8_b64(vint8mf8_t op1, int8_t op2, size_t vl) { - return vmsle_vx_i8mf8_b64(op1, op2, vl); + return __riscv_vmsle_vx_i8mf8_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsle_vv_i8mf4_b32( @@ -31,7 +31,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsle_vv_i8mf4_b32(vint8mf4_t op1, vint8mf4_t op2, size_t vl) { - return vmsle_vv_i8mf4_b32(op1, op2, vl); + return __riscv_vmsle_vv_i8mf4_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsle_vx_i8mf4_b32( @@ -40,7 +40,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsle_vx_i8mf4_b32(vint8mf4_t op1, int8_t op2, size_t vl) { - return vmsle_vx_i8mf4_b32(op1, op2, vl); + return __riscv_vmsle_vx_i8mf4_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsle_vv_i8mf2_b16( @@ -49,7 +49,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsle_vv_i8mf2_b16(vint8mf2_t op1, vint8mf2_t op2, size_t vl) { - return vmsle_vv_i8mf2_b16(op1, op2, vl); + return __riscv_vmsle_vv_i8mf2_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsle_vx_i8mf2_b16( @@ -58,7 +58,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsle_vx_i8mf2_b16(vint8mf2_t op1, int8_t op2, size_t vl) { - return vmsle_vx_i8mf2_b16(op1, op2, vl); + return __riscv_vmsle_vx_i8mf2_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsle_vv_i8m1_b8( @@ -67,7 +67,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsle_vv_i8m1_b8(vint8m1_t op1, vint8m1_t op2, size_t vl) { - return vmsle_vv_i8m1_b8(op1, op2, vl); + return __riscv_vmsle_vv_i8m1_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsle_vx_i8m1_b8( @@ -76,7 +76,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsle_vx_i8m1_b8(vint8m1_t op1, int8_t op2, size_t vl) { - return vmsle_vx_i8m1_b8(op1, op2, vl); + return __riscv_vmsle_vx_i8m1_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsle_vv_i8m2_b4( @@ -85,7 +85,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsle_vv_i8m2_b4(vint8m2_t op1, vint8m2_t op2, size_t vl) { - return vmsle_vv_i8m2_b4(op1, op2, vl); + return __riscv_vmsle_vv_i8m2_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsle_vx_i8m2_b4( @@ -94,7 +94,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsle_vx_i8m2_b4(vint8m2_t op1, int8_t op2, size_t vl) { - return vmsle_vx_i8m2_b4(op1, op2, vl); + return __riscv_vmsle_vx_i8m2_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsle_vv_i8m4_b2( @@ -103,7 +103,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmsle_vv_i8m4_b2(vint8m4_t op1, vint8m4_t op2, size_t vl) { - return vmsle_vv_i8m4_b2(op1, op2, vl); + return __riscv_vmsle_vv_i8m4_b2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsle_vx_i8m4_b2( @@ -112,7 +112,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmsle_vx_i8m4_b2(vint8m4_t op1, int8_t op2, size_t vl) { - return vmsle_vx_i8m4_b2(op1, op2, vl); + return __riscv_vmsle_vx_i8m4_b2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsle_vv_i8m8_b1( @@ -121,7 +121,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool1_t test_vmsle_vv_i8m8_b1(vint8m8_t op1, vint8m8_t op2, size_t vl) { - return vmsle_vv_i8m8_b1(op1, op2, vl); + return __riscv_vmsle_vv_i8m8_b1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsle_vx_i8m8_b1( @@ -130,7 +130,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool1_t test_vmsle_vx_i8m8_b1(vint8m8_t op1, int8_t op2, size_t vl) { - return vmsle_vx_i8m8_b1(op1, op2, vl); + return __riscv_vmsle_vx_i8m8_b1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsle_vv_i16mf4_b64( @@ -139,7 +139,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsle_vv_i16mf4_b64(vint16mf4_t op1, vint16mf4_t op2, size_t vl) { - return vmsle_vv_i16mf4_b64(op1, op2, vl); + return __riscv_vmsle_vv_i16mf4_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsle_vx_i16mf4_b64( @@ -148,7 +148,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsle_vx_i16mf4_b64(vint16mf4_t op1, int16_t op2, size_t vl) { - return vmsle_vx_i16mf4_b64(op1, op2, vl); + return __riscv_vmsle_vx_i16mf4_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsle_vv_i16mf2_b32( @@ -157,7 +157,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsle_vv_i16mf2_b32(vint16mf2_t op1, vint16mf2_t op2, size_t vl) { - return vmsle_vv_i16mf2_b32(op1, op2, vl); + return __riscv_vmsle_vv_i16mf2_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsle_vx_i16mf2_b32( @@ -166,7 +166,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsle_vx_i16mf2_b32(vint16mf2_t op1, int16_t op2, size_t vl) { - return vmsle_vx_i16mf2_b32(op1, op2, vl); + return __riscv_vmsle_vx_i16mf2_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsle_vv_i16m1_b16( @@ -175,7 +175,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsle_vv_i16m1_b16(vint16m1_t op1, vint16m1_t op2, size_t vl) { - return vmsle_vv_i16m1_b16(op1, op2, vl); + return __riscv_vmsle_vv_i16m1_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsle_vx_i16m1_b16( @@ -184,7 +184,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsle_vx_i16m1_b16(vint16m1_t op1, int16_t op2, size_t vl) { - return vmsle_vx_i16m1_b16(op1, op2, vl); + return __riscv_vmsle_vx_i16m1_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsle_vv_i16m2_b8( @@ -193,7 +193,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsle_vv_i16m2_b8(vint16m2_t op1, vint16m2_t op2, size_t vl) { - return vmsle_vv_i16m2_b8(op1, op2, vl); + return __riscv_vmsle_vv_i16m2_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsle_vx_i16m2_b8( @@ -202,7 +202,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsle_vx_i16m2_b8(vint16m2_t op1, int16_t op2, size_t vl) { - return vmsle_vx_i16m2_b8(op1, op2, vl); + return __riscv_vmsle_vx_i16m2_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsle_vv_i16m4_b4( @@ -211,7 +211,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsle_vv_i16m4_b4(vint16m4_t op1, vint16m4_t op2, size_t vl) { - return vmsle_vv_i16m4_b4(op1, op2, vl); + return __riscv_vmsle_vv_i16m4_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsle_vx_i16m4_b4( @@ -220,7 +220,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsle_vx_i16m4_b4(vint16m4_t op1, int16_t op2, size_t vl) { - return vmsle_vx_i16m4_b4(op1, op2, vl); + return __riscv_vmsle_vx_i16m4_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsle_vv_i16m8_b2( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmsle_vv_i16m8_b2(vint16m8_t op1, vint16m8_t op2, size_t vl) { - return vmsle_vv_i16m8_b2(op1, op2, vl); + return __riscv_vmsle_vv_i16m8_b2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsle_vx_i16m8_b2( @@ -238,7 +238,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmsle_vx_i16m8_b2(vint16m8_t op1, int16_t op2, size_t vl) { - return vmsle_vx_i16m8_b2(op1, op2, vl); + return __riscv_vmsle_vx_i16m8_b2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsle_vv_i32mf2_b64( @@ -247,7 +247,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsle_vv_i32mf2_b64(vint32mf2_t op1, vint32mf2_t op2, size_t vl) { - return vmsle_vv_i32mf2_b64(op1, op2, vl); + return __riscv_vmsle_vv_i32mf2_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsle_vx_i32mf2_b64( @@ -256,7 +256,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsle_vx_i32mf2_b64(vint32mf2_t op1, int32_t op2, size_t vl) { - return vmsle_vx_i32mf2_b64(op1, op2, vl); + return __riscv_vmsle_vx_i32mf2_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsle_vv_i32m1_b32( @@ -265,7 +265,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsle_vv_i32m1_b32(vint32m1_t op1, vint32m1_t op2, size_t vl) { - return vmsle_vv_i32m1_b32(op1, op2, vl); + return __riscv_vmsle_vv_i32m1_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsle_vx_i32m1_b32( @@ -274,7 +274,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsle_vx_i32m1_b32(vint32m1_t op1, int32_t op2, size_t vl) { - return vmsle_vx_i32m1_b32(op1, op2, vl); + return __riscv_vmsle_vx_i32m1_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsle_vv_i32m2_b16( @@ -283,7 +283,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsle_vv_i32m2_b16(vint32m2_t op1, vint32m2_t op2, size_t vl) { - return vmsle_vv_i32m2_b16(op1, op2, vl); + return __riscv_vmsle_vv_i32m2_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsle_vx_i32m2_b16( @@ -292,7 +292,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsle_vx_i32m2_b16(vint32m2_t op1, int32_t op2, size_t vl) { - return vmsle_vx_i32m2_b16(op1, op2, vl); + return __riscv_vmsle_vx_i32m2_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsle_vv_i32m4_b8( @@ -301,7 +301,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsle_vv_i32m4_b8(vint32m4_t op1, vint32m4_t op2, size_t vl) { - return vmsle_vv_i32m4_b8(op1, op2, vl); + return __riscv_vmsle_vv_i32m4_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsle_vx_i32m4_b8( @@ -310,7 +310,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsle_vx_i32m4_b8(vint32m4_t op1, int32_t op2, size_t vl) { - return vmsle_vx_i32m4_b8(op1, op2, vl); + return __riscv_vmsle_vx_i32m4_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsle_vv_i32m8_b4( @@ -319,7 +319,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsle_vv_i32m8_b4(vint32m8_t op1, vint32m8_t op2, size_t vl) { - return vmsle_vv_i32m8_b4(op1, op2, vl); + return __riscv_vmsle_vv_i32m8_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsle_vx_i32m8_b4( @@ -328,7 +328,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsle_vx_i32m8_b4(vint32m8_t op1, int32_t op2, size_t vl) { - return vmsle_vx_i32m8_b4(op1, op2, vl); + return __riscv_vmsle_vx_i32m8_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsle_vv_i64m1_b64( @@ -337,7 +337,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsle_vv_i64m1_b64(vint64m1_t op1, vint64m1_t op2, size_t vl) { - return vmsle_vv_i64m1_b64(op1, op2, vl); + return __riscv_vmsle_vv_i64m1_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsle_vx_i64m1_b64( @@ -346,7 +346,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsle_vx_i64m1_b64(vint64m1_t op1, int64_t op2, size_t vl) { - return vmsle_vx_i64m1_b64(op1, op2, vl); + return __riscv_vmsle_vx_i64m1_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsle_vv_i64m2_b32( @@ -355,7 +355,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsle_vv_i64m2_b32(vint64m2_t op1, vint64m2_t op2, size_t vl) { - return vmsle_vv_i64m2_b32(op1, op2, vl); + return __riscv_vmsle_vv_i64m2_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsle_vx_i64m2_b32( @@ -364,7 +364,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsle_vx_i64m2_b32(vint64m2_t op1, int64_t op2, size_t vl) { - return vmsle_vx_i64m2_b32(op1, op2, vl); + return __riscv_vmsle_vx_i64m2_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsle_vv_i64m4_b16( @@ -373,7 +373,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsle_vv_i64m4_b16(vint64m4_t op1, vint64m4_t op2, size_t vl) { - return vmsle_vv_i64m4_b16(op1, op2, vl); + return __riscv_vmsle_vv_i64m4_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsle_vx_i64m4_b16( @@ -382,7 +382,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsle_vx_i64m4_b16(vint64m4_t op1, int64_t op2, size_t vl) { - return vmsle_vx_i64m4_b16(op1, op2, vl); + return __riscv_vmsle_vx_i64m4_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsle_vv_i64m8_b8( @@ -391,7 +391,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsle_vv_i64m8_b8(vint64m8_t op1, vint64m8_t op2, size_t vl) { - return vmsle_vv_i64m8_b8(op1, op2, vl); + return __riscv_vmsle_vv_i64m8_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsle_vx_i64m8_b8( @@ -400,7 +400,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsle_vx_i64m8_b8(vint64m8_t op1, int64_t op2, size_t vl) { - return vmsle_vx_i64m8_b8(op1, op2, vl); + return __riscv_vmsle_vx_i64m8_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsle_vv_i8mf8_b64_m( @@ -409,7 +409,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsle_vv_i8mf8_b64_m(vbool64_t mask, vint8mf8_t op1, vint8mf8_t op2, size_t vl) { - return vmsle_vv_i8mf8_b64_m(mask, op1, op2, vl); + return __riscv_vmsle_vv_i8mf8_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsle_vx_i8mf8_b64_m( @@ -418,7 +418,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsle_vx_i8mf8_b64_m(vbool64_t mask, vint8mf8_t op1, int8_t op2, size_t vl) { - return vmsle_vx_i8mf8_b64_m(mask, op1, op2, vl); + return __riscv_vmsle_vx_i8mf8_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsle_vv_i8mf4_b32_m( @@ -427,7 +427,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsle_vv_i8mf4_b32_m(vbool32_t mask, vint8mf4_t op1, vint8mf4_t op2, size_t vl) { - return vmsle_vv_i8mf4_b32_m(mask, op1, op2, vl); + return __riscv_vmsle_vv_i8mf4_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsle_vx_i8mf4_b32_m( @@ -436,7 +436,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsle_vx_i8mf4_b32_m(vbool32_t mask, vint8mf4_t op1, int8_t op2, size_t vl) { - return vmsle_vx_i8mf4_b32_m(mask, op1, op2, vl); + return __riscv_vmsle_vx_i8mf4_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsle_vv_i8mf2_b16_m( @@ -445,7 +445,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsle_vv_i8mf2_b16_m(vbool16_t mask, vint8mf2_t op1, vint8mf2_t op2, size_t vl) { - return vmsle_vv_i8mf2_b16_m(mask, op1, op2, vl); + return __riscv_vmsle_vv_i8mf2_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsle_vx_i8mf2_b16_m( @@ -454,7 +454,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsle_vx_i8mf2_b16_m(vbool16_t mask, vint8mf2_t op1, int8_t op2, size_t vl) { - return vmsle_vx_i8mf2_b16_m(mask, op1, op2, vl); + return __riscv_vmsle_vx_i8mf2_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsle_vv_i8m1_b8_m( @@ -463,7 +463,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsle_vv_i8m1_b8_m(vbool8_t mask, vint8m1_t op1, vint8m1_t op2, size_t vl) { - return vmsle_vv_i8m1_b8_m(mask, op1, op2, vl); + return __riscv_vmsle_vv_i8m1_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsle_vx_i8m1_b8_m( @@ -472,7 +472,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsle_vx_i8m1_b8_m(vbool8_t mask, vint8m1_t op1, int8_t op2, size_t vl) { - return vmsle_vx_i8m1_b8_m(mask, op1, op2, vl); + return __riscv_vmsle_vx_i8m1_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsle_vv_i8m2_b4_m( @@ -481,7 +481,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsle_vv_i8m2_b4_m(vbool4_t mask, vint8m2_t op1, vint8m2_t op2, size_t vl) { - return vmsle_vv_i8m2_b4_m(mask, op1, op2, vl); + return __riscv_vmsle_vv_i8m2_b4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsle_vx_i8m2_b4_m( @@ -490,7 +490,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsle_vx_i8m2_b4_m(vbool4_t mask, vint8m2_t op1, int8_t op2, size_t vl) { - return vmsle_vx_i8m2_b4_m(mask, op1, op2, vl); + return __riscv_vmsle_vx_i8m2_b4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsle_vv_i8m4_b2_m( @@ -499,7 +499,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmsle_vv_i8m4_b2_m(vbool2_t mask, vint8m4_t op1, vint8m4_t op2, size_t vl) { - return vmsle_vv_i8m4_b2_m(mask, op1, op2, vl); + return __riscv_vmsle_vv_i8m4_b2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsle_vx_i8m4_b2_m( @@ -508,7 +508,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmsle_vx_i8m4_b2_m(vbool2_t mask, vint8m4_t op1, int8_t op2, size_t vl) { - return vmsle_vx_i8m4_b2_m(mask, op1, op2, vl); + return __riscv_vmsle_vx_i8m4_b2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsle_vv_i8m8_b1_m( @@ -517,7 +517,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool1_t test_vmsle_vv_i8m8_b1_m(vbool1_t mask, vint8m8_t op1, vint8m8_t op2, size_t vl) { - return vmsle_vv_i8m8_b1_m(mask, op1, op2, vl); + return __riscv_vmsle_vv_i8m8_b1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsle_vx_i8m8_b1_m( @@ -526,7 +526,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool1_t test_vmsle_vx_i8m8_b1_m(vbool1_t mask, vint8m8_t op1, int8_t op2, size_t vl) { - return vmsle_vx_i8m8_b1_m(mask, op1, op2, vl); + return __riscv_vmsle_vx_i8m8_b1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsle_vv_i16mf4_b64_m( @@ -535,7 +535,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsle_vv_i16mf4_b64_m(vbool64_t mask, vint16mf4_t op1, vint16mf4_t op2, size_t vl) { - return vmsle_vv_i16mf4_b64_m(mask, op1, op2, vl); + return __riscv_vmsle_vv_i16mf4_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsle_vx_i16mf4_b64_m( @@ -544,7 +544,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsle_vx_i16mf4_b64_m(vbool64_t mask, vint16mf4_t op1, int16_t op2, size_t vl) { - return vmsle_vx_i16mf4_b64_m(mask, op1, op2, vl); + return __riscv_vmsle_vx_i16mf4_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsle_vv_i16mf2_b32_m( @@ -553,7 +553,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsle_vv_i16mf2_b32_m(vbool32_t mask, vint16mf2_t op1, vint16mf2_t op2, size_t vl) { - return vmsle_vv_i16mf2_b32_m(mask, op1, op2, vl); + return __riscv_vmsle_vv_i16mf2_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsle_vx_i16mf2_b32_m( @@ -562,7 +562,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsle_vx_i16mf2_b32_m(vbool32_t mask, vint16mf2_t op1, int16_t op2, size_t vl) { - return vmsle_vx_i16mf2_b32_m(mask, op1, op2, vl); + return __riscv_vmsle_vx_i16mf2_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsle_vv_i16m1_b16_m( @@ -571,7 +571,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsle_vv_i16m1_b16_m(vbool16_t mask, vint16m1_t op1, vint16m1_t op2, size_t vl) { - return vmsle_vv_i16m1_b16_m(mask, op1, op2, vl); + return __riscv_vmsle_vv_i16m1_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsle_vx_i16m1_b16_m( @@ -580,7 +580,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsle_vx_i16m1_b16_m(vbool16_t mask, vint16m1_t op1, int16_t op2, size_t vl) { - return vmsle_vx_i16m1_b16_m(mask, op1, op2, vl); + return __riscv_vmsle_vx_i16m1_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsle_vv_i16m2_b8_m( @@ -589,7 +589,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsle_vv_i16m2_b8_m(vbool8_t mask, vint16m2_t op1, vint16m2_t op2, size_t vl) { - return vmsle_vv_i16m2_b8_m(mask, op1, op2, vl); + return __riscv_vmsle_vv_i16m2_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsle_vx_i16m2_b8_m( @@ -598,7 +598,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsle_vx_i16m2_b8_m(vbool8_t mask, vint16m2_t op1, int16_t op2, size_t vl) { - return vmsle_vx_i16m2_b8_m(mask, op1, op2, vl); + return __riscv_vmsle_vx_i16m2_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsle_vv_i16m4_b4_m( @@ -607,7 +607,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsle_vv_i16m4_b4_m(vbool4_t mask, vint16m4_t op1, vint16m4_t op2, size_t vl) { - return vmsle_vv_i16m4_b4_m(mask, op1, op2, vl); + return __riscv_vmsle_vv_i16m4_b4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsle_vx_i16m4_b4_m( @@ -616,7 +616,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsle_vx_i16m4_b4_m(vbool4_t mask, vint16m4_t op1, int16_t op2, size_t vl) { - return vmsle_vx_i16m4_b4_m(mask, op1, op2, vl); + return __riscv_vmsle_vx_i16m4_b4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsle_vv_i16m8_b2_m( @@ -625,7 +625,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmsle_vv_i16m8_b2_m(vbool2_t mask, vint16m8_t op1, vint16m8_t op2, size_t vl) { - return vmsle_vv_i16m8_b2_m(mask, op1, op2, vl); + return __riscv_vmsle_vv_i16m8_b2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsle_vx_i16m8_b2_m( @@ -634,7 +634,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmsle_vx_i16m8_b2_m(vbool2_t mask, vint16m8_t op1, int16_t op2, size_t vl) { - return vmsle_vx_i16m8_b2_m(mask, op1, op2, vl); + return __riscv_vmsle_vx_i16m8_b2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsle_vv_i32mf2_b64_m( @@ -643,7 +643,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsle_vv_i32mf2_b64_m(vbool64_t mask, vint32mf2_t op1, vint32mf2_t op2, size_t vl) { - return vmsle_vv_i32mf2_b64_m(mask, op1, op2, vl); + return __riscv_vmsle_vv_i32mf2_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsle_vx_i32mf2_b64_m( @@ -652,7 +652,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsle_vx_i32mf2_b64_m(vbool64_t mask, vint32mf2_t op1, int32_t op2, size_t vl) { - return vmsle_vx_i32mf2_b64_m(mask, op1, op2, vl); + return __riscv_vmsle_vx_i32mf2_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsle_vv_i32m1_b32_m( @@ -661,7 +661,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsle_vv_i32m1_b32_m(vbool32_t mask, vint32m1_t op1, vint32m1_t op2, size_t vl) { - return vmsle_vv_i32m1_b32_m(mask, op1, op2, vl); + return __riscv_vmsle_vv_i32m1_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsle_vx_i32m1_b32_m( @@ -670,7 +670,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsle_vx_i32m1_b32_m(vbool32_t mask, vint32m1_t op1, int32_t op2, size_t vl) { - return vmsle_vx_i32m1_b32_m(mask, op1, op2, vl); + return __riscv_vmsle_vx_i32m1_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsle_vv_i32m2_b16_m( @@ -679,7 +679,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsle_vv_i32m2_b16_m(vbool16_t mask, vint32m2_t op1, vint32m2_t op2, size_t vl) { - return vmsle_vv_i32m2_b16_m(mask, op1, op2, vl); + return __riscv_vmsle_vv_i32m2_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsle_vx_i32m2_b16_m( @@ -688,7 +688,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsle_vx_i32m2_b16_m(vbool16_t mask, vint32m2_t op1, int32_t op2, size_t vl) { - return vmsle_vx_i32m2_b16_m(mask, op1, op2, vl); + return __riscv_vmsle_vx_i32m2_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsle_vv_i32m4_b8_m( @@ -697,7 +697,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsle_vv_i32m4_b8_m(vbool8_t mask, vint32m4_t op1, vint32m4_t op2, size_t vl) { - return vmsle_vv_i32m4_b8_m(mask, op1, op2, vl); + return __riscv_vmsle_vv_i32m4_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsle_vx_i32m4_b8_m( @@ -706,7 +706,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsle_vx_i32m4_b8_m(vbool8_t mask, vint32m4_t op1, int32_t op2, size_t vl) { - return vmsle_vx_i32m4_b8_m(mask, op1, op2, vl); + return __riscv_vmsle_vx_i32m4_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsle_vv_i32m8_b4_m( @@ -715,7 +715,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsle_vv_i32m8_b4_m(vbool4_t mask, vint32m8_t op1, vint32m8_t op2, size_t vl) { - return vmsle_vv_i32m8_b4_m(mask, op1, op2, vl); + return __riscv_vmsle_vv_i32m8_b4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsle_vx_i32m8_b4_m( @@ -724,7 +724,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsle_vx_i32m8_b4_m(vbool4_t mask, vint32m8_t op1, int32_t op2, size_t vl) { - return vmsle_vx_i32m8_b4_m(mask, op1, op2, vl); + return __riscv_vmsle_vx_i32m8_b4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsle_vv_i64m1_b64_m( @@ -733,7 +733,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsle_vv_i64m1_b64_m(vbool64_t mask, vint64m1_t op1, vint64m1_t op2, size_t vl) { - return vmsle_vv_i64m1_b64_m(mask, op1, op2, vl); + return __riscv_vmsle_vv_i64m1_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsle_vx_i64m1_b64_m( @@ -742,7 +742,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsle_vx_i64m1_b64_m(vbool64_t mask, vint64m1_t op1, int64_t op2, size_t vl) { - return vmsle_vx_i64m1_b64_m(mask, op1, op2, vl); + return __riscv_vmsle_vx_i64m1_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsle_vv_i64m2_b32_m( @@ -751,7 +751,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsle_vv_i64m2_b32_m(vbool32_t mask, vint64m2_t op1, vint64m2_t op2, size_t vl) { - return vmsle_vv_i64m2_b32_m(mask, op1, op2, vl); + return __riscv_vmsle_vv_i64m2_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsle_vx_i64m2_b32_m( @@ -760,7 +760,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsle_vx_i64m2_b32_m(vbool32_t mask, vint64m2_t op1, int64_t op2, size_t vl) { - return vmsle_vx_i64m2_b32_m(mask, op1, op2, vl); + return __riscv_vmsle_vx_i64m2_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsle_vv_i64m4_b16_m( @@ -769,7 +769,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsle_vv_i64m4_b16_m(vbool16_t mask, vint64m4_t op1, vint64m4_t op2, size_t vl) { - return vmsle_vv_i64m4_b16_m(mask, op1, op2, vl); + return __riscv_vmsle_vv_i64m4_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsle_vx_i64m4_b16_m( @@ -778,7 +778,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsle_vx_i64m4_b16_m(vbool16_t mask, vint64m4_t op1, int64_t op2, size_t vl) { - return vmsle_vx_i64m4_b16_m(mask, op1, op2, vl); + return __riscv_vmsle_vx_i64m4_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsle_vv_i64m8_b8_m( @@ -787,7 +787,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsle_vv_i64m8_b8_m(vbool8_t mask, vint64m8_t op1, vint64m8_t op2, size_t vl) { - return vmsle_vv_i64m8_b8_m(mask, op1, op2, vl); + return __riscv_vmsle_vv_i64m8_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsle_vx_i64m8_b8_m( @@ -796,6 +796,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsle_vx_i64m8_b8_m(vbool8_t mask, vint64m8_t op1, int64_t op2, size_t vl) { - return vmsle_vx_i64m8_b8_m(mask, op1, op2, vl); + return __riscv_vmsle_vx_i64m8_b8_m(mask, op1, op2, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmsleu.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmsleu.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmsleu.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmsleu.c @@ -13,7 +13,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsleu_vv_u8mf8_b64(vuint8mf8_t op1, vuint8mf8_t op2, size_t vl) { - return vmsleu_vv_u8mf8_b64(op1, op2, vl); + return __riscv_vmsleu_vv_u8mf8_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsleu_vx_u8mf8_b64( @@ -22,7 +22,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsleu_vx_u8mf8_b64(vuint8mf8_t op1, uint8_t op2, size_t vl) { - return vmsleu_vx_u8mf8_b64(op1, op2, vl); + return __riscv_vmsleu_vx_u8mf8_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsleu_vv_u8mf4_b32( @@ -31,7 +31,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsleu_vv_u8mf4_b32(vuint8mf4_t op1, vuint8mf4_t op2, size_t vl) { - return vmsleu_vv_u8mf4_b32(op1, op2, vl); + return __riscv_vmsleu_vv_u8mf4_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsleu_vx_u8mf4_b32( @@ -40,7 +40,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsleu_vx_u8mf4_b32(vuint8mf4_t op1, uint8_t op2, size_t vl) { - return vmsleu_vx_u8mf4_b32(op1, op2, vl); + return __riscv_vmsleu_vx_u8mf4_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsleu_vv_u8mf2_b16( @@ -49,7 +49,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsleu_vv_u8mf2_b16(vuint8mf2_t op1, vuint8mf2_t op2, size_t vl) { - return vmsleu_vv_u8mf2_b16(op1, op2, vl); + return __riscv_vmsleu_vv_u8mf2_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsleu_vx_u8mf2_b16( @@ -58,7 +58,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsleu_vx_u8mf2_b16(vuint8mf2_t op1, uint8_t op2, size_t vl) { - return vmsleu_vx_u8mf2_b16(op1, op2, vl); + return __riscv_vmsleu_vx_u8mf2_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsleu_vv_u8m1_b8( @@ -67,7 +67,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsleu_vv_u8m1_b8(vuint8m1_t op1, vuint8m1_t op2, size_t vl) { - return vmsleu_vv_u8m1_b8(op1, op2, vl); + return __riscv_vmsleu_vv_u8m1_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsleu_vx_u8m1_b8( @@ -76,7 +76,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsleu_vx_u8m1_b8(vuint8m1_t op1, uint8_t op2, size_t vl) { - return vmsleu_vx_u8m1_b8(op1, op2, vl); + return __riscv_vmsleu_vx_u8m1_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsleu_vv_u8m2_b4( @@ -85,7 +85,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsleu_vv_u8m2_b4(vuint8m2_t op1, vuint8m2_t op2, size_t vl) { - return vmsleu_vv_u8m2_b4(op1, op2, vl); + return __riscv_vmsleu_vv_u8m2_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsleu_vx_u8m2_b4( @@ -94,7 +94,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsleu_vx_u8m2_b4(vuint8m2_t op1, uint8_t op2, size_t vl) { - return vmsleu_vx_u8m2_b4(op1, op2, vl); + return __riscv_vmsleu_vx_u8m2_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsleu_vv_u8m4_b2( @@ -103,7 +103,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmsleu_vv_u8m4_b2(vuint8m4_t op1, vuint8m4_t op2, size_t vl) { - return vmsleu_vv_u8m4_b2(op1, op2, vl); + return __riscv_vmsleu_vv_u8m4_b2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsleu_vx_u8m4_b2( @@ -112,7 +112,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmsleu_vx_u8m4_b2(vuint8m4_t op1, uint8_t op2, size_t vl) { - return vmsleu_vx_u8m4_b2(op1, op2, vl); + return __riscv_vmsleu_vx_u8m4_b2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsleu_vv_u8m8_b1( @@ -121,7 +121,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool1_t test_vmsleu_vv_u8m8_b1(vuint8m8_t op1, vuint8m8_t op2, size_t vl) { - return vmsleu_vv_u8m8_b1(op1, op2, vl); + return __riscv_vmsleu_vv_u8m8_b1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsleu_vx_u8m8_b1( @@ -130,7 +130,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool1_t test_vmsleu_vx_u8m8_b1(vuint8m8_t op1, uint8_t op2, size_t vl) { - return vmsleu_vx_u8m8_b1(op1, op2, vl); + return __riscv_vmsleu_vx_u8m8_b1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsleu_vv_u16mf4_b64( @@ -139,7 +139,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsleu_vv_u16mf4_b64(vuint16mf4_t op1, vuint16mf4_t op2, size_t vl) { - return vmsleu_vv_u16mf4_b64(op1, op2, vl); + return __riscv_vmsleu_vv_u16mf4_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsleu_vx_u16mf4_b64( @@ -148,7 +148,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsleu_vx_u16mf4_b64(vuint16mf4_t op1, uint16_t op2, size_t vl) { - return vmsleu_vx_u16mf4_b64(op1, op2, vl); + return __riscv_vmsleu_vx_u16mf4_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsleu_vv_u16mf2_b32( @@ -157,7 +157,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsleu_vv_u16mf2_b32(vuint16mf2_t op1, vuint16mf2_t op2, size_t vl) { - return vmsleu_vv_u16mf2_b32(op1, op2, vl); + return __riscv_vmsleu_vv_u16mf2_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsleu_vx_u16mf2_b32( @@ -166,7 +166,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsleu_vx_u16mf2_b32(vuint16mf2_t op1, uint16_t op2, size_t vl) { - return vmsleu_vx_u16mf2_b32(op1, op2, vl); + return __riscv_vmsleu_vx_u16mf2_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsleu_vv_u16m1_b16( @@ -175,7 +175,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsleu_vv_u16m1_b16(vuint16m1_t op1, vuint16m1_t op2, size_t vl) { - return vmsleu_vv_u16m1_b16(op1, op2, vl); + return __riscv_vmsleu_vv_u16m1_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsleu_vx_u16m1_b16( @@ -184,7 +184,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsleu_vx_u16m1_b16(vuint16m1_t op1, uint16_t op2, size_t vl) { - return vmsleu_vx_u16m1_b16(op1, op2, vl); + return __riscv_vmsleu_vx_u16m1_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsleu_vv_u16m2_b8( @@ -193,7 +193,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsleu_vv_u16m2_b8(vuint16m2_t op1, vuint16m2_t op2, size_t vl) { - return vmsleu_vv_u16m2_b8(op1, op2, vl); + return __riscv_vmsleu_vv_u16m2_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsleu_vx_u16m2_b8( @@ -202,7 +202,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsleu_vx_u16m2_b8(vuint16m2_t op1, uint16_t op2, size_t vl) { - return vmsleu_vx_u16m2_b8(op1, op2, vl); + return __riscv_vmsleu_vx_u16m2_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsleu_vv_u16m4_b4( @@ -211,7 +211,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsleu_vv_u16m4_b4(vuint16m4_t op1, vuint16m4_t op2, size_t vl) { - return vmsleu_vv_u16m4_b4(op1, op2, vl); + return __riscv_vmsleu_vv_u16m4_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsleu_vx_u16m4_b4( @@ -220,7 +220,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsleu_vx_u16m4_b4(vuint16m4_t op1, uint16_t op2, size_t vl) { - return vmsleu_vx_u16m4_b4(op1, op2, vl); + return __riscv_vmsleu_vx_u16m4_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsleu_vv_u16m8_b2( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmsleu_vv_u16m8_b2(vuint16m8_t op1, vuint16m8_t op2, size_t vl) { - return vmsleu_vv_u16m8_b2(op1, op2, vl); + return __riscv_vmsleu_vv_u16m8_b2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsleu_vx_u16m8_b2( @@ -238,7 +238,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmsleu_vx_u16m8_b2(vuint16m8_t op1, uint16_t op2, size_t vl) { - return vmsleu_vx_u16m8_b2(op1, op2, vl); + return __riscv_vmsleu_vx_u16m8_b2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsleu_vv_u32mf2_b64( @@ -247,7 +247,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsleu_vv_u32mf2_b64(vuint32mf2_t op1, vuint32mf2_t op2, size_t vl) { - return vmsleu_vv_u32mf2_b64(op1, op2, vl); + return __riscv_vmsleu_vv_u32mf2_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsleu_vx_u32mf2_b64( @@ -256,7 +256,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsleu_vx_u32mf2_b64(vuint32mf2_t op1, uint32_t op2, size_t vl) { - return vmsleu_vx_u32mf2_b64(op1, op2, vl); + return __riscv_vmsleu_vx_u32mf2_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsleu_vv_u32m1_b32( @@ -265,7 +265,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsleu_vv_u32m1_b32(vuint32m1_t op1, vuint32m1_t op2, size_t vl) { - return vmsleu_vv_u32m1_b32(op1, op2, vl); + return __riscv_vmsleu_vv_u32m1_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsleu_vx_u32m1_b32( @@ -274,7 +274,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsleu_vx_u32m1_b32(vuint32m1_t op1, uint32_t op2, size_t vl) { - return vmsleu_vx_u32m1_b32(op1, op2, vl); + return __riscv_vmsleu_vx_u32m1_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsleu_vv_u32m2_b16( @@ -283,7 +283,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsleu_vv_u32m2_b16(vuint32m2_t op1, vuint32m2_t op2, size_t vl) { - return vmsleu_vv_u32m2_b16(op1, op2, vl); + return __riscv_vmsleu_vv_u32m2_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsleu_vx_u32m2_b16( @@ -292,7 +292,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsleu_vx_u32m2_b16(vuint32m2_t op1, uint32_t op2, size_t vl) { - return vmsleu_vx_u32m2_b16(op1, op2, vl); + return __riscv_vmsleu_vx_u32m2_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsleu_vv_u32m4_b8( @@ -301,7 +301,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsleu_vv_u32m4_b8(vuint32m4_t op1, vuint32m4_t op2, size_t vl) { - return vmsleu_vv_u32m4_b8(op1, op2, vl); + return __riscv_vmsleu_vv_u32m4_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsleu_vx_u32m4_b8( @@ -310,7 +310,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsleu_vx_u32m4_b8(vuint32m4_t op1, uint32_t op2, size_t vl) { - return vmsleu_vx_u32m4_b8(op1, op2, vl); + return __riscv_vmsleu_vx_u32m4_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsleu_vv_u32m8_b4( @@ -319,7 +319,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsleu_vv_u32m8_b4(vuint32m8_t op1, vuint32m8_t op2, size_t vl) { - return vmsleu_vv_u32m8_b4(op1, op2, vl); + return __riscv_vmsleu_vv_u32m8_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsleu_vx_u32m8_b4( @@ -328,7 +328,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsleu_vx_u32m8_b4(vuint32m8_t op1, uint32_t op2, size_t vl) { - return vmsleu_vx_u32m8_b4(op1, op2, vl); + return __riscv_vmsleu_vx_u32m8_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsleu_vv_u64m1_b64( @@ -337,7 +337,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsleu_vv_u64m1_b64(vuint64m1_t op1, vuint64m1_t op2, size_t vl) { - return vmsleu_vv_u64m1_b64(op1, op2, vl); + return __riscv_vmsleu_vv_u64m1_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsleu_vx_u64m1_b64( @@ -346,7 +346,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsleu_vx_u64m1_b64(vuint64m1_t op1, uint64_t op2, size_t vl) { - return vmsleu_vx_u64m1_b64(op1, op2, vl); + return __riscv_vmsleu_vx_u64m1_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsleu_vv_u64m2_b32( @@ -355,7 +355,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsleu_vv_u64m2_b32(vuint64m2_t op1, vuint64m2_t op2, size_t vl) { - return vmsleu_vv_u64m2_b32(op1, op2, vl); + return __riscv_vmsleu_vv_u64m2_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsleu_vx_u64m2_b32( @@ -364,7 +364,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsleu_vx_u64m2_b32(vuint64m2_t op1, uint64_t op2, size_t vl) { - return vmsleu_vx_u64m2_b32(op1, op2, vl); + return __riscv_vmsleu_vx_u64m2_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsleu_vv_u64m4_b16( @@ -373,7 +373,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsleu_vv_u64m4_b16(vuint64m4_t op1, vuint64m4_t op2, size_t vl) { - return vmsleu_vv_u64m4_b16(op1, op2, vl); + return __riscv_vmsleu_vv_u64m4_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsleu_vx_u64m4_b16( @@ -382,7 +382,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsleu_vx_u64m4_b16(vuint64m4_t op1, uint64_t op2, size_t vl) { - return vmsleu_vx_u64m4_b16(op1, op2, vl); + return __riscv_vmsleu_vx_u64m4_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsleu_vv_u64m8_b8( @@ -391,7 +391,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsleu_vv_u64m8_b8(vuint64m8_t op1, vuint64m8_t op2, size_t vl) { - return vmsleu_vv_u64m8_b8(op1, op2, vl); + return __riscv_vmsleu_vv_u64m8_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsleu_vx_u64m8_b8( @@ -400,7 +400,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsleu_vx_u64m8_b8(vuint64m8_t op1, uint64_t op2, size_t vl) { - return vmsleu_vx_u64m8_b8(op1, op2, vl); + return __riscv_vmsleu_vx_u64m8_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsleu_vv_u8mf8_b64_m( @@ -409,7 +409,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsleu_vv_u8mf8_b64_m(vbool64_t mask, vuint8mf8_t op1, vuint8mf8_t op2, size_t vl) { - return vmsleu_vv_u8mf8_b64_m(mask, op1, op2, vl); + return __riscv_vmsleu_vv_u8mf8_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsleu_vx_u8mf8_b64_m( @@ -418,7 +418,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsleu_vx_u8mf8_b64_m(vbool64_t mask, vuint8mf8_t op1, uint8_t op2, size_t vl) { - return vmsleu_vx_u8mf8_b64_m(mask, op1, op2, vl); + return __riscv_vmsleu_vx_u8mf8_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsleu_vv_u8mf4_b32_m( @@ -427,7 +427,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsleu_vv_u8mf4_b32_m(vbool32_t mask, vuint8mf4_t op1, vuint8mf4_t op2, size_t vl) { - return vmsleu_vv_u8mf4_b32_m(mask, op1, op2, vl); + return __riscv_vmsleu_vv_u8mf4_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsleu_vx_u8mf4_b32_m( @@ -436,7 +436,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsleu_vx_u8mf4_b32_m(vbool32_t mask, vuint8mf4_t op1, uint8_t op2, size_t vl) { - return vmsleu_vx_u8mf4_b32_m(mask, op1, op2, vl); + return __riscv_vmsleu_vx_u8mf4_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsleu_vv_u8mf2_b16_m( @@ -445,7 +445,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsleu_vv_u8mf2_b16_m(vbool16_t mask, vuint8mf2_t op1, vuint8mf2_t op2, size_t vl) { - return vmsleu_vv_u8mf2_b16_m(mask, op1, op2, vl); + return __riscv_vmsleu_vv_u8mf2_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsleu_vx_u8mf2_b16_m( @@ -454,7 +454,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsleu_vx_u8mf2_b16_m(vbool16_t mask, vuint8mf2_t op1, uint8_t op2, size_t vl) { - return vmsleu_vx_u8mf2_b16_m(mask, op1, op2, vl); + return __riscv_vmsleu_vx_u8mf2_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsleu_vv_u8m1_b8_m( @@ -463,7 +463,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsleu_vv_u8m1_b8_m(vbool8_t mask, vuint8m1_t op1, vuint8m1_t op2, size_t vl) { - return vmsleu_vv_u8m1_b8_m(mask, op1, op2, vl); + return __riscv_vmsleu_vv_u8m1_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsleu_vx_u8m1_b8_m( @@ -472,7 +472,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsleu_vx_u8m1_b8_m(vbool8_t mask, vuint8m1_t op1, uint8_t op2, size_t vl) { - return vmsleu_vx_u8m1_b8_m(mask, op1, op2, vl); + return __riscv_vmsleu_vx_u8m1_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsleu_vv_u8m2_b4_m( @@ -481,7 +481,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsleu_vv_u8m2_b4_m(vbool4_t mask, vuint8m2_t op1, vuint8m2_t op2, size_t vl) { - return vmsleu_vv_u8m2_b4_m(mask, op1, op2, vl); + return __riscv_vmsleu_vv_u8m2_b4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsleu_vx_u8m2_b4_m( @@ -490,7 +490,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsleu_vx_u8m2_b4_m(vbool4_t mask, vuint8m2_t op1, uint8_t op2, size_t vl) { - return vmsleu_vx_u8m2_b4_m(mask, op1, op2, vl); + return __riscv_vmsleu_vx_u8m2_b4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsleu_vv_u8m4_b2_m( @@ -499,7 +499,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmsleu_vv_u8m4_b2_m(vbool2_t mask, vuint8m4_t op1, vuint8m4_t op2, size_t vl) { - return vmsleu_vv_u8m4_b2_m(mask, op1, op2, vl); + return __riscv_vmsleu_vv_u8m4_b2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsleu_vx_u8m4_b2_m( @@ -508,7 +508,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmsleu_vx_u8m4_b2_m(vbool2_t mask, vuint8m4_t op1, uint8_t op2, size_t vl) { - return vmsleu_vx_u8m4_b2_m(mask, op1, op2, vl); + return __riscv_vmsleu_vx_u8m4_b2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsleu_vv_u8m8_b1_m( @@ -517,7 +517,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool1_t test_vmsleu_vv_u8m8_b1_m(vbool1_t mask, vuint8m8_t op1, vuint8m8_t op2, size_t vl) { - return vmsleu_vv_u8m8_b1_m(mask, op1, op2, vl); + return __riscv_vmsleu_vv_u8m8_b1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsleu_vx_u8m8_b1_m( @@ -526,7 +526,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool1_t test_vmsleu_vx_u8m8_b1_m(vbool1_t mask, vuint8m8_t op1, uint8_t op2, size_t vl) { - return vmsleu_vx_u8m8_b1_m(mask, op1, op2, vl); + return __riscv_vmsleu_vx_u8m8_b1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsleu_vv_u16mf4_b64_m( @@ -535,7 +535,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsleu_vv_u16mf4_b64_m(vbool64_t mask, vuint16mf4_t op1, vuint16mf4_t op2, size_t vl) { - return vmsleu_vv_u16mf4_b64_m(mask, op1, op2, vl); + return __riscv_vmsleu_vv_u16mf4_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsleu_vx_u16mf4_b64_m( @@ -544,7 +544,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsleu_vx_u16mf4_b64_m(vbool64_t mask, vuint16mf4_t op1, uint16_t op2, size_t vl) { - return vmsleu_vx_u16mf4_b64_m(mask, op1, op2, vl); + return __riscv_vmsleu_vx_u16mf4_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsleu_vv_u16mf2_b32_m( @@ -553,7 +553,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsleu_vv_u16mf2_b32_m(vbool32_t mask, vuint16mf2_t op1, vuint16mf2_t op2, size_t vl) { - return vmsleu_vv_u16mf2_b32_m(mask, op1, op2, vl); + return __riscv_vmsleu_vv_u16mf2_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsleu_vx_u16mf2_b32_m( @@ -562,7 +562,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsleu_vx_u16mf2_b32_m(vbool32_t mask, vuint16mf2_t op1, uint16_t op2, size_t vl) { - return vmsleu_vx_u16mf2_b32_m(mask, op1, op2, vl); + return __riscv_vmsleu_vx_u16mf2_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsleu_vv_u16m1_b16_m( @@ -571,7 +571,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsleu_vv_u16m1_b16_m(vbool16_t mask, vuint16m1_t op1, vuint16m1_t op2, size_t vl) { - return vmsleu_vv_u16m1_b16_m(mask, op1, op2, vl); + return __riscv_vmsleu_vv_u16m1_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsleu_vx_u16m1_b16_m( @@ -580,7 +580,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsleu_vx_u16m1_b16_m(vbool16_t mask, vuint16m1_t op1, uint16_t op2, size_t vl) { - return vmsleu_vx_u16m1_b16_m(mask, op1, op2, vl); + return __riscv_vmsleu_vx_u16m1_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsleu_vv_u16m2_b8_m( @@ -589,7 +589,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsleu_vv_u16m2_b8_m(vbool8_t mask, vuint16m2_t op1, vuint16m2_t op2, size_t vl) { - return vmsleu_vv_u16m2_b8_m(mask, op1, op2, vl); + return __riscv_vmsleu_vv_u16m2_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsleu_vx_u16m2_b8_m( @@ -598,7 +598,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsleu_vx_u16m2_b8_m(vbool8_t mask, vuint16m2_t op1, uint16_t op2, size_t vl) { - return vmsleu_vx_u16m2_b8_m(mask, op1, op2, vl); + return __riscv_vmsleu_vx_u16m2_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsleu_vv_u16m4_b4_m( @@ -607,7 +607,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsleu_vv_u16m4_b4_m(vbool4_t mask, vuint16m4_t op1, vuint16m4_t op2, size_t vl) { - return vmsleu_vv_u16m4_b4_m(mask, op1, op2, vl); + return __riscv_vmsleu_vv_u16m4_b4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsleu_vx_u16m4_b4_m( @@ -616,7 +616,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsleu_vx_u16m4_b4_m(vbool4_t mask, vuint16m4_t op1, uint16_t op2, size_t vl) { - return vmsleu_vx_u16m4_b4_m(mask, op1, op2, vl); + return __riscv_vmsleu_vx_u16m4_b4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsleu_vv_u16m8_b2_m( @@ -625,7 +625,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmsleu_vv_u16m8_b2_m(vbool2_t mask, vuint16m8_t op1, vuint16m8_t op2, size_t vl) { - return vmsleu_vv_u16m8_b2_m(mask, op1, op2, vl); + return __riscv_vmsleu_vv_u16m8_b2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsleu_vx_u16m8_b2_m( @@ -634,7 +634,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmsleu_vx_u16m8_b2_m(vbool2_t mask, vuint16m8_t op1, uint16_t op2, size_t vl) { - return vmsleu_vx_u16m8_b2_m(mask, op1, op2, vl); + return __riscv_vmsleu_vx_u16m8_b2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsleu_vv_u32mf2_b64_m( @@ -643,7 +643,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsleu_vv_u32mf2_b64_m(vbool64_t mask, vuint32mf2_t op1, vuint32mf2_t op2, size_t vl) { - return vmsleu_vv_u32mf2_b64_m(mask, op1, op2, vl); + return __riscv_vmsleu_vv_u32mf2_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsleu_vx_u32mf2_b64_m( @@ -652,7 +652,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsleu_vx_u32mf2_b64_m(vbool64_t mask, vuint32mf2_t op1, uint32_t op2, size_t vl) { - return vmsleu_vx_u32mf2_b64_m(mask, op1, op2, vl); + return __riscv_vmsleu_vx_u32mf2_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsleu_vv_u32m1_b32_m( @@ -661,7 +661,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsleu_vv_u32m1_b32_m(vbool32_t mask, vuint32m1_t op1, vuint32m1_t op2, size_t vl) { - return vmsleu_vv_u32m1_b32_m(mask, op1, op2, vl); + return __riscv_vmsleu_vv_u32m1_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsleu_vx_u32m1_b32_m( @@ -670,7 +670,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsleu_vx_u32m1_b32_m(vbool32_t mask, vuint32m1_t op1, uint32_t op2, size_t vl) { - return vmsleu_vx_u32m1_b32_m(mask, op1, op2, vl); + return __riscv_vmsleu_vx_u32m1_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsleu_vv_u32m2_b16_m( @@ -679,7 +679,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsleu_vv_u32m2_b16_m(vbool16_t mask, vuint32m2_t op1, vuint32m2_t op2, size_t vl) { - return vmsleu_vv_u32m2_b16_m(mask, op1, op2, vl); + return __riscv_vmsleu_vv_u32m2_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsleu_vx_u32m2_b16_m( @@ -688,7 +688,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsleu_vx_u32m2_b16_m(vbool16_t mask, vuint32m2_t op1, uint32_t op2, size_t vl) { - return vmsleu_vx_u32m2_b16_m(mask, op1, op2, vl); + return __riscv_vmsleu_vx_u32m2_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsleu_vv_u32m4_b8_m( @@ -697,7 +697,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsleu_vv_u32m4_b8_m(vbool8_t mask, vuint32m4_t op1, vuint32m4_t op2, size_t vl) { - return vmsleu_vv_u32m4_b8_m(mask, op1, op2, vl); + return __riscv_vmsleu_vv_u32m4_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsleu_vx_u32m4_b8_m( @@ -706,7 +706,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsleu_vx_u32m4_b8_m(vbool8_t mask, vuint32m4_t op1, uint32_t op2, size_t vl) { - return vmsleu_vx_u32m4_b8_m(mask, op1, op2, vl); + return __riscv_vmsleu_vx_u32m4_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsleu_vv_u32m8_b4_m( @@ -715,7 +715,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsleu_vv_u32m8_b4_m(vbool4_t mask, vuint32m8_t op1, vuint32m8_t op2, size_t vl) { - return vmsleu_vv_u32m8_b4_m(mask, op1, op2, vl); + return __riscv_vmsleu_vv_u32m8_b4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsleu_vx_u32m8_b4_m( @@ -724,7 +724,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsleu_vx_u32m8_b4_m(vbool4_t mask, vuint32m8_t op1, uint32_t op2, size_t vl) { - return vmsleu_vx_u32m8_b4_m(mask, op1, op2, vl); + return __riscv_vmsleu_vx_u32m8_b4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsleu_vv_u64m1_b64_m( @@ -733,7 +733,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsleu_vv_u64m1_b64_m(vbool64_t mask, vuint64m1_t op1, vuint64m1_t op2, size_t vl) { - return vmsleu_vv_u64m1_b64_m(mask, op1, op2, vl); + return __riscv_vmsleu_vv_u64m1_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsleu_vx_u64m1_b64_m( @@ -742,7 +742,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsleu_vx_u64m1_b64_m(vbool64_t mask, vuint64m1_t op1, uint64_t op2, size_t vl) { - return vmsleu_vx_u64m1_b64_m(mask, op1, op2, vl); + return __riscv_vmsleu_vx_u64m1_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsleu_vv_u64m2_b32_m( @@ -751,7 +751,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsleu_vv_u64m2_b32_m(vbool32_t mask, vuint64m2_t op1, vuint64m2_t op2, size_t vl) { - return vmsleu_vv_u64m2_b32_m(mask, op1, op2, vl); + return __riscv_vmsleu_vv_u64m2_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsleu_vx_u64m2_b32_m( @@ -760,7 +760,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsleu_vx_u64m2_b32_m(vbool32_t mask, vuint64m2_t op1, uint64_t op2, size_t vl) { - return vmsleu_vx_u64m2_b32_m(mask, op1, op2, vl); + return __riscv_vmsleu_vx_u64m2_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsleu_vv_u64m4_b16_m( @@ -769,7 +769,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsleu_vv_u64m4_b16_m(vbool16_t mask, vuint64m4_t op1, vuint64m4_t op2, size_t vl) { - return vmsleu_vv_u64m4_b16_m(mask, op1, op2, vl); + return __riscv_vmsleu_vv_u64m4_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsleu_vx_u64m4_b16_m( @@ -778,7 +778,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsleu_vx_u64m4_b16_m(vbool16_t mask, vuint64m4_t op1, uint64_t op2, size_t vl) { - return vmsleu_vx_u64m4_b16_m(mask, op1, op2, vl); + return __riscv_vmsleu_vx_u64m4_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsleu_vv_u64m8_b8_m( @@ -787,7 +787,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsleu_vv_u64m8_b8_m(vbool8_t mask, vuint64m8_t op1, vuint64m8_t op2, size_t vl) { - return vmsleu_vv_u64m8_b8_m(mask, op1, op2, vl); + return __riscv_vmsleu_vv_u64m8_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsleu_vx_u64m8_b8_m( @@ -796,6 +796,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsleu_vx_u64m8_b8_m(vbool8_t mask, vuint64m8_t op1, uint64_t op2, size_t vl) { - return vmsleu_vx_u64m8_b8_m(mask, op1, op2, vl); + return __riscv_vmsleu_vx_u64m8_b8_m(mask, op1, op2, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmslt.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmslt.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmslt.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmslt.c @@ -13,7 +13,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmslt_vv_i8mf8_b64(vint8mf8_t op1, vint8mf8_t op2, size_t vl) { - return vmslt_vv_i8mf8_b64(op1, op2, vl); + return __riscv_vmslt_vv_i8mf8_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmslt_vx_i8mf8_b64( @@ -22,7 +22,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmslt_vx_i8mf8_b64(vint8mf8_t op1, int8_t op2, size_t vl) { - return vmslt_vx_i8mf8_b64(op1, op2, vl); + return __riscv_vmslt_vx_i8mf8_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmslt_vv_i8mf4_b32( @@ -31,7 +31,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmslt_vv_i8mf4_b32(vint8mf4_t op1, vint8mf4_t op2, size_t vl) { - return vmslt_vv_i8mf4_b32(op1, op2, vl); + return __riscv_vmslt_vv_i8mf4_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmslt_vx_i8mf4_b32( @@ -40,7 +40,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmslt_vx_i8mf4_b32(vint8mf4_t op1, int8_t op2, size_t vl) { - return vmslt_vx_i8mf4_b32(op1, op2, vl); + return __riscv_vmslt_vx_i8mf4_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmslt_vv_i8mf2_b16( @@ -49,7 +49,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmslt_vv_i8mf2_b16(vint8mf2_t op1, vint8mf2_t op2, size_t vl) { - return vmslt_vv_i8mf2_b16(op1, op2, vl); + return __riscv_vmslt_vv_i8mf2_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmslt_vx_i8mf2_b16( @@ -58,7 +58,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmslt_vx_i8mf2_b16(vint8mf2_t op1, int8_t op2, size_t vl) { - return vmslt_vx_i8mf2_b16(op1, op2, vl); + return __riscv_vmslt_vx_i8mf2_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmslt_vv_i8m1_b8( @@ -67,7 +67,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmslt_vv_i8m1_b8(vint8m1_t op1, vint8m1_t op2, size_t vl) { - return vmslt_vv_i8m1_b8(op1, op2, vl); + return __riscv_vmslt_vv_i8m1_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmslt_vx_i8m1_b8( @@ -76,7 +76,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmslt_vx_i8m1_b8(vint8m1_t op1, int8_t op2, size_t vl) { - return vmslt_vx_i8m1_b8(op1, op2, vl); + return __riscv_vmslt_vx_i8m1_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmslt_vv_i8m2_b4( @@ -85,7 +85,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmslt_vv_i8m2_b4(vint8m2_t op1, vint8m2_t op2, size_t vl) { - return vmslt_vv_i8m2_b4(op1, op2, vl); + return __riscv_vmslt_vv_i8m2_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmslt_vx_i8m2_b4( @@ -94,7 +94,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmslt_vx_i8m2_b4(vint8m2_t op1, int8_t op2, size_t vl) { - return vmslt_vx_i8m2_b4(op1, op2, vl); + return __riscv_vmslt_vx_i8m2_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmslt_vv_i8m4_b2( @@ -103,7 +103,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmslt_vv_i8m4_b2(vint8m4_t op1, vint8m4_t op2, size_t vl) { - return vmslt_vv_i8m4_b2(op1, op2, vl); + return __riscv_vmslt_vv_i8m4_b2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmslt_vx_i8m4_b2( @@ -112,7 +112,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmslt_vx_i8m4_b2(vint8m4_t op1, int8_t op2, size_t vl) { - return vmslt_vx_i8m4_b2(op1, op2, vl); + return __riscv_vmslt_vx_i8m4_b2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmslt_vv_i8m8_b1( @@ -121,7 +121,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool1_t test_vmslt_vv_i8m8_b1(vint8m8_t op1, vint8m8_t op2, size_t vl) { - return vmslt_vv_i8m8_b1(op1, op2, vl); + return __riscv_vmslt_vv_i8m8_b1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmslt_vx_i8m8_b1( @@ -130,7 +130,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool1_t test_vmslt_vx_i8m8_b1(vint8m8_t op1, int8_t op2, size_t vl) { - return vmslt_vx_i8m8_b1(op1, op2, vl); + return __riscv_vmslt_vx_i8m8_b1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmslt_vv_i16mf4_b64( @@ -139,7 +139,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmslt_vv_i16mf4_b64(vint16mf4_t op1, vint16mf4_t op2, size_t vl) { - return vmslt_vv_i16mf4_b64(op1, op2, vl); + return __riscv_vmslt_vv_i16mf4_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmslt_vx_i16mf4_b64( @@ -148,7 +148,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmslt_vx_i16mf4_b64(vint16mf4_t op1, int16_t op2, size_t vl) { - return vmslt_vx_i16mf4_b64(op1, op2, vl); + return __riscv_vmslt_vx_i16mf4_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmslt_vv_i16mf2_b32( @@ -157,7 +157,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmslt_vv_i16mf2_b32(vint16mf2_t op1, vint16mf2_t op2, size_t vl) { - return vmslt_vv_i16mf2_b32(op1, op2, vl); + return __riscv_vmslt_vv_i16mf2_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmslt_vx_i16mf2_b32( @@ -166,7 +166,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmslt_vx_i16mf2_b32(vint16mf2_t op1, int16_t op2, size_t vl) { - return vmslt_vx_i16mf2_b32(op1, op2, vl); + return __riscv_vmslt_vx_i16mf2_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmslt_vv_i16m1_b16( @@ -175,7 +175,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmslt_vv_i16m1_b16(vint16m1_t op1, vint16m1_t op2, size_t vl) { - return vmslt_vv_i16m1_b16(op1, op2, vl); + return __riscv_vmslt_vv_i16m1_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmslt_vx_i16m1_b16( @@ -184,7 +184,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmslt_vx_i16m1_b16(vint16m1_t op1, int16_t op2, size_t vl) { - return vmslt_vx_i16m1_b16(op1, op2, vl); + return __riscv_vmslt_vx_i16m1_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmslt_vv_i16m2_b8( @@ -193,7 +193,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmslt_vv_i16m2_b8(vint16m2_t op1, vint16m2_t op2, size_t vl) { - return vmslt_vv_i16m2_b8(op1, op2, vl); + return __riscv_vmslt_vv_i16m2_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmslt_vx_i16m2_b8( @@ -202,7 +202,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmslt_vx_i16m2_b8(vint16m2_t op1, int16_t op2, size_t vl) { - return vmslt_vx_i16m2_b8(op1, op2, vl); + return __riscv_vmslt_vx_i16m2_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmslt_vv_i16m4_b4( @@ -211,7 +211,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmslt_vv_i16m4_b4(vint16m4_t op1, vint16m4_t op2, size_t vl) { - return vmslt_vv_i16m4_b4(op1, op2, vl); + return __riscv_vmslt_vv_i16m4_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmslt_vx_i16m4_b4( @@ -220,7 +220,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmslt_vx_i16m4_b4(vint16m4_t op1, int16_t op2, size_t vl) { - return vmslt_vx_i16m4_b4(op1, op2, vl); + return __riscv_vmslt_vx_i16m4_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmslt_vv_i16m8_b2( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmslt_vv_i16m8_b2(vint16m8_t op1, vint16m8_t op2, size_t vl) { - return vmslt_vv_i16m8_b2(op1, op2, vl); + return __riscv_vmslt_vv_i16m8_b2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmslt_vx_i16m8_b2( @@ -238,7 +238,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmslt_vx_i16m8_b2(vint16m8_t op1, int16_t op2, size_t vl) { - return vmslt_vx_i16m8_b2(op1, op2, vl); + return __riscv_vmslt_vx_i16m8_b2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmslt_vv_i32mf2_b64( @@ -247,7 +247,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmslt_vv_i32mf2_b64(vint32mf2_t op1, vint32mf2_t op2, size_t vl) { - return vmslt_vv_i32mf2_b64(op1, op2, vl); + return __riscv_vmslt_vv_i32mf2_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmslt_vx_i32mf2_b64( @@ -256,7 +256,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmslt_vx_i32mf2_b64(vint32mf2_t op1, int32_t op2, size_t vl) { - return vmslt_vx_i32mf2_b64(op1, op2, vl); + return __riscv_vmslt_vx_i32mf2_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmslt_vv_i32m1_b32( @@ -265,7 +265,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmslt_vv_i32m1_b32(vint32m1_t op1, vint32m1_t op2, size_t vl) { - return vmslt_vv_i32m1_b32(op1, op2, vl); + return __riscv_vmslt_vv_i32m1_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmslt_vx_i32m1_b32( @@ -274,7 +274,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmslt_vx_i32m1_b32(vint32m1_t op1, int32_t op2, size_t vl) { - return vmslt_vx_i32m1_b32(op1, op2, vl); + return __riscv_vmslt_vx_i32m1_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmslt_vv_i32m2_b16( @@ -283,7 +283,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmslt_vv_i32m2_b16(vint32m2_t op1, vint32m2_t op2, size_t vl) { - return vmslt_vv_i32m2_b16(op1, op2, vl); + return __riscv_vmslt_vv_i32m2_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmslt_vx_i32m2_b16( @@ -292,7 +292,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmslt_vx_i32m2_b16(vint32m2_t op1, int32_t op2, size_t vl) { - return vmslt_vx_i32m2_b16(op1, op2, vl); + return __riscv_vmslt_vx_i32m2_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmslt_vv_i32m4_b8( @@ -301,7 +301,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmslt_vv_i32m4_b8(vint32m4_t op1, vint32m4_t op2, size_t vl) { - return vmslt_vv_i32m4_b8(op1, op2, vl); + return __riscv_vmslt_vv_i32m4_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmslt_vx_i32m4_b8( @@ -310,7 +310,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmslt_vx_i32m4_b8(vint32m4_t op1, int32_t op2, size_t vl) { - return vmslt_vx_i32m4_b8(op1, op2, vl); + return __riscv_vmslt_vx_i32m4_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmslt_vv_i32m8_b4( @@ -319,7 +319,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmslt_vv_i32m8_b4(vint32m8_t op1, vint32m8_t op2, size_t vl) { - return vmslt_vv_i32m8_b4(op1, op2, vl); + return __riscv_vmslt_vv_i32m8_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmslt_vx_i32m8_b4( @@ -328,7 +328,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmslt_vx_i32m8_b4(vint32m8_t op1, int32_t op2, size_t vl) { - return vmslt_vx_i32m8_b4(op1, op2, vl); + return __riscv_vmslt_vx_i32m8_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmslt_vv_i64m1_b64( @@ -337,7 +337,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmslt_vv_i64m1_b64(vint64m1_t op1, vint64m1_t op2, size_t vl) { - return vmslt_vv_i64m1_b64(op1, op2, vl); + return __riscv_vmslt_vv_i64m1_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmslt_vx_i64m1_b64( @@ -346,7 +346,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmslt_vx_i64m1_b64(vint64m1_t op1, int64_t op2, size_t vl) { - return vmslt_vx_i64m1_b64(op1, op2, vl); + return __riscv_vmslt_vx_i64m1_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmslt_vv_i64m2_b32( @@ -355,7 +355,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmslt_vv_i64m2_b32(vint64m2_t op1, vint64m2_t op2, size_t vl) { - return vmslt_vv_i64m2_b32(op1, op2, vl); + return __riscv_vmslt_vv_i64m2_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmslt_vx_i64m2_b32( @@ -364,7 +364,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmslt_vx_i64m2_b32(vint64m2_t op1, int64_t op2, size_t vl) { - return vmslt_vx_i64m2_b32(op1, op2, vl); + return __riscv_vmslt_vx_i64m2_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmslt_vv_i64m4_b16( @@ -373,7 +373,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmslt_vv_i64m4_b16(vint64m4_t op1, vint64m4_t op2, size_t vl) { - return vmslt_vv_i64m4_b16(op1, op2, vl); + return __riscv_vmslt_vv_i64m4_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmslt_vx_i64m4_b16( @@ -382,7 +382,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmslt_vx_i64m4_b16(vint64m4_t op1, int64_t op2, size_t vl) { - return vmslt_vx_i64m4_b16(op1, op2, vl); + return __riscv_vmslt_vx_i64m4_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmslt_vv_i64m8_b8( @@ -391,7 +391,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmslt_vv_i64m8_b8(vint64m8_t op1, vint64m8_t op2, size_t vl) { - return vmslt_vv_i64m8_b8(op1, op2, vl); + return __riscv_vmslt_vv_i64m8_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmslt_vx_i64m8_b8( @@ -400,7 +400,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmslt_vx_i64m8_b8(vint64m8_t op1, int64_t op2, size_t vl) { - return vmslt_vx_i64m8_b8(op1, op2, vl); + return __riscv_vmslt_vx_i64m8_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmslt_vv_i8mf8_b64_m( @@ -409,7 +409,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmslt_vv_i8mf8_b64_m(vbool64_t mask, vint8mf8_t op1, vint8mf8_t op2, size_t vl) { - return vmslt_vv_i8mf8_b64_m(mask, op1, op2, vl); + return __riscv_vmslt_vv_i8mf8_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmslt_vx_i8mf8_b64_m( @@ -418,7 +418,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmslt_vx_i8mf8_b64_m(vbool64_t mask, vint8mf8_t op1, int8_t op2, size_t vl) { - return vmslt_vx_i8mf8_b64_m(mask, op1, op2, vl); + return __riscv_vmslt_vx_i8mf8_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmslt_vv_i8mf4_b32_m( @@ -427,7 +427,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmslt_vv_i8mf4_b32_m(vbool32_t mask, vint8mf4_t op1, vint8mf4_t op2, size_t vl) { - return vmslt_vv_i8mf4_b32_m(mask, op1, op2, vl); + return __riscv_vmslt_vv_i8mf4_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmslt_vx_i8mf4_b32_m( @@ -436,7 +436,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmslt_vx_i8mf4_b32_m(vbool32_t mask, vint8mf4_t op1, int8_t op2, size_t vl) { - return vmslt_vx_i8mf4_b32_m(mask, op1, op2, vl); + return __riscv_vmslt_vx_i8mf4_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmslt_vv_i8mf2_b16_m( @@ -445,7 +445,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmslt_vv_i8mf2_b16_m(vbool16_t mask, vint8mf2_t op1, vint8mf2_t op2, size_t vl) { - return vmslt_vv_i8mf2_b16_m(mask, op1, op2, vl); + return __riscv_vmslt_vv_i8mf2_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmslt_vx_i8mf2_b16_m( @@ -454,7 +454,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmslt_vx_i8mf2_b16_m(vbool16_t mask, vint8mf2_t op1, int8_t op2, size_t vl) { - return vmslt_vx_i8mf2_b16_m(mask, op1, op2, vl); + return __riscv_vmslt_vx_i8mf2_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmslt_vv_i8m1_b8_m( @@ -463,7 +463,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmslt_vv_i8m1_b8_m(vbool8_t mask, vint8m1_t op1, vint8m1_t op2, size_t vl) { - return vmslt_vv_i8m1_b8_m(mask, op1, op2, vl); + return __riscv_vmslt_vv_i8m1_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmslt_vx_i8m1_b8_m( @@ -472,7 +472,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmslt_vx_i8m1_b8_m(vbool8_t mask, vint8m1_t op1, int8_t op2, size_t vl) { - return vmslt_vx_i8m1_b8_m(mask, op1, op2, vl); + return __riscv_vmslt_vx_i8m1_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmslt_vv_i8m2_b4_m( @@ -481,7 +481,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmslt_vv_i8m2_b4_m(vbool4_t mask, vint8m2_t op1, vint8m2_t op2, size_t vl) { - return vmslt_vv_i8m2_b4_m(mask, op1, op2, vl); + return __riscv_vmslt_vv_i8m2_b4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmslt_vx_i8m2_b4_m( @@ -490,7 +490,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmslt_vx_i8m2_b4_m(vbool4_t mask, vint8m2_t op1, int8_t op2, size_t vl) { - return vmslt_vx_i8m2_b4_m(mask, op1, op2, vl); + return __riscv_vmslt_vx_i8m2_b4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmslt_vv_i8m4_b2_m( @@ -499,7 +499,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmslt_vv_i8m4_b2_m(vbool2_t mask, vint8m4_t op1, vint8m4_t op2, size_t vl) { - return vmslt_vv_i8m4_b2_m(mask, op1, op2, vl); + return __riscv_vmslt_vv_i8m4_b2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmslt_vx_i8m4_b2_m( @@ -508,7 +508,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmslt_vx_i8m4_b2_m(vbool2_t mask, vint8m4_t op1, int8_t op2, size_t vl) { - return vmslt_vx_i8m4_b2_m(mask, op1, op2, vl); + return __riscv_vmslt_vx_i8m4_b2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmslt_vv_i8m8_b1_m( @@ -517,7 +517,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool1_t test_vmslt_vv_i8m8_b1_m(vbool1_t mask, vint8m8_t op1, vint8m8_t op2, size_t vl) { - return vmslt_vv_i8m8_b1_m(mask, op1, op2, vl); + return __riscv_vmslt_vv_i8m8_b1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmslt_vx_i8m8_b1_m( @@ -526,7 +526,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool1_t test_vmslt_vx_i8m8_b1_m(vbool1_t mask, vint8m8_t op1, int8_t op2, size_t vl) { - return vmslt_vx_i8m8_b1_m(mask, op1, op2, vl); + return __riscv_vmslt_vx_i8m8_b1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmslt_vv_i16mf4_b64_m( @@ -535,7 +535,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmslt_vv_i16mf4_b64_m(vbool64_t mask, vint16mf4_t op1, vint16mf4_t op2, size_t vl) { - return vmslt_vv_i16mf4_b64_m(mask, op1, op2, vl); + return __riscv_vmslt_vv_i16mf4_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmslt_vx_i16mf4_b64_m( @@ -544,7 +544,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmslt_vx_i16mf4_b64_m(vbool64_t mask, vint16mf4_t op1, int16_t op2, size_t vl) { - return vmslt_vx_i16mf4_b64_m(mask, op1, op2, vl); + return __riscv_vmslt_vx_i16mf4_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmslt_vv_i16mf2_b32_m( @@ -553,7 +553,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmslt_vv_i16mf2_b32_m(vbool32_t mask, vint16mf2_t op1, vint16mf2_t op2, size_t vl) { - return vmslt_vv_i16mf2_b32_m(mask, op1, op2, vl); + return __riscv_vmslt_vv_i16mf2_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmslt_vx_i16mf2_b32_m( @@ -562,7 +562,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmslt_vx_i16mf2_b32_m(vbool32_t mask, vint16mf2_t op1, int16_t op2, size_t vl) { - return vmslt_vx_i16mf2_b32_m(mask, op1, op2, vl); + return __riscv_vmslt_vx_i16mf2_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmslt_vv_i16m1_b16_m( @@ -571,7 +571,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmslt_vv_i16m1_b16_m(vbool16_t mask, vint16m1_t op1, vint16m1_t op2, size_t vl) { - return vmslt_vv_i16m1_b16_m(mask, op1, op2, vl); + return __riscv_vmslt_vv_i16m1_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmslt_vx_i16m1_b16_m( @@ -580,7 +580,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmslt_vx_i16m1_b16_m(vbool16_t mask, vint16m1_t op1, int16_t op2, size_t vl) { - return vmslt_vx_i16m1_b16_m(mask, op1, op2, vl); + return __riscv_vmslt_vx_i16m1_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmslt_vv_i16m2_b8_m( @@ -589,7 +589,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmslt_vv_i16m2_b8_m(vbool8_t mask, vint16m2_t op1, vint16m2_t op2, size_t vl) { - return vmslt_vv_i16m2_b8_m(mask, op1, op2, vl); + return __riscv_vmslt_vv_i16m2_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmslt_vx_i16m2_b8_m( @@ -598,7 +598,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmslt_vx_i16m2_b8_m(vbool8_t mask, vint16m2_t op1, int16_t op2, size_t vl) { - return vmslt_vx_i16m2_b8_m(mask, op1, op2, vl); + return __riscv_vmslt_vx_i16m2_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmslt_vv_i16m4_b4_m( @@ -607,7 +607,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmslt_vv_i16m4_b4_m(vbool4_t mask, vint16m4_t op1, vint16m4_t op2, size_t vl) { - return vmslt_vv_i16m4_b4_m(mask, op1, op2, vl); + return __riscv_vmslt_vv_i16m4_b4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmslt_vx_i16m4_b4_m( @@ -616,7 +616,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmslt_vx_i16m4_b4_m(vbool4_t mask, vint16m4_t op1, int16_t op2, size_t vl) { - return vmslt_vx_i16m4_b4_m(mask, op1, op2, vl); + return __riscv_vmslt_vx_i16m4_b4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmslt_vv_i16m8_b2_m( @@ -625,7 +625,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmslt_vv_i16m8_b2_m(vbool2_t mask, vint16m8_t op1, vint16m8_t op2, size_t vl) { - return vmslt_vv_i16m8_b2_m(mask, op1, op2, vl); + return __riscv_vmslt_vv_i16m8_b2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmslt_vx_i16m8_b2_m( @@ -634,7 +634,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmslt_vx_i16m8_b2_m(vbool2_t mask, vint16m8_t op1, int16_t op2, size_t vl) { - return vmslt_vx_i16m8_b2_m(mask, op1, op2, vl); + return __riscv_vmslt_vx_i16m8_b2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmslt_vv_i32mf2_b64_m( @@ -643,7 +643,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmslt_vv_i32mf2_b64_m(vbool64_t mask, vint32mf2_t op1, vint32mf2_t op2, size_t vl) { - return vmslt_vv_i32mf2_b64_m(mask, op1, op2, vl); + return __riscv_vmslt_vv_i32mf2_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmslt_vx_i32mf2_b64_m( @@ -652,7 +652,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmslt_vx_i32mf2_b64_m(vbool64_t mask, vint32mf2_t op1, int32_t op2, size_t vl) { - return vmslt_vx_i32mf2_b64_m(mask, op1, op2, vl); + return __riscv_vmslt_vx_i32mf2_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmslt_vv_i32m1_b32_m( @@ -661,7 +661,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmslt_vv_i32m1_b32_m(vbool32_t mask, vint32m1_t op1, vint32m1_t op2, size_t vl) { - return vmslt_vv_i32m1_b32_m(mask, op1, op2, vl); + return __riscv_vmslt_vv_i32m1_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmslt_vx_i32m1_b32_m( @@ -670,7 +670,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmslt_vx_i32m1_b32_m(vbool32_t mask, vint32m1_t op1, int32_t op2, size_t vl) { - return vmslt_vx_i32m1_b32_m(mask, op1, op2, vl); + return __riscv_vmslt_vx_i32m1_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmslt_vv_i32m2_b16_m( @@ -679,7 +679,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmslt_vv_i32m2_b16_m(vbool16_t mask, vint32m2_t op1, vint32m2_t op2, size_t vl) { - return vmslt_vv_i32m2_b16_m(mask, op1, op2, vl); + return __riscv_vmslt_vv_i32m2_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmslt_vx_i32m2_b16_m( @@ -688,7 +688,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmslt_vx_i32m2_b16_m(vbool16_t mask, vint32m2_t op1, int32_t op2, size_t vl) { - return vmslt_vx_i32m2_b16_m(mask, op1, op2, vl); + return __riscv_vmslt_vx_i32m2_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmslt_vv_i32m4_b8_m( @@ -697,7 +697,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmslt_vv_i32m4_b8_m(vbool8_t mask, vint32m4_t op1, vint32m4_t op2, size_t vl) { - return vmslt_vv_i32m4_b8_m(mask, op1, op2, vl); + return __riscv_vmslt_vv_i32m4_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmslt_vx_i32m4_b8_m( @@ -706,7 +706,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmslt_vx_i32m4_b8_m(vbool8_t mask, vint32m4_t op1, int32_t op2, size_t vl) { - return vmslt_vx_i32m4_b8_m(mask, op1, op2, vl); + return __riscv_vmslt_vx_i32m4_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmslt_vv_i32m8_b4_m( @@ -715,7 +715,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmslt_vv_i32m8_b4_m(vbool4_t mask, vint32m8_t op1, vint32m8_t op2, size_t vl) { - return vmslt_vv_i32m8_b4_m(mask, op1, op2, vl); + return __riscv_vmslt_vv_i32m8_b4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmslt_vx_i32m8_b4_m( @@ -724,7 +724,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmslt_vx_i32m8_b4_m(vbool4_t mask, vint32m8_t op1, int32_t op2, size_t vl) { - return vmslt_vx_i32m8_b4_m(mask, op1, op2, vl); + return __riscv_vmslt_vx_i32m8_b4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmslt_vv_i64m1_b64_m( @@ -733,7 +733,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmslt_vv_i64m1_b64_m(vbool64_t mask, vint64m1_t op1, vint64m1_t op2, size_t vl) { - return vmslt_vv_i64m1_b64_m(mask, op1, op2, vl); + return __riscv_vmslt_vv_i64m1_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmslt_vx_i64m1_b64_m( @@ -742,7 +742,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmslt_vx_i64m1_b64_m(vbool64_t mask, vint64m1_t op1, int64_t op2, size_t vl) { - return vmslt_vx_i64m1_b64_m(mask, op1, op2, vl); + return __riscv_vmslt_vx_i64m1_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmslt_vv_i64m2_b32_m( @@ -751,7 +751,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmslt_vv_i64m2_b32_m(vbool32_t mask, vint64m2_t op1, vint64m2_t op2, size_t vl) { - return vmslt_vv_i64m2_b32_m(mask, op1, op2, vl); + return __riscv_vmslt_vv_i64m2_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmslt_vx_i64m2_b32_m( @@ -760,7 +760,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmslt_vx_i64m2_b32_m(vbool32_t mask, vint64m2_t op1, int64_t op2, size_t vl) { - return vmslt_vx_i64m2_b32_m(mask, op1, op2, vl); + return __riscv_vmslt_vx_i64m2_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmslt_vv_i64m4_b16_m( @@ -769,7 +769,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmslt_vv_i64m4_b16_m(vbool16_t mask, vint64m4_t op1, vint64m4_t op2, size_t vl) { - return vmslt_vv_i64m4_b16_m(mask, op1, op2, vl); + return __riscv_vmslt_vv_i64m4_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmslt_vx_i64m4_b16_m( @@ -778,7 +778,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmslt_vx_i64m4_b16_m(vbool16_t mask, vint64m4_t op1, int64_t op2, size_t vl) { - return vmslt_vx_i64m4_b16_m(mask, op1, op2, vl); + return __riscv_vmslt_vx_i64m4_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmslt_vv_i64m8_b8_m( @@ -787,7 +787,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmslt_vv_i64m8_b8_m(vbool8_t mask, vint64m8_t op1, vint64m8_t op2, size_t vl) { - return vmslt_vv_i64m8_b8_m(mask, op1, op2, vl); + return __riscv_vmslt_vv_i64m8_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmslt_vx_i64m8_b8_m( @@ -796,6 +796,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmslt_vx_i64m8_b8_m(vbool8_t mask, vint64m8_t op1, int64_t op2, size_t vl) { - return vmslt_vx_i64m8_b8_m(mask, op1, op2, vl); + return __riscv_vmslt_vx_i64m8_b8_m(mask, op1, op2, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmsltu.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmsltu.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmsltu.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmsltu.c @@ -13,7 +13,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsltu_vv_u8mf8_b64(vuint8mf8_t op1, vuint8mf8_t op2, size_t vl) { - return vmsltu_vv_u8mf8_b64(op1, op2, vl); + return __riscv_vmsltu_vv_u8mf8_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsltu_vx_u8mf8_b64( @@ -22,7 +22,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsltu_vx_u8mf8_b64(vuint8mf8_t op1, uint8_t op2, size_t vl) { - return vmsltu_vx_u8mf8_b64(op1, op2, vl); + return __riscv_vmsltu_vx_u8mf8_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsltu_vv_u8mf4_b32( @@ -31,7 +31,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsltu_vv_u8mf4_b32(vuint8mf4_t op1, vuint8mf4_t op2, size_t vl) { - return vmsltu_vv_u8mf4_b32(op1, op2, vl); + return __riscv_vmsltu_vv_u8mf4_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsltu_vx_u8mf4_b32( @@ -40,7 +40,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsltu_vx_u8mf4_b32(vuint8mf4_t op1, uint8_t op2, size_t vl) { - return vmsltu_vx_u8mf4_b32(op1, op2, vl); + return __riscv_vmsltu_vx_u8mf4_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsltu_vv_u8mf2_b16( @@ -49,7 +49,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsltu_vv_u8mf2_b16(vuint8mf2_t op1, vuint8mf2_t op2, size_t vl) { - return vmsltu_vv_u8mf2_b16(op1, op2, vl); + return __riscv_vmsltu_vv_u8mf2_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsltu_vx_u8mf2_b16( @@ -58,7 +58,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsltu_vx_u8mf2_b16(vuint8mf2_t op1, uint8_t op2, size_t vl) { - return vmsltu_vx_u8mf2_b16(op1, op2, vl); + return __riscv_vmsltu_vx_u8mf2_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsltu_vv_u8m1_b8( @@ -67,7 +67,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsltu_vv_u8m1_b8(vuint8m1_t op1, vuint8m1_t op2, size_t vl) { - return vmsltu_vv_u8m1_b8(op1, op2, vl); + return __riscv_vmsltu_vv_u8m1_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsltu_vx_u8m1_b8( @@ -76,7 +76,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsltu_vx_u8m1_b8(vuint8m1_t op1, uint8_t op2, size_t vl) { - return vmsltu_vx_u8m1_b8(op1, op2, vl); + return __riscv_vmsltu_vx_u8m1_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsltu_vv_u8m2_b4( @@ -85,7 +85,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsltu_vv_u8m2_b4(vuint8m2_t op1, vuint8m2_t op2, size_t vl) { - return vmsltu_vv_u8m2_b4(op1, op2, vl); + return __riscv_vmsltu_vv_u8m2_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsltu_vx_u8m2_b4( @@ -94,7 +94,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsltu_vx_u8m2_b4(vuint8m2_t op1, uint8_t op2, size_t vl) { - return vmsltu_vx_u8m2_b4(op1, op2, vl); + return __riscv_vmsltu_vx_u8m2_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsltu_vv_u8m4_b2( @@ -103,7 +103,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmsltu_vv_u8m4_b2(vuint8m4_t op1, vuint8m4_t op2, size_t vl) { - return vmsltu_vv_u8m4_b2(op1, op2, vl); + return __riscv_vmsltu_vv_u8m4_b2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsltu_vx_u8m4_b2( @@ -112,7 +112,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmsltu_vx_u8m4_b2(vuint8m4_t op1, uint8_t op2, size_t vl) { - return vmsltu_vx_u8m4_b2(op1, op2, vl); + return __riscv_vmsltu_vx_u8m4_b2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsltu_vv_u8m8_b1( @@ -121,7 +121,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool1_t test_vmsltu_vv_u8m8_b1(vuint8m8_t op1, vuint8m8_t op2, size_t vl) { - return vmsltu_vv_u8m8_b1(op1, op2, vl); + return __riscv_vmsltu_vv_u8m8_b1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsltu_vx_u8m8_b1( @@ -130,7 +130,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool1_t test_vmsltu_vx_u8m8_b1(vuint8m8_t op1, uint8_t op2, size_t vl) { - return vmsltu_vx_u8m8_b1(op1, op2, vl); + return __riscv_vmsltu_vx_u8m8_b1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsltu_vv_u16mf4_b64( @@ -139,7 +139,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsltu_vv_u16mf4_b64(vuint16mf4_t op1, vuint16mf4_t op2, size_t vl) { - return vmsltu_vv_u16mf4_b64(op1, op2, vl); + return __riscv_vmsltu_vv_u16mf4_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsltu_vx_u16mf4_b64( @@ -148,7 +148,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsltu_vx_u16mf4_b64(vuint16mf4_t op1, uint16_t op2, size_t vl) { - return vmsltu_vx_u16mf4_b64(op1, op2, vl); + return __riscv_vmsltu_vx_u16mf4_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsltu_vv_u16mf2_b32( @@ -157,7 +157,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsltu_vv_u16mf2_b32(vuint16mf2_t op1, vuint16mf2_t op2, size_t vl) { - return vmsltu_vv_u16mf2_b32(op1, op2, vl); + return __riscv_vmsltu_vv_u16mf2_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsltu_vx_u16mf2_b32( @@ -166,7 +166,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsltu_vx_u16mf2_b32(vuint16mf2_t op1, uint16_t op2, size_t vl) { - return vmsltu_vx_u16mf2_b32(op1, op2, vl); + return __riscv_vmsltu_vx_u16mf2_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsltu_vv_u16m1_b16( @@ -175,7 +175,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsltu_vv_u16m1_b16(vuint16m1_t op1, vuint16m1_t op2, size_t vl) { - return vmsltu_vv_u16m1_b16(op1, op2, vl); + return __riscv_vmsltu_vv_u16m1_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsltu_vx_u16m1_b16( @@ -184,7 +184,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsltu_vx_u16m1_b16(vuint16m1_t op1, uint16_t op2, size_t vl) { - return vmsltu_vx_u16m1_b16(op1, op2, vl); + return __riscv_vmsltu_vx_u16m1_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsltu_vv_u16m2_b8( @@ -193,7 +193,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsltu_vv_u16m2_b8(vuint16m2_t op1, vuint16m2_t op2, size_t vl) { - return vmsltu_vv_u16m2_b8(op1, op2, vl); + return __riscv_vmsltu_vv_u16m2_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsltu_vx_u16m2_b8( @@ -202,7 +202,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsltu_vx_u16m2_b8(vuint16m2_t op1, uint16_t op2, size_t vl) { - return vmsltu_vx_u16m2_b8(op1, op2, vl); + return __riscv_vmsltu_vx_u16m2_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsltu_vv_u16m4_b4( @@ -211,7 +211,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsltu_vv_u16m4_b4(vuint16m4_t op1, vuint16m4_t op2, size_t vl) { - return vmsltu_vv_u16m4_b4(op1, op2, vl); + return __riscv_vmsltu_vv_u16m4_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsltu_vx_u16m4_b4( @@ -220,7 +220,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsltu_vx_u16m4_b4(vuint16m4_t op1, uint16_t op2, size_t vl) { - return vmsltu_vx_u16m4_b4(op1, op2, vl); + return __riscv_vmsltu_vx_u16m4_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsltu_vv_u16m8_b2( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmsltu_vv_u16m8_b2(vuint16m8_t op1, vuint16m8_t op2, size_t vl) { - return vmsltu_vv_u16m8_b2(op1, op2, vl); + return __riscv_vmsltu_vv_u16m8_b2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsltu_vx_u16m8_b2( @@ -238,7 +238,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmsltu_vx_u16m8_b2(vuint16m8_t op1, uint16_t op2, size_t vl) { - return vmsltu_vx_u16m8_b2(op1, op2, vl); + return __riscv_vmsltu_vx_u16m8_b2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsltu_vv_u32mf2_b64( @@ -247,7 +247,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsltu_vv_u32mf2_b64(vuint32mf2_t op1, vuint32mf2_t op2, size_t vl) { - return vmsltu_vv_u32mf2_b64(op1, op2, vl); + return __riscv_vmsltu_vv_u32mf2_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsltu_vx_u32mf2_b64( @@ -256,7 +256,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsltu_vx_u32mf2_b64(vuint32mf2_t op1, uint32_t op2, size_t vl) { - return vmsltu_vx_u32mf2_b64(op1, op2, vl); + return __riscv_vmsltu_vx_u32mf2_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsltu_vv_u32m1_b32( @@ -265,7 +265,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsltu_vv_u32m1_b32(vuint32m1_t op1, vuint32m1_t op2, size_t vl) { - return vmsltu_vv_u32m1_b32(op1, op2, vl); + return __riscv_vmsltu_vv_u32m1_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsltu_vx_u32m1_b32( @@ -274,7 +274,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsltu_vx_u32m1_b32(vuint32m1_t op1, uint32_t op2, size_t vl) { - return vmsltu_vx_u32m1_b32(op1, op2, vl); + return __riscv_vmsltu_vx_u32m1_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsltu_vv_u32m2_b16( @@ -283,7 +283,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsltu_vv_u32m2_b16(vuint32m2_t op1, vuint32m2_t op2, size_t vl) { - return vmsltu_vv_u32m2_b16(op1, op2, vl); + return __riscv_vmsltu_vv_u32m2_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsltu_vx_u32m2_b16( @@ -292,7 +292,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsltu_vx_u32m2_b16(vuint32m2_t op1, uint32_t op2, size_t vl) { - return vmsltu_vx_u32m2_b16(op1, op2, vl); + return __riscv_vmsltu_vx_u32m2_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsltu_vv_u32m4_b8( @@ -301,7 +301,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsltu_vv_u32m4_b8(vuint32m4_t op1, vuint32m4_t op2, size_t vl) { - return vmsltu_vv_u32m4_b8(op1, op2, vl); + return __riscv_vmsltu_vv_u32m4_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsltu_vx_u32m4_b8( @@ -310,7 +310,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsltu_vx_u32m4_b8(vuint32m4_t op1, uint32_t op2, size_t vl) { - return vmsltu_vx_u32m4_b8(op1, op2, vl); + return __riscv_vmsltu_vx_u32m4_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsltu_vv_u32m8_b4( @@ -319,7 +319,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsltu_vv_u32m8_b4(vuint32m8_t op1, vuint32m8_t op2, size_t vl) { - return vmsltu_vv_u32m8_b4(op1, op2, vl); + return __riscv_vmsltu_vv_u32m8_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsltu_vx_u32m8_b4( @@ -328,7 +328,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsltu_vx_u32m8_b4(vuint32m8_t op1, uint32_t op2, size_t vl) { - return vmsltu_vx_u32m8_b4(op1, op2, vl); + return __riscv_vmsltu_vx_u32m8_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsltu_vv_u64m1_b64( @@ -337,7 +337,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsltu_vv_u64m1_b64(vuint64m1_t op1, vuint64m1_t op2, size_t vl) { - return vmsltu_vv_u64m1_b64(op1, op2, vl); + return __riscv_vmsltu_vv_u64m1_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsltu_vx_u64m1_b64( @@ -346,7 +346,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsltu_vx_u64m1_b64(vuint64m1_t op1, uint64_t op2, size_t vl) { - return vmsltu_vx_u64m1_b64(op1, op2, vl); + return __riscv_vmsltu_vx_u64m1_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsltu_vv_u64m2_b32( @@ -355,7 +355,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsltu_vv_u64m2_b32(vuint64m2_t op1, vuint64m2_t op2, size_t vl) { - return vmsltu_vv_u64m2_b32(op1, op2, vl); + return __riscv_vmsltu_vv_u64m2_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsltu_vx_u64m2_b32( @@ -364,7 +364,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsltu_vx_u64m2_b32(vuint64m2_t op1, uint64_t op2, size_t vl) { - return vmsltu_vx_u64m2_b32(op1, op2, vl); + return __riscv_vmsltu_vx_u64m2_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsltu_vv_u64m4_b16( @@ -373,7 +373,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsltu_vv_u64m4_b16(vuint64m4_t op1, vuint64m4_t op2, size_t vl) { - return vmsltu_vv_u64m4_b16(op1, op2, vl); + return __riscv_vmsltu_vv_u64m4_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsltu_vx_u64m4_b16( @@ -382,7 +382,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsltu_vx_u64m4_b16(vuint64m4_t op1, uint64_t op2, size_t vl) { - return vmsltu_vx_u64m4_b16(op1, op2, vl); + return __riscv_vmsltu_vx_u64m4_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsltu_vv_u64m8_b8( @@ -391,7 +391,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsltu_vv_u64m8_b8(vuint64m8_t op1, vuint64m8_t op2, size_t vl) { - return vmsltu_vv_u64m8_b8(op1, op2, vl); + return __riscv_vmsltu_vv_u64m8_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsltu_vx_u64m8_b8( @@ -400,7 +400,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsltu_vx_u64m8_b8(vuint64m8_t op1, uint64_t op2, size_t vl) { - return vmsltu_vx_u64m8_b8(op1, op2, vl); + return __riscv_vmsltu_vx_u64m8_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsltu_vv_u8mf8_b64_m( @@ -409,7 +409,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsltu_vv_u8mf8_b64_m(vbool64_t mask, vuint8mf8_t op1, vuint8mf8_t op2, size_t vl) { - return vmsltu_vv_u8mf8_b64_m(mask, op1, op2, vl); + return __riscv_vmsltu_vv_u8mf8_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsltu_vx_u8mf8_b64_m( @@ -418,7 +418,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsltu_vx_u8mf8_b64_m(vbool64_t mask, vuint8mf8_t op1, uint8_t op2, size_t vl) { - return vmsltu_vx_u8mf8_b64_m(mask, op1, op2, vl); + return __riscv_vmsltu_vx_u8mf8_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsltu_vv_u8mf4_b32_m( @@ -427,7 +427,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsltu_vv_u8mf4_b32_m(vbool32_t mask, vuint8mf4_t op1, vuint8mf4_t op2, size_t vl) { - return vmsltu_vv_u8mf4_b32_m(mask, op1, op2, vl); + return __riscv_vmsltu_vv_u8mf4_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsltu_vx_u8mf4_b32_m( @@ -436,7 +436,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsltu_vx_u8mf4_b32_m(vbool32_t mask, vuint8mf4_t op1, uint8_t op2, size_t vl) { - return vmsltu_vx_u8mf4_b32_m(mask, op1, op2, vl); + return __riscv_vmsltu_vx_u8mf4_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsltu_vv_u8mf2_b16_m( @@ -445,7 +445,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsltu_vv_u8mf2_b16_m(vbool16_t mask, vuint8mf2_t op1, vuint8mf2_t op2, size_t vl) { - return vmsltu_vv_u8mf2_b16_m(mask, op1, op2, vl); + return __riscv_vmsltu_vv_u8mf2_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsltu_vx_u8mf2_b16_m( @@ -454,7 +454,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsltu_vx_u8mf2_b16_m(vbool16_t mask, vuint8mf2_t op1, uint8_t op2, size_t vl) { - return vmsltu_vx_u8mf2_b16_m(mask, op1, op2, vl); + return __riscv_vmsltu_vx_u8mf2_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsltu_vv_u8m1_b8_m( @@ -463,7 +463,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsltu_vv_u8m1_b8_m(vbool8_t mask, vuint8m1_t op1, vuint8m1_t op2, size_t vl) { - return vmsltu_vv_u8m1_b8_m(mask, op1, op2, vl); + return __riscv_vmsltu_vv_u8m1_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsltu_vx_u8m1_b8_m( @@ -472,7 +472,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsltu_vx_u8m1_b8_m(vbool8_t mask, vuint8m1_t op1, uint8_t op2, size_t vl) { - return vmsltu_vx_u8m1_b8_m(mask, op1, op2, vl); + return __riscv_vmsltu_vx_u8m1_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsltu_vv_u8m2_b4_m( @@ -481,7 +481,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsltu_vv_u8m2_b4_m(vbool4_t mask, vuint8m2_t op1, vuint8m2_t op2, size_t vl) { - return vmsltu_vv_u8m2_b4_m(mask, op1, op2, vl); + return __riscv_vmsltu_vv_u8m2_b4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsltu_vx_u8m2_b4_m( @@ -490,7 +490,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsltu_vx_u8m2_b4_m(vbool4_t mask, vuint8m2_t op1, uint8_t op2, size_t vl) { - return vmsltu_vx_u8m2_b4_m(mask, op1, op2, vl); + return __riscv_vmsltu_vx_u8m2_b4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsltu_vv_u8m4_b2_m( @@ -499,7 +499,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmsltu_vv_u8m4_b2_m(vbool2_t mask, vuint8m4_t op1, vuint8m4_t op2, size_t vl) { - return vmsltu_vv_u8m4_b2_m(mask, op1, op2, vl); + return __riscv_vmsltu_vv_u8m4_b2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsltu_vx_u8m4_b2_m( @@ -508,7 +508,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmsltu_vx_u8m4_b2_m(vbool2_t mask, vuint8m4_t op1, uint8_t op2, size_t vl) { - return vmsltu_vx_u8m4_b2_m(mask, op1, op2, vl); + return __riscv_vmsltu_vx_u8m4_b2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsltu_vv_u8m8_b1_m( @@ -517,7 +517,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool1_t test_vmsltu_vv_u8m8_b1_m(vbool1_t mask, vuint8m8_t op1, vuint8m8_t op2, size_t vl) { - return vmsltu_vv_u8m8_b1_m(mask, op1, op2, vl); + return __riscv_vmsltu_vv_u8m8_b1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsltu_vx_u8m8_b1_m( @@ -526,7 +526,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool1_t test_vmsltu_vx_u8m8_b1_m(vbool1_t mask, vuint8m8_t op1, uint8_t op2, size_t vl) { - return vmsltu_vx_u8m8_b1_m(mask, op1, op2, vl); + return __riscv_vmsltu_vx_u8m8_b1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsltu_vv_u16mf4_b64_m( @@ -535,7 +535,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsltu_vv_u16mf4_b64_m(vbool64_t mask, vuint16mf4_t op1, vuint16mf4_t op2, size_t vl) { - return vmsltu_vv_u16mf4_b64_m(mask, op1, op2, vl); + return __riscv_vmsltu_vv_u16mf4_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsltu_vx_u16mf4_b64_m( @@ -544,7 +544,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsltu_vx_u16mf4_b64_m(vbool64_t mask, vuint16mf4_t op1, uint16_t op2, size_t vl) { - return vmsltu_vx_u16mf4_b64_m(mask, op1, op2, vl); + return __riscv_vmsltu_vx_u16mf4_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsltu_vv_u16mf2_b32_m( @@ -553,7 +553,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsltu_vv_u16mf2_b32_m(vbool32_t mask, vuint16mf2_t op1, vuint16mf2_t op2, size_t vl) { - return vmsltu_vv_u16mf2_b32_m(mask, op1, op2, vl); + return __riscv_vmsltu_vv_u16mf2_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsltu_vx_u16mf2_b32_m( @@ -562,7 +562,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsltu_vx_u16mf2_b32_m(vbool32_t mask, vuint16mf2_t op1, uint16_t op2, size_t vl) { - return vmsltu_vx_u16mf2_b32_m(mask, op1, op2, vl); + return __riscv_vmsltu_vx_u16mf2_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsltu_vv_u16m1_b16_m( @@ -571,7 +571,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsltu_vv_u16m1_b16_m(vbool16_t mask, vuint16m1_t op1, vuint16m1_t op2, size_t vl) { - return vmsltu_vv_u16m1_b16_m(mask, op1, op2, vl); + return __riscv_vmsltu_vv_u16m1_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsltu_vx_u16m1_b16_m( @@ -580,7 +580,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsltu_vx_u16m1_b16_m(vbool16_t mask, vuint16m1_t op1, uint16_t op2, size_t vl) { - return vmsltu_vx_u16m1_b16_m(mask, op1, op2, vl); + return __riscv_vmsltu_vx_u16m1_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsltu_vv_u16m2_b8_m( @@ -589,7 +589,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsltu_vv_u16m2_b8_m(vbool8_t mask, vuint16m2_t op1, vuint16m2_t op2, size_t vl) { - return vmsltu_vv_u16m2_b8_m(mask, op1, op2, vl); + return __riscv_vmsltu_vv_u16m2_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsltu_vx_u16m2_b8_m( @@ -598,7 +598,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsltu_vx_u16m2_b8_m(vbool8_t mask, vuint16m2_t op1, uint16_t op2, size_t vl) { - return vmsltu_vx_u16m2_b8_m(mask, op1, op2, vl); + return __riscv_vmsltu_vx_u16m2_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsltu_vv_u16m4_b4_m( @@ -607,7 +607,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsltu_vv_u16m4_b4_m(vbool4_t mask, vuint16m4_t op1, vuint16m4_t op2, size_t vl) { - return vmsltu_vv_u16m4_b4_m(mask, op1, op2, vl); + return __riscv_vmsltu_vv_u16m4_b4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsltu_vx_u16m4_b4_m( @@ -616,7 +616,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsltu_vx_u16m4_b4_m(vbool4_t mask, vuint16m4_t op1, uint16_t op2, size_t vl) { - return vmsltu_vx_u16m4_b4_m(mask, op1, op2, vl); + return __riscv_vmsltu_vx_u16m4_b4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsltu_vv_u16m8_b2_m( @@ -625,7 +625,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmsltu_vv_u16m8_b2_m(vbool2_t mask, vuint16m8_t op1, vuint16m8_t op2, size_t vl) { - return vmsltu_vv_u16m8_b2_m(mask, op1, op2, vl); + return __riscv_vmsltu_vv_u16m8_b2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsltu_vx_u16m8_b2_m( @@ -634,7 +634,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmsltu_vx_u16m8_b2_m(vbool2_t mask, vuint16m8_t op1, uint16_t op2, size_t vl) { - return vmsltu_vx_u16m8_b2_m(mask, op1, op2, vl); + return __riscv_vmsltu_vx_u16m8_b2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsltu_vv_u32mf2_b64_m( @@ -643,7 +643,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsltu_vv_u32mf2_b64_m(vbool64_t mask, vuint32mf2_t op1, vuint32mf2_t op2, size_t vl) { - return vmsltu_vv_u32mf2_b64_m(mask, op1, op2, vl); + return __riscv_vmsltu_vv_u32mf2_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsltu_vx_u32mf2_b64_m( @@ -652,7 +652,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsltu_vx_u32mf2_b64_m(vbool64_t mask, vuint32mf2_t op1, uint32_t op2, size_t vl) { - return vmsltu_vx_u32mf2_b64_m(mask, op1, op2, vl); + return __riscv_vmsltu_vx_u32mf2_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsltu_vv_u32m1_b32_m( @@ -661,7 +661,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsltu_vv_u32m1_b32_m(vbool32_t mask, vuint32m1_t op1, vuint32m1_t op2, size_t vl) { - return vmsltu_vv_u32m1_b32_m(mask, op1, op2, vl); + return __riscv_vmsltu_vv_u32m1_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsltu_vx_u32m1_b32_m( @@ -670,7 +670,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsltu_vx_u32m1_b32_m(vbool32_t mask, vuint32m1_t op1, uint32_t op2, size_t vl) { - return vmsltu_vx_u32m1_b32_m(mask, op1, op2, vl); + return __riscv_vmsltu_vx_u32m1_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsltu_vv_u32m2_b16_m( @@ -679,7 +679,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsltu_vv_u32m2_b16_m(vbool16_t mask, vuint32m2_t op1, vuint32m2_t op2, size_t vl) { - return vmsltu_vv_u32m2_b16_m(mask, op1, op2, vl); + return __riscv_vmsltu_vv_u32m2_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsltu_vx_u32m2_b16_m( @@ -688,7 +688,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsltu_vx_u32m2_b16_m(vbool16_t mask, vuint32m2_t op1, uint32_t op2, size_t vl) { - return vmsltu_vx_u32m2_b16_m(mask, op1, op2, vl); + return __riscv_vmsltu_vx_u32m2_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsltu_vv_u32m4_b8_m( @@ -697,7 +697,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsltu_vv_u32m4_b8_m(vbool8_t mask, vuint32m4_t op1, vuint32m4_t op2, size_t vl) { - return vmsltu_vv_u32m4_b8_m(mask, op1, op2, vl); + return __riscv_vmsltu_vv_u32m4_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsltu_vx_u32m4_b8_m( @@ -706,7 +706,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsltu_vx_u32m4_b8_m(vbool8_t mask, vuint32m4_t op1, uint32_t op2, size_t vl) { - return vmsltu_vx_u32m4_b8_m(mask, op1, op2, vl); + return __riscv_vmsltu_vx_u32m4_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsltu_vv_u32m8_b4_m( @@ -715,7 +715,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsltu_vv_u32m8_b4_m(vbool4_t mask, vuint32m8_t op1, vuint32m8_t op2, size_t vl) { - return vmsltu_vv_u32m8_b4_m(mask, op1, op2, vl); + return __riscv_vmsltu_vv_u32m8_b4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsltu_vx_u32m8_b4_m( @@ -724,7 +724,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsltu_vx_u32m8_b4_m(vbool4_t mask, vuint32m8_t op1, uint32_t op2, size_t vl) { - return vmsltu_vx_u32m8_b4_m(mask, op1, op2, vl); + return __riscv_vmsltu_vx_u32m8_b4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsltu_vv_u64m1_b64_m( @@ -733,7 +733,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsltu_vv_u64m1_b64_m(vbool64_t mask, vuint64m1_t op1, vuint64m1_t op2, size_t vl) { - return vmsltu_vv_u64m1_b64_m(mask, op1, op2, vl); + return __riscv_vmsltu_vv_u64m1_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsltu_vx_u64m1_b64_m( @@ -742,7 +742,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsltu_vx_u64m1_b64_m(vbool64_t mask, vuint64m1_t op1, uint64_t op2, size_t vl) { - return vmsltu_vx_u64m1_b64_m(mask, op1, op2, vl); + return __riscv_vmsltu_vx_u64m1_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsltu_vv_u64m2_b32_m( @@ -751,7 +751,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsltu_vv_u64m2_b32_m(vbool32_t mask, vuint64m2_t op1, vuint64m2_t op2, size_t vl) { - return vmsltu_vv_u64m2_b32_m(mask, op1, op2, vl); + return __riscv_vmsltu_vv_u64m2_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsltu_vx_u64m2_b32_m( @@ -760,7 +760,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsltu_vx_u64m2_b32_m(vbool32_t mask, vuint64m2_t op1, uint64_t op2, size_t vl) { - return vmsltu_vx_u64m2_b32_m(mask, op1, op2, vl); + return __riscv_vmsltu_vx_u64m2_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsltu_vv_u64m4_b16_m( @@ -769,7 +769,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsltu_vv_u64m4_b16_m(vbool16_t mask, vuint64m4_t op1, vuint64m4_t op2, size_t vl) { - return vmsltu_vv_u64m4_b16_m(mask, op1, op2, vl); + return __riscv_vmsltu_vv_u64m4_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsltu_vx_u64m4_b16_m( @@ -778,7 +778,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsltu_vx_u64m4_b16_m(vbool16_t mask, vuint64m4_t op1, uint64_t op2, size_t vl) { - return vmsltu_vx_u64m4_b16_m(mask, op1, op2, vl); + return __riscv_vmsltu_vx_u64m4_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsltu_vv_u64m8_b8_m( @@ -787,7 +787,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsltu_vv_u64m8_b8_m(vbool8_t mask, vuint64m8_t op1, vuint64m8_t op2, size_t vl) { - return vmsltu_vv_u64m8_b8_m(mask, op1, op2, vl); + return __riscv_vmsltu_vv_u64m8_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsltu_vx_u64m8_b8_m( @@ -796,6 +796,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsltu_vx_u64m8_b8_m(vbool8_t mask, vuint64m8_t op1, uint64_t op2, size_t vl) { - return vmsltu_vx_u64m8_b8_m(mask, op1, op2, vl); + return __riscv_vmsltu_vx_u64m8_b8_m(mask, op1, op2, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmsne.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmsne.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmsne.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmsne.c @@ -13,7 +13,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsne_vv_i8mf8_b64(vint8mf8_t op1, vint8mf8_t op2, size_t vl) { - return vmsne_vv_i8mf8_b64(op1, op2, vl); + return __riscv_vmsne_vv_i8mf8_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vx_i8mf8_b64( @@ -22,7 +22,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsne_vx_i8mf8_b64(vint8mf8_t op1, int8_t op2, size_t vl) { - return vmsne_vx_i8mf8_b64(op1, op2, vl); + return __riscv_vmsne_vx_i8mf8_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vv_i8mf4_b32( @@ -31,7 +31,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsne_vv_i8mf4_b32(vint8mf4_t op1, vint8mf4_t op2, size_t vl) { - return vmsne_vv_i8mf4_b32(op1, op2, vl); + return __riscv_vmsne_vv_i8mf4_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vx_i8mf4_b32( @@ -40,7 +40,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsne_vx_i8mf4_b32(vint8mf4_t op1, int8_t op2, size_t vl) { - return vmsne_vx_i8mf4_b32(op1, op2, vl); + return __riscv_vmsne_vx_i8mf4_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vv_i8mf2_b16( @@ -49,7 +49,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsne_vv_i8mf2_b16(vint8mf2_t op1, vint8mf2_t op2, size_t vl) { - return vmsne_vv_i8mf2_b16(op1, op2, vl); + return __riscv_vmsne_vv_i8mf2_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vx_i8mf2_b16( @@ -58,7 +58,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsne_vx_i8mf2_b16(vint8mf2_t op1, int8_t op2, size_t vl) { - return vmsne_vx_i8mf2_b16(op1, op2, vl); + return __riscv_vmsne_vx_i8mf2_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vv_i8m1_b8( @@ -67,7 +67,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsne_vv_i8m1_b8(vint8m1_t op1, vint8m1_t op2, size_t vl) { - return vmsne_vv_i8m1_b8(op1, op2, vl); + return __riscv_vmsne_vv_i8m1_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vx_i8m1_b8( @@ -76,7 +76,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsne_vx_i8m1_b8(vint8m1_t op1, int8_t op2, size_t vl) { - return vmsne_vx_i8m1_b8(op1, op2, vl); + return __riscv_vmsne_vx_i8m1_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vv_i8m2_b4( @@ -85,7 +85,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsne_vv_i8m2_b4(vint8m2_t op1, vint8m2_t op2, size_t vl) { - return vmsne_vv_i8m2_b4(op1, op2, vl); + return __riscv_vmsne_vv_i8m2_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vx_i8m2_b4( @@ -94,7 +94,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsne_vx_i8m2_b4(vint8m2_t op1, int8_t op2, size_t vl) { - return vmsne_vx_i8m2_b4(op1, op2, vl); + return __riscv_vmsne_vx_i8m2_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vv_i8m4_b2( @@ -103,7 +103,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmsne_vv_i8m4_b2(vint8m4_t op1, vint8m4_t op2, size_t vl) { - return vmsne_vv_i8m4_b2(op1, op2, vl); + return __riscv_vmsne_vv_i8m4_b2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vx_i8m4_b2( @@ -112,7 +112,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmsne_vx_i8m4_b2(vint8m4_t op1, int8_t op2, size_t vl) { - return vmsne_vx_i8m4_b2(op1, op2, vl); + return __riscv_vmsne_vx_i8m4_b2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vv_i8m8_b1( @@ -121,7 +121,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool1_t test_vmsne_vv_i8m8_b1(vint8m8_t op1, vint8m8_t op2, size_t vl) { - return vmsne_vv_i8m8_b1(op1, op2, vl); + return __riscv_vmsne_vv_i8m8_b1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vx_i8m8_b1( @@ -130,7 +130,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool1_t test_vmsne_vx_i8m8_b1(vint8m8_t op1, int8_t op2, size_t vl) { - return vmsne_vx_i8m8_b1(op1, op2, vl); + return __riscv_vmsne_vx_i8m8_b1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vv_i16mf4_b64( @@ -139,7 +139,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsne_vv_i16mf4_b64(vint16mf4_t op1, vint16mf4_t op2, size_t vl) { - return vmsne_vv_i16mf4_b64(op1, op2, vl); + return __riscv_vmsne_vv_i16mf4_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vx_i16mf4_b64( @@ -148,7 +148,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsne_vx_i16mf4_b64(vint16mf4_t op1, int16_t op2, size_t vl) { - return vmsne_vx_i16mf4_b64(op1, op2, vl); + return __riscv_vmsne_vx_i16mf4_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vv_i16mf2_b32( @@ -157,7 +157,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsne_vv_i16mf2_b32(vint16mf2_t op1, vint16mf2_t op2, size_t vl) { - return vmsne_vv_i16mf2_b32(op1, op2, vl); + return __riscv_vmsne_vv_i16mf2_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vx_i16mf2_b32( @@ -166,7 +166,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsne_vx_i16mf2_b32(vint16mf2_t op1, int16_t op2, size_t vl) { - return vmsne_vx_i16mf2_b32(op1, op2, vl); + return __riscv_vmsne_vx_i16mf2_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vv_i16m1_b16( @@ -175,7 +175,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsne_vv_i16m1_b16(vint16m1_t op1, vint16m1_t op2, size_t vl) { - return vmsne_vv_i16m1_b16(op1, op2, vl); + return __riscv_vmsne_vv_i16m1_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vx_i16m1_b16( @@ -184,7 +184,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsne_vx_i16m1_b16(vint16m1_t op1, int16_t op2, size_t vl) { - return vmsne_vx_i16m1_b16(op1, op2, vl); + return __riscv_vmsne_vx_i16m1_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vv_i16m2_b8( @@ -193,7 +193,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsne_vv_i16m2_b8(vint16m2_t op1, vint16m2_t op2, size_t vl) { - return vmsne_vv_i16m2_b8(op1, op2, vl); + return __riscv_vmsne_vv_i16m2_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vx_i16m2_b8( @@ -202,7 +202,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsne_vx_i16m2_b8(vint16m2_t op1, int16_t op2, size_t vl) { - return vmsne_vx_i16m2_b8(op1, op2, vl); + return __riscv_vmsne_vx_i16m2_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vv_i16m4_b4( @@ -211,7 +211,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsne_vv_i16m4_b4(vint16m4_t op1, vint16m4_t op2, size_t vl) { - return vmsne_vv_i16m4_b4(op1, op2, vl); + return __riscv_vmsne_vv_i16m4_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vx_i16m4_b4( @@ -220,7 +220,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsne_vx_i16m4_b4(vint16m4_t op1, int16_t op2, size_t vl) { - return vmsne_vx_i16m4_b4(op1, op2, vl); + return __riscv_vmsne_vx_i16m4_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vv_i16m8_b2( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmsne_vv_i16m8_b2(vint16m8_t op1, vint16m8_t op2, size_t vl) { - return vmsne_vv_i16m8_b2(op1, op2, vl); + return __riscv_vmsne_vv_i16m8_b2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vx_i16m8_b2( @@ -238,7 +238,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmsne_vx_i16m8_b2(vint16m8_t op1, int16_t op2, size_t vl) { - return vmsne_vx_i16m8_b2(op1, op2, vl); + return __riscv_vmsne_vx_i16m8_b2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vv_i32mf2_b64( @@ -247,7 +247,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsne_vv_i32mf2_b64(vint32mf2_t op1, vint32mf2_t op2, size_t vl) { - return vmsne_vv_i32mf2_b64(op1, op2, vl); + return __riscv_vmsne_vv_i32mf2_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vx_i32mf2_b64( @@ -256,7 +256,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsne_vx_i32mf2_b64(vint32mf2_t op1, int32_t op2, size_t vl) { - return vmsne_vx_i32mf2_b64(op1, op2, vl); + return __riscv_vmsne_vx_i32mf2_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vv_i32m1_b32( @@ -265,7 +265,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsne_vv_i32m1_b32(vint32m1_t op1, vint32m1_t op2, size_t vl) { - return vmsne_vv_i32m1_b32(op1, op2, vl); + return __riscv_vmsne_vv_i32m1_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vx_i32m1_b32( @@ -274,7 +274,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsne_vx_i32m1_b32(vint32m1_t op1, int32_t op2, size_t vl) { - return vmsne_vx_i32m1_b32(op1, op2, vl); + return __riscv_vmsne_vx_i32m1_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vv_i32m2_b16( @@ -283,7 +283,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsne_vv_i32m2_b16(vint32m2_t op1, vint32m2_t op2, size_t vl) { - return vmsne_vv_i32m2_b16(op1, op2, vl); + return __riscv_vmsne_vv_i32m2_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vx_i32m2_b16( @@ -292,7 +292,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsne_vx_i32m2_b16(vint32m2_t op1, int32_t op2, size_t vl) { - return vmsne_vx_i32m2_b16(op1, op2, vl); + return __riscv_vmsne_vx_i32m2_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vv_i32m4_b8( @@ -301,7 +301,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsne_vv_i32m4_b8(vint32m4_t op1, vint32m4_t op2, size_t vl) { - return vmsne_vv_i32m4_b8(op1, op2, vl); + return __riscv_vmsne_vv_i32m4_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vx_i32m4_b8( @@ -310,7 +310,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsne_vx_i32m4_b8(vint32m4_t op1, int32_t op2, size_t vl) { - return vmsne_vx_i32m4_b8(op1, op2, vl); + return __riscv_vmsne_vx_i32m4_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vv_i32m8_b4( @@ -319,7 +319,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsne_vv_i32m8_b4(vint32m8_t op1, vint32m8_t op2, size_t vl) { - return vmsne_vv_i32m8_b4(op1, op2, vl); + return __riscv_vmsne_vv_i32m8_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vx_i32m8_b4( @@ -328,7 +328,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsne_vx_i32m8_b4(vint32m8_t op1, int32_t op2, size_t vl) { - return vmsne_vx_i32m8_b4(op1, op2, vl); + return __riscv_vmsne_vx_i32m8_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vv_i64m1_b64( @@ -337,7 +337,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsne_vv_i64m1_b64(vint64m1_t op1, vint64m1_t op2, size_t vl) { - return vmsne_vv_i64m1_b64(op1, op2, vl); + return __riscv_vmsne_vv_i64m1_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vx_i64m1_b64( @@ -346,7 +346,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsne_vx_i64m1_b64(vint64m1_t op1, int64_t op2, size_t vl) { - return vmsne_vx_i64m1_b64(op1, op2, vl); + return __riscv_vmsne_vx_i64m1_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vv_i64m2_b32( @@ -355,7 +355,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsne_vv_i64m2_b32(vint64m2_t op1, vint64m2_t op2, size_t vl) { - return vmsne_vv_i64m2_b32(op1, op2, vl); + return __riscv_vmsne_vv_i64m2_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vx_i64m2_b32( @@ -364,7 +364,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsne_vx_i64m2_b32(vint64m2_t op1, int64_t op2, size_t vl) { - return vmsne_vx_i64m2_b32(op1, op2, vl); + return __riscv_vmsne_vx_i64m2_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vv_i64m4_b16( @@ -373,7 +373,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsne_vv_i64m4_b16(vint64m4_t op1, vint64m4_t op2, size_t vl) { - return vmsne_vv_i64m4_b16(op1, op2, vl); + return __riscv_vmsne_vv_i64m4_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vx_i64m4_b16( @@ -382,7 +382,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsne_vx_i64m4_b16(vint64m4_t op1, int64_t op2, size_t vl) { - return vmsne_vx_i64m4_b16(op1, op2, vl); + return __riscv_vmsne_vx_i64m4_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vv_i64m8_b8( @@ -391,7 +391,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsne_vv_i64m8_b8(vint64m8_t op1, vint64m8_t op2, size_t vl) { - return vmsne_vv_i64m8_b8(op1, op2, vl); + return __riscv_vmsne_vv_i64m8_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vx_i64m8_b8( @@ -400,7 +400,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsne_vx_i64m8_b8(vint64m8_t op1, int64_t op2, size_t vl) { - return vmsne_vx_i64m8_b8(op1, op2, vl); + return __riscv_vmsne_vx_i64m8_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vv_u8mf8_b64( @@ -409,7 +409,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsne_vv_u8mf8_b64(vuint8mf8_t op1, vuint8mf8_t op2, size_t vl) { - return vmsne_vv_u8mf8_b64(op1, op2, vl); + return __riscv_vmsne_vv_u8mf8_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vx_u8mf8_b64( @@ -418,7 +418,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsne_vx_u8mf8_b64(vuint8mf8_t op1, uint8_t op2, size_t vl) { - return vmsne_vx_u8mf8_b64(op1, op2, vl); + return __riscv_vmsne_vx_u8mf8_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vv_u8mf4_b32( @@ -427,7 +427,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsne_vv_u8mf4_b32(vuint8mf4_t op1, vuint8mf4_t op2, size_t vl) { - return vmsne_vv_u8mf4_b32(op1, op2, vl); + return __riscv_vmsne_vv_u8mf4_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vx_u8mf4_b32( @@ -436,7 +436,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsne_vx_u8mf4_b32(vuint8mf4_t op1, uint8_t op2, size_t vl) { - return vmsne_vx_u8mf4_b32(op1, op2, vl); + return __riscv_vmsne_vx_u8mf4_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vv_u8mf2_b16( @@ -445,7 +445,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsne_vv_u8mf2_b16(vuint8mf2_t op1, vuint8mf2_t op2, size_t vl) { - return vmsne_vv_u8mf2_b16(op1, op2, vl); + return __riscv_vmsne_vv_u8mf2_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vx_u8mf2_b16( @@ -454,7 +454,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsne_vx_u8mf2_b16(vuint8mf2_t op1, uint8_t op2, size_t vl) { - return vmsne_vx_u8mf2_b16(op1, op2, vl); + return __riscv_vmsne_vx_u8mf2_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vv_u8m1_b8( @@ -463,7 +463,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsne_vv_u8m1_b8(vuint8m1_t op1, vuint8m1_t op2, size_t vl) { - return vmsne_vv_u8m1_b8(op1, op2, vl); + return __riscv_vmsne_vv_u8m1_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vx_u8m1_b8( @@ -472,7 +472,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsne_vx_u8m1_b8(vuint8m1_t op1, uint8_t op2, size_t vl) { - return vmsne_vx_u8m1_b8(op1, op2, vl); + return __riscv_vmsne_vx_u8m1_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vv_u8m2_b4( @@ -481,7 +481,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsne_vv_u8m2_b4(vuint8m2_t op1, vuint8m2_t op2, size_t vl) { - return vmsne_vv_u8m2_b4(op1, op2, vl); + return __riscv_vmsne_vv_u8m2_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vx_u8m2_b4( @@ -490,7 +490,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsne_vx_u8m2_b4(vuint8m2_t op1, uint8_t op2, size_t vl) { - return vmsne_vx_u8m2_b4(op1, op2, vl); + return __riscv_vmsne_vx_u8m2_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vv_u8m4_b2( @@ -499,7 +499,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmsne_vv_u8m4_b2(vuint8m4_t op1, vuint8m4_t op2, size_t vl) { - return vmsne_vv_u8m4_b2(op1, op2, vl); + return __riscv_vmsne_vv_u8m4_b2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vx_u8m4_b2( @@ -508,7 +508,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmsne_vx_u8m4_b2(vuint8m4_t op1, uint8_t op2, size_t vl) { - return vmsne_vx_u8m4_b2(op1, op2, vl); + return __riscv_vmsne_vx_u8m4_b2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vv_u8m8_b1( @@ -517,7 +517,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool1_t test_vmsne_vv_u8m8_b1(vuint8m8_t op1, vuint8m8_t op2, size_t vl) { - return vmsne_vv_u8m8_b1(op1, op2, vl); + return __riscv_vmsne_vv_u8m8_b1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vx_u8m8_b1( @@ -526,7 +526,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool1_t test_vmsne_vx_u8m8_b1(vuint8m8_t op1, uint8_t op2, size_t vl) { - return vmsne_vx_u8m8_b1(op1, op2, vl); + return __riscv_vmsne_vx_u8m8_b1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vv_u16mf4_b64( @@ -535,7 +535,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsne_vv_u16mf4_b64(vuint16mf4_t op1, vuint16mf4_t op2, size_t vl) { - return vmsne_vv_u16mf4_b64(op1, op2, vl); + return __riscv_vmsne_vv_u16mf4_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vx_u16mf4_b64( @@ -544,7 +544,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsne_vx_u16mf4_b64(vuint16mf4_t op1, uint16_t op2, size_t vl) { - return vmsne_vx_u16mf4_b64(op1, op2, vl); + return __riscv_vmsne_vx_u16mf4_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vv_u16mf2_b32( @@ -553,7 +553,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsne_vv_u16mf2_b32(vuint16mf2_t op1, vuint16mf2_t op2, size_t vl) { - return vmsne_vv_u16mf2_b32(op1, op2, vl); + return __riscv_vmsne_vv_u16mf2_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vx_u16mf2_b32( @@ -562,7 +562,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsne_vx_u16mf2_b32(vuint16mf2_t op1, uint16_t op2, size_t vl) { - return vmsne_vx_u16mf2_b32(op1, op2, vl); + return __riscv_vmsne_vx_u16mf2_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vv_u16m1_b16( @@ -571,7 +571,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsne_vv_u16m1_b16(vuint16m1_t op1, vuint16m1_t op2, size_t vl) { - return vmsne_vv_u16m1_b16(op1, op2, vl); + return __riscv_vmsne_vv_u16m1_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vx_u16m1_b16( @@ -580,7 +580,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsne_vx_u16m1_b16(vuint16m1_t op1, uint16_t op2, size_t vl) { - return vmsne_vx_u16m1_b16(op1, op2, vl); + return __riscv_vmsne_vx_u16m1_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vv_u16m2_b8( @@ -589,7 +589,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsne_vv_u16m2_b8(vuint16m2_t op1, vuint16m2_t op2, size_t vl) { - return vmsne_vv_u16m2_b8(op1, op2, vl); + return __riscv_vmsne_vv_u16m2_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vx_u16m2_b8( @@ -598,7 +598,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsne_vx_u16m2_b8(vuint16m2_t op1, uint16_t op2, size_t vl) { - return vmsne_vx_u16m2_b8(op1, op2, vl); + return __riscv_vmsne_vx_u16m2_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vv_u16m4_b4( @@ -607,7 +607,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsne_vv_u16m4_b4(vuint16m4_t op1, vuint16m4_t op2, size_t vl) { - return vmsne_vv_u16m4_b4(op1, op2, vl); + return __riscv_vmsne_vv_u16m4_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vx_u16m4_b4( @@ -616,7 +616,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsne_vx_u16m4_b4(vuint16m4_t op1, uint16_t op2, size_t vl) { - return vmsne_vx_u16m4_b4(op1, op2, vl); + return __riscv_vmsne_vx_u16m4_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vv_u16m8_b2( @@ -625,7 +625,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmsne_vv_u16m8_b2(vuint16m8_t op1, vuint16m8_t op2, size_t vl) { - return vmsne_vv_u16m8_b2(op1, op2, vl); + return __riscv_vmsne_vv_u16m8_b2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vx_u16m8_b2( @@ -634,7 +634,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmsne_vx_u16m8_b2(vuint16m8_t op1, uint16_t op2, size_t vl) { - return vmsne_vx_u16m8_b2(op1, op2, vl); + return __riscv_vmsne_vx_u16m8_b2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vv_u32mf2_b64( @@ -643,7 +643,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsne_vv_u32mf2_b64(vuint32mf2_t op1, vuint32mf2_t op2, size_t vl) { - return vmsne_vv_u32mf2_b64(op1, op2, vl); + return __riscv_vmsne_vv_u32mf2_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vx_u32mf2_b64( @@ -652,7 +652,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsne_vx_u32mf2_b64(vuint32mf2_t op1, uint32_t op2, size_t vl) { - return vmsne_vx_u32mf2_b64(op1, op2, vl); + return __riscv_vmsne_vx_u32mf2_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vv_u32m1_b32( @@ -661,7 +661,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsne_vv_u32m1_b32(vuint32m1_t op1, vuint32m1_t op2, size_t vl) { - return vmsne_vv_u32m1_b32(op1, op2, vl); + return __riscv_vmsne_vv_u32m1_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vx_u32m1_b32( @@ -670,7 +670,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsne_vx_u32m1_b32(vuint32m1_t op1, uint32_t op2, size_t vl) { - return vmsne_vx_u32m1_b32(op1, op2, vl); + return __riscv_vmsne_vx_u32m1_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vv_u32m2_b16( @@ -679,7 +679,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsne_vv_u32m2_b16(vuint32m2_t op1, vuint32m2_t op2, size_t vl) { - return vmsne_vv_u32m2_b16(op1, op2, vl); + return __riscv_vmsne_vv_u32m2_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vx_u32m2_b16( @@ -688,7 +688,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsne_vx_u32m2_b16(vuint32m2_t op1, uint32_t op2, size_t vl) { - return vmsne_vx_u32m2_b16(op1, op2, vl); + return __riscv_vmsne_vx_u32m2_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vv_u32m4_b8( @@ -697,7 +697,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsne_vv_u32m4_b8(vuint32m4_t op1, vuint32m4_t op2, size_t vl) { - return vmsne_vv_u32m4_b8(op1, op2, vl); + return __riscv_vmsne_vv_u32m4_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vx_u32m4_b8( @@ -706,7 +706,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsne_vx_u32m4_b8(vuint32m4_t op1, uint32_t op2, size_t vl) { - return vmsne_vx_u32m4_b8(op1, op2, vl); + return __riscv_vmsne_vx_u32m4_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vv_u32m8_b4( @@ -715,7 +715,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsne_vv_u32m8_b4(vuint32m8_t op1, vuint32m8_t op2, size_t vl) { - return vmsne_vv_u32m8_b4(op1, op2, vl); + return __riscv_vmsne_vv_u32m8_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vx_u32m8_b4( @@ -724,7 +724,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsne_vx_u32m8_b4(vuint32m8_t op1, uint32_t op2, size_t vl) { - return vmsne_vx_u32m8_b4(op1, op2, vl); + return __riscv_vmsne_vx_u32m8_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vv_u64m1_b64( @@ -733,7 +733,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsne_vv_u64m1_b64(vuint64m1_t op1, vuint64m1_t op2, size_t vl) { - return vmsne_vv_u64m1_b64(op1, op2, vl); + return __riscv_vmsne_vv_u64m1_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vx_u64m1_b64( @@ -742,7 +742,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsne_vx_u64m1_b64(vuint64m1_t op1, uint64_t op2, size_t vl) { - return vmsne_vx_u64m1_b64(op1, op2, vl); + return __riscv_vmsne_vx_u64m1_b64(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vv_u64m2_b32( @@ -751,7 +751,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsne_vv_u64m2_b32(vuint64m2_t op1, vuint64m2_t op2, size_t vl) { - return vmsne_vv_u64m2_b32(op1, op2, vl); + return __riscv_vmsne_vv_u64m2_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vx_u64m2_b32( @@ -760,7 +760,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsne_vx_u64m2_b32(vuint64m2_t op1, uint64_t op2, size_t vl) { - return vmsne_vx_u64m2_b32(op1, op2, vl); + return __riscv_vmsne_vx_u64m2_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vv_u64m4_b16( @@ -769,7 +769,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsne_vv_u64m4_b16(vuint64m4_t op1, vuint64m4_t op2, size_t vl) { - return vmsne_vv_u64m4_b16(op1, op2, vl); + return __riscv_vmsne_vv_u64m4_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vx_u64m4_b16( @@ -778,7 +778,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsne_vx_u64m4_b16(vuint64m4_t op1, uint64_t op2, size_t vl) { - return vmsne_vx_u64m4_b16(op1, op2, vl); + return __riscv_vmsne_vx_u64m4_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vv_u64m8_b8( @@ -787,7 +787,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsne_vv_u64m8_b8(vuint64m8_t op1, vuint64m8_t op2, size_t vl) { - return vmsne_vv_u64m8_b8(op1, op2, vl); + return __riscv_vmsne_vv_u64m8_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vx_u64m8_b8( @@ -796,7 +796,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsne_vx_u64m8_b8(vuint64m8_t op1, uint64_t op2, size_t vl) { - return vmsne_vx_u64m8_b8(op1, op2, vl); + return __riscv_vmsne_vx_u64m8_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vv_i8mf8_b64_m( @@ -805,7 +805,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsne_vv_i8mf8_b64_m(vbool64_t mask, vint8mf8_t op1, vint8mf8_t op2, size_t vl) { - return vmsne_vv_i8mf8_b64_m(mask, op1, op2, vl); + return __riscv_vmsne_vv_i8mf8_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vx_i8mf8_b64_m( @@ -814,7 +814,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsne_vx_i8mf8_b64_m(vbool64_t mask, vint8mf8_t op1, int8_t op2, size_t vl) { - return vmsne_vx_i8mf8_b64_m(mask, op1, op2, vl); + return __riscv_vmsne_vx_i8mf8_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vv_i8mf4_b32_m( @@ -823,7 +823,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsne_vv_i8mf4_b32_m(vbool32_t mask, vint8mf4_t op1, vint8mf4_t op2, size_t vl) { - return vmsne_vv_i8mf4_b32_m(mask, op1, op2, vl); + return __riscv_vmsne_vv_i8mf4_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vx_i8mf4_b32_m( @@ -832,7 +832,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsne_vx_i8mf4_b32_m(vbool32_t mask, vint8mf4_t op1, int8_t op2, size_t vl) { - return vmsne_vx_i8mf4_b32_m(mask, op1, op2, vl); + return __riscv_vmsne_vx_i8mf4_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vv_i8mf2_b16_m( @@ -841,7 +841,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsne_vv_i8mf2_b16_m(vbool16_t mask, vint8mf2_t op1, vint8mf2_t op2, size_t vl) { - return vmsne_vv_i8mf2_b16_m(mask, op1, op2, vl); + return __riscv_vmsne_vv_i8mf2_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vx_i8mf2_b16_m( @@ -850,7 +850,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsne_vx_i8mf2_b16_m(vbool16_t mask, vint8mf2_t op1, int8_t op2, size_t vl) { - return vmsne_vx_i8mf2_b16_m(mask, op1, op2, vl); + return __riscv_vmsne_vx_i8mf2_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vv_i8m1_b8_m( @@ -859,7 +859,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsne_vv_i8m1_b8_m(vbool8_t mask, vint8m1_t op1, vint8m1_t op2, size_t vl) { - return vmsne_vv_i8m1_b8_m(mask, op1, op2, vl); + return __riscv_vmsne_vv_i8m1_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vx_i8m1_b8_m( @@ -868,7 +868,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsne_vx_i8m1_b8_m(vbool8_t mask, vint8m1_t op1, int8_t op2, size_t vl) { - return vmsne_vx_i8m1_b8_m(mask, op1, op2, vl); + return __riscv_vmsne_vx_i8m1_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vv_i8m2_b4_m( @@ -877,7 +877,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsne_vv_i8m2_b4_m(vbool4_t mask, vint8m2_t op1, vint8m2_t op2, size_t vl) { - return vmsne_vv_i8m2_b4_m(mask, op1, op2, vl); + return __riscv_vmsne_vv_i8m2_b4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vx_i8m2_b4_m( @@ -886,7 +886,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsne_vx_i8m2_b4_m(vbool4_t mask, vint8m2_t op1, int8_t op2, size_t vl) { - return vmsne_vx_i8m2_b4_m(mask, op1, op2, vl); + return __riscv_vmsne_vx_i8m2_b4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vv_i8m4_b2_m( @@ -895,7 +895,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmsne_vv_i8m4_b2_m(vbool2_t mask, vint8m4_t op1, vint8m4_t op2, size_t vl) { - return vmsne_vv_i8m4_b2_m(mask, op1, op2, vl); + return __riscv_vmsne_vv_i8m4_b2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vx_i8m4_b2_m( @@ -904,7 +904,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmsne_vx_i8m4_b2_m(vbool2_t mask, vint8m4_t op1, int8_t op2, size_t vl) { - return vmsne_vx_i8m4_b2_m(mask, op1, op2, vl); + return __riscv_vmsne_vx_i8m4_b2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vv_i8m8_b1_m( @@ -913,7 +913,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool1_t test_vmsne_vv_i8m8_b1_m(vbool1_t mask, vint8m8_t op1, vint8m8_t op2, size_t vl) { - return vmsne_vv_i8m8_b1_m(mask, op1, op2, vl); + return __riscv_vmsne_vv_i8m8_b1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vx_i8m8_b1_m( @@ -922,7 +922,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool1_t test_vmsne_vx_i8m8_b1_m(vbool1_t mask, vint8m8_t op1, int8_t op2, size_t vl) { - return vmsne_vx_i8m8_b1_m(mask, op1, op2, vl); + return __riscv_vmsne_vx_i8m8_b1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vv_i16mf4_b64_m( @@ -931,7 +931,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsne_vv_i16mf4_b64_m(vbool64_t mask, vint16mf4_t op1, vint16mf4_t op2, size_t vl) { - return vmsne_vv_i16mf4_b64_m(mask, op1, op2, vl); + return __riscv_vmsne_vv_i16mf4_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vx_i16mf4_b64_m( @@ -940,7 +940,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsne_vx_i16mf4_b64_m(vbool64_t mask, vint16mf4_t op1, int16_t op2, size_t vl) { - return vmsne_vx_i16mf4_b64_m(mask, op1, op2, vl); + return __riscv_vmsne_vx_i16mf4_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vv_i16mf2_b32_m( @@ -949,7 +949,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsne_vv_i16mf2_b32_m(vbool32_t mask, vint16mf2_t op1, vint16mf2_t op2, size_t vl) { - return vmsne_vv_i16mf2_b32_m(mask, op1, op2, vl); + return __riscv_vmsne_vv_i16mf2_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vx_i16mf2_b32_m( @@ -958,7 +958,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsne_vx_i16mf2_b32_m(vbool32_t mask, vint16mf2_t op1, int16_t op2, size_t vl) { - return vmsne_vx_i16mf2_b32_m(mask, op1, op2, vl); + return __riscv_vmsne_vx_i16mf2_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vv_i16m1_b16_m( @@ -967,7 +967,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsne_vv_i16m1_b16_m(vbool16_t mask, vint16m1_t op1, vint16m1_t op2, size_t vl) { - return vmsne_vv_i16m1_b16_m(mask, op1, op2, vl); + return __riscv_vmsne_vv_i16m1_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vx_i16m1_b16_m( @@ -976,7 +976,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsne_vx_i16m1_b16_m(vbool16_t mask, vint16m1_t op1, int16_t op2, size_t vl) { - return vmsne_vx_i16m1_b16_m(mask, op1, op2, vl); + return __riscv_vmsne_vx_i16m1_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vv_i16m2_b8_m( @@ -985,7 +985,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsne_vv_i16m2_b8_m(vbool8_t mask, vint16m2_t op1, vint16m2_t op2, size_t vl) { - return vmsne_vv_i16m2_b8_m(mask, op1, op2, vl); + return __riscv_vmsne_vv_i16m2_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vx_i16m2_b8_m( @@ -994,7 +994,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsne_vx_i16m2_b8_m(vbool8_t mask, vint16m2_t op1, int16_t op2, size_t vl) { - return vmsne_vx_i16m2_b8_m(mask, op1, op2, vl); + return __riscv_vmsne_vx_i16m2_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vv_i16m4_b4_m( @@ -1003,7 +1003,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsne_vv_i16m4_b4_m(vbool4_t mask, vint16m4_t op1, vint16m4_t op2, size_t vl) { - return vmsne_vv_i16m4_b4_m(mask, op1, op2, vl); + return __riscv_vmsne_vv_i16m4_b4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vx_i16m4_b4_m( @@ -1012,7 +1012,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsne_vx_i16m4_b4_m(vbool4_t mask, vint16m4_t op1, int16_t op2, size_t vl) { - return vmsne_vx_i16m4_b4_m(mask, op1, op2, vl); + return __riscv_vmsne_vx_i16m4_b4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vv_i16m8_b2_m( @@ -1021,7 +1021,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmsne_vv_i16m8_b2_m(vbool2_t mask, vint16m8_t op1, vint16m8_t op2, size_t vl) { - return vmsne_vv_i16m8_b2_m(mask, op1, op2, vl); + return __riscv_vmsne_vv_i16m8_b2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vx_i16m8_b2_m( @@ -1030,7 +1030,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmsne_vx_i16m8_b2_m(vbool2_t mask, vint16m8_t op1, int16_t op2, size_t vl) { - return vmsne_vx_i16m8_b2_m(mask, op1, op2, vl); + return __riscv_vmsne_vx_i16m8_b2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vv_i32mf2_b64_m( @@ -1039,7 +1039,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsne_vv_i32mf2_b64_m(vbool64_t mask, vint32mf2_t op1, vint32mf2_t op2, size_t vl) { - return vmsne_vv_i32mf2_b64_m(mask, op1, op2, vl); + return __riscv_vmsne_vv_i32mf2_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vx_i32mf2_b64_m( @@ -1048,7 +1048,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsne_vx_i32mf2_b64_m(vbool64_t mask, vint32mf2_t op1, int32_t op2, size_t vl) { - return vmsne_vx_i32mf2_b64_m(mask, op1, op2, vl); + return __riscv_vmsne_vx_i32mf2_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vv_i32m1_b32_m( @@ -1057,7 +1057,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsne_vv_i32m1_b32_m(vbool32_t mask, vint32m1_t op1, vint32m1_t op2, size_t vl) { - return vmsne_vv_i32m1_b32_m(mask, op1, op2, vl); + return __riscv_vmsne_vv_i32m1_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vx_i32m1_b32_m( @@ -1066,7 +1066,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsne_vx_i32m1_b32_m(vbool32_t mask, vint32m1_t op1, int32_t op2, size_t vl) { - return vmsne_vx_i32m1_b32_m(mask, op1, op2, vl); + return __riscv_vmsne_vx_i32m1_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vv_i32m2_b16_m( @@ -1075,7 +1075,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsne_vv_i32m2_b16_m(vbool16_t mask, vint32m2_t op1, vint32m2_t op2, size_t vl) { - return vmsne_vv_i32m2_b16_m(mask, op1, op2, vl); + return __riscv_vmsne_vv_i32m2_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vx_i32m2_b16_m( @@ -1084,7 +1084,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsne_vx_i32m2_b16_m(vbool16_t mask, vint32m2_t op1, int32_t op2, size_t vl) { - return vmsne_vx_i32m2_b16_m(mask, op1, op2, vl); + return __riscv_vmsne_vx_i32m2_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vv_i32m4_b8_m( @@ -1093,7 +1093,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsne_vv_i32m4_b8_m(vbool8_t mask, vint32m4_t op1, vint32m4_t op2, size_t vl) { - return vmsne_vv_i32m4_b8_m(mask, op1, op2, vl); + return __riscv_vmsne_vv_i32m4_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vx_i32m4_b8_m( @@ -1102,7 +1102,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsne_vx_i32m4_b8_m(vbool8_t mask, vint32m4_t op1, int32_t op2, size_t vl) { - return vmsne_vx_i32m4_b8_m(mask, op1, op2, vl); + return __riscv_vmsne_vx_i32m4_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vv_i32m8_b4_m( @@ -1111,7 +1111,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsne_vv_i32m8_b4_m(vbool4_t mask, vint32m8_t op1, vint32m8_t op2, size_t vl) { - return vmsne_vv_i32m8_b4_m(mask, op1, op2, vl); + return __riscv_vmsne_vv_i32m8_b4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vx_i32m8_b4_m( @@ -1120,7 +1120,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsne_vx_i32m8_b4_m(vbool4_t mask, vint32m8_t op1, int32_t op2, size_t vl) { - return vmsne_vx_i32m8_b4_m(mask, op1, op2, vl); + return __riscv_vmsne_vx_i32m8_b4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vv_i64m1_b64_m( @@ -1129,7 +1129,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsne_vv_i64m1_b64_m(vbool64_t mask, vint64m1_t op1, vint64m1_t op2, size_t vl) { - return vmsne_vv_i64m1_b64_m(mask, op1, op2, vl); + return __riscv_vmsne_vv_i64m1_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vx_i64m1_b64_m( @@ -1138,7 +1138,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsne_vx_i64m1_b64_m(vbool64_t mask, vint64m1_t op1, int64_t op2, size_t vl) { - return vmsne_vx_i64m1_b64_m(mask, op1, op2, vl); + return __riscv_vmsne_vx_i64m1_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vv_i64m2_b32_m( @@ -1147,7 +1147,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsne_vv_i64m2_b32_m(vbool32_t mask, vint64m2_t op1, vint64m2_t op2, size_t vl) { - return vmsne_vv_i64m2_b32_m(mask, op1, op2, vl); + return __riscv_vmsne_vv_i64m2_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vx_i64m2_b32_m( @@ -1156,7 +1156,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsne_vx_i64m2_b32_m(vbool32_t mask, vint64m2_t op1, int64_t op2, size_t vl) { - return vmsne_vx_i64m2_b32_m(mask, op1, op2, vl); + return __riscv_vmsne_vx_i64m2_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vv_i64m4_b16_m( @@ -1165,7 +1165,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsne_vv_i64m4_b16_m(vbool16_t mask, vint64m4_t op1, vint64m4_t op2, size_t vl) { - return vmsne_vv_i64m4_b16_m(mask, op1, op2, vl); + return __riscv_vmsne_vv_i64m4_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vx_i64m4_b16_m( @@ -1174,7 +1174,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsne_vx_i64m4_b16_m(vbool16_t mask, vint64m4_t op1, int64_t op2, size_t vl) { - return vmsne_vx_i64m4_b16_m(mask, op1, op2, vl); + return __riscv_vmsne_vx_i64m4_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vv_i64m8_b8_m( @@ -1183,7 +1183,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsne_vv_i64m8_b8_m(vbool8_t mask, vint64m8_t op1, vint64m8_t op2, size_t vl) { - return vmsne_vv_i64m8_b8_m(mask, op1, op2, vl); + return __riscv_vmsne_vv_i64m8_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vx_i64m8_b8_m( @@ -1192,7 +1192,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsne_vx_i64m8_b8_m(vbool8_t mask, vint64m8_t op1, int64_t op2, size_t vl) { - return vmsne_vx_i64m8_b8_m(mask, op1, op2, vl); + return __riscv_vmsne_vx_i64m8_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vv_u8mf8_b64_m( @@ -1201,7 +1201,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsne_vv_u8mf8_b64_m(vbool64_t mask, vuint8mf8_t op1, vuint8mf8_t op2, size_t vl) { - return vmsne_vv_u8mf8_b64_m(mask, op1, op2, vl); + return __riscv_vmsne_vv_u8mf8_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vx_u8mf8_b64_m( @@ -1210,7 +1210,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsne_vx_u8mf8_b64_m(vbool64_t mask, vuint8mf8_t op1, uint8_t op2, size_t vl) { - return vmsne_vx_u8mf8_b64_m(mask, op1, op2, vl); + return __riscv_vmsne_vx_u8mf8_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vv_u8mf4_b32_m( @@ -1219,7 +1219,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsne_vv_u8mf4_b32_m(vbool32_t mask, vuint8mf4_t op1, vuint8mf4_t op2, size_t vl) { - return vmsne_vv_u8mf4_b32_m(mask, op1, op2, vl); + return __riscv_vmsne_vv_u8mf4_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vx_u8mf4_b32_m( @@ -1228,7 +1228,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsne_vx_u8mf4_b32_m(vbool32_t mask, vuint8mf4_t op1, uint8_t op2, size_t vl) { - return vmsne_vx_u8mf4_b32_m(mask, op1, op2, vl); + return __riscv_vmsne_vx_u8mf4_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vv_u8mf2_b16_m( @@ -1237,7 +1237,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsne_vv_u8mf2_b16_m(vbool16_t mask, vuint8mf2_t op1, vuint8mf2_t op2, size_t vl) { - return vmsne_vv_u8mf2_b16_m(mask, op1, op2, vl); + return __riscv_vmsne_vv_u8mf2_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vx_u8mf2_b16_m( @@ -1246,7 +1246,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsne_vx_u8mf2_b16_m(vbool16_t mask, vuint8mf2_t op1, uint8_t op2, size_t vl) { - return vmsne_vx_u8mf2_b16_m(mask, op1, op2, vl); + return __riscv_vmsne_vx_u8mf2_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vv_u8m1_b8_m( @@ -1255,7 +1255,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsne_vv_u8m1_b8_m(vbool8_t mask, vuint8m1_t op1, vuint8m1_t op2, size_t vl) { - return vmsne_vv_u8m1_b8_m(mask, op1, op2, vl); + return __riscv_vmsne_vv_u8m1_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vx_u8m1_b8_m( @@ -1264,7 +1264,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsne_vx_u8m1_b8_m(vbool8_t mask, vuint8m1_t op1, uint8_t op2, size_t vl) { - return vmsne_vx_u8m1_b8_m(mask, op1, op2, vl); + return __riscv_vmsne_vx_u8m1_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vv_u8m2_b4_m( @@ -1273,7 +1273,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsne_vv_u8m2_b4_m(vbool4_t mask, vuint8m2_t op1, vuint8m2_t op2, size_t vl) { - return vmsne_vv_u8m2_b4_m(mask, op1, op2, vl); + return __riscv_vmsne_vv_u8m2_b4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vx_u8m2_b4_m( @@ -1282,7 +1282,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsne_vx_u8m2_b4_m(vbool4_t mask, vuint8m2_t op1, uint8_t op2, size_t vl) { - return vmsne_vx_u8m2_b4_m(mask, op1, op2, vl); + return __riscv_vmsne_vx_u8m2_b4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vv_u8m4_b2_m( @@ -1291,7 +1291,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmsne_vv_u8m4_b2_m(vbool2_t mask, vuint8m4_t op1, vuint8m4_t op2, size_t vl) { - return vmsne_vv_u8m4_b2_m(mask, op1, op2, vl); + return __riscv_vmsne_vv_u8m4_b2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vx_u8m4_b2_m( @@ -1300,7 +1300,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmsne_vx_u8m4_b2_m(vbool2_t mask, vuint8m4_t op1, uint8_t op2, size_t vl) { - return vmsne_vx_u8m4_b2_m(mask, op1, op2, vl); + return __riscv_vmsne_vx_u8m4_b2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vv_u8m8_b1_m( @@ -1309,7 +1309,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool1_t test_vmsne_vv_u8m8_b1_m(vbool1_t mask, vuint8m8_t op1, vuint8m8_t op2, size_t vl) { - return vmsne_vv_u8m8_b1_m(mask, op1, op2, vl); + return __riscv_vmsne_vv_u8m8_b1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vx_u8m8_b1_m( @@ -1318,7 +1318,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool1_t test_vmsne_vx_u8m8_b1_m(vbool1_t mask, vuint8m8_t op1, uint8_t op2, size_t vl) { - return vmsne_vx_u8m8_b1_m(mask, op1, op2, vl); + return __riscv_vmsne_vx_u8m8_b1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vv_u16mf4_b64_m( @@ -1327,7 +1327,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsne_vv_u16mf4_b64_m(vbool64_t mask, vuint16mf4_t op1, vuint16mf4_t op2, size_t vl) { - return vmsne_vv_u16mf4_b64_m(mask, op1, op2, vl); + return __riscv_vmsne_vv_u16mf4_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vx_u16mf4_b64_m( @@ -1336,7 +1336,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsne_vx_u16mf4_b64_m(vbool64_t mask, vuint16mf4_t op1, uint16_t op2, size_t vl) { - return vmsne_vx_u16mf4_b64_m(mask, op1, op2, vl); + return __riscv_vmsne_vx_u16mf4_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vv_u16mf2_b32_m( @@ -1345,7 +1345,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsne_vv_u16mf2_b32_m(vbool32_t mask, vuint16mf2_t op1, vuint16mf2_t op2, size_t vl) { - return vmsne_vv_u16mf2_b32_m(mask, op1, op2, vl); + return __riscv_vmsne_vv_u16mf2_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vx_u16mf2_b32_m( @@ -1354,7 +1354,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsne_vx_u16mf2_b32_m(vbool32_t mask, vuint16mf2_t op1, uint16_t op2, size_t vl) { - return vmsne_vx_u16mf2_b32_m(mask, op1, op2, vl); + return __riscv_vmsne_vx_u16mf2_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vv_u16m1_b16_m( @@ -1363,7 +1363,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsne_vv_u16m1_b16_m(vbool16_t mask, vuint16m1_t op1, vuint16m1_t op2, size_t vl) { - return vmsne_vv_u16m1_b16_m(mask, op1, op2, vl); + return __riscv_vmsne_vv_u16m1_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vx_u16m1_b16_m( @@ -1372,7 +1372,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsne_vx_u16m1_b16_m(vbool16_t mask, vuint16m1_t op1, uint16_t op2, size_t vl) { - return vmsne_vx_u16m1_b16_m(mask, op1, op2, vl); + return __riscv_vmsne_vx_u16m1_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vv_u16m2_b8_m( @@ -1381,7 +1381,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsne_vv_u16m2_b8_m(vbool8_t mask, vuint16m2_t op1, vuint16m2_t op2, size_t vl) { - return vmsne_vv_u16m2_b8_m(mask, op1, op2, vl); + return __riscv_vmsne_vv_u16m2_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vx_u16m2_b8_m( @@ -1390,7 +1390,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsne_vx_u16m2_b8_m(vbool8_t mask, vuint16m2_t op1, uint16_t op2, size_t vl) { - return vmsne_vx_u16m2_b8_m(mask, op1, op2, vl); + return __riscv_vmsne_vx_u16m2_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vv_u16m4_b4_m( @@ -1399,7 +1399,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsne_vv_u16m4_b4_m(vbool4_t mask, vuint16m4_t op1, vuint16m4_t op2, size_t vl) { - return vmsne_vv_u16m4_b4_m(mask, op1, op2, vl); + return __riscv_vmsne_vv_u16m4_b4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vx_u16m4_b4_m( @@ -1408,7 +1408,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsne_vx_u16m4_b4_m(vbool4_t mask, vuint16m4_t op1, uint16_t op2, size_t vl) { - return vmsne_vx_u16m4_b4_m(mask, op1, op2, vl); + return __riscv_vmsne_vx_u16m4_b4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vv_u16m8_b2_m( @@ -1417,7 +1417,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmsne_vv_u16m8_b2_m(vbool2_t mask, vuint16m8_t op1, vuint16m8_t op2, size_t vl) { - return vmsne_vv_u16m8_b2_m(mask, op1, op2, vl); + return __riscv_vmsne_vv_u16m8_b2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vx_u16m8_b2_m( @@ -1426,7 +1426,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmsne_vx_u16m8_b2_m(vbool2_t mask, vuint16m8_t op1, uint16_t op2, size_t vl) { - return vmsne_vx_u16m8_b2_m(mask, op1, op2, vl); + return __riscv_vmsne_vx_u16m8_b2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vv_u32mf2_b64_m( @@ -1435,7 +1435,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsne_vv_u32mf2_b64_m(vbool64_t mask, vuint32mf2_t op1, vuint32mf2_t op2, size_t vl) { - return vmsne_vv_u32mf2_b64_m(mask, op1, op2, vl); + return __riscv_vmsne_vv_u32mf2_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vx_u32mf2_b64_m( @@ -1444,7 +1444,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsne_vx_u32mf2_b64_m(vbool64_t mask, vuint32mf2_t op1, uint32_t op2, size_t vl) { - return vmsne_vx_u32mf2_b64_m(mask, op1, op2, vl); + return __riscv_vmsne_vx_u32mf2_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vv_u32m1_b32_m( @@ -1453,7 +1453,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsne_vv_u32m1_b32_m(vbool32_t mask, vuint32m1_t op1, vuint32m1_t op2, size_t vl) { - return vmsne_vv_u32m1_b32_m(mask, op1, op2, vl); + return __riscv_vmsne_vv_u32m1_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vx_u32m1_b32_m( @@ -1462,7 +1462,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsne_vx_u32m1_b32_m(vbool32_t mask, vuint32m1_t op1, uint32_t op2, size_t vl) { - return vmsne_vx_u32m1_b32_m(mask, op1, op2, vl); + return __riscv_vmsne_vx_u32m1_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vv_u32m2_b16_m( @@ -1471,7 +1471,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsne_vv_u32m2_b16_m(vbool16_t mask, vuint32m2_t op1, vuint32m2_t op2, size_t vl) { - return vmsne_vv_u32m2_b16_m(mask, op1, op2, vl); + return __riscv_vmsne_vv_u32m2_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vx_u32m2_b16_m( @@ -1480,7 +1480,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsne_vx_u32m2_b16_m(vbool16_t mask, vuint32m2_t op1, uint32_t op2, size_t vl) { - return vmsne_vx_u32m2_b16_m(mask, op1, op2, vl); + return __riscv_vmsne_vx_u32m2_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vv_u32m4_b8_m( @@ -1489,7 +1489,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsne_vv_u32m4_b8_m(vbool8_t mask, vuint32m4_t op1, vuint32m4_t op2, size_t vl) { - return vmsne_vv_u32m4_b8_m(mask, op1, op2, vl); + return __riscv_vmsne_vv_u32m4_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vx_u32m4_b8_m( @@ -1498,7 +1498,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsne_vx_u32m4_b8_m(vbool8_t mask, vuint32m4_t op1, uint32_t op2, size_t vl) { - return vmsne_vx_u32m4_b8_m(mask, op1, op2, vl); + return __riscv_vmsne_vx_u32m4_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vv_u32m8_b4_m( @@ -1507,7 +1507,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsne_vv_u32m8_b4_m(vbool4_t mask, vuint32m8_t op1, vuint32m8_t op2, size_t vl) { - return vmsne_vv_u32m8_b4_m(mask, op1, op2, vl); + return __riscv_vmsne_vv_u32m8_b4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vx_u32m8_b4_m( @@ -1516,7 +1516,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsne_vx_u32m8_b4_m(vbool4_t mask, vuint32m8_t op1, uint32_t op2, size_t vl) { - return vmsne_vx_u32m8_b4_m(mask, op1, op2, vl); + return __riscv_vmsne_vx_u32m8_b4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vv_u64m1_b64_m( @@ -1525,7 +1525,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsne_vv_u64m1_b64_m(vbool64_t mask, vuint64m1_t op1, vuint64m1_t op2, size_t vl) { - return vmsne_vv_u64m1_b64_m(mask, op1, op2, vl); + return __riscv_vmsne_vv_u64m1_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vx_u64m1_b64_m( @@ -1534,7 +1534,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsne_vx_u64m1_b64_m(vbool64_t mask, vuint64m1_t op1, uint64_t op2, size_t vl) { - return vmsne_vx_u64m1_b64_m(mask, op1, op2, vl); + return __riscv_vmsne_vx_u64m1_b64_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vv_u64m2_b32_m( @@ -1543,7 +1543,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsne_vv_u64m2_b32_m(vbool32_t mask, vuint64m2_t op1, vuint64m2_t op2, size_t vl) { - return vmsne_vv_u64m2_b32_m(mask, op1, op2, vl); + return __riscv_vmsne_vv_u64m2_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vx_u64m2_b32_m( @@ -1552,7 +1552,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsne_vx_u64m2_b32_m(vbool32_t mask, vuint64m2_t op1, uint64_t op2, size_t vl) { - return vmsne_vx_u64m2_b32_m(mask, op1, op2, vl); + return __riscv_vmsne_vx_u64m2_b32_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vv_u64m4_b16_m( @@ -1561,7 +1561,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsne_vv_u64m4_b16_m(vbool16_t mask, vuint64m4_t op1, vuint64m4_t op2, size_t vl) { - return vmsne_vv_u64m4_b16_m(mask, op1, op2, vl); + return __riscv_vmsne_vv_u64m4_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vx_u64m4_b16_m( @@ -1570,7 +1570,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsne_vx_u64m4_b16_m(vbool16_t mask, vuint64m4_t op1, uint64_t op2, size_t vl) { - return vmsne_vx_u64m4_b16_m(mask, op1, op2, vl); + return __riscv_vmsne_vx_u64m4_b16_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vv_u64m8_b8_m( @@ -1579,7 +1579,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsne_vv_u64m8_b8_m(vbool8_t mask, vuint64m8_t op1, vuint64m8_t op2, size_t vl) { - return vmsne_vv_u64m8_b8_m(mask, op1, op2, vl); + return __riscv_vmsne_vv_u64m8_b8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmsne_vx_u64m8_b8_m( @@ -1588,6 +1588,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsne_vx_u64m8_b8_m(vbool8_t mask, vuint64m8_t op1, uint64_t op2, size_t vl) { - return vmsne_vx_u64m8_b8_m(mask, op1, op2, vl); + return __riscv_vmsne_vx_u64m8_b8_m(mask, op1, op2, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmsof.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmsof.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmsof.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmsof.c @@ -12,7 +12,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool1_t test_vmsof_m_b1(vbool1_t op1, size_t vl) { - return vmsof_m_b1(op1, vl); + return __riscv_vmsof_m_b1(op1, vl); } // CHECK-RV64-LABEL: @test_vmsof_m_b2( @@ -21,7 +21,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmsof_m_b2(vbool2_t op1, size_t vl) { - return vmsof_m_b2(op1, vl); + return __riscv_vmsof_m_b2(op1, vl); } // CHECK-RV64-LABEL: @test_vmsof_m_b4( @@ -30,7 +30,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsof_m_b4(vbool4_t op1, size_t vl) { - return vmsof_m_b4(op1, vl); + return __riscv_vmsof_m_b4(op1, vl); } // CHECK-RV64-LABEL: @test_vmsof_m_b8( @@ -39,7 +39,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsof_m_b8(vbool8_t op1, size_t vl) { - return vmsof_m_b8(op1, vl); + return __riscv_vmsof_m_b8(op1, vl); } // CHECK-RV64-LABEL: @test_vmsof_m_b16( @@ -48,7 +48,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsof_m_b16(vbool16_t op1, size_t vl) { - return vmsof_m_b16(op1, vl); + return __riscv_vmsof_m_b16(op1, vl); } // CHECK-RV64-LABEL: @test_vmsof_m_b32( @@ -57,7 +57,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsof_m_b32(vbool32_t op1, size_t vl) { - return vmsof_m_b32(op1, vl); + return __riscv_vmsof_m_b32(op1, vl); } // CHECK-RV64-LABEL: @test_vmsof_m_b64( @@ -66,7 +66,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsof_m_b64(vbool64_t op1, size_t vl) { - return vmsof_m_b64(op1, vl); + return __riscv_vmsof_m_b64(op1, vl); } // CHECK-RV64-LABEL: @test_vmsof_m_b1_m( @@ -75,7 +75,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool1_t test_vmsof_m_b1_m(vbool1_t mask, vbool1_t op1, size_t vl) { - return vmsof_m_b1_m(mask, op1, vl); + return __riscv_vmsof_m_b1_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vmsof_m_b2_m( @@ -84,7 +84,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmsof_m_b2_m(vbool2_t mask, vbool2_t op1, size_t vl) { - return vmsof_m_b2_m(mask, op1, vl); + return __riscv_vmsof_m_b2_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vmsof_m_b4_m( @@ -93,7 +93,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmsof_m_b4_m(vbool4_t mask, vbool4_t op1, size_t vl) { - return vmsof_m_b4_m(mask, op1, vl); + return __riscv_vmsof_m_b4_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vmsof_m_b8_m( @@ -102,7 +102,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmsof_m_b8_m(vbool8_t mask, vbool8_t op1, size_t vl) { - return vmsof_m_b8_m(mask, op1, vl); + return __riscv_vmsof_m_b8_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vmsof_m_b16_m( @@ -111,7 +111,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmsof_m_b16_m(vbool16_t mask, vbool16_t op1, size_t vl) { - return vmsof_m_b16_m(mask, op1, vl); + return __riscv_vmsof_m_b16_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vmsof_m_b32_m( @@ -120,7 +120,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmsof_m_b32_m(vbool32_t mask, vbool32_t op1, size_t vl) { - return vmsof_m_b32_m(mask, op1, vl); + return __riscv_vmsof_m_b32_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vmsof_m_b64_m( @@ -129,6 +129,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmsof_m_b64_m(vbool64_t mask, vbool64_t op1, size_t vl) { - return vmsof_m_b64_m(mask, op1, vl); + return __riscv_vmsof_m_b64_m(mask, op1, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmul.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmul.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmul.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmul.c @@ -12,7 +12,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vmul_vv_i8mf8(vint8mf8_t op1, vint8mf8_t op2, size_t vl) { - return vmul_vv_i8mf8(op1, op2, vl); + return __riscv_vmul_vv_i8mf8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vx_i8mf8( @@ -21,7 +21,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vmul_vx_i8mf8(vint8mf8_t op1, int8_t op2, size_t vl) { - return vmul_vx_i8mf8(op1, op2, vl); + return __riscv_vmul_vx_i8mf8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vv_i8mf4( @@ -30,7 +30,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vmul_vv_i8mf4(vint8mf4_t op1, vint8mf4_t op2, size_t vl) { - return vmul_vv_i8mf4(op1, op2, vl); + return __riscv_vmul_vv_i8mf4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vx_i8mf4( @@ -39,7 +39,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vmul_vx_i8mf4(vint8mf4_t op1, int8_t op2, size_t vl) { - return vmul_vx_i8mf4(op1, op2, vl); + return __riscv_vmul_vx_i8mf4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vv_i8mf2( @@ -48,7 +48,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vmul_vv_i8mf2(vint8mf2_t op1, vint8mf2_t op2, size_t vl) { - return vmul_vv_i8mf2(op1, op2, vl); + return __riscv_vmul_vv_i8mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vx_i8mf2( @@ -57,7 +57,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vmul_vx_i8mf2(vint8mf2_t op1, int8_t op2, size_t vl) { - return vmul_vx_i8mf2(op1, op2, vl); + return __riscv_vmul_vx_i8mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vv_i8m1( @@ -66,7 +66,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vmul_vv_i8m1(vint8m1_t op1, vint8m1_t op2, size_t vl) { - return vmul_vv_i8m1(op1, op2, vl); + return __riscv_vmul_vv_i8m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vx_i8m1( @@ -75,7 +75,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vmul_vx_i8m1(vint8m1_t op1, int8_t op2, size_t vl) { - return vmul_vx_i8m1(op1, op2, vl); + return __riscv_vmul_vx_i8m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vv_i8m2( @@ -84,7 +84,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m2_t test_vmul_vv_i8m2(vint8m2_t op1, vint8m2_t op2, size_t vl) { - return vmul_vv_i8m2(op1, op2, vl); + return __riscv_vmul_vv_i8m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vx_i8m2( @@ -93,7 +93,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m2_t test_vmul_vx_i8m2(vint8m2_t op1, int8_t op2, size_t vl) { - return vmul_vx_i8m2(op1, op2, vl); + return __riscv_vmul_vx_i8m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vv_i8m4( @@ -102,7 +102,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m4_t test_vmul_vv_i8m4(vint8m4_t op1, vint8m4_t op2, size_t vl) { - return vmul_vv_i8m4(op1, op2, vl); + return __riscv_vmul_vv_i8m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vx_i8m4( @@ -111,7 +111,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m4_t test_vmul_vx_i8m4(vint8m4_t op1, int8_t op2, size_t vl) { - return vmul_vx_i8m4(op1, op2, vl); + return __riscv_vmul_vx_i8m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vv_i8m8( @@ -120,7 +120,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m8_t test_vmul_vv_i8m8(vint8m8_t op1, vint8m8_t op2, size_t vl) { - return vmul_vv_i8m8(op1, op2, vl); + return __riscv_vmul_vv_i8m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vx_i8m8( @@ -129,7 +129,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m8_t test_vmul_vx_i8m8(vint8m8_t op1, int8_t op2, size_t vl) { - return vmul_vx_i8m8(op1, op2, vl); + return __riscv_vmul_vx_i8m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vv_i16mf4( @@ -138,7 +138,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vmul_vv_i16mf4(vint16mf4_t op1, vint16mf4_t op2, size_t vl) { - return vmul_vv_i16mf4(op1, op2, vl); + return __riscv_vmul_vv_i16mf4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vx_i16mf4( @@ -147,7 +147,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vmul_vx_i16mf4(vint16mf4_t op1, int16_t op2, size_t vl) { - return vmul_vx_i16mf4(op1, op2, vl); + return __riscv_vmul_vx_i16mf4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vv_i16mf2( @@ -156,7 +156,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vmul_vv_i16mf2(vint16mf2_t op1, vint16mf2_t op2, size_t vl) { - return vmul_vv_i16mf2(op1, op2, vl); + return __riscv_vmul_vv_i16mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vx_i16mf2( @@ -165,7 +165,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vmul_vx_i16mf2(vint16mf2_t op1, int16_t op2, size_t vl) { - return vmul_vx_i16mf2(op1, op2, vl); + return __riscv_vmul_vx_i16mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vv_i16m1( @@ -174,7 +174,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vmul_vv_i16m1(vint16m1_t op1, vint16m1_t op2, size_t vl) { - return vmul_vv_i16m1(op1, op2, vl); + return __riscv_vmul_vv_i16m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vx_i16m1( @@ -183,7 +183,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vmul_vx_i16m1(vint16m1_t op1, int16_t op2, size_t vl) { - return vmul_vx_i16m1(op1, op2, vl); + return __riscv_vmul_vx_i16m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vv_i16m2( @@ -192,7 +192,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vmul_vv_i16m2(vint16m2_t op1, vint16m2_t op2, size_t vl) { - return vmul_vv_i16m2(op1, op2, vl); + return __riscv_vmul_vv_i16m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vx_i16m2( @@ -201,7 +201,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vmul_vx_i16m2(vint16m2_t op1, int16_t op2, size_t vl) { - return vmul_vx_i16m2(op1, op2, vl); + return __riscv_vmul_vx_i16m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vv_i16m4( @@ -210,7 +210,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vmul_vv_i16m4(vint16m4_t op1, vint16m4_t op2, size_t vl) { - return vmul_vv_i16m4(op1, op2, vl); + return __riscv_vmul_vv_i16m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vx_i16m4( @@ -219,7 +219,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vmul_vx_i16m4(vint16m4_t op1, int16_t op2, size_t vl) { - return vmul_vx_i16m4(op1, op2, vl); + return __riscv_vmul_vx_i16m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vv_i16m8( @@ -228,7 +228,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m8_t test_vmul_vv_i16m8(vint16m8_t op1, vint16m8_t op2, size_t vl) { - return vmul_vv_i16m8(op1, op2, vl); + return __riscv_vmul_vv_i16m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vx_i16m8( @@ -237,7 +237,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m8_t test_vmul_vx_i16m8(vint16m8_t op1, int16_t op2, size_t vl) { - return vmul_vx_i16m8(op1, op2, vl); + return __riscv_vmul_vx_i16m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vv_i32mf2( @@ -246,7 +246,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vmul_vv_i32mf2(vint32mf2_t op1, vint32mf2_t op2, size_t vl) { - return vmul_vv_i32mf2(op1, op2, vl); + return __riscv_vmul_vv_i32mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vx_i32mf2( @@ -255,7 +255,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vmul_vx_i32mf2(vint32mf2_t op1, int32_t op2, size_t vl) { - return vmul_vx_i32mf2(op1, op2, vl); + return __riscv_vmul_vx_i32mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vv_i32m1( @@ -264,7 +264,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vmul_vv_i32m1(vint32m1_t op1, vint32m1_t op2, size_t vl) { - return vmul_vv_i32m1(op1, op2, vl); + return __riscv_vmul_vv_i32m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vx_i32m1( @@ -273,7 +273,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vmul_vx_i32m1(vint32m1_t op1, int32_t op2, size_t vl) { - return vmul_vx_i32m1(op1, op2, vl); + return __riscv_vmul_vx_i32m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vv_i32m2( @@ -282,7 +282,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vmul_vv_i32m2(vint32m2_t op1, vint32m2_t op2, size_t vl) { - return vmul_vv_i32m2(op1, op2, vl); + return __riscv_vmul_vv_i32m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vx_i32m2( @@ -291,7 +291,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vmul_vx_i32m2(vint32m2_t op1, int32_t op2, size_t vl) { - return vmul_vx_i32m2(op1, op2, vl); + return __riscv_vmul_vx_i32m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vv_i32m4( @@ -300,7 +300,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vmul_vv_i32m4(vint32m4_t op1, vint32m4_t op2, size_t vl) { - return vmul_vv_i32m4(op1, op2, vl); + return __riscv_vmul_vv_i32m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vx_i32m4( @@ -309,7 +309,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vmul_vx_i32m4(vint32m4_t op1, int32_t op2, size_t vl) { - return vmul_vx_i32m4(op1, op2, vl); + return __riscv_vmul_vx_i32m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vv_i32m8( @@ -318,7 +318,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m8_t test_vmul_vv_i32m8(vint32m8_t op1, vint32m8_t op2, size_t vl) { - return vmul_vv_i32m8(op1, op2, vl); + return __riscv_vmul_vv_i32m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vx_i32m8( @@ -327,7 +327,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m8_t test_vmul_vx_i32m8(vint32m8_t op1, int32_t op2, size_t vl) { - return vmul_vx_i32m8(op1, op2, vl); + return __riscv_vmul_vx_i32m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vv_i64m1( @@ -336,7 +336,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vmul_vv_i64m1(vint64m1_t op1, vint64m1_t op2, size_t vl) { - return vmul_vv_i64m1(op1, op2, vl); + return __riscv_vmul_vv_i64m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vx_i64m1( @@ -345,7 +345,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vmul_vx_i64m1(vint64m1_t op1, int64_t op2, size_t vl) { - return vmul_vx_i64m1(op1, op2, vl); + return __riscv_vmul_vx_i64m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vv_i64m2( @@ -354,7 +354,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m2_t test_vmul_vv_i64m2(vint64m2_t op1, vint64m2_t op2, size_t vl) { - return vmul_vv_i64m2(op1, op2, vl); + return __riscv_vmul_vv_i64m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vx_i64m2( @@ -363,7 +363,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m2_t test_vmul_vx_i64m2(vint64m2_t op1, int64_t op2, size_t vl) { - return vmul_vx_i64m2(op1, op2, vl); + return __riscv_vmul_vx_i64m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vv_i64m4( @@ -372,7 +372,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m4_t test_vmul_vv_i64m4(vint64m4_t op1, vint64m4_t op2, size_t vl) { - return vmul_vv_i64m4(op1, op2, vl); + return __riscv_vmul_vv_i64m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vx_i64m4( @@ -381,7 +381,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m4_t test_vmul_vx_i64m4(vint64m4_t op1, int64_t op2, size_t vl) { - return vmul_vx_i64m4(op1, op2, vl); + return __riscv_vmul_vx_i64m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vv_i64m8( @@ -390,7 +390,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m8_t test_vmul_vv_i64m8(vint64m8_t op1, vint64m8_t op2, size_t vl) { - return vmul_vv_i64m8(op1, op2, vl); + return __riscv_vmul_vv_i64m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vx_i64m8( @@ -399,7 +399,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m8_t test_vmul_vx_i64m8(vint64m8_t op1, int64_t op2, size_t vl) { - return vmul_vx_i64m8(op1, op2, vl); + return __riscv_vmul_vx_i64m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vv_u8mf8( @@ -408,7 +408,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf8_t test_vmul_vv_u8mf8(vuint8mf8_t op1, vuint8mf8_t op2, size_t vl) { - return vmul_vv_u8mf8(op1, op2, vl); + return __riscv_vmul_vv_u8mf8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vx_u8mf8( @@ -417,7 +417,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf8_t test_vmul_vx_u8mf8(vuint8mf8_t op1, uint8_t op2, size_t vl) { - return vmul_vx_u8mf8(op1, op2, vl); + return __riscv_vmul_vx_u8mf8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vv_u8mf4( @@ -426,7 +426,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf4_t test_vmul_vv_u8mf4(vuint8mf4_t op1, vuint8mf4_t op2, size_t vl) { - return vmul_vv_u8mf4(op1, op2, vl); + return __riscv_vmul_vv_u8mf4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vx_u8mf4( @@ -435,7 +435,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf4_t test_vmul_vx_u8mf4(vuint8mf4_t op1, uint8_t op2, size_t vl) { - return vmul_vx_u8mf4(op1, op2, vl); + return __riscv_vmul_vx_u8mf4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vv_u8mf2( @@ -444,7 +444,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf2_t test_vmul_vv_u8mf2(vuint8mf2_t op1, vuint8mf2_t op2, size_t vl) { - return vmul_vv_u8mf2(op1, op2, vl); + return __riscv_vmul_vv_u8mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vx_u8mf2( @@ -453,7 +453,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf2_t test_vmul_vx_u8mf2(vuint8mf2_t op1, uint8_t op2, size_t vl) { - return vmul_vx_u8mf2(op1, op2, vl); + return __riscv_vmul_vx_u8mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vv_u8m1( @@ -462,7 +462,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vmul_vv_u8m1(vuint8m1_t op1, vuint8m1_t op2, size_t vl) { - return vmul_vv_u8m1(op1, op2, vl); + return __riscv_vmul_vv_u8m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vx_u8m1( @@ -471,7 +471,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vmul_vx_u8m1(vuint8m1_t op1, uint8_t op2, size_t vl) { - return vmul_vx_u8m1(op1, op2, vl); + return __riscv_vmul_vx_u8m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vv_u8m2( @@ -480,7 +480,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m2_t test_vmul_vv_u8m2(vuint8m2_t op1, vuint8m2_t op2, size_t vl) { - return vmul_vv_u8m2(op1, op2, vl); + return __riscv_vmul_vv_u8m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vx_u8m2( @@ -489,7 +489,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m2_t test_vmul_vx_u8m2(vuint8m2_t op1, uint8_t op2, size_t vl) { - return vmul_vx_u8m2(op1, op2, vl); + return __riscv_vmul_vx_u8m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vv_u8m4( @@ -498,7 +498,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m4_t test_vmul_vv_u8m4(vuint8m4_t op1, vuint8m4_t op2, size_t vl) { - return vmul_vv_u8m4(op1, op2, vl); + return __riscv_vmul_vv_u8m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vx_u8m4( @@ -507,7 +507,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m4_t test_vmul_vx_u8m4(vuint8m4_t op1, uint8_t op2, size_t vl) { - return vmul_vx_u8m4(op1, op2, vl); + return __riscv_vmul_vx_u8m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vv_u8m8( @@ -516,7 +516,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m8_t test_vmul_vv_u8m8(vuint8m8_t op1, vuint8m8_t op2, size_t vl) { - return vmul_vv_u8m8(op1, op2, vl); + return __riscv_vmul_vv_u8m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vx_u8m8( @@ -525,7 +525,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m8_t test_vmul_vx_u8m8(vuint8m8_t op1, uint8_t op2, size_t vl) { - return vmul_vx_u8m8(op1, op2, vl); + return __riscv_vmul_vx_u8m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vv_u16mf4( @@ -534,7 +534,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vmul_vv_u16mf4(vuint16mf4_t op1, vuint16mf4_t op2, size_t vl) { - return vmul_vv_u16mf4(op1, op2, vl); + return __riscv_vmul_vv_u16mf4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vx_u16mf4( @@ -543,7 +543,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vmul_vx_u16mf4(vuint16mf4_t op1, uint16_t op2, size_t vl) { - return vmul_vx_u16mf4(op1, op2, vl); + return __riscv_vmul_vx_u16mf4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vv_u16mf2( @@ -552,7 +552,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vmul_vv_u16mf2(vuint16mf2_t op1, vuint16mf2_t op2, size_t vl) { - return vmul_vv_u16mf2(op1, op2, vl); + return __riscv_vmul_vv_u16mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vx_u16mf2( @@ -561,7 +561,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vmul_vx_u16mf2(vuint16mf2_t op1, uint16_t op2, size_t vl) { - return vmul_vx_u16mf2(op1, op2, vl); + return __riscv_vmul_vx_u16mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vv_u16m1( @@ -570,7 +570,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vmul_vv_u16m1(vuint16m1_t op1, vuint16m1_t op2, size_t vl) { - return vmul_vv_u16m1(op1, op2, vl); + return __riscv_vmul_vv_u16m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vx_u16m1( @@ -579,7 +579,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vmul_vx_u16m1(vuint16m1_t op1, uint16_t op2, size_t vl) { - return vmul_vx_u16m1(op1, op2, vl); + return __riscv_vmul_vx_u16m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vv_u16m2( @@ -588,7 +588,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vmul_vv_u16m2(vuint16m2_t op1, vuint16m2_t op2, size_t vl) { - return vmul_vv_u16m2(op1, op2, vl); + return __riscv_vmul_vv_u16m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vx_u16m2( @@ -597,7 +597,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vmul_vx_u16m2(vuint16m2_t op1, uint16_t op2, size_t vl) { - return vmul_vx_u16m2(op1, op2, vl); + return __riscv_vmul_vx_u16m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vv_u16m4( @@ -606,7 +606,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_vmul_vv_u16m4(vuint16m4_t op1, vuint16m4_t op2, size_t vl) { - return vmul_vv_u16m4(op1, op2, vl); + return __riscv_vmul_vv_u16m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vx_u16m4( @@ -615,7 +615,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_vmul_vx_u16m4(vuint16m4_t op1, uint16_t op2, size_t vl) { - return vmul_vx_u16m4(op1, op2, vl); + return __riscv_vmul_vx_u16m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vv_u16m8( @@ -624,7 +624,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m8_t test_vmul_vv_u16m8(vuint16m8_t op1, vuint16m8_t op2, size_t vl) { - return vmul_vv_u16m8(op1, op2, vl); + return __riscv_vmul_vv_u16m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vx_u16m8( @@ -633,7 +633,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m8_t test_vmul_vx_u16m8(vuint16m8_t op1, uint16_t op2, size_t vl) { - return vmul_vx_u16m8(op1, op2, vl); + return __riscv_vmul_vx_u16m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vv_u32mf2( @@ -642,7 +642,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vmul_vv_u32mf2(vuint32mf2_t op1, vuint32mf2_t op2, size_t vl) { - return vmul_vv_u32mf2(op1, op2, vl); + return __riscv_vmul_vv_u32mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vx_u32mf2( @@ -651,7 +651,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vmul_vx_u32mf2(vuint32mf2_t op1, uint32_t op2, size_t vl) { - return vmul_vx_u32mf2(op1, op2, vl); + return __riscv_vmul_vx_u32mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vv_u32m1( @@ -660,7 +660,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vmul_vv_u32m1(vuint32m1_t op1, vuint32m1_t op2, size_t vl) { - return vmul_vv_u32m1(op1, op2, vl); + return __riscv_vmul_vv_u32m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vx_u32m1( @@ -669,7 +669,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vmul_vx_u32m1(vuint32m1_t op1, uint32_t op2, size_t vl) { - return vmul_vx_u32m1(op1, op2, vl); + return __riscv_vmul_vx_u32m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vv_u32m2( @@ -678,7 +678,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vmul_vv_u32m2(vuint32m2_t op1, vuint32m2_t op2, size_t vl) { - return vmul_vv_u32m2(op1, op2, vl); + return __riscv_vmul_vv_u32m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vx_u32m2( @@ -687,7 +687,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vmul_vx_u32m2(vuint32m2_t op1, uint32_t op2, size_t vl) { - return vmul_vx_u32m2(op1, op2, vl); + return __riscv_vmul_vx_u32m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vv_u32m4( @@ -696,7 +696,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vmul_vv_u32m4(vuint32m4_t op1, vuint32m4_t op2, size_t vl) { - return vmul_vv_u32m4(op1, op2, vl); + return __riscv_vmul_vv_u32m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vx_u32m4( @@ -705,7 +705,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vmul_vx_u32m4(vuint32m4_t op1, uint32_t op2, size_t vl) { - return vmul_vx_u32m4(op1, op2, vl); + return __riscv_vmul_vx_u32m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vv_u32m8( @@ -714,7 +714,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m8_t test_vmul_vv_u32m8(vuint32m8_t op1, vuint32m8_t op2, size_t vl) { - return vmul_vv_u32m8(op1, op2, vl); + return __riscv_vmul_vv_u32m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vx_u32m8( @@ -723,7 +723,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m8_t test_vmul_vx_u32m8(vuint32m8_t op1, uint32_t op2, size_t vl) { - return vmul_vx_u32m8(op1, op2, vl); + return __riscv_vmul_vx_u32m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vv_u64m1( @@ -732,7 +732,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m1_t test_vmul_vv_u64m1(vuint64m1_t op1, vuint64m1_t op2, size_t vl) { - return vmul_vv_u64m1(op1, op2, vl); + return __riscv_vmul_vv_u64m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vx_u64m1( @@ -741,7 +741,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m1_t test_vmul_vx_u64m1(vuint64m1_t op1, uint64_t op2, size_t vl) { - return vmul_vx_u64m1(op1, op2, vl); + return __riscv_vmul_vx_u64m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vv_u64m2( @@ -750,7 +750,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m2_t test_vmul_vv_u64m2(vuint64m2_t op1, vuint64m2_t op2, size_t vl) { - return vmul_vv_u64m2(op1, op2, vl); + return __riscv_vmul_vv_u64m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vx_u64m2( @@ -759,7 +759,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m2_t test_vmul_vx_u64m2(vuint64m2_t op1, uint64_t op2, size_t vl) { - return vmul_vx_u64m2(op1, op2, vl); + return __riscv_vmul_vx_u64m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vv_u64m4( @@ -768,7 +768,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m4_t test_vmul_vv_u64m4(vuint64m4_t op1, vuint64m4_t op2, size_t vl) { - return vmul_vv_u64m4(op1, op2, vl); + return __riscv_vmul_vv_u64m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vx_u64m4( @@ -777,7 +777,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m4_t test_vmul_vx_u64m4(vuint64m4_t op1, uint64_t op2, size_t vl) { - return vmul_vx_u64m4(op1, op2, vl); + return __riscv_vmul_vx_u64m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vv_u64m8( @@ -786,7 +786,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m8_t test_vmul_vv_u64m8(vuint64m8_t op1, vuint64m8_t op2, size_t vl) { - return vmul_vv_u64m8(op1, op2, vl); + return __riscv_vmul_vv_u64m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vx_u64m8( @@ -795,7 +795,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m8_t test_vmul_vx_u64m8(vuint64m8_t op1, uint64_t op2, size_t vl) { - return vmul_vx_u64m8(op1, op2, vl); + return __riscv_vmul_vx_u64m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vv_i8mf8_m( @@ -804,7 +804,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vmul_vv_i8mf8_m(vbool64_t mask, vint8mf8_t op1, vint8mf8_t op2, size_t vl) { - return vmul_vv_i8mf8_m(mask, op1, op2, vl); + return __riscv_vmul_vv_i8mf8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vx_i8mf8_m( @@ -813,7 +813,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vmul_vx_i8mf8_m(vbool64_t mask, vint8mf8_t op1, int8_t op2, size_t vl) { - return vmul_vx_i8mf8_m(mask, op1, op2, vl); + return __riscv_vmul_vx_i8mf8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vv_i8mf4_m( @@ -822,7 +822,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vmul_vv_i8mf4_m(vbool32_t mask, vint8mf4_t op1, vint8mf4_t op2, size_t vl) { - return vmul_vv_i8mf4_m(mask, op1, op2, vl); + return __riscv_vmul_vv_i8mf4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vx_i8mf4_m( @@ -831,7 +831,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vmul_vx_i8mf4_m(vbool32_t mask, vint8mf4_t op1, int8_t op2, size_t vl) { - return vmul_vx_i8mf4_m(mask, op1, op2, vl); + return __riscv_vmul_vx_i8mf4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vv_i8mf2_m( @@ -840,7 +840,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vmul_vv_i8mf2_m(vbool16_t mask, vint8mf2_t op1, vint8mf2_t op2, size_t vl) { - return vmul_vv_i8mf2_m(mask, op1, op2, vl); + return __riscv_vmul_vv_i8mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vx_i8mf2_m( @@ -849,7 +849,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vmul_vx_i8mf2_m(vbool16_t mask, vint8mf2_t op1, int8_t op2, size_t vl) { - return vmul_vx_i8mf2_m(mask, op1, op2, vl); + return __riscv_vmul_vx_i8mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vv_i8m1_m( @@ -858,7 +858,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vmul_vv_i8m1_m(vbool8_t mask, vint8m1_t op1, vint8m1_t op2, size_t vl) { - return vmul_vv_i8m1_m(mask, op1, op2, vl); + return __riscv_vmul_vv_i8m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vx_i8m1_m( @@ -867,7 +867,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vmul_vx_i8m1_m(vbool8_t mask, vint8m1_t op1, int8_t op2, size_t vl) { - return vmul_vx_i8m1_m(mask, op1, op2, vl); + return __riscv_vmul_vx_i8m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vv_i8m2_m( @@ -876,7 +876,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m2_t test_vmul_vv_i8m2_m(vbool4_t mask, vint8m2_t op1, vint8m2_t op2, size_t vl) { - return vmul_vv_i8m2_m(mask, op1, op2, vl); + return __riscv_vmul_vv_i8m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vx_i8m2_m( @@ -885,7 +885,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m2_t test_vmul_vx_i8m2_m(vbool4_t mask, vint8m2_t op1, int8_t op2, size_t vl) { - return vmul_vx_i8m2_m(mask, op1, op2, vl); + return __riscv_vmul_vx_i8m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vv_i8m4_m( @@ -894,7 +894,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m4_t test_vmul_vv_i8m4_m(vbool2_t mask, vint8m4_t op1, vint8m4_t op2, size_t vl) { - return vmul_vv_i8m4_m(mask, op1, op2, vl); + return __riscv_vmul_vv_i8m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vx_i8m4_m( @@ -903,7 +903,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m4_t test_vmul_vx_i8m4_m(vbool2_t mask, vint8m4_t op1, int8_t op2, size_t vl) { - return vmul_vx_i8m4_m(mask, op1, op2, vl); + return __riscv_vmul_vx_i8m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vv_i8m8_m( @@ -912,7 +912,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m8_t test_vmul_vv_i8m8_m(vbool1_t mask, vint8m8_t op1, vint8m8_t op2, size_t vl) { - return vmul_vv_i8m8_m(mask, op1, op2, vl); + return __riscv_vmul_vv_i8m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vx_i8m8_m( @@ -921,7 +921,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m8_t test_vmul_vx_i8m8_m(vbool1_t mask, vint8m8_t op1, int8_t op2, size_t vl) { - return vmul_vx_i8m8_m(mask, op1, op2, vl); + return __riscv_vmul_vx_i8m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vv_i16mf4_m( @@ -930,7 +930,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vmul_vv_i16mf4_m(vbool64_t mask, vint16mf4_t op1, vint16mf4_t op2, size_t vl) { - return vmul_vv_i16mf4_m(mask, op1, op2, vl); + return __riscv_vmul_vv_i16mf4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vx_i16mf4_m( @@ -939,7 +939,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vmul_vx_i16mf4_m(vbool64_t mask, vint16mf4_t op1, int16_t op2, size_t vl) { - return vmul_vx_i16mf4_m(mask, op1, op2, vl); + return __riscv_vmul_vx_i16mf4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vv_i16mf2_m( @@ -948,7 +948,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vmul_vv_i16mf2_m(vbool32_t mask, vint16mf2_t op1, vint16mf2_t op2, size_t vl) { - return vmul_vv_i16mf2_m(mask, op1, op2, vl); + return __riscv_vmul_vv_i16mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vx_i16mf2_m( @@ -957,7 +957,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vmul_vx_i16mf2_m(vbool32_t mask, vint16mf2_t op1, int16_t op2, size_t vl) { - return vmul_vx_i16mf2_m(mask, op1, op2, vl); + return __riscv_vmul_vx_i16mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vv_i16m1_m( @@ -966,7 +966,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vmul_vv_i16m1_m(vbool16_t mask, vint16m1_t op1, vint16m1_t op2, size_t vl) { - return vmul_vv_i16m1_m(mask, op1, op2, vl); + return __riscv_vmul_vv_i16m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vx_i16m1_m( @@ -975,7 +975,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vmul_vx_i16m1_m(vbool16_t mask, vint16m1_t op1, int16_t op2, size_t vl) { - return vmul_vx_i16m1_m(mask, op1, op2, vl); + return __riscv_vmul_vx_i16m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vv_i16m2_m( @@ -984,7 +984,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vmul_vv_i16m2_m(vbool8_t mask, vint16m2_t op1, vint16m2_t op2, size_t vl) { - return vmul_vv_i16m2_m(mask, op1, op2, vl); + return __riscv_vmul_vv_i16m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vx_i16m2_m( @@ -993,7 +993,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vmul_vx_i16m2_m(vbool8_t mask, vint16m2_t op1, int16_t op2, size_t vl) { - return vmul_vx_i16m2_m(mask, op1, op2, vl); + return __riscv_vmul_vx_i16m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vv_i16m4_m( @@ -1002,7 +1002,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vmul_vv_i16m4_m(vbool4_t mask, vint16m4_t op1, vint16m4_t op2, size_t vl) { - return vmul_vv_i16m4_m(mask, op1, op2, vl); + return __riscv_vmul_vv_i16m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vx_i16m4_m( @@ -1011,7 +1011,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vmul_vx_i16m4_m(vbool4_t mask, vint16m4_t op1, int16_t op2, size_t vl) { - return vmul_vx_i16m4_m(mask, op1, op2, vl); + return __riscv_vmul_vx_i16m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vv_i16m8_m( @@ -1020,7 +1020,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m8_t test_vmul_vv_i16m8_m(vbool2_t mask, vint16m8_t op1, vint16m8_t op2, size_t vl) { - return vmul_vv_i16m8_m(mask, op1, op2, vl); + return __riscv_vmul_vv_i16m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vx_i16m8_m( @@ -1029,7 +1029,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m8_t test_vmul_vx_i16m8_m(vbool2_t mask, vint16m8_t op1, int16_t op2, size_t vl) { - return vmul_vx_i16m8_m(mask, op1, op2, vl); + return __riscv_vmul_vx_i16m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vv_i32mf2_m( @@ -1038,7 +1038,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vmul_vv_i32mf2_m(vbool64_t mask, vint32mf2_t op1, vint32mf2_t op2, size_t vl) { - return vmul_vv_i32mf2_m(mask, op1, op2, vl); + return __riscv_vmul_vv_i32mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vx_i32mf2_m( @@ -1047,7 +1047,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vmul_vx_i32mf2_m(vbool64_t mask, vint32mf2_t op1, int32_t op2, size_t vl) { - return vmul_vx_i32mf2_m(mask, op1, op2, vl); + return __riscv_vmul_vx_i32mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vv_i32m1_m( @@ -1056,7 +1056,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vmul_vv_i32m1_m(vbool32_t mask, vint32m1_t op1, vint32m1_t op2, size_t vl) { - return vmul_vv_i32m1_m(mask, op1, op2, vl); + return __riscv_vmul_vv_i32m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vx_i32m1_m( @@ -1065,7 +1065,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vmul_vx_i32m1_m(vbool32_t mask, vint32m1_t op1, int32_t op2, size_t vl) { - return vmul_vx_i32m1_m(mask, op1, op2, vl); + return __riscv_vmul_vx_i32m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vv_i32m2_m( @@ -1074,7 +1074,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vmul_vv_i32m2_m(vbool16_t mask, vint32m2_t op1, vint32m2_t op2, size_t vl) { - return vmul_vv_i32m2_m(mask, op1, op2, vl); + return __riscv_vmul_vv_i32m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vx_i32m2_m( @@ -1083,7 +1083,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vmul_vx_i32m2_m(vbool16_t mask, vint32m2_t op1, int32_t op2, size_t vl) { - return vmul_vx_i32m2_m(mask, op1, op2, vl); + return __riscv_vmul_vx_i32m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vv_i32m4_m( @@ -1092,7 +1092,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vmul_vv_i32m4_m(vbool8_t mask, vint32m4_t op1, vint32m4_t op2, size_t vl) { - return vmul_vv_i32m4_m(mask, op1, op2, vl); + return __riscv_vmul_vv_i32m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vx_i32m4_m( @@ -1101,7 +1101,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vmul_vx_i32m4_m(vbool8_t mask, vint32m4_t op1, int32_t op2, size_t vl) { - return vmul_vx_i32m4_m(mask, op1, op2, vl); + return __riscv_vmul_vx_i32m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vv_i32m8_m( @@ -1110,7 +1110,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m8_t test_vmul_vv_i32m8_m(vbool4_t mask, vint32m8_t op1, vint32m8_t op2, size_t vl) { - return vmul_vv_i32m8_m(mask, op1, op2, vl); + return __riscv_vmul_vv_i32m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vx_i32m8_m( @@ -1119,7 +1119,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m8_t test_vmul_vx_i32m8_m(vbool4_t mask, vint32m8_t op1, int32_t op2, size_t vl) { - return vmul_vx_i32m8_m(mask, op1, op2, vl); + return __riscv_vmul_vx_i32m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vv_i64m1_m( @@ -1128,7 +1128,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vmul_vv_i64m1_m(vbool64_t mask, vint64m1_t op1, vint64m1_t op2, size_t vl) { - return vmul_vv_i64m1_m(mask, op1, op2, vl); + return __riscv_vmul_vv_i64m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vx_i64m1_m( @@ -1137,7 +1137,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vmul_vx_i64m1_m(vbool64_t mask, vint64m1_t op1, int64_t op2, size_t vl) { - return vmul_vx_i64m1_m(mask, op1, op2, vl); + return __riscv_vmul_vx_i64m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vv_i64m2_m( @@ -1146,7 +1146,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m2_t test_vmul_vv_i64m2_m(vbool32_t mask, vint64m2_t op1, vint64m2_t op2, size_t vl) { - return vmul_vv_i64m2_m(mask, op1, op2, vl); + return __riscv_vmul_vv_i64m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vx_i64m2_m( @@ -1155,7 +1155,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m2_t test_vmul_vx_i64m2_m(vbool32_t mask, vint64m2_t op1, int64_t op2, size_t vl) { - return vmul_vx_i64m2_m(mask, op1, op2, vl); + return __riscv_vmul_vx_i64m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vv_i64m4_m( @@ -1164,7 +1164,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m4_t test_vmul_vv_i64m4_m(vbool16_t mask, vint64m4_t op1, vint64m4_t op2, size_t vl) { - return vmul_vv_i64m4_m(mask, op1, op2, vl); + return __riscv_vmul_vv_i64m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vx_i64m4_m( @@ -1173,7 +1173,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m4_t test_vmul_vx_i64m4_m(vbool16_t mask, vint64m4_t op1, int64_t op2, size_t vl) { - return vmul_vx_i64m4_m(mask, op1, op2, vl); + return __riscv_vmul_vx_i64m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vv_i64m8_m( @@ -1182,7 +1182,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m8_t test_vmul_vv_i64m8_m(vbool8_t mask, vint64m8_t op1, vint64m8_t op2, size_t vl) { - return vmul_vv_i64m8_m(mask, op1, op2, vl); + return __riscv_vmul_vv_i64m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vx_i64m8_m( @@ -1191,7 +1191,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m8_t test_vmul_vx_i64m8_m(vbool8_t mask, vint64m8_t op1, int64_t op2, size_t vl) { - return vmul_vx_i64m8_m(mask, op1, op2, vl); + return __riscv_vmul_vx_i64m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vv_u8mf8_m( @@ -1200,7 +1200,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf8_t test_vmul_vv_u8mf8_m(vbool64_t mask, vuint8mf8_t op1, vuint8mf8_t op2, size_t vl) { - return vmul_vv_u8mf8_m(mask, op1, op2, vl); + return __riscv_vmul_vv_u8mf8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vx_u8mf8_m( @@ -1209,7 +1209,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf8_t test_vmul_vx_u8mf8_m(vbool64_t mask, vuint8mf8_t op1, uint8_t op2, size_t vl) { - return vmul_vx_u8mf8_m(mask, op1, op2, vl); + return __riscv_vmul_vx_u8mf8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vv_u8mf4_m( @@ -1218,7 +1218,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf4_t test_vmul_vv_u8mf4_m(vbool32_t mask, vuint8mf4_t op1, vuint8mf4_t op2, size_t vl) { - return vmul_vv_u8mf4_m(mask, op1, op2, vl); + return __riscv_vmul_vv_u8mf4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vx_u8mf4_m( @@ -1227,7 +1227,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf4_t test_vmul_vx_u8mf4_m(vbool32_t mask, vuint8mf4_t op1, uint8_t op2, size_t vl) { - return vmul_vx_u8mf4_m(mask, op1, op2, vl); + return __riscv_vmul_vx_u8mf4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vv_u8mf2_m( @@ -1236,7 +1236,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf2_t test_vmul_vv_u8mf2_m(vbool16_t mask, vuint8mf2_t op1, vuint8mf2_t op2, size_t vl) { - return vmul_vv_u8mf2_m(mask, op1, op2, vl); + return __riscv_vmul_vv_u8mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vx_u8mf2_m( @@ -1245,7 +1245,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf2_t test_vmul_vx_u8mf2_m(vbool16_t mask, vuint8mf2_t op1, uint8_t op2, size_t vl) { - return vmul_vx_u8mf2_m(mask, op1, op2, vl); + return __riscv_vmul_vx_u8mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vv_u8m1_m( @@ -1254,7 +1254,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vmul_vv_u8m1_m(vbool8_t mask, vuint8m1_t op1, vuint8m1_t op2, size_t vl) { - return vmul_vv_u8m1_m(mask, op1, op2, vl); + return __riscv_vmul_vv_u8m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vx_u8m1_m( @@ -1263,7 +1263,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vmul_vx_u8m1_m(vbool8_t mask, vuint8m1_t op1, uint8_t op2, size_t vl) { - return vmul_vx_u8m1_m(mask, op1, op2, vl); + return __riscv_vmul_vx_u8m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vv_u8m2_m( @@ -1272,7 +1272,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m2_t test_vmul_vv_u8m2_m(vbool4_t mask, vuint8m2_t op1, vuint8m2_t op2, size_t vl) { - return vmul_vv_u8m2_m(mask, op1, op2, vl); + return __riscv_vmul_vv_u8m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vx_u8m2_m( @@ -1281,7 +1281,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m2_t test_vmul_vx_u8m2_m(vbool4_t mask, vuint8m2_t op1, uint8_t op2, size_t vl) { - return vmul_vx_u8m2_m(mask, op1, op2, vl); + return __riscv_vmul_vx_u8m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vv_u8m4_m( @@ -1290,7 +1290,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m4_t test_vmul_vv_u8m4_m(vbool2_t mask, vuint8m4_t op1, vuint8m4_t op2, size_t vl) { - return vmul_vv_u8m4_m(mask, op1, op2, vl); + return __riscv_vmul_vv_u8m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vx_u8m4_m( @@ -1299,7 +1299,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m4_t test_vmul_vx_u8m4_m(vbool2_t mask, vuint8m4_t op1, uint8_t op2, size_t vl) { - return vmul_vx_u8m4_m(mask, op1, op2, vl); + return __riscv_vmul_vx_u8m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vv_u8m8_m( @@ -1308,7 +1308,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m8_t test_vmul_vv_u8m8_m(vbool1_t mask, vuint8m8_t op1, vuint8m8_t op2, size_t vl) { - return vmul_vv_u8m8_m(mask, op1, op2, vl); + return __riscv_vmul_vv_u8m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vx_u8m8_m( @@ -1317,7 +1317,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m8_t test_vmul_vx_u8m8_m(vbool1_t mask, vuint8m8_t op1, uint8_t op2, size_t vl) { - return vmul_vx_u8m8_m(mask, op1, op2, vl); + return __riscv_vmul_vx_u8m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vv_u16mf4_m( @@ -1326,7 +1326,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vmul_vv_u16mf4_m(vbool64_t mask, vuint16mf4_t op1, vuint16mf4_t op2, size_t vl) { - return vmul_vv_u16mf4_m(mask, op1, op2, vl); + return __riscv_vmul_vv_u16mf4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vx_u16mf4_m( @@ -1335,7 +1335,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vmul_vx_u16mf4_m(vbool64_t mask, vuint16mf4_t op1, uint16_t op2, size_t vl) { - return vmul_vx_u16mf4_m(mask, op1, op2, vl); + return __riscv_vmul_vx_u16mf4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vv_u16mf2_m( @@ -1344,7 +1344,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vmul_vv_u16mf2_m(vbool32_t mask, vuint16mf2_t op1, vuint16mf2_t op2, size_t vl) { - return vmul_vv_u16mf2_m(mask, op1, op2, vl); + return __riscv_vmul_vv_u16mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vx_u16mf2_m( @@ -1353,7 +1353,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vmul_vx_u16mf2_m(vbool32_t mask, vuint16mf2_t op1, uint16_t op2, size_t vl) { - return vmul_vx_u16mf2_m(mask, op1, op2, vl); + return __riscv_vmul_vx_u16mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vv_u16m1_m( @@ -1362,7 +1362,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vmul_vv_u16m1_m(vbool16_t mask, vuint16m1_t op1, vuint16m1_t op2, size_t vl) { - return vmul_vv_u16m1_m(mask, op1, op2, vl); + return __riscv_vmul_vv_u16m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vx_u16m1_m( @@ -1371,7 +1371,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vmul_vx_u16m1_m(vbool16_t mask, vuint16m1_t op1, uint16_t op2, size_t vl) { - return vmul_vx_u16m1_m(mask, op1, op2, vl); + return __riscv_vmul_vx_u16m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vv_u16m2_m( @@ -1380,7 +1380,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vmul_vv_u16m2_m(vbool8_t mask, vuint16m2_t op1, vuint16m2_t op2, size_t vl) { - return vmul_vv_u16m2_m(mask, op1, op2, vl); + return __riscv_vmul_vv_u16m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vx_u16m2_m( @@ -1389,7 +1389,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vmul_vx_u16m2_m(vbool8_t mask, vuint16m2_t op1, uint16_t op2, size_t vl) { - return vmul_vx_u16m2_m(mask, op1, op2, vl); + return __riscv_vmul_vx_u16m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vv_u16m4_m( @@ -1398,7 +1398,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_vmul_vv_u16m4_m(vbool4_t mask, vuint16m4_t op1, vuint16m4_t op2, size_t vl) { - return vmul_vv_u16m4_m(mask, op1, op2, vl); + return __riscv_vmul_vv_u16m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vx_u16m4_m( @@ -1407,7 +1407,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_vmul_vx_u16m4_m(vbool4_t mask, vuint16m4_t op1, uint16_t op2, size_t vl) { - return vmul_vx_u16m4_m(mask, op1, op2, vl); + return __riscv_vmul_vx_u16m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vv_u16m8_m( @@ -1416,7 +1416,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m8_t test_vmul_vv_u16m8_m(vbool2_t mask, vuint16m8_t op1, vuint16m8_t op2, size_t vl) { - return vmul_vv_u16m8_m(mask, op1, op2, vl); + return __riscv_vmul_vv_u16m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vx_u16m8_m( @@ -1425,7 +1425,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m8_t test_vmul_vx_u16m8_m(vbool2_t mask, vuint16m8_t op1, uint16_t op2, size_t vl) { - return vmul_vx_u16m8_m(mask, op1, op2, vl); + return __riscv_vmul_vx_u16m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vv_u32mf2_m( @@ -1434,7 +1434,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vmul_vv_u32mf2_m(vbool64_t mask, vuint32mf2_t op1, vuint32mf2_t op2, size_t vl) { - return vmul_vv_u32mf2_m(mask, op1, op2, vl); + return __riscv_vmul_vv_u32mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vx_u32mf2_m( @@ -1443,7 +1443,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vmul_vx_u32mf2_m(vbool64_t mask, vuint32mf2_t op1, uint32_t op2, size_t vl) { - return vmul_vx_u32mf2_m(mask, op1, op2, vl); + return __riscv_vmul_vx_u32mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vv_u32m1_m( @@ -1452,7 +1452,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vmul_vv_u32m1_m(vbool32_t mask, vuint32m1_t op1, vuint32m1_t op2, size_t vl) { - return vmul_vv_u32m1_m(mask, op1, op2, vl); + return __riscv_vmul_vv_u32m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vx_u32m1_m( @@ -1461,7 +1461,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vmul_vx_u32m1_m(vbool32_t mask, vuint32m1_t op1, uint32_t op2, size_t vl) { - return vmul_vx_u32m1_m(mask, op1, op2, vl); + return __riscv_vmul_vx_u32m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vv_u32m2_m( @@ -1470,7 +1470,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vmul_vv_u32m2_m(vbool16_t mask, vuint32m2_t op1, vuint32m2_t op2, size_t vl) { - return vmul_vv_u32m2_m(mask, op1, op2, vl); + return __riscv_vmul_vv_u32m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vx_u32m2_m( @@ -1479,7 +1479,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vmul_vx_u32m2_m(vbool16_t mask, vuint32m2_t op1, uint32_t op2, size_t vl) { - return vmul_vx_u32m2_m(mask, op1, op2, vl); + return __riscv_vmul_vx_u32m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vv_u32m4_m( @@ -1488,7 +1488,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vmul_vv_u32m4_m(vbool8_t mask, vuint32m4_t op1, vuint32m4_t op2, size_t vl) { - return vmul_vv_u32m4_m(mask, op1, op2, vl); + return __riscv_vmul_vv_u32m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vx_u32m4_m( @@ -1497,7 +1497,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vmul_vx_u32m4_m(vbool8_t mask, vuint32m4_t op1, uint32_t op2, size_t vl) { - return vmul_vx_u32m4_m(mask, op1, op2, vl); + return __riscv_vmul_vx_u32m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vv_u32m8_m( @@ -1506,7 +1506,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m8_t test_vmul_vv_u32m8_m(vbool4_t mask, vuint32m8_t op1, vuint32m8_t op2, size_t vl) { - return vmul_vv_u32m8_m(mask, op1, op2, vl); + return __riscv_vmul_vv_u32m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vx_u32m8_m( @@ -1515,7 +1515,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m8_t test_vmul_vx_u32m8_m(vbool4_t mask, vuint32m8_t op1, uint32_t op2, size_t vl) { - return vmul_vx_u32m8_m(mask, op1, op2, vl); + return __riscv_vmul_vx_u32m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vv_u64m1_m( @@ -1524,7 +1524,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m1_t test_vmul_vv_u64m1_m(vbool64_t mask, vuint64m1_t op1, vuint64m1_t op2, size_t vl) { - return vmul_vv_u64m1_m(mask, op1, op2, vl); + return __riscv_vmul_vv_u64m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vx_u64m1_m( @@ -1533,7 +1533,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m1_t test_vmul_vx_u64m1_m(vbool64_t mask, vuint64m1_t op1, uint64_t op2, size_t vl) { - return vmul_vx_u64m1_m(mask, op1, op2, vl); + return __riscv_vmul_vx_u64m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vv_u64m2_m( @@ -1542,7 +1542,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m2_t test_vmul_vv_u64m2_m(vbool32_t mask, vuint64m2_t op1, vuint64m2_t op2, size_t vl) { - return vmul_vv_u64m2_m(mask, op1, op2, vl); + return __riscv_vmul_vv_u64m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vx_u64m2_m( @@ -1551,7 +1551,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m2_t test_vmul_vx_u64m2_m(vbool32_t mask, vuint64m2_t op1, uint64_t op2, size_t vl) { - return vmul_vx_u64m2_m(mask, op1, op2, vl); + return __riscv_vmul_vx_u64m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vv_u64m4_m( @@ -1560,7 +1560,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m4_t test_vmul_vv_u64m4_m(vbool16_t mask, vuint64m4_t op1, vuint64m4_t op2, size_t vl) { - return vmul_vv_u64m4_m(mask, op1, op2, vl); + return __riscv_vmul_vv_u64m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vx_u64m4_m( @@ -1569,7 +1569,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m4_t test_vmul_vx_u64m4_m(vbool16_t mask, vuint64m4_t op1, uint64_t op2, size_t vl) { - return vmul_vx_u64m4_m(mask, op1, op2, vl); + return __riscv_vmul_vx_u64m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vv_u64m8_m( @@ -1578,7 +1578,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m8_t test_vmul_vv_u64m8_m(vbool8_t mask, vuint64m8_t op1, vuint64m8_t op2, size_t vl) { - return vmul_vv_u64m8_m(mask, op1, op2, vl); + return __riscv_vmul_vv_u64m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmul_vx_u64m8_m( @@ -1587,6 +1587,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m8_t test_vmul_vx_u64m8_m(vbool8_t mask, vuint64m8_t op1, uint64_t op2, size_t vl) { - return vmul_vx_u64m8_m(mask, op1, op2, vl); + return __riscv_vmul_vx_u64m8_m(mask, op1, op2, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmulh.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmulh.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmulh.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmulh.c @@ -12,7 +12,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vmulh_vv_i8mf8(vint8mf8_t op1, vint8mf8_t op2, size_t vl) { - return vmulh_vv_i8mf8(op1, op2, vl); + return __riscv_vmulh_vv_i8mf8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulh_vx_i8mf8( @@ -21,7 +21,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vmulh_vx_i8mf8(vint8mf8_t op1, int8_t op2, size_t vl) { - return vmulh_vx_i8mf8(op1, op2, vl); + return __riscv_vmulh_vx_i8mf8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulh_vv_i8mf4( @@ -30,7 +30,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vmulh_vv_i8mf4(vint8mf4_t op1, vint8mf4_t op2, size_t vl) { - return vmulh_vv_i8mf4(op1, op2, vl); + return __riscv_vmulh_vv_i8mf4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulh_vx_i8mf4( @@ -39,7 +39,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vmulh_vx_i8mf4(vint8mf4_t op1, int8_t op2, size_t vl) { - return vmulh_vx_i8mf4(op1, op2, vl); + return __riscv_vmulh_vx_i8mf4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulh_vv_i8mf2( @@ -48,7 +48,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vmulh_vv_i8mf2(vint8mf2_t op1, vint8mf2_t op2, size_t vl) { - return vmulh_vv_i8mf2(op1, op2, vl); + return __riscv_vmulh_vv_i8mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulh_vx_i8mf2( @@ -57,7 +57,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vmulh_vx_i8mf2(vint8mf2_t op1, int8_t op2, size_t vl) { - return vmulh_vx_i8mf2(op1, op2, vl); + return __riscv_vmulh_vx_i8mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulh_vv_i8m1( @@ -66,7 +66,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vmulh_vv_i8m1(vint8m1_t op1, vint8m1_t op2, size_t vl) { - return vmulh_vv_i8m1(op1, op2, vl); + return __riscv_vmulh_vv_i8m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulh_vx_i8m1( @@ -75,7 +75,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vmulh_vx_i8m1(vint8m1_t op1, int8_t op2, size_t vl) { - return vmulh_vx_i8m1(op1, op2, vl); + return __riscv_vmulh_vx_i8m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulh_vv_i8m2( @@ -84,7 +84,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m2_t test_vmulh_vv_i8m2(vint8m2_t op1, vint8m2_t op2, size_t vl) { - return vmulh_vv_i8m2(op1, op2, vl); + return __riscv_vmulh_vv_i8m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulh_vx_i8m2( @@ -93,7 +93,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m2_t test_vmulh_vx_i8m2(vint8m2_t op1, int8_t op2, size_t vl) { - return vmulh_vx_i8m2(op1, op2, vl); + return __riscv_vmulh_vx_i8m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulh_vv_i8m4( @@ -102,7 +102,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m4_t test_vmulh_vv_i8m4(vint8m4_t op1, vint8m4_t op2, size_t vl) { - return vmulh_vv_i8m4(op1, op2, vl); + return __riscv_vmulh_vv_i8m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulh_vx_i8m4( @@ -111,7 +111,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m4_t test_vmulh_vx_i8m4(vint8m4_t op1, int8_t op2, size_t vl) { - return vmulh_vx_i8m4(op1, op2, vl); + return __riscv_vmulh_vx_i8m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulh_vv_i8m8( @@ -120,7 +120,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m8_t test_vmulh_vv_i8m8(vint8m8_t op1, vint8m8_t op2, size_t vl) { - return vmulh_vv_i8m8(op1, op2, vl); + return __riscv_vmulh_vv_i8m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulh_vx_i8m8( @@ -129,7 +129,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m8_t test_vmulh_vx_i8m8(vint8m8_t op1, int8_t op2, size_t vl) { - return vmulh_vx_i8m8(op1, op2, vl); + return __riscv_vmulh_vx_i8m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulh_vv_i16mf4( @@ -138,7 +138,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vmulh_vv_i16mf4(vint16mf4_t op1, vint16mf4_t op2, size_t vl) { - return vmulh_vv_i16mf4(op1, op2, vl); + return __riscv_vmulh_vv_i16mf4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulh_vx_i16mf4( @@ -147,7 +147,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vmulh_vx_i16mf4(vint16mf4_t op1, int16_t op2, size_t vl) { - return vmulh_vx_i16mf4(op1, op2, vl); + return __riscv_vmulh_vx_i16mf4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulh_vv_i16mf2( @@ -156,7 +156,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vmulh_vv_i16mf2(vint16mf2_t op1, vint16mf2_t op2, size_t vl) { - return vmulh_vv_i16mf2(op1, op2, vl); + return __riscv_vmulh_vv_i16mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulh_vx_i16mf2( @@ -165,7 +165,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vmulh_vx_i16mf2(vint16mf2_t op1, int16_t op2, size_t vl) { - return vmulh_vx_i16mf2(op1, op2, vl); + return __riscv_vmulh_vx_i16mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulh_vv_i16m1( @@ -174,7 +174,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vmulh_vv_i16m1(vint16m1_t op1, vint16m1_t op2, size_t vl) { - return vmulh_vv_i16m1(op1, op2, vl); + return __riscv_vmulh_vv_i16m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulh_vx_i16m1( @@ -183,7 +183,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vmulh_vx_i16m1(vint16m1_t op1, int16_t op2, size_t vl) { - return vmulh_vx_i16m1(op1, op2, vl); + return __riscv_vmulh_vx_i16m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulh_vv_i16m2( @@ -192,7 +192,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vmulh_vv_i16m2(vint16m2_t op1, vint16m2_t op2, size_t vl) { - return vmulh_vv_i16m2(op1, op2, vl); + return __riscv_vmulh_vv_i16m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulh_vx_i16m2( @@ -201,7 +201,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vmulh_vx_i16m2(vint16m2_t op1, int16_t op2, size_t vl) { - return vmulh_vx_i16m2(op1, op2, vl); + return __riscv_vmulh_vx_i16m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulh_vv_i16m4( @@ -210,7 +210,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vmulh_vv_i16m4(vint16m4_t op1, vint16m4_t op2, size_t vl) { - return vmulh_vv_i16m4(op1, op2, vl); + return __riscv_vmulh_vv_i16m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulh_vx_i16m4( @@ -219,7 +219,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vmulh_vx_i16m4(vint16m4_t op1, int16_t op2, size_t vl) { - return vmulh_vx_i16m4(op1, op2, vl); + return __riscv_vmulh_vx_i16m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulh_vv_i16m8( @@ -228,7 +228,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m8_t test_vmulh_vv_i16m8(vint16m8_t op1, vint16m8_t op2, size_t vl) { - return vmulh_vv_i16m8(op1, op2, vl); + return __riscv_vmulh_vv_i16m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulh_vx_i16m8( @@ -237,7 +237,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m8_t test_vmulh_vx_i16m8(vint16m8_t op1, int16_t op2, size_t vl) { - return vmulh_vx_i16m8(op1, op2, vl); + return __riscv_vmulh_vx_i16m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulh_vv_i32mf2( @@ -246,7 +246,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vmulh_vv_i32mf2(vint32mf2_t op1, vint32mf2_t op2, size_t vl) { - return vmulh_vv_i32mf2(op1, op2, vl); + return __riscv_vmulh_vv_i32mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulh_vx_i32mf2( @@ -255,7 +255,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vmulh_vx_i32mf2(vint32mf2_t op1, int32_t op2, size_t vl) { - return vmulh_vx_i32mf2(op1, op2, vl); + return __riscv_vmulh_vx_i32mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulh_vv_i32m1( @@ -264,7 +264,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vmulh_vv_i32m1(vint32m1_t op1, vint32m1_t op2, size_t vl) { - return vmulh_vv_i32m1(op1, op2, vl); + return __riscv_vmulh_vv_i32m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulh_vx_i32m1( @@ -273,7 +273,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vmulh_vx_i32m1(vint32m1_t op1, int32_t op2, size_t vl) { - return vmulh_vx_i32m1(op1, op2, vl); + return __riscv_vmulh_vx_i32m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulh_vv_i32m2( @@ -282,7 +282,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vmulh_vv_i32m2(vint32m2_t op1, vint32m2_t op2, size_t vl) { - return vmulh_vv_i32m2(op1, op2, vl); + return __riscv_vmulh_vv_i32m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulh_vx_i32m2( @@ -291,7 +291,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vmulh_vx_i32m2(vint32m2_t op1, int32_t op2, size_t vl) { - return vmulh_vx_i32m2(op1, op2, vl); + return __riscv_vmulh_vx_i32m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulh_vv_i32m4( @@ -300,7 +300,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vmulh_vv_i32m4(vint32m4_t op1, vint32m4_t op2, size_t vl) { - return vmulh_vv_i32m4(op1, op2, vl); + return __riscv_vmulh_vv_i32m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulh_vx_i32m4( @@ -309,7 +309,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vmulh_vx_i32m4(vint32m4_t op1, int32_t op2, size_t vl) { - return vmulh_vx_i32m4(op1, op2, vl); + return __riscv_vmulh_vx_i32m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulh_vv_i32m8( @@ -318,7 +318,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m8_t test_vmulh_vv_i32m8(vint32m8_t op1, vint32m8_t op2, size_t vl) { - return vmulh_vv_i32m8(op1, op2, vl); + return __riscv_vmulh_vv_i32m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulh_vx_i32m8( @@ -327,7 +327,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m8_t test_vmulh_vx_i32m8(vint32m8_t op1, int32_t op2, size_t vl) { - return vmulh_vx_i32m8(op1, op2, vl); + return __riscv_vmulh_vx_i32m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulh_vv_i64m1( @@ -336,7 +336,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vmulh_vv_i64m1(vint64m1_t op1, vint64m1_t op2, size_t vl) { - return vmulh_vv_i64m1(op1, op2, vl); + return __riscv_vmulh_vv_i64m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulh_vx_i64m1( @@ -345,7 +345,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vmulh_vx_i64m1(vint64m1_t op1, int64_t op2, size_t vl) { - return vmulh_vx_i64m1(op1, op2, vl); + return __riscv_vmulh_vx_i64m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulh_vv_i64m2( @@ -354,7 +354,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m2_t test_vmulh_vv_i64m2(vint64m2_t op1, vint64m2_t op2, size_t vl) { - return vmulh_vv_i64m2(op1, op2, vl); + return __riscv_vmulh_vv_i64m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulh_vx_i64m2( @@ -363,7 +363,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m2_t test_vmulh_vx_i64m2(vint64m2_t op1, int64_t op2, size_t vl) { - return vmulh_vx_i64m2(op1, op2, vl); + return __riscv_vmulh_vx_i64m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulh_vv_i64m4( @@ -372,7 +372,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m4_t test_vmulh_vv_i64m4(vint64m4_t op1, vint64m4_t op2, size_t vl) { - return vmulh_vv_i64m4(op1, op2, vl); + return __riscv_vmulh_vv_i64m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulh_vx_i64m4( @@ -381,7 +381,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m4_t test_vmulh_vx_i64m4(vint64m4_t op1, int64_t op2, size_t vl) { - return vmulh_vx_i64m4(op1, op2, vl); + return __riscv_vmulh_vx_i64m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulh_vv_i64m8( @@ -390,7 +390,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m8_t test_vmulh_vv_i64m8(vint64m8_t op1, vint64m8_t op2, size_t vl) { - return vmulh_vv_i64m8(op1, op2, vl); + return __riscv_vmulh_vv_i64m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulh_vx_i64m8( @@ -399,7 +399,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m8_t test_vmulh_vx_i64m8(vint64m8_t op1, int64_t op2, size_t vl) { - return vmulh_vx_i64m8(op1, op2, vl); + return __riscv_vmulh_vx_i64m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulh_vv_i8mf8_m( @@ -408,7 +408,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vmulh_vv_i8mf8_m(vbool64_t mask, vint8mf8_t op1, vint8mf8_t op2, size_t vl) { - return vmulh_vv_i8mf8_m(mask, op1, op2, vl); + return __riscv_vmulh_vv_i8mf8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulh_vx_i8mf8_m( @@ -417,7 +417,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vmulh_vx_i8mf8_m(vbool64_t mask, vint8mf8_t op1, int8_t op2, size_t vl) { - return vmulh_vx_i8mf8_m(mask, op1, op2, vl); + return __riscv_vmulh_vx_i8mf8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulh_vv_i8mf4_m( @@ -426,7 +426,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vmulh_vv_i8mf4_m(vbool32_t mask, vint8mf4_t op1, vint8mf4_t op2, size_t vl) { - return vmulh_vv_i8mf4_m(mask, op1, op2, vl); + return __riscv_vmulh_vv_i8mf4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulh_vx_i8mf4_m( @@ -435,7 +435,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vmulh_vx_i8mf4_m(vbool32_t mask, vint8mf4_t op1, int8_t op2, size_t vl) { - return vmulh_vx_i8mf4_m(mask, op1, op2, vl); + return __riscv_vmulh_vx_i8mf4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulh_vv_i8mf2_m( @@ -444,7 +444,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vmulh_vv_i8mf2_m(vbool16_t mask, vint8mf2_t op1, vint8mf2_t op2, size_t vl) { - return vmulh_vv_i8mf2_m(mask, op1, op2, vl); + return __riscv_vmulh_vv_i8mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulh_vx_i8mf2_m( @@ -453,7 +453,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vmulh_vx_i8mf2_m(vbool16_t mask, vint8mf2_t op1, int8_t op2, size_t vl) { - return vmulh_vx_i8mf2_m(mask, op1, op2, vl); + return __riscv_vmulh_vx_i8mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulh_vv_i8m1_m( @@ -462,7 +462,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vmulh_vv_i8m1_m(vbool8_t mask, vint8m1_t op1, vint8m1_t op2, size_t vl) { - return vmulh_vv_i8m1_m(mask, op1, op2, vl); + return __riscv_vmulh_vv_i8m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulh_vx_i8m1_m( @@ -471,7 +471,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vmulh_vx_i8m1_m(vbool8_t mask, vint8m1_t op1, int8_t op2, size_t vl) { - return vmulh_vx_i8m1_m(mask, op1, op2, vl); + return __riscv_vmulh_vx_i8m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulh_vv_i8m2_m( @@ -480,7 +480,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m2_t test_vmulh_vv_i8m2_m(vbool4_t mask, vint8m2_t op1, vint8m2_t op2, size_t vl) { - return vmulh_vv_i8m2_m(mask, op1, op2, vl); + return __riscv_vmulh_vv_i8m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulh_vx_i8m2_m( @@ -489,7 +489,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m2_t test_vmulh_vx_i8m2_m(vbool4_t mask, vint8m2_t op1, int8_t op2, size_t vl) { - return vmulh_vx_i8m2_m(mask, op1, op2, vl); + return __riscv_vmulh_vx_i8m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulh_vv_i8m4_m( @@ -498,7 +498,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m4_t test_vmulh_vv_i8m4_m(vbool2_t mask, vint8m4_t op1, vint8m4_t op2, size_t vl) { - return vmulh_vv_i8m4_m(mask, op1, op2, vl); + return __riscv_vmulh_vv_i8m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulh_vx_i8m4_m( @@ -507,7 +507,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m4_t test_vmulh_vx_i8m4_m(vbool2_t mask, vint8m4_t op1, int8_t op2, size_t vl) { - return vmulh_vx_i8m4_m(mask, op1, op2, vl); + return __riscv_vmulh_vx_i8m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulh_vv_i8m8_m( @@ -516,7 +516,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m8_t test_vmulh_vv_i8m8_m(vbool1_t mask, vint8m8_t op1, vint8m8_t op2, size_t vl) { - return vmulh_vv_i8m8_m(mask, op1, op2, vl); + return __riscv_vmulh_vv_i8m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulh_vx_i8m8_m( @@ -525,7 +525,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m8_t test_vmulh_vx_i8m8_m(vbool1_t mask, vint8m8_t op1, int8_t op2, size_t vl) { - return vmulh_vx_i8m8_m(mask, op1, op2, vl); + return __riscv_vmulh_vx_i8m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulh_vv_i16mf4_m( @@ -534,7 +534,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vmulh_vv_i16mf4_m(vbool64_t mask, vint16mf4_t op1, vint16mf4_t op2, size_t vl) { - return vmulh_vv_i16mf4_m(mask, op1, op2, vl); + return __riscv_vmulh_vv_i16mf4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulh_vx_i16mf4_m( @@ -543,7 +543,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vmulh_vx_i16mf4_m(vbool64_t mask, vint16mf4_t op1, int16_t op2, size_t vl) { - return vmulh_vx_i16mf4_m(mask, op1, op2, vl); + return __riscv_vmulh_vx_i16mf4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulh_vv_i16mf2_m( @@ -552,7 +552,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vmulh_vv_i16mf2_m(vbool32_t mask, vint16mf2_t op1, vint16mf2_t op2, size_t vl) { - return vmulh_vv_i16mf2_m(mask, op1, op2, vl); + return __riscv_vmulh_vv_i16mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulh_vx_i16mf2_m( @@ -561,7 +561,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vmulh_vx_i16mf2_m(vbool32_t mask, vint16mf2_t op1, int16_t op2, size_t vl) { - return vmulh_vx_i16mf2_m(mask, op1, op2, vl); + return __riscv_vmulh_vx_i16mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulh_vv_i16m1_m( @@ -570,7 +570,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vmulh_vv_i16m1_m(vbool16_t mask, vint16m1_t op1, vint16m1_t op2, size_t vl) { - return vmulh_vv_i16m1_m(mask, op1, op2, vl); + return __riscv_vmulh_vv_i16m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulh_vx_i16m1_m( @@ -579,7 +579,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vmulh_vx_i16m1_m(vbool16_t mask, vint16m1_t op1, int16_t op2, size_t vl) { - return vmulh_vx_i16m1_m(mask, op1, op2, vl); + return __riscv_vmulh_vx_i16m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulh_vv_i16m2_m( @@ -588,7 +588,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vmulh_vv_i16m2_m(vbool8_t mask, vint16m2_t op1, vint16m2_t op2, size_t vl) { - return vmulh_vv_i16m2_m(mask, op1, op2, vl); + return __riscv_vmulh_vv_i16m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulh_vx_i16m2_m( @@ -597,7 +597,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vmulh_vx_i16m2_m(vbool8_t mask, vint16m2_t op1, int16_t op2, size_t vl) { - return vmulh_vx_i16m2_m(mask, op1, op2, vl); + return __riscv_vmulh_vx_i16m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulh_vv_i16m4_m( @@ -606,7 +606,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vmulh_vv_i16m4_m(vbool4_t mask, vint16m4_t op1, vint16m4_t op2, size_t vl) { - return vmulh_vv_i16m4_m(mask, op1, op2, vl); + return __riscv_vmulh_vv_i16m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulh_vx_i16m4_m( @@ -615,7 +615,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vmulh_vx_i16m4_m(vbool4_t mask, vint16m4_t op1, int16_t op2, size_t vl) { - return vmulh_vx_i16m4_m(mask, op1, op2, vl); + return __riscv_vmulh_vx_i16m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulh_vv_i16m8_m( @@ -624,7 +624,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m8_t test_vmulh_vv_i16m8_m(vbool2_t mask, vint16m8_t op1, vint16m8_t op2, size_t vl) { - return vmulh_vv_i16m8_m(mask, op1, op2, vl); + return __riscv_vmulh_vv_i16m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulh_vx_i16m8_m( @@ -633,7 +633,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m8_t test_vmulh_vx_i16m8_m(vbool2_t mask, vint16m8_t op1, int16_t op2, size_t vl) { - return vmulh_vx_i16m8_m(mask, op1, op2, vl); + return __riscv_vmulh_vx_i16m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulh_vv_i32mf2_m( @@ -642,7 +642,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vmulh_vv_i32mf2_m(vbool64_t mask, vint32mf2_t op1, vint32mf2_t op2, size_t vl) { - return vmulh_vv_i32mf2_m(mask, op1, op2, vl); + return __riscv_vmulh_vv_i32mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulh_vx_i32mf2_m( @@ -651,7 +651,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vmulh_vx_i32mf2_m(vbool64_t mask, vint32mf2_t op1, int32_t op2, size_t vl) { - return vmulh_vx_i32mf2_m(mask, op1, op2, vl); + return __riscv_vmulh_vx_i32mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulh_vv_i32m1_m( @@ -660,7 +660,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vmulh_vv_i32m1_m(vbool32_t mask, vint32m1_t op1, vint32m1_t op2, size_t vl) { - return vmulh_vv_i32m1_m(mask, op1, op2, vl); + return __riscv_vmulh_vv_i32m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulh_vx_i32m1_m( @@ -669,7 +669,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vmulh_vx_i32m1_m(vbool32_t mask, vint32m1_t op1, int32_t op2, size_t vl) { - return vmulh_vx_i32m1_m(mask, op1, op2, vl); + return __riscv_vmulh_vx_i32m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulh_vv_i32m2_m( @@ -678,7 +678,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vmulh_vv_i32m2_m(vbool16_t mask, vint32m2_t op1, vint32m2_t op2, size_t vl) { - return vmulh_vv_i32m2_m(mask, op1, op2, vl); + return __riscv_vmulh_vv_i32m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulh_vx_i32m2_m( @@ -687,7 +687,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vmulh_vx_i32m2_m(vbool16_t mask, vint32m2_t op1, int32_t op2, size_t vl) { - return vmulh_vx_i32m2_m(mask, op1, op2, vl); + return __riscv_vmulh_vx_i32m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulh_vv_i32m4_m( @@ -696,7 +696,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vmulh_vv_i32m4_m(vbool8_t mask, vint32m4_t op1, vint32m4_t op2, size_t vl) { - return vmulh_vv_i32m4_m(mask, op1, op2, vl); + return __riscv_vmulh_vv_i32m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulh_vx_i32m4_m( @@ -705,7 +705,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vmulh_vx_i32m4_m(vbool8_t mask, vint32m4_t op1, int32_t op2, size_t vl) { - return vmulh_vx_i32m4_m(mask, op1, op2, vl); + return __riscv_vmulh_vx_i32m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulh_vv_i32m8_m( @@ -714,7 +714,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m8_t test_vmulh_vv_i32m8_m(vbool4_t mask, vint32m8_t op1, vint32m8_t op2, size_t vl) { - return vmulh_vv_i32m8_m(mask, op1, op2, vl); + return __riscv_vmulh_vv_i32m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulh_vx_i32m8_m( @@ -723,7 +723,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m8_t test_vmulh_vx_i32m8_m(vbool4_t mask, vint32m8_t op1, int32_t op2, size_t vl) { - return vmulh_vx_i32m8_m(mask, op1, op2, vl); + return __riscv_vmulh_vx_i32m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulh_vv_i64m1_m( @@ -732,7 +732,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vmulh_vv_i64m1_m(vbool64_t mask, vint64m1_t op1, vint64m1_t op2, size_t vl) { - return vmulh_vv_i64m1_m(mask, op1, op2, vl); + return __riscv_vmulh_vv_i64m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulh_vx_i64m1_m( @@ -741,7 +741,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vmulh_vx_i64m1_m(vbool64_t mask, vint64m1_t op1, int64_t op2, size_t vl) { - return vmulh_vx_i64m1_m(mask, op1, op2, vl); + return __riscv_vmulh_vx_i64m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulh_vv_i64m2_m( @@ -750,7 +750,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m2_t test_vmulh_vv_i64m2_m(vbool32_t mask, vint64m2_t op1, vint64m2_t op2, size_t vl) { - return vmulh_vv_i64m2_m(mask, op1, op2, vl); + return __riscv_vmulh_vv_i64m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulh_vx_i64m2_m( @@ -759,7 +759,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m2_t test_vmulh_vx_i64m2_m(vbool32_t mask, vint64m2_t op1, int64_t op2, size_t vl) { - return vmulh_vx_i64m2_m(mask, op1, op2, vl); + return __riscv_vmulh_vx_i64m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulh_vv_i64m4_m( @@ -768,7 +768,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m4_t test_vmulh_vv_i64m4_m(vbool16_t mask, vint64m4_t op1, vint64m4_t op2, size_t vl) { - return vmulh_vv_i64m4_m(mask, op1, op2, vl); + return __riscv_vmulh_vv_i64m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulh_vx_i64m4_m( @@ -777,7 +777,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m4_t test_vmulh_vx_i64m4_m(vbool16_t mask, vint64m4_t op1, int64_t op2, size_t vl) { - return vmulh_vx_i64m4_m(mask, op1, op2, vl); + return __riscv_vmulh_vx_i64m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulh_vv_i64m8_m( @@ -786,7 +786,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m8_t test_vmulh_vv_i64m8_m(vbool8_t mask, vint64m8_t op1, vint64m8_t op2, size_t vl) { - return vmulh_vv_i64m8_m(mask, op1, op2, vl); + return __riscv_vmulh_vv_i64m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulh_vx_i64m8_m( @@ -795,6 +795,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m8_t test_vmulh_vx_i64m8_m(vbool8_t mask, vint64m8_t op1, int64_t op2, size_t vl) { - return vmulh_vx_i64m8_m(mask, op1, op2, vl); + return __riscv_vmulh_vx_i64m8_m(mask, op1, op2, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmulhsu.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmulhsu.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmulhsu.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmulhsu.c @@ -12,7 +12,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vmulhsu_vv_i8mf8(vint8mf8_t op1, vuint8mf8_t op2, size_t vl) { - return vmulhsu_vv_i8mf8(op1, op2, vl); + return __riscv_vmulhsu_vv_i8mf8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhsu_vx_i8mf8( @@ -21,7 +21,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vmulhsu_vx_i8mf8(vint8mf8_t op1, uint8_t op2, size_t vl) { - return vmulhsu_vx_i8mf8(op1, op2, vl); + return __riscv_vmulhsu_vx_i8mf8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhsu_vv_i8mf4( @@ -30,7 +30,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vmulhsu_vv_i8mf4(vint8mf4_t op1, vuint8mf4_t op2, size_t vl) { - return vmulhsu_vv_i8mf4(op1, op2, vl); + return __riscv_vmulhsu_vv_i8mf4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhsu_vx_i8mf4( @@ -39,7 +39,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vmulhsu_vx_i8mf4(vint8mf4_t op1, uint8_t op2, size_t vl) { - return vmulhsu_vx_i8mf4(op1, op2, vl); + return __riscv_vmulhsu_vx_i8mf4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhsu_vv_i8mf2( @@ -48,7 +48,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vmulhsu_vv_i8mf2(vint8mf2_t op1, vuint8mf2_t op2, size_t vl) { - return vmulhsu_vv_i8mf2(op1, op2, vl); + return __riscv_vmulhsu_vv_i8mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhsu_vx_i8mf2( @@ -57,7 +57,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vmulhsu_vx_i8mf2(vint8mf2_t op1, uint8_t op2, size_t vl) { - return vmulhsu_vx_i8mf2(op1, op2, vl); + return __riscv_vmulhsu_vx_i8mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhsu_vv_i8m1( @@ -66,7 +66,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vmulhsu_vv_i8m1(vint8m1_t op1, vuint8m1_t op2, size_t vl) { - return vmulhsu_vv_i8m1(op1, op2, vl); + return __riscv_vmulhsu_vv_i8m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhsu_vx_i8m1( @@ -75,7 +75,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vmulhsu_vx_i8m1(vint8m1_t op1, uint8_t op2, size_t vl) { - return vmulhsu_vx_i8m1(op1, op2, vl); + return __riscv_vmulhsu_vx_i8m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhsu_vv_i8m2( @@ -84,7 +84,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m2_t test_vmulhsu_vv_i8m2(vint8m2_t op1, vuint8m2_t op2, size_t vl) { - return vmulhsu_vv_i8m2(op1, op2, vl); + return __riscv_vmulhsu_vv_i8m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhsu_vx_i8m2( @@ -93,7 +93,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m2_t test_vmulhsu_vx_i8m2(vint8m2_t op1, uint8_t op2, size_t vl) { - return vmulhsu_vx_i8m2(op1, op2, vl); + return __riscv_vmulhsu_vx_i8m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhsu_vv_i8m4( @@ -102,7 +102,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m4_t test_vmulhsu_vv_i8m4(vint8m4_t op1, vuint8m4_t op2, size_t vl) { - return vmulhsu_vv_i8m4(op1, op2, vl); + return __riscv_vmulhsu_vv_i8m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhsu_vx_i8m4( @@ -111,7 +111,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m4_t test_vmulhsu_vx_i8m4(vint8m4_t op1, uint8_t op2, size_t vl) { - return vmulhsu_vx_i8m4(op1, op2, vl); + return __riscv_vmulhsu_vx_i8m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhsu_vv_i8m8( @@ -120,7 +120,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m8_t test_vmulhsu_vv_i8m8(vint8m8_t op1, vuint8m8_t op2, size_t vl) { - return vmulhsu_vv_i8m8(op1, op2, vl); + return __riscv_vmulhsu_vv_i8m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhsu_vx_i8m8( @@ -129,7 +129,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m8_t test_vmulhsu_vx_i8m8(vint8m8_t op1, uint8_t op2, size_t vl) { - return vmulhsu_vx_i8m8(op1, op2, vl); + return __riscv_vmulhsu_vx_i8m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhsu_vv_i16mf4( @@ -138,7 +138,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vmulhsu_vv_i16mf4(vint16mf4_t op1, vuint16mf4_t op2, size_t vl) { - return vmulhsu_vv_i16mf4(op1, op2, vl); + return __riscv_vmulhsu_vv_i16mf4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhsu_vx_i16mf4( @@ -147,7 +147,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vmulhsu_vx_i16mf4(vint16mf4_t op1, uint16_t op2, size_t vl) { - return vmulhsu_vx_i16mf4(op1, op2, vl); + return __riscv_vmulhsu_vx_i16mf4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhsu_vv_i16mf2( @@ -156,7 +156,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vmulhsu_vv_i16mf2(vint16mf2_t op1, vuint16mf2_t op2, size_t vl) { - return vmulhsu_vv_i16mf2(op1, op2, vl); + return __riscv_vmulhsu_vv_i16mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhsu_vx_i16mf2( @@ -165,7 +165,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vmulhsu_vx_i16mf2(vint16mf2_t op1, uint16_t op2, size_t vl) { - return vmulhsu_vx_i16mf2(op1, op2, vl); + return __riscv_vmulhsu_vx_i16mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhsu_vv_i16m1( @@ -174,7 +174,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vmulhsu_vv_i16m1(vint16m1_t op1, vuint16m1_t op2, size_t vl) { - return vmulhsu_vv_i16m1(op1, op2, vl); + return __riscv_vmulhsu_vv_i16m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhsu_vx_i16m1( @@ -183,7 +183,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vmulhsu_vx_i16m1(vint16m1_t op1, uint16_t op2, size_t vl) { - return vmulhsu_vx_i16m1(op1, op2, vl); + return __riscv_vmulhsu_vx_i16m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhsu_vv_i16m2( @@ -192,7 +192,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vmulhsu_vv_i16m2(vint16m2_t op1, vuint16m2_t op2, size_t vl) { - return vmulhsu_vv_i16m2(op1, op2, vl); + return __riscv_vmulhsu_vv_i16m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhsu_vx_i16m2( @@ -201,7 +201,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vmulhsu_vx_i16m2(vint16m2_t op1, uint16_t op2, size_t vl) { - return vmulhsu_vx_i16m2(op1, op2, vl); + return __riscv_vmulhsu_vx_i16m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhsu_vv_i16m4( @@ -210,7 +210,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vmulhsu_vv_i16m4(vint16m4_t op1, vuint16m4_t op2, size_t vl) { - return vmulhsu_vv_i16m4(op1, op2, vl); + return __riscv_vmulhsu_vv_i16m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhsu_vx_i16m4( @@ -219,7 +219,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vmulhsu_vx_i16m4(vint16m4_t op1, uint16_t op2, size_t vl) { - return vmulhsu_vx_i16m4(op1, op2, vl); + return __riscv_vmulhsu_vx_i16m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhsu_vv_i16m8( @@ -228,7 +228,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m8_t test_vmulhsu_vv_i16m8(vint16m8_t op1, vuint16m8_t op2, size_t vl) { - return vmulhsu_vv_i16m8(op1, op2, vl); + return __riscv_vmulhsu_vv_i16m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhsu_vx_i16m8( @@ -237,7 +237,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m8_t test_vmulhsu_vx_i16m8(vint16m8_t op1, uint16_t op2, size_t vl) { - return vmulhsu_vx_i16m8(op1, op2, vl); + return __riscv_vmulhsu_vx_i16m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhsu_vv_i32mf2( @@ -246,7 +246,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vmulhsu_vv_i32mf2(vint32mf2_t op1, vuint32mf2_t op2, size_t vl) { - return vmulhsu_vv_i32mf2(op1, op2, vl); + return __riscv_vmulhsu_vv_i32mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhsu_vx_i32mf2( @@ -255,7 +255,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vmulhsu_vx_i32mf2(vint32mf2_t op1, uint32_t op2, size_t vl) { - return vmulhsu_vx_i32mf2(op1, op2, vl); + return __riscv_vmulhsu_vx_i32mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhsu_vv_i32m1( @@ -264,7 +264,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vmulhsu_vv_i32m1(vint32m1_t op1, vuint32m1_t op2, size_t vl) { - return vmulhsu_vv_i32m1(op1, op2, vl); + return __riscv_vmulhsu_vv_i32m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhsu_vx_i32m1( @@ -273,7 +273,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vmulhsu_vx_i32m1(vint32m1_t op1, uint32_t op2, size_t vl) { - return vmulhsu_vx_i32m1(op1, op2, vl); + return __riscv_vmulhsu_vx_i32m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhsu_vv_i32m2( @@ -282,7 +282,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vmulhsu_vv_i32m2(vint32m2_t op1, vuint32m2_t op2, size_t vl) { - return vmulhsu_vv_i32m2(op1, op2, vl); + return __riscv_vmulhsu_vv_i32m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhsu_vx_i32m2( @@ -291,7 +291,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vmulhsu_vx_i32m2(vint32m2_t op1, uint32_t op2, size_t vl) { - return vmulhsu_vx_i32m2(op1, op2, vl); + return __riscv_vmulhsu_vx_i32m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhsu_vv_i32m4( @@ -300,7 +300,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vmulhsu_vv_i32m4(vint32m4_t op1, vuint32m4_t op2, size_t vl) { - return vmulhsu_vv_i32m4(op1, op2, vl); + return __riscv_vmulhsu_vv_i32m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhsu_vx_i32m4( @@ -309,7 +309,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vmulhsu_vx_i32m4(vint32m4_t op1, uint32_t op2, size_t vl) { - return vmulhsu_vx_i32m4(op1, op2, vl); + return __riscv_vmulhsu_vx_i32m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhsu_vv_i32m8( @@ -318,7 +318,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m8_t test_vmulhsu_vv_i32m8(vint32m8_t op1, vuint32m8_t op2, size_t vl) { - return vmulhsu_vv_i32m8(op1, op2, vl); + return __riscv_vmulhsu_vv_i32m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhsu_vx_i32m8( @@ -327,7 +327,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m8_t test_vmulhsu_vx_i32m8(vint32m8_t op1, uint32_t op2, size_t vl) { - return vmulhsu_vx_i32m8(op1, op2, vl); + return __riscv_vmulhsu_vx_i32m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhsu_vv_i64m1( @@ -336,7 +336,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vmulhsu_vv_i64m1(vint64m1_t op1, vuint64m1_t op2, size_t vl) { - return vmulhsu_vv_i64m1(op1, op2, vl); + return __riscv_vmulhsu_vv_i64m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhsu_vx_i64m1( @@ -345,7 +345,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vmulhsu_vx_i64m1(vint64m1_t op1, uint64_t op2, size_t vl) { - return vmulhsu_vx_i64m1(op1, op2, vl); + return __riscv_vmulhsu_vx_i64m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhsu_vv_i64m2( @@ -354,7 +354,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m2_t test_vmulhsu_vv_i64m2(vint64m2_t op1, vuint64m2_t op2, size_t vl) { - return vmulhsu_vv_i64m2(op1, op2, vl); + return __riscv_vmulhsu_vv_i64m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhsu_vx_i64m2( @@ -363,7 +363,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m2_t test_vmulhsu_vx_i64m2(vint64m2_t op1, uint64_t op2, size_t vl) { - return vmulhsu_vx_i64m2(op1, op2, vl); + return __riscv_vmulhsu_vx_i64m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhsu_vv_i64m4( @@ -372,7 +372,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m4_t test_vmulhsu_vv_i64m4(vint64m4_t op1, vuint64m4_t op2, size_t vl) { - return vmulhsu_vv_i64m4(op1, op2, vl); + return __riscv_vmulhsu_vv_i64m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhsu_vx_i64m4( @@ -381,7 +381,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m4_t test_vmulhsu_vx_i64m4(vint64m4_t op1, uint64_t op2, size_t vl) { - return vmulhsu_vx_i64m4(op1, op2, vl); + return __riscv_vmulhsu_vx_i64m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhsu_vv_i64m8( @@ -390,7 +390,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m8_t test_vmulhsu_vv_i64m8(vint64m8_t op1, vuint64m8_t op2, size_t vl) { - return vmulhsu_vv_i64m8(op1, op2, vl); + return __riscv_vmulhsu_vv_i64m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhsu_vx_i64m8( @@ -399,7 +399,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m8_t test_vmulhsu_vx_i64m8(vint64m8_t op1, uint64_t op2, size_t vl) { - return vmulhsu_vx_i64m8(op1, op2, vl); + return __riscv_vmulhsu_vx_i64m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhsu_vv_i8mf8_m( @@ -408,7 +408,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vmulhsu_vv_i8mf8_m(vbool64_t mask, vint8mf8_t op1, vuint8mf8_t op2, size_t vl) { - return vmulhsu_vv_i8mf8_m(mask, op1, op2, vl); + return __riscv_vmulhsu_vv_i8mf8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhsu_vx_i8mf8_m( @@ -417,7 +417,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vmulhsu_vx_i8mf8_m(vbool64_t mask, vint8mf8_t op1, uint8_t op2, size_t vl) { - return vmulhsu_vx_i8mf8_m(mask, op1, op2, vl); + return __riscv_vmulhsu_vx_i8mf8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhsu_vv_i8mf4_m( @@ -426,7 +426,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vmulhsu_vv_i8mf4_m(vbool32_t mask, vint8mf4_t op1, vuint8mf4_t op2, size_t vl) { - return vmulhsu_vv_i8mf4_m(mask, op1, op2, vl); + return __riscv_vmulhsu_vv_i8mf4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhsu_vx_i8mf4_m( @@ -435,7 +435,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vmulhsu_vx_i8mf4_m(vbool32_t mask, vint8mf4_t op1, uint8_t op2, size_t vl) { - return vmulhsu_vx_i8mf4_m(mask, op1, op2, vl); + return __riscv_vmulhsu_vx_i8mf4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhsu_vv_i8mf2_m( @@ -444,7 +444,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vmulhsu_vv_i8mf2_m(vbool16_t mask, vint8mf2_t op1, vuint8mf2_t op2, size_t vl) { - return vmulhsu_vv_i8mf2_m(mask, op1, op2, vl); + return __riscv_vmulhsu_vv_i8mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhsu_vx_i8mf2_m( @@ -453,7 +453,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vmulhsu_vx_i8mf2_m(vbool16_t mask, vint8mf2_t op1, uint8_t op2, size_t vl) { - return vmulhsu_vx_i8mf2_m(mask, op1, op2, vl); + return __riscv_vmulhsu_vx_i8mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhsu_vv_i8m1_m( @@ -462,7 +462,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vmulhsu_vv_i8m1_m(vbool8_t mask, vint8m1_t op1, vuint8m1_t op2, size_t vl) { - return vmulhsu_vv_i8m1_m(mask, op1, op2, vl); + return __riscv_vmulhsu_vv_i8m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhsu_vx_i8m1_m( @@ -471,7 +471,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vmulhsu_vx_i8m1_m(vbool8_t mask, vint8m1_t op1, uint8_t op2, size_t vl) { - return vmulhsu_vx_i8m1_m(mask, op1, op2, vl); + return __riscv_vmulhsu_vx_i8m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhsu_vv_i8m2_m( @@ -480,7 +480,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m2_t test_vmulhsu_vv_i8m2_m(vbool4_t mask, vint8m2_t op1, vuint8m2_t op2, size_t vl) { - return vmulhsu_vv_i8m2_m(mask, op1, op2, vl); + return __riscv_vmulhsu_vv_i8m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhsu_vx_i8m2_m( @@ -489,7 +489,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m2_t test_vmulhsu_vx_i8m2_m(vbool4_t mask, vint8m2_t op1, uint8_t op2, size_t vl) { - return vmulhsu_vx_i8m2_m(mask, op1, op2, vl); + return __riscv_vmulhsu_vx_i8m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhsu_vv_i8m4_m( @@ -498,7 +498,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m4_t test_vmulhsu_vv_i8m4_m(vbool2_t mask, vint8m4_t op1, vuint8m4_t op2, size_t vl) { - return vmulhsu_vv_i8m4_m(mask, op1, op2, vl); + return __riscv_vmulhsu_vv_i8m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhsu_vx_i8m4_m( @@ -507,7 +507,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m4_t test_vmulhsu_vx_i8m4_m(vbool2_t mask, vint8m4_t op1, uint8_t op2, size_t vl) { - return vmulhsu_vx_i8m4_m(mask, op1, op2, vl); + return __riscv_vmulhsu_vx_i8m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhsu_vv_i8m8_m( @@ -516,7 +516,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m8_t test_vmulhsu_vv_i8m8_m(vbool1_t mask, vint8m8_t op1, vuint8m8_t op2, size_t vl) { - return vmulhsu_vv_i8m8_m(mask, op1, op2, vl); + return __riscv_vmulhsu_vv_i8m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhsu_vx_i8m8_m( @@ -525,7 +525,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m8_t test_vmulhsu_vx_i8m8_m(vbool1_t mask, vint8m8_t op1, uint8_t op2, size_t vl) { - return vmulhsu_vx_i8m8_m(mask, op1, op2, vl); + return __riscv_vmulhsu_vx_i8m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhsu_vv_i16mf4_m( @@ -534,7 +534,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vmulhsu_vv_i16mf4_m(vbool64_t mask, vint16mf4_t op1, vuint16mf4_t op2, size_t vl) { - return vmulhsu_vv_i16mf4_m(mask, op1, op2, vl); + return __riscv_vmulhsu_vv_i16mf4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhsu_vx_i16mf4_m( @@ -543,7 +543,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vmulhsu_vx_i16mf4_m(vbool64_t mask, vint16mf4_t op1, uint16_t op2, size_t vl) { - return vmulhsu_vx_i16mf4_m(mask, op1, op2, vl); + return __riscv_vmulhsu_vx_i16mf4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhsu_vv_i16mf2_m( @@ -552,7 +552,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vmulhsu_vv_i16mf2_m(vbool32_t mask, vint16mf2_t op1, vuint16mf2_t op2, size_t vl) { - return vmulhsu_vv_i16mf2_m(mask, op1, op2, vl); + return __riscv_vmulhsu_vv_i16mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhsu_vx_i16mf2_m( @@ -561,7 +561,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vmulhsu_vx_i16mf2_m(vbool32_t mask, vint16mf2_t op1, uint16_t op2, size_t vl) { - return vmulhsu_vx_i16mf2_m(mask, op1, op2, vl); + return __riscv_vmulhsu_vx_i16mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhsu_vv_i16m1_m( @@ -570,7 +570,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vmulhsu_vv_i16m1_m(vbool16_t mask, vint16m1_t op1, vuint16m1_t op2, size_t vl) { - return vmulhsu_vv_i16m1_m(mask, op1, op2, vl); + return __riscv_vmulhsu_vv_i16m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhsu_vx_i16m1_m( @@ -579,7 +579,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vmulhsu_vx_i16m1_m(vbool16_t mask, vint16m1_t op1, uint16_t op2, size_t vl) { - return vmulhsu_vx_i16m1_m(mask, op1, op2, vl); + return __riscv_vmulhsu_vx_i16m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhsu_vv_i16m2_m( @@ -588,7 +588,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vmulhsu_vv_i16m2_m(vbool8_t mask, vint16m2_t op1, vuint16m2_t op2, size_t vl) { - return vmulhsu_vv_i16m2_m(mask, op1, op2, vl); + return __riscv_vmulhsu_vv_i16m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhsu_vx_i16m2_m( @@ -597,7 +597,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vmulhsu_vx_i16m2_m(vbool8_t mask, vint16m2_t op1, uint16_t op2, size_t vl) { - return vmulhsu_vx_i16m2_m(mask, op1, op2, vl); + return __riscv_vmulhsu_vx_i16m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhsu_vv_i16m4_m( @@ -606,7 +606,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vmulhsu_vv_i16m4_m(vbool4_t mask, vint16m4_t op1, vuint16m4_t op2, size_t vl) { - return vmulhsu_vv_i16m4_m(mask, op1, op2, vl); + return __riscv_vmulhsu_vv_i16m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhsu_vx_i16m4_m( @@ -615,7 +615,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vmulhsu_vx_i16m4_m(vbool4_t mask, vint16m4_t op1, uint16_t op2, size_t vl) { - return vmulhsu_vx_i16m4_m(mask, op1, op2, vl); + return __riscv_vmulhsu_vx_i16m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhsu_vv_i16m8_m( @@ -624,7 +624,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m8_t test_vmulhsu_vv_i16m8_m(vbool2_t mask, vint16m8_t op1, vuint16m8_t op2, size_t vl) { - return vmulhsu_vv_i16m8_m(mask, op1, op2, vl); + return __riscv_vmulhsu_vv_i16m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhsu_vx_i16m8_m( @@ -633,7 +633,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m8_t test_vmulhsu_vx_i16m8_m(vbool2_t mask, vint16m8_t op1, uint16_t op2, size_t vl) { - return vmulhsu_vx_i16m8_m(mask, op1, op2, vl); + return __riscv_vmulhsu_vx_i16m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhsu_vv_i32mf2_m( @@ -642,7 +642,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vmulhsu_vv_i32mf2_m(vbool64_t mask, vint32mf2_t op1, vuint32mf2_t op2, size_t vl) { - return vmulhsu_vv_i32mf2_m(mask, op1, op2, vl); + return __riscv_vmulhsu_vv_i32mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhsu_vx_i32mf2_m( @@ -651,7 +651,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vmulhsu_vx_i32mf2_m(vbool64_t mask, vint32mf2_t op1, uint32_t op2, size_t vl) { - return vmulhsu_vx_i32mf2_m(mask, op1, op2, vl); + return __riscv_vmulhsu_vx_i32mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhsu_vv_i32m1_m( @@ -660,7 +660,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vmulhsu_vv_i32m1_m(vbool32_t mask, vint32m1_t op1, vuint32m1_t op2, size_t vl) { - return vmulhsu_vv_i32m1_m(mask, op1, op2, vl); + return __riscv_vmulhsu_vv_i32m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhsu_vx_i32m1_m( @@ -669,7 +669,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vmulhsu_vx_i32m1_m(vbool32_t mask, vint32m1_t op1, uint32_t op2, size_t vl) { - return vmulhsu_vx_i32m1_m(mask, op1, op2, vl); + return __riscv_vmulhsu_vx_i32m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhsu_vv_i32m2_m( @@ -678,7 +678,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vmulhsu_vv_i32m2_m(vbool16_t mask, vint32m2_t op1, vuint32m2_t op2, size_t vl) { - return vmulhsu_vv_i32m2_m(mask, op1, op2, vl); + return __riscv_vmulhsu_vv_i32m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhsu_vx_i32m2_m( @@ -687,7 +687,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vmulhsu_vx_i32m2_m(vbool16_t mask, vint32m2_t op1, uint32_t op2, size_t vl) { - return vmulhsu_vx_i32m2_m(mask, op1, op2, vl); + return __riscv_vmulhsu_vx_i32m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhsu_vv_i32m4_m( @@ -696,7 +696,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vmulhsu_vv_i32m4_m(vbool8_t mask, vint32m4_t op1, vuint32m4_t op2, size_t vl) { - return vmulhsu_vv_i32m4_m(mask, op1, op2, vl); + return __riscv_vmulhsu_vv_i32m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhsu_vx_i32m4_m( @@ -705,7 +705,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vmulhsu_vx_i32m4_m(vbool8_t mask, vint32m4_t op1, uint32_t op2, size_t vl) { - return vmulhsu_vx_i32m4_m(mask, op1, op2, vl); + return __riscv_vmulhsu_vx_i32m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhsu_vv_i32m8_m( @@ -714,7 +714,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m8_t test_vmulhsu_vv_i32m8_m(vbool4_t mask, vint32m8_t op1, vuint32m8_t op2, size_t vl) { - return vmulhsu_vv_i32m8_m(mask, op1, op2, vl); + return __riscv_vmulhsu_vv_i32m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhsu_vx_i32m8_m( @@ -723,7 +723,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m8_t test_vmulhsu_vx_i32m8_m(vbool4_t mask, vint32m8_t op1, uint32_t op2, size_t vl) { - return vmulhsu_vx_i32m8_m(mask, op1, op2, vl); + return __riscv_vmulhsu_vx_i32m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhsu_vv_i64m1_m( @@ -732,7 +732,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vmulhsu_vv_i64m1_m(vbool64_t mask, vint64m1_t op1, vuint64m1_t op2, size_t vl) { - return vmulhsu_vv_i64m1_m(mask, op1, op2, vl); + return __riscv_vmulhsu_vv_i64m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhsu_vx_i64m1_m( @@ -741,7 +741,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vmulhsu_vx_i64m1_m(vbool64_t mask, vint64m1_t op1, uint64_t op2, size_t vl) { - return vmulhsu_vx_i64m1_m(mask, op1, op2, vl); + return __riscv_vmulhsu_vx_i64m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhsu_vv_i64m2_m( @@ -750,7 +750,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m2_t test_vmulhsu_vv_i64m2_m(vbool32_t mask, vint64m2_t op1, vuint64m2_t op2, size_t vl) { - return vmulhsu_vv_i64m2_m(mask, op1, op2, vl); + return __riscv_vmulhsu_vv_i64m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhsu_vx_i64m2_m( @@ -759,7 +759,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m2_t test_vmulhsu_vx_i64m2_m(vbool32_t mask, vint64m2_t op1, uint64_t op2, size_t vl) { - return vmulhsu_vx_i64m2_m(mask, op1, op2, vl); + return __riscv_vmulhsu_vx_i64m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhsu_vv_i64m4_m( @@ -768,7 +768,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m4_t test_vmulhsu_vv_i64m4_m(vbool16_t mask, vint64m4_t op1, vuint64m4_t op2, size_t vl) { - return vmulhsu_vv_i64m4_m(mask, op1, op2, vl); + return __riscv_vmulhsu_vv_i64m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhsu_vx_i64m4_m( @@ -777,7 +777,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m4_t test_vmulhsu_vx_i64m4_m(vbool16_t mask, vint64m4_t op1, uint64_t op2, size_t vl) { - return vmulhsu_vx_i64m4_m(mask, op1, op2, vl); + return __riscv_vmulhsu_vx_i64m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhsu_vv_i64m8_m( @@ -786,7 +786,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m8_t test_vmulhsu_vv_i64m8_m(vbool8_t mask, vint64m8_t op1, vuint64m8_t op2, size_t vl) { - return vmulhsu_vv_i64m8_m(mask, op1, op2, vl); + return __riscv_vmulhsu_vv_i64m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhsu_vx_i64m8_m( @@ -795,6 +795,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m8_t test_vmulhsu_vx_i64m8_m(vbool8_t mask, vint64m8_t op1, uint64_t op2, size_t vl) { - return vmulhsu_vx_i64m8_m(mask, op1, op2, vl); + return __riscv_vmulhsu_vx_i64m8_m(mask, op1, op2, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmulhu.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmulhu.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmulhu.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmulhu.c @@ -12,7 +12,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf8_t test_vmulhu_vv_u8mf8(vuint8mf8_t op1, vuint8mf8_t op2, size_t vl) { - return vmulhu_vv_u8mf8(op1, op2, vl); + return __riscv_vmulhu_vv_u8mf8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhu_vx_u8mf8( @@ -21,7 +21,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf8_t test_vmulhu_vx_u8mf8(vuint8mf8_t op1, uint8_t op2, size_t vl) { - return vmulhu_vx_u8mf8(op1, op2, vl); + return __riscv_vmulhu_vx_u8mf8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhu_vv_u8mf4( @@ -30,7 +30,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf4_t test_vmulhu_vv_u8mf4(vuint8mf4_t op1, vuint8mf4_t op2, size_t vl) { - return vmulhu_vv_u8mf4(op1, op2, vl); + return __riscv_vmulhu_vv_u8mf4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhu_vx_u8mf4( @@ -39,7 +39,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf4_t test_vmulhu_vx_u8mf4(vuint8mf4_t op1, uint8_t op2, size_t vl) { - return vmulhu_vx_u8mf4(op1, op2, vl); + return __riscv_vmulhu_vx_u8mf4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhu_vv_u8mf2( @@ -48,7 +48,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf2_t test_vmulhu_vv_u8mf2(vuint8mf2_t op1, vuint8mf2_t op2, size_t vl) { - return vmulhu_vv_u8mf2(op1, op2, vl); + return __riscv_vmulhu_vv_u8mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhu_vx_u8mf2( @@ -57,7 +57,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf2_t test_vmulhu_vx_u8mf2(vuint8mf2_t op1, uint8_t op2, size_t vl) { - return vmulhu_vx_u8mf2(op1, op2, vl); + return __riscv_vmulhu_vx_u8mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhu_vv_u8m1( @@ -66,7 +66,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vmulhu_vv_u8m1(vuint8m1_t op1, vuint8m1_t op2, size_t vl) { - return vmulhu_vv_u8m1(op1, op2, vl); + return __riscv_vmulhu_vv_u8m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhu_vx_u8m1( @@ -75,7 +75,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vmulhu_vx_u8m1(vuint8m1_t op1, uint8_t op2, size_t vl) { - return vmulhu_vx_u8m1(op1, op2, vl); + return __riscv_vmulhu_vx_u8m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhu_vv_u8m2( @@ -84,7 +84,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m2_t test_vmulhu_vv_u8m2(vuint8m2_t op1, vuint8m2_t op2, size_t vl) { - return vmulhu_vv_u8m2(op1, op2, vl); + return __riscv_vmulhu_vv_u8m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhu_vx_u8m2( @@ -93,7 +93,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m2_t test_vmulhu_vx_u8m2(vuint8m2_t op1, uint8_t op2, size_t vl) { - return vmulhu_vx_u8m2(op1, op2, vl); + return __riscv_vmulhu_vx_u8m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhu_vv_u8m4( @@ -102,7 +102,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m4_t test_vmulhu_vv_u8m4(vuint8m4_t op1, vuint8m4_t op2, size_t vl) { - return vmulhu_vv_u8m4(op1, op2, vl); + return __riscv_vmulhu_vv_u8m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhu_vx_u8m4( @@ -111,7 +111,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m4_t test_vmulhu_vx_u8m4(vuint8m4_t op1, uint8_t op2, size_t vl) { - return vmulhu_vx_u8m4(op1, op2, vl); + return __riscv_vmulhu_vx_u8m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhu_vv_u8m8( @@ -120,7 +120,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m8_t test_vmulhu_vv_u8m8(vuint8m8_t op1, vuint8m8_t op2, size_t vl) { - return vmulhu_vv_u8m8(op1, op2, vl); + return __riscv_vmulhu_vv_u8m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhu_vx_u8m8( @@ -129,7 +129,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m8_t test_vmulhu_vx_u8m8(vuint8m8_t op1, uint8_t op2, size_t vl) { - return vmulhu_vx_u8m8(op1, op2, vl); + return __riscv_vmulhu_vx_u8m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhu_vv_u16mf4( @@ -138,7 +138,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vmulhu_vv_u16mf4(vuint16mf4_t op1, vuint16mf4_t op2, size_t vl) { - return vmulhu_vv_u16mf4(op1, op2, vl); + return __riscv_vmulhu_vv_u16mf4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhu_vx_u16mf4( @@ -147,7 +147,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vmulhu_vx_u16mf4(vuint16mf4_t op1, uint16_t op2, size_t vl) { - return vmulhu_vx_u16mf4(op1, op2, vl); + return __riscv_vmulhu_vx_u16mf4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhu_vv_u16mf2( @@ -156,7 +156,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vmulhu_vv_u16mf2(vuint16mf2_t op1, vuint16mf2_t op2, size_t vl) { - return vmulhu_vv_u16mf2(op1, op2, vl); + return __riscv_vmulhu_vv_u16mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhu_vx_u16mf2( @@ -165,7 +165,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vmulhu_vx_u16mf2(vuint16mf2_t op1, uint16_t op2, size_t vl) { - return vmulhu_vx_u16mf2(op1, op2, vl); + return __riscv_vmulhu_vx_u16mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhu_vv_u16m1( @@ -174,7 +174,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vmulhu_vv_u16m1(vuint16m1_t op1, vuint16m1_t op2, size_t vl) { - return vmulhu_vv_u16m1(op1, op2, vl); + return __riscv_vmulhu_vv_u16m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhu_vx_u16m1( @@ -183,7 +183,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vmulhu_vx_u16m1(vuint16m1_t op1, uint16_t op2, size_t vl) { - return vmulhu_vx_u16m1(op1, op2, vl); + return __riscv_vmulhu_vx_u16m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhu_vv_u16m2( @@ -192,7 +192,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vmulhu_vv_u16m2(vuint16m2_t op1, vuint16m2_t op2, size_t vl) { - return vmulhu_vv_u16m2(op1, op2, vl); + return __riscv_vmulhu_vv_u16m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhu_vx_u16m2( @@ -201,7 +201,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vmulhu_vx_u16m2(vuint16m2_t op1, uint16_t op2, size_t vl) { - return vmulhu_vx_u16m2(op1, op2, vl); + return __riscv_vmulhu_vx_u16m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhu_vv_u16m4( @@ -210,7 +210,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_vmulhu_vv_u16m4(vuint16m4_t op1, vuint16m4_t op2, size_t vl) { - return vmulhu_vv_u16m4(op1, op2, vl); + return __riscv_vmulhu_vv_u16m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhu_vx_u16m4( @@ -219,7 +219,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_vmulhu_vx_u16m4(vuint16m4_t op1, uint16_t op2, size_t vl) { - return vmulhu_vx_u16m4(op1, op2, vl); + return __riscv_vmulhu_vx_u16m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhu_vv_u16m8( @@ -228,7 +228,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m8_t test_vmulhu_vv_u16m8(vuint16m8_t op1, vuint16m8_t op2, size_t vl) { - return vmulhu_vv_u16m8(op1, op2, vl); + return __riscv_vmulhu_vv_u16m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhu_vx_u16m8( @@ -237,7 +237,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m8_t test_vmulhu_vx_u16m8(vuint16m8_t op1, uint16_t op2, size_t vl) { - return vmulhu_vx_u16m8(op1, op2, vl); + return __riscv_vmulhu_vx_u16m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhu_vv_u32mf2( @@ -246,7 +246,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vmulhu_vv_u32mf2(vuint32mf2_t op1, vuint32mf2_t op2, size_t vl) { - return vmulhu_vv_u32mf2(op1, op2, vl); + return __riscv_vmulhu_vv_u32mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhu_vx_u32mf2( @@ -255,7 +255,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vmulhu_vx_u32mf2(vuint32mf2_t op1, uint32_t op2, size_t vl) { - return vmulhu_vx_u32mf2(op1, op2, vl); + return __riscv_vmulhu_vx_u32mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhu_vv_u32m1( @@ -264,7 +264,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vmulhu_vv_u32m1(vuint32m1_t op1, vuint32m1_t op2, size_t vl) { - return vmulhu_vv_u32m1(op1, op2, vl); + return __riscv_vmulhu_vv_u32m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhu_vx_u32m1( @@ -273,7 +273,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vmulhu_vx_u32m1(vuint32m1_t op1, uint32_t op2, size_t vl) { - return vmulhu_vx_u32m1(op1, op2, vl); + return __riscv_vmulhu_vx_u32m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhu_vv_u32m2( @@ -282,7 +282,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vmulhu_vv_u32m2(vuint32m2_t op1, vuint32m2_t op2, size_t vl) { - return vmulhu_vv_u32m2(op1, op2, vl); + return __riscv_vmulhu_vv_u32m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhu_vx_u32m2( @@ -291,7 +291,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vmulhu_vx_u32m2(vuint32m2_t op1, uint32_t op2, size_t vl) { - return vmulhu_vx_u32m2(op1, op2, vl); + return __riscv_vmulhu_vx_u32m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhu_vv_u32m4( @@ -300,7 +300,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vmulhu_vv_u32m4(vuint32m4_t op1, vuint32m4_t op2, size_t vl) { - return vmulhu_vv_u32m4(op1, op2, vl); + return __riscv_vmulhu_vv_u32m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhu_vx_u32m4( @@ -309,7 +309,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vmulhu_vx_u32m4(vuint32m4_t op1, uint32_t op2, size_t vl) { - return vmulhu_vx_u32m4(op1, op2, vl); + return __riscv_vmulhu_vx_u32m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhu_vv_u32m8( @@ -318,7 +318,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m8_t test_vmulhu_vv_u32m8(vuint32m8_t op1, vuint32m8_t op2, size_t vl) { - return vmulhu_vv_u32m8(op1, op2, vl); + return __riscv_vmulhu_vv_u32m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhu_vx_u32m8( @@ -327,7 +327,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m8_t test_vmulhu_vx_u32m8(vuint32m8_t op1, uint32_t op2, size_t vl) { - return vmulhu_vx_u32m8(op1, op2, vl); + return __riscv_vmulhu_vx_u32m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhu_vv_u64m1( @@ -336,7 +336,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m1_t test_vmulhu_vv_u64m1(vuint64m1_t op1, vuint64m1_t op2, size_t vl) { - return vmulhu_vv_u64m1(op1, op2, vl); + return __riscv_vmulhu_vv_u64m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhu_vx_u64m1( @@ -345,7 +345,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m1_t test_vmulhu_vx_u64m1(vuint64m1_t op1, uint64_t op2, size_t vl) { - return vmulhu_vx_u64m1(op1, op2, vl); + return __riscv_vmulhu_vx_u64m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhu_vv_u64m2( @@ -354,7 +354,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m2_t test_vmulhu_vv_u64m2(vuint64m2_t op1, vuint64m2_t op2, size_t vl) { - return vmulhu_vv_u64m2(op1, op2, vl); + return __riscv_vmulhu_vv_u64m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhu_vx_u64m2( @@ -363,7 +363,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m2_t test_vmulhu_vx_u64m2(vuint64m2_t op1, uint64_t op2, size_t vl) { - return vmulhu_vx_u64m2(op1, op2, vl); + return __riscv_vmulhu_vx_u64m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhu_vv_u64m4( @@ -372,7 +372,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m4_t test_vmulhu_vv_u64m4(vuint64m4_t op1, vuint64m4_t op2, size_t vl) { - return vmulhu_vv_u64m4(op1, op2, vl); + return __riscv_vmulhu_vv_u64m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhu_vx_u64m4( @@ -381,7 +381,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m4_t test_vmulhu_vx_u64m4(vuint64m4_t op1, uint64_t op2, size_t vl) { - return vmulhu_vx_u64m4(op1, op2, vl); + return __riscv_vmulhu_vx_u64m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhu_vv_u64m8( @@ -390,7 +390,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m8_t test_vmulhu_vv_u64m8(vuint64m8_t op1, vuint64m8_t op2, size_t vl) { - return vmulhu_vv_u64m8(op1, op2, vl); + return __riscv_vmulhu_vv_u64m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhu_vx_u64m8( @@ -399,7 +399,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m8_t test_vmulhu_vx_u64m8(vuint64m8_t op1, uint64_t op2, size_t vl) { - return vmulhu_vx_u64m8(op1, op2, vl); + return __riscv_vmulhu_vx_u64m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhu_vv_u8mf8_m( @@ -408,7 +408,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf8_t test_vmulhu_vv_u8mf8_m(vbool64_t mask, vuint8mf8_t op1, vuint8mf8_t op2, size_t vl) { - return vmulhu_vv_u8mf8_m(mask, op1, op2, vl); + return __riscv_vmulhu_vv_u8mf8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhu_vx_u8mf8_m( @@ -417,7 +417,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf8_t test_vmulhu_vx_u8mf8_m(vbool64_t mask, vuint8mf8_t op1, uint8_t op2, size_t vl) { - return vmulhu_vx_u8mf8_m(mask, op1, op2, vl); + return __riscv_vmulhu_vx_u8mf8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhu_vv_u8mf4_m( @@ -426,7 +426,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf4_t test_vmulhu_vv_u8mf4_m(vbool32_t mask, vuint8mf4_t op1, vuint8mf4_t op2, size_t vl) { - return vmulhu_vv_u8mf4_m(mask, op1, op2, vl); + return __riscv_vmulhu_vv_u8mf4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhu_vx_u8mf4_m( @@ -435,7 +435,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf4_t test_vmulhu_vx_u8mf4_m(vbool32_t mask, vuint8mf4_t op1, uint8_t op2, size_t vl) { - return vmulhu_vx_u8mf4_m(mask, op1, op2, vl); + return __riscv_vmulhu_vx_u8mf4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhu_vv_u8mf2_m( @@ -444,7 +444,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf2_t test_vmulhu_vv_u8mf2_m(vbool16_t mask, vuint8mf2_t op1, vuint8mf2_t op2, size_t vl) { - return vmulhu_vv_u8mf2_m(mask, op1, op2, vl); + return __riscv_vmulhu_vv_u8mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhu_vx_u8mf2_m( @@ -453,7 +453,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf2_t test_vmulhu_vx_u8mf2_m(vbool16_t mask, vuint8mf2_t op1, uint8_t op2, size_t vl) { - return vmulhu_vx_u8mf2_m(mask, op1, op2, vl); + return __riscv_vmulhu_vx_u8mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhu_vv_u8m1_m( @@ -462,7 +462,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vmulhu_vv_u8m1_m(vbool8_t mask, vuint8m1_t op1, vuint8m1_t op2, size_t vl) { - return vmulhu_vv_u8m1_m(mask, op1, op2, vl); + return __riscv_vmulhu_vv_u8m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhu_vx_u8m1_m( @@ -471,7 +471,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vmulhu_vx_u8m1_m(vbool8_t mask, vuint8m1_t op1, uint8_t op2, size_t vl) { - return vmulhu_vx_u8m1_m(mask, op1, op2, vl); + return __riscv_vmulhu_vx_u8m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhu_vv_u8m2_m( @@ -480,7 +480,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m2_t test_vmulhu_vv_u8m2_m(vbool4_t mask, vuint8m2_t op1, vuint8m2_t op2, size_t vl) { - return vmulhu_vv_u8m2_m(mask, op1, op2, vl); + return __riscv_vmulhu_vv_u8m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhu_vx_u8m2_m( @@ -489,7 +489,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m2_t test_vmulhu_vx_u8m2_m(vbool4_t mask, vuint8m2_t op1, uint8_t op2, size_t vl) { - return vmulhu_vx_u8m2_m(mask, op1, op2, vl); + return __riscv_vmulhu_vx_u8m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhu_vv_u8m4_m( @@ -498,7 +498,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m4_t test_vmulhu_vv_u8m4_m(vbool2_t mask, vuint8m4_t op1, vuint8m4_t op2, size_t vl) { - return vmulhu_vv_u8m4_m(mask, op1, op2, vl); + return __riscv_vmulhu_vv_u8m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhu_vx_u8m4_m( @@ -507,7 +507,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m4_t test_vmulhu_vx_u8m4_m(vbool2_t mask, vuint8m4_t op1, uint8_t op2, size_t vl) { - return vmulhu_vx_u8m4_m(mask, op1, op2, vl); + return __riscv_vmulhu_vx_u8m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhu_vv_u8m8_m( @@ -516,7 +516,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m8_t test_vmulhu_vv_u8m8_m(vbool1_t mask, vuint8m8_t op1, vuint8m8_t op2, size_t vl) { - return vmulhu_vv_u8m8_m(mask, op1, op2, vl); + return __riscv_vmulhu_vv_u8m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhu_vx_u8m8_m( @@ -525,7 +525,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m8_t test_vmulhu_vx_u8m8_m(vbool1_t mask, vuint8m8_t op1, uint8_t op2, size_t vl) { - return vmulhu_vx_u8m8_m(mask, op1, op2, vl); + return __riscv_vmulhu_vx_u8m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhu_vv_u16mf4_m( @@ -534,7 +534,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vmulhu_vv_u16mf4_m(vbool64_t mask, vuint16mf4_t op1, vuint16mf4_t op2, size_t vl) { - return vmulhu_vv_u16mf4_m(mask, op1, op2, vl); + return __riscv_vmulhu_vv_u16mf4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhu_vx_u16mf4_m( @@ -543,7 +543,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vmulhu_vx_u16mf4_m(vbool64_t mask, vuint16mf4_t op1, uint16_t op2, size_t vl) { - return vmulhu_vx_u16mf4_m(mask, op1, op2, vl); + return __riscv_vmulhu_vx_u16mf4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhu_vv_u16mf2_m( @@ -552,7 +552,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vmulhu_vv_u16mf2_m(vbool32_t mask, vuint16mf2_t op1, vuint16mf2_t op2, size_t vl) { - return vmulhu_vv_u16mf2_m(mask, op1, op2, vl); + return __riscv_vmulhu_vv_u16mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhu_vx_u16mf2_m( @@ -561,7 +561,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vmulhu_vx_u16mf2_m(vbool32_t mask, vuint16mf2_t op1, uint16_t op2, size_t vl) { - return vmulhu_vx_u16mf2_m(mask, op1, op2, vl); + return __riscv_vmulhu_vx_u16mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhu_vv_u16m1_m( @@ -570,7 +570,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vmulhu_vv_u16m1_m(vbool16_t mask, vuint16m1_t op1, vuint16m1_t op2, size_t vl) { - return vmulhu_vv_u16m1_m(mask, op1, op2, vl); + return __riscv_vmulhu_vv_u16m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhu_vx_u16m1_m( @@ -579,7 +579,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vmulhu_vx_u16m1_m(vbool16_t mask, vuint16m1_t op1, uint16_t op2, size_t vl) { - return vmulhu_vx_u16m1_m(mask, op1, op2, vl); + return __riscv_vmulhu_vx_u16m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhu_vv_u16m2_m( @@ -588,7 +588,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vmulhu_vv_u16m2_m(vbool8_t mask, vuint16m2_t op1, vuint16m2_t op2, size_t vl) { - return vmulhu_vv_u16m2_m(mask, op1, op2, vl); + return __riscv_vmulhu_vv_u16m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhu_vx_u16m2_m( @@ -597,7 +597,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vmulhu_vx_u16m2_m(vbool8_t mask, vuint16m2_t op1, uint16_t op2, size_t vl) { - return vmulhu_vx_u16m2_m(mask, op1, op2, vl); + return __riscv_vmulhu_vx_u16m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhu_vv_u16m4_m( @@ -606,7 +606,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_vmulhu_vv_u16m4_m(vbool4_t mask, vuint16m4_t op1, vuint16m4_t op2, size_t vl) { - return vmulhu_vv_u16m4_m(mask, op1, op2, vl); + return __riscv_vmulhu_vv_u16m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhu_vx_u16m4_m( @@ -615,7 +615,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_vmulhu_vx_u16m4_m(vbool4_t mask, vuint16m4_t op1, uint16_t op2, size_t vl) { - return vmulhu_vx_u16m4_m(mask, op1, op2, vl); + return __riscv_vmulhu_vx_u16m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhu_vv_u16m8_m( @@ -624,7 +624,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m8_t test_vmulhu_vv_u16m8_m(vbool2_t mask, vuint16m8_t op1, vuint16m8_t op2, size_t vl) { - return vmulhu_vv_u16m8_m(mask, op1, op2, vl); + return __riscv_vmulhu_vv_u16m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhu_vx_u16m8_m( @@ -633,7 +633,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m8_t test_vmulhu_vx_u16m8_m(vbool2_t mask, vuint16m8_t op1, uint16_t op2, size_t vl) { - return vmulhu_vx_u16m8_m(mask, op1, op2, vl); + return __riscv_vmulhu_vx_u16m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhu_vv_u32mf2_m( @@ -642,7 +642,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vmulhu_vv_u32mf2_m(vbool64_t mask, vuint32mf2_t op1, vuint32mf2_t op2, size_t vl) { - return vmulhu_vv_u32mf2_m(mask, op1, op2, vl); + return __riscv_vmulhu_vv_u32mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhu_vx_u32mf2_m( @@ -651,7 +651,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vmulhu_vx_u32mf2_m(vbool64_t mask, vuint32mf2_t op1, uint32_t op2, size_t vl) { - return vmulhu_vx_u32mf2_m(mask, op1, op2, vl); + return __riscv_vmulhu_vx_u32mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhu_vv_u32m1_m( @@ -660,7 +660,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vmulhu_vv_u32m1_m(vbool32_t mask, vuint32m1_t op1, vuint32m1_t op2, size_t vl) { - return vmulhu_vv_u32m1_m(mask, op1, op2, vl); + return __riscv_vmulhu_vv_u32m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhu_vx_u32m1_m( @@ -669,7 +669,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vmulhu_vx_u32m1_m(vbool32_t mask, vuint32m1_t op1, uint32_t op2, size_t vl) { - return vmulhu_vx_u32m1_m(mask, op1, op2, vl); + return __riscv_vmulhu_vx_u32m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhu_vv_u32m2_m( @@ -678,7 +678,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vmulhu_vv_u32m2_m(vbool16_t mask, vuint32m2_t op1, vuint32m2_t op2, size_t vl) { - return vmulhu_vv_u32m2_m(mask, op1, op2, vl); + return __riscv_vmulhu_vv_u32m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhu_vx_u32m2_m( @@ -687,7 +687,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vmulhu_vx_u32m2_m(vbool16_t mask, vuint32m2_t op1, uint32_t op2, size_t vl) { - return vmulhu_vx_u32m2_m(mask, op1, op2, vl); + return __riscv_vmulhu_vx_u32m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhu_vv_u32m4_m( @@ -696,7 +696,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vmulhu_vv_u32m4_m(vbool8_t mask, vuint32m4_t op1, vuint32m4_t op2, size_t vl) { - return vmulhu_vv_u32m4_m(mask, op1, op2, vl); + return __riscv_vmulhu_vv_u32m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhu_vx_u32m4_m( @@ -705,7 +705,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vmulhu_vx_u32m4_m(vbool8_t mask, vuint32m4_t op1, uint32_t op2, size_t vl) { - return vmulhu_vx_u32m4_m(mask, op1, op2, vl); + return __riscv_vmulhu_vx_u32m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhu_vv_u32m8_m( @@ -714,7 +714,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m8_t test_vmulhu_vv_u32m8_m(vbool4_t mask, vuint32m8_t op1, vuint32m8_t op2, size_t vl) { - return vmulhu_vv_u32m8_m(mask, op1, op2, vl); + return __riscv_vmulhu_vv_u32m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhu_vx_u32m8_m( @@ -723,7 +723,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m8_t test_vmulhu_vx_u32m8_m(vbool4_t mask, vuint32m8_t op1, uint32_t op2, size_t vl) { - return vmulhu_vx_u32m8_m(mask, op1, op2, vl); + return __riscv_vmulhu_vx_u32m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhu_vv_u64m1_m( @@ -732,7 +732,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m1_t test_vmulhu_vv_u64m1_m(vbool64_t mask, vuint64m1_t op1, vuint64m1_t op2, size_t vl) { - return vmulhu_vv_u64m1_m(mask, op1, op2, vl); + return __riscv_vmulhu_vv_u64m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhu_vx_u64m1_m( @@ -741,7 +741,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m1_t test_vmulhu_vx_u64m1_m(vbool64_t mask, vuint64m1_t op1, uint64_t op2, size_t vl) { - return vmulhu_vx_u64m1_m(mask, op1, op2, vl); + return __riscv_vmulhu_vx_u64m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhu_vv_u64m2_m( @@ -750,7 +750,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m2_t test_vmulhu_vv_u64m2_m(vbool32_t mask, vuint64m2_t op1, vuint64m2_t op2, size_t vl) { - return vmulhu_vv_u64m2_m(mask, op1, op2, vl); + return __riscv_vmulhu_vv_u64m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhu_vx_u64m2_m( @@ -759,7 +759,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m2_t test_vmulhu_vx_u64m2_m(vbool32_t mask, vuint64m2_t op1, uint64_t op2, size_t vl) { - return vmulhu_vx_u64m2_m(mask, op1, op2, vl); + return __riscv_vmulhu_vx_u64m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhu_vv_u64m4_m( @@ -768,7 +768,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m4_t test_vmulhu_vv_u64m4_m(vbool16_t mask, vuint64m4_t op1, vuint64m4_t op2, size_t vl) { - return vmulhu_vv_u64m4_m(mask, op1, op2, vl); + return __riscv_vmulhu_vv_u64m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhu_vx_u64m4_m( @@ -777,7 +777,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m4_t test_vmulhu_vx_u64m4_m(vbool16_t mask, vuint64m4_t op1, uint64_t op2, size_t vl) { - return vmulhu_vx_u64m4_m(mask, op1, op2, vl); + return __riscv_vmulhu_vx_u64m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhu_vv_u64m8_m( @@ -786,7 +786,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m8_t test_vmulhu_vv_u64m8_m(vbool8_t mask, vuint64m8_t op1, vuint64m8_t op2, size_t vl) { - return vmulhu_vv_u64m8_m(mask, op1, op2, vl); + return __riscv_vmulhu_vv_u64m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmulhu_vx_u64m8_m( @@ -795,6 +795,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m8_t test_vmulhu_vx_u64m8_m(vbool8_t mask, vuint64m8_t op1, uint64_t op2, size_t vl) { - return vmulhu_vx_u64m8_m(mask, op1, op2, vl); + return __riscv_vmulhu_vx_u64m8_m(mask, op1, op2, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmv.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmv.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmv.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmv.c @@ -13,7 +13,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vmv_v_v_i8mf8(vint8mf8_t src, size_t vl) { - return vmv_v_v_i8mf8(src, vl); + return __riscv_vmv_v_v_i8mf8(src, vl); } // CHECK-RV64-LABEL: @test_vmv_v_x_i8mf8( @@ -22,7 +22,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vmv_v_x_i8mf8(int8_t src, size_t vl) { - return vmv_v_x_i8mf8(src, vl); + return __riscv_vmv_v_x_i8mf8(src, vl); } // CHECK-RV64-LABEL: @test_vmv_v_v_i8mf4( @@ -31,7 +31,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vmv_v_v_i8mf4(vint8mf4_t src, size_t vl) { - return vmv_v_v_i8mf4(src, vl); + return __riscv_vmv_v_v_i8mf4(src, vl); } // CHECK-RV64-LABEL: @test_vmv_v_x_i8mf4( @@ -40,7 +40,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vmv_v_x_i8mf4(int8_t src, size_t vl) { - return vmv_v_x_i8mf4(src, vl); + return __riscv_vmv_v_x_i8mf4(src, vl); } // CHECK-RV64-LABEL: @test_vmv_v_v_i8mf2( @@ -49,7 +49,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vmv_v_v_i8mf2(vint8mf2_t src, size_t vl) { - return vmv_v_v_i8mf2(src, vl); + return __riscv_vmv_v_v_i8mf2(src, vl); } // CHECK-RV64-LABEL: @test_vmv_v_x_i8mf2( @@ -58,7 +58,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vmv_v_x_i8mf2(int8_t src, size_t vl) { - return vmv_v_x_i8mf2(src, vl); + return __riscv_vmv_v_x_i8mf2(src, vl); } // CHECK-RV64-LABEL: @test_vmv_v_v_i8m1( @@ -67,7 +67,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vmv_v_v_i8m1(vint8m1_t src, size_t vl) { - return vmv_v_v_i8m1(src, vl); + return __riscv_vmv_v_v_i8m1(src, vl); } // CHECK-RV64-LABEL: @test_vmv_v_x_i8m1( @@ -76,7 +76,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vmv_v_x_i8m1(int8_t src, size_t vl) { - return vmv_v_x_i8m1(src, vl); + return __riscv_vmv_v_x_i8m1(src, vl); } // CHECK-RV64-LABEL: @test_vmv_v_v_i8m2( @@ -85,7 +85,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m2_t test_vmv_v_v_i8m2(vint8m2_t src, size_t vl) { - return vmv_v_v_i8m2(src, vl); + return __riscv_vmv_v_v_i8m2(src, vl); } // CHECK-RV64-LABEL: @test_vmv_v_x_i8m2( @@ -94,7 +94,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m2_t test_vmv_v_x_i8m2(int8_t src, size_t vl) { - return vmv_v_x_i8m2(src, vl); + return __riscv_vmv_v_x_i8m2(src, vl); } // CHECK-RV64-LABEL: @test_vmv_v_v_i8m4( @@ -103,7 +103,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m4_t test_vmv_v_v_i8m4(vint8m4_t src, size_t vl) { - return vmv_v_v_i8m4(src, vl); + return __riscv_vmv_v_v_i8m4(src, vl); } // CHECK-RV64-LABEL: @test_vmv_v_x_i8m4( @@ -112,7 +112,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m4_t test_vmv_v_x_i8m4(int8_t src, size_t vl) { - return vmv_v_x_i8m4(src, vl); + return __riscv_vmv_v_x_i8m4(src, vl); } // CHECK-RV64-LABEL: @test_vmv_v_v_i8m8( @@ -121,7 +121,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m8_t test_vmv_v_v_i8m8(vint8m8_t src, size_t vl) { - return vmv_v_v_i8m8(src, vl); + return __riscv_vmv_v_v_i8m8(src, vl); } // CHECK-RV64-LABEL: @test_vmv_v_x_i8m8( @@ -130,7 +130,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m8_t test_vmv_v_x_i8m8(int8_t src, size_t vl) { - return vmv_v_x_i8m8(src, vl); + return __riscv_vmv_v_x_i8m8(src, vl); } // CHECK-RV64-LABEL: @test_vmv_v_v_i16mf4( @@ -139,7 +139,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vmv_v_v_i16mf4(vint16mf4_t src, size_t vl) { - return vmv_v_v_i16mf4(src, vl); + return __riscv_vmv_v_v_i16mf4(src, vl); } // CHECK-RV64-LABEL: @test_vmv_v_x_i16mf4( @@ -148,7 +148,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vmv_v_x_i16mf4(int16_t src, size_t vl) { - return vmv_v_x_i16mf4(src, vl); + return __riscv_vmv_v_x_i16mf4(src, vl); } // CHECK-RV64-LABEL: @test_vmv_v_v_i16mf2( @@ -157,7 +157,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vmv_v_v_i16mf2(vint16mf2_t src, size_t vl) { - return vmv_v_v_i16mf2(src, vl); + return __riscv_vmv_v_v_i16mf2(src, vl); } // CHECK-RV64-LABEL: @test_vmv_v_x_i16mf2( @@ -166,7 +166,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vmv_v_x_i16mf2(int16_t src, size_t vl) { - return vmv_v_x_i16mf2(src, vl); + return __riscv_vmv_v_x_i16mf2(src, vl); } // CHECK-RV64-LABEL: @test_vmv_v_v_i16m1( @@ -175,7 +175,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vmv_v_v_i16m1(vint16m1_t src, size_t vl) { - return vmv_v_v_i16m1(src, vl); + return __riscv_vmv_v_v_i16m1(src, vl); } // CHECK-RV64-LABEL: @test_vmv_v_x_i16m1( @@ -184,7 +184,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vmv_v_x_i16m1(int16_t src, size_t vl) { - return vmv_v_x_i16m1(src, vl); + return __riscv_vmv_v_x_i16m1(src, vl); } // CHECK-RV64-LABEL: @test_vmv_v_v_i16m2( @@ -193,7 +193,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vmv_v_v_i16m2(vint16m2_t src, size_t vl) { - return vmv_v_v_i16m2(src, vl); + return __riscv_vmv_v_v_i16m2(src, vl); } // CHECK-RV64-LABEL: @test_vmv_v_x_i16m2( @@ -202,7 +202,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vmv_v_x_i16m2(int16_t src, size_t vl) { - return vmv_v_x_i16m2(src, vl); + return __riscv_vmv_v_x_i16m2(src, vl); } // CHECK-RV64-LABEL: @test_vmv_v_v_i16m4( @@ -211,7 +211,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vmv_v_v_i16m4(vint16m4_t src, size_t vl) { - return vmv_v_v_i16m4(src, vl); + return __riscv_vmv_v_v_i16m4(src, vl); } // CHECK-RV64-LABEL: @test_vmv_v_x_i16m4( @@ -220,7 +220,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vmv_v_x_i16m4(int16_t src, size_t vl) { - return vmv_v_x_i16m4(src, vl); + return __riscv_vmv_v_x_i16m4(src, vl); } // CHECK-RV64-LABEL: @test_vmv_v_v_i16m8( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m8_t test_vmv_v_v_i16m8(vint16m8_t src, size_t vl) { - return vmv_v_v_i16m8(src, vl); + return __riscv_vmv_v_v_i16m8(src, vl); } // CHECK-RV64-LABEL: @test_vmv_v_x_i16m8( @@ -238,7 +238,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m8_t test_vmv_v_x_i16m8(int16_t src, size_t vl) { - return vmv_v_x_i16m8(src, vl); + return __riscv_vmv_v_x_i16m8(src, vl); } // CHECK-RV64-LABEL: @test_vmv_v_v_i32mf2( @@ -247,7 +247,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vmv_v_v_i32mf2(vint32mf2_t src, size_t vl) { - return vmv_v_v_i32mf2(src, vl); + return __riscv_vmv_v_v_i32mf2(src, vl); } // CHECK-RV64-LABEL: @test_vmv_v_x_i32mf2( @@ -256,7 +256,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vmv_v_x_i32mf2(int32_t src, size_t vl) { - return vmv_v_x_i32mf2(src, vl); + return __riscv_vmv_v_x_i32mf2(src, vl); } // CHECK-RV64-LABEL: @test_vmv_v_v_i32m1( @@ -265,7 +265,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vmv_v_v_i32m1(vint32m1_t src, size_t vl) { - return vmv_v_v_i32m1(src, vl); + return __riscv_vmv_v_v_i32m1(src, vl); } // CHECK-RV64-LABEL: @test_vmv_v_x_i32m1( @@ -274,7 +274,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vmv_v_x_i32m1(int32_t src, size_t vl) { - return vmv_v_x_i32m1(src, vl); + return __riscv_vmv_v_x_i32m1(src, vl); } // CHECK-RV64-LABEL: @test_vmv_v_v_i32m2( @@ -283,7 +283,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vmv_v_v_i32m2(vint32m2_t src, size_t vl) { - return vmv_v_v_i32m2(src, vl); + return __riscv_vmv_v_v_i32m2(src, vl); } // CHECK-RV64-LABEL: @test_vmv_v_x_i32m2( @@ -292,7 +292,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vmv_v_x_i32m2(int32_t src, size_t vl) { - return vmv_v_x_i32m2(src, vl); + return __riscv_vmv_v_x_i32m2(src, vl); } // CHECK-RV64-LABEL: @test_vmv_v_v_i32m4( @@ -301,7 +301,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vmv_v_v_i32m4(vint32m4_t src, size_t vl) { - return vmv_v_v_i32m4(src, vl); + return __riscv_vmv_v_v_i32m4(src, vl); } // CHECK-RV64-LABEL: @test_vmv_v_x_i32m4( @@ -310,7 +310,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vmv_v_x_i32m4(int32_t src, size_t vl) { - return vmv_v_x_i32m4(src, vl); + return __riscv_vmv_v_x_i32m4(src, vl); } // CHECK-RV64-LABEL: @test_vmv_v_v_i32m8( @@ -319,7 +319,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m8_t test_vmv_v_v_i32m8(vint32m8_t src, size_t vl) { - return vmv_v_v_i32m8(src, vl); + return __riscv_vmv_v_v_i32m8(src, vl); } // CHECK-RV64-LABEL: @test_vmv_v_x_i32m8( @@ -328,7 +328,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m8_t test_vmv_v_x_i32m8(int32_t src, size_t vl) { - return vmv_v_x_i32m8(src, vl); + return __riscv_vmv_v_x_i32m8(src, vl); } // CHECK-RV64-LABEL: @test_vmv_v_v_i64m1( @@ -337,7 +337,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vmv_v_v_i64m1(vint64m1_t src, size_t vl) { - return vmv_v_v_i64m1(src, vl); + return __riscv_vmv_v_v_i64m1(src, vl); } // CHECK-RV64-LABEL: @test_vmv_v_x_i64m1( @@ -346,7 +346,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vmv_v_x_i64m1(int64_t src, size_t vl) { - return vmv_v_x_i64m1(src, vl); + return __riscv_vmv_v_x_i64m1(src, vl); } // CHECK-RV64-LABEL: @test_vmv_v_v_i64m2( @@ -355,7 +355,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m2_t test_vmv_v_v_i64m2(vint64m2_t src, size_t vl) { - return vmv_v_v_i64m2(src, vl); + return __riscv_vmv_v_v_i64m2(src, vl); } // CHECK-RV64-LABEL: @test_vmv_v_x_i64m2( @@ -364,7 +364,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m2_t test_vmv_v_x_i64m2(int64_t src, size_t vl) { - return vmv_v_x_i64m2(src, vl); + return __riscv_vmv_v_x_i64m2(src, vl); } // CHECK-RV64-LABEL: @test_vmv_v_v_i64m4( @@ -373,7 +373,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m4_t test_vmv_v_v_i64m4(vint64m4_t src, size_t vl) { - return vmv_v_v_i64m4(src, vl); + return __riscv_vmv_v_v_i64m4(src, vl); } // CHECK-RV64-LABEL: @test_vmv_v_x_i64m4( @@ -382,7 +382,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m4_t test_vmv_v_x_i64m4(int64_t src, size_t vl) { - return vmv_v_x_i64m4(src, vl); + return __riscv_vmv_v_x_i64m4(src, vl); } // CHECK-RV64-LABEL: @test_vmv_v_v_i64m8( @@ -391,7 +391,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m8_t test_vmv_v_v_i64m8(vint64m8_t src, size_t vl) { - return vmv_v_v_i64m8(src, vl); + return __riscv_vmv_v_v_i64m8(src, vl); } // CHECK-RV64-LABEL: @test_vmv_v_x_i64m8( @@ -400,7 +400,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m8_t test_vmv_v_x_i64m8(int64_t src, size_t vl) { - return vmv_v_x_i64m8(src, vl); + return __riscv_vmv_v_x_i64m8(src, vl); } // CHECK-RV64-LABEL: @test_vmv_v_v_u8mf8( @@ -409,7 +409,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf8_t test_vmv_v_v_u8mf8(vuint8mf8_t src, size_t vl) { - return vmv_v_v_u8mf8(src, vl); + return __riscv_vmv_v_v_u8mf8(src, vl); } // CHECK-RV64-LABEL: @test_vmv_v_x_u8mf8( @@ -418,7 +418,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf8_t test_vmv_v_x_u8mf8(uint8_t src, size_t vl) { - return vmv_v_x_u8mf8(src, vl); + return __riscv_vmv_v_x_u8mf8(src, vl); } // CHECK-RV64-LABEL: @test_vmv_v_v_u8mf4( @@ -427,7 +427,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf4_t test_vmv_v_v_u8mf4(vuint8mf4_t src, size_t vl) { - return vmv_v_v_u8mf4(src, vl); + return __riscv_vmv_v_v_u8mf4(src, vl); } // CHECK-RV64-LABEL: @test_vmv_v_x_u8mf4( @@ -436,7 +436,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf4_t test_vmv_v_x_u8mf4(uint8_t src, size_t vl) { - return vmv_v_x_u8mf4(src, vl); + return __riscv_vmv_v_x_u8mf4(src, vl); } // CHECK-RV64-LABEL: @test_vmv_v_v_u8mf2( @@ -445,7 +445,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf2_t test_vmv_v_v_u8mf2(vuint8mf2_t src, size_t vl) { - return vmv_v_v_u8mf2(src, vl); + return __riscv_vmv_v_v_u8mf2(src, vl); } // CHECK-RV64-LABEL: @test_vmv_v_x_u8mf2( @@ -454,7 +454,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf2_t test_vmv_v_x_u8mf2(uint8_t src, size_t vl) { - return vmv_v_x_u8mf2(src, vl); + return __riscv_vmv_v_x_u8mf2(src, vl); } // CHECK-RV64-LABEL: @test_vmv_v_v_u8m1( @@ -463,7 +463,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vmv_v_v_u8m1(vuint8m1_t src, size_t vl) { - return vmv_v_v_u8m1(src, vl); + return __riscv_vmv_v_v_u8m1(src, vl); } // CHECK-RV64-LABEL: @test_vmv_v_x_u8m1( @@ -472,7 +472,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vmv_v_x_u8m1(uint8_t src, size_t vl) { - return vmv_v_x_u8m1(src, vl); + return __riscv_vmv_v_x_u8m1(src, vl); } // CHECK-RV64-LABEL: @test_vmv_v_v_u8m2( @@ -481,7 +481,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m2_t test_vmv_v_v_u8m2(vuint8m2_t src, size_t vl) { - return vmv_v_v_u8m2(src, vl); + return __riscv_vmv_v_v_u8m2(src, vl); } // CHECK-RV64-LABEL: @test_vmv_v_x_u8m2( @@ -490,7 +490,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m2_t test_vmv_v_x_u8m2(uint8_t src, size_t vl) { - return vmv_v_x_u8m2(src, vl); + return __riscv_vmv_v_x_u8m2(src, vl); } // CHECK-RV64-LABEL: @test_vmv_v_v_u8m4( @@ -499,7 +499,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m4_t test_vmv_v_v_u8m4(vuint8m4_t src, size_t vl) { - return vmv_v_v_u8m4(src, vl); + return __riscv_vmv_v_v_u8m4(src, vl); } // CHECK-RV64-LABEL: @test_vmv_v_x_u8m4( @@ -508,7 +508,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m4_t test_vmv_v_x_u8m4(uint8_t src, size_t vl) { - return vmv_v_x_u8m4(src, vl); + return __riscv_vmv_v_x_u8m4(src, vl); } // CHECK-RV64-LABEL: @test_vmv_v_v_u8m8( @@ -517,7 +517,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m8_t test_vmv_v_v_u8m8(vuint8m8_t src, size_t vl) { - return vmv_v_v_u8m8(src, vl); + return __riscv_vmv_v_v_u8m8(src, vl); } // CHECK-RV64-LABEL: @test_vmv_v_x_u8m8( @@ -526,7 +526,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m8_t test_vmv_v_x_u8m8(uint8_t src, size_t vl) { - return vmv_v_x_u8m8(src, vl); + return __riscv_vmv_v_x_u8m8(src, vl); } // CHECK-RV64-LABEL: @test_vmv_v_v_u16mf4( @@ -535,7 +535,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vmv_v_v_u16mf4(vuint16mf4_t src, size_t vl) { - return vmv_v_v_u16mf4(src, vl); + return __riscv_vmv_v_v_u16mf4(src, vl); } // CHECK-RV64-LABEL: @test_vmv_v_x_u16mf4( @@ -544,7 +544,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vmv_v_x_u16mf4(uint16_t src, size_t vl) { - return vmv_v_x_u16mf4(src, vl); + return __riscv_vmv_v_x_u16mf4(src, vl); } // CHECK-RV64-LABEL: @test_vmv_v_v_u16mf2( @@ -553,7 +553,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vmv_v_v_u16mf2(vuint16mf2_t src, size_t vl) { - return vmv_v_v_u16mf2(src, vl); + return __riscv_vmv_v_v_u16mf2(src, vl); } // CHECK-RV64-LABEL: @test_vmv_v_x_u16mf2( @@ -562,7 +562,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vmv_v_x_u16mf2(uint16_t src, size_t vl) { - return vmv_v_x_u16mf2(src, vl); + return __riscv_vmv_v_x_u16mf2(src, vl); } // CHECK-RV64-LABEL: @test_vmv_v_v_u16m1( @@ -571,7 +571,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vmv_v_v_u16m1(vuint16m1_t src, size_t vl) { - return vmv_v_v_u16m1(src, vl); + return __riscv_vmv_v_v_u16m1(src, vl); } // CHECK-RV64-LABEL: @test_vmv_v_x_u16m1( @@ -580,7 +580,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vmv_v_x_u16m1(uint16_t src, size_t vl) { - return vmv_v_x_u16m1(src, vl); + return __riscv_vmv_v_x_u16m1(src, vl); } // CHECK-RV64-LABEL: @test_vmv_v_v_u16m2( @@ -589,7 +589,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vmv_v_v_u16m2(vuint16m2_t src, size_t vl) { - return vmv_v_v_u16m2(src, vl); + return __riscv_vmv_v_v_u16m2(src, vl); } // CHECK-RV64-LABEL: @test_vmv_v_x_u16m2( @@ -598,7 +598,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vmv_v_x_u16m2(uint16_t src, size_t vl) { - return vmv_v_x_u16m2(src, vl); + return __riscv_vmv_v_x_u16m2(src, vl); } // CHECK-RV64-LABEL: @test_vmv_v_v_u16m4( @@ -607,7 +607,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_vmv_v_v_u16m4(vuint16m4_t src, size_t vl) { - return vmv_v_v_u16m4(src, vl); + return __riscv_vmv_v_v_u16m4(src, vl); } // CHECK-RV64-LABEL: @test_vmv_v_x_u16m4( @@ -616,7 +616,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_vmv_v_x_u16m4(uint16_t src, size_t vl) { - return vmv_v_x_u16m4(src, vl); + return __riscv_vmv_v_x_u16m4(src, vl); } // CHECK-RV64-LABEL: @test_vmv_v_v_u16m8( @@ -625,7 +625,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m8_t test_vmv_v_v_u16m8(vuint16m8_t src, size_t vl) { - return vmv_v_v_u16m8(src, vl); + return __riscv_vmv_v_v_u16m8(src, vl); } // CHECK-RV64-LABEL: @test_vmv_v_x_u16m8( @@ -634,7 +634,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m8_t test_vmv_v_x_u16m8(uint16_t src, size_t vl) { - return vmv_v_x_u16m8(src, vl); + return __riscv_vmv_v_x_u16m8(src, vl); } // CHECK-RV64-LABEL: @test_vmv_v_v_u32mf2( @@ -643,7 +643,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vmv_v_v_u32mf2(vuint32mf2_t src, size_t vl) { - return vmv_v_v_u32mf2(src, vl); + return __riscv_vmv_v_v_u32mf2(src, vl); } // CHECK-RV64-LABEL: @test_vmv_v_x_u32mf2( @@ -652,7 +652,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vmv_v_x_u32mf2(uint32_t src, size_t vl) { - return vmv_v_x_u32mf2(src, vl); + return __riscv_vmv_v_x_u32mf2(src, vl); } // CHECK-RV64-LABEL: @test_vmv_v_v_u32m1( @@ -661,7 +661,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vmv_v_v_u32m1(vuint32m1_t src, size_t vl) { - return vmv_v_v_u32m1(src, vl); + return __riscv_vmv_v_v_u32m1(src, vl); } // CHECK-RV64-LABEL: @test_vmv_v_x_u32m1( @@ -670,7 +670,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vmv_v_x_u32m1(uint32_t src, size_t vl) { - return vmv_v_x_u32m1(src, vl); + return __riscv_vmv_v_x_u32m1(src, vl); } // CHECK-RV64-LABEL: @test_vmv_v_v_u32m2( @@ -679,7 +679,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vmv_v_v_u32m2(vuint32m2_t src, size_t vl) { - return vmv_v_v_u32m2(src, vl); + return __riscv_vmv_v_v_u32m2(src, vl); } // CHECK-RV64-LABEL: @test_vmv_v_x_u32m2( @@ -688,7 +688,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vmv_v_x_u32m2(uint32_t src, size_t vl) { - return vmv_v_x_u32m2(src, vl); + return __riscv_vmv_v_x_u32m2(src, vl); } // CHECK-RV64-LABEL: @test_vmv_v_v_u32m4( @@ -697,7 +697,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vmv_v_v_u32m4(vuint32m4_t src, size_t vl) { - return vmv_v_v_u32m4(src, vl); + return __riscv_vmv_v_v_u32m4(src, vl); } // CHECK-RV64-LABEL: @test_vmv_v_x_u32m4( @@ -706,7 +706,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vmv_v_x_u32m4(uint32_t src, size_t vl) { - return vmv_v_x_u32m4(src, vl); + return __riscv_vmv_v_x_u32m4(src, vl); } // CHECK-RV64-LABEL: @test_vmv_v_v_u32m8( @@ -715,7 +715,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m8_t test_vmv_v_v_u32m8(vuint32m8_t src, size_t vl) { - return vmv_v_v_u32m8(src, vl); + return __riscv_vmv_v_v_u32m8(src, vl); } // CHECK-RV64-LABEL: @test_vmv_v_x_u32m8( @@ -724,7 +724,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m8_t test_vmv_v_x_u32m8(uint32_t src, size_t vl) { - return vmv_v_x_u32m8(src, vl); + return __riscv_vmv_v_x_u32m8(src, vl); } // CHECK-RV64-LABEL: @test_vmv_v_v_u64m1( @@ -733,7 +733,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m1_t test_vmv_v_v_u64m1(vuint64m1_t src, size_t vl) { - return vmv_v_v_u64m1(src, vl); + return __riscv_vmv_v_v_u64m1(src, vl); } // CHECK-RV64-LABEL: @test_vmv_v_x_u64m1( @@ -742,7 +742,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m1_t test_vmv_v_x_u64m1(uint64_t src, size_t vl) { - return vmv_v_x_u64m1(src, vl); + return __riscv_vmv_v_x_u64m1(src, vl); } // CHECK-RV64-LABEL: @test_vmv_v_v_u64m2( @@ -751,7 +751,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m2_t test_vmv_v_v_u64m2(vuint64m2_t src, size_t vl) { - return vmv_v_v_u64m2(src, vl); + return __riscv_vmv_v_v_u64m2(src, vl); } // CHECK-RV64-LABEL: @test_vmv_v_x_u64m2( @@ -760,7 +760,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m2_t test_vmv_v_x_u64m2(uint64_t src, size_t vl) { - return vmv_v_x_u64m2(src, vl); + return __riscv_vmv_v_x_u64m2(src, vl); } // CHECK-RV64-LABEL: @test_vmv_v_v_u64m4( @@ -769,7 +769,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m4_t test_vmv_v_v_u64m4(vuint64m4_t src, size_t vl) { - return vmv_v_v_u64m4(src, vl); + return __riscv_vmv_v_v_u64m4(src, vl); } // CHECK-RV64-LABEL: @test_vmv_v_x_u64m4( @@ -778,7 +778,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m4_t test_vmv_v_x_u64m4(uint64_t src, size_t vl) { - return vmv_v_x_u64m4(src, vl); + return __riscv_vmv_v_x_u64m4(src, vl); } // CHECK-RV64-LABEL: @test_vmv_v_v_u64m8( @@ -787,7 +787,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m8_t test_vmv_v_v_u64m8(vuint64m8_t src, size_t vl) { - return vmv_v_v_u64m8(src, vl); + return __riscv_vmv_v_v_u64m8(src, vl); } // CHECK-RV64-LABEL: @test_vmv_v_x_u64m8( @@ -796,7 +796,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m8_t test_vmv_v_x_u64m8(uint64_t src, size_t vl) { - return vmv_v_x_u64m8(src, vl); + return __riscv_vmv_v_x_u64m8(src, vl); } // CHECK-RV64-LABEL: @test_vmv_v_v_f16mf4( @@ -805,7 +805,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf4_t test_vmv_v_v_f16mf4(vfloat16mf4_t src, size_t vl) { - return vmv_v_v_f16mf4(src, vl); + return __riscv_vmv_v_v_f16mf4(src, vl); } // CHECK-RV64-LABEL: @test_vmv_v_v_f16mf2( @@ -814,7 +814,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16mf2_t test_vmv_v_v_f16mf2(vfloat16mf2_t src, size_t vl) { - return vmv_v_v_f16mf2(src, vl); + return __riscv_vmv_v_v_f16mf2(src, vl); } // CHECK-RV64-LABEL: @test_vmv_v_v_f16m1( @@ -823,7 +823,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m1_t test_vmv_v_v_f16m1(vfloat16m1_t src, size_t vl) { - return vmv_v_v_f16m1(src, vl); + return __riscv_vmv_v_v_f16m1(src, vl); } // CHECK-RV64-LABEL: @test_vmv_v_v_f16m2( @@ -832,7 +832,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m2_t test_vmv_v_v_f16m2(vfloat16m2_t src, size_t vl) { - return vmv_v_v_f16m2(src, vl); + return __riscv_vmv_v_v_f16m2(src, vl); } // CHECK-RV64-LABEL: @test_vmv_v_v_f16m4( @@ -841,7 +841,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m4_t test_vmv_v_v_f16m4(vfloat16m4_t src, size_t vl) { - return vmv_v_v_f16m4(src, vl); + return __riscv_vmv_v_v_f16m4(src, vl); } // CHECK-RV64-LABEL: @test_vmv_v_v_f16m8( @@ -850,7 +850,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat16m8_t test_vmv_v_v_f16m8(vfloat16m8_t src, size_t vl) { - return vmv_v_v_f16m8(src, vl); + return __riscv_vmv_v_v_f16m8(src, vl); } // CHECK-RV64-LABEL: @test_vmv_v_v_f32mf2( @@ -859,7 +859,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32mf2_t test_vmv_v_v_f32mf2(vfloat32mf2_t src, size_t vl) { - return vmv_v_v_f32mf2(src, vl); + return __riscv_vmv_v_v_f32mf2(src, vl); } // CHECK-RV64-LABEL: @test_vmv_v_v_f32m1( @@ -868,7 +868,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m1_t test_vmv_v_v_f32m1(vfloat32m1_t src, size_t vl) { - return vmv_v_v_f32m1(src, vl); + return __riscv_vmv_v_v_f32m1(src, vl); } // CHECK-RV64-LABEL: @test_vmv_v_v_f32m2( @@ -877,7 +877,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m2_t test_vmv_v_v_f32m2(vfloat32m2_t src, size_t vl) { - return vmv_v_v_f32m2(src, vl); + return __riscv_vmv_v_v_f32m2(src, vl); } // CHECK-RV64-LABEL: @test_vmv_v_v_f32m4( @@ -886,7 +886,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m4_t test_vmv_v_v_f32m4(vfloat32m4_t src, size_t vl) { - return vmv_v_v_f32m4(src, vl); + return __riscv_vmv_v_v_f32m4(src, vl); } // CHECK-RV64-LABEL: @test_vmv_v_v_f32m8( @@ -895,7 +895,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat32m8_t test_vmv_v_v_f32m8(vfloat32m8_t src, size_t vl) { - return vmv_v_v_f32m8(src, vl); + return __riscv_vmv_v_v_f32m8(src, vl); } // CHECK-RV64-LABEL: @test_vmv_v_v_f64m1( @@ -904,7 +904,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m1_t test_vmv_v_v_f64m1(vfloat64m1_t src, size_t vl) { - return vmv_v_v_f64m1(src, vl); + return __riscv_vmv_v_v_f64m1(src, vl); } // CHECK-RV64-LABEL: @test_vmv_v_v_f64m2( @@ -913,7 +913,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m2_t test_vmv_v_v_f64m2(vfloat64m2_t src, size_t vl) { - return vmv_v_v_f64m2(src, vl); + return __riscv_vmv_v_v_f64m2(src, vl); } // CHECK-RV64-LABEL: @test_vmv_v_v_f64m4( @@ -922,7 +922,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m4_t test_vmv_v_v_f64m4(vfloat64m4_t src, size_t vl) { - return vmv_v_v_f64m4(src, vl); + return __riscv_vmv_v_v_f64m4(src, vl); } // CHECK-RV64-LABEL: @test_vmv_v_v_f64m8( @@ -931,7 +931,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vfloat64m8_t test_vmv_v_v_f64m8(vfloat64m8_t src, size_t vl) { - return vmv_v_v_f64m8(src, vl); + return __riscv_vmv_v_v_f64m8(src, vl); } // CHECK-RV64-LABEL: @test_vmv_x_s_i8mf8_i8( @@ -940,7 +940,7 @@ // CHECK-RV64-NEXT: ret i8 [[TMP0]] // int8_t test_vmv_x_s_i8mf8_i8(vint8mf8_t src) { - return vmv_x_s_i8mf8_i8(src); + return __riscv_vmv_x_s_i8mf8_i8(src); } // CHECK-RV64-LABEL: @test_vmv_s_x_i8mf8( @@ -949,7 +949,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vmv_s_x_i8mf8(int8_t src, size_t vl) { - return vmv_s_x_i8mf8(src, vl); + return __riscv_vmv_s_x_i8mf8(src, vl); } // CHECK-RV64-LABEL: @test_vmv_x_s_i8mf4_i8( @@ -958,7 +958,7 @@ // CHECK-RV64-NEXT: ret i8 [[TMP0]] // int8_t test_vmv_x_s_i8mf4_i8(vint8mf4_t src) { - return vmv_x_s_i8mf4_i8(src); + return __riscv_vmv_x_s_i8mf4_i8(src); } // CHECK-RV64-LABEL: @test_vmv_s_x_i8mf4( @@ -967,7 +967,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vmv_s_x_i8mf4(int8_t src, size_t vl) { - return vmv_s_x_i8mf4(src, vl); + return __riscv_vmv_s_x_i8mf4(src, vl); } // CHECK-RV64-LABEL: @test_vmv_x_s_i8mf2_i8( @@ -976,7 +976,7 @@ // CHECK-RV64-NEXT: ret i8 [[TMP0]] // int8_t test_vmv_x_s_i8mf2_i8(vint8mf2_t src) { - return vmv_x_s_i8mf2_i8(src); + return __riscv_vmv_x_s_i8mf2_i8(src); } // CHECK-RV64-LABEL: @test_vmv_s_x_i8mf2( @@ -985,7 +985,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vmv_s_x_i8mf2(int8_t src, size_t vl) { - return vmv_s_x_i8mf2(src, vl); + return __riscv_vmv_s_x_i8mf2(src, vl); } // CHECK-RV64-LABEL: @test_vmv_x_s_i8m1_i8( @@ -994,7 +994,7 @@ // CHECK-RV64-NEXT: ret i8 [[TMP0]] // int8_t test_vmv_x_s_i8m1_i8(vint8m1_t src) { - return vmv_x_s_i8m1_i8(src); + return __riscv_vmv_x_s_i8m1_i8(src); } // CHECK-RV64-LABEL: @test_vmv_s_x_i8m1( @@ -1003,7 +1003,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vmv_s_x_i8m1(int8_t src, size_t vl) { - return vmv_s_x_i8m1(src, vl); + return __riscv_vmv_s_x_i8m1(src, vl); } // CHECK-RV64-LABEL: @test_vmv_x_s_i8m2_i8( @@ -1012,7 +1012,7 @@ // CHECK-RV64-NEXT: ret i8 [[TMP0]] // int8_t test_vmv_x_s_i8m2_i8(vint8m2_t src) { - return vmv_x_s_i8m2_i8(src); + return __riscv_vmv_x_s_i8m2_i8(src); } // CHECK-RV64-LABEL: @test_vmv_s_x_i8m2( @@ -1021,7 +1021,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m2_t test_vmv_s_x_i8m2(int8_t src, size_t vl) { - return vmv_s_x_i8m2(src, vl); + return __riscv_vmv_s_x_i8m2(src, vl); } // CHECK-RV64-LABEL: @test_vmv_x_s_i8m4_i8( @@ -1030,7 +1030,7 @@ // CHECK-RV64-NEXT: ret i8 [[TMP0]] // int8_t test_vmv_x_s_i8m4_i8(vint8m4_t src) { - return vmv_x_s_i8m4_i8(src); + return __riscv_vmv_x_s_i8m4_i8(src); } // CHECK-RV64-LABEL: @test_vmv_s_x_i8m4( @@ -1039,7 +1039,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m4_t test_vmv_s_x_i8m4(int8_t src, size_t vl) { - return vmv_s_x_i8m4(src, vl); + return __riscv_vmv_s_x_i8m4(src, vl); } // CHECK-RV64-LABEL: @test_vmv_x_s_i8m8_i8( @@ -1048,7 +1048,7 @@ // CHECK-RV64-NEXT: ret i8 [[TMP0]] // int8_t test_vmv_x_s_i8m8_i8(vint8m8_t src) { - return vmv_x_s_i8m8_i8(src); + return __riscv_vmv_x_s_i8m8_i8(src); } // CHECK-RV64-LABEL: @test_vmv_s_x_i8m8( @@ -1057,7 +1057,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m8_t test_vmv_s_x_i8m8(int8_t src, size_t vl) { - return vmv_s_x_i8m8(src, vl); + return __riscv_vmv_s_x_i8m8(src, vl); } // CHECK-RV64-LABEL: @test_vmv_x_s_i16mf4_i16( @@ -1066,7 +1066,7 @@ // CHECK-RV64-NEXT: ret i16 [[TMP0]] // int16_t test_vmv_x_s_i16mf4_i16(vint16mf4_t src) { - return vmv_x_s_i16mf4_i16(src); + return __riscv_vmv_x_s_i16mf4_i16(src); } // CHECK-RV64-LABEL: @test_vmv_s_x_i16mf4( @@ -1075,7 +1075,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vmv_s_x_i16mf4(int16_t src, size_t vl) { - return vmv_s_x_i16mf4(src, vl); + return __riscv_vmv_s_x_i16mf4(src, vl); } // CHECK-RV64-LABEL: @test_vmv_x_s_i16mf2_i16( @@ -1084,7 +1084,7 @@ // CHECK-RV64-NEXT: ret i16 [[TMP0]] // int16_t test_vmv_x_s_i16mf2_i16(vint16mf2_t src) { - return vmv_x_s_i16mf2_i16(src); + return __riscv_vmv_x_s_i16mf2_i16(src); } // CHECK-RV64-LABEL: @test_vmv_s_x_i16mf2( @@ -1093,7 +1093,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vmv_s_x_i16mf2(int16_t src, size_t vl) { - return vmv_s_x_i16mf2(src, vl); + return __riscv_vmv_s_x_i16mf2(src, vl); } // CHECK-RV64-LABEL: @test_vmv_x_s_i16m1_i16( @@ -1102,7 +1102,7 @@ // CHECK-RV64-NEXT: ret i16 [[TMP0]] // int16_t test_vmv_x_s_i16m1_i16(vint16m1_t src) { - return vmv_x_s_i16m1_i16(src); + return __riscv_vmv_x_s_i16m1_i16(src); } // CHECK-RV64-LABEL: @test_vmv_s_x_i16m1( @@ -1111,7 +1111,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vmv_s_x_i16m1(int16_t src, size_t vl) { - return vmv_s_x_i16m1(src, vl); + return __riscv_vmv_s_x_i16m1(src, vl); } // CHECK-RV64-LABEL: @test_vmv_x_s_i16m2_i16( @@ -1120,7 +1120,7 @@ // CHECK-RV64-NEXT: ret i16 [[TMP0]] // int16_t test_vmv_x_s_i16m2_i16(vint16m2_t src) { - return vmv_x_s_i16m2_i16(src); + return __riscv_vmv_x_s_i16m2_i16(src); } // CHECK-RV64-LABEL: @test_vmv_s_x_i16m2( @@ -1129,7 +1129,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vmv_s_x_i16m2(int16_t src, size_t vl) { - return vmv_s_x_i16m2(src, vl); + return __riscv_vmv_s_x_i16m2(src, vl); } // CHECK-RV64-LABEL: @test_vmv_x_s_i16m4_i16( @@ -1138,7 +1138,7 @@ // CHECK-RV64-NEXT: ret i16 [[TMP0]] // int16_t test_vmv_x_s_i16m4_i16(vint16m4_t src) { - return vmv_x_s_i16m4_i16(src); + return __riscv_vmv_x_s_i16m4_i16(src); } // CHECK-RV64-LABEL: @test_vmv_s_x_i16m4( @@ -1147,7 +1147,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vmv_s_x_i16m4(int16_t src, size_t vl) { - return vmv_s_x_i16m4(src, vl); + return __riscv_vmv_s_x_i16m4(src, vl); } // CHECK-RV64-LABEL: @test_vmv_x_s_i16m8_i16( @@ -1156,7 +1156,7 @@ // CHECK-RV64-NEXT: ret i16 [[TMP0]] // int16_t test_vmv_x_s_i16m8_i16(vint16m8_t src) { - return vmv_x_s_i16m8_i16(src); + return __riscv_vmv_x_s_i16m8_i16(src); } // CHECK-RV64-LABEL: @test_vmv_s_x_i16m8( @@ -1165,7 +1165,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m8_t test_vmv_s_x_i16m8(int16_t src, size_t vl) { - return vmv_s_x_i16m8(src, vl); + return __riscv_vmv_s_x_i16m8(src, vl); } // CHECK-RV64-LABEL: @test_vmv_x_s_i32mf2_i32( @@ -1174,7 +1174,7 @@ // CHECK-RV64-NEXT: ret i32 [[TMP0]] // int32_t test_vmv_x_s_i32mf2_i32(vint32mf2_t src) { - return vmv_x_s_i32mf2_i32(src); + return __riscv_vmv_x_s_i32mf2_i32(src); } // CHECK-RV64-LABEL: @test_vmv_s_x_i32mf2( @@ -1183,7 +1183,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vmv_s_x_i32mf2(int32_t src, size_t vl) { - return vmv_s_x_i32mf2(src, vl); + return __riscv_vmv_s_x_i32mf2(src, vl); } // CHECK-RV64-LABEL: @test_vmv_x_s_i32m1_i32( @@ -1192,7 +1192,7 @@ // CHECK-RV64-NEXT: ret i32 [[TMP0]] // int32_t test_vmv_x_s_i32m1_i32(vint32m1_t src) { - return vmv_x_s_i32m1_i32(src); + return __riscv_vmv_x_s_i32m1_i32(src); } // CHECK-RV64-LABEL: @test_vmv_s_x_i32m1( @@ -1201,7 +1201,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vmv_s_x_i32m1(int32_t src, size_t vl) { - return vmv_s_x_i32m1(src, vl); + return __riscv_vmv_s_x_i32m1(src, vl); } // CHECK-RV64-LABEL: @test_vmv_x_s_i32m2_i32( @@ -1210,7 +1210,7 @@ // CHECK-RV64-NEXT: ret i32 [[TMP0]] // int32_t test_vmv_x_s_i32m2_i32(vint32m2_t src) { - return vmv_x_s_i32m2_i32(src); + return __riscv_vmv_x_s_i32m2_i32(src); } // CHECK-RV64-LABEL: @test_vmv_s_x_i32m2( @@ -1219,7 +1219,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vmv_s_x_i32m2(int32_t src, size_t vl) { - return vmv_s_x_i32m2(src, vl); + return __riscv_vmv_s_x_i32m2(src, vl); } // CHECK-RV64-LABEL: @test_vmv_x_s_i32m4_i32( @@ -1228,7 +1228,7 @@ // CHECK-RV64-NEXT: ret i32 [[TMP0]] // int32_t test_vmv_x_s_i32m4_i32(vint32m4_t src) { - return vmv_x_s_i32m4_i32(src); + return __riscv_vmv_x_s_i32m4_i32(src); } // CHECK-RV64-LABEL: @test_vmv_s_x_i32m4( @@ -1237,7 +1237,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vmv_s_x_i32m4(int32_t src, size_t vl) { - return vmv_s_x_i32m4(src, vl); + return __riscv_vmv_s_x_i32m4(src, vl); } // CHECK-RV64-LABEL: @test_vmv_x_s_i32m8_i32( @@ -1246,7 +1246,7 @@ // CHECK-RV64-NEXT: ret i32 [[TMP0]] // int32_t test_vmv_x_s_i32m8_i32(vint32m8_t src) { - return vmv_x_s_i32m8_i32(src); + return __riscv_vmv_x_s_i32m8_i32(src); } // CHECK-RV64-LABEL: @test_vmv_s_x_i32m8( @@ -1255,7 +1255,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m8_t test_vmv_s_x_i32m8(int32_t src, size_t vl) { - return vmv_s_x_i32m8(src, vl); + return __riscv_vmv_s_x_i32m8(src, vl); } // CHECK-RV64-LABEL: @test_vmv_x_s_i64m1_i64( @@ -1264,7 +1264,7 @@ // CHECK-RV64-NEXT: ret i64 [[TMP0]] // int64_t test_vmv_x_s_i64m1_i64(vint64m1_t src) { - return vmv_x_s_i64m1_i64(src); + return __riscv_vmv_x_s_i64m1_i64(src); } // CHECK-RV64-LABEL: @test_vmv_s_x_i64m1( @@ -1273,7 +1273,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vmv_s_x_i64m1(int64_t src, size_t vl) { - return vmv_s_x_i64m1(src, vl); + return __riscv_vmv_s_x_i64m1(src, vl); } // CHECK-RV64-LABEL: @test_vmv_x_s_i64m2_i64( @@ -1282,7 +1282,7 @@ // CHECK-RV64-NEXT: ret i64 [[TMP0]] // int64_t test_vmv_x_s_i64m2_i64(vint64m2_t src) { - return vmv_x_s_i64m2_i64(src); + return __riscv_vmv_x_s_i64m2_i64(src); } // CHECK-RV64-LABEL: @test_vmv_s_x_i64m2( @@ -1291,7 +1291,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m2_t test_vmv_s_x_i64m2(int64_t src, size_t vl) { - return vmv_s_x_i64m2(src, vl); + return __riscv_vmv_s_x_i64m2(src, vl); } // CHECK-RV64-LABEL: @test_vmv_x_s_i64m4_i64( @@ -1300,7 +1300,7 @@ // CHECK-RV64-NEXT: ret i64 [[TMP0]] // int64_t test_vmv_x_s_i64m4_i64(vint64m4_t src) { - return vmv_x_s_i64m4_i64(src); + return __riscv_vmv_x_s_i64m4_i64(src); } // CHECK-RV64-LABEL: @test_vmv_s_x_i64m4( @@ -1309,7 +1309,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m4_t test_vmv_s_x_i64m4(int64_t src, size_t vl) { - return vmv_s_x_i64m4(src, vl); + return __riscv_vmv_s_x_i64m4(src, vl); } // CHECK-RV64-LABEL: @test_vmv_x_s_i64m8_i64( @@ -1318,7 +1318,7 @@ // CHECK-RV64-NEXT: ret i64 [[TMP0]] // int64_t test_vmv_x_s_i64m8_i64(vint64m8_t src) { - return vmv_x_s_i64m8_i64(src); + return __riscv_vmv_x_s_i64m8_i64(src); } // CHECK-RV64-LABEL: @test_vmv_s_x_i64m8( @@ -1327,7 +1327,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m8_t test_vmv_s_x_i64m8(int64_t src, size_t vl) { - return vmv_s_x_i64m8(src, vl); + return __riscv_vmv_s_x_i64m8(src, vl); } // CHECK-RV64-LABEL: @test_vmv_x_s_u8mf8_u8( @@ -1336,7 +1336,7 @@ // CHECK-RV64-NEXT: ret i8 [[TMP0]] // uint8_t test_vmv_x_s_u8mf8_u8(vuint8mf8_t src) { - return vmv_x_s_u8mf8_u8(src); + return __riscv_vmv_x_s_u8mf8_u8(src); } // CHECK-RV64-LABEL: @test_vmv_s_x_u8mf8( @@ -1345,7 +1345,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf8_t test_vmv_s_x_u8mf8(uint8_t src, size_t vl) { - return vmv_s_x_u8mf8(src, vl); + return __riscv_vmv_s_x_u8mf8(src, vl); } // CHECK-RV64-LABEL: @test_vmv_x_s_u8mf4_u8( @@ -1354,7 +1354,7 @@ // CHECK-RV64-NEXT: ret i8 [[TMP0]] // uint8_t test_vmv_x_s_u8mf4_u8(vuint8mf4_t src) { - return vmv_x_s_u8mf4_u8(src); + return __riscv_vmv_x_s_u8mf4_u8(src); } // CHECK-RV64-LABEL: @test_vmv_s_x_u8mf4( @@ -1363,7 +1363,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf4_t test_vmv_s_x_u8mf4(uint8_t src, size_t vl) { - return vmv_s_x_u8mf4(src, vl); + return __riscv_vmv_s_x_u8mf4(src, vl); } // CHECK-RV64-LABEL: @test_vmv_x_s_u8mf2_u8( @@ -1372,7 +1372,7 @@ // CHECK-RV64-NEXT: ret i8 [[TMP0]] // uint8_t test_vmv_x_s_u8mf2_u8(vuint8mf2_t src) { - return vmv_x_s_u8mf2_u8(src); + return __riscv_vmv_x_s_u8mf2_u8(src); } // CHECK-RV64-LABEL: @test_vmv_s_x_u8mf2( @@ -1381,7 +1381,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf2_t test_vmv_s_x_u8mf2(uint8_t src, size_t vl) { - return vmv_s_x_u8mf2(src, vl); + return __riscv_vmv_s_x_u8mf2(src, vl); } // CHECK-RV64-LABEL: @test_vmv_x_s_u8m1_u8( @@ -1390,7 +1390,7 @@ // CHECK-RV64-NEXT: ret i8 [[TMP0]] // uint8_t test_vmv_x_s_u8m1_u8(vuint8m1_t src) { - return vmv_x_s_u8m1_u8(src); + return __riscv_vmv_x_s_u8m1_u8(src); } // CHECK-RV64-LABEL: @test_vmv_s_x_u8m1( @@ -1399,7 +1399,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vmv_s_x_u8m1(uint8_t src, size_t vl) { - return vmv_s_x_u8m1(src, vl); + return __riscv_vmv_s_x_u8m1(src, vl); } // CHECK-RV64-LABEL: @test_vmv_x_s_u8m2_u8( @@ -1408,7 +1408,7 @@ // CHECK-RV64-NEXT: ret i8 [[TMP0]] // uint8_t test_vmv_x_s_u8m2_u8(vuint8m2_t src) { - return vmv_x_s_u8m2_u8(src); + return __riscv_vmv_x_s_u8m2_u8(src); } // CHECK-RV64-LABEL: @test_vmv_s_x_u8m2( @@ -1417,7 +1417,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m2_t test_vmv_s_x_u8m2(uint8_t src, size_t vl) { - return vmv_s_x_u8m2(src, vl); + return __riscv_vmv_s_x_u8m2(src, vl); } // CHECK-RV64-LABEL: @test_vmv_x_s_u8m4_u8( @@ -1426,7 +1426,7 @@ // CHECK-RV64-NEXT: ret i8 [[TMP0]] // uint8_t test_vmv_x_s_u8m4_u8(vuint8m4_t src) { - return vmv_x_s_u8m4_u8(src); + return __riscv_vmv_x_s_u8m4_u8(src); } // CHECK-RV64-LABEL: @test_vmv_s_x_u8m4( @@ -1435,7 +1435,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m4_t test_vmv_s_x_u8m4(uint8_t src, size_t vl) { - return vmv_s_x_u8m4(src, vl); + return __riscv_vmv_s_x_u8m4(src, vl); } // CHECK-RV64-LABEL: @test_vmv_x_s_u8m8_u8( @@ -1444,7 +1444,7 @@ // CHECK-RV64-NEXT: ret i8 [[TMP0]] // uint8_t test_vmv_x_s_u8m8_u8(vuint8m8_t src) { - return vmv_x_s_u8m8_u8(src); + return __riscv_vmv_x_s_u8m8_u8(src); } // CHECK-RV64-LABEL: @test_vmv_s_x_u8m8( @@ -1453,7 +1453,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m8_t test_vmv_s_x_u8m8(uint8_t src, size_t vl) { - return vmv_s_x_u8m8(src, vl); + return __riscv_vmv_s_x_u8m8(src, vl); } // CHECK-RV64-LABEL: @test_vmv_x_s_u16mf4_u16( @@ -1462,7 +1462,7 @@ // CHECK-RV64-NEXT: ret i16 [[TMP0]] // uint16_t test_vmv_x_s_u16mf4_u16(vuint16mf4_t src) { - return vmv_x_s_u16mf4_u16(src); + return __riscv_vmv_x_s_u16mf4_u16(src); } // CHECK-RV64-LABEL: @test_vmv_s_x_u16mf4( @@ -1471,7 +1471,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vmv_s_x_u16mf4(uint16_t src, size_t vl) { - return vmv_s_x_u16mf4(src, vl); + return __riscv_vmv_s_x_u16mf4(src, vl); } // CHECK-RV64-LABEL: @test_vmv_x_s_u16mf2_u16( @@ -1480,7 +1480,7 @@ // CHECK-RV64-NEXT: ret i16 [[TMP0]] // uint16_t test_vmv_x_s_u16mf2_u16(vuint16mf2_t src) { - return vmv_x_s_u16mf2_u16(src); + return __riscv_vmv_x_s_u16mf2_u16(src); } // CHECK-RV64-LABEL: @test_vmv_s_x_u16mf2( @@ -1489,7 +1489,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vmv_s_x_u16mf2(uint16_t src, size_t vl) { - return vmv_s_x_u16mf2(src, vl); + return __riscv_vmv_s_x_u16mf2(src, vl); } // CHECK-RV64-LABEL: @test_vmv_x_s_u16m1_u16( @@ -1498,7 +1498,7 @@ // CHECK-RV64-NEXT: ret i16 [[TMP0]] // uint16_t test_vmv_x_s_u16m1_u16(vuint16m1_t src) { - return vmv_x_s_u16m1_u16(src); + return __riscv_vmv_x_s_u16m1_u16(src); } // CHECK-RV64-LABEL: @test_vmv_s_x_u16m1( @@ -1507,7 +1507,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vmv_s_x_u16m1(uint16_t src, size_t vl) { - return vmv_s_x_u16m1(src, vl); + return __riscv_vmv_s_x_u16m1(src, vl); } // CHECK-RV64-LABEL: @test_vmv_x_s_u16m2_u16( @@ -1516,7 +1516,7 @@ // CHECK-RV64-NEXT: ret i16 [[TMP0]] // uint16_t test_vmv_x_s_u16m2_u16(vuint16m2_t src) { - return vmv_x_s_u16m2_u16(src); + return __riscv_vmv_x_s_u16m2_u16(src); } // CHECK-RV64-LABEL: @test_vmv_s_x_u16m2( @@ -1525,7 +1525,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vmv_s_x_u16m2(uint16_t src, size_t vl) { - return vmv_s_x_u16m2(src, vl); + return __riscv_vmv_s_x_u16m2(src, vl); } // CHECK-RV64-LABEL: @test_vmv_x_s_u16m4_u16( @@ -1534,7 +1534,7 @@ // CHECK-RV64-NEXT: ret i16 [[TMP0]] // uint16_t test_vmv_x_s_u16m4_u16(vuint16m4_t src) { - return vmv_x_s_u16m4_u16(src); + return __riscv_vmv_x_s_u16m4_u16(src); } // CHECK-RV64-LABEL: @test_vmv_s_x_u16m4( @@ -1543,7 +1543,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_vmv_s_x_u16m4(uint16_t src, size_t vl) { - return vmv_s_x_u16m4(src, vl); + return __riscv_vmv_s_x_u16m4(src, vl); } // CHECK-RV64-LABEL: @test_vmv_x_s_u16m8_u16( @@ -1552,7 +1552,7 @@ // CHECK-RV64-NEXT: ret i16 [[TMP0]] // uint16_t test_vmv_x_s_u16m8_u16(vuint16m8_t src) { - return vmv_x_s_u16m8_u16(src); + return __riscv_vmv_x_s_u16m8_u16(src); } // CHECK-RV64-LABEL: @test_vmv_s_x_u16m8( @@ -1561,7 +1561,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m8_t test_vmv_s_x_u16m8(uint16_t src, size_t vl) { - return vmv_s_x_u16m8(src, vl); + return __riscv_vmv_s_x_u16m8(src, vl); } // CHECK-RV64-LABEL: @test_vmv_x_s_u32mf2_u32( @@ -1570,7 +1570,7 @@ // CHECK-RV64-NEXT: ret i32 [[TMP0]] // uint32_t test_vmv_x_s_u32mf2_u32(vuint32mf2_t src) { - return vmv_x_s_u32mf2_u32(src); + return __riscv_vmv_x_s_u32mf2_u32(src); } // CHECK-RV64-LABEL: @test_vmv_s_x_u32mf2( @@ -1579,7 +1579,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vmv_s_x_u32mf2(uint32_t src, size_t vl) { - return vmv_s_x_u32mf2(src, vl); + return __riscv_vmv_s_x_u32mf2(src, vl); } // CHECK-RV64-LABEL: @test_vmv_x_s_u32m1_u32( @@ -1588,7 +1588,7 @@ // CHECK-RV64-NEXT: ret i32 [[TMP0]] // uint32_t test_vmv_x_s_u32m1_u32(vuint32m1_t src) { - return vmv_x_s_u32m1_u32(src); + return __riscv_vmv_x_s_u32m1_u32(src); } // CHECK-RV64-LABEL: @test_vmv_s_x_u32m1( @@ -1597,7 +1597,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vmv_s_x_u32m1(uint32_t src, size_t vl) { - return vmv_s_x_u32m1(src, vl); + return __riscv_vmv_s_x_u32m1(src, vl); } // CHECK-RV64-LABEL: @test_vmv_x_s_u32m2_u32( @@ -1606,7 +1606,7 @@ // CHECK-RV64-NEXT: ret i32 [[TMP0]] // uint32_t test_vmv_x_s_u32m2_u32(vuint32m2_t src) { - return vmv_x_s_u32m2_u32(src); + return __riscv_vmv_x_s_u32m2_u32(src); } // CHECK-RV64-LABEL: @test_vmv_s_x_u32m2( @@ -1615,7 +1615,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vmv_s_x_u32m2(uint32_t src, size_t vl) { - return vmv_s_x_u32m2(src, vl); + return __riscv_vmv_s_x_u32m2(src, vl); } // CHECK-RV64-LABEL: @test_vmv_x_s_u32m4_u32( @@ -1624,7 +1624,7 @@ // CHECK-RV64-NEXT: ret i32 [[TMP0]] // uint32_t test_vmv_x_s_u32m4_u32(vuint32m4_t src) { - return vmv_x_s_u32m4_u32(src); + return __riscv_vmv_x_s_u32m4_u32(src); } // CHECK-RV64-LABEL: @test_vmv_s_x_u32m4( @@ -1633,7 +1633,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vmv_s_x_u32m4(uint32_t src, size_t vl) { - return vmv_s_x_u32m4(src, vl); + return __riscv_vmv_s_x_u32m4(src, vl); } // CHECK-RV64-LABEL: @test_vmv_x_s_u32m8_u32( @@ -1642,7 +1642,7 @@ // CHECK-RV64-NEXT: ret i32 [[TMP0]] // uint32_t test_vmv_x_s_u32m8_u32(vuint32m8_t src) { - return vmv_x_s_u32m8_u32(src); + return __riscv_vmv_x_s_u32m8_u32(src); } // CHECK-RV64-LABEL: @test_vmv_s_x_u32m8( @@ -1651,7 +1651,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m8_t test_vmv_s_x_u32m8(uint32_t src, size_t vl) { - return vmv_s_x_u32m8(src, vl); + return __riscv_vmv_s_x_u32m8(src, vl); } // CHECK-RV64-LABEL: @test_vmv_x_s_u64m1_u64( @@ -1660,7 +1660,7 @@ // CHECK-RV64-NEXT: ret i64 [[TMP0]] // uint64_t test_vmv_x_s_u64m1_u64(vuint64m1_t src) { - return vmv_x_s_u64m1_u64(src); + return __riscv_vmv_x_s_u64m1_u64(src); } // CHECK-RV64-LABEL: @test_vmv_s_x_u64m1( @@ -1669,7 +1669,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m1_t test_vmv_s_x_u64m1(uint64_t src, size_t vl) { - return vmv_s_x_u64m1(src, vl); + return __riscv_vmv_s_x_u64m1(src, vl); } // CHECK-RV64-LABEL: @test_vmv_x_s_u64m2_u64( @@ -1678,7 +1678,7 @@ // CHECK-RV64-NEXT: ret i64 [[TMP0]] // uint64_t test_vmv_x_s_u64m2_u64(vuint64m2_t src) { - return vmv_x_s_u64m2_u64(src); + return __riscv_vmv_x_s_u64m2_u64(src); } // CHECK-RV64-LABEL: @test_vmv_s_x_u64m2( @@ -1687,7 +1687,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m2_t test_vmv_s_x_u64m2(uint64_t src, size_t vl) { - return vmv_s_x_u64m2(src, vl); + return __riscv_vmv_s_x_u64m2(src, vl); } // CHECK-RV64-LABEL: @test_vmv_x_s_u64m4_u64( @@ -1696,7 +1696,7 @@ // CHECK-RV64-NEXT: ret i64 [[TMP0]] // uint64_t test_vmv_x_s_u64m4_u64(vuint64m4_t src) { - return vmv_x_s_u64m4_u64(src); + return __riscv_vmv_x_s_u64m4_u64(src); } // CHECK-RV64-LABEL: @test_vmv_s_x_u64m4( @@ -1705,7 +1705,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m4_t test_vmv_s_x_u64m4(uint64_t src, size_t vl) { - return vmv_s_x_u64m4(src, vl); + return __riscv_vmv_s_x_u64m4(src, vl); } // CHECK-RV64-LABEL: @test_vmv_x_s_u64m8_u64( @@ -1714,7 +1714,7 @@ // CHECK-RV64-NEXT: ret i64 [[TMP0]] // uint64_t test_vmv_x_s_u64m8_u64(vuint64m8_t src) { - return vmv_x_s_u64m8_u64(src); + return __riscv_vmv_x_s_u64m8_u64(src); } // CHECK-RV64-LABEL: @test_vmv_s_x_u64m8( @@ -1723,6 +1723,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m8_t test_vmv_s_x_u64m8(uint64_t src, size_t vl) { - return vmv_s_x_u64m8(src, vl); + return __riscv_vmv_s_x_u64m8(src, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmxnor.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmxnor.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmxnor.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmxnor.c @@ -12,7 +12,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool1_t test_vmxnor_mm_b1(vbool1_t op1, vbool1_t op2, size_t vl) { - return vmxnor_mm_b1(op1, op2, vl); + return __riscv_vmxnor_mm_b1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmxnor_mm_b2( @@ -21,7 +21,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmxnor_mm_b2(vbool2_t op1, vbool2_t op2, size_t vl) { - return vmxnor_mm_b2(op1, op2, vl); + return __riscv_vmxnor_mm_b2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmxnor_mm_b4( @@ -30,7 +30,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmxnor_mm_b4(vbool4_t op1, vbool4_t op2, size_t vl) { - return vmxnor_mm_b4(op1, op2, vl); + return __riscv_vmxnor_mm_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmxnor_mm_b8( @@ -39,7 +39,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmxnor_mm_b8(vbool8_t op1, vbool8_t op2, size_t vl) { - return vmxnor_mm_b8(op1, op2, vl); + return __riscv_vmxnor_mm_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmxnor_mm_b16( @@ -48,7 +48,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmxnor_mm_b16(vbool16_t op1, vbool16_t op2, size_t vl) { - return vmxnor_mm_b16(op1, op2, vl); + return __riscv_vmxnor_mm_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmxnor_mm_b32( @@ -57,7 +57,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmxnor_mm_b32(vbool32_t op1, vbool32_t op2, size_t vl) { - return vmxnor_mm_b32(op1, op2, vl); + return __riscv_vmxnor_mm_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmxnor_mm_b64( @@ -66,6 +66,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmxnor_mm_b64(vbool64_t op1, vbool64_t op2, size_t vl) { - return vmxnor_mm_b64(op1, op2, vl); + return __riscv_vmxnor_mm_b64(op1, op2, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmxor.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmxor.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmxor.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vmxor.c @@ -12,7 +12,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool1_t test_vmxor_mm_b1(vbool1_t op1, vbool1_t op2, size_t vl) { - return vmxor_mm_b1(op1, op2, vl); + return __riscv_vmxor_mm_b1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmxor_mm_b2( @@ -21,7 +21,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool2_t test_vmxor_mm_b2(vbool2_t op1, vbool2_t op2, size_t vl) { - return vmxor_mm_b2(op1, op2, vl); + return __riscv_vmxor_mm_b2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmxor_mm_b4( @@ -30,7 +30,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool4_t test_vmxor_mm_b4(vbool4_t op1, vbool4_t op2, size_t vl) { - return vmxor_mm_b4(op1, op2, vl); + return __riscv_vmxor_mm_b4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmxor_mm_b8( @@ -39,7 +39,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool8_t test_vmxor_mm_b8(vbool8_t op1, vbool8_t op2, size_t vl) { - return vmxor_mm_b8(op1, op2, vl); + return __riscv_vmxor_mm_b8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmxor_mm_b16( @@ -48,7 +48,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool16_t test_vmxor_mm_b16(vbool16_t op1, vbool16_t op2, size_t vl) { - return vmxor_mm_b16(op1, op2, vl); + return __riscv_vmxor_mm_b16(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmxor_mm_b32( @@ -57,7 +57,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool32_t test_vmxor_mm_b32(vbool32_t op1, vbool32_t op2, size_t vl) { - return vmxor_mm_b32(op1, op2, vl); + return __riscv_vmxor_mm_b32(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vmxor_mm_b64( @@ -66,6 +66,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vbool64_t test_vmxor_mm_b64(vbool64_t op1, vbool64_t op2, size_t vl) { - return vmxor_mm_b64(op1, op2, vl); + return __riscv_vmxor_mm_b64(op1, op2, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vnclip.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vnclip.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vnclip.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vnclip.c @@ -12,7 +12,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vnclip_wv_i8mf8(vint16mf4_t op1, vuint8mf8_t shift, size_t vl) { - return vnclip_wv_i8mf8(op1, shift, vl); + return __riscv_vnclip_wv_i8mf8(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclip_wx_i8mf8( @@ -21,7 +21,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vnclip_wx_i8mf8(vint16mf4_t op1, size_t shift, size_t vl) { - return vnclip_wx_i8mf8(op1, shift, vl); + return __riscv_vnclip_wx_i8mf8(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclip_wv_i8mf4( @@ -30,7 +30,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vnclip_wv_i8mf4(vint16mf2_t op1, vuint8mf4_t shift, size_t vl) { - return vnclip_wv_i8mf4(op1, shift, vl); + return __riscv_vnclip_wv_i8mf4(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclip_wx_i8mf4( @@ -39,7 +39,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vnclip_wx_i8mf4(vint16mf2_t op1, size_t shift, size_t vl) { - return vnclip_wx_i8mf4(op1, shift, vl); + return __riscv_vnclip_wx_i8mf4(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclip_wv_i8mf2( @@ -48,7 +48,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vnclip_wv_i8mf2(vint16m1_t op1, vuint8mf2_t shift, size_t vl) { - return vnclip_wv_i8mf2(op1, shift, vl); + return __riscv_vnclip_wv_i8mf2(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclip_wx_i8mf2( @@ -57,7 +57,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vnclip_wx_i8mf2(vint16m1_t op1, size_t shift, size_t vl) { - return vnclip_wx_i8mf2(op1, shift, vl); + return __riscv_vnclip_wx_i8mf2(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclip_wv_i8m1( @@ -66,7 +66,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vnclip_wv_i8m1(vint16m2_t op1, vuint8m1_t shift, size_t vl) { - return vnclip_wv_i8m1(op1, shift, vl); + return __riscv_vnclip_wv_i8m1(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclip_wx_i8m1( @@ -75,7 +75,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vnclip_wx_i8m1(vint16m2_t op1, size_t shift, size_t vl) { - return vnclip_wx_i8m1(op1, shift, vl); + return __riscv_vnclip_wx_i8m1(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclip_wv_i8m2( @@ -84,7 +84,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m2_t test_vnclip_wv_i8m2(vint16m4_t op1, vuint8m2_t shift, size_t vl) { - return vnclip_wv_i8m2(op1, shift, vl); + return __riscv_vnclip_wv_i8m2(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclip_wx_i8m2( @@ -93,7 +93,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m2_t test_vnclip_wx_i8m2(vint16m4_t op1, size_t shift, size_t vl) { - return vnclip_wx_i8m2(op1, shift, vl); + return __riscv_vnclip_wx_i8m2(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclip_wv_i8m4( @@ -102,7 +102,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m4_t test_vnclip_wv_i8m4(vint16m8_t op1, vuint8m4_t shift, size_t vl) { - return vnclip_wv_i8m4(op1, shift, vl); + return __riscv_vnclip_wv_i8m4(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclip_wx_i8m4( @@ -111,7 +111,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m4_t test_vnclip_wx_i8m4(vint16m8_t op1, size_t shift, size_t vl) { - return vnclip_wx_i8m4(op1, shift, vl); + return __riscv_vnclip_wx_i8m4(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclip_wv_i16mf4( @@ -120,7 +120,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vnclip_wv_i16mf4(vint32mf2_t op1, vuint16mf4_t shift, size_t vl) { - return vnclip_wv_i16mf4(op1, shift, vl); + return __riscv_vnclip_wv_i16mf4(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclip_wx_i16mf4( @@ -129,7 +129,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vnclip_wx_i16mf4(vint32mf2_t op1, size_t shift, size_t vl) { - return vnclip_wx_i16mf4(op1, shift, vl); + return __riscv_vnclip_wx_i16mf4(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclip_wv_i16mf2( @@ -138,7 +138,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vnclip_wv_i16mf2(vint32m1_t op1, vuint16mf2_t shift, size_t vl) { - return vnclip_wv_i16mf2(op1, shift, vl); + return __riscv_vnclip_wv_i16mf2(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclip_wx_i16mf2( @@ -147,7 +147,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vnclip_wx_i16mf2(vint32m1_t op1, size_t shift, size_t vl) { - return vnclip_wx_i16mf2(op1, shift, vl); + return __riscv_vnclip_wx_i16mf2(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclip_wv_i16m1( @@ -156,7 +156,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vnclip_wv_i16m1(vint32m2_t op1, vuint16m1_t shift, size_t vl) { - return vnclip_wv_i16m1(op1, shift, vl); + return __riscv_vnclip_wv_i16m1(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclip_wx_i16m1( @@ -165,7 +165,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vnclip_wx_i16m1(vint32m2_t op1, size_t shift, size_t vl) { - return vnclip_wx_i16m1(op1, shift, vl); + return __riscv_vnclip_wx_i16m1(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclip_wv_i16m2( @@ -174,7 +174,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vnclip_wv_i16m2(vint32m4_t op1, vuint16m2_t shift, size_t vl) { - return vnclip_wv_i16m2(op1, shift, vl); + return __riscv_vnclip_wv_i16m2(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclip_wx_i16m2( @@ -183,7 +183,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vnclip_wx_i16m2(vint32m4_t op1, size_t shift, size_t vl) { - return vnclip_wx_i16m2(op1, shift, vl); + return __riscv_vnclip_wx_i16m2(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclip_wv_i16m4( @@ -192,7 +192,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vnclip_wv_i16m4(vint32m8_t op1, vuint16m4_t shift, size_t vl) { - return vnclip_wv_i16m4(op1, shift, vl); + return __riscv_vnclip_wv_i16m4(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclip_wx_i16m4( @@ -201,7 +201,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vnclip_wx_i16m4(vint32m8_t op1, size_t shift, size_t vl) { - return vnclip_wx_i16m4(op1, shift, vl); + return __riscv_vnclip_wx_i16m4(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclip_wv_i32mf2( @@ -210,7 +210,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vnclip_wv_i32mf2(vint64m1_t op1, vuint32mf2_t shift, size_t vl) { - return vnclip_wv_i32mf2(op1, shift, vl); + return __riscv_vnclip_wv_i32mf2(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclip_wx_i32mf2( @@ -219,7 +219,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vnclip_wx_i32mf2(vint64m1_t op1, size_t shift, size_t vl) { - return vnclip_wx_i32mf2(op1, shift, vl); + return __riscv_vnclip_wx_i32mf2(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclip_wv_i32m1( @@ -228,7 +228,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vnclip_wv_i32m1(vint64m2_t op1, vuint32m1_t shift, size_t vl) { - return vnclip_wv_i32m1(op1, shift, vl); + return __riscv_vnclip_wv_i32m1(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclip_wx_i32m1( @@ -237,7 +237,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vnclip_wx_i32m1(vint64m2_t op1, size_t shift, size_t vl) { - return vnclip_wx_i32m1(op1, shift, vl); + return __riscv_vnclip_wx_i32m1(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclip_wv_i32m2( @@ -246,7 +246,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vnclip_wv_i32m2(vint64m4_t op1, vuint32m2_t shift, size_t vl) { - return vnclip_wv_i32m2(op1, shift, vl); + return __riscv_vnclip_wv_i32m2(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclip_wx_i32m2( @@ -255,7 +255,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vnclip_wx_i32m2(vint64m4_t op1, size_t shift, size_t vl) { - return vnclip_wx_i32m2(op1, shift, vl); + return __riscv_vnclip_wx_i32m2(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclip_wv_i32m4( @@ -264,7 +264,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vnclip_wv_i32m4(vint64m8_t op1, vuint32m4_t shift, size_t vl) { - return vnclip_wv_i32m4(op1, shift, vl); + return __riscv_vnclip_wv_i32m4(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclip_wx_i32m4( @@ -273,7 +273,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vnclip_wx_i32m4(vint64m8_t op1, size_t shift, size_t vl) { - return vnclip_wx_i32m4(op1, shift, vl); + return __riscv_vnclip_wx_i32m4(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclip_wv_i8mf8_m( @@ -282,7 +282,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vnclip_wv_i8mf8_m(vbool64_t mask, vint16mf4_t op1, vuint8mf8_t shift, size_t vl) { - return vnclip_wv_i8mf8_m(mask, op1, shift, vl); + return __riscv_vnclip_wv_i8mf8_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclip_wx_i8mf8_m( @@ -291,7 +291,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vnclip_wx_i8mf8_m(vbool64_t mask, vint16mf4_t op1, size_t shift, size_t vl) { - return vnclip_wx_i8mf8_m(mask, op1, shift, vl); + return __riscv_vnclip_wx_i8mf8_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclip_wv_i8mf4_m( @@ -300,7 +300,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vnclip_wv_i8mf4_m(vbool32_t mask, vint16mf2_t op1, vuint8mf4_t shift, size_t vl) { - return vnclip_wv_i8mf4_m(mask, op1, shift, vl); + return __riscv_vnclip_wv_i8mf4_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclip_wx_i8mf4_m( @@ -309,7 +309,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vnclip_wx_i8mf4_m(vbool32_t mask, vint16mf2_t op1, size_t shift, size_t vl) { - return vnclip_wx_i8mf4_m(mask, op1, shift, vl); + return __riscv_vnclip_wx_i8mf4_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclip_wv_i8mf2_m( @@ -318,7 +318,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vnclip_wv_i8mf2_m(vbool16_t mask, vint16m1_t op1, vuint8mf2_t shift, size_t vl) { - return vnclip_wv_i8mf2_m(mask, op1, shift, vl); + return __riscv_vnclip_wv_i8mf2_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclip_wx_i8mf2_m( @@ -327,7 +327,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vnclip_wx_i8mf2_m(vbool16_t mask, vint16m1_t op1, size_t shift, size_t vl) { - return vnclip_wx_i8mf2_m(mask, op1, shift, vl); + return __riscv_vnclip_wx_i8mf2_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclip_wv_i8m1_m( @@ -336,7 +336,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vnclip_wv_i8m1_m(vbool8_t mask, vint16m2_t op1, vuint8m1_t shift, size_t vl) { - return vnclip_wv_i8m1_m(mask, op1, shift, vl); + return __riscv_vnclip_wv_i8m1_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclip_wx_i8m1_m( @@ -345,7 +345,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vnclip_wx_i8m1_m(vbool8_t mask, vint16m2_t op1, size_t shift, size_t vl) { - return vnclip_wx_i8m1_m(mask, op1, shift, vl); + return __riscv_vnclip_wx_i8m1_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclip_wv_i8m2_m( @@ -354,7 +354,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m2_t test_vnclip_wv_i8m2_m(vbool4_t mask, vint16m4_t op1, vuint8m2_t shift, size_t vl) { - return vnclip_wv_i8m2_m(mask, op1, shift, vl); + return __riscv_vnclip_wv_i8m2_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclip_wx_i8m2_m( @@ -363,7 +363,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m2_t test_vnclip_wx_i8m2_m(vbool4_t mask, vint16m4_t op1, size_t shift, size_t vl) { - return vnclip_wx_i8m2_m(mask, op1, shift, vl); + return __riscv_vnclip_wx_i8m2_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclip_wv_i8m4_m( @@ -372,7 +372,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m4_t test_vnclip_wv_i8m4_m(vbool2_t mask, vint16m8_t op1, vuint8m4_t shift, size_t vl) { - return vnclip_wv_i8m4_m(mask, op1, shift, vl); + return __riscv_vnclip_wv_i8m4_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclip_wx_i8m4_m( @@ -381,7 +381,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m4_t test_vnclip_wx_i8m4_m(vbool2_t mask, vint16m8_t op1, size_t shift, size_t vl) { - return vnclip_wx_i8m4_m(mask, op1, shift, vl); + return __riscv_vnclip_wx_i8m4_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclip_wv_i16mf4_m( @@ -390,7 +390,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vnclip_wv_i16mf4_m(vbool64_t mask, vint32mf2_t op1, vuint16mf4_t shift, size_t vl) { - return vnclip_wv_i16mf4_m(mask, op1, shift, vl); + return __riscv_vnclip_wv_i16mf4_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclip_wx_i16mf4_m( @@ -399,7 +399,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vnclip_wx_i16mf4_m(vbool64_t mask, vint32mf2_t op1, size_t shift, size_t vl) { - return vnclip_wx_i16mf4_m(mask, op1, shift, vl); + return __riscv_vnclip_wx_i16mf4_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclip_wv_i16mf2_m( @@ -408,7 +408,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vnclip_wv_i16mf2_m(vbool32_t mask, vint32m1_t op1, vuint16mf2_t shift, size_t vl) { - return vnclip_wv_i16mf2_m(mask, op1, shift, vl); + return __riscv_vnclip_wv_i16mf2_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclip_wx_i16mf2_m( @@ -417,7 +417,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vnclip_wx_i16mf2_m(vbool32_t mask, vint32m1_t op1, size_t shift, size_t vl) { - return vnclip_wx_i16mf2_m(mask, op1, shift, vl); + return __riscv_vnclip_wx_i16mf2_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclip_wv_i16m1_m( @@ -426,7 +426,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vnclip_wv_i16m1_m(vbool16_t mask, vint32m2_t op1, vuint16m1_t shift, size_t vl) { - return vnclip_wv_i16m1_m(mask, op1, shift, vl); + return __riscv_vnclip_wv_i16m1_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclip_wx_i16m1_m( @@ -435,7 +435,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vnclip_wx_i16m1_m(vbool16_t mask, vint32m2_t op1, size_t shift, size_t vl) { - return vnclip_wx_i16m1_m(mask, op1, shift, vl); + return __riscv_vnclip_wx_i16m1_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclip_wv_i16m2_m( @@ -444,7 +444,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vnclip_wv_i16m2_m(vbool8_t mask, vint32m4_t op1, vuint16m2_t shift, size_t vl) { - return vnclip_wv_i16m2_m(mask, op1, shift, vl); + return __riscv_vnclip_wv_i16m2_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclip_wx_i16m2_m( @@ -453,7 +453,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vnclip_wx_i16m2_m(vbool8_t mask, vint32m4_t op1, size_t shift, size_t vl) { - return vnclip_wx_i16m2_m(mask, op1, shift, vl); + return __riscv_vnclip_wx_i16m2_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclip_wv_i16m4_m( @@ -462,7 +462,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vnclip_wv_i16m4_m(vbool4_t mask, vint32m8_t op1, vuint16m4_t shift, size_t vl) { - return vnclip_wv_i16m4_m(mask, op1, shift, vl); + return __riscv_vnclip_wv_i16m4_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclip_wx_i16m4_m( @@ -471,7 +471,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vnclip_wx_i16m4_m(vbool4_t mask, vint32m8_t op1, size_t shift, size_t vl) { - return vnclip_wx_i16m4_m(mask, op1, shift, vl); + return __riscv_vnclip_wx_i16m4_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclip_wv_i32mf2_m( @@ -480,7 +480,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vnclip_wv_i32mf2_m(vbool64_t mask, vint64m1_t op1, vuint32mf2_t shift, size_t vl) { - return vnclip_wv_i32mf2_m(mask, op1, shift, vl); + return __riscv_vnclip_wv_i32mf2_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclip_wx_i32mf2_m( @@ -489,7 +489,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vnclip_wx_i32mf2_m(vbool64_t mask, vint64m1_t op1, size_t shift, size_t vl) { - return vnclip_wx_i32mf2_m(mask, op1, shift, vl); + return __riscv_vnclip_wx_i32mf2_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclip_wv_i32m1_m( @@ -498,7 +498,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vnclip_wv_i32m1_m(vbool32_t mask, vint64m2_t op1, vuint32m1_t shift, size_t vl) { - return vnclip_wv_i32m1_m(mask, op1, shift, vl); + return __riscv_vnclip_wv_i32m1_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclip_wx_i32m1_m( @@ -507,7 +507,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vnclip_wx_i32m1_m(vbool32_t mask, vint64m2_t op1, size_t shift, size_t vl) { - return vnclip_wx_i32m1_m(mask, op1, shift, vl); + return __riscv_vnclip_wx_i32m1_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclip_wv_i32m2_m( @@ -516,7 +516,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vnclip_wv_i32m2_m(vbool16_t mask, vint64m4_t op1, vuint32m2_t shift, size_t vl) { - return vnclip_wv_i32m2_m(mask, op1, shift, vl); + return __riscv_vnclip_wv_i32m2_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclip_wx_i32m2_m( @@ -525,7 +525,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vnclip_wx_i32m2_m(vbool16_t mask, vint64m4_t op1, size_t shift, size_t vl) { - return vnclip_wx_i32m2_m(mask, op1, shift, vl); + return __riscv_vnclip_wx_i32m2_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclip_wv_i32m4_m( @@ -534,7 +534,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vnclip_wv_i32m4_m(vbool8_t mask, vint64m8_t op1, vuint32m4_t shift, size_t vl) { - return vnclip_wv_i32m4_m(mask, op1, shift, vl); + return __riscv_vnclip_wv_i32m4_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclip_wx_i32m4_m( @@ -543,6 +543,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vnclip_wx_i32m4_m(vbool8_t mask, vint64m8_t op1, size_t shift, size_t vl) { - return vnclip_wx_i32m4_m(mask, op1, shift, vl); + return __riscv_vnclip_wx_i32m4_m(mask, op1, shift, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vnclipu.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vnclipu.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vnclipu.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vnclipu.c @@ -12,7 +12,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf8_t test_vnclipu_wv_u8mf8(vuint16mf4_t op1, vuint8mf8_t shift, size_t vl) { - return vnclipu_wv_u8mf8(op1, shift, vl); + return __riscv_vnclipu_wv_u8mf8(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclipu_wx_u8mf8( @@ -21,7 +21,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf8_t test_vnclipu_wx_u8mf8(vuint16mf4_t op1, size_t shift, size_t vl) { - return vnclipu_wx_u8mf8(op1, shift, vl); + return __riscv_vnclipu_wx_u8mf8(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclipu_wv_u8mf4( @@ -30,7 +30,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf4_t test_vnclipu_wv_u8mf4(vuint16mf2_t op1, vuint8mf4_t shift, size_t vl) { - return vnclipu_wv_u8mf4(op1, shift, vl); + return __riscv_vnclipu_wv_u8mf4(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclipu_wx_u8mf4( @@ -39,7 +39,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf4_t test_vnclipu_wx_u8mf4(vuint16mf2_t op1, size_t shift, size_t vl) { - return vnclipu_wx_u8mf4(op1, shift, vl); + return __riscv_vnclipu_wx_u8mf4(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclipu_wv_u8mf2( @@ -48,7 +48,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf2_t test_vnclipu_wv_u8mf2(vuint16m1_t op1, vuint8mf2_t shift, size_t vl) { - return vnclipu_wv_u8mf2(op1, shift, vl); + return __riscv_vnclipu_wv_u8mf2(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclipu_wx_u8mf2( @@ -57,7 +57,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf2_t test_vnclipu_wx_u8mf2(vuint16m1_t op1, size_t shift, size_t vl) { - return vnclipu_wx_u8mf2(op1, shift, vl); + return __riscv_vnclipu_wx_u8mf2(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclipu_wv_u8m1( @@ -66,7 +66,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vnclipu_wv_u8m1(vuint16m2_t op1, vuint8m1_t shift, size_t vl) { - return vnclipu_wv_u8m1(op1, shift, vl); + return __riscv_vnclipu_wv_u8m1(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclipu_wx_u8m1( @@ -75,7 +75,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vnclipu_wx_u8m1(vuint16m2_t op1, size_t shift, size_t vl) { - return vnclipu_wx_u8m1(op1, shift, vl); + return __riscv_vnclipu_wx_u8m1(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclipu_wv_u8m2( @@ -84,7 +84,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m2_t test_vnclipu_wv_u8m2(vuint16m4_t op1, vuint8m2_t shift, size_t vl) { - return vnclipu_wv_u8m2(op1, shift, vl); + return __riscv_vnclipu_wv_u8m2(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclipu_wx_u8m2( @@ -93,7 +93,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m2_t test_vnclipu_wx_u8m2(vuint16m4_t op1, size_t shift, size_t vl) { - return vnclipu_wx_u8m2(op1, shift, vl); + return __riscv_vnclipu_wx_u8m2(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclipu_wv_u8m4( @@ -102,7 +102,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m4_t test_vnclipu_wv_u8m4(vuint16m8_t op1, vuint8m4_t shift, size_t vl) { - return vnclipu_wv_u8m4(op1, shift, vl); + return __riscv_vnclipu_wv_u8m4(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclipu_wx_u8m4( @@ -111,7 +111,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m4_t test_vnclipu_wx_u8m4(vuint16m8_t op1, size_t shift, size_t vl) { - return vnclipu_wx_u8m4(op1, shift, vl); + return __riscv_vnclipu_wx_u8m4(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclipu_wv_u16mf4( @@ -120,7 +120,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vnclipu_wv_u16mf4(vuint32mf2_t op1, vuint16mf4_t shift, size_t vl) { - return vnclipu_wv_u16mf4(op1, shift, vl); + return __riscv_vnclipu_wv_u16mf4(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclipu_wx_u16mf4( @@ -129,7 +129,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vnclipu_wx_u16mf4(vuint32mf2_t op1, size_t shift, size_t vl) { - return vnclipu_wx_u16mf4(op1, shift, vl); + return __riscv_vnclipu_wx_u16mf4(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclipu_wv_u16mf2( @@ -138,7 +138,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vnclipu_wv_u16mf2(vuint32m1_t op1, vuint16mf2_t shift, size_t vl) { - return vnclipu_wv_u16mf2(op1, shift, vl); + return __riscv_vnclipu_wv_u16mf2(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclipu_wx_u16mf2( @@ -147,7 +147,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vnclipu_wx_u16mf2(vuint32m1_t op1, size_t shift, size_t vl) { - return vnclipu_wx_u16mf2(op1, shift, vl); + return __riscv_vnclipu_wx_u16mf2(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclipu_wv_u16m1( @@ -156,7 +156,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vnclipu_wv_u16m1(vuint32m2_t op1, vuint16m1_t shift, size_t vl) { - return vnclipu_wv_u16m1(op1, shift, vl); + return __riscv_vnclipu_wv_u16m1(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclipu_wx_u16m1( @@ -165,7 +165,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vnclipu_wx_u16m1(vuint32m2_t op1, size_t shift, size_t vl) { - return vnclipu_wx_u16m1(op1, shift, vl); + return __riscv_vnclipu_wx_u16m1(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclipu_wv_u16m2( @@ -174,7 +174,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vnclipu_wv_u16m2(vuint32m4_t op1, vuint16m2_t shift, size_t vl) { - return vnclipu_wv_u16m2(op1, shift, vl); + return __riscv_vnclipu_wv_u16m2(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclipu_wx_u16m2( @@ -183,7 +183,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vnclipu_wx_u16m2(vuint32m4_t op1, size_t shift, size_t vl) { - return vnclipu_wx_u16m2(op1, shift, vl); + return __riscv_vnclipu_wx_u16m2(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclipu_wv_u16m4( @@ -192,7 +192,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_vnclipu_wv_u16m4(vuint32m8_t op1, vuint16m4_t shift, size_t vl) { - return vnclipu_wv_u16m4(op1, shift, vl); + return __riscv_vnclipu_wv_u16m4(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclipu_wx_u16m4( @@ -201,7 +201,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_vnclipu_wx_u16m4(vuint32m8_t op1, size_t shift, size_t vl) { - return vnclipu_wx_u16m4(op1, shift, vl); + return __riscv_vnclipu_wx_u16m4(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclipu_wv_u32mf2( @@ -210,7 +210,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vnclipu_wv_u32mf2(vuint64m1_t op1, vuint32mf2_t shift, size_t vl) { - return vnclipu_wv_u32mf2(op1, shift, vl); + return __riscv_vnclipu_wv_u32mf2(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclipu_wx_u32mf2( @@ -219,7 +219,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vnclipu_wx_u32mf2(vuint64m1_t op1, size_t shift, size_t vl) { - return vnclipu_wx_u32mf2(op1, shift, vl); + return __riscv_vnclipu_wx_u32mf2(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclipu_wv_u32m1( @@ -228,7 +228,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vnclipu_wv_u32m1(vuint64m2_t op1, vuint32m1_t shift, size_t vl) { - return vnclipu_wv_u32m1(op1, shift, vl); + return __riscv_vnclipu_wv_u32m1(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclipu_wx_u32m1( @@ -237,7 +237,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vnclipu_wx_u32m1(vuint64m2_t op1, size_t shift, size_t vl) { - return vnclipu_wx_u32m1(op1, shift, vl); + return __riscv_vnclipu_wx_u32m1(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclipu_wv_u32m2( @@ -246,7 +246,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vnclipu_wv_u32m2(vuint64m4_t op1, vuint32m2_t shift, size_t vl) { - return vnclipu_wv_u32m2(op1, shift, vl); + return __riscv_vnclipu_wv_u32m2(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclipu_wx_u32m2( @@ -255,7 +255,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vnclipu_wx_u32m2(vuint64m4_t op1, size_t shift, size_t vl) { - return vnclipu_wx_u32m2(op1, shift, vl); + return __riscv_vnclipu_wx_u32m2(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclipu_wv_u32m4( @@ -264,7 +264,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vnclipu_wv_u32m4(vuint64m8_t op1, vuint32m4_t shift, size_t vl) { - return vnclipu_wv_u32m4(op1, shift, vl); + return __riscv_vnclipu_wv_u32m4(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclipu_wx_u32m4( @@ -273,7 +273,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vnclipu_wx_u32m4(vuint64m8_t op1, size_t shift, size_t vl) { - return vnclipu_wx_u32m4(op1, shift, vl); + return __riscv_vnclipu_wx_u32m4(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclipu_wv_u8mf8_m( @@ -282,7 +282,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf8_t test_vnclipu_wv_u8mf8_m(vbool64_t mask, vuint16mf4_t op1, vuint8mf8_t shift, size_t vl) { - return vnclipu_wv_u8mf8_m(mask, op1, shift, vl); + return __riscv_vnclipu_wv_u8mf8_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclipu_wx_u8mf8_m( @@ -291,7 +291,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf8_t test_vnclipu_wx_u8mf8_m(vbool64_t mask, vuint16mf4_t op1, size_t shift, size_t vl) { - return vnclipu_wx_u8mf8_m(mask, op1, shift, vl); + return __riscv_vnclipu_wx_u8mf8_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclipu_wv_u8mf4_m( @@ -300,7 +300,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf4_t test_vnclipu_wv_u8mf4_m(vbool32_t mask, vuint16mf2_t op1, vuint8mf4_t shift, size_t vl) { - return vnclipu_wv_u8mf4_m(mask, op1, shift, vl); + return __riscv_vnclipu_wv_u8mf4_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclipu_wx_u8mf4_m( @@ -309,7 +309,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf4_t test_vnclipu_wx_u8mf4_m(vbool32_t mask, vuint16mf2_t op1, size_t shift, size_t vl) { - return vnclipu_wx_u8mf4_m(mask, op1, shift, vl); + return __riscv_vnclipu_wx_u8mf4_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclipu_wv_u8mf2_m( @@ -318,7 +318,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf2_t test_vnclipu_wv_u8mf2_m(vbool16_t mask, vuint16m1_t op1, vuint8mf2_t shift, size_t vl) { - return vnclipu_wv_u8mf2_m(mask, op1, shift, vl); + return __riscv_vnclipu_wv_u8mf2_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclipu_wx_u8mf2_m( @@ -327,7 +327,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf2_t test_vnclipu_wx_u8mf2_m(vbool16_t mask, vuint16m1_t op1, size_t shift, size_t vl) { - return vnclipu_wx_u8mf2_m(mask, op1, shift, vl); + return __riscv_vnclipu_wx_u8mf2_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclipu_wv_u8m1_m( @@ -336,7 +336,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vnclipu_wv_u8m1_m(vbool8_t mask, vuint16m2_t op1, vuint8m1_t shift, size_t vl) { - return vnclipu_wv_u8m1_m(mask, op1, shift, vl); + return __riscv_vnclipu_wv_u8m1_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclipu_wx_u8m1_m( @@ -345,7 +345,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vnclipu_wx_u8m1_m(vbool8_t mask, vuint16m2_t op1, size_t shift, size_t vl) { - return vnclipu_wx_u8m1_m(mask, op1, shift, vl); + return __riscv_vnclipu_wx_u8m1_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclipu_wv_u8m2_m( @@ -354,7 +354,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m2_t test_vnclipu_wv_u8m2_m(vbool4_t mask, vuint16m4_t op1, vuint8m2_t shift, size_t vl) { - return vnclipu_wv_u8m2_m(mask, op1, shift, vl); + return __riscv_vnclipu_wv_u8m2_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclipu_wx_u8m2_m( @@ -363,7 +363,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m2_t test_vnclipu_wx_u8m2_m(vbool4_t mask, vuint16m4_t op1, size_t shift, size_t vl) { - return vnclipu_wx_u8m2_m(mask, op1, shift, vl); + return __riscv_vnclipu_wx_u8m2_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclipu_wv_u8m4_m( @@ -372,7 +372,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m4_t test_vnclipu_wv_u8m4_m(vbool2_t mask, vuint16m8_t op1, vuint8m4_t shift, size_t vl) { - return vnclipu_wv_u8m4_m(mask, op1, shift, vl); + return __riscv_vnclipu_wv_u8m4_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclipu_wx_u8m4_m( @@ -381,7 +381,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m4_t test_vnclipu_wx_u8m4_m(vbool2_t mask, vuint16m8_t op1, size_t shift, size_t vl) { - return vnclipu_wx_u8m4_m(mask, op1, shift, vl); + return __riscv_vnclipu_wx_u8m4_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclipu_wv_u16mf4_m( @@ -390,7 +390,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vnclipu_wv_u16mf4_m(vbool64_t mask, vuint32mf2_t op1, vuint16mf4_t shift, size_t vl) { - return vnclipu_wv_u16mf4_m(mask, op1, shift, vl); + return __riscv_vnclipu_wv_u16mf4_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclipu_wx_u16mf4_m( @@ -399,7 +399,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vnclipu_wx_u16mf4_m(vbool64_t mask, vuint32mf2_t op1, size_t shift, size_t vl) { - return vnclipu_wx_u16mf4_m(mask, op1, shift, vl); + return __riscv_vnclipu_wx_u16mf4_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclipu_wv_u16mf2_m( @@ -408,7 +408,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vnclipu_wv_u16mf2_m(vbool32_t mask, vuint32m1_t op1, vuint16mf2_t shift, size_t vl) { - return vnclipu_wv_u16mf2_m(mask, op1, shift, vl); + return __riscv_vnclipu_wv_u16mf2_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclipu_wx_u16mf2_m( @@ -417,7 +417,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vnclipu_wx_u16mf2_m(vbool32_t mask, vuint32m1_t op1, size_t shift, size_t vl) { - return vnclipu_wx_u16mf2_m(mask, op1, shift, vl); + return __riscv_vnclipu_wx_u16mf2_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclipu_wv_u16m1_m( @@ -426,7 +426,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vnclipu_wv_u16m1_m(vbool16_t mask, vuint32m2_t op1, vuint16m1_t shift, size_t vl) { - return vnclipu_wv_u16m1_m(mask, op1, shift, vl); + return __riscv_vnclipu_wv_u16m1_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclipu_wx_u16m1_m( @@ -435,7 +435,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vnclipu_wx_u16m1_m(vbool16_t mask, vuint32m2_t op1, size_t shift, size_t vl) { - return vnclipu_wx_u16m1_m(mask, op1, shift, vl); + return __riscv_vnclipu_wx_u16m1_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclipu_wv_u16m2_m( @@ -444,7 +444,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vnclipu_wv_u16m2_m(vbool8_t mask, vuint32m4_t op1, vuint16m2_t shift, size_t vl) { - return vnclipu_wv_u16m2_m(mask, op1, shift, vl); + return __riscv_vnclipu_wv_u16m2_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclipu_wx_u16m2_m( @@ -453,7 +453,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vnclipu_wx_u16m2_m(vbool8_t mask, vuint32m4_t op1, size_t shift, size_t vl) { - return vnclipu_wx_u16m2_m(mask, op1, shift, vl); + return __riscv_vnclipu_wx_u16m2_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclipu_wv_u16m4_m( @@ -462,7 +462,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_vnclipu_wv_u16m4_m(vbool4_t mask, vuint32m8_t op1, vuint16m4_t shift, size_t vl) { - return vnclipu_wv_u16m4_m(mask, op1, shift, vl); + return __riscv_vnclipu_wv_u16m4_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclipu_wx_u16m4_m( @@ -471,7 +471,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_vnclipu_wx_u16m4_m(vbool4_t mask, vuint32m8_t op1, size_t shift, size_t vl) { - return vnclipu_wx_u16m4_m(mask, op1, shift, vl); + return __riscv_vnclipu_wx_u16m4_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclipu_wv_u32mf2_m( @@ -480,7 +480,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vnclipu_wv_u32mf2_m(vbool64_t mask, vuint64m1_t op1, vuint32mf2_t shift, size_t vl) { - return vnclipu_wv_u32mf2_m(mask, op1, shift, vl); + return __riscv_vnclipu_wv_u32mf2_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclipu_wx_u32mf2_m( @@ -489,7 +489,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vnclipu_wx_u32mf2_m(vbool64_t mask, vuint64m1_t op1, size_t shift, size_t vl) { - return vnclipu_wx_u32mf2_m(mask, op1, shift, vl); + return __riscv_vnclipu_wx_u32mf2_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclipu_wv_u32m1_m( @@ -498,7 +498,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vnclipu_wv_u32m1_m(vbool32_t mask, vuint64m2_t op1, vuint32m1_t shift, size_t vl) { - return vnclipu_wv_u32m1_m(mask, op1, shift, vl); + return __riscv_vnclipu_wv_u32m1_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclipu_wx_u32m1_m( @@ -507,7 +507,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vnclipu_wx_u32m1_m(vbool32_t mask, vuint64m2_t op1, size_t shift, size_t vl) { - return vnclipu_wx_u32m1_m(mask, op1, shift, vl); + return __riscv_vnclipu_wx_u32m1_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclipu_wv_u32m2_m( @@ -516,7 +516,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vnclipu_wv_u32m2_m(vbool16_t mask, vuint64m4_t op1, vuint32m2_t shift, size_t vl) { - return vnclipu_wv_u32m2_m(mask, op1, shift, vl); + return __riscv_vnclipu_wv_u32m2_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclipu_wx_u32m2_m( @@ -525,7 +525,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vnclipu_wx_u32m2_m(vbool16_t mask, vuint64m4_t op1, size_t shift, size_t vl) { - return vnclipu_wx_u32m2_m(mask, op1, shift, vl); + return __riscv_vnclipu_wx_u32m2_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclipu_wv_u32m4_m( @@ -534,7 +534,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vnclipu_wv_u32m4_m(vbool8_t mask, vuint64m8_t op1, vuint32m4_t shift, size_t vl) { - return vnclipu_wv_u32m4_m(mask, op1, shift, vl); + return __riscv_vnclipu_wv_u32m4_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnclipu_wx_u32m4_m( @@ -543,6 +543,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vnclipu_wx_u32m4_m(vbool8_t mask, vuint64m8_t op1, size_t shift, size_t vl) { - return vnclipu_wx_u32m4_m(mask, op1, shift, vl); + return __riscv_vnclipu_wx_u32m4_m(mask, op1, shift, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vncvt.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vncvt.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vncvt.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vncvt.c @@ -12,7 +12,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vncvt_x_x_w_i8mf8(vint16mf4_t src, size_t vl) { - return vncvt_x_x_w_i8mf8(src, vl); + return __riscv_vncvt_x_x_w_i8mf8(src, vl); } // CHECK-RV64-LABEL: @test_vncvt_x_x_w_i8mf4( @@ -21,7 +21,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vncvt_x_x_w_i8mf4(vint16mf2_t src, size_t vl) { - return vncvt_x_x_w_i8mf4(src, vl); + return __riscv_vncvt_x_x_w_i8mf4(src, vl); } // CHECK-RV64-LABEL: @test_vncvt_x_x_w_i8mf2( @@ -30,7 +30,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vncvt_x_x_w_i8mf2(vint16m1_t src, size_t vl) { - return vncvt_x_x_w_i8mf2(src, vl); + return __riscv_vncvt_x_x_w_i8mf2(src, vl); } // CHECK-RV64-LABEL: @test_vncvt_x_x_w_i8m1( @@ -39,7 +39,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vncvt_x_x_w_i8m1(vint16m2_t src, size_t vl) { - return vncvt_x_x_w_i8m1(src, vl); + return __riscv_vncvt_x_x_w_i8m1(src, vl); } // CHECK-RV64-LABEL: @test_vncvt_x_x_w_i8m2( @@ -48,7 +48,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m2_t test_vncvt_x_x_w_i8m2(vint16m4_t src, size_t vl) { - return vncvt_x_x_w_i8m2(src, vl); + return __riscv_vncvt_x_x_w_i8m2(src, vl); } // CHECK-RV64-LABEL: @test_vncvt_x_x_w_i8m4( @@ -57,7 +57,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m4_t test_vncvt_x_x_w_i8m4(vint16m8_t src, size_t vl) { - return vncvt_x_x_w_i8m4(src, vl); + return __riscv_vncvt_x_x_w_i8m4(src, vl); } // CHECK-RV64-LABEL: @test_vncvt_x_x_w_u8mf8( @@ -66,7 +66,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf8_t test_vncvt_x_x_w_u8mf8(vuint16mf4_t src, size_t vl) { - return vncvt_x_x_w_u8mf8(src, vl); + return __riscv_vncvt_x_x_w_u8mf8(src, vl); } // CHECK-RV64-LABEL: @test_vncvt_x_x_w_u8mf4( @@ -75,7 +75,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf4_t test_vncvt_x_x_w_u8mf4(vuint16mf2_t src, size_t vl) { - return vncvt_x_x_w_u8mf4(src, vl); + return __riscv_vncvt_x_x_w_u8mf4(src, vl); } // CHECK-RV64-LABEL: @test_vncvt_x_x_w_u8mf2( @@ -84,7 +84,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf2_t test_vncvt_x_x_w_u8mf2(vuint16m1_t src, size_t vl) { - return vncvt_x_x_w_u8mf2(src, vl); + return __riscv_vncvt_x_x_w_u8mf2(src, vl); } // CHECK-RV64-LABEL: @test_vncvt_x_x_w_u8m1( @@ -93,7 +93,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vncvt_x_x_w_u8m1(vuint16m2_t src, size_t vl) { - return vncvt_x_x_w_u8m1(src, vl); + return __riscv_vncvt_x_x_w_u8m1(src, vl); } // CHECK-RV64-LABEL: @test_vncvt_x_x_w_u8m2( @@ -102,7 +102,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m2_t test_vncvt_x_x_w_u8m2(vuint16m4_t src, size_t vl) { - return vncvt_x_x_w_u8m2(src, vl); + return __riscv_vncvt_x_x_w_u8m2(src, vl); } // CHECK-RV64-LABEL: @test_vncvt_x_x_w_u8m4( @@ -111,7 +111,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m4_t test_vncvt_x_x_w_u8m4(vuint16m8_t src, size_t vl) { - return vncvt_x_x_w_u8m4(src, vl); + return __riscv_vncvt_x_x_w_u8m4(src, vl); } // CHECK-RV64-LABEL: @test_vncvt_x_x_w_i16mf4( @@ -120,7 +120,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vncvt_x_x_w_i16mf4(vint32mf2_t src, size_t vl) { - return vncvt_x_x_w_i16mf4(src, vl); + return __riscv_vncvt_x_x_w_i16mf4(src, vl); } // CHECK-RV64-LABEL: @test_vncvt_x_x_w_i16mf2( @@ -129,7 +129,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vncvt_x_x_w_i16mf2(vint32m1_t src, size_t vl) { - return vncvt_x_x_w_i16mf2(src, vl); + return __riscv_vncvt_x_x_w_i16mf2(src, vl); } // CHECK-RV64-LABEL: @test_vncvt_x_x_w_i16m1( @@ -138,7 +138,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vncvt_x_x_w_i16m1(vint32m2_t src, size_t vl) { - return vncvt_x_x_w_i16m1(src, vl); + return __riscv_vncvt_x_x_w_i16m1(src, vl); } // CHECK-RV64-LABEL: @test_vncvt_x_x_w_i16m2( @@ -147,7 +147,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vncvt_x_x_w_i16m2(vint32m4_t src, size_t vl) { - return vncvt_x_x_w_i16m2(src, vl); + return __riscv_vncvt_x_x_w_i16m2(src, vl); } // CHECK-RV64-LABEL: @test_vncvt_x_x_w_i16m4( @@ -156,7 +156,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vncvt_x_x_w_i16m4(vint32m8_t src, size_t vl) { - return vncvt_x_x_w_i16m4(src, vl); + return __riscv_vncvt_x_x_w_i16m4(src, vl); } // CHECK-RV64-LABEL: @test_vncvt_x_x_w_u16mf4( @@ -165,7 +165,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vncvt_x_x_w_u16mf4(vuint32mf2_t src, size_t vl) { - return vncvt_x_x_w_u16mf4(src, vl); + return __riscv_vncvt_x_x_w_u16mf4(src, vl); } // CHECK-RV64-LABEL: @test_vncvt_x_x_w_u16mf2( @@ -174,7 +174,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vncvt_x_x_w_u16mf2(vuint32m1_t src, size_t vl) { - return vncvt_x_x_w_u16mf2(src, vl); + return __riscv_vncvt_x_x_w_u16mf2(src, vl); } // CHECK-RV64-LABEL: @test_vncvt_x_x_w_u16m1( @@ -183,7 +183,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vncvt_x_x_w_u16m1(vuint32m2_t src, size_t vl) { - return vncvt_x_x_w_u16m1(src, vl); + return __riscv_vncvt_x_x_w_u16m1(src, vl); } // CHECK-RV64-LABEL: @test_vncvt_x_x_w_u16m2( @@ -192,7 +192,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vncvt_x_x_w_u16m2(vuint32m4_t src, size_t vl) { - return vncvt_x_x_w_u16m2(src, vl); + return __riscv_vncvt_x_x_w_u16m2(src, vl); } // CHECK-RV64-LABEL: @test_vncvt_x_x_w_u16m4( @@ -201,7 +201,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_vncvt_x_x_w_u16m4(vuint32m8_t src, size_t vl) { - return vncvt_x_x_w_u16m4(src, vl); + return __riscv_vncvt_x_x_w_u16m4(src, vl); } // CHECK-RV64-LABEL: @test_vncvt_x_x_w_i32mf2( @@ -210,7 +210,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vncvt_x_x_w_i32mf2(vint64m1_t src, size_t vl) { - return vncvt_x_x_w_i32mf2(src, vl); + return __riscv_vncvt_x_x_w_i32mf2(src, vl); } // CHECK-RV64-LABEL: @test_vncvt_x_x_w_i32m1( @@ -219,7 +219,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vncvt_x_x_w_i32m1(vint64m2_t src, size_t vl) { - return vncvt_x_x_w_i32m1(src, vl); + return __riscv_vncvt_x_x_w_i32m1(src, vl); } // CHECK-RV64-LABEL: @test_vncvt_x_x_w_i32m2( @@ -228,7 +228,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vncvt_x_x_w_i32m2(vint64m4_t src, size_t vl) { - return vncvt_x_x_w_i32m2(src, vl); + return __riscv_vncvt_x_x_w_i32m2(src, vl); } // CHECK-RV64-LABEL: @test_vncvt_x_x_w_i32m4( @@ -237,7 +237,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vncvt_x_x_w_i32m4(vint64m8_t src, size_t vl) { - return vncvt_x_x_w_i32m4(src, vl); + return __riscv_vncvt_x_x_w_i32m4(src, vl); } // CHECK-RV64-LABEL: @test_vncvt_x_x_w_u32mf2( @@ -246,7 +246,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vncvt_x_x_w_u32mf2(vuint64m1_t src, size_t vl) { - return vncvt_x_x_w_u32mf2(src, vl); + return __riscv_vncvt_x_x_w_u32mf2(src, vl); } // CHECK-RV64-LABEL: @test_vncvt_x_x_w_u32m1( @@ -255,7 +255,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vncvt_x_x_w_u32m1(vuint64m2_t src, size_t vl) { - return vncvt_x_x_w_u32m1(src, vl); + return __riscv_vncvt_x_x_w_u32m1(src, vl); } // CHECK-RV64-LABEL: @test_vncvt_x_x_w_u32m2( @@ -264,7 +264,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vncvt_x_x_w_u32m2(vuint64m4_t src, size_t vl) { - return vncvt_x_x_w_u32m2(src, vl); + return __riscv_vncvt_x_x_w_u32m2(src, vl); } // CHECK-RV64-LABEL: @test_vncvt_x_x_w_u32m4( @@ -273,7 +273,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vncvt_x_x_w_u32m4(vuint64m8_t src, size_t vl) { - return vncvt_x_x_w_u32m4(src, vl); + return __riscv_vncvt_x_x_w_u32m4(src, vl); } // CHECK-RV64-LABEL: @test_vncvt_x_x_w_i8mf8_m( @@ -282,7 +282,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vncvt_x_x_w_i8mf8_m(vbool64_t mask, vint16mf4_t src, size_t vl) { - return vncvt_x_x_w_i8mf8_m(mask, src, vl); + return __riscv_vncvt_x_x_w_i8mf8_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vncvt_x_x_w_i8mf4_m( @@ -291,7 +291,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vncvt_x_x_w_i8mf4_m(vbool32_t mask, vint16mf2_t src, size_t vl) { - return vncvt_x_x_w_i8mf4_m(mask, src, vl); + return __riscv_vncvt_x_x_w_i8mf4_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vncvt_x_x_w_i8mf2_m( @@ -300,7 +300,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vncvt_x_x_w_i8mf2_m(vbool16_t mask, vint16m1_t src, size_t vl) { - return vncvt_x_x_w_i8mf2_m(mask, src, vl); + return __riscv_vncvt_x_x_w_i8mf2_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vncvt_x_x_w_i8m1_m( @@ -309,7 +309,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vncvt_x_x_w_i8m1_m(vbool8_t mask, vint16m2_t src, size_t vl) { - return vncvt_x_x_w_i8m1_m(mask, src, vl); + return __riscv_vncvt_x_x_w_i8m1_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vncvt_x_x_w_i8m2_m( @@ -318,7 +318,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m2_t test_vncvt_x_x_w_i8m2_m(vbool4_t mask, vint16m4_t src, size_t vl) { - return vncvt_x_x_w_i8m2_m(mask, src, vl); + return __riscv_vncvt_x_x_w_i8m2_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vncvt_x_x_w_i8m4_m( @@ -327,7 +327,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m4_t test_vncvt_x_x_w_i8m4_m(vbool2_t mask, vint16m8_t src, size_t vl) { - return vncvt_x_x_w_i8m4_m(mask, src, vl); + return __riscv_vncvt_x_x_w_i8m4_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vncvt_x_x_w_u8mf8_m( @@ -336,7 +336,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf8_t test_vncvt_x_x_w_u8mf8_m(vbool64_t mask, vuint16mf4_t src, size_t vl) { - return vncvt_x_x_w_u8mf8_m(mask, src, vl); + return __riscv_vncvt_x_x_w_u8mf8_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vncvt_x_x_w_u8mf4_m( @@ -345,7 +345,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf4_t test_vncvt_x_x_w_u8mf4_m(vbool32_t mask, vuint16mf2_t src, size_t vl) { - return vncvt_x_x_w_u8mf4_m(mask, src, vl); + return __riscv_vncvt_x_x_w_u8mf4_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vncvt_x_x_w_u8mf2_m( @@ -354,7 +354,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf2_t test_vncvt_x_x_w_u8mf2_m(vbool16_t mask, vuint16m1_t src, size_t vl) { - return vncvt_x_x_w_u8mf2_m(mask, src, vl); + return __riscv_vncvt_x_x_w_u8mf2_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vncvt_x_x_w_u8m1_m( @@ -363,7 +363,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vncvt_x_x_w_u8m1_m(vbool8_t mask, vuint16m2_t src, size_t vl) { - return vncvt_x_x_w_u8m1_m(mask, src, vl); + return __riscv_vncvt_x_x_w_u8m1_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vncvt_x_x_w_u8m2_m( @@ -372,7 +372,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m2_t test_vncvt_x_x_w_u8m2_m(vbool4_t mask, vuint16m4_t src, size_t vl) { - return vncvt_x_x_w_u8m2_m(mask, src, vl); + return __riscv_vncvt_x_x_w_u8m2_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vncvt_x_x_w_u8m4_m( @@ -381,7 +381,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m4_t test_vncvt_x_x_w_u8m4_m(vbool2_t mask, vuint16m8_t src, size_t vl) { - return vncvt_x_x_w_u8m4_m(mask, src, vl); + return __riscv_vncvt_x_x_w_u8m4_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vncvt_x_x_w_i16mf4_m( @@ -390,7 +390,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vncvt_x_x_w_i16mf4_m(vbool64_t mask, vint32mf2_t src, size_t vl) { - return vncvt_x_x_w_i16mf4_m(mask, src, vl); + return __riscv_vncvt_x_x_w_i16mf4_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vncvt_x_x_w_i16mf2_m( @@ -399,7 +399,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vncvt_x_x_w_i16mf2_m(vbool32_t mask, vint32m1_t src, size_t vl) { - return vncvt_x_x_w_i16mf2_m(mask, src, vl); + return __riscv_vncvt_x_x_w_i16mf2_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vncvt_x_x_w_i16m1_m( @@ -408,7 +408,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vncvt_x_x_w_i16m1_m(vbool16_t mask, vint32m2_t src, size_t vl) { - return vncvt_x_x_w_i16m1_m(mask, src, vl); + return __riscv_vncvt_x_x_w_i16m1_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vncvt_x_x_w_i16m2_m( @@ -417,7 +417,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vncvt_x_x_w_i16m2_m(vbool8_t mask, vint32m4_t src, size_t vl) { - return vncvt_x_x_w_i16m2_m(mask, src, vl); + return __riscv_vncvt_x_x_w_i16m2_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vncvt_x_x_w_i16m4_m( @@ -426,7 +426,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vncvt_x_x_w_i16m4_m(vbool4_t mask, vint32m8_t src, size_t vl) { - return vncvt_x_x_w_i16m4_m(mask, src, vl); + return __riscv_vncvt_x_x_w_i16m4_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vncvt_x_x_w_u16mf4_m( @@ -435,7 +435,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vncvt_x_x_w_u16mf4_m(vbool64_t mask, vuint32mf2_t src, size_t vl) { - return vncvt_x_x_w_u16mf4_m(mask, src, vl); + return __riscv_vncvt_x_x_w_u16mf4_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vncvt_x_x_w_u16mf2_m( @@ -444,7 +444,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vncvt_x_x_w_u16mf2_m(vbool32_t mask, vuint32m1_t src, size_t vl) { - return vncvt_x_x_w_u16mf2_m(mask, src, vl); + return __riscv_vncvt_x_x_w_u16mf2_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vncvt_x_x_w_u16m1_m( @@ -453,7 +453,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vncvt_x_x_w_u16m1_m(vbool16_t mask, vuint32m2_t src, size_t vl) { - return vncvt_x_x_w_u16m1_m(mask, src, vl); + return __riscv_vncvt_x_x_w_u16m1_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vncvt_x_x_w_u16m2_m( @@ -462,7 +462,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vncvt_x_x_w_u16m2_m(vbool8_t mask, vuint32m4_t src, size_t vl) { - return vncvt_x_x_w_u16m2_m(mask, src, vl); + return __riscv_vncvt_x_x_w_u16m2_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vncvt_x_x_w_u16m4_m( @@ -471,7 +471,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_vncvt_x_x_w_u16m4_m(vbool4_t mask, vuint32m8_t src, size_t vl) { - return vncvt_x_x_w_u16m4_m(mask, src, vl); + return __riscv_vncvt_x_x_w_u16m4_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vncvt_x_x_w_i32mf2_m( @@ -480,7 +480,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vncvt_x_x_w_i32mf2_m(vbool64_t mask, vint64m1_t src, size_t vl) { - return vncvt_x_x_w_i32mf2_m(mask, src, vl); + return __riscv_vncvt_x_x_w_i32mf2_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vncvt_x_x_w_i32m1_m( @@ -489,7 +489,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vncvt_x_x_w_i32m1_m(vbool32_t mask, vint64m2_t src, size_t vl) { - return vncvt_x_x_w_i32m1_m(mask, src, vl); + return __riscv_vncvt_x_x_w_i32m1_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vncvt_x_x_w_i32m2_m( @@ -498,7 +498,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vncvt_x_x_w_i32m2_m(vbool16_t mask, vint64m4_t src, size_t vl) { - return vncvt_x_x_w_i32m2_m(mask, src, vl); + return __riscv_vncvt_x_x_w_i32m2_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vncvt_x_x_w_i32m4_m( @@ -507,7 +507,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vncvt_x_x_w_i32m4_m(vbool8_t mask, vint64m8_t src, size_t vl) { - return vncvt_x_x_w_i32m4_m(mask, src, vl); + return __riscv_vncvt_x_x_w_i32m4_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vncvt_x_x_w_u32mf2_m( @@ -516,7 +516,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vncvt_x_x_w_u32mf2_m(vbool64_t mask, vuint64m1_t src, size_t vl) { - return vncvt_x_x_w_u32mf2_m(mask, src, vl); + return __riscv_vncvt_x_x_w_u32mf2_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vncvt_x_x_w_u32m1_m( @@ -525,7 +525,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vncvt_x_x_w_u32m1_m(vbool32_t mask, vuint64m2_t src, size_t vl) { - return vncvt_x_x_w_u32m1_m(mask, src, vl); + return __riscv_vncvt_x_x_w_u32m1_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vncvt_x_x_w_u32m2_m( @@ -534,7 +534,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vncvt_x_x_w_u32m2_m(vbool16_t mask, vuint64m4_t src, size_t vl) { - return vncvt_x_x_w_u32m2_m(mask, src, vl); + return __riscv_vncvt_x_x_w_u32m2_m(mask, src, vl); } // CHECK-RV64-LABEL: @test_vncvt_x_x_w_u32m4_m( @@ -543,6 +543,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vncvt_x_x_w_u32m4_m(vbool8_t mask, vuint64m8_t src, size_t vl) { - return vncvt_x_x_w_u32m4_m(mask, src, vl); + return __riscv_vncvt_x_x_w_u32m4_m(mask, src, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vneg.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vneg.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vneg.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vneg.c @@ -13,7 +13,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vneg_v_i8mf8(vint8mf8_t op1, size_t vl) { - return vneg_v_i8mf8(op1, vl); + return __riscv_vneg_v_i8mf8(op1, vl); } // CHECK-RV64-LABEL: @test_vneg_v_i8mf4( @@ -22,7 +22,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vneg_v_i8mf4(vint8mf4_t op1, size_t vl) { - return vneg_v_i8mf4(op1, vl); + return __riscv_vneg_v_i8mf4(op1, vl); } // CHECK-RV64-LABEL: @test_vneg_v_i8mf2( @@ -31,7 +31,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vneg_v_i8mf2(vint8mf2_t op1, size_t vl) { - return vneg_v_i8mf2(op1, vl); + return __riscv_vneg_v_i8mf2(op1, vl); } // CHECK-RV64-LABEL: @test_vneg_v_i8m1( @@ -40,7 +40,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vneg_v_i8m1(vint8m1_t op1, size_t vl) { - return vneg_v_i8m1(op1, vl); + return __riscv_vneg_v_i8m1(op1, vl); } // CHECK-RV64-LABEL: @test_vneg_v_i8m2( @@ -49,7 +49,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m2_t test_vneg_v_i8m2(vint8m2_t op1, size_t vl) { - return vneg_v_i8m2(op1, vl); + return __riscv_vneg_v_i8m2(op1, vl); } // CHECK-RV64-LABEL: @test_vneg_v_i8m4( @@ -58,7 +58,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m4_t test_vneg_v_i8m4(vint8m4_t op1, size_t vl) { - return vneg_v_i8m4(op1, vl); + return __riscv_vneg_v_i8m4(op1, vl); } // CHECK-RV64-LABEL: @test_vneg_v_i8m8( @@ -67,7 +67,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m8_t test_vneg_v_i8m8(vint8m8_t op1, size_t vl) { - return vneg_v_i8m8(op1, vl); + return __riscv_vneg_v_i8m8(op1, vl); } // CHECK-RV64-LABEL: @test_vneg_v_i16mf4( @@ -76,7 +76,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vneg_v_i16mf4(vint16mf4_t op1, size_t vl) { - return vneg_v_i16mf4(op1, vl); + return __riscv_vneg_v_i16mf4(op1, vl); } // CHECK-RV64-LABEL: @test_vneg_v_i16mf2( @@ -85,7 +85,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vneg_v_i16mf2(vint16mf2_t op1, size_t vl) { - return vneg_v_i16mf2(op1, vl); + return __riscv_vneg_v_i16mf2(op1, vl); } // CHECK-RV64-LABEL: @test_vneg_v_i16m1( @@ -94,7 +94,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vneg_v_i16m1(vint16m1_t op1, size_t vl) { - return vneg_v_i16m1(op1, vl); + return __riscv_vneg_v_i16m1(op1, vl); } // CHECK-RV64-LABEL: @test_vneg_v_i16m2( @@ -103,7 +103,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vneg_v_i16m2(vint16m2_t op1, size_t vl) { - return vneg_v_i16m2(op1, vl); + return __riscv_vneg_v_i16m2(op1, vl); } // CHECK-RV64-LABEL: @test_vneg_v_i16m4( @@ -112,7 +112,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vneg_v_i16m4(vint16m4_t op1, size_t vl) { - return vneg_v_i16m4(op1, vl); + return __riscv_vneg_v_i16m4(op1, vl); } // CHECK-RV64-LABEL: @test_vneg_v_i16m8( @@ -121,7 +121,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m8_t test_vneg_v_i16m8(vint16m8_t op1, size_t vl) { - return vneg_v_i16m8(op1, vl); + return __riscv_vneg_v_i16m8(op1, vl); } // CHECK-RV64-LABEL: @test_vneg_v_i32mf2( @@ -130,7 +130,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vneg_v_i32mf2(vint32mf2_t op1, size_t vl) { - return vneg_v_i32mf2(op1, vl); + return __riscv_vneg_v_i32mf2(op1, vl); } // CHECK-RV64-LABEL: @test_vneg_v_i32m1( @@ -139,7 +139,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vneg_v_i32m1(vint32m1_t op1, size_t vl) { - return vneg_v_i32m1(op1, vl); + return __riscv_vneg_v_i32m1(op1, vl); } // CHECK-RV64-LABEL: @test_vneg_v_i32m2( @@ -148,7 +148,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vneg_v_i32m2(vint32m2_t op1, size_t vl) { - return vneg_v_i32m2(op1, vl); + return __riscv_vneg_v_i32m2(op1, vl); } // CHECK-RV64-LABEL: @test_vneg_v_i32m4( @@ -157,7 +157,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vneg_v_i32m4(vint32m4_t op1, size_t vl) { - return vneg_v_i32m4(op1, vl); + return __riscv_vneg_v_i32m4(op1, vl); } // CHECK-RV64-LABEL: @test_vneg_v_i32m8( @@ -166,7 +166,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m8_t test_vneg_v_i32m8(vint32m8_t op1, size_t vl) { - return vneg_v_i32m8(op1, vl); + return __riscv_vneg_v_i32m8(op1, vl); } // CHECK-RV64-LABEL: @test_vneg_v_i64m1( @@ -175,7 +175,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vneg_v_i64m1(vint64m1_t op1, size_t vl) { - return vneg_v_i64m1(op1, vl); + return __riscv_vneg_v_i64m1(op1, vl); } // CHECK-RV64-LABEL: @test_vneg_v_i64m2( @@ -184,7 +184,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m2_t test_vneg_v_i64m2(vint64m2_t op1, size_t vl) { - return vneg_v_i64m2(op1, vl); + return __riscv_vneg_v_i64m2(op1, vl); } // CHECK-RV64-LABEL: @test_vneg_v_i64m4( @@ -193,7 +193,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m4_t test_vneg_v_i64m4(vint64m4_t op1, size_t vl) { - return vneg_v_i64m4(op1, vl); + return __riscv_vneg_v_i64m4(op1, vl); } // CHECK-RV64-LABEL: @test_vneg_v_i64m8( @@ -202,7 +202,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m8_t test_vneg_v_i64m8(vint64m8_t op1, size_t vl) { - return vneg_v_i64m8(op1, vl); + return __riscv_vneg_v_i64m8(op1, vl); } // CHECK-RV64-LABEL: @test_vneg_v_i8mf8_m( @@ -211,7 +211,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vneg_v_i8mf8_m(vbool64_t mask, vint8mf8_t op1, size_t vl) { - return vneg_v_i8mf8_m(mask, op1, vl); + return __riscv_vneg_v_i8mf8_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vneg_v_i8mf4_m( @@ -220,7 +220,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vneg_v_i8mf4_m(vbool32_t mask, vint8mf4_t op1, size_t vl) { - return vneg_v_i8mf4_m(mask, op1, vl); + return __riscv_vneg_v_i8mf4_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vneg_v_i8mf2_m( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vneg_v_i8mf2_m(vbool16_t mask, vint8mf2_t op1, size_t vl) { - return vneg_v_i8mf2_m(mask, op1, vl); + return __riscv_vneg_v_i8mf2_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vneg_v_i8m1_m( @@ -238,7 +238,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vneg_v_i8m1_m(vbool8_t mask, vint8m1_t op1, size_t vl) { - return vneg_v_i8m1_m(mask, op1, vl); + return __riscv_vneg_v_i8m1_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vneg_v_i8m2_m( @@ -247,7 +247,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m2_t test_vneg_v_i8m2_m(vbool4_t mask, vint8m2_t op1, size_t vl) { - return vneg_v_i8m2_m(mask, op1, vl); + return __riscv_vneg_v_i8m2_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vneg_v_i8m4_m( @@ -256,7 +256,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m4_t test_vneg_v_i8m4_m(vbool2_t mask, vint8m4_t op1, size_t vl) { - return vneg_v_i8m4_m(mask, op1, vl); + return __riscv_vneg_v_i8m4_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vneg_v_i8m8_m( @@ -265,7 +265,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m8_t test_vneg_v_i8m8_m(vbool1_t mask, vint8m8_t op1, size_t vl) { - return vneg_v_i8m8_m(mask, op1, vl); + return __riscv_vneg_v_i8m8_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vneg_v_i16mf4_m( @@ -274,7 +274,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vneg_v_i16mf4_m(vbool64_t mask, vint16mf4_t op1, size_t vl) { - return vneg_v_i16mf4_m(mask, op1, vl); + return __riscv_vneg_v_i16mf4_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vneg_v_i16mf2_m( @@ -283,7 +283,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vneg_v_i16mf2_m(vbool32_t mask, vint16mf2_t op1, size_t vl) { - return vneg_v_i16mf2_m(mask, op1, vl); + return __riscv_vneg_v_i16mf2_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vneg_v_i16m1_m( @@ -292,7 +292,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vneg_v_i16m1_m(vbool16_t mask, vint16m1_t op1, size_t vl) { - return vneg_v_i16m1_m(mask, op1, vl); + return __riscv_vneg_v_i16m1_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vneg_v_i16m2_m( @@ -301,7 +301,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vneg_v_i16m2_m(vbool8_t mask, vint16m2_t op1, size_t vl) { - return vneg_v_i16m2_m(mask, op1, vl); + return __riscv_vneg_v_i16m2_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vneg_v_i16m4_m( @@ -310,7 +310,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vneg_v_i16m4_m(vbool4_t mask, vint16m4_t op1, size_t vl) { - return vneg_v_i16m4_m(mask, op1, vl); + return __riscv_vneg_v_i16m4_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vneg_v_i16m8_m( @@ -319,7 +319,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m8_t test_vneg_v_i16m8_m(vbool2_t mask, vint16m8_t op1, size_t vl) { - return vneg_v_i16m8_m(mask, op1, vl); + return __riscv_vneg_v_i16m8_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vneg_v_i32mf2_m( @@ -328,7 +328,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vneg_v_i32mf2_m(vbool64_t mask, vint32mf2_t op1, size_t vl) { - return vneg_v_i32mf2_m(mask, op1, vl); + return __riscv_vneg_v_i32mf2_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vneg_v_i32m1_m( @@ -337,7 +337,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vneg_v_i32m1_m(vbool32_t mask, vint32m1_t op1, size_t vl) { - return vneg_v_i32m1_m(mask, op1, vl); + return __riscv_vneg_v_i32m1_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vneg_v_i32m2_m( @@ -346,7 +346,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vneg_v_i32m2_m(vbool16_t mask, vint32m2_t op1, size_t vl) { - return vneg_v_i32m2_m(mask, op1, vl); + return __riscv_vneg_v_i32m2_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vneg_v_i32m4_m( @@ -355,7 +355,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vneg_v_i32m4_m(vbool8_t mask, vint32m4_t op1, size_t vl) { - return vneg_v_i32m4_m(mask, op1, vl); + return __riscv_vneg_v_i32m4_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vneg_v_i32m8_m( @@ -364,7 +364,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m8_t test_vneg_v_i32m8_m(vbool4_t mask, vint32m8_t op1, size_t vl) { - return vneg_v_i32m8_m(mask, op1, vl); + return __riscv_vneg_v_i32m8_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vneg_v_i64m1_m( @@ -373,7 +373,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vneg_v_i64m1_m(vbool64_t mask, vint64m1_t op1, size_t vl) { - return vneg_v_i64m1_m(mask, op1, vl); + return __riscv_vneg_v_i64m1_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vneg_v_i64m2_m( @@ -382,7 +382,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m2_t test_vneg_v_i64m2_m(vbool32_t mask, vint64m2_t op1, size_t vl) { - return vneg_v_i64m2_m(mask, op1, vl); + return __riscv_vneg_v_i64m2_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vneg_v_i64m4_m( @@ -391,7 +391,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m4_t test_vneg_v_i64m4_m(vbool16_t mask, vint64m4_t op1, size_t vl) { - return vneg_v_i64m4_m(mask, op1, vl); + return __riscv_vneg_v_i64m4_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vneg_v_i64m8_m( @@ -400,6 +400,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m8_t test_vneg_v_i64m8_m(vbool8_t mask, vint64m8_t op1, size_t vl) { - return vneg_v_i64m8_m(mask, op1, vl); + return __riscv_vneg_v_i64m8_m(mask, op1, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vnmsac.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vnmsac.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vnmsac.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vnmsac.c @@ -13,7 +13,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vnmsac_vv_i8mf8(vint8mf8_t vd, vint8mf8_t vs1, vint8mf8_t vs2, size_t vl) { - return vnmsac_vv_i8mf8(vd, vs1, vs2, vl); + return __riscv_vnmsac_vv_i8mf8(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vx_i8mf8( @@ -22,7 +22,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vnmsac_vx_i8mf8(vint8mf8_t vd, int8_t rs1, vint8mf8_t vs2, size_t vl) { - return vnmsac_vx_i8mf8(vd, rs1, vs2, vl); + return __riscv_vnmsac_vx_i8mf8(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vv_i8mf4( @@ -31,7 +31,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vnmsac_vv_i8mf4(vint8mf4_t vd, vint8mf4_t vs1, vint8mf4_t vs2, size_t vl) { - return vnmsac_vv_i8mf4(vd, vs1, vs2, vl); + return __riscv_vnmsac_vv_i8mf4(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vx_i8mf4( @@ -40,7 +40,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vnmsac_vx_i8mf4(vint8mf4_t vd, int8_t rs1, vint8mf4_t vs2, size_t vl) { - return vnmsac_vx_i8mf4(vd, rs1, vs2, vl); + return __riscv_vnmsac_vx_i8mf4(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vv_i8mf2( @@ -49,7 +49,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vnmsac_vv_i8mf2(vint8mf2_t vd, vint8mf2_t vs1, vint8mf2_t vs2, size_t vl) { - return vnmsac_vv_i8mf2(vd, vs1, vs2, vl); + return __riscv_vnmsac_vv_i8mf2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vx_i8mf2( @@ -58,7 +58,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vnmsac_vx_i8mf2(vint8mf2_t vd, int8_t rs1, vint8mf2_t vs2, size_t vl) { - return vnmsac_vx_i8mf2(vd, rs1, vs2, vl); + return __riscv_vnmsac_vx_i8mf2(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vv_i8m1( @@ -67,7 +67,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vnmsac_vv_i8m1(vint8m1_t vd, vint8m1_t vs1, vint8m1_t vs2, size_t vl) { - return vnmsac_vv_i8m1(vd, vs1, vs2, vl); + return __riscv_vnmsac_vv_i8m1(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vx_i8m1( @@ -76,7 +76,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vnmsac_vx_i8m1(vint8m1_t vd, int8_t rs1, vint8m1_t vs2, size_t vl) { - return vnmsac_vx_i8m1(vd, rs1, vs2, vl); + return __riscv_vnmsac_vx_i8m1(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vv_i8m2( @@ -85,7 +85,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m2_t test_vnmsac_vv_i8m2(vint8m2_t vd, vint8m2_t vs1, vint8m2_t vs2, size_t vl) { - return vnmsac_vv_i8m2(vd, vs1, vs2, vl); + return __riscv_vnmsac_vv_i8m2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vx_i8m2( @@ -94,7 +94,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m2_t test_vnmsac_vx_i8m2(vint8m2_t vd, int8_t rs1, vint8m2_t vs2, size_t vl) { - return vnmsac_vx_i8m2(vd, rs1, vs2, vl); + return __riscv_vnmsac_vx_i8m2(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vv_i8m4( @@ -103,7 +103,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m4_t test_vnmsac_vv_i8m4(vint8m4_t vd, vint8m4_t vs1, vint8m4_t vs2, size_t vl) { - return vnmsac_vv_i8m4(vd, vs1, vs2, vl); + return __riscv_vnmsac_vv_i8m4(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vx_i8m4( @@ -112,7 +112,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m4_t test_vnmsac_vx_i8m4(vint8m4_t vd, int8_t rs1, vint8m4_t vs2, size_t vl) { - return vnmsac_vx_i8m4(vd, rs1, vs2, vl); + return __riscv_vnmsac_vx_i8m4(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vv_i8m8( @@ -121,7 +121,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m8_t test_vnmsac_vv_i8m8(vint8m8_t vd, vint8m8_t vs1, vint8m8_t vs2, size_t vl) { - return vnmsac_vv_i8m8(vd, vs1, vs2, vl); + return __riscv_vnmsac_vv_i8m8(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vx_i8m8( @@ -130,7 +130,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m8_t test_vnmsac_vx_i8m8(vint8m8_t vd, int8_t rs1, vint8m8_t vs2, size_t vl) { - return vnmsac_vx_i8m8(vd, rs1, vs2, vl); + return __riscv_vnmsac_vx_i8m8(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vv_i16mf4( @@ -139,7 +139,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vnmsac_vv_i16mf4(vint16mf4_t vd, vint16mf4_t vs1, vint16mf4_t vs2, size_t vl) { - return vnmsac_vv_i16mf4(vd, vs1, vs2, vl); + return __riscv_vnmsac_vv_i16mf4(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vx_i16mf4( @@ -148,7 +148,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vnmsac_vx_i16mf4(vint16mf4_t vd, int16_t rs1, vint16mf4_t vs2, size_t vl) { - return vnmsac_vx_i16mf4(vd, rs1, vs2, vl); + return __riscv_vnmsac_vx_i16mf4(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vv_i16mf2( @@ -157,7 +157,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vnmsac_vv_i16mf2(vint16mf2_t vd, vint16mf2_t vs1, vint16mf2_t vs2, size_t vl) { - return vnmsac_vv_i16mf2(vd, vs1, vs2, vl); + return __riscv_vnmsac_vv_i16mf2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vx_i16mf2( @@ -166,7 +166,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vnmsac_vx_i16mf2(vint16mf2_t vd, int16_t rs1, vint16mf2_t vs2, size_t vl) { - return vnmsac_vx_i16mf2(vd, rs1, vs2, vl); + return __riscv_vnmsac_vx_i16mf2(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vv_i16m1( @@ -175,7 +175,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vnmsac_vv_i16m1(vint16m1_t vd, vint16m1_t vs1, vint16m1_t vs2, size_t vl) { - return vnmsac_vv_i16m1(vd, vs1, vs2, vl); + return __riscv_vnmsac_vv_i16m1(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vx_i16m1( @@ -184,7 +184,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vnmsac_vx_i16m1(vint16m1_t vd, int16_t rs1, vint16m1_t vs2, size_t vl) { - return vnmsac_vx_i16m1(vd, rs1, vs2, vl); + return __riscv_vnmsac_vx_i16m1(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vv_i16m2( @@ -193,7 +193,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vnmsac_vv_i16m2(vint16m2_t vd, vint16m2_t vs1, vint16m2_t vs2, size_t vl) { - return vnmsac_vv_i16m2(vd, vs1, vs2, vl); + return __riscv_vnmsac_vv_i16m2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vx_i16m2( @@ -202,7 +202,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vnmsac_vx_i16m2(vint16m2_t vd, int16_t rs1, vint16m2_t vs2, size_t vl) { - return vnmsac_vx_i16m2(vd, rs1, vs2, vl); + return __riscv_vnmsac_vx_i16m2(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vv_i16m4( @@ -211,7 +211,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vnmsac_vv_i16m4(vint16m4_t vd, vint16m4_t vs1, vint16m4_t vs2, size_t vl) { - return vnmsac_vv_i16m4(vd, vs1, vs2, vl); + return __riscv_vnmsac_vv_i16m4(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vx_i16m4( @@ -220,7 +220,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vnmsac_vx_i16m4(vint16m4_t vd, int16_t rs1, vint16m4_t vs2, size_t vl) { - return vnmsac_vx_i16m4(vd, rs1, vs2, vl); + return __riscv_vnmsac_vx_i16m4(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vv_i16m8( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m8_t test_vnmsac_vv_i16m8(vint16m8_t vd, vint16m8_t vs1, vint16m8_t vs2, size_t vl) { - return vnmsac_vv_i16m8(vd, vs1, vs2, vl); + return __riscv_vnmsac_vv_i16m8(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vx_i16m8( @@ -238,7 +238,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m8_t test_vnmsac_vx_i16m8(vint16m8_t vd, int16_t rs1, vint16m8_t vs2, size_t vl) { - return vnmsac_vx_i16m8(vd, rs1, vs2, vl); + return __riscv_vnmsac_vx_i16m8(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vv_i32mf2( @@ -247,7 +247,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vnmsac_vv_i32mf2(vint32mf2_t vd, vint32mf2_t vs1, vint32mf2_t vs2, size_t vl) { - return vnmsac_vv_i32mf2(vd, vs1, vs2, vl); + return __riscv_vnmsac_vv_i32mf2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vx_i32mf2( @@ -256,7 +256,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vnmsac_vx_i32mf2(vint32mf2_t vd, int32_t rs1, vint32mf2_t vs2, size_t vl) { - return vnmsac_vx_i32mf2(vd, rs1, vs2, vl); + return __riscv_vnmsac_vx_i32mf2(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vv_i32m1( @@ -265,7 +265,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vnmsac_vv_i32m1(vint32m1_t vd, vint32m1_t vs1, vint32m1_t vs2, size_t vl) { - return vnmsac_vv_i32m1(vd, vs1, vs2, vl); + return __riscv_vnmsac_vv_i32m1(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vx_i32m1( @@ -274,7 +274,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vnmsac_vx_i32m1(vint32m1_t vd, int32_t rs1, vint32m1_t vs2, size_t vl) { - return vnmsac_vx_i32m1(vd, rs1, vs2, vl); + return __riscv_vnmsac_vx_i32m1(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vv_i32m2( @@ -283,7 +283,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vnmsac_vv_i32m2(vint32m2_t vd, vint32m2_t vs1, vint32m2_t vs2, size_t vl) { - return vnmsac_vv_i32m2(vd, vs1, vs2, vl); + return __riscv_vnmsac_vv_i32m2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vx_i32m2( @@ -292,7 +292,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vnmsac_vx_i32m2(vint32m2_t vd, int32_t rs1, vint32m2_t vs2, size_t vl) { - return vnmsac_vx_i32m2(vd, rs1, vs2, vl); + return __riscv_vnmsac_vx_i32m2(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vv_i32m4( @@ -301,7 +301,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vnmsac_vv_i32m4(vint32m4_t vd, vint32m4_t vs1, vint32m4_t vs2, size_t vl) { - return vnmsac_vv_i32m4(vd, vs1, vs2, vl); + return __riscv_vnmsac_vv_i32m4(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vx_i32m4( @@ -310,7 +310,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vnmsac_vx_i32m4(vint32m4_t vd, int32_t rs1, vint32m4_t vs2, size_t vl) { - return vnmsac_vx_i32m4(vd, rs1, vs2, vl); + return __riscv_vnmsac_vx_i32m4(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vv_i32m8( @@ -319,7 +319,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m8_t test_vnmsac_vv_i32m8(vint32m8_t vd, vint32m8_t vs1, vint32m8_t vs2, size_t vl) { - return vnmsac_vv_i32m8(vd, vs1, vs2, vl); + return __riscv_vnmsac_vv_i32m8(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vx_i32m8( @@ -328,7 +328,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m8_t test_vnmsac_vx_i32m8(vint32m8_t vd, int32_t rs1, vint32m8_t vs2, size_t vl) { - return vnmsac_vx_i32m8(vd, rs1, vs2, vl); + return __riscv_vnmsac_vx_i32m8(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vv_i64m1( @@ -337,7 +337,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vnmsac_vv_i64m1(vint64m1_t vd, vint64m1_t vs1, vint64m1_t vs2, size_t vl) { - return vnmsac_vv_i64m1(vd, vs1, vs2, vl); + return __riscv_vnmsac_vv_i64m1(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vx_i64m1( @@ -346,7 +346,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vnmsac_vx_i64m1(vint64m1_t vd, int64_t rs1, vint64m1_t vs2, size_t vl) { - return vnmsac_vx_i64m1(vd, rs1, vs2, vl); + return __riscv_vnmsac_vx_i64m1(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vv_i64m2( @@ -355,7 +355,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m2_t test_vnmsac_vv_i64m2(vint64m2_t vd, vint64m2_t vs1, vint64m2_t vs2, size_t vl) { - return vnmsac_vv_i64m2(vd, vs1, vs2, vl); + return __riscv_vnmsac_vv_i64m2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vx_i64m2( @@ -364,7 +364,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m2_t test_vnmsac_vx_i64m2(vint64m2_t vd, int64_t rs1, vint64m2_t vs2, size_t vl) { - return vnmsac_vx_i64m2(vd, rs1, vs2, vl); + return __riscv_vnmsac_vx_i64m2(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vv_i64m4( @@ -373,7 +373,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m4_t test_vnmsac_vv_i64m4(vint64m4_t vd, vint64m4_t vs1, vint64m4_t vs2, size_t vl) { - return vnmsac_vv_i64m4(vd, vs1, vs2, vl); + return __riscv_vnmsac_vv_i64m4(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vx_i64m4( @@ -382,7 +382,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m4_t test_vnmsac_vx_i64m4(vint64m4_t vd, int64_t rs1, vint64m4_t vs2, size_t vl) { - return vnmsac_vx_i64m4(vd, rs1, vs2, vl); + return __riscv_vnmsac_vx_i64m4(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vv_i64m8( @@ -391,7 +391,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m8_t test_vnmsac_vv_i64m8(vint64m8_t vd, vint64m8_t vs1, vint64m8_t vs2, size_t vl) { - return vnmsac_vv_i64m8(vd, vs1, vs2, vl); + return __riscv_vnmsac_vv_i64m8(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vx_i64m8( @@ -400,7 +400,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m8_t test_vnmsac_vx_i64m8(vint64m8_t vd, int64_t rs1, vint64m8_t vs2, size_t vl) { - return vnmsac_vx_i64m8(vd, rs1, vs2, vl); + return __riscv_vnmsac_vx_i64m8(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vv_u8mf8( @@ -409,7 +409,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf8_t test_vnmsac_vv_u8mf8(vuint8mf8_t vd, vuint8mf8_t vs1, vuint8mf8_t vs2, size_t vl) { - return vnmsac_vv_u8mf8(vd, vs1, vs2, vl); + return __riscv_vnmsac_vv_u8mf8(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vx_u8mf8( @@ -418,7 +418,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf8_t test_vnmsac_vx_u8mf8(vuint8mf8_t vd, uint8_t rs1, vuint8mf8_t vs2, size_t vl) { - return vnmsac_vx_u8mf8(vd, rs1, vs2, vl); + return __riscv_vnmsac_vx_u8mf8(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vv_u8mf4( @@ -427,7 +427,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf4_t test_vnmsac_vv_u8mf4(vuint8mf4_t vd, vuint8mf4_t vs1, vuint8mf4_t vs2, size_t vl) { - return vnmsac_vv_u8mf4(vd, vs1, vs2, vl); + return __riscv_vnmsac_vv_u8mf4(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vx_u8mf4( @@ -436,7 +436,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf4_t test_vnmsac_vx_u8mf4(vuint8mf4_t vd, uint8_t rs1, vuint8mf4_t vs2, size_t vl) { - return vnmsac_vx_u8mf4(vd, rs1, vs2, vl); + return __riscv_vnmsac_vx_u8mf4(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vv_u8mf2( @@ -445,7 +445,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf2_t test_vnmsac_vv_u8mf2(vuint8mf2_t vd, vuint8mf2_t vs1, vuint8mf2_t vs2, size_t vl) { - return vnmsac_vv_u8mf2(vd, vs1, vs2, vl); + return __riscv_vnmsac_vv_u8mf2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vx_u8mf2( @@ -454,7 +454,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf2_t test_vnmsac_vx_u8mf2(vuint8mf2_t vd, uint8_t rs1, vuint8mf2_t vs2, size_t vl) { - return vnmsac_vx_u8mf2(vd, rs1, vs2, vl); + return __riscv_vnmsac_vx_u8mf2(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vv_u8m1( @@ -463,7 +463,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vnmsac_vv_u8m1(vuint8m1_t vd, vuint8m1_t vs1, vuint8m1_t vs2, size_t vl) { - return vnmsac_vv_u8m1(vd, vs1, vs2, vl); + return __riscv_vnmsac_vv_u8m1(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vx_u8m1( @@ -472,7 +472,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vnmsac_vx_u8m1(vuint8m1_t vd, uint8_t rs1, vuint8m1_t vs2, size_t vl) { - return vnmsac_vx_u8m1(vd, rs1, vs2, vl); + return __riscv_vnmsac_vx_u8m1(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vv_u8m2( @@ -481,7 +481,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m2_t test_vnmsac_vv_u8m2(vuint8m2_t vd, vuint8m2_t vs1, vuint8m2_t vs2, size_t vl) { - return vnmsac_vv_u8m2(vd, vs1, vs2, vl); + return __riscv_vnmsac_vv_u8m2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vx_u8m2( @@ -490,7 +490,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m2_t test_vnmsac_vx_u8m2(vuint8m2_t vd, uint8_t rs1, vuint8m2_t vs2, size_t vl) { - return vnmsac_vx_u8m2(vd, rs1, vs2, vl); + return __riscv_vnmsac_vx_u8m2(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vv_u8m4( @@ -499,7 +499,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m4_t test_vnmsac_vv_u8m4(vuint8m4_t vd, vuint8m4_t vs1, vuint8m4_t vs2, size_t vl) { - return vnmsac_vv_u8m4(vd, vs1, vs2, vl); + return __riscv_vnmsac_vv_u8m4(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vx_u8m4( @@ -508,7 +508,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m4_t test_vnmsac_vx_u8m4(vuint8m4_t vd, uint8_t rs1, vuint8m4_t vs2, size_t vl) { - return vnmsac_vx_u8m4(vd, rs1, vs2, vl); + return __riscv_vnmsac_vx_u8m4(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vv_u8m8( @@ -517,7 +517,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m8_t test_vnmsac_vv_u8m8(vuint8m8_t vd, vuint8m8_t vs1, vuint8m8_t vs2, size_t vl) { - return vnmsac_vv_u8m8(vd, vs1, vs2, vl); + return __riscv_vnmsac_vv_u8m8(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vx_u8m8( @@ -526,7 +526,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m8_t test_vnmsac_vx_u8m8(vuint8m8_t vd, uint8_t rs1, vuint8m8_t vs2, size_t vl) { - return vnmsac_vx_u8m8(vd, rs1, vs2, vl); + return __riscv_vnmsac_vx_u8m8(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vv_u16mf4( @@ -535,7 +535,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vnmsac_vv_u16mf4(vuint16mf4_t vd, vuint16mf4_t vs1, vuint16mf4_t vs2, size_t vl) { - return vnmsac_vv_u16mf4(vd, vs1, vs2, vl); + return __riscv_vnmsac_vv_u16mf4(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vx_u16mf4( @@ -544,7 +544,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vnmsac_vx_u16mf4(vuint16mf4_t vd, uint16_t rs1, vuint16mf4_t vs2, size_t vl) { - return vnmsac_vx_u16mf4(vd, rs1, vs2, vl); + return __riscv_vnmsac_vx_u16mf4(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vv_u16mf2( @@ -553,7 +553,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vnmsac_vv_u16mf2(vuint16mf2_t vd, vuint16mf2_t vs1, vuint16mf2_t vs2, size_t vl) { - return vnmsac_vv_u16mf2(vd, vs1, vs2, vl); + return __riscv_vnmsac_vv_u16mf2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vx_u16mf2( @@ -562,7 +562,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vnmsac_vx_u16mf2(vuint16mf2_t vd, uint16_t rs1, vuint16mf2_t vs2, size_t vl) { - return vnmsac_vx_u16mf2(vd, rs1, vs2, vl); + return __riscv_vnmsac_vx_u16mf2(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vv_u16m1( @@ -571,7 +571,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vnmsac_vv_u16m1(vuint16m1_t vd, vuint16m1_t vs1, vuint16m1_t vs2, size_t vl) { - return vnmsac_vv_u16m1(vd, vs1, vs2, vl); + return __riscv_vnmsac_vv_u16m1(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vx_u16m1( @@ -580,7 +580,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vnmsac_vx_u16m1(vuint16m1_t vd, uint16_t rs1, vuint16m1_t vs2, size_t vl) { - return vnmsac_vx_u16m1(vd, rs1, vs2, vl); + return __riscv_vnmsac_vx_u16m1(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vv_u16m2( @@ -589,7 +589,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vnmsac_vv_u16m2(vuint16m2_t vd, vuint16m2_t vs1, vuint16m2_t vs2, size_t vl) { - return vnmsac_vv_u16m2(vd, vs1, vs2, vl); + return __riscv_vnmsac_vv_u16m2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vx_u16m2( @@ -598,7 +598,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vnmsac_vx_u16m2(vuint16m2_t vd, uint16_t rs1, vuint16m2_t vs2, size_t vl) { - return vnmsac_vx_u16m2(vd, rs1, vs2, vl); + return __riscv_vnmsac_vx_u16m2(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vv_u16m4( @@ -607,7 +607,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_vnmsac_vv_u16m4(vuint16m4_t vd, vuint16m4_t vs1, vuint16m4_t vs2, size_t vl) { - return vnmsac_vv_u16m4(vd, vs1, vs2, vl); + return __riscv_vnmsac_vv_u16m4(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vx_u16m4( @@ -616,7 +616,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_vnmsac_vx_u16m4(vuint16m4_t vd, uint16_t rs1, vuint16m4_t vs2, size_t vl) { - return vnmsac_vx_u16m4(vd, rs1, vs2, vl); + return __riscv_vnmsac_vx_u16m4(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vv_u16m8( @@ -625,7 +625,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m8_t test_vnmsac_vv_u16m8(vuint16m8_t vd, vuint16m8_t vs1, vuint16m8_t vs2, size_t vl) { - return vnmsac_vv_u16m8(vd, vs1, vs2, vl); + return __riscv_vnmsac_vv_u16m8(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vx_u16m8( @@ -634,7 +634,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m8_t test_vnmsac_vx_u16m8(vuint16m8_t vd, uint16_t rs1, vuint16m8_t vs2, size_t vl) { - return vnmsac_vx_u16m8(vd, rs1, vs2, vl); + return __riscv_vnmsac_vx_u16m8(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vv_u32mf2( @@ -643,7 +643,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vnmsac_vv_u32mf2(vuint32mf2_t vd, vuint32mf2_t vs1, vuint32mf2_t vs2, size_t vl) { - return vnmsac_vv_u32mf2(vd, vs1, vs2, vl); + return __riscv_vnmsac_vv_u32mf2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vx_u32mf2( @@ -652,7 +652,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vnmsac_vx_u32mf2(vuint32mf2_t vd, uint32_t rs1, vuint32mf2_t vs2, size_t vl) { - return vnmsac_vx_u32mf2(vd, rs1, vs2, vl); + return __riscv_vnmsac_vx_u32mf2(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vv_u32m1( @@ -661,7 +661,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vnmsac_vv_u32m1(vuint32m1_t vd, vuint32m1_t vs1, vuint32m1_t vs2, size_t vl) { - return vnmsac_vv_u32m1(vd, vs1, vs2, vl); + return __riscv_vnmsac_vv_u32m1(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vx_u32m1( @@ -670,7 +670,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vnmsac_vx_u32m1(vuint32m1_t vd, uint32_t rs1, vuint32m1_t vs2, size_t vl) { - return vnmsac_vx_u32m1(vd, rs1, vs2, vl); + return __riscv_vnmsac_vx_u32m1(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vv_u32m2( @@ -679,7 +679,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vnmsac_vv_u32m2(vuint32m2_t vd, vuint32m2_t vs1, vuint32m2_t vs2, size_t vl) { - return vnmsac_vv_u32m2(vd, vs1, vs2, vl); + return __riscv_vnmsac_vv_u32m2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vx_u32m2( @@ -688,7 +688,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vnmsac_vx_u32m2(vuint32m2_t vd, uint32_t rs1, vuint32m2_t vs2, size_t vl) { - return vnmsac_vx_u32m2(vd, rs1, vs2, vl); + return __riscv_vnmsac_vx_u32m2(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vv_u32m4( @@ -697,7 +697,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vnmsac_vv_u32m4(vuint32m4_t vd, vuint32m4_t vs1, vuint32m4_t vs2, size_t vl) { - return vnmsac_vv_u32m4(vd, vs1, vs2, vl); + return __riscv_vnmsac_vv_u32m4(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vx_u32m4( @@ -706,7 +706,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vnmsac_vx_u32m4(vuint32m4_t vd, uint32_t rs1, vuint32m4_t vs2, size_t vl) { - return vnmsac_vx_u32m4(vd, rs1, vs2, vl); + return __riscv_vnmsac_vx_u32m4(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vv_u32m8( @@ -715,7 +715,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m8_t test_vnmsac_vv_u32m8(vuint32m8_t vd, vuint32m8_t vs1, vuint32m8_t vs2, size_t vl) { - return vnmsac_vv_u32m8(vd, vs1, vs2, vl); + return __riscv_vnmsac_vv_u32m8(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vx_u32m8( @@ -724,7 +724,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m8_t test_vnmsac_vx_u32m8(vuint32m8_t vd, uint32_t rs1, vuint32m8_t vs2, size_t vl) { - return vnmsac_vx_u32m8(vd, rs1, vs2, vl); + return __riscv_vnmsac_vx_u32m8(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vv_u64m1( @@ -733,7 +733,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m1_t test_vnmsac_vv_u64m1(vuint64m1_t vd, vuint64m1_t vs1, vuint64m1_t vs2, size_t vl) { - return vnmsac_vv_u64m1(vd, vs1, vs2, vl); + return __riscv_vnmsac_vv_u64m1(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vx_u64m1( @@ -742,7 +742,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m1_t test_vnmsac_vx_u64m1(vuint64m1_t vd, uint64_t rs1, vuint64m1_t vs2, size_t vl) { - return vnmsac_vx_u64m1(vd, rs1, vs2, vl); + return __riscv_vnmsac_vx_u64m1(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vv_u64m2( @@ -751,7 +751,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m2_t test_vnmsac_vv_u64m2(vuint64m2_t vd, vuint64m2_t vs1, vuint64m2_t vs2, size_t vl) { - return vnmsac_vv_u64m2(vd, vs1, vs2, vl); + return __riscv_vnmsac_vv_u64m2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vx_u64m2( @@ -760,7 +760,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m2_t test_vnmsac_vx_u64m2(vuint64m2_t vd, uint64_t rs1, vuint64m2_t vs2, size_t vl) { - return vnmsac_vx_u64m2(vd, rs1, vs2, vl); + return __riscv_vnmsac_vx_u64m2(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vv_u64m4( @@ -769,7 +769,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m4_t test_vnmsac_vv_u64m4(vuint64m4_t vd, vuint64m4_t vs1, vuint64m4_t vs2, size_t vl) { - return vnmsac_vv_u64m4(vd, vs1, vs2, vl); + return __riscv_vnmsac_vv_u64m4(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vx_u64m4( @@ -778,7 +778,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m4_t test_vnmsac_vx_u64m4(vuint64m4_t vd, uint64_t rs1, vuint64m4_t vs2, size_t vl) { - return vnmsac_vx_u64m4(vd, rs1, vs2, vl); + return __riscv_vnmsac_vx_u64m4(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vv_u64m8( @@ -787,7 +787,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m8_t test_vnmsac_vv_u64m8(vuint64m8_t vd, vuint64m8_t vs1, vuint64m8_t vs2, size_t vl) { - return vnmsac_vv_u64m8(vd, vs1, vs2, vl); + return __riscv_vnmsac_vv_u64m8(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vx_u64m8( @@ -796,7 +796,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m8_t test_vnmsac_vx_u64m8(vuint64m8_t vd, uint64_t rs1, vuint64m8_t vs2, size_t vl) { - return vnmsac_vx_u64m8(vd, rs1, vs2, vl); + return __riscv_vnmsac_vx_u64m8(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vv_i8mf8_m( @@ -805,7 +805,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vnmsac_vv_i8mf8_m(vbool64_t mask, vint8mf8_t vd, vint8mf8_t vs1, vint8mf8_t vs2, size_t vl) { - return vnmsac_vv_i8mf8_m(mask, vd, vs1, vs2, vl); + return __riscv_vnmsac_vv_i8mf8_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vx_i8mf8_m( @@ -814,7 +814,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vnmsac_vx_i8mf8_m(vbool64_t mask, vint8mf8_t vd, int8_t rs1, vint8mf8_t vs2, size_t vl) { - return vnmsac_vx_i8mf8_m(mask, vd, rs1, vs2, vl); + return __riscv_vnmsac_vx_i8mf8_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vv_i8mf4_m( @@ -823,7 +823,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vnmsac_vv_i8mf4_m(vbool32_t mask, vint8mf4_t vd, vint8mf4_t vs1, vint8mf4_t vs2, size_t vl) { - return vnmsac_vv_i8mf4_m(mask, vd, vs1, vs2, vl); + return __riscv_vnmsac_vv_i8mf4_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vx_i8mf4_m( @@ -832,7 +832,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vnmsac_vx_i8mf4_m(vbool32_t mask, vint8mf4_t vd, int8_t rs1, vint8mf4_t vs2, size_t vl) { - return vnmsac_vx_i8mf4_m(mask, vd, rs1, vs2, vl); + return __riscv_vnmsac_vx_i8mf4_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vv_i8mf2_m( @@ -841,7 +841,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vnmsac_vv_i8mf2_m(vbool16_t mask, vint8mf2_t vd, vint8mf2_t vs1, vint8mf2_t vs2, size_t vl) { - return vnmsac_vv_i8mf2_m(mask, vd, vs1, vs2, vl); + return __riscv_vnmsac_vv_i8mf2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vx_i8mf2_m( @@ -850,7 +850,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vnmsac_vx_i8mf2_m(vbool16_t mask, vint8mf2_t vd, int8_t rs1, vint8mf2_t vs2, size_t vl) { - return vnmsac_vx_i8mf2_m(mask, vd, rs1, vs2, vl); + return __riscv_vnmsac_vx_i8mf2_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vv_i8m1_m( @@ -859,7 +859,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vnmsac_vv_i8m1_m(vbool8_t mask, vint8m1_t vd, vint8m1_t vs1, vint8m1_t vs2, size_t vl) { - return vnmsac_vv_i8m1_m(mask, vd, vs1, vs2, vl); + return __riscv_vnmsac_vv_i8m1_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vx_i8m1_m( @@ -868,7 +868,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vnmsac_vx_i8m1_m(vbool8_t mask, vint8m1_t vd, int8_t rs1, vint8m1_t vs2, size_t vl) { - return vnmsac_vx_i8m1_m(mask, vd, rs1, vs2, vl); + return __riscv_vnmsac_vx_i8m1_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vv_i8m2_m( @@ -877,7 +877,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m2_t test_vnmsac_vv_i8m2_m(vbool4_t mask, vint8m2_t vd, vint8m2_t vs1, vint8m2_t vs2, size_t vl) { - return vnmsac_vv_i8m2_m(mask, vd, vs1, vs2, vl); + return __riscv_vnmsac_vv_i8m2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vx_i8m2_m( @@ -886,7 +886,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m2_t test_vnmsac_vx_i8m2_m(vbool4_t mask, vint8m2_t vd, int8_t rs1, vint8m2_t vs2, size_t vl) { - return vnmsac_vx_i8m2_m(mask, vd, rs1, vs2, vl); + return __riscv_vnmsac_vx_i8m2_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vv_i8m4_m( @@ -895,7 +895,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m4_t test_vnmsac_vv_i8m4_m(vbool2_t mask, vint8m4_t vd, vint8m4_t vs1, vint8m4_t vs2, size_t vl) { - return vnmsac_vv_i8m4_m(mask, vd, vs1, vs2, vl); + return __riscv_vnmsac_vv_i8m4_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vx_i8m4_m( @@ -904,7 +904,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m4_t test_vnmsac_vx_i8m4_m(vbool2_t mask, vint8m4_t vd, int8_t rs1, vint8m4_t vs2, size_t vl) { - return vnmsac_vx_i8m4_m(mask, vd, rs1, vs2, vl); + return __riscv_vnmsac_vx_i8m4_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vv_i8m8_m( @@ -913,7 +913,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m8_t test_vnmsac_vv_i8m8_m(vbool1_t mask, vint8m8_t vd, vint8m8_t vs1, vint8m8_t vs2, size_t vl) { - return vnmsac_vv_i8m8_m(mask, vd, vs1, vs2, vl); + return __riscv_vnmsac_vv_i8m8_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vx_i8m8_m( @@ -922,7 +922,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m8_t test_vnmsac_vx_i8m8_m(vbool1_t mask, vint8m8_t vd, int8_t rs1, vint8m8_t vs2, size_t vl) { - return vnmsac_vx_i8m8_m(mask, vd, rs1, vs2, vl); + return __riscv_vnmsac_vx_i8m8_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vv_i16mf4_m( @@ -931,7 +931,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vnmsac_vv_i16mf4_m(vbool64_t mask, vint16mf4_t vd, vint16mf4_t vs1, vint16mf4_t vs2, size_t vl) { - return vnmsac_vv_i16mf4_m(mask, vd, vs1, vs2, vl); + return __riscv_vnmsac_vv_i16mf4_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vx_i16mf4_m( @@ -940,7 +940,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vnmsac_vx_i16mf4_m(vbool64_t mask, vint16mf4_t vd, int16_t rs1, vint16mf4_t vs2, size_t vl) { - return vnmsac_vx_i16mf4_m(mask, vd, rs1, vs2, vl); + return __riscv_vnmsac_vx_i16mf4_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vv_i16mf2_m( @@ -949,7 +949,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vnmsac_vv_i16mf2_m(vbool32_t mask, vint16mf2_t vd, vint16mf2_t vs1, vint16mf2_t vs2, size_t vl) { - return vnmsac_vv_i16mf2_m(mask, vd, vs1, vs2, vl); + return __riscv_vnmsac_vv_i16mf2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vx_i16mf2_m( @@ -958,7 +958,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vnmsac_vx_i16mf2_m(vbool32_t mask, vint16mf2_t vd, int16_t rs1, vint16mf2_t vs2, size_t vl) { - return vnmsac_vx_i16mf2_m(mask, vd, rs1, vs2, vl); + return __riscv_vnmsac_vx_i16mf2_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vv_i16m1_m( @@ -967,7 +967,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vnmsac_vv_i16m1_m(vbool16_t mask, vint16m1_t vd, vint16m1_t vs1, vint16m1_t vs2, size_t vl) { - return vnmsac_vv_i16m1_m(mask, vd, vs1, vs2, vl); + return __riscv_vnmsac_vv_i16m1_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vx_i16m1_m( @@ -976,7 +976,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vnmsac_vx_i16m1_m(vbool16_t mask, vint16m1_t vd, int16_t rs1, vint16m1_t vs2, size_t vl) { - return vnmsac_vx_i16m1_m(mask, vd, rs1, vs2, vl); + return __riscv_vnmsac_vx_i16m1_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vv_i16m2_m( @@ -985,7 +985,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vnmsac_vv_i16m2_m(vbool8_t mask, vint16m2_t vd, vint16m2_t vs1, vint16m2_t vs2, size_t vl) { - return vnmsac_vv_i16m2_m(mask, vd, vs1, vs2, vl); + return __riscv_vnmsac_vv_i16m2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vx_i16m2_m( @@ -994,7 +994,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vnmsac_vx_i16m2_m(vbool8_t mask, vint16m2_t vd, int16_t rs1, vint16m2_t vs2, size_t vl) { - return vnmsac_vx_i16m2_m(mask, vd, rs1, vs2, vl); + return __riscv_vnmsac_vx_i16m2_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vv_i16m4_m( @@ -1003,7 +1003,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vnmsac_vv_i16m4_m(vbool4_t mask, vint16m4_t vd, vint16m4_t vs1, vint16m4_t vs2, size_t vl) { - return vnmsac_vv_i16m4_m(mask, vd, vs1, vs2, vl); + return __riscv_vnmsac_vv_i16m4_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vx_i16m4_m( @@ -1012,7 +1012,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vnmsac_vx_i16m4_m(vbool4_t mask, vint16m4_t vd, int16_t rs1, vint16m4_t vs2, size_t vl) { - return vnmsac_vx_i16m4_m(mask, vd, rs1, vs2, vl); + return __riscv_vnmsac_vx_i16m4_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vv_i16m8_m( @@ -1021,7 +1021,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m8_t test_vnmsac_vv_i16m8_m(vbool2_t mask, vint16m8_t vd, vint16m8_t vs1, vint16m8_t vs2, size_t vl) { - return vnmsac_vv_i16m8_m(mask, vd, vs1, vs2, vl); + return __riscv_vnmsac_vv_i16m8_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vx_i16m8_m( @@ -1030,7 +1030,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m8_t test_vnmsac_vx_i16m8_m(vbool2_t mask, vint16m8_t vd, int16_t rs1, vint16m8_t vs2, size_t vl) { - return vnmsac_vx_i16m8_m(mask, vd, rs1, vs2, vl); + return __riscv_vnmsac_vx_i16m8_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vv_i32mf2_m( @@ -1039,7 +1039,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vnmsac_vv_i32mf2_m(vbool64_t mask, vint32mf2_t vd, vint32mf2_t vs1, vint32mf2_t vs2, size_t vl) { - return vnmsac_vv_i32mf2_m(mask, vd, vs1, vs2, vl); + return __riscv_vnmsac_vv_i32mf2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vx_i32mf2_m( @@ -1048,7 +1048,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vnmsac_vx_i32mf2_m(vbool64_t mask, vint32mf2_t vd, int32_t rs1, vint32mf2_t vs2, size_t vl) { - return vnmsac_vx_i32mf2_m(mask, vd, rs1, vs2, vl); + return __riscv_vnmsac_vx_i32mf2_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vv_i32m1_m( @@ -1057,7 +1057,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vnmsac_vv_i32m1_m(vbool32_t mask, vint32m1_t vd, vint32m1_t vs1, vint32m1_t vs2, size_t vl) { - return vnmsac_vv_i32m1_m(mask, vd, vs1, vs2, vl); + return __riscv_vnmsac_vv_i32m1_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vx_i32m1_m( @@ -1066,7 +1066,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vnmsac_vx_i32m1_m(vbool32_t mask, vint32m1_t vd, int32_t rs1, vint32m1_t vs2, size_t vl) { - return vnmsac_vx_i32m1_m(mask, vd, rs1, vs2, vl); + return __riscv_vnmsac_vx_i32m1_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vv_i32m2_m( @@ -1075,7 +1075,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vnmsac_vv_i32m2_m(vbool16_t mask, vint32m2_t vd, vint32m2_t vs1, vint32m2_t vs2, size_t vl) { - return vnmsac_vv_i32m2_m(mask, vd, vs1, vs2, vl); + return __riscv_vnmsac_vv_i32m2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vx_i32m2_m( @@ -1084,7 +1084,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vnmsac_vx_i32m2_m(vbool16_t mask, vint32m2_t vd, int32_t rs1, vint32m2_t vs2, size_t vl) { - return vnmsac_vx_i32m2_m(mask, vd, rs1, vs2, vl); + return __riscv_vnmsac_vx_i32m2_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vv_i32m4_m( @@ -1093,7 +1093,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vnmsac_vv_i32m4_m(vbool8_t mask, vint32m4_t vd, vint32m4_t vs1, vint32m4_t vs2, size_t vl) { - return vnmsac_vv_i32m4_m(mask, vd, vs1, vs2, vl); + return __riscv_vnmsac_vv_i32m4_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vx_i32m4_m( @@ -1102,7 +1102,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vnmsac_vx_i32m4_m(vbool8_t mask, vint32m4_t vd, int32_t rs1, vint32m4_t vs2, size_t vl) { - return vnmsac_vx_i32m4_m(mask, vd, rs1, vs2, vl); + return __riscv_vnmsac_vx_i32m4_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vv_i32m8_m( @@ -1111,7 +1111,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m8_t test_vnmsac_vv_i32m8_m(vbool4_t mask, vint32m8_t vd, vint32m8_t vs1, vint32m8_t vs2, size_t vl) { - return vnmsac_vv_i32m8_m(mask, vd, vs1, vs2, vl); + return __riscv_vnmsac_vv_i32m8_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vx_i32m8_m( @@ -1120,7 +1120,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m8_t test_vnmsac_vx_i32m8_m(vbool4_t mask, vint32m8_t vd, int32_t rs1, vint32m8_t vs2, size_t vl) { - return vnmsac_vx_i32m8_m(mask, vd, rs1, vs2, vl); + return __riscv_vnmsac_vx_i32m8_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vv_i64m1_m( @@ -1129,7 +1129,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vnmsac_vv_i64m1_m(vbool64_t mask, vint64m1_t vd, vint64m1_t vs1, vint64m1_t vs2, size_t vl) { - return vnmsac_vv_i64m1_m(mask, vd, vs1, vs2, vl); + return __riscv_vnmsac_vv_i64m1_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vx_i64m1_m( @@ -1138,7 +1138,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vnmsac_vx_i64m1_m(vbool64_t mask, vint64m1_t vd, int64_t rs1, vint64m1_t vs2, size_t vl) { - return vnmsac_vx_i64m1_m(mask, vd, rs1, vs2, vl); + return __riscv_vnmsac_vx_i64m1_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vv_i64m2_m( @@ -1147,7 +1147,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m2_t test_vnmsac_vv_i64m2_m(vbool32_t mask, vint64m2_t vd, vint64m2_t vs1, vint64m2_t vs2, size_t vl) { - return vnmsac_vv_i64m2_m(mask, vd, vs1, vs2, vl); + return __riscv_vnmsac_vv_i64m2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vx_i64m2_m( @@ -1156,7 +1156,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m2_t test_vnmsac_vx_i64m2_m(vbool32_t mask, vint64m2_t vd, int64_t rs1, vint64m2_t vs2, size_t vl) { - return vnmsac_vx_i64m2_m(mask, vd, rs1, vs2, vl); + return __riscv_vnmsac_vx_i64m2_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vv_i64m4_m( @@ -1165,7 +1165,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m4_t test_vnmsac_vv_i64m4_m(vbool16_t mask, vint64m4_t vd, vint64m4_t vs1, vint64m4_t vs2, size_t vl) { - return vnmsac_vv_i64m4_m(mask, vd, vs1, vs2, vl); + return __riscv_vnmsac_vv_i64m4_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vx_i64m4_m( @@ -1174,7 +1174,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m4_t test_vnmsac_vx_i64m4_m(vbool16_t mask, vint64m4_t vd, int64_t rs1, vint64m4_t vs2, size_t vl) { - return vnmsac_vx_i64m4_m(mask, vd, rs1, vs2, vl); + return __riscv_vnmsac_vx_i64m4_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vv_i64m8_m( @@ -1183,7 +1183,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m8_t test_vnmsac_vv_i64m8_m(vbool8_t mask, vint64m8_t vd, vint64m8_t vs1, vint64m8_t vs2, size_t vl) { - return vnmsac_vv_i64m8_m(mask, vd, vs1, vs2, vl); + return __riscv_vnmsac_vv_i64m8_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vx_i64m8_m( @@ -1192,7 +1192,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m8_t test_vnmsac_vx_i64m8_m(vbool8_t mask, vint64m8_t vd, int64_t rs1, vint64m8_t vs2, size_t vl) { - return vnmsac_vx_i64m8_m(mask, vd, rs1, vs2, vl); + return __riscv_vnmsac_vx_i64m8_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vv_u8mf8_m( @@ -1201,7 +1201,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf8_t test_vnmsac_vv_u8mf8_m(vbool64_t mask, vuint8mf8_t vd, vuint8mf8_t vs1, vuint8mf8_t vs2, size_t vl) { - return vnmsac_vv_u8mf8_m(mask, vd, vs1, vs2, vl); + return __riscv_vnmsac_vv_u8mf8_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vx_u8mf8_m( @@ -1210,7 +1210,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf8_t test_vnmsac_vx_u8mf8_m(vbool64_t mask, vuint8mf8_t vd, uint8_t rs1, vuint8mf8_t vs2, size_t vl) { - return vnmsac_vx_u8mf8_m(mask, vd, rs1, vs2, vl); + return __riscv_vnmsac_vx_u8mf8_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vv_u8mf4_m( @@ -1219,7 +1219,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf4_t test_vnmsac_vv_u8mf4_m(vbool32_t mask, vuint8mf4_t vd, vuint8mf4_t vs1, vuint8mf4_t vs2, size_t vl) { - return vnmsac_vv_u8mf4_m(mask, vd, vs1, vs2, vl); + return __riscv_vnmsac_vv_u8mf4_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vx_u8mf4_m( @@ -1228,7 +1228,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf4_t test_vnmsac_vx_u8mf4_m(vbool32_t mask, vuint8mf4_t vd, uint8_t rs1, vuint8mf4_t vs2, size_t vl) { - return vnmsac_vx_u8mf4_m(mask, vd, rs1, vs2, vl); + return __riscv_vnmsac_vx_u8mf4_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vv_u8mf2_m( @@ -1237,7 +1237,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf2_t test_vnmsac_vv_u8mf2_m(vbool16_t mask, vuint8mf2_t vd, vuint8mf2_t vs1, vuint8mf2_t vs2, size_t vl) { - return vnmsac_vv_u8mf2_m(mask, vd, vs1, vs2, vl); + return __riscv_vnmsac_vv_u8mf2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vx_u8mf2_m( @@ -1246,7 +1246,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf2_t test_vnmsac_vx_u8mf2_m(vbool16_t mask, vuint8mf2_t vd, uint8_t rs1, vuint8mf2_t vs2, size_t vl) { - return vnmsac_vx_u8mf2_m(mask, vd, rs1, vs2, vl); + return __riscv_vnmsac_vx_u8mf2_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vv_u8m1_m( @@ -1255,7 +1255,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vnmsac_vv_u8m1_m(vbool8_t mask, vuint8m1_t vd, vuint8m1_t vs1, vuint8m1_t vs2, size_t vl) { - return vnmsac_vv_u8m1_m(mask, vd, vs1, vs2, vl); + return __riscv_vnmsac_vv_u8m1_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vx_u8m1_m( @@ -1264,7 +1264,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vnmsac_vx_u8m1_m(vbool8_t mask, vuint8m1_t vd, uint8_t rs1, vuint8m1_t vs2, size_t vl) { - return vnmsac_vx_u8m1_m(mask, vd, rs1, vs2, vl); + return __riscv_vnmsac_vx_u8m1_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vv_u8m2_m( @@ -1273,7 +1273,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m2_t test_vnmsac_vv_u8m2_m(vbool4_t mask, vuint8m2_t vd, vuint8m2_t vs1, vuint8m2_t vs2, size_t vl) { - return vnmsac_vv_u8m2_m(mask, vd, vs1, vs2, vl); + return __riscv_vnmsac_vv_u8m2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vx_u8m2_m( @@ -1282,7 +1282,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m2_t test_vnmsac_vx_u8m2_m(vbool4_t mask, vuint8m2_t vd, uint8_t rs1, vuint8m2_t vs2, size_t vl) { - return vnmsac_vx_u8m2_m(mask, vd, rs1, vs2, vl); + return __riscv_vnmsac_vx_u8m2_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vv_u8m4_m( @@ -1291,7 +1291,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m4_t test_vnmsac_vv_u8m4_m(vbool2_t mask, vuint8m4_t vd, vuint8m4_t vs1, vuint8m4_t vs2, size_t vl) { - return vnmsac_vv_u8m4_m(mask, vd, vs1, vs2, vl); + return __riscv_vnmsac_vv_u8m4_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vx_u8m4_m( @@ -1300,7 +1300,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m4_t test_vnmsac_vx_u8m4_m(vbool2_t mask, vuint8m4_t vd, uint8_t rs1, vuint8m4_t vs2, size_t vl) { - return vnmsac_vx_u8m4_m(mask, vd, rs1, vs2, vl); + return __riscv_vnmsac_vx_u8m4_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vv_u8m8_m( @@ -1309,7 +1309,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m8_t test_vnmsac_vv_u8m8_m(vbool1_t mask, vuint8m8_t vd, vuint8m8_t vs1, vuint8m8_t vs2, size_t vl) { - return vnmsac_vv_u8m8_m(mask, vd, vs1, vs2, vl); + return __riscv_vnmsac_vv_u8m8_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vx_u8m8_m( @@ -1318,7 +1318,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m8_t test_vnmsac_vx_u8m8_m(vbool1_t mask, vuint8m8_t vd, uint8_t rs1, vuint8m8_t vs2, size_t vl) { - return vnmsac_vx_u8m8_m(mask, vd, rs1, vs2, vl); + return __riscv_vnmsac_vx_u8m8_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vv_u16mf4_m( @@ -1327,7 +1327,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vnmsac_vv_u16mf4_m(vbool64_t mask, vuint16mf4_t vd, vuint16mf4_t vs1, vuint16mf4_t vs2, size_t vl) { - return vnmsac_vv_u16mf4_m(mask, vd, vs1, vs2, vl); + return __riscv_vnmsac_vv_u16mf4_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vx_u16mf4_m( @@ -1336,7 +1336,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vnmsac_vx_u16mf4_m(vbool64_t mask, vuint16mf4_t vd, uint16_t rs1, vuint16mf4_t vs2, size_t vl) { - return vnmsac_vx_u16mf4_m(mask, vd, rs1, vs2, vl); + return __riscv_vnmsac_vx_u16mf4_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vv_u16mf2_m( @@ -1345,7 +1345,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vnmsac_vv_u16mf2_m(vbool32_t mask, vuint16mf2_t vd, vuint16mf2_t vs1, vuint16mf2_t vs2, size_t vl) { - return vnmsac_vv_u16mf2_m(mask, vd, vs1, vs2, vl); + return __riscv_vnmsac_vv_u16mf2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vx_u16mf2_m( @@ -1354,7 +1354,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vnmsac_vx_u16mf2_m(vbool32_t mask, vuint16mf2_t vd, uint16_t rs1, vuint16mf2_t vs2, size_t vl) { - return vnmsac_vx_u16mf2_m(mask, vd, rs1, vs2, vl); + return __riscv_vnmsac_vx_u16mf2_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vv_u16m1_m( @@ -1363,7 +1363,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vnmsac_vv_u16m1_m(vbool16_t mask, vuint16m1_t vd, vuint16m1_t vs1, vuint16m1_t vs2, size_t vl) { - return vnmsac_vv_u16m1_m(mask, vd, vs1, vs2, vl); + return __riscv_vnmsac_vv_u16m1_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vx_u16m1_m( @@ -1372,7 +1372,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vnmsac_vx_u16m1_m(vbool16_t mask, vuint16m1_t vd, uint16_t rs1, vuint16m1_t vs2, size_t vl) { - return vnmsac_vx_u16m1_m(mask, vd, rs1, vs2, vl); + return __riscv_vnmsac_vx_u16m1_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vv_u16m2_m( @@ -1381,7 +1381,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vnmsac_vv_u16m2_m(vbool8_t mask, vuint16m2_t vd, vuint16m2_t vs1, vuint16m2_t vs2, size_t vl) { - return vnmsac_vv_u16m2_m(mask, vd, vs1, vs2, vl); + return __riscv_vnmsac_vv_u16m2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vx_u16m2_m( @@ -1390,7 +1390,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vnmsac_vx_u16m2_m(vbool8_t mask, vuint16m2_t vd, uint16_t rs1, vuint16m2_t vs2, size_t vl) { - return vnmsac_vx_u16m2_m(mask, vd, rs1, vs2, vl); + return __riscv_vnmsac_vx_u16m2_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vv_u16m4_m( @@ -1399,7 +1399,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_vnmsac_vv_u16m4_m(vbool4_t mask, vuint16m4_t vd, vuint16m4_t vs1, vuint16m4_t vs2, size_t vl) { - return vnmsac_vv_u16m4_m(mask, vd, vs1, vs2, vl); + return __riscv_vnmsac_vv_u16m4_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vx_u16m4_m( @@ -1408,7 +1408,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_vnmsac_vx_u16m4_m(vbool4_t mask, vuint16m4_t vd, uint16_t rs1, vuint16m4_t vs2, size_t vl) { - return vnmsac_vx_u16m4_m(mask, vd, rs1, vs2, vl); + return __riscv_vnmsac_vx_u16m4_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vv_u16m8_m( @@ -1417,7 +1417,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m8_t test_vnmsac_vv_u16m8_m(vbool2_t mask, vuint16m8_t vd, vuint16m8_t vs1, vuint16m8_t vs2, size_t vl) { - return vnmsac_vv_u16m8_m(mask, vd, vs1, vs2, vl); + return __riscv_vnmsac_vv_u16m8_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vx_u16m8_m( @@ -1426,7 +1426,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m8_t test_vnmsac_vx_u16m8_m(vbool2_t mask, vuint16m8_t vd, uint16_t rs1, vuint16m8_t vs2, size_t vl) { - return vnmsac_vx_u16m8_m(mask, vd, rs1, vs2, vl); + return __riscv_vnmsac_vx_u16m8_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vv_u32mf2_m( @@ -1435,7 +1435,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vnmsac_vv_u32mf2_m(vbool64_t mask, vuint32mf2_t vd, vuint32mf2_t vs1, vuint32mf2_t vs2, size_t vl) { - return vnmsac_vv_u32mf2_m(mask, vd, vs1, vs2, vl); + return __riscv_vnmsac_vv_u32mf2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vx_u32mf2_m( @@ -1444,7 +1444,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vnmsac_vx_u32mf2_m(vbool64_t mask, vuint32mf2_t vd, uint32_t rs1, vuint32mf2_t vs2, size_t vl) { - return vnmsac_vx_u32mf2_m(mask, vd, rs1, vs2, vl); + return __riscv_vnmsac_vx_u32mf2_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vv_u32m1_m( @@ -1453,7 +1453,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vnmsac_vv_u32m1_m(vbool32_t mask, vuint32m1_t vd, vuint32m1_t vs1, vuint32m1_t vs2, size_t vl) { - return vnmsac_vv_u32m1_m(mask, vd, vs1, vs2, vl); + return __riscv_vnmsac_vv_u32m1_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vx_u32m1_m( @@ -1462,7 +1462,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vnmsac_vx_u32m1_m(vbool32_t mask, vuint32m1_t vd, uint32_t rs1, vuint32m1_t vs2, size_t vl) { - return vnmsac_vx_u32m1_m(mask, vd, rs1, vs2, vl); + return __riscv_vnmsac_vx_u32m1_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vv_u32m2_m( @@ -1471,7 +1471,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vnmsac_vv_u32m2_m(vbool16_t mask, vuint32m2_t vd, vuint32m2_t vs1, vuint32m2_t vs2, size_t vl) { - return vnmsac_vv_u32m2_m(mask, vd, vs1, vs2, vl); + return __riscv_vnmsac_vv_u32m2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vx_u32m2_m( @@ -1480,7 +1480,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vnmsac_vx_u32m2_m(vbool16_t mask, vuint32m2_t vd, uint32_t rs1, vuint32m2_t vs2, size_t vl) { - return vnmsac_vx_u32m2_m(mask, vd, rs1, vs2, vl); + return __riscv_vnmsac_vx_u32m2_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vv_u32m4_m( @@ -1489,7 +1489,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vnmsac_vv_u32m4_m(vbool8_t mask, vuint32m4_t vd, vuint32m4_t vs1, vuint32m4_t vs2, size_t vl) { - return vnmsac_vv_u32m4_m(mask, vd, vs1, vs2, vl); + return __riscv_vnmsac_vv_u32m4_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vx_u32m4_m( @@ -1498,7 +1498,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vnmsac_vx_u32m4_m(vbool8_t mask, vuint32m4_t vd, uint32_t rs1, vuint32m4_t vs2, size_t vl) { - return vnmsac_vx_u32m4_m(mask, vd, rs1, vs2, vl); + return __riscv_vnmsac_vx_u32m4_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vv_u32m8_m( @@ -1507,7 +1507,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m8_t test_vnmsac_vv_u32m8_m(vbool4_t mask, vuint32m8_t vd, vuint32m8_t vs1, vuint32m8_t vs2, size_t vl) { - return vnmsac_vv_u32m8_m(mask, vd, vs1, vs2, vl); + return __riscv_vnmsac_vv_u32m8_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vx_u32m8_m( @@ -1516,7 +1516,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m8_t test_vnmsac_vx_u32m8_m(vbool4_t mask, vuint32m8_t vd, uint32_t rs1, vuint32m8_t vs2, size_t vl) { - return vnmsac_vx_u32m8_m(mask, vd, rs1, vs2, vl); + return __riscv_vnmsac_vx_u32m8_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vv_u64m1_m( @@ -1525,7 +1525,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m1_t test_vnmsac_vv_u64m1_m(vbool64_t mask, vuint64m1_t vd, vuint64m1_t vs1, vuint64m1_t vs2, size_t vl) { - return vnmsac_vv_u64m1_m(mask, vd, vs1, vs2, vl); + return __riscv_vnmsac_vv_u64m1_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vx_u64m1_m( @@ -1534,7 +1534,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m1_t test_vnmsac_vx_u64m1_m(vbool64_t mask, vuint64m1_t vd, uint64_t rs1, vuint64m1_t vs2, size_t vl) { - return vnmsac_vx_u64m1_m(mask, vd, rs1, vs2, vl); + return __riscv_vnmsac_vx_u64m1_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vv_u64m2_m( @@ -1543,7 +1543,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m2_t test_vnmsac_vv_u64m2_m(vbool32_t mask, vuint64m2_t vd, vuint64m2_t vs1, vuint64m2_t vs2, size_t vl) { - return vnmsac_vv_u64m2_m(mask, vd, vs1, vs2, vl); + return __riscv_vnmsac_vv_u64m2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vx_u64m2_m( @@ -1552,7 +1552,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m2_t test_vnmsac_vx_u64m2_m(vbool32_t mask, vuint64m2_t vd, uint64_t rs1, vuint64m2_t vs2, size_t vl) { - return vnmsac_vx_u64m2_m(mask, vd, rs1, vs2, vl); + return __riscv_vnmsac_vx_u64m2_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vv_u64m4_m( @@ -1561,7 +1561,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m4_t test_vnmsac_vv_u64m4_m(vbool16_t mask, vuint64m4_t vd, vuint64m4_t vs1, vuint64m4_t vs2, size_t vl) { - return vnmsac_vv_u64m4_m(mask, vd, vs1, vs2, vl); + return __riscv_vnmsac_vv_u64m4_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vx_u64m4_m( @@ -1570,7 +1570,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m4_t test_vnmsac_vx_u64m4_m(vbool16_t mask, vuint64m4_t vd, uint64_t rs1, vuint64m4_t vs2, size_t vl) { - return vnmsac_vx_u64m4_m(mask, vd, rs1, vs2, vl); + return __riscv_vnmsac_vx_u64m4_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vv_u64m8_m( @@ -1579,7 +1579,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m8_t test_vnmsac_vv_u64m8_m(vbool8_t mask, vuint64m8_t vd, vuint64m8_t vs1, vuint64m8_t vs2, size_t vl) { - return vnmsac_vv_u64m8_m(mask, vd, vs1, vs2, vl); + return __riscv_vnmsac_vv_u64m8_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsac_vx_u64m8_m( @@ -1588,6 +1588,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m8_t test_vnmsac_vx_u64m8_m(vbool8_t mask, vuint64m8_t vd, uint64_t rs1, vuint64m8_t vs2, size_t vl) { - return vnmsac_vx_u64m8_m(mask, vd, rs1, vs2, vl); + return __riscv_vnmsac_vx_u64m8_m(mask, vd, rs1, vs2, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vnmsub.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vnmsub.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vnmsub.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vnmsub.c @@ -13,7 +13,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vnmsub_vv_i8mf8(vint8mf8_t vd, vint8mf8_t vs1, vint8mf8_t vs2, size_t vl) { - return vnmsub_vv_i8mf8(vd, vs1, vs2, vl); + return __riscv_vnmsub_vv_i8mf8(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vx_i8mf8( @@ -22,7 +22,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vnmsub_vx_i8mf8(vint8mf8_t vd, int8_t rs1, vint8mf8_t vs2, size_t vl) { - return vnmsub_vx_i8mf8(vd, rs1, vs2, vl); + return __riscv_vnmsub_vx_i8mf8(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vv_i8mf4( @@ -31,7 +31,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vnmsub_vv_i8mf4(vint8mf4_t vd, vint8mf4_t vs1, vint8mf4_t vs2, size_t vl) { - return vnmsub_vv_i8mf4(vd, vs1, vs2, vl); + return __riscv_vnmsub_vv_i8mf4(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vx_i8mf4( @@ -40,7 +40,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vnmsub_vx_i8mf4(vint8mf4_t vd, int8_t rs1, vint8mf4_t vs2, size_t vl) { - return vnmsub_vx_i8mf4(vd, rs1, vs2, vl); + return __riscv_vnmsub_vx_i8mf4(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vv_i8mf2( @@ -49,7 +49,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vnmsub_vv_i8mf2(vint8mf2_t vd, vint8mf2_t vs1, vint8mf2_t vs2, size_t vl) { - return vnmsub_vv_i8mf2(vd, vs1, vs2, vl); + return __riscv_vnmsub_vv_i8mf2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vx_i8mf2( @@ -58,7 +58,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vnmsub_vx_i8mf2(vint8mf2_t vd, int8_t rs1, vint8mf2_t vs2, size_t vl) { - return vnmsub_vx_i8mf2(vd, rs1, vs2, vl); + return __riscv_vnmsub_vx_i8mf2(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vv_i8m1( @@ -67,7 +67,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vnmsub_vv_i8m1(vint8m1_t vd, vint8m1_t vs1, vint8m1_t vs2, size_t vl) { - return vnmsub_vv_i8m1(vd, vs1, vs2, vl); + return __riscv_vnmsub_vv_i8m1(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vx_i8m1( @@ -76,7 +76,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vnmsub_vx_i8m1(vint8m1_t vd, int8_t rs1, vint8m1_t vs2, size_t vl) { - return vnmsub_vx_i8m1(vd, rs1, vs2, vl); + return __riscv_vnmsub_vx_i8m1(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vv_i8m2( @@ -85,7 +85,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m2_t test_vnmsub_vv_i8m2(vint8m2_t vd, vint8m2_t vs1, vint8m2_t vs2, size_t vl) { - return vnmsub_vv_i8m2(vd, vs1, vs2, vl); + return __riscv_vnmsub_vv_i8m2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vx_i8m2( @@ -94,7 +94,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m2_t test_vnmsub_vx_i8m2(vint8m2_t vd, int8_t rs1, vint8m2_t vs2, size_t vl) { - return vnmsub_vx_i8m2(vd, rs1, vs2, vl); + return __riscv_vnmsub_vx_i8m2(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vv_i8m4( @@ -103,7 +103,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m4_t test_vnmsub_vv_i8m4(vint8m4_t vd, vint8m4_t vs1, vint8m4_t vs2, size_t vl) { - return vnmsub_vv_i8m4(vd, vs1, vs2, vl); + return __riscv_vnmsub_vv_i8m4(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vx_i8m4( @@ -112,7 +112,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m4_t test_vnmsub_vx_i8m4(vint8m4_t vd, int8_t rs1, vint8m4_t vs2, size_t vl) { - return vnmsub_vx_i8m4(vd, rs1, vs2, vl); + return __riscv_vnmsub_vx_i8m4(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vv_i8m8( @@ -121,7 +121,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m8_t test_vnmsub_vv_i8m8(vint8m8_t vd, vint8m8_t vs1, vint8m8_t vs2, size_t vl) { - return vnmsub_vv_i8m8(vd, vs1, vs2, vl); + return __riscv_vnmsub_vv_i8m8(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vx_i8m8( @@ -130,7 +130,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m8_t test_vnmsub_vx_i8m8(vint8m8_t vd, int8_t rs1, vint8m8_t vs2, size_t vl) { - return vnmsub_vx_i8m8(vd, rs1, vs2, vl); + return __riscv_vnmsub_vx_i8m8(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vv_i16mf4( @@ -139,7 +139,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vnmsub_vv_i16mf4(vint16mf4_t vd, vint16mf4_t vs1, vint16mf4_t vs2, size_t vl) { - return vnmsub_vv_i16mf4(vd, vs1, vs2, vl); + return __riscv_vnmsub_vv_i16mf4(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vx_i16mf4( @@ -148,7 +148,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vnmsub_vx_i16mf4(vint16mf4_t vd, int16_t rs1, vint16mf4_t vs2, size_t vl) { - return vnmsub_vx_i16mf4(vd, rs1, vs2, vl); + return __riscv_vnmsub_vx_i16mf4(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vv_i16mf2( @@ -157,7 +157,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vnmsub_vv_i16mf2(vint16mf2_t vd, vint16mf2_t vs1, vint16mf2_t vs2, size_t vl) { - return vnmsub_vv_i16mf2(vd, vs1, vs2, vl); + return __riscv_vnmsub_vv_i16mf2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vx_i16mf2( @@ -166,7 +166,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vnmsub_vx_i16mf2(vint16mf2_t vd, int16_t rs1, vint16mf2_t vs2, size_t vl) { - return vnmsub_vx_i16mf2(vd, rs1, vs2, vl); + return __riscv_vnmsub_vx_i16mf2(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vv_i16m1( @@ -175,7 +175,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vnmsub_vv_i16m1(vint16m1_t vd, vint16m1_t vs1, vint16m1_t vs2, size_t vl) { - return vnmsub_vv_i16m1(vd, vs1, vs2, vl); + return __riscv_vnmsub_vv_i16m1(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vx_i16m1( @@ -184,7 +184,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vnmsub_vx_i16m1(vint16m1_t vd, int16_t rs1, vint16m1_t vs2, size_t vl) { - return vnmsub_vx_i16m1(vd, rs1, vs2, vl); + return __riscv_vnmsub_vx_i16m1(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vv_i16m2( @@ -193,7 +193,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vnmsub_vv_i16m2(vint16m2_t vd, vint16m2_t vs1, vint16m2_t vs2, size_t vl) { - return vnmsub_vv_i16m2(vd, vs1, vs2, vl); + return __riscv_vnmsub_vv_i16m2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vx_i16m2( @@ -202,7 +202,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vnmsub_vx_i16m2(vint16m2_t vd, int16_t rs1, vint16m2_t vs2, size_t vl) { - return vnmsub_vx_i16m2(vd, rs1, vs2, vl); + return __riscv_vnmsub_vx_i16m2(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vv_i16m4( @@ -211,7 +211,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vnmsub_vv_i16m4(vint16m4_t vd, vint16m4_t vs1, vint16m4_t vs2, size_t vl) { - return vnmsub_vv_i16m4(vd, vs1, vs2, vl); + return __riscv_vnmsub_vv_i16m4(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vx_i16m4( @@ -220,7 +220,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vnmsub_vx_i16m4(vint16m4_t vd, int16_t rs1, vint16m4_t vs2, size_t vl) { - return vnmsub_vx_i16m4(vd, rs1, vs2, vl); + return __riscv_vnmsub_vx_i16m4(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vv_i16m8( @@ -229,7 +229,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m8_t test_vnmsub_vv_i16m8(vint16m8_t vd, vint16m8_t vs1, vint16m8_t vs2, size_t vl) { - return vnmsub_vv_i16m8(vd, vs1, vs2, vl); + return __riscv_vnmsub_vv_i16m8(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vx_i16m8( @@ -238,7 +238,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m8_t test_vnmsub_vx_i16m8(vint16m8_t vd, int16_t rs1, vint16m8_t vs2, size_t vl) { - return vnmsub_vx_i16m8(vd, rs1, vs2, vl); + return __riscv_vnmsub_vx_i16m8(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vv_i32mf2( @@ -247,7 +247,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vnmsub_vv_i32mf2(vint32mf2_t vd, vint32mf2_t vs1, vint32mf2_t vs2, size_t vl) { - return vnmsub_vv_i32mf2(vd, vs1, vs2, vl); + return __riscv_vnmsub_vv_i32mf2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vx_i32mf2( @@ -256,7 +256,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vnmsub_vx_i32mf2(vint32mf2_t vd, int32_t rs1, vint32mf2_t vs2, size_t vl) { - return vnmsub_vx_i32mf2(vd, rs1, vs2, vl); + return __riscv_vnmsub_vx_i32mf2(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vv_i32m1( @@ -265,7 +265,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vnmsub_vv_i32m1(vint32m1_t vd, vint32m1_t vs1, vint32m1_t vs2, size_t vl) { - return vnmsub_vv_i32m1(vd, vs1, vs2, vl); + return __riscv_vnmsub_vv_i32m1(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vx_i32m1( @@ -274,7 +274,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vnmsub_vx_i32m1(vint32m1_t vd, int32_t rs1, vint32m1_t vs2, size_t vl) { - return vnmsub_vx_i32m1(vd, rs1, vs2, vl); + return __riscv_vnmsub_vx_i32m1(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vv_i32m2( @@ -283,7 +283,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vnmsub_vv_i32m2(vint32m2_t vd, vint32m2_t vs1, vint32m2_t vs2, size_t vl) { - return vnmsub_vv_i32m2(vd, vs1, vs2, vl); + return __riscv_vnmsub_vv_i32m2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vx_i32m2( @@ -292,7 +292,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vnmsub_vx_i32m2(vint32m2_t vd, int32_t rs1, vint32m2_t vs2, size_t vl) { - return vnmsub_vx_i32m2(vd, rs1, vs2, vl); + return __riscv_vnmsub_vx_i32m2(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vv_i32m4( @@ -301,7 +301,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vnmsub_vv_i32m4(vint32m4_t vd, vint32m4_t vs1, vint32m4_t vs2, size_t vl) { - return vnmsub_vv_i32m4(vd, vs1, vs2, vl); + return __riscv_vnmsub_vv_i32m4(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vx_i32m4( @@ -310,7 +310,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vnmsub_vx_i32m4(vint32m4_t vd, int32_t rs1, vint32m4_t vs2, size_t vl) { - return vnmsub_vx_i32m4(vd, rs1, vs2, vl); + return __riscv_vnmsub_vx_i32m4(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vv_i32m8( @@ -319,7 +319,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m8_t test_vnmsub_vv_i32m8(vint32m8_t vd, vint32m8_t vs1, vint32m8_t vs2, size_t vl) { - return vnmsub_vv_i32m8(vd, vs1, vs2, vl); + return __riscv_vnmsub_vv_i32m8(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vx_i32m8( @@ -328,7 +328,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m8_t test_vnmsub_vx_i32m8(vint32m8_t vd, int32_t rs1, vint32m8_t vs2, size_t vl) { - return vnmsub_vx_i32m8(vd, rs1, vs2, vl); + return __riscv_vnmsub_vx_i32m8(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vv_i64m1( @@ -337,7 +337,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vnmsub_vv_i64m1(vint64m1_t vd, vint64m1_t vs1, vint64m1_t vs2, size_t vl) { - return vnmsub_vv_i64m1(vd, vs1, vs2, vl); + return __riscv_vnmsub_vv_i64m1(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vx_i64m1( @@ -346,7 +346,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vnmsub_vx_i64m1(vint64m1_t vd, int64_t rs1, vint64m1_t vs2, size_t vl) { - return vnmsub_vx_i64m1(vd, rs1, vs2, vl); + return __riscv_vnmsub_vx_i64m1(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vv_i64m2( @@ -355,7 +355,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m2_t test_vnmsub_vv_i64m2(vint64m2_t vd, vint64m2_t vs1, vint64m2_t vs2, size_t vl) { - return vnmsub_vv_i64m2(vd, vs1, vs2, vl); + return __riscv_vnmsub_vv_i64m2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vx_i64m2( @@ -364,7 +364,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m2_t test_vnmsub_vx_i64m2(vint64m2_t vd, int64_t rs1, vint64m2_t vs2, size_t vl) { - return vnmsub_vx_i64m2(vd, rs1, vs2, vl); + return __riscv_vnmsub_vx_i64m2(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vv_i64m4( @@ -373,7 +373,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m4_t test_vnmsub_vv_i64m4(vint64m4_t vd, vint64m4_t vs1, vint64m4_t vs2, size_t vl) { - return vnmsub_vv_i64m4(vd, vs1, vs2, vl); + return __riscv_vnmsub_vv_i64m4(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vx_i64m4( @@ -382,7 +382,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m4_t test_vnmsub_vx_i64m4(vint64m4_t vd, int64_t rs1, vint64m4_t vs2, size_t vl) { - return vnmsub_vx_i64m4(vd, rs1, vs2, vl); + return __riscv_vnmsub_vx_i64m4(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vv_i64m8( @@ -391,7 +391,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m8_t test_vnmsub_vv_i64m8(vint64m8_t vd, vint64m8_t vs1, vint64m8_t vs2, size_t vl) { - return vnmsub_vv_i64m8(vd, vs1, vs2, vl); + return __riscv_vnmsub_vv_i64m8(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vx_i64m8( @@ -400,7 +400,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m8_t test_vnmsub_vx_i64m8(vint64m8_t vd, int64_t rs1, vint64m8_t vs2, size_t vl) { - return vnmsub_vx_i64m8(vd, rs1, vs2, vl); + return __riscv_vnmsub_vx_i64m8(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vv_u8mf8( @@ -409,7 +409,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf8_t test_vnmsub_vv_u8mf8(vuint8mf8_t vd, vuint8mf8_t vs1, vuint8mf8_t vs2, size_t vl) { - return vnmsub_vv_u8mf8(vd, vs1, vs2, vl); + return __riscv_vnmsub_vv_u8mf8(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vx_u8mf8( @@ -418,7 +418,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf8_t test_vnmsub_vx_u8mf8(vuint8mf8_t vd, uint8_t rs1, vuint8mf8_t vs2, size_t vl) { - return vnmsub_vx_u8mf8(vd, rs1, vs2, vl); + return __riscv_vnmsub_vx_u8mf8(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vv_u8mf4( @@ -427,7 +427,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf4_t test_vnmsub_vv_u8mf4(vuint8mf4_t vd, vuint8mf4_t vs1, vuint8mf4_t vs2, size_t vl) { - return vnmsub_vv_u8mf4(vd, vs1, vs2, vl); + return __riscv_vnmsub_vv_u8mf4(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vx_u8mf4( @@ -436,7 +436,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf4_t test_vnmsub_vx_u8mf4(vuint8mf4_t vd, uint8_t rs1, vuint8mf4_t vs2, size_t vl) { - return vnmsub_vx_u8mf4(vd, rs1, vs2, vl); + return __riscv_vnmsub_vx_u8mf4(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vv_u8mf2( @@ -445,7 +445,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf2_t test_vnmsub_vv_u8mf2(vuint8mf2_t vd, vuint8mf2_t vs1, vuint8mf2_t vs2, size_t vl) { - return vnmsub_vv_u8mf2(vd, vs1, vs2, vl); + return __riscv_vnmsub_vv_u8mf2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vx_u8mf2( @@ -454,7 +454,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf2_t test_vnmsub_vx_u8mf2(vuint8mf2_t vd, uint8_t rs1, vuint8mf2_t vs2, size_t vl) { - return vnmsub_vx_u8mf2(vd, rs1, vs2, vl); + return __riscv_vnmsub_vx_u8mf2(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vv_u8m1( @@ -463,7 +463,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vnmsub_vv_u8m1(vuint8m1_t vd, vuint8m1_t vs1, vuint8m1_t vs2, size_t vl) { - return vnmsub_vv_u8m1(vd, vs1, vs2, vl); + return __riscv_vnmsub_vv_u8m1(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vx_u8m1( @@ -472,7 +472,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vnmsub_vx_u8m1(vuint8m1_t vd, uint8_t rs1, vuint8m1_t vs2, size_t vl) { - return vnmsub_vx_u8m1(vd, rs1, vs2, vl); + return __riscv_vnmsub_vx_u8m1(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vv_u8m2( @@ -481,7 +481,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m2_t test_vnmsub_vv_u8m2(vuint8m2_t vd, vuint8m2_t vs1, vuint8m2_t vs2, size_t vl) { - return vnmsub_vv_u8m2(vd, vs1, vs2, vl); + return __riscv_vnmsub_vv_u8m2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vx_u8m2( @@ -490,7 +490,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m2_t test_vnmsub_vx_u8m2(vuint8m2_t vd, uint8_t rs1, vuint8m2_t vs2, size_t vl) { - return vnmsub_vx_u8m2(vd, rs1, vs2, vl); + return __riscv_vnmsub_vx_u8m2(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vv_u8m4( @@ -499,7 +499,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m4_t test_vnmsub_vv_u8m4(vuint8m4_t vd, vuint8m4_t vs1, vuint8m4_t vs2, size_t vl) { - return vnmsub_vv_u8m4(vd, vs1, vs2, vl); + return __riscv_vnmsub_vv_u8m4(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vx_u8m4( @@ -508,7 +508,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m4_t test_vnmsub_vx_u8m4(vuint8m4_t vd, uint8_t rs1, vuint8m4_t vs2, size_t vl) { - return vnmsub_vx_u8m4(vd, rs1, vs2, vl); + return __riscv_vnmsub_vx_u8m4(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vv_u8m8( @@ -517,7 +517,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m8_t test_vnmsub_vv_u8m8(vuint8m8_t vd, vuint8m8_t vs1, vuint8m8_t vs2, size_t vl) { - return vnmsub_vv_u8m8(vd, vs1, vs2, vl); + return __riscv_vnmsub_vv_u8m8(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vx_u8m8( @@ -526,7 +526,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m8_t test_vnmsub_vx_u8m8(vuint8m8_t vd, uint8_t rs1, vuint8m8_t vs2, size_t vl) { - return vnmsub_vx_u8m8(vd, rs1, vs2, vl); + return __riscv_vnmsub_vx_u8m8(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vv_u16mf4( @@ -535,7 +535,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vnmsub_vv_u16mf4(vuint16mf4_t vd, vuint16mf4_t vs1, vuint16mf4_t vs2, size_t vl) { - return vnmsub_vv_u16mf4(vd, vs1, vs2, vl); + return __riscv_vnmsub_vv_u16mf4(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vx_u16mf4( @@ -544,7 +544,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vnmsub_vx_u16mf4(vuint16mf4_t vd, uint16_t rs1, vuint16mf4_t vs2, size_t vl) { - return vnmsub_vx_u16mf4(vd, rs1, vs2, vl); + return __riscv_vnmsub_vx_u16mf4(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vv_u16mf2( @@ -553,7 +553,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vnmsub_vv_u16mf2(vuint16mf2_t vd, vuint16mf2_t vs1, vuint16mf2_t vs2, size_t vl) { - return vnmsub_vv_u16mf2(vd, vs1, vs2, vl); + return __riscv_vnmsub_vv_u16mf2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vx_u16mf2( @@ -562,7 +562,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vnmsub_vx_u16mf2(vuint16mf2_t vd, uint16_t rs1, vuint16mf2_t vs2, size_t vl) { - return vnmsub_vx_u16mf2(vd, rs1, vs2, vl); + return __riscv_vnmsub_vx_u16mf2(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vv_u16m1( @@ -571,7 +571,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vnmsub_vv_u16m1(vuint16m1_t vd, vuint16m1_t vs1, vuint16m1_t vs2, size_t vl) { - return vnmsub_vv_u16m1(vd, vs1, vs2, vl); + return __riscv_vnmsub_vv_u16m1(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vx_u16m1( @@ -580,7 +580,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vnmsub_vx_u16m1(vuint16m1_t vd, uint16_t rs1, vuint16m1_t vs2, size_t vl) { - return vnmsub_vx_u16m1(vd, rs1, vs2, vl); + return __riscv_vnmsub_vx_u16m1(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vv_u16m2( @@ -589,7 +589,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vnmsub_vv_u16m2(vuint16m2_t vd, vuint16m2_t vs1, vuint16m2_t vs2, size_t vl) { - return vnmsub_vv_u16m2(vd, vs1, vs2, vl); + return __riscv_vnmsub_vv_u16m2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vx_u16m2( @@ -598,7 +598,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vnmsub_vx_u16m2(vuint16m2_t vd, uint16_t rs1, vuint16m2_t vs2, size_t vl) { - return vnmsub_vx_u16m2(vd, rs1, vs2, vl); + return __riscv_vnmsub_vx_u16m2(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vv_u16m4( @@ -607,7 +607,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_vnmsub_vv_u16m4(vuint16m4_t vd, vuint16m4_t vs1, vuint16m4_t vs2, size_t vl) { - return vnmsub_vv_u16m4(vd, vs1, vs2, vl); + return __riscv_vnmsub_vv_u16m4(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vx_u16m4( @@ -616,7 +616,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_vnmsub_vx_u16m4(vuint16m4_t vd, uint16_t rs1, vuint16m4_t vs2, size_t vl) { - return vnmsub_vx_u16m4(vd, rs1, vs2, vl); + return __riscv_vnmsub_vx_u16m4(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vv_u16m8( @@ -625,7 +625,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m8_t test_vnmsub_vv_u16m8(vuint16m8_t vd, vuint16m8_t vs1, vuint16m8_t vs2, size_t vl) { - return vnmsub_vv_u16m8(vd, vs1, vs2, vl); + return __riscv_vnmsub_vv_u16m8(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vx_u16m8( @@ -634,7 +634,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m8_t test_vnmsub_vx_u16m8(vuint16m8_t vd, uint16_t rs1, vuint16m8_t vs2, size_t vl) { - return vnmsub_vx_u16m8(vd, rs1, vs2, vl); + return __riscv_vnmsub_vx_u16m8(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vv_u32mf2( @@ -643,7 +643,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vnmsub_vv_u32mf2(vuint32mf2_t vd, vuint32mf2_t vs1, vuint32mf2_t vs2, size_t vl) { - return vnmsub_vv_u32mf2(vd, vs1, vs2, vl); + return __riscv_vnmsub_vv_u32mf2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vx_u32mf2( @@ -652,7 +652,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vnmsub_vx_u32mf2(vuint32mf2_t vd, uint32_t rs1, vuint32mf2_t vs2, size_t vl) { - return vnmsub_vx_u32mf2(vd, rs1, vs2, vl); + return __riscv_vnmsub_vx_u32mf2(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vv_u32m1( @@ -661,7 +661,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vnmsub_vv_u32m1(vuint32m1_t vd, vuint32m1_t vs1, vuint32m1_t vs2, size_t vl) { - return vnmsub_vv_u32m1(vd, vs1, vs2, vl); + return __riscv_vnmsub_vv_u32m1(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vx_u32m1( @@ -670,7 +670,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vnmsub_vx_u32m1(vuint32m1_t vd, uint32_t rs1, vuint32m1_t vs2, size_t vl) { - return vnmsub_vx_u32m1(vd, rs1, vs2, vl); + return __riscv_vnmsub_vx_u32m1(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vv_u32m2( @@ -679,7 +679,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vnmsub_vv_u32m2(vuint32m2_t vd, vuint32m2_t vs1, vuint32m2_t vs2, size_t vl) { - return vnmsub_vv_u32m2(vd, vs1, vs2, vl); + return __riscv_vnmsub_vv_u32m2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vx_u32m2( @@ -688,7 +688,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vnmsub_vx_u32m2(vuint32m2_t vd, uint32_t rs1, vuint32m2_t vs2, size_t vl) { - return vnmsub_vx_u32m2(vd, rs1, vs2, vl); + return __riscv_vnmsub_vx_u32m2(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vv_u32m4( @@ -697,7 +697,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vnmsub_vv_u32m4(vuint32m4_t vd, vuint32m4_t vs1, vuint32m4_t vs2, size_t vl) { - return vnmsub_vv_u32m4(vd, vs1, vs2, vl); + return __riscv_vnmsub_vv_u32m4(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vx_u32m4( @@ -706,7 +706,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vnmsub_vx_u32m4(vuint32m4_t vd, uint32_t rs1, vuint32m4_t vs2, size_t vl) { - return vnmsub_vx_u32m4(vd, rs1, vs2, vl); + return __riscv_vnmsub_vx_u32m4(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vv_u32m8( @@ -715,7 +715,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m8_t test_vnmsub_vv_u32m8(vuint32m8_t vd, vuint32m8_t vs1, vuint32m8_t vs2, size_t vl) { - return vnmsub_vv_u32m8(vd, vs1, vs2, vl); + return __riscv_vnmsub_vv_u32m8(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vx_u32m8( @@ -724,7 +724,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m8_t test_vnmsub_vx_u32m8(vuint32m8_t vd, uint32_t rs1, vuint32m8_t vs2, size_t vl) { - return vnmsub_vx_u32m8(vd, rs1, vs2, vl); + return __riscv_vnmsub_vx_u32m8(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vv_u64m1( @@ -733,7 +733,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m1_t test_vnmsub_vv_u64m1(vuint64m1_t vd, vuint64m1_t vs1, vuint64m1_t vs2, size_t vl) { - return vnmsub_vv_u64m1(vd, vs1, vs2, vl); + return __riscv_vnmsub_vv_u64m1(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vx_u64m1( @@ -742,7 +742,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m1_t test_vnmsub_vx_u64m1(vuint64m1_t vd, uint64_t rs1, vuint64m1_t vs2, size_t vl) { - return vnmsub_vx_u64m1(vd, rs1, vs2, vl); + return __riscv_vnmsub_vx_u64m1(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vv_u64m2( @@ -751,7 +751,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m2_t test_vnmsub_vv_u64m2(vuint64m2_t vd, vuint64m2_t vs1, vuint64m2_t vs2, size_t vl) { - return vnmsub_vv_u64m2(vd, vs1, vs2, vl); + return __riscv_vnmsub_vv_u64m2(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vx_u64m2( @@ -760,7 +760,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m2_t test_vnmsub_vx_u64m2(vuint64m2_t vd, uint64_t rs1, vuint64m2_t vs2, size_t vl) { - return vnmsub_vx_u64m2(vd, rs1, vs2, vl); + return __riscv_vnmsub_vx_u64m2(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vv_u64m4( @@ -769,7 +769,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m4_t test_vnmsub_vv_u64m4(vuint64m4_t vd, vuint64m4_t vs1, vuint64m4_t vs2, size_t vl) { - return vnmsub_vv_u64m4(vd, vs1, vs2, vl); + return __riscv_vnmsub_vv_u64m4(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vx_u64m4( @@ -778,7 +778,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m4_t test_vnmsub_vx_u64m4(vuint64m4_t vd, uint64_t rs1, vuint64m4_t vs2, size_t vl) { - return vnmsub_vx_u64m4(vd, rs1, vs2, vl); + return __riscv_vnmsub_vx_u64m4(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vv_u64m8( @@ -787,7 +787,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m8_t test_vnmsub_vv_u64m8(vuint64m8_t vd, vuint64m8_t vs1, vuint64m8_t vs2, size_t vl) { - return vnmsub_vv_u64m8(vd, vs1, vs2, vl); + return __riscv_vnmsub_vv_u64m8(vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vx_u64m8( @@ -796,7 +796,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m8_t test_vnmsub_vx_u64m8(vuint64m8_t vd, uint64_t rs1, vuint64m8_t vs2, size_t vl) { - return vnmsub_vx_u64m8(vd, rs1, vs2, vl); + return __riscv_vnmsub_vx_u64m8(vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vv_i8mf8_m( @@ -805,7 +805,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vnmsub_vv_i8mf8_m(vbool64_t mask, vint8mf8_t vd, vint8mf8_t vs1, vint8mf8_t vs2, size_t vl) { - return vnmsub_vv_i8mf8_m(mask, vd, vs1, vs2, vl); + return __riscv_vnmsub_vv_i8mf8_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vx_i8mf8_m( @@ -814,7 +814,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vnmsub_vx_i8mf8_m(vbool64_t mask, vint8mf8_t vd, int8_t rs1, vint8mf8_t vs2, size_t vl) { - return vnmsub_vx_i8mf8_m(mask, vd, rs1, vs2, vl); + return __riscv_vnmsub_vx_i8mf8_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vv_i8mf4_m( @@ -823,7 +823,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vnmsub_vv_i8mf4_m(vbool32_t mask, vint8mf4_t vd, vint8mf4_t vs1, vint8mf4_t vs2, size_t vl) { - return vnmsub_vv_i8mf4_m(mask, vd, vs1, vs2, vl); + return __riscv_vnmsub_vv_i8mf4_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vx_i8mf4_m( @@ -832,7 +832,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vnmsub_vx_i8mf4_m(vbool32_t mask, vint8mf4_t vd, int8_t rs1, vint8mf4_t vs2, size_t vl) { - return vnmsub_vx_i8mf4_m(mask, vd, rs1, vs2, vl); + return __riscv_vnmsub_vx_i8mf4_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vv_i8mf2_m( @@ -841,7 +841,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vnmsub_vv_i8mf2_m(vbool16_t mask, vint8mf2_t vd, vint8mf2_t vs1, vint8mf2_t vs2, size_t vl) { - return vnmsub_vv_i8mf2_m(mask, vd, vs1, vs2, vl); + return __riscv_vnmsub_vv_i8mf2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vx_i8mf2_m( @@ -850,7 +850,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vnmsub_vx_i8mf2_m(vbool16_t mask, vint8mf2_t vd, int8_t rs1, vint8mf2_t vs2, size_t vl) { - return vnmsub_vx_i8mf2_m(mask, vd, rs1, vs2, vl); + return __riscv_vnmsub_vx_i8mf2_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vv_i8m1_m( @@ -859,7 +859,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vnmsub_vv_i8m1_m(vbool8_t mask, vint8m1_t vd, vint8m1_t vs1, vint8m1_t vs2, size_t vl) { - return vnmsub_vv_i8m1_m(mask, vd, vs1, vs2, vl); + return __riscv_vnmsub_vv_i8m1_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vx_i8m1_m( @@ -868,7 +868,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vnmsub_vx_i8m1_m(vbool8_t mask, vint8m1_t vd, int8_t rs1, vint8m1_t vs2, size_t vl) { - return vnmsub_vx_i8m1_m(mask, vd, rs1, vs2, vl); + return __riscv_vnmsub_vx_i8m1_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vv_i8m2_m( @@ -877,7 +877,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m2_t test_vnmsub_vv_i8m2_m(vbool4_t mask, vint8m2_t vd, vint8m2_t vs1, vint8m2_t vs2, size_t vl) { - return vnmsub_vv_i8m2_m(mask, vd, vs1, vs2, vl); + return __riscv_vnmsub_vv_i8m2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vx_i8m2_m( @@ -886,7 +886,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m2_t test_vnmsub_vx_i8m2_m(vbool4_t mask, vint8m2_t vd, int8_t rs1, vint8m2_t vs2, size_t vl) { - return vnmsub_vx_i8m2_m(mask, vd, rs1, vs2, vl); + return __riscv_vnmsub_vx_i8m2_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vv_i8m4_m( @@ -895,7 +895,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m4_t test_vnmsub_vv_i8m4_m(vbool2_t mask, vint8m4_t vd, vint8m4_t vs1, vint8m4_t vs2, size_t vl) { - return vnmsub_vv_i8m4_m(mask, vd, vs1, vs2, vl); + return __riscv_vnmsub_vv_i8m4_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vx_i8m4_m( @@ -904,7 +904,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m4_t test_vnmsub_vx_i8m4_m(vbool2_t mask, vint8m4_t vd, int8_t rs1, vint8m4_t vs2, size_t vl) { - return vnmsub_vx_i8m4_m(mask, vd, rs1, vs2, vl); + return __riscv_vnmsub_vx_i8m4_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vv_i8m8_m( @@ -913,7 +913,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m8_t test_vnmsub_vv_i8m8_m(vbool1_t mask, vint8m8_t vd, vint8m8_t vs1, vint8m8_t vs2, size_t vl) { - return vnmsub_vv_i8m8_m(mask, vd, vs1, vs2, vl); + return __riscv_vnmsub_vv_i8m8_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vx_i8m8_m( @@ -922,7 +922,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m8_t test_vnmsub_vx_i8m8_m(vbool1_t mask, vint8m8_t vd, int8_t rs1, vint8m8_t vs2, size_t vl) { - return vnmsub_vx_i8m8_m(mask, vd, rs1, vs2, vl); + return __riscv_vnmsub_vx_i8m8_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vv_i16mf4_m( @@ -931,7 +931,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vnmsub_vv_i16mf4_m(vbool64_t mask, vint16mf4_t vd, vint16mf4_t vs1, vint16mf4_t vs2, size_t vl) { - return vnmsub_vv_i16mf4_m(mask, vd, vs1, vs2, vl); + return __riscv_vnmsub_vv_i16mf4_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vx_i16mf4_m( @@ -940,7 +940,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vnmsub_vx_i16mf4_m(vbool64_t mask, vint16mf4_t vd, int16_t rs1, vint16mf4_t vs2, size_t vl) { - return vnmsub_vx_i16mf4_m(mask, vd, rs1, vs2, vl); + return __riscv_vnmsub_vx_i16mf4_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vv_i16mf2_m( @@ -949,7 +949,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vnmsub_vv_i16mf2_m(vbool32_t mask, vint16mf2_t vd, vint16mf2_t vs1, vint16mf2_t vs2, size_t vl) { - return vnmsub_vv_i16mf2_m(mask, vd, vs1, vs2, vl); + return __riscv_vnmsub_vv_i16mf2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vx_i16mf2_m( @@ -958,7 +958,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vnmsub_vx_i16mf2_m(vbool32_t mask, vint16mf2_t vd, int16_t rs1, vint16mf2_t vs2, size_t vl) { - return vnmsub_vx_i16mf2_m(mask, vd, rs1, vs2, vl); + return __riscv_vnmsub_vx_i16mf2_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vv_i16m1_m( @@ -967,7 +967,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vnmsub_vv_i16m1_m(vbool16_t mask, vint16m1_t vd, vint16m1_t vs1, vint16m1_t vs2, size_t vl) { - return vnmsub_vv_i16m1_m(mask, vd, vs1, vs2, vl); + return __riscv_vnmsub_vv_i16m1_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vx_i16m1_m( @@ -976,7 +976,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vnmsub_vx_i16m1_m(vbool16_t mask, vint16m1_t vd, int16_t rs1, vint16m1_t vs2, size_t vl) { - return vnmsub_vx_i16m1_m(mask, vd, rs1, vs2, vl); + return __riscv_vnmsub_vx_i16m1_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vv_i16m2_m( @@ -985,7 +985,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vnmsub_vv_i16m2_m(vbool8_t mask, vint16m2_t vd, vint16m2_t vs1, vint16m2_t vs2, size_t vl) { - return vnmsub_vv_i16m2_m(mask, vd, vs1, vs2, vl); + return __riscv_vnmsub_vv_i16m2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vx_i16m2_m( @@ -994,7 +994,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vnmsub_vx_i16m2_m(vbool8_t mask, vint16m2_t vd, int16_t rs1, vint16m2_t vs2, size_t vl) { - return vnmsub_vx_i16m2_m(mask, vd, rs1, vs2, vl); + return __riscv_vnmsub_vx_i16m2_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vv_i16m4_m( @@ -1003,7 +1003,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vnmsub_vv_i16m4_m(vbool4_t mask, vint16m4_t vd, vint16m4_t vs1, vint16m4_t vs2, size_t vl) { - return vnmsub_vv_i16m4_m(mask, vd, vs1, vs2, vl); + return __riscv_vnmsub_vv_i16m4_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vx_i16m4_m( @@ -1012,7 +1012,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vnmsub_vx_i16m4_m(vbool4_t mask, vint16m4_t vd, int16_t rs1, vint16m4_t vs2, size_t vl) { - return vnmsub_vx_i16m4_m(mask, vd, rs1, vs2, vl); + return __riscv_vnmsub_vx_i16m4_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vv_i16m8_m( @@ -1021,7 +1021,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m8_t test_vnmsub_vv_i16m8_m(vbool2_t mask, vint16m8_t vd, vint16m8_t vs1, vint16m8_t vs2, size_t vl) { - return vnmsub_vv_i16m8_m(mask, vd, vs1, vs2, vl); + return __riscv_vnmsub_vv_i16m8_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vx_i16m8_m( @@ -1030,7 +1030,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m8_t test_vnmsub_vx_i16m8_m(vbool2_t mask, vint16m8_t vd, int16_t rs1, vint16m8_t vs2, size_t vl) { - return vnmsub_vx_i16m8_m(mask, vd, rs1, vs2, vl); + return __riscv_vnmsub_vx_i16m8_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vv_i32mf2_m( @@ -1039,7 +1039,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vnmsub_vv_i32mf2_m(vbool64_t mask, vint32mf2_t vd, vint32mf2_t vs1, vint32mf2_t vs2, size_t vl) { - return vnmsub_vv_i32mf2_m(mask, vd, vs1, vs2, vl); + return __riscv_vnmsub_vv_i32mf2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vx_i32mf2_m( @@ -1048,7 +1048,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vnmsub_vx_i32mf2_m(vbool64_t mask, vint32mf2_t vd, int32_t rs1, vint32mf2_t vs2, size_t vl) { - return vnmsub_vx_i32mf2_m(mask, vd, rs1, vs2, vl); + return __riscv_vnmsub_vx_i32mf2_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vv_i32m1_m( @@ -1057,7 +1057,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vnmsub_vv_i32m1_m(vbool32_t mask, vint32m1_t vd, vint32m1_t vs1, vint32m1_t vs2, size_t vl) { - return vnmsub_vv_i32m1_m(mask, vd, vs1, vs2, vl); + return __riscv_vnmsub_vv_i32m1_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vx_i32m1_m( @@ -1066,7 +1066,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vnmsub_vx_i32m1_m(vbool32_t mask, vint32m1_t vd, int32_t rs1, vint32m1_t vs2, size_t vl) { - return vnmsub_vx_i32m1_m(mask, vd, rs1, vs2, vl); + return __riscv_vnmsub_vx_i32m1_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vv_i32m2_m( @@ -1075,7 +1075,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vnmsub_vv_i32m2_m(vbool16_t mask, vint32m2_t vd, vint32m2_t vs1, vint32m2_t vs2, size_t vl) { - return vnmsub_vv_i32m2_m(mask, vd, vs1, vs2, vl); + return __riscv_vnmsub_vv_i32m2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vx_i32m2_m( @@ -1084,7 +1084,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vnmsub_vx_i32m2_m(vbool16_t mask, vint32m2_t vd, int32_t rs1, vint32m2_t vs2, size_t vl) { - return vnmsub_vx_i32m2_m(mask, vd, rs1, vs2, vl); + return __riscv_vnmsub_vx_i32m2_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vv_i32m4_m( @@ -1093,7 +1093,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vnmsub_vv_i32m4_m(vbool8_t mask, vint32m4_t vd, vint32m4_t vs1, vint32m4_t vs2, size_t vl) { - return vnmsub_vv_i32m4_m(mask, vd, vs1, vs2, vl); + return __riscv_vnmsub_vv_i32m4_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vx_i32m4_m( @@ -1102,7 +1102,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vnmsub_vx_i32m4_m(vbool8_t mask, vint32m4_t vd, int32_t rs1, vint32m4_t vs2, size_t vl) { - return vnmsub_vx_i32m4_m(mask, vd, rs1, vs2, vl); + return __riscv_vnmsub_vx_i32m4_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vv_i32m8_m( @@ -1111,7 +1111,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m8_t test_vnmsub_vv_i32m8_m(vbool4_t mask, vint32m8_t vd, vint32m8_t vs1, vint32m8_t vs2, size_t vl) { - return vnmsub_vv_i32m8_m(mask, vd, vs1, vs2, vl); + return __riscv_vnmsub_vv_i32m8_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vx_i32m8_m( @@ -1120,7 +1120,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m8_t test_vnmsub_vx_i32m8_m(vbool4_t mask, vint32m8_t vd, int32_t rs1, vint32m8_t vs2, size_t vl) { - return vnmsub_vx_i32m8_m(mask, vd, rs1, vs2, vl); + return __riscv_vnmsub_vx_i32m8_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vv_i64m1_m( @@ -1129,7 +1129,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vnmsub_vv_i64m1_m(vbool64_t mask, vint64m1_t vd, vint64m1_t vs1, vint64m1_t vs2, size_t vl) { - return vnmsub_vv_i64m1_m(mask, vd, vs1, vs2, vl); + return __riscv_vnmsub_vv_i64m1_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vx_i64m1_m( @@ -1138,7 +1138,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vnmsub_vx_i64m1_m(vbool64_t mask, vint64m1_t vd, int64_t rs1, vint64m1_t vs2, size_t vl) { - return vnmsub_vx_i64m1_m(mask, vd, rs1, vs2, vl); + return __riscv_vnmsub_vx_i64m1_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vv_i64m2_m( @@ -1147,7 +1147,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m2_t test_vnmsub_vv_i64m2_m(vbool32_t mask, vint64m2_t vd, vint64m2_t vs1, vint64m2_t vs2, size_t vl) { - return vnmsub_vv_i64m2_m(mask, vd, vs1, vs2, vl); + return __riscv_vnmsub_vv_i64m2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vx_i64m2_m( @@ -1156,7 +1156,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m2_t test_vnmsub_vx_i64m2_m(vbool32_t mask, vint64m2_t vd, int64_t rs1, vint64m2_t vs2, size_t vl) { - return vnmsub_vx_i64m2_m(mask, vd, rs1, vs2, vl); + return __riscv_vnmsub_vx_i64m2_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vv_i64m4_m( @@ -1165,7 +1165,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m4_t test_vnmsub_vv_i64m4_m(vbool16_t mask, vint64m4_t vd, vint64m4_t vs1, vint64m4_t vs2, size_t vl) { - return vnmsub_vv_i64m4_m(mask, vd, vs1, vs2, vl); + return __riscv_vnmsub_vv_i64m4_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vx_i64m4_m( @@ -1174,7 +1174,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m4_t test_vnmsub_vx_i64m4_m(vbool16_t mask, vint64m4_t vd, int64_t rs1, vint64m4_t vs2, size_t vl) { - return vnmsub_vx_i64m4_m(mask, vd, rs1, vs2, vl); + return __riscv_vnmsub_vx_i64m4_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vv_i64m8_m( @@ -1183,7 +1183,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m8_t test_vnmsub_vv_i64m8_m(vbool8_t mask, vint64m8_t vd, vint64m8_t vs1, vint64m8_t vs2, size_t vl) { - return vnmsub_vv_i64m8_m(mask, vd, vs1, vs2, vl); + return __riscv_vnmsub_vv_i64m8_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vx_i64m8_m( @@ -1192,7 +1192,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m8_t test_vnmsub_vx_i64m8_m(vbool8_t mask, vint64m8_t vd, int64_t rs1, vint64m8_t vs2, size_t vl) { - return vnmsub_vx_i64m8_m(mask, vd, rs1, vs2, vl); + return __riscv_vnmsub_vx_i64m8_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vv_u8mf8_m( @@ -1201,7 +1201,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf8_t test_vnmsub_vv_u8mf8_m(vbool64_t mask, vuint8mf8_t vd, vuint8mf8_t vs1, vuint8mf8_t vs2, size_t vl) { - return vnmsub_vv_u8mf8_m(mask, vd, vs1, vs2, vl); + return __riscv_vnmsub_vv_u8mf8_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vx_u8mf8_m( @@ -1210,7 +1210,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf8_t test_vnmsub_vx_u8mf8_m(vbool64_t mask, vuint8mf8_t vd, uint8_t rs1, vuint8mf8_t vs2, size_t vl) { - return vnmsub_vx_u8mf8_m(mask, vd, rs1, vs2, vl); + return __riscv_vnmsub_vx_u8mf8_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vv_u8mf4_m( @@ -1219,7 +1219,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf4_t test_vnmsub_vv_u8mf4_m(vbool32_t mask, vuint8mf4_t vd, vuint8mf4_t vs1, vuint8mf4_t vs2, size_t vl) { - return vnmsub_vv_u8mf4_m(mask, vd, vs1, vs2, vl); + return __riscv_vnmsub_vv_u8mf4_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vx_u8mf4_m( @@ -1228,7 +1228,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf4_t test_vnmsub_vx_u8mf4_m(vbool32_t mask, vuint8mf4_t vd, uint8_t rs1, vuint8mf4_t vs2, size_t vl) { - return vnmsub_vx_u8mf4_m(mask, vd, rs1, vs2, vl); + return __riscv_vnmsub_vx_u8mf4_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vv_u8mf2_m( @@ -1237,7 +1237,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf2_t test_vnmsub_vv_u8mf2_m(vbool16_t mask, vuint8mf2_t vd, vuint8mf2_t vs1, vuint8mf2_t vs2, size_t vl) { - return vnmsub_vv_u8mf2_m(mask, vd, vs1, vs2, vl); + return __riscv_vnmsub_vv_u8mf2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vx_u8mf2_m( @@ -1246,7 +1246,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf2_t test_vnmsub_vx_u8mf2_m(vbool16_t mask, vuint8mf2_t vd, uint8_t rs1, vuint8mf2_t vs2, size_t vl) { - return vnmsub_vx_u8mf2_m(mask, vd, rs1, vs2, vl); + return __riscv_vnmsub_vx_u8mf2_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vv_u8m1_m( @@ -1255,7 +1255,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vnmsub_vv_u8m1_m(vbool8_t mask, vuint8m1_t vd, vuint8m1_t vs1, vuint8m1_t vs2, size_t vl) { - return vnmsub_vv_u8m1_m(mask, vd, vs1, vs2, vl); + return __riscv_vnmsub_vv_u8m1_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vx_u8m1_m( @@ -1264,7 +1264,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vnmsub_vx_u8m1_m(vbool8_t mask, vuint8m1_t vd, uint8_t rs1, vuint8m1_t vs2, size_t vl) { - return vnmsub_vx_u8m1_m(mask, vd, rs1, vs2, vl); + return __riscv_vnmsub_vx_u8m1_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vv_u8m2_m( @@ -1273,7 +1273,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m2_t test_vnmsub_vv_u8m2_m(vbool4_t mask, vuint8m2_t vd, vuint8m2_t vs1, vuint8m2_t vs2, size_t vl) { - return vnmsub_vv_u8m2_m(mask, vd, vs1, vs2, vl); + return __riscv_vnmsub_vv_u8m2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vx_u8m2_m( @@ -1282,7 +1282,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m2_t test_vnmsub_vx_u8m2_m(vbool4_t mask, vuint8m2_t vd, uint8_t rs1, vuint8m2_t vs2, size_t vl) { - return vnmsub_vx_u8m2_m(mask, vd, rs1, vs2, vl); + return __riscv_vnmsub_vx_u8m2_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vv_u8m4_m( @@ -1291,7 +1291,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m4_t test_vnmsub_vv_u8m4_m(vbool2_t mask, vuint8m4_t vd, vuint8m4_t vs1, vuint8m4_t vs2, size_t vl) { - return vnmsub_vv_u8m4_m(mask, vd, vs1, vs2, vl); + return __riscv_vnmsub_vv_u8m4_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vx_u8m4_m( @@ -1300,7 +1300,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m4_t test_vnmsub_vx_u8m4_m(vbool2_t mask, vuint8m4_t vd, uint8_t rs1, vuint8m4_t vs2, size_t vl) { - return vnmsub_vx_u8m4_m(mask, vd, rs1, vs2, vl); + return __riscv_vnmsub_vx_u8m4_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vv_u8m8_m( @@ -1309,7 +1309,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m8_t test_vnmsub_vv_u8m8_m(vbool1_t mask, vuint8m8_t vd, vuint8m8_t vs1, vuint8m8_t vs2, size_t vl) { - return vnmsub_vv_u8m8_m(mask, vd, vs1, vs2, vl); + return __riscv_vnmsub_vv_u8m8_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vx_u8m8_m( @@ -1318,7 +1318,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m8_t test_vnmsub_vx_u8m8_m(vbool1_t mask, vuint8m8_t vd, uint8_t rs1, vuint8m8_t vs2, size_t vl) { - return vnmsub_vx_u8m8_m(mask, vd, rs1, vs2, vl); + return __riscv_vnmsub_vx_u8m8_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vv_u16mf4_m( @@ -1327,7 +1327,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vnmsub_vv_u16mf4_m(vbool64_t mask, vuint16mf4_t vd, vuint16mf4_t vs1, vuint16mf4_t vs2, size_t vl) { - return vnmsub_vv_u16mf4_m(mask, vd, vs1, vs2, vl); + return __riscv_vnmsub_vv_u16mf4_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vx_u16mf4_m( @@ -1336,7 +1336,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vnmsub_vx_u16mf4_m(vbool64_t mask, vuint16mf4_t vd, uint16_t rs1, vuint16mf4_t vs2, size_t vl) { - return vnmsub_vx_u16mf4_m(mask, vd, rs1, vs2, vl); + return __riscv_vnmsub_vx_u16mf4_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vv_u16mf2_m( @@ -1345,7 +1345,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vnmsub_vv_u16mf2_m(vbool32_t mask, vuint16mf2_t vd, vuint16mf2_t vs1, vuint16mf2_t vs2, size_t vl) { - return vnmsub_vv_u16mf2_m(mask, vd, vs1, vs2, vl); + return __riscv_vnmsub_vv_u16mf2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vx_u16mf2_m( @@ -1354,7 +1354,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vnmsub_vx_u16mf2_m(vbool32_t mask, vuint16mf2_t vd, uint16_t rs1, vuint16mf2_t vs2, size_t vl) { - return vnmsub_vx_u16mf2_m(mask, vd, rs1, vs2, vl); + return __riscv_vnmsub_vx_u16mf2_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vv_u16m1_m( @@ -1363,7 +1363,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vnmsub_vv_u16m1_m(vbool16_t mask, vuint16m1_t vd, vuint16m1_t vs1, vuint16m1_t vs2, size_t vl) { - return vnmsub_vv_u16m1_m(mask, vd, vs1, vs2, vl); + return __riscv_vnmsub_vv_u16m1_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vx_u16m1_m( @@ -1372,7 +1372,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vnmsub_vx_u16m1_m(vbool16_t mask, vuint16m1_t vd, uint16_t rs1, vuint16m1_t vs2, size_t vl) { - return vnmsub_vx_u16m1_m(mask, vd, rs1, vs2, vl); + return __riscv_vnmsub_vx_u16m1_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vv_u16m2_m( @@ -1381,7 +1381,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vnmsub_vv_u16m2_m(vbool8_t mask, vuint16m2_t vd, vuint16m2_t vs1, vuint16m2_t vs2, size_t vl) { - return vnmsub_vv_u16m2_m(mask, vd, vs1, vs2, vl); + return __riscv_vnmsub_vv_u16m2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vx_u16m2_m( @@ -1390,7 +1390,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vnmsub_vx_u16m2_m(vbool8_t mask, vuint16m2_t vd, uint16_t rs1, vuint16m2_t vs2, size_t vl) { - return vnmsub_vx_u16m2_m(mask, vd, rs1, vs2, vl); + return __riscv_vnmsub_vx_u16m2_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vv_u16m4_m( @@ -1399,7 +1399,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_vnmsub_vv_u16m4_m(vbool4_t mask, vuint16m4_t vd, vuint16m4_t vs1, vuint16m4_t vs2, size_t vl) { - return vnmsub_vv_u16m4_m(mask, vd, vs1, vs2, vl); + return __riscv_vnmsub_vv_u16m4_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vx_u16m4_m( @@ -1408,7 +1408,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_vnmsub_vx_u16m4_m(vbool4_t mask, vuint16m4_t vd, uint16_t rs1, vuint16m4_t vs2, size_t vl) { - return vnmsub_vx_u16m4_m(mask, vd, rs1, vs2, vl); + return __riscv_vnmsub_vx_u16m4_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vv_u16m8_m( @@ -1417,7 +1417,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m8_t test_vnmsub_vv_u16m8_m(vbool2_t mask, vuint16m8_t vd, vuint16m8_t vs1, vuint16m8_t vs2, size_t vl) { - return vnmsub_vv_u16m8_m(mask, vd, vs1, vs2, vl); + return __riscv_vnmsub_vv_u16m8_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vx_u16m8_m( @@ -1426,7 +1426,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m8_t test_vnmsub_vx_u16m8_m(vbool2_t mask, vuint16m8_t vd, uint16_t rs1, vuint16m8_t vs2, size_t vl) { - return vnmsub_vx_u16m8_m(mask, vd, rs1, vs2, vl); + return __riscv_vnmsub_vx_u16m8_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vv_u32mf2_m( @@ -1435,7 +1435,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vnmsub_vv_u32mf2_m(vbool64_t mask, vuint32mf2_t vd, vuint32mf2_t vs1, vuint32mf2_t vs2, size_t vl) { - return vnmsub_vv_u32mf2_m(mask, vd, vs1, vs2, vl); + return __riscv_vnmsub_vv_u32mf2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vx_u32mf2_m( @@ -1444,7 +1444,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vnmsub_vx_u32mf2_m(vbool64_t mask, vuint32mf2_t vd, uint32_t rs1, vuint32mf2_t vs2, size_t vl) { - return vnmsub_vx_u32mf2_m(mask, vd, rs1, vs2, vl); + return __riscv_vnmsub_vx_u32mf2_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vv_u32m1_m( @@ -1453,7 +1453,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vnmsub_vv_u32m1_m(vbool32_t mask, vuint32m1_t vd, vuint32m1_t vs1, vuint32m1_t vs2, size_t vl) { - return vnmsub_vv_u32m1_m(mask, vd, vs1, vs2, vl); + return __riscv_vnmsub_vv_u32m1_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vx_u32m1_m( @@ -1462,7 +1462,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vnmsub_vx_u32m1_m(vbool32_t mask, vuint32m1_t vd, uint32_t rs1, vuint32m1_t vs2, size_t vl) { - return vnmsub_vx_u32m1_m(mask, vd, rs1, vs2, vl); + return __riscv_vnmsub_vx_u32m1_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vv_u32m2_m( @@ -1471,7 +1471,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vnmsub_vv_u32m2_m(vbool16_t mask, vuint32m2_t vd, vuint32m2_t vs1, vuint32m2_t vs2, size_t vl) { - return vnmsub_vv_u32m2_m(mask, vd, vs1, vs2, vl); + return __riscv_vnmsub_vv_u32m2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vx_u32m2_m( @@ -1480,7 +1480,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vnmsub_vx_u32m2_m(vbool16_t mask, vuint32m2_t vd, uint32_t rs1, vuint32m2_t vs2, size_t vl) { - return vnmsub_vx_u32m2_m(mask, vd, rs1, vs2, vl); + return __riscv_vnmsub_vx_u32m2_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vv_u32m4_m( @@ -1489,7 +1489,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vnmsub_vv_u32m4_m(vbool8_t mask, vuint32m4_t vd, vuint32m4_t vs1, vuint32m4_t vs2, size_t vl) { - return vnmsub_vv_u32m4_m(mask, vd, vs1, vs2, vl); + return __riscv_vnmsub_vv_u32m4_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vx_u32m4_m( @@ -1498,7 +1498,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vnmsub_vx_u32m4_m(vbool8_t mask, vuint32m4_t vd, uint32_t rs1, vuint32m4_t vs2, size_t vl) { - return vnmsub_vx_u32m4_m(mask, vd, rs1, vs2, vl); + return __riscv_vnmsub_vx_u32m4_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vv_u32m8_m( @@ -1507,7 +1507,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m8_t test_vnmsub_vv_u32m8_m(vbool4_t mask, vuint32m8_t vd, vuint32m8_t vs1, vuint32m8_t vs2, size_t vl) { - return vnmsub_vv_u32m8_m(mask, vd, vs1, vs2, vl); + return __riscv_vnmsub_vv_u32m8_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vx_u32m8_m( @@ -1516,7 +1516,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m8_t test_vnmsub_vx_u32m8_m(vbool4_t mask, vuint32m8_t vd, uint32_t rs1, vuint32m8_t vs2, size_t vl) { - return vnmsub_vx_u32m8_m(mask, vd, rs1, vs2, vl); + return __riscv_vnmsub_vx_u32m8_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vv_u64m1_m( @@ -1525,7 +1525,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m1_t test_vnmsub_vv_u64m1_m(vbool64_t mask, vuint64m1_t vd, vuint64m1_t vs1, vuint64m1_t vs2, size_t vl) { - return vnmsub_vv_u64m1_m(mask, vd, vs1, vs2, vl); + return __riscv_vnmsub_vv_u64m1_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vx_u64m1_m( @@ -1534,7 +1534,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m1_t test_vnmsub_vx_u64m1_m(vbool64_t mask, vuint64m1_t vd, uint64_t rs1, vuint64m1_t vs2, size_t vl) { - return vnmsub_vx_u64m1_m(mask, vd, rs1, vs2, vl); + return __riscv_vnmsub_vx_u64m1_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vv_u64m2_m( @@ -1543,7 +1543,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m2_t test_vnmsub_vv_u64m2_m(vbool32_t mask, vuint64m2_t vd, vuint64m2_t vs1, vuint64m2_t vs2, size_t vl) { - return vnmsub_vv_u64m2_m(mask, vd, vs1, vs2, vl); + return __riscv_vnmsub_vv_u64m2_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vx_u64m2_m( @@ -1552,7 +1552,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m2_t test_vnmsub_vx_u64m2_m(vbool32_t mask, vuint64m2_t vd, uint64_t rs1, vuint64m2_t vs2, size_t vl) { - return vnmsub_vx_u64m2_m(mask, vd, rs1, vs2, vl); + return __riscv_vnmsub_vx_u64m2_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vv_u64m4_m( @@ -1561,7 +1561,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m4_t test_vnmsub_vv_u64m4_m(vbool16_t mask, vuint64m4_t vd, vuint64m4_t vs1, vuint64m4_t vs2, size_t vl) { - return vnmsub_vv_u64m4_m(mask, vd, vs1, vs2, vl); + return __riscv_vnmsub_vv_u64m4_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vx_u64m4_m( @@ -1570,7 +1570,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m4_t test_vnmsub_vx_u64m4_m(vbool16_t mask, vuint64m4_t vd, uint64_t rs1, vuint64m4_t vs2, size_t vl) { - return vnmsub_vx_u64m4_m(mask, vd, rs1, vs2, vl); + return __riscv_vnmsub_vx_u64m4_m(mask, vd, rs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vv_u64m8_m( @@ -1579,7 +1579,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m8_t test_vnmsub_vv_u64m8_m(vbool8_t mask, vuint64m8_t vd, vuint64m8_t vs1, vuint64m8_t vs2, size_t vl) { - return vnmsub_vv_u64m8_m(mask, vd, vs1, vs2, vl); + return __riscv_vnmsub_vv_u64m8_m(mask, vd, vs1, vs2, vl); } // CHECK-RV64-LABEL: @test_vnmsub_vx_u64m8_m( @@ -1588,6 +1588,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m8_t test_vnmsub_vx_u64m8_m(vbool8_t mask, vuint64m8_t vd, uint64_t rs1, vuint64m8_t vs2, size_t vl) { - return vnmsub_vx_u64m8_m(mask, vd, rs1, vs2, vl); + return __riscv_vnmsub_vx_u64m8_m(mask, vd, rs1, vs2, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vnot.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vnot.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vnot.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vnot.c @@ -12,7 +12,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vnot_v_i8mf8(vint8mf8_t op1, size_t vl) { - return vnot_v_i8mf8(op1, vl); + return __riscv_vnot_v_i8mf8(op1, vl); } // CHECK-RV64-LABEL: @test_vnot_v_i8mf4( @@ -21,7 +21,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vnot_v_i8mf4(vint8mf4_t op1, size_t vl) { - return vnot_v_i8mf4(op1, vl); + return __riscv_vnot_v_i8mf4(op1, vl); } // CHECK-RV64-LABEL: @test_vnot_v_i8mf2( @@ -30,7 +30,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vnot_v_i8mf2(vint8mf2_t op1, size_t vl) { - return vnot_v_i8mf2(op1, vl); + return __riscv_vnot_v_i8mf2(op1, vl); } // CHECK-RV64-LABEL: @test_vnot_v_i8m1( @@ -39,7 +39,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vnot_v_i8m1(vint8m1_t op1, size_t vl) { - return vnot_v_i8m1(op1, vl); + return __riscv_vnot_v_i8m1(op1, vl); } // CHECK-RV64-LABEL: @test_vnot_v_i8m2( @@ -48,7 +48,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m2_t test_vnot_v_i8m2(vint8m2_t op1, size_t vl) { - return vnot_v_i8m2(op1, vl); + return __riscv_vnot_v_i8m2(op1, vl); } // CHECK-RV64-LABEL: @test_vnot_v_i8m4( @@ -57,7 +57,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m4_t test_vnot_v_i8m4(vint8m4_t op1, size_t vl) { - return vnot_v_i8m4(op1, vl); + return __riscv_vnot_v_i8m4(op1, vl); } // CHECK-RV64-LABEL: @test_vnot_v_i8m8( @@ -66,7 +66,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m8_t test_vnot_v_i8m8(vint8m8_t op1, size_t vl) { - return vnot_v_i8m8(op1, vl); + return __riscv_vnot_v_i8m8(op1, vl); } // CHECK-RV64-LABEL: @test_vnot_v_i16mf4( @@ -75,7 +75,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vnot_v_i16mf4(vint16mf4_t op1, size_t vl) { - return vnot_v_i16mf4(op1, vl); + return __riscv_vnot_v_i16mf4(op1, vl); } // CHECK-RV64-LABEL: @test_vnot_v_i16mf2( @@ -84,7 +84,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vnot_v_i16mf2(vint16mf2_t op1, size_t vl) { - return vnot_v_i16mf2(op1, vl); + return __riscv_vnot_v_i16mf2(op1, vl); } // CHECK-RV64-LABEL: @test_vnot_v_i16m1( @@ -93,7 +93,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vnot_v_i16m1(vint16m1_t op1, size_t vl) { - return vnot_v_i16m1(op1, vl); + return __riscv_vnot_v_i16m1(op1, vl); } // CHECK-RV64-LABEL: @test_vnot_v_i16m2( @@ -102,7 +102,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vnot_v_i16m2(vint16m2_t op1, size_t vl) { - return vnot_v_i16m2(op1, vl); + return __riscv_vnot_v_i16m2(op1, vl); } // CHECK-RV64-LABEL: @test_vnot_v_i16m4( @@ -111,7 +111,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vnot_v_i16m4(vint16m4_t op1, size_t vl) { - return vnot_v_i16m4(op1, vl); + return __riscv_vnot_v_i16m4(op1, vl); } // CHECK-RV64-LABEL: @test_vnot_v_i16m8( @@ -120,7 +120,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m8_t test_vnot_v_i16m8(vint16m8_t op1, size_t vl) { - return vnot_v_i16m8(op1, vl); + return __riscv_vnot_v_i16m8(op1, vl); } // CHECK-RV64-LABEL: @test_vnot_v_i32mf2( @@ -129,7 +129,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vnot_v_i32mf2(vint32mf2_t op1, size_t vl) { - return vnot_v_i32mf2(op1, vl); + return __riscv_vnot_v_i32mf2(op1, vl); } // CHECK-RV64-LABEL: @test_vnot_v_i32m1( @@ -138,7 +138,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vnot_v_i32m1(vint32m1_t op1, size_t vl) { - return vnot_v_i32m1(op1, vl); + return __riscv_vnot_v_i32m1(op1, vl); } // CHECK-RV64-LABEL: @test_vnot_v_i32m2( @@ -147,7 +147,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vnot_v_i32m2(vint32m2_t op1, size_t vl) { - return vnot_v_i32m2(op1, vl); + return __riscv_vnot_v_i32m2(op1, vl); } // CHECK-RV64-LABEL: @test_vnot_v_i32m4( @@ -156,7 +156,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vnot_v_i32m4(vint32m4_t op1, size_t vl) { - return vnot_v_i32m4(op1, vl); + return __riscv_vnot_v_i32m4(op1, vl); } // CHECK-RV64-LABEL: @test_vnot_v_i32m8( @@ -165,7 +165,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m8_t test_vnot_v_i32m8(vint32m8_t op1, size_t vl) { - return vnot_v_i32m8(op1, vl); + return __riscv_vnot_v_i32m8(op1, vl); } // CHECK-RV64-LABEL: @test_vnot_v_i64m1( @@ -174,7 +174,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vnot_v_i64m1(vint64m1_t op1, size_t vl) { - return vnot_v_i64m1(op1, vl); + return __riscv_vnot_v_i64m1(op1, vl); } // CHECK-RV64-LABEL: @test_vnot_v_i64m2( @@ -183,7 +183,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m2_t test_vnot_v_i64m2(vint64m2_t op1, size_t vl) { - return vnot_v_i64m2(op1, vl); + return __riscv_vnot_v_i64m2(op1, vl); } // CHECK-RV64-LABEL: @test_vnot_v_i64m4( @@ -192,7 +192,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m4_t test_vnot_v_i64m4(vint64m4_t op1, size_t vl) { - return vnot_v_i64m4(op1, vl); + return __riscv_vnot_v_i64m4(op1, vl); } // CHECK-RV64-LABEL: @test_vnot_v_i64m8( @@ -201,7 +201,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m8_t test_vnot_v_i64m8(vint64m8_t op1, size_t vl) { - return vnot_v_i64m8(op1, vl); + return __riscv_vnot_v_i64m8(op1, vl); } // CHECK-RV64-LABEL: @test_vnot_v_u8mf8( @@ -210,7 +210,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf8_t test_vnot_v_u8mf8(vuint8mf8_t op1, size_t vl) { - return vnot_v_u8mf8(op1, vl); + return __riscv_vnot_v_u8mf8(op1, vl); } // CHECK-RV64-LABEL: @test_vnot_v_u8mf4( @@ -219,7 +219,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf4_t test_vnot_v_u8mf4(vuint8mf4_t op1, size_t vl) { - return vnot_v_u8mf4(op1, vl); + return __riscv_vnot_v_u8mf4(op1, vl); } // CHECK-RV64-LABEL: @test_vnot_v_u8mf2( @@ -228,7 +228,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf2_t test_vnot_v_u8mf2(vuint8mf2_t op1, size_t vl) { - return vnot_v_u8mf2(op1, vl); + return __riscv_vnot_v_u8mf2(op1, vl); } // CHECK-RV64-LABEL: @test_vnot_v_u8m1( @@ -237,7 +237,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vnot_v_u8m1(vuint8m1_t op1, size_t vl) { - return vnot_v_u8m1(op1, vl); + return __riscv_vnot_v_u8m1(op1, vl); } // CHECK-RV64-LABEL: @test_vnot_v_u8m2( @@ -246,7 +246,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m2_t test_vnot_v_u8m2(vuint8m2_t op1, size_t vl) { - return vnot_v_u8m2(op1, vl); + return __riscv_vnot_v_u8m2(op1, vl); } // CHECK-RV64-LABEL: @test_vnot_v_u8m4( @@ -255,7 +255,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m4_t test_vnot_v_u8m4(vuint8m4_t op1, size_t vl) { - return vnot_v_u8m4(op1, vl); + return __riscv_vnot_v_u8m4(op1, vl); } // CHECK-RV64-LABEL: @test_vnot_v_u8m8( @@ -264,7 +264,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m8_t test_vnot_v_u8m8(vuint8m8_t op1, size_t vl) { - return vnot_v_u8m8(op1, vl); + return __riscv_vnot_v_u8m8(op1, vl); } // CHECK-RV64-LABEL: @test_vnot_v_u16mf4( @@ -273,7 +273,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vnot_v_u16mf4(vuint16mf4_t op1, size_t vl) { - return vnot_v_u16mf4(op1, vl); + return __riscv_vnot_v_u16mf4(op1, vl); } // CHECK-RV64-LABEL: @test_vnot_v_u16mf2( @@ -282,7 +282,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vnot_v_u16mf2(vuint16mf2_t op1, size_t vl) { - return vnot_v_u16mf2(op1, vl); + return __riscv_vnot_v_u16mf2(op1, vl); } // CHECK-RV64-LABEL: @test_vnot_v_u16m1( @@ -291,7 +291,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vnot_v_u16m1(vuint16m1_t op1, size_t vl) { - return vnot_v_u16m1(op1, vl); + return __riscv_vnot_v_u16m1(op1, vl); } // CHECK-RV64-LABEL: @test_vnot_v_u16m2( @@ -300,7 +300,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vnot_v_u16m2(vuint16m2_t op1, size_t vl) { - return vnot_v_u16m2(op1, vl); + return __riscv_vnot_v_u16m2(op1, vl); } // CHECK-RV64-LABEL: @test_vnot_v_u16m4( @@ -309,7 +309,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_vnot_v_u16m4(vuint16m4_t op1, size_t vl) { - return vnot_v_u16m4(op1, vl); + return __riscv_vnot_v_u16m4(op1, vl); } // CHECK-RV64-LABEL: @test_vnot_v_u16m8( @@ -318,7 +318,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m8_t test_vnot_v_u16m8(vuint16m8_t op1, size_t vl) { - return vnot_v_u16m8(op1, vl); + return __riscv_vnot_v_u16m8(op1, vl); } // CHECK-RV64-LABEL: @test_vnot_v_u32mf2( @@ -327,7 +327,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vnot_v_u32mf2(vuint32mf2_t op1, size_t vl) { - return vnot_v_u32mf2(op1, vl); + return __riscv_vnot_v_u32mf2(op1, vl); } // CHECK-RV64-LABEL: @test_vnot_v_u32m1( @@ -336,7 +336,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vnot_v_u32m1(vuint32m1_t op1, size_t vl) { - return vnot_v_u32m1(op1, vl); + return __riscv_vnot_v_u32m1(op1, vl); } // CHECK-RV64-LABEL: @test_vnot_v_u32m2( @@ -345,7 +345,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vnot_v_u32m2(vuint32m2_t op1, size_t vl) { - return vnot_v_u32m2(op1, vl); + return __riscv_vnot_v_u32m2(op1, vl); } // CHECK-RV64-LABEL: @test_vnot_v_u32m4( @@ -354,7 +354,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vnot_v_u32m4(vuint32m4_t op1, size_t vl) { - return vnot_v_u32m4(op1, vl); + return __riscv_vnot_v_u32m4(op1, vl); } // CHECK-RV64-LABEL: @test_vnot_v_u32m8( @@ -363,7 +363,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m8_t test_vnot_v_u32m8(vuint32m8_t op1, size_t vl) { - return vnot_v_u32m8(op1, vl); + return __riscv_vnot_v_u32m8(op1, vl); } // CHECK-RV64-LABEL: @test_vnot_v_u64m1( @@ -372,7 +372,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m1_t test_vnot_v_u64m1(vuint64m1_t op1, size_t vl) { - return vnot_v_u64m1(op1, vl); + return __riscv_vnot_v_u64m1(op1, vl); } // CHECK-RV64-LABEL: @test_vnot_v_u64m2( @@ -381,7 +381,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m2_t test_vnot_v_u64m2(vuint64m2_t op1, size_t vl) { - return vnot_v_u64m2(op1, vl); + return __riscv_vnot_v_u64m2(op1, vl); } // CHECK-RV64-LABEL: @test_vnot_v_u64m4( @@ -390,7 +390,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m4_t test_vnot_v_u64m4(vuint64m4_t op1, size_t vl) { - return vnot_v_u64m4(op1, vl); + return __riscv_vnot_v_u64m4(op1, vl); } // CHECK-RV64-LABEL: @test_vnot_v_u64m8( @@ -399,7 +399,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m8_t test_vnot_v_u64m8(vuint64m8_t op1, size_t vl) { - return vnot_v_u64m8(op1, vl); + return __riscv_vnot_v_u64m8(op1, vl); } // CHECK-RV64-LABEL: @test_vnot_v_i8mf8_m( @@ -408,7 +408,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vnot_v_i8mf8_m(vbool64_t mask, vint8mf8_t op1, size_t vl) { - return vnot_v_i8mf8_m(mask, op1, vl); + return __riscv_vnot_v_i8mf8_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vnot_v_i8mf4_m( @@ -417,7 +417,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vnot_v_i8mf4_m(vbool32_t mask, vint8mf4_t op1, size_t vl) { - return vnot_v_i8mf4_m(mask, op1, vl); + return __riscv_vnot_v_i8mf4_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vnot_v_i8mf2_m( @@ -426,7 +426,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vnot_v_i8mf2_m(vbool16_t mask, vint8mf2_t op1, size_t vl) { - return vnot_v_i8mf2_m(mask, op1, vl); + return __riscv_vnot_v_i8mf2_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vnot_v_i8m1_m( @@ -435,7 +435,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vnot_v_i8m1_m(vbool8_t mask, vint8m1_t op1, size_t vl) { - return vnot_v_i8m1_m(mask, op1, vl); + return __riscv_vnot_v_i8m1_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vnot_v_i8m2_m( @@ -444,7 +444,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m2_t test_vnot_v_i8m2_m(vbool4_t mask, vint8m2_t op1, size_t vl) { - return vnot_v_i8m2_m(mask, op1, vl); + return __riscv_vnot_v_i8m2_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vnot_v_i8m4_m( @@ -453,7 +453,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m4_t test_vnot_v_i8m4_m(vbool2_t mask, vint8m4_t op1, size_t vl) { - return vnot_v_i8m4_m(mask, op1, vl); + return __riscv_vnot_v_i8m4_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vnot_v_i8m8_m( @@ -462,7 +462,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m8_t test_vnot_v_i8m8_m(vbool1_t mask, vint8m8_t op1, size_t vl) { - return vnot_v_i8m8_m(mask, op1, vl); + return __riscv_vnot_v_i8m8_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vnot_v_i16mf4_m( @@ -471,7 +471,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vnot_v_i16mf4_m(vbool64_t mask, vint16mf4_t op1, size_t vl) { - return vnot_v_i16mf4_m(mask, op1, vl); + return __riscv_vnot_v_i16mf4_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vnot_v_i16mf2_m( @@ -480,7 +480,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vnot_v_i16mf2_m(vbool32_t mask, vint16mf2_t op1, size_t vl) { - return vnot_v_i16mf2_m(mask, op1, vl); + return __riscv_vnot_v_i16mf2_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vnot_v_i16m1_m( @@ -489,7 +489,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vnot_v_i16m1_m(vbool16_t mask, vint16m1_t op1, size_t vl) { - return vnot_v_i16m1_m(mask, op1, vl); + return __riscv_vnot_v_i16m1_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vnot_v_i16m2_m( @@ -498,7 +498,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vnot_v_i16m2_m(vbool8_t mask, vint16m2_t op1, size_t vl) { - return vnot_v_i16m2_m(mask, op1, vl); + return __riscv_vnot_v_i16m2_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vnot_v_i16m4_m( @@ -507,7 +507,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vnot_v_i16m4_m(vbool4_t mask, vint16m4_t op1, size_t vl) { - return vnot_v_i16m4_m(mask, op1, vl); + return __riscv_vnot_v_i16m4_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vnot_v_i16m8_m( @@ -516,7 +516,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m8_t test_vnot_v_i16m8_m(vbool2_t mask, vint16m8_t op1, size_t vl) { - return vnot_v_i16m8_m(mask, op1, vl); + return __riscv_vnot_v_i16m8_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vnot_v_i32mf2_m( @@ -525,7 +525,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vnot_v_i32mf2_m(vbool64_t mask, vint32mf2_t op1, size_t vl) { - return vnot_v_i32mf2_m(mask, op1, vl); + return __riscv_vnot_v_i32mf2_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vnot_v_i32m1_m( @@ -534,7 +534,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vnot_v_i32m1_m(vbool32_t mask, vint32m1_t op1, size_t vl) { - return vnot_v_i32m1_m(mask, op1, vl); + return __riscv_vnot_v_i32m1_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vnot_v_i32m2_m( @@ -543,7 +543,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vnot_v_i32m2_m(vbool16_t mask, vint32m2_t op1, size_t vl) { - return vnot_v_i32m2_m(mask, op1, vl); + return __riscv_vnot_v_i32m2_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vnot_v_i32m4_m( @@ -552,7 +552,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vnot_v_i32m4_m(vbool8_t mask, vint32m4_t op1, size_t vl) { - return vnot_v_i32m4_m(mask, op1, vl); + return __riscv_vnot_v_i32m4_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vnot_v_i32m8_m( @@ -561,7 +561,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m8_t test_vnot_v_i32m8_m(vbool4_t mask, vint32m8_t op1, size_t vl) { - return vnot_v_i32m8_m(mask, op1, vl); + return __riscv_vnot_v_i32m8_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vnot_v_i64m1_m( @@ -570,7 +570,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vnot_v_i64m1_m(vbool64_t mask, vint64m1_t op1, size_t vl) { - return vnot_v_i64m1_m(mask, op1, vl); + return __riscv_vnot_v_i64m1_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vnot_v_i64m2_m( @@ -579,7 +579,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m2_t test_vnot_v_i64m2_m(vbool32_t mask, vint64m2_t op1, size_t vl) { - return vnot_v_i64m2_m(mask, op1, vl); + return __riscv_vnot_v_i64m2_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vnot_v_i64m4_m( @@ -588,7 +588,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m4_t test_vnot_v_i64m4_m(vbool16_t mask, vint64m4_t op1, size_t vl) { - return vnot_v_i64m4_m(mask, op1, vl); + return __riscv_vnot_v_i64m4_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vnot_v_i64m8_m( @@ -597,7 +597,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m8_t test_vnot_v_i64m8_m(vbool8_t mask, vint64m8_t op1, size_t vl) { - return vnot_v_i64m8_m(mask, op1, vl); + return __riscv_vnot_v_i64m8_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vnot_v_u8mf8_m( @@ -606,7 +606,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf8_t test_vnot_v_u8mf8_m(vbool64_t mask, vuint8mf8_t op1, size_t vl) { - return vnot_v_u8mf8_m(mask, op1, vl); + return __riscv_vnot_v_u8mf8_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vnot_v_u8mf4_m( @@ -615,7 +615,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf4_t test_vnot_v_u8mf4_m(vbool32_t mask, vuint8mf4_t op1, size_t vl) { - return vnot_v_u8mf4_m(mask, op1, vl); + return __riscv_vnot_v_u8mf4_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vnot_v_u8mf2_m( @@ -624,7 +624,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf2_t test_vnot_v_u8mf2_m(vbool16_t mask, vuint8mf2_t op1, size_t vl) { - return vnot_v_u8mf2_m(mask, op1, vl); + return __riscv_vnot_v_u8mf2_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vnot_v_u8m1_m( @@ -633,7 +633,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vnot_v_u8m1_m(vbool8_t mask, vuint8m1_t op1, size_t vl) { - return vnot_v_u8m1_m(mask, op1, vl); + return __riscv_vnot_v_u8m1_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vnot_v_u8m2_m( @@ -642,7 +642,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m2_t test_vnot_v_u8m2_m(vbool4_t mask, vuint8m2_t op1, size_t vl) { - return vnot_v_u8m2_m(mask, op1, vl); + return __riscv_vnot_v_u8m2_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vnot_v_u8m4_m( @@ -651,7 +651,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m4_t test_vnot_v_u8m4_m(vbool2_t mask, vuint8m4_t op1, size_t vl) { - return vnot_v_u8m4_m(mask, op1, vl); + return __riscv_vnot_v_u8m4_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vnot_v_u8m8_m( @@ -660,7 +660,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m8_t test_vnot_v_u8m8_m(vbool1_t mask, vuint8m8_t op1, size_t vl) { - return vnot_v_u8m8_m(mask, op1, vl); + return __riscv_vnot_v_u8m8_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vnot_v_u16mf4_m( @@ -669,7 +669,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vnot_v_u16mf4_m(vbool64_t mask, vuint16mf4_t op1, size_t vl) { - return vnot_v_u16mf4_m(mask, op1, vl); + return __riscv_vnot_v_u16mf4_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vnot_v_u16mf2_m( @@ -678,7 +678,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vnot_v_u16mf2_m(vbool32_t mask, vuint16mf2_t op1, size_t vl) { - return vnot_v_u16mf2_m(mask, op1, vl); + return __riscv_vnot_v_u16mf2_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vnot_v_u16m1_m( @@ -687,7 +687,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vnot_v_u16m1_m(vbool16_t mask, vuint16m1_t op1, size_t vl) { - return vnot_v_u16m1_m(mask, op1, vl); + return __riscv_vnot_v_u16m1_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vnot_v_u16m2_m( @@ -696,7 +696,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vnot_v_u16m2_m(vbool8_t mask, vuint16m2_t op1, size_t vl) { - return vnot_v_u16m2_m(mask, op1, vl); + return __riscv_vnot_v_u16m2_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vnot_v_u16m4_m( @@ -705,7 +705,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_vnot_v_u16m4_m(vbool4_t mask, vuint16m4_t op1, size_t vl) { - return vnot_v_u16m4_m(mask, op1, vl); + return __riscv_vnot_v_u16m4_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vnot_v_u16m8_m( @@ -714,7 +714,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m8_t test_vnot_v_u16m8_m(vbool2_t mask, vuint16m8_t op1, size_t vl) { - return vnot_v_u16m8_m(mask, op1, vl); + return __riscv_vnot_v_u16m8_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vnot_v_u32mf2_m( @@ -723,7 +723,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vnot_v_u32mf2_m(vbool64_t mask, vuint32mf2_t op1, size_t vl) { - return vnot_v_u32mf2_m(mask, op1, vl); + return __riscv_vnot_v_u32mf2_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vnot_v_u32m1_m( @@ -732,7 +732,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vnot_v_u32m1_m(vbool32_t mask, vuint32m1_t op1, size_t vl) { - return vnot_v_u32m1_m(mask, op1, vl); + return __riscv_vnot_v_u32m1_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vnot_v_u32m2_m( @@ -741,7 +741,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vnot_v_u32m2_m(vbool16_t mask, vuint32m2_t op1, size_t vl) { - return vnot_v_u32m2_m(mask, op1, vl); + return __riscv_vnot_v_u32m2_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vnot_v_u32m4_m( @@ -750,7 +750,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vnot_v_u32m4_m(vbool8_t mask, vuint32m4_t op1, size_t vl) { - return vnot_v_u32m4_m(mask, op1, vl); + return __riscv_vnot_v_u32m4_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vnot_v_u32m8_m( @@ -759,7 +759,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m8_t test_vnot_v_u32m8_m(vbool4_t mask, vuint32m8_t op1, size_t vl) { - return vnot_v_u32m8_m(mask, op1, vl); + return __riscv_vnot_v_u32m8_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vnot_v_u64m1_m( @@ -768,7 +768,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m1_t test_vnot_v_u64m1_m(vbool64_t mask, vuint64m1_t op1, size_t vl) { - return vnot_v_u64m1_m(mask, op1, vl); + return __riscv_vnot_v_u64m1_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vnot_v_u64m2_m( @@ -777,7 +777,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m2_t test_vnot_v_u64m2_m(vbool32_t mask, vuint64m2_t op1, size_t vl) { - return vnot_v_u64m2_m(mask, op1, vl); + return __riscv_vnot_v_u64m2_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vnot_v_u64m4_m( @@ -786,7 +786,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m4_t test_vnot_v_u64m4_m(vbool16_t mask, vuint64m4_t op1, size_t vl) { - return vnot_v_u64m4_m(mask, op1, vl); + return __riscv_vnot_v_u64m4_m(mask, op1, vl); } // CHECK-RV64-LABEL: @test_vnot_v_u64m8_m( @@ -795,6 +795,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m8_t test_vnot_v_u64m8_m(vbool8_t mask, vuint64m8_t op1, size_t vl) { - return vnot_v_u64m8_m(mask, op1, vl); + return __riscv_vnot_v_u64m8_m(mask, op1, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vnsra.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vnsra.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vnsra.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vnsra.c @@ -12,7 +12,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vnsra_wv_i8mf8(vint16mf4_t op1, vuint8mf8_t shift, size_t vl) { - return vnsra_wv_i8mf8(op1, shift, vl); + return __riscv_vnsra_wv_i8mf8(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsra_wx_i8mf8( @@ -21,7 +21,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vnsra_wx_i8mf8(vint16mf4_t op1, size_t shift, size_t vl) { - return vnsra_wx_i8mf8(op1, shift, vl); + return __riscv_vnsra_wx_i8mf8(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsra_wv_i8mf4( @@ -30,7 +30,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vnsra_wv_i8mf4(vint16mf2_t op1, vuint8mf4_t shift, size_t vl) { - return vnsra_wv_i8mf4(op1, shift, vl); + return __riscv_vnsra_wv_i8mf4(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsra_wx_i8mf4( @@ -39,7 +39,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vnsra_wx_i8mf4(vint16mf2_t op1, size_t shift, size_t vl) { - return vnsra_wx_i8mf4(op1, shift, vl); + return __riscv_vnsra_wx_i8mf4(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsra_wv_i8mf2( @@ -48,7 +48,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vnsra_wv_i8mf2(vint16m1_t op1, vuint8mf2_t shift, size_t vl) { - return vnsra_wv_i8mf2(op1, shift, vl); + return __riscv_vnsra_wv_i8mf2(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsra_wx_i8mf2( @@ -57,7 +57,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vnsra_wx_i8mf2(vint16m1_t op1, size_t shift, size_t vl) { - return vnsra_wx_i8mf2(op1, shift, vl); + return __riscv_vnsra_wx_i8mf2(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsra_wv_i8m1( @@ -66,7 +66,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vnsra_wv_i8m1(vint16m2_t op1, vuint8m1_t shift, size_t vl) { - return vnsra_wv_i8m1(op1, shift, vl); + return __riscv_vnsra_wv_i8m1(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsra_wx_i8m1( @@ -75,7 +75,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vnsra_wx_i8m1(vint16m2_t op1, size_t shift, size_t vl) { - return vnsra_wx_i8m1(op1, shift, vl); + return __riscv_vnsra_wx_i8m1(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsra_wv_i8m2( @@ -84,7 +84,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m2_t test_vnsra_wv_i8m2(vint16m4_t op1, vuint8m2_t shift, size_t vl) { - return vnsra_wv_i8m2(op1, shift, vl); + return __riscv_vnsra_wv_i8m2(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsra_wx_i8m2( @@ -93,7 +93,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m2_t test_vnsra_wx_i8m2(vint16m4_t op1, size_t shift, size_t vl) { - return vnsra_wx_i8m2(op1, shift, vl); + return __riscv_vnsra_wx_i8m2(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsra_wv_i8m4( @@ -102,7 +102,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m4_t test_vnsra_wv_i8m4(vint16m8_t op1, vuint8m4_t shift, size_t vl) { - return vnsra_wv_i8m4(op1, shift, vl); + return __riscv_vnsra_wv_i8m4(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsra_wx_i8m4( @@ -111,7 +111,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m4_t test_vnsra_wx_i8m4(vint16m8_t op1, size_t shift, size_t vl) { - return vnsra_wx_i8m4(op1, shift, vl); + return __riscv_vnsra_wx_i8m4(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsra_wv_i16mf4( @@ -120,7 +120,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vnsra_wv_i16mf4(vint32mf2_t op1, vuint16mf4_t shift, size_t vl) { - return vnsra_wv_i16mf4(op1, shift, vl); + return __riscv_vnsra_wv_i16mf4(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsra_wx_i16mf4( @@ -129,7 +129,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vnsra_wx_i16mf4(vint32mf2_t op1, size_t shift, size_t vl) { - return vnsra_wx_i16mf4(op1, shift, vl); + return __riscv_vnsra_wx_i16mf4(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsra_wv_i16mf2( @@ -138,7 +138,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vnsra_wv_i16mf2(vint32m1_t op1, vuint16mf2_t shift, size_t vl) { - return vnsra_wv_i16mf2(op1, shift, vl); + return __riscv_vnsra_wv_i16mf2(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsra_wx_i16mf2( @@ -147,7 +147,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vnsra_wx_i16mf2(vint32m1_t op1, size_t shift, size_t vl) { - return vnsra_wx_i16mf2(op1, shift, vl); + return __riscv_vnsra_wx_i16mf2(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsra_wv_i16m1( @@ -156,7 +156,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vnsra_wv_i16m1(vint32m2_t op1, vuint16m1_t shift, size_t vl) { - return vnsra_wv_i16m1(op1, shift, vl); + return __riscv_vnsra_wv_i16m1(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsra_wx_i16m1( @@ -165,7 +165,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vnsra_wx_i16m1(vint32m2_t op1, size_t shift, size_t vl) { - return vnsra_wx_i16m1(op1, shift, vl); + return __riscv_vnsra_wx_i16m1(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsra_wv_i16m2( @@ -174,7 +174,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vnsra_wv_i16m2(vint32m4_t op1, vuint16m2_t shift, size_t vl) { - return vnsra_wv_i16m2(op1, shift, vl); + return __riscv_vnsra_wv_i16m2(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsra_wx_i16m2( @@ -183,7 +183,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vnsra_wx_i16m2(vint32m4_t op1, size_t shift, size_t vl) { - return vnsra_wx_i16m2(op1, shift, vl); + return __riscv_vnsra_wx_i16m2(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsra_wv_i16m4( @@ -192,7 +192,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vnsra_wv_i16m4(vint32m8_t op1, vuint16m4_t shift, size_t vl) { - return vnsra_wv_i16m4(op1, shift, vl); + return __riscv_vnsra_wv_i16m4(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsra_wx_i16m4( @@ -201,7 +201,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vnsra_wx_i16m4(vint32m8_t op1, size_t shift, size_t vl) { - return vnsra_wx_i16m4(op1, shift, vl); + return __riscv_vnsra_wx_i16m4(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsra_wv_i32mf2( @@ -210,7 +210,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vnsra_wv_i32mf2(vint64m1_t op1, vuint32mf2_t shift, size_t vl) { - return vnsra_wv_i32mf2(op1, shift, vl); + return __riscv_vnsra_wv_i32mf2(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsra_wx_i32mf2( @@ -219,7 +219,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vnsra_wx_i32mf2(vint64m1_t op1, size_t shift, size_t vl) { - return vnsra_wx_i32mf2(op1, shift, vl); + return __riscv_vnsra_wx_i32mf2(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsra_wv_i32m1( @@ -228,7 +228,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vnsra_wv_i32m1(vint64m2_t op1, vuint32m1_t shift, size_t vl) { - return vnsra_wv_i32m1(op1, shift, vl); + return __riscv_vnsra_wv_i32m1(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsra_wx_i32m1( @@ -237,7 +237,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vnsra_wx_i32m1(vint64m2_t op1, size_t shift, size_t vl) { - return vnsra_wx_i32m1(op1, shift, vl); + return __riscv_vnsra_wx_i32m1(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsra_wv_i32m2( @@ -246,7 +246,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vnsra_wv_i32m2(vint64m4_t op1, vuint32m2_t shift, size_t vl) { - return vnsra_wv_i32m2(op1, shift, vl); + return __riscv_vnsra_wv_i32m2(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsra_wx_i32m2( @@ -255,7 +255,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vnsra_wx_i32m2(vint64m4_t op1, size_t shift, size_t vl) { - return vnsra_wx_i32m2(op1, shift, vl); + return __riscv_vnsra_wx_i32m2(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsra_wv_i32m4( @@ -264,7 +264,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vnsra_wv_i32m4(vint64m8_t op1, vuint32m4_t shift, size_t vl) { - return vnsra_wv_i32m4(op1, shift, vl); + return __riscv_vnsra_wv_i32m4(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsra_wx_i32m4( @@ -273,7 +273,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vnsra_wx_i32m4(vint64m8_t op1, size_t shift, size_t vl) { - return vnsra_wx_i32m4(op1, shift, vl); + return __riscv_vnsra_wx_i32m4(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsra_wv_i8mf8_m( @@ -282,7 +282,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vnsra_wv_i8mf8_m(vbool64_t mask, vint16mf4_t op1, vuint8mf8_t shift, size_t vl) { - return vnsra_wv_i8mf8_m(mask, op1, shift, vl); + return __riscv_vnsra_wv_i8mf8_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsra_wx_i8mf8_m( @@ -291,7 +291,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vnsra_wx_i8mf8_m(vbool64_t mask, vint16mf4_t op1, size_t shift, size_t vl) { - return vnsra_wx_i8mf8_m(mask, op1, shift, vl); + return __riscv_vnsra_wx_i8mf8_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsra_wv_i8mf4_m( @@ -300,7 +300,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vnsra_wv_i8mf4_m(vbool32_t mask, vint16mf2_t op1, vuint8mf4_t shift, size_t vl) { - return vnsra_wv_i8mf4_m(mask, op1, shift, vl); + return __riscv_vnsra_wv_i8mf4_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsra_wx_i8mf4_m( @@ -309,7 +309,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vnsra_wx_i8mf4_m(vbool32_t mask, vint16mf2_t op1, size_t shift, size_t vl) { - return vnsra_wx_i8mf4_m(mask, op1, shift, vl); + return __riscv_vnsra_wx_i8mf4_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsra_wv_i8mf2_m( @@ -318,7 +318,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vnsra_wv_i8mf2_m(vbool16_t mask, vint16m1_t op1, vuint8mf2_t shift, size_t vl) { - return vnsra_wv_i8mf2_m(mask, op1, shift, vl); + return __riscv_vnsra_wv_i8mf2_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsra_wx_i8mf2_m( @@ -327,7 +327,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vnsra_wx_i8mf2_m(vbool16_t mask, vint16m1_t op1, size_t shift, size_t vl) { - return vnsra_wx_i8mf2_m(mask, op1, shift, vl); + return __riscv_vnsra_wx_i8mf2_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsra_wv_i8m1_m( @@ -336,7 +336,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vnsra_wv_i8m1_m(vbool8_t mask, vint16m2_t op1, vuint8m1_t shift, size_t vl) { - return vnsra_wv_i8m1_m(mask, op1, shift, vl); + return __riscv_vnsra_wv_i8m1_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsra_wx_i8m1_m( @@ -345,7 +345,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vnsra_wx_i8m1_m(vbool8_t mask, vint16m2_t op1, size_t shift, size_t vl) { - return vnsra_wx_i8m1_m(mask, op1, shift, vl); + return __riscv_vnsra_wx_i8m1_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsra_wv_i8m2_m( @@ -354,7 +354,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m2_t test_vnsra_wv_i8m2_m(vbool4_t mask, vint16m4_t op1, vuint8m2_t shift, size_t vl) { - return vnsra_wv_i8m2_m(mask, op1, shift, vl); + return __riscv_vnsra_wv_i8m2_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsra_wx_i8m2_m( @@ -363,7 +363,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m2_t test_vnsra_wx_i8m2_m(vbool4_t mask, vint16m4_t op1, size_t shift, size_t vl) { - return vnsra_wx_i8m2_m(mask, op1, shift, vl); + return __riscv_vnsra_wx_i8m2_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsra_wv_i8m4_m( @@ -372,7 +372,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m4_t test_vnsra_wv_i8m4_m(vbool2_t mask, vint16m8_t op1, vuint8m4_t shift, size_t vl) { - return vnsra_wv_i8m4_m(mask, op1, shift, vl); + return __riscv_vnsra_wv_i8m4_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsra_wx_i8m4_m( @@ -381,7 +381,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m4_t test_vnsra_wx_i8m4_m(vbool2_t mask, vint16m8_t op1, size_t shift, size_t vl) { - return vnsra_wx_i8m4_m(mask, op1, shift, vl); + return __riscv_vnsra_wx_i8m4_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsra_wv_i16mf4_m( @@ -390,7 +390,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vnsra_wv_i16mf4_m(vbool64_t mask, vint32mf2_t op1, vuint16mf4_t shift, size_t vl) { - return vnsra_wv_i16mf4_m(mask, op1, shift, vl); + return __riscv_vnsra_wv_i16mf4_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsra_wx_i16mf4_m( @@ -399,7 +399,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vnsra_wx_i16mf4_m(vbool64_t mask, vint32mf2_t op1, size_t shift, size_t vl) { - return vnsra_wx_i16mf4_m(mask, op1, shift, vl); + return __riscv_vnsra_wx_i16mf4_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsra_wv_i16mf2_m( @@ -408,7 +408,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vnsra_wv_i16mf2_m(vbool32_t mask, vint32m1_t op1, vuint16mf2_t shift, size_t vl) { - return vnsra_wv_i16mf2_m(mask, op1, shift, vl); + return __riscv_vnsra_wv_i16mf2_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsra_wx_i16mf2_m( @@ -417,7 +417,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vnsra_wx_i16mf2_m(vbool32_t mask, vint32m1_t op1, size_t shift, size_t vl) { - return vnsra_wx_i16mf2_m(mask, op1, shift, vl); + return __riscv_vnsra_wx_i16mf2_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsra_wv_i16m1_m( @@ -426,7 +426,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vnsra_wv_i16m1_m(vbool16_t mask, vint32m2_t op1, vuint16m1_t shift, size_t vl) { - return vnsra_wv_i16m1_m(mask, op1, shift, vl); + return __riscv_vnsra_wv_i16m1_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsra_wx_i16m1_m( @@ -435,7 +435,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vnsra_wx_i16m1_m(vbool16_t mask, vint32m2_t op1, size_t shift, size_t vl) { - return vnsra_wx_i16m1_m(mask, op1, shift, vl); + return __riscv_vnsra_wx_i16m1_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsra_wv_i16m2_m( @@ -444,7 +444,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vnsra_wv_i16m2_m(vbool8_t mask, vint32m4_t op1, vuint16m2_t shift, size_t vl) { - return vnsra_wv_i16m2_m(mask, op1, shift, vl); + return __riscv_vnsra_wv_i16m2_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsra_wx_i16m2_m( @@ -453,7 +453,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vnsra_wx_i16m2_m(vbool8_t mask, vint32m4_t op1, size_t shift, size_t vl) { - return vnsra_wx_i16m2_m(mask, op1, shift, vl); + return __riscv_vnsra_wx_i16m2_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsra_wv_i16m4_m( @@ -462,7 +462,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vnsra_wv_i16m4_m(vbool4_t mask, vint32m8_t op1, vuint16m4_t shift, size_t vl) { - return vnsra_wv_i16m4_m(mask, op1, shift, vl); + return __riscv_vnsra_wv_i16m4_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsra_wx_i16m4_m( @@ -471,7 +471,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vnsra_wx_i16m4_m(vbool4_t mask, vint32m8_t op1, size_t shift, size_t vl) { - return vnsra_wx_i16m4_m(mask, op1, shift, vl); + return __riscv_vnsra_wx_i16m4_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsra_wv_i32mf2_m( @@ -480,7 +480,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vnsra_wv_i32mf2_m(vbool64_t mask, vint64m1_t op1, vuint32mf2_t shift, size_t vl) { - return vnsra_wv_i32mf2_m(mask, op1, shift, vl); + return __riscv_vnsra_wv_i32mf2_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsra_wx_i32mf2_m( @@ -489,7 +489,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vnsra_wx_i32mf2_m(vbool64_t mask, vint64m1_t op1, size_t shift, size_t vl) { - return vnsra_wx_i32mf2_m(mask, op1, shift, vl); + return __riscv_vnsra_wx_i32mf2_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsra_wv_i32m1_m( @@ -498,7 +498,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vnsra_wv_i32m1_m(vbool32_t mask, vint64m2_t op1, vuint32m1_t shift, size_t vl) { - return vnsra_wv_i32m1_m(mask, op1, shift, vl); + return __riscv_vnsra_wv_i32m1_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsra_wx_i32m1_m( @@ -507,7 +507,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vnsra_wx_i32m1_m(vbool32_t mask, vint64m2_t op1, size_t shift, size_t vl) { - return vnsra_wx_i32m1_m(mask, op1, shift, vl); + return __riscv_vnsra_wx_i32m1_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsra_wv_i32m2_m( @@ -516,7 +516,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vnsra_wv_i32m2_m(vbool16_t mask, vint64m4_t op1, vuint32m2_t shift, size_t vl) { - return vnsra_wv_i32m2_m(mask, op1, shift, vl); + return __riscv_vnsra_wv_i32m2_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsra_wx_i32m2_m( @@ -525,7 +525,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vnsra_wx_i32m2_m(vbool16_t mask, vint64m4_t op1, size_t shift, size_t vl) { - return vnsra_wx_i32m2_m(mask, op1, shift, vl); + return __riscv_vnsra_wx_i32m2_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsra_wv_i32m4_m( @@ -534,7 +534,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vnsra_wv_i32m4_m(vbool8_t mask, vint64m8_t op1, vuint32m4_t shift, size_t vl) { - return vnsra_wv_i32m4_m(mask, op1, shift, vl); + return __riscv_vnsra_wv_i32m4_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsra_wx_i32m4_m( @@ -543,6 +543,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vnsra_wx_i32m4_m(vbool8_t mask, vint64m8_t op1, size_t shift, size_t vl) { - return vnsra_wx_i32m4_m(mask, op1, shift, vl); + return __riscv_vnsra_wx_i32m4_m(mask, op1, shift, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vnsrl.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vnsrl.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vnsrl.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vnsrl.c @@ -12,7 +12,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf8_t test_vnsrl_wv_u8mf8(vuint16mf4_t op1, vuint8mf8_t shift, size_t vl) { - return vnsrl_wv_u8mf8(op1, shift, vl); + return __riscv_vnsrl_wv_u8mf8(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsrl_wx_u8mf8( @@ -21,7 +21,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf8_t test_vnsrl_wx_u8mf8(vuint16mf4_t op1, size_t shift, size_t vl) { - return vnsrl_wx_u8mf8(op1, shift, vl); + return __riscv_vnsrl_wx_u8mf8(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsrl_wv_u8mf4( @@ -30,7 +30,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf4_t test_vnsrl_wv_u8mf4(vuint16mf2_t op1, vuint8mf4_t shift, size_t vl) { - return vnsrl_wv_u8mf4(op1, shift, vl); + return __riscv_vnsrl_wv_u8mf4(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsrl_wx_u8mf4( @@ -39,7 +39,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf4_t test_vnsrl_wx_u8mf4(vuint16mf2_t op1, size_t shift, size_t vl) { - return vnsrl_wx_u8mf4(op1, shift, vl); + return __riscv_vnsrl_wx_u8mf4(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsrl_wv_u8mf2( @@ -48,7 +48,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf2_t test_vnsrl_wv_u8mf2(vuint16m1_t op1, vuint8mf2_t shift, size_t vl) { - return vnsrl_wv_u8mf2(op1, shift, vl); + return __riscv_vnsrl_wv_u8mf2(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsrl_wx_u8mf2( @@ -57,7 +57,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf2_t test_vnsrl_wx_u8mf2(vuint16m1_t op1, size_t shift, size_t vl) { - return vnsrl_wx_u8mf2(op1, shift, vl); + return __riscv_vnsrl_wx_u8mf2(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsrl_wv_u8m1( @@ -66,7 +66,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vnsrl_wv_u8m1(vuint16m2_t op1, vuint8m1_t shift, size_t vl) { - return vnsrl_wv_u8m1(op1, shift, vl); + return __riscv_vnsrl_wv_u8m1(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsrl_wx_u8m1( @@ -75,7 +75,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vnsrl_wx_u8m1(vuint16m2_t op1, size_t shift, size_t vl) { - return vnsrl_wx_u8m1(op1, shift, vl); + return __riscv_vnsrl_wx_u8m1(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsrl_wv_u8m2( @@ -84,7 +84,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m2_t test_vnsrl_wv_u8m2(vuint16m4_t op1, vuint8m2_t shift, size_t vl) { - return vnsrl_wv_u8m2(op1, shift, vl); + return __riscv_vnsrl_wv_u8m2(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsrl_wx_u8m2( @@ -93,7 +93,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m2_t test_vnsrl_wx_u8m2(vuint16m4_t op1, size_t shift, size_t vl) { - return vnsrl_wx_u8m2(op1, shift, vl); + return __riscv_vnsrl_wx_u8m2(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsrl_wv_u8m4( @@ -102,7 +102,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m4_t test_vnsrl_wv_u8m4(vuint16m8_t op1, vuint8m4_t shift, size_t vl) { - return vnsrl_wv_u8m4(op1, shift, vl); + return __riscv_vnsrl_wv_u8m4(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsrl_wx_u8m4( @@ -111,7 +111,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m4_t test_vnsrl_wx_u8m4(vuint16m8_t op1, size_t shift, size_t vl) { - return vnsrl_wx_u8m4(op1, shift, vl); + return __riscv_vnsrl_wx_u8m4(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsrl_wv_u16mf4( @@ -120,7 +120,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vnsrl_wv_u16mf4(vuint32mf2_t op1, vuint16mf4_t shift, size_t vl) { - return vnsrl_wv_u16mf4(op1, shift, vl); + return __riscv_vnsrl_wv_u16mf4(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsrl_wx_u16mf4( @@ -129,7 +129,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vnsrl_wx_u16mf4(vuint32mf2_t op1, size_t shift, size_t vl) { - return vnsrl_wx_u16mf4(op1, shift, vl); + return __riscv_vnsrl_wx_u16mf4(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsrl_wv_u16mf2( @@ -138,7 +138,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vnsrl_wv_u16mf2(vuint32m1_t op1, vuint16mf2_t shift, size_t vl) { - return vnsrl_wv_u16mf2(op1, shift, vl); + return __riscv_vnsrl_wv_u16mf2(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsrl_wx_u16mf2( @@ -147,7 +147,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vnsrl_wx_u16mf2(vuint32m1_t op1, size_t shift, size_t vl) { - return vnsrl_wx_u16mf2(op1, shift, vl); + return __riscv_vnsrl_wx_u16mf2(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsrl_wv_u16m1( @@ -156,7 +156,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vnsrl_wv_u16m1(vuint32m2_t op1, vuint16m1_t shift, size_t vl) { - return vnsrl_wv_u16m1(op1, shift, vl); + return __riscv_vnsrl_wv_u16m1(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsrl_wx_u16m1( @@ -165,7 +165,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vnsrl_wx_u16m1(vuint32m2_t op1, size_t shift, size_t vl) { - return vnsrl_wx_u16m1(op1, shift, vl); + return __riscv_vnsrl_wx_u16m1(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsrl_wv_u16m2( @@ -174,7 +174,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vnsrl_wv_u16m2(vuint32m4_t op1, vuint16m2_t shift, size_t vl) { - return vnsrl_wv_u16m2(op1, shift, vl); + return __riscv_vnsrl_wv_u16m2(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsrl_wx_u16m2( @@ -183,7 +183,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vnsrl_wx_u16m2(vuint32m4_t op1, size_t shift, size_t vl) { - return vnsrl_wx_u16m2(op1, shift, vl); + return __riscv_vnsrl_wx_u16m2(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsrl_wv_u16m4( @@ -192,7 +192,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_vnsrl_wv_u16m4(vuint32m8_t op1, vuint16m4_t shift, size_t vl) { - return vnsrl_wv_u16m4(op1, shift, vl); + return __riscv_vnsrl_wv_u16m4(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsrl_wx_u16m4( @@ -201,7 +201,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_vnsrl_wx_u16m4(vuint32m8_t op1, size_t shift, size_t vl) { - return vnsrl_wx_u16m4(op1, shift, vl); + return __riscv_vnsrl_wx_u16m4(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsrl_wv_u32mf2( @@ -210,7 +210,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vnsrl_wv_u32mf2(vuint64m1_t op1, vuint32mf2_t shift, size_t vl) { - return vnsrl_wv_u32mf2(op1, shift, vl); + return __riscv_vnsrl_wv_u32mf2(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsrl_wx_u32mf2( @@ -219,7 +219,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vnsrl_wx_u32mf2(vuint64m1_t op1, size_t shift, size_t vl) { - return vnsrl_wx_u32mf2(op1, shift, vl); + return __riscv_vnsrl_wx_u32mf2(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsrl_wv_u32m1( @@ -228,7 +228,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vnsrl_wv_u32m1(vuint64m2_t op1, vuint32m1_t shift, size_t vl) { - return vnsrl_wv_u32m1(op1, shift, vl); + return __riscv_vnsrl_wv_u32m1(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsrl_wx_u32m1( @@ -237,7 +237,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vnsrl_wx_u32m1(vuint64m2_t op1, size_t shift, size_t vl) { - return vnsrl_wx_u32m1(op1, shift, vl); + return __riscv_vnsrl_wx_u32m1(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsrl_wv_u32m2( @@ -246,7 +246,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vnsrl_wv_u32m2(vuint64m4_t op1, vuint32m2_t shift, size_t vl) { - return vnsrl_wv_u32m2(op1, shift, vl); + return __riscv_vnsrl_wv_u32m2(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsrl_wx_u32m2( @@ -255,7 +255,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vnsrl_wx_u32m2(vuint64m4_t op1, size_t shift, size_t vl) { - return vnsrl_wx_u32m2(op1, shift, vl); + return __riscv_vnsrl_wx_u32m2(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsrl_wv_u32m4( @@ -264,7 +264,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vnsrl_wv_u32m4(vuint64m8_t op1, vuint32m4_t shift, size_t vl) { - return vnsrl_wv_u32m4(op1, shift, vl); + return __riscv_vnsrl_wv_u32m4(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsrl_wx_u32m4( @@ -273,7 +273,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vnsrl_wx_u32m4(vuint64m8_t op1, size_t shift, size_t vl) { - return vnsrl_wx_u32m4(op1, shift, vl); + return __riscv_vnsrl_wx_u32m4(op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsrl_wv_u8mf8_m( @@ -282,7 +282,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf8_t test_vnsrl_wv_u8mf8_m(vbool64_t mask, vuint16mf4_t op1, vuint8mf8_t shift, size_t vl) { - return vnsrl_wv_u8mf8_m(mask, op1, shift, vl); + return __riscv_vnsrl_wv_u8mf8_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsrl_wx_u8mf8_m( @@ -291,7 +291,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf8_t test_vnsrl_wx_u8mf8_m(vbool64_t mask, vuint16mf4_t op1, size_t shift, size_t vl) { - return vnsrl_wx_u8mf8_m(mask, op1, shift, vl); + return __riscv_vnsrl_wx_u8mf8_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsrl_wv_u8mf4_m( @@ -300,7 +300,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf4_t test_vnsrl_wv_u8mf4_m(vbool32_t mask, vuint16mf2_t op1, vuint8mf4_t shift, size_t vl) { - return vnsrl_wv_u8mf4_m(mask, op1, shift, vl); + return __riscv_vnsrl_wv_u8mf4_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsrl_wx_u8mf4_m( @@ -309,7 +309,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf4_t test_vnsrl_wx_u8mf4_m(vbool32_t mask, vuint16mf2_t op1, size_t shift, size_t vl) { - return vnsrl_wx_u8mf4_m(mask, op1, shift, vl); + return __riscv_vnsrl_wx_u8mf4_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsrl_wv_u8mf2_m( @@ -318,7 +318,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf2_t test_vnsrl_wv_u8mf2_m(vbool16_t mask, vuint16m1_t op1, vuint8mf2_t shift, size_t vl) { - return vnsrl_wv_u8mf2_m(mask, op1, shift, vl); + return __riscv_vnsrl_wv_u8mf2_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsrl_wx_u8mf2_m( @@ -327,7 +327,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf2_t test_vnsrl_wx_u8mf2_m(vbool16_t mask, vuint16m1_t op1, size_t shift, size_t vl) { - return vnsrl_wx_u8mf2_m(mask, op1, shift, vl); + return __riscv_vnsrl_wx_u8mf2_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsrl_wv_u8m1_m( @@ -336,7 +336,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vnsrl_wv_u8m1_m(vbool8_t mask, vuint16m2_t op1, vuint8m1_t shift, size_t vl) { - return vnsrl_wv_u8m1_m(mask, op1, shift, vl); + return __riscv_vnsrl_wv_u8m1_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsrl_wx_u8m1_m( @@ -345,7 +345,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vnsrl_wx_u8m1_m(vbool8_t mask, vuint16m2_t op1, size_t shift, size_t vl) { - return vnsrl_wx_u8m1_m(mask, op1, shift, vl); + return __riscv_vnsrl_wx_u8m1_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsrl_wv_u8m2_m( @@ -354,7 +354,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m2_t test_vnsrl_wv_u8m2_m(vbool4_t mask, vuint16m4_t op1, vuint8m2_t shift, size_t vl) { - return vnsrl_wv_u8m2_m(mask, op1, shift, vl); + return __riscv_vnsrl_wv_u8m2_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsrl_wx_u8m2_m( @@ -363,7 +363,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m2_t test_vnsrl_wx_u8m2_m(vbool4_t mask, vuint16m4_t op1, size_t shift, size_t vl) { - return vnsrl_wx_u8m2_m(mask, op1, shift, vl); + return __riscv_vnsrl_wx_u8m2_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsrl_wv_u8m4_m( @@ -372,7 +372,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m4_t test_vnsrl_wv_u8m4_m(vbool2_t mask, vuint16m8_t op1, vuint8m4_t shift, size_t vl) { - return vnsrl_wv_u8m4_m(mask, op1, shift, vl); + return __riscv_vnsrl_wv_u8m4_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsrl_wx_u8m4_m( @@ -381,7 +381,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m4_t test_vnsrl_wx_u8m4_m(vbool2_t mask, vuint16m8_t op1, size_t shift, size_t vl) { - return vnsrl_wx_u8m4_m(mask, op1, shift, vl); + return __riscv_vnsrl_wx_u8m4_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsrl_wv_u16mf4_m( @@ -390,7 +390,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vnsrl_wv_u16mf4_m(vbool64_t mask, vuint32mf2_t op1, vuint16mf4_t shift, size_t vl) { - return vnsrl_wv_u16mf4_m(mask, op1, shift, vl); + return __riscv_vnsrl_wv_u16mf4_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsrl_wx_u16mf4_m( @@ -399,7 +399,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vnsrl_wx_u16mf4_m(vbool64_t mask, vuint32mf2_t op1, size_t shift, size_t vl) { - return vnsrl_wx_u16mf4_m(mask, op1, shift, vl); + return __riscv_vnsrl_wx_u16mf4_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsrl_wv_u16mf2_m( @@ -408,7 +408,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vnsrl_wv_u16mf2_m(vbool32_t mask, vuint32m1_t op1, vuint16mf2_t shift, size_t vl) { - return vnsrl_wv_u16mf2_m(mask, op1, shift, vl); + return __riscv_vnsrl_wv_u16mf2_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsrl_wx_u16mf2_m( @@ -417,7 +417,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vnsrl_wx_u16mf2_m(vbool32_t mask, vuint32m1_t op1, size_t shift, size_t vl) { - return vnsrl_wx_u16mf2_m(mask, op1, shift, vl); + return __riscv_vnsrl_wx_u16mf2_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsrl_wv_u16m1_m( @@ -426,7 +426,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vnsrl_wv_u16m1_m(vbool16_t mask, vuint32m2_t op1, vuint16m1_t shift, size_t vl) { - return vnsrl_wv_u16m1_m(mask, op1, shift, vl); + return __riscv_vnsrl_wv_u16m1_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsrl_wx_u16m1_m( @@ -435,7 +435,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vnsrl_wx_u16m1_m(vbool16_t mask, vuint32m2_t op1, size_t shift, size_t vl) { - return vnsrl_wx_u16m1_m(mask, op1, shift, vl); + return __riscv_vnsrl_wx_u16m1_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsrl_wv_u16m2_m( @@ -444,7 +444,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vnsrl_wv_u16m2_m(vbool8_t mask, vuint32m4_t op1, vuint16m2_t shift, size_t vl) { - return vnsrl_wv_u16m2_m(mask, op1, shift, vl); + return __riscv_vnsrl_wv_u16m2_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsrl_wx_u16m2_m( @@ -453,7 +453,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vnsrl_wx_u16m2_m(vbool8_t mask, vuint32m4_t op1, size_t shift, size_t vl) { - return vnsrl_wx_u16m2_m(mask, op1, shift, vl); + return __riscv_vnsrl_wx_u16m2_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsrl_wv_u16m4_m( @@ -462,7 +462,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_vnsrl_wv_u16m4_m(vbool4_t mask, vuint32m8_t op1, vuint16m4_t shift, size_t vl) { - return vnsrl_wv_u16m4_m(mask, op1, shift, vl); + return __riscv_vnsrl_wv_u16m4_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsrl_wx_u16m4_m( @@ -471,7 +471,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_vnsrl_wx_u16m4_m(vbool4_t mask, vuint32m8_t op1, size_t shift, size_t vl) { - return vnsrl_wx_u16m4_m(mask, op1, shift, vl); + return __riscv_vnsrl_wx_u16m4_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsrl_wv_u32mf2_m( @@ -480,7 +480,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vnsrl_wv_u32mf2_m(vbool64_t mask, vuint64m1_t op1, vuint32mf2_t shift, size_t vl) { - return vnsrl_wv_u32mf2_m(mask, op1, shift, vl); + return __riscv_vnsrl_wv_u32mf2_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsrl_wx_u32mf2_m( @@ -489,7 +489,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vnsrl_wx_u32mf2_m(vbool64_t mask, vuint64m1_t op1, size_t shift, size_t vl) { - return vnsrl_wx_u32mf2_m(mask, op1, shift, vl); + return __riscv_vnsrl_wx_u32mf2_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsrl_wv_u32m1_m( @@ -498,7 +498,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vnsrl_wv_u32m1_m(vbool32_t mask, vuint64m2_t op1, vuint32m1_t shift, size_t vl) { - return vnsrl_wv_u32m1_m(mask, op1, shift, vl); + return __riscv_vnsrl_wv_u32m1_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsrl_wx_u32m1_m( @@ -507,7 +507,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vnsrl_wx_u32m1_m(vbool32_t mask, vuint64m2_t op1, size_t shift, size_t vl) { - return vnsrl_wx_u32m1_m(mask, op1, shift, vl); + return __riscv_vnsrl_wx_u32m1_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsrl_wv_u32m2_m( @@ -516,7 +516,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vnsrl_wv_u32m2_m(vbool16_t mask, vuint64m4_t op1, vuint32m2_t shift, size_t vl) { - return vnsrl_wv_u32m2_m(mask, op1, shift, vl); + return __riscv_vnsrl_wv_u32m2_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsrl_wx_u32m2_m( @@ -525,7 +525,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vnsrl_wx_u32m2_m(vbool16_t mask, vuint64m4_t op1, size_t shift, size_t vl) { - return vnsrl_wx_u32m2_m(mask, op1, shift, vl); + return __riscv_vnsrl_wx_u32m2_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsrl_wv_u32m4_m( @@ -534,7 +534,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vnsrl_wv_u32m4_m(vbool8_t mask, vuint64m8_t op1, vuint32m4_t shift, size_t vl) { - return vnsrl_wv_u32m4_m(mask, op1, shift, vl); + return __riscv_vnsrl_wv_u32m4_m(mask, op1, shift, vl); } // CHECK-RV64-LABEL: @test_vnsrl_wx_u32m4_m( @@ -543,6 +543,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vnsrl_wx_u32m4_m(vbool8_t mask, vuint64m8_t op1, size_t shift, size_t vl) { - return vnsrl_wx_u32m4_m(mask, op1, shift, vl); + return __riscv_vnsrl_wx_u32m4_m(mask, op1, shift, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vor.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vor.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vor.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vor.c @@ -12,7 +12,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vor_vv_i8mf8(vint8mf8_t op1, vint8mf8_t op2, size_t vl) { - return vor_vv_i8mf8(op1, op2, vl); + return __riscv_vor_vv_i8mf8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vx_i8mf8( @@ -21,7 +21,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vor_vx_i8mf8(vint8mf8_t op1, int8_t op2, size_t vl) { - return vor_vx_i8mf8(op1, op2, vl); + return __riscv_vor_vx_i8mf8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vv_i8mf4( @@ -30,7 +30,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vor_vv_i8mf4(vint8mf4_t op1, vint8mf4_t op2, size_t vl) { - return vor_vv_i8mf4(op1, op2, vl); + return __riscv_vor_vv_i8mf4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vx_i8mf4( @@ -39,7 +39,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vor_vx_i8mf4(vint8mf4_t op1, int8_t op2, size_t vl) { - return vor_vx_i8mf4(op1, op2, vl); + return __riscv_vor_vx_i8mf4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vv_i8mf2( @@ -48,7 +48,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vor_vv_i8mf2(vint8mf2_t op1, vint8mf2_t op2, size_t vl) { - return vor_vv_i8mf2(op1, op2, vl); + return __riscv_vor_vv_i8mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vx_i8mf2( @@ -57,7 +57,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vor_vx_i8mf2(vint8mf2_t op1, int8_t op2, size_t vl) { - return vor_vx_i8mf2(op1, op2, vl); + return __riscv_vor_vx_i8mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vv_i8m1( @@ -66,7 +66,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vor_vv_i8m1(vint8m1_t op1, vint8m1_t op2, size_t vl) { - return vor_vv_i8m1(op1, op2, vl); + return __riscv_vor_vv_i8m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vx_i8m1( @@ -75,7 +75,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vor_vx_i8m1(vint8m1_t op1, int8_t op2, size_t vl) { - return vor_vx_i8m1(op1, op2, vl); + return __riscv_vor_vx_i8m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vv_i8m2( @@ -84,7 +84,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m2_t test_vor_vv_i8m2(vint8m2_t op1, vint8m2_t op2, size_t vl) { - return vor_vv_i8m2(op1, op2, vl); + return __riscv_vor_vv_i8m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vx_i8m2( @@ -93,7 +93,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m2_t test_vor_vx_i8m2(vint8m2_t op1, int8_t op2, size_t vl) { - return vor_vx_i8m2(op1, op2, vl); + return __riscv_vor_vx_i8m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vv_i8m4( @@ -102,7 +102,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m4_t test_vor_vv_i8m4(vint8m4_t op1, vint8m4_t op2, size_t vl) { - return vor_vv_i8m4(op1, op2, vl); + return __riscv_vor_vv_i8m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vx_i8m4( @@ -111,7 +111,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m4_t test_vor_vx_i8m4(vint8m4_t op1, int8_t op2, size_t vl) { - return vor_vx_i8m4(op1, op2, vl); + return __riscv_vor_vx_i8m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vv_i8m8( @@ -120,7 +120,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m8_t test_vor_vv_i8m8(vint8m8_t op1, vint8m8_t op2, size_t vl) { - return vor_vv_i8m8(op1, op2, vl); + return __riscv_vor_vv_i8m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vx_i8m8( @@ -129,7 +129,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m8_t test_vor_vx_i8m8(vint8m8_t op1, int8_t op2, size_t vl) { - return vor_vx_i8m8(op1, op2, vl); + return __riscv_vor_vx_i8m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vv_i16mf4( @@ -138,7 +138,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vor_vv_i16mf4(vint16mf4_t op1, vint16mf4_t op2, size_t vl) { - return vor_vv_i16mf4(op1, op2, vl); + return __riscv_vor_vv_i16mf4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vx_i16mf4( @@ -147,7 +147,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vor_vx_i16mf4(vint16mf4_t op1, int16_t op2, size_t vl) { - return vor_vx_i16mf4(op1, op2, vl); + return __riscv_vor_vx_i16mf4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vv_i16mf2( @@ -156,7 +156,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vor_vv_i16mf2(vint16mf2_t op1, vint16mf2_t op2, size_t vl) { - return vor_vv_i16mf2(op1, op2, vl); + return __riscv_vor_vv_i16mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vx_i16mf2( @@ -165,7 +165,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vor_vx_i16mf2(vint16mf2_t op1, int16_t op2, size_t vl) { - return vor_vx_i16mf2(op1, op2, vl); + return __riscv_vor_vx_i16mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vv_i16m1( @@ -174,7 +174,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vor_vv_i16m1(vint16m1_t op1, vint16m1_t op2, size_t vl) { - return vor_vv_i16m1(op1, op2, vl); + return __riscv_vor_vv_i16m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vx_i16m1( @@ -183,7 +183,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vor_vx_i16m1(vint16m1_t op1, int16_t op2, size_t vl) { - return vor_vx_i16m1(op1, op2, vl); + return __riscv_vor_vx_i16m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vv_i16m2( @@ -192,7 +192,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vor_vv_i16m2(vint16m2_t op1, vint16m2_t op2, size_t vl) { - return vor_vv_i16m2(op1, op2, vl); + return __riscv_vor_vv_i16m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vx_i16m2( @@ -201,7 +201,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vor_vx_i16m2(vint16m2_t op1, int16_t op2, size_t vl) { - return vor_vx_i16m2(op1, op2, vl); + return __riscv_vor_vx_i16m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vv_i16m4( @@ -210,7 +210,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vor_vv_i16m4(vint16m4_t op1, vint16m4_t op2, size_t vl) { - return vor_vv_i16m4(op1, op2, vl); + return __riscv_vor_vv_i16m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vx_i16m4( @@ -219,7 +219,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vor_vx_i16m4(vint16m4_t op1, int16_t op2, size_t vl) { - return vor_vx_i16m4(op1, op2, vl); + return __riscv_vor_vx_i16m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vv_i16m8( @@ -228,7 +228,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m8_t test_vor_vv_i16m8(vint16m8_t op1, vint16m8_t op2, size_t vl) { - return vor_vv_i16m8(op1, op2, vl); + return __riscv_vor_vv_i16m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vx_i16m8( @@ -237,7 +237,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m8_t test_vor_vx_i16m8(vint16m8_t op1, int16_t op2, size_t vl) { - return vor_vx_i16m8(op1, op2, vl); + return __riscv_vor_vx_i16m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vv_i32mf2( @@ -246,7 +246,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vor_vv_i32mf2(vint32mf2_t op1, vint32mf2_t op2, size_t vl) { - return vor_vv_i32mf2(op1, op2, vl); + return __riscv_vor_vv_i32mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vx_i32mf2( @@ -255,7 +255,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vor_vx_i32mf2(vint32mf2_t op1, int32_t op2, size_t vl) { - return vor_vx_i32mf2(op1, op2, vl); + return __riscv_vor_vx_i32mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vv_i32m1( @@ -264,7 +264,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vor_vv_i32m1(vint32m1_t op1, vint32m1_t op2, size_t vl) { - return vor_vv_i32m1(op1, op2, vl); + return __riscv_vor_vv_i32m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vx_i32m1( @@ -273,7 +273,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vor_vx_i32m1(vint32m1_t op1, int32_t op2, size_t vl) { - return vor_vx_i32m1(op1, op2, vl); + return __riscv_vor_vx_i32m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vv_i32m2( @@ -282,7 +282,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vor_vv_i32m2(vint32m2_t op1, vint32m2_t op2, size_t vl) { - return vor_vv_i32m2(op1, op2, vl); + return __riscv_vor_vv_i32m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vx_i32m2( @@ -291,7 +291,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vor_vx_i32m2(vint32m2_t op1, int32_t op2, size_t vl) { - return vor_vx_i32m2(op1, op2, vl); + return __riscv_vor_vx_i32m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vv_i32m4( @@ -300,7 +300,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vor_vv_i32m4(vint32m4_t op1, vint32m4_t op2, size_t vl) { - return vor_vv_i32m4(op1, op2, vl); + return __riscv_vor_vv_i32m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vx_i32m4( @@ -309,7 +309,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vor_vx_i32m4(vint32m4_t op1, int32_t op2, size_t vl) { - return vor_vx_i32m4(op1, op2, vl); + return __riscv_vor_vx_i32m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vv_i32m8( @@ -318,7 +318,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m8_t test_vor_vv_i32m8(vint32m8_t op1, vint32m8_t op2, size_t vl) { - return vor_vv_i32m8(op1, op2, vl); + return __riscv_vor_vv_i32m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vx_i32m8( @@ -327,7 +327,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m8_t test_vor_vx_i32m8(vint32m8_t op1, int32_t op2, size_t vl) { - return vor_vx_i32m8(op1, op2, vl); + return __riscv_vor_vx_i32m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vv_i64m1( @@ -336,7 +336,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vor_vv_i64m1(vint64m1_t op1, vint64m1_t op2, size_t vl) { - return vor_vv_i64m1(op1, op2, vl); + return __riscv_vor_vv_i64m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vx_i64m1( @@ -345,7 +345,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vor_vx_i64m1(vint64m1_t op1, int64_t op2, size_t vl) { - return vor_vx_i64m1(op1, op2, vl); + return __riscv_vor_vx_i64m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vv_i64m2( @@ -354,7 +354,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m2_t test_vor_vv_i64m2(vint64m2_t op1, vint64m2_t op2, size_t vl) { - return vor_vv_i64m2(op1, op2, vl); + return __riscv_vor_vv_i64m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vx_i64m2( @@ -363,7 +363,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m2_t test_vor_vx_i64m2(vint64m2_t op1, int64_t op2, size_t vl) { - return vor_vx_i64m2(op1, op2, vl); + return __riscv_vor_vx_i64m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vv_i64m4( @@ -372,7 +372,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m4_t test_vor_vv_i64m4(vint64m4_t op1, vint64m4_t op2, size_t vl) { - return vor_vv_i64m4(op1, op2, vl); + return __riscv_vor_vv_i64m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vx_i64m4( @@ -381,7 +381,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m4_t test_vor_vx_i64m4(vint64m4_t op1, int64_t op2, size_t vl) { - return vor_vx_i64m4(op1, op2, vl); + return __riscv_vor_vx_i64m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vv_i64m8( @@ -390,7 +390,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m8_t test_vor_vv_i64m8(vint64m8_t op1, vint64m8_t op2, size_t vl) { - return vor_vv_i64m8(op1, op2, vl); + return __riscv_vor_vv_i64m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vx_i64m8( @@ -399,7 +399,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m8_t test_vor_vx_i64m8(vint64m8_t op1, int64_t op2, size_t vl) { - return vor_vx_i64m8(op1, op2, vl); + return __riscv_vor_vx_i64m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vv_u8mf8( @@ -408,7 +408,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf8_t test_vor_vv_u8mf8(vuint8mf8_t op1, vuint8mf8_t op2, size_t vl) { - return vor_vv_u8mf8(op1, op2, vl); + return __riscv_vor_vv_u8mf8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vx_u8mf8( @@ -417,7 +417,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf8_t test_vor_vx_u8mf8(vuint8mf8_t op1, uint8_t op2, size_t vl) { - return vor_vx_u8mf8(op1, op2, vl); + return __riscv_vor_vx_u8mf8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vv_u8mf4( @@ -426,7 +426,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf4_t test_vor_vv_u8mf4(vuint8mf4_t op1, vuint8mf4_t op2, size_t vl) { - return vor_vv_u8mf4(op1, op2, vl); + return __riscv_vor_vv_u8mf4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vx_u8mf4( @@ -435,7 +435,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf4_t test_vor_vx_u8mf4(vuint8mf4_t op1, uint8_t op2, size_t vl) { - return vor_vx_u8mf4(op1, op2, vl); + return __riscv_vor_vx_u8mf4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vv_u8mf2( @@ -444,7 +444,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf2_t test_vor_vv_u8mf2(vuint8mf2_t op1, vuint8mf2_t op2, size_t vl) { - return vor_vv_u8mf2(op1, op2, vl); + return __riscv_vor_vv_u8mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vx_u8mf2( @@ -453,7 +453,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf2_t test_vor_vx_u8mf2(vuint8mf2_t op1, uint8_t op2, size_t vl) { - return vor_vx_u8mf2(op1, op2, vl); + return __riscv_vor_vx_u8mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vv_u8m1( @@ -462,7 +462,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vor_vv_u8m1(vuint8m1_t op1, vuint8m1_t op2, size_t vl) { - return vor_vv_u8m1(op1, op2, vl); + return __riscv_vor_vv_u8m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vx_u8m1( @@ -471,7 +471,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vor_vx_u8m1(vuint8m1_t op1, uint8_t op2, size_t vl) { - return vor_vx_u8m1(op1, op2, vl); + return __riscv_vor_vx_u8m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vv_u8m2( @@ -480,7 +480,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m2_t test_vor_vv_u8m2(vuint8m2_t op1, vuint8m2_t op2, size_t vl) { - return vor_vv_u8m2(op1, op2, vl); + return __riscv_vor_vv_u8m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vx_u8m2( @@ -489,7 +489,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m2_t test_vor_vx_u8m2(vuint8m2_t op1, uint8_t op2, size_t vl) { - return vor_vx_u8m2(op1, op2, vl); + return __riscv_vor_vx_u8m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vv_u8m4( @@ -498,7 +498,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m4_t test_vor_vv_u8m4(vuint8m4_t op1, vuint8m4_t op2, size_t vl) { - return vor_vv_u8m4(op1, op2, vl); + return __riscv_vor_vv_u8m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vx_u8m4( @@ -507,7 +507,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m4_t test_vor_vx_u8m4(vuint8m4_t op1, uint8_t op2, size_t vl) { - return vor_vx_u8m4(op1, op2, vl); + return __riscv_vor_vx_u8m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vv_u8m8( @@ -516,7 +516,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m8_t test_vor_vv_u8m8(vuint8m8_t op1, vuint8m8_t op2, size_t vl) { - return vor_vv_u8m8(op1, op2, vl); + return __riscv_vor_vv_u8m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vx_u8m8( @@ -525,7 +525,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m8_t test_vor_vx_u8m8(vuint8m8_t op1, uint8_t op2, size_t vl) { - return vor_vx_u8m8(op1, op2, vl); + return __riscv_vor_vx_u8m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vv_u16mf4( @@ -534,7 +534,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vor_vv_u16mf4(vuint16mf4_t op1, vuint16mf4_t op2, size_t vl) { - return vor_vv_u16mf4(op1, op2, vl); + return __riscv_vor_vv_u16mf4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vx_u16mf4( @@ -543,7 +543,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vor_vx_u16mf4(vuint16mf4_t op1, uint16_t op2, size_t vl) { - return vor_vx_u16mf4(op1, op2, vl); + return __riscv_vor_vx_u16mf4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vv_u16mf2( @@ -552,7 +552,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vor_vv_u16mf2(vuint16mf2_t op1, vuint16mf2_t op2, size_t vl) { - return vor_vv_u16mf2(op1, op2, vl); + return __riscv_vor_vv_u16mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vx_u16mf2( @@ -561,7 +561,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vor_vx_u16mf2(vuint16mf2_t op1, uint16_t op2, size_t vl) { - return vor_vx_u16mf2(op1, op2, vl); + return __riscv_vor_vx_u16mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vv_u16m1( @@ -570,7 +570,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vor_vv_u16m1(vuint16m1_t op1, vuint16m1_t op2, size_t vl) { - return vor_vv_u16m1(op1, op2, vl); + return __riscv_vor_vv_u16m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vx_u16m1( @@ -579,7 +579,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vor_vx_u16m1(vuint16m1_t op1, uint16_t op2, size_t vl) { - return vor_vx_u16m1(op1, op2, vl); + return __riscv_vor_vx_u16m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vv_u16m2( @@ -588,7 +588,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vor_vv_u16m2(vuint16m2_t op1, vuint16m2_t op2, size_t vl) { - return vor_vv_u16m2(op1, op2, vl); + return __riscv_vor_vv_u16m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vx_u16m2( @@ -597,7 +597,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vor_vx_u16m2(vuint16m2_t op1, uint16_t op2, size_t vl) { - return vor_vx_u16m2(op1, op2, vl); + return __riscv_vor_vx_u16m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vv_u16m4( @@ -606,7 +606,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_vor_vv_u16m4(vuint16m4_t op1, vuint16m4_t op2, size_t vl) { - return vor_vv_u16m4(op1, op2, vl); + return __riscv_vor_vv_u16m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vx_u16m4( @@ -615,7 +615,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_vor_vx_u16m4(vuint16m4_t op1, uint16_t op2, size_t vl) { - return vor_vx_u16m4(op1, op2, vl); + return __riscv_vor_vx_u16m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vv_u16m8( @@ -624,7 +624,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m8_t test_vor_vv_u16m8(vuint16m8_t op1, vuint16m8_t op2, size_t vl) { - return vor_vv_u16m8(op1, op2, vl); + return __riscv_vor_vv_u16m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vx_u16m8( @@ -633,7 +633,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m8_t test_vor_vx_u16m8(vuint16m8_t op1, uint16_t op2, size_t vl) { - return vor_vx_u16m8(op1, op2, vl); + return __riscv_vor_vx_u16m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vv_u32mf2( @@ -642,7 +642,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vor_vv_u32mf2(vuint32mf2_t op1, vuint32mf2_t op2, size_t vl) { - return vor_vv_u32mf2(op1, op2, vl); + return __riscv_vor_vv_u32mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vx_u32mf2( @@ -651,7 +651,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vor_vx_u32mf2(vuint32mf2_t op1, uint32_t op2, size_t vl) { - return vor_vx_u32mf2(op1, op2, vl); + return __riscv_vor_vx_u32mf2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vv_u32m1( @@ -660,7 +660,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vor_vv_u32m1(vuint32m1_t op1, vuint32m1_t op2, size_t vl) { - return vor_vv_u32m1(op1, op2, vl); + return __riscv_vor_vv_u32m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vx_u32m1( @@ -669,7 +669,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vor_vx_u32m1(vuint32m1_t op1, uint32_t op2, size_t vl) { - return vor_vx_u32m1(op1, op2, vl); + return __riscv_vor_vx_u32m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vv_u32m2( @@ -678,7 +678,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vor_vv_u32m2(vuint32m2_t op1, vuint32m2_t op2, size_t vl) { - return vor_vv_u32m2(op1, op2, vl); + return __riscv_vor_vv_u32m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vx_u32m2( @@ -687,7 +687,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vor_vx_u32m2(vuint32m2_t op1, uint32_t op2, size_t vl) { - return vor_vx_u32m2(op1, op2, vl); + return __riscv_vor_vx_u32m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vv_u32m4( @@ -696,7 +696,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vor_vv_u32m4(vuint32m4_t op1, vuint32m4_t op2, size_t vl) { - return vor_vv_u32m4(op1, op2, vl); + return __riscv_vor_vv_u32m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vx_u32m4( @@ -705,7 +705,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vor_vx_u32m4(vuint32m4_t op1, uint32_t op2, size_t vl) { - return vor_vx_u32m4(op1, op2, vl); + return __riscv_vor_vx_u32m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vv_u32m8( @@ -714,7 +714,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m8_t test_vor_vv_u32m8(vuint32m8_t op1, vuint32m8_t op2, size_t vl) { - return vor_vv_u32m8(op1, op2, vl); + return __riscv_vor_vv_u32m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vx_u32m8( @@ -723,7 +723,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m8_t test_vor_vx_u32m8(vuint32m8_t op1, uint32_t op2, size_t vl) { - return vor_vx_u32m8(op1, op2, vl); + return __riscv_vor_vx_u32m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vv_u64m1( @@ -732,7 +732,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m1_t test_vor_vv_u64m1(vuint64m1_t op1, vuint64m1_t op2, size_t vl) { - return vor_vv_u64m1(op1, op2, vl); + return __riscv_vor_vv_u64m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vx_u64m1( @@ -741,7 +741,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m1_t test_vor_vx_u64m1(vuint64m1_t op1, uint64_t op2, size_t vl) { - return vor_vx_u64m1(op1, op2, vl); + return __riscv_vor_vx_u64m1(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vv_u64m2( @@ -750,7 +750,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m2_t test_vor_vv_u64m2(vuint64m2_t op1, vuint64m2_t op2, size_t vl) { - return vor_vv_u64m2(op1, op2, vl); + return __riscv_vor_vv_u64m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vx_u64m2( @@ -759,7 +759,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m2_t test_vor_vx_u64m2(vuint64m2_t op1, uint64_t op2, size_t vl) { - return vor_vx_u64m2(op1, op2, vl); + return __riscv_vor_vx_u64m2(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vv_u64m4( @@ -768,7 +768,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m4_t test_vor_vv_u64m4(vuint64m4_t op1, vuint64m4_t op2, size_t vl) { - return vor_vv_u64m4(op1, op2, vl); + return __riscv_vor_vv_u64m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vx_u64m4( @@ -777,7 +777,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m4_t test_vor_vx_u64m4(vuint64m4_t op1, uint64_t op2, size_t vl) { - return vor_vx_u64m4(op1, op2, vl); + return __riscv_vor_vx_u64m4(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vv_u64m8( @@ -786,7 +786,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m8_t test_vor_vv_u64m8(vuint64m8_t op1, vuint64m8_t op2, size_t vl) { - return vor_vv_u64m8(op1, op2, vl); + return __riscv_vor_vv_u64m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vx_u64m8( @@ -795,7 +795,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m8_t test_vor_vx_u64m8(vuint64m8_t op1, uint64_t op2, size_t vl) { - return vor_vx_u64m8(op1, op2, vl); + return __riscv_vor_vx_u64m8(op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vv_i8mf8_m( @@ -804,7 +804,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vor_vv_i8mf8_m(vbool64_t mask, vint8mf8_t op1, vint8mf8_t op2, size_t vl) { - return vor_vv_i8mf8_m(mask, op1, op2, vl); + return __riscv_vor_vv_i8mf8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vx_i8mf8_m( @@ -813,7 +813,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf8_t test_vor_vx_i8mf8_m(vbool64_t mask, vint8mf8_t op1, int8_t op2, size_t vl) { - return vor_vx_i8mf8_m(mask, op1, op2, vl); + return __riscv_vor_vx_i8mf8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vv_i8mf4_m( @@ -822,7 +822,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vor_vv_i8mf4_m(vbool32_t mask, vint8mf4_t op1, vint8mf4_t op2, size_t vl) { - return vor_vv_i8mf4_m(mask, op1, op2, vl); + return __riscv_vor_vv_i8mf4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vx_i8mf4_m( @@ -831,7 +831,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf4_t test_vor_vx_i8mf4_m(vbool32_t mask, vint8mf4_t op1, int8_t op2, size_t vl) { - return vor_vx_i8mf4_m(mask, op1, op2, vl); + return __riscv_vor_vx_i8mf4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vv_i8mf2_m( @@ -840,7 +840,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vor_vv_i8mf2_m(vbool16_t mask, vint8mf2_t op1, vint8mf2_t op2, size_t vl) { - return vor_vv_i8mf2_m(mask, op1, op2, vl); + return __riscv_vor_vv_i8mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vx_i8mf2_m( @@ -849,7 +849,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8mf2_t test_vor_vx_i8mf2_m(vbool16_t mask, vint8mf2_t op1, int8_t op2, size_t vl) { - return vor_vx_i8mf2_m(mask, op1, op2, vl); + return __riscv_vor_vx_i8mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vv_i8m1_m( @@ -858,7 +858,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vor_vv_i8m1_m(vbool8_t mask, vint8m1_t op1, vint8m1_t op2, size_t vl) { - return vor_vv_i8m1_m(mask, op1, op2, vl); + return __riscv_vor_vv_i8m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vx_i8m1_m( @@ -867,7 +867,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vor_vx_i8m1_m(vbool8_t mask, vint8m1_t op1, int8_t op2, size_t vl) { - return vor_vx_i8m1_m(mask, op1, op2, vl); + return __riscv_vor_vx_i8m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vv_i8m2_m( @@ -876,7 +876,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m2_t test_vor_vv_i8m2_m(vbool4_t mask, vint8m2_t op1, vint8m2_t op2, size_t vl) { - return vor_vv_i8m2_m(mask, op1, op2, vl); + return __riscv_vor_vv_i8m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vx_i8m2_m( @@ -885,7 +885,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m2_t test_vor_vx_i8m2_m(vbool4_t mask, vint8m2_t op1, int8_t op2, size_t vl) { - return vor_vx_i8m2_m(mask, op1, op2, vl); + return __riscv_vor_vx_i8m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vv_i8m4_m( @@ -894,7 +894,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m4_t test_vor_vv_i8m4_m(vbool2_t mask, vint8m4_t op1, vint8m4_t op2, size_t vl) { - return vor_vv_i8m4_m(mask, op1, op2, vl); + return __riscv_vor_vv_i8m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vx_i8m4_m( @@ -903,7 +903,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m4_t test_vor_vx_i8m4_m(vbool2_t mask, vint8m4_t op1, int8_t op2, size_t vl) { - return vor_vx_i8m4_m(mask, op1, op2, vl); + return __riscv_vor_vx_i8m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vv_i8m8_m( @@ -912,7 +912,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m8_t test_vor_vv_i8m8_m(vbool1_t mask, vint8m8_t op1, vint8m8_t op2, size_t vl) { - return vor_vv_i8m8_m(mask, op1, op2, vl); + return __riscv_vor_vv_i8m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vx_i8m8_m( @@ -921,7 +921,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m8_t test_vor_vx_i8m8_m(vbool1_t mask, vint8m8_t op1, int8_t op2, size_t vl) { - return vor_vx_i8m8_m(mask, op1, op2, vl); + return __riscv_vor_vx_i8m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vv_i16mf4_m( @@ -930,7 +930,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vor_vv_i16mf4_m(vbool64_t mask, vint16mf4_t op1, vint16mf4_t op2, size_t vl) { - return vor_vv_i16mf4_m(mask, op1, op2, vl); + return __riscv_vor_vv_i16mf4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vx_i16mf4_m( @@ -939,7 +939,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf4_t test_vor_vx_i16mf4_m(vbool64_t mask, vint16mf4_t op1, int16_t op2, size_t vl) { - return vor_vx_i16mf4_m(mask, op1, op2, vl); + return __riscv_vor_vx_i16mf4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vv_i16mf2_m( @@ -948,7 +948,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vor_vv_i16mf2_m(vbool32_t mask, vint16mf2_t op1, vint16mf2_t op2, size_t vl) { - return vor_vv_i16mf2_m(mask, op1, op2, vl); + return __riscv_vor_vv_i16mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vx_i16mf2_m( @@ -957,7 +957,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16mf2_t test_vor_vx_i16mf2_m(vbool32_t mask, vint16mf2_t op1, int16_t op2, size_t vl) { - return vor_vx_i16mf2_m(mask, op1, op2, vl); + return __riscv_vor_vx_i16mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vv_i16m1_m( @@ -966,7 +966,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vor_vv_i16m1_m(vbool16_t mask, vint16m1_t op1, vint16m1_t op2, size_t vl) { - return vor_vv_i16m1_m(mask, op1, op2, vl); + return __riscv_vor_vv_i16m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vx_i16m1_m( @@ -975,7 +975,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vor_vx_i16m1_m(vbool16_t mask, vint16m1_t op1, int16_t op2, size_t vl) { - return vor_vx_i16m1_m(mask, op1, op2, vl); + return __riscv_vor_vx_i16m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vv_i16m2_m( @@ -984,7 +984,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vor_vv_i16m2_m(vbool8_t mask, vint16m2_t op1, vint16m2_t op2, size_t vl) { - return vor_vv_i16m2_m(mask, op1, op2, vl); + return __riscv_vor_vv_i16m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vx_i16m2_m( @@ -993,7 +993,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m2_t test_vor_vx_i16m2_m(vbool8_t mask, vint16m2_t op1, int16_t op2, size_t vl) { - return vor_vx_i16m2_m(mask, op1, op2, vl); + return __riscv_vor_vx_i16m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vv_i16m4_m( @@ -1002,7 +1002,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vor_vv_i16m4_m(vbool4_t mask, vint16m4_t op1, vint16m4_t op2, size_t vl) { - return vor_vv_i16m4_m(mask, op1, op2, vl); + return __riscv_vor_vv_i16m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vx_i16m4_m( @@ -1011,7 +1011,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m4_t test_vor_vx_i16m4_m(vbool4_t mask, vint16m4_t op1, int16_t op2, size_t vl) { - return vor_vx_i16m4_m(mask, op1, op2, vl); + return __riscv_vor_vx_i16m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vv_i16m8_m( @@ -1020,7 +1020,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m8_t test_vor_vv_i16m8_m(vbool2_t mask, vint16m8_t op1, vint16m8_t op2, size_t vl) { - return vor_vv_i16m8_m(mask, op1, op2, vl); + return __riscv_vor_vv_i16m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vx_i16m8_m( @@ -1029,7 +1029,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m8_t test_vor_vx_i16m8_m(vbool2_t mask, vint16m8_t op1, int16_t op2, size_t vl) { - return vor_vx_i16m8_m(mask, op1, op2, vl); + return __riscv_vor_vx_i16m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vv_i32mf2_m( @@ -1038,7 +1038,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vor_vv_i32mf2_m(vbool64_t mask, vint32mf2_t op1, vint32mf2_t op2, size_t vl) { - return vor_vv_i32mf2_m(mask, op1, op2, vl); + return __riscv_vor_vv_i32mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vx_i32mf2_m( @@ -1047,7 +1047,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32mf2_t test_vor_vx_i32mf2_m(vbool64_t mask, vint32mf2_t op1, int32_t op2, size_t vl) { - return vor_vx_i32mf2_m(mask, op1, op2, vl); + return __riscv_vor_vx_i32mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vv_i32m1_m( @@ -1056,7 +1056,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vor_vv_i32m1_m(vbool32_t mask, vint32m1_t op1, vint32m1_t op2, size_t vl) { - return vor_vv_i32m1_m(mask, op1, op2, vl); + return __riscv_vor_vv_i32m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vx_i32m1_m( @@ -1065,7 +1065,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vor_vx_i32m1_m(vbool32_t mask, vint32m1_t op1, int32_t op2, size_t vl) { - return vor_vx_i32m1_m(mask, op1, op2, vl); + return __riscv_vor_vx_i32m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vv_i32m2_m( @@ -1074,7 +1074,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vor_vv_i32m2_m(vbool16_t mask, vint32m2_t op1, vint32m2_t op2, size_t vl) { - return vor_vv_i32m2_m(mask, op1, op2, vl); + return __riscv_vor_vv_i32m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vx_i32m2_m( @@ -1083,7 +1083,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m2_t test_vor_vx_i32m2_m(vbool16_t mask, vint32m2_t op1, int32_t op2, size_t vl) { - return vor_vx_i32m2_m(mask, op1, op2, vl); + return __riscv_vor_vx_i32m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vv_i32m4_m( @@ -1092,7 +1092,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vor_vv_i32m4_m(vbool8_t mask, vint32m4_t op1, vint32m4_t op2, size_t vl) { - return vor_vv_i32m4_m(mask, op1, op2, vl); + return __riscv_vor_vv_i32m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vx_i32m4_m( @@ -1101,7 +1101,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m4_t test_vor_vx_i32m4_m(vbool8_t mask, vint32m4_t op1, int32_t op2, size_t vl) { - return vor_vx_i32m4_m(mask, op1, op2, vl); + return __riscv_vor_vx_i32m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vv_i32m8_m( @@ -1110,7 +1110,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m8_t test_vor_vv_i32m8_m(vbool4_t mask, vint32m8_t op1, vint32m8_t op2, size_t vl) { - return vor_vv_i32m8_m(mask, op1, op2, vl); + return __riscv_vor_vv_i32m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vx_i32m8_m( @@ -1119,7 +1119,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m8_t test_vor_vx_i32m8_m(vbool4_t mask, vint32m8_t op1, int32_t op2, size_t vl) { - return vor_vx_i32m8_m(mask, op1, op2, vl); + return __riscv_vor_vx_i32m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vv_i64m1_m( @@ -1128,7 +1128,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vor_vv_i64m1_m(vbool64_t mask, vint64m1_t op1, vint64m1_t op2, size_t vl) { - return vor_vv_i64m1_m(mask, op1, op2, vl); + return __riscv_vor_vv_i64m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vx_i64m1_m( @@ -1137,7 +1137,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vor_vx_i64m1_m(vbool64_t mask, vint64m1_t op1, int64_t op2, size_t vl) { - return vor_vx_i64m1_m(mask, op1, op2, vl); + return __riscv_vor_vx_i64m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vv_i64m2_m( @@ -1146,7 +1146,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m2_t test_vor_vv_i64m2_m(vbool32_t mask, vint64m2_t op1, vint64m2_t op2, size_t vl) { - return vor_vv_i64m2_m(mask, op1, op2, vl); + return __riscv_vor_vv_i64m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vx_i64m2_m( @@ -1155,7 +1155,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m2_t test_vor_vx_i64m2_m(vbool32_t mask, vint64m2_t op1, int64_t op2, size_t vl) { - return vor_vx_i64m2_m(mask, op1, op2, vl); + return __riscv_vor_vx_i64m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vv_i64m4_m( @@ -1164,7 +1164,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m4_t test_vor_vv_i64m4_m(vbool16_t mask, vint64m4_t op1, vint64m4_t op2, size_t vl) { - return vor_vv_i64m4_m(mask, op1, op2, vl); + return __riscv_vor_vv_i64m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vx_i64m4_m( @@ -1173,7 +1173,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m4_t test_vor_vx_i64m4_m(vbool16_t mask, vint64m4_t op1, int64_t op2, size_t vl) { - return vor_vx_i64m4_m(mask, op1, op2, vl); + return __riscv_vor_vx_i64m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vv_i64m8_m( @@ -1182,7 +1182,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m8_t test_vor_vv_i64m8_m(vbool8_t mask, vint64m8_t op1, vint64m8_t op2, size_t vl) { - return vor_vv_i64m8_m(mask, op1, op2, vl); + return __riscv_vor_vv_i64m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vx_i64m8_m( @@ -1191,7 +1191,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m8_t test_vor_vx_i64m8_m(vbool8_t mask, vint64m8_t op1, int64_t op2, size_t vl) { - return vor_vx_i64m8_m(mask, op1, op2, vl); + return __riscv_vor_vx_i64m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vv_u8mf8_m( @@ -1200,7 +1200,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf8_t test_vor_vv_u8mf8_m(vbool64_t mask, vuint8mf8_t op1, vuint8mf8_t op2, size_t vl) { - return vor_vv_u8mf8_m(mask, op1, op2, vl); + return __riscv_vor_vv_u8mf8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vx_u8mf8_m( @@ -1209,7 +1209,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf8_t test_vor_vx_u8mf8_m(vbool64_t mask, vuint8mf8_t op1, uint8_t op2, size_t vl) { - return vor_vx_u8mf8_m(mask, op1, op2, vl); + return __riscv_vor_vx_u8mf8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vv_u8mf4_m( @@ -1218,7 +1218,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf4_t test_vor_vv_u8mf4_m(vbool32_t mask, vuint8mf4_t op1, vuint8mf4_t op2, size_t vl) { - return vor_vv_u8mf4_m(mask, op1, op2, vl); + return __riscv_vor_vv_u8mf4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vx_u8mf4_m( @@ -1227,7 +1227,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf4_t test_vor_vx_u8mf4_m(vbool32_t mask, vuint8mf4_t op1, uint8_t op2, size_t vl) { - return vor_vx_u8mf4_m(mask, op1, op2, vl); + return __riscv_vor_vx_u8mf4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vv_u8mf2_m( @@ -1236,7 +1236,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf2_t test_vor_vv_u8mf2_m(vbool16_t mask, vuint8mf2_t op1, vuint8mf2_t op2, size_t vl) { - return vor_vv_u8mf2_m(mask, op1, op2, vl); + return __riscv_vor_vv_u8mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vx_u8mf2_m( @@ -1245,7 +1245,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8mf2_t test_vor_vx_u8mf2_m(vbool16_t mask, vuint8mf2_t op1, uint8_t op2, size_t vl) { - return vor_vx_u8mf2_m(mask, op1, op2, vl); + return __riscv_vor_vx_u8mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vv_u8m1_m( @@ -1254,7 +1254,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vor_vv_u8m1_m(vbool8_t mask, vuint8m1_t op1, vuint8m1_t op2, size_t vl) { - return vor_vv_u8m1_m(mask, op1, op2, vl); + return __riscv_vor_vv_u8m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vx_u8m1_m( @@ -1263,7 +1263,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vor_vx_u8m1_m(vbool8_t mask, vuint8m1_t op1, uint8_t op2, size_t vl) { - return vor_vx_u8m1_m(mask, op1, op2, vl); + return __riscv_vor_vx_u8m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vv_u8m2_m( @@ -1272,7 +1272,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m2_t test_vor_vv_u8m2_m(vbool4_t mask, vuint8m2_t op1, vuint8m2_t op2, size_t vl) { - return vor_vv_u8m2_m(mask, op1, op2, vl); + return __riscv_vor_vv_u8m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vx_u8m2_m( @@ -1281,7 +1281,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m2_t test_vor_vx_u8m2_m(vbool4_t mask, vuint8m2_t op1, uint8_t op2, size_t vl) { - return vor_vx_u8m2_m(mask, op1, op2, vl); + return __riscv_vor_vx_u8m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vv_u8m4_m( @@ -1290,7 +1290,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m4_t test_vor_vv_u8m4_m(vbool2_t mask, vuint8m4_t op1, vuint8m4_t op2, size_t vl) { - return vor_vv_u8m4_m(mask, op1, op2, vl); + return __riscv_vor_vv_u8m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vx_u8m4_m( @@ -1299,7 +1299,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m4_t test_vor_vx_u8m4_m(vbool2_t mask, vuint8m4_t op1, uint8_t op2, size_t vl) { - return vor_vx_u8m4_m(mask, op1, op2, vl); + return __riscv_vor_vx_u8m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vv_u8m8_m( @@ -1308,7 +1308,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m8_t test_vor_vv_u8m8_m(vbool1_t mask, vuint8m8_t op1, vuint8m8_t op2, size_t vl) { - return vor_vv_u8m8_m(mask, op1, op2, vl); + return __riscv_vor_vv_u8m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vx_u8m8_m( @@ -1317,7 +1317,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m8_t test_vor_vx_u8m8_m(vbool1_t mask, vuint8m8_t op1, uint8_t op2, size_t vl) { - return vor_vx_u8m8_m(mask, op1, op2, vl); + return __riscv_vor_vx_u8m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vv_u16mf4_m( @@ -1326,7 +1326,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vor_vv_u16mf4_m(vbool64_t mask, vuint16mf4_t op1, vuint16mf4_t op2, size_t vl) { - return vor_vv_u16mf4_m(mask, op1, op2, vl); + return __riscv_vor_vv_u16mf4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vx_u16mf4_m( @@ -1335,7 +1335,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf4_t test_vor_vx_u16mf4_m(vbool64_t mask, vuint16mf4_t op1, uint16_t op2, size_t vl) { - return vor_vx_u16mf4_m(mask, op1, op2, vl); + return __riscv_vor_vx_u16mf4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vv_u16mf2_m( @@ -1344,7 +1344,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vor_vv_u16mf2_m(vbool32_t mask, vuint16mf2_t op1, vuint16mf2_t op2, size_t vl) { - return vor_vv_u16mf2_m(mask, op1, op2, vl); + return __riscv_vor_vv_u16mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vx_u16mf2_m( @@ -1353,7 +1353,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16mf2_t test_vor_vx_u16mf2_m(vbool32_t mask, vuint16mf2_t op1, uint16_t op2, size_t vl) { - return vor_vx_u16mf2_m(mask, op1, op2, vl); + return __riscv_vor_vx_u16mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vv_u16m1_m( @@ -1362,7 +1362,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vor_vv_u16m1_m(vbool16_t mask, vuint16m1_t op1, vuint16m1_t op2, size_t vl) { - return vor_vv_u16m1_m(mask, op1, op2, vl); + return __riscv_vor_vv_u16m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vx_u16m1_m( @@ -1371,7 +1371,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vor_vx_u16m1_m(vbool16_t mask, vuint16m1_t op1, uint16_t op2, size_t vl) { - return vor_vx_u16m1_m(mask, op1, op2, vl); + return __riscv_vor_vx_u16m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vv_u16m2_m( @@ -1380,7 +1380,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vor_vv_u16m2_m(vbool8_t mask, vuint16m2_t op1, vuint16m2_t op2, size_t vl) { - return vor_vv_u16m2_m(mask, op1, op2, vl); + return __riscv_vor_vv_u16m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vx_u16m2_m( @@ -1389,7 +1389,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m2_t test_vor_vx_u16m2_m(vbool8_t mask, vuint16m2_t op1, uint16_t op2, size_t vl) { - return vor_vx_u16m2_m(mask, op1, op2, vl); + return __riscv_vor_vx_u16m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vv_u16m4_m( @@ -1398,7 +1398,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_vor_vv_u16m4_m(vbool4_t mask, vuint16m4_t op1, vuint16m4_t op2, size_t vl) { - return vor_vv_u16m4_m(mask, op1, op2, vl); + return __riscv_vor_vv_u16m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vx_u16m4_m( @@ -1407,7 +1407,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m4_t test_vor_vx_u16m4_m(vbool4_t mask, vuint16m4_t op1, uint16_t op2, size_t vl) { - return vor_vx_u16m4_m(mask, op1, op2, vl); + return __riscv_vor_vx_u16m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vv_u16m8_m( @@ -1416,7 +1416,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m8_t test_vor_vv_u16m8_m(vbool2_t mask, vuint16m8_t op1, vuint16m8_t op2, size_t vl) { - return vor_vv_u16m8_m(mask, op1, op2, vl); + return __riscv_vor_vv_u16m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vx_u16m8_m( @@ -1425,7 +1425,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m8_t test_vor_vx_u16m8_m(vbool2_t mask, vuint16m8_t op1, uint16_t op2, size_t vl) { - return vor_vx_u16m8_m(mask, op1, op2, vl); + return __riscv_vor_vx_u16m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vv_u32mf2_m( @@ -1434,7 +1434,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vor_vv_u32mf2_m(vbool64_t mask, vuint32mf2_t op1, vuint32mf2_t op2, size_t vl) { - return vor_vv_u32mf2_m(mask, op1, op2, vl); + return __riscv_vor_vv_u32mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vx_u32mf2_m( @@ -1443,7 +1443,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32mf2_t test_vor_vx_u32mf2_m(vbool64_t mask, vuint32mf2_t op1, uint32_t op2, size_t vl) { - return vor_vx_u32mf2_m(mask, op1, op2, vl); + return __riscv_vor_vx_u32mf2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vv_u32m1_m( @@ -1452,7 +1452,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vor_vv_u32m1_m(vbool32_t mask, vuint32m1_t op1, vuint32m1_t op2, size_t vl) { - return vor_vv_u32m1_m(mask, op1, op2, vl); + return __riscv_vor_vv_u32m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vx_u32m1_m( @@ -1461,7 +1461,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vor_vx_u32m1_m(vbool32_t mask, vuint32m1_t op1, uint32_t op2, size_t vl) { - return vor_vx_u32m1_m(mask, op1, op2, vl); + return __riscv_vor_vx_u32m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vv_u32m2_m( @@ -1470,7 +1470,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vor_vv_u32m2_m(vbool16_t mask, vuint32m2_t op1, vuint32m2_t op2, size_t vl) { - return vor_vv_u32m2_m(mask, op1, op2, vl); + return __riscv_vor_vv_u32m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vx_u32m2_m( @@ -1479,7 +1479,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m2_t test_vor_vx_u32m2_m(vbool16_t mask, vuint32m2_t op1, uint32_t op2, size_t vl) { - return vor_vx_u32m2_m(mask, op1, op2, vl); + return __riscv_vor_vx_u32m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vv_u32m4_m( @@ -1488,7 +1488,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vor_vv_u32m4_m(vbool8_t mask, vuint32m4_t op1, vuint32m4_t op2, size_t vl) { - return vor_vv_u32m4_m(mask, op1, op2, vl); + return __riscv_vor_vv_u32m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vx_u32m4_m( @@ -1497,7 +1497,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m4_t test_vor_vx_u32m4_m(vbool8_t mask, vuint32m4_t op1, uint32_t op2, size_t vl) { - return vor_vx_u32m4_m(mask, op1, op2, vl); + return __riscv_vor_vx_u32m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vv_u32m8_m( @@ -1506,7 +1506,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m8_t test_vor_vv_u32m8_m(vbool4_t mask, vuint32m8_t op1, vuint32m8_t op2, size_t vl) { - return vor_vv_u32m8_m(mask, op1, op2, vl); + return __riscv_vor_vv_u32m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vx_u32m8_m( @@ -1515,7 +1515,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m8_t test_vor_vx_u32m8_m(vbool4_t mask, vuint32m8_t op1, uint32_t op2, size_t vl) { - return vor_vx_u32m8_m(mask, op1, op2, vl); + return __riscv_vor_vx_u32m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vv_u64m1_m( @@ -1524,7 +1524,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m1_t test_vor_vv_u64m1_m(vbool64_t mask, vuint64m1_t op1, vuint64m1_t op2, size_t vl) { - return vor_vv_u64m1_m(mask, op1, op2, vl); + return __riscv_vor_vv_u64m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vx_u64m1_m( @@ -1533,7 +1533,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m1_t test_vor_vx_u64m1_m(vbool64_t mask, vuint64m1_t op1, uint64_t op2, size_t vl) { - return vor_vx_u64m1_m(mask, op1, op2, vl); + return __riscv_vor_vx_u64m1_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vv_u64m2_m( @@ -1542,7 +1542,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m2_t test_vor_vv_u64m2_m(vbool32_t mask, vuint64m2_t op1, vuint64m2_t op2, size_t vl) { - return vor_vv_u64m2_m(mask, op1, op2, vl); + return __riscv_vor_vv_u64m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vx_u64m2_m( @@ -1551,7 +1551,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m2_t test_vor_vx_u64m2_m(vbool32_t mask, vuint64m2_t op1, uint64_t op2, size_t vl) { - return vor_vx_u64m2_m(mask, op1, op2, vl); + return __riscv_vor_vx_u64m2_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vv_u64m4_m( @@ -1560,7 +1560,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m4_t test_vor_vv_u64m4_m(vbool16_t mask, vuint64m4_t op1, vuint64m4_t op2, size_t vl) { - return vor_vv_u64m4_m(mask, op1, op2, vl); + return __riscv_vor_vv_u64m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vx_u64m4_m( @@ -1569,7 +1569,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m4_t test_vor_vx_u64m4_m(vbool16_t mask, vuint64m4_t op1, uint64_t op2, size_t vl) { - return vor_vx_u64m4_m(mask, op1, op2, vl); + return __riscv_vor_vx_u64m4_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vv_u64m8_m( @@ -1578,7 +1578,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m8_t test_vor_vv_u64m8_m(vbool8_t mask, vuint64m8_t op1, vuint64m8_t op2, size_t vl) { - return vor_vv_u64m8_m(mask, op1, op2, vl); + return __riscv_vor_vv_u64m8_m(mask, op1, op2, vl); } // CHECK-RV64-LABEL: @test_vor_vx_u64m8_m( @@ -1587,6 +1587,6 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m8_t test_vor_vx_u64m8_m(vbool8_t mask, vuint64m8_t op1, uint64_t op2, size_t vl) { - return vor_vx_u64m8_m(mask, op1, op2, vl); + return __riscv_vor_vx_u64m8_m(mask, op1, op2, vl); } diff --git a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vredand.c b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vredand.c --- a/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vredand.c +++ b/clang/test/CodeGen/RISCV/rvv-intrinsics-autogenerated/non-policy/non-overloaded/vredand.c @@ -12,7 +12,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vredand_vs_i8mf8_i8m1(vint8mf8_t vector, vint8m1_t scalar, size_t vl) { - return vredand_vs_i8mf8_i8m1(vector, scalar, vl); + return __riscv_vredand_vs_i8mf8_i8m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vredand_vs_i8mf4_i8m1( @@ -21,7 +21,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vredand_vs_i8mf4_i8m1(vint8mf4_t vector, vint8m1_t scalar, size_t vl) { - return vredand_vs_i8mf4_i8m1(vector, scalar, vl); + return __riscv_vredand_vs_i8mf4_i8m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vredand_vs_i8mf2_i8m1( @@ -30,7 +30,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vredand_vs_i8mf2_i8m1(vint8mf2_t vector, vint8m1_t scalar, size_t vl) { - return vredand_vs_i8mf2_i8m1(vector, scalar, vl); + return __riscv_vredand_vs_i8mf2_i8m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vredand_vs_i8m1_i8m1( @@ -39,7 +39,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vredand_vs_i8m1_i8m1(vint8m1_t vector, vint8m1_t scalar, size_t vl) { - return vredand_vs_i8m1_i8m1(vector, scalar, vl); + return __riscv_vredand_vs_i8m1_i8m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vredand_vs_i8m2_i8m1( @@ -48,7 +48,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vredand_vs_i8m2_i8m1(vint8m2_t vector, vint8m1_t scalar, size_t vl) { - return vredand_vs_i8m2_i8m1(vector, scalar, vl); + return __riscv_vredand_vs_i8m2_i8m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vredand_vs_i8m4_i8m1( @@ -57,7 +57,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vredand_vs_i8m4_i8m1(vint8m4_t vector, vint8m1_t scalar, size_t vl) { - return vredand_vs_i8m4_i8m1(vector, scalar, vl); + return __riscv_vredand_vs_i8m4_i8m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vredand_vs_i8m8_i8m1( @@ -66,7 +66,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vredand_vs_i8m8_i8m1(vint8m8_t vector, vint8m1_t scalar, size_t vl) { - return vredand_vs_i8m8_i8m1(vector, scalar, vl); + return __riscv_vredand_vs_i8m8_i8m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vredand_vs_i16mf4_i16m1( @@ -75,7 +75,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vredand_vs_i16mf4_i16m1(vint16mf4_t vector, vint16m1_t scalar, size_t vl) { - return vredand_vs_i16mf4_i16m1(vector, scalar, vl); + return __riscv_vredand_vs_i16mf4_i16m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vredand_vs_i16mf2_i16m1( @@ -84,7 +84,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vredand_vs_i16mf2_i16m1(vint16mf2_t vector, vint16m1_t scalar, size_t vl) { - return vredand_vs_i16mf2_i16m1(vector, scalar, vl); + return __riscv_vredand_vs_i16mf2_i16m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vredand_vs_i16m1_i16m1( @@ -93,7 +93,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vredand_vs_i16m1_i16m1(vint16m1_t vector, vint16m1_t scalar, size_t vl) { - return vredand_vs_i16m1_i16m1(vector, scalar, vl); + return __riscv_vredand_vs_i16m1_i16m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vredand_vs_i16m2_i16m1( @@ -102,7 +102,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vredand_vs_i16m2_i16m1(vint16m2_t vector, vint16m1_t scalar, size_t vl) { - return vredand_vs_i16m2_i16m1(vector, scalar, vl); + return __riscv_vredand_vs_i16m2_i16m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vredand_vs_i16m4_i16m1( @@ -111,7 +111,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vredand_vs_i16m4_i16m1(vint16m4_t vector, vint16m1_t scalar, size_t vl) { - return vredand_vs_i16m4_i16m1(vector, scalar, vl); + return __riscv_vredand_vs_i16m4_i16m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vredand_vs_i16m8_i16m1( @@ -120,7 +120,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vredand_vs_i16m8_i16m1(vint16m8_t vector, vint16m1_t scalar, size_t vl) { - return vredand_vs_i16m8_i16m1(vector, scalar, vl); + return __riscv_vredand_vs_i16m8_i16m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vredand_vs_i32mf2_i32m1( @@ -129,7 +129,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vredand_vs_i32mf2_i32m1(vint32mf2_t vector, vint32m1_t scalar, size_t vl) { - return vredand_vs_i32mf2_i32m1(vector, scalar, vl); + return __riscv_vredand_vs_i32mf2_i32m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vredand_vs_i32m1_i32m1( @@ -138,7 +138,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vredand_vs_i32m1_i32m1(vint32m1_t vector, vint32m1_t scalar, size_t vl) { - return vredand_vs_i32m1_i32m1(vector, scalar, vl); + return __riscv_vredand_vs_i32m1_i32m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vredand_vs_i32m2_i32m1( @@ -147,7 +147,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vredand_vs_i32m2_i32m1(vint32m2_t vector, vint32m1_t scalar, size_t vl) { - return vredand_vs_i32m2_i32m1(vector, scalar, vl); + return __riscv_vredand_vs_i32m2_i32m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vredand_vs_i32m4_i32m1( @@ -156,7 +156,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vredand_vs_i32m4_i32m1(vint32m4_t vector, vint32m1_t scalar, size_t vl) { - return vredand_vs_i32m4_i32m1(vector, scalar, vl); + return __riscv_vredand_vs_i32m4_i32m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vredand_vs_i32m8_i32m1( @@ -165,7 +165,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vredand_vs_i32m8_i32m1(vint32m8_t vector, vint32m1_t scalar, size_t vl) { - return vredand_vs_i32m8_i32m1(vector, scalar, vl); + return __riscv_vredand_vs_i32m8_i32m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vredand_vs_i64m1_i64m1( @@ -174,7 +174,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vredand_vs_i64m1_i64m1(vint64m1_t vector, vint64m1_t scalar, size_t vl) { - return vredand_vs_i64m1_i64m1(vector, scalar, vl); + return __riscv_vredand_vs_i64m1_i64m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vredand_vs_i64m2_i64m1( @@ -183,7 +183,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vredand_vs_i64m2_i64m1(vint64m2_t vector, vint64m1_t scalar, size_t vl) { - return vredand_vs_i64m2_i64m1(vector, scalar, vl); + return __riscv_vredand_vs_i64m2_i64m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vredand_vs_i64m4_i64m1( @@ -192,7 +192,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vredand_vs_i64m4_i64m1(vint64m4_t vector, vint64m1_t scalar, size_t vl) { - return vredand_vs_i64m4_i64m1(vector, scalar, vl); + return __riscv_vredand_vs_i64m4_i64m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vredand_vs_i64m8_i64m1( @@ -201,7 +201,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vredand_vs_i64m8_i64m1(vint64m8_t vector, vint64m1_t scalar, size_t vl) { - return vredand_vs_i64m8_i64m1(vector, scalar, vl); + return __riscv_vredand_vs_i64m8_i64m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vredand_vs_u8mf8_u8m1( @@ -210,7 +210,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vredand_vs_u8mf8_u8m1(vuint8mf8_t vector, vuint8m1_t scalar, size_t vl) { - return vredand_vs_u8mf8_u8m1(vector, scalar, vl); + return __riscv_vredand_vs_u8mf8_u8m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vredand_vs_u8mf4_u8m1( @@ -219,7 +219,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vredand_vs_u8mf4_u8m1(vuint8mf4_t vector, vuint8m1_t scalar, size_t vl) { - return vredand_vs_u8mf4_u8m1(vector, scalar, vl); + return __riscv_vredand_vs_u8mf4_u8m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vredand_vs_u8mf2_u8m1( @@ -228,7 +228,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vredand_vs_u8mf2_u8m1(vuint8mf2_t vector, vuint8m1_t scalar, size_t vl) { - return vredand_vs_u8mf2_u8m1(vector, scalar, vl); + return __riscv_vredand_vs_u8mf2_u8m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vredand_vs_u8m1_u8m1( @@ -237,7 +237,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vredand_vs_u8m1_u8m1(vuint8m1_t vector, vuint8m1_t scalar, size_t vl) { - return vredand_vs_u8m1_u8m1(vector, scalar, vl); + return __riscv_vredand_vs_u8m1_u8m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vredand_vs_u8m2_u8m1( @@ -246,7 +246,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vredand_vs_u8m2_u8m1(vuint8m2_t vector, vuint8m1_t scalar, size_t vl) { - return vredand_vs_u8m2_u8m1(vector, scalar, vl); + return __riscv_vredand_vs_u8m2_u8m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vredand_vs_u8m4_u8m1( @@ -255,7 +255,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vredand_vs_u8m4_u8m1(vuint8m4_t vector, vuint8m1_t scalar, size_t vl) { - return vredand_vs_u8m4_u8m1(vector, scalar, vl); + return __riscv_vredand_vs_u8m4_u8m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vredand_vs_u8m8_u8m1( @@ -264,7 +264,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vredand_vs_u8m8_u8m1(vuint8m8_t vector, vuint8m1_t scalar, size_t vl) { - return vredand_vs_u8m8_u8m1(vector, scalar, vl); + return __riscv_vredand_vs_u8m8_u8m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vredand_vs_u16mf4_u16m1( @@ -273,7 +273,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vredand_vs_u16mf4_u16m1(vuint16mf4_t vector, vuint16m1_t scalar, size_t vl) { - return vredand_vs_u16mf4_u16m1(vector, scalar, vl); + return __riscv_vredand_vs_u16mf4_u16m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vredand_vs_u16mf2_u16m1( @@ -282,7 +282,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vredand_vs_u16mf2_u16m1(vuint16mf2_t vector, vuint16m1_t scalar, size_t vl) { - return vredand_vs_u16mf2_u16m1(vector, scalar, vl); + return __riscv_vredand_vs_u16mf2_u16m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vredand_vs_u16m1_u16m1( @@ -291,7 +291,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vredand_vs_u16m1_u16m1(vuint16m1_t vector, vuint16m1_t scalar, size_t vl) { - return vredand_vs_u16m1_u16m1(vector, scalar, vl); + return __riscv_vredand_vs_u16m1_u16m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vredand_vs_u16m2_u16m1( @@ -300,7 +300,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vredand_vs_u16m2_u16m1(vuint16m2_t vector, vuint16m1_t scalar, size_t vl) { - return vredand_vs_u16m2_u16m1(vector, scalar, vl); + return __riscv_vredand_vs_u16m2_u16m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vredand_vs_u16m4_u16m1( @@ -309,7 +309,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vredand_vs_u16m4_u16m1(vuint16m4_t vector, vuint16m1_t scalar, size_t vl) { - return vredand_vs_u16m4_u16m1(vector, scalar, vl); + return __riscv_vredand_vs_u16m4_u16m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vredand_vs_u16m8_u16m1( @@ -318,7 +318,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint16m1_t test_vredand_vs_u16m8_u16m1(vuint16m8_t vector, vuint16m1_t scalar, size_t vl) { - return vredand_vs_u16m8_u16m1(vector, scalar, vl); + return __riscv_vredand_vs_u16m8_u16m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vredand_vs_u32mf2_u32m1( @@ -327,7 +327,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vredand_vs_u32mf2_u32m1(vuint32mf2_t vector, vuint32m1_t scalar, size_t vl) { - return vredand_vs_u32mf2_u32m1(vector, scalar, vl); + return __riscv_vredand_vs_u32mf2_u32m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vredand_vs_u32m1_u32m1( @@ -336,7 +336,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vredand_vs_u32m1_u32m1(vuint32m1_t vector, vuint32m1_t scalar, size_t vl) { - return vredand_vs_u32m1_u32m1(vector, scalar, vl); + return __riscv_vredand_vs_u32m1_u32m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vredand_vs_u32m2_u32m1( @@ -345,7 +345,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vredand_vs_u32m2_u32m1(vuint32m2_t vector, vuint32m1_t scalar, size_t vl) { - return vredand_vs_u32m2_u32m1(vector, scalar, vl); + return __riscv_vredand_vs_u32m2_u32m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vredand_vs_u32m4_u32m1( @@ -354,7 +354,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vredand_vs_u32m4_u32m1(vuint32m4_t vector, vuint32m1_t scalar, size_t vl) { - return vredand_vs_u32m4_u32m1(vector, scalar, vl); + return __riscv_vredand_vs_u32m4_u32m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vredand_vs_u32m8_u32m1( @@ -363,7 +363,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint32m1_t test_vredand_vs_u32m8_u32m1(vuint32m8_t vector, vuint32m1_t scalar, size_t vl) { - return vredand_vs_u32m8_u32m1(vector, scalar, vl); + return __riscv_vredand_vs_u32m8_u32m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vredand_vs_u64m1_u64m1( @@ -372,7 +372,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m1_t test_vredand_vs_u64m1_u64m1(vuint64m1_t vector, vuint64m1_t scalar, size_t vl) { - return vredand_vs_u64m1_u64m1(vector, scalar, vl); + return __riscv_vredand_vs_u64m1_u64m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vredand_vs_u64m2_u64m1( @@ -381,7 +381,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m1_t test_vredand_vs_u64m2_u64m1(vuint64m2_t vector, vuint64m1_t scalar, size_t vl) { - return vredand_vs_u64m2_u64m1(vector, scalar, vl); + return __riscv_vredand_vs_u64m2_u64m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vredand_vs_u64m4_u64m1( @@ -390,7 +390,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m1_t test_vredand_vs_u64m4_u64m1(vuint64m4_t vector, vuint64m1_t scalar, size_t vl) { - return vredand_vs_u64m4_u64m1(vector, scalar, vl); + return __riscv_vredand_vs_u64m4_u64m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vredand_vs_u64m8_u64m1( @@ -399,7 +399,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint64m1_t test_vredand_vs_u64m8_u64m1(vuint64m8_t vector, vuint64m1_t scalar, size_t vl) { - return vredand_vs_u64m8_u64m1(vector, scalar, vl); + return __riscv_vredand_vs_u64m8_u64m1(vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vredand_vs_i8mf8_i8m1_m( @@ -408,7 +408,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vredand_vs_i8mf8_i8m1_m(vbool64_t mask, vint8mf8_t vector, vint8m1_t scalar, size_t vl) { - return vredand_vs_i8mf8_i8m1_m(mask, vector, scalar, vl); + return __riscv_vredand_vs_i8mf8_i8m1_m(mask, vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vredand_vs_i8mf4_i8m1_m( @@ -417,7 +417,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vredand_vs_i8mf4_i8m1_m(vbool32_t mask, vint8mf4_t vector, vint8m1_t scalar, size_t vl) { - return vredand_vs_i8mf4_i8m1_m(mask, vector, scalar, vl); + return __riscv_vredand_vs_i8mf4_i8m1_m(mask, vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vredand_vs_i8mf2_i8m1_m( @@ -426,7 +426,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vredand_vs_i8mf2_i8m1_m(vbool16_t mask, vint8mf2_t vector, vint8m1_t scalar, size_t vl) { - return vredand_vs_i8mf2_i8m1_m(mask, vector, scalar, vl); + return __riscv_vredand_vs_i8mf2_i8m1_m(mask, vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vredand_vs_i8m1_i8m1_m( @@ -435,7 +435,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vredand_vs_i8m1_i8m1_m(vbool8_t mask, vint8m1_t vector, vint8m1_t scalar, size_t vl) { - return vredand_vs_i8m1_i8m1_m(mask, vector, scalar, vl); + return __riscv_vredand_vs_i8m1_i8m1_m(mask, vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vredand_vs_i8m2_i8m1_m( @@ -444,7 +444,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vredand_vs_i8m2_i8m1_m(vbool4_t mask, vint8m2_t vector, vint8m1_t scalar, size_t vl) { - return vredand_vs_i8m2_i8m1_m(mask, vector, scalar, vl); + return __riscv_vredand_vs_i8m2_i8m1_m(mask, vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vredand_vs_i8m4_i8m1_m( @@ -453,7 +453,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vredand_vs_i8m4_i8m1_m(vbool2_t mask, vint8m4_t vector, vint8m1_t scalar, size_t vl) { - return vredand_vs_i8m4_i8m1_m(mask, vector, scalar, vl); + return __riscv_vredand_vs_i8m4_i8m1_m(mask, vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vredand_vs_i8m8_i8m1_m( @@ -462,7 +462,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint8m1_t test_vredand_vs_i8m8_i8m1_m(vbool1_t mask, vint8m8_t vector, vint8m1_t scalar, size_t vl) { - return vredand_vs_i8m8_i8m1_m(mask, vector, scalar, vl); + return __riscv_vredand_vs_i8m8_i8m1_m(mask, vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vredand_vs_i16mf4_i16m1_m( @@ -471,7 +471,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vredand_vs_i16mf4_i16m1_m(vbool64_t mask, vint16mf4_t vector, vint16m1_t scalar, size_t vl) { - return vredand_vs_i16mf4_i16m1_m(mask, vector, scalar, vl); + return __riscv_vredand_vs_i16mf4_i16m1_m(mask, vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vredand_vs_i16mf2_i16m1_m( @@ -480,7 +480,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vredand_vs_i16mf2_i16m1_m(vbool32_t mask, vint16mf2_t vector, vint16m1_t scalar, size_t vl) { - return vredand_vs_i16mf2_i16m1_m(mask, vector, scalar, vl); + return __riscv_vredand_vs_i16mf2_i16m1_m(mask, vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vredand_vs_i16m1_i16m1_m( @@ -489,7 +489,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vredand_vs_i16m1_i16m1_m(vbool16_t mask, vint16m1_t vector, vint16m1_t scalar, size_t vl) { - return vredand_vs_i16m1_i16m1_m(mask, vector, scalar, vl); + return __riscv_vredand_vs_i16m1_i16m1_m(mask, vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vredand_vs_i16m2_i16m1_m( @@ -498,7 +498,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vredand_vs_i16m2_i16m1_m(vbool8_t mask, vint16m2_t vector, vint16m1_t scalar, size_t vl) { - return vredand_vs_i16m2_i16m1_m(mask, vector, scalar, vl); + return __riscv_vredand_vs_i16m2_i16m1_m(mask, vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vredand_vs_i16m4_i16m1_m( @@ -507,7 +507,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vredand_vs_i16m4_i16m1_m(vbool4_t mask, vint16m4_t vector, vint16m1_t scalar, size_t vl) { - return vredand_vs_i16m4_i16m1_m(mask, vector, scalar, vl); + return __riscv_vredand_vs_i16m4_i16m1_m(mask, vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vredand_vs_i16m8_i16m1_m( @@ -516,7 +516,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint16m1_t test_vredand_vs_i16m8_i16m1_m(vbool2_t mask, vint16m8_t vector, vint16m1_t scalar, size_t vl) { - return vredand_vs_i16m8_i16m1_m(mask, vector, scalar, vl); + return __riscv_vredand_vs_i16m8_i16m1_m(mask, vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vredand_vs_i32mf2_i32m1_m( @@ -525,7 +525,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vredand_vs_i32mf2_i32m1_m(vbool64_t mask, vint32mf2_t vector, vint32m1_t scalar, size_t vl) { - return vredand_vs_i32mf2_i32m1_m(mask, vector, scalar, vl); + return __riscv_vredand_vs_i32mf2_i32m1_m(mask, vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vredand_vs_i32m1_i32m1_m( @@ -534,7 +534,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vredand_vs_i32m1_i32m1_m(vbool32_t mask, vint32m1_t vector, vint32m1_t scalar, size_t vl) { - return vredand_vs_i32m1_i32m1_m(mask, vector, scalar, vl); + return __riscv_vredand_vs_i32m1_i32m1_m(mask, vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vredand_vs_i32m2_i32m1_m( @@ -543,7 +543,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vredand_vs_i32m2_i32m1_m(vbool16_t mask, vint32m2_t vector, vint32m1_t scalar, size_t vl) { - return vredand_vs_i32m2_i32m1_m(mask, vector, scalar, vl); + return __riscv_vredand_vs_i32m2_i32m1_m(mask, vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vredand_vs_i32m4_i32m1_m( @@ -552,7 +552,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vredand_vs_i32m4_i32m1_m(vbool8_t mask, vint32m4_t vector, vint32m1_t scalar, size_t vl) { - return vredand_vs_i32m4_i32m1_m(mask, vector, scalar, vl); + return __riscv_vredand_vs_i32m4_i32m1_m(mask, vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vredand_vs_i32m8_i32m1_m( @@ -561,7 +561,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint32m1_t test_vredand_vs_i32m8_i32m1_m(vbool4_t mask, vint32m8_t vector, vint32m1_t scalar, size_t vl) { - return vredand_vs_i32m8_i32m1_m(mask, vector, scalar, vl); + return __riscv_vredand_vs_i32m8_i32m1_m(mask, vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vredand_vs_i64m1_i64m1_m( @@ -570,7 +570,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vredand_vs_i64m1_i64m1_m(vbool64_t mask, vint64m1_t vector, vint64m1_t scalar, size_t vl) { - return vredand_vs_i64m1_i64m1_m(mask, vector, scalar, vl); + return __riscv_vredand_vs_i64m1_i64m1_m(mask, vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vredand_vs_i64m2_i64m1_m( @@ -579,7 +579,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vredand_vs_i64m2_i64m1_m(vbool32_t mask, vint64m2_t vector, vint64m1_t scalar, size_t vl) { - return vredand_vs_i64m2_i64m1_m(mask, vector, scalar, vl); + return __riscv_vredand_vs_i64m2_i64m1_m(mask, vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vredand_vs_i64m4_i64m1_m( @@ -588,7 +588,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vredand_vs_i64m4_i64m1_m(vbool16_t mask, vint64m4_t vector, vint64m1_t scalar, size_t vl) { - return vredand_vs_i64m4_i64m1_m(mask, vector, scalar, vl); + return __riscv_vredand_vs_i64m4_i64m1_m(mask, vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vredand_vs_i64m8_i64m1_m( @@ -597,7 +597,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vint64m1_t test_vredand_vs_i64m8_i64m1_m(vbool8_t mask, vint64m8_t vector, vint64m1_t scalar, size_t vl) { - return vredand_vs_i64m8_i64m1_m(mask, vector, scalar, vl); + return __riscv_vredand_vs_i64m8_i64m1_m(mask, vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vredand_vs_u8mf8_u8m1_m( @@ -606,7 +606,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vredand_vs_u8mf8_u8m1_m(vbool64_t mask, vuint8mf8_t vector, vuint8m1_t scalar, size_t vl) { - return vredand_vs_u8mf8_u8m1_m(mask, vector, scalar, vl); + return __riscv_vredand_vs_u8mf8_u8m1_m(mask, vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vredand_vs_u8mf4_u8m1_m( @@ -615,7 +615,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vredand_vs_u8mf4_u8m1_m(vbool32_t mask, vuint8mf4_t vector, vuint8m1_t scalar, size_t vl) { - return vredand_vs_u8mf4_u8m1_m(mask, vector, scalar, vl); + return __riscv_vredand_vs_u8mf4_u8m1_m(mask, vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vredand_vs_u8mf2_u8m1_m( @@ -624,7 +624,7 @@ // CHECK-RV64-NEXT: ret [[TMP0]] // vuint8m1_t test_vredand_vs_u8mf2_u8m1_m(vbool16_t mask, vuint8mf2_t vector, vuint8m1_t scalar, size_t vl) { - return vredand_vs_u8mf2_u8m1_m(mask, vector, scalar, vl); + return __riscv_vredand_vs_u8mf2_u8m1_m(mask, vector, scalar, vl); } // CHECK-RV64-LABEL: @test_vredand_vs_u8m1_u8m1_m( @@ -633,7 +633,7 @@ // CHECK-RV64-NEXT: ret [[