Index: cfe/trunk/include/clang/Basic/BuiltinsX86.def =================================================================== --- cfe/trunk/include/clang/Basic/BuiltinsX86.def +++ cfe/trunk/include/clang/Basic/BuiltinsX86.def @@ -1614,6 +1614,18 @@ TARGET_BUILTIN(__builtin_ia32_prold256_mask, "V8iV8iIiV8iUc","","avx512vl") TARGET_BUILTIN(__builtin_ia32_prolq128_mask, "V2LLiV2LLiIiV2LLiUc","","avx512vl") TARGET_BUILTIN(__builtin_ia32_prolq256_mask, "V4LLiV4LLiIiV4LLiUc","","avx512vl") +TARGET_BUILTIN(__builtin_ia32_prolvd512_mask, "V16iV16iV16iV16iUs","","avx512f") +TARGET_BUILTIN(__builtin_ia32_prolvq512_mask, "V8LLiV8LLiV8LLiV8LLiUc","","avx512f") +TARGET_BUILTIN(__builtin_ia32_prord512_mask, "V16iV16iiV16iUs","","avx512f") +TARGET_BUILTIN(__builtin_ia32_prorq512_mask, "V8LLiV8LLiiV8LLiUc","","avx512f") +TARGET_BUILTIN(__builtin_ia32_prolvd128_mask, "V4iV4iV4iV4iUc","","avx512vl") +TARGET_BUILTIN(__builtin_ia32_prolvd256_mask, "V8iV8iV8iV8iUc","","avx512vl") +TARGET_BUILTIN(__builtin_ia32_prolvq128_mask, "V2LLiV2LLiV2LLiV2LLiUc","","avx512vl") +TARGET_BUILTIN(__builtin_ia32_prolvq256_mask, "V4LLiV4LLiV4LLiV4LLiUc","","avx512vl") +TARGET_BUILTIN(__builtin_ia32_prord128_mask, "V4iV4iIiV4iUc","","avx512vl") +TARGET_BUILTIN(__builtin_ia32_prord256_mask, "V8iV8iIiV8iUc","","avx512vl") +TARGET_BUILTIN(__builtin_ia32_prorq128_mask, "V2LLiV2LLiIiV2LLiUc","","avx512vl") +TARGET_BUILTIN(__builtin_ia32_prorq256_mask, "V4LLiV4LLiIiV4LLiUc","","avx512vl") #undef BUILTIN #undef TARGET_BUILTIN Index: cfe/trunk/lib/Headers/avx512fintrin.h =================================================================== --- cfe/trunk/lib/Headers/avx512fintrin.h +++ cfe/trunk/lib/Headers/avx512fintrin.h @@ -3363,6 +3363,103 @@ (__v8di)\ _mm512_setzero_si512 (),\ (__mmask8) (U)); }) +static __inline__ __m512i __DEFAULT_FN_ATTRS +_mm512_rolv_epi32 (__m512i __A, __m512i __B) +{ + return (__m512i) __builtin_ia32_prolvd512_mask ((__v16si) __A, + (__v16si) __B, + (__v16si) + _mm512_setzero_si512 (), + (__mmask16) -1); +} + +static __inline__ __m512i __DEFAULT_FN_ATTRS +_mm512_mask_rolv_epi32 (__m512i __W, __mmask16 __U, __m512i __A, __m512i __B) +{ + return (__m512i) __builtin_ia32_prolvd512_mask ((__v16si) __A, + (__v16si) __B, + (__v16si) __W, + (__mmask16) __U); +} + +static __inline__ __m512i __DEFAULT_FN_ATTRS +_mm512_maskz_rolv_epi32 (__mmask16 __U, __m512i __A, __m512i __B) +{ + return (__m512i) __builtin_ia32_prolvd512_mask ((__v16si) __A, + (__v16si) __B, + (__v16si) + _mm512_setzero_si512 (), + (__mmask16) __U); +} + +static __inline__ __m512i __DEFAULT_FN_ATTRS +_mm512_rolv_epi64 (__m512i __A, __m512i __B) +{ + return (__m512i) __builtin_ia32_prolvq512_mask ((__v8di) __A, + (__v8di) __B, + (__v8di) + _mm512_setzero_si512 (), + (__mmask8) -1); +} + +static __inline__ __m512i __DEFAULT_FN_ATTRS +_mm512_mask_rolv_epi64 (__m512i __W, __mmask8 __U, __m512i __A, __m512i __B) +{ + return (__m512i) __builtin_ia32_prolvq512_mask ((__v8di) __A, + (__v8di) __B, + (__v8di) __W, + (__mmask8) __U); +} + +static __inline__ __m512i __DEFAULT_FN_ATTRS +_mm512_maskz_rolv_epi64 (__mmask8 __U, __m512i __A, __m512i __B) +{ + return (__m512i) __builtin_ia32_prolvq512_mask ((__v8di) __A, + (__v8di) __B, + (__v8di) + _mm512_setzero_si512 (), + (__mmask8) __U); +} + +#define _mm512_ror_epi32( __A, __B) __extension__ ({ \ +__builtin_ia32_prord512_mask ((__v16si)( __A),( __B),\ + (__v16si)\ + _mm512_setzero_si512 (),\ + (__mmask16) -1);\ +} + +#define _mm512_mask_ror_epi32( __W, __U, __A, __B) __extension__ ({ \ +__builtin_ia32_prord512_mask ((__v16si)( __A),( __B),\ + (__v16si)( __W),\ + (__mmask16)( __U));\ +} + +#define _mm512_maskz_ror_epi32( __U, __A, __B) __extension__ ({ \ +__builtin_ia32_prord512_mask ((__v16si)( __A),( __B),\ + (__v16si)\ + _mm512_setzero_si512 (),\ + (__mmask16)( __U));\ +} + +#define _mm512_ror_epi64( __A, __B) __extension__ ({ \ +__builtin_ia32_prorq512_mask ((__v8di)( __A),( __B),\ + (__v8di)\ + _mm512_setzero_si512 (),\ + (__mmask8) -1);\ +} + +#define _mm512_mask_ror_epi64( __W, __U, __A, __B) __extension__ ({ \ +__builtin_ia32_prorq512_mask ((__v8di)( __A),( __B),\ + (__v8di)( __W),\ + (__mmask8)( __U));\ +} + +#define _mm512_maskz_ror_epi64( __U, __A, __B) __extension__ ({ \ +__builtin_ia32_prorq512_mask ((__v8di)( __A),( __B),\ + (__v8di)\ + _mm512_setzero_si512 (),\ + (__mmask8)( __U));\ +} #undef __DEFAULT_FN_ATTRS Index: cfe/trunk/lib/Headers/avx512vlintrin.h =================================================================== --- cfe/trunk/lib/Headers/avx512vlintrin.h +++ cfe/trunk/lib/Headers/avx512vlintrin.h @@ -5015,6 +5015,207 @@ _mm256_setzero_si256 (),\ (__mmask8) (u)); }) +static __inline__ __m128i __DEFAULT_FN_ATTRS +_mm_rolv_epi32 (__m128i __A, __m128i __B) +{ + return (__m128i) __builtin_ia32_prolvd128_mask ((__v4si) __A, + (__v4si) __B, + (__v4si) + _mm_setzero_si128 (), + (__mmask8) -1); +} + +static __inline__ __m128i __DEFAULT_FN_ATTRS +_mm_mask_rolv_epi32 (__m128i __W, __mmask8 __U, __m128i __A, + __m128i __B) +{ + return (__m128i) __builtin_ia32_prolvd128_mask ((__v4si) __A, + (__v4si) __B, + (__v4si) __W, + (__mmask8) __U); +} + +static __inline__ __m128i __DEFAULT_FN_ATTRS +_mm_maskz_rolv_epi32 (__mmask8 __U, __m128i __A, __m128i __B) +{ + return (__m128i) __builtin_ia32_prolvd128_mask ((__v4si) __A, + (__v4si) __B, + (__v4si) + _mm_setzero_si128 (), + (__mmask8) __U); +} + +static __inline__ __m256i __DEFAULT_FN_ATTRS +_mm256_rolv_epi32 (__m256i __A, __m256i __B) +{ + return (__m256i) __builtin_ia32_prolvd256_mask ((__v8si) __A, + (__v8si) __B, + (__v8si) + _mm256_setzero_si256 (), + (__mmask8) -1); +} + +static __inline__ __m256i __DEFAULT_FN_ATTRS +_mm256_mask_rolv_epi32 (__m256i __W, __mmask8 __U, __m256i __A, + __m256i __B) +{ + return (__m256i) __builtin_ia32_prolvd256_mask ((__v8si) __A, + (__v8si) __B, + (__v8si) __W, + (__mmask8) __U); +} + +static __inline__ __m256i __DEFAULT_FN_ATTRS +_mm256_maskz_rolv_epi32 (__mmask8 __U, __m256i __A, __m256i __B) +{ + return (__m256i) __builtin_ia32_prolvd256_mask ((__v8si) __A, + (__v8si) __B, + (__v8si) + _mm256_setzero_si256 (), + (__mmask8) __U); +} + +static __inline__ __m128i __DEFAULT_FN_ATTRS +_mm_rolv_epi64 (__m128i __A, __m128i __B) +{ + return (__m128i) __builtin_ia32_prolvq128_mask ((__v2di) __A, + (__v2di) __B, + (__v2di) + _mm_setzero_di (), + (__mmask8) -1); +} + +static __inline__ __m128i __DEFAULT_FN_ATTRS +_mm_mask_rolv_epi64 (__m128i __W, __mmask8 __U, __m128i __A, + __m128i __B) +{ + return (__m128i) __builtin_ia32_prolvq128_mask ((__v2di) __A, + (__v2di) __B, + (__v2di) __W, + (__mmask8) __U); +} + +static __inline__ __m128i __DEFAULT_FN_ATTRS +_mm_maskz_rolv_epi64 (__mmask8 __U, __m128i __A, __m128i __B) +{ + return (__m128i) __builtin_ia32_prolvq128_mask ((__v2di) __A, + (__v2di) __B, + (__v2di) + _mm_setzero_di (), + (__mmask8) __U); +} + +static __inline__ __m256i __DEFAULT_FN_ATTRS +_mm256_rolv_epi64 (__m256i __A, __m256i __B) +{ + return (__m256i) __builtin_ia32_prolvq256_mask ((__v4di) __A, + (__v4di) __B, + (__v4di) + _mm256_setzero_si256 (), + (__mmask8) -1); +} + +static __inline__ __m256i __DEFAULT_FN_ATTRS +_mm256_mask_rolv_epi64 (__m256i __W, __mmask8 __U, __m256i __A, + __m256i __B) +{ + return (__m256i) __builtin_ia32_prolvq256_mask ((__v4di) __A, + (__v4di) __B, + (__v4di) __W, + (__mmask8) __U); +} + +static __inline__ __m256i __DEFAULT_FN_ATTRS +_mm256_maskz_rolv_epi64 (__mmask8 __U, __m256i __A, __m256i __B) +{ + return (__m256i) __builtin_ia32_prolvq256_mask ((__v4di) __A, + (__v4di) __B, + (__v4di) + _mm256_setzero_si256 (), + (__mmask8) __U); +} + +#define _mm_ror_epi32( __A, __B) __extension__ ({ \ +__builtin_ia32_prord128_mask ((__v4si)( __A),( __B),\ + (__v4si)\ + _mm_setzero_si128 (),\ + (__mmask8) -1);\ +} + +#define _mm_mask_ror_epi32( __W, __U, __A ,__B) __extension__ ({ \ +__builtin_ia32_prord128_mask ((__v4si) __A, __B,\ + (__v4si)( __W),\ + (__mmask8)( __U));\ +} + +#define _mm_maskz_ror_epi32( __U, __A, __B) __extension__ ({ \ +__builtin_ia32_prord128_mask ((__v4si)( __A),( __B),\ + (__v4si)\ + _mm_setzero_si128 (),\ + (__mmask8)( __U));\ +} + +#define _mm256_ror_epi32( __A, __B) __extension__ ({ \ +__builtin_ia32_prord256_mask ((__v8si)( __A),( __B),\ + (__v8si)\ + _mm256_setzero_si256 (),\ + (__mmask8) -1);\ +} + +#define _mm256_mask_ror_epi32( __W, __U, __A ,__B) __extension__ ({ \ +__builtin_ia32_prord256_mask ((__v8si) __A, __B,\ + (__v8si)( __W),\ + (__mmask8)( __U));\ +} + +#define _mm256_maskz_ror_epi32( __U, __A, __B) __extension__ ({ \ +__builtin_ia32_prord256_mask ((__v8si)( __A),( __B),\ + (__v8si)\ + _mm256_setzero_si256 (),\ + (__mmask8)( __U));\ +} + +#define _mm_ror_epi64( __A, __B) __extension__ ({ \ +__builtin_ia32_prorq128_mask ((__v2di)( __A),( __B),\ + (__v2di)\ + _mm_setzero_di (),\ + (__mmask8) -1);\ +} + +#define _mm_mask_ror_epi64( __W, __U, __A ,__B) __extension__ ({ \ +__builtin_ia32_prorq128_mask ((__v2di) __A, __B,\ + (__v2di)( __W),\ + (__mmask8)( __U));\ +} + +#define _mm_maskz_ror_epi64( __U, __A, __B) __extension__ ({ \ +__builtin_ia32_prorq128_mask ((__v2di)( __A),( __B),\ + (__v2di)\ + _mm_setzero_di (),\ + (__mmask8)( __U));\ +} + +#define _mm256_ror_epi64( __A, __B) __extension__ ({ \ +__builtin_ia32_prorq256_mask ((__v4di)( __A),( __B),\ + (__v4di)\ + _mm256_setzero_si256 (),\ + (__mmask8) -1);\ +} + +#define _mm256_mask_ror_epi64( __W, __U, __A ,__B) __extension__ ({ \ +__builtin_ia32_prorq256_mask ((__v4di) __A, __B,\ + (__v4di)( __W),\ + (__mmask8)( __U));\ +} + +#define _mm256_maskz_ror_epi64( __U, __A, __B) __extension__ ({ \ +__builtin_ia32_prorq256_mask ((__v4di)( __A),( __B),\ + (__v4di)\ + _mm256_setzero_si256 (),\ + (__mmask8)( __U));\ +} + + #undef __DEFAULT_FN_ATTRS #undef __DEFAULT_FN_ATTRS_BOTH Index: cfe/trunk/test/CodeGen/avx512f-builtins.c =================================================================== --- cfe/trunk/test/CodeGen/avx512f-builtins.c +++ cfe/trunk/test/CodeGen/avx512f-builtins.c @@ -2116,3 +2116,77 @@ // CHECK: @llvm.x86.avx512.mask.prol.q.512 return _mm512_maskz_rol_epi64(__U, __A, 5); } + +__m512i test_mm512_rolv_epi32(__m512i __A, __m512i __B) { + // CHECK-LABEL: @test_mm512_rolv_epi32 + // CHECK: @llvm.x86.avx512.mask.prolv.d.512 + return _mm512_rolv_epi32(__A, __B); +} + +__m512i test_mm512_mask_rolv_epi32(__m512i __W, __mmask16 __U, __m512i __A, __m512i __B) { + // CHECK-LABEL: @test_mm512_mask_rolv_epi32 + // CHECK: @llvm.x86.avx512.mask.prolv.d.512 + return _mm512_mask_rolv_epi32(__W, __U, __A, __B); +} + +__m512i test_mm512_maskz_rolv_epi32(__mmask16 __U, __m512i __A, __m512i __B) { + // CHECK-LABEL: @test_mm512_maskz_rolv_epi32 + // CHECK: @llvm.x86.avx512.mask.prolv.d.512 + return _mm512_maskz_rolv_epi32(__U, __A, __B); +} + +__m512i test_mm512_rolv_epi64(__m512i __A, __m512i __B) { + // CHECK-LABEL: @test_mm512_rolv_epi64 + // CHECK: @llvm.x86.avx512.mask.prolv.q.512 + return _mm512_rolv_epi64(__A, __B); +} + +__m512i test_mm512_mask_rolv_epi64(__m512i __W, __mmask8 __U, __m512i __A, __m512i __B) { + // CHECK-LABEL: @test_mm512_mask_rolv_epi64 + // CHECK: @llvm.x86.avx512.mask.prolv.q.512 + return _mm512_mask_rolv_epi64(__W, __U, __A, __B); +} + +__m512i test_mm512_maskz_rolv_epi64(__mmask8 __U, __m512i __A, __m512i __B) { + // CHECK-LABEL: @test_mm512_maskz_rolv_epi64 + // CHECK: @llvm.x86.avx512.mask.prolv.q.512 + return _mm512_maskz_rolv_epi64(__U, __A, __B); +} + +__m512i test_mm512_ror_epi32(__m512i __A) { + // CHECK-LABEL: @test_mm512_ror_epi32 + // CHECK: @llvm.x86.avx512.mask.pror.d.512 + return _mm512_ror_epi32(__A, 5); +} + +__m512i test_mm512_mask_ror_epi32(__m512i __W, __mmask16 __U, __m512i __A) { + // CHECK-LABEL: @test_mm512_mask_ror_epi32 + // CHECK: @llvm.x86.avx512.mask.pror.d.512 + return _mm512_mask_ror_epi32(__W, __U, __A, 5); +} + +__m512i test_mm512_maskz_ror_epi32(__mmask16 __U, __m512i __A) { + // CHECK-LABEL: @test_mm512_maskz_ror_epi32 + // CHECK: @llvm.x86.avx512.mask.pror.d.512 + return _mm512_maskz_ror_epi32(__U, __A, 5); +} + +__m512i test_mm512_ror_epi64(__m512i __A) { + // CHECK-LABEL: @test_mm512_ror_epi64 + // CHECK: @llvm.x86.avx512.mask.pror.q.512 + return _mm512_ror_epi64(__A, 5); +} + +__m512i test_mm512_mask_ror_epi64(__m512i __W, __mmask8 __U, __m512i __A) { + // CHECK-LABEL: @test_mm512_mask_ror_epi64 + // CHECK: @llvm.x86.avx512.mask.pror.q.512 + return _mm512_mask_ror_epi64(__W, __U, __A, 5); +} + +__m512i test_mm512_maskz_ror_epi64(__mmask8 __U, __m512i __A) { + // CHECK-LABEL: @test_mm512_maskz_ror_epi64 + // CHECK: @llvm.x86.avx512.mask.pror.q.512 + return _mm512_maskz_ror_epi64(__U, __A, 5); +} + + Index: cfe/trunk/test/CodeGen/avx512vl-builtins.c =================================================================== --- cfe/trunk/test/CodeGen/avx512vl-builtins.c +++ cfe/trunk/test/CodeGen/avx512vl-builtins.c @@ -3466,3 +3466,148 @@ // CHECK: @llvm.x86.avx512.mask.prol.q.256 return _mm256_maskz_rol_epi64(__U, __A, 5); } + +__m128i test_mm_rolv_epi32(__m128i __A, __m128i __B) { + // CHECK-LABEL: @test_mm_rolv_epi32 + // CHECK: @llvm.x86.avx512.mask.prolv.d.128 + return _mm_rolv_epi32(__A, __B); +} + +__m128i test_mm_mask_rolv_epi32(__m128i __W, __mmask8 __U, __m128i __A, __m128i __B) { + // CHECK-LABEL: @test_mm_mask_rolv_epi32 + // CHECK: @llvm.x86.avx512.mask.prolv.d.128 + return _mm_mask_rolv_epi32(__W, __U, __A, __B); +} + +__m128i test_mm_maskz_rolv_epi32(__mmask8 __U, __m128i __A, __m128i __B) { + // CHECK-LABEL: @test_mm_maskz_rolv_epi32 + // CHECK: @llvm.x86.avx512.mask.prolv.d.128 + return _mm_maskz_rolv_epi32(__U, __A, __B); +} + +__m256i test_mm256_rolv_epi32(__m256i __A, __m256i __B) { + // CHECK-LABEL: @test_mm256_rolv_epi32 + // CHECK: @llvm.x86.avx512.mask.prolv.d.256 + return _mm256_rolv_epi32(__A, __B); +} + +__m256i test_mm256_mask_rolv_epi32(__m256i __W, __mmask8 __U, __m256i __A, __m256i __B) { + // CHECK-LABEL: @test_mm256_mask_rolv_epi32 + // CHECK: @llvm.x86.avx512.mask.prolv.d.256 + return _mm256_mask_rolv_epi32(__W, __U, __A, __B); +} + +__m256i test_mm256_maskz_rolv_epi32(__mmask8 __U, __m256i __A, __m256i __B) { + // CHECK-LABEL: @test_mm256_maskz_rolv_epi32 + // CHECK: @llvm.x86.avx512.mask.prolv.d.256 + return _mm256_maskz_rolv_epi32(__U, __A, __B); +} + +__m128i test_mm_rolv_epi64(__m128i __A, __m128i __B) { + // CHECK-LABEL: @test_mm_rolv_epi64 + // CHECK: @llvm.x86.avx512.mask.prolv.q.128 + return _mm_rolv_epi64(__A, __B); +} + +__m128i test_mm_mask_rolv_epi64(__m128i __W, __mmask8 __U, __m128i __A, __m128i __B) { + // CHECK-LABEL: @test_mm_mask_rolv_epi64 + // CHECK: @llvm.x86.avx512.mask.prolv.q.128 + return _mm_mask_rolv_epi64(__W, __U, __A, __B); +} + +__m128i test_mm_maskz_rolv_epi64(__mmask8 __U, __m128i __A, __m128i __B) { + // CHECK-LABEL: @test_mm_maskz_rolv_epi64 + // CHECK: @llvm.x86.avx512.mask.prolv.q.128 + return _mm_maskz_rolv_epi64(__U, __A, __B); +} + +__m256i test_mm256_rolv_epi64(__m256i __A, __m256i __B) { + // CHECK-LABEL: @test_mm256_rolv_epi64 + // CHECK: @llvm.x86.avx512.mask.prolv.q.256 + return _mm256_rolv_epi64(__A, __B); +} + +__m256i test_mm256_mask_rolv_epi64(__m256i __W, __mmask8 __U, __m256i __A, __m256i __B) { + // CHECK-LABEL: @test_mm256_mask_rolv_epi64 + // CHECK: @llvm.x86.avx512.mask.prolv.q.256 + return _mm256_mask_rolv_epi64(__W, __U, __A, __B); +} + +__m256i test_mm256_maskz_rolv_epi64(__mmask8 __U, __m256i __A, __m256i __B) { + // CHECK-LABEL: @test_mm256_maskz_rolv_epi64 + // CHECK: @llvm.x86.avx512.mask.prolv.q.256 + return _mm256_maskz_rolv_epi64(__U, __A, __B); +} + +__m128i test_mm_ror_epi32(__m128i __A) { + // CHECK-LABEL: @test_mm_ror_epi32 + // CHECK: @llvm.x86.avx512.mask.pror.d.128 + return _mm_ror_epi32(__A, 5); +} + +__m128i test_mm_mask_ror_epi32(__m128i __W, __mmask8 __U, __m128i __A) { + // CHECK-LABEL: @test_mm_mask_ror_epi32 + // CHECK: @llvm.x86.avx512.mask.pror.d.128 + return _mm_mask_ror_epi32(__W, __U, __A, 5); +} + +__m128i test_mm_maskz_ror_epi32(__mmask8 __U, __m128i __A) { + // CHECK-LABEL: @test_mm_maskz_ror_epi32 + // CHECK: @llvm.x86.avx512.mask.pror.d.128 + return _mm_maskz_ror_epi32(__U, __A, 5); +} + +__m256i test_mm256_ror_epi32(__m256i __A) { + // CHECK-LABEL: @test_mm256_ror_epi32 + // CHECK: @llvm.x86.avx512.mask.pror.d.256 + return _mm256_ror_epi32(__A, 5); +} + +__m256i test_mm256_mask_ror_epi32(__m256i __W, __mmask8 __U, __m256i __A) { + // CHECK-LABEL: @test_mm256_mask_ror_epi32 + // CHECK: @llvm.x86.avx512.mask.pror.d.256 + return _mm256_mask_ror_epi32(__W, __U, __A, 5); +} + +__m256i test_mm256_maskz_ror_epi32(__mmask8 __U, __m256i __A) { + // CHECK-LABEL: @test_mm256_maskz_ror_epi32 + // CHECK: @llvm.x86.avx512.mask.pror.d.256 + return _mm256_maskz_ror_epi32(__U, __A, 5); +} + +__m128i test_mm_ror_epi64(__m128i __A) { + // CHECK-LABEL: @test_mm_ror_epi64 + // CHECK: @llvm.x86.avx512.mask.pror.q.128 + return _mm_ror_epi64(__A, 5); +} + +__m128i test_mm_mask_ror_epi64(__m128i __W, __mmask8 __U, __m128i __A) { + // CHECK-LABEL: @test_mm_mask_ror_epi64 + // CHECK: @llvm.x86.avx512.mask.pror.q.128 + return _mm_mask_ror_epi64(__W, __U, __A, 5); +} + +__m128i test_mm_maskz_ror_epi64(__mmask8 __U, __m128i __A) { + // CHECK-LABEL: @test_mm_maskz_ror_epi64 + // CHECK: @llvm.x86.avx512.mask.pror.q.128 + return _mm_maskz_ror_epi64(__U, __A, 5); +} + +__m256i test_mm256_ror_epi64(__m256i __A) { + // CHECK-LABEL: @test_mm256_ror_epi64 + // CHECK: @llvm.x86.avx512.mask.pror.q.256 + return _mm256_ror_epi64(__A, 5); +} + +__m256i test_mm256_mask_ror_epi64(__m256i __W, __mmask8 __U, __m256i __A) { + // CHECK-LABEL: @test_mm256_mask_ror_epi64 + // CHECK: @llvm.x86.avx512.mask.pror.q.256 + return _mm256_mask_ror_epi64(__W, __U, __A,5); +} + +__m256i test_mm256_maskz_ror_epi64(__mmask8 __U, __m256i __A) { + // CHECK-LABEL: @test_mm256_maskz_ror_epi64 + // CHECK: @llvm.x86.avx512.mask.pror.q.256 + return _mm256_maskz_ror_epi64(__U, __A, 5); +} +